--- /srv/rebuilderd/tmp/rebuilderd2ISI45/inputs/qemu-system-arm_10.0.7+ds-0+deb13u1+b1_armel.deb +++ /srv/rebuilderd/tmp/rebuilderd2ISI45/out/qemu-system-arm_10.0.7+ds-0+deb13u1+b1_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-01-02 14:50:25.000000 debian-binary │ -rw-r--r-- 0 0 0 1440 2026-01-02 14:50:25.000000 control.tar.xz │ --rw-r--r-- 0 0 0 4141092 2026-01-02 14:50:25.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 4139768 2026-01-02 14:50:25.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-arm │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x28866c │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0xddf36c 0x00ddf36c 0x00ddf36c 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0xddf35c 0x00ddf35c 0x00ddf35c 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00013 0x00013 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0xddf398 0xddf398 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0xddf388 0xddf388 R E 0x10000 │ │ │ │ LOAD 0xde2468 0x00de2468 0x00de2468 0x712f5c 0x73bab0 RW 0x10000 │ │ │ │ DYNAMIC 0x1408c24 0x01408c24 0x01408c24 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0xddf378 0x00ddf378 0x00ddf378 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0xddf368 0x00ddf368 0x00ddf368 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0xde2468 0x00de2468 0x00de2468 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0xde2468 0x00de2468 0x00de2468 0x62db98 0x62db98 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 000970c8 0970c8 0b4a41 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 0014bb0a 14bb0a 00ccb4 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 001587c0 1587c0 000400 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 00158bc0 158bc0 121e80 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 0027aa40 27aa40 001f50 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 0027c990 27c990 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 0027c99c 27c99c 002f0c 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 0027f8b0 27f8b0 9351a4 00 AX 0 0 16 │ │ │ │ - [13] .fini PROGBITS 00bb4a54 bb4a54 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 00bb4a60 bb4a60 22a90c 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00ddf36c ddf36c 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00ddf374 ddf374 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00ddf378 ddf378 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 0027f8b0 27f8b0 935194 00 AX 0 0 16 │ │ │ │ + [13] .fini PROGBITS 00bb4a44 bb4a44 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 00bb4a50 bb4a50 22a90c 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00ddf35c ddf35c 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00ddf364 ddf364 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00ddf368 ddf368 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00de2468 de2468 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00de2468 de2468 000ce8 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00de3150 de3150 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00de3158 de3158 625acc 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 01408c24 1408c24 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 01408e04 1408e04 0071fc 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 01410000 1410000 0e53c4 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1058,565 +1058,565 @@ │ │ │ │ 1054: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1055: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1056: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1057: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1058: 0151c938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1059: 0069d03c 28 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1060: 014e707c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1061: 009f121c 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1061: 009f1214 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1062: 0142327c 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1063: 009c3934 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1063: 009c392c 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1064: 0151ce3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1065: 014f0164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1066: 014f55b8 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1067: 014eb964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 1068: 01416184 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1069: 0151b43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1070: 00abfa68 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 1071: 009b9ea4 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1072: 00b43800 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1070: 00abfa60 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1071: 009b9e9c 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1072: 00b437f8 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1073: 0151c130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1074: 0151d398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1075: 0151bf3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_PRE_PLUG_DSTATE │ │ │ │ 1076: 014e4b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1077: 013bd0a0 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1078: 0151c7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1079: 00ac347c 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1079: 00ac3474 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1080: 002ba360 252 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1081: 0151d59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1082: 0151c364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1083: 014f01c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1084: 00b2a528 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1084: 00b2a520 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1085: 0151cb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_WRITE_DSTATE │ │ │ │ 1086: 014e1310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1087: 00b200ac 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ - 1088: 0084f030 44 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u16 │ │ │ │ + 1087: 00b200a4 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1088: 0084f028 44 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u16 │ │ │ │ 1089: 0151bcf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1090: 00519770 724 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1091: 00ad034c 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1091: 00ad0344 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1092: 014e75fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1093: 00b74280 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1093: 00b74278 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1094: 0151bbee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1095: 0151d17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1096: 014f1524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1097: 0151b59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1098: 00918c40 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ - 1099: 00b56598 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1098: 00918c38 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ + 1099: 00b56590 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1100: 014ed754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1101: 01453524 132 OBJECT GLOBAL DEFAULT 24 helper_info_rinth_exact │ │ │ │ 1102: 014f3fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1103: 00ab9c7c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1103: 00ab9c74 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1104: 013ba394 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1105: 014f2b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1106: 0151c124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1107: 0151c6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1108: 014e0910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1109: 00580270 5844 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1110: 0151b736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1111: 009faebc 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1111: 009faeb4 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 1112: 0151ca9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1113: 014eae4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1114: 0151c324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1115: 0143cf4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbub │ │ │ │ 1116: 014e15e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1117: 0151bba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1118: 014ec604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1119: 0142f9d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_ub │ │ │ │ 1120: 0067ec14 148 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1121: 014e712c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1122: 0151c8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1123: 00aaa288 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1123: 00aaa280 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ 1124: 0143cec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbuh │ │ │ │ - 1125: 00918700 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ - 1126: 00b1d79c 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1125: 009186f8 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ + 1126: 00b1d794 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1127: 0151cd70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1128: 006b0300 20 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1129: 0151bc16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1130: 014e2064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SLAVE_READ_EVENT │ │ │ │ 1131: 0142f950 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_uh │ │ │ │ 1132: 014e734c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1133: 0066a938 232 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1134: 00abded4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1134: 00abdecc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1135: 0151b94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1136: 0151d36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1137: 00327014 1792 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1138: 00b3b3fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1138: 00b3b3f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1139: 0151d326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1140: 0151c2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1141: 014e028c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1142: 00788528 740 FUNC GLOBAL DEFAULT 12 arm_emulate_firmware_reset │ │ │ │ - 1143: 00909d94 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ + 1143: 00909d8c 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1144: 00525bfc 620 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1145: 00708868 52 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1146: 00afe0d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1147: 008b6dfc 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ - 1148: 00904dac 468 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ - 1149: 00a98b10 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1146: 00afe0cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1147: 008b6df4 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1148: 00904da4 468 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ + 1149: 00a98b08 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1150: 014e8578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1151: 00a145e8 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1151: 00a145e0 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1152: 014e2944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ - 1153: 0086d798 56 FUNC GLOBAL DEFAULT 12 arm_set_default_fp_behaviours │ │ │ │ - 1154: 0094fae4 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ + 1153: 0086d790 56 FUNC GLOBAL DEFAULT 12 arm_set_default_fp_behaviours │ │ │ │ + 1154: 0094fadc 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1155: 002de5dc 244 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1156: 0151d07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1157: 014f8dac 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ - 1158: 008e3174 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1159: 00b30cfc 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1158: 008e316c 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ + 1159: 00b30cf4 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1160: 014dcd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1161: 0151bf5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1162: 00b25270 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1162: 00b25268 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1163: 014ead7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ - 1164: 0091c3a8 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ + 1164: 0091c3a0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1165: 0151cccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1166: 0151d892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1167: 0151d30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1168: 00af1a00 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1169: 00b3ca4c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1168: 00af19f8 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1169: 00b3ca44 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1170: 0151c53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1171: 00a9719c 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1171: 00a97194 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1172: 0151d206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1173: 006c1884 200 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1174: 0043f02c 100 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1175: 0151b574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1176: 014f1be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1177: 0151b818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWT_BUZZ_DSTATE │ │ │ │ 1178: 0066a654 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1179: 00490fdc 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1180: 014e3b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1181: 014e1410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ 1182: 00373c8c 168 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1183: 009f45c8 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1183: 009f45c0 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1184: 006b3b68 40 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1185: 00b71614 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1185: 00b7160c 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1186: 014debcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1187: 0151c6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1188: 0151cd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1189: 014edefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ - 1190: 008ecc9c 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ + 1190: 008ecc94 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1191: 0151be02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1192: 00deca70 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1193: 014e3c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1194: 00307bf0 3056 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1195: 0151d7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1196: 0142fdf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshruntb │ │ │ │ 1197: 014e54c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1198: 014efd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1199: 0028abd8 80 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1200: 0151b80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_PAGE_PTE_DSTATE │ │ │ │ - 1201: 00b167b0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ - 1202: 00823780 176 FUNC GLOBAL DEFAULT 12 write_v7m_exception │ │ │ │ + 1201: 00b167a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1202: 00823778 176 FUNC GLOBAL DEFAULT 12 write_v7m_exception │ │ │ │ 1203: 0151c786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1204: 014e32e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1205: 014e784c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1206: 0142fd70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunth │ │ │ │ 1207: 0151c742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1208: 0151cff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1209: 014f3c20 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1210: 0151ca74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1211: 01417624 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1212: 0151bd16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1213: 00657eb0 132 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1214: 0151b33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1215: 00b1c1ec 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1215: 00b1c1e4 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1216: 014e2c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ - 1217: 00846dcc 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalarh │ │ │ │ + 1217: 00846dc4 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalarh │ │ │ │ 1218: 00706774 144 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1219: 00b5d274 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1220: 00b06a0c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1219: 00b5d26c 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1220: 00b06a04 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1221: 014e1610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1222: 00432654 232 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1223: 00b64174 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1224: 00db1398 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1223: 00b6416c 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1224: 00db1388 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1225: 0151c2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1226: 0151cd78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1227: 009cd134 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1227: 009cd12c 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1228: 01452dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_s8 │ │ │ │ 1229: 0151d226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1230: 014f4330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1231: 00abbf44 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1231: 00abbf3c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1232: 0036ca70 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1233: 00847080 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalars │ │ │ │ - 1234: 00b1e7b0 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1235: 00aafda8 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1233: 00847078 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalars │ │ │ │ + 1234: 00b1e7a8 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1235: 00aafda0 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1236: 014f312c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ - 1237: 008ef66c 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ + 1237: 008ef664 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1238: 0151ba10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1239: 0151d404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ - 1240: 00970724 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ - 1241: 00850978 448 FUNC GLOBAL DEFAULT 12 helper_neon_qzip8 │ │ │ │ + 1240: 0097071c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ + 1241: 00850970 448 FUNC GLOBAL DEFAULT 12 helper_neon_qzip8 │ │ │ │ 1242: 0151b2bf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1243: 00b2db40 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1243: 00b2db38 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1244: 00706fa0 128 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1245: 00656b2c 288 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1246: 002bf750 336 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1247: 002be64c 616 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1248: 0042f7fc 16 FUNC GLOBAL DEFAULT 12 omap_intc_set_iclk │ │ │ │ 1249: 014346a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahb │ │ │ │ - 1250: 00916774 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ + 1250: 0091676c 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ 1251: 0151b802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_ASID_VMID_DSTATE │ │ │ │ - 1252: 0084f5e0 84 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u8 │ │ │ │ - 1253: 00b059ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1252: 0084f5d8 84 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u8 │ │ │ │ + 1253: 00b059a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1254: 01415290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ 1255: 01434624 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahh │ │ │ │ - 1256: 0099226c 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1256: 00992264 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1257: 0151b434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1258: 00a44b64 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1258: 00a44b5c 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1259: 0151d2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1260: 0036939c 128 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1261: 005e3934 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1262: 0151c08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1263: 014f1c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1264: 003c9240 272 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1265: 014e2268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1266: 014e33e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1267: 0151b38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1268: 00aa6064 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1269: 00920c70 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1270: 00b34c34 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1268: 00aa605c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1269: 00920c68 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1270: 00b34c2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1271: 00380100 148 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1272: 00aa3ef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1272: 00aa3ef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1273: 014345a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahw │ │ │ │ 1274: 006fcbd0 364 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1275: 014e701c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1276: 014f4d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1277: 0098bd08 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ - 1278: 0086dc9c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subd │ │ │ │ + 1277: 0098bd00 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1278: 0086dc94 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subd │ │ │ │ 1279: 00685bf0 176 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1280: 0151b8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1281: 00b88a74 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1281: 00b88a6c 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1282: 0151d4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1283: 014e4e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1284: 00511320 112 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1285: 00b4ee58 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1285: 00b4ee50 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1286: 014ee4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ - 1287: 00957fac 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ - 1288: 0086dc60 56 FUNC GLOBAL DEFAULT 12 helper_vfp_subh │ │ │ │ + 1287: 00957fa4 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ + 1288: 0086dc58 56 FUNC GLOBAL DEFAULT 12 helper_vfp_subh │ │ │ │ 1289: 014dd1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1290: 00b055b4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1290: 00b055ac 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1291: 014f0484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1292: 0151b64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1293: 014ead1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1294: 009fb454 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1294: 009fb44c 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1295: 014e71ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1296: 0031cb94 188 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ - 1297: 0086cc38 104 FUNC GLOBAL DEFAULT 12 helper_uhadd8 │ │ │ │ + 1297: 0086cc30 104 FUNC GLOBAL DEFAULT 12 helper_uhadd8 │ │ │ │ 1298: 0151b918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1299: 014f46e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1300: 00a644bc 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1300: 00a644b4 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1301: 014e2cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ - 1302: 0086dc98 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subs │ │ │ │ + 1302: 0086dc90 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subs │ │ │ │ 1303: 014e9f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1304: 0151d0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ 1305: 014272bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsubaddx │ │ │ │ - 1306: 00ae8b2c 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1306: 00ae8b24 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1307: 00519684 108 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1308: 014dfd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1309: 0151bd2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_DSTATE │ │ │ │ 1310: 002eb1b4 548 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1311: 0151bc40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1312: 014f254c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1313: 0151c8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1314: 009d0500 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1314: 009d04f8 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1315: 01452e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_u8 │ │ │ │ 1316: 014f09e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1317: 014e38c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1318: 00b0c370 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1318: 00b0c368 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1319: 0151bc90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1320: 0053c0ec 212 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1321: 013bc1a0 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1322: 0151bc50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ - 1323: 00b237a0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1323: 00b23798 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1324: 014dfd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1325: 014e3368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1326: 008b538c 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1326: 008b5384 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1327: 002d1eb8 304 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1328: 014ddabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1329: 0151cd00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1330: 014e49a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1331: 013bc828 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1332: 014f4ae4 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ 1333: 00372e84 224 FUNC GLOBAL DEFAULT 12 rom_ptr │ │ │ │ 1334: 014133a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg16 │ │ │ │ - 1335: 00851220 136 FUNC GLOBAL DEFAULT 12 helper_v8m_stackcheck │ │ │ │ + 1335: 00851218 136 FUNC GLOBAL DEFAULT 12 helper_v8m_stackcheck │ │ │ │ 1336: 0141520c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup32 │ │ │ │ 1337: 014f9890 4 OBJECT GLOBAL DEFAULT 25 outgoing_args │ │ │ │ 1338: 0151b9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1339: 0151def2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1340: 002d64f0 232 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1341: 0151c86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1342: 0151bdbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1343: 00619258 84 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1344: 00490f74 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ - 1345: 009c8d14 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1345: 009c8d0c 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1346: 0032359c 172 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1347: 00ba774c 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1348: 009ed614 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1349: 00adf314 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1347: 00ba7744 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1348: 009ed60c 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1349: 00adf30c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1350: 013bc9ac 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1351: 007b0b40 112 FUNC GLOBAL DEFAULT 12 gen_gvec_sminp │ │ │ │ 1352: 0151b27f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1353: 0151d518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ - 1354: 00970a7c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ - 1355: 008f222c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1356: 00b473c4 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1354: 00970a74 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ + 1355: 008f2224 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ + 1356: 00b473bc 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1357: 0151b76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ - 1358: 0086a9e8 184 FUNC GLOBAL DEFAULT 12 helper_gvec_cnt_b │ │ │ │ + 1358: 0086a9e0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_cnt_b │ │ │ │ 1359: 014e54e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1360: 002cfc98 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1361: 00b74cd0 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1361: 00b74cc8 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1362: 01424898 1368 OBJECT GLOBAL DEFAULT 24 unimplemented │ │ │ │ 1363: 0151d23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ - 1364: 0096b810 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1365: 009f1678 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1364: 0096b808 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ + 1365: 009f1670 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1366: 002d1bb0 380 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1367: 0151d1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1368: 0050d780 428 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1369: 0151de8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1370: 00ad6e24 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1370: 00ad6e1c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1371: 0151b878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ 1372: 007646ac 212 FUNC GLOBAL DEFAULT 12 aspeed_soc_cpu_type │ │ │ │ - 1373: 00afe2fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1373: 00afe2f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1374: 0151c0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1375: 008a4014 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1376: 00ae0fac 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1375: 008a400c 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1376: 00ae0fa4 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1377: 0142c8d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_fs │ │ │ │ 1378: 0142c854 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_fu │ │ │ │ 1379: 00703eb0 76 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1380: 00aeccd0 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1380: 00aeccc8 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1381: 006a7818 64 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1382: 014ea938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1383: 014ed324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1384: 0151caa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1385: 00580200 112 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1386: 014ef540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_WRITE_EVENT │ │ │ │ 1387: 014eb6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ - 1388: 0084f05c 76 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u8 │ │ │ │ - 1389: 0085152c 40 FUNC GLOBAL DEFAULT 12 helper_sub_usaturate │ │ │ │ - 1390: 008e4158 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ + 1388: 0084f054 76 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u8 │ │ │ │ + 1389: 00851524 40 FUNC GLOBAL DEFAULT 12 helper_sub_usaturate │ │ │ │ + 1390: 008e4150 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1391: 014f49d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1392: 0040d380 24 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1393: 014e051c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1394: 014f531c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1395: 0151c998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1396: 006a3c3c 208 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1397: 00aca774 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1397: 00aca76c 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1398: 014e50a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1399: 014f503c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1400: 014de350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1401: 0151c26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1402: 0151cd46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1403: 009c66e4 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1404: 00b19b10 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1403: 009c66dc 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1404: 00b19b08 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1405: 014e1820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ 1406: 014df68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_ADC_WRITE_EVENT │ │ │ │ 1407: 00791724 260 FUNC GLOBAL DEFAULT 12 init_cpreg_list │ │ │ │ - 1408: 00db13f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1408: 00db13e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1409: 014e5810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1410: 0141331c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ - 1411: 0095ce08 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ + 1411: 0095ce00 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1412: 006ca158 52 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1413: 0151db48 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1414: 00617d24 220 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ 1415: 01427448 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_m32 │ │ │ │ - 1416: 00b19800 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1417: 0097d1c8 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1416: 00b197f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1417: 0097d1c0 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1418: 014df07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1419: 00b9bfa8 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1420: 00b95bc8 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1419: 00b9bfa0 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1420: 00b95bc0 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1421: 0151cd3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1422: 014ea6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1423: 0151cc98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1424: 0151d760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1425: 00aba4cc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1425: 00aba4c4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1426: 002d84f4 16 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1427: 0092be7c 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1427: 0092be74 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1428: 0151bd10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1429: 014ef400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1430: 003c86bc 40 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1431: 00b40424 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1431: 00b4041c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1432: 014e89a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1433: 0151bcfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1434: 0151ce36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1435: 0151c18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1436: 0151c14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1437: 00b24034 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1437: 00b2402c 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1438: 0151cdc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1439: 014e4aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1440: 0151d4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1441: 014487e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_d │ │ │ │ - 1442: 0095796c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1443: 00b8b280 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1442: 00957964 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ + 1443: 00b8b278 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1444: 0151d7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1445: 0082f4d0 76 FUNC GLOBAL DEFAULT 12 helper_mve_vadci │ │ │ │ - 1446: 00989568 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1447: 00b643b8 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1445: 0082f4c8 76 FUNC GLOBAL DEFAULT 12 helper_mve_vadci │ │ │ │ + 1446: 00989560 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1447: 00b643b0 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1448: 014dcc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1449: 014117c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1450: 014488ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_h │ │ │ │ 1451: 0151d282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1452: 009d26bc 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1452: 009d26b4 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1453: 014e1420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1454: 0070c430 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1455: 00982288 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1455: 00982280 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1456: 00356fd0 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q256 │ │ │ │ 1457: 00429024 524 FUNC GLOBAL DEFAULT 12 gicv3_redist_set_irq │ │ │ │ 1458: 0151d41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1459: 007b047c 96 FUNC GLOBAL DEFAULT 12 gen_neon_uqshli │ │ │ │ 1460: 0151d7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1461: 014e1dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1462: 0151c53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1463: 014deeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1464: 0142cae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_hs │ │ │ │ 1465: 01448868 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_s │ │ │ │ 1466: 01415188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1467: 0142ca64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_hu │ │ │ │ 1468: 0151c19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1469: 009925c0 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1469: 009925b8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1470: 014e676c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1471: 0151b696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1472: 009f3968 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1473: 00bac4a0 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1474: 00adc268 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1472: 009f3960 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1473: 00bac498 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1474: 00adc260 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1475: 014f0214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1476: 014eb2fc 360 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1477: 0151b744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1478: 0151bc8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1479: 00b98b34 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1480: 00b64ed4 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1481: 009fad78 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1479: 00b98b2c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1480: 00b64ecc 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1481: 009fad70 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1482: 00401d24 100 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1483: 01419be0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1484: 014ede4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1485: 014df588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1486: 01443c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_b │ │ │ │ - 1487: 0082bfa4 116 FUNC GLOBAL DEFAULT 12 helper_mve_vaddb │ │ │ │ + 1487: 0082bf9c 116 FUNC GLOBAL DEFAULT 12 helper_mve_vaddb │ │ │ │ 1488: 01443b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_d │ │ │ │ - 1489: 00ae7574 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ - 1490: 0082c018 148 FUNC GLOBAL DEFAULT 12 helper_mve_vaddh │ │ │ │ + 1489: 00ae756c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1490: 0082c010 148 FUNC GLOBAL DEFAULT 12 helper_mve_vaddh │ │ │ │ 1491: 01443c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_h │ │ │ │ 1492: 014e2a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1493: 0067ea7c 40 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1494: 0066aff0 124 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1495: 014e85e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1496: 0151d216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1497: 014e1bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1498: 005ca0f0 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1499: 00b0d310 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1500: 00b2dff0 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1499: 00b0d308 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1500: 00b2dfe8 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1501: 014ed274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1502: 014de3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1503: 00b2ae78 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1503: 00b2ae70 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1504: 014f88d8 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1505: 01443b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_s │ │ │ │ 1506: 0151b466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1507: 0151c436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ - 1508: 0082c0ac 148 FUNC GLOBAL DEFAULT 12 helper_mve_vaddw │ │ │ │ - 1509: 0091c284 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ + 1508: 0082c0a4 148 FUNC GLOBAL DEFAULT 12 helper_mve_vaddw │ │ │ │ + 1509: 0091c27c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1510: 006d9330 108 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1511: 0151d44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1512: 014f816c 4 OBJECT GLOBAL DEFAULT 25 smbios_tables │ │ │ │ 1513: 00653d78 224 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1514: 0151c342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1515: 0052961c 20 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1516: 002cf23c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1517: 00a426d4 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1518: 00adbcb4 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1517: 00a426cc 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1518: 00adbcac 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1519: 014e8f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1520: 002cf850 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1521: 0070a5a4 220 FUNC GLOBAL DEFAULT 12 qmp_x_query_opcount │ │ │ │ 1522: 013bc68c 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1523: 0151cab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1524: 014f02c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1525: 014edd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1526: 0151d120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_READ_DSTATE │ │ │ │ 1527: 014e773c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1528: 00b113d0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1528: 00b113c8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1529: 01447974 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_b │ │ │ │ 1530: 014f44e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1531: 009fa744 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1531: 009fa73c 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1532: 0066c714 436 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ 1533: 014477e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_d │ │ │ │ - 1534: 00b69b48 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1534: 00b69b40 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1535: 014ecce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1536: 009dfb34 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1537: 00918d2c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ - 1538: 00acbc94 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1536: 009dfb2c 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1537: 00918d24 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ + 1538: 00acbc8c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1539: 0151d888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ - 1540: 0091a24c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ + 1540: 0091a244 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1541: 0151d586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1542: 014478f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_h │ │ │ │ 1543: 014ef650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_INPUT_EVENT │ │ │ │ 1544: 0066db08 32 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1545: 002ba45c 248 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1546: 00abca04 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1546: 00abc9fc 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1547: 014dcbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1548: 00704f10 344 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1549: 0085d9d4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_h │ │ │ │ + 1549: 0085d9cc 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_h │ │ │ │ 1550: 0151c8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1551: 0151cdf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1552: 0068413c 224 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1553: 0151d77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1554: 0143118c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sb │ │ │ │ 1555: 0144786c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_s │ │ │ │ 1556: 01413298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1557: 00490f14 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1558: 00ab3608 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1558: 00ab3600 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1559: 00375a60 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ - 1560: 00860bf8 208 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_b │ │ │ │ + 1560: 00860bf0 208 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_b │ │ │ │ 1561: 0033ee3c 184 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1562: 006a268c 24 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1563: 014e9998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1564: 0151d8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1565: 0151b2ab 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1566: 008614a0 308 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_d │ │ │ │ + 1566: 00861498 308 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_d │ │ │ │ 1567: 01431108 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sh │ │ │ │ - 1568: 00ac15d4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1569: 00b3e7f8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1568: 00ac15cc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1569: 00b3e7f0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1570: 002d666c 24 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1571: 0151c722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ - 1572: 0085daa8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_s │ │ │ │ + 1572: 0085daa0 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_s │ │ │ │ 1573: 0151b630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ - 1574: 00860cc8 220 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_h │ │ │ │ + 1574: 00860cc0 220 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_h │ │ │ │ 1575: 014e4f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1576: 0151d6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1577: 0069b870 196 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1578: 0151d724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1579: 0151d32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1580: 00aa0dd4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1580: 00aa0dcc 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1581: 0151b398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1582: 006a73ec 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1583: 0151c370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1584: 014e3308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1585: 014de300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1586: 0151ba6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1587: 01396dcc 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1588: 00acffd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ - 1589: 00860da4 232 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_s │ │ │ │ + 1588: 00acffc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1589: 00860d9c 232 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_s │ │ │ │ 1590: 01431084 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sw │ │ │ │ 1591: 014e4dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ - 1592: 0097268c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1593: 00affc5c 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1592: 00972684 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ + 1593: 00affc54 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1594: 0151d304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ - 1595: 009b9084 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ - 1596: 00a80a00 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1595: 009b907c 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1596: 00a809f8 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1597: 003e9d74 100 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1598: 003f4350 180 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ - 1599: 0095c55c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1600: 00b53420 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1599: 0095c554 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ + 1600: 00b53418 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1601: 014ea6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1602: 014e3318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ 1603: 01448d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_h │ │ │ │ - 1604: 00b3c138 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1604: 00b3c130 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1605: 0151c860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1606: 00b5d57c 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1606: 00b5d574 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1607: 014e37c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1608: 014e1190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1609: 002ba258 264 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1610: 005095c0 72 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ - 1611: 0089bea4 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ + 1611: 0089be9c 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1612: 014ddee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1613: 002cfb50 208 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1614: 002c0c10 8 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1615: 014eec34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_EVENT │ │ │ │ 1616: 0151c780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SELECT_DSTATE │ │ │ │ 1617: 014f4948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_LIST_EVENT │ │ │ │ 1618: 014e79cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_WRITE_EVENT │ │ │ │ @@ -1628,386 +1628,386 @@ │ │ │ │ 1624: 0151d3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1625: 0151d39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1626: 0052456c 388 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1627: 0036c004 112 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1628: 002c04bc 16 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1629: 0151cefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1630: 0144f534 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_u16 │ │ │ │ - 1631: 00869a74 768 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot_idx │ │ │ │ - 1632: 00b5ed80 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1631: 00869a6c 768 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot_idx │ │ │ │ + 1632: 00b5ed78 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1633: 00504420 272 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ - 1634: 00834734 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarb │ │ │ │ + 1634: 0083472c 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarb │ │ │ │ 1635: 0151cd36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1636: 0151d76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1637: 014e1520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1638: 0048f520 4 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1639: 014ed9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1640: 003eeb20 184 FUNC GLOBAL DEFAULT 12 aspeed_i2c_get_bus │ │ │ │ - 1641: 0081e334 512 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsb │ │ │ │ + 1641: 0081e32c 512 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsb │ │ │ │ 1642: 014e791c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1643: 014e3538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ - 1644: 008503e0 52 FUNC GLOBAL DEFAULT 12 helper_neon_ceq_f32 │ │ │ │ + 1644: 008503d8 52 FUNC GLOBAL DEFAULT 12 helper_neon_ceq_f32 │ │ │ │ 1645: 002c9844 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1646: 0151c024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1647: 0151d5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1648: 008347d0 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarh │ │ │ │ - 1649: 00901138 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1648: 008347c8 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarh │ │ │ │ + 1649: 00901130 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1650: 0066bb0c 52 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ - 1651: 00837da8 164 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhsw │ │ │ │ + 1651: 00837da0 164 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhsw │ │ │ │ 1652: 0151c3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1653: 0151be44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ - 1654: 009221b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1654: 009221b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1655: 014f2e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1656: 0151c0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1657: 00936da8 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1658: 0081e640 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsl │ │ │ │ + 1657: 00936da0 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1658: 0081e638 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsl │ │ │ │ 1659: 0151b79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_SEND_DSTATE │ │ │ │ - 1660: 00ae76e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1660: 00ae76dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1661: 01431000 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_ub │ │ │ │ 1662: 014f3a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1663: 002ca3ac 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1664: 00b519c8 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1664: 00b519c0 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1665: 014280a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_setq │ │ │ │ - 1666: 00ba3594 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1666: 00ba358c 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1667: 014f06c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ - 1668: 008348a0 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarw │ │ │ │ + 1668: 00834898 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarw │ │ │ │ 1669: 01430f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_uh │ │ │ │ 1670: 014e8e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1671: 00b2f618 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1671: 00b2f610 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1672: 0049269c 796 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1673: 014453d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_b │ │ │ │ 1674: 014e32f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1675: 00ad63b8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ - 1676: 0081e534 268 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsw │ │ │ │ + 1675: 00ad63b0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1676: 0081e52c 268 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsw │ │ │ │ 1677: 0151d564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1678: 01445244 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_d │ │ │ │ 1679: 0045c2dc 124 FUNC GLOBAL DEFAULT 12 omap_clk_setrate │ │ │ │ 1680: 0151cf08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1681: 0151c632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1682: 009fbeb4 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1682: 009fbeac 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1683: 0144534c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_h │ │ │ │ 1684: 014ea9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1685: 0098d2d8 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1686: 00b73d24 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1685: 0098d2d0 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1686: 00b73d1c 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1687: 0151c0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1688: 0066c58c 392 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1689: 0151cdaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1690: 0144ecf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_negl_u16 │ │ │ │ 1691: 0151d6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1692: 014ec944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1693: 01430ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_uw │ │ │ │ 1694: 0151cc1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ - 1695: 00917894 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ + 1695: 0091788c 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ 1696: 014123a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64i │ │ │ │ 1697: 0142a0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sral │ │ │ │ 1698: 006b021c 52 FUNC GLOBAL DEFAULT 12 multifd_send_data_alloc │ │ │ │ 1699: 014433d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smmla_b │ │ │ │ 1700: 014452c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_s │ │ │ │ 1701: 0079f310 8 FUNC GLOBAL DEFAULT 12 arm_gt_stimer_cb │ │ │ │ 1702: 002b7c24 284 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1703: 0142a124 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sraq │ │ │ │ 1704: 014e1150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ - 1705: 008f1894 900 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ + 1705: 008f188c 900 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1706: 0143220c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddlv_s │ │ │ │ 1707: 014e68dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ - 1708: 008408e4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleb │ │ │ │ + 1708: 008408dc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleb │ │ │ │ 1709: 01432188 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddlv_u │ │ │ │ 1710: 0151cc40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1711: 014e9ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1712: 0151d340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1713: 014e1b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1714: 0151c366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ 1715: 01452000 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u16 │ │ │ │ 1716: 0142a01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sraw │ │ │ │ - 1717: 00b2f23c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1717: 00b2f234 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1718: 0151d0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1719: 01411b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1720: 014f0d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ - 1721: 00840974 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleh │ │ │ │ + 1721: 0084096c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleh │ │ │ │ 1722: 014ecd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1723: 00930f74 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1723: 00930f6c 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1724: 014f0464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ - 1725: 0086e5a4 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touizd │ │ │ │ + 1725: 0086e59c 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touizd │ │ │ │ 1726: 0151be0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1727: 00665d4c 648 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1728: 00b2c9d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1728: 00b2c9d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1729: 0151b928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ - 1730: 00842f08 488 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270h │ │ │ │ + 1730: 00842f00 488 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270h │ │ │ │ 1731: 0151b6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1732: 0151ba90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1733: 00b17950 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1733: 00b17948 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1734: 014ebd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1735: 00b9acf0 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ - 1736: 0086e494 64 FUNC GLOBAL DEFAULT 12 helper_vfp_touizh │ │ │ │ + 1735: 00b9ace8 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1736: 0086e48c 64 FUNC GLOBAL DEFAULT 12 helper_vfp_touizh │ │ │ │ 1737: 002bbbec 252 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1738: 014e1b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1739: 0151cb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_DSTATE │ │ │ │ 1740: 01420874 32 OBJECT GLOBAL DEFAULT 24 xy_gain │ │ │ │ 1741: 0028ab74 64 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1742: 00b469f0 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1742: 00b469e8 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1743: 0151c562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1744: 01392ab8 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1745: 009f1c7c 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1745: 009f1c74 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1746: 014dd430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1747: 00aea490 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ - 1748: 008430f0 512 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270s │ │ │ │ + 1747: 00aea488 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1748: 008430e8 512 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270s │ │ │ │ 1749: 0151bc8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1750: 0151bd50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ - 1751: 00840a04 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplew │ │ │ │ + 1751: 008409fc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplew │ │ │ │ 1752: 014df548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ - 1753: 0086e514 60 FUNC GLOBAL DEFAULT 12 helper_vfp_touizs │ │ │ │ + 1753: 0086e50c 60 FUNC GLOBAL DEFAULT 12 helper_vfp_touizs │ │ │ │ 1754: 014f4350 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ - 1755: 0081e69c 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minub │ │ │ │ - 1756: 008bddb4 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ + 1755: 0081e694 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minub │ │ │ │ + 1756: 008bddac 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1757: 0151c63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1758: 00a8a464 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ - 1759: 00953a38 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ + 1758: 00a8a45c 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1759: 00953a30 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1760: 0151c762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ - 1761: 00837f58 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhuw │ │ │ │ + 1761: 00837f50 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhuw │ │ │ │ 1762: 0151bcbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1763: 00aa331c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1763: 00aa3314 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1764: 0151b642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1765: 0151bc02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1766: 00b0487c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1766: 00b04874 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1767: 007b0bb0 112 FUNC GLOBAL DEFAULT 12 gen_gvec_umaxp │ │ │ │ - 1768: 0081e974 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minul │ │ │ │ - 1769: 007d2ed0 44 FUNC GLOBAL DEFAULT 12 neon_element_offset │ │ │ │ + 1768: 0081e96c 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minul │ │ │ │ + 1769: 007d2ee8 44 FUNC GLOBAL DEFAULT 12 neon_element_offset │ │ │ │ 1770: 00678fd8 24 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1771: 014e3bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1772: 0151b5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1773: 00b0d640 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1773: 00b0d638 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1774: 0151cdc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1775: 014f3414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1776: 014e5310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1777: 0036f004 176 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1778: 00b7d8b0 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1779: 00b2d9dc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1778: 00b7d8a8 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1779: 00b2d9d4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1780: 0151bf68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1781: 00b6bb38 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1781: 00b6bb30 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ 1782: 007b0760 116 FUNC GLOBAL DEFAULT 12 gen_uqsub_bhs │ │ │ │ - 1783: 0081e864 272 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minuw │ │ │ │ - 1784: 00ab5a40 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1785: 00b003bc 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1786: 009c2a5c 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1783: 0081e85c 272 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minuw │ │ │ │ + 1784: 00ab5a38 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1785: 00b003b4 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1786: 009c2a54 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1787: 0151bbc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SCRATCHPAD_WRITE_DSTATE │ │ │ │ 1788: 014f19e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1789: 00373e54 8 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1790: 0151ba06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1791: 0151ba46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1792: 00517248 124 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1793: 002bef90 288 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1794: 00492410 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1795: 0144ec70 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_negl_u32 │ │ │ │ 1796: 01438698 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxb │ │ │ │ 1797: 01446d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint64_d │ │ │ │ 1798: 0036989c 8 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1799: 0097c8ac 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1799: 0097c8a4 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1800: 0151bfa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1801: 014e778c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1802: 0151d432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1803: 01438614 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxh │ │ │ │ 1804: 002b7d40 268 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1805: 00b16af8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1806: 00b0da08 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1805: 00b16af0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1806: 00b0da00 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1807: 014def6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1808: 0031eb74 244 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1809: 014dc948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1810: 014e42a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ 1811: 01451ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u32 │ │ │ │ - 1812: 00aa32c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1813: 00989cac 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ - 1814: 00868cd8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_b │ │ │ │ + 1812: 00aa32b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1813: 00989ca4 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1814: 00868cd0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_b │ │ │ │ 1815: 0151d35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1816: 00ba5c98 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1816: 00ba5c90 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1817: 005c5ff0 152 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1818: 0151bc08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1819: 0143640c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla270h │ │ │ │ - 1820: 00868ecc 312 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_d │ │ │ │ + 1820: 00868ec4 312 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_d │ │ │ │ 1821: 01446ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint64_s │ │ │ │ 1822: 0151befc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1823: 014e9c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1824: 00a697a8 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ - 1825: 00868d80 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_h │ │ │ │ + 1824: 00a697a0 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1825: 00868d78 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_h │ │ │ │ 1826: 002de10c 172 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1827: 01438590 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxw │ │ │ │ 1828: 00deca20 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1829: 0151d16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1830: 0151be58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1831: 014f4928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1832: 0142c1a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_user_reg │ │ │ │ 1833: 014e2904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1834: 00b9884c 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1835: 00a2c2c4 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1834: 00b98844 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1835: 00a2c2bc 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1836: 014eb624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1837: 00b290e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1837: 00b290e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1838: 0065a244 116 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1839: 0151d4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1840: 0151cf54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1841: 013b7f48 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1842: 009e4a8c 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1842: 009e4a84 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1843: 007013b4 164 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1844: 00931dac 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1845: 00b42884 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1846: 00ae0608 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1844: 00931da4 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1845: 00b4287c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1846: 00ae0600 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1847: 01436388 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla270s │ │ │ │ 1848: 014f3d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1849: 014e4a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1850: 014e7a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1851: 014f0844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1852: 00bb1b70 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1853: 00839a34 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sb │ │ │ │ - 1854: 00868e28 164 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_s │ │ │ │ - 1855: 008e53d4 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ + 1852: 00bb1b68 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1853: 00839a2c 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sb │ │ │ │ + 1854: 00868e20 164 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_s │ │ │ │ + 1855: 008e53cc 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1856: 014df67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_ADC_ENGINE_READ_EVENT │ │ │ │ 1857: 014e2168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1858: 00b98ffc 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1859: 00aa611c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1858: 00b98ff4 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1859: 00aa6114 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1860: 0028ac28 24 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1861: 014eb9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1862: 0151cf36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ - 1863: 00839b48 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sh │ │ │ │ + 1863: 00839b40 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sh │ │ │ │ 1864: 00653e58 1244 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1865: 00aede9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1865: 00aede94 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1866: 002b4704 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1867: 0151b940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1868: 00ad019c 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1869: 009d1080 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1868: 00ad0194 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1869: 009d1078 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1870: 004dbaa0 264 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1871: 0078b1c0 372 FUNC GLOBAL DEFAULT 12 arm_debug_excp_handler │ │ │ │ 1872: 0151d878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1873: 014e4f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1874: 00b1c7bc 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1874: 00b1c7b4 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1875: 002cdfac 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1876: 014f0bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ - 1877: 0096cd18 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ + 1877: 0096cd10 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1878: 014dfd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1879: 0151c60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1880: 006e6748 352 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1881: 0037cac0 604 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1882: 014ee18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1883: 00327a90 140 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1884: 014e730c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1885: 00af27f0 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1885: 00af27e8 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1886: 014f5b04 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ - 1887: 00839c78 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sw │ │ │ │ + 1887: 00839c70 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sw │ │ │ │ 1888: 005c9fe0 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1889: 0053ca5c 1008 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1890: 0151b39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1891: 0151d952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ 1892: 002d695c 132 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1893: 014f4a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 1894: 0089bec4 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ + 1894: 0089bebc 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1895: 014e8f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1896: 0151ce4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1897: 014ed054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1898: 0144c858 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_b │ │ │ │ 1899: 00327f40 24 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1900: 00ac27f0 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1900: 00ac27e8 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1901: 014e4f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1902: 014ebe8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1903: 0151c910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1904: 013c6f50 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1905: 0052a200 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1906: 0144c750 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_h │ │ │ │ 1907: 002b3f94 364 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1908: 0151c894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1909: 014dc7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1910: 00b442a8 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1910: 00b442a0 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1911: 014ef690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_WRITE_EVENT │ │ │ │ 1912: 014e2604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1913: 003e95f4 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1914: 00ad8168 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1915: 0092a024 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1914: 00ad8160 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1915: 0092a01c 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1916: 006e714c 292 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1917: 014dd110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ - 1918: 009130a8 44 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ + 1918: 009130a0 44 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1919: 014dfed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1920: 005c5914 240 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1921: 009fc284 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1921: 009fc27c 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1922: 014dd700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1923: 01437930 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270b │ │ │ │ 1924: 0151d322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1925: 002cf244 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1926: 014eb8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1927: 00b27068 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1928: 00b1fea8 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1929: 009d1a48 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1930: 009cc208 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1927: 00b27060 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1928: 00b1fea0 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1929: 009d1a40 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1930: 009cc200 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1931: 0151d3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1932: 002e75f0 204 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1933: 014283c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maddsq │ │ │ │ 1934: 014eebd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1935: 01414c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1936: 014e4298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ 1937: 014378ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270h │ │ │ │ - 1938: 00bac714 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1938: 00bac70c 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1939: 0151c066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1940: 0028ac40 356 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1941: 0151d344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1942: 00a95618 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1942: 00a95610 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1943: 0151d7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1944: 00677c68 208 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1945: 014e6f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1946: 0151d546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1947: 014e8138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ - 1948: 00db1320 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1949: 0083970c 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_ub │ │ │ │ - 1950: 009f1cec 240 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1948: 00db1310 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1949: 00839704 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_ub │ │ │ │ + 1950: 009f1ce4 240 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1951: 014e3878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1952: 0151d93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ - 1953: 00859288 508 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas_idx │ │ │ │ + 1953: 00859280 508 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas_idx │ │ │ │ 1954: 014f27f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1955: 00b5d720 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1955: 00b5d718 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1956: 014eab1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ - 1957: 00839808 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uh │ │ │ │ + 1957: 00839800 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uh │ │ │ │ 1958: 01437828 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270w │ │ │ │ 1959: 0151b99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1960: 014f2c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1961: 002ceb38 328 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ - 1962: 00965000 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1963: 009005c0 1664 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1962: 00964ff8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ + 1963: 009005b8 1664 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1964: 0151d272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1965: 0151c33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1966: 002ce058 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1967: 002b7e4c 264 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1968: 007915f8 300 FUNC GLOBAL DEFAULT 12 write_list_to_cpustate │ │ │ │ 1969: 0151b670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1970: 0151c1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1971: 00b0d528 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1972: 00b74278 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1971: 00b0d520 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1972: 00b74270 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1973: 0151beb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1974: 01451df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u64 │ │ │ │ 1975: 014f3a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1976: 00ab3504 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1976: 00ab34fc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1977: 014de4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ 1978: 0142c224 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_pc_alignment │ │ │ │ - 1979: 009bdc68 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ - 1980: 00839928 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uw │ │ │ │ + 1979: 009bdc60 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1980: 00839920 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uw │ │ │ │ 1981: 0151cde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1982: 0151c8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1983: 00aa5094 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1984: 00abe970 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1983: 00aa508c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1984: 00abe968 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1985: 014e2894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ - 1986: 00956f20 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1987: 00afeafc 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1986: 00956f18 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ + 1987: 00afeaf4 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1988: 0151d510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1989: 014eacec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1990: 0151c1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1991: 00aaae44 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1991: 00aaae3c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1992: 014ebc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_READ_EVENT │ │ │ │ 1993: 0151bd28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITEB_DSTATE │ │ │ │ - 1994: 00bb067c 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1994: 00bb0674 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1995: 0151b7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CFGI_CD_DSTATE │ │ │ │ 1996: 014e98f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1997: 0151b2ce 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1998: 0151d048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1999: 0151d2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 2000: 013bd400 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 2001: 014e3838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 2002: 00b98520 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 2002: 00b98518 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 2003: 0151ca22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_LOG_NCOUNTS_DSTATE │ │ │ │ 2004: 007074d0 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 2005: 0151d5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 2006: 006f3684 140 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 2007: 006b54e0 36 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 2008: 014e2614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 2009: 0151c9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -2018,947 +2018,947 @@ │ │ │ │ 2014: 014eecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_EVENT │ │ │ │ 2015: 014f23c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_EVENT │ │ │ │ 2016: 014ee3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_EVENT │ │ │ │ 2017: 0151d7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2018: 0151cf6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ATTACH_DEVICE_DSTATE │ │ │ │ 2019: 0142c9e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_sf │ │ │ │ 2020: 0151d34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ - 2021: 0086cbc0 64 FUNC GLOBAL DEFAULT 12 helper_shaddsubx │ │ │ │ + 2021: 0086cbb8 64 FUNC GLOBAL DEFAULT 12 helper_shaddsubx │ │ │ │ 2022: 0151bfcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 2023: 0142cbf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_sh │ │ │ │ 2024: 014ee1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEVICE_EVENT │ │ │ │ 2025: 014ee60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ - 2026: 0096e47c 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 2027: 00aa000c 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 2026: 0096e474 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ + 2027: 00aa0004 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 2028: 007b0cd0 68 FUNC GLOBAL DEFAULT 12 gen_gvec_uhadd │ │ │ │ 2029: 014e3f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 2030: 01414bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 2031: 014f4b6c 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ - 2032: 0091f640 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ + 2032: 0091f638 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 2033: 014efe64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 2034: 0151bd48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 2035: 0151d4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 2036: 00920cd0 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 2036: 00920cc8 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ 2037: 0151b7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NH_ASID_DSTATE │ │ │ │ - 2038: 009c2130 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 2038: 009c2128 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 2039: 0151b2a6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 2040: 01428444 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_madduq │ │ │ │ 2041: 0151b30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 2042: 0151b964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 2043: 014e8a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 2044: 0151caa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 2045: 0092e044 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ - 2046: 0096e8f0 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ + 2045: 0092e03c 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 2046: 0096e8e8 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 2047: 0151b334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 2048: 014e9b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ - 2049: 0091abb0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ + 2049: 0091aba8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 2050: 005581e8 96 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 2051: 009342dc 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 2052: 00ac020c 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 2051: 009342d4 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 2052: 00ac0204 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 2053: 014f3a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 2054: 0151bd06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 2055: 00baede4 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 2055: 00baeddc 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 2056: 0151c680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 2057: 014de9b4 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 2058: 00b14da0 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 2059: 00b40594 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 2058: 00b14d98 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 2059: 00b4058c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 2060: 0151cb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 2061: 00433f1c 152 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 2062: 002b4100 368 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 2063: 0151d580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 2064: 00a42a88 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ - 2065: 00840d78 184 FUNC GLOBAL DEFAULT 12 helper_mve_vctp │ │ │ │ - 2066: 0096efc4 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ + 2064: 00a42a80 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 2065: 00840d70 184 FUNC GLOBAL DEFAULT 12 helper_mve_vctp │ │ │ │ + 2066: 0096efbc 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 2067: 014ee04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 2068: 0151b2b5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 2069: 0151cf96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 2070: 0144fae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u16 │ │ │ │ 2071: 014f518c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 2072: 009fa968 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 2073: 00854dac 180 FUNC GLOBAL DEFAULT 12 helper_exception_pc_alignment │ │ │ │ - 2074: 00b8f1dc 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 2072: 009fa960 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 2073: 00854da4 180 FUNC GLOBAL DEFAULT 12 helper_exception_pc_alignment │ │ │ │ + 2074: 00b8f1d4 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 2075: 014eb784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 2076: 0151ccbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 2077: 014f38b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 2078: 013bd4d4 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 2079: 014eda74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 2080: 00618718 188 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 2081: 014ecad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ - 2082: 00a372b0 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 2083: 00a4a4d8 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 2082: 00a372a8 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 2083: 00a4a4d0 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 2084: 0151cc2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ - 2085: 0090c5a8 2584 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ + 2085: 0090c5a0 2584 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 2086: 0070c444 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 2087: 00ab3574 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 2088: 009ee870 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 2087: 00ab356c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 2088: 009ee868 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 2089: 0070020c 56 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 2090: 00b84680 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 2091: 00aa7b84 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 2090: 00b84678 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 2091: 00aa7b7c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 2092: 003ea058 240 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ 2093: 007889d4 228 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vinmi │ │ │ │ - 2094: 00b844e8 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 2094: 00b844e0 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 2095: 014e3f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 2096: 0151d5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 2097: 0040d570 704 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 2098: 009ed454 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 2098: 009ed44c 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 2099: 0151d7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2100: 0151bca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2101: 0151bdb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2102: 002ce108 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ - 2103: 0091f438 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ - 2104: 008e24a8 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ + 2103: 0091f430 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ + 2104: 008e24a0 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2105: 0142c95c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_uf │ │ │ │ 2106: 006c1178 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 2107: 00935340 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2107: 00935338 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2108: 0142cb6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_uh │ │ │ │ 2109: 0151cbc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ - 2110: 0096f840 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ + 2110: 0096f838 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2111: 003284d4 20 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2112: 0151c3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2113: 014dd290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2114: 005266c0 264 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2115: 014f1444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 2116: 014dd720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 2117: 0151c6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ - 2118: 008288c0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_uw │ │ │ │ + 2118: 008288b8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_uw │ │ │ │ 2119: 006458e0 392 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_asid_vmid │ │ │ │ 2120: 002d6d60 16 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 2121: 0048e850 60 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2122: 014e6d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2123: 0151d93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2124: 014e1e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ - 2125: 00918520 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ - 2126: 008f1ce0 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ + 2125: 00918518 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ + 2126: 008f1cd8 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2127: 00404274 84 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ - 2128: 00933cc4 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2128: 00933cbc 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2129: 014f27e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2130: 0151d008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2131: 0151cfce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2132: 014e29e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2133: 002d84a8 24 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ - 2134: 0095b1a4 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2135: 00b3b694 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2136: 009f0848 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2134: 0095b19c 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ + 2135: 00b3b68c 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2136: 009f0840 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 2137: 0032f098 472 FUNC GLOBAL DEFAULT 12 build_cxl_dsm_method │ │ │ │ - 2138: 00b9f124 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2139: 009efaf4 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2138: 00b9f11c 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2139: 009efaec 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2140: 00798bc4 44 FUNC GLOBAL DEFAULT 12 gt_rme_post_el_change │ │ │ │ 2141: 014ede5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2142: 00b392c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2143: 00b74670 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2142: 00b392c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2143: 00b74668 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2144: 014f0c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2145: 0151d5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 2146: 00b027e0 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2146: 00b027d8 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2147: 014e01ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2148: 005247f4 12 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2149: 00b8c6cc 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2150: 00a01178 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2149: 00b8c6c4 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2150: 00a01170 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2151: 0151d4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2152: 00b34e00 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2152: 00b34df8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2153: 002d5f18 232 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2154: 01452c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_shl_u16 │ │ │ │ 2155: 0151d6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2156: 014f0e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2157: 009891a4 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2157: 0098919c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2158: 002f3804 336 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2159: 014f5ab0 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2160: 014df428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2161: 014e0d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2162: 0151c67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2163: 0151bc60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2164: 0151c0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2165: 009fe184 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2165: 009fe17c 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2166: 014e745c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2167: 0151deb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2168: 0144f954 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u32 │ │ │ │ 2169: 0151bbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2170: 00b90e60 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2170: 00b90e58 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2171: 014d6cd0 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2172: 014e3ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2173: 014e97f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2174: 01414b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ - 2175: 00816df0 9776 FUNC GLOBAL DEFAULT 12 disas_vfp │ │ │ │ + 2175: 00816dec 9772 FUNC GLOBAL DEFAULT 12 disas_vfp │ │ │ │ 2176: 002d6754 272 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2177: 00aec900 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2178: 00b93170 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2177: 00aec8f8 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2178: 00b93168 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2179: 0151bbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_ASPEED_APB2OPB_WRITE_DSTATE │ │ │ │ - 2180: 00950010 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2181: 009d055c 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2180: 00950008 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ + 2181: 009d0554 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2182: 002c8378 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ - 2183: 0092023c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ + 2183: 00920234 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2184: 0151d7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2185: 013c6ff0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2186: 0151c460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2187: 014ec7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2188: 00381274 24 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2189: 0151cc78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ - 2190: 00854f34 500 FUNC GLOBAL DEFAULT 12 arm_cpu_tlb_fill_align │ │ │ │ + 2190: 00854f2c 500 FUNC GLOBAL DEFAULT 12 arm_cpu_tlb_fill_align │ │ │ │ 2191: 014eb854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2192: 01432ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsb │ │ │ │ 2193: 0151b2b0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2194: 0051edc8 460 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2195: 00322e28 308 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2196: 00ae63dc 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2197: 00ab8058 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2196: 00ae63d4 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2197: 00ab8050 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2198: 0151d092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2199: 014e747c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ 2200: 01432a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsh │ │ │ │ - 2201: 00ad8708 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2201: 00ad8700 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2202: 0031a794 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2203: 014eb914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2204: 0151bc34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2205: 0151c3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2206: 0069c230 340 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2207: 00320c78 152 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2208: 0151ba22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2209: 006a7c48 528 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2210: 013bcd24 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2211: 0151b82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ - 2212: 00b0002c 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2212: 00b00024 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2213: 014ed1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2214: 014f975c 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2215: 0031ae2c 232 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2216: 0151bb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2217: 0151b52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2218: 00373974 792 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2219: 0143a924 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpbh │ │ │ │ 2220: 014ddd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2221: 0151df02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2222: 0151d638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2223: 00ab3910 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2223: 00ab3908 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2224: 0151c286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2225: 014329c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsw │ │ │ │ 2226: 013bc654 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2227: 0151deaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2228: 0092ff7c 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2228: 0092ff74 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2229: 0151b3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2230: 0151d886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2231: 00aa5038 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2231: 00aa5030 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2232: 0151c1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2233: 00b70d8c 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2234: 00d1da30 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2233: 00b70d84 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2234: 00d1da20 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2235: 0151dea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2236: 003e9d14 16 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2237: 0151caee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2238: 0151bc46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2239: 014f2b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 2240: 00a9d71c 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2241: 00b48df4 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2242: 00b6a6a8 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ - 2243: 00ba4ae8 180 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ + 2240: 00a9d714 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2241: 00b48dec 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2242: 00b6a6a0 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2243: 00ba4ae0 180 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ 2244: 0143a81c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpbw │ │ │ │ 2245: 014e764c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2246: 009c2148 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2247: 00b97d00 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2246: 009c2140 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2247: 00b97cf8 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2248: 002c0c40 8 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2249: 014f0cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2250: 014e2bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2251: 006b620c 36 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2252: 01415314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2253: 014ed6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ 2254: 01429f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_srll │ │ │ │ 2255: 014eee94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2256: 0151b582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2257: 00b749a0 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2257: 00b74998 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2258: 0151c3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2259: 01429f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_srlq │ │ │ │ 2260: 014e3fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2261: 014e81f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2262: 0151d10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_CHANGE_DSTATE │ │ │ │ 2263: 0070c2b4 236 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2264: 0092137c 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2265: 009efd90 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ - 2266: 0084c668 316 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_b │ │ │ │ + 2264: 00921374 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2265: 009efd88 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2266: 0084c660 316 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_b │ │ │ │ 2267: 014e60dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2268: 002aa778 5804 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2269: 0151c1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2270: 0151c19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2271: 014dfdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2272: 014f0d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ 2273: 01429e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_srlw │ │ │ │ - 2274: 0084ced4 380 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_d │ │ │ │ - 2275: 00b58a84 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2274: 0084cecc 380 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_d │ │ │ │ + 2275: 00b58a7c 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2276: 014e9518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ 2277: 014507c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mul_u16 │ │ │ │ - 2278: 009fb1e8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2278: 009fb1e0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2279: 0151cc84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2280: 0038bf64 1528 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_init │ │ │ │ 2281: 002c841c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2282: 00328454 128 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2283: 009b6418 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ - 2284: 0084c9dc 316 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_h │ │ │ │ + 2283: 009b6410 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2284: 0084c9d4 316 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_h │ │ │ │ 2285: 0031dcbc 204 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ 2286: 007a0c0c 384 FUNC GLOBAL DEFAULT 12 sme_exception_el │ │ │ │ - 2287: 009f1794 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2287: 009f178c 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2288: 00698c08 620 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2289: 014f0774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2290: 0151d7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2291: 00b76ab4 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2291: 00b76aac 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2292: 00677d38 220 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2293: 0038ae38 56 FUNC GLOBAL DEFAULT 12 cxl_add_cci_commands │ │ │ │ 2294: 0030a104 724 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2295: 003215c0 184 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2296: 014f1ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2297: 0151b826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2298: 00708568 96 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2299: 01432944 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvub │ │ │ │ - 2300: 0084cc28 308 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_s │ │ │ │ + 2300: 0084cc20 308 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_s │ │ │ │ 2301: 006ddfd8 412 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ - 2302: 0091d28c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ - 2303: 0084a708 360 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s8 │ │ │ │ + 2302: 0091d284 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ + 2303: 0084a700 360 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s8 │ │ │ │ 2304: 014eec14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2305: 014e9ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2306: 00bb0684 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2306: 00bb067c 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2307: 0041da7c 224 FUNC GLOBAL DEFAULT 12 gicv3_full_update_noirqset │ │ │ │ - 2308: 0091cd40 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ + 2308: 0091cd38 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2309: 014328c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvuh │ │ │ │ 2310: 014f4740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2311: 002bab60 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2312: 00b120e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2312: 00b120dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2313: 002d1644 188 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2314: 0151c6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2315: 0151b64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2316: 00b494c8 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2316: 00b494c0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2317: 0151d194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2318: 014eccf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2319: 00b78828 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2320: 00b02ec8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2321: 00af4048 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2319: 00b78820 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2320: 00b02ec0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2321: 00af4040 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2322: 014e8968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2323: 0151b4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2324: 0151b6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2325: 014f0a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2326: 00b5d7e8 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2326: 00b5d7e0 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2327: 014ea7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2328: 009c0f34 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2329: 009f0d9c 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2330: 009c0550 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ - 2331: 008403e4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarb │ │ │ │ + 2328: 009c0f2c 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2329: 009f0d94 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2330: 009c0548 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2331: 008403dc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarb │ │ │ │ 2332: 0151c0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ 2333: 014effc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_MEM_FAULT_CPU_INDEX_EVENT │ │ │ │ - 2334: 00b0ca54 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2334: 00b0ca4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2335: 014e050c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ - 2336: 008f8fc8 124 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ - 2337: 00850280 108 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s16 │ │ │ │ + 2336: 008f8fc0 124 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2337: 00850278 108 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s16 │ │ │ │ 2338: 0143283c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvuw │ │ │ │ 2339: 014e5120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2340: 0151d42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ - 2341: 00840474 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarh │ │ │ │ + 2341: 0084046c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarh │ │ │ │ 2342: 014f1cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2343: 0151c054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2344: 00705068 172 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2345: 0151c156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2346: 0053e8a0 576 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2347: 0151c926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2348: 009ef4ec 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2348: 009ef4e4 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2349: 005fbc20 616 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2350: 00b445b4 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2350: 00b445ac 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2351: 0151d4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2352: 00ae08cc 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2352: 00ae08c4 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2353: 014eae0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2354: 00b6af4c 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2355: 00b2a1d8 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2356: 00aa5e98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2357: 00ba72f4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2354: 00b6af44 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2355: 00b2a1d0 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2356: 00aa5e90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2357: 00ba72ec 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2358: 0144dd7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesimc │ │ │ │ 2359: 014e790c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 2360: 00840504 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarw │ │ │ │ - 2361: 00b2333c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2360: 008404fc 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarw │ │ │ │ + 2361: 00b23334 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2362: 00408e40 68 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2363: 0151d428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2364: 0037be24 1020 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2365: 0151bec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ - 2366: 00970e48 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ + 2366: 00970e40 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2367: 0151d622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 2368: 00af5480 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2368: 00af5478 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2369: 0151b048 180 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2370: 0151d524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ - 2371: 0091acbc 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ + 2371: 0091acb4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2372: 014f4c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ - 2373: 008baf54 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ + 2373: 008baf4c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2374: 002bc97c 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 2375: 0151c564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_DSTATE │ │ │ │ 2376: 0151cb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_DSTATE │ │ │ │ 2377: 014e57f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2378: 00683890 308 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2379: 0151c8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ - 2380: 0095846c 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ + 2380: 00958464 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2381: 0151bf2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2382: 014e666c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 2383: 008baf5c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2384: 009894d4 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2383: 008baf54 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ + 2384: 009894cc 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2385: 014f5bdc 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2386: 014e3918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2387: 014e0c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2388: 0141a2c4 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2389: 0151c7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2390: 00b3c22c 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ - 2391: 00963d3c 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2392: 00b134e4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2393: 00dce114 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ - 2394: 008704ac 4 FUNC GLOBAL DEFAULT 12 helper_rints_exact │ │ │ │ - 2395: 009194b4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ + 2390: 00b3c224 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2391: 00963d34 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ + 2392: 00b134dc 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2393: 00dce104 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2394: 008704a4 4 FUNC GLOBAL DEFAULT 12 helper_rints_exact │ │ │ │ + 2395: 009194ac 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2396: 0032246c 324 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2397: 014f3b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2398: 002cf574 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2399: 0151c4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2400: 0066a714 44 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2401: 0061767c 164 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2402: 0151ce52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2403: 0151ca2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_TDR_DSTATE │ │ │ │ 2404: 0151b6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2405: 009e1330 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ - 2406: 0084ae34 368 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u8 │ │ │ │ - 2407: 008baf58 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ + 2405: 009e1328 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2406: 0084ae2c 368 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u8 │ │ │ │ + 2407: 008baf50 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2408: 0151b694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2409: 0151c812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2410: 009363a4 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2410: 0093639c 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2411: 0151c144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2412: 00b98cb0 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2413: 00ad7290 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2412: 00b98ca8 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2413: 00ad7288 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2414: 014e7f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2415: 014f01b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2416: 00b28fd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2416: 00b28fcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2417: 014e737c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2418: 0151d26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2419: 00524d68 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2420: 014e0bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ 2421: 0066708c 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2422: 014e0c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2423: 014f29a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 2424: 00850318 40 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s32 │ │ │ │ + 2424: 00850310 40 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s32 │ │ │ │ 2425: 0151b6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2426: 00991e2c 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2426: 00991e24 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2427: 014f4340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ - 2428: 0086eac0 136 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd │ │ │ │ + 2428: 0086eab8 136 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd │ │ │ │ 2429: 0151cbd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2430: 002c84c0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2431: 014eff14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 2432: 0086f618 116 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh │ │ │ │ - 2433: 00a04f84 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2434: 00b739b4 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2432: 0086f610 116 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh │ │ │ │ + 2433: 00a04f7c 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2434: 00b739ac 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2435: 014ec854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2436: 0151bed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ - 2437: 00837974 172 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxb │ │ │ │ + 2437: 0083796c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxb │ │ │ │ 2438: 0151cdfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2439: 0151c70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2440: 00b02ee4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2440: 00b02edc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2441: 0151b6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2442: 00b7290c 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2443: 00af2454 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2444: 00837a20 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxh │ │ │ │ - 2445: 00b01f8c 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2442: 00b72904 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2443: 00af244c 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2444: 00837a18 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxh │ │ │ │ + 2445: 00b01f84 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2446: 0151d78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2447: 014f0614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2448: 00764780 108 FUNC GLOBAL DEFAULT 12 aspeed_soc_get_irq │ │ │ │ 2449: 014f06a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2450: 0151b5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2451: 014f30f0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ - 2452: 0086f084 112 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs │ │ │ │ + 2452: 0086f07c 112 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs │ │ │ │ 2453: 0151c170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2454: 0151c622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2455: 0151d51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2456: 014f446c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2457: 0151c35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2458: 00b2c920 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2459: 00b1d030 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2460: 00aaf1f0 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2461: 00b67f0c 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2462: 00adef7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2458: 00b2c918 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2459: 00b1d028 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2460: 00aaf1e8 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2461: 00b67f04 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2462: 00adef74 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2463: 0151c73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2464: 0056f850 896 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2465: 0151c4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ - 2466: 00840234 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltb │ │ │ │ + 2466: 0084022c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltb │ │ │ │ 2467: 0151d774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ - 2468: 00837ad4 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxw │ │ │ │ + 2468: 00837acc 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxw │ │ │ │ 2469: 007b063c 188 FUNC GLOBAL DEFAULT 12 gen_sqadd_bhs │ │ │ │ 2470: 003244e4 1076 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ - 2471: 0094fe90 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ + 2471: 0094fe88 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2472: 003f6adc 196 FUNC GLOBAL DEFAULT 12 pmbus_direct_mode2data │ │ │ │ 2473: 0062f084 428 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2474: 006b6330 664 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2475: 008402c4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplth │ │ │ │ - 2476: 0093cdc8 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2477: 009ec914 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ - 2478: 0086e554 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touid │ │ │ │ + 2475: 008402bc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplth │ │ │ │ + 2476: 0093cdc0 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ + 2477: 009ec90c 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2478: 0086e54c 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touid │ │ │ │ 2479: 00debbbc 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2480: 014e57d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2481: 014f1c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2482: 0086e454 64 FUNC GLOBAL DEFAULT 12 helper_vfp_touih │ │ │ │ - 2483: 00b66878 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2482: 0086e44c 64 FUNC GLOBAL DEFAULT 12 helper_vfp_touih │ │ │ │ + 2483: 00b66870 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2484: 0142b9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_r13_banked │ │ │ │ 2485: 0151de48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2486: 005cb28c 72 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2487: 014e34b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2488: 003797bc 8 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2489: 0151c24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2490: 0151b766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2491: 0151c7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2492: 009e1f4c 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2492: 009e1f44 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2493: 014e1a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2494: 0151d7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2495: 014e0e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2496: 01450950 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sub_u8 │ │ │ │ - 2497: 00840354 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltw │ │ │ │ - 2498: 00907990 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2499: 00a9e00c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ - 2500: 0086e4d8 60 FUNC GLOBAL DEFAULT 12 helper_vfp_touis │ │ │ │ + 2497: 0084034c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltw │ │ │ │ + 2498: 00907988 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ + 2499: 00a9e004 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2500: 0086e4d0 60 FUNC GLOBAL DEFAULT 12 helper_vfp_touis │ │ │ │ 2501: 002cac8c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2502: 00b4b994 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2502: 00b4b98c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2503: 014dfbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWL_CLOCKING_SCHEME_EVENT │ │ │ │ 2504: 0151deae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2505: 0151d87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2506: 0066dbac 1548 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2507: 0151bb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2508: 009e542c 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2508: 009e5424 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2509: 0051a4d4 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2510: 0151de80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 2511: 0096d158 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ + 2511: 0096d150 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2512: 014ec774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2513: 006a6dd4 24 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ - 2514: 0084834c 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalarh │ │ │ │ + 2514: 00848344 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalarh │ │ │ │ 2515: 0151d92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2516: 014f520c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2517: 0151ca9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2518: 0151d2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2519: 014ece64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ - 2520: 0091e1a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ + 2520: 0091e19c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2521: 0151d27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ - 2522: 0093bb8c 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2523: 009276d8 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2524: 009ed9cc 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2522: 0093bb84 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ + 2523: 009276d0 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2524: 009ed9c4 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2525: 0151bbe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2526: 014f3e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2527: 006bfdd0 68 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2528: 006ca1c4 96 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2529: 00ba66d4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2530: 00848600 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalars │ │ │ │ - 2531: 0095d718 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ - 2532: 00903df4 368 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ + 2529: 00ba66cc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2530: 008485f8 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalars │ │ │ │ + 2531: 0095d710 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ + 2532: 00903dec 368 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2533: 0151c69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2534: 014e7fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2535: 014e1ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 2536: 00af19fc 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2536: 00af19f4 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2537: 006700e8 516 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2538: 0040becc 1360 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2539: 014f40b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2540: 0151cbe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2541: 014eac0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ - 2542: 008e4768 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ + 2542: 008e4760 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2543: 0062d994 168 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2544: 0144e3ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unzip16 │ │ │ │ 2545: 014e9de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2546: 014f00e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2547: 00b7959c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2547: 00b79594 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2548: 014e5680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2549: 014e8468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2550: 0151c59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2551: 0151c676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2552: 0151b91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2553: 00a867e4 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2554: 00ad6900 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2553: 00a867dc 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2554: 00ad68f8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2555: 01455e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toslh_round_to_zero │ │ │ │ - 2556: 00996318 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2556: 00996310 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2557: 014e2c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2558: 0142e090 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarb │ │ │ │ 2559: 0032ed30 368 FUNC GLOBAL DEFAULT 12 build_mcfg │ │ │ │ 2560: 0151c61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2561: 014dd4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ - 2562: 00af4064 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2562: 00af405c 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2563: 0142e00c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarh │ │ │ │ 2564: 014f2294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2565: 00921688 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2566: 0083fd38 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarb │ │ │ │ - 2567: 00b0aa88 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2565: 00921680 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2566: 0083fd30 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarb │ │ │ │ + 2567: 00b0aa80 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2568: 0151cc58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2569: 00850398 72 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s64 │ │ │ │ - 2570: 009b65d8 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2569: 00850390 72 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s64 │ │ │ │ + 2570: 009b65d0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2571: 00373e5c 8 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2572: 0151bff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2573: 00abb0a8 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2574: 00973424 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ + 2573: 00abb0a0 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2574: 0097341c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2575: 00568ba8 1096 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2576: 002c5458 140 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ - 2577: 0083fdc4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarh │ │ │ │ - 2578: 0086c5e8 84 FUNC GLOBAL DEFAULT 12 helper_ssub16 │ │ │ │ + 2577: 0083fdbc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarh │ │ │ │ + 2578: 0086c5e0 84 FUNC GLOBAL DEFAULT 12 helper_ssub16 │ │ │ │ 2579: 00791440 440 FUNC GLOBAL DEFAULT 12 write_cpustate_to_list │ │ │ │ 2580: 004e3858 112 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2581: 0151b378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2582: 0151b33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ - 2583: 00912d54 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ + 2583: 00912d4c 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2584: 0141a214 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ 2585: 0142df88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarw │ │ │ │ - 2586: 00b86264 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2586: 00b8625c 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2587: 0151d3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2588: 0141a234 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ - 2589: 0093ace8 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2590: 00b45e04 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2589: 0093ace0 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ + 2590: 00b45dfc 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2591: 0141a274 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2592: 006b0250 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2593: 014ed294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2594: 00b9337c 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2594: 00b93374 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2595: 014e96c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ - 2596: 0082b9c4 192 FUNC GLOBAL DEFAULT 12 helper_mve_vmovi │ │ │ │ + 2596: 0082b9bc 192 FUNC GLOBAL DEFAULT 12 helper_mve_vmovi │ │ │ │ 2597: 0066a678 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2598: 014e7f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2599: 00ab3e44 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ - 2600: 0083fe54 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarw │ │ │ │ + 2599: 00ab3e3c 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2600: 0083fe4c 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarw │ │ │ │ 2601: 014f0be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2602: 002d0778 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2603: 014f4a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2604: 00ba1994 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ - 2605: 0091dee0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ + 2604: 00ba198c 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2605: 0091ded8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2606: 0067955c 1088 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2607: 014e698c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2608: 00b2936c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2608: 00b29364 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2609: 0151b6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2610: 014ef600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_SET_EVENT │ │ │ │ 2611: 0151d14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2612: 0040cb38 824 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2613: 009d22c4 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2614: 00b937ac 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2613: 009d22bc 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2614: 00b937a4 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2615: 014e6f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2616: 00a28e6c 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2616: 00a28e64 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2617: 00431f48 396 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ - 2618: 0095907c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ - 2619: 008f1c7c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2620: 008bbba4 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2621: 00ab8cf0 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2618: 00959074 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ + 2619: 008f1c74 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ + 2620: 008bbb9c 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2621: 00ab8ce8 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2622: 003e8c34 8 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2623: 0086ec24 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tould │ │ │ │ - 2624: 00af41b0 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2623: 0086ec1c 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tould │ │ │ │ + 2624: 00af41a8 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2625: 0151b2ca 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2626: 00db02d8 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2626: 00db02c8 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2627: 0151b6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2628: 014e610c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2629: 0151d3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2630: 00aad57c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2631: 009338b0 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2630: 00aad574 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2631: 009338a8 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2632: 014ece34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2633: 01441908 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb │ │ │ │ - 2634: 0086f748 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh │ │ │ │ - 2635: 0091702c 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ + 2634: 0086f740 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh │ │ │ │ + 2635: 00917024 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2636: 0151c9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ - 2637: 0083e724 336 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl48 │ │ │ │ + 2637: 0083e71c 336 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl48 │ │ │ │ 2638: 0151d01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ - 2639: 008dfbd0 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ + 2639: 008dfbc8 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2640: 0150a824 4 OBJECT GLOBAL DEFAULT 25 cpu_exclusive_val │ │ │ │ 2641: 014ed964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2642: 01441884 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh │ │ │ │ 2643: 0151be38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2644: 014df498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2645: 0151d4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2646: 014f1fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2647: 00b19520 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ - 2648: 0086f190 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touls │ │ │ │ + 2647: 00b19518 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2648: 0086f188 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touls │ │ │ │ 2649: 006773f4 364 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2650: 014f40e0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2651: 005cafe8 4 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2652: 006c00ac 268 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2653: 0151bce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2654: 00b477fc 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2655: 00b36e84 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2654: 00b477f4 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2655: 00b36e7c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2656: 002c64a0 348 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2657: 00655908 1244 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2658: 00b757f0 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2658: 00b757e8 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2659: 014deedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2660: 014e88e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2661: 00b37b20 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2661: 00b37b18 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2662: 014ea908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2663: 0151d3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2664: 014e84d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2665: 014dfef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2666: 0151c4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2667: 014f1a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2668: 01441800 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw │ │ │ │ 2669: 0151be6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2670: 014f1d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ - 2671: 0096d220 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ + 2671: 0096d218 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2672: 0151c9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2673: 0151bdf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2674: 00b20448 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ - 2675: 0089bc84 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ + 2674: 00b20440 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2675: 0089bc7c 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ 2676: 0151cdb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2677: 00669690 340 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2678: 00b3f008 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2679: 00b27bec 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2678: 00b3f000 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2679: 00b27be4 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2680: 014189bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2681: 0151b936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2682: 0082f478 88 FUNC GLOBAL DEFAULT 12 helper_mve_vsbc │ │ │ │ - 2683: 0084efc0 56 FUNC GLOBAL DEFAULT 12 helper_neon_add_u16 │ │ │ │ - 2684: 00b46e94 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2682: 0082f470 88 FUNC GLOBAL DEFAULT 12 helper_mve_vsbc │ │ │ │ + 2683: 0084efb8 56 FUNC GLOBAL DEFAULT 12 helper_neon_add_u16 │ │ │ │ + 2684: 00b46e8c 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2685: 0151c30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2686: 00abec54 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2686: 00abec4c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2687: 01426d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqadd8 │ │ │ │ 2688: 0151cea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2689: 009e4f88 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2690: 0099fbc4 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2689: 009e4f80 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2690: 0099fbbc 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2691: 0151d082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2692: 0151d3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2693: 009e1ab4 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2694: 00839d80 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sb │ │ │ │ - 2695: 00927bd0 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2693: 009e1aac 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2694: 00839d78 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sb │ │ │ │ + 2695: 00927bc8 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2696: 013bc614 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2697: 002db32c 140 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2698: 0151b7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_LCD_ENABLE_DISABLE_RESULT_DSTATE │ │ │ │ 2699: 014f534c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ - 2700: 00962e3c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2701: 009c2d1c 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2700: 00962e34 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ + 2701: 009c2d14 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2702: 002f3d04 4364 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2703: 01437dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90b │ │ │ │ 2704: 013bce54 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2705: 00b189fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2706: 00988eb0 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ - 2707: 00839e94 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sh │ │ │ │ - 2708: 00dc3238 6 OBJECT GLOBAL DEFAULT 14 arm_rmode_to_sf_map │ │ │ │ + 2705: 00b189f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2706: 00988ea8 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2707: 00839e8c 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sh │ │ │ │ + 2708: 00dc3228 6 OBJECT GLOBAL DEFAULT 14 arm_rmode_to_sf_map │ │ │ │ 2709: 014ea348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2710: 014f1ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2711: 00a01190 876 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2711: 00a01188 876 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2712: 01437d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90h │ │ │ │ 2713: 00526910 260 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2714: 0151d562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2715: 013c6ed8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2716: 014ea738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2717: 014e0d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2718: 00b3d51c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2719: 00b7605c 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2718: 00b3d514 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2719: 00b76054 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2720: 014e27e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2721: 0143661c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla90h │ │ │ │ 2722: 0151be7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2723: 014f8694 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2724: 013bd200 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2725: 00525f30 1888 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2726: 014edd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2727: 01416208 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2728: 0151d2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2729: 0151d4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2730: 00b2f308 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2731: 00839fc0 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sw │ │ │ │ - 2732: 009e28a4 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2730: 00b2f300 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2731: 00839fb8 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sw │ │ │ │ + 2732: 009e289c 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2733: 0151c494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2734: 00287a5c 204 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2735: 0151c1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ 2736: 014e433c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_PLUG_EVENT │ │ │ │ - 2737: 00b03f64 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2737: 00b03f5c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2738: 01437ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90w │ │ │ │ 2739: 014f1034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2740: 01436598 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla90s │ │ │ │ 2741: 014e1530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2742: 0151be72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2743: 0151cfee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2744: 014e6b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2745: 013c70b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2746: 00679544 24 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2747: 013bd61c 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2748: 014526b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s8 │ │ │ │ 2749: 014dcab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ - 2750: 00918488 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ + 2750: 00918480 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ 2751: 0151d8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2752: 009f0454 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2752: 009f044c 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2753: 0151d068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2754: 0151d17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2755: 002d56ac 400 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2756: 003236a8 840 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2757: 0151c09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2758: 002bc0c8 248 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2759: 003239f0 376 FUNC GLOBAL DEFAULT 12 build_rsdt │ │ │ │ 2760: 0042011c 532 FUNC GLOBAL DEFAULT 12 gicv3_dist_set_irq │ │ │ │ 2761: 0032178c 272 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2762: 014f4864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2763: 014f38a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2764: 0151c52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2765: 002c0cb8 64 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2766: 00db12f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ - 2767: 0091cb70 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ + 2766: 00db12e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2767: 0091cb68 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2768: 014ef390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2769: 008aa7ac 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2770: 00b18fbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2769: 008aa7a4 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2770: 00b18fb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2771: 0151c4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2772: 007b09e0 64 FUNC GLOBAL DEFAULT 12 gen_gvec_saba │ │ │ │ - 2773: 0095e178 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ + 2773: 0095e170 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2774: 014ea628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2775: 014dd1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2776: 0151c8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2777: 0151cc02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2778: 0151d484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2779: 0062f238 152 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2780: 007b0960 64 FUNC GLOBAL DEFAULT 12 gen_gvec_sabd │ │ │ │ - 2781: 00970350 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ + 2781: 00970348 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2782: 01428024 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32 │ │ │ │ 2783: 014e3b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2784: 00a45444 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2784: 00a4543c 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2785: 014e1d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2786: 014f2b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2787: 0151c25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2788: 014559c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqd_round_to_zero │ │ │ │ 2789: 00410fa0 452 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2790: 0151cffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2791: 0151ce4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2792: 0057b734 204 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2793: 0151b77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2794: 014e621c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2795: 00ad8e10 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2795: 00ad8e08 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2796: 003ef688 36 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2797: 0151b51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2798: 0037feac 296 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2799: 0151ce76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ - 2800: 0091bb50 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2801: 00a38f7c 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2802: 00b58934 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2800: 0091bb48 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ + 2801: 00a38f74 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2802: 00b5892c 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2803: 0151d8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2804: 0151d078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2805: 014e0a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2806: 00ba6770 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ - 2807: 00a833ec 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2806: 00ba6768 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2807: 00a833e4 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2808: 014f23e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2809: 0151b864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2810: 008fa4c4 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2810: 008fa4bc 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2811: 0151b78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2812: 0151c898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2813: 00331c4c 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2814: 00dce0d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2814: 00dce0c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2815: 0151bf24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2816: 014e0ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ - 2817: 008e3058 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ + 2817: 008e3050 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2818: 00617f98 708 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2819: 00afb760 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2819: 00afb758 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2820: 002c0bc0 8 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2821: 00932274 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2821: 0093226c 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2822: 014f05e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2823: 014e4db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2824: 00aaee48 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2824: 00aaee40 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2825: 0151cfea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2826: 00655efc 764 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2827: 00524acc 168 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2828: 014f539c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2829: 00b74408 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2830: 00b42ea0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2829: 00b74400 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2830: 00b42e98 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2831: 014de754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2832: 00a81d88 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2833: 00a12c00 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2832: 00a81d80 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2833: 00a12bf8 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2834: 005c9a8c 172 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2835: 014de470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2836: 014e82a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2837: 00ad43e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2837: 00ad43e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2838: 013bc66c 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ 2839: 014efe34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2840: 00ba2804 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2840: 00ba27fc 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ 2841: 01452738 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u8 │ │ │ │ - 2842: 00938abc 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ + 2842: 00938ab4 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2843: 0151d2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2844: 0151d2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2845: 01454208 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtod_round_to_nearest │ │ │ │ - 2846: 00916c1c 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ + 2846: 00916c14 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2847: 014ecf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2848: 014e6aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ - 2849: 00922500 244 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2849: 009224f8 244 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2850: 014e6c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ 2851: 007547d8 268 FUNC GLOBAL DEFAULT 12 raspi_machine_init │ │ │ │ - 2852: 008984a4 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2852: 0089849c 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2853: 006654f8 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ - 2854: 008f4f54 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2855: 009cf2c8 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2854: 008f4f4c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ + 2855: 009cf2c0 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2856: 0151bbc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SLAVE_WRITE_DSTATE │ │ │ │ 2857: 004d7f64 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2858: 014176a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ 2859: 0143e578 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmvn │ │ │ │ - 2860: 00b2ac14 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2860: 00b2ac0c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2861: 013bca5c 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ - 2862: 00820634 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_align │ │ │ │ + 2862: 0082062c 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_align │ │ │ │ 2863: 014e87e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2864: 0151d088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2865: 00a854e8 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ - 2866: 0093adc4 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ + 2865: 00a854e0 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2866: 0093adbc 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2867: 013bd460 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ - 2868: 0084d210 588 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s8 │ │ │ │ + 2868: 0084d208 588 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s8 │ │ │ │ 2869: 014e3c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2870: 0145008c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlsh_s16 │ │ │ │ 2871: 0151b8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2872: 0151ba6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ - 2873: 0086ecb4 132 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd │ │ │ │ + 2873: 0086ecac 132 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd │ │ │ │ 2874: 014f0344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2875: 00b0dce0 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2875: 00b0dcd8 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2876: 0151c412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2877: 014f3280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2878: 0150ab2c 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2879: 003c4c38 676 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ - 2880: 0086f7c4 76 FUNC GLOBAL DEFAULT 12 helper_vfp_touqh │ │ │ │ + 2880: 0086f7bc 76 FUNC GLOBAL DEFAULT 12 helper_vfp_touqh │ │ │ │ 2881: 014eb924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2882: 00b13b04 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2882: 00b13afc 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2883: 014f1b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2884: 0151c794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2885: 0151c916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2886: 014f0034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2887: 01440a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_sw │ │ │ │ - 2888: 00b4a6f0 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2889: 00b1d980 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ - 2890: 0086f1e8 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touqs │ │ │ │ + 2888: 00b4a6e8 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2889: 00b1d978 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2890: 0086f1e0 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touqs │ │ │ │ 2891: 0151cb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2892: 014ea4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ - 2893: 00ba5cdc 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2894: 00add534 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2893: 00ba5cd4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2894: 00add52c 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2895: 0067eb94 128 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2896: 009fb200 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2897: 009fb8a0 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2898: 00b34bd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2896: 009fb1f8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2897: 009fb898 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2898: 00b34bd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2899: 0151d20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2900: 005d5ff8 224 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2901: 0151d35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2902: 014ee20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_GROUP_EVENT │ │ │ │ - 2903: 00b34f70 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2903: 00b34f68 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2904: 005c76b8 392 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2905: 0063094c 860 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2906: 014de640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2907: 014e3f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2908: 014e1510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ - 2909: 0086aaa0 364 FUNC GLOBAL DEFAULT 12 helper_gvec_rbit_b │ │ │ │ + 2909: 0086aa98 364 FUNC GLOBAL DEFAULT 12 helper_gvec_rbit_b │ │ │ │ 2910: 0151c308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2911: 0085172c 68 FUNC GLOBAL DEFAULT 12 helper_check_bxj_trap │ │ │ │ + 2911: 00851724 68 FUNC GLOBAL DEFAULT 12 helper_check_bxj_trap │ │ │ │ 2912: 01433730 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavb │ │ │ │ - 2913: 00b75d60 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2913: 00b75d58 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ 2914: 014ef5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_SET_OUTPUT_EVENT │ │ │ │ - 2915: 00baf0b0 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2916: 00b38d60 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2917: 00b9aba0 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2918: 008f8db4 324 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2915: 00baf0a8 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2916: 00b38d58 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2917: 00b9ab98 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2918: 008f8dac 324 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2919: 0151cd76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2920: 014e642c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ 2921: 014ebc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_DATA_READ_EVENT │ │ │ │ 2922: 014336ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavh │ │ │ │ - 2923: 00a9d3e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ - 2924: 00966cec 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ - 2925: 00916db4 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ + 2923: 00a9d3d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2924: 00966ce4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ + 2925: 00916dac 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2926: 0151b89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2927: 014ddbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2928: 013bc994 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2929: 002bf3a8 244 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2930: 014dc9a8 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2931: 0151c2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2932: 014eab0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2933: 0151c9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2934: 014f538c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2935: 014e8ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2936: 00aee738 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ - 2937: 0081c86c 352 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32_newel │ │ │ │ + 2936: 00aee730 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2937: 0081c864 352 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32_newel │ │ │ │ 2938: 014f43d4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2939: 0068687c 292 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ 2940: 014ebb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_EVENT │ │ │ │ - 2941: 00918420 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ - 2942: 00b4e5e4 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2941: 00918418 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ + 2942: 00b4e5dc 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2943: 00357050 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_is25wp256 │ │ │ │ 2944: 0151d482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2945: 00afe46c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2945: 00afe464 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2946: 01433628 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavw │ │ │ │ 2947: 00677700 328 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2948: 00a99c2c 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2948: 00a99c24 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2949: 014f0f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2950: 00378ef0 348 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ 2951: 003f6bc0 32 FUNC GLOBAL DEFAULT 12 pmbus_linear_mode2data │ │ │ │ - 2952: 009fb5f8 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2953: 00b7c77c 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2952: 009fb5f0 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2953: 00b7c774 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2954: 014eff54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2955: 013bda20 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2956: 004e38d4 72 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2957: 006ec750 1012 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2958: 014e3b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2959: 0066bb40 68 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2960: 0060e674 196 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ @@ -2968,362 +2968,362 @@ │ │ │ │ 2964: 0145029c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rbit_b │ │ │ │ 2965: 0144fe7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlsh_s32 │ │ │ │ 2966: 0151c086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2967: 01440990 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_uh │ │ │ │ 2968: 0031ef40 160 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2969: 014dc828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2970: 014dcc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2971: 00b5dafc 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2971: 00b5daf4 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2972: 014eb1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_WRITE_EVENT │ │ │ │ 2973: 007bb3b8 164 FUNC GLOBAL DEFAULT 12 gen_set_cpsr │ │ │ │ - 2974: 009048d8 400 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ + 2974: 009048d0 400 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2975: 0151cdd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2976: 014f40a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2977: 0151c96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2978: 014e2d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2979: 014e6bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2980: 0151c2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2981: 014de690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2982: 00a9da54 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ - 2983: 0086f6b8 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh_round_to_nearest │ │ │ │ + 2982: 00a9da4c 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2983: 0086f6b0 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh_round_to_nearest │ │ │ │ 2984: 0151b37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2985: 0151cc66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2986: 0066ae00 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ - 2987: 0084123c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxab │ │ │ │ + 2987: 00841234 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxab │ │ │ │ 2988: 0144090c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_uw │ │ │ │ 2989: 014f2ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2990: 014e672c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2991: 00b53864 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2991: 00b5385c 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2992: 014ee7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2993: 014dea8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2994: 014edf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2995: 0151bdfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2996: 009fa7d8 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2997: 0081f06c 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnb │ │ │ │ - 2998: 00aa3aa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2996: 009fa7d0 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2997: 0081f064 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnb │ │ │ │ + 2998: 00aa3aa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2999: 0151bce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 3000: 0151b83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 3001: 006c1d74 768 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 3002: 0151c718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ - 3003: 00b1cc44 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 3004: 008412b8 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxah │ │ │ │ - 3005: 00b27234 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 3003: 00b1cc3c 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 3004: 008412b0 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxah │ │ │ │ + 3005: 00b2722c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 3006: 0151bff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 3007: 0151ca84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 3008: 002c0df8 64 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ 3009: 0151b4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_WATCH_DSTATE │ │ │ │ - 3010: 009fe608 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 3011: 008289fc 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uh │ │ │ │ + 3010: 009fe600 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 3011: 008289f4 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uh │ │ │ │ 3012: 014dfb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_ACPI_SETUP_EVENT │ │ │ │ - 3013: 0081f2cc 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnl │ │ │ │ + 3013: 0081f2c4 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnl │ │ │ │ 3014: 014ef5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_CHANGE_EVENT │ │ │ │ - 3015: 00aea0ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 3015: 00aea0a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 3016: 0144ac80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_d │ │ │ │ 3017: 014ed514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 3018: 00b64e74 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 3018: 00b64e6c 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 3019: 014e3f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 3020: 002d6710 68 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 3021: 00380a38 148 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 3022: 0144ad88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_h │ │ │ │ 3023: 014ec644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ - 3024: 00917230 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ + 3024: 00917228 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 3025: 014e1a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 3026: 00b1c0b0 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 3026: 00b1c0a8 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 3027: 014f0124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 3028: 009c1e80 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 3028: 009c1e78 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 3029: 014e36f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ - 3030: 00841354 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxaw │ │ │ │ - 3031: 00837248 196 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsh │ │ │ │ + 3030: 0084134c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxaw │ │ │ │ + 3031: 00837240 196 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsh │ │ │ │ 3032: 0151b980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 3033: 00b2494c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 3034: 0081f208 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnw │ │ │ │ - 3035: 00b8df98 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 3033: 00b24944 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 3034: 0081f200 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnw │ │ │ │ + 3035: 00b8df90 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 3036: 00706f10 24 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 3037: 0151d7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3038: 014ed2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 3039: 00828a9c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uw │ │ │ │ - 3040: 008dcb84 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ + 3039: 00828a94 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uw │ │ │ │ + 3040: 008dcb7c 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 3041: 014dea7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 3042: 00dce128 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 3042: 00dce118 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 3043: 01427130 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsub16 │ │ │ │ 3044: 0144ad04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_s │ │ │ │ 3045: 01412194 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 3046: 0151bcb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ - 3047: 00a85600 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 3047: 00a855f8 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 3048: 002ed090 28 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 3049: 00320f98 324 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 3050: 0144c09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sitos │ │ │ │ - 3051: 0087b154 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 3051: 0087b14c 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 3052: 002dc6f8 264 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 3053: 00d414b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ - 3054: 009ed304 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 3055: 008373c8 204 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsw │ │ │ │ - 3056: 0096fd64 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ - 3057: 00919964 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ + 3053: 00d414a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ + 3054: 009ed2fc 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 3055: 008373c0 204 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsw │ │ │ │ + 3056: 0096fd5c 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ + 3057: 0091995c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 3058: 006da144 236 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 3059: 008f8a98 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 3060: 008557bc 148 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_b │ │ │ │ - 3061: 009cd8f4 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 3059: 008f8a90 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 3060: 008557b4 148 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_b │ │ │ │ + 3061: 009cd8ec 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 3062: 0151d4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 3063: 014f2384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ - 3064: 00857694 152 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_d │ │ │ │ + 3064: 0085768c 152 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_d │ │ │ │ 3065: 01411954 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 3066: 014e6e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ - 3067: 00974adc 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 3068: 00b6ddb8 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 3067: 00974ad4 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ + 3068: 00b6ddb0 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 3069: 005ca200 384 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 3070: 0151ce1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 3071: 00b017c8 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ - 3072: 00856334 152 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_h │ │ │ │ + 3071: 00b017c0 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 3072: 0085632c 152 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_h │ │ │ │ 3073: 002a2038 136 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ 3074: 00519a44 68 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 3075: 0151b4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 3076: 002b5fbc 428 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 3077: 0151c2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 3078: 0151c650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 3079: 009bd944 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 3079: 009bd93c 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 3080: 014f21dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 3081: 0151d4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 3082: 0151bb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ 3083: 00798cf8 204 FUNC GLOBAL DEFAULT 12 arm_mmu_idx │ │ │ │ - 3084: 009c2338 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ - 3085: 00857084 168 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_s │ │ │ │ + 3084: 009c2330 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 3085: 0085707c 168 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_s │ │ │ │ 3086: 014e25c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ - 3087: 008556e8 68 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_b │ │ │ │ + 3087: 008556e0 68 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_b │ │ │ │ 3088: 014f3b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 3089: 00af05d8 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 3090: 00857384 376 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_d │ │ │ │ + 3089: 00af05d0 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 3090: 0085737c 376 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_d │ │ │ │ 3091: 005c7b14 920 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 3092: 00918bcc 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ + 3092: 00918bc4 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ 3093: 004dfc20 16 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 3094: 00b3da98 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 3094: 00b3da90 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 3095: 00593358 4280 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 3096: 0151c7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 3097: 014e4ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ - 3098: 0085594c 84 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_h │ │ │ │ + 3098: 00855944 84 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_h │ │ │ │ 3099: 0151d8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 3100: 0151cdde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 3101: 014e9eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 3102: 00b79830 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 3102: 00b79828 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 3103: 0151d83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 3104: 0151bff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 3105: 014f2ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 3106: 006f6e4c 6512 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 3107: 0151cee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 3108: 0151d2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 3109: 014e3c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 3110: 009e4bfc 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 3110: 009e4bf4 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 3111: 0151b9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 3112: 0151ce58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 3113: 014f36c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 3114: 002fabf0 92 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 3115: 0085661c 120 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_s │ │ │ │ - 3116: 00b2fe60 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 3115: 00856614 120 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_s │ │ │ │ + 3116: 00b2fe58 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 3117: 0151bc14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 3118: 014e95e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 3119: 014f53c4 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 3120: 014df848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_INV_NOTIFIERS_IOVA_EVENT │ │ │ │ 3121: 0151cbac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 3122: 0098a030 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 3122: 0098a028 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 3123: 014e654c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 3124: 013c6e88 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 3125: 002de428 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 3126: 0151b984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 3127: 0151b9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 3128: 014ec6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 3129: 0151c2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 3130: 01423c94 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 3131: 0143a8a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpth │ │ │ │ 3132: 014f0284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 3133: 0151c100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 3134: 00b78d30 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ - 3135: 0095ea58 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 3136: 00b046fc 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 3134: 00b78d28 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 3135: 0095ea50 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ + 3136: 00b046f4 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 3137: 0151d12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 3138: 014eda64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 3139: 005163fc 76 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 3140: 0144d2a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm4e │ │ │ │ 3141: 014dd620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 3142: 00b30d98 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 3142: 00b30d90 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 3143: 014de2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 3144: 01419bec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 3145: 014eb634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 3146: 014ecb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ - 3147: 0086a108 240 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal │ │ │ │ + 3147: 0086a100 240 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal │ │ │ │ 3148: 014578b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subd │ │ │ │ - 3149: 00ba8e04 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 3150: 00ba5c90 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 3149: 00ba8dfc 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 3150: 00ba5c88 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ 3151: 014579b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subh │ │ │ │ 3152: 0078b3b4 284 FUNC GLOBAL DEFAULT 12 hw_watchpoint_update │ │ │ │ - 3153: 008ab888 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 3153: 008ab880 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 3154: 014ee65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 3155: 014e8648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 3156: 0143a798 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullptw │ │ │ │ 3157: 014e57a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 3158: 00afaeb8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 3158: 00afaeb0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 3159: 0151c790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 3160: 013b7110 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 3161: 014eb26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SELECT_EVENT │ │ │ │ - 3162: 008fc888 2460 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 3162: 008fc880 2460 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3163: 014e74cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3164: 00aadc7c 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3165: 00a7fbd0 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3164: 00aadc74 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3165: 00a7fbc8 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3166: 014de0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3167: 00667a50 164 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 3168: 0084fb30 172 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s8 │ │ │ │ + 3168: 0084fb28 172 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s8 │ │ │ │ 3169: 01457934 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subs │ │ │ │ - 3170: 00b3f4ac 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ - 3171: 0085e79c 348 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_d │ │ │ │ + 3170: 00b3f4a4 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3171: 0085e794 348 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_d │ │ │ │ 3172: 00516fac 136 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3173: 00b361fc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3173: 00b361f4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3174: 014e87c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3175: 00a9f908 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3176: 0085e574 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_h │ │ │ │ - 3177: 00845984 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalarh │ │ │ │ - 3178: 00927e1c 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3179: 00a9c964 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3175: 00a9f900 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3176: 0085e56c 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_h │ │ │ │ + 3177: 0084597c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalarh │ │ │ │ + 3178: 00927e14 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3179: 00a9c95c 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3180: 014e7fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3181: 014f4070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ 3182: 014dd730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3183: 014ea368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3184: 0151c666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3185: 014e8f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3186: 00ad44a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3186: 00ad4498 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3187: 0151bb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3188: 0151d576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ - 3189: 00845adc 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalars │ │ │ │ + 3189: 00845ad4 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalars │ │ │ │ 3190: 014f3b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3191: 014ed0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 3192: 0085e688 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_s │ │ │ │ - 3193: 00b289bc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 3194: 0097cba8 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3192: 0085e680 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_s │ │ │ │ + 3193: 00b289b4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3194: 0097cba0 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3195: 014de360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3196: 00b6471c 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3196: 00b64714 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3197: 014430c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlal │ │ │ │ 3198: 014eabdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3199: 0151c38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3200: 0151cf20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3201: 014f4f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3202: 006bc518 476 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3203: 00b69800 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3204: 00b88a2c 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3203: 00b697f8 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3204: 00b88a24 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3205: 014e9a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3206: 014dfdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3207: 0151b2cb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3208: 014dedac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ 3209: 0151c18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ 3210: 006900c0 568 FUNC GLOBAL DEFAULT 12 iommufd_backend_set_dirty_tracking │ │ │ │ - 3211: 00b350e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 3212: 00935cd4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3211: 00b350d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3212: 00935ccc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3213: 0151d142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ - 3214: 0081d5a8 312 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhb │ │ │ │ + 3214: 0081d5a0 312 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhb │ │ │ │ 3215: 014f3bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3216: 0036c350 104 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3217: 0151bd52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ - 3218: 00919a3c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3219: 00b49158 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3220: 00b75fac 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3218: 00919a34 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ + 3219: 00b49150 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3220: 00b75fa4 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3221: 0151be3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3222: 014f0aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3223: 0051796c 12 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3224: 009d0658 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3224: 009d0650 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3225: 0141628c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3226: 008b6cd4 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3226: 008b6ccc 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3227: 014e69bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3228: 0151c5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ - 3229: 0081d784 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhl │ │ │ │ + 3229: 0081d77c 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhl │ │ │ │ 3230: 014dcb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3231: 014ee2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3232: 0028c188 504 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3233: 0151d552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3234: 00aada44 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3235: 00b6ba78 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3234: 00aada3c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3235: 00b6ba70 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ 3236: 007b0f64 132 FUNC GLOBAL DEFAULT 12 gen_gvec_cls │ │ │ │ - 3237: 009ccbb4 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3237: 009ccbac 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3238: 0151bdfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3239: 0151bc5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3240: 00b78280 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3240: 00b78278 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3241: 01442a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_d │ │ │ │ - 3242: 0086f26c 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh_round_to_nearest │ │ │ │ - 3243: 0090db54 404 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ + 3242: 0086f264 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh_round_to_nearest │ │ │ │ + 3243: 0090db4c 404 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3244: 0151d0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_WRITE_DSTATE │ │ │ │ 3245: 014f0434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ 3246: 00383d8c 44 FUNC GLOBAL DEFAULT 12 cxl_decode_ig │ │ │ │ 3247: 01442b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_h │ │ │ │ 3248: 0143d36c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunbb │ │ │ │ - 3249: 00a9b650 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3250: 0081d6e0 164 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhw │ │ │ │ + 3249: 00a9b648 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3250: 0081d6d8 164 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhw │ │ │ │ 3251: 007b0fe8 136 FUNC GLOBAL DEFAULT 12 gen_gvec_clz │ │ │ │ - 3252: 00996578 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3252: 00996570 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3253: 0151dec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3254: 0151c8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3255: 00988a28 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3255: 00988a20 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3256: 014e75bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3257: 00b98264 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3257: 00b9825c 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3258: 0143d2e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunbh │ │ │ │ - 3259: 0085c920 208 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_d │ │ │ │ + 3259: 0085c918 208 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_d │ │ │ │ 3260: 00705be0 348 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3261: 01512b94 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3262: 0151bbf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3263: 0081fb3c 416 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsb │ │ │ │ - 3264: 009c38e4 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3263: 0081fb34 416 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsb │ │ │ │ + 3264: 009c38dc 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3265: 0151cb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3266: 002cabe0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3267: 014e9858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ - 3268: 0085c778 212 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_h │ │ │ │ + 3268: 0085c770 212 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_h │ │ │ │ 3269: 0030453c 544 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3270: 01442b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_s │ │ │ │ - 3271: 00957bcc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ + 3271: 00957bc4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3272: 014f0e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3273: 002d9398 248 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3274: 0151b53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3275: 00b19748 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3275: 00b19740 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3276: 014e3e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3277: 014df66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_ADC_ENGINE_WRITE_EVENT │ │ │ │ 3278: 0151c8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ - 3279: 0081fda0 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsl │ │ │ │ - 3280: 00b510a0 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3281: 00abc8c0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3279: 0081fd98 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsl │ │ │ │ + 3280: 00b51098 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3281: 00abc8b8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3282: 014455e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_b │ │ │ │ - 3283: 00963ee0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ + 3283: 00963ed8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3284: 014e774c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3285: 01445454 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_d │ │ │ │ - 3286: 0085c84c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_s │ │ │ │ + 3286: 0085c844 212 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_s │ │ │ │ 3287: 0151b762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3288: 00b0d914 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3289: 009eff14 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3290: 00b49cdc 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3288: 00b0d90c 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3289: 009eff0c 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3290: 00b49cd4 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3291: 0144555c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_h │ │ │ │ 3292: 014518c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_b │ │ │ │ - 3293: 00851d60 40 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ - 3294: 00ae9288 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ - 3295: 0081fcdc 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsw │ │ │ │ + 3293: 00851d58 40 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ + 3294: 00ae9280 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3295: 0081fcd4 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsw │ │ │ │ 3296: 002d62b4 148 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3297: 0145173c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_d │ │ │ │ 3298: 006c727c 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3299: 014e88b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3300: 014e1ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3301: 002d1148 232 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3302: 0151ba84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3303: 00ab919c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3304: 00b3e5d8 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3303: 00ab9194 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3304: 00b3e5d0 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ 3305: 01451844 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_h │ │ │ │ - 3306: 00aed3d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3306: 00aed3cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3307: 012f8b50 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3308: 014454d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_s │ │ │ │ 3309: 0151cf52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3310: 00407ba4 128 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3311: 014e029c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3312: 00a8030c 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3312: 00a80304 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3313: 0151ba9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3314: 00b31e8c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3315: 00aa4348 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3316: 0093702c 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3314: 00b31e84 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3315: 00aa4340 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3316: 00937024 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ 3317: 014f24b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_RECALC_DISABLED_EVENT │ │ │ │ - 3318: 009f1438 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3318: 009f1430 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3319: 013ba31c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3320: 014ea168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3321: 0151d62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3322: 014517c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_s │ │ │ │ 3323: 006d9d20 248 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3324: 014e1a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3325: 014ec784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ @@ -3331,840 +3331,840 @@ │ │ │ │ 3327: 00685adc 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_phandle │ │ │ │ 3328: 002f5460 56 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3329: 014e25b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3330: 014e12a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3331: 0151debc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3332: 0151b60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3333: 0151b436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3334: 00aa3710 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ - 3335: 008c5a28 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ + 3334: 00aa3708 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3335: 008c5a20 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3336: 0143ca24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vpnot │ │ │ │ 3337: 014ed0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3338: 0151d5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3339: 0078def0 4 FUNC GLOBAL DEFAULT 12 arm_cp_write_ignore │ │ │ │ 3340: 007bbac8 16 FUNC GLOBAL DEFAULT 12 arm_jump_cc │ │ │ │ 3341: 014ddd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3342: 0151d058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3343: 014de9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3344: 0151d69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3345: 009fb658 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 3346: 008ed890 2020 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3347: 00aaef8c 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3345: 009fb650 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3346: 008ed888 2020 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ + 3347: 00aaef84 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ 3348: 007b1070 144 FUNC GLOBAL DEFAULT 12 gen_gvec_cnt │ │ │ │ - 3349: 00a13ed4 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3349: 00a13ecc 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3350: 014de600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3351: 0151c730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3352: 014e675c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ - 3353: 0084c7a4 284 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s16 │ │ │ │ + 3353: 0084c79c 284 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s16 │ │ │ │ 3354: 014f4af0 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 3355: 00b2f128 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3355: 00b2f120 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3356: 0068ada0 56 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3357: 0151cdbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3358: 0151c12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3359: 0151c406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3360: 0151d900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3361: 014582d0 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3362: 00b21a1c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3362: 00b21a14 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3363: 014f2828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3364: 0081f5d4 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subub │ │ │ │ - 3365: 00988e18 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3366: 00b0e870 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3367: 00b122b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3364: 0081f5cc 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subub │ │ │ │ + 3365: 00988e10 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3366: 00b0e868 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3367: 00b122a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3368: 014ef3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3369: 014e622c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3370: 009ed22c 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3370: 009ed224 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3371: 0151b7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CFGI_STE_DSTATE │ │ │ │ 3372: 0151d416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3373: 013bc728 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3374: 014e36d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3375: 0151c85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3376: 002b0830 324 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3377: 00b12844 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3377: 00b1283c 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3378: 014e2be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3379: 00b6da7c 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3379: 00b6da74 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3380: 002d7a38 556 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3381: 00b40480 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ - 3382: 0085c69c 220 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_d │ │ │ │ - 3383: 00b34a68 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3381: 00b40478 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3382: 0085c694 220 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_d │ │ │ │ + 3383: 00b34a60 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3384: 0141772c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3385: 006a90d0 376 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ - 3386: 0081f834 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subul │ │ │ │ + 3386: 0081f82c 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subul │ │ │ │ 3387: 0151c774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3388: 0151d04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3389: 00a9fba8 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3390: 00996a68 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3389: 00a9fba0 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3390: 00996a60 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3391: 0151d16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ - 3392: 0085c4dc 224 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_h │ │ │ │ + 3392: 0085c4d4 224 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_h │ │ │ │ 3393: 014f3504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3394: 0151d542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3395: 014e95b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3396: 0061e9b0 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3397: 0078b398 28 FUNC GLOBAL DEFAULT 12 helper_exception_swstep │ │ │ │ 3398: 012f1908 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ - 3399: 00b732ec 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3399: 00b732e4 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3400: 0151bd56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3401: 014e6f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3402: 00b32c88 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ - 3403: 0090debc 232 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ + 3402: 00b32c80 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3403: 0090deb4 232 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ 3404: 014f86a4 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3405: 006a2674 24 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ - 3406: 0081f770 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subuw │ │ │ │ - 3407: 00853668 260 FUNC GLOBAL DEFAULT 12 helper_pre_hvc │ │ │ │ - 3408: 0085c5bc 224 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_s │ │ │ │ + 3406: 0081f768 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subuw │ │ │ │ + 3407: 00853660 260 FUNC GLOBAL DEFAULT 12 helper_pre_hvc │ │ │ │ + 3408: 0085c5b4 224 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_s │ │ │ │ 3409: 0051b340 172 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ - 3410: 0090dfa4 248 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ + 3410: 0090df9c 248 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ 3411: 0151c01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3412: 00a8ca78 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3412: 00a8ca70 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3413: 006b61e8 36 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3414: 014e35b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3415: 0151bf3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_UNPLUG_DSTATE │ │ │ │ 3416: 0151d6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ - 3417: 008e1724 168 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ + 3417: 008e171c 168 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3418: 01394468 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3419: 006579e8 508 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3420: 00b1aa0c 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3421: 00b27120 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3420: 00b1aa04 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3421: 00b27118 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3422: 0031a648 332 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3423: 00b7e890 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3423: 00b7e888 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3424: 00512354 532 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3425: 0050c5e4 108 FUNC GLOBAL DEFAULT 12 fw_cfg_set_order_override │ │ │ │ 3426: 0151d8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ - 3427: 0081d138 320 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklb │ │ │ │ - 3428: 0095c998 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ + 3427: 0081d130 320 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklb │ │ │ │ + 3428: 0095c990 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3429: 014e2ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 3430: 00af3ee0 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 3431: 00aad3fc 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3432: 0085b7bc 244 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_d │ │ │ │ - 3433: 00a87c44 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ - 3434: 0085b5f4 232 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_h │ │ │ │ - 3435: 0091ec90 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ - 3436: 008f36ac 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ - 3437: 0081d31c 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackll │ │ │ │ - 3438: 00957a4c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ + 3430: 00af3ed8 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3431: 00aad3f4 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3432: 0085b7b4 244 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_d │ │ │ │ + 3433: 00a87c3c 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3434: 0085b5ec 232 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_h │ │ │ │ + 3435: 0091ec88 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ + 3436: 008f36a4 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ + 3437: 0081d314 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackll │ │ │ │ + 3438: 00957a44 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3439: 0151bcf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3440: 00a946d8 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ - 3441: 0084d050 172 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s32 │ │ │ │ + 3440: 00a946d0 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3441: 0084d048 172 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s32 │ │ │ │ 3442: 014f526c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3443: 00abdbf4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3444: 00aecf84 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3445: 00b8a040 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3446: 0098ad00 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 3447: 0085b6dc 224 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_s │ │ │ │ - 3448: 0095e5dc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ + 3443: 00abdbec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3444: 00aecf7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3445: 00b8a038 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3446: 0098acf8 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3447: 0085b6d4 224 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_s │ │ │ │ + 3448: 0095e5d4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3449: 00702588 228 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3450: 00b5f584 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3450: 00b5f57c 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3451: 002be600 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3452: 014ee51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3453: 01437594 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmulh │ │ │ │ - 3454: 0081d278 164 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklw │ │ │ │ + 3454: 0081d270 164 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklw │ │ │ │ 3455: 0151dea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3456: 0151bb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3457: 013bc2f8 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3458: 0151d5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3459: 0151dede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 3460: 0036dd60 176 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 3461: 0151b5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ - 3462: 00956388 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ + 3462: 00956380 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3463: 0151d814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3464: 0151b356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3465: 01437510 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmuls │ │ │ │ 3466: 014e4d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3467: 014f13b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3468: 009b75c4 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3468: 009b75bc 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3469: 014196b0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3470: 006c09b8 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ 3471: 014df968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_BYPASS_EVENT │ │ │ │ - 3472: 00b64a24 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3472: 00b64a1c 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3473: 005caaf8 280 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3474: 0143e260 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegb │ │ │ │ 3475: 002b6c9c 260 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3476: 00b90294 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3476: 00b9028c 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3477: 0151ba6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3478: 00ba6444 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3478: 00ba643c 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3479: 014f3614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3480: 0151c038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3481: 0143e1dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegh │ │ │ │ - 3482: 0086dd5c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mind │ │ │ │ + 3482: 0086dd54 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mind │ │ │ │ 3483: 0032865c 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3484: 0151d308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3485: 00524fc4 504 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3486: 0151b572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3487: 009fd8f0 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3487: 009fd8e8 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3488: 0151d62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3489: 0070bc88 440 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3490: 0151c3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3491: 01436d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmah │ │ │ │ - 3492: 0086dd20 56 FUNC GLOBAL DEFAULT 12 helper_vfp_minh │ │ │ │ + 3492: 0086dd18 56 FUNC GLOBAL DEFAULT 12 helper_vfp_minh │ │ │ │ 3493: 0143c814 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubb │ │ │ │ 3494: 0151be82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3495: 0151c6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3496: 014f3d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3497: 014dcc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3498: 0143c790 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubh │ │ │ │ 3499: 0151c932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3500: 00b45248 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3501: 00a956cc 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3502: 00a31f34 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3500: 00b45240 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3501: 00a956c4 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3502: 00a31f2c 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3503: 00618560 220 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3504: 0143e158 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegw │ │ │ │ 3505: 01436cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas │ │ │ │ 3506: 00683a88 84 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ - 3507: 0086dd58 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mins │ │ │ │ + 3507: 0086dd50 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mins │ │ │ │ 3508: 0151b28c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3509: 009ecda8 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3510: 00b12420 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3511: 00b73778 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3512: 00b1712c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3509: 009ecda0 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3510: 00b12418 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3511: 00b73770 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3512: 00b17124 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3513: 0151c896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3514: 00afe894 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3514: 00afe88c 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3515: 014e0e40 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3516: 0035fbdc 556 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3517: 0151b618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ 3518: 005b7dd0 40 FUNC GLOBAL DEFAULT 12 sse_counter_for_timestamp │ │ │ │ - 3519: 00b73270 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3519: 00b73268 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3520: 0143c70c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubw │ │ │ │ - 3521: 009da250 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3522: 00b2f298 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3521: 009da248 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3522: 00b2f290 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3523: 0151d09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3524: 014ec654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3525: 00614040 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_register_container │ │ │ │ 3526: 014e768c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3527: 00900c40 1272 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3527: 00900c38 1272 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3528: 0151c662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3529: 0151d6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3530: 00b31978 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ - 3531: 0090c318 340 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3532: 00b2cc00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3533: 00af2958 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3530: 00b31970 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3531: 0090c310 340 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ + 3532: 00b2cbf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3533: 00af2950 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3534: 006fce0c 208 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3535: 0151bf46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3536: 014e1930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3537: 00aa3880 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3537: 00aa3878 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3538: 0037d0b8 136 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3539: 014debbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ 3540: 0151ca64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_DSTATE │ │ │ │ - 3541: 00b74c3c 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3541: 00b74c34 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3542: 014e8ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3543: 0151c608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3544: 0151c678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3545: 00b79128 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ - 3546: 008efa70 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ + 3545: 00b79120 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3546: 008efa68 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3547: 00522a40 632 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3548: 014e0b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3549: 00898fcc 452 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3549: 00898fc4 452 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3550: 0151c8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3551: 014f36b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ - 3552: 008eec20 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ - 3553: 009176b4 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ - 3554: 00827da4 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_sw │ │ │ │ + 3552: 008eec18 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ + 3553: 009176ac 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ + 3554: 00827d9c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_sw │ │ │ │ 3555: 014f4efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3556: 0084fabc 76 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s8 │ │ │ │ - 3557: 00a9b0c0 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3556: 0084fab4 76 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s8 │ │ │ │ + 3557: 00a9b0b8 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3558: 014e8cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3559: 0151bc26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3560: 0043b0b4 52 FUNC GLOBAL DEFAULT 12 cxl_clear_poison_list_overflowed │ │ │ │ 3561: 013a23a0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3562: 014e78ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3563: 014199c4 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ - 3564: 00973ca4 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ + 3564: 00973c9c 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3565: 0151c1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3566: 00a95d0c 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3566: 00a95d04 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3567: 005c5a04 172 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3568: 014257ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshl │ │ │ │ 3569: 014dfd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3570: 014e0990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3571: 0151deb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3572: 0151c216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 3573: 00b5d3e8 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ - 3574: 008eb324 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ + 3573: 00b5d3e0 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3574: 008eb31c 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3575: 0151c034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3576: 014ebacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_POST_LOAD_EVENT │ │ │ │ 3577: 0151bdd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3578: 00ae7e84 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ - 3579: 0095c6e4 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ + 3578: 00ae7e7c 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3579: 0095c6dc 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3580: 014f2284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3581: 014f1ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3582: 0151c712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3583: 0051d1fc 236 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3584: 003896c0 232 FUNC GLOBAL DEFAULT 12 cxl_find_dc_region │ │ │ │ - 3585: 0084d0fc 276 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s64 │ │ │ │ + 3585: 0084d0f4 276 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s64 │ │ │ │ 3586: 0151cb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DSTATE │ │ │ │ - 3587: 0097d1d0 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3587: 0097d1c8 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3588: 0151c1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3589: 009b5908 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3589: 009b5900 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3590: 0151c104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3591: 003e93e0 396 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3592: 006a832c 728 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3593: 0151b578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3594: 00b86ca4 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3594: 00b86c9c 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3595: 014e63fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3596: 00b8eb2c 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3597: 00b359a4 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3596: 00b8eb24 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3597: 00b3599c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3598: 0151ccae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3599: 006e8b10 528 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3600: 00a9d6c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3600: 00a9d6b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3601: 0151bd3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3602: 00a807d4 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3602: 00a807cc 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3603: 014e0b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3604: 0151caae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3605: 014e685c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3606: 014f4adc 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3607: 0151d450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3608: 0151be40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3609: 00af2f00 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3610: 008b59d4 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ - 3611: 00b459e0 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3609: 00af2ef8 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3610: 008b59cc 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3611: 00b459d8 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3612: 0028cfe8 16 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3613: 014ec904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ - 3614: 0095a93c 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ + 3614: 0095a934 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3615: 014dd7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3616: 0151b728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3617: 0151df0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3618: 0151cc10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3619: 00b35d8c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3619: 00b35d84 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3620: 014dd5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3621: 0144fb64 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat16 │ │ │ │ 3622: 0151bc06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3623: 004dc054 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3624: 0151ca52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_ENTER_RESET_DSTATE │ │ │ │ 3625: 014ecbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ 3626: 0151cb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_READ_DSTATE │ │ │ │ 3627: 0142be88 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_cp_reg │ │ │ │ - 3628: 00b14edc 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3628: 00b14ed4 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3629: 0028d0f8 244 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3630: 0065ebfc 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3631: 00380718 504 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3632: 014df408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3633: 0070ed2c 380 FUNC GLOBAL DEFAULT 12 arm_set_cpu_on_and_reset │ │ │ │ 3634: 0069d020 28 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3635: 00ada6bc 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3636: 00828020 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uh │ │ │ │ - 3637: 0098b984 900 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3638: 00ab44f8 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3635: 00ada6b4 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3636: 00828018 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uh │ │ │ │ + 3637: 0098b97c 900 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3638: 00ab44f0 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3639: 0151cf2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3640: 01414084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3641: 014ea808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3642: 014e08d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3643: 0151bab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3644: 013bdccc 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3645: 00b6661c 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3645: 00b66614 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3646: 006f894c 464 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3647: 0028ae74 72 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3648: 00609ec4 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3649: 00b65860 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3650: 00acb89c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3649: 00b65858 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3650: 00acb894 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3651: 01413c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3652: 00507c04 560 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ - 3653: 00aa31ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3653: 00aa31a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3654: 006bca8c 20 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3655: 0151d2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3656: 00b9312c 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3656: 00b93124 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3657: 0151d396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3658: 006b5480 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3659: 014ededc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3660: 0028bb54 132 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3661: 009992c8 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ - 3662: 008280c8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uw │ │ │ │ + 3661: 009992c0 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3662: 008280c0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uw │ │ │ │ 3663: 0051a354 56 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3664: 00aa4684 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3664: 00aa467c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3665: 0041e4a0 116 FUNC GLOBAL DEFAULT 12 gicv3_full_update │ │ │ │ - 3666: 0084fa90 44 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u8 │ │ │ │ + 3666: 0084fa88 44 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u8 │ │ │ │ 3667: 01450e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_b │ │ │ │ 3668: 014de410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3669: 01450cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_d │ │ │ │ - 3670: 0091c4b4 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3671: 008abdb4 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ - 3672: 0098d1a0 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3673: 00d414f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3670: 0091c4ac 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ + 3671: 008abdac 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3672: 0098d198 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3673: 00d414e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3674: 0151cb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ 3675: 01450df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_h │ │ │ │ - 3676: 00aa0760 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3676: 00aa0758 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3677: 0151d122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_SET_DSTATE │ │ │ │ 3678: 0151ded4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3679: 0151baac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3680: 00934c24 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3681: 0092d738 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3680: 00934c1c 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3681: 0092d730 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3682: 0060c3a0 184 FUNC GLOBAL DEFAULT 12 vfio_unmask_single_irqindex │ │ │ │ 3683: 00428e88 220 FUNC GLOBAL DEFAULT 12 gicv3_redist_mov_vlpi │ │ │ │ - 3684: 00d414e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3684: 00d414d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3685: 014eb694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ 3686: 0151d192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3687: 00645ee8 448 FUNC GLOBAL DEFAULT 12 smmu_translate │ │ │ │ 3688: 014eec24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3689: 014e0c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3690: 0098b514 752 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3690: 0098b50c 752 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3691: 014e66fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3692: 002be474 364 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3693: 00af7db8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3693: 00af7db0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3694: 00678154 36 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3695: 002ccb74 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ - 3696: 00836ae8 204 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrb │ │ │ │ + 3696: 00836ae0 204 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrb │ │ │ │ 3697: 01450d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_s │ │ │ │ 3698: 00613590 44 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3699: 014ea018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3700: 0151bf28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3701: 00b60e98 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3701: 00b60e90 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3702: 00630cf4 36 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3703: 0030e5d0 164 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ - 3704: 00836bb4 316 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrh │ │ │ │ + 3704: 00836bac 316 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrh │ │ │ │ 3705: 0151d1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3706: 014f0934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3707: 00ab60d8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3707: 00ab60d0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3708: 005c514c 36 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3709: 00687790 372 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3710: 00b1cb04 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3710: 00b1cafc 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3711: 006b71f8 2184 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3712: 00933e38 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3712: 00933e30 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3713: 00356ea0 108 FUNC GLOBAL DEFAULT 12 m25p80_get_blk │ │ │ │ 3714: 0151b312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3715: 01513d80 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3716: 0151ba88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3717: 00b3d3c8 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3718: 009ab83c 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3717: 00b3d3c0 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3718: 009ab834 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3719: 014e9dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3720: 0144f9d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat32 │ │ │ │ 3721: 00369dd0 852 FUNC GLOBAL DEFAULT 12 register_write │ │ │ │ - 3722: 00916ee0 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 3723: 00b28dec 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ - 3724: 00836cf0 300 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrw │ │ │ │ + 3722: 00916ed8 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ + 3723: 00b28de4 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3724: 00836ce8 300 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrw │ │ │ │ 3725: 014dc2ac 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3726: 00b7dfb8 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3726: 00b7dfb0 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3727: 0151b560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3728: 0151cde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3729: 00b756b0 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3729: 00b756a8 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3730: 014df8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NH_EVENT │ │ │ │ 3731: 01427a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_internal │ │ │ │ 3732: 0151d490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3733: 014f1978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3734: 00324110 544 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3735: 0151c6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ - 3736: 00907900 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3737: 00b7fcc8 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3736: 009078f8 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ + 3737: 00b7fcc0 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3738: 0151be94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3739: 014e024c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3740: 0151b400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3741: 0151c88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ - 3742: 00948528 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ + 3742: 00948520 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3743: 0151cbe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3744: 0151d202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 3745: 014e7a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 3746: 0151b81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3747: 0151c908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3748: 0151d5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3749: 014f1a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ - 3750: 008e4b74 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ - 3751: 0091967c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3752: 00a28eb0 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3753: 00b5e70c 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3750: 008e4b6c 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ + 3751: 00919674 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ + 3752: 00a28ea8 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3753: 00b5e704 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3754: 014d73a8 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3755: 0151ce74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3756: 013bd248 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3757: 014ef074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3758: 0151b668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3759: 014f12e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3760: 014f1f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3761: 0151b662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3762: 00b64460 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3762: 00b64458 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3763: 00344054 96 FUNC GLOBAL DEFAULT 12 wm8750_set_bclk_in │ │ │ │ - 3764: 0096be9c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ + 3764: 0096be94 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3765: 0151cba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3766: 0151c23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3767: 014f1b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3768: 014ecc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3769: 0151cf60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3770: 0144b3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrint_rm_h │ │ │ │ 3771: 00381ba4 64 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3772: 014dd960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3773: 004dc328 8 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ - 3774: 00daf10c 25 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun6i_regmap │ │ │ │ - 3775: 00b88df8 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ - 3776: 0082aa94 124 FUNC GLOBAL DEFAULT 12 helper_mve_vdup │ │ │ │ + 3774: 00daf0fc 25 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun6i_regmap │ │ │ │ + 3775: 00b88df0 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3776: 0082aa8c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vdup │ │ │ │ 3777: 014ea558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ - 3778: 009bf124 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3778: 009bf11c 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3779: 0151b516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3780: 00a65b44 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3780: 00a65b3c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3781: 00288c00 264 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3782: 014df238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3783: 014e1490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3784: 014e8918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3785: 0144b334 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrint_rm_s │ │ │ │ 3786: 002ccc3c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3787: 00b67b94 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3788: 00af41cc 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3787: 00b67b8c 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3788: 00af41c4 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3789: 0151b67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3790: 006a3d0c 196 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3791: 009969ac 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3791: 009969a4 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3792: 014e08b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3793: 0151d80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3794: 0092c6fc 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3794: 0092c6f4 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3795: 0144f3a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addlp_s16 │ │ │ │ - 3796: 009170c4 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ + 3796: 009170bc 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3797: 0151ce2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3798: 00853b80 784 FUNC GLOBAL DEFAULT 12 helper_vesb │ │ │ │ - 3799: 009745f4 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ + 3798: 00853b78 784 FUNC GLOBAL DEFAULT 12 helper_vesb │ │ │ │ + 3799: 009745ec 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ 3800: 0151ca60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DO_SNOOP_DSTATE │ │ │ │ - 3801: 00b999bc 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3801: 00b999b4 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3802: 002d6000 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3803: 014ef380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ - 3804: 008ebc0c 272 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ + 3804: 008ebc04 272 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3805: 0151ce04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3806: 00dbef90 4 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid_len │ │ │ │ - 3807: 00acac14 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3806: 00dbef80 4 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid_len │ │ │ │ + 3807: 00acac0c 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3808: 0151b660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3809: 0037a5e4 268 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3810: 0063b590 392 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3811: 0151c21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3812: 00ac70fc 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3812: 00ac70f4 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3813: 00538af4 520 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3814: 00b8234c 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3814: 00b82344 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3815: 014e37b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3816: 00afe4c8 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3816: 00afe4c0 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3817: 006a3ed0 288 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3818: 014f39c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3819: 00ba83e8 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3819: 00ba83e0 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3820: 0151bf22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3821: 006b1e54 444 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3822: 0028d1ec 168 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3823: 0151d458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3824: 00b5e770 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3824: 00b5e768 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3825: 002d1564 224 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3826: 00b449e8 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3826: 00b449e0 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3827: 006c33d0 112 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3828: 0151cb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_DSTATE │ │ │ │ 3829: 0151de3b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3830: 0151df08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3831: 00b397ec 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3831: 00b397e4 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3832: 013ba340 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3833: 003ded20 88 FUNC GLOBAL DEFAULT 12 sl_bootparam_write │ │ │ │ 3834: 014f3040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3835: 013bc330 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3836: 013bc1e0 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3837: 0151cb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3838: 002a2fa4 328 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 3839: 00ae8180 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3839: 00ae8178 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3840: 014df9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_FIND_STE_EVENT │ │ │ │ 3841: 014e0a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3842: 0078b334 100 FUNC GLOBAL DEFAULT 12 helper_exception_bkpt_insn │ │ │ │ 3843: 014e1f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3844: 0151be88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3845: 00a82f70 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3846: 00ac869c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3845: 00a82f68 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3846: 00ac8694 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3847: 014f4650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3848: 014ed944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3849: 00716978 460 FUNC GLOBAL DEFAULT 12 get_phys_addr │ │ │ │ 3850: 0151cd0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3851: 00b18b10 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3851: 00b18b08 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3852: 0151b6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3853: 003e840c 188 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3854: 00b8d7b4 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ - 3855: 00971390 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ + 3854: 00b8d7ac 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3855: 00971388 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3856: 0151cc6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ - 3857: 00859484 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlad │ │ │ │ + 3857: 0085947c 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlad │ │ │ │ 3858: 014f3cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3859: 014ef2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3860: 00aa67f8 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3860: 00aa67f0 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3861: 006672c0 376 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3862: 014ddacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3863: 00858d6c 400 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah │ │ │ │ - 3864: 00b29144 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3863: 00858d64 400 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah │ │ │ │ + 3864: 00b2913c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3865: 007088d8 72 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3866: 0151c350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ - 3867: 0097130c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ + 3867: 00971304 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3868: 013bc35c 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3869: 01452d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_u16 │ │ │ │ 3870: 0151c192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3871: 014e8188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3872: 014f3950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3873: 00b0e65c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3873: 00b0e654 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3874: 00323460 56 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3875: 014e0da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3876: 014ecb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3877: 0151b89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ - 3878: 00870310 88 FUNC GLOBAL DEFAULT 12 helper_recpe_u32 │ │ │ │ + 3878: 00870308 88 FUNC GLOBAL DEFAULT 12 helper_recpe_u32 │ │ │ │ 3879: 014ebedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3880: 0151d752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3881: 00859104 388 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas │ │ │ │ - 3882: 009ba4bc 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ - 3883: 0090e7b8 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ + 3881: 008590fc 388 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas │ │ │ │ + 3882: 009ba4b4 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3883: 0090e7b0 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3884: 014e761c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3885: 0069403c 1768 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3886: 013bc3c4 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3887: 007f0400 36 FUNC GLOBAL DEFAULT 12 mve_update_eci │ │ │ │ 3888: 0151dee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3889: 0151d570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3890: 014ee47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3891: 00b9822c 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3891: 00b98224 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3892: 014dd8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ - 3893: 0086fa6c 580 FUNC GLOBAL DEFAULT 12 helper_recpe_f16 │ │ │ │ + 3893: 0086fa64 580 FUNC GLOBAL DEFAULT 12 helper_recpe_f16 │ │ │ │ 3894: 006d8bfc 280 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3895: 0151c78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3896: 008ab758 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3896: 008ab750 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ 3897: 0151d2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3898: 0151cf38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ - 3899: 00919bf0 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ + 3899: 00919be8 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3900: 005931d8 384 FUNC GLOBAL DEFAULT 12 smbios_get_tables │ │ │ │ 3901: 0151d82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ 3902: 0144c1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlad │ │ │ │ - 3903: 00a7f124 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3903: 00a7f11c 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3904: 014ebefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ 3905: 014e1600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3906: 00653190 184 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3907: 0151ccb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3908: 0144c3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlah │ │ │ │ 3909: 01452f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_u16 │ │ │ │ 3910: 0151cb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_DSTATE │ │ │ │ 3911: 0151cd22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3912: 0151d254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ - 3913: 0082d5f8 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsb │ │ │ │ + 3913: 0082d5f0 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsb │ │ │ │ 3914: 014f0e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3915: 0151d89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3916: 0151b8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3917: 0151bc2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3918: 00ab832c 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3918: 00ab8324 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3919: 0070ce48 1388 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3920: 0050ed08 112 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3921: 0151d0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3922: 014e1fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_ASPEED_APB2OPB_WRITE_EVENT │ │ │ │ - 3923: 0082d674 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsh │ │ │ │ + 3923: 0082d66c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsh │ │ │ │ 3924: 0151b95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3925: 0047b4fc 80 FUNC GLOBAL DEFAULT 12 is_supported_silicon_rev │ │ │ │ 3926: 014f32b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3927: 014f0d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3928: 01415944 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3929: 014f3188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3930: 0144c2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlas │ │ │ │ 3931: 0151cb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_EVENT_DSTATE │ │ │ │ 3932: 01454184 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultod_round_to_nearest │ │ │ │ - 3933: 00b43cc0 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 3934: 008d68dc 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3935: 0081ca8c 352 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32_newel │ │ │ │ - 3936: 00aecfe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3933: 00b43cb8 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3934: 008d68d4 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3935: 0081ca84 352 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32_newel │ │ │ │ + 3936: 00aecfd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3937: 0151bee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3938: 014e3ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ 3939: 0143de40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegb │ │ │ │ - 3940: 00aab698 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3940: 00aab690 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3941: 014e3428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3942: 00a9e73c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3942: 00a9e734 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3943: 0151c212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3944: 0151bd82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3945: 002cccf0 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3946: 0143ddbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegh │ │ │ │ - 3947: 0082d70c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsw │ │ │ │ - 3948: 008e36c0 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ + 3947: 0082d704 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsw │ │ │ │ + 3948: 008e36b8 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3949: 014e625c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3950: 0048d688 496 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ - 3951: 00835530 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahb │ │ │ │ + 3951: 00835528 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahb │ │ │ │ 3952: 014f425c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3953: 014e3788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3954: 01414840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3955: 0151d1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3956: 0151d71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ - 3957: 00835604 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahh │ │ │ │ + 3957: 008355fc 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahh │ │ │ │ 3958: 014e51c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3959: 014f2b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3960: 00afdd3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3960: 00afdd34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3961: 0151ca58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_RW_DSTATE │ │ │ │ 3962: 014eb24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_HOLD_RESET_EVENT │ │ │ │ 3963: 002d1a9c 276 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3964: 0151c1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3965: 0143dd38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegw │ │ │ │ 3966: 014e1850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3967: 004e2b94 20 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ - 3968: 00909de8 1032 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ + 3968: 00909de0 1032 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3969: 0151bab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3970: 014dcc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3971: 014e4c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3972: 014ddda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3973: 0151bf30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3974: 01440c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_uh │ │ │ │ 3975: 002ddd14 24 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3976: 0151d646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3977: 0051e3f8 28 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3978: 009f12e4 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3978: 009f12dc 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3979: 0151cdc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3980: 01434d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullb_scalarh │ │ │ │ 3981: 014ed914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3982: 00835714 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahw │ │ │ │ - 3983: 00920c5c 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3982: 0083570c 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahw │ │ │ │ + 3983: 00920c54 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3984: 014df618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3985: 014e6c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3986: 014e8098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ - 3987: 0086fcb0 8 FUNC GLOBAL DEFAULT 12 helper_recpe_f32 │ │ │ │ + 3987: 0086fca8 8 FUNC GLOBAL DEFAULT 12 helper_recpe_f32 │ │ │ │ 3988: 0151b768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3989: 014582c8 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3990: 00a89460 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3990: 00a89458 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3991: 014e95a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3992: 014e4d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ - 3993: 00964c90 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ + 3993: 00964c88 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3994: 01440ba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_uw │ │ │ │ 3995: 014f54dc 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ - 3996: 00850854 196 FUNC GLOBAL DEFAULT 12 helper_neon_unzip8 │ │ │ │ + 3996: 0085084c 196 FUNC GLOBAL DEFAULT 12 helper_neon_unzip8 │ │ │ │ 3997: 00764504 16 FUNC GLOBAL DEFAULT 12 aspeed_board_init_flashes │ │ │ │ 3998: 0151ccca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3999: 014e9c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 4000: 0093297c 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 4000: 00932974 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ 4001: 01434cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullb_scalarw │ │ │ │ - 4002: 009fbf8c 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 4003: 00b8df70 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ - 4004: 00870914 188 FUNC GLOBAL DEFAULT 12 helper_check_hcr_el2_trap │ │ │ │ + 4002: 009fbf84 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 4003: 00b8df68 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 4004: 0087090c 188 FUNC GLOBAL DEFAULT 12 helper_check_hcr_el2_trap │ │ │ │ 4005: 00702c84 540 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 4006: 0041e334 132 FUNC GLOBAL DEFAULT 12 gicv3_update │ │ │ │ - 4007: 0082d7a4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxub │ │ │ │ - 4008: 00916e4c 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 4009: 00a9d550 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 4007: 0082d79c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxub │ │ │ │ + 4008: 00916e44 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ + 4009: 00a9d548 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 4010: 014e1b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 4011: 014f0574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ - 4012: 0091b4c4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ - 4013: 0093e384 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ + 4012: 0091b4bc 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ + 4013: 0093e37c 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 4014: 004093fc 68 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 4015: 00b16858 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 4015: 00b16850 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 4016: 00492474 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ - 4017: 0082d820 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuh │ │ │ │ + 4017: 0082d818 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuh │ │ │ │ 4018: 014f13c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 4019: 014e40d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 4020: 014f0c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 4021: 002be61c 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 4022: 014e9688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 4023: 014e6eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 4024: 013bd35c 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ - 4025: 0086e948 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtod │ │ │ │ + 4025: 0086e940 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtod │ │ │ │ 4026: 0151d27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 4027: 006f6bf4 344 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 4028: 00b04b28 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 4028: 00b04b20 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 4029: 002d45c8 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 4030: 0151cc64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ - 4031: 0086f4a8 48 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtoh │ │ │ │ + 4031: 0086f4a0 48 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtoh │ │ │ │ 4032: 0151cf92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ - 4033: 0085cdb8 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_d │ │ │ │ + 4033: 0085cdb0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_d │ │ │ │ 4034: 0151d112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_SET_DSTATE │ │ │ │ 4035: 00706ee4 44 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 4036: 0151c244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 4037: 014e9be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 4038: 014ee7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 4039: 014e3d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 4040: 014e045c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ - 4041: 0085cc30 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_h │ │ │ │ + 4041: 0085cc28 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_h │ │ │ │ 4042: 0151c8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 4043: 00afbb4c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ - 4044: 0082d8b8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuw │ │ │ │ + 4043: 00afbb44 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 4044: 0082d8b0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuw │ │ │ │ 4045: 0151d0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 4046: 00b8f208 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 4046: 00b8f200 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 4047: 0151d460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 4048: 0079627c 812 FUNC GLOBAL DEFAULT 12 aarch64_sync_32_to_64 │ │ │ │ 4049: 014e9788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 4050: 014ef134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 4051: 014147bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 4052: 014dfca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 4053: 014ec5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ - 4054: 0086ef60 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtos │ │ │ │ + 4054: 0086ef58 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtos │ │ │ │ 4055: 014ee35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 4056: 0141a394 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 4057: 0151c088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 4058: 0141a414 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 4059: 014e3678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 4060: 0141a424 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 4061: 014e21e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 4062: 00a26748 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 4062: 00a26740 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 4063: 005facc8 464 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 4064: 0085ccf4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_s │ │ │ │ - 4065: 00918594 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ - 4066: 00ab7ba8 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 4064: 0085ccec 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_s │ │ │ │ + 4065: 0091858c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ + 4066: 00ab7ba0 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 4067: 014f49c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 4068: 00ae56d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 4069: 00996bcc 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 4070: 0083c044 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sb │ │ │ │ - 4071: 00ae6c7c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 4068: 00ae56c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 4069: 00996bc4 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 4070: 0083c03c 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sb │ │ │ │ + 4071: 00ae6c74 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 4072: 0060e738 188 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 4073: 0151c4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 4074: 008f8c40 92 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 4074: 008f8c38 92 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 4075: 0151c634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 4076: 0151b778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 4077: 014e1c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 4078: 006a3dd0 8 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 4079: 01413634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 4080: 009e53a8 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 4080: 009e53a0 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 4081: 00703f68 448 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 4082: 0151cf12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ - 4083: 0083c1d0 244 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sh │ │ │ │ + 4083: 0083c1c8 244 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sh │ │ │ │ 4084: 005c6620 124 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 4085: 0060bea8 616 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 4086: 014e4c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 4087: 002d6ffc 108 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ - 4088: 008384b4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsb │ │ │ │ + 4088: 008384ac 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsb │ │ │ │ 4089: 014ec8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 4090: 00a87114 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 4090: 00a8710c 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 4091: 0151b5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 4092: 014493c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_d │ │ │ │ 4093: 014e605c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 4094: 009e1fd0 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 4094: 009e1fc8 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 4095: 0070efe4 316 FUNC GLOBAL DEFAULT 12 arm_reset_cpu │ │ │ │ 4096: 014f1ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 4097: 014dcb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 4098: 014e608c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 4099: 00baecec 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 4099: 00baece4 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 4100: 014de774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 4101: 00abc16c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ - 4102: 00838544 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsh │ │ │ │ + 4101: 00abc164 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 4102: 0083853c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsh │ │ │ │ 4103: 006b2f84 452 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 4104: 00511c9c 268 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ 4105: 014494c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_h │ │ │ │ - 4106: 00b5e4a0 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 4106: 00b5e498 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 4107: 006b5318 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 4108: 014ea588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 4109: 0151b978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 4110: 014e2094 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 4111: 014180f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 4112: 0070293c 840 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 4113: 00b3148c 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ - 4114: 009737c4 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ + 4113: 00b31484 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 4114: 009737bc 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 4115: 014ebb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_EVENT │ │ │ │ - 4116: 00b68fc4 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ - 4117: 0089bf30 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ + 4116: 00b68fbc 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 4117: 0089bf28 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ 4118: 014f0a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 4119: 006a4e4c 24 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 4120: 0151b4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 4121: 0151b2be 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 4122: 01449444 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_s │ │ │ │ 4123: 0151d944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 4124: 004dc464 24 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 4125: 013bd3c4 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 4126: 0151cb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 4127: 0090242c 204 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ - 4128: 008385d4 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsw │ │ │ │ + 4127: 00902424 204 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 4128: 008385cc 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsw │ │ │ │ 4129: 014e4138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 4130: 0151d28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 4131: 0151bf26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 4132: 0052323c 8 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 4133: 002b6310 412 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 4134: 0151b72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ 4135: 0151c74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 4136: 00383db8 236 FUNC GLOBAL DEFAULT 12 cxl_component_register_block_init │ │ │ │ 4137: 014f1220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 4138: 014eb894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ 4139: 01442460 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_d │ │ │ │ - 4140: 008bda18 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ + 4140: 008bda10 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 4141: 0061ea58 196 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 4142: 0151ce3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 4143: 0151d1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 4144: 013bc280 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 4145: 00b74264 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 4145: 00b7425c 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 4146: 01442568 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_h │ │ │ │ 4147: 014ef054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ - 4148: 00862bdc 268 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_b │ │ │ │ + 4148: 00862bd4 268 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_b │ │ │ │ 4149: 014f8dd0 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ - 4150: 0086fcc0 684 FUNC GLOBAL DEFAULT 12 helper_recpe_f64 │ │ │ │ + 4150: 0086fcb8 684 FUNC GLOBAL DEFAULT 12 helper_recpe_f64 │ │ │ │ 4151: 0028a950 272 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ - 4152: 00862f04 352 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_d │ │ │ │ + 4152: 00862efc 352 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_d │ │ │ │ 4153: 0151bb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ 4154: 014404ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_wb_ud │ │ │ │ - 4155: 00b8e6f0 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 4155: 00b8e6e8 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 4156: 014eb564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 4157: 014168bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ - 4158: 00912b38 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ - 4159: 00862ce8 272 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_h │ │ │ │ + 4158: 00912b30 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ + 4159: 00862ce0 272 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_h │ │ │ │ 4160: 00490a60 308 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 4161: 01445e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_b │ │ │ │ 4162: 014ee09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 4163: 0151ceb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 4164: 002cafec 176 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 4165: 01445c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_d │ │ │ │ 4166: 014ea758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ @@ -4174,2424 +4174,2424 @@ │ │ │ │ 4170: 0151ce08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 4171: 002d1970 300 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 4172: 007097cc 1076 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 4173: 0151b388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 4174: 01445d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_h │ │ │ │ 4175: 0151d6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ 4176: 014e32d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_EVENT │ │ │ │ - 4177: 00b406b0 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 4178: 00b98ed4 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ - 4179: 00862df8 268 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_s │ │ │ │ + 4177: 00b406a8 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 4178: 00b98ecc 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 4179: 00862df0 268 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_s │ │ │ │ 4180: 0143d1e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunth │ │ │ │ 4181: 002a91fc 5500 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ - 4182: 0083c3c0 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_ub │ │ │ │ + 4182: 0083c3b8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_ub │ │ │ │ 4183: 0143a714 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhb │ │ │ │ 4184: 0151c81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ 4185: 01457dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_vlldm │ │ │ │ 4186: 0144ebec 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s8 │ │ │ │ - 4187: 00ac3538 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 4187: 00ac3530 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 4188: 014ee76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ - 4189: 0083c4e0 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_uh │ │ │ │ + 4189: 0083c4d8 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_uh │ │ │ │ 4190: 01445d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_s │ │ │ │ 4191: 0143a690 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhh │ │ │ │ 4192: 014e9e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 4193: 003483bc 944 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ - 4194: 00838660 136 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvub │ │ │ │ + 4194: 00838658 136 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvub │ │ │ │ 4195: 0151c424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 4196: 00ab4048 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 4196: 00ab4040 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 4197: 002c0bf0 8 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ - 4198: 00828ed0 228 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_wb_ud │ │ │ │ + 4198: 00828ec8 228 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_wb_ud │ │ │ │ 4199: 00611c6c 1068 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 4200: 00b89d40 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 4200: 00b89d38 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 4201: 014e77bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ - 4202: 008386e8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuh │ │ │ │ + 4202: 008386e0 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuh │ │ │ │ 4203: 0151b444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 4204: 0151c872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 4205: 014e4830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 4206: 00289628 64 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 4207: 0151d7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 4208: 014e41f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ 4209: 01425ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssat │ │ │ │ 4210: 0143a60c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhw │ │ │ │ - 4211: 00ad96a4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 4211: 00ad969c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 4212: 006600bc 36 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ - 4213: 00864154 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_b │ │ │ │ + 4213: 0086414c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_b │ │ │ │ 4214: 004d708c 280 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ - 4215: 008ed054 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ + 4215: 008ed04c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 4216: 00493090 1668 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ - 4217: 0084f584 20 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u16 │ │ │ │ - 4218: 0086436c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_d │ │ │ │ + 4217: 0084f57c 20 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u16 │ │ │ │ + 4218: 00864364 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_d │ │ │ │ 4219: 01414738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ - 4220: 008558cc 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_b │ │ │ │ + 4220: 008558c4 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_b │ │ │ │ 4221: 014eeea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 4222: 006bca0c 128 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 4223: 00ba5cb0 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 4224: 009b187c 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ - 4225: 00857854 320 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_d │ │ │ │ + 4223: 00ba5ca8 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 4224: 009b1874 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 4225: 0085784c 320 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_d │ │ │ │ 4226: 0151c8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 4227: 002b9468 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 4228: 0086420c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_h │ │ │ │ - 4229: 00ad4bd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 4228: 00864204 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_h │ │ │ │ + 4229: 00ad4bc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 4230: 0151b776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 4231: 014e9a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 4232: 014eca44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 4233: 0151b640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 4234: 014e662c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ - 4235: 00838774 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuw │ │ │ │ - 4236: 0085644c 132 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_h │ │ │ │ + 4235: 0083876c 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuw │ │ │ │ + 4236: 00856444 132 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_h │ │ │ │ 4237: 0151cf76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 4238: 0151b6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 4239: 009ec11c 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 4240: 00b957c4 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 4241: 009f9b68 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 4239: 009ec114 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 4240: 00b957bc 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 4241: 009f9b60 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 4242: 0151d808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 4243: 0068adf0 132 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 4244: 014dec1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 4245: 014e8318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 4246: 0048f4b0 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ - 4247: 0091c5a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ + 4247: 0091c5a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 4248: 014f14c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 4249: 0151c016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ - 4250: 008642c4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_s │ │ │ │ + 4250: 008642bc 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_s │ │ │ │ 4251: 014107cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 4252: 0151c31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 4253: 00b3d04c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ - 4254: 008571ac 140 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_s │ │ │ │ + 4253: 00b3d044 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 4254: 008571a4 140 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_s │ │ │ │ 4255: 0151b9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 4256: 0028bab0 164 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 4257: 014ea158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 4258: 00af3d7c 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 4258: 00af3d74 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 4259: 014f3050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 4260: 00b2ec7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 4260: 00b2ec74 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 4261: 014ee13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 4262: 014f3250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 4263: 002df328 428 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 4264: 014e6ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 4265: 014f4f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 4266: 002cb410 180 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 4267: 00acfda8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 4267: 00acfda0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 4268: 014f23d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 4269: 00b1985c 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 4269: 00b19854 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 4270: 01444fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_b │ │ │ │ 4271: 014ed114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 4272: 01444e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_d │ │ │ │ - 4273: 0086e550 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitod │ │ │ │ + 4273: 0086e548 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitod │ │ │ │ 4274: 014dfeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4275: 0151c02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4276: 014e6a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 4277: 01444f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_h │ │ │ │ - 4278: 0086e430 36 FUNC GLOBAL DEFAULT 12 helper_vfp_uitoh │ │ │ │ + 4278: 0086e428 36 FUNC GLOBAL DEFAULT 12 helper_vfp_uitoh │ │ │ │ 4279: 003e9ec8 108 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ - 4280: 00848754 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpleh │ │ │ │ - 4281: 00ab375c 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4280: 0084874c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpleh │ │ │ │ + 4281: 00ab3754 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4282: 0151c9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4283: 00b7be60 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4283: 00b7be58 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4284: 0151bd36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4285: 014f1210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4286: 00b03c64 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4286: 00b03c5c 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4287: 014eef84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4288: 002cb09c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4289: 006e6c90 12 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4290: 008b69e8 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4290: 008b69e0 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4291: 014ea6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ - 4292: 0090b570 452 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4293: 00ad0c68 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4292: 0090b568 452 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ + 4293: 00ad0c60 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4294: 014f259c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4295: 00327990 48 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4296: 00b5bb44 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4297: 00ae9958 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4298: 009a0eac 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4296: 00b5bb3c 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4297: 00ae9950 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4298: 009a0ea4 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4299: 01444ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_s │ │ │ │ 4300: 0151c4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ - 4301: 0086e4d4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitos │ │ │ │ - 4302: 00848a08 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmples │ │ │ │ + 4301: 0086e4cc 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitos │ │ │ │ + 4302: 00848a00 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmples │ │ │ │ 4303: 014eca14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4304: 0066aed0 208 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ 4305: 01512bd9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_c │ │ │ │ - 4306: 0092c7a4 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4306: 0092c79c 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4307: 002b9184 372 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4308: 014f4cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4309: 0151c26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ - 4310: 008f1d44 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ + 4310: 008f1d3c 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4311: 0151b2d8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4312: 0151bc82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4313: 0069ba54 492 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 4314: 0151b324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 4315: 014e2804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 4316: 0151d5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_ARM_FIXUP_MSI_ROUTE_DSTATE │ │ │ │ 4317: 0151d758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4318: 014f1808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4319: 006b32c4 328 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ - 4320: 008f1c18 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ + 4320: 008f1c10 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4321: 0151cfc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4322: 00b78914 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4323: 00b0d7d4 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4324: 00b84c80 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ - 4325: 008f21c8 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ + 4322: 00b7890c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4323: 00b0d7cc 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4324: 00b84c78 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4325: 008f21c0 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ 4326: 006f32d8 320 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4327: 014ddfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4328: 00adc568 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4328: 00adc560 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4329: 0151b8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4330: 0151cdfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4331: 0151bb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4332: 013bc7d0 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4333: 0151b336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4334: 0151cc00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4335: 0151bbec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4336: 0151cd34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ - 4337: 0091c390 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ - 4338: 008f209c 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ + 4337: 0091c388 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ + 4338: 008f2094 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4339: 0151c878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ - 4340: 008de6b0 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ + 4340: 008de6a8 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4341: 007b1448 140 FUNC GLOBAL DEFAULT 12 gen_gvec_sadalp │ │ │ │ 4342: 014e1220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4343: 01410748 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4344: 00a00c24 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4345: 00ba8560 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4344: 00a00c1c 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4345: 00ba8558 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4346: 014f3664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4347: 0151b80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_INVALID_PTE_DSTATE │ │ │ │ 4348: 0151b786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ 4349: 014f2808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4350: 014ec724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4351: 00b12368 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4351: 00b12360 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4352: 01417834 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ - 4353: 008f2164 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ + 4353: 008f215c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4354: 0151b48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4355: 01439484 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsb │ │ │ │ 4356: 00408e84 88 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4357: 013bc490 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4358: 014e98b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4359: 00ab7324 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4359: 00ab731c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4360: 0069ce50 424 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4361: 01439400 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsh │ │ │ │ 4362: 014f18c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4363: 002d905c 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4364: 00ae61c8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ - 4365: 00b05160 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4364: 00ae61c0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4365: 00b05158 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4366: 014deaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4367: 0151baee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4368: 00aa542c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4368: 00aa5424 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4369: 014f2ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4370: 014f2bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4371: 009cdc74 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4371: 009cdc6c 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4372: 0151ce60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4373: 0151d89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4374: 0151ba54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4375: 014eaddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4376: 014f1564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4377: 0151ce9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4378: 002cb4c4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4379: 00b428e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4379: 00b428d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4380: 014f1d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4381: 0151c616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4382: 00aa77f8 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4383: 00abd850 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ - 4384: 008513f0 128 FUNC GLOBAL DEFAULT 12 helper_rbit │ │ │ │ + 4382: 00aa77f0 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4383: 00abd848 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4384: 008513e8 128 FUNC GLOBAL DEFAULT 12 helper_rbit │ │ │ │ 4385: 014ecf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ 4386: 0143937c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsw │ │ │ │ - 4387: 00a9e7f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4387: 00a9e7ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4388: 014f3178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4389: 0151c408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4390: 014f02e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4391: 0151c3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4392: 014e55b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4393: 00aa7070 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4393: 00aa7068 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4394: 01457cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_probe_access │ │ │ │ 4395: 013bcac4 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4396: 005ca970 252 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4397: 0151d480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4398: 0078df00 4 FUNC GLOBAL DEFAULT 12 arm_cp_reset_ignore │ │ │ │ 4399: 00594410 4 FUNC GLOBAL DEFAULT 12 smbios_build_type_38_table │ │ │ │ - 4400: 00a95dcc 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4400: 00a95dc4 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4401: 0151cd6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 4402: 00afbf38 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4402: 00afbf30 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4403: 014eeb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4404: 00adf370 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4405: 00b06208 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4406: 00d1d7a0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4404: 00adf368 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4405: 00b06200 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4406: 00d1d790 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4407: 00514234 216 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4408: 00618e0c 1100 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4409: 014f0f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4410: 00ad421c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4410: 00ad4214 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4411: 014f44a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4412: 00b79954 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4412: 00b7994c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4413: 0066a8bc 124 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 4414: 00afdb14 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4414: 00afdb0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4415: 014e5730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4416: 01411090 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4417: 014e42b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4418: 006a0530 1192 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4419: 00b45c04 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4419: 00b45bfc 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4420: 014df358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4421: 002cb86c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4422: 006a6ed4 264 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ 4423: 01436c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmsh │ │ │ │ - 4424: 008b65bc 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4425: 00b7559c 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4424: 008b65b4 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4425: 00b75594 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4426: 014ea7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4427: 00ad31ac 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4427: 00ad31a4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4428: 0151c522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4429: 014e53e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ - 4430: 008d81a8 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ + 4430: 008d81a0 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4431: 014421cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_b │ │ │ │ 4432: 0151c962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4433: 008274f0 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb │ │ │ │ - 4434: 00b29258 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4433: 008274e8 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb │ │ │ │ + 4434: 00b29250 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4435: 0151c8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4436: 014f896c 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4437: 0151d604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4438: 0151baaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ - 4439: 00858efc 520 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah_idx │ │ │ │ + 4439: 00858ef4 520 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah_idx │ │ │ │ 4440: 0066684c 456 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4441: 00827578 140 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh │ │ │ │ + 4441: 00827570 140 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh │ │ │ │ 4442: 01442148 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_h │ │ │ │ - 4443: 00b9b83c 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4443: 00b9b834 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4444: 01436bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmss │ │ │ │ 4445: 014e9838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4446: 0151bb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4447: 014e757c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4448: 0151b402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4449: 00323118 20 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4450: 014f30a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4451: 003759cc 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4452: 014f50dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4453: 014159c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4454: 00b18a58 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4455: 00b6d200 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4454: 00b18a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4455: 00b6d1f8 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4456: 0151c0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4457: 0151b81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWL_BACKLIGHT_DSTATE │ │ │ │ 4458: 014e9678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4459: 0151de68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4460: 00a9dc3c 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4460: 00a9dc34 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4461: 0067336c 224 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4462: 014420c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_s │ │ │ │ 4463: 0067874c 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4464: 014392f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlub │ │ │ │ 4465: 014e641c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4466: 0151cb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_DSTATE │ │ │ │ 4467: 014e4d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4468: 0151ceac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4469: 00827604 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw │ │ │ │ - 4470: 00b26b1c 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4469: 008275fc 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw │ │ │ │ + 4470: 00b26b14 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4471: 014e0bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4472: 014e28a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4473: 00b4b06c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4474: 00d414c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4473: 00b4b064 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4474: 00d414b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4475: 014ddbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4476: 014ea6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4477: 01439274 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshluh │ │ │ │ 4478: 002d69e0 20 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4479: 00b8ade8 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ - 4480: 0093dab8 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ + 4479: 00b8ade0 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4480: 0093dab0 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4481: 014dfe14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ 4482: 01447554 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_b │ │ │ │ - 4483: 00b88558 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4483: 00b88550 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ 4484: 014473c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_d │ │ │ │ - 4485: 00a8409c 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4486: 0093480c 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4485: 00a84094 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4486: 00934804 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4487: 0051a4d8 216 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4488: 00ac229c 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4489: 00a02264 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4490: 009cea5c 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4488: 00ac2294 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4489: 00a0225c 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4490: 009cea54 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4491: 0151d21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4492: 00b930dc 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4493: 009ecb1c 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4492: 00b930d4 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4493: 009ecb14 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ 4494: 014474d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_h │ │ │ │ 4495: 0079683c 112 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tbid │ │ │ │ - 4496: 00b20884 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4497: 00b48130 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4496: 00b2087c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4497: 00b48128 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4498: 0031f618 152 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4499: 00b742d0 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4499: 00b742c8 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4500: 014f3e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4501: 014391f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshluw │ │ │ │ 4502: 006e0cd8 192 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4503: 00b23b10 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4503: 00b23b08 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4504: 014ef064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4505: 00b17340 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4505: 00b17338 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4506: 0151b2e2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4507: 01513c70 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4508: 00522cb8 8 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4509: 0151d974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4510: 014e68ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ - 4511: 00948520 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ + 4511: 00948518 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4512: 01512b98 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 4513: 008d6a8c 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4514: 00b5c804 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4513: 008d6a84 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 4514: 00b5c7fc 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4515: 014106c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4516: 0144744c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_s │ │ │ │ 4517: 0151c4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4518: 0151b526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4519: 0151bb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4520: 014f4c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4521: 002c1f60 384 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4522: 00af5cec 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4523: 00ba1a7c 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4522: 00af5ce4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4523: 00ba1a74 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4524: 014f3674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4525: 00baf07c 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4525: 00baf074 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4526: 0144cf0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_b │ │ │ │ 4527: 014e8898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ 4528: 0144cbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_d │ │ │ │ - 4529: 00ad002c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4529: 00ad0024 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4530: 014e6fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4531: 014e3dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 4532: 009ecea8 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4532: 009ecea0 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4533: 006529d8 64 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4534: 00665424 212 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4535: 00b9e548 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ - 4536: 00973758 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ + 4535: 00b9e540 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4536: 00973750 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4537: 0144ce04 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_h │ │ │ │ 4538: 0151c858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4539: 00678480 32 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4540: 0151b7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_ERROR_DSTATE │ │ │ │ - 4541: 00859eec 184 FUNC GLOBAL DEFAULT 12 helper_gvec_tosizs │ │ │ │ + 4541: 00859ee4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_tosizs │ │ │ │ 4542: 0151c49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4543: 0151b49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4544: 0151c95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4545: 002cf5f4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ - 4546: 0086cc00 56 FUNC GLOBAL DEFAULT 12 helper_uhadd16 │ │ │ │ + 4546: 0086cbf8 56 FUNC GLOBAL DEFAULT 12 helper_uhadd16 │ │ │ │ 4547: 013bcbc8 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4548: 005bca5c 60 FUNC GLOBAL DEFAULT 12 tpm_tis_read_data │ │ │ │ 4549: 014f256c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4550: 0151d4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4551: 0151d90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4552: 009f9f30 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4552: 009f9f28 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4553: 014e616c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4554: 008527f8 2372 FUNC GLOBAL DEFAULT 12 helper_access_check_cp_reg │ │ │ │ - 4555: 00b34d48 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4554: 008527f0 2372 FUNC GLOBAL DEFAULT 12 helper_access_check_cp_reg │ │ │ │ + 4555: 00b34d40 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4556: 014ee50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ - 4557: 0085e458 284 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_d │ │ │ │ + 4557: 0085e450 284 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_d │ │ │ │ 4558: 0144ccfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_s │ │ │ │ 4559: 014dcb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4560: 002cb930 196 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4561: 0092ffa0 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4561: 0092ff98 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4562: 014ee0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ 4563: 014e1e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4564: 0085e28c 228 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_h │ │ │ │ - 4565: 009efc60 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4564: 0085e284 228 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_h │ │ │ │ + 4565: 009efc58 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4566: 0151c3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4567: 0151cce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4568: 00a055d4 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4569: 00b29310 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4568: 00a055cc 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4569: 00b29308 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4570: 01443da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlsh_idx_h │ │ │ │ 4571: 014f3930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 4572: 00859b54 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_d │ │ │ │ + 4572: 00859b4c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_d │ │ │ │ 4573: 014f2858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4574: 0085992c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_h │ │ │ │ - 4575: 00acfebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4576: 00ae0028 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4577: 00b7538c 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ - 4578: 0085e370 232 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_s │ │ │ │ + 4574: 00859924 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_h │ │ │ │ + 4575: 00acfeb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4576: 00ae0020 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4577: 00b75384 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4578: 0085e368 232 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_s │ │ │ │ 4579: 0070beb0 636 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4580: 007b02fc 144 FUNC GLOBAL DEFAULT 12 gen_neon_sqrshl │ │ │ │ 4581: 014ee0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 4582: 0145659c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitod │ │ │ │ 4583: 01443d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlsh_idx_s │ │ │ │ 4584: 014e2994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4585: 0151c042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4586: 00aeed3c 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4587: 009fa084 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4586: 00aeed34 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4587: 009fa07c 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4588: 014566a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitoh │ │ │ │ 4589: 0144be8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_tosizs │ │ │ │ 4590: 006b6024 40 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ - 4591: 009741c8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ - 4592: 008599e4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_s │ │ │ │ + 4591: 009741c0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ + 4592: 008599dc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_s │ │ │ │ 4593: 00524450 284 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ - 4594: 009223c4 316 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4594: 009223bc 316 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4595: 0061ea38 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4596: 00dce0b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4596: 00dce0a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4597: 007b016c 112 FUNC GLOBAL DEFAULT 12 gen_gvec_urshl │ │ │ │ - 4598: 0086cafc 132 FUNC GLOBAL DEFAULT 12 helper_shsub8 │ │ │ │ + 4598: 0086caf4 132 FUNC GLOBAL DEFAULT 12 helper_shsub8 │ │ │ │ 4599: 0151ba40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4600: 0031c34c 328 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4601: 0151d256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ - 4602: 008e2aa4 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ - 4603: 008e3aec 528 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ + 4602: 008e2a9c 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ + 4603: 008e3ae4 528 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4604: 014e635c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4605: 014dd550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4606: 00a83c34 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4606: 00a83c2c 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4607: 014e3628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4608: 00a83e48 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4608: 00a83e40 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4609: 007afb48 124 FUNC GLOBAL DEFAULT 12 gen_gvec_urshr │ │ │ │ 4610: 014e647c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4611: 014df838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_RESET_EXIT_EVENT │ │ │ │ 4612: 01456620 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitos │ │ │ │ 4613: 0151c296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4614: 014e1920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4615: 0151c7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4616: 014dd930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4617: 00b89750 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4617: 00b89748 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4618: 014ef5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_STATUS_EVENT │ │ │ │ 4619: 0151d8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4620: 00667204 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4621: 0151bec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4622: 0151b484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4623: 00b8dd8c 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4624: 009ec564 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4625: 00b2717c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4623: 00b8dd84 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4624: 009ec55c 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4625: 00b27174 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4626: 014ddfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4627: 008d6564 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4627: 008d655c 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4628: 0151beac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4629: 0151cc7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4630: 014e51f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4631: 00a95adc 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4631: 00a95ad4 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4632: 0151cfc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4633: 0151b718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4634: 014f3db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4635: 0068bbd8 120 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4636: 0150a9b4 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4637: 00b54988 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4638: 00af32c4 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ - 4639: 009740a0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ - 4640: 009485a8 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ + 4637: 00b54980 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4638: 00af32bc 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4639: 00974098 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ + 4640: 009485a0 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4641: 014e2964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4642: 014e41e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4643: 0151d8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4644: 0151c3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4645: 00a826b0 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4645: 00a826a8 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4646: 014e15f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4647: 00a34308 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4647: 00a34300 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4648: 01418074 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4649: 01513d00 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4650: 014f3a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4651: 0151c41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4652: 014e3f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4653: 0151cbe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4654: 014f4680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4655: 01425e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssat16 │ │ │ │ 4656: 0151c0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4657: 00aa4d58 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4657: 00aa4d50 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4658: 014dd0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4659: 014e28f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 4660: 00b82be0 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4660: 00b82bd8 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4661: 014e99b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4662: 014dddc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4663: 00ad8184 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4663: 00ad817c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4664: 014e770c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4665: 014e4970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4666: 00dce0f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4667: 00aa54e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4666: 00dce0e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4667: 00aa54dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4668: 014f2c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4669: 009bad60 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4669: 009bad58 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4670: 014f31c4 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4671: 008b71d4 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4671: 008b71cc 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4672: 0151b688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 4673: 00b39440 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4673: 00b39438 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4674: 005214f4 292 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4675: 014f529c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4676: 00af5680 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4676: 00af5678 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4677: 00707550 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4678: 00b60470 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ - 4679: 00ab7f08 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4680: 00984a58 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4681: 00b3e980 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ - 4682: 00917438 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ + 4678: 00b60468 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4679: 00ab7f00 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4680: 00984a50 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4681: 00b3e978 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4682: 00917430 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4683: 0151cd2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4684: 014e1ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_MASTER_READ_EVENT │ │ │ │ - 4685: 009179bc 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ + 4685: 009179b4 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ 4686: 01416940 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4687: 014e9a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4688: 014e2544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4689: 0151b75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4690: 0151dee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 4691: 002bbfcc 252 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ - 4692: 0095ea84 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ + 4692: 0095ea7c 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 4693: 014e66ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 4694: 007b01dc 144 FUNC GLOBAL DEFAULT 12 gen_neon_sqshl │ │ │ │ 4695: 01436724 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla0h │ │ │ │ - 4696: 00868200 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_ds │ │ │ │ + 4696: 008681f8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_ds │ │ │ │ 4697: 0151b3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 4698: 0151bf2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ - 4699: 008682c0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_du │ │ │ │ + 4699: 008682b8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_du │ │ │ │ 4700: 014dd270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4701: 01392bf8 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4702: 0151d258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4703: 014e8858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4704: 0151c5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4705: 0151c594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4706: 014efe74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4707: 00b41330 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4707: 00b41328 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4708: 014ee33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4709: 014188b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4710: 006a6fdc 108 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 4711: 014366a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla0s │ │ │ │ 4712: 0151c76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4713: 014eec04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4714: 014f31a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4715: 0048e938 432 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4716: 0151d27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4717: 014e8028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4718: 004320d4 372 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4719: 00b6c6d4 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4719: 00b6c6cc 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4720: 012f226c 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicd_no_migration_shift_bug │ │ │ │ 4721: 0151d29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4722: 00ae2d08 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4722: 00ae2d00 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4723: 0151bcca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4724: 0151b42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ - 4725: 00857d40 212 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_b │ │ │ │ + 4725: 00857d38 212 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_b │ │ │ │ 4726: 0151cfe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4727: 00ac46c4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 4728: 0098b4d4 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ - 4729: 008e21bc 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ + 4727: 00ac46bc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4728: 0098b4cc 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4729: 008e21b4 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4730: 0151bf2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4731: 002c6bfc 36 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ - 4732: 00857fdc 228 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_h │ │ │ │ + 4732: 00857fd4 228 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_h │ │ │ │ 4733: 014eee84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ - 4734: 009642b8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ + 4734: 009642b0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4735: 0067344c 200 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4736: 014f86a8 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4737: 0151d08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4738: 0151d94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4739: 0151c6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4740: 014f1fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4741: 00b6adc0 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4742: 00a8c874 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4741: 00b6adb8 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4742: 00a8c86c 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4743: 014f4450 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4744: 0151d29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4745: 0151d4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4746: 01431948 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sb │ │ │ │ 4747: 01424158 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4748: 0151bd1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4749: 01428234 132 OBJECT GLOBAL DEFAULT 24 helper_info_sdiv │ │ │ │ 4750: 0151c48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4751: 014ec704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 4752: 014e4c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 4753: 014318c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sh │ │ │ │ 4754: 014dd7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ - 4755: 0091af80 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ + 4755: 0091af78 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4756: 0031b5a0 388 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4757: 01430e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbsb │ │ │ │ 4758: 014e8088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4759: 014ed244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4760: 014eb11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RESET_EVENT │ │ │ │ 4761: 002d3354 68 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4762: 002d5b74 184 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4763: 00b19d2c 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4764: 00b4b358 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4763: 00b19d24 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4764: 00b4b350 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4765: 014e1570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4766: 014f1968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ 4767: 0151b7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_RECORD_EVENT_DSTATE │ │ │ │ - 4768: 00b363bc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4768: 00b363b4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 4769: 0142d328 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgt_scalarh │ │ │ │ - 4770: 00aee560 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4770: 00aee558 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4771: 0142ba68 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_read │ │ │ │ - 4772: 0095941c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ + 4772: 00959414 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4773: 0151bf34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ 4774: 014539c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_rpres_f32 │ │ │ │ - 4775: 00ba7e88 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4775: 00ba7e80 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4776: 01430df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbsh │ │ │ │ 4777: 014e99a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4778: 0151d05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4779: 009f41dc 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4779: 009f41d4 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4780: 0031c4bc 36 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ - 4781: 0091976c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ + 4781: 00919764 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ 4782: 00711d44 88 FUNC GLOBAL DEFAULT 12 arm_stage1_mmu_idx │ │ │ │ - 4783: 009e21a4 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4783: 009e219c 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4784: 002a29e4 572 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4785: 0151d822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4786: 0031b114 236 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4787: 014ea4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4788: 00aa60c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4788: 00aa60b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4789: 0151d412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4790: 0151b4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4791: 01431840 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sw │ │ │ │ 4792: 0142d2a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgt_scalars │ │ │ │ - 4793: 008e19d8 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ + 4793: 008e19d0 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4794: 014f44d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4795: 009d2094 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4795: 009d208c 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4796: 002dc4ac 372 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ - 4797: 0091f75c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4798: 00adf0ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4797: 0091f754 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ + 4798: 00adf0e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4799: 014ebb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_EVENT │ │ │ │ - 4800: 00868380 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fs │ │ │ │ + 4800: 00868378 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fs │ │ │ │ 4801: 006f3624 96 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4802: 014ed424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ - 4803: 00868440 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fu │ │ │ │ + 4803: 00868438 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fu │ │ │ │ 4804: 006c7c00 104 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4805: 002ddac0 596 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4806: 006d7de4 348 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4807: 00b287c0 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4808: 00b98b7c 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4807: 00b287b8 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4808: 00b98b74 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4809: 014f0954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4810: 002c8578 144 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4811: 00490fe4 4812 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4812: 00a06254 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4813: 009bea70 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4814: 00b52aa0 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4812: 00a0624c 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4813: 009bea68 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4814: 00b52a98 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ 4815: 007afddc 480 FUNC GLOBAL DEFAULT 12 gen_gvec_sli │ │ │ │ - 4816: 00b1c538 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4816: 00b1c530 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4817: 002abe24 552 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4818: 014e53d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4819: 00677f28 292 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4820: 002eac74 448 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4821: 0151d532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4822: 00920c54 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4822: 00920c4c 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4823: 013ba430 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4824: 014efd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4825: 007043a4 24 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4826: 014e5150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4827: 009fadec 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4827: 009fade4 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4828: 014f1dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4829: 00b272ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4830: 00aee00c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4829: 00b272e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4830: 00aee004 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4831: 014ec964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4832: 0040dcd8 100 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4833: 0032c8d4 248 FUNC GLOBAL DEFAULT 12 nvdimm_init_acpi_state │ │ │ │ 4834: 0065a950 12 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4835: 00932f64 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4835: 00932f5c 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4836: 0144d95c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256h2 │ │ │ │ 4837: 0151d85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4838: 00b39d20 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4838: 00b39d18 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4839: 014dd850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4840: 00930e30 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4840: 00930e28 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4841: 0070436c 56 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ - 4842: 00945f14 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ + 4842: 00945f0c 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4843: 014e5130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4844: 0032647c 44 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4845: 00aa5488 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ - 4846: 0081c6c4 424 FUNC GLOBAL DEFAULT 12 arm_rebuild_hflags │ │ │ │ + 4845: 00aa5480 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4846: 0081c6bc 424 FUNC GLOBAL DEFAULT 12 arm_rebuild_hflags │ │ │ │ 4847: 0151d02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4848: 014f0744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4849: 002d7d28 204 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4850: 014e6f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4851: 00aa3544 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4852: 00b33f08 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4851: 00aa353c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4852: 00b33f00 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4853: 00764e14 272 FUNC GLOBAL DEFAULT 12 aspeed_mmio_map_unimplemented │ │ │ │ 4854: 0151d65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4855: 0151c548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4856: 014f34c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4857: 0141562c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4858: 002a26cc 8 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ - 4859: 0087010c 8 FUNC GLOBAL DEFAULT 12 helper_rsqrte_rpres_f32 │ │ │ │ - 4860: 0091aca4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ + 4859: 00870104 8 FUNC GLOBAL DEFAULT 12 helper_rsqrte_rpres_f32 │ │ │ │ + 4860: 0091ac9c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4861: 014317bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_ub │ │ │ │ 4862: 014e1ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4863: 00ad0088 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4863: 00ad0080 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4864: 014187ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4865: 014e9f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4866: 01431738 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_uh │ │ │ │ 4867: 003698dc 196 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4868: 014dea3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4869: 014178b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ - 4870: 008f2100 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ + 4870: 008f20f8 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4871: 01430d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbub │ │ │ │ 4872: 005c5ab0 152 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4873: 00af2190 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4873: 00af2188 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4874: 014e3ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4875: 0151c004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4876: 00a80914 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4877: 00b77010 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4876: 00a8090c 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4877: 00b77008 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4878: 01430ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbuh │ │ │ │ 4879: 0151b988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4880: 014eeab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4881: 002b4af0 348 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4882: 014dc858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4883: 006c6040 440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4884: 012ee204 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4885: 0151babe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4886: 0151bf70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4887: 00ad0140 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4887: 00ad0138 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4888: 014e81d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4889: 00b0d348 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4890: 00af3b54 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4889: 00b0d340 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4890: 00af3b4c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4891: 014316b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_uw │ │ │ │ 4892: 014e2724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4893: 0143af54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsb │ │ │ │ 4894: 0065a2b8 704 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4895: 006b61a0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4896: 014dc878 64 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4897: 002c6d18 40 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4898: 013bcc2c 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4899: 0151d5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CNTPOFF_WRITE_DSTATE │ │ │ │ - 4900: 00868500 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hs │ │ │ │ + 4900: 008684f8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hs │ │ │ │ 4901: 0038a258 188 FUNC GLOBAL DEFAULT 12 cxl_extent_group_list_delete_front │ │ │ │ 4902: 0151d1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ - 4903: 008685c0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hu │ │ │ │ + 4903: 008685b8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hu │ │ │ │ 4904: 0143aed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsh │ │ │ │ 4905: 014dca68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4906: 00920e04 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4906: 00920dfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4907: 0151d30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4908: 014ef154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4909: 0061825c 108 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4910: 014e09a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4911: 00af26e0 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4911: 00af26d8 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4912: 0048f3d8 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4913: 014e6c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4914: 0151b6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ - 4915: 00956848 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ + 4915: 00956840 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4916: 0151b372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4917: 00b6e0b0 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4917: 00b6e0a8 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4918: 014ddff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4919: 00aa6f30 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 4920: 00ab86d8 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4919: 00aa6f28 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4920: 00ab86d0 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4921: 014eda84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4922: 009b814c 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4922: 009b8144 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 4923: 0143ae4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsw │ │ │ │ 4924: 0151b79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_EVENT_DSTATE │ │ │ │ - 4925: 0095c348 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4926: 00b29674 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4927: 009c33c4 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4928: 009fa634 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4929: 00b97c2c 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4930: 00aabbf8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4925: 0095c340 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ + 4926: 00b2966c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4927: 009c33bc 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4928: 009fa62c 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4929: 00b97c24 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4930: 00aabbf0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4931: 01436934 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul180h │ │ │ │ 4932: 0151ca70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4933: 014eafdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_READ_EVENT │ │ │ │ 4934: 00289870 288 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ 4935: 01426554 132 OBJECT GLOBAL DEFAULT 24 helper_info_usub16 │ │ │ │ - 4936: 00b4abb4 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4936: 00b4abac 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4937: 014e9c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ 4938: 0041bc80 84 FUNC GLOBAL DEFAULT 12 gic_class_name │ │ │ │ - 4939: 00975628 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4940: 00ac4f2c 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4941: 008b6544 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4939: 00975620 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4940: 00ac4f24 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4941: 008b653c 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4942: 014368b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul180s │ │ │ │ 4943: 005196f0 20 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4944: 0151b44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4945: 0038136c 232 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4946: 014f4ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4947: 00a022c8 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4947: 00a022c0 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4948: 0151b458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ 4949: 01449024 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_recps_nf_h │ │ │ │ - 4950: 00cfc534 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4951: 00b07990 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4952: 00b28ee0 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4950: 00cfc524 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4951: 00b07988 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4952: 00b28ed8 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 4953: 014e3588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4954: 00b2f758 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4954: 00b2f750 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4955: 014e0920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4956: 0151be62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4957: 0066c350 572 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4958: 008504e0 60 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f32 │ │ │ │ - 4959: 00b56430 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4958: 008504d8 60 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f32 │ │ │ │ + 4959: 00b56428 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4960: 0053a70c 160 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4961: 00b4ac74 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4962: 00b7fbd0 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4963: 0097ab1c 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4961: 00b4ac6c 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4962: 00b7fbc8 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4963: 0097ab14 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4964: 01448fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_recps_nf_s │ │ │ │ 4965: 00338030 140 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4966: 0066b718 104 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4967: 0151b386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4968: 0151bfd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4969: 006b97b8 212 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4970: 0068add8 16 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4971: 00b02170 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4971: 00b02168 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4972: 0151d5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4973: 0151ce98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4974: 0057b990 308 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4975: 014f8978 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4976: 014f0ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4977: 0143adc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbub │ │ │ │ 4978: 014ecdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4979: 014eb8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 4980: 0066f1fc 188 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4981: 014e04bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 4982: 00428f64 96 FUNC GLOBAL DEFAULT 12 gicv3_redist_vinvall │ │ │ │ - 4983: 00b3b230 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4983: 00b3b228 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4984: 0069b934 16 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4985: 014dde88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4986: 0143ad44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbuh │ │ │ │ 4987: 0151ceb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4988: 0151b9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4989: 014df9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_ERROR_EVENT │ │ │ │ 4990: 0151bb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4991: 014e5600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4992: 014f219c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4993: 009d1408 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4994: 00b1b55c 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4993: 009d1400 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4994: 00b1b554 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4995: 00289494 44 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4996: 014e19c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4997: 0151bc44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4998: 00b86bf4 84 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ - 4999: 00a9e1f4 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4998: 00b86bec 84 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ + 4999: 00a9e1ec 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 5000: 014df438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 5001: 0151bd64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 5002: 00a1a92c 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 5002: 00a1a924 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 5003: 005ccdf8 200 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 5004: 0151c344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ 5005: 01440468 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_wb_uw │ │ │ │ 5006: 0142cf08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmul_scalarh │ │ │ │ - 5007: 00ac4038 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 5007: 00ac4030 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 5008: 0151c142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 5009: 00b9b348 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 5009: 00b9b340 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 5010: 0143acc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbuw │ │ │ │ 5011: 014e020c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 5012: 00a00238 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 5012: 00a00230 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 5013: 003210dc 244 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 5014: 0151c51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 5015: 0051e2ec 268 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ 5016: 0041f548 3028 FUNC GLOBAL DEFAULT 12 gicv3_dist_write │ │ │ │ - 5017: 00b642bc 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 5018: 009ba4a0 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ - 5019: 00917d44 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ + 5017: 00b642b4 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 5018: 009ba498 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 5019: 00917d3c 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ 5020: 014e669c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 5021: 014eb16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_EVENT │ │ │ │ 5022: 014e4e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 5023: 006840bc 128 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 5024: 0142ce84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmul_scalars │ │ │ │ 5025: 0151cde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 5026: 014ee44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 5027: 014e72ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 5028: 00b83d2c 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 5028: 00b83d24 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 5029: 0151c64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 5030: 0151cc48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 5031: 00b5e9bc 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 5031: 00b5e9b4 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 5032: 0032613c 628 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 5033: 0151c5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 5034: 002a1e48 92 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 5035: 0151bde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 5036: 0150a060 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 5037: 006f9574 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_acked_features │ │ │ │ 5038: 002cf868 232 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 5039: 014f81a0 16 OBJECT GLOBAL DEFAULT 25 smbios_have_fields_bitmap │ │ │ │ 5040: 0151ba94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 5041: 009faee4 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 5042: 00847c94 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplth │ │ │ │ - 5043: 00a80aec 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 5044: 00a9d86c 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ - 5045: 008d8200 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ - 5046: 00916bbc 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ + 5041: 009faedc 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 5042: 00847c8c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplth │ │ │ │ + 5043: 00a80ae4 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 5044: 00a9d864 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 5045: 008d81f8 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ + 5046: 00916bb4 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 5047: 014eabbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 5048: 0151d1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 5049: 00673cbc 192 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 5050: 0151c188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 5051: 0151d0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 5052: 006135bc 16 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ - 5053: 0095ac88 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 5054: 00adefd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 5055: 00b5ebb0 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 5053: 0095ac80 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ + 5054: 00adefd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 5055: 00b5eba8 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 5056: 014e8778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 5057: 014e0980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 5058: 01425d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqshll │ │ │ │ - 5059: 00847f48 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplts │ │ │ │ + 5059: 00847f40 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplts │ │ │ │ 5060: 0151d10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_DSTATE │ │ │ │ - 5061: 009ee914 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 5061: 009ee90c 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 5062: 014e4a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 5063: 0151c832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 5064: 00aed658 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 5064: 00aed650 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 5065: 007afbc4 44 FUNC GLOBAL DEFAULT 12 gen_gvec_ursra │ │ │ │ 5066: 014d71a4 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 5067: 00884428 1600 FUNC GLOBAL DEFAULT 12 gicv3_init_cpuif │ │ │ │ - 5068: 0083f4e0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneb │ │ │ │ - 5069: 009fa260 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 5070: 009c202c 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 5067: 00884420 1600 FUNC GLOBAL DEFAULT 12 gicv3_init_cpuif │ │ │ │ + 5068: 0083f4d8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneb │ │ │ │ + 5069: 009fa258 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 5070: 009c2024 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 5071: 0151b948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ - 5072: 0083f570 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneh │ │ │ │ + 5072: 0083f568 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneh │ │ │ │ 5073: 0151b9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 5074: 0038103c 108 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 5075: 002f4fa8 460 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 5076: 0098e278 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 5076: 0098e270 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 5077: 002d9948 40 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ 5078: 0059300c 36 FUNC GLOBAL DEFAULT 12 smbios_set_cpuid │ │ │ │ - 5079: 00ae25ec 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 5079: 00ae25e4 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 5080: 0151c322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 5081: 0151b682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 5082: 009c14c0 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 5082: 009c14b8 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 5083: 0053c718 708 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 5084: 0056902c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 5085: 0151b58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 5086: 006b5ed8 36 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 5087: 014e69cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 5088: 00aedb04 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 5088: 00aedafc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 5089: 014e39f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 5090: 0151c3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 5091: 014dd1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 5092: 0099faf4 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 5092: 0099faec 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 5093: 0143b26c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsb │ │ │ │ 5094: 014eb754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 5095: 007afbf0 492 FUNC GLOBAL DEFAULT 12 gen_gvec_sri │ │ │ │ 5096: 014e9c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 5097: 0083f600 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpnew │ │ │ │ - 5098: 00aed8dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ - 5099: 008f62d0 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ + 5097: 0083f5f8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpnew │ │ │ │ + 5098: 00aed8d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 5099: 008f62c8 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 5100: 0151c7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 5101: 00a3376c 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ - 5102: 00972ab4 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ + 5101: 00a33764 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 5102: 00972aac 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 5103: 0070e164 588 FUNC GLOBAL DEFAULT 12 arm_cpu_write_elf32_note │ │ │ │ 5104: 0143b1e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsh │ │ │ │ 5105: 0151cedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 5106: 00b24e5c 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 5106: 00b24e54 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 5107: 014e83d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ - 5108: 008e22a0 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ + 5108: 008e2298 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 5109: 0151c0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 5110: 014ed264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 5111: 0151b33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 5112: 0151c180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 5113: 014dfaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_ASID_VMID_EVENT │ │ │ │ 5114: 014dd890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ - 5115: 0085057c 84 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f64 │ │ │ │ - 5116: 0083d1cc 256 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbb │ │ │ │ + 5115: 00850574 84 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f64 │ │ │ │ + 5116: 0083d1c4 256 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbb │ │ │ │ 5117: 014eb7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_READ_EVENT │ │ │ │ 5118: 014e3c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 5119: 0151d440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 5120: 0151bd6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 5121: 006d9748 224 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 5122: 005144dc 476 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 5123: 014ea0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 5124: 0151c210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 5125: 006d944c 372 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ 5126: 0143b164 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsw │ │ │ │ - 5127: 0083d3d4 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbh │ │ │ │ - 5128: 0092c054 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 5127: 0083d3cc 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbh │ │ │ │ + 5128: 0092c04c 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 5129: 014f00c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 5130: 00b8bf74 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ - 5131: 00970d6c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 5132: 00b19188 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 5130: 00b8bf6c 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 5131: 00970d64 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ + 5132: 00b19180 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 5133: 014e9d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 5134: 0151b9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 5135: 014e2dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 5136: 014df3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 5137: 0057b4d0 204 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 5138: 01441d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_b │ │ │ │ 5139: 0151c3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 5140: 00514380 188 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 5141: 0141838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ 5142: 003e2850 16 FUNC GLOBAL DEFAULT 12 omap_gpio_set_clk │ │ │ │ - 5143: 00b293c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 5143: 00b293c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ 5144: 01441ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_h │ │ │ │ - 5145: 00b956cc 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 5146: 007d2f54 264 FUNC GLOBAL DEFAULT 12 read_neon_element32 │ │ │ │ - 5147: 0087b000 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 5145: 00b956c4 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 5146: 007d2f6c 264 FUNC GLOBAL DEFAULT 12 read_neon_element32 │ │ │ │ + 5147: 0087aff8 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 5148: 014de230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 5149: 0151d32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 5150: 014e41b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 5151: 00a7f014 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 5152: 009355fc 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 5153: 00aa59ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 5151: 00a7f00c 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 5152: 009355f4 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 5153: 00aa59e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 5154: 0068e230 380 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 5155: 00b942b8 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 5155: 00b942b0 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 5156: 013bd19c 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 5157: 0151d772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 5158: 0151c200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 5159: 0151b97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ 5160: 00716cd8 84 FUNC GLOBAL DEFAULT 12 arm_is_psci_call │ │ │ │ - 5161: 00a28cf4 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 5161: 00a28cec 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 5162: 00705604 272 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 5163: 0151d442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 5164: 0151cdb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 5165: 002c20e8 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ - 5166: 0082beec 184 FUNC GLOBAL DEFAULT 12 helper_mve_veor │ │ │ │ + 5166: 0082bee4 184 FUNC GLOBAL DEFAULT 12 helper_mve_veor │ │ │ │ 5167: 00deca98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 5168: 00ab6fe4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 5168: 00ab6fdc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 5169: 01441c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_s │ │ │ │ 5170: 014ef144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 5171: 0151d882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 5172: 014e2854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 5173: 014112a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 5174: 014e9778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ - 5175: 0086a368 192 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_b │ │ │ │ + 5175: 0086a360 192 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_b │ │ │ │ 5176: 0151d334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 5177: 0151d098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 5178: 009c3ce4 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 5179: 00b1f060 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ - 5180: 009195a4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 5181: 00aaa19c 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ - 5182: 0086a5b4 244 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_d │ │ │ │ + 5178: 009c3cdc 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 5179: 00b1f058 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 5180: 0091959c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ + 5181: 00aaa194 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 5182: 0086a5ac 244 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_d │ │ │ │ 5183: 0151de8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 5184: 0048cc64 1264 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 5185: 0048db40 280 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 5186: 014f2d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 5187: 008bdc7c 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ + 5187: 008bdc74 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 5188: 0151b264 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 5189: 00981ac8 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 5190: 00dce0c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 5189: 00981ac0 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 5190: 00dce0b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 5191: 00678ff0 32 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 5192: 0151d502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 5193: 014e58a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ - 5194: 0086a428 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_h │ │ │ │ + 5194: 0086a420 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_h │ │ │ │ 5195: 002f66e0 60 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 5196: 00ad3964 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 5196: 00ad395c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 5197: 0151d56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 5198: 0097d024 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 5198: 0097d01c 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 5199: 014ebf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ - 5200: 0091fee8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 5201: 00b6a268 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 5200: 0091fee0 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ + 5201: 00b6a260 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 5202: 0151b700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 5203: 014f1d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 5204: 00b4265c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 5204: 00b42654 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ 5205: 0143b0e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubub │ │ │ │ - 5206: 00b270c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 5206: 00b270bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 5207: 01417cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 5208: 00988714 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ - 5209: 0086a4ec 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_s │ │ │ │ + 5208: 0098870c 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 5209: 0086a4e4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_s │ │ │ │ 5210: 0143b05c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubuh │ │ │ │ 5211: 014e5790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 5212: 014eda94 696 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 5213: 014eeee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 5214: 00db1458 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 5214: 00db1448 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 5215: 014e9548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 5216: 014efe54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 5217: 00357010 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q01jvq │ │ │ │ 5218: 014e8008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 5219: 0151d044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ 5220: 014ef500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_WRITE_EVENT │ │ │ │ - 5221: 00b1edbc 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 5221: 00b1edb4 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 5222: 003e956c 136 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 5223: 002d4fe4 1656 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 5224: 0151c652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 5225: 00b8e78c 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 5225: 00b8e784 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 5226: 0151ce80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 5227: 014ee5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ATTACH_DEVICE_EVENT │ │ │ │ 5228: 013bd44c 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 5229: 00384860 264 FUNC GLOBAL DEFAULT 12 cxl_interleave_granularity_enc │ │ │ │ 5230: 0151c03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 5231: 014f1e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 5232: 0151b760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 5233: 014ddf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 5234: 0151bf74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 5235: 0151d34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 5236: 013bd1ec 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ 5237: 0038a140 52 FUNC GLOBAL DEFAULT 12 cxl_remove_extent_from_extent_list │ │ │ │ - 5238: 00abbb24 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 5239: 009319a0 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 5238: 00abbb1c 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 5239: 00931998 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 5240: 0151b502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 5241: 014e9598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 5242: 0151be80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 5243: 00aefeb4 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 5243: 00aefeac 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 5244: 0143afd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubuw │ │ │ │ 5245: 014ea5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 5246: 00418f28 2032 FUNC GLOBAL DEFAULT 12 gic_acknowledge_irq │ │ │ │ 5247: 014e37f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 5248: 0144e958 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s16 │ │ │ │ 5249: 003284e8 356 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 5250: 014eb534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 5251: 00cfcd14 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 5252: 008b94fc 2024 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 5253: 00af99b4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ - 5254: 008e366c 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 5255: 00aa4a78 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 5251: 00cfcd04 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 5252: 008b94f4 2024 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 5253: 00af99ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 5254: 008e3664 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ + 5255: 00aa4a70 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 5256: 0151b5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 5257: 008b6070 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 5257: 008b6068 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 5258: 00645d40 424 FUNC GLOBAL DEFAULT 12 select_tt │ │ │ │ 5259: 0151b6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 5260: 00289990 68 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 5261: 014e1980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 5262: 0099dc88 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 5262: 0099dc80 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 5263: 004db848 8 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 5264: 00b1a628 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 5264: 00b1a620 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 5265: 014ebf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 5266: 014e63ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 5267: 0151cb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 5268: 0151b31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 5269: 008d6bcc 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 5269: 008d6bc4 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 5270: 0151b944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 5271: 008b6c7c 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 5271: 008b6c74 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 5272: 0066a1e0 16 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 5273: 0151c61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 5274: 009fb228 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 5274: 009fb220 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 5275: 014e0870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 5276: 0151b2de 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 5277: 008b6dbc 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 5278: 00adc7e8 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 5277: 008b6db4 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 5278: 00adc7e0 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 5279: 014df2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 5280: 00b34298 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 5280: 00b34290 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 5281: 005d7a04 932 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 5282: 0151bd88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 5283: 0151c654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 5284: 003219d4 180 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 5285: 014e3438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 5286: 014e0ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 5287: 014df4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 5288: 00aa4e10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 5289: 00a01fe8 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 5288: 00aa4e08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 5289: 00a01fe0 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 5290: 0151c3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 5291: 01414ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 5292: 0032cacc 6308 FUNC GLOBAL DEFAULT 12 nvdimm_build_acpi │ │ │ │ 5293: 0151b9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 5294: 00aa3c18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 5295: 00dce130 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 5296: 00ae0d78 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5294: 00aa3c10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 5295: 00dce120 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 5296: 00ae0d70 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 5297: 0151c0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 5298: 014e0ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ - 5299: 008f4fb8 772 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ - 5300: 00962e40 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ + 5299: 008f4fb0 772 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ + 5300: 00962e38 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 5301: 0071948c 2504 FUNC GLOBAL DEFAULT 12 arm_load_dtb │ │ │ │ - 5302: 00b70e1c 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 5303: 00aab988 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 5302: 00b70e14 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 5303: 00aab980 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 5304: 0151bcd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 5305: 0151d620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 5306: 0151d5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 5307: 0151d80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 5308: 013b7d60 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ - 5309: 007d305c 208 FUNC GLOBAL DEFAULT 12 read_neon_element64 │ │ │ │ + 5309: 007d3074 208 FUNC GLOBAL DEFAULT 12 read_neon_element64 │ │ │ │ 5310: 0151b4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5311: 014ef570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_WRITE_EVENT │ │ │ │ - 5312: 00aa3378 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5312: 00aa3370 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 5313: 007bb45c 128 FUNC GLOBAL DEFAULT 12 clear_eci_state │ │ │ │ 5314: 002d78ec 332 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 5315: 00b42770 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ - 5316: 0081e9d0 512 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsb │ │ │ │ + 5315: 00b42768 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5316: 0081e9c8 512 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsb │ │ │ │ 5317: 002d2d0c 20 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5318: 002ac04c 796 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5319: 0037ffd4 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ 5320: 0078cf78 164 FUNC GLOBAL DEFAULT 12 arm_cpu_register_gdb_commands │ │ │ │ - 5321: 00a9f66c 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 5322: 00ba780c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5321: 00a9f664 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5322: 00ba7804 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5323: 005cad3c 240 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5324: 00a02240 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5324: 00a02238 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5325: 002f2b60 596 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ - 5326: 0086e7e4 16 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod │ │ │ │ - 5327: 0081ecdc 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsl │ │ │ │ + 5326: 0086e7dc 16 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod │ │ │ │ + 5327: 0081ecd4 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsl │ │ │ │ 5328: 0144e8d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s32 │ │ │ │ 5329: 0151d8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5330: 002e0744 2196 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ - 5331: 008ed034 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ + 5331: 008ed02c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5332: 014df1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ - 5333: 0086f3a0 44 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh │ │ │ │ - 5334: 00b1c67c 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5333: 0086f398 44 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh │ │ │ │ + 5334: 00b1c674 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5335: 002d75f4 188 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ 5336: 0151ced6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DIRTY_BITMAP_DSTATE │ │ │ │ - 5337: 00aa69fc 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5337: 00aa69f4 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5338: 014e6e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5339: 014eca84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5340: 00673aac 528 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5341: 014ec624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5342: 014e5480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5343: 0151b884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5344: 0151ce7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 5345: 0151c3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5346: 0151d06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5347: 0151d1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5348: 014e9ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5349: 014dfda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ 5350: 0142f320 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsb │ │ │ │ - 5351: 0081ebd0 268 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsw │ │ │ │ - 5352: 00af29e4 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5351: 0081ebc8 268 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsw │ │ │ │ + 5352: 00af29dc 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5353: 0151cbf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5354: 0151c0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5355: 00af3184 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5355: 00af317c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5356: 014e2338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5357: 00ddad6c 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5358: 00b6f25c 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ - 5359: 0086ee74 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos │ │ │ │ + 5357: 00ddad5c 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5358: 00b6f254 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5359: 0086ee6c 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos │ │ │ │ 5360: 002c0cf8 64 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5361: 014f0a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ 5362: 0142f29c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsh │ │ │ │ 5363: 007888f0 228 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vfiq │ │ │ │ - 5364: 00aab754 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5364: 00aab74c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5365: 0151b390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5366: 00369738 208 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5367: 00aafe8c 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5367: 00aafe84 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5368: 014eed34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5369: 00b83524 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ - 5370: 00b1ea78 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ - 5371: 00956d70 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ + 5369: 00b8351c 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ + 5370: 00b1ea70 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5371: 00956d68 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5372: 014dddd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5373: 00b83df4 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5373: 00b83dec 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5374: 014ea728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5375: 00401ebc 28 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5376: 00b83eac 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5376: 00b83ea4 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5377: 014e0880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5378: 0062fb44 184 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5379: 00b025e0 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 5380: 008c5f54 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ + 5379: 00b025d8 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5380: 008c5f4c 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5381: 0151cf46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ 5382: 0142f218 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsw │ │ │ │ - 5383: 00869d74 916 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmmla │ │ │ │ - 5384: 00aedcd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5383: 00869d6c 916 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmmla │ │ │ │ + 5384: 00aedcc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5385: 014e651c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5386: 0151df00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5387: 002a91b4 72 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5388: 014e8688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5389: 002dcd64 216 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ 5390: 01431ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorri │ │ │ │ - 5391: 00b5f590 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5391: 00b5f588 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5392: 014eb5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5393: 014e788c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5394: 009ede6c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5394: 009ede64 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5395: 0151ddf8 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5396: 00b0b2b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5396: 00b0b2a8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5397: 014506bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u16 │ │ │ │ 5398: 014ec5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5399: 002d1fe8 424 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5400: 00aba44c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 5401: 00b73614 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5402: 00a99e80 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5400: 00aba444 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5401: 00b7360c 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5402: 00a99e78 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5403: 01457280 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mind │ │ │ │ 5404: 014e8ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5405: 009cde18 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5405: 009cde10 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5406: 014f814c 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5407: 014e8c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5408: 0151be10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5409: 014de744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5410: 014e18e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5411: 01457388 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minh │ │ │ │ 5412: 014ee3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ - 5413: 008dd820 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ - 5414: 0081ed38 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxub │ │ │ │ + 5413: 008dd818 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ + 5414: 0081ed30 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxub │ │ │ │ 5415: 0151bf56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5416: 00b44cdc 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5416: 00b44cd4 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5417: 0151bbd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5418: 013ba3d0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5419: 00b7894c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5419: 00b78944 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5420: 0144d9e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256h │ │ │ │ 5421: 0151c8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5422: 014e9638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5423: 014ebd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ - 5424: 0095957c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ + 5424: 00959574 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5425: 014eea64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5426: 0142d118 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadd_scalarh │ │ │ │ 5427: 01443144 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmmla │ │ │ │ - 5428: 00b45168 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5428: 00b45160 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5429: 01457304 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mins │ │ │ │ 5430: 014e3698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5431: 014f0e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ - 5432: 0081f010 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxul │ │ │ │ + 5432: 0081f008 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxul │ │ │ │ 5433: 005140d8 292 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5434: 01410000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5435: 0151b7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_OPCODE_DSTATE │ │ │ │ 5436: 014e27a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5437: 00ad73d0 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5437: 00ad73c8 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5438: 0151d850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5439: 0151b432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5440: 014f1eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5441: 00519b1c 40 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5442: 0142d094 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadd_scalars │ │ │ │ 5443: 0067804c 160 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5444: 0151b8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5445: 014e65ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5446: 00a003e8 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5447: 00b6ae94 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5446: 00a003e0 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5447: 00b6ae8c 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5448: 014ea518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ - 5449: 0081ef00 272 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxuw │ │ │ │ + 5449: 0081eef8 272 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxuw │ │ │ │ 5450: 003723f8 344 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5451: 014f0ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5452: 0151c636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ - 5453: 00917de0 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ + 5453: 00917dd8 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ 5454: 014e9ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5455: 014ea7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5456: 0151d608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ - 5457: 0090ba44 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 5458: 00aedc18 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5457: 0090ba3c 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ + 5458: 00aedc10 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5459: 014ed584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5460: 0151c480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5461: 014e8038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ - 5462: 009709b8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ + 5462: 009709b0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5463: 002eb694 168 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5464: 0031c120 556 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5465: 002bd088 328 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5466: 0151b41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5467: 004df93c 352 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5468: 014f46b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ - 5469: 00959494 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ + 5469: 0095948c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ 5470: 0151cb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_DSTATE │ │ │ │ - 5471: 00b01e04 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5472: 00aef77c 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5473: 00aa4e6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5471: 00b01dfc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5472: 00aef774 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5473: 00aa4e64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5474: 00322cc8 352 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5475: 00a85854 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5475: 00a8584c 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5476: 0151b57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5477: 0151cf64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5478: 014dd7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5479: 0151cd52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5480: 009feb3c 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5480: 009feb34 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5481: 014f28a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5482: 014e4e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5483: 0151bc70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ 5484: 007b08f8 104 FUNC GLOBAL DEFAULT 12 gen_gvec_sqsub_qc │ │ │ │ - 5485: 00b972b8 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5486: 009296f8 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5485: 00b972b0 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5486: 009296f0 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5487: 0151d220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5488: 00aaac70 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5488: 00aaac68 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5489: 0151c2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5490: 014df208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5491: 0144e850 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s64 │ │ │ │ 5492: 014df898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NSNH_EVENT │ │ │ │ 5493: 014e67dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5494: 0151c000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5495: 01450638 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u32 │ │ │ │ 5496: 0151d726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5497: 00b895fc 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ - 5498: 00dbcf30 288 OBJECT GLOBAL DEFAULT 14 allwinner_h3_memmap │ │ │ │ + 5497: 00b895f4 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5498: 00dbcf20 288 OBJECT GLOBAL DEFAULT 14 allwinner_h3_memmap │ │ │ │ 5499: 003cff38 292 FUNC GLOBAL DEFAULT 12 omap_lcdc_init │ │ │ │ 5500: 014e5140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5501: 0151bd3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5502: 002c3000 156 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5503: 0151d1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5504: 014e655c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ - 5505: 00ae83b4 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5505: 00ae83ac 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5506: 014e5100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5507: 004a099c 784 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ - 5508: 008dbdd0 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ + 5508: 008dbdc8 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5509: 0151d7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5510: 00b2a09c 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5510: 00b2a094 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5511: 013ba3c4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5512: 01427760 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_cc │ │ │ │ 5513: 01416ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5514: 009c115c 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5514: 009c1154 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ 5515: 014e2034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_WRITE_EVENT │ │ │ │ - 5516: 008535ec 124 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg64 │ │ │ │ + 5516: 008535e4 124 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg64 │ │ │ │ 5517: 0078b5a4 100 FUNC GLOBAL DEFAULT 12 hw_watchpoint_update_all │ │ │ │ - 5518: 009ed418 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ - 5519: 0095af6c 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ - 5520: 008dfbf8 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ + 5518: 009ed410 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5519: 0095af64 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ + 5520: 008dfbf0 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5521: 002bdd18 400 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5522: 014e5090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5523: 01447d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_b │ │ │ │ 5524: 014f0914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5525: 014e1270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5526: 00644ca8 76 FUNC GLOBAL DEFAULT 12 smmu_get_iotlb_key │ │ │ │ 5527: 0151c5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5528: 00492638 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ 5529: 01447c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_d │ │ │ │ - 5530: 00ab5978 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5530: 00ab5970 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 5531: 004275f4 3024 FUNC GLOBAL DEFAULT 12 gicv3_redist_write │ │ │ │ 5532: 0151d810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5533: 014e8b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5534: 0151b9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5535: 01447d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_h │ │ │ │ 5536: 0151c830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5537: 0151d896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5538: 00aa3de4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5538: 00aa3ddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5539: 014ea798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5540: 0151bc4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5541: 014f04b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5542: 00b5b890 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5543: 008b4e54 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5542: 00b5b888 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5543: 008b4e4c 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ 5544: 01425c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshrl48 │ │ │ │ - 5545: 00adec9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5545: 00adec94 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5546: 00327744 72 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5547: 002c52a8 296 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5548: 0151c22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5549: 01447c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_s │ │ │ │ 5550: 01425c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshrl │ │ │ │ 5551: 0151c5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5552: 00aa5654 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5552: 00aa564c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5553: 014e793c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5554: 00b94dfc 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5554: 00b94df4 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5555: 002bd74c 364 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5556: 0144b6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_sd │ │ │ │ 5557: 0151c2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5558: 00af8518 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ - 5559: 00964b30 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5560: 00b7b3ec 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5561: 00aa1de8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5558: 00af8510 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5559: 00964b28 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ + 5560: 00b7b3e4 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5561: 00aa1de0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ 5562: 0144b4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_sh │ │ │ │ - 5563: 00b69e3c 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5564: 00aa768c 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5565: 00a30374 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5563: 00b69e34 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5564: 00aa7684 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5565: 00a3036c 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5566: 0151cd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5567: 0062e3d4 600 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5568: 0065bd1c 452 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5569: 0151ba0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ - 5570: 00922270 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ - 5571: 0095e3fc 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ + 5570: 00922268 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ + 5571: 0095e3f4 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5572: 0151d6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5573: 014f08d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5574: 014e19d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5575: 013ba328 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5576: 006ad118 48 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5577: 0144b5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_ss │ │ │ │ 5578: 014e22e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5579: 00aa7a1c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5579: 00aa7a14 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5580: 0151c738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5581: 014e7ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 5582: 004d6ccc 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 5583: 0085a2b4 220 FUNC GLOBAL DEFAULT 12 helper_gvec_touszh │ │ │ │ - 5584: 00b9398c 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5585: 00b70d1c 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5583: 0085a2ac 220 FUNC GLOBAL DEFAULT 12 helper_gvec_touszh │ │ │ │ + 5584: 00b93984 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5585: 00b70d14 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5586: 0037cdd8 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5587: 013bd984 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5588: 0151d0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5589: 014eee04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5590: 0045c254 8 FUNC GLOBAL DEFAULT 12 omap_clk_onoff │ │ │ │ 5591: 0151b9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5592: 009d0e58 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5592: 009d0e50 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5593: 014e3738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5594: 0151bce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5595: 00b0b704 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5595: 00b0b6fc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5596: 014eedb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ - 5597: 00855b94 212 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s16 │ │ │ │ + 5597: 00855b8c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s16 │ │ │ │ 5598: 014f3724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5599: 0151b798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_ADC_READ_DSTATE │ │ │ │ 5600: 014f00a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5601: 014ea928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5602: 0030fea4 200 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5603: 009ed2d4 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5603: 009ed2cc 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5604: 014e772c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5605: 014f19d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ - 5606: 00dbf138 200 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid │ │ │ │ + 5606: 00dbf128 200 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid │ │ │ │ 5607: 014efd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5608: 002a2624 168 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5609: 014e1dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5610: 0048dec8 260 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5611: 00ad2264 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5611: 00ad225c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5612: 006bcaa0 20 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5613: 014e1edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ - 5614: 0095e354 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5615: 00b02720 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5614: 0095e34c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ + 5615: 00b02718 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5616: 01453c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladdd │ │ │ │ 5617: 01453290 132 OBJECT GLOBAL DEFAULT 24 helper_info_rintd │ │ │ │ 5618: 0151b5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5619: 002c99b8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5620: 00b284cc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5620: 00b284c4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5621: 00702fec 128 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5622: 0060a24c 272 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5623: 01453398 132 OBJECT GLOBAL DEFAULT 24 helper_info_rinth │ │ │ │ 5624: 01453b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladdh │ │ │ │ 5625: 014e686c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5626: 00957554 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ + 5626: 0095754c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5627: 014f0654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5628: 0028a928 16 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5629: 00b13c40 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ - 5630: 008d964c 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ + 5629: 00b13c38 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5630: 008d9644 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5631: 014ecde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5632: 0144be08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_touszh │ │ │ │ 5633: 0151b29d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ - 5634: 00ae926c 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5634: 00ae9264 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5635: 002ca52c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5636: 009c6848 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5636: 009c6840 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5637: 01453314 132 OBJECT GLOBAL DEFAULT 24 helper_info_rints │ │ │ │ 5638: 002cf6cc 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5639: 002de2f8 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5640: 01453bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladds │ │ │ │ 5641: 014eb8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5642: 009e2b38 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5642: 009e2b30 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5643: 014ef1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5644: 0028b2a0 180 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5645: 0151c1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ 5646: 0151c792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5647: 014eea74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5648: 00b1e1b8 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5648: 00b1e1b0 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5649: 0151d096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5650: 0151b684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5651: 0151ba56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5652: 014e1550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5653: 0144b64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_ud │ │ │ │ 5654: 0142ccf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas_scalarh │ │ │ │ 5655: 004909cc 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ - 5656: 008ecf7c 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ + 5656: 008ecf74 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5657: 0151b810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_ADD_MR_DSTATE │ │ │ │ 5658: 014ea988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5659: 013ba3ac 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5660: 0151d0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5661: 0144b43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_uh │ │ │ │ 5662: 0034c6cc 12 FUNC GLOBAL DEFAULT 12 nand_getbuswidth │ │ │ │ - 5663: 00b561e4 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5663: 00b561dc 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5664: 014f428c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5665: 0151d53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ - 5666: 0085b2fc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_d │ │ │ │ + 5666: 0085b2f4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_d │ │ │ │ 5667: 0151bde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5668: 0151c1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 5669: 009b5824 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5669: 009b581c 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5670: 014eed94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5671: 0085b174 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_h │ │ │ │ - 5672: 00ab1230 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5671: 0085b16c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_h │ │ │ │ + 5672: 00ab1228 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5673: 006e603c 112 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5674: 014dda60 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5675: 014f3d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5676: 00b36a10 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ - 5677: 008d5f08 400 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ + 5676: 00b36a08 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5677: 008d5f00 400 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5678: 0036f0b4 940 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5679: 014e8248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ 5680: 0142cc74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas_scalars │ │ │ │ - 5681: 00ab00c0 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5681: 00ab00b8 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5682: 0144b544 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_us │ │ │ │ 5683: 00645bd4 364 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_vmid_s1 │ │ │ │ - 5684: 00b645dc 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5684: 00b645d4 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5685: 0151bf94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5686: 006ac160 496 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ - 5687: 0091a744 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5688: 00d4151c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5689: 0085b238 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_s │ │ │ │ - 5690: 00856840 236 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s32 │ │ │ │ - 5691: 00b3c36c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5692: 00ab5bac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5687: 0091a73c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ + 5688: 00d4150c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5689: 0085b230 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_s │ │ │ │ + 5690: 00856838 236 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s32 │ │ │ │ + 5691: 00b3c364 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5692: 00ab5ba4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5693: 014e6f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5694: 00b864fc 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5694: 00b864f4 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5695: 00348cec 528 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5696: 00d41514 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5697: 00b6d0d4 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5696: 00d41504 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5697: 00b6d0cc 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5698: 014f3920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5699: 014e8dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5700: 014ec954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5701: 00aaafb8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5702: 00d4150c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5701: 00aaafb0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5702: 00d414fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5703: 0151d230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5704: 00331c58 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5705: 00995e40 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5705: 00995e38 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5706: 0151c5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5707: 002be038 364 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5708: 0151d44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5709: 00a4a3c4 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5709: 00a4a3bc 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5710: 006d8074 228 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5711: 00702f94 88 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5712: 014e54a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5713: 014dfd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5714: 0151b492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5715: 00ae78b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5716: 00b44b28 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5717: 00b416fc 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5715: 00ae78a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5716: 00b44b20 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5717: 00b416f4 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5718: 0151d074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5719: 0144a338 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_d │ │ │ │ 5720: 014e32c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_EVENT │ │ │ │ 5721: 014548bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtod │ │ │ │ - 5722: 00938744 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5723: 00989004 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5722: 0093873c 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ + 5723: 00988ffc 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5724: 014ee54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5725: 014ddb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5726: 014eb1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_READ_EVENT │ │ │ │ 5727: 003797b4 8 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ - 5728: 0084fc00 92 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s32 │ │ │ │ + 5728: 0084fbf8 92 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s32 │ │ │ │ 5729: 014dcb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5730: 0144a440 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_h │ │ │ │ 5731: 0151d37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5732: 002c21a8 60 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ 5733: 014545a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtoh │ │ │ │ - 5734: 00af2d2c 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5734: 00af2d24 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5735: 0142c2a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_setend │ │ │ │ 5736: 0151d504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5737: 00a3b8ac 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ - 5738: 00912ae8 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ + 5737: 00a3b8a4 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5738: 00912ae0 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5739: 00331dcc 776 FUNC GLOBAL DEFAULT 12 build_viot │ │ │ │ 5740: 0141a4e4 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5741: 00b1b374 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5741: 00b1b36c 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5742: 0141a554 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5743: 0144a3bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_s │ │ │ │ 5744: 0151b286 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5745: 0141a5e4 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5746: 014ea078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5747: 01454bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtos │ │ │ │ 5748: 014e719c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ - 5749: 00820680 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_insr │ │ │ │ - 5750: 0084f5cc 20 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u16 │ │ │ │ + 5749: 00820678 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_insr │ │ │ │ + 5750: 0084f5c4 20 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u16 │ │ │ │ 5751: 0143f04c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vidupb │ │ │ │ - 5752: 009b2fe4 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5752: 009b2fdc 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5753: 0151c782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5754: 0151d2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5755: 014e2594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5756: 0151d36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5757: 00aa4400 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5758: 00921d64 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5757: 00aa43f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5758: 00921d5c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5759: 014df278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5760: 014f0f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5761: 0143efc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viduph │ │ │ │ 5762: 0144d224 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm4ekey │ │ │ │ - 5763: 008ed044 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ + 5763: 008ed03c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5764: 0151cca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5765: 003279f8 152 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5766: 0151b27e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5767: 014f05b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5768: 00666fa8 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5769: 009bd958 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5769: 009bd950 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5770: 0151c222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ 5771: 01433c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhxsw │ │ │ │ - 5772: 008e42b4 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ + 5772: 008e42ac 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5773: 014e99e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5774: 014f4c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5775: 014e2cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ - 5776: 00919f24 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ + 5776: 00919f1c 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5777: 0143ef44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vidupw │ │ │ │ - 5778: 00a414e4 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5778: 00a414dc 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5779: 014e8598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5780: 01452318 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s8 │ │ │ │ 5781: 014f2ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ - 5782: 0095ba7c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5783: 00b9b87c 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5782: 0095ba74 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ + 5783: 00b9b874 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5784: 014e26d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5785: 00b95cd0 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5785: 00b95cc8 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5786: 0151d2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5787: 002cd748 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5788: 014ef440 128 OBJECT GLOBAL DEFAULT 24 hw_gpio_trace_events │ │ │ │ 5789: 014e63ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5790: 014ebbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_EVENT │ │ │ │ 5791: 014d71b0 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5792: 00b1cf2c 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5793: 00917b84 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ - 5794: 00a89060 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5792: 00b1cf24 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5793: 00917b7c 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ + 5794: 00a89058 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ 5795: 014ee10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_RESET_HANDLER_EVENT │ │ │ │ - 5796: 00937118 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5796: 00937110 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5797: 014f504c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5798: 004d6be4 220 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ - 5799: 00aa587c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5800: 00a44fac 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5799: 00aa5874 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5800: 00a44fa4 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5801: 014f313c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5802: 014e6b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5803: 00af578c 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5804: 00a009d0 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5803: 00af5784 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5804: 00a009c8 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5805: 0151d312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5806: 0151d214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5807: 014dc298 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 5808: 014f86c4 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5809: 0151d0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5810: 0151b886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ - 5811: 00917f20 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ + 5811: 00917f18 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ 5812: 014e08f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5813: 014eb29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_CHECKSUM_EVENT │ │ │ │ 5814: 014e13e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5815: 014dd050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5816: 014e7b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 5817: 00abea64 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5817: 00abea5c 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5818: 014e7aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5819: 0144ee80 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_s8 │ │ │ │ - 5820: 008ee814 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ + 5820: 008ee80c 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5821: 0151b4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5822: 0151b5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5823: 0151bfe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5824: 00b7410c 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ - 5825: 0082cf50 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsb │ │ │ │ + 5824: 00b74104 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5825: 0082cf48 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsb │ │ │ │ 5826: 0151c73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5827: 00927dc4 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5828: 00b39c2c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5829: 00902cf4 100 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ + 5827: 00927dbc 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5828: 00b39c24 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5829: 00902cec 100 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5830: 014e8d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 5831: 00b4624c 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5831: 00b46244 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5832: 0151d6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5833: 00b8b918 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5833: 00b8b910 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5834: 01413be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ - 5835: 0082cfc8 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsh │ │ │ │ + 5835: 0082cfc0 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsh │ │ │ │ 5836: 00708920 56 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5837: 014ea308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5838: 00ab658c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5838: 00ab6584 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5839: 014e8888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5840: 014f29d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5841: 009d0970 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5841: 009d0968 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ 5842: 012f2350 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_cpu_sre_el1 │ │ │ │ 5843: 0068f200 436 FUNC GLOBAL DEFAULT 12 iommufd_backend_connect │ │ │ │ - 5844: 0081cdf0 248 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadb │ │ │ │ - 5845: 008512a8 40 FUNC GLOBAL DEFAULT 12 helper_sxtb16 │ │ │ │ - 5846: 00b8e04c 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5844: 0081cde8 248 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadb │ │ │ │ + 5845: 008512a0 40 FUNC GLOBAL DEFAULT 12 helper_sxtb16 │ │ │ │ + 5846: 00b8e044 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5847: 014e74ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5848: 002cab38 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5849: 0151c11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5850: 014e73bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5851: 0151bd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5852: 01453ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rmode │ │ │ │ 5853: 0151c6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5854: 014ea028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5855: 0068eb2c 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5856: 002d5e2c 236 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ - 5857: 0094557c 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ + 5857: 00945574 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5858: 014f43b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5859: 0151b7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_FIND_STE_2LVL_DSTATE │ │ │ │ 5860: 006b5efc 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5861: 00b271d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5862: 00aed378 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5861: 00b271d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5862: 00aed370 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5863: 0151c018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5864: 0151c468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5865: 0082d05c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsw │ │ │ │ - 5866: 00b9b098 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5865: 0082d054 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsw │ │ │ │ + 5866: 00b9b090 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5867: 014e058c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5868: 0151c6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5869: 0031b200 236 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5870: 00b6a6e4 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ - 5871: 00b1a870 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5870: 00b6a6dc 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5871: 00b1a868 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5872: 013bd170 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5873: 0143d054 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntsb │ │ │ │ 5874: 0151c12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5875: 0099776c 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5876: 009c411c 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5875: 00997764 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5876: 009c4114 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5877: 0151bd38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5878: 0151cc34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5879: 014eb2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DO_SNOOP_EVENT │ │ │ │ - 5880: 0084fc5c 92 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s64 │ │ │ │ + 5880: 0084fc54 92 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s64 │ │ │ │ 5881: 014dd6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5882: 014f2e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5883: 0151b7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_BYPASS_DSTATE │ │ │ │ 5884: 006a6dec 68 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5885: 0151d468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5886: 0143cfd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntsh │ │ │ │ 5887: 00709730 156 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5888: 0151cb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5889: 00aa5c70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5889: 00aa5c68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5890: 002cd7f4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ - 5891: 0081cee8 128 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadw │ │ │ │ + 5891: 0081cee0 128 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadw │ │ │ │ 5892: 006a6750 48 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5893: 0151d9c4 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5894: 0151b734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5895: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5896: 0098e290 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ - 5897: 00849fd4 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_hs │ │ │ │ + 5896: 0098e288 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5897: 00849fcc 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_hs │ │ │ │ 5898: 0151d794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5899: 014e043c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5900: 00ae9010 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5900: 00ae9008 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5901: 014dcca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ - 5902: 00826d68 116 FUNC GLOBAL DEFAULT 12 arm_v7m_get_sp_ptr │ │ │ │ + 5902: 00826d60 116 FUNC GLOBAL DEFAULT 12 arm_v7m_get_sp_ptr │ │ │ │ 5903: 01415080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5904: 00ba5ccc 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5904: 00ba5cc4 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5905: 0151d032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5906: 009f4510 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5906: 009f4508 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5907: 0151cc52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5908: 00bac80c 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5908: 00bac804 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5909: 0151b51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5910: 00a8a33c 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5911: 00b5dc1c 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5910: 00a8a334 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5911: 00b5dc14 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5912: 0151cab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5913: 014e22d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5914: 009fb414 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5914: 009fb40c 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5915: 006e5c54 512 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5916: 014f4cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5917: 014206f0 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5918: 014eebc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5919: 014e04dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5920: 00b90dbc 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5921: 00b9e4a0 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5920: 00b90db4 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5921: 00b9e498 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5922: 0151c75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5923: 0151ca68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5924: 0151d8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5925: 00ac3a0c 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ - 5926: 00865a38 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_d │ │ │ │ + 5925: 00ac3a04 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5926: 00865a30 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_d │ │ │ │ 5927: 014ddd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5928: 014dd740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5929: 009ac428 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5929: 009ac420 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5930: 0144ef04 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_u8 │ │ │ │ 5931: 01392c28 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5932: 002dda38 136 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5933: 00865714 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_h │ │ │ │ - 5934: 00a99228 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5933: 0086570c 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_h │ │ │ │ + 5934: 00a99220 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5935: 0151bab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5936: 0151c1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5937: 014ebc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_READ_EVENT │ │ │ │ - 5938: 0082d0f0 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhub │ │ │ │ + 5938: 0082d0e8 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhub │ │ │ │ 5939: 01413b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5940: 0151bbea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5941: 0151de86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5942: 003c973c 200 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5943: 00b39380 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5943: 00b39378 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5944: 002b3e34 352 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5945: 014dd0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5946: 00ba3278 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5946: 00ba3270 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5947: 0151c9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ - 5948: 0082d168 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuh │ │ │ │ - 5949: 0090c5a4 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ + 5948: 0082d160 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuh │ │ │ │ + 5949: 0090c59c 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5950: 0151bb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ - 5951: 00865894 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_s │ │ │ │ + 5951: 0086588c 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_s │ │ │ │ 5952: 0143052c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnbb │ │ │ │ 5953: 014e9d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5954: 014e8638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5955: 014efda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5956: 014ec994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5957: 00ad13a4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ - 5958: 00849fdc 328 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_h │ │ │ │ + 5957: 00ad139c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5958: 00849fd4 328 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_h │ │ │ │ 5959: 014304a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnbh │ │ │ │ 5960: 00703394 424 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5961: 0151d670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5962: 014eef24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5963: 00507e34 5432 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5964: 00b0d188 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5964: 00b0d180 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5965: 006ee204 332 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5966: 00b45d44 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5966: 00b45d3c 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 5967: 01412adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ - 5968: 0082d1fc 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuw │ │ │ │ + 5968: 0082d1f4 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuw │ │ │ │ 5969: 014ee79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5970: 0151cbcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5971: 014e6dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5972: 00369548 164 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5973: 00ab7524 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5973: 00ab751c 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5974: 014e6d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5975: 0143ce44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntub │ │ │ │ - 5976: 0084a124 328 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_s │ │ │ │ + 5976: 0084a11c 328 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_s │ │ │ │ 5977: 0151dea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5978: 00410d4c 80 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 5979: 0036a438 276 FUNC GLOBAL DEFAULT 12 register_write_memory │ │ │ │ 5980: 014e671c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5981: 0151c0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5982: 0143cdc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntuh │ │ │ │ 5983: 00307ab0 320 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5984: 0151bb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5985: 00b9965c 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5985: 00b99654 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5986: 0151d0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_SET_DSTATE │ │ │ │ 5987: 0151d3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5988: 0151d180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5989: 0151d682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5990: 00af2974 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5991: 00b1e934 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5990: 00af296c 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5991: 00b1e92c 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5992: 006568e0 44 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5993: 014dee1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5994: 00ad6718 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5994: 00ad6710 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5995: 0049232c 116 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5996: 00b410e4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5996: 00b410dc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5997: 014eb13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_TDR_EVENT │ │ │ │ 5998: 014e69dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5999: 0151cfd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 6000: 014e5170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 6001: 0151c80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 6002: 00b1a3b4 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 6002: 00b1a3ac 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 6003: 014e9878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 6004: 0151cd86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 6005: 01414ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 6006: 00b6bc14 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 6006: 00b6bc0c 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 6007: 0151c92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 6008: 00dce0ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 6008: 00dce0dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 6009: 0151c428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 6010: 014273c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a32_newel │ │ │ │ 6011: 014e18b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ - 6012: 009cbe58 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 6012: 009cbe50 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 6013: 014ef1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 6014: 0097b884 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 6014: 0097b87c 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 6015: 0151d35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 6016: 002b5c7c 416 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 6017: 00ad4df8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 6017: 00ad4df0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 6018: 0051ad80 148 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 6019: 014e39b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ - 6020: 0083506c 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarb │ │ │ │ + 6020: 00835064 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarb │ │ │ │ 6021: 014eb27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_WRITE_EVENT │ │ │ │ 6022: 0143cbb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorn │ │ │ │ 6023: 0151d08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 6024: 0151b58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 6025: 014ecd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ - 6026: 0083d2cc 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshruntb │ │ │ │ + 6026: 0083d2c4 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshruntb │ │ │ │ 6027: 0151ca72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ 6028: 0143cc34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorr │ │ │ │ - 6029: 00b2d448 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 6029: 00b2d440 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 6030: 014f1b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 6031: 0151c9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 6032: 0151d358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 6033: 014e02dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ - 6034: 0083510c 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarh │ │ │ │ + 6034: 00835104 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarh │ │ │ │ 6035: 0043be08 1092 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 6036: 00b0d04c 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 6037: 0093358c 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 6036: 00b0d044 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 6037: 00933584 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 6038: 00797da8 528 FUNC GLOBAL DEFAULT 12 arm_mmu_idx_el │ │ │ │ 6039: 00706e98 52 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 6040: 0151bf54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 6041: 014eb864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ - 6042: 0083d508 316 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunth │ │ │ │ - 6043: 0084685c 276 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavh │ │ │ │ + 6042: 0083d500 316 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunth │ │ │ │ + 6043: 00846854 276 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavh │ │ │ │ 6044: 005d66b8 468 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 6045: 014f3714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 6046: 014eb1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_RESET_EVENT │ │ │ │ - 6047: 0086a1f8 368 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal_idx │ │ │ │ + 6047: 0086a1f0 368 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal_idx │ │ │ │ 6048: 002cd8a4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 6049: 00618af0 484 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 6050: 00b31290 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ - 6051: 00973b64 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ + 6050: 00b31288 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 6051: 00973b5c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 6052: 014f1494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 6053: 00850498 72 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f32 │ │ │ │ - 6054: 00935ed4 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 6055: 00af4980 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 6053: 00850490 72 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f32 │ │ │ │ + 6054: 00935ecc 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 6055: 00af4978 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 6056: 0151c006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 6057: 00b23894 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 6058: 00b274c0 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 6059: 00ba5b6c 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 6057: 00b2388c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 6058: 00b274b8 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 6059: 00ba5b64 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 6060: 014e3d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 6061: 0069b7f4 124 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ - 6062: 00846970 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavs │ │ │ │ - 6063: 008351dc 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarw │ │ │ │ + 6062: 00846968 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavs │ │ │ │ + 6063: 008351d4 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarw │ │ │ │ 6064: 0151ca48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_WRITE_DSTATE │ │ │ │ 6065: 014e16c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 6066: 00ba4d1c 200 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ - 6067: 00836538 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarh │ │ │ │ - 6068: 009f029c 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 6066: 00ba4d14 200 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ + 6067: 00836530 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarh │ │ │ │ + 6068: 009f0294 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 6069: 00704e74 156 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 6070: 00afeddc 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 6070: 00afedd4 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 6071: 002cf9d0 384 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 6072: 0099dc04 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 6072: 0099dbfc 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 6073: 01427afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_bkpt_insn │ │ │ │ 6074: 0151ce8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 6075: 0151c8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 6076: 0151b78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 6077: 006567d0 44 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 6078: 0144f42c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addlp_s8 │ │ │ │ - 6079: 00836618 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarw │ │ │ │ + 6079: 00836610 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarw │ │ │ │ 6080: 014eb5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ - 6081: 00b60f14 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 6082: 00ac08f4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 6081: 00b60f0c 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 6082: 00ac08ec 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 6083: 0070820c 300 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 6084: 01413ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 6085: 00b6ddb4 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 6085: 00b6ddac 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 6086: 0151ce00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 6087: 009beb60 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 6088: 00b1bf98 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 6087: 009beb58 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 6088: 00b1bf90 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 6089: 006e9210 176 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 6090: 014e83b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 6091: 0151ced0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 6092: 00aea348 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 6093: 008b6440 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ - 6094: 009718f8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ + 6092: 00aea340 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 6093: 008b6438 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 6094: 009718f0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 6095: 0151d014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 6096: 014ee17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 6097: 014e1400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 6098: 0151d6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 6099: 0151b4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 6100: 0151b89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ 6101: 014f9758 4 OBJECT GLOBAL DEFAULT 25 multifd_send_state │ │ │ │ 6102: 0151c478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 6103: 0051217c 472 FUNC GLOBAL DEFAULT 12 msi_notify │ │ │ │ 6104: 0151cf7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PCIE_FLR_DSTATE │ │ │ │ 6105: 006527e8 116 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 6106: 014f1c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 6107: 006b3148 260 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 6108: 014e1b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ - 6109: 0094ff28 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ + 6109: 0094ff20 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 6110: 0151d6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 6111: 01424168 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 6112: 007c0868 220 FUNC GLOBAL DEFAULT 12 gen_exception_insn_el │ │ │ │ 6113: 0151d6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 6114: 009029dc 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 6115: 008f9044 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 6114: 009029d4 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 6115: 008f903c 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 6116: 006c0354 748 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ - 6117: 00971b90 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ + 6117: 00971b88 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 6118: 014e4870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 6119: 0151d62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 6120: 0151c820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 6121: 00930b28 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ - 6122: 00971d44 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ - 6123: 00869830 580 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot │ │ │ │ + 6121: 00930b20 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 6122: 00971d3c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ + 6123: 00869828 580 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot │ │ │ │ 6124: 002c21e4 60 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 6125: 014e436c 1124 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 6126: 0051a758 852 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 6127: 009228cc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 6127: 009228c4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 6128: 006e92fc 124 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 6129: 009feb40 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 6129: 009feb38 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 6130: 0151c97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 6131: 014ef520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 6132: 008ed388 1056 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ + 6132: 008ed380 1056 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 6133: 0151ca78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 6134: 00b3ed40 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 6134: 00b3ed38 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 6135: 014eb7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 6136: 002dce3c 288 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 6137: 00381ae8 188 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 6138: 002e3f0c 96 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 6139: 00342a84 584 FUNC GLOBAL DEFAULT 12 lm4549_write │ │ │ │ 6140: 0151ca18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N1FRAME_DSTATE │ │ │ │ - 6141: 00a452a0 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 6141: 00a45298 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 6142: 006c8a48 88 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 6143: 0151c630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 6144: 0151c44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 6145: 00b244a0 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 6145: 00b24498 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 6146: 01415a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ 6147: 014dfaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_CONFIG_CACHE_INV_EVENT │ │ │ │ - 6148: 00b2e66c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 6148: 00b2e664 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 6149: 014e72ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 6150: 01414f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 6151: 00ad6dc8 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 6152: 009b78fc 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 6151: 00ad6dc0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 6152: 009b78f4 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 6153: 0151cd62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 6154: 0151c5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 6155: 014f1f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 6156: 014f30e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 6157: 009fe9c4 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 6158: 00b64950 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 6157: 009fe9bc 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 6158: 00b64948 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 6159: 0151cd10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 6160: 002e04dc 84 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 6161: 0150a0b8 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 6162: 014ed6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 6163: 014ef204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 6164: 014ddd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 6165: 00931b4c 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 6165: 00931b44 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 6166: 0151b2da 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 6167: 00b75434 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 6167: 00b7542c 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 6168: 00320b58 136 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 6169: 01447764 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_b │ │ │ │ - 6170: 009b207c 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 6170: 009b2074 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 6171: 014475d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_d │ │ │ │ 6172: 002d4a38 368 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 6173: 00b0d32c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 6173: 00b0d324 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 6174: 014f3524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 6175: 0151c06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 6176: 0151c59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 6177: 0151d408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 6178: 014476e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_h │ │ │ │ 6179: 0151b29b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 6180: 0065e2b4 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 6181: 00da570c 61 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun4i_regmap │ │ │ │ - 6182: 008a53a4 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 6181: 00da56fc 61 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun4i_regmap │ │ │ │ + 6182: 008a539c 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 6183: 002c8f90 180 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 6184: 0036ca20 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 6185: 014f1c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 6186: 0151b556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 6187: 014f1c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 6188: 014e0b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 6189: 0151c840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 6190: 00b9c210 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 6191: 00b6c620 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 6192: 00851e1c 52 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome │ │ │ │ - 6193: 00b74ec8 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 6190: 00b9c208 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 6191: 00b6c618 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 6192: 00851e14 52 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome │ │ │ │ + 6193: 00b74ec0 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 6194: 0151b30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 6195: 014e1630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 6196: 0085051c 96 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f64 │ │ │ │ - 6197: 00ac2450 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ - 6198: 00904f80 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ + 6196: 00850514 96 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f64 │ │ │ │ + 6197: 00ac2448 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 6198: 00904f78 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 6199: 0151d1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 6200: 0144765c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_s │ │ │ │ 6201: 014ed694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 6202: 009ec554 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 6203: 00b427cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 6202: 009ec54c 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 6203: 00b427c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 6204: 0151c292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 6205: 014f0b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 6206: 014e5590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 6207: 0151cf02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 6208: 0151b814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_LPG_LED_DSTATE │ │ │ │ 6209: 002c6b40 112 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 6210: 00b5e4f0 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 6210: 00b5e4e8 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 6211: 0151b1d8 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 6212: 0151c4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 6213: 013ba66c 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 6214: 00a4a254 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 6215: 008b656c 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 6216: 00a4f0f8 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 6214: 00a4a24c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 6215: 008b6564 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 6216: 00a4f0f0 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 6217: 0070552c 32 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 6218: 0151c4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 6219: 006fcfd0 128 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 6220: 0151b4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 6221: 0062fff8 136 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 6222: 0151c45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 6223: 002ddd2c 40 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 6224: 00ae902c 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ - 6225: 0091fa04 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ + 6224: 00ae9024 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 6225: 0091f9fc 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 6226: 005ccb14 460 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 6227: 0151d030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 6228: 0143073c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnbb │ │ │ │ 6229: 004d80fc 516 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 6230: 014e86f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 6231: 00a98bbc 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 6231: 00a98bb4 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 6232: 013bc4d4 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 6233: 0151de5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 6234: 0151c9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 6235: 014f2450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CNTPOFF_WRITE_EVENT │ │ │ │ 6236: 003cf1ac 16 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 6237: 0048f020 88 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 6238: 014306b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnbh │ │ │ │ 6239: 014e4ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 6240: 014525ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s16 │ │ │ │ 6241: 0151b3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 6242: 002c7010 28 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 6243: 01512b90 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 6244: 006b50a4 196 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 6245: 014e01ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 6246: 00b5bab0 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 6246: 00b5baa8 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 6247: 014e8558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 6248: 008b8f98 1380 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 6248: 008b8f90 1380 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 6249: 002a622c 6636 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 6250: 0151d20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 6251: 006fc168 192 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 6252: 0151d88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 6253: 0151d6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 6254: 0151b6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 6255: 002cfca0 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 6256: 00ae2410 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 6256: 00ae2408 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 6257: 0030e3a0 160 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 6258: 0151d5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 6259: 009e494c 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 6259: 009e4944 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 6260: 0151d660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 6261: 00323b68 376 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 6262: 014eaecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_WRITE_SHUTDOWN_EVENT │ │ │ │ 6263: 014f218c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 6264: 005c9814 240 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ - 6265: 0091624c 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 6266: 009fa430 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 6267: 00a89b8c 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 6265: 00916244 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ + 6266: 009fa428 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 6267: 00a89b84 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 6268: 00338234 560 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 6269: 00aa4120 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 6270: 009f0528 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 6271: 009e20a4 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 6269: 00aa4118 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 6270: 009f0520 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 6271: 009e209c 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 6272: 0151c7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 6273: 014f5b00 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 6274: 014e3db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 6275: 00b5d7c0 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 6275: 00b5d7b8 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 6276: 014efef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 6277: 01426b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsub16 │ │ │ │ 6278: 0151d6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 6279: 00411cd0 2512 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 6280: 014eacbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 6281: 014ea1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 6282: 0151d184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 6283: 006793bc 20 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 6284: 0151c89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 6285: 00db1308 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 6285: 00db12f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 6286: 0151b598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 6287: 0048c880 400 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 6288: 014eed54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 6289: 0151b9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ - 6290: 00973924 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ + 6290: 0097391c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 6291: 0151caac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ 6292: 00593030 40 FUNC GLOBAL DEFAULT 12 smbios_set_default_processor_family │ │ │ │ - 6293: 0093734c 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 6293: 00937344 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 6294: 0151b926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 6295: 014ed724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ - 6296: 00916c34 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ + 6296: 00916c2c 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 6297: 0151d352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 6298: 014e1a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 6299: 002894c0 244 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 6300: 014f33d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 6301: 00a0096c 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 6301: 00a00964 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 6302: 0151b2b3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 6303: 00651a18 164 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 6304: 014f1584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 6305: 01418200 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 6306: 007a0a88 388 FUNC GLOBAL DEFAULT 12 sve_exception_el │ │ │ │ 6307: 006b5384 36 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 6308: 00ad64f8 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 6308: 00ad64f0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 6309: 01448658 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_d │ │ │ │ 6310: 014eee74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 6311: 00653248 328 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 6312: 00b85aa0 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 6312: 00b85a98 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 6313: 0151ce22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 6314: 014e5530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ - 6315: 00859c0c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_h │ │ │ │ + 6315: 00859c04 184 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_h │ │ │ │ 6316: 01448760 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_h │ │ │ │ - 6317: 0084fb1c 20 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s16 │ │ │ │ + 6317: 0084fb14 20 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s16 │ │ │ │ 6318: 002bcf20 360 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 6319: 0151d158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 6320: 014e1d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 6321: 00b2bea4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ - 6322: 00972e30 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ + 6321: 00b2be9c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 6322: 00972e28 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 6323: 0151d67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 6324: 0151c1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 6325: 014e29d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 6326: 014ee43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 6327: 014eeff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 6328: 006f9630 1104 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 6329: 014e9f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 6330: 00b447dc 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 6330: 00b447d4 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 6331: 014f8db8 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 6332: 0151b7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CONFIG_CACHE_MISS_DSTATE │ │ │ │ 6333: 014524a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s32 │ │ │ │ 6334: 014f40c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 6335: 00927ba8 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 6335: 00927ba0 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 6336: 006abcdc 24 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ 6337: 007968ac 72 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tcma │ │ │ │ - 6338: 00ae57e4 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 6338: 00ae57dc 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 6339: 00569010 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 6340: 014486dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_s │ │ │ │ 6341: 0151c78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ 6342: 0038a228 48 FUNC GLOBAL DEFAULT 12 cxl_extent_group_list_insert_tail │ │ │ │ - 6343: 00859cc4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_s │ │ │ │ - 6344: 00b127b8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 6343: 00859cbc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_s │ │ │ │ + 6344: 00b127b0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 6345: 0151d3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 6346: 00521228 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 6347: 0151b93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 6348: 00aa3e40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 6348: 00aa3e38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 6349: 006deb14 248 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 6350: 00b8a024 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ - 6351: 00952470 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ + 6350: 00b8a01c 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 6351: 00952468 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 6352: 007aeb8c 104 FUNC GLOBAL DEFAULT 12 gen_srshr32_i32 │ │ │ │ 6353: 0151d946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 6354: 0142b7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muladdsl │ │ │ │ 6355: 0151d8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ - 6356: 0091f658 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ + 6356: 0091f650 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6357: 006c26b0 788 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6358: 00ad82ec 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6358: 00ad82e4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6359: 014e4bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ - 6360: 009487b8 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ + 6360: 009487b0 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6361: 013b6190 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6362: 00b92d08 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6362: 00b92d00 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6363: 0151baae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6364: 014f2fac 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6365: 002cf5e8 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6366: 014ef044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6367: 014169c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6368: 014e6a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6369: 00b8ae0c 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6369: 00b8ae04 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6370: 014ead5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6371: 00936320 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6371: 00936318 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ 6372: 0142b858 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muladdsw │ │ │ │ - 6373: 00aa78d4 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6373: 00aa78cc 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6374: 014e1c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6375: 013b6d64 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6376: 0151c046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6377: 00926450 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6377: 00926448 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6378: 014e41a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6379: 0151b8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6380: 0092bfd4 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 6381: 00979be0 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6380: 0092bfcc 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6381: 00979bd8 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6382: 0151d0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6383: 0151b544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6384: 00b298b4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6384: 00b298ac 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6385: 0151c1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6386: 003cfec0 120 FUNC GLOBAL DEFAULT 12 omap_lcdc_reset │ │ │ │ 6387: 002c1cd4 268 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6388: 00b8dcf8 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6389: 00a9eb94 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6388: 00b8dcf0 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6389: 00a9eb8c 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6390: 002be9d8 292 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6391: 0028c380 328 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6392: 0151d816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6393: 0151d332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ - 6394: 009719a4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ + 6394: 0097199c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 6395: 014ef360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 6396: 014e042c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6397: 0151cb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 6398: 0066a2a8 116 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6399: 014ee7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6400: 0151cfbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6401: 0151cff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6402: 00bb0894 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6402: 00bb088c 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6403: 014dd480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6404: 01429860 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklsb │ │ │ │ 6405: 014f85c0 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6406: 00651668 144 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6407: 0151b4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ - 6408: 0084e8d8 300 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s16 │ │ │ │ + 6408: 0084e8d0 300 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s16 │ │ │ │ 6409: 014e79bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6410: 00a2b2f4 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6410: 00a2b2ec 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6411: 0151b478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6412: 00ace880 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6412: 00ace878 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6413: 014f4620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ - 6414: 00971bf0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ + 6414: 00971be8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6415: 0151c546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6416: 00a1b754 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6416: 00a1b74c 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6417: 00408ca0 100 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ - 6418: 00971d84 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ + 6418: 00971d7c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6419: 0151cac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6420: 01429a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklsl │ │ │ │ 6421: 0151be9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ - 6422: 00958124 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ + 6422: 0095811c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6423: 014dd690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6424: 0151cd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6425: 014e1970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6426: 0143e0d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfnegh │ │ │ │ - 6427: 00820794 132 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcb │ │ │ │ - 6428: 00849fc4 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_sh │ │ │ │ - 6429: 0091e97c 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ + 6427: 0082078c 132 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcb │ │ │ │ + 6428: 00849fbc 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_sh │ │ │ │ + 6429: 0091e974 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6430: 014ea748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 6431: 00afdb70 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6432: 00aa4b8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6431: 00afdb68 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6432: 00aa4b84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6433: 01429968 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklsw │ │ │ │ 6434: 014f3070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6435: 0151d094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6436: 00a9ac5c 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6436: 00a9ac54 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6437: 0151cabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6438: 00af5b00 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6439: 00acff74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6438: 00af5af8 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6439: 00acff6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6440: 0151bf1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6441: 0151d57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6442: 00b40cb8 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6442: 00b40cb0 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6443: 0151dea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ - 6444: 0085a05c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sstoh │ │ │ │ - 6445: 00820858 16 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcl │ │ │ │ + 6444: 0085a054 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sstoh │ │ │ │ + 6445: 00820850 16 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcl │ │ │ │ 6446: 0143e050 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfnegs │ │ │ │ 6447: 002c8c98 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6448: 0143769c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsubh │ │ │ │ 6449: 002c8770 176 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6450: 0151df14 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6451: 014eab6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6452: 014f22b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6453: 014e8db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6454: 0151c2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6455: 00b402b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6456: 00adf730 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6457: 00a39598 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6455: 00b402ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6456: 00adf728 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6457: 00a39590 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6458: 014425ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_d │ │ │ │ - 6459: 00820818 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcw │ │ │ │ + 6459: 00820810 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcw │ │ │ │ 6460: 014e81a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6461: 0038ad84 180 FUNC GLOBAL DEFAULT 12 cxl_init_cci │ │ │ │ 6462: 0151d812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6463: 01437618 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsubs │ │ │ │ 6464: 0144f5b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_s8 │ │ │ │ 6465: 014e77fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6466: 014426f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_h │ │ │ │ 6467: 014eb664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6468: 014f453c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6469: 00ab92dc 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6469: 00ab92d4 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6470: 0151b294 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6471: 0151d644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6472: 01417288 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6473: 00afe75c 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6473: 00afe754 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6474: 006e92c0 60 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6475: 0151bb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6476: 00aa6ba8 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6476: 00aa6ba0 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6477: 014ea878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6478: 0151b2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6479: 0151c5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6480: 00372398 36 FUNC GLOBAL DEFAULT 12 rom_reset_order_override │ │ │ │ - 6481: 0093bce8 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ + 6481: 0093bce0 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6482: 0151b4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6483: 00703de0 132 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6484: 014e1240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6485: 01442670 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_s │ │ │ │ 6486: 0057b668 204 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6487: 014e5020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6488: 00dce108 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6489: 00ba5cd8 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6488: 00dce0f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6489: 00ba5cd0 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6490: 014f2c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6491: 014eeac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6492: 00700244 92 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6493: 0145239c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s64 │ │ │ │ 6494: 013bc4e4 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6495: 00707020 44 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6496: 00516cfc 284 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ - 6497: 008f3418 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6498: 00ad6c60 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6497: 008f3410 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ + 6498: 00ad6c58 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6499: 0151c294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6500: 00b3d218 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ - 6501: 0084edd4 160 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s32 │ │ │ │ + 6500: 00b3d210 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6501: 0084edcc 160 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s32 │ │ │ │ 6502: 0151cba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6503: 014298e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklub │ │ │ │ 6504: 014de570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6505: 014f2af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6506: 00381930 220 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6507: 009f0d30 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6507: 009f0d28 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6508: 014eadec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6509: 006569e0 332 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6510: 006d9280 176 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6511: 014df228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6512: 0151c0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ - 6513: 00863924 316 FUNC GLOBAL DEFAULT 12 helper_gvec_pmull_q │ │ │ │ + 6513: 0086391c 316 FUNC GLOBAL DEFAULT 12 helper_gvec_pmull_q │ │ │ │ 6514: 0070c45c 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6515: 0098cfbc 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6515: 0098cfb4 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6516: 0151cb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6517: 006b5544 1768 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6518: 014f0af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6519: 01429af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklul │ │ │ │ 6520: 0151d6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6521: 00b9835c 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6522: 009d0b08 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6521: 00b98354 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6522: 009d0b00 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6523: 0066a5a8 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ 6524: 00343da8 120 FUNC GLOBAL DEFAULT 12 wm8750_data_req_set │ │ │ │ - 6525: 00abe954 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6526: 009c36f4 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6525: 00abe94c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6526: 009c36ec 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6527: 01430214 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_sb │ │ │ │ 6528: 014e8698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6529: 01452ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_s8 │ │ │ │ 6530: 0151beb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6531: 00b07564 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6531: 00b0755c 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6532: 014e036c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6533: 0151cb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_DSTATE │ │ │ │ 6534: 005232d8 396 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6535: 014299ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackluw │ │ │ │ 6536: 014eb814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ 6537: 01430190 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_sh │ │ │ │ - 6538: 0098a1bc 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6539: 009ab9a8 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ - 6540: 0091d2a4 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ + 6538: 0098a1b4 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6539: 009ab9a0 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6540: 0091d29c 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6541: 00703b60 524 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6542: 00bb4a60 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6542: 00bb4a50 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6543: 0151b238 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6544: 00a9d270 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6544: 00a9d268 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6545: 0151bdce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6546: 0151b994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6547: 00b72ac8 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6547: 00b72ac0 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6548: 0151bce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6549: 014274cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a32 │ │ │ │ 6550: 0151cc2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6551: 0141793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6552: 0151db58 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6553: 006e8fe0 320 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6554: 0151b858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6555: 006183b4 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6556: 014e61ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6557: 014ef310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6558: 002bba10 240 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6559: 0151ca0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_DSTATE │ │ │ │ 6560: 014e9af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ - 6561: 0089c114 2876 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ + 6561: 0089c10c 2876 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ 6562: 012f0e18 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6563: 014f0c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6564: 0144f63c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_u8 │ │ │ │ - 6565: 009b44e4 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6565: 009b44dc 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6566: 0151b92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6567: 014e18c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ - 6568: 0086c4f0 84 FUNC GLOBAL DEFAULT 12 helper_sadd16 │ │ │ │ + 6568: 0086c4e8 84 FUNC GLOBAL DEFAULT 12 helper_sadd16 │ │ │ │ 6569: 0028cd60 356 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ - 6570: 0083671c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbh │ │ │ │ + 6570: 00836714 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbh │ │ │ │ 6571: 01411744 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6572: 014e3828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6573: 0151cffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6574: 0151bdfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 6575: 0151c2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ - 6576: 0096ca38 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ + 6576: 0096ca30 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 6577: 014ea0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ 6578: 014dd7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 6579: 004087a0 488 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6580: 014e1460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6581: 014eabac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ - 6582: 0095cffc 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ + 6582: 0095cff4 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6583: 005c9b38 116 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6584: 007069e0 316 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6585: 0037d470 244 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6586: 00ac315c 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6586: 00ac3154 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6587: 014e9e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6588: 0031fbb4 128 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6589: 014ee57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6590: 014dee7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6591: 0031fc34 144 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6592: 014dd990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6593: 0031fcc4 160 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6600,1446 +6600,1446 @@ │ │ │ │ 6596: 0031fe10 184 FUNC GLOBAL DEFAULT 12 aml_call4 │ │ │ │ 6597: 00670fa8 356 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6598: 0151b366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6599: 0151bf82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6600: 0031fec8 196 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6601: 0031ff8c 208 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6602: 0151bbda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ - 6603: 008367f8 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbw │ │ │ │ + 6603: 008367f0 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbw │ │ │ │ 6604: 0151c642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6605: 00b675b0 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 6606: 009cef3c 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6605: 00b675a8 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6606: 009cef34 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6607: 00528fdc 168 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6608: 0069e1fc 164 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6609: 014f3ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6610: 014f1ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6611: 00aa963c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6611: 00aa9634 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6612: 01431d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vandi │ │ │ │ 6613: 0151c990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6614: 0144dcf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1su0 │ │ │ │ 6615: 0151b674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6616: 014e5940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6617: 014e28e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6618: 014d6e64 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6619: 0144da64 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1su1 │ │ │ │ 6620: 006da0ac 152 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ - 6621: 009452fc 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ + 6621: 009452f4 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 6622: 014f32a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6623: 014dff34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6624: 0033ef68 136 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6625: 014e1260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6626: 002c07f0 248 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6627: 00ba7ee4 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6627: 00ba7edc 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6628: 014e613c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6629: 014f2ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6630: 00b75b8c 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6631: 00b1be58 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6630: 00b75b84 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6631: 00b1be50 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6632: 014e27f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6633: 00aeca80 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6633: 00aeca78 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6634: 014f02b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6635: 014ed7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6636: 00b4a5c0 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6637: 009a0970 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6638: 00837494 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsb │ │ │ │ - 6639: 00aa9c98 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6636: 00b4a5b8 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6637: 009a0968 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6638: 0083748c 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsb │ │ │ │ + 6639: 00aa9c90 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6640: 014e96b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6641: 0151df16 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ - 6642: 0094868c 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ + 6642: 00948684 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6643: 014e96f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6644: 00a970d8 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6644: 00a970d0 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6645: 0151d21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 6646: 00abcb7c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ - 6647: 00837514 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsh │ │ │ │ + 6646: 00abcb74 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6647: 0083750c 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsh │ │ │ │ 6648: 01453080 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_u8 │ │ │ │ 6649: 01430004 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_ub │ │ │ │ 6650: 014e39c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6651: 0151c740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6652: 00401d88 200 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6653: 00ab81c0 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6653: 00ab81b8 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6654: 003f6f2c 324 FUNC GLOBAL DEFAULT 12 pmbus_send_string │ │ │ │ 6655: 0142ff80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_uh │ │ │ │ 6656: 014e789c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6657: 014e690c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6658: 014ed534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6659: 00aecde0 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6659: 00aecdd8 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6660: 0151c2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6661: 014e7f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6662: 01415ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6663: 014f01e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ - 6664: 00837594 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsw │ │ │ │ + 6664: 0083758c 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsw │ │ │ │ 6665: 0151c644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6666: 014ee28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_EVENT │ │ │ │ - 6667: 0084ee74 272 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s64 │ │ │ │ + 6667: 0084ee6c 272 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s64 │ │ │ │ 6668: 0151bf6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_WRITE_DSTATE │ │ │ │ 6669: 014ddde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_EVENT │ │ │ │ 6670: 014f27d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 6671: 014e623c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVE_EVENT │ │ │ │ 6672: 014e2ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CTRL_WRITE_EVENT │ │ │ │ 6673: 014eb2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_READ_EVENT │ │ │ │ 6674: 0151bd14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6675: 014e6c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6676: 0032312c 136 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6677: 0151d840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6678: 0151b440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6679: 0151bd74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6680: 014e2554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6681: 00ad9e54 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6681: 00ad9e4c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6682: 0151c23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6683: 01415398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ - 6684: 0084b848 284 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_b │ │ │ │ - 6685: 0081d8a8 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsb │ │ │ │ - 6686: 0084c048 376 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_d │ │ │ │ + 6684: 0084b840 284 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_b │ │ │ │ + 6685: 0081d8a0 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsb │ │ │ │ + 6686: 0084c040 376 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_d │ │ │ │ 6687: 014e054c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6688: 0151bb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6689: 0151bd84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6690: 01413214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6691: 014f0424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 6692: 014e2d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 6693: 014de560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 6694: 0151d864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6695: 014f260c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 6696: 0090122c 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ - 6697: 008e2f84 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ - 6698: 0084bb88 284 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_h │ │ │ │ + 6696: 00901224 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 6697: 008e2f7c 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ + 6698: 0084bb80 284 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_h │ │ │ │ 6699: 014f0ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6700: 00706918 200 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ - 6701: 00a89920 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6702: 00aedb60 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6703: 00aea800 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6704: 00b8bdcc 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ - 6705: 0084b964 260 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u16 │ │ │ │ + 6701: 00a89918 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6702: 00aedb58 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6703: 00aea7f8 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6704: 00b8bdc4 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6705: 0084b95c 260 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u16 │ │ │ │ 6706: 014eaafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ - 6707: 0081d9d4 48 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsl │ │ │ │ + 6707: 0081d9cc 48 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsl │ │ │ │ 6708: 014e85f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6709: 00666a14 304 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6710: 00b5ba54 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6710: 00b5ba4c 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6711: 0069d5b8 80 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6712: 002d150c 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6713: 0151b838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6714: 0084bdb0 300 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_s │ │ │ │ + 6714: 0084bda8 300 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_s │ │ │ │ 6715: 01457d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a64 │ │ │ │ - 6716: 00b1957c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6716: 00b19574 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6717: 0151c1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6718: 0151d0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6719: 014e96e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6720: 014f1f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6721: 009efcf0 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ - 6722: 008f4e28 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ + 6721: 009efce8 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6722: 008f4e20 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6723: 014f2c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6724: 009cd4d0 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6724: 009cd4c8 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6725: 014dec2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6726: 014e1f8c 56 OBJECT GLOBAL DEFAULT 24 hw_fsi_trace_events │ │ │ │ - 6727: 0081d97c 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsw │ │ │ │ + 6727: 0081d974 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsw │ │ │ │ 6728: 00517978 540 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6729: 006d7bdc 520 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6730: 009183c0 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ - 6731: 00ab1214 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6732: 0097cc70 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6730: 009183b8 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ + 6731: 00ab120c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6732: 0097cc68 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6733: 014f1574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6734: 009cb180 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6734: 009cb178 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6735: 0151de54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6736: 014e4d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6737: 0085045c 60 FUNC GLOBAL DEFAULT 12 helper_neon_cgt_f32 │ │ │ │ + 6737: 00850454 60 FUNC GLOBAL DEFAULT 12 helper_neon_cgt_f32 │ │ │ │ 6738: 014440bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_idx_h │ │ │ │ 6739: 014dfb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_GET_PTE_EVENT │ │ │ │ - 6740: 008b31dc 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6740: 008b31d4 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6741: 00516228 132 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ - 6742: 00837608 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavub │ │ │ │ + 6742: 00837600 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavub │ │ │ │ 6743: 002ecf70 80 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6744: 0151c8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6745: 014eae7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ - 6746: 00dbd0d0 288 OBJECT GLOBAL DEFAULT 14 allwinner_r40_memmap │ │ │ │ + 6746: 00dbd0c0 288 OBJECT GLOBAL DEFAULT 14 allwinner_r40_memmap │ │ │ │ 6747: 0151ccb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6748: 014e8b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6749: 0097d0f4 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6749: 0097d0ec 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6750: 014ecfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6751: 006b446c 80 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6752: 00705114 124 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ - 6753: 009717b0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ + 6753: 009717a8 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6754: 014f1e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6755: 0151d3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 6756: 00837688 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuh │ │ │ │ - 6757: 0097376c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ - 6758: 0086f410 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh_round_to_zero │ │ │ │ + 6756: 00837680 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuh │ │ │ │ + 6757: 00973764 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ + 6758: 0086f408 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh_round_to_zero │ │ │ │ 6759: 014e4178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6760: 0151bb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ 6761: 01444038 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_idx_s │ │ │ │ - 6762: 00b97330 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6762: 00b97328 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6763: 0151b868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6764: 00b18d38 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6764: 00b18d30 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6765: 014ea288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6766: 009b9aa8 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6766: 009b9aa0 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6767: 014f08e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6768: 0151b982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6769: 014e14b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6770: 014eed74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6771: 00894370 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6771: 00894368 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6772: 003105f8 188 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6773: 0151c236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6774: 014d6eac 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6775: 006e6e64 32 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6776: 00327d3c 32 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6777: 014dd090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6778: 014ddf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ - 6779: 00837708 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuw │ │ │ │ + 6779: 00837700 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuw │ │ │ │ 6780: 014f09a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 6781: 0151c56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6782: 0074babc 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_write8 │ │ │ │ 6783: 0151cfd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6784: 002e022c 168 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6785: 014dca58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6786: 014e2178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6787: 0151c904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6788: 00ad8b5c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ - 6789: 0086eb58 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod_round_to_nearest │ │ │ │ + 6788: 00ad8b54 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6789: 0086eb50 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod_round_to_nearest │ │ │ │ 6790: 0151c8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6791: 002c1de0 384 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6792: 0041eab8 2704 FUNC GLOBAL DEFAULT 12 gicv3_dist_read │ │ │ │ 6793: 0151cf22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6794: 00b3b510 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ - 6795: 00ba4c28 148 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ + 6794: 00b3b508 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6795: 00ba4c20 148 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ 6796: 005c6088 152 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6797: 0151c45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6798: 0081d7d0 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhub │ │ │ │ - 6799: 00b001bc 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6798: 0081d7c8 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhub │ │ │ │ + 6799: 00b001b4 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6800: 0031f88c 136 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6801: 014e749c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6802: 014f4884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6803: 006b62a4 36 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6804: 00b31a38 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6805: 00b6d9a8 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ - 6806: 0084c1c0 144 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u32 │ │ │ │ + 6804: 00b31a30 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6805: 00b6d9a0 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6806: 0084c1b8 144 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u32 │ │ │ │ 6807: 014e56a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6808: 0142602c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sadd8 │ │ │ │ 6809: 0151bb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6810: 002ddfe0 128 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 6811: 0084d574 308 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s16 │ │ │ │ - 6812: 00b6b2fc 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ - 6813: 0081d880 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhul │ │ │ │ + 6811: 0084d56c 308 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s16 │ │ │ │ + 6812: 00b6b2f4 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6813: 0081d878 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhul │ │ │ │ 6814: 0151b344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6815: 00665644 260 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6816: 0151c39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6817: 0099dc78 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6817: 0099dc70 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6818: 014eecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6819: 014ed774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6820: 014dd710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6821: 014ec8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6822: 0151b9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6823: 014e18f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6824: 0151bb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6825: 0151cc38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6826: 00b17d58 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6826: 00b17d50 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6827: 013baae8 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6828: 0151c736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ 6829: 0031c740 316 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6830: 0151c114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6831: 0097cdf4 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6831: 0097cdec 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6832: 0151ca1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_RECEIVED_DSTATE │ │ │ │ - 6833: 0081d83c 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhuw │ │ │ │ + 6833: 0081d834 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhuw │ │ │ │ 6834: 002d0794 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6835: 0082e740 160 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsb │ │ │ │ - 6836: 00b595e4 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6835: 0082e738 160 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsb │ │ │ │ + 6836: 00b595dc 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6837: 014ec7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6838: 009e3664 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6838: 009e365c 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6839: 014ec7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6840: 002eb004 432 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ - 6841: 0095397c 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6842: 00992698 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6841: 00953974 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ + 6842: 00992690 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6843: 0141817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6844: 0151d5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ - 6845: 0082e7e0 212 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsh │ │ │ │ + 6845: 0082e7d8 212 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsh │ │ │ │ 6846: 013bca48 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6847: 00653390 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ - 6848: 00b947ac 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6848: 00b947a4 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6849: 006b51b0 36 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6850: 0151c958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6851: 0151c2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6852: 00a12b14 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6852: 00a12b0c 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6853: 01408b2c 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6854: 014e97b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 6855: 00b40e38 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6855: 00b40e30 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6856: 0151ca32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_DSTATE │ │ │ │ 6857: 003f6ba0 32 FUNC GLOBAL DEFAULT 12 pmbus_data2linear_mode │ │ │ │ - 6858: 0082e8b4 192 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsw │ │ │ │ - 6859: 00932e1c 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6858: 0082e8ac 192 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsw │ │ │ │ + 6859: 00932e14 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ 6860: 01430424 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrntb │ │ │ │ - 6861: 00aa8010 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6862: 009d0b88 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6863: 00aad9a4 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6861: 00aa8008 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6862: 009d0b80 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6863: 00aad99c 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ 6864: 0060ea20 196 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6865: 00901cf4 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6865: 00901cec 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6866: 00704ba0 152 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6867: 00dce118 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6867: 00dce108 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6868: 0151b4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 6869: 0144d1a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_rax1 │ │ │ │ 6870: 014303a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnth │ │ │ │ - 6871: 008eb5a4 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ + 6871: 008eb59c 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6872: 006f6d4c 256 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 6873: 008c5ba4 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6874: 00acb498 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6875: 009edc34 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6873: 008c5b9c 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ + 6874: 00acb490 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6875: 009edc2c 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6876: 014e4cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6877: 01416a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6878: 0144aaf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_d │ │ │ │ 6879: 014e432c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_UNPLUG_EVENT │ │ │ │ 6880: 014e74ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6881: 014f4aec 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6882: 0151c302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6883: 014eaeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_READ_EVENT │ │ │ │ 6884: 014ecca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ 6885: 0144abfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_h │ │ │ │ - 6886: 00af88c8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6886: 00af88c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6887: 002d44d4 16 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6888: 014270ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsub8 │ │ │ │ 6889: 0151b7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_UNHANDLED_CMD_DSTATE │ │ │ │ - 6890: 0096bc84 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6891: 0085013c 188 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s8 │ │ │ │ - 6892: 00a861c4 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6890: 0096bc7c 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ + 6891: 00850134 188 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s8 │ │ │ │ + 6892: 00a861bc 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6893: 01512ba0 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ - 6894: 0084d7c0 172 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s32 │ │ │ │ + 6894: 0084d7b8 172 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s32 │ │ │ │ 6895: 014ebf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6896: 002ccdc4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ - 6897: 00abd010 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 6898: 0097b7e0 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6897: 00abd008 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6898: 0097b7d8 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6899: 014e3358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6900: 0070740c 196 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ 6901: 007c0944 204 FUNC GLOBAL DEFAULT 12 gen_exception_insn │ │ │ │ - 6902: 00ae2a98 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6903: 008ecc34 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ + 6902: 00ae2a90 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6903: 008ecc2c 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6904: 0144ab78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_s │ │ │ │ 6905: 0151c566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6906: 00b125ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6906: 00b125e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6907: 014dda40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6908: 0066b4f0 12 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6909: 013bd044 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6910: 003da414 228 FUNC GLOBAL DEFAULT 12 soc_dma_init │ │ │ │ 6911: 0151b9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ - 6912: 009039c4 104 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ + 6912: 009039bc 104 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 6913: 014ea248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6914: 0151d45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6915: 014e3968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6916: 014e693c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 6917: 009b465c 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6917: 009b4654 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6918: 002d6b38 552 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6919: 00618494 204 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6920: 01440e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_ud │ │ │ │ 6921: 0151b56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6922: 00706520 116 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6923: 0067711c 120 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 6924: 0082e974 164 FUNC GLOBAL DEFAULT 12 helper_mve_vshlub │ │ │ │ - 6925: 008e21d4 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6926: 00a94240 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6924: 0082e96c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vshlub │ │ │ │ + 6925: 008e21cc 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ + 6926: 00a94238 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6927: 014f0984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ - 6928: 0097184c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ + 6928: 00971844 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6929: 014f527c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6930: 0151c6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6931: 014e1eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6932: 0067999c 20 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6933: 014e3e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6934: 0151d852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6935: 002b70d0 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ - 6936: 00835ab0 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashb │ │ │ │ + 6936: 00835aa8 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashb │ │ │ │ 6937: 0151bb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6938: 0082ea18 220 FUNC GLOBAL DEFAULT 12 helper_mve_vshluh │ │ │ │ - 6939: 00ae6064 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6938: 0082ea10 220 FUNC GLOBAL DEFAULT 12 helper_mve_vshluh │ │ │ │ + 6939: 00ae605c 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6940: 0151b8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6941: 002c5ab4 324 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6942: 014f0374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6943: 013bc378 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6944: 014e8938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6945: 014ee78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6946: 00a253fc 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6946: 00a253f4 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6947: 006b83dc 1028 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6948: 014dd820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6949: 003809a4 148 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ - 6950: 00835b88 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashh │ │ │ │ + 6950: 00835b80 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashh │ │ │ │ 6951: 014dec7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ - 6952: 00971b30 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ + 6952: 00971b28 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6953: 0151c93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6954: 01414294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ - 6955: 00971d04 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ - 6956: 0084c250 252 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u64 │ │ │ │ + 6955: 00971cfc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ + 6956: 0084c248 252 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u64 │ │ │ │ 6957: 014eec54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6958: 00ac32b8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6958: 00ac32b0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6959: 0151d59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ - 6960: 0086eec0 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls_round_to_zero │ │ │ │ + 6960: 0086eeb8 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls_round_to_zero │ │ │ │ 6961: 014e0820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6962: 0082eaf4 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshluw │ │ │ │ - 6963: 00ad7494 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6962: 0082eaec 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshluw │ │ │ │ + 6963: 00ad748c 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6964: 00519bfc 64 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6965: 014f2470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_IMASK_TOGGLE_EVENT │ │ │ │ 6966: 0151d0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6967: 00a01e9c 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6967: 00a01e94 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6968: 014df1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6969: 009c210c 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ - 6970: 00835c8c 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashw │ │ │ │ - 6971: 00944f94 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ + 6969: 009c2104 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6970: 00835c84 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashw │ │ │ │ + 6971: 00944f8c 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6972: 0038b998 388 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6973: 00b42b64 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6973: 00b42b5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6974: 0151b40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6975: 014de7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6976: 00581ae4 56 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6977: 0151b584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6978: 0151bfca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6979: 008584bc 348 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_idx_b │ │ │ │ - 6980: 0097ceac 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ - 6981: 0088a520 604 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_ready_status │ │ │ │ + 6979: 008584b4 348 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_idx_b │ │ │ │ + 6980: 0097cea4 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6981: 0088a518 604 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_ready_status │ │ │ │ 6982: 0151cdca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6983: 01454520 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtos_round_to_nearest │ │ │ │ - 6984: 008ee978 168 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ + 6984: 008ee970 168 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6985: 0151be4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ - 6986: 00918778 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ + 6986: 00918770 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ 6987: 0151ca38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_WRITE_DSTATE │ │ │ │ 6988: 014ef214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6989: 014f1270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6990: 0031f7cc 152 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6991: 00abb338 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ - 6992: 00ab0904 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6991: 00abb330 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6992: 00ab08fc 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6993: 0151c7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6994: 014edebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ - 6995: 0083edec 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupb │ │ │ │ + 6995: 0083ede4 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupb │ │ │ │ 6996: 0151cfc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6997: 014e1d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6998: 00b6e8e0 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6998: 00b6e8d8 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6999: 014dcd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ - 7000: 0081f320 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnb │ │ │ │ + 7000: 0081f318 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnb │ │ │ │ 7001: 0151de76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 7002: 014de884 64 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ 7003: 00791b64 272 FUNC GLOBAL DEFAULT 12 arm_hcrx_el2_eff │ │ │ │ - 7004: 00b0df48 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ - 7005: 0084fd40 176 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s16 │ │ │ │ + 7004: 00b0df40 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 7005: 0084fd38 176 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s16 │ │ │ │ 7006: 014e2084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SCRATCHPAD_READ_EVENT │ │ │ │ 7007: 014de974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 7008: 0151c258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 7009: 00ad7d34 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 7009: 00ad7d2c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ 7010: 01448340 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_idx_h │ │ │ │ - 7011: 0083ee6c 168 FUNC GLOBAL DEFAULT 12 helper_mve_viwduph │ │ │ │ - 7012: 00b668f0 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 7011: 0083ee64 168 FUNC GLOBAL DEFAULT 12 helper_mve_viwduph │ │ │ │ + 7012: 00b668e8 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 7013: 01454940 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultod │ │ │ │ 7014: 014dd970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 7015: 006a1850 64 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 7016: 013bd344 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ - 7017: 0081f580 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnl │ │ │ │ + 7017: 0081f578 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnl │ │ │ │ 7018: 014546ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultoh │ │ │ │ 7019: 0151d294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 7020: 00b375a0 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ - 7021: 00850c3c 200 FUNC GLOBAL DEFAULT 12 helper_neon_zip8 │ │ │ │ + 7020: 00b37598 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 7021: 00850c34 200 FUNC GLOBAL DEFAULT 12 helper_neon_zip8 │ │ │ │ 7022: 014e8cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 7023: 002dbeb8 396 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 7024: 014dcba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 7025: 0151ca30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_RDR_DSTATE │ │ │ │ 7026: 005c87d0 816 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 7027: 00381be4 68 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 7028: 014482bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_idx_s │ │ │ │ 7029: 014ea918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 7030: 0151d342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 7031: 00b16d08 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ - 7032: 0086e688 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod_round_to_nearest │ │ │ │ + 7031: 00b16d00 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 7032: 0086e680 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod_round_to_nearest │ │ │ │ 7033: 014f3654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 7034: 006f2b8c 24 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 7035: 007047d4 568 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 7036: 003735a4 176 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ - 7037: 0083ef14 168 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupw │ │ │ │ + 7037: 0083ef0c 168 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupw │ │ │ │ 7038: 0151d696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ - 7039: 0089bc3c 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ + 7039: 0089bc34 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ 7040: 014f0004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ 7041: 01454c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultos │ │ │ │ - 7042: 0081f4bc 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnw │ │ │ │ - 7043: 00b26f54 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 7042: 0081f4b4 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnw │ │ │ │ + 7043: 00b26f4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 7044: 0151d22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 7045: 004af198 456 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 7046: 0151c8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 7047: 014e3a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 7048: 014eabec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ 7049: 01426e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqadd16 │ │ │ │ - 7050: 00a8957c 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 7050: 00a89574 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 7051: 0151c506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 7052: 00326c04 528 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 7053: 006a3204 176 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ - 7054: 00956ad0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 7055: 00ad00e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 7054: 00956ac8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ + 7055: 00ad00dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 7056: 014eae3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 7057: 00a7e068 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ - 7058: 00819794 184 FUNC GLOBAL DEFAULT 12 helper_crypto_aesmc │ │ │ │ + 7057: 00a7e060 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 7058: 0081978c 184 FUNC GLOBAL DEFAULT 12 helper_crypto_aesmc │ │ │ │ 7059: 00669490 184 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 7060: 009d0c04 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 7060: 009d0bfc 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 7061: 002c58e4 72 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 7062: 00aa36b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 7063: 00b87c50 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 7062: 00aa36ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 7063: 00b87c48 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 7064: 014de844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 7065: 002a24c4 148 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 7066: 0030e020 120 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 7067: 00a886f0 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 7067: 00a886e8 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 7068: 0151caa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 7069: 0151be6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ - 7070: 00959870 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ + 7070: 00959868 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 7071: 014e5110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ - 7072: 00831fbc 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhb │ │ │ │ - 7073: 0084d86c 288 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s64 │ │ │ │ + 7072: 00831fb4 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhb │ │ │ │ + 7073: 0084d864 288 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s64 │ │ │ │ 7074: 014f0234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 7075: 0151d770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 7076: 0151b98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 7077: 0151d292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 7078: 003da6f0 612 FUNC GLOBAL DEFAULT 12 soc_dma_port_add_mem │ │ │ │ - 7079: 00988d9c 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 7079: 00988d94 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 7080: 0066d6a4 80 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ - 7081: 008320d0 316 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhh │ │ │ │ + 7081: 008320c8 316 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhh │ │ │ │ 7082: 004bff74 200 FUNC GLOBAL DEFAULT 12 lan9118_init │ │ │ │ 7083: 0151d838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 7084: 00b90250 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 7084: 00b90248 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 7085: 003e9e30 152 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 7086: 014179c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 7087: 01432314 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmavh │ │ │ │ 7088: 014f2f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 7089: 014f1848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 7090: 0151c486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 7091: 006566bc 276 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 7092: 014f3e54 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 7093: 00b8532c 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 7093: 00b85324 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 7094: 014e9988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 7095: 002e0424 184 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 7096: 004a18e0 8 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ 7097: 006e6d68 108 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ 7098: 01432290 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmavs │ │ │ │ - 7099: 00d414d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 7099: 00d414c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 7100: 014ed184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ - 7101: 0083220c 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhw │ │ │ │ + 7101: 00832204 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhw │ │ │ │ 7102: 01437fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadc │ │ │ │ 7103: 014e16a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 7104: 0151bde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ 7105: 014df828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STRONGARM_UART_UPDATE_PARAMETERS_EVENT │ │ │ │ - 7106: 00b40f80 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 7106: 00b40f78 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 7107: 014f3960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ - 7108: 0084fe30 72 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s32 │ │ │ │ + 7108: 0084fe28 72 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s32 │ │ │ │ 7109: 0151c382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 7110: 0151b80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_LEVEL_DSTATE │ │ │ │ 7111: 014e71dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 7112: 00b0eea4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 7112: 00b0ee9c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 7113: 01440804 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_os_ud │ │ │ │ 7114: 0151bd0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 7115: 00685ca0 268 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 7116: 0037c3f8 1324 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 7117: 0065c104 172 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ - 7118: 008f4e8c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ + 7118: 008f4e84 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 7119: 004dc008 76 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 7120: 014f30d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 7121: 0081996c 248 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1c │ │ │ │ + 7121: 00819964 248 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1c │ │ │ │ 7122: 0151cee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 7123: 00b7d424 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 7123: 00b7d41c 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 7124: 006d9e18 284 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 7125: 0037cd80 88 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 7126: 014e79fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 7127: 014f0f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 7128: 00ae5b6c 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 7128: 00ae5b64 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 7129: 0151bc6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ - 7130: 00819c54 156 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1h │ │ │ │ + 7130: 00819c4c 156 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1h │ │ │ │ 7131: 0151c728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 7132: 00b47970 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 7133: 009f9894 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 7134: 00a99b68 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 7135: 00b7184c 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 7136: 00b66804 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 7132: 00b47968 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 7133: 009f988c 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 7134: 00a99b60 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 7135: 00b71844 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 7136: 00b667fc 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 7137: 00337fa0 144 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 7138: 014e4cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 7139: 014dcd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ - 7140: 00819b58 252 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1m │ │ │ │ + 7140: 00819b50 252 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1m │ │ │ │ 7141: 01451088 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_b │ │ │ │ 7142: 0151bec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 7143: 0151d18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 7144: 014dd6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 7145: 0151b5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ 7146: 01450efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_d │ │ │ │ - 7147: 00af2224 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 7147: 00af221c 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 7148: 0151ba74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 7149: 0151caa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ - 7150: 00819a64 244 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1p │ │ │ │ - 7151: 00b9b300 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 7152: 009ed8f4 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 7150: 00819a5c 244 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1p │ │ │ │ + 7151: 00b9b2f8 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 7152: 009ed8ec 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 7153: 01451004 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_h │ │ │ │ 7154: 002d14c8 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 7155: 0151b542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 7156: 014269f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsub8 │ │ │ │ 7157: 014e767c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 7158: 014f3ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 7159: 002a2354 224 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 7160: 0151bc78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 7161: 0151c6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 7162: 00b42cd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 7162: 00b42ccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 7163: 013bd494 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 7164: 002df9b8 220 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ - 7165: 00828bcc 164 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_os_ud │ │ │ │ + 7165: 00828bc4 164 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_os_ud │ │ │ │ 7166: 014dd980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 7167: 00b46590 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 7167: 00b46588 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 7168: 0065fef0 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 7169: 014ef3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 7170: 014f2ca8 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 7171: 01450f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_s │ │ │ │ 7172: 014f2f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 7173: 0151d9a8 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 7174: 0151c0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 7175: 01430634 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrntb │ │ │ │ 7176: 006dd4f8 1412 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 7177: 014e1590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 7178: 0151b63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ - 7179: 00820868 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbb │ │ │ │ + 7179: 00820860 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbb │ │ │ │ 7180: 014f4400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 7181: 00997650 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 7182: 00b7a0a4 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 7181: 00997648 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 7182: 00b7a09c 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 7183: 014edf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ - 7184: 009573f0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 7185: 00b956b8 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 7184: 009573e8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ + 7185: 00b956b0 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 7186: 00368abc 604 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 7187: 014305b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnth │ │ │ │ 7188: 014efcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 7189: 0151be3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 7190: 014f0d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ - 7191: 00863688 236 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_b │ │ │ │ - 7192: 0082090c 20 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbl │ │ │ │ + 7191: 00863680 236 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_b │ │ │ │ + 7192: 00820904 20 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbl │ │ │ │ 7193: 01418b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 7194: 014f86b0 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 7195: 0097f68c 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 7196: 0099d708 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 7195: 0097f684 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 7196: 0099d700 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 7197: 014eb15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_EVENT │ │ │ │ - 7198: 00863774 240 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_h │ │ │ │ + 7198: 0086376c 240 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_h │ │ │ │ 7199: 0151d54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 7200: 014f4a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 7201: 014e8768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 7202: 0151ca46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_READ_DSTATE │ │ │ │ 7203: 0151c71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 7204: 014f261c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 7205: 0151cd24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 7206: 014eb464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 7207: 00b31754 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ - 7208: 008208d4 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbw │ │ │ │ + 7207: 00b3174c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 7208: 008208cc 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbw │ │ │ │ 7209: 0151c4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 7210: 0151b82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ - 7211: 0095a664 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ + 7211: 0095a65c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 7212: 014eb23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_SELECT_EVENT │ │ │ │ 7213: 014e769c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 7214: 00b9e000 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 7214: 00b9dff8 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 7215: 0151c00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 7216: 01444350 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_d │ │ │ │ 7217: 014e5030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 7218: 002d4540 136 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 7219: 002ac368 424 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 7220: 0151c818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 7221: 0151dee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 7222: 002c8750 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ - 7223: 00840a94 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarb │ │ │ │ + 7223: 00840a8c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarb │ │ │ │ 7224: 002d583c 36 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 7225: 00ba5004 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 7225: 00ba4ffc 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 7226: 0151d2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 7227: 01444458 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_h │ │ │ │ 7228: 0151bcae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ - 7229: 00959ecc 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ + 7229: 00959ec4 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 7230: 0151d25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 7231: 00840b24 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarh │ │ │ │ - 7232: 00b8de50 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 7231: 00840b1c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarh │ │ │ │ + 7232: 00b8de48 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 7233: 0151c0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 7234: 00b5de9c 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 7235: 00add698 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 7234: 00b5de94 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 7235: 00add690 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 7236: 006c8d94 420 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 7237: 014de038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 7238: 014443d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_s │ │ │ │ 7239: 003c2f68 440 FUNC GLOBAL DEFAULT 12 framebuffer_update_memory_section │ │ │ │ 7240: 014e4890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 7241: 006acea8 168 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 7242: 0151bec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 7243: 002b5134 348 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ - 7244: 0094f614 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ + 7244: 0094f60c 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 7245: 0151c588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 7246: 0151d806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 7247: 00aa7a38 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 7247: 00aa7a30 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 7248: 013b7ea8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 7249: 0151bdba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 7250: 01512bdd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_emit_events_c │ │ │ │ 7251: 0151b4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_CALLBACK_DSTATE │ │ │ │ - 7252: 00840bb4 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarw │ │ │ │ + 7252: 00840bac 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarw │ │ │ │ 7253: 0151c058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 7254: 0065ff18 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 7255: 00b6dd94 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 7255: 00b6dd8c 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 7256: 0151b652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 7257: 00affa6c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 7258: 00ac8ed8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 7257: 00affa64 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 7258: 00ac8ed0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 7259: 014eb804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ - 7260: 0091efa4 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ + 7260: 0091ef9c 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 7261: 003231b4 468 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ - 7262: 0084fe98 68 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s64 │ │ │ │ + 7262: 0084fe90 68 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s64 │ │ │ │ 7263: 0151d260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ - 7264: 0081fdf4 416 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsb │ │ │ │ - 7265: 00a96838 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 7264: 0081fdec 416 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsb │ │ │ │ + 7265: 00a96830 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 7266: 0151b3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 7267: 00ae5280 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 7267: 00ae5278 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 7268: 003f8fa8 240 FUNC GLOBAL DEFAULT 12 pmbus_receive16 │ │ │ │ 7269: 0151d7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 7270: 0070266c 260 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 7271: 014dd250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 7272: 012ef7d0 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 7273: 014e9938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ - 7274: 00820058 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsl │ │ │ │ + 7274: 00820050 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsl │ │ │ │ 7275: 007a1d60 172 FUNC GLOBAL DEFAULT 12 pmu_op_finish │ │ │ │ 7276: 0151b2e3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 7277: 0151d5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 7278: 014ddd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_UNWATCH_EVENT │ │ │ │ 7279: 0151cfca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 7280: 00abd1d4 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 7280: 00abd1cc 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 7281: 014f1fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 7282: 014ec9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 7283: 006a26a4 108 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 7284: 014e60cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 7285: 014df8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CONFIG_CACHE_MISS_EVENT │ │ │ │ 7286: 0151d1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 7287: 0074bfa8 92 FUNC GLOBAL DEFAULT 12 omap_mpuio_out_set │ │ │ │ - 7288: 0081ff94 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsw │ │ │ │ + 7288: 0081ff8c 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsw │ │ │ │ 7289: 0028b528 72 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 7290: 00aa3d88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 7291: 009ec730 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 7290: 00aa3d80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 7291: 009ec728 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 7292: 002faca0 276 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 7293: 00b8c85c 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 7293: 00b8c854 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 7294: 002d10a8 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 7295: 00aa5318 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 7295: 00aa5310 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 7296: 014dd780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ 7297: 014df328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ 7298: 0151b7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STRONGARM_SSP_READ_UNDERRUN_DSTATE │ │ │ │ - 7299: 00b12b88 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 7299: 00b12b80 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 7300: 002c80ec 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 7301: 002c86b0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 7302: 00b194c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 7302: 00b194bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 7303: 014f3a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 7304: 014df2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 7305: 01412950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 7306: 00aee5fc 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 7306: 00aee5f4 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 7307: 006a82b4 120 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 7308: 00ae1640 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 7308: 00ae1638 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 7309: 006932d0 108 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ 7310: 0151bbb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_MASTER_WRITE_DSTATE │ │ │ │ - 7311: 00b0d6d4 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 7312: 00b9f328 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 7313: 009c26b4 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 7314: 009ff444 332 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 7311: 00b0d6cc 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 7312: 00b9f320 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 7313: 009c26ac 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 7314: 009ff43c 332 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 7315: 0151cc60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 7316: 014df578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ - 7317: 007d2eb4 28 FUNC GLOBAL DEFAULT 12 neon_full_reg_offset │ │ │ │ + 7317: 007d2ecc 28 FUNC GLOBAL DEFAULT 12 neon_full_reg_offset │ │ │ │ 7318: 0151bfc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 7319: 0151bbbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_WRITE_DSTATE │ │ │ │ - 7320: 0095a7f0 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ + 7320: 0095a7e8 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 7321: 014146b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 7322: 0151c7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 7323: 014ea468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 7324: 014e7acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 7325: 00678a34 24 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ - 7326: 008343d0 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarb │ │ │ │ + 7326: 008343c8 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarb │ │ │ │ 7327: 01412110 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 7328: 009ba4dc 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ - 7329: 008e2610 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ + 7328: 009ba4d4 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 7329: 008e2608 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 7330: 014dc928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 7331: 00678d8c 516 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 7332: 009c50a4 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ - 7333: 00834448 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarh │ │ │ │ + 7332: 009c509c 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 7333: 00834440 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarh │ │ │ │ 7334: 014e8228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 7335: 009b8070 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 7335: 009b8068 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 7336: 005ca5ac 132 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ - 7337: 00834064 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarb │ │ │ │ + 7337: 0083405c 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarb │ │ │ │ 7338: 004e1934 400 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 7339: 013b7910 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 7340: 0151c798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 7341: 006e46f8 160 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 7342: 00abd4a8 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ - 7343: 008340dc 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarh │ │ │ │ + 7342: 00abd4a0 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 7343: 008340d4 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarh │ │ │ │ 7344: 0151c870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 7345: 0151d7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ - 7346: 0081f888 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addub │ │ │ │ + 7346: 0081f880 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addub │ │ │ │ 7347: 003f9098 232 FUNC GLOBAL DEFAULT 12 pmbus_receive32 │ │ │ │ 7348: 0151d23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 7349: 014de340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 7350: 014e6d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 7351: 01418f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ - 7352: 008344ec 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarw │ │ │ │ + 7352: 008344e4 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarw │ │ │ │ 7353: 0151cda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 7354: 009d0e0c 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 7354: 009d0e04 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 7355: 014f1064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 7356: 0151d472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 7357: 0151c13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 7358: 002faea0 132 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 7359: 014ee1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 7360: 004d7450 508 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 7361: 014deaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 7362: 0151c600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 7363: 00668aa8 328 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 7364: 014389b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxb │ │ │ │ - 7365: 0081fae8 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addul │ │ │ │ + 7365: 0081fae0 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addul │ │ │ │ 7366: 014ed2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 7367: 0150a82c 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ - 7368: 00834180 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarw │ │ │ │ + 7368: 00834178 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarw │ │ │ │ 7369: 0151cfb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 7370: 009927cc 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 7370: 009927c4 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 7371: 014eb7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 7372: 00af3740 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 7372: 00af3738 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 7373: 0143892c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxh │ │ │ │ 7374: 0151cea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 7375: 0070f194 128 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 7376: 0069bc40 464 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 7377: 005c8cf4 240 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 7378: 00b74a48 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 7379: 00ab3980 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 7378: 00b74a40 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 7379: 00ab3978 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 7380: 0151bda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 7381: 0151b2d6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 7382: 00668cf0 136 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 7383: 00ba5d9c 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ - 7384: 0094f748 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 7385: 0081fa24 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_adduw │ │ │ │ - 7386: 009ee860 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 7383: 00ba5d94 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 7384: 0094f740 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ + 7385: 0081fa1c 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_adduw │ │ │ │ + 7386: 009ee858 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 7387: 0151de72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 7388: 0151d470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 7389: 00b27f30 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 7390: 0093000c 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 7389: 00b27f28 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 7390: 00930004 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 7391: 0151ba7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 7392: 014e73fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 7393: 0150aab8 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 7394: 0151b6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 7395: 00526c04 192 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 7396: 002c818c 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 7397: 0151bcc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 7398: 0151c6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 7399: 0151c6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 7400: 0065ff40 60 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 7401: 014388a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxw │ │ │ │ - 7402: 00957e9c 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ - 7403: 0084788c 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalarh │ │ │ │ + 7402: 00957e94 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ + 7403: 00847884 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalarh │ │ │ │ 7404: 014e8e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 7405: 0151d11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_DSTATE │ │ │ │ 7406: 014f413c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 7407: 00aab0ac 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 7407: 00aab0a4 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 7408: 013bc348 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 7409: 005cb45c 2404 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 7410: 0151b780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 7411: 0151d53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 7412: 014ed684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 7413: 002d6ec8 308 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 7414: 0141a634 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 7415: 0151bc54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 7416: 0141a694 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 7417: 014f311c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 7418: 006a49b4 164 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ - 7419: 00835d60 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashb │ │ │ │ + 7419: 00835d58 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashb │ │ │ │ 7420: 0141a6b4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ - 7421: 00847b40 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalars │ │ │ │ + 7421: 00847b38 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalars │ │ │ │ 7422: 0151c17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 7423: 009886f0 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 7423: 009886e8 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 7424: 00612098 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 7425: 0151c978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 7426: 014f0834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 7427: 00a44b54 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 7427: 00a44b4c 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 7428: 014e02cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 7429: 00835e40 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashh │ │ │ │ - 7430: 008ed02c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 7431: 00ac1384 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 7429: 00835e38 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashh │ │ │ │ + 7430: 008ed024 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ + 7431: 00ac137c 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 7432: 014e3da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 7433: 00a40b30 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 7433: 00a40b28 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 7434: 003f5a40 16 FUNC GLOBAL DEFAULT 12 omap_i2c_set_fclk │ │ │ │ 7435: 0151d6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 7436: 006892f0 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 7437: 014e6ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 7438: 0151cf0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 7439: 014f2e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 7440: 014ed804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 7441: 014e653c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 7442: 0066e584 164 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 7443: 00929f28 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 7443: 00929f20 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 7444: 014ece74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 7445: 014dd9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 7446: 014f4c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 7447: 0151ce88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 7448: 0151b338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 7449: 0151cf3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 7450: 014e2024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_UNIMPLEMENTED_READ_EVENT │ │ │ │ 7451: 0142e3a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarb │ │ │ │ - 7452: 00835f5c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashw │ │ │ │ - 7453: 00aa2618 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 7452: 00835f54 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashw │ │ │ │ + 7453: 00aa2610 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 7454: 014de7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 7455: 0032778c 260 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 7456: 00481a20 128 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 7457: 014e8f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 7458: 004d7080 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 7459: 002c8608 168 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 7460: 00b7bf48 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 7460: 00b7bf40 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 7461: 015157e0 22608 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 7462: 0142e324 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarh │ │ │ │ 7463: 0151cf80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 7464: 00ba4fd8 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 7464: 00ba4fd0 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 7465: 0151cfba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 7466: 0144e118 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_zip16 │ │ │ │ 7467: 0151d212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 7468: 01447134 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_a32 │ │ │ │ 7469: 0053b638 2684 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 7470: 00ba5cd4 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 7470: 00ba5ccc 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 7471: 014ee42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 7472: 0151b5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ - 7473: 00dddc4c 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ + 7473: 00dddc3c 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ 7474: 014ea4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 7475: 014e4b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ 7476: 014dfb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_INVALID_PTE_EVENT │ │ │ │ - 7477: 00b67064 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 7477: 00b6705c 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 7478: 0142e2a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarw │ │ │ │ 7479: 014eb574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 7480: 0142f6bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlc │ │ │ │ 7481: 0151b3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7482: 014ef330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7483: 0151bf6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ - 7484: 0096487c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7485: 00aa029c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ - 7486: 0091e510 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ + 7484: 00964874 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ + 7485: 00aa0294 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7486: 0091e508 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7487: 0065eec4 680 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7488: 0151b50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7489: 0151d13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7490: 0151ce1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 7491: 0087bce4 112 FUNC GLOBAL DEFAULT 12 gicv3_set_gicv3state │ │ │ │ - 7492: 009ecab0 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ - 7493: 00836904 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullth │ │ │ │ + 7491: 0087bcdc 112 FUNC GLOBAL DEFAULT 12 gicv3_set_gicv3state │ │ │ │ + 7492: 009ecaa8 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7493: 008368fc 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullth │ │ │ │ 7494: 0070abec 156 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7495: 01417ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ - 7496: 00827bf8 108 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_w │ │ │ │ + 7496: 00827bf0 108 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_w │ │ │ │ 7497: 0151d61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7498: 0033517c 356 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7499: 00b5c7fc 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7500: 00ac2990 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7499: 00b5c7f4 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7500: 00ac2988 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7501: 003c8c88 472 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7502: 006b545c 36 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7503: 0151bea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7504: 014eccc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7505: 0151d7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7506: 003f9180 240 FUNC GLOBAL DEFAULT 12 pmbus_receive64 │ │ │ │ 7507: 014ea408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ 7508: 00511464 72 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7509: 00ad4558 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7509: 00ad4550 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7510: 0151ba8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ 7511: 014442cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_h │ │ │ │ - 7512: 009e2f78 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7512: 009e2f70 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7513: 014e3fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7514: 0151c4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7515: 01418d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7516: 002d58d8 224 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7517: 0151c86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7518: 014e78dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ - 7519: 008369e0 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulltw │ │ │ │ + 7519: 008369d8 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulltw │ │ │ │ 7520: 0151c9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7521: 002cbc38 192 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7522: 0151bebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7523: 0051a018 676 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7524: 00aed710 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7524: 00aed708 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7525: 014e2158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7526: 009f0120 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7526: 009f0118 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7527: 014defec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7528: 014e5270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ - 7529: 00916c04 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ + 7529: 00916bfc 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ 7530: 014dfa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_READ_MMIO_EVENT │ │ │ │ - 7531: 00ae0748 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7531: 00ae0740 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7532: 01444248 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_s │ │ │ │ 7533: 002d2d78 640 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7534: 00ad1d40 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7534: 00ad1d38 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7535: 0151b4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7536: 014e1dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7537: 0151b380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ - 7538: 008326dc 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhb │ │ │ │ + 7538: 008326d4 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhb │ │ │ │ 7539: 014e82d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7540: 014ecef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7541: 0151b614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ 7542: 00426a70 2772 FUNC GLOBAL DEFAULT 12 gicv3_redist_read │ │ │ │ - 7543: 00933324 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7543: 0093331c 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7544: 0151b53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7545: 013bc1c8 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7546: 0151b3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ - 7547: 008327fc 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhh │ │ │ │ + 7547: 008327f4 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhh │ │ │ │ 7548: 014eddac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7549: 00ab43b8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7549: 00ab43b0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7550: 003193d4 1364 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7551: 002c822c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7552: 009b80b0 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7552: 009b80a8 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7553: 014f2948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7554: 0068906c 172 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ - 7555: 0095ccbc 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ + 7555: 0095ccb4 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7556: 014e2984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7557: 0151ca6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7558: 009341a4 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7558: 0093419c 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7559: 0151b680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7560: 0151c9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7561: 00b9529c 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7561: 00b95294 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7562: 003759c4 8 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ - 7563: 00945100 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7564: 00b0e59c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7563: 009450f8 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ + 7564: 00b0e594 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7565: 0142dd78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeqh │ │ │ │ - 7566: 009383a8 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ + 7566: 009383a0 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7567: 01418284 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7568: 009f994c 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7569: 00b79f68 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7568: 009f9944 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7569: 00b79f60 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7570: 00706d10 176 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7571: 0151d0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ - 7572: 0083293c 348 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhw │ │ │ │ - 7573: 00863a60 152 FUNC GLOBAL DEFAULT 12 helper_neon_pmull_h │ │ │ │ + 7572: 00832934 348 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhw │ │ │ │ + 7573: 00863a58 152 FUNC GLOBAL DEFAULT 12 helper_neon_pmull_h │ │ │ │ 7574: 014e3f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7575: 00aedef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7575: 00aedef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7576: 0151d26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7577: 006fc2b4 1068 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7578: 014f0bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ 7579: 0142dcf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeqs │ │ │ │ - 7580: 00aae0e8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7580: 00aae0e0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7581: 014ed224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7582: 0151c63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7583: 002c3524 916 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7584: 00b74050 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7584: 00b74048 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7585: 0151be56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7586: 00375364 52 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ - 7587: 00ad9040 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7587: 00ad9038 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7588: 014e1450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7589: 01410dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7590: 0049fe80 376 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7591: 00b66ee4 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7591: 00b66edc 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7592: 014e2b14 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7593: 00ba8db4 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7593: 00ba8dac 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7594: 014e1370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7595: 014dd030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7596: 014ebc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_EVENT │ │ │ │ 7597: 0151bd44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ - 7598: 008eb300 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ + 7598: 008eb2f8 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ 7599: 0143cd3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vand │ │ │ │ - 7600: 00a88944 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ - 7601: 00958070 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 7602: 00b642a4 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7600: 00a8893c 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7601: 00958068 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ + 7602: 00b6429c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7603: 014f96a0 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7604: 014dfc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7605: 00529630 8 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7606: 002c0c60 8 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7607: 014f0f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 7608: 00adbbfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7608: 00adbbf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7609: 002c6914 252 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 7610: 00a89b2c 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7610: 00a89b24 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7611: 0151b9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7612: 002fac4c 80 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7613: 014f4204 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7614: 009b6028 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7615: 00b6c678 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7614: 009b6020 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7615: 00b6c670 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7616: 014470b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_a64 │ │ │ │ 7617: 002cad38 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7618: 00925e94 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ - 7619: 0091e1bc 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ + 7618: 00925e8c 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7619: 0091e1b4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7620: 01416394 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 7621: 00ad801c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7622: 009963b8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7621: 00ad8014 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7622: 009963b0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7623: 014e026c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7624: 013bcdf0 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ - 7625: 008471d4 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpneh │ │ │ │ - 7626: 00945714 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7627: 00aaf8e8 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7625: 008471cc 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpneh │ │ │ │ + 7626: 0094570c 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ + 7627: 00aaf8e0 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7628: 004aef0c 68 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7629: 0151d298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7630: 002cbcf8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7631: 00a8b744 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7631: 00a8b73c 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7632: 0151d4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7633: 006100a8 996 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7634: 0151d648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7635: 0031f4c0 152 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7636: 005298a8 944 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7637: 00aa49c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7637: 00aa49b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7638: 0144d5c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt1a │ │ │ │ 7639: 014e1560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7640: 0144d53c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt1b │ │ │ │ - 7641: 00847488 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpnes │ │ │ │ + 7641: 00847480 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpnes │ │ │ │ 7642: 014e9e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7643: 00609fc8 332 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7644: 014ecc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7645: 00a9e8ac 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7646: 00aa7cec 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7645: 00a9e8a4 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7646: 00aa7ce4 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7647: 0151c220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7648: 014e1fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_MASTER_WRITE_EVENT │ │ │ │ - 7649: 0086ea38 136 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd_round_to_zero │ │ │ │ + 7649: 0086ea30 136 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd_round_to_zero │ │ │ │ 7650: 0151bf80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7651: 006dce68 908 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7652: 0084ef84 60 FUNC GLOBAL DEFAULT 12 helper_neon_add_u8 │ │ │ │ - 7653: 00b1275c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ - 7654: 00862798 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_b │ │ │ │ + 7652: 0084ef7c 60 FUNC GLOBAL DEFAULT 12 helper_neon_add_u8 │ │ │ │ + 7653: 00b12754 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7654: 00862790 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_b │ │ │ │ 7655: 014eacfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ - 7656: 00862a90 332 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_d │ │ │ │ + 7656: 00862a88 332 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_d │ │ │ │ 7657: 014e3298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READB_EVENT │ │ │ │ 7658: 002c5a38 124 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7659: 00b877b8 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7660: 00daff70 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7661: 00aa6230 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ - 7662: 00862894 256 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_h │ │ │ │ + 7659: 00b877b0 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7660: 00daff60 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7661: 00aa6228 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7662: 0086288c 256 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_h │ │ │ │ 7663: 0151c586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7664: 0151b9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7665: 0151d69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7666: 014de964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7667: 014f36d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ 7668: 0144de84 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesd │ │ │ │ - 7669: 0093441c 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7669: 00934414 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7670: 0151bb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7671: 014e0dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7672: 0144df08 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aese │ │ │ │ 7673: 00325660 860 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7674: 0151c1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7675: 00930f5c 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7675: 00930f54 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7676: 002c06f8 248 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7677: 00b258e0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7677: 00b258d8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7678: 003e8c3c 8 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ - 7679: 00862994 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_s │ │ │ │ + 7679: 0086298c 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_s │ │ │ │ 7680: 014de460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7681: 0151d6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7682: 01410d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ - 7683: 008f55bc 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ + 7683: 008f55b4 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7684: 0151c7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7685: 014eda44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7686: 00b75578 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7686: 00b75570 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ 7687: 0144d4b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt2a │ │ │ │ - 7688: 00b241b4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7688: 00b241ac 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7689: 0144d434 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt2b │ │ │ │ 7690: 0151b6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7691: 014e09b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7692: 0151c704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7693: 0151d2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7694: 002b6168 424 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7695: 01450a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_add_u8 │ │ │ │ - 7696: 0085b53c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_d │ │ │ │ - 7697: 0085cb78 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_d │ │ │ │ + 7696: 0085b534 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_d │ │ │ │ + 7697: 0085cb70 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_d │ │ │ │ 7698: 0151b6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7699: 00338170 196 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 7700: 01512bd8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_c │ │ │ │ 7701: 0151cf9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7702: 014f43c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7703: 0151ce72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ - 7704: 00930880 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7704: 00930878 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7705: 014516b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_b │ │ │ │ 7706: 005d64e8 324 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ - 7707: 0087bc80 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7708: 0085b3b4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_h │ │ │ │ - 7709: 00abbc3c 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ - 7710: 0085c9f0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_h │ │ │ │ + 7707: 0087bc78 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ + 7708: 0085b3ac 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_h │ │ │ │ + 7709: 00abbc34 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7710: 0085c9e8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_h │ │ │ │ 7711: 0145152c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_d │ │ │ │ 7712: 014e0c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7713: 00b2c070 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7714: 00b44fb8 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7713: 00b2c068 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7714: 00b44fb0 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7715: 0151bdac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7716: 00aea4ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7716: 00aea4a4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7717: 014ecd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7718: 0099fd98 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7719: 00b2ca34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7718: 0099fd90 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7719: 00b2ca2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7720: 01451634 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_h │ │ │ │ 7721: 002ed9f4 164 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7722: 009fc454 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7722: 009fc44c 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7723: 014e12e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7724: 0151d316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7725: 00b4d988 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7725: 00b4d980 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7726: 0151d3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7727: 014efce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ - 7728: 0085b478 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_s │ │ │ │ + 7728: 0085b470 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_s │ │ │ │ 7729: 014eb684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ - 7730: 0085cab4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_s │ │ │ │ + 7730: 0085caac 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_s │ │ │ │ 7731: 00434eb4 836 FUNC GLOBAL DEFAULT 12 memory_device_plug │ │ │ │ 7732: 002cade4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7733: 0151d368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7734: 00623f38 264 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ - 7735: 0091a0bc 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ + 7735: 0091a0b4 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ 7736: 014515b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_s │ │ │ │ - 7737: 009ed5f4 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7737: 009ed5ec 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7738: 014efc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7739: 014df03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7740: 00ab1038 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7741: 00abf378 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7740: 00ab1030 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7741: 00abf370 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7742: 0151b2b9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7743: 00a4f248 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7743: 00a4f240 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7744: 0151c980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7745: 014f3f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ - 7746: 0095cfec 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ + 7746: 0095cfe4 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7747: 014ee22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7748: 014e4980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7749: 014f2068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7750: 014e09e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 7751: 014e1300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7752: 014f1250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7753: 002d44e4 44 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7754: 0144a1ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_d │ │ │ │ 7755: 002c0e78 424 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7756: 0144954c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_d │ │ │ │ 7757: 014de5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7758: 014114b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7759: 009e5eac 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7759: 009e5ea4 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7760: 014e24f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7761: 0144a2b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_h │ │ │ │ 7762: 00decb38 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7763: 01449654 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_h │ │ │ │ - 7764: 00a8573c 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ - 7765: 009edd74 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7764: 00a85734 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7765: 009edd6c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7766: 014ec634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7767: 0151d8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7768: 0151b5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ 7769: 007a0ed4 172 FUNC GLOBAL DEFAULT 12 arm_sctlr │ │ │ │ - 7770: 00b64410 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7770: 00b64408 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7771: 0151d942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7772: 0086d810 256 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr_from_host │ │ │ │ - 7773: 00aa45cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7772: 0086d808 256 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr_from_host │ │ │ │ + 7773: 00aa45c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7774: 006ac070 116 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7775: 014de2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7776: 014f2b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7777: 00ad66bc 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7778: 009189ec 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ - 7779: 00a4a420 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7777: 00ad66b4 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7778: 009189e4 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ + 7779: 00a4a418 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ 7780: 0038c608 136 FUNC GLOBAL DEFAULT 12 cxl_event_init │ │ │ │ 7781: 014eb07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N2FRAME_EVENT │ │ │ │ 7782: 0070f7cc 24 FUNC GLOBAL DEFAULT 12 define_cortex_a72_a57_a53_cp_reginfo │ │ │ │ 7783: 0144a230 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_s │ │ │ │ - 7784: 00b2b0ac 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7784: 00b2b0a4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7785: 014495d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_s │ │ │ │ 7786: 014e3e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7787: 006c37a0 320 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7788: 007b0da8 148 FUNC GLOBAL DEFAULT 12 gen_gvec_uhsub │ │ │ │ 7789: 0151b84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7790: 0151b9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ 7791: 014340fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavxsh │ │ │ │ - 7792: 0099d7e4 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7792: 0099d7dc 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7793: 0151cf00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7794: 009f45b8 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7795: 00a12b1c 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7794: 009f45b0 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7795: 00a12b14 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7796: 0032211c 108 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7797: 006c8578 488 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ - 7798: 008e451c 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ + 7798: 008e4514 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7799: 0151bca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7800: 014e8f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7801: 006c90a0 140 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ - 7802: 0083ea2c 172 FUNC GLOBAL DEFAULT 12 helper_mve_sqshl │ │ │ │ + 7802: 0083ea24 172 FUNC GLOBAL DEFAULT 12 helper_mve_sqshl │ │ │ │ 7803: 0151b504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7804: 0036c074 184 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7805: 00988754 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ - 7806: 008dd86c 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ - 7807: 0091bb68 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ + 7805: 0098874c 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7806: 008dd864 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ + 7807: 0091bb60 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7808: 00656c4c 200 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ 7809: 01436304 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarb │ │ │ │ - 7810: 00aebae8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7810: 00aebae0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7811: 00702ea0 80 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7812: 00b66b74 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7812: 00b66b6c 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7813: 0065f16c 104 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7814: 0151c760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7815: 003c6558 1200 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7816: 00b54d30 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7816: 00b54d28 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7817: 0151d002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7818: 014e4ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7819: 014dd0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7820: 0048f078 720 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7821: 0151b98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7822: 00b168c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7822: 00b168c0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7823: 01434078 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavxsw │ │ │ │ - 7824: 009c4c6c 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7824: 009c4c64 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7825: 0151c41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7826: 00703e64 76 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7827: 01436280 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarh │ │ │ │ 7828: 007884bc 108 FUNC GLOBAL DEFAULT 12 arm_register_el_change_hook │ │ │ │ 7829: 0151c5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7830: 00618a08 232 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7831: 014dd160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7832: 00b42998 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7833: 00932644 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ - 7834: 00850414 72 FUNC GLOBAL DEFAULT 12 helper_neon_cge_f32 │ │ │ │ + 7832: 00b42990 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7833: 0093263c 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7834: 0085040c 72 FUNC GLOBAL DEFAULT 12 helper_neon_cge_f32 │ │ │ │ 7835: 014e88a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7836: 0151b6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7837: 0151c0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7838: 014debfc 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7839: 0057b59c 204 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7840: 00527304 204 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7841: 002c23d8 444 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7842: 0151d536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7843: 0036cca8 16 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7844: 00aed6b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7844: 00aed6ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7845: 014f514c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7846: 0151d3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7847: 00a94494 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7848: 009ab8a4 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7849: 00b192f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7847: 00a9448c 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7848: 009ab89c 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7849: 00b192f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7850: 014f1f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7851: 00a9cb6c 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7851: 00a9cb64 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7852: 0038c830 184 FUNC GLOBAL DEFAULT 12 cxl_discard_all_event_records │ │ │ │ 7853: 014f27c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 7854: 014361fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarw │ │ │ │ - 7855: 00abbfc4 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7856: 00a7df74 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7855: 00abbfbc 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7856: 00a7df6c 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7857: 0066db28 132 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7858: 01410cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ 7859: 0151d5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_UPDATE_IRQ_DSTATE │ │ │ │ - 7860: 009f0230 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7861: 00b246a4 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7860: 009f0228 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7861: 00b2469c 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7862: 0151b772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7863: 00b4c864 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7863: 00b4c85c 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7864: 014ed934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7865: 0151c19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7866: 014e5520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7867: 0144e5bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acgt_f32 │ │ │ │ 7868: 007a1888 136 FUNC GLOBAL DEFAULT 12 pmu_pre_el_change │ │ │ │ 7869: 0151b99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7870: 01512b99 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7871: 014e612c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7872: 00679514 24 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7873: 0030e504 200 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7874: 009e4b54 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7875: 00bb1720 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7874: 009e4b4c 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7875: 00bb1718 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7876: 0151d75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7877: 0151bd60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ - 7878: 0083e610 276 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll │ │ │ │ + 7878: 0083e608 276 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll │ │ │ │ 7879: 002d8760 252 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7880: 005296c4 72 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7881: 00288948 696 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7882: 014f0a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7883: 01428654 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhb │ │ │ │ 7884: 006b5fd8 36 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 7885: 006e00b4 96 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 7886: 0036c278 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ 7887: 006aba24 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7888: 0070aafc 180 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7889: 0066b8f0 60 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7890: 0151b8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7891: 014e6ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7892: 014eedf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7893: 00af55c0 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7893: 00af55b8 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ 7894: 0142875c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhl │ │ │ │ - 7895: 009fdd48 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7895: 009fdd40 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7896: 014e4990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7897: 002de060 172 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7898: 0151d218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7899: 0151c358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7900: 0151d236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7901: 00ae194c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7901: 00ae1944 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7902: 003695ec 160 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ 7903: 002d8960 112 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fd │ │ │ │ - 7904: 00b01d44 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7905: 00b99fa8 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7904: 00b01d3c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7905: 00b99fa0 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7906: 014ed364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7907: 014286d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhw │ │ │ │ 7908: 00decac0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7909: 0151c54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7910: 002c762c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7911: 00ad7eb8 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7911: 00ad7eb0 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7912: 004dbba8 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7913: 009cc780 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7913: 009cc778 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7914: 013b7d78 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7915: 0151d910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7916: 0092a0a4 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7916: 0092a09c 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7917: 00667514 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7918: 0086947c 80 FUNC GLOBAL DEFAULT 12 helper_gvec_ummla_b │ │ │ │ - 7919: 009ef458 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7918: 00869474 80 FUNC GLOBAL DEFAULT 12 helper_gvec_ummla_b │ │ │ │ + 7919: 009ef450 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7920: 014e4b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7921: 0151ca2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RESET_DSTATE │ │ │ │ 7922: 014e4ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7923: 014dd400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7924: 0150ab14 16 OBJECT GLOBAL DEFAULT 25 console_out_gf │ │ │ │ 7925: 014ec764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7926: 00b2a004 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7926: 00b29ffc 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7927: 00334478 3332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7928: 00adee0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7928: 00adee04 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 7929: 01432104 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsb │ │ │ │ 7930: 00609ae8 356 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7931: 005c9ed4 268 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7932: 0151cfda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7933: 014e5300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7934: 00932478 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7934: 00932470 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7935: 014457f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_b │ │ │ │ 7936: 0151de42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7937: 00b195d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7937: 00b195d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7938: 01432080 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsh │ │ │ │ 7939: 01445664 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_d │ │ │ │ 7940: 014ef084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7941: 0151be8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7942: 014e2cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ - 7943: 0090d554 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7944: 00a842c4 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7943: 0090d54c 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ + 7944: 00a842bc 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7945: 0144576c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_h │ │ │ │ 7946: 00375140 548 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ - 7947: 008e4098 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ + 7947: 008e4090 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7948: 014e667c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7949: 0151b930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7950: 00657304 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7951: 00b79594 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7951: 00b7958c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7952: 014e37e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7953: 0142c7d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrint_rm_h │ │ │ │ 7954: 01440678 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_os_uw │ │ │ │ 7955: 014e8628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7956: 0151b8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7957: 014e4900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7958: 014e4cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7959: 0028b5c8 364 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ 7960: 01431ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsw │ │ │ │ 7961: 007983a0 1596 FUNC GLOBAL DEFAULT 12 cpsr_write │ │ │ │ 7962: 014456e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_s │ │ │ │ - 7963: 00935c40 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ - 7964: 00918a7c 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ + 7963: 00935c38 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7964: 00918a74 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ 7965: 014ecda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ - 7966: 00964734 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ - 7967: 0091e394 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ + 7966: 0096472c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ + 7967: 0091e38c 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ 7968: 0142c74c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrint_rm_s │ │ │ │ - 7969: 00a954b4 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7970: 00b65abc 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7969: 00a954ac 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7970: 00b65ab4 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7971: 004ae630 376 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7972: 00b2d890 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7972: 00b2d888 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 7973: 014eb9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 7974: 00ad494c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7974: 00ad4944 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7975: 0151c198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7976: 006a2650 28 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 7977: 009c0c64 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7978: 00acff18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7979: 008b6c00 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7977: 009c0c5c 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7978: 00acff10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7979: 008b6bf8 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7980: 0065e14c 60 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7981: 014df398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7982: 0051ac2c 100 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7983: 0151ce68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7984: 014f21cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7985: 0151ccd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7986: 0151cb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7987: 014e1290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7988: 0151d0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7989: 0066d290 104 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7990: 009fb360 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7991: 00b6ce24 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7992: 00aa4ad4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7990: 009fb358 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7991: 00b6ce1c 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7992: 00aa4acc 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7993: 0066ac68 136 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7994: 014e033c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7995: 014e732c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7996: 014e6bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7997: 0151b97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7998: 0151ce0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7999: 014ecac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 8000: 014f3a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 8001: 014e9e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 8002: 00ab58b8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 8003: 0093583c 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 8002: 00ab58b0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 8003: 00935834 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 8004: 0151d8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 8005: 002c76d4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 8006: 006e700c 120 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ - 8007: 00958240 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ + 8007: 00958238 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 8008: 0061eb1c 780 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 8009: 014ee4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 8010: 00aa6178 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 8010: 00aa6170 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 8011: 014e9768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 8012: 008b4e20 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 8012: 008b4e18 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 8013: 00703644 556 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 8014: 0151bbe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 8015: 0053adec 12 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 8016: 0037a7cc 260 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 8017: 00a2d064 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 8017: 00a2d05c 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 8018: 0151c796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 8019: 0151c422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 8020: 0151bb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 8021: 0144e4b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acgt_f64 │ │ │ │ 8022: 0036c73c 296 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ - 8023: 00971030 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 8024: 008f8bec 84 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 8023: 00971028 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ + 8024: 008f8be4 84 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 8025: 014e4920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 8026: 00524b74 308 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 8027: 006730c0 120 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 8028: 0065ec6c 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 8029: 006ffb0c 108 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_vhost_net │ │ │ │ 8030: 007b00bc 64 FUNC GLOBAL DEFAULT 12 gen_gvec_sshl │ │ │ │ 8031: 00654340 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 8032: 014f3794 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 8033: 0151c9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 8034: 00b5de14 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 8034: 00b5de0c 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 8035: 0066ce64 780 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 8036: 01431f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavub │ │ │ │ 8037: 014ede3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 8038: 0151bd30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_DSTATE │ │ │ │ 8039: 014ec7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 8040: 007af8fc 56 FUNC GLOBAL DEFAULT 12 gen_gvec_sshr │ │ │ │ 8041: 01431ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavuh │ │ │ │ @@ -8058,16 +8058,16 @@ │ │ │ │ 8054: 0151cef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_DSTATE │ │ │ │ 8055: 0151c8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 8056: 00375b4c 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 8057: 0028b924 396 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 8058: 014e5830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 8059: 014ed6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 8060: 002c0c00 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 8061: 00af030c 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 8062: 00921218 28 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 8061: 00af0304 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 8062: 00921210 28 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 8063: 014de984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 8064: 014367a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul270s │ │ │ │ 8065: 01431e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavuw │ │ │ │ 8066: 014eeed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 8067: 006fc228 140 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 8068: 0151b290 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 8069: 014e0cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ @@ -8079,1246 +8079,1246 @@ │ │ │ │ 8075: 014e26a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 8076: 014ea6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 8077: 014e32a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_EVENT │ │ │ │ 8078: 0145449c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltos_round_to_nearest │ │ │ │ 8079: 0069b9d8 124 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 8080: 014e8b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 8081: 0030e098 576 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 8082: 008f65b4 72 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 8083: 00b2bc78 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 8082: 008f65ac 72 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 8083: 00b2bc70 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 8084: 014284c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklb │ │ │ │ 8085: 01442fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_b │ │ │ │ 8086: 014eec94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 8087: 00b2908c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 8088: 00af3880 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 8087: 00b29084 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 8088: 00af3878 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 8089: 01442e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_d │ │ │ │ 8090: 0151b708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 8091: 0036e308 392 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 8092: 0151bcd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 8093: 0151d7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 8094: 01442f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_h │ │ │ │ 8095: 0151ba1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 8096: 00a34068 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 8096: 00a34060 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 8097: 014285d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackll │ │ │ │ 8098: 014e9d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 8099: 007508cc 208 FUNC GLOBAL DEFAULT 12 allwinner_h3_bootrom_setup │ │ │ │ 8100: 00684060 92 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 8101: 00ab89b0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 8102: 009295ac 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 8101: 00ab89a8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 8102: 009295a4 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 8103: 00327b1c 160 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 8104: 014105bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ 8105: 01442eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_s │ │ │ │ - 8106: 00ab7198 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 8107: 0081a468 184 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su0 │ │ │ │ + 8106: 00ab7190 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 8107: 0081a460 184 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su0 │ │ │ │ 8108: 0142854c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklw │ │ │ │ - 8109: 0081a520 224 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su1 │ │ │ │ - 8110: 00ba6830 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 8111: 00b30210 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ - 8112: 0086e7f4 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod_round_to_nearest │ │ │ │ + 8109: 0081a518 224 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su1 │ │ │ │ + 8110: 00ba6828 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 8111: 00b30208 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 8112: 0086e7ec 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod_round_to_nearest │ │ │ │ 8113: 014e2368 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 8114: 00705714 52 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 8115: 014e6f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 8116: 0065b8f8 96 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 8117: 0151bf4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 8118: 0151c2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 8119: 0031f3b0 272 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 8120: 002dc044 64 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 8121: 00b2cdcc 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 8121: 00b2cdc4 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 8122: 0151b98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 8123: 00adf1a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 8123: 00adf19c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 8124: 0151b522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 8125: 009f7214 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 8125: 009f720c 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 8126: 0151d13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 8127: 006dde60 376 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 8128: 014e9968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 8129: 00b48358 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 8129: 00b48350 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 8130: 0151b2a2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 8131: 006600e0 104 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 8132: 0151cbba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 8133: 014e8168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ 8134: 0151bbb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_ASPEED_APB2OPB_READ_DSTATE │ │ │ │ - 8135: 00935e60 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 8135: 00935e58 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 8136: 006c29c4 1600 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 8137: 00b8db7c 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 8137: 00b8db74 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 8138: 014ee53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 8139: 01416418 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 8140: 00670608 16 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 8141: 014e9658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 8142: 002c0db8 64 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 8143: 014e0d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ - 8144: 008e444c 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 8145: 00920ca4 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 8146: 00925e5c 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 8144: 008e4444 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ + 8145: 00920c9c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 8146: 00925e54 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 8147: 005c5be0 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 8148: 014dfce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 8149: 0151bef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 8150: 0151c3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 8151: 0151d336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 8152: 00aef83c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 8152: 00aef834 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 8153: 014de7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 8154: 009c6934 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 8155: 00a9f4f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 8154: 009c692c 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 8155: 00a9f4ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 8156: 0065a7dc 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 8157: 0151b920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 8158: 00357030 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q80bl │ │ │ │ 8159: 014dfde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 8160: 014f03b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 8161: 00b60e4c 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 8161: 00b60e44 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 8162: 014e95f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 8163: 01426764 132 OBJECT GLOBAL DEFAULT 24 helper_info_shadd8 │ │ │ │ 8164: 014dff04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 8165: 014e48a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ - 8166: 00963d38 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ + 8166: 00963d30 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 8167: 002c1518 424 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 8168: 0151d8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 8169: 0151d0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 8170: 01438cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxb │ │ │ │ 8171: 00516c08 244 FUNC GLOBAL DEFAULT 12 pci_root_bus_init │ │ │ │ 8172: 0151c6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 8173: 0151d880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 8174: 002c7780 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 8175: 0062d934 96 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ - 8176: 0095d458 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ + 8176: 0095d450 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 8177: 0036cec4 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ 8178: 01438c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxh │ │ │ │ - 8179: 00b38c6c 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 8179: 00b38c64 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 8180: 014e8a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ - 8181: 00b3b4b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 8181: 00b3b4ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 8182: 014f33e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 8183: 014dda00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 8184: 014dd6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 8185: 0151c224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 8186: 0151d296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 8187: 00b88d94 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 8187: 00b88d8c 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 8188: 0151bfd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 8189: 0151cdf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 8190: 0151c970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 8191: 0151cf04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 8192: 00669b64 168 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 8193: 00902ae0 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 8193: 00902ad8 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ 8194: 01438bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxw │ │ │ │ - 8195: 00b666a8 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 8196: 00922328 156 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 8197: 00b6967c 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 8195: 00b666a0 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 8196: 00922320 156 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 8197: 00b69674 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 8198: 014275d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uxtb16 │ │ │ │ 8199: 014eee34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 8200: 002d89d0 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 8201: 00930124 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 8201: 0093011c 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 8202: 0151c048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 8203: 00519f94 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 8204: 014ee6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ - 8205: 009203d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ + 8205: 009203c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 8206: 014ecdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 8207: 014eae5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 8208: 002c0be0 8 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 8209: 0065a578 612 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 8210: 014e5620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 8211: 0097bd1c 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 8211: 0097bd14 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 8212: 01410538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 8213: 00873dbc 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 8213: 00873db4 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 8214: 013b7ef8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ 8215: 014df908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_STE_EVENT │ │ │ │ - 8216: 00989d08 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ - 8217: 008e2e44 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ + 8216: 00989d00 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 8217: 008e2e3c 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 8218: 0151bf50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 8219: 0037d208 204 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 8220: 009d1d60 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 8220: 009d1d58 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 8221: 006a6780 52 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 8222: 014eb22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_DESELECT_EVENT │ │ │ │ 8223: 014e2a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ - 8224: 0093eab4 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ + 8224: 0093eaac 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 8225: 014f512c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 8226: 0151df12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 8227: 009b8054 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 8227: 009b804c 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 8228: 0151df17 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 8229: 009efeb8 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 8229: 009efeb0 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 8230: 014edecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 8231: 0151d49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 8232: 00a00fac 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 8233: 00b75690 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 8232: 00a00fa4 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 8233: 00b75688 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 8234: 014f2b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 8235: 00ad7d50 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 8236: 00ba6e14 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 8235: 00ad7d48 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 8236: 00ba6e0c 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 8237: 0031dacc 84 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 8238: 00b539fc 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 8238: 00b539f4 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 8239: 0151b628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 8240: 0092d0d0 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 8241: 00a05690 400 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 8240: 0092d0c8 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 8241: 00a05688 400 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 8242: 006d7f40 308 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 8243: 0151d448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 8244: 014de834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 8245: 0151de7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 8246: 014e69ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 8247: 002bb854 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 8248: 0061ee28 76 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 8249: 014f03c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 8250: 00b34b7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 8251: 00b124d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 8250: 00b34b74 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 8251: 00b124d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 8252: 002d42a8 116 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ - 8253: 009592a0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ + 8253: 00959298 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 8254: 0151b34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 8255: 0151b2e6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 8256: 01435200 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarb │ │ │ │ 8257: 014dcaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 8258: 013bd508 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 8259: 009fa7ac 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 8259: 009fa7a4 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 8260: 002c8b10 196 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ 8261: 014f509c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 8262: 0143517c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarh │ │ │ │ 8263: 0151d15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 8264: 014dfcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 8265: 00989364 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 8265: 0098935c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 8266: 014e1f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 8267: 00867d80 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sd │ │ │ │ - 8268: 00b9e1a4 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 8269: 00867f00 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sf │ │ │ │ - 8270: 00a942c8 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 8267: 00867d78 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sd │ │ │ │ + 8268: 00b9e19c 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 8269: 00867ef8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sf │ │ │ │ + 8270: 00a942c0 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 8271: 002bb914 252 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 8272: 014dc7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 8273: 014f2e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ - 8274: 00868080 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sh │ │ │ │ + 8274: 00868078 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sh │ │ │ │ 8275: 0151bac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 8276: 014f1818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 8277: 014f3ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 8278: 0151cd80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 8279: 00411164 2196 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 8280: 0143fa18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20b │ │ │ │ 8281: 002c57d8 96 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 8282: 0151cd72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ 8283: 0078981c 4 FUNC GLOBAL DEFAULT 12 arm_cpu_finalize_features │ │ │ │ - 8284: 00a2cd3c 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 8284: 00a2cd34 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 8285: 014e0be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 8286: 0144e010 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip16 │ │ │ │ 8287: 0151c09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 8288: 00688e98 88 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ - 8289: 008ebd40 500 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ + 8289: 008ebd38 500 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 8290: 002c9044 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ - 8291: 0084f39c 108 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s16 │ │ │ │ + 8291: 0084f394 108 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s16 │ │ │ │ 8292: 0062fd24 136 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 8293: 0143f994 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20h │ │ │ │ 8294: 014350f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarw │ │ │ │ 8295: 014ee11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 8296: 0151c94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 8297: 0065832c 68 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 8298: 014de8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 8299: 00b6441c 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 8299: 00b64414 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 8300: 014e9e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 8301: 00a4a2b0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 8301: 00a4a2a8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 8302: 00323388 216 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 8303: 00bb06c0 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 8303: 00bb06b8 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 8304: 014dc818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 8305: 0151bf0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 8306: 014ded5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 8307: 014e74fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 8308: 014ea2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 8309: 013bac34 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 8310: 00b643c8 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 8310: 00b643c0 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 8311: 0151caf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 8312: 0070443c 244 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 8313: 0151c6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 8314: 00ad4278 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 8314: 00ad4270 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 8315: 0143f910 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20w │ │ │ │ 8316: 014ea818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 8317: 014e3d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 8318: 00ac35f8 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 8318: 00ac35f0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 8319: 0069d608 568 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 8320: 005be594 268 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 8321: 0151c6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 8322: 0151d360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 8323: 00b2cdd4 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 8324: 00b1ec78 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 8323: 00b2cdcc 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 8324: 00b1ec70 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 8325: 0151c0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 8326: 00a98ff0 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 8326: 00a98fe8 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 8327: 0151d464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 8328: 0151d5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 8329: 0098cf3c 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 8329: 0098cf34 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 8330: 0151d2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 8331: 0143f88c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21b │ │ │ │ 8332: 0151d79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 8333: 00898f54 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 8333: 00898f4c 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 8334: 0151c9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 8335: 0151c930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 8336: 014e0d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ 8337: 0143f808 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21h │ │ │ │ - 8338: 00ab945c 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 8338: 00ab9454 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 8339: 007bb4dc 132 FUNC GLOBAL DEFAULT 12 gen_rev16 │ │ │ │ 8340: 002d25a4 180 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 8341: 00aed7c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 8341: 00aed7c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 8342: 006e38c8 432 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 8343: 002c2594 448 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 8344: 014104b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 8345: 0151cb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 8346: 014f05d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 8347: 0151bc36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 8348: 014f1b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 8349: 005227d8 616 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 8350: 0151ca88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 8351: 0151ce18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 8352: 0151c7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 8353: 00adcd10 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 8353: 00adcd08 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 8354: 0151ca44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_WRITE_DSTATE │ │ │ │ - 8355: 00aa8e34 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 8355: 00aa8e2c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ 8356: 012f2238 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicd_nmi │ │ │ │ - 8357: 009d1c60 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 8357: 009d1c58 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 8358: 01412c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 8359: 0151b2cd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 8360: 0143f784 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21w │ │ │ │ 8361: 0151b2a5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 8362: 005c6268 108 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 8363: 00b467f0 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 8363: 00b467e8 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 8364: 01413004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 8365: 00851eac 328 FUNC GLOBAL DEFAULT 12 helper_cpsr_write_eret │ │ │ │ - 8366: 00867e40 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_ud │ │ │ │ - 8367: 00a6dd38 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ - 8368: 00867fc0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uf │ │ │ │ + 8365: 00851ea4 328 FUNC GLOBAL DEFAULT 12 helper_cpsr_write_eret │ │ │ │ + 8366: 00867e38 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_ud │ │ │ │ + 8367: 00a6dd30 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 8368: 00867fb8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uf │ │ │ │ 8369: 014e3448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 8370: 014e2d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 8371: 00868140 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uh │ │ │ │ - 8372: 00b6504c 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 8373: 00b5f968 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 8371: 00868138 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uh │ │ │ │ + 8372: 00b65044 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 8373: 00b5f960 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 8374: 006d85b0 756 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 8375: 0151d89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 8376: 014e796c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 8377: 0151d1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 8378: 0144df8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip32 │ │ │ │ 8379: 0151b790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ - 8380: 0084f49c 56 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s32 │ │ │ │ + 8380: 0084f494 56 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s32 │ │ │ │ 8381: 0151cde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 8382: 014e86d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 8383: 00add84c 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 8384: 009b6ba8 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 8383: 00add844 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 8384: 009b6ba0 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 8385: 0151b7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_GET_STE_DSTATE │ │ │ │ 8386: 014ee5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DETACH_DEVICE_EVENT │ │ │ │ 8387: 014ea578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 8388: 00ae4e54 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 8388: 00ae4e4c 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 8389: 0151bd22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 8390: 0151cafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 8391: 01437384 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmh │ │ │ │ 8392: 006c6c34 796 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 8393: 00b311ac 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 8393: 00b311a4 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 8394: 002a22a8 172 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 8395: 014f4834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 8396: 007a180c 124 FUNC GLOBAL DEFAULT 12 pmu_op_start │ │ │ │ - 8397: 008ec4d4 304 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 8398: 0099fc94 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 8397: 008ec4cc 304 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ + 8398: 0099fc8c 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 8399: 0151bdbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ 8400: 01435518 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarb │ │ │ │ - 8401: 00b60ea0 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 8401: 00b60e98 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 8402: 014efec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 8403: 014dc9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 8404: 00854e60 212 FUNC GLOBAL DEFAULT 12 arm_cpu_do_transaction_failed │ │ │ │ + 8404: 00854e58 212 FUNC GLOBAL DEFAULT 12 arm_cpu_do_transaction_failed │ │ │ │ 8405: 014ebf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 8406: 013bc5b4 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ 8407: 01437300 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnms │ │ │ │ - 8408: 00996c98 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 8409: 00b76fe0 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 8408: 00996c90 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 8409: 00b76fd8 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 8410: 002c04cc 16 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 8411: 01435494 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarh │ │ │ │ - 8412: 0095be78 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ + 8412: 0095be70 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 8413: 014e8418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 8414: 002c2220 440 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 8415: 00aae558 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 8415: 00aae550 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 8416: 01435830 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarb │ │ │ │ 8417: 014eb744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 8418: 01437174 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmah │ │ │ │ 8419: 0053adf8 224 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 8420: 0151b7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_GERRORN_DSTATE │ │ │ │ 8421: 014eeb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 8422: 014f263c 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 8423: 00929a4c 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 8423: 00929a44 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 8424: 00528ef0 236 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 8425: 0151b972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 8426: 014357ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarh │ │ │ │ 8427: 0151ba36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 8428: 00db1500 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 8428: 00db14f0 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 8429: 002b5884 344 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 8430: 00b1a764 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 8431: 00b5cdf4 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 8432: 00ba6b80 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 8430: 00b1a75c 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 8431: 00b5cdec 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 8432: 00ba6b78 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 8433: 0151cf1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 8434: 014370f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmas │ │ │ │ - 8435: 0091a5b4 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ + 8435: 0091a5ac 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 8436: 014dfa88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_LOOKUP_HIT_EVENT │ │ │ │ 8437: 014ecdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ 8438: 01435410 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarw │ │ │ │ - 8439: 00add0c0 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 8439: 00add0b8 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 8440: 0151d96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 8441: 00b888e0 172 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 8441: 00b888d8 172 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 8442: 006700b0 56 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 8443: 0151b424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 8444: 0151b706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 8445: 014e9898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 8446: 002b5290 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 8447: 014f33f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 8448: 0151cc08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 8449: 01435728 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarw │ │ │ │ 8450: 0144fdf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_u8 │ │ │ │ 8451: 00709330 172 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 8452: 00affb2c 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 8452: 00affb24 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 8453: 014f3000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 8454: 01449234 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_d │ │ │ │ - 8455: 00ac7da0 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 8456: 00b770bc 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 8455: 00ac7d98 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 8456: 00b770b4 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ 8457: 0151b9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 8458: 00683fc8 152 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 8459: 00b21e2c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 8459: 00b21e24 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 8460: 0143706c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmah │ │ │ │ 8461: 013bcbac 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 8462: 0144933c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_h │ │ │ │ 8463: 014df9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_RECORD_EVENT_EVENT │ │ │ │ 8464: 0151d06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 8465: 014f3eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 8466: 00752714 292 FUNC GLOBAL DEFAULT 12 allwinner_r40_bootrom_setup │ │ │ │ 8467: 005c9a18 24 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 8468: 0151c1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 8469: 009ba254 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 8469: 009ba24c 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 8470: 0151cd44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 8471: 014eb1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_WRITE_EVENT │ │ │ │ 8472: 01436fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmas │ │ │ │ - 8473: 00b8d6b4 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 8473: 00b8d6ac 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ 8474: 014492b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_s │ │ │ │ - 8475: 009c31c4 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 8475: 009c31bc 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 8476: 014ee5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 8477: 00b468b0 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 8477: 00b468a8 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 8478: 014e3b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ - 8479: 00922664 372 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ + 8479: 0092265c 372 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ 8480: 0151d65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 8481: 0031ab54 728 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 8482: 00aa5540 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 8483: 00a418d0 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 8484: 00ac96d0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 8482: 00aa5538 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 8483: 00a418c8 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 8484: 00ac96c8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 8485: 014ddf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 8486: 00b35ae0 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 8487: 00b92ef4 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 8486: 00b35ad8 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 8487: 00b92eec 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 8488: 0151cbde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 8489: 0151bfd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 8490: 0151b364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 8491: 00a3cdac 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 8491: 00a3cda4 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 8492: 006b52ac 36 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 8493: 0151c610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 8494: 014ed094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 8495: 0151d37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 8496: 007af980 104 FUNC GLOBAL DEFAULT 12 gen_gvec_ssra │ │ │ │ 8497: 002d8f38 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 8498: 0151c28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 8499: 014df2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 8500: 006ca224 892 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 8501: 00512f40 216 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 8502: 0151b960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 8503: 00b291a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 8503: 00b29198 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 8504: 002c6a2c 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 8505: 002c11c8 424 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 8506: 00b64d08 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 8506: 00b64d00 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 8507: 014e02ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ - 8508: 0096cd1c 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 8509: 00dce120 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 8508: 0096cd14 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ + 8509: 00dce110 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 8510: 014e1750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 8511: 0031b848 396 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 8512: 0151c0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 8513: 014ecf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 8514: 014f3d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 8515: 004aef50 584 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 8516: 014efde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 8517: 002c0c38 8 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 8518: 00a8b764 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 8518: 00a8b75c 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 8519: 0142e9d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarb │ │ │ │ 8520: 014264d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_usub8 │ │ │ │ 8521: 01427238 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsubaddx │ │ │ │ 8522: 006c6930 388 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 8523: 0151c1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ - 8524: 009453c4 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 8525: 00857af4 372 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_d │ │ │ │ - 8526: 00917804 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ + 8524: 009453bc 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ + 8525: 00857aec 372 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_d │ │ │ │ + 8526: 009177fc 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ 8527: 0142e954 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarh │ │ │ │ 8528: 006d9018 616 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 8529: 0151c784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 8530: 014e8da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 8531: 00856574 168 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_h │ │ │ │ - 8532: 00b2ea68 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 8531: 0085656c 168 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_h │ │ │ │ + 8532: 00b2ea60 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 8533: 0151d4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 8534: 014f86a0 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 8535: 00aac6a0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 8535: 00aac698 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 8536: 006ac6e8 128 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 8537: 0051f668 140 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 8538: 0151b528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 8539: 0151b2c4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 8540: 0151c8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ - 8541: 00963b48 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ + 8541: 00963b40 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 8542: 0151cafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 8543: 014e1840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 8544: 00a8594c 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 8545: 00aad188 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 8544: 00a85944 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 8545: 00aad180 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 8546: 002d0780 20 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 8547: 014f3ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8548: 0066a69c 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8549: 0070c51c 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ - 8550: 008572d8 172 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_s │ │ │ │ + 8550: 008572d0 172 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_s │ │ │ │ 8551: 0060e138 236 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8552: 014dfee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8553: 0142e8d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarw │ │ │ │ 8554: 007017c8 324 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8555: 014de784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8556: 0151cd68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8557: 0151cefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8558: 0151d1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8559: 00b74be4 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8559: 00b74bdc 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8560: 014de260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ - 8561: 00863af8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_b │ │ │ │ + 8561: 00863af0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_b │ │ │ │ 8562: 014e3fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8563: 0151ce14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8564: 00b642ac 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8564: 00b642a4 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8565: 0151de5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8566: 014dfe74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ - 8567: 00863e1c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_h │ │ │ │ + 8567: 00863e14 164 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_h │ │ │ │ 8568: 014f4874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 8569: 00996d38 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8569: 00996d30 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8570: 014e723c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ 8571: 014f2480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CTL_WRITE_EVENT │ │ │ │ - 8572: 00926428 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8572: 00926420 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8573: 01416838 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8574: 003e91f0 496 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8575: 006c1400 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8576: 0142f638 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqb │ │ │ │ 8577: 00668dac 100 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8578: 014f8150 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8579: 014e85d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8580: 002fab28 28 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8581: 002b54b0 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ 8582: 0142f5b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqh │ │ │ │ - 8583: 00b1247c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8584: 00b351f4 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8585: 00ad8e2c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8583: 00b12474 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8584: 00b351ec 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8585: 00ad8e24 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8586: 014de590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8587: 00b5c9c8 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8587: 00b5c9c0 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8588: 0151c306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8589: 006c6308 1440 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8590: 00b23398 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8590: 00b23390 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8591: 002c59e4 84 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8592: 014f5bd4 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8593: 014e4b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8594: 0151d6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8595: 0151d804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8596: 0139a6f8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ - 8597: 00828958 164 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_ud │ │ │ │ + 8597: 00828950 164 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_ud │ │ │ │ 8598: 0151d88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8599: 014eac7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ 8600: 01446d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ceq0_b │ │ │ │ - 8601: 00adf034 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8601: 00adf02c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8602: 014e42c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ - 8603: 0082f51c 76 FUNC GLOBAL DEFAULT 12 helper_mve_vsbci │ │ │ │ + 8603: 0082f514 76 FUNC GLOBAL DEFAULT 12 helper_mve_vsbci │ │ │ │ 8604: 0142f530 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqw │ │ │ │ - 8605: 008494ac 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fs │ │ │ │ + 8605: 008494a4 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fs │ │ │ │ 8606: 014e78cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ - 8607: 00849600 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fu │ │ │ │ - 8608: 00a03ca0 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8607: 008495f8 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fu │ │ │ │ + 8608: 00a03c98 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8609: 014dfac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_IOVA_EVENT │ │ │ │ 8610: 01446c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ceq0_h │ │ │ │ 8611: 0151c74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8612: 008b9eac 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8612: 008b9ea4 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8613: 002cf264 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8614: 006c19f0 608 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8615: 009e1344 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8615: 009e133c 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8616: 014e022c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 8617: 00b38048 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8617: 00b38040 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8618: 0151bef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8619: 002d6120 140 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8620: 014ed004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8621: 00affbec 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8621: 00affbe4 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8622: 0151d940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 8623: 007011e4 196 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8624: 0151c696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 8625: 014f4fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ - 8626: 00859a9c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_rpres_s │ │ │ │ + 8626: 00859a94 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_rpres_s │ │ │ │ 8627: 014ea548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 8628: 014ea1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 8629: 0060e34c 132 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 8630: 00569004 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 8631: 002c78e0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 8632: 0151d54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8633: 0151cb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8634: 0151bb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8635: 0151bf14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8636: 00b9577c 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8636: 00b95774 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8637: 0151bf4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8638: 014dd300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 8639: 009d2614 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8639: 009d260c 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8640: 002d8c98 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8641: 0151b27d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8642: 002d8cf8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 8643: 009f9eb8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8643: 009f9eb0 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8644: 014f3198 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8645: 0151b692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8646: 00b96b54 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8646: 00b96b4c 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8647: 0151bd6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ 8648: 014dfb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWT_SILENCE_EVENT │ │ │ │ - 8649: 009edb64 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8649: 009edb5c 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8650: 0066b92c 156 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8651: 006c7c68 400 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8652: 014f0724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8653: 014e038c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8654: 00b34e5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 8655: 00927ec4 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8656: 00b4710c 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8654: 00b34e54 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8655: 00927ebc 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8656: 00b47104 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8657: 0066b0ac 192 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8658: 0151bafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8659: 00a2765c 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8660: 00acf4a0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8661: 009da308 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8659: 00a27654 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8660: 00acf498 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8661: 009da300 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8662: 00624540 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8663: 00aa42ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8663: 00aa42e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8664: 0151ca7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ 8665: 00de63c4 52 OBJECT GLOBAL DEFAULT 21 vmstate_memory_hotplug │ │ │ │ - 8666: 0091ee04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8667: 00b7d4fc 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8666: 0091edfc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ + 8667: 00b7d4f4 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8668: 0151d140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8669: 0151b4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 8670: 014e4d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8671: 0151d47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8672: 014e3e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8673: 009f3f24 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8674: 00a25fec 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8673: 009f3f1c 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8674: 00a25fe4 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8675: 002887d4 236 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8676: 0151b39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8677: 0151d6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8678: 014ecc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8679: 00b46018 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8679: 00b46010 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8680: 01414a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8681: 014ea778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 8682: 00b69924 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8683: 00b8b2dc 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ - 8684: 00a96038 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8682: 00b6991c 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8683: 00b8b2d4 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8684: 00a96030 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8685: 0151c8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8686: 00630da8 132 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8687: 014f2e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8688: 013bd2bc 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8689: 002c0bd0 8 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ - 8690: 00dddbcc 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ + 8690: 00dddbbc 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ 8691: 003204bc 480 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8692: 0151b638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8693: 0151de82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8694: 00920cb8 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8694: 00920cb0 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8695: 014e5400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8696: 0151d738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8697: 009f3f14 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 8698: 00848f5c 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hs │ │ │ │ - 8699: 008e4fa4 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ + 8697: 009f3f0c 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8698: 00848f54 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hs │ │ │ │ + 8699: 008e4f9c 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8700: 014ea068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ - 8701: 008490b0 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hu │ │ │ │ + 8701: 008490a8 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hu │ │ │ │ 8702: 014e3d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8703: 0151b596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 8704: 00b396b4 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8704: 00b396ac 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8705: 0151b6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8706: 0151b3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8707: 00322c40 136 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8708: 0151c828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8709: 014e8398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8710: 014e6e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8711: 014f0a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8712: 0151cc4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8713: 014ecd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8714: 00926100 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8714: 009260f8 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8715: 014f4ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8716: 0151d1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8717: 0151bc9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8718: 00b484c0 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8719: 0092c41c 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8718: 00b484b8 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8719: 0092c414 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8720: 002c798c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8721: 0151bca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8722: 009c38cc 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ - 8723: 009593b4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ + 8722: 009c38c4 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8723: 009593ac 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8724: 014e8f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8725: 002a4fc4 4712 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8726: 0151be42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8727: 0151cdac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 8728: 008c543c 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8729: 00b33dd0 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8728: 008c5434 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ + 8729: 00b33dc8 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8730: 0151c7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8731: 00b042c0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8731: 00b042b8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8732: 0151c4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8733: 00b42de8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8733: 00b42de0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8734: 014e6b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8735: 0151d6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 8736: 009192d4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ + 8736: 009192cc 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8737: 0036cac0 192 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8738: 0151d556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8739: 008a5b8c 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ - 8740: 00a9ad14 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8739: 008a5b84 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8740: 00a9ad0c 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8741: 002cf5d0 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8742: 014f38c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8743: 002c9a6c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8744: 0151bf7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8745: 0151ba16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8746: 014f402c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8747: 014eb994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ - 8748: 009b4590 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8748: 009b4588 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8749: 013bc8d0 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8750: 014382fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsb │ │ │ │ 8751: 00526cc4 192 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8752: 0151c3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8753: 0151c3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8754: 014ef370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8755: 014e629c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8756: 0151bf00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8757: 002ca5e4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8758: 01438278 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsh │ │ │ │ 8759: 0151bf38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8760: 00d1dcc0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8761: 00b1d65c 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8762: 00a35028 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8763: 00adebe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8760: 00d1dcb0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8761: 00b1d654 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8762: 00a35020 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8763: 00adebdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8764: 014e3818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8765: 002d17c4 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ - 8766: 0091f230 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ + 8766: 0091f228 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8767: 014149cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8768: 00b65718 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8768: 00b65710 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8769: 006aea30 1240 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8770: 00a85a4c 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8770: 00a85a44 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8771: 014f2008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8772: 004032e0 80 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8773: 0060e2b0 156 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_realize │ │ │ │ 8774: 0151d060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8775: 0151cc68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8776: 00b031fc 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8776: 00b031f4 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8777: 014f2ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8778: 00b18c24 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8778: 00b18c1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8779: 014381f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsw │ │ │ │ 8780: 0151c76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8781: 00a33414 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8781: 00a3340c 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8782: 014e040c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8783: 014e25d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8784: 0151c41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8785: 01418ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8786: 0151ccfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8787: 0151d858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ - 8788: 0091643c 368 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ + 8788: 00916434 368 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8789: 0151c332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8790: 00ad0a68 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8790: 00ad0a60 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8791: 0151bf78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8792: 00b64a08 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8792: 00b64a00 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8793: 014e5640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8794: 014f216c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8795: 00ad75d0 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8795: 00ad75c8 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8796: 014f525c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8797: 014f0444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8798: 0151c232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8799: 00b9c344 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8799: 00b9c33c 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8800: 014ed444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ - 8801: 00858be8 388 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddd │ │ │ │ + 8801: 00858be0 388 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddd │ │ │ │ 8802: 0151b788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8803: 004a0990 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8804: 00ae5ef0 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ - 8805: 008f3170 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ + 8804: 00ae5ee8 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8805: 008f3168 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8806: 007a4588 60 FUNC GLOBAL DEFAULT 12 write_kvmstate_to_list │ │ │ │ 8807: 0151b954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 8808: 00b88b44 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 8808: 00b88b3c 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 8809: 0151cc30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ - 8810: 0082141c 176 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsl │ │ │ │ - 8811: 0085894c 328 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddh │ │ │ │ + 8810: 00821414 176 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsl │ │ │ │ + 8811: 00858944 328 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddh │ │ │ │ 8812: 00decae8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ - 8813: 00837ff4 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhsw │ │ │ │ + 8813: 00837fec 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhsw │ │ │ │ 8814: 014f0394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ 8815: 0144fd74 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_u16 │ │ │ │ - 8816: 008214cc 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsq │ │ │ │ - 8817: 00b49c1c 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8818: 00b86ef4 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8816: 008214c4 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsq │ │ │ │ + 8817: 00b49c14 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8818: 00b86eec 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8819: 014ec744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8820: 014e4248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8821: 014e49f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ - 8822: 00ae802c 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8822: 00ae8024 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8823: 00709218 172 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8824: 0145362c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_u32 │ │ │ │ - 8825: 008212d8 324 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsw │ │ │ │ + 8825: 008212d0 324 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsw │ │ │ │ 8826: 014efdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8827: 009d1a38 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ - 8828: 00858a94 340 FUNC GLOBAL DEFAULT 12 helper_gvec_fcadds │ │ │ │ - 8829: 008e2348 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ + 8827: 009d1a30 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8828: 00858a8c 340 FUNC GLOBAL DEFAULT 12 helper_gvec_fcadds │ │ │ │ + 8829: 008e2340 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8830: 014f1d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8831: 014ef5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_EVENT │ │ │ │ 8832: 0031dfe8 180 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8833: 004dc3b0 116 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ - 8834: 009191b8 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ + 8834: 009191b0 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8835: 006b9694 24 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8836: 014e0970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8837: 00abfbe8 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8837: 00abfbe0 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8838: 005144d4 8 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8839: 002d3408 176 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8840: 0151d2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8841: 002de524 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ 8842: 01438170 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddub │ │ │ │ - 8843: 00ae8d90 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8843: 00ae8d88 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8844: 0151b636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8845: 014de480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 8846: 014538c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f16 │ │ │ │ - 8847: 009184d4 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ + 8847: 009184cc 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ 8848: 0151ce9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8849: 014e630c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8850: 0068f3b4 456 FUNC GLOBAL DEFAULT 12 iommufd_backend_disconnect │ │ │ │ 8851: 014ddeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8852: 0151c262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ 8853: 014380ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhadduh │ │ │ │ 8854: 007b1760 152 FUNC GLOBAL DEFAULT 12 gen_gvec_ursqrte │ │ │ │ - 8855: 00d1d8e8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8855: 00d1d8d8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8856: 0144c438 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcaddd │ │ │ │ 8857: 006de93c 144 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8858: 014e5040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8859: 014f38f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8860: 0151d736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8861: 014f1300 148 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8862: 00b36c20 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8862: 00b36c18 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8863: 0144c540 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcaddh │ │ │ │ 8864: 002c7a30 180 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ 8865: 014263c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_uadd16 │ │ │ │ - 8866: 00a28d08 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8866: 00a28d00 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8867: 014e4ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ - 8868: 0095c154 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ + 8868: 0095c14c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8869: 006bbba0 36 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8870: 014f25bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8871: 0037a57c 100 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8872: 0151b934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 8873: 002c0c58 8 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ 8874: 01438068 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhadduw │ │ │ │ 8875: 0151d100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_WRITE_DSTATE │ │ │ │ 8876: 0151cc20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_STARTED_DSTATE │ │ │ │ 8877: 013b7844 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ 8878: 0144c4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcadds │ │ │ │ - 8879: 008d6648 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ + 8879: 008d6640 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8880: 014ea088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8881: 006933d4 192 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8882: 014df808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_LCD_REG_UPDATE_EVENT │ │ │ │ 8883: 0151b532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8884: 002c0c48 8 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ - 8885: 009451fc 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8886: 009339ec 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8885: 009451f4 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ + 8886: 009339e4 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8887: 014e4a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8888: 0151c8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8889: 0151c30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8890: 014e6cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8891: 009f44fc 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ - 8892: 00834be4 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarb │ │ │ │ + 8891: 009f44f4 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8892: 00834bdc 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarb │ │ │ │ 8893: 0151c968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8894: 006d8f3c 76 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8895: 002d8e18 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8896: 0143241c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmavh │ │ │ │ 8897: 0151d012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8898: 0151c498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8899: 014eca34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8900: 014dcbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8901: 014e4118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ 8902: 0142d010 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsub_scalarh │ │ │ │ - 8903: 00975bdc 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ - 8904: 00834c78 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarh │ │ │ │ + 8903: 00975bd4 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8904: 00834c70 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarh │ │ │ │ 8905: 0144e640 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acge_f32 │ │ │ │ - 8906: 00902d58 164 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ + 8906: 00902d50 164 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 8907: 0151c8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8908: 00b305bc 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8909: 00ad7a64 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8908: 00b305b4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8909: 00ad7a5c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8910: 014f0024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8911: 0151d38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ - 8912: 009644a4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ - 8913: 00820cf4 116 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sral │ │ │ │ + 8912: 0096449c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ + 8913: 00820cec 116 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sral │ │ │ │ 8914: 01432398 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmavs │ │ │ │ 8915: 0151b3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8916: 006a194c 756 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ - 8917: 008211dc 176 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packul │ │ │ │ + 8917: 008211d4 176 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packul │ │ │ │ 8918: 014ddb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8919: 01414948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8920: 0053e498 108 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ - 8921: 00863864 192 FUNC GLOBAL DEFAULT 12 helper_gvec_pmul_b │ │ │ │ + 8921: 0086385c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_pmul_b │ │ │ │ 8922: 0142cf8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsub_scalars │ │ │ │ 8923: 014e9f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8924: 0151c5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ - 8925: 00820d68 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraq │ │ │ │ - 8926: 0082128c 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuq │ │ │ │ + 8925: 00820d60 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraq │ │ │ │ + 8926: 00821284 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuq │ │ │ │ 8927: 0151b2db 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8928: 0065e25c 88 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ - 8929: 00853ecc 600 FUNC GLOBAL DEFAULT 12 arm_s1_regime_using_lpae_format │ │ │ │ - 8930: 00834d38 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarw │ │ │ │ + 8929: 00853ec4 600 FUNC GLOBAL DEFAULT 12 arm_s1_regime_using_lpae_format │ │ │ │ + 8930: 00834d30 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarw │ │ │ │ 8931: 0151be70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8932: 00d414d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8933: 0098cc78 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8932: 00d414c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8933: 0098cc70 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8934: 0151d6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8935: 014f0b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8936: 002a1fc0 120 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8937: 00821098 324 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuw │ │ │ │ - 8938: 00820c20 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraw │ │ │ │ - 8939: 00996830 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8937: 00821090 324 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuw │ │ │ │ + 8938: 00820c18 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraw │ │ │ │ + 8939: 00996828 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8940: 0151b93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8941: 014e3498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8942: 0151c99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8943: 0151bd7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8944: 0066d4c0 32 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8945: 0151b958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8946: 006a1524 584 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8947: 0151c9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ - 8948: 0097400c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ + 8948: 00974004 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8949: 0151ba8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8950: 00a99c6c 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8950: 00a99c64 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8951: 0151cfd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ 8952: 0145383c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f32 │ │ │ │ - 8953: 00b40310 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8953: 00b40308 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8954: 0151d406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8955: 01416310 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 8956: 00920934 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ - 8957: 00a831a0 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8956: 0092092c 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ + 8957: 00a83198 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8958: 0151b291 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8959: 00523244 32 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 8960: 00b555ac 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8960: 00b555a4 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8961: 0065c1b0 212 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8962: 0030d9a8 892 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ - 8963: 008f49c8 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ + 8963: 008f49c0 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8964: 014e8d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8965: 0151b60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 8966: 00b35efc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 8967: 00a35758 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8968: 009e535c 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8966: 00b35ef4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8967: 00a35750 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8968: 009e5354 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8969: 00639c80 96 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8970: 007b7464 364 FUNC GLOBAL DEFAULT 12 asimd_imm_const │ │ │ │ 8971: 014df478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8972: 014461bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_pmul_b │ │ │ │ 8973: 0151b8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8974: 0037a5e0 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8975: 0048daa0 160 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8976: 0151be48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8977: 0066cdf4 112 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ - 8978: 008e4adc 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ + 8978: 008e4ad4 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8979: 014df04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 8980: 00a956a8 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8981: 009c0810 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8982: 00b5b74c 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8980: 00a956a0 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8981: 009c0808 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8982: 00b5b744 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8983: 0151d63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8984: 014ec8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8985: 0143ccb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbic │ │ │ │ 8986: 0151b500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8987: 0151cda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8988: 013bab48 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8989: 00b435d8 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8989: 00b435d0 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8990: 0028cfd8 16 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8991: 0151c4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8992: 0151d3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ - 8993: 00974134 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ + 8993: 0097412c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8994: 014de874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8995: 00a9eccc 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8995: 00a9ecc4 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8996: 0031c87c 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8997: 002bfec8 336 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8998: 014dfe34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8999: 0068421c 212 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 9000: 0151bbd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 9001: 0099f148 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 9001: 0099f140 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 9002: 014f15b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 9003: 014e38d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 9004: 00ad4d40 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 9004: 00ad4d38 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 9005: 014e3418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 9006: 00902004 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 9007: 00ad1778 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 9006: 00901ffc 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 9007: 00ad1770 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 9008: 014eedc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 9009: 014f06e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 9010: 014e97e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 9011: 00859d7c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sitos │ │ │ │ - 9012: 00ae79c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 9013: 009d8db8 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 9011: 00859d74 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sitos │ │ │ │ + 9012: 00ae79bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 9013: 009d8db0 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 9014: 006eb00c 2628 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 9015: 0150ab38 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 9016: 0151cb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 9017: 00ac3824 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 9018: 009fb1f0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 9017: 00ac381c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 9018: 009fb1e8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 9019: 0151d75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 9020: 014de430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 9021: 0151be30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 9022: 0151bfaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ - 9023: 0093bca8 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ + 9023: 0093bca0 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 9024: 0151d1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ - 9025: 008206e0 96 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstb │ │ │ │ + 9025: 008206d8 96 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstb │ │ │ │ 9026: 014de540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 9027: 002bb318 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 9028: 00b24d9c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 9029: 00a04e80 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 9028: 00b24d94 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 9029: 00a04e78 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 9030: 0151d28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 9031: 01412530 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 9032: 014f537c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 9033: 0151d022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 9034: 00368a04 184 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 9035: 0087ae00 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 9035: 0087adf8 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 9036: 0151d346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 9037: 00ab0398 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 9037: 00ab0390 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 9038: 0151c9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ - 9039: 0082078c 8 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstl │ │ │ │ + 9039: 00820784 8 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstl │ │ │ │ 9040: 00692c28 696 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 9041: 00aaecc4 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 9041: 00aaecbc 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 9042: 0151bad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 9043: 014ec614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 9044: 0098b804 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 9044: 0098b7fc 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 9045: 0151be34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 9046: 0151d4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 9047: 002ddd9c 580 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 9048: 014e8848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 9049: 003815d8 100 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 9050: 014e9738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 9051: 00ba5114 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 9051: 00ba510c 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 9052: 0143b584 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsb │ │ │ │ 9053: 0036bbbc 644 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 9054: 0151c4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 9055: 008fead0 652 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 9055: 008feac8 652 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 9056: 014e5470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 9057: 0151b5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 9058: 014e3b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 9059: 0151d7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 9060: 0151b75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 9061: 014e1b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 9062: 01411cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ - 9063: 00820740 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstw │ │ │ │ + 9063: 00820738 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstw │ │ │ │ 9064: 01427868 132 OBJECT GLOBAL DEFAULT 24 helper_info_ror_cc │ │ │ │ 9065: 0143b500 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsh │ │ │ │ 9066: 0151bfac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 9067: 014ef0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 9068: 0151ce4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 9069: 014e1230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 9070: 013ba3f4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 9071: 00b55774 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 9071: 00b5576c 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 9072: 0141a6c4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 9073: 00ae6080 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 9073: 00ae6078 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 9074: 0151b5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 9075: 01445a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_b │ │ │ │ 9076: 0141a6e4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 9077: 003c8c68 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 9078: 0141a724 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 9079: 005246f0 248 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ 9080: 01445874 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_d │ │ │ │ - 9081: 00a85fb8 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 9081: 00a85fb0 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 9082: 014f3e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 9083: 00b6f3f8 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 9083: 00b6f3f0 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ 9084: 0144e538 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acge_f64 │ │ │ │ 9085: 0144597c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_h │ │ │ │ - 9086: 00ad93f8 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 9086: 00ad93f0 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 9087: 014dc8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 9088: 0151b3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 9089: 0040811c 860 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 9090: 014eb644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 9091: 00b5d26c 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ - 9092: 0095e994 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ + 9091: 00b5d264 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 9092: 0095e98c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 9093: 0143b47c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsw │ │ │ │ 9094: 014f0874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 9095: 00797768 44 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_eff │ │ │ │ 9096: 014ee07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 9097: 0036941c 300 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 9098: 002b8e80 292 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 9099: 00adbef4 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 9099: 00adbeec 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 9100: 014458f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_s │ │ │ │ 9101: 0151b6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 9102: 014f403c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 9103: 009ce6ac 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 9103: 009ce6a4 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 9104: 014568b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_bfcvt_pair │ │ │ │ - 9105: 00957760 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ + 9105: 00957758 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 9106: 0151ded6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 9107: 005274fc 416 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 9108: 009d0b18 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 9109: 00ba5028 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 9108: 009d0b10 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 9109: 00ba5020 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 9110: 014e8b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 9111: 00aa2ecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 9111: 00aa2ec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 9112: 0151ba3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 9113: 006b51f8 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ - 9114: 0098cf34 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 9114: 0098cf2c 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 9115: 014eb934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 9116: 014e9d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ - 9117: 0082d290 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsb │ │ │ │ + 9117: 0082d288 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsb │ │ │ │ 9118: 00525448 892 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 9119: 00aa4234 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 9119: 00aa422c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 9120: 0040d524 76 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 9121: 014ed5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 9122: 0151d3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 9123: 0151d86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 9124: 00ba4f0c 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 9124: 00ba4f04 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ 9125: 01453734 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f64 │ │ │ │ - 9126: 00b992fc 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 9126: 00b992f4 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 9127: 014e3d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 9128: 00b4a260 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ - 9129: 0082d30c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsh │ │ │ │ + 9128: 00b4a258 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 9129: 0082d304 152 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsh │ │ │ │ 9130: 0151c5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 9131: 0151d54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 9132: 014e4c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 9133: 014f316c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 9134: 014ea2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 9135: 0151b952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 9136: 002ca838 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 9137: 002bb424 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 9138: 00aed824 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 9139: 00ad4eb0 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 9138: 00aed81c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 9139: 00ad4ea8 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 9140: 00706444 24 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 9141: 00b5bba8 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 9141: 00b5bba0 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 9142: 002d77cc 164 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 9143: 00b5d13c 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 9144: 009ce710 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 9143: 00b5d134 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 9144: 009ce708 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 9145: 0151d922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 9146: 0151b4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 9147: 0151c012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 9148: 0151bd76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 9149: 014e35a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 9150: 002beafc 292 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 9151: 0038d468 3048 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 9152: 0151cd50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 9153: 002dcf9c 36 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 9154: 0151d01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 9155: 00b1a1d4 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 9155: 00b1a1cc 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 9156: 0031f190 272 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 9157: 014dd4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 9158: 0150aa0c 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 9159: 014ecbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 9160: 0082d3a4 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsw │ │ │ │ - 9161: 00b37720 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 9160: 0082d39c 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsw │ │ │ │ + 9161: 00b37718 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 9162: 004037dc 632 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 9163: 0151c04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 9164: 014eb03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_EVENT │ │ │ │ 9165: 0143b3f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddub │ │ │ │ 9166: 014f28f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 9167: 00adf4f0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 9168: 00a877e4 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 9167: 00adf4e8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 9168: 00a877dc 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 9169: 006704d0 292 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 9170: 0151c78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 9171: 0143b374 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadduh │ │ │ │ - 9172: 0096fc04 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 9173: 0089d578 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 9172: 0096fbfc 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ + 9173: 0089d570 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 9174: 0151b7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_DECODE_CD_TT_DSTATE │ │ │ │ 9175: 004028c0 664 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 9176: 00b8afd8 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 9176: 00b8afd0 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 9177: 0066a740 48 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ - 9178: 00939d00 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ + 9178: 00939cf8 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 9179: 0151b7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_DSTATE │ │ │ │ 9180: 00481aa0 644 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 9181: 00b788cc 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 9182: 00b12648 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 9183: 00a9e96c 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 9184: 00ab8594 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 9181: 00b788c4 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 9182: 00b12640 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 9183: 00a9e964 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 9184: 00ab858c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 9185: 014f3ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 9186: 013bd630 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ - 9187: 009640cc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ + 9187: 009640c4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 9188: 014e2764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 9189: 014f2a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 9190: 014f0d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ - 9191: 0095623c 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ + 9191: 00956234 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 9192: 0143b2f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadduw │ │ │ │ 9193: 0062fdac 116 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 9194: 014e78fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 9195: 00a65404 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 9195: 00a653fc 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 9196: 014e2864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 9197: 00a9aa54 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 9197: 00a9aa4c 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 9198: 0151b392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 9199: 014e4f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 9200: 004dc324 4 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 9201: 014165a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 9202: 00b34da4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ - 9203: 0086f558 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh_round_to_nearest │ │ │ │ + 9202: 00b34d9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 9203: 0086f550 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh_round_to_nearest │ │ │ │ 9204: 003e9020 464 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 9205: 0151d566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ - 9206: 00945d00 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ + 9206: 00945cf8 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 9207: 0151c1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 9208: 014ddc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 9209: 0037481c 204 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ - 9210: 007d312c 208 FUNC GLOBAL DEFAULT 12 write_neon_element32 │ │ │ │ + 9210: 007d3144 208 FUNC GLOBAL DEFAULT 12 write_neon_element32 │ │ │ │ 9211: 0151b9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ - 9212: 0084f220 100 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u16 │ │ │ │ - 9213: 0086c37c 76 FUNC GLOBAL DEFAULT 12 helper_uqsub16 │ │ │ │ + 9212: 0084f218 100 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u16 │ │ │ │ + 9213: 0086c374 76 FUNC GLOBAL DEFAULT 12 helper_uqsub16 │ │ │ │ 9214: 0144b2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrintx_h │ │ │ │ 9215: 0151cd2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 9216: 0082d444 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhub │ │ │ │ - 9217: 008b5698 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 9216: 0082d43c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhub │ │ │ │ + 9217: 008b5690 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 9218: 007af71c 96 FUNC GLOBAL DEFAULT 12 gen_gvec_ceq0 │ │ │ │ 9219: 0151d2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 9220: 014e759c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 9221: 0066b16c 116 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ 9222: 01433418 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxb │ │ │ │ - 9223: 00b55934 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 9224: 00b036b0 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 9223: 00b5592c 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 9224: 00b036a8 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 9225: 002dd270 16 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 9226: 00b4af18 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ - 9227: 0082d4c0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuh │ │ │ │ - 9228: 0086c1f8 164 FUNC GLOBAL DEFAULT 12 helper_qaddsubx │ │ │ │ + 9226: 00b4af10 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 9227: 0082d4b8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuh │ │ │ │ + 9228: 0086c1f0 164 FUNC GLOBAL DEFAULT 12 helper_qaddsubx │ │ │ │ 9229: 014e67fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 9230: 009bf640 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 9230: 009bf638 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 9231: 0151c576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 9232: 004e2bf8 608 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 9233: 014f415c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ 9234: 01433394 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxh │ │ │ │ - 9235: 00aa82f4 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 9235: 00aa82ec 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 9236: 0144b22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrintx_s │ │ │ │ 9237: 0151c47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 9238: 014f4510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 9239: 014edf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 9240: 01414ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 9241: 00327dbc 388 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ - 9242: 00a01928 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ - 9243: 00849204 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sf │ │ │ │ + 9242: 00a01920 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 9243: 008491fc 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sf │ │ │ │ 9244: 0141607c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 9245: 0151d13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 9246: 00b12ba4 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 9246: 00b12b9c 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 9247: 00709d84 2080 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 9248: 0151b3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 9249: 00b280b0 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ - 9250: 00848cb4 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sh │ │ │ │ + 9249: 00b280a8 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 9250: 00848cac 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sh │ │ │ │ 9251: 0151c778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 9252: 014e47f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ - 9253: 0082d558 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuw │ │ │ │ + 9253: 0082d550 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuw │ │ │ │ 9254: 00378d68 84 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 9255: 00d42f4c 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 9255: 00d42f3c 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 9256: 01433310 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxw │ │ │ │ - 9257: 0095bb84 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ + 9257: 0095bb7c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 9258: 014e2634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 9259: 00321478 328 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 9260: 0151d222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 9261: 00b215e0 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 9261: 00b215d8 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 9262: 006aa604 64 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 9263: 0151b9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 9264: 014e8a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 9265: 01415104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 9266: 00dce0f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 9266: 00dce0e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 9267: 014e8358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 9268: 0151dec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 9269: 01448f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rsqrts_nf_h │ │ │ │ 9270: 014e639c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 9271: 0151d964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 9272: 0151b287 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 9273: 0151bb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 9274: 014f426c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 9275: 00b0bb58 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 9276: 008b63f4 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 9275: 00b0bb50 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 9276: 008b63ec 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 9277: 014de6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 9278: 014e34f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 9279: 006243f4 92 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 9280: 00adc1a8 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 9280: 00adc1a0 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 9281: 014f0604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 9282: 009d05cc 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 9282: 009d05c4 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 9283: 014efd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 9284: 0151bb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 9285: 00b754b8 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 9285: 00b754b0 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 9286: 014e1d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 9287: 00dbf014 290 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid │ │ │ │ - 9288: 00b04058 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 9289: 00ac8248 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 9290: 00af5fbc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 9287: 00dbf004 290 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid │ │ │ │ + 9288: 00b04050 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 9289: 00ac8240 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 9290: 00af5fb4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 9291: 014e728c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 9292: 014e09d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 9293: 01448e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rsqrts_nf_s │ │ │ │ 9294: 014f06b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 9295: 0151bd4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 9296: 014e9728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ 9297: 002bb524 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 9298: 0151d11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_WRITE_DSTATE │ │ │ │ - 9299: 0091dc1c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 9300: 00baeb30 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 9299: 0091dc14 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ + 9300: 00baeb28 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 9301: 0151c052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 9302: 014ea5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ 9303: 01446e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint32_d │ │ │ │ - 9304: 009deffc 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ - 9305: 0095ed24 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ + 9304: 009deff4 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 9305: 0095ed1c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 9306: 0151d0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 9307: 0151c8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 9308: 008feef0 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 9309: 009bf60c 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 9308: 008feee8 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 9309: 009bf604 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 9310: 0151b5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 9311: 0151b5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ - 9312: 009732c8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 9313: 00aee120 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 9312: 009732c0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ + 9313: 00aee118 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 9314: 014eb774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 9315: 014ed304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 9316: 01425768 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_with_syndrome │ │ │ │ 9317: 0151bede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 9318: 014dd450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 9319: 0151d55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 9320: 0151c658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ @@ -9330,901 +9330,901 @@ │ │ │ │ 9326: 0151bdf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 9327: 006b6108 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 9328: 014ec9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 9329: 01446f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint32_s │ │ │ │ 9330: 0151d65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 9331: 002e10e8 348 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 9332: 014f1918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 9333: 009cf640 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 9333: 009cf638 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 9334: 0151b69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 9335: 014eb544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 9336: 009ab760 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 9336: 009ab758 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 9337: 014e5280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ - 9338: 009739a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ + 9338: 0097399c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 9339: 014dd5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 9340: 007b13bc 140 FUNC GLOBAL DEFAULT 12 gen_gvec_saddlp │ │ │ │ 9341: 0151ba18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 9342: 0151d39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 9343: 014ef410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 9344: 014356a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarb │ │ │ │ 9345: 005bcae4 4 FUNC GLOBAL DEFAULT 12 tpm_tis_write_data │ │ │ │ - 9346: 00a27c20 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 9347: 00849358 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uf │ │ │ │ - 9348: 009c2f10 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 9349: 00ae8888 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ - 9350: 00959a78 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ + 9346: 00a27c18 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 9347: 00849350 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uf │ │ │ │ + 9348: 009c2f08 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 9349: 00ae8880 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 9350: 00959a70 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 9351: 0151db50 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 9352: 00adc8a8 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 9352: 00adc8a0 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 9353: 0151b63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 9354: 00848e08 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uh │ │ │ │ - 9355: 00b3d1bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 9356: 00b9bbe4 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 9354: 00848e00 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uh │ │ │ │ + 9355: 00b3d1b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 9356: 00b9bbdc 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 9357: 006e6dd4 144 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ 9358: 0073f304 356 FUNC GLOBAL DEFAULT 12 armv7m_load_kernel │ │ │ │ 9359: 01435620 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarh │ │ │ │ - 9360: 00af128c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 9361: 00b35498 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 9360: 00af1284 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 9361: 00b35490 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 9362: 014efd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 9363: 00b86be8 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 9363: 00b86be0 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 9364: 014f412c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 9365: 0151df04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 9366: 0151c15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 9367: 0151c2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 9368: 00b3353c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 9368: 00b33534 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 9369: 0151bc2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 9370: 00830674 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhb │ │ │ │ - 9371: 008b9ce4 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ - 9372: 007d31fc 176 FUNC GLOBAL DEFAULT 12 write_neon_element64 │ │ │ │ + 9370: 0083066c 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhb │ │ │ │ + 9371: 008b9cdc 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 9372: 007d3214 176 FUNC GLOBAL DEFAULT 12 write_neon_element64 │ │ │ │ 9373: 014277e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_cc │ │ │ │ 9374: 0151d06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 9375: 00973730 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ + 9375: 00973728 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 9376: 014ee67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 9377: 0151c3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 9378: 00405e04 268 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ - 9379: 00830738 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhh │ │ │ │ + 9379: 00830730 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhh │ │ │ │ 9380: 014f4388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 9381: 0143559c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarw │ │ │ │ 9382: 006e691c 112 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 9383: 002d8abc 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 9384: 006e5f88 180 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 9385: 014e1f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 9386: 014dd320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 9387: 00dce0f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 9387: 00dce0e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 9388: 014e4a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 9389: 014f21ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 9390: 0151d734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 9391: 014ef530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_SET_EVENT │ │ │ │ 9392: 0151d0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_READ_DSTATE │ │ │ │ 9393: 0151c3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 9394: 0151befe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 9395: 014e3ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 9396: 006b2e90 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 9397: 014ebe4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ - 9398: 008ee738 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 9399: 0099d6e8 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 9398: 008ee730 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ + 9399: 0099d6e0 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 9400: 014e03dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ - 9401: 00830814 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhw │ │ │ │ + 9401: 0083080c 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhw │ │ │ │ 9402: 0151baf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 9403: 014df558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 9404: 002c38b8 3852 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 9405: 0030e2d8 200 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 9406: 0151cefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ - 9407: 00972edc 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ + 9407: 00972ed4 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 9408: 013bc6d8 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 9409: 0151d7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 9410: 009cdc08 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 9410: 009cdc00 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 9411: 014e51d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 9412: 0151baf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 9413: 00afde50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 9414: 00b2de10 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 9413: 00afde48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 9414: 00b2de08 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 9415: 002df728 656 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 9416: 00ab83c0 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 9416: 00ab83b8 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 9417: 0070eea8 316 FUNC GLOBAL DEFAULT 12 arm_set_cpu_off │ │ │ │ 9418: 002d76b0 260 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 9419: 00ae7a7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 9420: 00b22a78 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 9421: 00b42b08 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 9419: 00ae7a74 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 9420: 00b22a70 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 9421: 00b42b00 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 9422: 0143e890 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev16b │ │ │ │ - 9423: 00841ae4 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfmulh │ │ │ │ + 9423: 00841adc 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfmulh │ │ │ │ 9424: 014f2da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 9425: 014e2684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 9426: 003698a4 56 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 9427: 014f0554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 9428: 00ba6bf0 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 9428: 00ba6be8 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 9429: 00303210 68 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 9430: 007bbad8 144 FUNC GLOBAL DEFAULT 12 arm_gen_test_cc │ │ │ │ 9431: 014ec02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 9432: 00516bd0 56 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 9433: 002f6568 376 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 9434: 00b3b28c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 9434: 00b3b284 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 9435: 002d9750 156 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ - 9436: 00959318 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 9437: 008387f8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsb │ │ │ │ - 9438: 00ba4938 136 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ + 9436: 00959310 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ + 9437: 008387f0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsb │ │ │ │ + 9438: 00ba4930 136 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ 9439: 0151cb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_PRE_SAVE_DSTATE │ │ │ │ - 9440: 00841c3c 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfmuls │ │ │ │ - 9441: 00b67458 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ - 9442: 00b839c8 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 9440: 00841c34 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfmuls │ │ │ │ + 9441: 00b67450 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ + 9442: 00b839c0 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 9443: 002cda14 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 9444: 00ba574c 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ - 9445: 008dd4ac 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 9446: 00838888 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsh │ │ │ │ - 9447: 009e4d84 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 9444: 00ba5744 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 9445: 008dd4a4 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ + 9446: 00838880 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsh │ │ │ │ + 9447: 009e4d7c 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 9448: 0151d63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 9449: 014ead6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 9450: 002b3b78 360 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 9451: 01426b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsub16 │ │ │ │ 9452: 00432248 352 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 9453: 002bf1c0 244 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ - 9454: 00970894 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ + 9454: 0097088c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 9455: 014259fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqshl │ │ │ │ 9456: 0143262c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmvh │ │ │ │ 9457: 0151d642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 9458: 00706804 256 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 9459: 0143850c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullbh │ │ │ │ 9460: 0151c972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ - 9461: 00838918 140 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsw │ │ │ │ + 9461: 00838910 140 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsw │ │ │ │ 9462: 01413df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 9463: 014f03a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 9464: 009ec1f8 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 9464: 009ec1f0 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 9465: 014e1160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 9466: 009e5428 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 9466: 009e5420 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 9467: 0151d5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 9468: 0151d624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 9469: 014dd4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 9470: 0151bfb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 9471: 01449e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_d │ │ │ │ 9472: 014de250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 9473: 014325a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmvs │ │ │ │ - 9474: 00b3bb8c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 9474: 00b3bb84 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ 9475: 01449f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_h │ │ │ │ 9476: 0151d102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_READ_DSTATE │ │ │ │ - 9477: 00af4798 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 9478: 00acfe04 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 9477: 00af4790 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 9478: 00acfdfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 9479: 014f1164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 9480: 0151b32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 9481: 00521618 208 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ 9482: 01438488 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullbw │ │ │ │ - 9483: 0085e1b8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_d │ │ │ │ - 9484: 009e4d28 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 9483: 0085e1b0 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_d │ │ │ │ + 9484: 009e4d20 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 9485: 014eddbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 9486: 014e29c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 9487: 014139d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 9488: 00ad1c8c 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 9488: 00ad1c84 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 9489: 014e4238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ - 9490: 0085e038 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_h │ │ │ │ + 9490: 0085e030 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_h │ │ │ │ 9491: 014e3708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ - 9492: 00820a04 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srll │ │ │ │ + 9492: 008209fc 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srll │ │ │ │ 9493: 014e2d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 9494: 0151b968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 9495: 003690e8 692 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 9496: 01449f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_s │ │ │ │ 9497: 0151ca96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 9498: 009971b8 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ - 9499: 0095bfc4 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 9500: 00b55ad0 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 9501: 00b5dfbc 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 9498: 009971b0 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 9499: 0095bfbc 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ + 9500: 00b55ac8 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 9501: 00b5dfb4 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 9502: 0151c726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 9503: 00519b44 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ - 9504: 0095ecbc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 9505: 00b1ae74 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 9504: 0095ecb4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ + 9505: 00b1ae6c 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 9506: 00528354 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 9507: 00dce0bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 9508: 00820a54 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlq │ │ │ │ - 9509: 00b8d9d4 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ - 9510: 0085313c 104 FUNC GLOBAL DEFAULT 12 helper_lookup_cp_reg │ │ │ │ + 9507: 00dce0ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 9508: 00820a4c 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlq │ │ │ │ + 9509: 00b8d9cc 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 9510: 00853134 104 FUNC GLOBAL DEFAULT 12 helper_lookup_cp_reg │ │ │ │ 9511: 014de804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 9512: 01432524 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmvh │ │ │ │ 9513: 002a3fa0 384 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ - 9514: 0085e0f8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_s │ │ │ │ + 9514: 0085e0f0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_s │ │ │ │ 9515: 0151bd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 9516: 0151bea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 9517: 014dd9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ - 9518: 00820920 228 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlw │ │ │ │ + 9518: 00820918 228 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlw │ │ │ │ 9519: 002b8c74 264 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 9520: 002b9980 268 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 9521: 013bccc0 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 9522: 0087aec4 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 9522: 0087aebc 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 9523: 0151c9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 9524: 00af9560 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 9525: 00b2d2e4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 9524: 00af9558 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 9525: 00b2d2dc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 9526: 0151d208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 9527: 014f3910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 9528: 014e9bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 9529: 01422ac0 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 9530: 014e1ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 9531: 0065bee0 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 9532: 0066a1f0 184 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 9533: 00af1c3c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 9533: 00af1c34 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 9534: 014324a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmvs │ │ │ │ 9535: 0151bdb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 9536: 009ac230 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ - 9537: 00855850 124 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_b │ │ │ │ + 9536: 009ac228 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 9537: 00855848 124 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_b │ │ │ │ 9538: 0151bd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ - 9539: 0091c060 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 9540: 00b48bc4 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ - 9541: 0085772c 296 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_d │ │ │ │ + 9539: 0091c058 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ + 9540: 00b48bbc 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 9541: 00857724 296 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_d │ │ │ │ 9542: 012f59bc 52 OBJECT GLOBAL DEFAULT 21 vmstate_mphi_state │ │ │ │ 9543: 002cdac0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 9544: 00b355d0 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ - 9545: 008389a4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminvub │ │ │ │ + 9544: 00b355c8 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 9545: 0083899c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminvub │ │ │ │ 9546: 00dec6e4 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 9547: 0031dea0 328 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ - 9548: 008563cc 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_h │ │ │ │ - 9549: 0091cf08 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 9550: 00b5d338 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 9548: 008563c4 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_h │ │ │ │ + 9549: 0091cf00 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ + 9550: 00b5d330 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 9551: 006c01b8 412 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 9552: 014e9e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 9553: 00838a20 128 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuh │ │ │ │ - 9554: 00b770d0 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 9553: 00838a18 128 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuh │ │ │ │ + 9554: 00b770c8 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 9555: 0151c1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 9556: 014edddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 9557: 0050be4c 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 9558: 0151c502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 9559: 0151c1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 9560: 0151ce40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 9561: 006a4e34 24 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 9562: 0031f580 152 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 9563: 0151cf68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DETACH_DEVICE_DSTATE │ │ │ │ 9564: 00609c4c 324 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ - 9565: 00973c24 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ + 9565: 00973c1c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 9566: 014e01bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 9567: 0083ead8 152 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshl │ │ │ │ - 9568: 00b39a54 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 9567: 0083ead0 152 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshl │ │ │ │ + 9568: 00b39a4c 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 9569: 002bf9dc 284 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ - 9570: 0085712c 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_s │ │ │ │ + 9570: 00857124 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_s │ │ │ │ 9571: 006f2d70 44 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 9572: 00920c9c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 9572: 00920c94 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 9573: 0151c026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 9574: 0151ba12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 9575: 014ebabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_EVENT │ │ │ │ 9576: 0151d3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 9577: 009edd08 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 9577: 009edd00 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 9578: 01413d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 9579: 014dfe84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 9580: 014f4d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 9581: 008f65fc 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 9581: 008f65f4 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 9582: 014e63dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 9583: 00996610 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ - 9584: 00838aa0 120 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuw │ │ │ │ + 9583: 00996608 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 9584: 00838a98 120 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuw │ │ │ │ 9585: 0065e780 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 9586: 00323f34 476 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 9587: 014ea448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 9588: 0151b5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 9589: 014e2734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 9590: 01444980 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_b │ │ │ │ 9591: 0151b2e1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 9592: 014ed4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 9593: 014447f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_d │ │ │ │ 9594: 0065b54c 940 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 9595: 01458d0c 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 9596: 0151bc22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 9597: 00b262d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ - 9598: 0086a6a8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_b │ │ │ │ + 9597: 00b262c8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 9598: 0086a6a0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_b │ │ │ │ 9599: 0037cef0 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 9600: 014448fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_h │ │ │ │ - 9601: 0086a8f4 244 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_d │ │ │ │ + 9601: 0086a8ec 244 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_d │ │ │ │ 9602: 014e9648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 9603: 014f2058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 9604: 014f4ae8 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 9605: 009261bc 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 9606: 00b158a4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 9605: 009261b4 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 9606: 00b1589c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 9607: 0031b47c 292 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 9608: 0141394c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ - 9609: 0086a768 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_h │ │ │ │ + 9609: 0086a760 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_h │ │ │ │ 9610: 01452630 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u16 │ │ │ │ 9611: 014e1a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9612: 0151cf2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ - 9613: 0095bf34 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ - 9614: 008f52bc 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ + 9613: 0095bf2c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ + 9614: 008f52b4 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 9615: 0051dfa4 840 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ - 9616: 00b48858 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9616: 00b48850 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9617: 014ede9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9618: 013ba3a0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ - 9619: 008e2798 780 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ + 9619: 008e2790 780 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9620: 014ee5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ 9621: 0151c64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9622: 01444878 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_s │ │ │ │ 9623: 014f0674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9624: 0151c624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9625: 0031cb60 4 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9626: 00b06dbc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9627: 008534ec 140 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg │ │ │ │ - 9628: 008d65dc 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9629: 0083a8b8 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sb │ │ │ │ - 9630: 0086a82c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_s │ │ │ │ - 9631: 00935218 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9626: 00b06db4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9627: 008534e4 140 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg │ │ │ │ + 9628: 008d65d4 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9629: 0083a8b0 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sb │ │ │ │ + 9630: 0086a824 200 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_s │ │ │ │ + 9631: 00935210 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9632: 013bc7b8 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9633: 00b49608 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9633: 00b49600 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 9634: 003e9dd8 88 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 9635: 00b0c9f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9636: 00b64630 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9635: 00b0c9f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9636: 00b64628 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9637: 0151d4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9638: 00708958 76 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ - 9639: 0083a9d4 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sh │ │ │ │ + 9639: 0083a9cc 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sh │ │ │ │ 9640: 0151d48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9641: 0151cee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9642: 00b1e274 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9642: 00b1e26c 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9643: 002d8a5c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9644: 00a4229c 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ - 9645: 009ed4c4 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9644: 00a42294 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9645: 009ed4bc 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9646: 002a215c 140 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9647: 0043eda8 8 FUNC GLOBAL DEFAULT 12 led_get_intensity │ │ │ │ 9648: 002dcd4c 20 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9649: 00526b08 252 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9650: 0151ca02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_READ_DSTATE │ │ │ │ 9651: 0151d46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9652: 0051732c 452 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9653: 014eb25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_ENTER_RESET_EVENT │ │ │ │ - 9654: 00b15420 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9654: 00b15418 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9655: 0151b93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ - 9656: 0097357c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9657: 00ab6b00 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9658: 00a8a23c 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9656: 00973574 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ + 9657: 00ab6af8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9658: 00a8a234 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9659: 014f42ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9660: 00afdf64 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ - 9661: 008ef8bc 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ + 9660: 00afdf5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9661: 008ef8b4 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9662: 0036e6e4 976 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9663: 0151c620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9664: 014eb5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9665: 00bac61c 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9665: 00bac614 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9666: 002cd6a0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9667: 0151d2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9668: 014e1c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9669: 014ea838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9670: 014def4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9671: 0151bf62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ - 9672: 0084a658 176 FUNC GLOBAL DEFAULT 12 helper_neon_shl_s16 │ │ │ │ - 9673: 0085b0bc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_d │ │ │ │ + 9672: 0084a650 176 FUNC GLOBAL DEFAULT 12 helper_neon_shl_s16 │ │ │ │ + 9673: 0085b0b4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_d │ │ │ │ 9674: 0151b7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_MMIO_DSTATE │ │ │ │ 9675: 014efc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ - 9676: 0083ab04 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sw │ │ │ │ + 9676: 0083aafc 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sw │ │ │ │ 9677: 0151c692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9678: 014e738c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9679: 0092d1bc 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9679: 0092d1b4 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9680: 0065285c 240 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9681: 003c9950 64 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9682: 002d61ac 264 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9683: 0151c18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ - 9684: 0085af34 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_h │ │ │ │ - 9685: 0086e5fc 36 FUNC GLOBAL DEFAULT 12 helper_bfcvt │ │ │ │ + 9684: 0085af2c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_h │ │ │ │ + 9685: 0086e5f4 36 FUNC GLOBAL DEFAULT 12 helper_bfcvt │ │ │ │ 9686: 01430c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltsb │ │ │ │ 9687: 0151c540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9688: 0050c0cc 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9689: 014e664c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9690: 0151b870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9691: 0151bc0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9692: 00b8b3f0 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9692: 00b8b3e8 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9693: 01512bb0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9694: 0040d830 868 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9695: 01430be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltsh │ │ │ │ 9696: 014e4fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9697: 008b6558 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9697: 008b6550 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9698: 014eaebc 16 OBJECT GLOBAL DEFAULT 24 hw_sensor_trace_events │ │ │ │ - 9699: 0085aff8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_s │ │ │ │ + 9699: 0085aff0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_s │ │ │ │ 9700: 003c88f0 776 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ 9701: 0060c8b4 84 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9702: 0151cbca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9703: 0151cd0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9704: 014eb554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9705: 00658370 276 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9706: 00b01ffc 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9707: 00b2d0c0 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9706: 00b01ff4 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9707: 00b2d0b8 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9708: 0139a8c8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9709: 00aedfb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9710: 00adf2b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ - 9711: 00973e28 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ + 9709: 00aedfa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9710: 00adf2b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9711: 00973e20 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9712: 0151b834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9713: 008b31fc 484 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9714: 00a83808 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9713: 008b31f4 484 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9714: 00a83800 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9715: 0151b9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9716: 0151b9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ - 9717: 0084fb08 20 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u16 │ │ │ │ + 9717: 0084fb00 20 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u16 │ │ │ │ 9718: 0151b62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9719: 014f1bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9720: 006c0838 384 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9721: 014ed344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9722: 00992284 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9723: 00b755d8 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9722: 0099227c 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9723: 00b755d0 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9724: 014ef034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9725: 00b87404 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9725: 00b873fc 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ 9726: 01452528 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u32 │ │ │ │ - 9727: 00b193b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9727: 00b193a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9728: 014e3398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ 9729: 0144a4c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_d │ │ │ │ - 9730: 00b9231c 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9730: 00b92314 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 9731: 014e70ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9732: 014f4500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9733: 002cdb70 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9734: 0151c902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9735: 009300ac 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9735: 009300a4 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9736: 0144a5cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_h │ │ │ │ 9737: 006c722c 80 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ 9738: 0151bbbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_READ_DSTATE │ │ │ │ - 9739: 00adb804 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9740: 00a27f3c 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9739: 00adb7fc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9740: 00a27f34 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9741: 0151c348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9742: 002d69f4 88 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 9743: 0151d73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 9744: 0151c4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9745: 0151d30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9746: 014f8964 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9747: 014f0624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 9748: 014dd790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 9749: 00ae1bb8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9749: 00ae1bb0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9750: 014e53b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9751: 014e8a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9752: 002c6f98 16 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9753: 0083a574 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_ub │ │ │ │ - 9754: 00accc74 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9753: 0083a56c 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_ub │ │ │ │ + 9754: 00accc6c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9755: 0151c98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9756: 00a64ed4 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9756: 00a64ecc 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9757: 014e1880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9758: 0143d99c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_sh │ │ │ │ 9759: 014e19b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9760: 00ac2518 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9760: 00ac2510 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 9761: 0144a548 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_s │ │ │ │ - 9762: 00904170 420 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ + 9762: 00904168 420 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9763: 002dcd60 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9764: 00d414bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9764: 00d414ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9765: 002c0154 284 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9766: 00ba6954 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9766: 00ba694c 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9767: 00505750 3660 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9768: 00b4306c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9769: 00ba6f88 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ - 9770: 0083a678 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uh │ │ │ │ + 9768: 00b43064 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9769: 00ba6f80 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9770: 0083a670 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uh │ │ │ │ 9771: 00433d04 80 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9772: 0093201c 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9772: 00932014 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9773: 00522cc0 648 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9774: 00ab3694 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9774: 00ab368c 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9775: 0151b686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9776: 0030258c 76 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9777: 009fb638 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 9778: 00aed9f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9777: 009fb630 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9778: 00aed9e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9779: 01413ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9780: 00400dcc 128 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9781: 0043b0e8 736 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9782: 00a9d498 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ - 9783: 008dcb44 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ + 9782: 00a9d490 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9783: 008dcb3c 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9784: 0151b472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 9785: 014e0dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9786: 0143d894 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_ss │ │ │ │ 9787: 013bd4bc 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9788: 00975578 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9788: 00975570 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9789: 0151cca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9790: 0033446c 4 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9791: 014ea4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9792: 00b3e2cc 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9792: 00b3e2c4 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9793: 004da7b8 228 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9794: 014deadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ - 9795: 0083a7a4 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uw │ │ │ │ + 9795: 0083a79c 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uw │ │ │ │ 9796: 0151cffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ - 9797: 0084eff8 56 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u8 │ │ │ │ + 9797: 0084eff0 56 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u8 │ │ │ │ 9798: 014138c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ - 9799: 0084f320 100 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s16 │ │ │ │ + 9799: 0084f318 100 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s16 │ │ │ │ 9800: 01430b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltub │ │ │ │ 9801: 005c8de4 8 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9802: 014ddf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9803: 009fc5a0 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9804: 009d0d64 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9803: 009fc598 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9804: 009d0d5c 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9805: 014dd680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9806: 0151b5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ - 9807: 00912d60 188 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ - 9808: 008bd6d4 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ + 9807: 00912d58 188 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ + 9808: 008bd6cc 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9809: 014e6b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9810: 01430ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltuh │ │ │ │ 9811: 014f0db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9812: 0084df10 276 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u16 │ │ │ │ - 9813: 0097f3f8 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9812: 0084df08 276 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u16 │ │ │ │ + 9813: 0097f3f0 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9814: 006e89d0 320 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9815: 0151c65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9816: 0070554c 184 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9817: 014f4760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9818: 0151d802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9819: 00b1db64 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9820: 00ab5f94 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9821: 00b535b0 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9822: 00ae7b34 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9819: 00b1db5c 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9820: 00ab5f8c 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9821: 00b535a8 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9822: 00ae7b2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9823: 01442040 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_b │ │ │ │ 9824: 014e57e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9825: 014e3348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9826: 009ee640 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9826: 009ee638 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ 9827: 0143d684 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtb_hs │ │ │ │ - 9828: 008510f4 64 FUNC GLOBAL DEFAULT 12 raise_exception_ra │ │ │ │ - 9829: 00a82210 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9830: 00a9533c 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9828: 008510ec 64 FUNC GLOBAL DEFAULT 12 raise_exception_ra │ │ │ │ + 9829: 00a82208 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9830: 00a95334 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9831: 0151c7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9832: 014eea54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9833: 0143ac3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsb │ │ │ │ 9834: 014f3bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 9835: 00b13fec 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9835: 00b13fe4 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9836: 0151de66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9837: 01441fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_h │ │ │ │ - 9838: 00b9b1dc 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9838: 00b9b1d4 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9839: 0143abb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsh │ │ │ │ 9840: 0151c542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9841: 0151bac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ - 9842: 00851a44 796 FUNC GLOBAL DEFAULT 12 helper_wfit │ │ │ │ + 9842: 00851a3c 796 FUNC GLOBAL DEFAULT 12 helper_wfit │ │ │ │ 9843: 00704d44 72 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9844: 0151bac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9845: 00b754f4 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9846: 00bb06b4 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 9847: 00b60630 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9845: 00b754ec 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9846: 00bb06ac 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9847: 00b60628 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9848: 006fc6e0 304 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9849: 00b92f24 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9849: 00b92f1c 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9850: 00331c5c 8 FUNC GLOBAL DEFAULT 12 acpi_pcihp_is_hotpluggbale_bus │ │ │ │ - 9851: 00b43698 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9851: 00b43690 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9852: 00411b50 384 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 9853: 014deb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9854: 0151cf32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9855: 01441f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_s │ │ │ │ 9856: 014e1e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9857: 0037c924 96 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9858: 0151cb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9859: 0151b66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9860: 00b97520 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9860: 00b97518 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9861: 01428af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_macsw │ │ │ │ 9862: 00706ecc 24 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9863: 0151c17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9864: 0151c2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9865: 0151d2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9866: 014f3784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ - 9867: 00ae1fd0 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9868: 009c1298 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9867: 00ae1fc8 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9868: 009c1290 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9869: 0143ab34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsw │ │ │ │ 9870: 0050c34c 464 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9871: 006e44fc 320 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9872: 00aec9c0 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9873: 00b42548 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9872: 00aec9b8 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9873: 00b42540 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9874: 014f3ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9875: 013bd55c 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9876: 014def5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9877: 014f515c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9878: 014e5320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9879: 0143d918 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_uh │ │ │ │ 9880: 0151d91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9881: 0151d522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9882: 014e54d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9883: 00afe078 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9883: 00afe070 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9884: 0151cfa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9885: 009372cc 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ - 9886: 009595f4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ + 9885: 009372c4 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9886: 009595ec 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9887: 0151de70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9888: 0151d4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9889: 00aabd38 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9889: 00aabd30 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9890: 0143451c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashb │ │ │ │ 9891: 0151d40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ - 9892: 009599a8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ + 9892: 009599a0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9893: 0143d810 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_us │ │ │ │ 9894: 0151ca0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_DSTATE │ │ │ │ 9895: 0141649c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 9896: 014f8180 4 OBJECT GLOBAL DEFAULT 25 smbios_table_max │ │ │ │ - 9897: 00b8a03c 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9897: 00b8a034 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9898: 01434498 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashh │ │ │ │ 9899: 005bcae8 64 FUNC GLOBAL DEFAULT 12 tpm_tis_get_tpm_version │ │ │ │ 9900: 0151c8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9901: 00673514 172 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9902: 002c8820 188 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ - 9903: 0084f384 24 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s32 │ │ │ │ + 9903: 0084f37c 24 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s32 │ │ │ │ 9904: 01452420 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u64 │ │ │ │ - 9905: 00ae7a20 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9906: 00ae89c8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9905: 00ae7a18 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9906: 00ae89c0 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9907: 0151bf8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 9908: 00dce0b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9908: 00dce0a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9909: 0151c33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9910: 0151cd16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ - 9911: 00dbef98 4 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid_len │ │ │ │ + 9911: 00dbef88 4 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid_len │ │ │ │ 9912: 002d88f4 16 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9913: 013c6eb0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9914: 00655828 224 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ - 9915: 0084e3e4 152 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u32 │ │ │ │ + 9915: 0084e3dc 152 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u32 │ │ │ │ 9916: 014ea9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9917: 0151cc86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9918: 014dfa68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INSERT_EVENT │ │ │ │ 9919: 004e3510 840 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9920: 00ba891c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9920: 00ba8914 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9921: 01434414 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashw │ │ │ │ 9922: 014e740c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9923: 0151bd1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9924: 006e93f4 104 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9925: 013bd234 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9926: 014e661c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9927: 002c6fa8 36 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9928: 01453188 132 OBJECT GLOBAL DEFAULT 24 helper_info_fjcvtzs │ │ │ │ 9929: 0151d85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 9930: 00918e24 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ + 9930: 00918e1c 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ 9931: 0151d92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9932: 00708338 344 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ 9933: 014279f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_write │ │ │ │ - 9934: 00aad118 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ - 9935: 00959508 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ + 9934: 00aad110 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9935: 00959500 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9936: 0151d8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9937: 00d1d650 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9937: 00d1d640 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9938: 014e8c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ - 9939: 0084afa4 232 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_b │ │ │ │ + 9939: 0084af9c 232 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_b │ │ │ │ 9940: 01418620 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ 9941: 0143aab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltub │ │ │ │ - 9942: 0084b340 320 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_d │ │ │ │ - 9943: 00b94e24 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9942: 0084b338 320 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_d │ │ │ │ + 9943: 00b94e1c 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 9944: 014dd3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9945: 006856e0 256 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ - 9946: 0084b160 248 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_h │ │ │ │ + 9946: 0084b158 248 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_h │ │ │ │ 9947: 014e2cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ 9948: 007b07d4 104 FUNC GLOBAL DEFAULT 12 gen_gvec_uqsub_qc │ │ │ │ - 9949: 00936294 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9950: 009d1a40 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9949: 0093628c 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9950: 009d1a38 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9951: 0143aa2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltuh │ │ │ │ 9952: 014f0d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9953: 014e2188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9954: 0151cc3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9955: 00933bac 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9955: 00933ba4 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9956: 0151df18 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9957: 006f2ea0 52 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9958: 00ac1e44 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9958: 00ac1e3c 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9959: 002b90c4 192 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9960: 0151d390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9961: 00ab4c2c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ - 9962: 00ac5c6c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ - 9963: 0084b258 232 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_s │ │ │ │ + 9961: 00ab4c24 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9962: 00ac5c64 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9963: 0084b250 232 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_s │ │ │ │ 9964: 0151bc62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9965: 01428b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_macuw │ │ │ │ 9966: 014e3e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9967: 00abc674 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9968: 009e4a4c 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9967: 00abc66c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9968: 009e4a44 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9969: 002cf4cc 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9970: 014f1998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9971: 014de944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9972: 0143a9a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltuw │ │ │ │ 9973: 0151cb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9974: 00ba4e70 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9974: 00ba4e68 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9975: 014f0ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9976: 0151c490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9977: 0151d8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9978: 00841030 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegb │ │ │ │ - 9979: 00a9c240 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9978: 00841028 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegb │ │ │ │ + 9979: 00a9c238 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 9980: 0151b882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9981: 00ac0cec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9981: 00ac0ce4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9982: 0151def6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ - 9983: 008410c0 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegh │ │ │ │ + 9983: 008410b8 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegh │ │ │ │ 9984: 0151c426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9985: 00af4bdc 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9985: 00af4bd4 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9986: 0151bb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9987: 0092a044 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9987: 0092a03c 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9988: 002c7b88 168 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9989: 014e6cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9990: 0151cd04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ - 9991: 00973628 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ + 9991: 00973620 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9992: 002d8ff8 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9993: 014e3bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 9994: 0143916c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhb │ │ │ │ - 9995: 00841188 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegw │ │ │ │ + 9995: 00841180 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegw │ │ │ │ 9996: 0051b090 348 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9997: 0151c6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9998: 014e2de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9999: 014deecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ 10000: 014390e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhh │ │ │ │ - 10001: 00b6d7ac 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 10001: 00b6d7a4 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 10002: 0151de98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ 10003: 00788c9c 60 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vserr │ │ │ │ - 10004: 008b69d8 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 10005: 00aa19f0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ - 10006: 009209a0 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ + 10004: 008b69d0 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 10005: 00aa19e8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 10006: 00920998 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ 10007: 0151c43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 10008: 014ef640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_EVENT │ │ │ │ - 10009: 00830054 292 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270b │ │ │ │ + 10009: 0083004c 292 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270b │ │ │ │ 10010: 007002a0 200 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 10011: 0151ccde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 10012: 014ea978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 10013: 014ee29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 10014: 00701a60 208 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 10015: 014ed354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 10016: 0151d1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 10017: 014dda20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 10018: 00ba7608 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 10018: 00ba7600 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 10019: 0151ba1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 10020: 0151b2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ - 10021: 00830178 328 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270h │ │ │ │ + 10021: 00830170 328 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270h │ │ │ │ 10022: 0151bf96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 10023: 0151c2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 10024: 00984b2c 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 10024: 00984b24 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 10025: 0151cb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PPI_MEMSET_DSTATE │ │ │ │ 10026: 014deb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 10027: 0151b36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 10028: 0151bfc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 10029: 01439064 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhw │ │ │ │ 10030: 0151c2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 10031: 00b476cc 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ - 10032: 0095e44c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ + 10031: 00b476c4 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 10032: 0095e444 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 10033: 0051ddc0 484 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 10034: 007b16c8 152 FUNC GLOBAL DEFAULT 12 gen_gvec_urecpe │ │ │ │ - 10035: 00847dec 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalarh │ │ │ │ + 10035: 00847de4 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalarh │ │ │ │ 10036: 00678f90 72 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 10037: 0151b296 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 10038: 0151bfdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ - 10039: 0095a1d0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ + 10039: 0095a1c8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 10040: 01438824 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhb │ │ │ │ 10041: 014e3898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 10042: 00a99acc 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 10042: 00a99ac4 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 10043: 014f2848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 10044: 008302c0 352 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270w │ │ │ │ - 10045: 008fbc18 260 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 10044: 008302b8 352 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270w │ │ │ │ + 10045: 008fbc10 260 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 10046: 0031f878 20 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 10047: 009278a4 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 10047: 0092789c 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ 10048: 0038a758 728 FUNC GLOBAL DEFAULT 12 cxl_process_cci_message │ │ │ │ - 10049: 0097565c 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 10049: 00975654 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 10050: 014387a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhh │ │ │ │ 10051: 004925d0 104 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 10052: 014dff64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ - 10053: 008480a0 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalars │ │ │ │ + 10053: 00848098 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalars │ │ │ │ 10054: 0151bcbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 10055: 014e26c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 10056: 006e0114 236 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ - 10057: 00918ad8 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ + 10057: 00918ad0 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ 10058: 0151d5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CTL_WRITE_DSTATE │ │ │ │ 10059: 0151ba4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 10060: 00ac1714 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ - 10061: 0084e47c 276 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u64 │ │ │ │ - 10062: 00d42f44 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 10060: 00ac170c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 10061: 0084e474 276 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u64 │ │ │ │ + 10062: 00d42f34 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 10063: 002d2ff8 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 10064: 014e11c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 10065: 0151b996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 10066: 0085391c 108 FUNC GLOBAL DEFAULT 12 helper_shl_cc │ │ │ │ - 10067: 008f651c 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 10068: 00aac7e0 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 10066: 00853914 108 FUNC GLOBAL DEFAULT 12 helper_shl_cc │ │ │ │ + 10067: 008f6514 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ + 10068: 00aac7d8 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 10069: 0143871c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhw │ │ │ │ 10070: 014efd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 10071: 0045c048 48 FUNC GLOBAL DEFAULT 12 omap_clk_adduser │ │ │ │ 10072: 0151c918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 10073: 0095e3a8 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ + 10073: 0095e3a0 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 10074: 014e9908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 10075: 0141859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 10076: 002c7c30 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 10077: 00b7b47c 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 10077: 00b7b474 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 10078: 014e1dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 10079: 0142e21c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarb │ │ │ │ 10080: 014e634c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 10081: 014ebf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 10082: 0032c398 1224 FUNC GLOBAL DEFAULT 12 nvdimm_plug │ │ │ │ 10083: 014f4af4 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 10084: 014e3f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 10085: 0151c394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 10086: 0151df0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 10087: 014df638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 10088: 014ee08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 10089: 014f1e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 10090: 00aa6934 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 10090: 00aa692c 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 10091: 0142e198 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarh │ │ │ │ 10092: 0051efc8 508 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 10093: 014de994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 10094: 0151bc3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 10095: 014e2348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 10096: 014eab4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 10097: 007b0e3c 148 FUNC GLOBAL DEFAULT 12 gen_gvec_srhadd │ │ │ │ 10098: 007001bc 32 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 10099: 014e19f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 10100: 0151be1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 10101: 00920c6c 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ - 10102: 00b4a05c 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 10101: 00920c64 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 10102: 00b4a054 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 10103: 002cdf04 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 10104: 002b7918 272 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 10105: 00b5e7e8 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 10105: 00b5e7e0 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 10106: 014e4f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 10107: 002b0630 512 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ - 10108: 00859874 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_d │ │ │ │ + 10108: 0085986c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_d │ │ │ │ 10109: 014e05fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 10110: 014f2098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 10111: 00ab96c0 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 10111: 00ab96b8 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 10112: 014e07d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 10113: 00b99afc 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 10113: 00b99af4 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 10114: 0151d744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 10115: 0142e114 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarw │ │ │ │ - 10116: 0086bc2c 360 FUNC GLOBAL DEFAULT 12 define_tlb_insn_regs │ │ │ │ - 10117: 0085964c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_h │ │ │ │ + 10116: 0086bc24 360 FUNC GLOBAL DEFAULT 12 define_tlb_insn_regs │ │ │ │ + 10117: 00859644 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_h │ │ │ │ 10118: 0043c6b8 164 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 10119: 014f0d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 10120: 00490a0c 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 10121: 0151ced8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 10122: 014ed414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 10123: 01455c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosls_round_to_zero │ │ │ │ 10124: 0151bbf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 10125: 002c20e0 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 10126: 009f195c 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 10126: 009f1954 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 10127: 014ec794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 10128: 00ba56f4 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 10128: 00ba56ec 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 10129: 0151c7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 10130: 0151cec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 10131: 0151d732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ - 10132: 00859704 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_s │ │ │ │ + 10132: 008596fc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_s │ │ │ │ 10133: 00693608 140 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 10134: 002f4e10 260 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 10135: 0151c194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 10136: 004da89c 280 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 10137: 0079737c 460 FUNC GLOBAL DEFAULT 12 cpu_get_tb_cpu_state │ │ │ │ 10138: 0151d5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 10139: 014e7ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 10140: 0151cb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 10141: 0037b0f4 2328 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 10142: 006e945c 648 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 10143: 00b01b6c 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ - 10144: 0082154c 16 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdswl │ │ │ │ + 10143: 00b01b64 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 10144: 00821544 16 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdswl │ │ │ │ 10145: 01434b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlab │ │ │ │ 10146: 014e3658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 10147: 0151beb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 10148: 00718fac 332 FUNC GLOBAL DEFAULT 12 arm_write_bootloader │ │ │ │ 10149: 0151c9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 10150: 014e8978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 10151: 0151d528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 10152: 0151c380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 10153: 006c0afc 404 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ 10154: 014ee25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_EVENT │ │ │ │ 10155: 004a0684 628 FUNC GLOBAL DEFAULT 12 e1000e_can_receive │ │ │ │ - 10156: 0095088c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ + 10156: 00950884 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 10157: 01434ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlah │ │ │ │ 10158: 002de1b8 192 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ - 10159: 008d835c 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ + 10159: 008d8354 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ 10160: 014f1094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_EVENT │ │ │ │ 10161: 014e8478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FDP_RUH_CHANGE_EVENT │ │ │ │ 10162: 014e2c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 10163: 0151c2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 10164: 0151deea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 10165: 0151b418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 10166: 00784efc 236 FUNC GLOBAL DEFAULT 12 arm_restore_state_to_opc │ │ │ │ 10167: 014ecb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 10168: 005cae2c 352 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 10169: 014f08a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 10170: 00a3162c 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 10171: 009c6b74 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 10172: 00b92dac 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ - 10173: 0094f488 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 10174: 00abf01c 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 10170: 00a31624 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 10171: 009c6b6c 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 10172: 00b92da4 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 10173: 0094f480 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ + 10174: 00abf014 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 10175: 0151c404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 10176: 002b0350 368 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 10177: 014ed624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ - 10178: 009385e8 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ + 10178: 009385e0 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 10179: 0066a870 32 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ - 10180: 00920bc4 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ - 10181: 0091f34c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ + 10180: 00920bbc 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ + 10181: 0091f344 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 10182: 006ac350 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 10183: 0151cf1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 10184: 014f2818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 10185: 01434a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaw │ │ │ │ 10186: 013bd38c 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 10187: 014e48f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 10188: 0151b74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 10189: 014f4998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ - 10190: 008ed0a8 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 10191: 0098c738 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 10192: 00920cb0 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 10190: 008ed0a0 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ + 10191: 0098c730 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 10192: 00920ca8 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 10193: 014f1938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 10194: 01447b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_b │ │ │ │ 10195: 0066c8c8 680 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 10196: 002b7a28 256 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 10197: 00b1d55c 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 10198: 00996458 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 10197: 00b1d554 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 10198: 00996450 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 10199: 0151d456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ - 10200: 00889ff4 480 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_pending_irq_info │ │ │ │ + 10200: 00889fec 480 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_pending_irq_info │ │ │ │ 10201: 01412d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ 10202: 014479f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_d │ │ │ │ - 10203: 00b34ac4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 10203: 00b34abc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 10204: 0151c05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 10205: 01447b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_h │ │ │ │ 10206: 0151d8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 10207: 00a3ae58 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 10208: 00ab17fc 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ - 10209: 00956948 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ + 10207: 00a3ae50 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 10208: 00ab17f4 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 10209: 00956940 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 10210: 00350140 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 10211: 014f4090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 10212: 0151be36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 10213: 00b35028 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 10213: 00b35020 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 10214: 0151b806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_GET_PTE_DSTATE │ │ │ │ 10215: 0151d824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ 10216: 014e8b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 10217: 00b5cd5c 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 10217: 00b5cd54 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 10218: 0151b73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 10219: 00b450f8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 10219: 00b450f0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 10220: 014e62ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 10221: 002f2afc 56 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 10222: 0151b58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 10223: 0151b83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 10224: 0151b724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 10225: 01447a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_s │ │ │ │ 10226: 014129d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ @@ -10233,2465 +10233,2465 @@ │ │ │ │ 10229: 013bdbc4 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 10230: 0066aa34 120 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 10231: 0151bc96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 10232: 014f0384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 10233: 002c7cdc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 10234: 0151d14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 10235: 0151ce5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 10236: 008f652c 136 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ - 10237: 00ba6064 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 10236: 008f6524 136 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 10237: 00ba605c 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 10238: 0151d19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ - 10239: 00913228 376 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ + 10239: 00913220 376 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 10240: 014e6d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 10241: 00b45ec4 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 10241: 00b45ebc 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ 10242: 0151b604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 10243: 0151cf90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 10244: 0070306c 132 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 10245: 009efdc4 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 10245: 009efdbc 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 10246: 014f0174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ - 10247: 00a063a0 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 10247: 00a06398 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 10248: 0151cf16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 10249: 0067041c 96 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 10250: 00320be0 152 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 10251: 0151cfe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ - 10252: 0086c4a0 80 FUNC GLOBAL DEFAULT 12 helper_uqaddsubx │ │ │ │ + 10252: 0086c498 80 FUNC GLOBAL DEFAULT 12 helper_uqaddsubx │ │ │ │ 10253: 014df308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 10254: 008597bc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_rpres_s │ │ │ │ + 10254: 008597b4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_rpres_s │ │ │ │ 10255: 0151ca5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_READ_DSTATE │ │ │ │ - 10256: 008a3e28 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 10256: 008a3e20 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 10257: 014dd540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 10258: 014e4ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ - 10259: 0086eb9c 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tould_round_to_zero │ │ │ │ + 10259: 0086eb94 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tould_round_to_zero │ │ │ │ 10260: 002cbff4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 10261: 013ba364 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 10262: 00618cd4 56 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ - 10263: 00b1dc3c 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 10264: 00889874 8 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_derived │ │ │ │ - 10265: 00af6d0c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 10263: 00b1dc34 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 10264: 0088986c 8 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_derived │ │ │ │ + 10265: 00af6d04 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 10266: 014dfa78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_LOOKUP_MISS_EVENT │ │ │ │ 10267: 014e0b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 10268: 009310b4 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 10268: 009310ac 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 10269: 014deb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 10270: 014e5770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 10271: 014f0ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 10272: 009328e4 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 10273: 008b9e2c 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 10272: 009328dc 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 10273: 008b9e24 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 10274: 014e08e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ - 10275: 00956b38 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 10276: 009327f4 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 10275: 00956b30 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ + 10276: 009327ec 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 10277: 0151c9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TMP105_READ_DSTATE │ │ │ │ 10278: 0151c01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 10279: 0151b4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 10280: 0151be7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 10281: 006a0da8 620 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 10282: 002faf24 88 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 10283: 014e5160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 10284: 014eb504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 10285: 00b3b3a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 10286: 00b15e00 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 10285: 00b3b398 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 10286: 00b15df8 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 10287: 0151ca94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 10288: 0151cb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_DSTATE │ │ │ │ - 10289: 00ba52f0 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ - 10290: 0091f248 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 10291: 009b96c8 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 10289: 00ba52e8 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 10290: 0091f240 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ + 10291: 009b96c0 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 10292: 014f0414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 10293: 00b863d0 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ - 10294: 0086cd84 56 FUNC GLOBAL DEFAULT 12 helper_uhaddsubx │ │ │ │ + 10293: 00b863c8 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 10294: 0086cd7c 56 FUNC GLOBAL DEFAULT 12 helper_uhaddsubx │ │ │ │ 10295: 014ecfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 10296: 00b415bc 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 10297: 00aa4ec8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 10298: 00b4c05c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 10296: 00b415b4 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 10297: 00aa4ec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 10298: 00b4c054 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 10299: 014f13f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 10300: 014f3b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 10301: 00673138 8 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 10302: 00b93978 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 10302: 00b93970 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 10303: 0142686c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shadd16 │ │ │ │ 10304: 0151bffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 10305: 0151ca98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 10306: 0151bbd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 10307: 00b3076c 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 10307: 00b30764 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 10308: 005cd0fc 564 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 10309: 0151d4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 10310: 002c1a10 424 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 10311: 0053db20 660 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ 10312: 01425978 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshll48 │ │ │ │ - 10313: 00aa9244 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 10314: 00b14ca0 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 10315: 00b998f8 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 10313: 00aa923c 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 10314: 00b14c98 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 10315: 00b998f0 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 10316: 0151c36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ - 10317: 00dbef88 4 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid_len │ │ │ │ + 10317: 00dbef78 4 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid_len │ │ │ │ 10318: 0151b65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 10319: 00b66544 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 10319: 00b6653c 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 10320: 014dca28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 10321: 0151d4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 10322: 00670b40 164 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ 10323: 0142e534 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarb │ │ │ │ - 10324: 009f54a8 1236 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 10324: 009f54a0 1236 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 10325: 0151ba52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 10326: 0142db68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgeh │ │ │ │ 10327: 014ed1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 10328: 014e4fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 10329: 014de4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 10330: 0142e4b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarh │ │ │ │ 10331: 0151c202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ - 10332: 009707bc 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ + 10332: 009707b4 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 10333: 0151bab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ 10334: 0151ba66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_BLOCK_MOVE_DSTATE │ │ │ │ 10335: 0151d4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_MTT_DSTATE │ │ │ │ 10336: 002cc3bc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 10337: 002b7b28 252 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 10338: 0151b6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 10339: 014e5290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 10340: 0142dae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpges │ │ │ │ 10341: 013b80d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 10342: 014e3258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 10343: 0151de4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 10344: 00b10b10 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 10345: 008fe598 148 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 10346: 00cfc954 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 10344: 00b10b08 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 10345: 008fe590 148 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 10346: 00cfc944 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 10347: 014e0b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ 10348: 0143d78c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtb_sh │ │ │ │ - 10349: 00af6410 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ - 10350: 0095a5b8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ + 10349: 00af6408 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 10350: 0095a5b0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 10351: 006b9e4c 64 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 10352: 0151bb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 10353: 002d7c64 196 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ - 10354: 00970c18 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ + 10354: 00970c10 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 10355: 0151c2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 10356: 00521244 340 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 10357: 00b9ac48 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 10357: 00b9ac40 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 10358: 0142e42c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarw │ │ │ │ 10359: 014dde78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 10360: 002c8bd4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 10361: 0151cad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 10362: 0151b70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ 10363: 01457ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_preserve_fp_state │ │ │ │ - 10364: 00aff760 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 10365: 00ae779c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 10364: 00aff758 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 10365: 00ae7794 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 10366: 0151ba60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 10367: 00d414f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 10367: 00d414e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 10368: 0151bf88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 10369: 004e131c 1560 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 10370: 014ed8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 10371: 01416520 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ - 10372: 0084fcb8 136 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u16 │ │ │ │ + 10372: 0084fcb0 136 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u16 │ │ │ │ 10373: 014eb19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_TRANSFER_EVENT │ │ │ │ 10374: 0151bc92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 10375: 014ed2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 10376: 00684ad0 280 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 10377: 0151be92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 10378: 0151b4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 10379: 008bdad8 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 10380: 00b9b7c8 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 10379: 008bdad0 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ + 10380: 00b9b7c0 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 10381: 0143328c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsb │ │ │ │ - 10382: 00aa3430 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 10382: 00aa3428 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 10383: 0151d452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 10384: 0151cf48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 10385: 0151bed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 10386: 002d1700 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 10387: 00657e4c 100 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 10388: 00704d8c 40 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 10389: 01433184 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsh │ │ │ │ 10390: 0151d654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 10391: 008b4e0c 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 10391: 008b4e04 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 10392: 0151d7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 10393: 014e63cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 10394: 00b42efc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 10395: 00b34eb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 10394: 00b42ef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 10395: 00b34eb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 10396: 0053cf98 344 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 10397: 0037d140 16 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 10398: 0151b76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 10399: 002cfc20 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 10400: 009abac4 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 10400: 009ababc 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 10401: 00657fb0 100 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 10402: 0151c2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 10403: 0151d600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 10404: 002d0f9c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 10405: 008b4438 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 10405: 008b4430 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 10406: 014ee34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 10407: 014dd590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ 10408: 01438404 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullth │ │ │ │ - 10409: 00b2ed90 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 10409: 00b2ed88 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 10410: 014ecb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ - 10411: 0095acf0 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ + 10411: 0095ace8 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 10412: 014e2014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_UNIMPLEMENTED_WRITE_EVENT │ │ │ │ 10413: 014eb6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ 10414: 0143307c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsw │ │ │ │ - 10415: 00b3a59c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 10415: 00b3a594 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 10416: 0151c922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 10417: 00b8c1e4 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 10417: 00b8c1dc 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 10418: 014f53ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 10419: 0151caa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 10420: 00adc584 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 10420: 00adc57c 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 10421: 0151c4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 10422: 0151c986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 10423: 00a4216c 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 10424: 00baec28 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 10425: 00b47ff0 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ - 10426: 0081ac94 532 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4e │ │ │ │ + 10423: 00a42164 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 10424: 00baec20 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 10425: 00b47fe8 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 10426: 0081ac8c 532 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4e │ │ │ │ 10427: 01434204 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavsh │ │ │ │ 10428: 002bc888 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 10429: 0030df60 192 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 10430: 0151b992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 10431: 014d72b0 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 10432: 01420854 32 OBJECT GLOBAL DEFAULT 24 z_gain │ │ │ │ 10433: 0151d1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ - 10434: 0091d460 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ + 10434: 0091d458 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 10435: 0151b2a9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 10436: 0151c848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 10437: 014f0de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 10438: 0151bae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 10439: 01438380 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulltw │ │ │ │ - 10440: 008ee914 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ - 10441: 00823aa8 824 FUNC GLOBAL DEFAULT 12 helper_v7m_vlstm │ │ │ │ + 10440: 008ee90c 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ + 10441: 00823aa0 824 FUNC GLOBAL DEFAULT 12 helper_v7m_vlstm │ │ │ │ 10442: 0151c65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 10443: 008b5594 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ - 10444: 00811058 732 FUNC GLOBAL DEFAULT 12 vfp_access_check_m │ │ │ │ + 10443: 008b558c 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 10444: 0081105c 732 FUNC GLOBAL DEFAULT 12 vfp_access_check_m │ │ │ │ 10445: 0151c578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 10446: 0151ba2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 10447: 014ea8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 10448: 01434180 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavsw │ │ │ │ 10449: 0038caa8 340 FUNC GLOBAL DEFAULT 12 cxl_event_clear_records │ │ │ │ 10450: 0151c882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ - 10451: 0090a1f0 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ + 10451: 0090a1e8 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 10452: 00319284 336 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 10453: 0151c698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 10454: 008ba9a4 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 10455: 00a9ac4c 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 10454: 008ba99c 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ + 10455: 00a9ac44 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 10456: 006d9974 188 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 10457: 00b7704c 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 10457: 00b77044 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 10458: 002d59b8 444 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 10459: 014f3f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 10460: 00a27a14 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 10460: 00a27a0c 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 10461: 0151b28b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 10462: 014ed704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 10463: 014e1bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 10464: 00b8a4dc 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 10464: 00b8a4d4 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 10465: 0151bc3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 10466: 01443564 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_fmlal_zzzw_s │ │ │ │ 10467: 012f8988 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 10468: 0151cee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 10469: 0084fdf0 64 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u32 │ │ │ │ - 10470: 00a65da4 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 10471: 008bab34 248 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 10472: 00b29974 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 10469: 0084fde8 64 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u32 │ │ │ │ + 10470: 00a65d9c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 10471: 008bab2c 248 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ + 10472: 00b2996c 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 10473: 006855f8 232 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 10474: 0151bea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 10475: 014df1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ - 10476: 00860e8c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_b │ │ │ │ + 10476: 00860e84 200 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_b │ │ │ │ 10477: 00613e5c 304 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 10478: 014ed574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 10479: 00b117ec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 10480: 008615d4 268 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_d │ │ │ │ - 10481: 009b6b24 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 10479: 00b117e4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 10480: 008615cc 268 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_d │ │ │ │ + 10481: 009b6b1c 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 10482: 0051ab0c 288 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 10483: 014e89d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 10484: 00b37860 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ - 10485: 008baa3c 248 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ - 10486: 00860f54 208 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_h │ │ │ │ + 10484: 00b37858 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 10485: 008baa34 248 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ + 10486: 00860f4c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_h │ │ │ │ 10487: 014df288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 10488: 01433208 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvub │ │ │ │ 10489: 0141121c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 10490: 00702234 160 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 10491: 002cc76c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ - 10492: 0090c508 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ - 10493: 0083ac18 464 FUNC GLOBAL DEFAULT 12 helper_mve_vsrib │ │ │ │ + 10492: 0090c500 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ + 10493: 0083ac10 464 FUNC GLOBAL DEFAULT 12 helper_mve_vsrib │ │ │ │ 10494: 0151c3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 10495: 014ee55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 10496: 006b5264 36 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 10497: 01433100 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvuh │ │ │ │ 10498: 00568ffc 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ - 10499: 008e3d0c 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ - 10500: 0083ade8 424 FUNC GLOBAL DEFAULT 12 helper_mve_vsrih │ │ │ │ + 10499: 008e3d04 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ + 10500: 0083ade0 424 FUNC GLOBAL DEFAULT 12 helper_mve_vsrih │ │ │ │ 10501: 00791c74 2000 FUNC GLOBAL DEFAULT 12 define_one_arm_cp_reg_with_opaque │ │ │ │ - 10502: 00861024 208 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_s │ │ │ │ + 10502: 0086101c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_s │ │ │ │ 10503: 0069ca88 456 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ - 10504: 009579d4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ + 10504: 009579cc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 10505: 0151d48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 10506: 009f41e4 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 10506: 009f41dc 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 10507: 0151b8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 10508: 0151cd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 10509: 014ecbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 10510: 0151d004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 10511: 00b664f0 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 10511: 00b664e8 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 10512: 00323508 148 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 10513: 0151c806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 10514: 0151ca80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 10515: 01432ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvuw │ │ │ │ 10516: 0151b3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 10517: 0151b3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 10518: 00ba4f04 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 10518: 00ba4efc 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 10519: 0028bc38 108 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ - 10520: 008e3d18 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ - 10521: 0083af90 360 FUNC GLOBAL DEFAULT 12 helper_mve_vsriw │ │ │ │ + 10520: 008e3d10 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ + 10521: 0083af88 360 FUNC GLOBAL DEFAULT 12 helper_mve_vsriw │ │ │ │ 10522: 01433ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavuh │ │ │ │ 10523: 002f2b34 44 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 10524: 008b71ac 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 10525: 00b40e1c 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 10524: 008b71a4 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 10525: 00b40e14 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 10526: 004dc6a8 48 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ - 10527: 0081da04 420 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqb │ │ │ │ + 10527: 0081d9fc 420 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqb │ │ │ │ 10528: 0144e328 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip8 │ │ │ │ 10529: 0151b624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 10530: 014f0224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 10531: 007066b8 188 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 10532: 014f41d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 10533: 014dd840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 10534: 014e8f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 10535: 0151d742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ - 10536: 0086be38 316 FUNC GLOBAL DEFAULT 12 helper_qadd8 │ │ │ │ + 10536: 0086be30 316 FUNC GLOBAL DEFAULT 12 helper_qadd8 │ │ │ │ 10537: 00657464 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 10538: 00b6f948 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 10539: 009ecb94 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 10538: 00b6f940 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 10539: 009ecb8c 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 10540: 014f4fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 10541: 002a329c 200 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 10542: 00b5cca8 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 10542: 00b5cca0 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 10543: 014f4aa8 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 10544: 014e8bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ - 10545: 0081dca8 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeql │ │ │ │ + 10545: 0081dca0 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeql │ │ │ │ 10546: 01433f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavuw │ │ │ │ 10547: 0151dec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 10548: 0050de4c 468 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 10549: 00b3d69c 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 10549: 00b3d694 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 10550: 002a2c20 572 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 10551: 013c6f00 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 10552: 014ed9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 10553: 0151d8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 10554: 00b6a6e8 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 10554: 00b6a6e0 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 10555: 002d2190 384 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ - 10556: 0095966c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ + 10556: 00959664 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 10557: 00511390 212 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ - 10558: 00970b48 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 10559: 008705e8 84 FUNC GLOBAL DEFAULT 12 helper_vjcvt │ │ │ │ - 10560: 00b738b4 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 10561: 00ab242c 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 10558: 00970b40 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ + 10559: 008705e0 84 FUNC GLOBAL DEFAULT 12 helper_vjcvt │ │ │ │ + 10560: 00b738ac 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 10561: 00ab2424 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 10562: 0151de74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 10563: 009ec214 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ - 10564: 0081dba8 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqw │ │ │ │ + 10563: 009ec20c 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 10564: 0081dba0 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqw │ │ │ │ 10565: 0063a0f8 1812 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ - 10566: 008520ec 192 FUNC GLOBAL DEFAULT 12 helper_set_r13_banked │ │ │ │ + 10566: 008520e4 192 FUNC GLOBAL DEFAULT 12 helper_set_r13_banked │ │ │ │ 10567: 0150a068 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 10568: 014f15d4 564 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 10569: 00b88de8 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 10569: 00b88de0 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 10570: 014e762c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 10571: 0151d6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 10572: 014d6c20 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 10573: 0151d7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 10574: 0151b7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRIGGER_IRQ_DSTATE │ │ │ │ 10575: 014e659c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 10576: 014ed764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 10577: 0052a520 160 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ - 10578: 008c5fa0 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ + 10578: 008c5f98 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 10579: 01411198 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 10580: 00ab3cc4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 10580: 00ab3cbc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 10581: 00678d20 84 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 10582: 014f52ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 10583: 00656d14 180 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 10584: 0151b29a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 10585: 009b585c 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 10586: 00abf3e8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 10585: 009b5854 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 10586: 00abf3e0 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 10587: 0151c29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 10588: 0151d5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 10589: 01450194 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmulh_s16 │ │ │ │ - 10590: 0084fff0 20 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s16 │ │ │ │ + 10590: 0084ffe8 20 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s16 │ │ │ │ 10591: 0151d23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ - 10592: 0096c8b4 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 10593: 009c0d88 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 10592: 0096c8ac 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ + 10593: 009c0d80 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 10594: 0033edd0 108 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 10595: 0151bb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 10596: 00b63824 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 10597: 00b42f58 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 10596: 00b6381c 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 10597: 00b42f50 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 10598: 0151dd70 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 10599: 013bc8b8 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 10600: 00b7fef4 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 10600: 00b7feec 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 10601: 007b76e8 168 FUNC GLOBAL DEFAULT 12 add_reg_for_lit │ │ │ │ 10602: 002ac510 5616 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 10603: 014ddb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 10604: 00b37274 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 10604: 00b3726c 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 10605: 0141100c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 10606: 00b4566c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 10606: 00b45664 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 10607: 0151b2d7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ - 10608: 009133a0 1840 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ + 10608: 00913398 1840 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ 10609: 01431c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sb │ │ │ │ - 10610: 00b7c7a0 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 10611: 0098ebd8 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 10610: 00b7c798 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 10611: 0098ebd0 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 10612: 01410000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 10613: 0151ba02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 10614: 014ebe0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 10615: 0151d5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 10616: 0084fe78 32 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u64 │ │ │ │ - 10617: 008a52d0 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 10618: 00aa7360 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 10616: 0084fe70 32 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u64 │ │ │ │ + 10617: 008a52c8 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 10618: 00aa7358 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 10619: 01431bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sh │ │ │ │ 10620: 002a26d4 8 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 10621: 00b0cb0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 10621: 00b0cb04 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 10622: 014ddbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ - 10623: 0091c9a8 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 10624: 00b87b44 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 10623: 0091c9a0 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ + 10624: 00b87b3c 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 10625: 002de278 128 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 10626: 014e9c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 10627: 00b03830 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 10627: 00b03828 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 10628: 0151c5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 10629: 00929190 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 10629: 00929188 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 10630: 014f48b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10631: 014e9508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 10632: 014ef284 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 10633: 0151d8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 10634: 014e2844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 10635: 002dcaf4 248 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 10636: 00523264 116 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 10637: 013bd324 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 10638: 00929ef4 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 10638: 00929eec 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 10639: 014f2430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_ARM_FIXUP_MSI_ROUTE_EVENT │ │ │ │ 10640: 0151bece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 10641: 0151bf3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_PLUG_DSTATE │ │ │ │ - 10642: 008352a4 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarb │ │ │ │ - 10643: 00904bfc 280 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ + 10642: 0083529c 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarb │ │ │ │ + 10643: 00904bf4 280 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 10644: 0151bfa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 10645: 01431b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sw │ │ │ │ 10646: 0151bb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ - 10647: 0086704c 372 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_b │ │ │ │ - 10648: 008f8ef8 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 10649: 00b2bbb8 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 10647: 00867044 372 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_b │ │ │ │ + 10648: 008f8ef0 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 10649: 00b2bbb0 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 10650: 0151cab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 10651: 00519704 108 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ - 10652: 00835368 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarh │ │ │ │ - 10653: 0086f5a4 116 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh_round_to_zero │ │ │ │ + 10652: 00835360 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarh │ │ │ │ + 10653: 0086f59c 116 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh_round_to_zero │ │ │ │ 10654: 0151c6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 10655: 009f9ea0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 10656: 008671c0 380 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_h │ │ │ │ - 10657: 00b4820c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 10655: 009f9e98 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 10656: 008671b8 380 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_h │ │ │ │ + 10657: 00b48204 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 10658: 014deefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 10659: 0151d672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 10660: 014ea458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ 10661: 014df878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_S12_VMID_EVENT │ │ │ │ - 10662: 00adc328 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 10662: 00adc320 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 10663: 014e1a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ - 10664: 0095c608 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 10665: 00ab3678 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 10666: 009b77b8 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 10664: 0095c600 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ + 10665: 00ab3670 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 10666: 009b77b0 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 10667: 0151d00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 10668: 00aa9104 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 10668: 00aa90fc 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 10669: 0151cada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ - 10670: 0086733c 372 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_s │ │ │ │ - 10671: 00835460 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarw │ │ │ │ + 10670: 00867334 372 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_s │ │ │ │ + 10671: 00835458 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarw │ │ │ │ 10672: 00688ef0 100 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 10673: 0151c2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 10674: 014e6d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 10675: 00b83660 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ + 10675: 00b83658 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ 10676: 004dfb24 96 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ - 10677: 00b23d50 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 10677: 00b23d48 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 10678: 0151cf9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 10679: 014f401c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 10680: 0151cf4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 10681: 005fba08 536 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 10682: 00a9cde0 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ - 10683: 0090bf30 156 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ + 10682: 00a9cdd8 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 10683: 0090bf28 156 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 10684: 002c6acc 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 10685: 0151bf52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 10686: 0144ff84 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmulh_s32 │ │ │ │ - 10687: 00850f0c 164 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ + 10687: 00850f04 164 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ 10688: 004dbbe8 376 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ - 10689: 00afaa64 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10689: 00afaa5c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10690: 014ee52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10691: 0151b30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10692: 0053e038 684 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ 10693: 007b06f8 104 FUNC GLOBAL DEFAULT 12 gen_gvec_sqadd_qc │ │ │ │ 10694: 0142bbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_tidcp_el0 │ │ │ │ - 10695: 00a882bc 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10695: 00a882b4 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10696: 0050c6bc 1452 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ 10697: 0142bc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_tidcp_el1 │ │ │ │ - 10698: 00b1450c 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10698: 00b14504 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10699: 01410f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10700: 0151bc1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10701: 0151b5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 10702: 009fab78 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10703: 00b6ce20 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10702: 009fab70 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10703: 00b6ce18 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10704: 0151c03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ - 10705: 00919bd8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ + 10705: 00919bd0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10706: 002ca784 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ - 10707: 0095e49c 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ + 10707: 0095e494 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ 10708: 004281c4 156 FUNC GLOBAL DEFAULT 12 gicv3_redist_update_lpi │ │ │ │ - 10709: 00b67fb0 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10709: 00b67fa8 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ 10710: 01431ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_ub │ │ │ │ - 10711: 00aea108 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10711: 00aea100 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10712: 0151cbf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10713: 009fb080 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10713: 009fb078 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10714: 01431a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_uh │ │ │ │ 10715: 0070c5a0 152 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10716: 00ddc26c 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ - 10717: 009227d8 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ + 10716: 00ddc25c 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10717: 009227d0 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ 10718: 0151cbdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10719: 003488d0 500 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 10720: 00b624b0 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10720: 00b624a8 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10721: 0142d748 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeq_scalarh │ │ │ │ 10722: 014f2b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10723: 0151bfb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10724: 005de7b4 884 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10725: 0151c79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ - 10726: 0086c2f8 132 FUNC GLOBAL DEFAULT 12 helper_uqadd8 │ │ │ │ + 10726: 0086c2f0 132 FUNC GLOBAL DEFAULT 12 helper_uqadd8 │ │ │ │ 10727: 014eac1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 10728: 014e5250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 10729: 004dc0e0 48 FUNC GLOBAL DEFAULT 12 desc_ring_reset │ │ │ │ 10730: 014e8728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_EVENT │ │ │ │ 10731: 0031f864 20 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10732: 0151ca56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_WRITE_DSTATE │ │ │ │ 10733: 0151cda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10734: 01411114 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10735: 014e25e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10736: 006d530c 752 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10737: 002d82c8 336 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10738: 00ada2a8 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10739: 00aeec80 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10740: 00996600 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10741: 00aa7d08 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10738: 00ada2a0 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10739: 00aeec78 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10740: 009965f8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10741: 00aa7d00 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10742: 014e9d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ 10743: 014319cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_uw │ │ │ │ 10744: 0142d6c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeq_scalars │ │ │ │ 10745: 007b053c 152 FUNC GLOBAL DEFAULT 12 gen_uqadd_bhs │ │ │ │ - 10746: 00902874 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10746: 0090286c 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10747: 014f4fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10748: 00af1328 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10748: 00af1320 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10749: 014e4ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10750: 0151de9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10751: 009cb48c 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10751: 009cb484 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10752: 004d6be0 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10753: 0151d494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10754: 00b46ae4 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10754: 00b46adc 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10755: 0151c150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10756: 0050e0f0 320 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10757: 0151c0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10758: 014de3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10759: 0151d154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10760: 006de9cc 164 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ 10761: 01450110 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlah_s16 │ │ │ │ - 10762: 00a99c54 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ - 10763: 0091c5c0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ - 10764: 008ed338 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ + 10762: 00a99c4c 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10763: 0091c5b8 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ + 10764: 008ed330 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10765: 0151c7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10766: 014e4800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10767: 014dd750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 10768: 014118d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10769: 0151b8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10770: 0066a794 192 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10771: 014e670c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10772: 014e8408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10773: 014deafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 10774: 002d9188 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fd │ │ │ │ 10775: 0144f6c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_round_high_u16 │ │ │ │ - 10776: 00af08f4 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10776: 00af08ec 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10777: 005c7840 480 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10778: 01440780 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_os_uh │ │ │ │ 10779: 014e5440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10780: 0151b3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10781: 014ed1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10782: 014ef4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_WRITE_EVENT │ │ │ │ 10783: 014ea8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10784: 014eea84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10785: 00b4bc34 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10785: 00b4bc2c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10786: 014e98c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10787: 014dd950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10788: 0151b134 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10789: 009bf1c8 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10789: 009bf1c0 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10790: 014ee12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DIRTY_BITMAP_EVENT │ │ │ │ 10791: 014f3464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10792: 014e3d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10793: 014df8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CONFIG_CACHE_HIT_EVENT │ │ │ │ 10794: 014e75cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10795: 0141a764 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10796: 0141a784 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10797: 0141a7f4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10798: 0151bcb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10799: 014406fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_os_uw │ │ │ │ 10800: 0151b738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10801: 006e8708 712 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 10802: 00a3348c 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10803: 00aa3658 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10804: 00ae2870 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10802: 00a33484 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10803: 00aa3650 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10804: 00ae2868 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10805: 0151d2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10806: 00b46c80 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10806: 00b46c78 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 10807: 0145593c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhd_round_to_zero │ │ │ │ - 10808: 0086c9a0 80 FUNC GLOBAL DEFAULT 12 helper_uaddsubx │ │ │ │ - 10809: 009c1848 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10808: 0086c998 80 FUNC GLOBAL DEFAULT 12 helper_uaddsubx │ │ │ │ + 10809: 009c1840 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10810: 0151b956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10811: 014eb09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_RECEIVED_EVENT │ │ │ │ 10812: 0151d95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 10813: 01448130 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_d │ │ │ │ 10814: 00689118 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10815: 0151c7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10816: 00b159e4 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10816: 00b159dc 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10817: 0151bc86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10818: 0151b9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10819: 0151c5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 10820: 01448238 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_h │ │ │ │ 10821: 014e41d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10822: 00b517a8 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10823: 00b040f4 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10822: 00b517a0 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10823: 00b040ec 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10824: 0151c61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10825: 014f1bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10826: 002895b4 116 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ 10827: 00330638 1000 FUNC GLOBAL DEFAULT 12 build_ged_aml │ │ │ │ - 10828: 00ad5bfc 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ - 10829: 0091a8c8 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 10830: 00a4ce60 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ - 10831: 00956a9c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ + 10828: 00ad5bf4 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10829: 0091a8c0 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ + 10830: 00a4ce58 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10831: 00956a94 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10832: 002d92a4 52 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10833: 0051aaac 96 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10834: 0151c6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 10835: 009ed80c 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 10835: 009ed804 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 10836: 002d5860 120 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 10837: 003380bc 180 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 10838: 014dd170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 10839: 014481b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_s │ │ │ │ - 10840: 0091b808 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ + 10840: 0091b800 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ 10841: 0151cd7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 10842: 0151b2a0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 10843: 00356f0c 28 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_n25q256a │ │ │ │ 10844: 002d7068 940 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 10845: 009f39ac 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 10845: 009f39a4 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 10846: 0151cb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 10847: 013bc6c0 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 10848: 0151c606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 10849: 0151b4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 10850: 014e73ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 10851: 009c6cec 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 10851: 009c6ce4 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 10852: 0151c372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 10853: 0151b59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 10854: 014e7f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10855: 014de824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 10856: 00b672cc 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ - 10857: 00aa6344 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10856: 00b672c4 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ + 10857: 00aa633c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10858: 014e36a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10859: 014f0d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ - 10860: 00b9d2f0 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10860: 00b9d2e8 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10861: 014e9a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ - 10862: 008e3300 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ + 10862: 008e32f8 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ 10863: 0078880c 228 FUNC GLOBAL DEFAULT 12 arm_cpu_update_virq │ │ │ │ 10864: 0151d3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10865: 0144ff00 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlah_s32 │ │ │ │ 10866: 0151c0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10867: 014f897c 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10868: 0151b346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10869: 014f8958 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10870: 01410f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10871: 00b2a248 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10871: 00b2a240 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10872: 0151be14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ - 10873: 0095e808 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ + 10873: 0095e800 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10874: 0151d84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10875: 00b48374 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10875: 00b4836c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10876: 0151b6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10877: 014dd440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ - 10878: 0086f014 112 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs_round_to_zero │ │ │ │ + 10878: 0086f00c 112 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs_round_to_zero │ │ │ │ 10879: 013c7068 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10880: 00aec2d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10880: 00aec2d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10881: 0052686c 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10882: 014f09b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10883: 006e9794 104 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10884: 0151c28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 10885: 007ad84c 136 FUNC GLOBAL DEFAULT 12 gen_uqsub_d │ │ │ │ - 10886: 009710a0 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ + 10886: 00971098 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ 10887: 0151cf6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ - 10888: 00b76fcc 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ - 10889: 00970328 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10890: 00a279f8 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ - 10891: 00958f90 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10892: 00ba9fe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10888: 00b76fc4 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10889: 00970320 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ + 10890: 00a279f0 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10891: 00958f88 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ + 10892: 00ba9fdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10893: 0048dd90 140 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ - 10894: 0091b664 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ + 10894: 0091b65c 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10895: 0151c4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10896: 00ac1018 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10896: 00ac1010 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10897: 002ed164 128 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10898: 00b55e40 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10898: 00b55e38 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10899: 014e09f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ - 10900: 00939c50 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ - 10901: 008d83c4 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ + 10900: 00939c48 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ + 10901: 008d83bc 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10902: 002c6ed0 40 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10903: 0151c838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ 10904: 0151bbb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_UNIMPLEMENTED_WRITE_DSTATE │ │ │ │ - 10905: 00b5c694 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ - 10906: 0094f0ec 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ + 10905: 00b5c68c 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10906: 0094f0e4 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10907: 0151d3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ - 10908: 008d842c 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ + 10908: 008d8424 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10909: 014f46c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10910: 00aecf28 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10911: 00db2ec8 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10910: 00aecf20 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10911: 00db2eb8 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10912: 014f44f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10913: 009b4820 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10913: 009b4818 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10914: 0151d38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10915: 009b4f8c 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10915: 009b4f84 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10916: 0144177c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sh │ │ │ │ 10917: 014f215c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10918: 0151ce62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10919: 008b72f8 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10919: 008b72f0 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10920: 0151ce0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10921: 0151b2b8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10922: 0151b416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10923: 0151ca26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_STATING_DSTATE │ │ │ │ 10924: 0151c984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10925: 00aa3098 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10925: 00aa3090 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10926: 0151de50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10927: 002cd0cc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10928: 014eacac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10929: 00aea050 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10930: 0085fc6c 372 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_d │ │ │ │ - 10931: 00ac2080 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10932: 00dce0e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10929: 00aea048 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10930: 0085fc64 372 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_d │ │ │ │ + 10931: 00ac2078 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10932: 00dce0d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10933: 0151d1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10934: 014dea5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ 10935: 014416f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sw │ │ │ │ - 10936: 00aa445c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10936: 00aa4454 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10937: 0151b510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10938: 00b2fd24 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 10939: 0085f9b0 352 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_h │ │ │ │ - 10940: 00956e24 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ + 10938: 00b2fd1c 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10939: 0085f9a8 352 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_h │ │ │ │ + 10940: 00956e1c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10941: 01391a54 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ - 10942: 0091bcfc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ + 10942: 0091bcf4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10943: 014e72cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 10944: 00aed430 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10944: 00aed428 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10945: 0037ba0c 1048 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10946: 009d22cc 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10946: 009d22c4 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10947: 004a0cac 1164 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ - 10948: 008b371c 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10949: 00b6e204 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10948: 008b3714 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10949: 00b6e1fc 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10950: 014f08b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10951: 014e688c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ - 10952: 00970ac0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ + 10952: 00970ab8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10953: 014e8258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10954: 014e3938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10955: 00b25e1c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 10956: 0085fb10 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_s │ │ │ │ - 10957: 00b1d9f0 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 10958: 00b42d30 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10959: 00b69064 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10955: 00b25e14 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10956: 0085fb08 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_s │ │ │ │ + 10957: 00b1d9e8 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10958: 00b42d28 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10959: 00b6905c 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10960: 014eac6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10961: 014e35c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 10962: 008160b4 2276 FUNC GLOBAL DEFAULT 12 disas_vfp_uncond │ │ │ │ - 10963: 00ad8cc4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10964: 00af00e8 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10965: 009fa1a4 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10962: 008160b8 2268 FUNC GLOBAL DEFAULT 12 disas_vfp_uncond │ │ │ │ + 10963: 00ad8cbc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10964: 00af00e0 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10965: 009fa19c 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10966: 0151c120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10967: 00b53d84 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10968: 00aacd44 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10967: 00b53d7c 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10968: 00aacd3c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10969: 014ea218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10970: 01410430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10971: 014dec3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10972: 0151d3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 10973: 01456ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmped │ │ │ │ 10974: 0151d7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10975: 014dd2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10976: 01456bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpeh │ │ │ │ 10977: 005c2cb0 252 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10978: 014e5840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ - 10979: 0095c4e8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ + 10979: 0095c4e0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10980: 013bc5f8 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10981: 014f2928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10982: 00acc484 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10983: 00ac2ee4 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10982: 00acc47c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10983: 00ac2edc 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10984: 014ef3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10985: 0151c626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10986: 0151d8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10987: 005c9904 276 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10988: 0151d7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 10989: 01456b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpes │ │ │ │ 10990: 002c6c20 40 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10991: 014e718c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10992: 014ddb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10993: 00b647c0 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10994: 00a82d04 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10993: 00b647b8 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10994: 00a82cfc 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10995: 00322188 116 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10996: 0151b590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10997: 009cb0c8 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10997: 009cb0c0 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10998: 0151c508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10999: 00b5e87c 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ - 11000: 009504cc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 11001: 00d414f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10999: 00b5e874 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 11000: 009504c4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ + 11001: 00d414e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 11002: 014eced4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 11003: 014e636c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 11004: 002d9a30 104 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 11005: 0151d190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 11006: 00aaefe8 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 11006: 00aaefe0 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 11007: 014ed654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ - 11008: 008bdad0 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ + 11008: 008bdac8 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 11009: 005186e4 36 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 11010: 01441674 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_uh │ │ │ │ 11011: 014df918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_DECODE_CD_TT_EVENT │ │ │ │ 11012: 006ab6f4 716 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 11013: 014e4228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 11014: 014eedd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 11015: 0151cad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 11016: 009eff2c 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 11016: 009eff24 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 11017: 00656550 364 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 11018: 0053aa5c 344 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 11019: 004dc6d8 116 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 11020: 002dc1bc 608 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 11021: 014f0494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 11022: 0151d348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 11023: 0151ceda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEV_REGION_DSTATE │ │ │ │ - 11024: 00989d8c 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 11024: 00989d84 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 11025: 0151ce66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ 11026: 01428f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgb0 │ │ │ │ - 11027: 00af0e90 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ - 11028: 0086951c 220 FUNC GLOBAL DEFAULT 12 is_ebf │ │ │ │ + 11027: 00af0e88 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 11028: 00869514 220 FUNC GLOBAL DEFAULT 12 is_ebf │ │ │ │ 11029: 01428e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgb1 │ │ │ │ 11030: 014415f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_uw │ │ │ │ 11031: 0053e2e4 436 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 11032: 014e4b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 11033: 00b3b2e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ - 11034: 0095dfc4 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 11035: 00863cd8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_b │ │ │ │ - 11036: 00ac3c70 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 11033: 00b3b2e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 11034: 0095dfbc 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ + 11035: 00863cd0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_b │ │ │ │ + 11036: 00ac3c68 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 11037: 014e6afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 11038: 0151d1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 11039: 0091c178 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 11040: 009fe134 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ - 11041: 00964df0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ + 11039: 0091c170 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ + 11040: 009fe12c 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 11041: 00964de8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 11042: 00516f58 16 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ - 11043: 0091631c 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ + 11043: 00916314 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 11044: 0151bbd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ - 11045: 00864008 168 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_h │ │ │ │ + 11045: 00864000 168 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_h │ │ │ │ 11046: 002c6f48 80 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 11047: 008b18a8 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 11048: 00b5f85c 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 11049: 00a4b4ac 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ - 11050: 0083e300 276 FUNC GLOBAL DEFAULT 12 helper_mve_sqshll │ │ │ │ + 11047: 008b18a0 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 11048: 00b5f854 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 11049: 00a4b4a4 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 11050: 0083e2f8 276 FUNC GLOBAL DEFAULT 12 helper_mve_sqshll │ │ │ │ 11051: 014e25f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 11052: 00aa5374 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 11052: 00aa536c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 11053: 002b4c4c 456 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 11054: 013bc96c 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 11055: 0151b856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 11056: 002b8764 248 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 11057: 014f05a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 11058: 0151d15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 11059: 00aa8a2c 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 11059: 00aa8a24 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 11060: 0151c4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 11061: 009d1f20 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 11061: 009d1f18 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 11062: 0151d08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 11063: 0151cdb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ 11064: 0151cb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_DSTATE │ │ │ │ - 11065: 00aeab08 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 11066: 00a9f79c 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 11065: 00aeab00 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 11066: 00a9f794 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 11067: 0151b65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 11068: 0151c4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ - 11069: 0083c9d8 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sb │ │ │ │ + 11069: 0083c9d0 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sb │ │ │ │ 11070: 0151c17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 11071: 014e9948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 11072: 0151ba04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 11073: 0151d2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 11074: 014e8af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ - 11075: 0083cbe8 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sh │ │ │ │ + 11075: 0083cbe0 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sh │ │ │ │ 11076: 0142d958 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgth │ │ │ │ 11077: 014e5410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 11078: 00b446f0 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 11079: 009f45a8 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 11078: 00b446e8 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 11079: 009f45a0 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 11080: 00490cc4 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 11081: 014469fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cgt0_b │ │ │ │ 11082: 014efc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 11083: 0151c68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 11084: 014dd4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ - 11085: 0095b090 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ - 11086: 0091c7d8 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ + 11085: 0095b088 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ + 11086: 0091c7d0 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ 11087: 01446978 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cgt0_h │ │ │ │ - 11088: 009ba79c 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 11088: 009ba794 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 11089: 0151bfe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 11090: 00b83940 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 11090: 00b83938 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 11091: 0142d8d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgts │ │ │ │ 11092: 0144a650 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_d │ │ │ │ 11093: 0151b2a4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 11094: 002dea74 188 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 11095: 0151baf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 11096: 00b14b60 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 11096: 00b14b58 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 11097: 014e29b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ - 11098: 0084b744 260 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_b │ │ │ │ + 11098: 0084b73c 260 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_b │ │ │ │ 11099: 0151d2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 11100: 0151b278 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 11101: 0151bf5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 11102: 0144a758 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_h │ │ │ │ - 11103: 0084bedc 364 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_d │ │ │ │ - 11104: 009172c0 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ + 11103: 0084bed4 364 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_d │ │ │ │ + 11104: 009172b8 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 11105: 014e7fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 11106: 00adccb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 11106: 00adccac 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 11107: 013bd530 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ - 11108: 008f4d60 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ + 11108: 008f4d58 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 11109: 0151c484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 11110: 00a3ce14 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 11110: 00a3ce0c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 11111: 0151c57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 11112: 014eb0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_LOG_NCOUNTS_EVENT │ │ │ │ 11113: 014eef74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 11114: 0151cbe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ - 11115: 0084ba68 288 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_h │ │ │ │ + 11115: 0084ba60 288 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_h │ │ │ │ 11116: 013bd5dc 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 11117: 00b4e1d4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 11117: 00b4e1cc 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 11118: 0151d5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 11119: 00349178 960 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 11120: 014e0860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 11121: 014e85a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 11122: 00ab3d84 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 11123: 00adafcc 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 11122: 00ab3d7c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 11123: 00adafc4 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 11124: 014e99f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 11125: 0151bcd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 11126: 014dd040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 11127: 0144a6d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_s │ │ │ │ 11128: 0151cc62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 11129: 0151cf7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 11130: 014e8078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 11131: 0151ccf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 11132: 014f3684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 11133: 00aa0338 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 11133: 00aa0330 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 11134: 006522d0 112 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 11135: 002c5838 172 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 11136: 0151d314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ - 11137: 0086ce60 60 FUNC GLOBAL DEFAULT 12 helper_sel_flags │ │ │ │ + 11137: 0086ce58 60 FUNC GLOBAL DEFAULT 12 helper_sel_flags │ │ │ │ 11138: 006d95c0 196 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ - 11139: 0091a0a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ - 11140: 0084bca4 268 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_s │ │ │ │ + 11139: 0091a09c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ + 11140: 0084bc9c 268 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_s │ │ │ │ 11141: 014f2e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 11142: 009f441c 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 11142: 009f4414 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 11143: 014ed7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ - 11144: 0083f9e4 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarb │ │ │ │ + 11144: 0083f9dc 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarb │ │ │ │ 11145: 014e61bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 11146: 0151bd78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 11147: 008f6220 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ + 11147: 008f6218 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 11148: 006c5fd0 112 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 11149: 014ea048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 11150: 0151c7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 11151: 002c6d40 48 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 11152: 014ddbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 11153: 00aa15f4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 11154: 00ab8a78 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 11153: 00aa15ec 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 11154: 00ab8a70 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 11155: 0151bb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 11156: 00b60798 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 11157: 00aa6688 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ - 11158: 0083fa70 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarh │ │ │ │ + 11156: 00b60790 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 11157: 00aa6680 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 11158: 0083fa68 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarh │ │ │ │ 11159: 0030d29c 416 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 11160: 00b6d478 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ - 11161: 009505bc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ + 11160: 00b6d470 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 11161: 009505b4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 11162: 014e72bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 11163: 006b340c 152 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ - 11164: 0095097c 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ + 11164: 00950974 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 11165: 00410df0 108 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 11166: 0151b406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 11167: 00410e5c 136 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 11168: 00b39500 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 11168: 00b394f8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 11169: 014e33c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 11170: 00410ee4 188 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ - 11171: 00972f98 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ + 11171: 00972f90 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 11172: 002df620 264 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 11173: 014268f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_qaddsubx │ │ │ │ 11174: 0151cfb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 11175: 0083fb00 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarw │ │ │ │ - 11176: 00b42a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 11175: 0083faf8 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarw │ │ │ │ + 11176: 00b42a48 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 11177: 0066a770 36 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 11178: 00ddc36c 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 11179: 0083ce60 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_ub │ │ │ │ - 11180: 00ad8438 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 11178: 00ddc35c 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 11179: 0083ce58 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_ub │ │ │ │ + 11180: 00ad8430 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 11181: 006c3004 972 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 11182: 009ed624 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 11182: 009ed61c 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 11183: 013bd414 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 11184: 014f454c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 11185: 0151d0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 11186: 0151db3c 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 11187: 014ed7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ - 11188: 0083cfe4 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_uh │ │ │ │ + 11188: 0083cfdc 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_uh │ │ │ │ 11189: 0036ce2c 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 11190: 014e8df4 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 11191: 0151c2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 11192: 0151d898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 11193: 00686094 224 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 11194: 014de3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 11195: 006e6c08 44 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ - 11196: 0094ffbc 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ + 11196: 0094ffb4 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 11197: 002dc468 68 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 11198: 006d88a4 228 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 11199: 0151bac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 11200: 0066cb70 464 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 11201: 0151b892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 11202: 00b2cc5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 11203: 009ed158 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 11202: 00b2cc54 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 11203: 009ed150 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 11204: 014dec4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 11205: 014ee63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 11206: 00db33b8 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 11206: 00db33a8 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 11207: 014e49c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 11208: 014ed334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 11209: 002bc3ec 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 11210: 0151db90 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 11211: 00b5e88c 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 11211: 00b5e884 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 11212: 004db850 280 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ 11213: 0151d2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 11214: 00abcda0 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ - 11215: 00903424 492 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ + 11214: 00abcd98 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 11215: 0090341c 492 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 11216: 0143caa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vpsel │ │ │ │ 11217: 002b4e14 456 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 11218: 014ee48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 11219: 0151bd7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 11220: 014e32b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_EVENT │ │ │ │ 11221: 014df02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 11222: 0151bbb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_WRITE_NOADDR_DSTATE │ │ │ │ 11223: 014f19a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 11224: 00b52a30 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 11225: 00b02cd4 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ - 11226: 00a8913c 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 11227: 0098a120 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ - 11228: 00ddae6c 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 11224: 00b52a28 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 11225: 00b02ccc 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 11226: 00a89134 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 11227: 0098a118 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 11228: 00ddae5c 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 11229: 0142c098 132 OBJECT GLOBAL DEFAULT 24 helper_info_msr_banked │ │ │ │ 11230: 006f35c4 96 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 11231: 0151b8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 11232: 007965a8 548 FUNC GLOBAL DEFAULT 12 aarch64_sync_64_to_32 │ │ │ │ 11233: 0150a888 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 11234: 00665634 16 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 11235: 0151b5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 11236: 00327890 164 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 11237: 014e4d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 11238: 00ab9f00 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 11238: 00ab9ef8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 11239: 014ecf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 11240: 01440360 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20b │ │ │ │ 11241: 014e8a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 11242: 00657184 384 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 11243: 0031f558 20 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 11244: 00a44d98 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 11244: 00a44d90 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 11245: 007032bc 80 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 11246: 014402dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20h │ │ │ │ 11247: 003cb45c 260 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 11248: 01419b18 148 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 11249: 00b8eda4 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 11249: 00b8ed9c 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 11250: 014ec6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 11251: 0151be28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 11252: 0151b68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 11253: 008665d8 368 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_b │ │ │ │ - 11254: 00ac30e8 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 11253: 008665d0 368 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_b │ │ │ │ + 11254: 00ac30e0 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 11255: 014df7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_LCD_ENABLE_DISABLE_RESULT_EVENT │ │ │ │ 11256: 014f4398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ - 11257: 00866a30 432 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_d │ │ │ │ + 11257: 00866a28 432 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_d │ │ │ │ 11258: 0151b53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 11259: 002c9198 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 11260: 014f0314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 11261: 00a9de24 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 11261: 00a9de1c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 11262: 0151b488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ - 11263: 00866748 376 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_h │ │ │ │ + 11263: 00866740 376 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_h │ │ │ │ 11264: 013bdc68 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 11265: 00b1b8c0 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 11265: 00b1b8b8 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 11266: 0151b520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 11267: 0070190c 340 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 11268: 0151b56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 11269: 01440258 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20w │ │ │ │ 11270: 014eddfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 11271: 013ba370 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 11272: 0151bcf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 11273: 0151cf14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 11274: 002c783c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 11275: 002c9cb0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ - 11276: 008668c0 368 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_s │ │ │ │ + 11276: 008668b8 368 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_s │ │ │ │ 11277: 014eff74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 11278: 006c7128 108 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 11279: 00a9454c 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ - 11280: 00add21c 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 11279: 00a94544 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 11280: 00add214 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 11281: 0151d7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ - 11282: 0086dd1c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divd │ │ │ │ + 11282: 0086dd14 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divd │ │ │ │ 11283: 00613450 320 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ 11284: 014401d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21b │ │ │ │ - 11285: 00b12de0 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 11285: 00b12dd8 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 11286: 01422af4 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 11287: 0142c4b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vctp │ │ │ │ - 11288: 0086dce0 56 FUNC GLOBAL DEFAULT 12 helper_vfp_divh │ │ │ │ + 11288: 0086dcd8 56 FUNC GLOBAL DEFAULT 12 helper_vfp_divh │ │ │ │ 11289: 014e8ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 11290: 00693728 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 11291: 002c6e14 164 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 11292: 01440150 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21h │ │ │ │ 11293: 014f0dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ - 11294: 008c5ca0 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ + 11294: 008c5c98 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ 11295: 0151bab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 11296: 00b034cc 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 11296: 00b034c4 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 11297: 014423dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_b │ │ │ │ 11298: 00372040 96 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 11299: 0092da10 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 11300: 00b4a480 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 11299: 0092da08 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 11300: 00b4a478 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 11301: 0151b7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_LOOKUP_MISS_DSTATE │ │ │ │ 11302: 01442250 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_d │ │ │ │ 11303: 0151c90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 11304: 0151cad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 11305: 01439ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsb │ │ │ │ - 11306: 0086dd18 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divs │ │ │ │ + 11306: 0086dd10 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divs │ │ │ │ 11307: 014128cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 11308: 014edf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 11309: 014dd080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ 11310: 01442358 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_h │ │ │ │ - 11311: 00aaf828 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 11311: 00aaf820 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 11312: 014eb514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 11313: 014e8bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 11314: 014dd2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 11315: 0151d618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 11316: 00a7dd90 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 11317: 00b69c30 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 11316: 00a7dd88 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 11317: 00b69c28 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 11318: 01439a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsh │ │ │ │ 11319: 002cf258 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 11320: 00ad1f9c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 11320: 00ad1f94 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ 11321: 014400cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21w │ │ │ │ - 11322: 00af27d4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 11323: 00b12700 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 11324: 009d21e0 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 11322: 00af27cc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 11323: 00b126f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 11324: 009d21d8 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 11325: 014de6b0 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 11326: 006584b0 84 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 11327: 0141208c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 11328: 014422d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_s │ │ │ │ 11329: 014ebb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_EVENT │ │ │ │ 11330: 006a32b4 2192 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 11331: 014de5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 11332: 0151c862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 11333: 014f0514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 11334: 014399ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsw │ │ │ │ 11335: 0151d4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 11336: 01436178 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarb │ │ │ │ 11337: 014e5910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 11338: 00a12b68 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 11338: 00a12b60 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 11339: 0079e360 360 FUNC GLOBAL DEFAULT 12 el_is_in_host │ │ │ │ 11340: 0142f008 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgeb │ │ │ │ 11341: 014e0df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 11342: 003e86e0 124 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 11343: 014360f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarh │ │ │ │ 11344: 014dee0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 11345: 006b2754 132 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 11346: 0151d52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ 11347: 0142ef84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgeh │ │ │ │ - 11348: 00b27290 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 11348: 00b27288 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 11349: 0151cc16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ - 11350: 00a899f4 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 11351: 00934288 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 11352: 009b237c 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 11350: 00a899ec 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 11351: 00934280 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 11352: 009b2374 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 11353: 014ebc8c 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 11354: 0151d2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 11355: 006703bc 96 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 11356: 00dce0fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ - 11357: 0091f848 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ + 11356: 00dce0ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 11357: 0091f840 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 11358: 014ea478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 11359: 014ee80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 11360: 014e3aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 11361: 003797cc 8 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 11362: 00704a0c 344 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 11363: 00b167cc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 11364: 00b45308 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 11363: 00b167c4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 11364: 00b45300 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 11365: 002e02d4 280 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ 11366: 01436070 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarw │ │ │ │ - 11367: 00adcd6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 11368: 00aa628c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 11367: 00adcd64 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 11368: 00aa6284 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ 11369: 0142ef00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgew │ │ │ │ - 11370: 009c3170 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 11370: 009c3168 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 11371: 014f4770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 11372: 00513314 12 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 11373: 00b8be1c 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 11373: 00b8be14 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 11374: 0151cc8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 11375: 00aa7ba0 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 11375: 00aa7b98 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 11376: 013bac74 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 11377: 014dd0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 11378: 00b5d58c 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 11378: 00b5d584 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 11379: 014f0fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 11380: 00b62b6c 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 11380: 00b62b64 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 11381: 014ec694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 11382: 014e9db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 11383: 0151cc70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 11384: 00ac09b4 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 11384: 00ac09ac 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 11385: 014e9798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 11386: 0151cce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 11387: 014dc598 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 11388: 014e6e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ - 11389: 00970914 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 11390: 008b4780 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 11389: 0097090c 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ + 11390: 008b4778 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 11391: 006e9cc8 300 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ - 11392: 008e3654 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 11393: 009c228c 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 11392: 008e364c 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ + 11393: 009c2284 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 11394: 01439928 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlub │ │ │ │ - 11395: 0093b018 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ + 11395: 0093b010 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 11396: 0151c050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 11397: 0031db5c 352 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 11398: 006773c4 48 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 11399: 00ad95a8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 11400: 00aa3d2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 11399: 00ad95a0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 11400: 00aa3d24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 11401: 014e6c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ - 11402: 009708d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 11403: 00b4b780 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 11402: 009708cc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ + 11403: 00b4b778 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 11404: 014398a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshluh │ │ │ │ 11405: 014e5000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 11406: 00a7d948 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ - 11407: 0086e670 24 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod │ │ │ │ + 11406: 00a7d940 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 11407: 0086e668 24 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod │ │ │ │ 11408: 006dcafc 876 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 11409: 0038af74 76 FUNC GLOBAL DEFAULT 12 cxl_initialize_t3_ld_cci │ │ │ │ 11410: 0151c6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 11411: 006b53a8 36 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 11412: 014ef550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_READ_EVENT │ │ │ │ 11413: 014f3424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 11414: 00a99e30 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 11414: 00a99e28 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 11415: 01455f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizd │ │ │ │ 11416: 00631234 1220 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 11417: 0151d09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ - 11418: 0086f238 52 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh │ │ │ │ + 11418: 0086f230 52 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh │ │ │ │ 11419: 014f0974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 11420: 01456074 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizh │ │ │ │ - 11421: 00861980 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_b │ │ │ │ - 11422: 00861b60 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_d │ │ │ │ + 11421: 00861978 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_b │ │ │ │ + 11422: 00861b58 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_d │ │ │ │ 11423: 0151b698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 11424: 0030d43c 428 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 11425: 00ba6a8c 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 11425: 00ba6a84 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ 11426: 0060e890 148 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 11427: 00b68fe8 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 11428: 008b69f0 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 11427: 00b68fe0 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 11428: 008b69e8 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 11429: 002d3398 24 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 11430: 0151b2c8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 11431: 00861a20 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_h │ │ │ │ - 11432: 0085a9cc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_d │ │ │ │ + 11431: 00861a18 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_h │ │ │ │ + 11432: 0085a9c4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_d │ │ │ │ 11433: 01439820 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshluw │ │ │ │ - 11434: 0086ed38 16 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos │ │ │ │ - 11435: 00abe844 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 11434: 0086ed30 16 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos │ │ │ │ + 11435: 00abe83c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 11436: 004066ec 692 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 11437: 01455ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizs │ │ │ │ 11438: 007a1e14 104 FUNC GLOBAL DEFAULT 12 arm_pmu_timer_cb │ │ │ │ - 11439: 00951070 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ + 11439: 00951068 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 11440: 014eeb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 11441: 0031efe0 184 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 11442: 013bc220 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 11443: 0085a834 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_h │ │ │ │ - 11444: 008c5b54 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 11445: 00b47cf8 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 11443: 0085a82c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_h │ │ │ │ + 11444: 008c5b4c 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ + 11445: 00b47cf0 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 11446: 014d6e88 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 11447: 008b7e80 1908 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 11447: 008b7e78 1908 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 11448: 0151bf4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ - 11449: 00920b84 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ + 11449: 00920b7c 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 11450: 0151d74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 11451: 00adf8b0 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 11451: 00adf8a8 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 11452: 014e8de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ - 11453: 00861ac0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_s │ │ │ │ + 11453: 00861ab8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_s │ │ │ │ 11454: 0151cadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 11455: 009e4b68 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 11455: 009e4b60 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 11456: 0151c2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 11457: 014e8f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 11458: 00aed938 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 11458: 00aed930 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 11459: 0151d1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 11460: 00b081b0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 11461: 00934884 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 11460: 00b081a8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 11461: 0093487c 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 11462: 0151d5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ - 11463: 008e2560 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ + 11463: 008e2558 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 11464: 014e4a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 11465: 0151ca28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_OP_DSTATE │ │ │ │ - 11466: 0085a900 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_s │ │ │ │ + 11466: 0085a8f8 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_s │ │ │ │ 11467: 0151d320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 11468: 004d7088 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 11469: 01410bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 11470: 002c0600 248 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 11471: 00630d18 144 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 11472: 014e73cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 11473: 0151b5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 11474: 00a02160 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 11475: 008b54e8 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 11476: 00b67b30 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 11474: 00a02158 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 11475: 008b54e0 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 11476: 00b67b28 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 11477: 00375674 644 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 11478: 006455cc 396 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_iova │ │ │ │ 11479: 0151b836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 11480: 006892f8 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 11481: 014f0fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 11482: 0151d4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 11483: 014f1e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 11484: 014e58e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 11485: 00b75eec 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 11485: 00b75ee4 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 11486: 014f1fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 11487: 00aef374 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 11487: 00aef36c 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 11488: 0151c126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 11489: 014e015c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ 11490: 014412d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_sh │ │ │ │ - 11491: 009b5f90 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 11492: 00b6cce0 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ - 11493: 0090a330 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ + 11491: 009b5f88 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 11492: 00b6ccd8 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 11493: 0090a328 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 11494: 014dc988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 11495: 006bfe14 664 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 11496: 00992620 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 11496: 00992618 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 11497: 00490fd4 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 11498: 0144d8d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256su0 │ │ │ │ 11499: 0151b546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 11500: 0151ba3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 11501: 014eff94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 11502: 0144d854 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256su1 │ │ │ │ - 11503: 008b642c 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 11503: 008b6424 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 11504: 0151b72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 11505: 0038163c 136 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 11506: 014df3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 11507: 00513090 252 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 11508: 0151c714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 11509: 009915d8 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 11509: 009915d0 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 11510: 014e2ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 11511: 00b5eb68 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 11511: 00b5eb60 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ 11512: 014f2440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_UPDATE_IRQ_EVENT │ │ │ │ - 11513: 00ad888c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 11513: 00ad8884 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 11514: 01441254 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_sw │ │ │ │ - 11515: 0091f53c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 11516: 00baa09c 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 11515: 0091f534 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ + 11516: 00baa094 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 11517: 0151c2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 11518: 006b5168 36 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ - 11519: 008c5b74 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ + 11519: 008c5b6c 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 11520: 014f4060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 11521: 0151c298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 11522: 006b533c 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 11523: 014ed874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 11524: 0151c432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 11525: 0151cc8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 11526: 0151b2c1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 11527: 01427d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_yield │ │ │ │ 11528: 006576a8 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 11529: 00b30bbc 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 11529: 00b30bb4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 11530: 00373e64 328 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 11531: 00ac8aa4 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ - 11532: 0091dd20 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ + 11531: 00ac8a9c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 11532: 0091dd18 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 11533: 0151b76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 11534: 008bb110 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 11534: 008bb108 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 11535: 0054d534 4092 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 11536: 0151c56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 11537: 014dd120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 11538: 00669c0c 216 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 11539: 0151c4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 11540: 00920da8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 11541: 008b4ed4 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 11540: 00920da0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 11541: 008b4ecc 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 11542: 014f0564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 11543: 014ee74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 11544: 0031a3d4 396 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 11545: 009962c8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 11546: 00b47e38 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 11545: 009962c0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 11546: 00b47e30 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 11547: 014e77ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ - 11548: 0091a9c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ + 11548: 0091a9c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 11549: 0151cce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 11550: 014efe84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 11551: 0151cf4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 11552: 007a44f4 8 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr │ │ │ │ 11553: 0151b7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_ABORT_DSTATE │ │ │ │ 11554: 0151b5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 11555: 00ba869c 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 11555: 00ba8694 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 11556: 0041a060 156 FUNC GLOBAL DEFAULT 12 gic_dist_set_priority │ │ │ │ 11557: 0151b59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 11558: 00acc87c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 11558: 00acc874 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 11559: 0151d652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 11560: 014f1024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 11561: 008238ec 444 FUNC GLOBAL DEFAULT 12 helper_v7m_blxns │ │ │ │ - 11562: 00b84844 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 11561: 008238e4 444 FUNC GLOBAL DEFAULT 12 helper_v7m_blxns │ │ │ │ + 11562: 00b8483c 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 11563: 0031afe8 300 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 11564: 00b845b8 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 11565: 00aa8650 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 11566: 00aedc74 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 11564: 00b845b0 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 11565: 00aa8648 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 11566: 00aedc6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 11567: 01410b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 11568: 014ddb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 11569: 00372350 28 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 11570: 0151c35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 11571: 0151bee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 11572: 0151b7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 11573: 0151b8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ - 11574: 00959738 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 11575: 00ac321c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 11574: 00959730 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ + 11575: 00ac3214 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 11576: 0151d1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 11577: 0144114c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_ub │ │ │ │ 11578: 014ed484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 11579: 014ead0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 11580: 00dce0c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 11581: 00b895f0 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 11580: 00dce0b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 11581: 00b895e8 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 11582: 0151b3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 11583: 014ee14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEV_REGION_EVENT │ │ │ │ 11584: 002eb3d8 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 11585: 014410c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_uh │ │ │ │ 11586: 0151bea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 11587: 014e1f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 11588: 009bf4a0 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 11588: 009bf498 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 11589: 014f0864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 11590: 014dca88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ 11591: 014465dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_b │ │ │ │ - 11592: 00af09b4 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 11592: 00af09ac 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 11593: 01446450 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_d │ │ │ │ 11594: 004895b0 280 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 11595: 014e4e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 11596: 00ae0a08 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ - 11597: 008e2eb4 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ + 11596: 00ae0a00 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 11597: 008e2eac 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 11598: 0151d19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 11599: 00b8804c 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 11599: 00b88044 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 11600: 0151c87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 11601: 00b1ba80 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 11601: 00b1ba78 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 11602: 0151c72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ 11603: 01446558 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_h │ │ │ │ - 11604: 009920e0 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 11604: 009920d8 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 11605: 01457fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_sub_usaturate │ │ │ │ 11606: 0151ba1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 11607: 00988dac 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 11608: 00b3a174 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 11607: 00988da4 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 11608: 00b3a16c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 11609: 0151bf44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 11610: 0050ebe8 288 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 11611: 014e4028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 11612: 01441044 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_uw │ │ │ │ 11613: 013ba424 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ - 11614: 008e3cfc 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ + 11614: 008e3cf4 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 11615: 00436068 1076 FUNC GLOBAL DEFAULT 12 pc_dimm_pre_plug │ │ │ │ 11616: 0151cf4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 11617: 013b8060 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 11618: 00519198 1104 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 11619: 014464d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_s │ │ │ │ 11620: 014f1868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 11621: 00b46dcc 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 11621: 00b46dc4 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 11622: 0151bdc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 11623: 009812e8 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 11623: 009812e0 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 11624: 0151d018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 11625: 014e794c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 11626: 014e8b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 11627: 014f41a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 11628: 00328660 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 11629: 009c6550 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 11629: 009c6548 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 11630: 0036968c 172 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ - 11631: 00904314 528 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ + 11631: 0090430c 528 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 11632: 0028ada4 208 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 11633: 00adc0e8 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 11633: 00adc0e0 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 11634: 0151b1dc 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 11635: 014e602c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 11636: 00ac26ac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 11636: 00ac26a4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 11637: 006857e0 340 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 11638: 014eea94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 11639: 014f4938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ 11640: 004afba4 364 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ 11641: 0143f700 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40b │ │ │ │ - 11642: 00b2fb44 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 11643: 00a9c99c 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 11642: 00b2fb3c 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 11643: 00a9c994 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ 11644: 0151ca08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_DSTATE │ │ │ │ 11645: 0151d118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_DSTATE │ │ │ │ - 11646: 00baea6c 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 11646: 00baea64 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 11647: 014dd770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 11648: 0151bb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 11649: 0066a6c0 48 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ 11650: 00718f94 24 FUNC GLOBAL DEFAULT 12 arm_boot_address_space │ │ │ │ - 11651: 00ae0368 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 11651: 00ae0360 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 11652: 0143f67c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40h │ │ │ │ 11653: 0151b268 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 11654: 00b97580 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 11654: 00b97578 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 11655: 0151bc32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 11656: 0151b55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 11657: 0038e050 64 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ - 11658: 0081c9cc 192 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32 │ │ │ │ - 11659: 009ef2c8 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 11658: 0081c9c4 192 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32 │ │ │ │ + 11659: 009ef2c0 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 11660: 0057a4e8 480 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 11661: 014f0894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 11662: 0070abb0 56 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 11663: 0151c280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 11664: 0151d7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 11665: 014df7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_SEND_TOO_LONG_EVENT │ │ │ │ 11666: 014de7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 11667: 00b01ecc 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 11667: 00b01ec4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 11668: 014e9748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 11669: 014e4d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 11670: 0151bde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 11671: 0151bdc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ 11672: 003d8914 440 FUNC GLOBAL DEFAULT 12 omap_dma_reset │ │ │ │ - 11673: 00b96024 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 11673: 00b9601c 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 11674: 006ca18c 56 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 11675: 0031bb00 552 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 11676: 0143f5f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40w │ │ │ │ 11677: 006e8290 12 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 11678: 014eede4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 11679: 005095b8 8 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 11680: 0151cbc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 11681: 00dec9d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 11682: 014e6dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 11683: 014d6be8 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 11684: 014e4ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 11685: 00b297f4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 11685: 00b297ec 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 11686: 002dff8c 672 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ - 11687: 0093b710 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 11688: 0098cfb4 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 11687: 0093b708 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ + 11688: 0098cfac 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ 11689: 00785a20 176 FUNC GLOBAL DEFAULT 12 arm_cpu_exec_halt │ │ │ │ - 11690: 00935488 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 11690: 00935480 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 11691: 014e1c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 11692: 00b47a94 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 11692: 00b47a8c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 11693: 006e4938 316 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 11694: 00ac21c4 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 11694: 00ac21bc 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 11695: 0143f574 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41b │ │ │ │ 11696: 0030e6a8 48 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 11697: 014eed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 11698: 0151c368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 11699: 0151c7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 11700: 014f30b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ - 11701: 00a44e60 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 11702: 008b530c 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 11701: 00a44e58 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 11702: 008b5304 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 11703: 014f4c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 11704: 0143f4f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41h │ │ │ │ - 11705: 00957458 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 11706: 009c0e98 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 11705: 00957450 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ + 11706: 009c0e90 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 11707: 00674a94 200 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 11708: 009ed9fc 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 11709: 00920cd8 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 11708: 009ed9f4 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 11709: 00920cd0 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 11710: 014f0014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 11711: 00289668 84 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 11712: 00b734bc 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 11713: 00b8d91c 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 11712: 00b734b4 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 11713: 00b8d914 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 11714: 01410ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 11715: 014e70ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 11716: 0151ded2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 11717: 0151b8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 11718: 014ed284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 11719: 0151cb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_ABORT_DSTATE │ │ │ │ - 11720: 0093af4c 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ + 11720: 0093af44 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 11721: 00406ccc 368 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 11722: 008bb9dc 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 11722: 008bb9d4 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 11723: 014e1680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 11724: 00a30064 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 11724: 00a3005c 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 11725: 0143f46c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41w │ │ │ │ 11726: 014e3518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 11727: 0151d3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 11728: 0151c098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 11729: 014ee06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 11730: 009ac41c 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ - 11731: 00959ccc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ + 11730: 009ac414 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 11731: 00959cc4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11732: 0151b55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11733: 00a9edc0 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11733: 00a9edb8 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11734: 014ea388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11735: 00375420 224 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11736: 014ed374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 11737: 0092d108 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ - 11738: 0083ec28 124 FUNC GLOBAL DEFAULT 12 helper_mve_vidupb │ │ │ │ + 11737: 0092d100 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11738: 0083ec20 124 FUNC GLOBAL DEFAULT 12 helper_mve_vidupb │ │ │ │ 11739: 0143f3e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42b │ │ │ │ 11740: 0151ba38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11741: 00a96a0c 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ - 11742: 00965210 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ + 11741: 00a96a04 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11742: 00965208 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11743: 014e7aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11744: 0151d306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11745: 01453104 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_hcr_el2_trap │ │ │ │ 11746: 0151c54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11747: 0074b9b0 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_read8 │ │ │ │ - 11748: 0083eca4 164 FUNC GLOBAL DEFAULT 12 helper_mve_viduph │ │ │ │ + 11748: 0083ec9c 164 FUNC GLOBAL DEFAULT 12 helper_mve_viduph │ │ │ │ 11749: 014e1d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 11750: 0143ed34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwdupb │ │ │ │ 11751: 0143f364 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42h │ │ │ │ 11752: 0066e354 80 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 11753: 01391730 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 11754: 014e1e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 11755: 014e1b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ 11756: 0151b2d4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_c │ │ │ │ - 11757: 0095ea28 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ + 11757: 0095ea20 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 11758: 0151c34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 11759: 0143ecb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwduph │ │ │ │ 11760: 0142b5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packsl │ │ │ │ 11761: 0151b2c5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 11762: 0151d046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 11763: 0151c6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11764: 002c2ac8 412 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11765: 01412f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11766: 013b8010 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11767: 0151bcc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11768: 00a40c50 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11768: 00a40c48 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11769: 0142b6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packsq │ │ │ │ 11770: 014f5aec 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11771: 013b7fe8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ - 11772: 0083ed48 164 FUNC GLOBAL DEFAULT 12 helper_mve_vidupw │ │ │ │ + 11772: 0083ed40 164 FUNC GLOBAL DEFAULT 12 helper_mve_vidupw │ │ │ │ 11773: 0151d630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11774: 014e95c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11775: 014e47d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ 11776: 0143f2e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42w │ │ │ │ 11777: 0151d0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ - 11778: 009feb08 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11778: 009feb00 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11779: 0151c268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11780: 0151cae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11781: 014f0c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11782: 0142b4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packsw │ │ │ │ 11783: 005116c4 316 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11784: 014eaccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11785: 00b43460 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11785: 00b43458 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11786: 014dd8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11787: 0143ec2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwdupw │ │ │ │ 11788: 0151b40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11789: 0151d176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11790: 00a41400 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11790: 00a413f8 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 11791: 014de450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 11792: 0143f25c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43b │ │ │ │ 11793: 0067eac4 208 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 11794: 0151d884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 11795: 006c7df8 80 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 11796: 0089d570 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 11796: 0089d568 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 11797: 006ffb78 1432 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 11798: 0151c768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 11799: 0151d6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 11800: 014ebbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_EVENT │ │ │ │ 11801: 0151c3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 11802: 014ecb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ 11803: 0143f1d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43h │ │ │ │ 11804: 0151cb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_READ_DSTATE │ │ │ │ - 11805: 00ae2dc8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 11806: 00abe604 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 11805: 00ae2dc0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 11806: 00abe5fc 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 11807: 0151d6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 11808: 00aa4514 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 11808: 00aa450c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 11809: 0151cf2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 11810: 014e5930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 11811: 0030fd70 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ 11812: 0142af94 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_shufh │ │ │ │ - 11813: 00b5c76c 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 11813: 00b5c764 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 11814: 014f4c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 11815: 014e797c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 11816: 0151b2d5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ 11817: 0151d11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_INPUT_DSTATE │ │ │ │ - 11818: 00922214 92 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 11818: 0092220c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ 11819: 014eb0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_STATING_EVENT │ │ │ │ - 11820: 00851504 40 FUNC GLOBAL DEFAULT 12 helper_add_usaturate │ │ │ │ - 11821: 00aee2a0 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 11820: 008514fc 40 FUNC GLOBAL DEFAULT 12 helper_add_usaturate │ │ │ │ + 11821: 00aee298 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 11822: 0151cdec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 11823: 014f0964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 11824: 0062f2d0 436 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 11825: 0151bec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 11826: 0143f154 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43w │ │ │ │ 11827: 014ecea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 11828: 00b19c90 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 11829: 00ab1f18 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 11828: 00b19c88 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 11829: 00ab1f10 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 11830: 002f5174 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 11831: 014ddf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 11832: 00511944 856 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 11833: 00b49dd0 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 11833: 00b49dc8 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 11834: 002dd280 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ - 11835: 0081cd74 4 FUNC GLOBAL DEFAULT 12 assert_hflags_rebuild_correctly │ │ │ │ + 11835: 0081cd6c 4 FUNC GLOBAL DEFAULT 12 assert_hflags_rebuild_correctly │ │ │ │ 11836: 00331c54 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 11837: 0151b774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 11838: 00490cc0 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 11839: 009d0b4c 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 11839: 009d0b44 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 11840: 014e021c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 11841: 0151c9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 11842: 014de088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 11843: 014e76ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 11844: 014efc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 11845: 0151cb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_DSTATE │ │ │ │ 11846: 0151c5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ 11847: 014deb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 11848: 0151c3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 11849: 0151c808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 11850: 014eefe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ - 11851: 0093e5e4 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ + 11851: 0093e5dc 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 11852: 006e68c0 8 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ - 11853: 0095b868 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ + 11853: 0095b860 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 11854: 014df5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 11855: 0151c67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ 11856: 0142b648 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packul │ │ │ │ - 11857: 00931f04 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 11857: 00931efc 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 11858: 0151cebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ - 11859: 00903f64 524 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ + 11859: 00903f5c 524 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 11860: 00408988 792 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 11861: 009d2f08 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ - 11862: 0091b320 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ + 11861: 009d2f00 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 11862: 0091b318 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 11863: 014e42f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ - 11864: 0091e37c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ + 11864: 0091e374 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 11865: 0070e3b0 404 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 11866: 014dcb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 11867: 0142b750 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packuq │ │ │ │ 11868: 014e8cec 56 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 11869: 006e6b24 140 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 11870: 00ad4c88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 11871: 0084fbdc 36 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s16 │ │ │ │ - 11872: 00aa5934 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 11870: 00ad4c80 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 11871: 0084fbd4 36 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s16 │ │ │ │ + 11872: 00aa592c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 11873: 0151d148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 11874: 00af024c 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 11874: 00af0244 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 11875: 0151c80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 11876: 00b25490 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 11876: 00b25488 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 11877: 0142b540 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packuw │ │ │ │ 11878: 00704128 580 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 11879: 005caa6c 140 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 11880: 014ed714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 11881: 00b46684 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 11881: 00b4667c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 11882: 0151c22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 11883: 014e9888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 11884: 00678c00 100 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 11885: 0151d6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 11886: 00ad1838 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 11886: 00ad1830 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 11887: 0151b85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 11888: 0151d51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 11889: 013bca08 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 11890: 0151d492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 11891: 014e72dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 11892: 004da744 96 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 11893: 00b66b80 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 11893: 00b66b78 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 11894: 002c70d0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 11895: 014e01cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 11896: 00b28594 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 11896: 00b2858c 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 11897: 002896bc 436 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 11898: 00b924c4 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 11898: 00b924bc 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 11899: 0151b3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 11900: 01437edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsbc │ │ │ │ - 11901: 0086c154 164 FUNC GLOBAL DEFAULT 12 helper_qsubaddx │ │ │ │ + 11901: 0086c14c 164 FUNC GLOBAL DEFAULT 12 helper_qsubaddx │ │ │ │ 11902: 0151bcd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 11903: 014e7b3c 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 11904: 014dccd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 11905: 009ed398 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 11906: 00b5f894 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 11905: 009ed390 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 11906: 00b5f88c 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 11907: 0151d890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 11908: 00adc4a8 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 11908: 00adc4a0 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 11909: 014e7a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 11910: 00adf090 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11910: 00adf088 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11911: 002d8428 20 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11912: 00b27c5c 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11912: 00b27c54 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11913: 014e64fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11914: 0151c29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11915: 0151c9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11916: 00930b14 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 11917: 009e386c 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11916: 00930b0c 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11917: 009e3864 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11918: 00510f0c 80 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 11919: 014e55e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11920: 014f0634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11921: 014f81b0 16 OBJECT GLOBAL DEFAULT 25 smbios_type0 │ │ │ │ 11922: 014f81c4 24 OBJECT GLOBAL DEFAULT 25 smbios_type1 │ │ │ │ - 11923: 0086c7c8 156 FUNC GLOBAL DEFAULT 12 helper_uadd8 │ │ │ │ + 11923: 0086c7c0 156 FUNC GLOBAL DEFAULT 12 helper_uadd8 │ │ │ │ 11924: 014ee1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 11925: 00decc30 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11926: 014e53c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11927: 014e71cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11928: 014403e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_wb_ud │ │ │ │ 11929: 0151d756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11930: 014e2a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11931: 014d6c98 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11932: 00b34fcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11932: 00b34fc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11933: 014e83e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11934: 014ed954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11935: 00705290 120 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ - 11936: 00844768 484 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0h │ │ │ │ + 11936: 00844760 484 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0h │ │ │ │ 11937: 006bbbc4 216 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11938: 0151c7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11939: 00a96970 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11939: 00a96968 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11940: 0151cb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_DSTATE │ │ │ │ 11941: 00528034 800 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ 11942: 0151b646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11943: 014df568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11944: 014e3c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11945: 0151d1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11946: 014e1500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11947: 00ab8944 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11947: 00ab893c 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11948: 014e3b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ - 11949: 0084494c 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0s │ │ │ │ + 11949: 00844944 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0s │ │ │ │ 11950: 0031a9c0 404 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11951: 014e722c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11952: 0151b306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11953: 006b5f44 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11954: 002c8ed4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11955: 014f3d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 11956: 013bcfe0 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ - 11957: 00907834 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ + 11957: 0090782c 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11958: 014f8174 4 OBJECT GLOBAL DEFAULT 25 usr_blobs_len │ │ │ │ 11959: 0151d386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11960: 0068ad6c 52 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11961: 002c0be8 8 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11962: 00701eec 840 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ - 11963: 00b99c34 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11963: 00b99c2c 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11964: 0151ce5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11965: 014def3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 11966: 00b5e640 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ - 11967: 0086cb80 64 FUNC GLOBAL DEFAULT 12 helper_shsubaddx │ │ │ │ - 11968: 008f0f20 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ + 11966: 00b5e638 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11967: 0086cb78 64 FUNC GLOBAL DEFAULT 12 helper_shsubaddx │ │ │ │ + 11968: 008f0f18 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11969: 006582f0 60 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11970: 0151bd5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11971: 0151ccee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 11972: 0151cc5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11973: 0032069c 496 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11974: 002d469c 552 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11975: 009fb650 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11975: 009fb648 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11976: 014f36f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11977: 0151be46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11978: 006e6c9c 148 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11979: 00adf430 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11979: 00adf428 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11980: 0151b284 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11981: 007af7dc 96 FUNC GLOBAL DEFAULT 12 gen_gvec_cge0 │ │ │ │ 11982: 014dfe64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11983: 00b6d5c4 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11983: 00b6d5bc 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11984: 014e1e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11985: 0151b5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11986: 00aaeb80 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11986: 00aaeb78 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11987: 0151d690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11988: 006382b8 540 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11989: 002c7178 172 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11990: 0151de6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11991: 014ee59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11992: 014e1130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11993: 00b8c040 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11993: 00b8c038 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11994: 0068e3dc 280 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ - 11995: 0091af98 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ - 11996: 008ef0cc 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ + 11995: 0091af90 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ + 11996: 008ef0c4 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11997: 0151c6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11998: 006b5e90 36 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11999: 003c9804 204 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 12000: 009296a8 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 12000: 009296a0 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 12001: 005ccec0 572 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 12002: 009a84f4 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 12002: 009a84ec 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 12003: 014e2228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 12004: 0151c580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 12005: 014e3a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 12006: 014f1ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 12007: 013bc31c 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 12008: 014f27b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 12009: 005c80fc 120 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 12010: 00996fd0 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 12010: 00996fc8 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 12011: 0151b45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 12012: 00aabe2c 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ - 12013: 00851554 92 FUNC GLOBAL DEFAULT 12 helper_ssat │ │ │ │ + 12012: 00aabe24 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 12013: 0085154c 92 FUNC GLOBAL DEFAULT 12 helper_ssat │ │ │ │ 12014: 014e1960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 12015: 014e8428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 12016: 009298b0 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 12016: 009298a8 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 12017: 0151b942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 12018: 014f0094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ - 12019: 0091dfcc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ + 12019: 0091dfc4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 12020: 0151b408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 12021: 00a3a698 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 12022: 00b9dfd4 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 12021: 00a3a690 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 12022: 00b9dfcc 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 12023: 0151d7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 12024: 00ab9dc0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 12024: 00ab9db8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 12025: 014dd010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 12026: 0037cd1c 100 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 12027: 0031a03c 196 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 12028: 014df448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 12029: 009fdcd8 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ - 12030: 00851134 236 FUNC GLOBAL DEFAULT 12 helper_neon_tbl │ │ │ │ + 12029: 009fdcd0 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 12030: 0085112c 236 FUNC GLOBAL DEFAULT 12 helper_neon_tbl │ │ │ │ 12031: 0151ba78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 12032: 00992710 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 12032: 00992708 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 12033: 0151b5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 12034: 0151d7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12035: 014e9e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 12036: 014e702c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 12037: 014ea428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 12038: 009027d4 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 12038: 009027cc 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 12039: 0151ba76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 12040: 0151d4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 12041: 014e51e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 12042: 006c34fc 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ - 12043: 0084a400 132 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s8 │ │ │ │ - 12044: 0090b734 152 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ + 12043: 0084a3f8 132 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s8 │ │ │ │ + 12044: 0090b72c 152 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 12045: 01410008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ - 12046: 0090b7cc 328 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ + 12046: 0090b7c4 328 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 12047: 0151b310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 12048: 003758f8 108 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 12049: 00684be8 360 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 12050: 0045c25c 128 FUNC GLOBAL DEFAULT 12 omap_clk_canidle │ │ │ │ 12051: 0151bd6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 12052: 004e12e0 60 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 12053: 00ae572c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 12054: 00aeee30 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 12053: 00ae5724 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 12054: 00aeee28 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 12055: 0151ce6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 12056: 006abe54 520 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 12057: 0151bafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 12058: 014e1710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 12059: 014f49a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 12060: 00abfb28 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 12060: 00abfb20 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 12061: 014e658c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 12062: 0151c196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 12063: 003050a0 852 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 12064: 0151b904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 12065: 0151cad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 12066: 00a9f22c 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 12067: 00db1440 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 12066: 00a9f224 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 12067: 00db1430 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 12068: 0151cfde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 12069: 0151d918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 12070: 00988c40 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ - 12071: 008f3940 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 12072: 009d34a0 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 12070: 00988c38 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 12071: 008f3938 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ + 12072: 009d3498 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 12073: 0151b854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 12074: 00a39740 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 12074: 00a39738 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 12075: 014e032c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 12076: 014eb5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 12077: 00afe3b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 12077: 00afe3ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 12078: 0151cef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISCONNECT_CONTAINER_DSTATE │ │ │ │ - 12079: 009ce7c4 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 12079: 009ce7bc 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 12080: 0151c228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 12081: 00aa56b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 12082: 00ae4a58 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 12081: 00aa56a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 12082: 00ae4a50 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 12083: 01428e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgw0 │ │ │ │ 12084: 002c5bf8 2216 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ 12085: 01428d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgw1 │ │ │ │ - 12086: 00b8dbe0 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 12087: 00b26724 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 12086: 00b8dbd8 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 12087: 00b2671c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 12088: 006b5438 36 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 12089: 00aab178 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 12089: 00aab170 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 12090: 002bf2b4 244 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 12091: 003e875c 568 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 12092: 00db02e0 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ - 12093: 0093363c 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 12092: 00db02d0 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 12093: 00933634 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 12094: 014de8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 12095: 006c8760 116 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 12096: 014eab5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 12097: 009812c8 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 12098: 00b150f4 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 12097: 009812c0 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 12098: 00b150ec 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 12099: 0042f80c 16 FUNC GLOBAL DEFAULT 12 omap_intc_set_fclk │ │ │ │ 12100: 014f4170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 12101: 0151b27c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 12102: 00aa570c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 12103: 00aea474 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 12102: 00aa5704 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 12103: 00aea46c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 12104: 014e4058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 12105: 014f42ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ 12106: 0142ecf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgtb │ │ │ │ - 12107: 009c2098 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 12107: 009c2090 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 12108: 014f4da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 12109: 0151b2a1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 12110: 014df4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 12111: 006d9864 16 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 12112: 006b1cd8 300 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 12113: 00a9f0f0 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 12114: 00b79e20 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 12115: 00ab01b4 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 12113: 00a9f0e8 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 12114: 00b79e18 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 12115: 00ab01ac 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 12116: 0142ec6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgth │ │ │ │ 12117: 014ec584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 12118: 014e6a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 12119: 014f2868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 12120: 003759d0 144 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 12121: 0151c852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 12122: 014e8d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 12123: 00b9909c 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 12123: 00b99094 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 12124: 013c6f78 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 12125: 002fab64 140 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 12126: 00302540 76 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 12127: 0151bb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 12128: 014ebaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_RECV_EVENT │ │ │ │ - 12129: 009cc3b0 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 12129: 009cc3a8 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 12130: 004a1138 884 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 12131: 00b786a4 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 12131: 00b7869c 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 12132: 0151c810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 12133: 002cea30 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 12134: 00aea288 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 12134: 00aea280 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 12135: 014f3b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 12136: 014e1c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 12137: 0069d2e0 728 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 12138: 0151ccac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ 12139: 0142ebe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgtw │ │ │ │ - 12140: 00b89604 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 12140: 00b895fc 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 12141: 014ec874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ 12142: 014349c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlasb │ │ │ │ - 12143: 00b6f92c 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ - 12144: 00917fc0 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ + 12143: 00b6f924 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 12144: 00917fb8 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ 12145: 006df918 124 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 12146: 01416de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 12147: 0151ceb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 12148: 014484cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_d │ │ │ │ 12149: 014f1a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ - 12150: 0084a484 120 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u8 │ │ │ │ + 12150: 0084a47c 120 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u8 │ │ │ │ 12151: 01453ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltoh_round_to_nearest │ │ │ │ 12152: 0143493c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlash │ │ │ │ 12153: 014485d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_h │ │ │ │ - 12154: 00918a34 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ - 12155: 008eba7c 400 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ + 12154: 00918a2c 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ + 12155: 008eba74 400 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ 12156: 002c7224 188 FUNC GLOBAL DEFAULT 12 helper_gvec_add64 │ │ │ │ 12157: 014de290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 12158: 0151bf66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 12159: 0151b804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_ALL_DSTATE │ │ │ │ 12160: 014f0a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 12161: 0151b2a7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 12162: 00328664 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_cb │ │ │ │ 12163: 004be0a0 196 FUNC GLOBAL DEFAULT 12 smc91c111_init │ │ │ │ 12164: 0151d47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ - 12165: 0082c2dc 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulb │ │ │ │ + 12165: 0082c2d4 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulb │ │ │ │ 12166: 002b5e1c 416 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 12167: 014e1b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 12168: 0151de92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 12169: 0151c160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 12170: 0151c4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ 12171: 01448550 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_s │ │ │ │ - 12172: 0082c350 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulh │ │ │ │ + 12172: 0082c348 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulh │ │ │ │ 12173: 014348b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlasw │ │ │ │ - 12174: 00b12534 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 12175: 009c1400 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 12176: 00ad45b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 12174: 00b1252c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 12175: 009c13f8 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 12176: 00ad45ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 12177: 0151d68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 12178: 003f44e8 824 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 12179: 013bcc80 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 12180: 00b5e6a8 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 12181: 009fb4cc 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 12180: 00b5e6a0 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 12181: 009fb4c4 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 12182: 006111fc 512 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 12183: 0151ba24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 12184: 0150ab2d 1 OBJECT GLOBAL DEFAULT 25 mttcg_enabled │ │ │ │ 12185: 0141730c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 12186: 014dfb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_ADD_MR_EVENT │ │ │ │ 12187: 002bfaf8 284 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 12188: 0151db4c 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 12189: 0151d948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 12190: 00a34da0 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ - 12191: 0082c3e4 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulw │ │ │ │ + 12190: 00a34d98 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 12191: 0082c3dc 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulw │ │ │ │ 12192: 004d6b08 208 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 12193: 00611c14 32 FUNC GLOBAL DEFAULT 12 vfio_reset_bytes_transferred │ │ │ │ - 12194: 00917110 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 12195: 00894408 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 12196: 00b46710 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 12194: 00917108 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ + 12195: 00894400 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 12196: 00b46708 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 12197: 01451ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_b │ │ │ │ - 12198: 008ec638 1532 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 12199: 009d33e8 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 12198: 008ec630 1532 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ + 12199: 009d33e0 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 12200: 0151b848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 12201: 01451b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_d │ │ │ │ 12202: 014e34d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 12203: 014e65ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 12204: 01451c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_h │ │ │ │ 12205: 0151cf50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ 12206: 00645318 312 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_all │ │ │ │ 12207: 014ebb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_EVENT │ │ │ │ - 12208: 00930f68 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ - 12209: 008bac2c 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ - 12210: 008f4ef0 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ + 12208: 00930f60 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 12209: 008bac24 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ + 12210: 008f4ee8 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 12211: 00520e18 548 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 12212: 0074e9f8 200 FUNC GLOBAL DEFAULT 12 allwinner_a10_bootrom_setup │ │ │ │ 12213: 013bc980 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 12214: 0151bf6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ - 12215: 00957e68 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 12216: 00935bc4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 12215: 00957e60 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ + 12216: 00935bbc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 12217: 014dd2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 12218: 00433d54 72 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 12219: 0151cf5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 12220: 01451be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_s │ │ │ │ 12221: 0151c842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 12222: 0151ca50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_HOLD_RESET_DSTATE │ │ │ │ 12223: 014e62ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ - 12224: 008bae10 312 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ - 12225: 008f4658 780 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ + 12224: 008bae08 312 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ + 12225: 008f4650 780 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 12226: 014e17c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ - 12227: 0081a340 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h2 │ │ │ │ + 12227: 0081a338 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h2 │ │ │ │ 12228: 014f41f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 12229: 014f29b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 12230: 0151d244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 12231: 0151d4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 12232: 0151ba48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 12233: 0142d430 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplt_scalarh │ │ │ │ 12234: 0151d2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 12235: 006b5fb0 40 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ - 12236: 008bacd8 312 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ + 12236: 008bacd0 312 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 12237: 00678a4c 24 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 12238: 002df048 736 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ - 12239: 00912c2c 296 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ + 12239: 00912c24 296 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 12240: 014f41b0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ - 12241: 0091aea4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ + 12241: 0091ae9c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 12242: 00531f20 44 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 12243: 00b8dab0 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 12243: 00b8daa8 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 12244: 014e1aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 12245: 0151cdee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 12246: 0151deec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 12247: 00ba3dc8 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 12247: 00ba3dc0 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 12248: 014e84a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ - 12249: 008e1648 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ + 12249: 008e1640 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ 12250: 0142d3ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplt_scalars │ │ │ │ - 12251: 0086c63c 164 FUNC GLOBAL DEFAULT 12 helper_ssub8 │ │ │ │ - 12252: 00b78984 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 12253: 00a897e4 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 12251: 0086c634 164 FUNC GLOBAL DEFAULT 12 helper_ssub8 │ │ │ │ + 12252: 00b7897c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 12253: 00a897dc 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 12254: 0151ceae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 12255: 0070adf8 392 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 12256: 014f3404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 12257: 00b0e17c 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 12257: 00b0e174 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 12258: 014e9818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 12259: 00b9ceb0 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 12259: 00b9cea8 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 12260: 0151bc48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 12261: 0151b620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 12262: 014e0810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 12263: 013bc7a4 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 12264: 006799b4 372 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 12265: 014ecc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 12266: 01512ba4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_target_c │ │ │ │ 12267: 0151cd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 12268: 00af1ffc 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 12268: 00af1ff4 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 12269: 014ed0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 12270: 0151d356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 12271: 0070ea84 680 FUNC GLOBAL DEFAULT 12 arm_set_cpu_on │ │ │ │ 12272: 014f410c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 12273: 00ad8000 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 12273: 00ad7ff8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 12274: 0151c648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 12275: 014e8758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 12276: 014f2a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 12277: 00b92968 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 12277: 00b92960 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 12278: 014e3378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 12279: 00729d14 1008 FUNC GLOBAL DEFAULT 12 virt_acpi_setup │ │ │ │ 12280: 0143a588 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhb │ │ │ │ - 12281: 00ae5788 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 12282: 00ad1e80 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 12281: 00ae5780 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 12282: 00ad1e78 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 12283: 0141b1c8 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 12284: 0143a504 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhh │ │ │ │ 12285: 0151b2d2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 12286: 00b42c1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 12286: 00b42c14 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 12287: 014e0930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 12288: 002d4d44 16 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 12289: 002ca8f0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 12290: 006e7aec 428 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 12291: 014e35e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 12292: 014e011c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 12293: 0151d4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 12294: 014e05ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 12295: 0066b9c8 324 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ - 12296: 0090bfcc 120 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 12297: 009323d4 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 12296: 0090bfc4 120 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ + 12297: 009323cc 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 12298: 01432c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavb │ │ │ │ 12299: 0151d592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ - 12300: 00857c68 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_b │ │ │ │ + 12300: 00857c60 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_b │ │ │ │ 12301: 014e691c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 12302: 0143a480 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhw │ │ │ │ 12303: 014def1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 12304: 003e9fe0 120 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ 12305: 01432bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavh │ │ │ │ 12306: 0151de7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 12307: 0054ce10 128 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 12308: 0151c20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 12309: 014df4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ - 12310: 00857ee8 244 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_h │ │ │ │ + 12310: 00857ee0 244 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_h │ │ │ │ 12311: 014deb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 12312: 002bb620 284 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 12313: 014f4844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ - 12314: 0091b180 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ + 12314: 0091b178 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 12315: 014e04fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 12316: 00ba6da4 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 12316: 00ba6d9c 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 12317: 014ec5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 12318: 0151b5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 12319: 00d1d458 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 12319: 00d1d448 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 12320: 0078b868 100 FUNC GLOBAL DEFAULT 12 hw_breakpoint_update_all │ │ │ │ 12321: 014e3468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 12322: 002c0270 284 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 12323: 00971290 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ + 12323: 00971288 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 12324: 014dc7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 12325: 014deddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 12326: 014e8fb0 1352 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 12327: 0092dd1c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 12327: 0092dd14 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 12328: 01432b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavw │ │ │ │ 12329: 0151c420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 12330: 00b84f9c 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 12330: 00b84f94 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 12331: 014e89f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 12332: 0151cc42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 12333: 002c54e4 152 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 12334: 013bd5a8 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ - 12335: 0082e3c0 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsb │ │ │ │ + 12335: 0082e3b8 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsb │ │ │ │ 12336: 014e771c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 12337: 007a4494 96 FUNC GLOBAL DEFAULT 12 vfp_set_fpsr │ │ │ │ 12338: 0151d3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 12339: 014ed9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 12340: 00d41520 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 12340: 00d41510 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 12341: 0151d5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 12342: 014f2490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_TVAL_WRITE_EVENT │ │ │ │ 12343: 00526d90 760 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 12344: 0082e43c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsh │ │ │ │ - 12345: 0095ebbc 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 12346: 00b29030 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 12344: 0082e434 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsh │ │ │ │ + 12345: 0095ebb4 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ + 12346: 00b29028 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 12347: 0151cf58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 12348: 00d41518 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 12348: 00d41508 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ 12349: 0144caec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_b │ │ │ │ - 12350: 00b1de5c 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ - 12351: 0095cb44 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ + 12350: 00b1de54 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 12351: 0095cb3c 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 12352: 014e777c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 12353: 006df994 252 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 12354: 007b0a20 64 FUNC GLOBAL DEFAULT 12 gen_gvec_uaba │ │ │ │ 12355: 006852d4 220 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ 12356: 0063aa68 704 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 12357: 0151b5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ 12358: 0144c9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_h │ │ │ │ - 12359: 009ed604 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 12359: 009ed5fc 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 12360: 0151d03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 12361: 014ec824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 12362: 0151c88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 12363: 014e61fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 12364: 006e68f0 44 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 12365: 01512b9c 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 12366: 00ab6c44 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 12366: 00ab6c3c 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 12367: 0070f6f0 188 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 12368: 0036f958 84 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 12369: 014f517c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 12370: 007b09a0 64 FUNC GLOBAL DEFAULT 12 gen_gvec_uabd │ │ │ │ 12371: 0151ce28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ - 12372: 0082e4e0 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsw │ │ │ │ + 12372: 0082e4d8 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsw │ │ │ │ 12373: 0151ccb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 12374: 009964f8 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ - 12375: 008e37c8 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 12376: 00b547d0 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 12377: 0086070c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_b │ │ │ │ - 12378: 00ba3b18 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 12374: 009964f0 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 12375: 008e37c0 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ + 12376: 00b547c8 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 12377: 00860704 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_b │ │ │ │ + 12378: 00ba3b10 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 12379: 014ef274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 12380: 014e3a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 12381: 009ccd48 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 12382: 00af0104 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 12381: 009ccd40 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 12382: 00af00fc 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 12383: 0151c688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 12384: 0151c096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ - 12385: 008611d8 232 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_d │ │ │ │ + 12385: 008611d0 232 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_d │ │ │ │ 12386: 014e1670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 12387: 009f70a8 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 12387: 009f70a0 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 12388: 0151c57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 12389: 0151b86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 12390: 014ee02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 12391: 0151bc98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 12392: 00ab0f20 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ - 12393: 008607cc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_h │ │ │ │ + 12392: 00ab0f18 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 12393: 008607c4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_h │ │ │ │ 12394: 002d5cd4 176 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ 12395: 014eb0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_EVENT │ │ │ │ - 12396: 009fa9e0 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 12396: 009fa9d8 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 12397: 0151b6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ - 12398: 0090bb10 424 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ + 12398: 0090bb08 424 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 12399: 0151b464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 12400: 014ecff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ - 12401: 008d6bbc 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ + 12401: 008d6bb4 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ 12402: 0151ca0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_DSTATE │ │ │ │ - 12403: 00a138e0 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 12403: 00a138d8 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 12404: 014e1380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 12405: 014f42dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 12406: 00aafc34 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ - 12407: 00860890 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_s │ │ │ │ + 12406: 00aafc2c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 12407: 00860888 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_s │ │ │ │ 12408: 014efff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 12409: 014ef4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_READ_EVENT │ │ │ │ 12410: 014e76bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 12411: 014e03cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 12412: 00aed264 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 12412: 00aed25c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ 12413: 01448afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_d │ │ │ │ - 12414: 00abaacc 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 12414: 00abaac4 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 12415: 0150a1b5 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 12416: 0151c9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 12417: 014f14e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 12418: 0082b800 228 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegh │ │ │ │ - 12419: 008bbeb8 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 12418: 0082b7f8 228 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegh │ │ │ │ + 12419: 008bbeb0 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 12420: 01448c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_h │ │ │ │ 12421: 014efe04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 12422: 014eb874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 12423: 0151c0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 12424: 0045c078 152 FUNC GLOBAL DEFAULT 12 omap_findclk │ │ │ │ 12425: 004e0ba0 32 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 12426: 00acb08c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 12426: 00acb084 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 12427: 00740d9c 12 FUNC GLOBAL DEFAULT 12 exynos4210_get_irq │ │ │ │ - 12428: 00aae40c 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 12428: 00aae404 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 12429: 0151c70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ - 12430: 0082b8e4 224 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegs │ │ │ │ + 12430: 0082b8dc 224 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegs │ │ │ │ 12431: 01448b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_s │ │ │ │ - 12432: 0084183c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubh │ │ │ │ + 12432: 00841834 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubh │ │ │ │ 12433: 0141a834 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 12434: 0141a894 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 12435: 0036a54c 376 FUNC GLOBAL DEFAULT 12 register_read_memory │ │ │ │ 12436: 0141a8a4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 12437: 0070ad68 144 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 12438: 0098c238 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 12438: 0098c230 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 12439: 0151b7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_CONFIGS_INV_SID_RANGE_DSTATE │ │ │ │ - 12440: 0082e584 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubub │ │ │ │ - 12441: 0083f690 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarb │ │ │ │ + 12440: 0082e57c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubub │ │ │ │ + 12441: 0083f688 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarb │ │ │ │ 12442: 014e5660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 12443: 0144b0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_rpres_s │ │ │ │ 12444: 007972f4 136 FUNC GLOBAL DEFAULT 12 arm_mmu_idx_to_el │ │ │ │ 12445: 0151be5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 12446: 0151ca8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ - 12447: 00841994 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubs │ │ │ │ + 12447: 0084198c 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubs │ │ │ │ 12448: 014f0504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ - 12449: 0082e600 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuh │ │ │ │ + 12449: 0082e5f8 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuh │ │ │ │ 12450: 014f07f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ - 12451: 0083f71c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarh │ │ │ │ + 12451: 0083f714 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarh │ │ │ │ 12452: 014e681c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 12453: 0151bba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 12454: 014e8b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 12455: 01417d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 12456: 00ba5cac 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 12457: 00aa3cd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 12458: 008b4e3c 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 12459: 00b4ea04 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 12460: 00ab2570 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 12456: 00ba5ca4 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 12457: 00aa3cc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 12458: 008b4e34 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 12459: 00b4e9fc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 12460: 00ab2568 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 12461: 0142c3b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_tt │ │ │ │ 12462: 00788d84 2600 FUNC GLOBAL DEFAULT 12 arm_cpu_post_init │ │ │ │ 12463: 014df5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 12464: 0151c70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 12465: 0083e260 160 FUNC GLOBAL DEFAULT 12 helper_mve_ushll │ │ │ │ - 12466: 009ed83c 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 12465: 0083e258 160 FUNC GLOBAL DEFAULT 12 helper_mve_ushll │ │ │ │ + 12466: 009ed834 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 12467: 014eb0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_FF_EVENT │ │ │ │ 12468: 0151b85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 12469: 00ab47b4 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 12470: 00a6524c 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 12469: 00ab47ac 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 12470: 00a65244 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ 12471: 014514a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_b │ │ │ │ - 12472: 00ae8c9c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 12472: 00ae8c94 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 12473: 014df378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 12474: 014e3508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 12475: 00b8b3e0 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 12475: 00b8b3d8 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 12476: 002bb73c 280 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 12477: 014dee2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ - 12478: 0086cab8 68 FUNC GLOBAL DEFAULT 12 helper_shsub16 │ │ │ │ + 12478: 0086cab0 68 FUNC GLOBAL DEFAULT 12 helper_shsub16 │ │ │ │ 12479: 0145131c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_d │ │ │ │ - 12480: 0082e6a0 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuw │ │ │ │ - 12481: 0083f7ac 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarw │ │ │ │ + 12480: 0082e698 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuw │ │ │ │ + 12481: 0083f7a4 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarw │ │ │ │ 12482: 0151bbe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 12483: 002d65d8 148 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 12484: 01451424 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_h │ │ │ │ 12485: 005125cc 800 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 12486: 0151d4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 12487: 013a1e98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 12488: 003797c4 8 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 12489: 0151b494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 12490: 00364728 324 FUNC GLOBAL DEFAULT 12 exynos4210_uart_create │ │ │ │ 12491: 0151d136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 12492: 0151b352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 12493: 014e052c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ 12494: 01442da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_b │ │ │ │ - 12495: 00b62ae4 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 12495: 00b62adc 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 12496: 0151cecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 12497: 0151d85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 12498: 014de330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 12499: 0151ba2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 12500: 01442c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_d │ │ │ │ - 12501: 00ba4a4c 156 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ + 12501: 00ba4a44 156 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ 12502: 0151c9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 12503: 00bb068c 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 12503: 00bb0684 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 12504: 014eeb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 12505: 01412a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 12506: 014513a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_s │ │ │ │ 12507: 01442d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_h │ │ │ │ 12508: 014e1640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 12509: 014ed6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 12510: 013bc500 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 12511: 0079f320 8 FUNC GLOBAL DEFAULT 12 arm_gt_sel2vtimer_cb │ │ │ │ - 12512: 00b0e1ec 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 12513: 00a89204 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 12512: 00b0e1e4 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 12513: 00a891fc 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 12514: 014e1e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 12515: 0143e4f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsb │ │ │ │ 12516: 0151bc38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 12517: 00cfbfd4 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 12517: 00cfbfc4 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ 12518: 01442ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_s │ │ │ │ - 12519: 00996710 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 12519: 00996708 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 12520: 0143e470 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsh │ │ │ │ 12521: 0151d0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 12522: 00dce11c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 12523: 00adf5b0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 12522: 00dce10c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 12523: 00adf5a8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 12524: 0151bc5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 12525: 014f521c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 12526: 0097b8c4 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 12526: 0097b8bc 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 12527: 014ef590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_ISTATE_EVENT │ │ │ │ - 12528: 008512dc 148 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ + 12528: 008512d4 148 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ 12529: 0151b4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 12530: 014eb4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 12531: 0038d420 72 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 12532: 00b0dbec 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 12532: 00b0dbe4 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 12533: 005174f0 8 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ - 12534: 0090d5b0 100 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ + 12534: 0090d5a8 100 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 12535: 014f3fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 12536: 00ae762c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 12536: 00ae7624 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 12537: 006b96b0 160 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ - 12538: 0092a930 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 12538: 0092a928 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 12539: 0151c482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 12540: 0151cdae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 12541: 00b19690 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 12541: 00b19688 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 12542: 006aba48 72 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 12543: 0150ab30 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 12544: 0143e3ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsw │ │ │ │ 12545: 0151b4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 12546: 014df9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_OPCODE_EVENT │ │ │ │ - 12547: 00973780 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ + 12547: 00973778 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 12548: 0151d0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ - 12549: 008d6348 532 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ - 12550: 0086942c 80 FUNC GLOBAL DEFAULT 12 helper_gvec_smmla_b │ │ │ │ + 12549: 008d6340 532 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ + 12550: 00869424 80 FUNC GLOBAL DEFAULT 12 helper_gvec_smmla_b │ │ │ │ 12551: 0151cf98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 12552: 0151d4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 12553: 014f22a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 12554: 008391b4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_s │ │ │ │ - 12555: 009ce860 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 12554: 008391ac 124 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_s │ │ │ │ + 12555: 009ce858 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 12556: 0151c284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ - 12557: 00839230 124 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_u │ │ │ │ + 12557: 00839228 124 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_u │ │ │ │ 12558: 007a9750 96 FUNC GLOBAL DEFAULT 12 gen_urshr64_i64 │ │ │ │ 12559: 014e2bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 12560: 0151c9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 12561: 00ad4780 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 12561: 00ad4778 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 12562: 014ec714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 12563: 014f46f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 12564: 009f0348 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 12564: 009f0340 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 12565: 014f3240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 12566: 004db678 200 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ - 12567: 00ad0f40 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ - 12568: 0095eabc 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ + 12567: 00ad0f38 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 12568: 0095eab4 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 12569: 0151b261 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ 12570: 0068f904 572 FUNC GLOBAL DEFAULT 12 iommufd_backend_map_dma │ │ │ │ - 12571: 00ba8938 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 12571: 00ba8930 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 12572: 014e013c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 12573: 014f4230 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 12574: 014e80d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 12575: 0151c3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 12576: 00b4b56c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 12576: 00b4b564 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 12577: 0151c252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 12578: 0143e80c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev32b │ │ │ │ 12579: 013ba3dc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 12580: 014e6f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 12581: 014e8498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 12582: 006e6bb0 44 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ - 12583: 0083f834 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsb │ │ │ │ + 12583: 0083f82c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsb │ │ │ │ 12584: 006486d0 4240 FUNC GLOBAL DEFAULT 12 bcm_soc_peripherals_common_realize │ │ │ │ - 12585: 00823830 188 FUNC GLOBAL DEFAULT 12 helper_v7m_bxns │ │ │ │ - 12586: 00b73cbc 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 12585: 00823828 188 FUNC GLOBAL DEFAULT 12 helper_v7m_bxns │ │ │ │ + 12586: 00b73cb4 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 12587: 0143e788 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev32h │ │ │ │ 12588: 00408e1c 36 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 12589: 00adeb88 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 12589: 00adeb80 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 12590: 0151b974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 12591: 014eca74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ - 12592: 00b0ccc4 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ - 12593: 0094fd60 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ + 12592: 00b0ccbc 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 12593: 0094fd58 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 12594: 0151c378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ - 12595: 00953848 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ - 12596: 0083f8c4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsh │ │ │ │ + 12595: 00953840 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ + 12596: 0083f8bc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsh │ │ │ │ 12597: 0151bb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 12598: 0151bebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 12599: 006a4a58 576 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 12600: 0151cac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 12601: 0048c6e4 412 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 12602: 00aa46e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 12602: 00aa46d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 12603: 0069333c 152 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 12604: 014ea508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 12605: 00a84b30 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 12605: 00a84b28 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 12606: 0151b3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 12607: 014e3de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 12608: 00686298 280 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 12609: 0151cf0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 12610: 014eb884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 12611: 0068df6c 228 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 12612: 0151d3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 12613: 007bbc20 128 FUNC GLOBAL DEFAULT 12 pow2_align │ │ │ │ 12614: 014e4cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 12615: 00673188 484 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 12616: 01433cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhsw │ │ │ │ 12617: 0151b2dd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 12618: 0083f954 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsw │ │ │ │ - 12619: 00a81fb8 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 12618: 0083f94c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsw │ │ │ │ + 12619: 00a81fb0 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 12620: 0151ccc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 12621: 0151c2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 12622: 004dba98 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 12623: 0151cd08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 12624: 014ee26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 12625: 014f2274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 12626: 00b745e4 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 12626: 00b745dc 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 12627: 0151cc5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 12628: 01416e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 12629: 00b7954c 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 12629: 00b79544 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 12630: 00326414 104 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 12631: 002bb034 256 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 12632: 014f429c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 12633: 0151ce26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 12634: 0151d2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 12635: 0151b2c6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 12636: 0151b548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 12637: 00516e18 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 12638: 014e8748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 12639: 0151cdd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 12640: 00b15aa4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 12641: 00b73dbc 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 12642: 008515b0 132 FUNC GLOBAL DEFAULT 12 helper_ssat16 │ │ │ │ - 12643: 00ae4240 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 12640: 00b15a9c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 12641: 00b73db4 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 12642: 008515a8 132 FUNC GLOBAL DEFAULT 12 helper_ssat16 │ │ │ │ + 12643: 00ae4238 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 12644: 014eb2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_EVENT │ │ │ │ 12645: 0151bb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 12646: 003f6be0 180 FUNC GLOBAL DEFAULT 12 pmbus_send │ │ │ │ 12647: 00624040 592 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 12648: 0151b4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 12649: 0151bfba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ - 12650: 0095e590 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 12651: 00b408e4 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 12650: 0095e588 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ + 12651: 00b408dc 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 12652: 014ebd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ - 12653: 00970f8c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ + 12653: 00970f84 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 12654: 00655df0 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 12655: 002d1888 232 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 12656: 014e07f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 12657: 00920ca0 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 12658: 00ae1cf8 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 12657: 00920c98 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 12658: 00ae1cf0 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 12659: 0151ca40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_READ_DSTATE │ │ │ │ 12660: 0151b828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 12661: 008b6118 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 12661: 008b6110 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 12662: 007045d8 220 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 12663: 014eef94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 12664: 014ea108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 12665: 014ea618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ - 12666: 0097146c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ - 12667: 00851ff4 108 FUNC GLOBAL DEFAULT 12 helper_get_user_reg │ │ │ │ + 12666: 00971464 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ + 12667: 00851fec 108 FUNC GLOBAL DEFAULT 12 helper_get_user_reg │ │ │ │ 12668: 006b2f34 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 12669: 009e51bc 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 12670: 00adcdc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 12669: 009e51b4 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 12670: 00adcdc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 12671: 014e2584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 12672: 002d2658 188 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 12673: 009f07a8 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 12673: 009f07a0 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 12674: 0151d64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 12675: 014f0da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 12676: 00b27348 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 12676: 00b27340 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 12677: 0151ce46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 12678: 01417390 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 12679: 002eb890 800 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 12680: 00b3bcc8 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 12680: 00b3bcc0 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 12681: 014ebdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 12682: 014e5860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 12683: 014f3090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ - 12684: 009713ec 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ + 12684: 009713e4 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 12685: 006ac05c 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 12686: 00ac12c4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 12686: 00ac12bc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 12687: 0151ca66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 12688: 014e663c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 12689: 0036c2b4 28 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 12690: 006abcc8 20 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 12691: 0151c3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 12692: 0151ca76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 12693: 01455180 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshd │ │ │ │ @@ -12699,360 +12699,360 @@ │ │ │ │ 12695: 014e6f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 12696: 014e21c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 12697: 0151c7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 12698: 014de854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 12699: 0151c346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 12700: 0151cd84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 12701: 006b617c 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 12702: 00b199d8 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 12702: 00b199d0 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ 12703: 0145572c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshh │ │ │ │ - 12704: 00b78e80 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 12704: 00b78e78 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 12705: 0151dee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 12706: 00ad4894 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 12706: 00ad488c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 12707: 014f1e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 12708: 002fab44 32 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ - 12709: 0095e8a0 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ + 12709: 0095e898 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 12710: 014e4820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 12711: 0151d45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 12712: 0040dd3c 188 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 12713: 014f0054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 12714: 0030c2c4 12 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 12715: 01455498 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshs │ │ │ │ 12716: 014df528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 12717: 007039e8 76 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 12718: 0151cc12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 12719: 0151de8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 12720: 0051634c 176 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 12721: 0151bd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 12722: 00976014 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 12722: 0097600c 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 12723: 01433bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhuw │ │ │ │ 12724: 014f1ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 12725: 014ecb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 12726: 00ba73b4 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 12727: 008c5c28 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 12728: 009bdd68 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 12726: 00ba73ac 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 12727: 008c5c20 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ + 12728: 009bdd60 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 12729: 002bb134 244 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 12730: 006b24f4 608 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 12731: 009759d4 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 12731: 009759cc 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 12732: 0151b34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ - 12733: 008ed064 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ + 12733: 008ed05c 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 12734: 007af89c 96 FUNC GLOBAL DEFAULT 12 gen_gvec_cgt0 │ │ │ │ 12735: 0031a8b8 264 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ 12736: 014560f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosid │ │ │ │ - 12737: 00b8b0f8 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 12738: 00aa3994 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 12737: 00b8b0f0 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 12738: 00aa398c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 12739: 014e2d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 12740: 014de630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 12741: 014e4c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 12742: 002c592c 84 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 12743: 014edf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 12744: 00b15584 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 12744: 00b1557c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 12745: 014e4148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 12746: 01456200 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosih │ │ │ │ 12747: 014e751c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 12748: 014e8a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ - 12749: 0094fdf8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ + 12749: 0094fdf0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 12750: 014edfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 12751: 00b6cb14 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 12751: 00b6cb0c 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 12752: 0151cc1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 12753: 002a1da8 160 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 12754: 0151b31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 12755: 014e05bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 12756: 00792444 108 FUNC GLOBAL DEFAULT 12 define_arm_cp_regs_with_opaque_len │ │ │ │ 12757: 0151cc74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 12758: 0145617c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosis │ │ │ │ 12759: 014e3cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ - 12760: 00951244 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ + 12760: 0095123c 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 12761: 00490d28 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 12762: 013bc640 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 12763: 014f4988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 12764: 0151d210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 12765: 00b88df0 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 12765: 00b88de8 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 12766: 014f2d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 12767: 014e5430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 12768: 004a21e8 12 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 12769: 0151b2bd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 12770: 002e0558 492 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 12771: 00aeaf00 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 12771: 00aeaef8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 12772: 0151c43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 12773: 0151bd34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 12774: 0151c7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 12775: 009011d0 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 12776: 00ae70d0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 12777: 00b60938 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 12775: 009011c8 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 12776: 00ae70c8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 12777: 00b60930 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 12778: 0057aee0 528 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 12779: 0151cdc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 12780: 014df258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 12781: 00ae77f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 12782: 0089be68 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ + 12781: 00ae77f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 12782: 0089be60 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ 12783: 0151b72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 12784: 0083e510 256 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl │ │ │ │ - 12785: 00aa7224 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 12786: 00933b60 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 12784: 0083e508 256 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl │ │ │ │ + 12785: 00aa721c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 12786: 00933b58 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 12787: 014e1bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 12788: 00658484 44 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 12789: 014e3a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 12790: 00b76700 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 12791: 009ed210 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 12792: 00904a68 404 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ + 12790: 00b766f8 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 12791: 009ed208 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 12792: 00904a60 404 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 12793: 0151ca5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_WRITE_DSTATE │ │ │ │ - 12794: 0084732c 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalarh │ │ │ │ - 12795: 009589ec 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ + 12794: 00847324 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalarh │ │ │ │ + 12795: 009589e4 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 12796: 0151c384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 12797: 0151b96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 12798: 0151cc24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 12799: 00b8f2f0 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 12799: 00b8f2e8 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 12800: 00decc6c 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 12801: 014ea958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ - 12802: 00957c34 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ + 12802: 00957c2c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 12803: 00569020 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 12804: 014f0814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ 12805: 0151b5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ - 12806: 008475e0 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalars │ │ │ │ + 12806: 008475d8 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalars │ │ │ │ 12807: 014e9b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 12808: 008a4444 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 12808: 008a443c 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 12809: 014f48c4 100 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_target_trace_events_trace_events │ │ │ │ 12810: 0151c530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 12811: 014f49f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 12812: 014de280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 12813: 014e709c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 12814: 00ad7e9c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 12814: 00ad7e94 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 12815: 002c0bf8 8 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ - 12816: 0094e86c 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 12817: 00b22e28 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 12818: 00ab8bac 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 12819: 00aded54 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 12816: 0094e864 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ + 12817: 00b22e20 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 12818: 00ab8ba4 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 12819: 00aded4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 12820: 0151c3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 12821: 00b2cd70 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 12822: 008f98e0 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 12821: 00b2cd68 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 12822: 008f98d8 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 12823: 014ed1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 12824: 0151c0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ - 12825: 0086dc5c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_addd │ │ │ │ + 12825: 0086dc54 4 FUNC GLOBAL DEFAULT 12 helper_vfp_addd │ │ │ │ 12826: 0151b54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 12827: 00329a14 160 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ - 12828: 00ab7d14 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 12828: 00ab7d0c 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 12829: 004119f8 344 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ - 12830: 0086dc20 56 FUNC GLOBAL DEFAULT 12 helper_vfp_addh │ │ │ │ + 12830: 0086dc18 56 FUNC GLOBAL DEFAULT 12 helper_vfp_addh │ │ │ │ 12831: 014e627c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 12832: 014ecaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 12833: 0151d7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ - 12834: 00845edc 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalarh │ │ │ │ + 12834: 00845ed4 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalarh │ │ │ │ 12835: 014e40c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 12836: 00525e68 200 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 12837: 0093019c 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 12837: 00930194 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 12838: 0151d07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 12839: 008e371c 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ + 12839: 008e3714 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 12840: 0031c60c 308 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 12841: 014df3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ - 12842: 008f1270 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ + 12842: 008f1268 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 12843: 0033eef4 116 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 12844: 0151c1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 12845: 014e13c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ - 12846: 0086dc58 4 FUNC GLOBAL DEFAULT 12 helper_vfp_adds │ │ │ │ + 12846: 0086dc50 4 FUNC GLOBAL DEFAULT 12 helper_vfp_adds │ │ │ │ 12847: 0151b4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ - 12848: 00870438 72 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdd │ │ │ │ - 12849: 0086e114 172 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpd │ │ │ │ + 12848: 00870430 72 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdd │ │ │ │ + 12849: 0086e10c 172 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpd │ │ │ │ 12850: 0151cca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 12851: 008feef4 1120 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 12851: 008feeec 1120 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 12852: 01418e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 12853: 0036c4b4 184 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 12854: 0151d0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_READ_DSTATE │ │ │ │ - 12855: 0086de54 184 FUNC GLOBAL DEFAULT 12 helper_vfp_cmph │ │ │ │ - 12856: 008703a4 88 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdh │ │ │ │ - 12857: 00846040 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalars │ │ │ │ + 12855: 0086de4c 184 FUNC GLOBAL DEFAULT 12 helper_vfp_cmph │ │ │ │ + 12856: 0087039c 88 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdh │ │ │ │ + 12857: 00846038 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalars │ │ │ │ 12858: 014eecb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 12859: 0151bb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 12860: 002bb228 240 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 12861: 002c2c64 924 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ 12862: 0144d7d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512h │ │ │ │ - 12863: 00a9d2cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 12864: 00b1ab74 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 12863: 00a9d2c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 12864: 00b1ab6c 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 12865: 014f39f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 12866: 014e699c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 12867: 0151bfee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 12868: 00ba5214 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 12868: 00ba520c 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ 12869: 014550fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosld │ │ │ │ - 12870: 00a89860 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ - 12871: 0086dfc4 168 FUNC GLOBAL DEFAULT 12 helper_vfp_cmps │ │ │ │ - 12872: 008703fc 60 FUNC GLOBAL DEFAULT 12 helper_vfp_muladds │ │ │ │ + 12870: 00a89858 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 12871: 0086dfbc 168 FUNC GLOBAL DEFAULT 12 helper_vfp_cmps │ │ │ │ + 12872: 008703f4 60 FUNC GLOBAL DEFAULT 12 helper_vfp_muladds │ │ │ │ 12873: 0151d596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 12874: 00abed98 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 12874: 00abed90 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 12875: 006b3bf8 720 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 12876: 00a26524 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 12876: 00a2651c 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 12877: 002b6ebc 268 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 12878: 01455624 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toslh │ │ │ │ 12879: 014e7a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 12880: 014efe14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 12881: 00b75400 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 12881: 00b753f8 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 12882: 0151c686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 12883: 00b5c974 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 12884: 00b1d170 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 12883: 00b5c96c 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 12884: 00b1d168 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 12885: 0151cfa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ - 12886: 0086cd50 52 FUNC GLOBAL DEFAULT 12 helper_uhsubaddx │ │ │ │ + 12886: 0086cd48 52 FUNC GLOBAL DEFAULT 12 helper_uhsubaddx │ │ │ │ 12887: 0151d534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 12888: 0151c0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 12889: 00630100 136 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 12890: 009886cc 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 12891: 00b54208 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 12890: 009886c4 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 12891: 00b54200 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ 12892: 01455414 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosls │ │ │ │ - 12893: 00aa5260 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 12893: 00aa5258 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ 12894: 003c4254 116 FUNC GLOBAL DEFAULT 12 bcm2835_fb_reconfigure │ │ │ │ - 12895: 00920c48 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ - 12896: 009c2068 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 12895: 00920c40 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ + 12896: 009c2060 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 12897: 007b165c 108 FUNC GLOBAL DEFAULT 12 gen_gvec_fneg │ │ │ │ - 12898: 009203e8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ + 12898: 009203e0 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 12899: 014e037c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ - 12900: 008e361c 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ - 12901: 0095ecf8 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 12902: 00b1ffec 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 12900: 008e3614 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ + 12901: 0095ecf0 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ + 12902: 00b1ffe4 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 12903: 0151c53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 12904: 01512b96 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 12905: 014e016c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 12906: 0151ce7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 12907: 014f1154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 12908: 0151ccb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 12909: 014f4520 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 12910: 0151cd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 12911: 00b1b604 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 12911: 00b1b5fc 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 12912: 0151c148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 12913: 0142c014 132 OBJECT GLOBAL DEFAULT 24 helper_info_mrs_banked │ │ │ │ 12914: 006d8d14 228 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ 12915: 014e2074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SCRATCHPAD_WRITE_EVENT │ │ │ │ - 12916: 0098e230 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 12917: 0086c864 84 FUNC GLOBAL DEFAULT 12 helper_usub16 │ │ │ │ - 12918: 009ee79c 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 12916: 0098e228 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 12917: 0086c85c 84 FUNC GLOBAL DEFAULT 12 helper_usub16 │ │ │ │ + 12918: 009ee794 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 12919: 002b8668 252 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 12920: 00408d04 280 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 12921: 00b8dc4c 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 12921: 00b8dc44 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 12922: 0151d67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 12923: 0151c27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 12924: 00524800 228 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 12925: 00aef59c 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 12926: 009bd900 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 12927: 00ab6790 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 12925: 00aef594 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 12926: 009bd8f8 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 12927: 00ab6788 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 12928: 014ee64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 12929: 014f2c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 12930: 01454418 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtos_round_to_nearest │ │ │ │ 12931: 014eb844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 12932: 009324c4 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 12932: 009324bc 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 12933: 014e5010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 12934: 0031faa4 152 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ - 12935: 00970410 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ + 12935: 00970408 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 12936: 0151b2c3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 12937: 006705f4 20 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 12938: 0151c68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 12939: 0151d280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 12940: 01417de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 12941: 0038a0ac 148 FUNC GLOBAL DEFAULT 12 cxl_insert_extent_to_extent_list │ │ │ │ - 12942: 0095d19c 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ + 12942: 0095d194 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 12943: 0151b3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ 12944: 00788bd4 200 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vfnmi │ │ │ │ 12945: 0143dfcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsb │ │ │ │ - 12946: 00a85dac 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 12946: 00a85da4 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 12947: 0151d04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 12948: 014ed3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 12949: 0151deca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 12950: 009f4430 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 12950: 009f4428 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 12951: 0038c55c 36 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_update │ │ │ │ 12952: 014f1114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ - 12953: 00917cb0 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ - 12954: 0095ca1c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ + 12953: 00917ca8 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ + 12954: 0095ca14 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 12955: 0151b3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ - 12956: 00959014 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ + 12956: 0095900c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 12957: 0028a938 24 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 12958: 0043b3c8 1108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 12959: 008f7208 412 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 12959: 008f7200 412 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 12960: 0143df48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsh │ │ │ │ - 12961: 00974700 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ + 12961: 009746f8 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 12962: 0060aa78 92 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 12963: 014e4f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 12964: 00b34f14 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 12965: 009d1e98 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 12964: 00b34f0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 12965: 009d1e90 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 12966: 0151b3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 12967: 00668444 292 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 12968: 0053a7c0 668 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 12969: 0151b530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 12970: 00b9cbb0 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 12971: 009f45b0 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 12970: 00b9cba8 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 12971: 009f45a8 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 12972: 014ecd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ - 12973: 0084a594 196 FUNC GLOBAL DEFAULT 12 helper_neon_shl_u16 │ │ │ │ + 12973: 0084a58c 196 FUNC GLOBAL DEFAULT 12 helper_neon_shl_u16 │ │ │ │ 12974: 0143f0d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdup │ │ │ │ 12975: 014f0fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ - 12976: 0086e9ec 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod_round_to_nearest │ │ │ │ + 12976: 0086e9e4 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod_round_to_nearest │ │ │ │ 12977: 0143dec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsw │ │ │ │ 12978: 0151d366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 12979: 014ea658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 12980: 014e6b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 12981: 0031ec68 136 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 12982: 0053a548 312 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ - 12983: 009709f8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ + 12983: 009709f0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 12984: 0151c5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 12985: 003e95f8 192 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 12986: 00b74aec 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 12986: 00b74ae4 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 12987: 0151d818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 12988: 0151d4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 12989: 007af66c 176 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmlsh_qc │ │ │ │ - 12990: 00ba2cc0 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 12990: 00ba2cb8 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 12991: 002b8a64 248 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 12992: 0151d980 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 12993: 0151c504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 12994: 014f3f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 12995: 013bc8e4 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 12996: 002a30fc 208 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 12997: 009fb12c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 12997: 009fb124 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 12998: 014f1464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 12999: 0151d704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 13000: 014eda34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 13001: 0151b28e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 13002: 009964a4 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 13003: 00aa3b04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 13002: 0099649c 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 13003: 00aa3afc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 13004: 0151d6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 13005: 014e9588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 13006: 013bdcf4 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 13007: 01418c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ - 13008: 00964be0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 13009: 00ad0d40 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ - 13010: 009e52ec 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 13008: 00964bd8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ + 13009: 00ad0d38 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 13010: 009e52e4 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 13011: 0151d57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 13012: 002c0c28 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 13013: 0151d0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_DSTATE │ │ │ │ 13014: 0034fed4 620 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ - 13015: 00863380 320 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzxw_s │ │ │ │ + 13015: 00863378 320 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzxw_s │ │ │ │ 13016: 006b61c4 36 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ - 13017: 00856054 292 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_h │ │ │ │ + 13017: 0085604c 292 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_h │ │ │ │ 13018: 014e617c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 13019: 00995634 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 13019: 0099562c 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 13020: 014f1da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ - 13021: 00918328 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ + 13021: 00918320 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ 13022: 014eff04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 13023: 0151c8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 13024: 00ade384 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 13024: 00ade37c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 13025: 002bd73c 16 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 13026: 0151d97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 13027: 0056f4ac 772 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 13028: 00519a88 132 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 13029: 00abf55c 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 13029: 00abf554 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 13030: 006c8f38 188 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ 13031: 0151cb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_DSTATE │ │ │ │ - 13032: 00b12828 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 13032: 00b12820 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 13033: 014e2744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 13034: 00afb30c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 13035: 00ae7b90 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ - 13036: 00856d4c 312 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_s │ │ │ │ + 13034: 00afb304 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 13035: 00ae7b88 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 13036: 00856d44 312 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_s │ │ │ │ 13037: 01425b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sshrl │ │ │ │ 13038: 0068e3b8 36 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 13039: 014f39e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 13040: 004890e0 72 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 13041: 00b8e690 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 13041: 00b8e688 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 13042: 0151be68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 13043: 0151c260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ - 13044: 0082cc80 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbh │ │ │ │ + 13044: 0082cc78 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbh │ │ │ │ 13045: 0151b602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ 13046: 003f9270 720 FUNC GLOBAL DEFAULT 12 pmbus_check_limits │ │ │ │ - 13047: 00b9a050 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 13047: 00b9a048 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 13048: 014f1bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 13049: 014e6eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 13050: 014e00dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 13051: 0151b270 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 13052: 014f2ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 13053: 0028cb70 496 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 13054: 014e755c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ @@ -13060,860 +13060,860 @@ │ │ │ │ 13056: 014ee6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 13057: 0151c164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 13058: 014e68ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 13059: 014549c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtod │ │ │ │ 13060: 0151b914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 13061: 014f18b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 13062: 0151c8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 13063: 00aa0540 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 13063: 00aa0538 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 13064: 01512ba8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_target_c │ │ │ │ 13065: 014547b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtoh │ │ │ │ - 13066: 00b6bd54 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 13066: 00b6bd4c 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 13067: 014f0184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 13068: 00920ca8 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 13068: 00920ca0 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 13069: 0151c04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 13070: 0151b2a8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ - 13071: 0082cde8 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbw │ │ │ │ + 13071: 0082cde0 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbw │ │ │ │ 13072: 014e3ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 13073: 014e4b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 13074: 014deabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 13075: 0151c278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 13076: 0151cb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 13077: 002d31ac 204 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 13078: 00613770 104 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ 13079: 01454cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtos │ │ │ │ - 13080: 00b90cec 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 13081: 00adec40 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 13080: 00b90ce4 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 13081: 00adec38 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 13082: 014e6e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 13083: 014e8c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 13084: 0151d684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 13085: 0151bb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 13086: 014e731c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 13087: 004a21dc 12 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 13088: 0151d960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13089: 0151ccf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ - 13090: 009187ec 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ + 13090: 009187e4 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ 13091: 0151db40 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 13092: 0151d5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_RECALC_DISABLED_DSTATE │ │ │ │ - 13093: 00966d38 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 13094: 009ecc20 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ - 13095: 0085821c 332 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_b │ │ │ │ + 13093: 00966d30 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ + 13094: 009ecc18 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 13095: 00858214 332 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_b │ │ │ │ 13096: 0151c4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 13097: 0084f0a8 40 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u16 │ │ │ │ - 13098: 00aa5fac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 13099: 00ab3100 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 13097: 0084f0a0 40 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u16 │ │ │ │ + 13098: 00aa5fa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 13099: 00ab30f8 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 13100: 0151cf42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 13101: 0151c514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 13102: 009c1f00 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 13102: 009c1ef8 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 13103: 014e3f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 13104: 00a28e28 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 13104: 00a28e20 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 13105: 014f437c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 13106: 009925d0 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ - 13107: 008587c4 392 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_h │ │ │ │ + 13106: 009925c8 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 13107: 008587bc 392 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_h │ │ │ │ 13108: 014eeb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ - 13109: 0095e0e0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ + 13109: 0095e0d8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 13110: 0151c720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 13111: 0151b4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ - 13112: 00959f74 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ + 13112: 00959f6c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 13113: 005c2dc0 704 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ - 13114: 007f0478 31912 FUNC GLOBAL DEFAULT 12 disas_mve │ │ │ │ + 13114: 007f0478 31920 FUNC GLOBAL DEFAULT 12 disas_mve │ │ │ │ 13115: 0151cff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 13116: 0151baa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 13117: 0050a36c 8 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 13118: 0151d80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 13119: 014f34b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 13120: 004dc390 32 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 13121: 0151c75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 13122: 0151c934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 13123: 00aac4c4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 13123: 00aac4bc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 13124: 01455078 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqd │ │ │ │ 13125: 0151d250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 13126: 009ba33c 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 13127: 00b7e0fc 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 13126: 009ba334 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 13127: 00b7e0f4 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 13128: 0151d6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 13129: 0145551c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqh │ │ │ │ - 13130: 008bdc08 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ + 13130: 008bdc00 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 13131: 0151b96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ - 13132: 00939adc 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ + 13132: 00939ad4 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 13133: 014e27c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 13134: 0151c886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 13135: 00b8ae48 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ - 13136: 00919694 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ + 13135: 00b8ae40 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 13136: 0091968c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 13137: 0151cf0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 13138: 00b3c4f4 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 13139: 0092ac24 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 13138: 00b3c4ec 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 13139: 0092ac1c 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 13140: 014e55d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 13141: 0151b570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 13142: 00b9c48c 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 13142: 00b9c484 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 13143: 003855c4 112 FUNC GLOBAL DEFAULT 12 cxl_device_get_timestamp │ │ │ │ 13144: 0151c62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 13145: 0151c02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 13146: 00677560 416 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 13147: 00a8960c 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 13147: 00a89604 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 13148: 0151caf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ 13149: 01455390 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqs │ │ │ │ - 13150: 00b8ed10 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 13150: 00b8ed08 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 13151: 01457598 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divd │ │ │ │ 13152: 014ebdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 13153: 00ac9acc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 13153: 00ac9ac4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 13154: 014576a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divh │ │ │ │ 13155: 002a7c18 5532 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 13156: 014ed644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 13157: 014dd420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 13158: 0151d7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 13159: 014e6cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 13160: 009214a0 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 13161: 00b911f0 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 13160: 00921498 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 13161: 00b911e8 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 13162: 014dd5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 13163: 009aba64 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 13163: 009aba5c 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 13164: 014eefd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 13165: 0151cac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 13166: 0145761c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divs │ │ │ │ 13167: 002db548 1728 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 13168: 00ac4afc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 13169: 00b8237c 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ - 13170: 009561f8 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ - 13171: 008ef024 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 13172: 00869668 456 FUNC GLOBAL DEFAULT 12 bfdotadd_ebf │ │ │ │ - 13173: 00b56044 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 13168: 00ac4af4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 13169: 00b82374 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 13170: 009561f0 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ + 13171: 008ef01c 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ + 13172: 00869660 456 FUNC GLOBAL DEFAULT 12 bfdotadd_ebf │ │ │ │ + 13173: 00b5603c 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 13174: 014ef680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_SET_EVENT │ │ │ │ 13175: 0151d60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 13176: 00aa473c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 13176: 00aa4734 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 13177: 00436620 388 FUNC GLOBAL DEFAULT 12 pc_dimm_unplug │ │ │ │ - 13178: 00aa5d84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 13178: 00aa5d7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 13179: 002d3278 160 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 13180: 014def2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 13181: 0142f194 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphib │ │ │ │ 13182: 0151b304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 13183: 00b385ec 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 13183: 00b385e4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 13184: 014e1660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 13185: 002d047c 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 13186: 00b038f0 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 13186: 00b038e8 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 13187: 0151b750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 13188: 0151ca10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RDR_MATCH_DSTATE │ │ │ │ 13189: 014e3688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 13190: 014ee3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 13191: 00b70480 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 13192: 00898a18 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 13191: 00b70478 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 13192: 00898a10 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 13193: 01512ba5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_target_c │ │ │ │ 13194: 0142f110 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphih │ │ │ │ - 13195: 0086c29c 92 FUNC GLOBAL DEFAULT 12 helper_uqadd16 │ │ │ │ + 13195: 0086c294 92 FUNC GLOBAL DEFAULT 12 helper_uqadd16 │ │ │ │ 13196: 0151dec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 13197: 0097b54c 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 13197: 0097b544 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 13198: 0151d4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 13199: 0151c3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ - 13200: 008f22f4 1156 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 13201: 00b33990 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 13200: 008f22ec 1156 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ + 13201: 00b33988 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 13202: 005c6e9c 200 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 13203: 00b89d00 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 13203: 00b89cf8 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 13204: 014e6d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 13205: 00ad62a4 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 13205: 00ad629c 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 13206: 0151d3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 13207: 014d6c68 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 13208: 014f315c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 13209: 00ae7ad8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 13209: 00ae7ad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 13210: 002c0c18 8 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 13211: 00b5cc1c 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 13211: 00b5cc14 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 13212: 0151cbf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 13213: 0151b62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 13214: 0151bdec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 13215: 004dba64 8 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 13216: 0151c234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 13217: 008b6ab0 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 13217: 008b6aa8 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 13218: 0142f08c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphiw │ │ │ │ 13219: 013bd5c0 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 13220: 014f1f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 13221: 014df868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_NOTIFY_FLAG_ADD_EVENT │ │ │ │ - 13222: 0096cb08 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ - 13223: 008fb8c4 680 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 13224: 00b30ab0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 13222: 0096cb00 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ + 13223: 008fb8bc 680 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 13224: 00b30aa8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 13225: 0151d024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 13226: 005c6380 408 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 13227: 01427658 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_setpsr_nz │ │ │ │ - 13228: 00b8dfb8 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 13229: 00b318b8 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 13228: 00b8dfb0 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 13229: 00b318b0 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 13230: 006e6bdc 44 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 13231: 014e21a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 13232: 00a8b014 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 13232: 00a8b00c 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 13233: 014e4c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 13234: 00549ae0 124 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 13235: 014dd390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 13236: 014f24c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_RECALC_EVENT │ │ │ │ - 13237: 009182c0 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ + 13237: 009182b8 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ 13238: 0151c3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 13239: 0151b285 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ - 13240: 0090bafc 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ + 13240: 0090baf4 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 13241: 014e0b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ 13242: 0051cf04 248 FUNC GLOBAL DEFAULT 12 pci_get_msi_message │ │ │ │ 13243: 0151c0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_READ_DSTATE │ │ │ │ 13244: 007058d0 652 FUNC GLOBAL DEFAULT 12 replay_audio_in │ │ │ │ 13245: 0048f6e0 332 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment_pci │ │ │ │ 13246: 0151c0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 13247: 0151be50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 13248: 014e2974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 13249: 0151d75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 13250: 0151c5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 13251: 014ea0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ - 13252: 008ec1c4 784 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ + 13252: 008ec1bc 784 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 13253: 0151bf5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 13254: 0151d1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 13255: 00d1d658 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 13255: 00d1d648 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 13256: 014f86c8 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 13257: 013bc9c8 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 13258: 014dfa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_EVENT │ │ │ │ 13259: 0151cb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 13260: 0151d8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 13261: 002c90f8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 13262: 014e6aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 13263: 0151caaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 13264: 0151b908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 13265: 00b55ca0 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 13265: 00b55c98 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 13266: 014e34e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 13267: 00703a34 28 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 13268: 00b30b20 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 13268: 00b30b18 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 13269: 0062fe20 204 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 13270: 002c7da0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 13271: 00ab9a04 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 13272: 00b74fc4 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 13271: 00ab99fc 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 13272: 00b74fbc 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 13273: 014e4ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 13274: 0151c176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 13275: 0048f82c 388 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 13276: 002c9c08 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 13277: 0151b986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 13278: 00b3cf94 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 13278: 00b3cf8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 13279: 0151b558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 13280: 00ad0644 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 13280: 00ad063c 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 13281: 014f3a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 13282: 0151ceca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 13283: 014f2d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 13284: 00b8e734 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 13284: 00b8e72c 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 13285: 013bd370 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 13286: 0151c4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 13287: 014e6c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ - 13288: 008f63fc 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ - 13289: 0091e2a8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ + 13288: 008f63f4 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ + 13289: 0091e2a0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 13290: 003f4404 228 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 13291: 014f39b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 13292: 014e80c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ - 13293: 00b98aec 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 13293: 00b98ae4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 13294: 0151defc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 13295: 014e7f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 13296: 0151bfda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 13297: 00b432f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 13297: 00b432e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 13298: 014558b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tould_round_to_zero │ │ │ │ 13299: 0141999c 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 13300: 00a00514 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 13300: 00a0050c 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 13301: 014eb20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_WRITE_EVENT │ │ │ │ 13302: 003ef034 1540 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 13303: 014e33f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 13304: 00b7b6b4 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 13304: 00b7b6ac 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 13305: 002c6c74 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 13306: 005ce0d0 400 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 13307: 0151dece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 13308: 00af35d8 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 13309: 00d1d25c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 13310: 00b78fc4 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 13308: 00af35d0 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 13309: 00d1d24c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 13310: 00b78fbc 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 13311: 014f1a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 13312: 013bc2d0 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 13313: 0151d066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 13314: 0151c022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 13315: 014dd660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 13316: 013bdcb0 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 13317: 00b528f0 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 13317: 00b528e8 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 13318: 014e8308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 13319: 00934548 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 13319: 00934540 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 13320: 014e785c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 13321: 00ad0484 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 13321: 00ad047c 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 13322: 0151c936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 13323: 0151d0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ 13324: 0151b7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_VMID_S1_DSTATE │ │ │ │ - 13325: 0081d44c 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsb │ │ │ │ - 13326: 00af4318 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 13327: 00996a80 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 13325: 0081d444 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsb │ │ │ │ + 13326: 00af4310 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 13327: 00996a78 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ 13328: 00791834 324 FUNC GLOBAL DEFAULT 12 pmu_init │ │ │ │ - 13329: 009e34d4 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 13329: 009e34cc 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 13330: 0151d126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_READ_DSTATE │ │ │ │ - 13331: 0095818c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ + 13331: 00958184 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 13332: 006ddc10 592 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 13333: 00b795b4 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 13333: 00b795ac 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 13334: 006f950c 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_vhost_net │ │ │ │ - 13335: 00850918 96 FUNC GLOBAL DEFAULT 12 helper_neon_unzip16 │ │ │ │ + 13335: 00850910 96 FUNC GLOBAL DEFAULT 12 helper_neon_unzip16 │ │ │ │ 13336: 002c0c20 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ - 13337: 00971504 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ + 13337: 009714fc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 13338: 014158c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ - 13339: 0081d578 48 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsl │ │ │ │ + 13339: 0081d570 48 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsl │ │ │ │ 13340: 014f4fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 13341: 014f314c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 13342: 0151b7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_LCD_REG_UPDATE_DSTATE │ │ │ │ 13343: 0151c040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 13344: 0151dc50 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 13345: 00b23bd0 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 13345: 00b23bc8 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 13346: 014e2db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 13347: 0030497c 264 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 13348: 01428c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpeqb │ │ │ │ 13349: 0151ccda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 13350: 0151b384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 13351: 014e76fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 13352: 00aa3c74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 13352: 00aa3c6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 13353: 0151ccd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 13354: 0151b850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ 13355: 014eb12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_START_SEQUENCER_EVENT │ │ │ │ - 13356: 00b42714 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 13356: 00b4270c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 13357: 0066a1a8 56 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 13358: 014e3ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 13359: 014de7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 13360: 0081d520 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsw │ │ │ │ - 13361: 00b4293c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 13360: 0081d518 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsw │ │ │ │ + 13361: 00b42934 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ 13362: 0151d6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 13363: 00b2bb5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 13363: 00b2bb54 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 13364: 01428d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpeql │ │ │ │ 13365: 0151cbf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 13366: 0151c3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 13367: 0086f894 132 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd_round_to_zero │ │ │ │ - 13368: 009cf938 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 13369: 00aed31c 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 13370: 00b699dc 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 13367: 0086f88c 132 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd_round_to_zero │ │ │ │ + 13368: 009cf930 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 13369: 00aed314 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 13370: 00b699d4 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 13371: 0151d4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ - 13372: 00870854 192 FUNC GLOBAL DEFAULT 12 helper_frint64_d │ │ │ │ + 13372: 0087084c 192 FUNC GLOBAL DEFAULT 12 helper_frint64_d │ │ │ │ 13373: 014f4ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 13374: 0151d26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 13375: 009f0ea0 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 13375: 009f0e98 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 13376: 014f0f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 13377: 0151c6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 13378: 014e9608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ - 13379: 0091958c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ + 13379: 00919584 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 13380: 00389680 64 FUNC GLOBAL DEFAULT 12 test_any_bits_set │ │ │ │ - 13381: 0095e774 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ + 13381: 0095e76c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 13382: 014f0ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 13383: 014d6c38 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ - 13384: 00855a2c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s16 │ │ │ │ - 13385: 00850d04 104 FUNC GLOBAL DEFAULT 12 helper_neon_zip16 │ │ │ │ + 13384: 00855a24 212 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s16 │ │ │ │ + 13385: 00850cfc 104 FUNC GLOBAL DEFAULT 12 helper_neon_zip16 │ │ │ │ 13386: 01428c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpeqw │ │ │ │ 13387: 00658148 276 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 13388: 014f18a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 13389: 00b2eea4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 13389: 00b2ee9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 13390: 014f1dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 13391: 0141541c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ - 13392: 00afc324 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ + 13392: 00afc31c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ 13393: 0151c670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 13394: 0151c76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ 13395: 003fa460 20 FUNC GLOBAL DEFAULT 12 pmbus_idle │ │ │ │ 13396: 007b75d0 92 FUNC GLOBAL DEFAULT 12 arm_gen_condlabel │ │ │ │ - 13397: 00b6b0c0 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 13397: 00b6b0b8 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 13398: 006d939c 176 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ 13399: 00428fc4 96 FUNC GLOBAL DEFAULT 12 gicv3_redist_inv_vlpi │ │ │ │ - 13400: 008ef794 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ + 13400: 008ef78c 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 13401: 014f258c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 13402: 008706e8 172 FUNC GLOBAL DEFAULT 12 helper_frint64_s │ │ │ │ - 13403: 00b40824 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 13402: 008706e0 172 FUNC GLOBAL DEFAULT 12 helper_frint64_s │ │ │ │ + 13403: 00b4081c 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 13404: 014f3f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 13405: 00aa2e70 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 13405: 00aa2e68 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ 13406: 014267e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_qadd16 │ │ │ │ - 13407: 00a40d88 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 13407: 00a40d80 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 13408: 014e8e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ - 13409: 008f8d3c 120 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 13409: 008f8d34 120 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 13410: 014ea5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 13411: 009ee924 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 13411: 009ee91c 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 13412: 014eb984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 13413: 014e2d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 13414: 01414000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 13415: 002bf49c 356 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 13416: 0151d95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 13417: 014df4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 13418: 00b72be4 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 13418: 00b72bdc 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 13419: 014dd830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 13420: 00819dc4 324 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h │ │ │ │ - 13421: 00dbf3a8 309 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid │ │ │ │ - 13422: 0090d614 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ + 13420: 00819dbc 324 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h │ │ │ │ + 13421: 00dbf398 309 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid │ │ │ │ + 13422: 0090d60c 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 13423: 0144ed78 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_s16 │ │ │ │ - 13424: 0090b914 128 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ + 13424: 0090b90c 128 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 13425: 002b6da0 284 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ - 13426: 0084f598 52 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u8 │ │ │ │ - 13427: 00b45444 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 13426: 0084f590 52 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u8 │ │ │ │ + 13427: 00b4543c 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 13428: 0151c48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 13429: 0151d788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 13430: 00999988 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 13430: 00999980 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 13431: 014e85b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 13432: 014e5420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 13433: 0151c37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 13434: 00ad4e54 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 13434: 00ad4e4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 13435: 006d666c 2064 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ - 13436: 0081d368 120 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklub │ │ │ │ + 13436: 0081d360 120 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklub │ │ │ │ 13437: 014e58d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ - 13438: 0083bc0c 100 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbb │ │ │ │ + 13438: 0083bc04 100 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbb │ │ │ │ 13439: 014e8bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 13440: 002c1868 424 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 13441: 014ed174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 13442: 0070e980 260 FUNC GLOBAL DEFAULT 12 arm_get_cpu_by_id │ │ │ │ 13443: 0151c3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 13444: 00927700 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ - 13445: 0083bc70 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbh │ │ │ │ + 13444: 009276f8 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 13445: 0083bc68 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbh │ │ │ │ 13446: 006b53cc 36 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 13447: 00b34cec 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 13447: 00b34ce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 13448: 0151bd68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ - 13449: 0081d424 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklul │ │ │ │ + 13449: 0081d41c 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklul │ │ │ │ 13450: 014f42bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 13451: 0151caca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 13452: 009e1648 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 13452: 009e1640 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 13453: 0069e2c0 24 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 13454: 006a3ff0 188 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 13455: 0028b01c 68 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 13456: 0151d572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 13457: 00b49308 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 13457: 00b49300 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 13458: 00719210 636 FUNC GLOBAL DEFAULT 12 arm_write_secure_board_setup_dummy_smc │ │ │ │ 13459: 014f3ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 13460: 014f23f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 13461: 00b0f2f8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 13462: 008ba234 1844 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 13461: 00b0f2f0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 13462: 008ba22c 1844 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 13463: 0151cf34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 13464: 0151cce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 13465: 006e9378 124 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ - 13466: 0081d3e0 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackluw │ │ │ │ + 13466: 0081d3d8 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackluw │ │ │ │ 13467: 0151c95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 13468: 00406b1c 88 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 13469: 00baba30 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 13469: 00baba28 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 13470: 006ac064 12 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 13471: 00853988 108 FUNC GLOBAL DEFAULT 12 helper_shr_cc │ │ │ │ - 13472: 00ba7c4c 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 13471: 00853980 108 FUNC GLOBAL DEFAULT 12 helper_shr_cc │ │ │ │ + 13472: 00ba7c44 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 13473: 0151ce54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 13474: 0151c456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 13475: 00ad0e80 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 13476: 009c1200 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ - 13477: 008566ec 240 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s32 │ │ │ │ + 13475: 00ad0e78 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 13476: 009c11f8 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 13477: 008566e4 240 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s32 │ │ │ │ 13478: 0151bb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 13479: 00afcafc 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 13479: 00afcaf4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 13480: 002c6bd4 40 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 13481: 0070942c 100 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 13482: 0151b74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 13483: 014ed6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 13484: 009f43b0 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 13484: 009f43a8 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 13485: 0151b84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 13486: 00b23284 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 13486: 00b2327c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 13487: 014e2288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ 13488: 0151d2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13489: 0082f568 280 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90b │ │ │ │ + 13489: 0082f560 280 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90b │ │ │ │ 13490: 0151c40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ - 13491: 0095d184 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 13492: 009b907c 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 13491: 0095d17c 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ + 13492: 009b9074 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 13493: 0070cdc8 72 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 13494: 0043add4 348 FUNC GLOBAL DEFAULT 12 cxl_type3_read │ │ │ │ - 13495: 00b9c3e0 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ - 13496: 0096be28 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 13497: 00aed48c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 13498: 0082f680 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90h │ │ │ │ - 13499: 00b1b740 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 13500: 00b23574 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 13495: 00b9c3d8 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 13496: 0096be20 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ + 13497: 00aed484 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 13498: 0082f678 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90h │ │ │ │ + 13499: 00b1b738 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 13500: 00b2356c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 13501: 01413f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 13502: 0151d8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ - 13503: 00b6ad2c 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 13503: 00b6ad24 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 13504: 014e9558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 13505: 00594414 4 FUNC GLOBAL DEFAULT 12 smbios_add_usr_blob_size │ │ │ │ 13506: 014e1780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ 13507: 014f3474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_EVENT │ │ │ │ - 13508: 00b1940c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ - 13509: 00844b3c 488 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90h │ │ │ │ - 13510: 0091c7c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ + 13508: 00b19404 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 13509: 00844b34 488 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90h │ │ │ │ + 13510: 0091c7b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 13511: 00328668 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 13512: 0151cbb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 13513: 002cb14c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 13514: 00b95880 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 13514: 00b95878 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 13515: 0051430c 116 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 13516: 0151cff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 13517: 014f3080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 13518: 014dcce8 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 13519: 0151d84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ - 13520: 00ab5774 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 13520: 00ab576c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 13521: 0151d8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 13522: 00ad4a60 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 13522: 00ad4a58 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 13523: 0037c984 316 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 13524: 00322f5c 256 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 13525: 00ab9580 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 13525: 00ab9578 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 13526: 0151dee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 13527: 002bdea8 400 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ - 13528: 0090b994 176 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 13529: 0082f7bc 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90w │ │ │ │ - 13530: 00b260bc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 13528: 0090b98c 176 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ + 13529: 0082f7b4 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90w │ │ │ │ + 13530: 00b260b4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 13531: 014f3880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ - 13532: 00844d24 500 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90s │ │ │ │ + 13532: 00844d1c 500 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90s │ │ │ │ 13533: 0151d3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 13534: 014f435c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 13535: 014ddc1c 252 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 13536: 00aa348c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 13536: 00aa3484 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 13537: 0151b86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 13538: 014dc908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ - 13539: 0084c34c 520 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s8 │ │ │ │ + 13539: 0084c344 520 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s8 │ │ │ │ 13540: 0151d766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 13541: 0151d628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 13542: 014e11f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 13543: 00aed5fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 13543: 00aed5f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 13544: 0143eba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsb │ │ │ │ 13545: 014e9f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 13546: 0151be76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 13547: 0151c2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 13548: 00b97dd4 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 13549: 00b74f14 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 13548: 00b97dcc 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 13549: 00b74f0c 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 13550: 014eb474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 13551: 0143eb24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsh │ │ │ │ 13552: 014e49d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 13553: 014ea488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 13554: 0151bf90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 13555: 002c2754 452 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 13556: 014ebc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_ABORT_EVENT │ │ │ │ 13557: 0151d8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 13558: 006b62c8 104 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 13559: 0151d240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 13560: 007012a8 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 13561: 0151b87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ 13562: 0142c11c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_user_reg │ │ │ │ - 13563: 008b6ccc 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 13564: 00adc3e8 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 13563: 008b6cc4 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 13564: 00adc3e0 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 13565: 00375964 96 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 13566: 014f2ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 13567: 002c7ae4 164 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 13568: 0151d66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 13569: 0143eaa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsw │ │ │ │ 13570: 003263b0 100 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 13571: 00b48cb8 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 13571: 00b48cb0 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 13572: 0031f6b0 264 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 13573: 014e4da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 13574: 0151bb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 13575: 0151c664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ - 13576: 00b41c44 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 13577: 00b42828 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 13576: 00b41c3c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 13577: 00b42820 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ 13578: 0151d0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 13579: 0151d372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 13580: 008d6574 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 13580: 008d656c 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 13581: 014f03f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 13582: 002ed0ac 184 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 13583: 014dfd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ - 13584: 0085c41c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_d │ │ │ │ + 13584: 0085c414 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_d │ │ │ │ 13585: 014f516c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 13586: 0151d034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ - 13587: 00970c54 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 13588: 0085c284 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_h │ │ │ │ - 13589: 0086c72c 76 FUNC GLOBAL DEFAULT 12 helper_saddsubx │ │ │ │ - 13590: 00b67e9c 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 13587: 00970c4c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ + 13588: 0085c27c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_h │ │ │ │ + 13589: 0086c724 76 FUNC GLOBAL DEFAULT 12 helper_saddsubx │ │ │ │ + 13590: 00b67e94 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 13591: 00510c88 244 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 13592: 002cb578 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 13593: 002bbec4 264 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 13594: 00a952c8 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 13595: 00b03354 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 13596: 00b40538 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 13594: 00a952c0 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 13595: 00b0334c 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 13596: 00b40530 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 13597: 014e22b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 13598: 009ac088 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 13598: 009ac080 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 13599: 0151d20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 13600: 014eb654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 13601: 009895fc 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 13601: 009895f4 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 13602: 014e9cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 13603: 013bc200 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 13604: 014e71ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 13605: 0038112c 104 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 13606: 0151ccd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ - 13607: 0085c350 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_s │ │ │ │ + 13607: 0085c348 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_s │ │ │ │ 13608: 0048e7b0 160 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 13609: 00aa376c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ - 13610: 008e4568 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ + 13609: 00aa3764 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 13610: 008e4560 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 13611: 014dfd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 13612: 0151bf9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 13613: 01513d84 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 13614: 00a4a30c 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 13614: 00a4a304 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 13615: 014df4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 13616: 0151cb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 13617: 0151cd54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 13618: 00b8c984 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 13618: 00b8c97c 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 13619: 00667d3c 388 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 13620: 0151d34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ 13621: 007b0ad0 112 FUNC GLOBAL DEFAULT 12 gen_gvec_smaxp │ │ │ │ - 13622: 00aec788 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 13622: 00aec780 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 13623: 0069cff8 20 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 13624: 0151bcfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 13625: 00b3df20 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 13626: 00acec8c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 13625: 00b3df18 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 13626: 00acec84 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 13627: 0151baf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 13628: 01417f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 13629: 00ad52dc 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 13629: 00ad52d4 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 13630: 003222bc 84 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ - 13631: 0084b580 452 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u8 │ │ │ │ + 13631: 0084b578 452 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u8 │ │ │ │ 13632: 002c6ce8 48 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 13633: 006e5f24 100 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 13634: 0151bad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 13635: 0151bd00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 13636: 00ae2bc8 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 13636: 00ae2bc0 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 13637: 005ca380 284 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 13638: 0067eca8 19432 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 13639: 014499f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_d │ │ │ │ 13640: 0151c604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 13641: 0151c5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 13642: 002be63c 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 13643: 00b24560 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 13643: 00b24558 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 13644: 01417ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 13645: 014efed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 13646: 01449af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_h │ │ │ │ - 13647: 00ae82c0 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ - 13648: 0091c49c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ + 13647: 00ae82b8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 13648: 0091c494 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 13649: 014df538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 13650: 01413ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 13651: 014dd520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 13652: 0151d702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 13653: 014f00d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 13654: 014dd670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 13655: 01438fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxb │ │ │ │ 13656: 0151c7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 13657: 009298a4 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 13657: 0092989c 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 13658: 014eb8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 13659: 006e084c 1164 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ 13660: 01445c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_b │ │ │ │ - 13661: 00920c98 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 13661: 00920c90 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 13662: 01449a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_s │ │ │ │ 13663: 0151c63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 13664: 01445a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_d │ │ │ │ 13665: 01438f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxh │ │ │ │ - 13666: 00828160 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_uw │ │ │ │ + 13666: 00828158 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_uw │ │ │ │ 13667: 014e0e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 13668: 0053e61c 72 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 13669: 00b4f654 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 13670: 00ba7d0c 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 13669: 00b4f64c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 13670: 00ba7d04 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 13671: 004e0634 1272 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 13672: 00703efc 108 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 13673: 01445b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_h │ │ │ │ - 13674: 00918dac 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ + 13674: 00918da4 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ 13675: 004da7a4 20 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 13676: 0151cfd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 13677: 00970540 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ - 13678: 00ba4cbc 96 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ + 13677: 00970538 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ + 13678: 00ba4cb4 96 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ 13679: 007043bc 24 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 13680: 014e650c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 13681: 00b98e10 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 13682: 0097b3cc 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 13683: 00b74660 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 13684: 00997238 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ - 13685: 00844f18 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180h │ │ │ │ + 13681: 00b98e08 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 13682: 0097b3c4 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 13683: 00b74658 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 13684: 00997230 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 13685: 00844f10 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180h │ │ │ │ 13686: 014de8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 13687: 002d6060 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ 13688: 0143727c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmh │ │ │ │ - 13689: 00d414d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ - 13690: 0085171c 16 FUNC GLOBAL DEFAULT 12 helper_setend │ │ │ │ + 13689: 00d414c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 13690: 00851714 16 FUNC GLOBAL DEFAULT 12 helper_setend │ │ │ │ 13691: 005bcc90 360 FUNC GLOBAL DEFAULT 12 tpm_tis_pre_save │ │ │ │ - 13692: 00b9782c 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 13692: 00b97824 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 13693: 0059e588 248 FUNC GLOBAL DEFAULT 12 ssi_transfer │ │ │ │ 13694: 0060d0a4 492 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 13695: 00ad0b2c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 13695: 00ad0b24 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 13696: 014e1a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 13697: 0066d5f8 172 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 13698: 01445b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_s │ │ │ │ 13699: 01438ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxw │ │ │ │ 13700: 0151b7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_INV_NOTIFIERS_MR_DSTATE │ │ │ │ 13701: 013bc874 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ 13702: 01455de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhh_round_to_zero │ │ │ │ - 13703: 00b7a0a8 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 13703: 00b7a0a0 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 13704: 006b667c 2940 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 13705: 014e62fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ - 13706: 00845108 500 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180s │ │ │ │ + 13706: 00845100 500 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180s │ │ │ │ 13707: 0151c77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 13708: 014371f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnms │ │ │ │ 13709: 0151c2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 13710: 00afdbcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 13710: 00afdbc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 13711: 002d90c0 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 13712: 00b5dec8 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 13712: 00b5dec0 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 13713: 0068e050 480 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 13714: 0043c654 100 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 13715: 00658014 108 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 13716: 00a001f0 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 13716: 00a001e8 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 13717: 013ba418 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 13718: 006b2010 1252 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 13719: 0142bf0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_cp_reg64 │ │ │ │ - 13720: 0085c1b8 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_d │ │ │ │ + 13720: 0085c1b0 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_d │ │ │ │ 13721: 0151ceec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 13722: 0151d924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 13723: 0151bf7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 13724: 014eee14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 13725: 002d136c 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ - 13726: 0083777c 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavb │ │ │ │ + 13726: 00837774 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavb │ │ │ │ 13727: 013bd4f4 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ - 13728: 0085c008 216 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_h │ │ │ │ + 13728: 0085c000 216 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_h │ │ │ │ 13729: 0151defa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 13730: 009fa8f0 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ - 13731: 00917e88 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ + 13730: 009fa8e8 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 13731: 00917e80 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ 13732: 006b0f5c 1208 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 13733: 0036cbf4 180 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 13734: 0151c356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 13735: 00ba2b20 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 13736: 00b481f0 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 13735: 00ba2b18 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 13736: 00b481e8 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 13737: 0060da98 564 FUNC GLOBAL DEFAULT 12 vfio_get_dev_region_info │ │ │ │ - 13738: 00915fbc 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 13739: 0083781c 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavh │ │ │ │ - 13740: 00aecdc4 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 13738: 00915fb4 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ + 13739: 00837814 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavh │ │ │ │ + 13740: 00aecdbc 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 13741: 01418938 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 13742: 002a26dc 388 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ 13743: 0143a0e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsb │ │ │ │ - 13744: 00b95dc0 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 13744: 00b95db8 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 13745: 0151c290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 13746: 0144c018 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ustoh │ │ │ │ 13747: 014e34a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 13748: 014e8068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 13749: 01425fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_usat │ │ │ │ - 13750: 0085c0e0 216 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_s │ │ │ │ + 13750: 0085c0d8 216 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_s │ │ │ │ 13751: 014f1e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 13752: 014e4e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 13753: 0151d81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 13754: 0151b81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWL_CLOCKING_SCHEME_DSTATE │ │ │ │ 13755: 0143a060 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsh │ │ │ │ 13756: 0151d020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 13757: 00920e60 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 13757: 00920e58 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 13758: 0151c4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 13759: 0151de88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 13760: 014ed064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 13761: 00a98964 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 13761: 00a9895c 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 13762: 00343e20 200 FUNC GLOBAL DEFAULT 12 wm8750_dac_dat │ │ │ │ 13763: 006abbdc 20 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 13764: 00a828b0 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 13764: 00a828a8 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 13765: 014f253c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 13766: 00af506c 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ - 13767: 008378d4 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavw │ │ │ │ + 13766: 00af5064 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 13767: 008378cc 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavw │ │ │ │ 13768: 013bc30c 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 13769: 00b1b20c 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 13769: 00b1b204 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 13770: 007bbfe8 196 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i32 │ │ │ │ - 13771: 0081aea8 524 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4ekey │ │ │ │ + 13771: 0081aea0 524 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4ekey │ │ │ │ 13772: 014f4690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 13773: 00b3d5dc 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 13774: 00932c60 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 13773: 00b3d5d4 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 13774: 00932c58 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 13775: 0151bdf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 13776: 014df7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2838_GIC_SET_IRQ_EVENT │ │ │ │ 13777: 014ddafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 13778: 00524150 204 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 13779: 00b2700c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 13780: 00b99f3c 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 13779: 00b27004 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 13780: 00b99f34 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 13781: 002cb9f4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 13782: 01410850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 13783: 01439fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsw │ │ │ │ 13784: 002b3ce0 340 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 13785: 0151c5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ 13786: 01449b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_d │ │ │ │ - 13787: 009b2138 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ - 13788: 0093eb7c 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ + 13787: 009b2130 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 13788: 0093eb74 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 13789: 01449c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_h │ │ │ │ 13790: 0151beae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 13791: 002a4478 2892 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 13792: 00b0e438 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 13793: 009edc38 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 13794: 00a895e0 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 13792: 00b0e430 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 13793: 009edc30 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 13794: 00a895d8 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 13795: 014f09d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 13796: 003221fc 116 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 13797: 004a08f8 152 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 13798: 0151d678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13799: 00b1a0c4 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 13799: 00b1a0bc 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 13800: 014f1104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 13801: 014e727c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 13802: 00b2cd14 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 13802: 00b2cd0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 13803: 014e84e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ - 13804: 009ecd38 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 13804: 009ecd30 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 13805: 01449c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_s │ │ │ │ - 13806: 008eb608 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ + 13806: 008eb600 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 13807: 0151c492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 13808: 00511da8 504 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 13809: 002c7384 172 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 13810: 0151d37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 13811: 014e8508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 13812: 014e6cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 13813: 0151d228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 13814: 00671e24 592 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 13815: 00b3d0a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 13815: 00b3d0a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 13816: 014e6d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 13817: 002caf40 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 13818: 0151d168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 13819: 006a4d84 176 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 13820: 013ba40c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 13821: 0151c14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 13822: 002ed1e4 260 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ - 13823: 0085a510 188 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_d │ │ │ │ - 13824: 0093dadc 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 13825: 00b5d210 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 13826: 00af4a90 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 13823: 0085a508 188 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_d │ │ │ │ + 13824: 0093dad4 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ + 13825: 00b5d208 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 13826: 00af4a88 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 13827: 014e3cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 13828: 00acd074 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 13829: 0099711c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ - 13830: 0085a390 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_h │ │ │ │ + 13828: 00acd06c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 13829: 00997114 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 13830: 0085a388 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_h │ │ │ │ 13831: 014e3858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 13832: 0056900c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 13833: 008b6b44 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 13833: 008b6b3c 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 13834: 0151b678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 13835: 0151c3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 13836: 00b705c4 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 13836: 00b705bc 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 13837: 014e057c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 13838: 00b1ba00 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 13839: 0098a6a4 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 13838: 00b1b9f8 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 13839: 0098a69c 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 13840: 013bd90c 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 13841: 00b72b3c 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 13841: 00b72b34 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 13842: 0151cfe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ 13843: 0144c228 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlas_idx │ │ │ │ 13844: 01439f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubub │ │ │ │ - 13845: 009d0598 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 13845: 009d0590 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 13846: 00678178 168 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 13847: 00984528 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 13848: 0098a50c 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 13847: 00984520 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 13848: 0098a504 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 13849: 0032f58c 1460 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ - 13850: 0085a450 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_s │ │ │ │ + 13850: 0085a448 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_s │ │ │ │ 13851: 007022d4 228 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 13852: 00aa761c 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 13852: 00aa7614 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 13853: 002c9b1c 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 13854: 01439ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubuh │ │ │ │ 13855: 002d462c 112 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 13856: 00b01908 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 13856: 00b01900 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 13857: 014e8588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 13858: 014eca04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 13859: 002c0c68 8 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 13860: 003fff90 408 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 13861: 01414e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 13862: 00b35084 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 13863: 00b3438c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 13862: 00b3507c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 13863: 00b34384 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 13864: 0151bc52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 13865: 0151c10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 13866: 00b7d168 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 13866: 00b7d160 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 13867: 002d7414 480 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 13868: 002ca698 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 13869: 0038128c 224 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 13870: 0036dce4 124 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 13871: 00a9e5c4 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 13871: 00a9e5bc 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 13872: 00375500 208 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 13873: 0065ff7c 140 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 13874: 00893534 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 13874: 0089352c 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 13875: 01410e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 13876: 01439e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubuw │ │ │ │ 13877: 014f34a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 13878: 01418ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 13879: 0151b2ac 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ - 13880: 0084ffbc 52 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u16 │ │ │ │ + 13880: 0084ffb4 52 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u16 │ │ │ │ 13881: 00780b0c 1616 FUNC GLOBAL DEFAULT 12 smmuv3_record_event │ │ │ │ 13882: 0151d848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 13883: 014e9668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 13884: 00372f64 268 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 13885: 00a9a264 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 13885: 00a9a25c 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 13886: 0151d3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ - 13887: 009208c8 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ - 13888: 008e1ef4 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 13889: 00975368 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 13887: 009208c0 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ + 13888: 008e1eec 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ + 13889: 00975360 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 13890: 014dd060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 13891: 0066f1f8 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 13892: 014eb484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 13893: 0052f8a8 12 FUNC GLOBAL DEFAULT 12 cxl_usp_to_cstate │ │ │ │ 13894: 0036ecc4 208 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 13895: 002c576c 108 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 13896: 00927d00 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 13896: 00927cf8 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 13897: 014e0830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 13898: 01410640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 13899: 01418830 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 13900: 006b6230 36 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 13901: 007b0c90 64 FUNC GLOBAL DEFAULT 12 gen_gvec_shadd │ │ │ │ 13902: 0151b554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 13903: 0151b448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 13904: 0060a114 312 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 13905: 014e9758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 13906: 00ad9a00 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 13907: 00b43238 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 13908: 009edf64 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 13906: 00ad99f8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 13907: 00b43230 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 13908: 009edf5c 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 13909: 002c7430 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 13910: 014154a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 13911: 0151bb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 13912: 014eb4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 13913: 0151d5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 13914: 0143ea1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzb │ │ │ │ 13915: 014e3758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ @@ -13924,4577 +13924,4577 @@ │ │ │ │ 13920: 0143e998 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzh │ │ │ │ 13921: 007c07f0 60 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i64 │ │ │ │ 13922: 014ddb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 13923: 004dc340 48 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 13924: 01455bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhs_round_to_zero │ │ │ │ 13925: 014e611c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 13926: 0151c5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 13927: 00b9f0d8 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 13927: 00b9f0d0 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 13928: 014e703c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 13929: 0151d93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 13930: 0151b49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 13931: 0151b46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ - 13932: 008e3888 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 13933: 00b039e4 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 13932: 008e3880 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ + 13933: 00b039dc 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 13934: 014e781c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 13935: 014e724c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 13936: 006d8158 820 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 13937: 0151d028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 13938: 004e1ac4 104 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 13939: 00705450 104 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 13940: 00db1368 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 13940: 00db1358 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 13941: 002bfc14 356 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 13942: 013bc910 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ - 13943: 0082cd34 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpth │ │ │ │ + 13943: 0082cd2c 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpth │ │ │ │ 13944: 00657f68 72 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 13945: 002c5638 120 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 13946: 0151b710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 13947: 0143e914 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzw │ │ │ │ 13948: 014e9b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 13949: 007010d8 268 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 13950: 014e0c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 13951: 0151c81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 13952: 00adcb7c 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 13952: 00adcb74 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 13953: 014dd6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 13954: 0151d2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 13955: 014ede2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 13956: 014e39e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 13957: 0151debe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 13958: 014e8348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 13959: 00ad8f78 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 13959: 00ad8f70 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 13960: 0151b9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 13961: 014f1bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 13962: 014dd150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 13963: 01414dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 13964: 00b53210 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 13964: 00b53208 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 13965: 0151c65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 13966: 0151cf30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ - 13967: 0082ce9c 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullptw │ │ │ │ + 13967: 0082ce94 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullptw │ │ │ │ 13968: 0151d902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 13969: 014e1a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 13970: 0067939c 32 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 13971: 014e6cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 13972: 00bae668 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 13972: 00bae660 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 13973: 014e756c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 13974: 0151c7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 13975: 00b42fb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 13975: 00b42fac 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 13976: 014e6d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 13977: 014ebdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 13978: 014edf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 13979: 0151b95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 13980: 014df978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_DISABLE_EVENT │ │ │ │ 13981: 014e8c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 13982: 014e3888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 13983: 0151d7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 13984: 013ba3e8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 13985: 0151d520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 13986: 014f39a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 13987: 014308c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vslib │ │ │ │ - 13988: 00941d14 11944 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ + 13988: 00941d0c 11944 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 13989: 002b6648 272 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 13990: 00506c94 1876 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 13991: 00b94e1c 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ - 13992: 008d6760 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ + 13991: 00b94e14 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 13992: 008d6758 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 13993: 01430844 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vslih │ │ │ │ 13994: 014f10f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 13995: 014df958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_ABORT_EVENT │ │ │ │ 13996: 0151bdd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 13997: 0151c3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 13998: 01454394 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultos_round_to_nearest │ │ │ │ 13999: 01410c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 14000: 014f411c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 14001: 00aed2c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 14001: 00aed2b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 14002: 014e7adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 14003: 00a94230 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 14003: 00a94228 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 14004: 014ece54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 14005: 0151d906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 14006: 002bed44 300 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 14007: 00a9e4d0 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ - 14008: 008f3bf8 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ + 14007: 00a9e4c8 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 14008: 008f3bf0 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 14009: 0151c7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 14010: 0151b840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 14011: 00b5d538 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 14011: 00b5d530 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 14012: 014e2df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 14013: 014e67ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 14014: 0151beda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 14015: 014e87f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 14016: 0142bcfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_access_check_cp_reg │ │ │ │ 14017: 014307c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsliw │ │ │ │ 14018: 0151cc22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 14019: 014f532c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 14020: 0050f578 60 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init │ │ │ │ 14021: 0151c83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 14022: 009cb06c 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 14022: 009cb064 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 14023: 014f4440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 14024: 0036f9ac 92 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 14025: 002d8418 16 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 14026: 00b928cc 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 14026: 00b928c4 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 14027: 0051e754 852 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 14028: 01440b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_uw │ │ │ │ 14029: 014e023c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 14030: 00665a70 732 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 14031: 00639fec 268 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ - 14032: 0091b168 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ + 14032: 0091b160 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 14033: 0036c57c 112 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 14034: 014dd340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 14035: 002cc0b8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 14036: 00b8e6b8 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 14036: 00b8e6b0 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 14037: 0151be98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 14038: 00add9f4 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 14038: 00add9ec 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 14039: 01418cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 14040: 00aff63c 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 14040: 00aff634 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 14041: 01427e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_sub_saturate │ │ │ │ - 14042: 00b19e70 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 14042: 00b19e68 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ 14043: 014e4318 20 OBJECT GLOBAL DEFAULT 24 hw_mem_trace_events │ │ │ │ - 14044: 009217c8 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 14044: 009217c0 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 14045: 014e52a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 14046: 00865060 456 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_d │ │ │ │ - 14047: 00ad14e0 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 14046: 00865058 456 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_d │ │ │ │ + 14047: 00ad14d8 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 14048: 00525440 8 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 14049: 00372aa0 596 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 14050: 00859fa4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_touizs │ │ │ │ - 14051: 00ad5830 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 14052: 00aa47f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 14050: 00859f9c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_touizs │ │ │ │ + 14051: 00ad5828 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 14052: 00aa47ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 14053: 014eb4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 14054: 00b75c88 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ - 14055: 00864d3c 384 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_h │ │ │ │ + 14054: 00b75c80 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 14055: 00864d34 384 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_h │ │ │ │ 14056: 0043af30 316 FUNC GLOBAL DEFAULT 12 cxl_type3_write │ │ │ │ 14057: 01427e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_saturate │ │ │ │ 14058: 014e5780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 14059: 0151d7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 14060: 0051a430 164 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 14061: 0151b612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 14062: 00b3926c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ - 14063: 00950c44 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 14064: 00b5da24 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 14062: 00b39264 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 14063: 00950c3c 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ + 14064: 00b5da1c 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 14065: 00670c0c 184 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 14066: 002c74d4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 14067: 014deb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 14068: 014ed024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 14069: 014dcd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 14070: 00b4a680 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 14070: 00b4a678 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 14071: 0151b43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 14072: 0151cd6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 14073: 002cb7a4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 14074: 00864ebc 420 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_s │ │ │ │ - 14075: 00aba044 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 14074: 00864eb4 420 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_s │ │ │ │ + 14075: 00aba03c 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 14076: 00380634 228 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 14077: 01414210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ - 14078: 0081b0b4 204 FUNC GLOBAL DEFAULT 12 helper_crypto_rax1 │ │ │ │ + 14078: 0081b0ac 204 FUNC GLOBAL DEFAULT 12 helper_crypto_rax1 │ │ │ │ 14079: 014e9618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 14080: 014ec8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ - 14081: 0086249c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_b │ │ │ │ - 14082: 008626b4 228 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_d │ │ │ │ + 14081: 00862494 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_b │ │ │ │ + 14082: 008626ac 228 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_d │ │ │ │ 14083: 014ee0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 14084: 0151c2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 14085: 00aee068 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 14086: 00b1e66c 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 14085: 00aee060 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 14086: 00b1e664 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 14087: 005be2a4 552 FUNC GLOBAL DEFAULT 12 tpm_ppi_reset │ │ │ │ 14088: 0060c458 184 FUNC GLOBAL DEFAULT 12 vfio_mask_single_irqindex │ │ │ │ - 14089: 009ce620 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 14089: 009ce618 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 14090: 0151d2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ - 14091: 00862550 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_h │ │ │ │ + 14091: 00862548 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_h │ │ │ │ 14092: 0053c0b4 56 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 14093: 01423cb8 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 14094: 014de734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 14095: 00aa5768 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 14095: 00aa5760 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 14096: 006c8c38 316 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 14097: 014f0f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 14098: 0151be54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 14099: 014f08c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 14100: 00ab4108 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 14100: 00ab4100 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 14101: 0144bd84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_touizs │ │ │ │ 14102: 006e7270 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ - 14103: 00862604 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_s │ │ │ │ - 14104: 008501f8 136 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s16 │ │ │ │ - 14105: 00b8b1d8 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 14103: 008625fc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_s │ │ │ │ + 14104: 008501f0 136 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s16 │ │ │ │ + 14105: 00b8b1d0 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 14106: 014e39d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 14107: 01414d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 14108: 0066d6f4 60 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 14109: 014f03d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ 14110: 0043552c 152 FUNC GLOBAL DEFAULT 12 memory_device_get_region_size │ │ │ │ - 14111: 00ae1500 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 14111: 00ae14f8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 14112: 014f50ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 14113: 0038afc0 76 FUNC GLOBAL DEFAULT 12 cxl_initialize_t3_fm_owned_ld_mctpcci │ │ │ │ 14114: 014ec7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 14115: 0054d170 836 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ - 14116: 0081a600 276 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw1 │ │ │ │ + 14116: 0081a5f8 276 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw1 │ │ │ │ 14117: 014dcbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 14118: 0151c97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ - 14119: 0081a714 232 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw2 │ │ │ │ + 14119: 0081a70c 232 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw2 │ │ │ │ 14120: 0151b5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 14121: 009c1dd8 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 14121: 009c1dd0 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 14122: 002d48c4 372 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 14123: 00ab61a0 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 14123: 00ab6198 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 14124: 0151bc7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 14125: 0151b9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 14126: 0151b666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ - 14127: 0091ee1c 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ + 14127: 0091ee14 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 14128: 002cc474 184 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 14129: 0052d718 280 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 14130: 00b589d0 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 14130: 00b589c8 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 14131: 002d99d8 88 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 14132: 00b291fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 14132: 00b291f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 14133: 0151db38 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 14134: 009c4fc4 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 14134: 009c4fbc 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 14135: 014f2e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 14136: 00afdce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 14136: 00afdcd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 14137: 00331c44 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 14138: 002cf2a8 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 14139: 014f1cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 14140: 014e77cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 14141: 0151d6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 14142: 00b18ea8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ - 14143: 00916994 280 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ + 14142: 00b18ea0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 14143: 0091698c 280 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 14144: 005c5ec4 132 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 14145: 0051f6f4 736 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 14146: 0151cb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ - 14147: 00aa98e0 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 14148: 00b292b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 14147: 00aa98d8 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 14148: 00b292ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 14149: 0050ebe0 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 14150: 002e03ec 56 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 14151: 014df938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_GET_CD_EVENT │ │ │ │ 14152: 014f0994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 14153: 005146b8 248 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 14154: 004dc42c 56 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 14155: 00324918 948 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 14156: 0151bbce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 14157: 006ba4e0 156 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 14158: 00a87a14 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 14158: 00a87a0c 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 14159: 0151b468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 14160: 00b18f04 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 14160: 00b18efc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 14161: 006fcd3c 208 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ 14162: 014e5560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 14163: 01417b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ - 14164: 0093b0c0 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ + 14164: 0093b0b8 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 14165: 0141418c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ - 14166: 0091ad98 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ + 14166: 0091ad90 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 14167: 006f2ed4 1028 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ 14168: 0036a7d8 44 FUNC GLOBAL DEFAULT 12 register_finalize_block │ │ │ │ - 14169: 00ab5e70 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 14169: 00ab5e68 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ 14170: 00788d00 12 FUNC GLOBAL DEFAULT 12 arm_cpu_mp_affinity │ │ │ │ - 14171: 00a835f0 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 14171: 00a835e8 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ 14172: 005248e4 224 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 14173: 014eff64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 14174: 0151c072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 14175: 014ee75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 14176: 014eab7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 14177: 0038c580 68 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_release │ │ │ │ 14178: 006a7534 576 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 14179: 00ad5178 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 14180: 00b440fc 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 14181: 00918e98 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ - 14182: 00b233f4 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 14179: 00ad5170 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 14180: 00b440f4 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 14181: 00918e90 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ + 14182: 00b233ec 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 14183: 014e3d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ 14184: 0151b79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2838_GIC_SET_IRQ_DSTATE │ │ │ │ 14185: 0151d96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 14186: 00aaf154 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 14186: 00aaf14c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 14187: 0151c34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 14188: 014e1f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 14189: 00a05bd8 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 14189: 00a05bd0 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 14190: 0028a4b4 1048 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 14191: 002c1bc8 268 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 14192: 0036bf4c 40 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 14193: 00aab558 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 14193: 00aab550 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 14194: 014ebfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 14195: 003e9d24 80 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 14196: 0151ce16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 14197: 0151c1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ - 14198: 008502ec 44 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s32 │ │ │ │ - 14199: 00970c90 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 14200: 00936bcc 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 14198: 008502e4 44 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s32 │ │ │ │ + 14199: 00970c88 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ + 14200: 00936bc4 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 14201: 0151c6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ - 14202: 00889744 284 FUNC GLOBAL DEFAULT 12 armv7m_nvic_can_take_pending_exception │ │ │ │ + 14202: 0088973c 284 FUNC GLOBAL DEFAULT 12 armv7m_nvic_can_take_pending_exception │ │ │ │ 14203: 0151d496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 14204: 00b53f20 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ - 14205: 0082a644 196 FUNC GLOBAL DEFAULT 12 helper_mve_vst20b │ │ │ │ + 14204: 00b53f18 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 14205: 0082a63c 196 FUNC GLOBAL DEFAULT 12 helper_mve_vst20b │ │ │ │ 14206: 014e3598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 14207: 0151be32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 14208: 0151deee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 14209: 0151c312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 14210: 00b7d194 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 14210: 00b7d18c 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 14211: 014f48a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ - 14212: 0082a7cc 188 FUNC GLOBAL DEFAULT 12 helper_mve_vst20h │ │ │ │ + 14212: 0082a7c4 188 FUNC GLOBAL DEFAULT 12 helper_mve_vst20h │ │ │ │ 14213: 0151d422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 14214: 00ae338c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 14215: 00b03494 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 14216: 009ce8cc 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 14214: 00ae3384 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 14215: 00b0348c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 14216: 009ce8c4 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 14217: 0151c988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 14218: 0065ecb0 60 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 14219: 00aa3fb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 14219: 00aa3fa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 14220: 013b7a3c 160 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 14221: 014f0134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 14222: 00b3aa40 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 14223: 0092db80 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 14222: 00b3aa38 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 14223: 0092db78 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 14224: 014f3a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 14225: 0151d95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ - 14226: 00827688 116 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb │ │ │ │ + 14226: 00827680 116 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb │ │ │ │ 14227: 002c0bc8 8 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 14228: 014e4b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 14229: 009be9b0 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 14229: 009be9a8 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 14230: 013bc3a0 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 14231: 0151c4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 14232: 013bc1b4 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 14233: 014eb2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_READ_EVENT │ │ │ │ - 14234: 0093119c 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 14234: 00931194 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 14235: 014e1e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 14236: 014f4cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 14237: 0151d0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ - 14238: 008276fc 116 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh │ │ │ │ - 14239: 0082a944 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst20w │ │ │ │ + 14238: 008276f4 116 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh │ │ │ │ + 14239: 0082a93c 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst20w │ │ │ │ 14240: 014dd9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 14241: 00995e88 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 14242: 0099c44c 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 14241: 00995e80 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 14242: 0099c444 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 14243: 014ef0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 14244: 00a02294 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 14245: 00b5e864 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 14244: 00a0228c 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 14245: 00b5e85c 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 14246: 014f4d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ - 14247: 00b3cb40 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 14247: 00b3cb38 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 14248: 0151bd0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 14249: 014dff14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 14250: 014f2a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14251: 0151d928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 14252: 00381194 224 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 14253: 0082a708 196 FUNC GLOBAL DEFAULT 12 helper_mve_vst21b │ │ │ │ - 14254: 00b6e23c 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ - 14255: 008eecc4 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ - 14256: 00850ddc 304 FUNC GLOBAL DEFAULT 12 exception_target_el │ │ │ │ - 14257: 00827770 104 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw │ │ │ │ + 14253: 0082a700 196 FUNC GLOBAL DEFAULT 12 helper_mve_vst21b │ │ │ │ + 14254: 00b6e234 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 14255: 008eecbc 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ + 14256: 00850dd4 304 FUNC GLOBAL DEFAULT 12 exception_target_el │ │ │ │ + 14257: 00827768 104 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw │ │ │ │ 14258: 0151d5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 14259: 014f262c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 14260: 0151c5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 14261: 013ba388 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 14262: 0082a888 188 FUNC GLOBAL DEFAULT 12 helper_mve_vst21h │ │ │ │ - 14263: 00962e38 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ + 14262: 0082a880 188 FUNC GLOBAL DEFAULT 12 helper_mve_vst21h │ │ │ │ + 14263: 00962e30 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 14264: 00413930 116 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 14265: 014f4c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ 14266: 014281b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_udiv │ │ │ │ - 14267: 009d0c9c 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 14267: 009d0c94 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 14268: 014e2044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_READ_EVENT │ │ │ │ 14269: 0151d66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 14270: 00342ccc 156 FUNC GLOBAL DEFAULT 12 lm4549_write_samples │ │ │ │ 14271: 0151b8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ - 14272: 008f5a04 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ + 14272: 008f59fc 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 14273: 014f15a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 14274: 0151d4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 14275: 002cc844 216 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 14276: 00b79914 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 14277: 00b5db8c 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 14276: 00b7990c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 14277: 00b5db84 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 14278: 0151cdce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 14279: 0151cb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 14280: 00a3a758 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 14280: 00a3a750 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 14281: 014ece44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 14282: 0151c0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 14283: 0151cf8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 14284: 00b89644 92 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 14285: 00ba59f8 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 14286: 00ab4928 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 14287: 00b54ee4 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 14288: 0082a9ec 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst21w │ │ │ │ - 14289: 009fb640 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 14284: 00b8963c 92 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 14285: 00ba59f0 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 14286: 00ab4920 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 14287: 00b54edc 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 14288: 0082a9e4 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst21w │ │ │ │ + 14289: 009fb638 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 14290: 014edd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 14291: 01416eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 14292: 014dd580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 14293: 014e80f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 14294: 002d6684 140 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 14295: 0151b2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 14296: 0032eea0 72 FUNC GLOBAL DEFAULT 12 build_srat_generic_affinity_structures │ │ │ │ - 14297: 007d469c 1924 FUNC GLOBAL DEFAULT 12 disas_m_nocp │ │ │ │ + 14297: 007d46b4 1924 FUNC GLOBAL DEFAULT 12 disas_m_nocp │ │ │ │ 14298: 0151b498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 14299: 00aad27c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 14299: 00aad274 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 14300: 01427970 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_swstep │ │ │ │ - 14301: 00ba7c30 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 14301: 00ba7c28 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 14302: 006d9c2c 244 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 14303: 002d6474 124 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 14304: 00ae7968 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 14304: 00ae7960 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 14305: 014e638c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 14306: 0151c07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 14307: 00833ee0 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarb │ │ │ │ - 14308: 00a9f248 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 14307: 00833ed8 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarb │ │ │ │ + 14308: 00a9f240 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 14309: 014ebc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_RAISE_IRQ_EVENT │ │ │ │ 14310: 014f3494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ 14311: 0143cb2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_veor │ │ │ │ - 14312: 00b02e34 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 14312: 00b02e2c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 14313: 014e97d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 14314: 009e530c 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 14314: 009e5304 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 14315: 013bc178 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 14316: 0151c50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 14317: 01414108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 14318: 00b2a2f4 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 14319: 00ae790c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ - 14320: 00833f48 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarh │ │ │ │ + 14318: 00b2a2ec 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 14319: 00ae7904 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 14320: 00833f40 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarh │ │ │ │ 14321: 0151c732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 14322: 006b34a4 172 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 14323: 00b48644 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 14323: 00b4863c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 14324: 014e0ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ 14325: 0144c8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usdot_b │ │ │ │ - 14326: 00d1d79c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 14326: 00d1d78c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 14327: 014dfec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 14328: 014ded6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 14329: 014dee3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 14330: 009923d8 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 14330: 009923d0 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 14331: 014e77dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 14332: 002d6864 248 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 14333: 014ed3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 14334: 01436a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul90h │ │ │ │ 14335: 002c923c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 14336: 014ecf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 14337: 01417414 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 14338: 0151d662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 14339: 00aff43c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 14339: 00aff434 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 14340: 014e4e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 14341: 014e3b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ - 14342: 00970624 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 14343: 00833fd8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarw │ │ │ │ - 14344: 009c1e8c 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 14345: 00ad6554 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 14342: 0097061c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ + 14343: 00833fd0 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarw │ │ │ │ + 14344: 009c1e84 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 14345: 00ad654c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 14346: 00331c50 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 14347: 00685028 684 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ - 14348: 00850340 88 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s64 │ │ │ │ + 14348: 00850338 88 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s64 │ │ │ │ 14349: 0151b452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14350: 014369b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul90s │ │ │ │ 14351: 004135d0 248 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 14352: 0151c560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 14353: 0151baec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ - 14354: 0083bcf8 108 FUNC GLOBAL DEFAULT 12 helper_mve_vshrntb │ │ │ │ + 14354: 0083bcf0 108 FUNC GLOBAL DEFAULT 12 helper_mve_vshrntb │ │ │ │ 14355: 0151b726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 14356: 002c9d5c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 14357: 0085075c 176 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip16 │ │ │ │ - 14358: 00b5c6e8 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 14357: 00850754 176 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip16 │ │ │ │ + 14358: 00b5c6e0 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 14359: 0151cdfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ - 14360: 0083bd64 144 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnth │ │ │ │ + 14360: 0083bd5c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnth │ │ │ │ 14361: 005195e8 156 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 14362: 0144156c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sw │ │ │ │ 14363: 005bca98 76 FUNC GLOBAL DEFAULT 12 tpm_tis_get_checksum │ │ │ │ - 14364: 00aaadd4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 14364: 00aaadcc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 14365: 0142b960 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_r13_banked │ │ │ │ 14366: 014e1ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 14367: 00a386f0 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 14367: 00a386e8 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 14368: 0067873c 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 14369: 0151bd7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 14370: 00a4bb20 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ - 14371: 008277d8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sh │ │ │ │ + 14370: 00a4bb18 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 14371: 008277d0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sh │ │ │ │ 14372: 0151bb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 14373: 014e673c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 14374: 014e3928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 14375: 014e2754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ - 14376: 0084f964 92 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s16 │ │ │ │ + 14376: 0084f95c 92 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s16 │ │ │ │ 14377: 0151c0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 14378: 0151d19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_MEM_FAULT_CPU_INDEX_DSTATE │ │ │ │ 14379: 0151df18 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 14380: 00b25040 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 14381: 00b5509c 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 14380: 00b25038 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 14381: 00b55094 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 14382: 014ea328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 14383: 014ed1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 14384: 014ecdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 14385: 01412848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 14386: 00b38208 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 14386: 00b38200 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 14387: 014e743c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 14388: 00a9a0c4 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 14388: 00a9a0bc 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 14389: 014f4f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ - 14390: 00da54d8 497 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun6i_regmap │ │ │ │ + 14390: 00da54c8 497 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun6i_regmap │ │ │ │ 14391: 014ed034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 14392: 014e1700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 14393: 014e0c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 14394: 006e7824 288 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 14395: 0151c076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 14396: 014e1bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 14397: 014f3bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 14398: 00827868 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sw │ │ │ │ - 14399: 00956154 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ + 14398: 00827860 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sw │ │ │ │ + 14399: 0095614c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 14400: 00524e28 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 14401: 0151cdd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 14402: 007b003c 64 FUNC GLOBAL DEFAULT 12 gen_gvec_cmtst │ │ │ │ 14403: 01412008 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 14404: 014de098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 14405: 009b7468 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 14405: 009b7460 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 14406: 014dfa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_GERROR_EVENT │ │ │ │ 14407: 014ddec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 14408: 00b83974 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 14408: 00b8396c 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 14409: 014f0304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 14410: 014e89c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 14411: 009f02b4 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 14411: 009f02ac 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 14412: 014e3a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 14413: 00529484 360 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 14414: 0151bcda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 14415: 014e79dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 14416: 014ed604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 14417: 014dea2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 14418: 00b5e380 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 14419: 00a9d664 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 14418: 00b5e378 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 14419: 00a9d65c 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 14420: 014dd200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 14421: 0151c4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 14422: 0151c1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 14423: 00b88720 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 14423: 00b88718 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 14424: 0036cb80 116 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 14425: 00b789bc 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 14426: 00ac3dbc 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 14425: 00b789b4 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 14426: 00ac3db4 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 14427: 0036e490 596 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 14428: 014dd0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 14429: 014f4a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 14430: 00a9f390 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 14430: 00a9f388 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 14431: 0151d530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 14432: 0151d24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 14433: 0151b43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 14434: 014e3eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 14435: 0151d7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 14436: 009ed728 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 14436: 009ed720 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 14437: 0151cf7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ 14438: 0142c53c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_bxns │ │ │ │ - 14439: 0097c6ac 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 14440: 00b8c830 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 14439: 0097c6a4 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 14440: 00b8c828 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ 14441: 002d0480 76 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 14442: 014ea1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 14443: 004dfd48 520 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 14444: 005e37bc 376 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ - 14445: 0085080c 72 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip32 │ │ │ │ + 14445: 00850804 72 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip32 │ │ │ │ 14446: 0151c9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 14447: 006c58f4 1756 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 14448: 013bd998 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 14449: 009fac1c 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 14449: 009fac14 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 14450: 0151c09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 14451: 0151de96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 14452: 014e8aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 14453: 014f1434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 14454: 00aa58d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 14454: 00aa58d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 14455: 0070f214 1244 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 14456: 0151c5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ 14457: 014414e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_uw │ │ │ │ - 14458: 009c0bdc 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ - 14459: 0084a870 232 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_b │ │ │ │ + 14458: 009c0bd4 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 14459: 0084a868 232 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_b │ │ │ │ 14460: 0151c4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 14461: 014ec984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ - 14462: 0084abf4 320 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_d │ │ │ │ + 14462: 0084abec 320 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_d │ │ │ │ 14463: 014debdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 14464: 0084fa60 48 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s32 │ │ │ │ - 14465: 00bb13e0 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 14466: 00ba78d4 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 14467: 0084aa1c 240 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_h │ │ │ │ - 14468: 008278ec 144 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uh │ │ │ │ - 14469: 00db1470 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ - 14470: 00b7d2c4 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 14464: 0084fa58 48 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s32 │ │ │ │ + 14465: 00bb13d8 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 14466: 00ba78cc 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 14467: 0084aa14 240 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_h │ │ │ │ + 14468: 008278e4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uh │ │ │ │ + 14469: 00db1460 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 14470: 00b7d2bc 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 14471: 014ea648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 14472: 014edf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 14473: 0151bcfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 14474: 014f09c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 14475: 014f35e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 14476: 0151c9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 14477: 00b2ed34 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 14477: 00b2ed2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 14478: 0066796c 228 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 14479: 0151be04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 14480: 0097bce8 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 14480: 0097bce0 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 14481: 005273d0 300 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 14482: 006ddb14 40 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 14483: 003e8c44 528 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 14484: 0084ab0c 232 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_s │ │ │ │ + 14484: 0084ab04 232 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_s │ │ │ │ 14485: 01456ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrtd │ │ │ │ - 14486: 0092c3f4 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 14486: 0092c3ec 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 14487: 00657be4 128 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ - 14488: 0082797c 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uw │ │ │ │ + 14488: 00827974 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uw │ │ │ │ 14489: 0151d870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 14490: 0151c7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ 14491: 01456ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrth │ │ │ │ 14492: 014df948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_SUCCESS_EVENT │ │ │ │ - 14493: 00aee428 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 14493: 00aee420 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 14494: 014dee5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 14495: 0150a83c 4 OBJECT GLOBAL DEFAULT 25 vfio_group_list │ │ │ │ 14496: 0151b289 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 14497: 013bd308 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 14498: 014e00fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 14499: 0151c2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 14500: 014e6b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 14501: 01440048 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40b │ │ │ │ 14502: 0151d51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ - 14503: 009733b0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ + 14503: 009733a8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 14504: 01456e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrts │ │ │ │ 14505: 0151c598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 14506: 00517514 28 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 14507: 0151ce6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 14508: 014f4c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 14509: 00b02904 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 14509: 00b028fc 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 14510: 0151b8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ 14511: 0143ffc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40h │ │ │ │ - 14512: 00b865f0 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 14513: 00afa610 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 14512: 00b865e8 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 14513: 00afa608 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 14514: 014f2028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 14515: 014e017c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 14516: 014dd630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 14517: 0151c572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 14518: 0151c6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 14519: 0151beb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 14520: 0151bf0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 14521: 014f2c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 14522: 0151c440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 14523: 007ad370 244 FUNC GLOBAL DEFAULT 12 gen_sshl_i32 │ │ │ │ - 14524: 00964a80 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ + 14524: 00964a78 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 14525: 0151bbba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_UNIMPLEMENTED_READ_DSTATE │ │ │ │ 14526: 0151c5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ - 14527: 00823374 1036 FUNC GLOBAL DEFAULT 12 helper_v7m_preserve_fp_state │ │ │ │ + 14527: 0082336c 1036 FUNC GLOBAL DEFAULT 12 helper_v7m_preserve_fp_state │ │ │ │ 14528: 014e2d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 14529: 00b55250 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 14529: 00b55248 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 14530: 0151db55 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 14531: 009e29b8 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 14531: 009e29b0 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 14532: 002cf630 36 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 14533: 0151c5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 14534: 014dcc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 14535: 014e9848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 14536: 0083c108 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sb │ │ │ │ - 14537: 00b6738c 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ + 14536: 0083c100 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sb │ │ │ │ + 14537: 00b67384 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ 14538: 006d8ff0 32 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 14539: 014ed1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 14540: 0143ff40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40w │ │ │ │ 14541: 0151d0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 14542: 0151cd38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 14543: 00bae154 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 14543: 00bae14c 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 14544: 002d453c 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 14545: 00a4a0e4 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ - 14546: 0083c2c4 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sh │ │ │ │ + 14545: 00a4a0dc 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 14546: 0083c2bc 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sh │ │ │ │ 14547: 014e00cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 14548: 0151cb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_DATA_READ_DSTATE │ │ │ │ - 14549: 008c52cc 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ + 14549: 008c52c4 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 14550: 01444da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_b │ │ │ │ 14551: 0151b54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 14552: 0097638c 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 14552: 00976384 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 14553: 01444c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_d │ │ │ │ 14554: 014e603c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 14555: 014eeaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 14556: 00b82ea0 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 14556: 00b82e98 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 14557: 006c756c 360 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 14558: 0143febc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41b │ │ │ │ 14559: 01444d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_h │ │ │ │ 14560: 014df5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 14561: 00ba7994 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 14562: 00b5d758 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ - 14563: 0091c190 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ + 14561: 00ba798c 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 14562: 00b5d750 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 14563: 0091c188 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 14564: 014e64ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 14565: 004e2f3c 1492 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 14566: 0143fe38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41h │ │ │ │ 14567: 0151bd24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 14568: 006a734c 144 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 14569: 0151b8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 14570: 0151bfbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 14571: 0151d268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 14572: 00b3b344 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 14572: 00b3b33c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 14573: 0151cdf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 14574: 014f0fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 14575: 0151bb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 14576: 014e752c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 14577: 01444c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_s │ │ │ │ - 14578: 0085d238 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_d │ │ │ │ + 14578: 0085d230 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_d │ │ │ │ 14579: 0151ce1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 14580: 009cdce0 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ - 14581: 0085d0b0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_h │ │ │ │ + 14580: 009cdcd8 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 14581: 0085d0a8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_h │ │ │ │ 14582: 0151c6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 14583: 0151bb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 14584: 0092c4fc 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 14584: 0092c4f4 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 14585: 0151c1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 14586: 014e5750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 14587: 0151cc3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 14588: 006e746c 248 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 14589: 00b31770 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ - 14590: 008f05c4 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 14591: 00936960 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 14589: 00b31768 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 14590: 008f05bc 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ + 14591: 00936958 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 14592: 01418410 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 14593: 01407cc8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ 14594: 0143fdb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41w │ │ │ │ - 14595: 009fa6a8 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 14596: 008064ec 29916 FUNC GLOBAL DEFAULT 12 disas_neon_dp │ │ │ │ + 14595: 009fa6a0 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 14596: 00806504 29916 FUNC GLOBAL DEFAULT 12 disas_neon_dp │ │ │ │ 14597: 0151b2c0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 14598: 014e5370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 14599: 014f0ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 14600: 007b0c20 112 FUNC GLOBAL DEFAULT 12 gen_gvec_uminp │ │ │ │ 14601: 0151d24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 14602: 014f25fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 14603: 006e99a4 208 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 14604: 0085d174 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_s │ │ │ │ - 14605: 009c1d30 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 14606: 00b12254 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 14604: 0085d16c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_s │ │ │ │ + 14605: 009c1d28 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 14606: 00b1224c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ 14607: 0151d132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ - 14608: 0088227c 1012 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_update │ │ │ │ + 14608: 00882274 1012 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_update │ │ │ │ 14609: 014e8208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 14610: 00819904 104 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su0 │ │ │ │ + 14610: 008198fc 104 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su0 │ │ │ │ 14611: 0143fd30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42b │ │ │ │ - 14612: 00819cf0 212 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su1 │ │ │ │ - 14613: 00b36624 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 14614: 00aae69c 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 14612: 00819ce8 212 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su1 │ │ │ │ + 14613: 00b3661c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 14614: 00aae694 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 14615: 01417e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 14616: 009896c8 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 14616: 009896c0 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 14617: 0143fcac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42h │ │ │ │ 14618: 014e56f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 14619: 014e9c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 14620: 007b1560 136 FUNC GLOBAL DEFAULT 12 gen_gvec_uadalp │ │ │ │ 14621: 014debac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 14622: 014e9f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 14623: 00ad4c2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 14624: 00989408 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 14625: 00b091fc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 14623: 00ad4c24 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 14624: 00989400 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 14625: 00b091f4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 14626: 014de5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 14627: 00343fa0 180 FUNC GLOBAL DEFAULT 12 wm8750_adc_dat │ │ │ │ 14628: 0151d434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 14629: 009efc10 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 14629: 009efc08 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 14630: 0151ceee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_BASE_DEVICE_DSTATE │ │ │ │ 14631: 00593058 384 FUNC GLOBAL DEFAULT 12 smbios_set_defaults │ │ │ │ 14632: 012ee234 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 14633: 00ad1954 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 14633: 00ad194c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 14634: 0151b45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 14635: 00933ac4 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 14635: 00933abc 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 14636: 014ebb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_EVENT │ │ │ │ - 14637: 00963018 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 14638: 0083c44c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_ub │ │ │ │ - 14639: 008709d4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_set_fpscr │ │ │ │ - 14640: 00920c64 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 14637: 00963010 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ + 14638: 0083c444 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_ub │ │ │ │ + 14639: 008709cc 4 FUNC GLOBAL DEFAULT 12 helper_vfp_set_fpscr │ │ │ │ + 14640: 00920c5c 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 14641: 0151cf66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 14642: 00982884 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 14642: 0098287c 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 14643: 0143748c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabdh │ │ │ │ 14644: 0151c966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 14645: 009ee058 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 14646: 00b52d04 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 14645: 009ee050 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 14646: 00b52cfc 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 14647: 0143fc28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42w │ │ │ │ - 14648: 0083c5a0 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_uh │ │ │ │ - 14649: 00b95a94 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 14650: 00901168 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 14648: 0083c598 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_uh │ │ │ │ + 14649: 00b95a8c 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 14650: 00901160 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 14651: 014e28c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 14652: 00b7411c 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 14652: 00b74114 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 14653: 006e73f8 8 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 14654: 0151c032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 14655: 0028bbd8 96 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 14656: 0037d564 80 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 14657: 0041357c 84 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 14658: 0151d4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 14659: 01437408 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabds │ │ │ │ 14660: 006b1e04 28 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ 14661: 0143fba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43b │ │ │ │ - 14662: 00dce0d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 14662: 00dce0c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 14663: 0151b91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 14664: 006a6b9c 568 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 14665: 005187fc 2188 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 14666: 00aae298 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 14667: 009cecec 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 14666: 00aae290 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 14667: 009cece4 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 14668: 006b4e80 548 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 14669: 014ea4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ 14670: 00331658 132 FUNC GLOBAL DEFAULT 12 acpi_ghes_add_fw_cfg │ │ │ │ - 14671: 00b5dd88 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 14671: 00b5dd80 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 14672: 0143fb20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43h │ │ │ │ 14673: 0151bc20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 14674: 0151b5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 14675: 0151b77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 14676: 009b1c08 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ - 14677: 008f2a40 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ + 14676: 009b1c00 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 14677: 008f2a38 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 14678: 0151baa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 14679: 00b30f44 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 14679: 00b30f3c 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 14680: 014e50f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 14681: 0151c7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 14682: 014e61dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ - 14683: 00964f50 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ + 14683: 00964f48 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 14684: 014f0cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 14685: 014f2aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 14686: 00b1cdec 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 14686: 00b1cde4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 14687: 014e3908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 14688: 009d2734 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 14688: 009d272c 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 14689: 014e3a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 14690: 007ad464 252 FUNC GLOBAL DEFAULT 12 gen_sshl_i64 │ │ │ │ 14691: 014e9958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 14692: 014d73f8 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 14693: 0151d71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 14694: 0151b428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 14695: 00b2bd6c 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 14695: 00b2bd64 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 14696: 014f4c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 14697: 014e3e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 14698: 002c9448 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 14699: 00b364fc 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 14699: 00b364f4 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 14700: 014de864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 14701: 00b3d2d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 14702: 00b2e478 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 14703: 008b4970 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 14704: 00a27fec 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 14701: 00b3d2c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 14702: 00b2e470 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 14703: 008b4968 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 14704: 00a27fe4 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 14705: 004afda0 8 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 14706: 01457a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_addd │ │ │ │ 14707: 0151beea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 14708: 00b6ab70 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 14708: 00b6ab68 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 14709: 014dc9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 14710: 00a88e38 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 14710: 00a88e30 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 14711: 002d565c 80 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ 14712: 0143fa9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43w │ │ │ │ - 14713: 0098a4c4 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 14714: 00b09a00 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 14713: 0098a4bc 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 14714: 00b099f8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 14715: 014edfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 14716: 008b4e84 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 14716: 008b4e7c 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 14717: 0151dea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ 14718: 01457b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_addh │ │ │ │ - 14719: 009bf3b8 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ - 14720: 008634c0 224 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_b │ │ │ │ + 14719: 009bf3b0 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 14720: 008634b8 224 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_b │ │ │ │ 14721: 002c9f80 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 14722: 00ab5cf0 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 14723: 009f0054 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 14722: 00ab5ce8 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 14723: 009f004c 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 14724: 0151ca4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_SELECT_DSTATE │ │ │ │ 14725: 014e85c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 14726: 00706b1c 348 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 14727: 009ebe20 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ - 14728: 00828c70 176 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_wb_uw │ │ │ │ - 14729: 008635a0 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_h │ │ │ │ + 14727: 009ebe18 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 14728: 00828c68 176 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_wb_uw │ │ │ │ + 14729: 00863598 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_h │ │ │ │ 14730: 014e9538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 14731: 014e87d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 14732: 0151b794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_ADC_ENGINE_READ_DSTATE │ │ │ │ 14733: 0038c690 416 FUNC GLOBAL DEFAULT 12 cxl_event_insert │ │ │ │ 14734: 0151d44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 14735: 0151cbf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 14736: 014e9ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 14737: 01457ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_adds │ │ │ │ 14738: 014e3c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 14739: 0066acf0 8 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 14740: 01456c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpd │ │ │ │ 14741: 003734c8 220 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 14742: 01456d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmph │ │ │ │ 14743: 014f4320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 14744: 008a44ec 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 14744: 008a44e4 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ 14745: 00791828 12 FUNC GLOBAL DEFAULT 12 alle1_tlbmask │ │ │ │ 14746: 014dfb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_LEVEL_EVENT │ │ │ │ - 14747: 00ab0ab8 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 14747: 00ab0ab0 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 14748: 0142665c 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_with_syndrome_el │ │ │ │ 14749: 014126bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 14750: 014eef04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 14751: 01456cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmps │ │ │ │ 14752: 002c1370 424 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 14753: 014ef184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 14754: 0069d00c 20 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 14755: 00abc044 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 14756: 00a7f07c 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 14755: 00abc03c 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 14756: 00a7f074 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 14757: 01410220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 14758: 0151ce78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 14759: 00683adc 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 14760: 014f49e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 14761: 00aea6c8 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 14761: 00aea6c0 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 14762: 014f12f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 14763: 003ea148 184 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 14764: 0151ceb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 14765: 014f4cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 14766: 009888a4 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 14766: 0098889c 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 14767: 014dfe54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 14768: 0151d31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 14769: 014e3798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 14770: 014463cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sshl_b │ │ │ │ 14771: 0151ca04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_RX_DSTATE │ │ │ │ 14772: 0151be12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 14773: 014f2918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 14774: 01411e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 14775: 008a45cc 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 14775: 008a45c4 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 14776: 013c6f28 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 14777: 0151d640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 14778: 0151c85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 14779: 00678220 588 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ 14780: 01446348 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sshl_h │ │ │ │ - 14781: 00ba5744 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 14781: 00ba573c 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 14782: 014f0804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 14783: 0151d83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 14784: 014e14e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 14785: 014e637c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 14786: 00400190 428 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ - 14787: 00836354 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarh │ │ │ │ + 14787: 0083634c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarh │ │ │ │ 14788: 014ecd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 14789: 014f4f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 14790: 0151d6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 14791: 00b926bc 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 14791: 00b926b4 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ 14792: 006f95dc 84 FUNC GLOBAL DEFAULT 12 vhost_user_save_acked_features │ │ │ │ - 14793: 00bb109c 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 14793: 00bb1094 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 14794: 014debec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 14795: 002d366c 196 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 14796: 0151cc04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 14797: 007ad7c4 136 FUNC GLOBAL DEFAULT 12 gen_uqadd_d │ │ │ │ 14798: 014ebe6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 14799: 00b404dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 14799: 00b404d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 14800: 0151bf48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ - 14801: 00973254 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ - 14802: 00842b20 488 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90h │ │ │ │ + 14801: 0097324c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ + 14802: 00842b18 488 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90h │ │ │ │ 14803: 002dc9c0 308 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 14804: 014edfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 14805: 006c0c90 536 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 14806: 00764aac 264 FUNC GLOBAL DEFAULT 12 aspeed_soc_uart_set_chr │ │ │ │ 14807: 014ee3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 14808: 00672074 408 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ - 14809: 008ebd1c 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ + 14809: 008ebd14 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 14810: 01416f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 14811: 00322b30 136 FUNC GLOBAL DEFAULT 12 aml_refof │ │ │ │ - 14812: 00836430 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarw │ │ │ │ + 14812: 00836428 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarw │ │ │ │ 14813: 0068ad40 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 14814: 014405f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_os_ud │ │ │ │ - 14815: 00842d08 512 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90s │ │ │ │ + 14815: 00842d00 512 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90s │ │ │ │ 14816: 0151cd5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 14817: 01513cfc 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 14818: 0151d0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 14819: 014ded9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 14820: 0151de40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 14821: 014f3900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 14822: 014ea998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 14823: 014eb9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 14824: 00b6804c 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ - 14825: 008488ac 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalarh │ │ │ │ - 14826: 00863d7c 160 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_b │ │ │ │ + 14824: 00b68044 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 14825: 008488a4 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalarh │ │ │ │ + 14826: 00863d74 160 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_b │ │ │ │ 14827: 014ea858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 14828: 014e98d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 14829: 0151cd64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 14830: 00657dc0 140 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 14831: 0151b3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ 14832: 0151c724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 14833: 00b7b5dc 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 14833: 00b7b5d4 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 14834: 00310588 112 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 14835: 0151d81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 14836: 0151bc28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ - 14837: 008640b0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_h │ │ │ │ + 14837: 008640a8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_h │ │ │ │ 14838: 014f2bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 14839: 0151de90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ - 14840: 00848b60 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalars │ │ │ │ + 14840: 00848b58 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalars │ │ │ │ 14841: 014e9568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 14842: 0151d198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 14843: 0151c230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 14844: 0151cd82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 14845: 0151b6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ - 14846: 009714c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ + 14846: 009714bc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 14847: 00703870 212 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 14848: 0043b81c 692 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 14849: 014f0b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 14850: 006b5c2c 208 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 14851: 014df248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 14852: 01417498 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 14853: 014e2714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 14854: 014e3998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 14855: 0151def8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 14856: 00b7e84c 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 14856: 00b7e844 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 14857: 0151c538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 14858: 0151b5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ - 14859: 008f2778 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ - 14860: 0090780c 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ + 14859: 008f2770 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ + 14860: 00907804 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 14861: 007b038c 144 FUNC GLOBAL DEFAULT 12 gen_neon_uqrshl │ │ │ │ 14862: 0151b460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 14863: 006e463c 188 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 14864: 006b324c 80 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 14865: 00a65b00 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 14865: 00a65af8 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 14866: 0151b550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 14867: 00754270 180 FUNC GLOBAL DEFAULT 12 board_soc_type │ │ │ │ 14868: 014eeb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 14869: 014dd020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 14870: 014eccb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 14871: 00adecf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 14871: 00adecf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 14872: 014f34e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ - 14873: 0086ccdc 116 FUNC GLOBAL DEFAULT 12 helper_uhsub8 │ │ │ │ + 14873: 0086ccd4 116 FUNC GLOBAL DEFAULT 12 helper_uhsub8 │ │ │ │ 14874: 002b64ac 412 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 14875: 00ac3694 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 14875: 00ac368c 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 14876: 0142df04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarb │ │ │ │ 14877: 0038c8e8 448 FUNC GLOBAL DEFAULT 12 cxl_event_get_records │ │ │ │ - 14878: 00819624 368 FUNC GLOBAL DEFAULT 12 helper_crypto_aesd │ │ │ │ + 14878: 0081961c 368 FUNC GLOBAL DEFAULT 12 helper_crypto_aesd │ │ │ │ 14879: 014468f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cge0_b │ │ │ │ 14880: 0065b958 228 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 14881: 0151d02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 14882: 002b8968 252 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 14883: 0151b2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ - 14884: 008194b4 368 FUNC GLOBAL DEFAULT 12 helper_crypto_aese │ │ │ │ + 14884: 008194ac 368 FUNC GLOBAL DEFAULT 12 helper_crypto_aese │ │ │ │ 14885: 0151bcec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 14886: 0151c868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 14887: 00b95648 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 14887: 00b95640 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 14888: 0142de80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarh │ │ │ │ 14889: 0053af24 416 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 14890: 014ef340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 14891: 013bc2b0 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 14892: 0032005c 1120 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 14893: 0151b608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 14894: 0151c8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 14895: 01446870 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cge0_h │ │ │ │ 14896: 0151ca1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_FF_DSTATE │ │ │ │ 14897: 0032c9cc 256 FUNC GLOBAL DEFAULT 12 nvdimm_build_srat │ │ │ │ 14898: 0151c10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 14899: 014e52e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 14900: 00b339ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 14901: 00a884c8 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 14902: 009b5814 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 14900: 00b339e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 14901: 00a884c0 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 14902: 009b580c 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 14903: 0151bc68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 14904: 0151cd4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 14905: 0144a7dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_d │ │ │ │ 14906: 0151d0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_READ_DSTATE │ │ │ │ 14907: 014e4bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 14908: 00b7b96c 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 14908: 00b7b964 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 14909: 002bac58 248 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 14910: 009da874 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 14910: 009da86c 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 14911: 0151d844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 14912: 014ea718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 14913: 0144a8e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_h │ │ │ │ 14914: 0151ca4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_DESELECT_DSTATE │ │ │ │ 14915: 006fc920 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 14916: 014e11b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 14917: 0142ddfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarw │ │ │ │ 14918: 014ee49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 14919: 0092dc4c 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 14919: 0092dc44 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 14920: 014f40fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 14921: 014ed7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 14922: 00b83f44 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 14922: 00b83f3c 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 14923: 0151cf78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 14924: 0151cd6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 14925: 0151d3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 14926: 0151d064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 14927: 0151cbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ - 14928: 00950b5c 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ + 14928: 00950b54 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 14929: 00504a1c 88 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 14930: 00b279d8 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 14930: 00b279d0 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 14931: 0151bcc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ 14932: 0144a860 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_s │ │ │ │ - 14933: 00899190 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 14933: 00899188 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 14934: 0050e020 80 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 14935: 014e9578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 14936: 0151cf82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14937: 01442904 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_d │ │ │ │ 14938: 0066d568 144 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 14939: 0151c9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 14940: 0086f984 76 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f32_to_f16 │ │ │ │ - 14941: 00b8c544 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ - 14942: 00840d28 80 FUNC GLOBAL DEFAULT 12 helper_mve_vpnot │ │ │ │ + 14940: 0086f97c 76 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f32_to_f16 │ │ │ │ + 14941: 00b8c53c 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 14942: 00840d20 80 FUNC GLOBAL DEFAULT 12 helper_mve_vpnot │ │ │ │ 14943: 013bcdc4 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ 14944: 01442a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_h │ │ │ │ 14945: 01425f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_usat16 │ │ │ │ - 14946: 00b44518 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 14946: 00b44510 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 14947: 006799b0 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 14948: 006c8b9c 156 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 14949: 00b95974 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 14949: 00b9596c 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 14950: 014f4d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 14951: 00712508 996 FUNC GLOBAL DEFAULT 12 v8m_security_lookup │ │ │ │ 14952: 013b8ffc 2280 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 14953: 00b79d9c 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 14953: 00b79d94 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 14954: 014e0b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 14955: 00706f28 120 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 14956: 00a44a10 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 14956: 00a44a08 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 14957: 0151ceba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 14958: 014f35d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ - 14959: 009561e8 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ + 14959: 009561e0 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 14960: 01433de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavxsh │ │ │ │ 14961: 002d4d64 500 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 14962: 01442988 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_s │ │ │ │ 14963: 0151d6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 14964: 014eddec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 14965: 002cf654 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ - 14966: 009208b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ + 14966: 009208a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 14967: 014f510c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 14968: 0151d676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ 14969: 014f2404 44 OBJECT GLOBAL DEFAULT 24 target_arm_trace_events │ │ │ │ - 14970: 00b197a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 14970: 00b1979c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 14971: 002c6c98 40 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 14972: 0151d862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 14973: 00b3ef14 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 14973: 00b3ef0c 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 14974: 014e3ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 14975: 014ea098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 14976: 01433d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavxsw │ │ │ │ 14977: 013ba334 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 14978: 008bd5c4 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 14979: 009eef48 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ - 14980: 0094fe44 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ + 14978: 008bd5bc 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ + 14979: 009eef40 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 14980: 0094fe3c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 14981: 014e05ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 14982: 0151b354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ 14983: 0144ce88 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_b │ │ │ │ - 14984: 00ad5dc0 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 14984: 00ad5db8 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 14985: 0151d354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 14986: 0151d526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 14987: 0144cb70 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_d │ │ │ │ - 14988: 00830420 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhb │ │ │ │ - 14989: 00850060 220 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s8 │ │ │ │ + 14988: 00830418 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhb │ │ │ │ + 14989: 00850058 220 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s8 │ │ │ │ 14990: 0144cd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_h │ │ │ │ 14991: 0139868c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ssi_peripheral │ │ │ │ 14992: 0151d836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 14993: 00ae31a0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 14993: 00ae3198 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 14994: 0151d94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 14995: 0151dde8 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 14996: 00aad4bc 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 14996: 00aad4b4 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 14997: 0151d49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 14998: 00add3c4 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ - 14999: 008304c4 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhh │ │ │ │ + 14998: 00add3bc 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 14999: 008304bc 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhh │ │ │ │ 15000: 014e26e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 15001: 00b60b14 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 15001: 00b60b0c 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 15002: 0151c32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 15003: 0069bff4 572 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 15004: 002c9658 160 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 15005: 014f0f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 15006: 014eee54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 15007: 006b18a8 128 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 15008: 01435b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarb │ │ │ │ 15009: 0151cd1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 15010: 0144cc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_s │ │ │ │ 15011: 0151d424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 15012: 014f3ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 15013: 014e776c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 15014: 014f2e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ - 15015: 0096bda4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 15016: 00aa30f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 15015: 0096bd9c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ + 15016: 00aa30ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 15017: 0151bb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 15018: 0151be3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 15019: 0151c87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 15020: 01435ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarh │ │ │ │ 15021: 00513b78 1012 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 15022: 014dfcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 15023: 002f3954 204 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 15024: 0151c550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 15025: 0151b820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 15026: 01435e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarb │ │ │ │ 15027: 006fcb00 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ - 15028: 00830598 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhw │ │ │ │ + 15028: 00830590 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhw │ │ │ │ 15029: 0151bb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 15030: 00b44918 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 15031: 00b474b8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 15030: 00b44910 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 15031: 00b474b0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 15032: 014effe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 15033: 0151c82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 15034: 0151c83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 15035: 00511800 140 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 15036: 006839c4 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 15037: 01437f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadci │ │ │ │ 15038: 002ca1a8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 15039: 012f00e4 52 OBJECT GLOBAL DEFAULT 21 vmstate_pmbus_device │ │ │ │ 15040: 014eaefc 208 OBJECT GLOBAL DEFAULT 24 hw_ssi_trace_events │ │ │ │ 15041: 002d8b7c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 15042: 0080d9c8 2440 FUNC GLOBAL DEFAULT 12 disas_neon_ls │ │ │ │ - 15043: 00984cb0 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 15042: 0080d9e0 2420 FUNC GLOBAL DEFAULT 12 disas_neon_ls │ │ │ │ + 15043: 00984ca8 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 15044: 01435ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarh │ │ │ │ 15045: 004c0194 612 FUNC GLOBAL DEFAULT 12 lan9118_phy_read │ │ │ │ 15046: 014dfb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_LPG_LED_EVENT │ │ │ │ 15047: 014eeb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 15048: 00adb40c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 15049: 0092c368 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 15048: 00adb404 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 15049: 0092c360 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 15050: 0151b420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 15051: 0151b6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 15052: 00b76a64 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 15053: 00aefae0 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 15052: 00b76a5c 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 15053: 00aefad8 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 15054: 0151c48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 15055: 004d707c 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 15056: 0151b56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 15057: 002c038c 304 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 15058: 0032700c 8 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 15059: 01435a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarw │ │ │ │ 15060: 0151cdd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 15061: 0040d398 216 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 15062: 014ece04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ - 15063: 00964214 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 15064: 009ec060 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 15065: 00b3c868 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 15063: 0096420c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ + 15064: 009ec058 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 15065: 00b3c860 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 15066: 014e99d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 15067: 006a0b94 484 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 15068: 0151b15c 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 15069: 00baa040 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 15070: 00b666fc 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 15069: 00baa038 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 15070: 00b666f4 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 15071: 01435d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarw │ │ │ │ 15072: 0151d1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 15073: 014f8690 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ - 15074: 0083386c 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxb │ │ │ │ + 15074: 00833864 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxb │ │ │ │ 15075: 006ca7a8 172 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 15076: 0151d00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 15077: 0151b47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 15078: 014e76ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 15079: 0151b562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 15080: 00ae465c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 15080: 00ae4654 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 15081: 007b05d4 104 FUNC GLOBAL DEFAULT 12 gen_gvec_uqadd_qc │ │ │ │ 15082: 014f1f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 15083: 00858368 340 FUNC GLOBAL DEFAULT 12 helper_gvec_sudot_idx_b │ │ │ │ + 15083: 00858360 340 FUNC GLOBAL DEFAULT 12 helper_gvec_sudot_idx_b │ │ │ │ 15084: 0151b7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_FIND_STE_DSTATE │ │ │ │ - 15085: 009f3a28 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 15085: 009f3a20 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 15086: 0151b648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 15087: 00aef904 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 15087: 00aef8fc 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 15088: 0151d558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 15089: 014f02d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 15090: 0143c9a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddb │ │ │ │ - 15091: 00833978 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxh │ │ │ │ + 15091: 00833970 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxh │ │ │ │ 15092: 014ed554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 15093: 00ab3ac0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 15094: 00b6f84c 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 15095: 00aaddc8 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 15093: 00ab3ab8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 15094: 00b6f844 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 15095: 00aaddc0 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 15096: 0151d266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 15097: 007092c4 108 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 15098: 00b5cfc0 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 15098: 00b5cfb8 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 15099: 003e9f34 172 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 15100: 0143c91c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddh │ │ │ │ 15101: 0151cd06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 15102: 00322bb8 136 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 15103: 0070d3b4 816 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 15104: 00aea4c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ - 15105: 00950ba8 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ - 15106: 008e2d60 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ + 15104: 00aea4c0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 15105: 00950ba0 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ + 15106: 008e2d58 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 15107: 0151d39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 15108: 014e12f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 15109: 00513290 40 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 15110: 002d04cc 180 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ - 15111: 008802c8 1028 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_virt_irq_fiq_update │ │ │ │ - 15112: 0096bf68 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ - 15113: 0082b68c 100 FUNC GLOBAL DEFAULT 12 helper_mve_vnegb │ │ │ │ - 15114: 00833ab8 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxw │ │ │ │ + 15111: 008802c0 1028 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_virt_irq_fiq_update │ │ │ │ + 15112: 0096bf60 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ + 15113: 0082b684 100 FUNC GLOBAL DEFAULT 12 helper_mve_vnegb │ │ │ │ + 15114: 00833ab0 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxw │ │ │ │ 15115: 0151ccd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 15116: 014e49b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ 15117: 007967cc 112 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tbi │ │ │ │ - 15118: 00b04608 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 15119: 00aa5bb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 15118: 00b04600 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 15119: 00aa5bb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 15120: 002c6a10 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 15121: 014ef194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 15122: 014e2624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ - 15123: 00917750 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ - 15124: 0082b6f0 136 FUNC GLOBAL DEFAULT 12 helper_mve_vnegh │ │ │ │ + 15123: 00917748 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ + 15124: 0082b6e8 136 FUNC GLOBAL DEFAULT 12 helper_mve_vnegh │ │ │ │ 15125: 0143c898 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddw │ │ │ │ 15126: 0151c064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 15127: 00ae9178 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 15127: 00ae9170 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 15128: 014eae6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 15129: 014ea608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 15130: 014dfb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_PAGE_PTE_EVENT │ │ │ │ 15131: 014f0684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 15132: 0151cba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ - 15133: 008432f0 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmah │ │ │ │ + 15133: 008432e8 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmah │ │ │ │ 15134: 0151d86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ - 15135: 0082c140 116 FUNC GLOBAL DEFAULT 12 helper_mve_vsubb │ │ │ │ + 15135: 0082c138 116 FUNC GLOBAL DEFAULT 12 helper_mve_vsubb │ │ │ │ 15136: 014f10c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 15137: 0151cb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 15138: 00a82468 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 15139: 00997790 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ - 15140: 0082c1b4 148 FUNC GLOBAL DEFAULT 12 helper_mve_vsubh │ │ │ │ + 15138: 00a82460 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 15139: 00997788 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 15140: 0082c1ac 148 FUNC GLOBAL DEFAULT 12 helper_mve_vsubh │ │ │ │ 15141: 00684d50 728 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ - 15142: 00912bd0 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ + 15142: 00912bc8 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 15143: 014e1d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 15144: 0151cebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ - 15145: 0082b778 136 FUNC GLOBAL DEFAULT 12 helper_mve_vnegw │ │ │ │ - 15146: 00889c78 892 FUNC GLOBAL DEFAULT 12 armv7m_nvic_acknowledge_irq │ │ │ │ + 15145: 0082b770 136 FUNC GLOBAL DEFAULT 12 helper_mve_vnegw │ │ │ │ + 15146: 00889c70 892 FUNC GLOBAL DEFAULT 12 armv7m_nvic_acknowledge_irq │ │ │ │ 15147: 006abb78 24 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ - 15148: 00843454 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas │ │ │ │ + 15148: 0084344c 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas │ │ │ │ 15149: 014f1aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 15150: 013c6fc8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 15151: 01392b94 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 15152: 012f2cd0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ - 15153: 00b8db38 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 15154: 00b969b4 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 15153: 00b8db30 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 15154: 00b969ac 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 15155: 014e3248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ - 15156: 00965370 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ - 15157: 00838e6c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsb │ │ │ │ + 15156: 00965368 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ + 15157: 00838e64 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsb │ │ │ │ 15158: 0151cd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 15159: 00b3603c 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 15160: 009b4438 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 15159: 00b36034 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 15160: 009b4430 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 15161: 014eff34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 15162: 0151cb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_DSTATE │ │ │ │ 15163: 014ed434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ 15164: 01433eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavsh │ │ │ │ - 15165: 0082c248 148 FUNC GLOBAL DEFAULT 12 helper_mve_vsubw │ │ │ │ - 15166: 00945de4 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ + 15165: 0082c240 148 FUNC GLOBAL DEFAULT 12 helper_mve_vsubw │ │ │ │ + 15166: 00945ddc 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 15167: 0151c9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 15168: 014eda04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 15169: 0084d45c 280 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_b │ │ │ │ - 15170: 00838efc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsh │ │ │ │ - 15171: 0084da88 404 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_d │ │ │ │ - 15172: 00ab7ae8 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ - 15173: 008580c0 348 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_b │ │ │ │ - 15174: 0096cdf0 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 15175: 00a42cb0 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 15176: 0084d6a8 280 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_h │ │ │ │ - 15177: 00b19240 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 15169: 0084d454 280 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_b │ │ │ │ + 15170: 00838ef4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsh │ │ │ │ + 15171: 0084da80 404 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_d │ │ │ │ + 15172: 00ab7ae0 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 15173: 008580b8 348 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_b │ │ │ │ + 15174: 0096cde8 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ + 15175: 00a42ca8 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 15176: 0084d6a0 280 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_h │ │ │ │ + 15177: 00b19238 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 15178: 0151b592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ - 15179: 00973744 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ + 15179: 0097373c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 15180: 01417ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 15181: 00afe1e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 15182: 00a04e2c 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ - 15183: 00858618 428 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_h │ │ │ │ + 15181: 00afe1e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 15182: 00a04e24 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 15183: 00858610 428 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_h │ │ │ │ 15184: 0151bb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 15185: 0151b9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 15186: 0091705c 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ + 15186: 00917054 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 15187: 002eda98 232 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 15188: 014e50b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 15189: 0151cae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 15190: 00926518 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 15191: 00ab7a28 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 15190: 00926510 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 15191: 00ab7a20 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 15192: 006c1cc4 176 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 15193: 0142bb70 132 OBJECT GLOBAL DEFAULT 24 helper_info_pre_smc │ │ │ │ - 15194: 008318fc 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsb │ │ │ │ + 15194: 008318f4 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsb │ │ │ │ 15195: 004dc424 8 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 15196: 0151be60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 15197: 01433e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavsw │ │ │ │ 15198: 0151d284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 15199: 0151d380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 15200: 00b3d988 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 15200: 00b3d980 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 15201: 013bca34 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 15202: 00838f8c 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsw │ │ │ │ - 15203: 00a8081c 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 15204: 0084d98c 252 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_s │ │ │ │ - 15205: 00831a18 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsh │ │ │ │ - 15206: 00b4dd80 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 15202: 00838f84 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsw │ │ │ │ + 15203: 00a80814 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 15204: 0084d984 252 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_s │ │ │ │ + 15205: 00831a10 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsh │ │ │ │ + 15206: 00b4dd78 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 15207: 014e4e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 15208: 014dd2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 15209: 00569000 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 15210: 014f0b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 15211: 01422cf0 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 15212: 0099e878 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 15212: 0099e870 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 15213: 0151c152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 15214: 014f1514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 15215: 0051a688 208 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 15216: 0151bb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ - 15217: 00b99258 164 FUNC GLOBAL DEFAULT 12 nvdimm_get_device_list │ │ │ │ + 15217: 00b99250 164 FUNC GLOBAL DEFAULT 12 nvdimm_get_device_list │ │ │ │ 15218: 014e16e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 15219: 00569014 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 15220: 013bd544 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 15221: 006c1c50 116 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ - 15222: 008eb648 1076 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ + 15222: 008eb640 1076 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 15223: 014df00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 15224: 0142c434 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_mrs │ │ │ │ 15225: 014e8338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 15226: 014ea1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 15227: 014dd500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 15228: 0151d2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 15229: 00aa8c00 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 15229: 00aa8bf8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 15230: 0031e100 556 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ - 15231: 00831b50 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsw │ │ │ │ + 15231: 00831b48 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsw │ │ │ │ 15232: 006b5504 64 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ - 15233: 008e3f78 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ + 15233: 008e3f70 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 15234: 014156b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ - 15235: 00853aac 212 FUNC GLOBAL DEFAULT 12 helper_probe_access │ │ │ │ + 15235: 00853aa4 212 FUNC GLOBAL DEFAULT 12 helper_probe_access │ │ │ │ 15236: 014e0c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 15237: 00b6cfcc 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 15238: 00a95564 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 15239: 00929a98 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 15237: 00b6cfc4 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 15238: 00a9555c 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 15239: 00929a90 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 15240: 014f3764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 15241: 00b8b068 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 15242: 009fb61c 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 15241: 00b8b060 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 15242: 009fb614 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 15243: 002c72e0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 15244: 00b380c8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 15245: 00dce110 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 15246: 00b25c08 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 15244: 00b380c0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 15245: 00dce100 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 15246: 00b25c00 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 15247: 0151c1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 15248: 0151d1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 15249: 0151d506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 15250: 014e8cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 15251: 002888e0 32 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ - 15252: 0085eb24 352 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_d │ │ │ │ + 15252: 0085eb1c 352 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_d │ │ │ │ 15253: 0151c948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 15254: 014ec7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 15255: 0151b8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ - 15256: 0085e8f8 280 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_h │ │ │ │ + 15256: 0085e8f0 280 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_h │ │ │ │ 15257: 0032305c 188 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 15258: 00933258 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 15259: 00db1350 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 15258: 00933250 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 15259: 00db1340 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 15260: 0151c6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 15261: 006c89ec 92 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 15262: 00927a54 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 15262: 00927a4c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 15263: 014e94f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ - 15264: 00866be0 380 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_b │ │ │ │ + 15264: 00866bd8 380 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_b │ │ │ │ 15265: 0151c9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 15266: 00b13624 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 15266: 00b1361c 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 15267: 0069e2d8 308 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 15268: 014dd6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 15269: 0142c32c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_msr │ │ │ │ - 15270: 00839010 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavub │ │ │ │ + 15270: 00839008 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavub │ │ │ │ 15271: 013bd25c 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 15272: 00afedf8 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 15272: 00afedf0 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 15273: 014f3774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 15274: 007093dc 80 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 15275: 014ebdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 15276: 0151ca7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 15277: 0097c440 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 15277: 0097c438 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 15278: 0065ecec 196 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 15279: 00866d5c 380 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_h │ │ │ │ - 15280: 0085ea10 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_s │ │ │ │ - 15281: 00b424ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ - 15282: 008390a0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuh │ │ │ │ + 15279: 00866d54 380 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_h │ │ │ │ + 15280: 0085ea08 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_s │ │ │ │ + 15281: 00b424e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 15282: 00839098 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuh │ │ │ │ 15283: 0151bcaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 15284: 01422aec 8 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 15285: 0151c816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 15286: 009df00c 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 15286: 009df004 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 15287: 0151c0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 15288: 014ed5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 15289: 0151de94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 15290: 0151b299 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 15291: 014ebfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 15292: 00a95700 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 15292: 00a956f8 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 15293: 0151c134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 15294: 00532778 2544 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex │ │ │ │ 15295: 014e6acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 15296: 00866ed8 372 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_s │ │ │ │ - 15297: 00b7e81c 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 15296: 00866ed0 372 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_s │ │ │ │ + 15297: 00b7e814 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 15298: 00333ea8 1476 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 15299: 0151d7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 15300: 0151d8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ - 15301: 00831c6c 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlub │ │ │ │ + 15301: 00831c64 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlub │ │ │ │ 15302: 0066d4e0 136 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 15303: 00b9b258 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 15303: 00b9b250 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 15304: 00428bdc 216 FUNC GLOBAL DEFAULT 12 gicv3_redist_vlpi_pending │ │ │ │ 15305: 0151c50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 15306: 0151c082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ - 15307: 00839130 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuw │ │ │ │ + 15307: 00839128 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuw │ │ │ │ 15308: 0151cf62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 15309: 014f213c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 15310: 00831d70 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluh │ │ │ │ - 15311: 00b9ac2c 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 15310: 00831d68 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluh │ │ │ │ + 15311: 00b9ac24 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 15312: 003c44a0 20 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 15313: 0050dc88 452 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 15314: 00b9ae08 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 15315: 0097cedc 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 15314: 00b9ae00 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 15315: 0097ced4 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 15316: 014e00ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 15317: 009e261c 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 15317: 009e2614 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 15318: 014e6fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 15319: 0151c1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 15320: 014ec814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 15321: 0066b06c 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 15322: 014f4f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 15323: 014dd5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 15324: 00b0fafc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ - 15325: 00854cdc 208 FUNC GLOBAL DEFAULT 12 arm_cpu_do_unaligned_access │ │ │ │ + 15324: 00b0faf4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 15325: 00854cd4 208 FUNC GLOBAL DEFAULT 12 arm_cpu_do_unaligned_access │ │ │ │ 15326: 002d921c 136 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 15327: 014e9528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 15328: 014e0a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 15329: 00705308 328 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ - 15330: 00831ea0 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluw │ │ │ │ + 15330: 00831e98 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluw │ │ │ │ 15331: 0151c1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 15332: 00b888b0 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 15333: 00aec840 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 15334: 00ab6ef0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 15332: 00b888a8 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 15333: 00aec838 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 15334: 00ab6ee8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 15335: 014f2ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 15336: 0067860c 84 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 15337: 00b5f66c 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 15338: 00aa896c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 15337: 00b5f664 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 15338: 00aa8964 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 15339: 014edd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 15340: 00404674 180 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ 15341: 014eff44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 15342: 0151cf94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 15343: 0151c42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 15344: 0066b1e0 320 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 15345: 014f2d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 15346: 006784a0 36 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 15347: 014eba8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_EVENT_EVENT │ │ │ │ 15348: 0066ae04 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 15349: 014e54b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 15350: 0151c3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 15351: 014e1540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 15352: 00b64de4 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 15353: 00cfce28 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 15352: 00b64ddc 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 15353: 00cfce18 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 15354: 014eefc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ - 15355: 00973a64 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ + 15355: 00973a5c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 15356: 013bdc24 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 15357: 0151b860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 15358: 0151d5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 15359: 006e7084 104 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 15360: 0151c8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 15361: 0151ced2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_RESET_HANDLER_DSTATE │ │ │ │ 15362: 0054cc88 392 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 15363: 0151bb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 15364: 014f508c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 15365: 0151b430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 15366: 00927aac 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 15366: 00927aa4 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 15367: 002eae34 464 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 15368: 002c0c08 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 15369: 0070da74 524 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 15370: 0151bd08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 15371: 002cfd30 196 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 15372: 0151c5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 15373: 0151bace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 15374: 014dca98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ - 15375: 0095782c 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ + 15375: 00957824 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 15376: 0151d38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 15377: 00519c3c 100 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 15378: 0151b332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 15379: 0151c526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 15380: 014f0944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ - 15381: 008f3e74 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 15382: 00ba7c14 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 15381: 008f3e6c 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ + 15382: 00ba7c0c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 15383: 014f38d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 15384: 005cafec 176 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 15385: 013bc924 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 15386: 0069e2a0 32 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 15387: 014e38b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 15388: 0151d6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 15389: 014ed894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 15390: 003075e0 180 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ 15391: 0151ca5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_CHECKSUM_DSTATE │ │ │ │ - 15392: 00b2f474 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 15392: 00b2f46c 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 15393: 002c0c70 8 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 15394: 00ba5cb8 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 15394: 00ba5cb0 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 15395: 0151d026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 15396: 0151d70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 15397: 0151c6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 15398: 00679b28 76 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 15399: 00aedaa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 15399: 00aedaa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 15400: 0151b2d0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 15401: 0151b3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 15402: 00b767b4 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 15402: 00b767ac 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 15403: 0151deb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 15404: 014f19c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 15405: 0151c42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 15406: 014f867c 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 15407: 002c1bc0 8 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 15408: 014ed3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 15409: 00ad55d4 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 15409: 00ad55cc 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ 15410: 01425a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqshll │ │ │ │ 15411: 013a27a0 52 OBJECT GLOBAL DEFAULT 21 vmstate_arm_cpu │ │ │ │ - 15412: 00b368d4 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 15412: 00b368cc 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 15413: 014e9628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 15414: 0151d2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 15415: 0097cf94 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 15415: 0097cf8c 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ 15416: 0068f57c 488 FUNC GLOBAL DEFAULT 12 iommufd_backend_alloc_ioas │ │ │ │ - 15417: 00a80660 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ - 15418: 009c1048 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 15417: 00a80658 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 15418: 009c1040 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 15419: 0151de64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 15420: 014f3484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_EVENT │ │ │ │ 15421: 014ed884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 15422: 01441464 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_h │ │ │ │ 15423: 0151c8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 15424: 0151ce38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 15425: 002b4fdc 344 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 15426: 00acdc6c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ - 15427: 008331ac 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxb │ │ │ │ + 15426: 00acdc64 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 15427: 008331a4 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxb │ │ │ │ 15428: 014f1958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 15429: 0151ba26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 15430: 00b65be4 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 15430: 00b65bdc 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 15431: 01512b60 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 15432: 00b43a3c 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 15432: 00b43a34 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 15433: 003c4edc 436 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 15434: 00cfce24 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ - 15435: 00957b3c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ + 15434: 00cfce14 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 15435: 00957b34 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 15436: 014eb614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ - 15437: 008332b0 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxh │ │ │ │ + 15437: 008332a8 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxh │ │ │ │ 15438: 014e2914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 15439: 014f3890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 15440: 0036c248 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 15441: 0151c89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 15442: 003c8e64 988 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 15443: 0151d784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 15444: 002db3b8 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 15445: 014413e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_w │ │ │ │ 15446: 00708500 104 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 15447: 006a1fe4 376 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 15448: 014ecf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 15449: 003f5a50 100 FUNC GLOBAL DEFAULT 12 omap_i2c_bus │ │ │ │ - 15450: 00b273a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 15450: 00b2739c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 15451: 014e12b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ 15452: 014508cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sub_u16 │ │ │ │ - 15453: 00ba5cc4 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 15454: 00a2ad04 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 15455: 00b047bc 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ - 15456: 008333e8 280 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxw │ │ │ │ + 15453: 00ba5cbc 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 15454: 00a2acfc 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 15455: 00b047b4 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 15456: 008333e0 280 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxw │ │ │ │ 15457: 014e665c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 15458: 004dc05c 24 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 15459: 00b2f0cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 15460: 00b540b8 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 15459: 00b2f0c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 15460: 00b540b0 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 15461: 0151c410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 15462: 014efd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 15463: 0151c3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ - 15464: 00974a74 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 15465: 00af3040 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 15464: 00974a6c 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ + 15465: 00af3038 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 15466: 002d1060 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 15467: 0143e368 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabsh │ │ │ │ 15468: 014ee2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 15469: 014ec674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 15470: 00ba4de4 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 15470: 00ba4ddc 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 15471: 0151c6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 15472: 003ce780 2604 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 15473: 0070330c 100 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 15474: 014e4960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 15475: 0143e2e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabss │ │ │ │ 15476: 0151c500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 15477: 0151d090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 15478: 0065dbf0 868 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 15479: 00930b50 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 15479: 00930b48 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 15480: 0151cbc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 15481: 014dc978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ - 15482: 0086fa20 76 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f64_to_f16 │ │ │ │ + 15482: 0086fa18 76 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f64_to_f16 │ │ │ │ 15483: 007adb54 244 FUNC GLOBAL DEFAULT 12 gen_sqsub_d │ │ │ │ 15484: 014f1424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 15485: 014e8ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 15486: 0151d4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 15487: 014f2d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 15488: 00ab4604 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 15488: 00ab45fc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 15489: 0151bff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 15490: 014e3718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 15491: 00b87f50 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 15492: 008bb074 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 15491: 00b87f48 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 15492: 008bb06c 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 15493: 002be5e0 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 15494: 006c9088 24 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ - 15495: 0091e0b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ + 15495: 0091e0b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 15496: 0151d512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 15497: 014dd5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 15498: 00b2caec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 15498: 00b2cae4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 15499: 0151c270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 15500: 0151c184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 15501: 006e8e04 476 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 15502: 002dc41c 76 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 15503: 00863064 116 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a32 │ │ │ │ - 15504: 00927b58 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 15503: 0086305c 116 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a32 │ │ │ │ + 15504: 00927b50 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 15505: 014411d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_sw │ │ │ │ 15506: 0151c352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 15507: 00930c44 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 15508: 00ac0444 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 15507: 00930c3c 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 15508: 00ac043c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 15509: 002f3b84 164 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 15510: 002eb3e4 80 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 15511: 014e69ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 15512: 0038a174 180 FUNC GLOBAL DEFAULT 12 cxl_insert_extent_to_extent_group │ │ │ │ - 15513: 0095bc08 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ + 15513: 0095bc00 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 15514: 0151d2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 15515: 00b3ee80 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 15515: 00b3ee78 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 15516: 0151d330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 15517: 0151c6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 15518: 0151b4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 15519: 00920c44 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 15519: 00920c3c 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 15520: 014e4008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 15521: 00aa11e4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 15522: 0098e248 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 15521: 00aa11dc 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 15522: 0098e240 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 15523: 014de670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ - 15524: 008dd68c 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ - 15525: 00850b38 180 FUNC GLOBAL DEFAULT 12 helper_neon_qzip16 │ │ │ │ + 15524: 008dd684 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ + 15525: 00850b30 180 FUNC GLOBAL DEFAULT 12 helper_neon_qzip16 │ │ │ │ 15526: 00369b68 60 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 15527: 0151b4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 15528: 008d656c 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 15529: 00b7d450 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 15528: 008d6564 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 15529: 00b7d448 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 15530: 0143b89c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsb │ │ │ │ 15531: 0151d598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 15532: 014ef244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 15533: 009bef90 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 15533: 009bef88 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 15534: 014e2c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 15535: 014ed524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 15536: 014f1534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 15537: 014ed254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 15538: 0098bd48 1240 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 15538: 0098bd40 1240 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 15539: 0151cb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 15540: 014edfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 15541: 0097c7b4 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 15541: 0097c7ac 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 15542: 01447fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_d │ │ │ │ 15543: 0143b818 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsh │ │ │ │ 15544: 014f0734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 15545: 002ecbe8 904 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 15546: 0151b194 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 15547: 00594418 60 FUNC GLOBAL DEFAULT 12 smbios_get_table_legacy │ │ │ │ 15548: 014480ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_h │ │ │ │ - 15549: 0097cff0 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 15550: 00855c68 208 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_h │ │ │ │ - 15551: 00b6acd0 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 15549: 0097cfe8 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 15550: 00855c60 208 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_h │ │ │ │ + 15551: 00b6acc8 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 15552: 006fca30 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 15553: 014e9fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 15554: 0151d3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 15555: 00b73390 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 15555: 00b73388 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 15556: 004c03f8 612 FUNC GLOBAL DEFAULT 12 lan9118_phy_update_link │ │ │ │ 15557: 01426134 132 OBJECT GLOBAL DEFAULT 24 helper_info_saddsubx │ │ │ │ - 15558: 00aa33d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ - 15559: 0084a4fc 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s16 │ │ │ │ + 15558: 00aa33cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 15559: 0084a4f4 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s16 │ │ │ │ 15560: 0066eb44 256 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 15561: 0151bbdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 15562: 0036c3dc 216 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 15563: 0151bf9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 15564: 01448028 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_s │ │ │ │ - 15565: 00834588 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarb │ │ │ │ - 15566: 00a263c4 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 15565: 00834580 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarb │ │ │ │ + 15566: 00a263bc 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ 15567: 0143b794 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsw │ │ │ │ - 15568: 009c131c 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ - 15569: 0085692c 208 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_s │ │ │ │ + 15568: 009c1314 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 15569: 00856924 208 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_s │ │ │ │ 15570: 0151d146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ - 15571: 0095c89c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ + 15571: 0095c894 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 15572: 005214ec 8 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 15573: 004dc330 16 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 15574: 006b627c 40 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 15575: 00ad4610 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ - 15576: 008345fc 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarh │ │ │ │ + 15575: 00ad4608 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 15576: 008345f4 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarh │ │ │ │ 15577: 0151ba14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 15578: 014e729c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ - 15579: 0083421c 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarb │ │ │ │ + 15579: 00834214 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarb │ │ │ │ 15580: 014ddb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ - 15581: 0083b5d8 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsb │ │ │ │ + 15581: 0083b5d0 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsb │ │ │ │ 15582: 014dfcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 15583: 0151ce56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ - 15584: 008e5860 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ + 15584: 008e5858 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 15585: 01440fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_uh │ │ │ │ - 15586: 009b92e4 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ - 15587: 00834290 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarh │ │ │ │ - 15588: 0083b764 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsh │ │ │ │ - 15589: 00995e58 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 15586: 009b92dc 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 15587: 00834288 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarh │ │ │ │ + 15588: 0083b75c 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsh │ │ │ │ + 15589: 00995e50 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 15590: 014f3b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 15591: 014e56d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 15592: 00aea458 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 15593: 00996900 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 15592: 00aea450 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 15593: 009968f8 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 15594: 006fc95c 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 15595: 0151ba58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ - 15596: 008bdc84 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ - 15597: 0083469c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarw │ │ │ │ + 15596: 008bdc7c 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ + 15597: 00834694 152 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarw │ │ │ │ 15598: 014eb5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ - 15599: 009f9ea8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 15600: 00b7d9f8 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ - 15601: 0084a368 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s16 │ │ │ │ + 15599: 009f9ea0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 15600: 00b7d9f0 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 15601: 0084a360 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s16 │ │ │ │ 15602: 013bc80c 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 15603: 013bda64 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 15604: 014e51b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 15605: 01440f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_uw │ │ │ │ 15606: 014e055c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 15607: 00d414e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 15607: 00d414d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 15608: 01426974 132 OBJECT GLOBAL DEFAULT 24 helper_info_shaddsubx │ │ │ │ - 15609: 00834334 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarw │ │ │ │ + 15609: 0083432c 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarw │ │ │ │ 15610: 014e2004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_WRITE_NOADDR_EVENT │ │ │ │ 15611: 014ea768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 15612: 00a318a0 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 15612: 00a31898 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 15613: 0151c8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 15614: 00b0c7d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 15615: 00dce0ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 15616: 00d414dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 15614: 00b0c7c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 15615: 00dce09c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 15616: 00d414cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 15617: 014e8d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 15618: 009260fc 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 15619: 00b7aba8 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 15620: 00aa35fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 15618: 009260f4 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 15619: 00b7aba0 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 15620: 00aa35f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 15621: 0151c206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 15622: 00850bec 80 FUNC GLOBAL DEFAULT 12 helper_neon_qzip32 │ │ │ │ - 15623: 009f16ec 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 15622: 00850be4 80 FUNC GLOBAL DEFAULT 12 helper_neon_qzip32 │ │ │ │ + 15623: 009f16e4 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 15624: 0151d8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 15625: 0151b61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 15626: 00b642b4 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 15626: 00b642ac 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 15627: 0151b31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 15628: 01412efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 15629: 014f457c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 15630: 01513d78 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ - 15631: 00842048 344 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmh │ │ │ │ + 15631: 00842040 344 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmh │ │ │ │ 15632: 0151c6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 15633: 0066b5dc 140 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 15634: 009b7020 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 15634: 009b7018 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 15635: 0151cc0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 15636: 00658080 200 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 15637: 014df5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 15638: 0151d610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 15639: 0143b710 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdub │ │ │ │ 15640: 007a44fc 140 FUNC GLOBAL DEFAULT 12 vfp_set_fpscr │ │ │ │ 15641: 014dc8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ - 15642: 0086f930 84 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f32 │ │ │ │ + 15642: 0086f928 84 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f32 │ │ │ │ 15643: 014e4de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 15644: 014e6f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 15645: 00764dcc 72 FUNC GLOBAL DEFAULT 12 aspeed_mmio_map │ │ │ │ 15646: 014dc8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 15647: 0097b4c8 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 15647: 0097b4c0 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 15648: 0143b68c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabduh │ │ │ │ 15649: 0070be40 112 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 15650: 0151bac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 15651: 014e3958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ - 15652: 008421a0 336 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnms │ │ │ │ + 15652: 00842198 336 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnms │ │ │ │ 15653: 0151ba9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ - 15654: 008ef1f8 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ + 15654: 008ef1f0 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 15655: 00754324 1204 FUNC GLOBAL DEFAULT 12 raspi_base_machine_init │ │ │ │ 15656: 0151c166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 15657: 014e8128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 15658: 00aedd88 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 15658: 00aedd80 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 15659: 014e6b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 15660: 00b2e1b8 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 15660: 00b2e1b0 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 15661: 01415524 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 15662: 014e1f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 15663: 014ef024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 15664: 014e8328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 15665: 00b74fb4 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 15665: 00b74fac 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 15666: 0151c8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 15667: 0151b746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 15668: 0151c336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 15669: 0151d764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ - 15670: 008630d8 144 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a64 │ │ │ │ + 15670: 008630d0 144 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a64 │ │ │ │ 15671: 0040db94 112 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 15672: 0151d414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ - 15673: 009192bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ + 15673: 009192b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 15674: 014f18f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ 15675: 0143b608 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabduw │ │ │ │ - 15676: 00d1d654 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 15676: 00d1d644 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 15677: 0038bb1c 224 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 15678: 0151b44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 15679: 00797834 360 FUNC GLOBAL DEFAULT 12 arm_phys_excp_target_el │ │ │ │ 15680: 006fc810 272 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 15681: 00b3a388 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 15681: 00b3a380 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 15682: 014e9b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 15683: 00b2a434 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 15683: 00b2a42c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 15684: 007030f0 148 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 15685: 014d9320 428 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 15686: 014f2a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 15687: 0151b70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ - 15688: 0083b6a0 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbub │ │ │ │ + 15688: 0083b698 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbub │ │ │ │ 15689: 014f0254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 15690: 014e8908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 15691: 0151cb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ - 15692: 0081a7fc 288 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1a │ │ │ │ + 15692: 0081a7f4 288 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1a │ │ │ │ 15693: 00331bbc 136 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ - 15694: 009567e0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 15695: 0081a91c 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1b │ │ │ │ + 15694: 009567d8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ + 15695: 0081a914 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1b │ │ │ │ 15696: 0142fcec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_sb │ │ │ │ 15697: 0151ca3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_WRITE_DSTATE │ │ │ │ - 15698: 00a9e850 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ - 15699: 0083b828 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbuh │ │ │ │ + 15698: 00a9e848 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 15699: 0083b820 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbuh │ │ │ │ 15700: 0028aebc 352 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 15701: 002c0e38 64 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 15702: 00af2360 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 15702: 00af2358 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ 15703: 0142fc68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_sh │ │ │ │ 15704: 004283c8 156 FUNC GLOBAL DEFAULT 12 gicv3_redist_inv_lpi │ │ │ │ - 15705: 00b2789c 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 15706: 00b88c14 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 15707: 0097d1bc 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 15705: 00b27894 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 15706: 00b88c0c 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 15707: 0097d1b4 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 15708: 014ec8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ - 15709: 0082c478 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsb │ │ │ │ + 15709: 0082c470 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsb │ │ │ │ 15710: 002cf57c 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 15711: 0151c71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 15712: 014f210c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ - 15713: 0095169c 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ + 15713: 00951694 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 15714: 014f533c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 15715: 005249c4 264 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 15716: 002d8f98 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ - 15717: 008695f8 112 FUNC GLOBAL DEFAULT 12 bfdotadd │ │ │ │ + 15717: 008695f0 112 FUNC GLOBAL DEFAULT 12 bfdotadd │ │ │ │ 15718: 0151b5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ - 15719: 0082c50c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsh │ │ │ │ + 15719: 0082c504 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsh │ │ │ │ 15720: 0151d070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 15721: 00517074 100 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 15722: 0143d57c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnbb │ │ │ │ 15723: 014eed14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 15724: 014ea038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 15725: 014e9b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 15726: 01436b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul0h │ │ │ │ 15727: 01415734 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 15728: 014f53c8 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 15729: 0151cf88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ 15730: 0143d4f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnbh │ │ │ │ - 15731: 0081aa44 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2a │ │ │ │ - 15732: 00b2e2ac 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 15731: 0081aa3c 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2a │ │ │ │ + 15732: 00b2e2a4 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 15733: 004dfab4 56 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 15734: 0081ab6c 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2b │ │ │ │ - 15735: 00a4a368 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 15736: 008c4c70 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 15737: 0097f5f0 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 15738: 0082c59c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsw │ │ │ │ - 15739: 00988b58 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 15734: 0081ab64 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2b │ │ │ │ + 15735: 00a4a360 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 15736: 008c4c68 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 15737: 0097f5e8 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 15738: 0082c594 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsw │ │ │ │ + 15739: 00988b50 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 15740: 014e5610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ - 15741: 0089bee4 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ + 15741: 0089bedc 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ 15742: 01436ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul0s │ │ │ │ 15743: 014dfbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWL_BACKLIGHT_EVENT │ │ │ │ 15744: 003c9670 116 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 15745: 012f0364 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 15746: 0050da60 552 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 15747: 002d4d54 16 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 15748: 0139f460 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 15749: 00524ee8 220 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 15750: 013bc2e4 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ - 15751: 009588f4 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ + 15751: 009588ec 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 15752: 0151c7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ - 15753: 00b7874c 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 15753: 00b78744 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 15754: 013bc850 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 15755: 00aef4dc 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 15755: 00aef4d4 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 15756: 0151ce90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 15757: 0151c7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 15758: 014eb18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_WRITE_EVENT │ │ │ │ 15759: 0151b85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 15760: 0151c7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 15761: 0151d2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 15762: 009d3690 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 15762: 009d3688 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 15763: 0078def4 12 FUNC GLOBAL DEFAULT 12 arm_cp_read_zero │ │ │ │ 15764: 0151c108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 15765: 0151b6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 15766: 00af4808 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 15767: 008b31a8 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ - 15768: 009645ec 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ + 15766: 00af4800 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 15767: 008b31a0 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 15768: 009645e4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 15769: 0151b8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 15770: 014e8fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 15771: 00b78ac4 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 15771: 00b78abc 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 15772: 0151b672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 15773: 0151de9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 15774: 00701b30 956 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 15775: 00b829e0 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ - 15776: 0093b6c8 72 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ + 15775: 00b829d8 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 15776: 0093b6c0 72 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 15777: 014e17a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ - 15778: 00b0665c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 15778: 00b06654 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 15779: 014ec5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 15780: 00a45268 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 15780: 00a45260 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 15781: 014e4168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 15782: 00929b2c 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 15782: 00929b24 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 15783: 014f1858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 15784: 014f3cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 15785: 0051a2bc 152 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 15786: 014dee8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 15787: 0151d584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 15788: 0142fadc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_ub │ │ │ │ - 15789: 0091d9d0 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ + 15789: 0091d9c8 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 15790: 0151bc7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 15791: 014e9f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 15792: 014537b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_rpres_f32 │ │ │ │ 15793: 014f2a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ - 15794: 00ba4fb0 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ - 15795: 0086f9d0 80 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f64 │ │ │ │ + 15794: 00ba4fa8 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 15795: 0086f9c8 80 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f64 │ │ │ │ 15796: 014dd650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 15797: 00996794 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 15798: 009fe17c 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 15797: 0099678c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 15798: 009fe174 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 15799: 0142fa58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_uh │ │ │ │ 15800: 0151ba32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 15801: 004a17b8 296 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 15802: 0151bdf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 15803: 00b62bbc 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 15803: 00b62bb4 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 15804: 0151d160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 15805: 014e620c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 15806: 014e8a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ - 15807: 008e23f0 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ + 15807: 008e23e8 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 15808: 014eb8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ - 15809: 00b240f4 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 15810: 00b9ac10 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 15811: 00b48628 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ - 15812: 008e1a6c 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ + 15809: 00b240ec 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 15810: 00b9ac08 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 15811: 00b48620 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 15812: 008e1a64 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ 15813: 0034c6d8 264 FUNC GLOBAL DEFAULT 12 nand_init │ │ │ │ - 15814: 009264c0 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ - 15815: 0082c678 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbub │ │ │ │ + 15814: 009264b8 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 15815: 0082c670 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbub │ │ │ │ 15816: 014e0c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 15817: 012f18d4 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ - 15818: 0082c708 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuh │ │ │ │ + 15818: 0082c700 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuh │ │ │ │ 15819: 0151d4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 15820: 014e70dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 15821: 014e22a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 15822: 002b2e84 2168 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 15823: 014defdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 15824: 00ab2fc0 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 15824: 00ab2fb8 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 15825: 0151d29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 15826: 00ae5cb8 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 15826: 00ae5cb0 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 15827: 006aba90 232 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 15828: 0151c69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ - 15829: 0083f18c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqb │ │ │ │ + 15829: 0083f184 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqb │ │ │ │ 15830: 0151c21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 15831: 014e0b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 15832: 00ab8500 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 15832: 00ab84f8 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 15833: 005174f8 28 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 15834: 00702ef0 132 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 15835: 014dd350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 15836: 002b7f54 296 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 15837: 01391cdc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 15838: 014dff54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 15839: 014dd180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 15840: 009ba67c 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 15840: 009ba674 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 15841: 0151d1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 15842: 014e17f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 15843: 0083f21c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqh │ │ │ │ - 15844: 0086dd9c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxd │ │ │ │ - 15845: 0095a50c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ - 15846: 0082c798 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuw │ │ │ │ + 15843: 0083f214 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqh │ │ │ │ + 15844: 0086dd94 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxd │ │ │ │ + 15845: 0095a504 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ + 15846: 0082c790 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuw │ │ │ │ 15847: 002d7df4 336 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 15848: 014f1ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ - 15849: 0086dd60 56 FUNC GLOBAL DEFAULT 12 helper_vfp_maxh │ │ │ │ + 15849: 0086dd58 56 FUNC GLOBAL DEFAULT 12 helper_vfp_maxh │ │ │ │ 15850: 002d4f58 140 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 15851: 0151d904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 15852: 0070b30c 360 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 15853: 014e4e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 15854: 014f1ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 15855: 0151c438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 15856: 0151d554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 15857: 00affeec 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 15858: 00a41bcc 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 15857: 00affee4 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 15858: 00a41bc4 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 15859: 00764bb4 536 FUNC GLOBAL DEFAULT 12 aspeed_soc_dram_init │ │ │ │ - 15860: 0091a59c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ - 15861: 00963b54 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 15862: 0086dd98 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxs │ │ │ │ - 15863: 00a7dc88 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ - 15864: 0083f2ac 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqw │ │ │ │ + 15860: 0091a594 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ + 15861: 00963b4c 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ + 15862: 0086dd90 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxs │ │ │ │ + 15863: 00a7dc80 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 15864: 0083f2a4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqw │ │ │ │ 15865: 006ac478 624 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 15866: 009e1ca8 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 15866: 009e1ca0 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 15867: 003810a8 132 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 15868: 005172c4 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 15869: 0151c62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 15870: 0052103c 492 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 15871: 006902f8 712 FUNC GLOBAL DEFAULT 12 iommufd_backend_get_dirty_bitmap │ │ │ │ - 15872: 0091aad4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ + 15872: 0091aacc 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 15873: 014de400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 15874: 008d6570 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 15874: 008d6568 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 15875: 013bd51c 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 15876: 014ee71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 15877: 00aa9068 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 15877: 00aa9060 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 15878: 0074bbc8 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_read16 │ │ │ │ - 15879: 00958f0c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ + 15879: 00958f04 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 15880: 0151c72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 15881: 0151c020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 15882: 0151d908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 15883: 005d7da8 360 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 15884: 009fe1e4 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 15885: 00a64f28 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 15886: 00921158 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 15884: 009fe1dc 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 15885: 00a64f20 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 15886: 00921150 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 15887: 014d71c8 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 15888: 0151c9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 15889: 014e5080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 15890: 0151c528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 15891: 0151cc06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 15892: 0062eeec 408 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 15893: 014f0244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 15894: 00995e70 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 15894: 00995e68 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 15895: 014dc808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 15896: 00679b74 616 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 15897: 0151b8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 15898: 014dd910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 15899: 007bbb68 96 FUNC GLOBAL DEFAULT 12 gen_set_condexec │ │ │ │ 15900: 00378e68 136 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 15901: 00ad44fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 15901: 00ad44f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 15902: 014f0a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 15903: 0151b586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 15904: 014ecf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 15905: 00523544 24 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ - 15906: 0095dcd8 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 15907: 00b484dc 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 15906: 0095dcd0 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ + 15907: 00b484d4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 15908: 014e1a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 15909: 014e1860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ - 15910: 00920094 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ + 15910: 0092008c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 15911: 0151d6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 15912: 01417bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 15913: 0092ac8c 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 15913: 0092ac84 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 15914: 014de4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 15915: 006ca6ec 188 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 15916: 0037ce64 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 15917: 009f02a4 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 15917: 009f029c 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 15918: 0151de3d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 15919: 004a18e8 140 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ - 15920: 009ccc90 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 15920: 009ccc88 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 15921: 0151b47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 15922: 014dd8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 15923: 0151c0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 15924: 014f2978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 15925: 003742a8 1396 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 15926: 0151d188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 15927: 0151d2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 15928: 00b28380 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 15928: 00b28378 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 15929: 014e3cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 15930: 00aed1ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 15930: 00aed1a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 15931: 0151b2e0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 15932: 002d0c40 252 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 15933: 014dfa98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_INV_NOTIFIERS_MR_EVENT │ │ │ │ 15934: 002e3e90 124 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 15935: 0092b940 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 15935: 0092b938 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 15936: 0151d6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 15937: 0151d616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 15938: 014efdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 15939: 0151c2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 15940: 0151b9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ - 15941: 008f020c 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ - 15942: 00b6720c 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ + 15941: 008f0204 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ + 15942: 00b67204 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ 15943: 014dcb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 15944: 0151c91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 15945: 00a89cc8 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 15945: 00a89cc0 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 15946: 0151ce30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 15947: 014f4780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 15948: 014e68cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 15949: 014f3694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 15950: 014df8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_RANGE_INVAL_EVENT │ │ │ │ 15951: 0074bde0 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_read32 │ │ │ │ - 15952: 0086791c 372 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_b │ │ │ │ + 15952: 00867914 372 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_b │ │ │ │ 15953: 0151c28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ - 15954: 0084f7d0 208 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s8 │ │ │ │ + 15954: 0084f7c8 208 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s8 │ │ │ │ 15955: 0151d8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 15956: 014e42e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 15957: 014ed3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 15958: 014e7f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ - 15959: 00867a90 380 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_h │ │ │ │ + 15959: 00867a88 380 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_h │ │ │ │ 15960: 005267c8 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ - 15961: 00849cf4 356 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_h │ │ │ │ + 15961: 00849cec 356 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_h │ │ │ │ 15962: 002b9c80 240 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 15963: 00b433a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 15963: 00b433a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 15964: 0151c8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 15965: 0151d7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 15966: 00305454 296 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 15967: 002b807c 292 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 15968: 0151d5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 15969: 0151cfa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 15970: 00678c64 188 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 15971: 0151ba9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ - 15972: 0083d814 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsb │ │ │ │ - 15973: 00867c0c 372 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_s │ │ │ │ - 15974: 00849e58 356 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_s │ │ │ │ + 15972: 0083d80c 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsb │ │ │ │ + 15973: 00867c04 372 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_s │ │ │ │ + 15974: 00849e50 356 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_s │ │ │ │ 15975: 0151c5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 15976: 01413a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 15977: 0048ca10 596 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ - 15978: 00965520 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ + 15978: 00965518 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 15979: 014e9fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 15980: 014ee39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ - 15981: 0083d96c 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsh │ │ │ │ + 15981: 0083d964 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsh │ │ │ │ 15982: 014dfba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWT_BUZZ_EVENT │ │ │ │ 15983: 014ea358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 15984: 0151c98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 15985: 0151b308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 15986: 002d91ec 48 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ 15987: 01418728 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 15988: 0151b4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 15989: 014e4018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 15990: 0066760c 584 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 15991: 00abc2b0 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 15991: 00abc2a8 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 15992: 014e700c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 15993: 0151b88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 15994: 014f519c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 15995: 0048ec44 988 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 15996: 002888c0 32 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 15997: 014e60bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 15998: 00373d78 220 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 15999: 00aa03a8 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 16000: 00b8c4a0 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ - 16001: 00956c54 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ + 15999: 00aa03a0 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 16000: 00b8c498 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 16001: 00956c4c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 16002: 0048e88c 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 16003: 0151c3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 16004: 01454ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhd │ │ │ │ 16005: 014e657c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ - 16006: 0095de28 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ + 16006: 0095de20 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 16007: 014e0ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 16008: 0151b8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 16009: 014eed44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 16010: 0151c0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 16011: 014557b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhh │ │ │ │ 16012: 0142a4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minsb │ │ │ │ 16013: 002dc844 164 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 16014: 0151c39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 16015: 00abc4fc 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 16015: 00abc4f4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 16016: 0144e7cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_ceq_f32 │ │ │ │ 16017: 0151d006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 16018: 00b48790 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 16019: 00981c94 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 16018: 00b48788 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 16019: 00981c8c 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 16020: 014f1fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ - 16021: 008435b4 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfmsh │ │ │ │ + 16021: 008435ac 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfmsh │ │ │ │ 16022: 002d0fd0 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ - 16023: 0087057c 108 FUNC GLOBAL DEFAULT 12 helper_fjcvtzs │ │ │ │ + 16023: 00870574 108 FUNC GLOBAL DEFAULT 12 helper_fjcvtzs │ │ │ │ 16024: 014ed194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 16025: 00aa4c44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 16025: 00aa4c3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 16026: 014e783c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 16027: 0151c52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 16028: 014e5820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ 16029: 0034c140 20 FUNC GLOBAL DEFAULT 12 nand_getpins │ │ │ │ - 16030: 00929dd0 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 16031: 00b1c678 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 16030: 00929dc8 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 16031: 00b1c670 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 16032: 014e2644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 16033: 0142a6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minsl │ │ │ │ 16034: 0145530c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhs │ │ │ │ 16035: 0151ce7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 16036: 014f88cc 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 16037: 014eeb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 16038: 00b75a94 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 16039: 00a9b15c 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 16040: 009fb580 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ - 16041: 008dcda4 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 16042: 00ae0c80 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 16038: 00b75a8c 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 16039: 00a9b154 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 16040: 009fb578 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 16041: 008dcd9c 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ + 16042: 00ae0c78 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 16043: 002bbdd8 236 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ - 16044: 0084371c 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmss │ │ │ │ + 16044: 00843714 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmss │ │ │ │ 16045: 014f55bc 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 16046: 014e1fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_ASPEED_APB2OPB_READ_EVENT │ │ │ │ 16047: 0151ca3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_TRANSFER_DSTATE │ │ │ │ - 16048: 00b94bac 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 16048: 00b94ba4 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 16049: 0142a5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minsw │ │ │ │ 16050: 014eff24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ - 16051: 0084f734 156 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u8 │ │ │ │ + 16051: 0084f72c 156 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u8 │ │ │ │ 16052: 0062fbfc 296 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 16053: 002cae90 176 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 16054: 0151d72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 16055: 0151c03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 16056: 00324ccc 2452 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 16057: 01456410 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touid │ │ │ │ 16058: 012f0fb8 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ 16059: 014df69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_ADC_READ_EVENT │ │ │ │ 16060: 01456518 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touih │ │ │ │ - 16061: 00b649ec 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 16061: 00b649e4 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 16062: 0151b2e5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 16063: 006de538 712 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 16064: 00510f5c 244 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 16065: 014edeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 16066: 00b1a9b0 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 16066: 00b1a9a8 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 16067: 014dd3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ - 16068: 0083db24 132 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbub │ │ │ │ + 16068: 0083db1c 132 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbub │ │ │ │ 16069: 006bc2b4 64 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 16070: 003c3cbc 300 FUNC GLOBAL DEFAULT 12 bcm2835_fb_validate_config │ │ │ │ 16071: 00656dfc 904 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 16072: 014eea34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 16073: 0151d252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 16074: 014ef3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 16075: 014ea1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 16076: 00b64d8c 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 16076: 00b64d84 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 16077: 0151b2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 16078: 0151c1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 16079: 00aa559c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 16079: 00aa5594 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 16080: 01456494 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touis │ │ │ │ 16081: 006d9b38 244 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 16082: 0083dc34 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbuh │ │ │ │ - 16083: 00a9ea2c 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 16082: 0083dc2c 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbuh │ │ │ │ + 16083: 00a9ea24 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 16084: 0050c00c 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ - 16085: 0095e628 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 16086: 009b98b8 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 16085: 0095e620 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ + 16086: 009b98b0 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 16087: 0151d782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 16088: 002b760c 272 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 16089: 0151b328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 16090: 008b8f50 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 16091: 0097baf8 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 16090: 008b8f48 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 16091: 0097baf0 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 16092: 005cb184 264 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 16093: 005caf8c 92 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 16094: 00afe130 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 16095: 009cedf0 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 16096: 00b72c58 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 16094: 00afe128 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 16095: 009cede8 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 16096: 00b72c50 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 16097: 014dfdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 16098: 014e64bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ 16099: 0151cef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_GROUP_DSTATE │ │ │ │ - 16100: 009ac0fc 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 16101: 00ae5df0 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 16102: 009f0b4c 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 16100: 009ac0f4 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 16101: 00ae5de8 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 16102: 009f0b44 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 16103: 014f4804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 16104: 00668130 552 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 16105: 0062da3c 64 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 16106: 014f01a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 16107: 00997778 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 16107: 00997770 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 16108: 006d3a30 6364 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 16109: 01418fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 16110: 0151c330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 16111: 014e4810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 16112: 0142a544 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minub │ │ │ │ 16113: 0151cc54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 16114: 0151c014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 16115: 00b9875c 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 16115: 00b98754 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 16116: 002be8b4 292 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 16117: 013bcaa4 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 16118: 0151d4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 16119: 014ea278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 16120: 0151ce2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 16121: 009566a0 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 16122: 009faf8c 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 16121: 00956698 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ + 16122: 009faf84 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 16123: 014f8680 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 16124: 014f1044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 16125: 01443a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_b │ │ │ │ 16126: 0151c2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 16127: 00ad5084 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 16128: 00a13d5c 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 16127: 00ad507c 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 16128: 00a13d54 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ 16129: 0142a754 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minul │ │ │ │ - 16130: 0086ca34 132 FUNC GLOBAL DEFAULT 12 helper_shadd8 │ │ │ │ - 16131: 00b8ec30 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 16130: 0086ca2c 132 FUNC GLOBAL DEFAULT 12 helper_shadd8 │ │ │ │ + 16131: 00b8ec28 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 16132: 01443900 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_d │ │ │ │ 16133: 014f0524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 16134: 014dd230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 16135: 00b004b0 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 16136: 00b42c78 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 16135: 00b004a8 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 16136: 00b42c70 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 16137: 014155a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 16138: 0151cbe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 16139: 009feb68 708 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 16139: 009feb60 708 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 16140: 01443a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_h │ │ │ │ - 16141: 00b74238 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 16141: 00b74230 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 16142: 014ea2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 16143: 00789820 268 FUNC GLOBAL DEFAULT 12 arm_cpu_register │ │ │ │ 16144: 014f51cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 16145: 00684494 1524 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 16146: 0151c55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 16147: 014186a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 16148: 0151c836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 16149: 002cb2ac 180 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 16150: 00b3bdbc 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 16150: 00b3bdb4 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ 16151: 0142a64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minuw │ │ │ │ - 16152: 00b02f00 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 16152: 00b02ef8 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 16153: 0036eab4 212 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 16154: 0151c706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 16155: 00b29734 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 16155: 00b2972c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 16156: 01443984 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_s │ │ │ │ 16157: 014137c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 16158: 014e3e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 16159: 0066a890 44 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ - 16160: 0086e38c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitod │ │ │ │ + 16160: 0086e384 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitod │ │ │ │ 16161: 00322310 348 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ - 16162: 0095ae44 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 16163: 00b10718 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ - 16164: 0086e26c 36 FUNC GLOBAL DEFAULT 12 helper_vfp_sitoh │ │ │ │ - 16165: 0093e410 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ + 16162: 0095ae3c 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ + 16163: 00b10710 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 16164: 0086e264 36 FUNC GLOBAL DEFAULT 12 helper_vfp_sitoh │ │ │ │ + 16165: 0093e408 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 16166: 0151d21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 16167: 00b417f0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 16167: 00b417e8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 16168: 0151c2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ - 16169: 008512d0 12 FUNC GLOBAL DEFAULT 12 helper_uxtb16 │ │ │ │ + 16169: 008512c8 12 FUNC GLOBAL DEFAULT 12 helper_uxtb16 │ │ │ │ 16170: 0151ceaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 16171: 004aebf8 624 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 16172: 00b5dc88 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 16173: 009ec8a8 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 16174: 00a9a8a8 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 16172: 00b5dc80 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 16173: 009ec8a0 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 16174: 00a9a8a0 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 16175: 0066ae2c 164 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 16176: 0151b6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 16177: 0031ecf0 240 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 16178: 0151bfd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 16179: 014e7fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 16180: 0151cec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 16181: 004031dc 260 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 16182: 0151b5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 16183: 00aeee4c 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 16183: 00aeee44 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 16184: 0050c28c 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 16185: 0151b2c9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 16186: 014467ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_b │ │ │ │ 16187: 014e7afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 16188: 014ef124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ - 16189: 0086e310 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitos │ │ │ │ + 16189: 0086e308 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitos │ │ │ │ 16190: 014e2c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 16191: 009edaf0 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 16192: 008a5410 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 16191: 009edae8 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 16192: 008a5408 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 16193: 003da4f8 504 FUNC GLOBAL DEFAULT 12 soc_dma_port_add_fifo │ │ │ │ 16194: 0151b3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 16195: 002cf430 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 16196: 01446660 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_d │ │ │ │ 16197: 01431dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovi │ │ │ │ 16198: 00321394 228 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ - 16199: 009562b8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ + 16199: 009562b0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 16200: 002b771c 256 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 16201: 00516448 332 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ 16202: 014e03ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 16203: 014dd2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 16204: 014f8178 4 OBJECT GLOBAL DEFAULT 25 usr_blobs │ │ │ │ 16205: 01446768 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_h │ │ │ │ 16206: 0151bf0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 16207: 0151c13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 16208: 014f10b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 16209: 014e40f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 16210: 014f3d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 16211: 01394308 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ - 16212: 0093e254 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 16213: 00b64f6c 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ - 16214: 0084f13c 76 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u16 │ │ │ │ - 16215: 00b27530 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 16216: 00aba1c4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 16212: 0093e24c 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ + 16213: 00b64f64 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 16214: 0084f134 76 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u16 │ │ │ │ + 16215: 00b27528 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 16216: 00aba1bc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 16217: 0151cd1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 16218: 014ee6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 16219: 014f3cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 16220: 00321d8c 344 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 16221: 014466e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_s │ │ │ │ - 16222: 008ecc78 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ + 16222: 008ecc70 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 16223: 0151bdb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 16224: 01454f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tould │ │ │ │ 16225: 014ea3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 16226: 014556a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toulh │ │ │ │ 16227: 014dea6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ 16228: 007b15e8 116 FUNC GLOBAL DEFAULT 12 gen_gvec_fabs │ │ │ │ - 16229: 00b6a6b0 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 16229: 00b6a6a8 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 16230: 0151b4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 16231: 0151d718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 16232: 014f0d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 16233: 014ecf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 16234: 008a3fb8 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 16234: 008a3fb0 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 16235: 0151ca92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ - 16236: 0085d580 340 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_h │ │ │ │ + 16236: 0085d578 340 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_h │ │ │ │ 16237: 0074c004 104 FUNC GLOBAL DEFAULT 12 omap_mpuio_key │ │ │ │ 16238: 0151cc18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 16239: 00658504 280 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 16240: 00aafa34 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 16240: 00aafa2c 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 16241: 01455288 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touls │ │ │ │ 16242: 014e15a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 16243: 0151d196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 16244: 006c0ea8 720 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 16245: 00b4c464 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 16245: 00b4c45c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 16246: 0050f454 292 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init_rom │ │ │ │ 16247: 01392508 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 16248: 014e2148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 16249: 0085d6d4 344 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_s │ │ │ │ - 16250: 00adc78c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 16251: 00ba9f2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 16252: 00b44024 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 16253: 00abd368 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 16249: 0085d6cc 344 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_s │ │ │ │ + 16250: 00adc784 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 16251: 00ba9f24 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 16252: 00b4401c 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 16253: 00abd360 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 16254: 0151d714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 16255: 014f1f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 16256: 014eef44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 16257: 00a7dedc 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 16257: 00a7ded4 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 16258: 0141373c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 16259: 00aa4ca0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 16259: 00aa4c98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 16260: 01419070 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 16261: 014eac5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 16262: 0151cba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 16263: 002a3364 200 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 16264: 013ba400 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 16265: 0151c6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ 16266: 014f3230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 16267: 014f2988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 16268: 008e4280 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ + 16268: 008e4278 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 16269: 01418ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 16270: 0151ce64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 16271: 014e1e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ - 16272: 008e59b0 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ - 16273: 00b3d32c 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 16272: 008e59a8 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ + 16273: 00b3d324 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 16274: 0151d8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ - 16275: 008dd430 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ + 16275: 008dd428 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 16276: 006d9fcc 224 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 16277: 0151c6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 16278: 006f3710 124 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 16279: 0151b47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 16280: 009c32cc 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ - 16281: 0086c6e0 76 FUNC GLOBAL DEFAULT 12 helper_ssubaddx │ │ │ │ + 16280: 009c32c4 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 16281: 0086c6d8 76 FUNC GLOBAL DEFAULT 12 helper_ssubaddx │ │ │ │ 16282: 0151c23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 16283: 014f455c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 16284: 009d3664 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 16284: 009d365c 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 16285: 014e6adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 16286: 0151c070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 16287: 00b356f8 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 16287: 00b356f0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 16288: 0151b86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ - 16289: 0095ac54 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 16290: 00cfc754 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 16289: 0095ac4c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ + 16290: 00cfc744 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 16291: 013ba358 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 16292: 002b39e8 400 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 16293: 008b646c 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 16293: 008b6464 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 16294: 014ea268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 16295: 00b0a1a8 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ - 16296: 0082e038 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsb │ │ │ │ + 16295: 00b0a1a0 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 16296: 0082e030 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsb │ │ │ │ 16297: 00673784 236 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 16298: 014f1504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 16299: 009996e4 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 16299: 009996dc 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 16300: 0151bae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 16301: 0066ec44 688 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ - 16302: 008eed8c 320 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 16303: 0084f188 20 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u32 │ │ │ │ - 16304: 00ad6a9c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 16305: 00aefdfc 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 16302: 008eed84 320 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ + 16303: 0084f180 20 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u32 │ │ │ │ + 16304: 00ad6a94 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 16305: 00aefdf4 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 16306: 014f2bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 16307: 0082e0b4 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsh │ │ │ │ + 16307: 0082e0ac 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsh │ │ │ │ 16308: 0062f484 1728 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 16309: 009cc05c 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 16309: 009cc054 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 16310: 0151de84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 16311: 002cb6e0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 16312: 0151d60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 16313: 0151cc7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 16314: 00aa9338 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 16314: 00aa9330 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ 16315: 01427028 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsub8 │ │ │ │ - 16316: 00b0a5dc 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 16316: 00b0a5d4 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 16317: 014f3fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 16318: 0059e4a4 108 FUNC GLOBAL DEFAULT 12 ssi_create_peripheral │ │ │ │ 16319: 0151d8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 16320: 00add550 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 16321: 00ae7688 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 16320: 00add548 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 16321: 00ae7680 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 16322: 006deed4 228 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ - 16323: 00b7d440 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 16324: 00a65e2c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 16323: 00b7d438 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 16324: 00a65e24 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 16325: 014dde58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 16326: 00a44994 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 16327: 009d36a4 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 16326: 00a4498c 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 16327: 009d369c 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 16328: 00564de0 104 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 16329: 014e8668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 16330: 00b3d160 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 16331: 00b1c2f8 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 16330: 00b3d158 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 16331: 00b1c2f0 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 16332: 013bce38 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 16333: 0151d2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ - 16334: 0082e158 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsw │ │ │ │ + 16334: 0082e150 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsw │ │ │ │ 16335: 006e42e8 220 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 16336: 00b6f584 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 16337: 00b91184 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 16336: 00b6f57c 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 16337: 00b9117c 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ 16338: 007b041c 96 FUNC GLOBAL DEFAULT 12 gen_neon_sqshli │ │ │ │ - 16339: 00aeb6f0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ - 16340: 00860200 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_b │ │ │ │ + 16339: 00aeb6e8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 16340: 008601f8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_b │ │ │ │ 16341: 0151cb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 16342: 0151d476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ - 16343: 008610f4 228 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_d │ │ │ │ + 16343: 008610ec 228 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_d │ │ │ │ 16344: 004d764c 112 FUNC GLOBAL DEFAULT 12 vhost_set_vring_enable │ │ │ │ 16345: 005c5d00 188 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 16346: 0151d418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 16347: 00984a50 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 16348: 00b75ea0 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 16347: 00984a48 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 16348: 00b75e98 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 16349: 014e6e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 16350: 0050c51c 200 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 16351: 014e061c 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 16352: 0151ba64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 16353: 0151c9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ - 16354: 008602c4 208 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_h │ │ │ │ + 16354: 008602bc 208 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_h │ │ │ │ 16355: 0144c330 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlah_idx │ │ │ │ - 16356: 00959c20 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ + 16356: 00959c18 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 16357: 0151ba20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 16358: 0151d2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 16359: 002b781c 252 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 16360: 009897a0 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ - 16361: 0091fd30 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ + 16360: 00989798 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 16361: 0091fd28 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 16362: 014ed8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 16363: 006d9684 196 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 16364: 014de058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ 16365: 0144bf94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uitos │ │ │ │ - 16366: 00ad8724 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 16366: 00ad871c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 16367: 014eeef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 16368: 014e9c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 16369: 005c6120 168 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 16370: 00a9c8d4 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 16371: 00d414c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 16372: 009be80c 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 16370: 00a9c8cc 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 16371: 00d414b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 16372: 009be804 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ 16373: 0151b7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_CONFIG_CACHE_INV_DSTATE │ │ │ │ - 16374: 0097b704 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 16374: 0097b6fc 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 16375: 014dca18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 16376: 00860394 212 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_s │ │ │ │ - 16377: 00b6041c 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 16378: 00b66a60 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 16379: 00b02a40 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 16376: 0086038c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_s │ │ │ │ + 16377: 00b60414 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 16378: 00b66a58 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 16379: 00b02a38 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 16380: 0151c4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 16381: 00320a08 336 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 16382: 00ab62cc 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 16383: 00aa3a4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 16382: 00ab62c4 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 16383: 00aa3a44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 16384: 0151c186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 16385: 00981644 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 16386: 0097bd00 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 16385: 0098163c 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 16386: 0097bcf8 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 16387: 014ead4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 16388: 0151c5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 16389: 009daa44 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 16389: 009daa3c 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 16390: 00380558 220 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 16391: 00936e3c 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 16391: 00936e34 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 16392: 014e733c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 16393: 0151c246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 16394: 014f0924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 16395: 0151cbbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 16396: 0151cc1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 16397: 014e33d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 16398: 0151c79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 16399: 0151d6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 16400: 006f3418 428 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 16401: 014e40e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 16402: 009d0f10 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 16402: 009d0f08 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 16403: 0151d462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 16404: 014ef6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_READ_EVENT │ │ │ │ 16405: 014e1870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 16406: 00b6acc4 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 16407: 00b8f388 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ - 16408: 0091f9ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ + 16406: 00b6acbc 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 16407: 00b8f380 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 16408: 0091f9e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 16409: 0151cdcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 16410: 0151ca86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 16411: 0071182c 172 FUNC GLOBAL DEFAULT 12 arm_pamax │ │ │ │ 16412: 01416628 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 16413: 0151d634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ - 16414: 0082e1fc 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddub │ │ │ │ + 16414: 0082e1f4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddub │ │ │ │ 16415: 0151cba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 16416: 014f1c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ - 16417: 00a33970 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 16417: 00a33968 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 16418: 014efc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 16419: 014f528c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ - 16420: 0082e278 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduh │ │ │ │ + 16420: 0082e270 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduh │ │ │ │ 16421: 006d8df8 68 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 16422: 00db1380 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 16422: 00db1370 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 16423: 01417c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 16424: 0078b10c 180 FUNC GLOBAL DEFAULT 12 arm_debug_check_watchpoint │ │ │ │ 16425: 0151cab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 16426: 006b5360 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 16427: 014eee44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 16428: 014136b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 16429: 00b8ec18 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 16429: 00b8ec10 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 16430: 0151d270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ - 16431: 0091c6cc 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ + 16431: 0091c6c4 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 16432: 014e632c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 16433: 0151bc72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 16434: 01512ba6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_target_c │ │ │ │ 16435: 0151ded8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 16436: 014de610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 16437: 007071dc 88 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 16438: 014e0d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 16439: 014f0754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 16440: 006abbf0 48 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 16441: 014f10e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 16442: 00b74dcc 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ - 16443: 0086c9f0 68 FUNC GLOBAL DEFAULT 12 helper_shadd16 │ │ │ │ - 16444: 0082e31c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduw │ │ │ │ + 16442: 00b74dc4 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 16443: 0086c9e8 68 FUNC GLOBAL DEFAULT 12 helper_shadd16 │ │ │ │ + 16444: 0082e314 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduw │ │ │ │ 16445: 0151be22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 16446: 00b8695c 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 16447: 00aee1e0 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 16446: 00b86954 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 16447: 00aee1d8 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 16448: 0066cd40 180 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 16449: 00adc968 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 16449: 00adc960 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 16450: 006182c8 236 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 16451: 014f2f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 16452: 00ade7d8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 16452: 00ade7d0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 16453: 004dc28c 132 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 16454: 014f32e0 244 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 16455: 013fcef0 2448 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 16456: 0151c3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 16457: 014199d8 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 16458: 014e3d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 16459: 0151ccc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 16460: 014e0a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 16461: 014f0884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 16462: 0151df0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 16463: 00b83750 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ - 16464: 009cdb10 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 16463: 00b83748 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ + 16464: 009cdb08 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 16465: 0151c710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 16466: 014e5880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 16467: 00611c34 56 FUNC GLOBAL DEFAULT 12 vfio_mig_add_bytes_transferred │ │ │ │ - 16468: 009ed69c 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 16468: 009ed694 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 16469: 0151d81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ - 16470: 009076bc 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ - 16471: 00838100 276 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhxsw │ │ │ │ + 16470: 009076b4 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ + 16471: 008380f8 276 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhxsw │ │ │ │ 16472: 014e8548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 16473: 014f217c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 16474: 0151bf64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 16475: 0028ab2c 72 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 16476: 00b8f18c 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 16477: 00b6cfc8 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 16476: 00b8f184 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 16477: 00b6cfc0 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 16478: 0151bc80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 16479: 00ab0a48 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 16479: 00ab0a40 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 16480: 014de2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 16481: 007b00fc 112 FUNC GLOBAL DEFAULT 12 gen_gvec_srshl │ │ │ │ 16482: 014e7a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 16483: 014dd3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ - 16484: 0084f54c 56 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u8 │ │ │ │ + 16484: 0084f544 56 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u8 │ │ │ │ 16485: 01454eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqd │ │ │ │ 16486: 0151d7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 16487: 00aaa05c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 16487: 00aaa054 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 16488: 0028a8f8 48 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 16489: 00b466a0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 16489: 00b46698 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 16490: 014555a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqh │ │ │ │ 16491: 007afa60 112 FUNC GLOBAL DEFAULT 12 gen_gvec_srshr │ │ │ │ - 16492: 0085cff8 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_d │ │ │ │ + 16492: 0085cff0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_d │ │ │ │ 16493: 0151b6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 16494: 00ad8b40 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ - 16495: 0085ce70 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_h │ │ │ │ + 16494: 00ad8b38 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 16495: 0085ce68 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_h │ │ │ │ 16496: 00533168 296 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex_host │ │ │ │ 16497: 006e6c64 44 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 16498: 0151b6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 16499: 0139a1e8 52 OBJECT GLOBAL DEFAULT 21 vmstate_locty │ │ │ │ - 16500: 009647d8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ + 16500: 009647d0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 16501: 00503f80 196 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 16502: 00b18df0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 16502: 00b18de8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 16503: 004e0c4c 1684 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 16504: 0056901c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 16505: 006692f4 284 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 16506: 01455204 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqs │ │ │ │ 16507: 0151bd66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 16508: 004dc0b8 40 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ 16509: 0142bf90 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_cp_reg │ │ │ │ - 16510: 008f43ac 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ + 16510: 008f43a4 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 16511: 0151b3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 16512: 0151b350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ - 16513: 0085cf34 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_s │ │ │ │ + 16513: 0085cf2c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_s │ │ │ │ 16514: 014f0084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 16515: 014e2564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 16516: 006d9a30 264 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 16517: 006e7a34 104 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 16518: 00b22678 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 16518: 00b22670 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 16519: 014e5330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 16520: 014e3388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 16521: 002eb73c 340 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 16522: 014f4824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 16523: 014e3a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 16524: 00b69d28 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 16524: 00b69d20 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 16525: 0151d5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CVAL_WRITE_DSTATE │ │ │ │ 16526: 014e53f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 16527: 014e615c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ - 16528: 009c4adc 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ + 16528: 009c4ad4 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ 16529: 01416b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 16530: 014f8698 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 16531: 008c4c14 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 16531: 008c4c0c 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 16532: 014dd900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 16533: 013b7f98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 16534: 00abe474 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 16534: 00abe46c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 16535: 014ed134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 16536: 01455834 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqd_round_to_zero │ │ │ │ - 16537: 008e4288 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ + 16537: 008e4280 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 16538: 014e2a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 16539: 00aa3150 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 16540: 00b00120 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 16541: 00a9e684 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 16542: 00a9ff4c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 16539: 00aa3148 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 16540: 00b00118 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 16541: 00a9e67c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 16542: 00a9ff44 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 16543: 0151c3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 16544: 00ad4724 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ - 16545: 008e1f8c 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ + 16544: 00ad471c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 16545: 008e1f84 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 16546: 0151bb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 16547: 0070ce10 56 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 16548: 0151b44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 16549: 00b034b0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 16549: 00b034a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 16550: 014f32d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 16551: 008b4db0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 16551: 008b4da8 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 16552: 002bd1d0 324 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 16553: 0066ab48 180 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ - 16554: 00948894 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ + 16554: 0094888c 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 16555: 01422b54 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 16556: 0151b9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ 16557: 0144d098 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlsh_s16 │ │ │ │ - 16558: 00b085a8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 16558: 00b085a0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 16559: 0078b8cc 168 FUNC GLOBAL DEFAULT 12 arm_adjust_watchpoint_address │ │ │ │ 16560: 004d76bc 2216 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 16561: 0151bad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ 16562: 0151cb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_DSTATE │ │ │ │ - 16563: 00b32330 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 16564: 00b3e18c 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 16565: 00996598 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 16563: 00b32328 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 16564: 00b3e184 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 16565: 00996590 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 16566: 0151c67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 16567: 0151be2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 16568: 0151b2bb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 16569: 014e059c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 16570: 014f212c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 16571: 005132b8 92 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 16572: 00323648 96 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 16573: 009fa190 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 16574: 00a65bc4 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 16575: 00b4f254 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 16573: 009fa188 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 16574: 00a65bbc 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 16575: 00b4f24c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 16576: 0043273c 100 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 16577: 0066e628 632 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 16578: 01417078 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 16579: 00ae9864 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 16579: 00ae985c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 16580: 014e8368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 16581: 009fb3d8 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 16581: 009fb3d0 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 16582: 014f3704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 16583: 0151c96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 16584: 0037d5c4 64 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 16585: 0151cdd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 16586: 0151ba42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 16587: 003755d0 164 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 16588: 014f25dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 16589: 0086327c 116 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a32 │ │ │ │ + 16589: 00863274 116 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a32 │ │ │ │ 16590: 0151c274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 16591: 00b168e4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 16591: 00b168dc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 16592: 0151cf72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 16593: 00b1929c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 16593: 00b19294 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 16594: 003d9b1c 636 FUNC GLOBAL DEFAULT 12 omap_dma_init │ │ │ │ 16595: 0151b676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 16596: 00b73fa0 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 16597: 0098a078 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 16596: 00b73f98 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 16597: 0098a070 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 16598: 002c8054 152 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 16599: 00797fb8 180 FUNC GLOBAL DEFAULT 12 arm_security_space │ │ │ │ 16600: 004924c8 176 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ - 16601: 0091a3f4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ + 16601: 0091a3ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 16602: 00371ecc 140 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 16603: 014f42fc 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ - 16604: 00972db0 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ + 16604: 00972da8 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 16605: 0151c672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 16606: 0151ce70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16607: 0151d4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 16608: 00b2573c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 16608: 00b25734 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 16609: 0151c360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ - 16610: 008ed03c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ + 16610: 008ed034 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 16611: 006b1928 944 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 16612: 008b6424 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 16613: 008fe304 660 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 16612: 008b641c 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 16613: 008fe2fc 660 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 16614: 0144b7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_ds │ │ │ │ 16615: 0151d1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 16616: 006e9b4c 380 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 16617: 0144b754 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_du │ │ │ │ 16618: 002c7588 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 16619: 00afdab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 16620: 009b1b58 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 16621: 00b2f014 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 16619: 00afdab0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 16620: 009b1b50 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 16621: 00b2f00c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 16622: 014dda50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 16623: 002caa8c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 16624: 0151d378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 16625: 00b6e730 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 16626: 00b98f54 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 16625: 00b6e728 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 16626: 00b98f4c 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 16627: 0151bcac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 16628: 01412cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 16629: 014e8518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 16630: 014e2a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ 16631: 014ebbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_EVENT │ │ │ │ - 16632: 00ac6cf8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 16632: 00ac6cf0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 16633: 00719e54 3644 FUNC GLOBAL DEFAULT 12 arm_load_kernel │ │ │ │ 16634: 014f1888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 16635: 009fb348 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 16635: 009fb340 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 16636: 0151bb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 16637: 00dbf2c8 224 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid │ │ │ │ - 16638: 009efe64 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 16639: 008b4308 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 16640: 00b0aea4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 16641: 00aaab30 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 16637: 00dbf2b8 224 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid │ │ │ │ + 16638: 009efe5c 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 16639: 008b4300 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 16640: 00b0ae9c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 16641: 00aaab28 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 16642: 0143d474 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovntb │ │ │ │ 16643: 014dd380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 16644: 0143538c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarb │ │ │ │ 16645: 002bd8b8 360 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 16646: 0151be4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 16647: 006784c4 80 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 16648: 0143d3f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnth │ │ │ │ 16649: 0144cf90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlsh_s32 │ │ │ │ 16650: 0030368c 636 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 16651: 01435308 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarh │ │ │ │ - 16652: 0090e55c 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 16653: 009922f0 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 16654: 00db13e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 16652: 0090e554 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ + 16653: 009922e8 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 16654: 00db13d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 16655: 014dc958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 16656: 0066f0c4 308 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ - 16657: 00916aac 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ + 16657: 00916aa4 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 16658: 014ebdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 16659: 014d7198 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 16660: 0151bcba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 16661: 00a31e54 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 16662: 00a4a140 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ - 16663: 0083a324 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sb │ │ │ │ + 16661: 00a31e4c 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 16662: 00a4a138 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 16663: 0083a31c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sb │ │ │ │ 16664: 00704b64 60 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 16665: 00aa51a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ - 16666: 0084ff38 132 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s8 │ │ │ │ + 16665: 00aa51a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 16666: 0084ff30 132 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s8 │ │ │ │ 16667: 0151d6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 16668: 0099e8ac 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 16668: 0099e8a4 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 16669: 014e9fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 16670: 0151b2d1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 16671: 00b88bb4 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 16671: 00b88bac 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 16672: 014dc968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ - 16673: 0083a3d0 220 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sh │ │ │ │ + 16673: 0083a3c8 220 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sh │ │ │ │ 16674: 0151d6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 16675: 006c3b38 6764 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 16676: 00b43de4 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 16677: 009e2f2c 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 16676: 00b43ddc 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 16677: 009e2f24 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 16678: 01435284 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarw │ │ │ │ 16679: 014dec6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 16680: 006ad020 80 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 16681: 014e3b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 16682: 0151c5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 16683: 014eb02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_EVENT │ │ │ │ - 16684: 0082ae18 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev16b │ │ │ │ + 16684: 0082ae10 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev16b │ │ │ │ 16685: 0151bf16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 16686: 0151cfcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 16687: 00b6df70 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 16688: 009fe728 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 16687: 00b6df68 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 16688: 009fe720 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ 16689: 014f817c 4 OBJECT GLOBAL DEFAULT 25 smbios_tables_len │ │ │ │ 16690: 0051d2e8 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 16691: 0092c478 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 16692: 009bda30 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 16691: 0092c470 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 16692: 009bda28 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 16693: 014f1474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 16694: 014ed494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ - 16695: 0083a4ac 200 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sw │ │ │ │ + 16695: 0083a4a4 200 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sw │ │ │ │ 16696: 006937f0 220 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 16697: 01452ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s8 │ │ │ │ 16698: 0151cbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 16699: 0151b3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 16700: 0151b97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 16701: 0151cb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_REG_DSTATE │ │ │ │ 16702: 014ec5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 16703: 014dde68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 16704: 0151bad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 16705: 002bcb68 236 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 16706: 00b201d0 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 16706: 00b201c8 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 16707: 014ee70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 16708: 00304824 344 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 16709: 0051d428 316 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ 16710: 01457e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_vlstm │ │ │ │ - 16711: 00929ec0 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 16711: 00929eb8 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 16712: 006c7e48 296 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 16713: 0144bbf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_fs │ │ │ │ 16714: 014ebf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 16715: 00b3513c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 16716: 00b185f4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 16715: 00b35134 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 16716: 00b185ec 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 16717: 0144bb74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_fu │ │ │ │ 16718: 0151ca82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 16719: 0151d712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 16720: 00b6058c 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 16720: 00b60584 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 16721: 002c8d5c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 16722: 014dfe24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 16723: 00b29bf4 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 16723: 00b29bec 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 16724: 01422ae4 8 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 16725: 014ddb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 16726: 0151caf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 16727: 008b9fac 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 16728: 0097d300 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 16727: 008b9fa4 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 16728: 0097d2f8 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 16729: 014f1af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 16730: 0036c2f8 88 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 16731: 004dc25c 48 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 16732: 014f04d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 16733: 00b49080 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 16734: 009c1b7c 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 16733: 00b49078 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 16734: 009c1b74 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 16735: 014df7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_EVENT_EVENT │ │ │ │ 16736: 00709490 672 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 16737: 014f3220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 16738: 00b945d0 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 16738: 00b945c8 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 16739: 014ede7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 16740: 0151c7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ - 16741: 008632f0 144 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a64 │ │ │ │ + 16741: 008632e8 144 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a64 │ │ │ │ 16742: 014f04a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 16743: 014e52b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 16744: 0151cd42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 16745: 006e3804 196 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 16746: 009f97dc 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 16746: 009f97d4 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 16747: 0151def0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 16748: 00abe5b8 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 16749: 00afa210 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 16750: 00aa2f28 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 16751: 00ae8478 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 16752: 00ae2f48 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 16748: 00abe5b0 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 16749: 00afa208 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 16750: 00aa2f20 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 16751: 00ae8470 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 16752: 00ae2f40 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 16753: 00614080 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_unregister_container │ │ │ │ - 16754: 0086d7d0 64 FUNC GLOBAL DEFAULT 12 arm_set_ah_fp_behaviours │ │ │ │ + 16754: 0086d7c8 64 FUNC GLOBAL DEFAULT 12 arm_set_ah_fp_behaviours │ │ │ │ 16755: 007a009c 408 FUNC GLOBAL DEFAULT 12 gt_direct_access_timer_offset │ │ │ │ 16756: 014e0de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 16757: 0151b966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 16758: 0151bb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 16759: 014e2794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ - 16760: 008e38c0 556 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ + 16760: 008e38b8 556 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 16761: 00331c48 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 16762: 014ebe5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 16763: 014f07b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 16764: 0051d9e4 588 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 16765: 009ec0bc 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 16766: 00a9f5ac 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 16765: 009ec0b4 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 16766: 00a9f5a4 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 16767: 014df488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 16768: 00b0c940 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ - 16769: 0083a0d4 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_ub │ │ │ │ - 16770: 0084fedc 92 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u8 │ │ │ │ + 16768: 00b0c938 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 16769: 0083a0cc 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_ub │ │ │ │ + 16770: 0084fed4 92 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u8 │ │ │ │ 16771: 0151bd5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ 16772: 014ef620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_READ_EVENT │ │ │ │ - 16773: 00b64fbc 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 16773: 00b64fb4 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 16774: 014e7a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 16775: 014dd280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 16776: 0092dad8 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 16776: 0092dad0 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 16777: 014e8dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ - 16778: 0083a180 220 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uh │ │ │ │ + 16778: 0083a178 220 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uh │ │ │ │ 16779: 014e1efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 16780: 009cc718 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 16780: 009cc710 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 16781: 00348ac4 552 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 16782: 013bcaf0 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 16783: 0151ce3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ - 16784: 0081cbec 192 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32 │ │ │ │ + 16784: 0081cbe4 192 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32 │ │ │ │ 16785: 0151c6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 16786: 0151b297 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 16787: 00a9d960 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 16787: 00a9d958 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 16788: 014eb04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RDR_MATCH_EVENT │ │ │ │ 16789: 0151b7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STRONGARM_UART_UPDATE_PARAMETERS_DSTATE │ │ │ │ 16790: 00349538 44 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 16791: 00655de4 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 16792: 0151c074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 16793: 00b60a28 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 16793: 00b60a20 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 16794: 0151c914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 16795: 014e7e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 16796: 014ec924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ - 16797: 0083bdf4 120 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbb │ │ │ │ + 16797: 0083bdec 120 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbb │ │ │ │ 16798: 003025d8 84 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 16799: 00ae3268 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 16799: 00ae3260 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 16800: 0151b644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 16801: 00adbd74 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 16801: 00adbd6c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 16802: 014dca48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 16803: 014f0044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 16804: 0151ca42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_ENTER_RESET_DSTATE │ │ │ │ 16805: 00379898 3300 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 16806: 0069349c 96 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 16807: 0083a25c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uw │ │ │ │ + 16807: 0083a254 200 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uw │ │ │ │ 16808: 014ef4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_EVENT │ │ │ │ - 16809: 0083be6c 168 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbh │ │ │ │ - 16810: 00b1912c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 16809: 0083be64 168 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbh │ │ │ │ + 16810: 00b19124 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 16811: 0151b69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ 16812: 01452b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u8 │ │ │ │ 16813: 0151df06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 16814: 0151be96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 16815: 014e6a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 16816: 014ef0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 16817: 002be1a4 360 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 16818: 014ed784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 16819: 014e710c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 16820: 0028b734 496 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 16821: 00aa7454 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 16821: 00aa744c 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 16822: 0151be9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 16823: 014f1ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 16824: 0151ba30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 16825: 0151c51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 16826: 014177b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 16827: 009f06f8 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 16827: 009f06f0 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 16828: 002c557c 188 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 16829: 01512be9 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 16830: 0151b812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_ACPI_SETUP_DSTATE │ │ │ │ 16831: 014d6cdc 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 16832: 0144edfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_u16 │ │ │ │ 16833: 0144b9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_hs │ │ │ │ 16834: 0151d698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 16835: 00b9a0c4 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 16835: 00b9a0bc 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 16836: 0151c1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 16837: 00920c40 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 16837: 00920c38 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 16838: 0151c5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ - 16839: 0084f284 156 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s8 │ │ │ │ + 16839: 0084f27c 156 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s8 │ │ │ │ 16840: 005c61c8 160 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 16841: 0144b964 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_hu │ │ │ │ 16842: 014de924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 16843: 0151c85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ - 16844: 0096b670 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ + 16844: 0096b668 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 16845: 014ecae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 16846: 0151d300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 16847: 0151b5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 16848: 00ab4cec 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 16848: 00ab4ce4 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 16849: 01433a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsb │ │ │ │ 16850: 003e8c24 8 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 16851: 009cf7d0 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 16851: 009cf7c8 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 16852: 004da9b4 844 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 16853: 00b3b800 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 16853: 00b3b7f8 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 16854: 014e2308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 16855: 00b5ca6c 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 16855: 00b5ca64 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 16856: 0151b414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ - 16857: 00864a38 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_b │ │ │ │ + 16857: 00864a30 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_b │ │ │ │ 16858: 006934fc 168 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 16859: 00864c60 220 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_d │ │ │ │ - 16860: 00aa2f84 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 16859: 00864c58 220 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_d │ │ │ │ + 16860: 00aa2f7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 16861: 0151c254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 16862: 006f2ba8 364 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 16863: 0151b295 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ 16864: 014339c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsh │ │ │ │ - 16865: 00ad49a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 16865: 00ad49a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 16866: 014eee24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 16867: 0151ca8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ - 16868: 00864af0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_h │ │ │ │ + 16868: 00864ae8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_h │ │ │ │ 16869: 013bd05c 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 16870: 00a9a2fc 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 16871: 00ba81bc 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 16870: 00a9a2f4 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 16871: 00ba81b4 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 16872: 0151c64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 16873: 014df628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 16874: 0151b8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 16875: 00af25a0 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 16875: 00af2598 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 16876: 013bc714 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 16877: 014e98a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 16878: 00b6a9c4 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 16878: 00b6a9bc 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 16879: 013bcb44 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 16880: 00b497a0 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 16881: 009c0b64 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 16880: 00b49798 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 16881: 009c0b5c 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 16882: 014e2248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 16883: 008452fc 492 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270h │ │ │ │ - 16884: 00b42600 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 16885: 00ba713c 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 16883: 008452f4 492 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270h │ │ │ │ + 16884: 00b425f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 16885: 00ba7134 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 16886: 0151ce10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 16887: 00864bb0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_s │ │ │ │ - 16888: 00b8c0ac 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 16887: 00864ba8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_s │ │ │ │ + 16888: 00b8c0a4 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 16889: 01433940 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsw │ │ │ │ 16890: 0045c128 88 FUNC GLOBAL DEFAULT 12 omap_clk_put │ │ │ │ 16891: 014ea178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 16892: 014ee7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ - 16893: 0089d580 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ + 16893: 0089d578 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ 16894: 0151d1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 16895: 00b1a244 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 16895: 00b1a23c 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 16896: 0151b426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 16897: 01441b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursqrte_s │ │ │ │ - 16898: 008f5c20 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ - 16899: 008454e8 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270s │ │ │ │ + 16898: 008f5c18 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ + 16899: 008454e0 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270s │ │ │ │ 16900: 014504ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s8 │ │ │ │ 16901: 0151d68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 16902: 0151c036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ - 16903: 0086f0fc 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos_round_to_nearest │ │ │ │ - 16904: 0091e7ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ + 16903: 0086f0f4 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos_round_to_nearest │ │ │ │ + 16904: 0091e7e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 16905: 014dfab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_CONFIGS_INV_SID_RANGE_EVENT │ │ │ │ 16906: 00400128 104 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ - 16907: 0096d010 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 16908: 00ae04a4 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 16909: 009980dc 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 16910: 009c2598 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 16907: 0096d008 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ + 16908: 00ae049c 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 16909: 009980d4 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 16910: 009c2590 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 16911: 0151d778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 16912: 01451298 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_b │ │ │ │ 16913: 014f2958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 16914: 0145110c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_d │ │ │ │ 16915: 014f3970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 16916: 0151b5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 16917: 014f25ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 16918: 014e645c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 16919: 00aa4908 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ - 16920: 008f60c4 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ + 16919: 00aa4900 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 16920: 008f60bc 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 16921: 01451214 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_h │ │ │ │ 16922: 006e698c 408 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 16923: 013bd96c 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 16924: 00523464 224 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 16925: 00320f10 136 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 16926: 0151b912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 16927: 00b86260 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 16927: 00b86258 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 16928: 006bbc9c 1560 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 16929: 0151b38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 16930: 014e682c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 16931: 009fb358 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 16931: 009fb350 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 16932: 014deb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 16933: 004dbd60 596 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 16934: 0151b2ae 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 16935: 014f3a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 16936: 003f6d34 160 FUNC GLOBAL DEFAULT 12 pmbus_send16 │ │ │ │ 16937: 0151b6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 16938: 013b7ed0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 16939: 014e708c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 16940: 01451190 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_s │ │ │ │ 16941: 0070c450 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 16942: 00b54b38 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 16942: 00b54b30 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 16943: 0032189c 312 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 16944: 00428464 260 FUNC GLOBAL DEFAULT 12 gicv3_redist_mov_lpi │ │ │ │ 16945: 014e8c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 16946: 009278b8 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 16946: 009278b0 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 16947: 00519ba0 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 16948: 014e4a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 16949: 002cbdb8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 16950: 00a2dbc4 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 16951: 00b7f8d8 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 16950: 00a2dbbc 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 16951: 00b7f8d0 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 16952: 014df658 20 OBJECT GLOBAL DEFAULT 24 hw_adc_trace_events │ │ │ │ 16953: 014dd410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 16954: 0086c778 80 FUNC GLOBAL DEFAULT 12 helper_uadd16 │ │ │ │ - 16955: 00adce80 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 16956: 009c8cd4 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 16957: 009fad1c 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ - 16958: 0091e4f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ + 16954: 0086c770 80 FUNC GLOBAL DEFAULT 12 helper_uadd16 │ │ │ │ + 16955: 00adce78 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 16956: 009c8ccc 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 16957: 009fad14 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 16958: 0091e4f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 16959: 014166ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 16960: 0142d538 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpge_scalarh │ │ │ │ - 16961: 00917c18 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ + 16961: 00917c10 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ 16962: 014dfdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 16963: 014ee81c 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 16964: 00b2edec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 16964: 00b2ede4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 16965: 00667854 280 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 16966: 00ae22a8 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 16966: 00ae22a0 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 16967: 014338bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavub │ │ │ │ 16968: 014e97a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 16969: 0151d2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 16970: 0151bfce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 16971: 00af75b4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 16971: 00af75ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 16972: 014f1948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ - 16973: 0081ccac 200 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a64 │ │ │ │ + 16973: 0081cca4 200 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a64 │ │ │ │ 16974: 014dcd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 16975: 013bc5e4 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 16976: 014dd600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 16977: 006bc72c 88 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 16978: 0151d1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ 16979: 0151ca2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_START_SEQUENCER_DSTATE │ │ │ │ 16980: 01433838 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavuh │ │ │ │ - 16981: 00a41d10 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 16981: 00a41d08 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 16982: 0151cc90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 16983: 006b45d8 104 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ - 16984: 00903a2c 464 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ + 16984: 00903a24 464 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 16985: 0142d4b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpge_scalars │ │ │ │ 16986: 0151d716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ - 16987: 00857994 352 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_d │ │ │ │ + 16987: 0085798c 352 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_d │ │ │ │ 16988: 00549d20 1128 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 16989: 014e633c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 16990: 00b27de8 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 16990: 00b27de0 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 16991: 0151c772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 16992: 008564d0 164 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_h │ │ │ │ - 16993: 008b69b4 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 16992: 008564c8 164 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_h │ │ │ │ + 16993: 008b69ac 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 16994: 014e69fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 16995: 005c971c 248 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 16996: 0151cc9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ - 16997: 00958008 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ + 16997: 00958000 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 16998: 014f2078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 16999: 014eec84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ 17000: 014337b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavuw │ │ │ │ - 17001: 00aed880 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 17002: 00b8a3c4 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ - 17003: 00857238 160 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_s │ │ │ │ + 17001: 00aed878 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 17002: 00b8a3bc 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 17003: 00857230 160 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_s │ │ │ │ 17004: 0151b514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 17005: 0151bce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 17006: 014e5890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 17007: 014f3c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 17008: 01413844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 17009: 014e26b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 17010: 0151b752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ - 17011: 00964690 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ + 17011: 00964688 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 17012: 014e3278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 17013: 007afad0 120 FUNC GLOBAL DEFAULT 12 gen_gvec_srsra │ │ │ │ 17014: 0151d86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 17015: 00db14b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 17015: 00db14a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 17016: 0151d22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 17017: 0067879c 664 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 17018: 0151d264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 17019: 0151c218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ 17020: 01456a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvtds │ │ │ │ - 17021: 009b6258 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 17021: 009b6250 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 17022: 0043649c 388 FUNC GLOBAL DEFAULT 12 pc_dimm_plug │ │ │ │ 17023: 0151bb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 17024: 013b4668 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 17025: 006a1c40 932 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 17026: 00667438 220 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 17027: 0151b46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 17028: 00ac57c4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 17028: 00ac57bc 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 17029: 0151c9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 17030: 0098a6f0 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 17030: 0098a6e8 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 17031: 014e4ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 17032: 0151c140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 17033: 014f1d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 17034: 0151b54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 17035: 00669548 284 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 17036: 003f6dd4 156 FUNC GLOBAL DEFAULT 12 pmbus_send32 │ │ │ │ 17037: 014e8ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 17038: 0151d69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 17039: 0151d0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_WRITE_DSTATE │ │ │ │ 17040: 0041d59c 376 FUNC GLOBAL DEFAULT 12 gicv3_its_init_mmio │ │ │ │ - 17041: 008e1e58 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ - 17042: 0082bb44 192 FUNC GLOBAL DEFAULT 12 helper_mve_vorri │ │ │ │ + 17041: 008e1e50 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ + 17042: 0082bb3c 192 FUNC GLOBAL DEFAULT 12 helper_mve_vorri │ │ │ │ 17043: 014e2278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 17044: 0042e95c 4 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 17045: 009eff5c 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ - 17046: 008f1298 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 17047: 00860954 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_b │ │ │ │ - 17048: 009d0d18 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 17045: 009eff54 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 17046: 008f1290 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ + 17047: 0086094c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_b │ │ │ │ + 17048: 009d0d10 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 17049: 014f4f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 17050: 00918260 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ - 17051: 008613b0 240 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_d │ │ │ │ + 17050: 00918258 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ + 17051: 008613a8 240 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_d │ │ │ │ 17052: 014e9e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 17053: 006cb22c 372 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 17054: 0151d07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 17055: 00aaca88 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ - 17056: 008f13a0 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 17057: 00b0cb68 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 17055: 00aaca80 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 17056: 008f1398 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ + 17057: 00b0cb60 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 17058: 00000038 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ - 17059: 00860a2c 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_h │ │ │ │ + 17059: 00860a24 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_h │ │ │ │ 17060: 014e1f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 17061: 00b3fe04 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 17061: 00b3fdfc 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 17062: 0151d936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17063: 0030344c 576 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 17064: 0092c5e8 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 17064: 0092c5e0 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 17065: 002deb30 204 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 17066: 0151cd4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 17067: 006a7b20 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 17068: 006e3ecc 92 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 17069: 0151d05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 17070: 014e692c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 17071: 00860b14 228 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_s │ │ │ │ - 17072: 00ae7dbc 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 17073: 00ac06f0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 17074: 00bae2f0 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ - 17075: 00dbf4e0 200 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid │ │ │ │ + 17071: 00860b0c 228 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_s │ │ │ │ + 17072: 00ae7db4 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 17073: 00ac06e8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 17074: 00bae2e8 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 17075: 00dbf4d0 200 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid │ │ │ │ 17076: 01416bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 17077: 0144eb68 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s16 │ │ │ │ - 17078: 008e546c 152 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 17079: 00b8b0e0 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 17078: 008e5464 152 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ + 17079: 00b8b0d8 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 17080: 0036fab8 152 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 17081: 0151b576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 17082: 014e8b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 17083: 0151c9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 17084: 014e030c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 17085: 0151b8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 17086: 0151ba4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ - 17087: 008f4a90 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ + 17087: 008f4a88 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ 17088: 014ebb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PPI_MEMSET_EVENT │ │ │ │ - 17089: 008fb414 1200 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 17089: 008fb40c 1200 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 17090: 002cf7a0 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 17091: 0151b8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 17092: 014eea44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 17093: 0151d28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 17094: 0151d3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 17095: 0151b55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 17096: 0151c1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ 17097: 0151ccfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_SOF_DSTATE │ │ │ │ 17098: 0067eaa4 32 FUNC GLOBAL DEFAULT 12 defaults_enabled │ │ │ │ 17099: 014ed9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_EVENT │ │ │ │ 17100: 014196b4 32 OBJECT GLOBAL DEFAULT 24 qemu_spice │ │ │ │ 17101: 014ebf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_UTRD_EVENT │ │ │ │ 17102: 013b6070 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_mirror_quirk │ │ │ │ 17103: 0151b41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 17104: 00868b48 200 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_h │ │ │ │ + 17104: 00868b40 200 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_h │ │ │ │ 17105: 006a09d8 16 FUNC GLOBAL DEFAULT 12 qmp_query_dirty_rate │ │ │ │ 17106: 013b6040 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_data_quirk │ │ │ │ 17107: 0151b8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 17108: 01415e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 17109: 014f3ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 17110: 002b36fc 368 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 17111: 0151bdc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ - 17112: 009649d0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ + 17112: 009649c8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ 17113: 014509d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_add_u16 │ │ │ │ 17114: 014e04ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 17115: 00321c48 184 FUNC GLOBAL DEFAULT 12 aml_local │ │ │ │ 17116: 013b7f20 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 17117: 014170fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 17118: 0151b8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ - 17119: 00868c10 200 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_s │ │ │ │ + 17119: 00868c08 200 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_s │ │ │ │ 17120: 0070abe8 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 17121: 014e3408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 17122: 014eb7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 17123: 005c8dec 348 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 17124: 014e81c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ - 17125: 00853a50 92 FUNC GLOBAL DEFAULT 12 helper_ror_cc │ │ │ │ + 17125: 00853a48 92 FUNC GLOBAL DEFAULT 12 helper_ror_cc │ │ │ │ 17126: 014e22f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 17127: 0151c7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 17128: 00ae272c 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 17128: 00ae2724 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 17129: 0151d02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 17130: 00b24b9c 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 17130: 00b24b94 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 17131: 006bc784 72 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 17132: 00b6992c 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 17132: 00b69924 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 17133: 0151d130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 17134: 013bc294 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 17135: 0151b720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 17136: 0050ed78 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 17137: 00ad8454 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 17138: 00aa39f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 17139: 0099561c 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 17137: 00ad844c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 17138: 00aa39e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 17139: 00995614 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 17140: 0151b716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 17141: 00ac92d4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 17141: 00ac92cc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 17142: 0151cf44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ - 17143: 00953b00 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ + 17143: 00953af8 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 17144: 0151d632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 17145: 014e766c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ - 17146: 0095ce64 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 17147: 009cf0bc 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 17146: 0095ce5c 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ + 17147: 009cf0b4 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 17148: 014f1db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 17149: 009e22dc 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 17149: 009e22d4 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 17150: 002ed8fc 248 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 17151: 0151c27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 17152: 0151cf8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ - 17153: 0086ed48 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos_round_to_nearest │ │ │ │ + 17153: 0086ed40 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos_round_to_nearest │ │ │ │ 17154: 014f51dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 17155: 00a9cd54 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 17155: 00a9cd4c 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 17156: 002d885c 152 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 17157: 0151c40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 17158: 0099e9c4 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 17158: 0099e9bc 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 17159: 0151d856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 17160: 00db12d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 17160: 00db12c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 17161: 014e1250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 17162: 0151b2b4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 17163: 00aa8434 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 17164: 0099677c 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 17163: 00aa842c 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 17164: 00996774 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 17165: 0151ce42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 17166: 014e4c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 17167: 00679028 64 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 17168: 006fb3bc 104 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 17169: 0151cc36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 17170: 0151c87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 17171: 005257c4 1080 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 17172: 014ea638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 17173: 0144eae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s32 │ │ │ │ 17174: 0151b910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 17175: 006e829c 192 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 17176: 00ad2568 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 17176: 00ad2560 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 17177: 014f4670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 17178: 0151baea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 17179: 0151c314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 17180: 014f1c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 17181: 0151d0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 17182: 00aec7e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 17182: 00aec7dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 17183: 0151d4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 17184: 014f255c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 17185: 0151bc74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 17186: 014f2f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 17187: 014deebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 17188: 00670ce8 224 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 17189: 00ab4aec 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 17189: 00ab4ae4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 17190: 0151bd12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 17191: 0151d90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 17192: 0151b340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 17193: 00a8a2f4 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 17193: 00a8a2ec 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 17194: 003f6e70 188 FUNC GLOBAL DEFAULT 12 pmbus_send64 │ │ │ │ 17195: 0151cfb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ - 17196: 00855b00 148 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s16 │ │ │ │ + 17196: 00855af8 148 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s16 │ │ │ │ 17197: 0151d76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 17198: 014e1c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 17199: 014e9b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 17200: 01429548 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtsb │ │ │ │ 17201: 014ec8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 17202: 00a27d90 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ - 17203: 0091eb08 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ + 17202: 00a27d88 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 17203: 0091eb00 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 17204: 014e8568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 17205: 0151d77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 17206: 014e28d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 17207: 014de794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 17208: 00b030bc 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 17208: 00b030b4 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 17209: 0151b71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 17210: 00b77870 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 17211: 00ac3894 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 17210: 00b77868 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 17211: 00ac388c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 17212: 0151ba96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 17213: 0034876c 356 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 17214: 0151c0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 17215: 01429758 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtsl │ │ │ │ - 17216: 00920ce8 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ - 17217: 00845c30 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalarh │ │ │ │ + 17216: 00920ce0 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 17217: 00845c28 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalarh │ │ │ │ 17218: 0151ba8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 17219: 008298f4 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld20b │ │ │ │ - 17220: 00b66534 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 17219: 008298ec 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld20b │ │ │ │ + 17220: 00b6652c 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ 17221: 007bbca0 156 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i32 │ │ │ │ 17222: 0144f198 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s16 │ │ │ │ - 17223: 00978ae8 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 17223: 00978ae0 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 17224: 0151ccdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 17225: 005295ec 48 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 17226: 00371fe0 96 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 17227: 01429650 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtsw │ │ │ │ 17228: 01512bdb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ - 17229: 00829a84 196 FUNC GLOBAL DEFAULT 12 helper_mve_vld20h │ │ │ │ + 17229: 00829a7c 196 FUNC GLOBAL DEFAULT 12 helper_mve_vld20h │ │ │ │ 17230: 0151c0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 17231: 014e0a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 17232: 009f0c30 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ - 17233: 00845d88 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalars │ │ │ │ + 17232: 009f0c28 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 17233: 00845d80 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalars │ │ │ │ 17234: 005c6f64 492 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 17235: 00931b54 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 17236: 009d1bf8 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 17235: 00931b4c 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 17236: 009d1bf0 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 17237: 0151d056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 17238: 00ad6c04 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 17238: 00ad6bfc 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 17239: 014ed0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 17240: 0062ff7c 124 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ - 17241: 0091d9b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ + 17241: 0091d9b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 17242: 0066a31c 244 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 17243: 0070c438 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 17244: 002ed2e8 260 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 17245: 00704df8 124 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ - 17246: 00902e98 148 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ + 17246: 00902e90 148 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 17247: 0037d604 8 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 17248: 002d6acc 108 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 17249: 014f9894 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 17250: 00aa3f54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 17251: 00829c0c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld20w │ │ │ │ - 17252: 00d1d258 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 17250: 00aa3f4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 17251: 00829c04 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld20w │ │ │ │ + 17252: 00d1d248 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 17253: 006631b8 4108 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 17254: 0151b67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 17255: 0151b2b7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 17256: 00693274 92 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 17257: 0151b924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 17258: 013ba310 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 17259: 0151d56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 17260: 014ea898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 17261: 009b2224 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 17261: 009b221c 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 17262: 014eb604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 17263: 014f4f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 17264: 00490e9c 120 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ - 17265: 008299bc 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld21b │ │ │ │ + 17265: 008299b4 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld21b │ │ │ │ 17266: 004d6cd4 28 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 17267: 014f447c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 17268: 0151ce02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 17269: 014f12b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 17270: 00b795a4 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 17270: 00b7959c 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 17271: 0151b37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 17272: 014e3808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 17273: 014e8f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 17274: 0151c38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ - 17275: 00829b48 196 FUNC GLOBAL DEFAULT 12 helper_mve_vld21h │ │ │ │ + 17275: 00829b40 196 FUNC GLOBAL DEFAULT 12 helper_mve_vld21h │ │ │ │ 17276: 014f0b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 17277: 002c214c 92 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 17278: 00dce0b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 17278: 00dce0a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 17279: 0151b454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 17280: 0151d61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 17281: 008567dc 100 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s32 │ │ │ │ - 17282: 00b90340 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 17281: 008567d4 100 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s32 │ │ │ │ + 17282: 00b90338 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 17283: 014ee68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 17284: 014ef4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_PINS_EVENT │ │ │ │ 17285: 0151d46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 17286: 00aad598 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 17286: 00aad590 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 17287: 0151c82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 17288: 0028d294 164 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 17289: 00889860 12 FUNC GLOBAL DEFAULT 12 armv7m_nvic_raw_execution_priority │ │ │ │ - 17290: 00b77c20 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 17289: 00889858 12 FUNC GLOBAL DEFAULT 12 armv7m_nvic_raw_execution_priority │ │ │ │ + 17290: 00b77c18 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 17291: 0151c418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 17292: 0151cac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 17293: 014295cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtub │ │ │ │ 17294: 006735c0 264 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 17295: 0151d0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_RESET_DSTATE │ │ │ │ 17296: 0151c282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 17297: 014f0cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 17298: 01428f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_align │ │ │ │ - 17299: 00829cb8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld21w │ │ │ │ - 17300: 00828788 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uh │ │ │ │ - 17301: 0091860c 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ - 17302: 0088a1d4 844 FUNC GLOBAL DEFAULT 12 armv7m_nvic_complete_irq │ │ │ │ + 17299: 00829cb0 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld21w │ │ │ │ + 17300: 00828780 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uh │ │ │ │ + 17301: 00918604 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ + 17302: 0088a1cc 844 FUNC GLOBAL DEFAULT 12 armv7m_nvic_complete_irq │ │ │ │ 17303: 006d9f34 152 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 17304: 014297dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtul │ │ │ │ 17305: 00375398 136 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ - 17306: 0091d478 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ + 17306: 0091d470 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 17307: 00618d0c 256 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ 17308: 0144f090 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s32 │ │ │ │ 17309: 0151cbbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 17310: 014f0074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 17311: 014f0294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 17312: 014eb6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 17313: 01413e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 17314: 0144ea60 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s64 │ │ │ │ 17315: 0151c5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 17316: 0151c684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 17317: 0151c92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ - 17318: 008eeecc 344 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 17319: 00a86a2c 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 17318: 008eeec4 344 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ + 17319: 00a86a24 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 17320: 014296d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtuw │ │ │ │ - 17321: 00828828 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uw │ │ │ │ - 17322: 008f11f8 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ + 17321: 00828820 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uw │ │ │ │ + 17322: 008f11f0 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 17323: 0144e2a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip16 │ │ │ │ 17324: 0151cd20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 17325: 00b34c90 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 17325: 00b34c88 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 17326: 0151b45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ - 17327: 008e46f8 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 17328: 00dce0dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ - 17329: 0094f184 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ + 17327: 008e46f0 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ + 17328: 00dce0cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 17329: 0094f17c 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 17330: 0151d830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 17331: 0151d3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 17332: 00abce70 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 17332: 00abce68 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 17333: 01448970 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_d │ │ │ │ 17334: 014f14b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 17335: 014f400c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 17336: 014dcc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 17337: 00aef60c 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 17338: 00b04234 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 17337: 00aef604 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 17338: 00b0422c 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 17339: 014dedcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 17340: 006ba74c 548 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 17341: 01448a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_h │ │ │ │ 17342: 0151d2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 17343: 0151bdc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 17344: 00a863d4 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 17344: 00a863cc 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 17345: 014dcbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ - 17346: 008efc8c 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ + 17346: 008efc84 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 17347: 002dfda0 492 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 17348: 00b2cba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 17348: 00b2cb9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 17349: 0151c136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 17350: 0151b74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 17351: 00670dc8 364 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 17352: 0151d374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 17353: 014f1b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ - 17354: 0093b410 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ + 17354: 0093b408 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 17355: 014ee6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 17356: 00a89784 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 17357: 00b75750 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 17356: 00a8977c 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 17357: 00b75748 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 17358: 014ee6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ 17359: 014489f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_s │ │ │ │ - 17360: 009e4e78 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 17360: 009e4e70 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 17361: 00797548 180 FUNC GLOBAL DEFAULT 12 arm_security_space_below_el3 │ │ │ │ 17362: 0151d200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 17363: 00ae224c 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 17364: 00916ff0 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ + 17363: 00ae2244 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 17364: 00916fe8 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 17365: 007bbdd8 288 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i64 │ │ │ │ 17366: 00665998 216 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 17367: 009ee2e4 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ - 17368: 0086ecac 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtod │ │ │ │ + 17367: 009ee2dc 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 17368: 0086eca4 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtod │ │ │ │ 17369: 014e1810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 17370: 01412740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ - 17371: 0086f794 48 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtoh │ │ │ │ + 17371: 0086f78c 48 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtoh │ │ │ │ 17372: 0065825c 148 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 17373: 00401e50 108 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 17374: 0139aec8 52 OBJECT GLOBAL DEFAULT 21 vmstate_dwc2_state │ │ │ │ 17375: 0151bf1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 17376: 00688f54 132 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 17377: 014e684c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 17378: 014eb674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ - 17379: 00919784 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 17380: 00abe938 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 17379: 0091977c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ + 17380: 00abe930 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 17381: 006abb90 76 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 17382: 00b60aa8 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 17383: 00b19b2c 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 17382: 00b60aa0 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 17383: 00b19b24 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 17384: 01411f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ - 17385: 0086f1e0 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtos │ │ │ │ + 17385: 0086f1d8 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtos │ │ │ │ 17386: 002cf3ec 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 17387: 014dd310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 17388: 0151be66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ - 17389: 0086e3e0 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizd │ │ │ │ - 17390: 0084a26c 132 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s8 │ │ │ │ + 17389: 0086e3d8 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizd │ │ │ │ + 17390: 0084a264 132 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s8 │ │ │ │ 17391: 014ebc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_WRITE_EVENT │ │ │ │ 17392: 013bc62c 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 17393: 006e41ec 252 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 17394: 006c73f4 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ 17395: 014ddf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_EVENT │ │ │ │ - 17396: 00dbef84 4 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid_len │ │ │ │ - 17397: 0091949c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ + 17396: 00dbef74 4 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid_len │ │ │ │ + 17397: 00919494 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ 17398: 006e4180 108 FUNC GLOBAL DEFAULT 12 net_hub_flush │ │ │ │ - 17399: 0086e2d0 64 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizh │ │ │ │ + 17399: 0086e2c8 64 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizh │ │ │ │ 17400: 014f04c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_EVENT │ │ │ │ 17401: 00683f60 104 FUNC GLOBAL DEFAULT 12 qemu_find_tpm_be │ │ │ │ 17402: 014e053c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_WRITE_EVENT │ │ │ │ 17403: 014e4860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ - 17404: 008dcc6c 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ + 17404: 008dcc64 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 17405: 014e9c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 17406: 0151bf02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 17407: 014e2a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 17408: 014eb4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 17409: 014ed8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 17410: 014f2460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CNTVOFF_WRITE_EVENT │ │ │ │ 17411: 014df608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 17412: 0144e220 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip32 │ │ │ │ - 17413: 0086cdbc 164 FUNC GLOBAL DEFAULT 12 helper_usad8 │ │ │ │ + 17413: 0086cdb4 164 FUNC GLOBAL DEFAULT 12 helper_usad8 │ │ │ │ 17414: 0050e784 104 FUNC GLOBAL DEFAULT 12 bcm2835_otp_get_row │ │ │ │ 17415: 014dddf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 17416: 00b0cbc4 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ - 17417: 008539f4 92 FUNC GLOBAL DEFAULT 12 helper_sar_cc │ │ │ │ + 17416: 00b0cbbc 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 17417: 008539ec 92 FUNC GLOBAL DEFAULT 12 helper_sar_cc │ │ │ │ 17418: 0070b308 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 17419: 0051aea8 272 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ 17420: 014e2934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 17421: 00b1e040 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 17421: 00b1e038 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 17422: 014e8a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ - 17423: 0086e350 60 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizs │ │ │ │ + 17423: 0086e348 60 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizs │ │ │ │ 17424: 014ece24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 17425: 00b2d72c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 17425: 00b2d724 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 17426: 014e5700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 17427: 0151c800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 17428: 0151b742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 17429: 0142aaf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subnb │ │ │ │ - 17430: 009b91f8 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 17430: 009b91f0 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 17431: 006b0df8 356 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 17432: 00322a0c 292 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 17433: 014df2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 17434: 00521480 108 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 17435: 002dc620 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 17436: 014df268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 17437: 002ca9a0 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 17438: 00adc6cc 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 17439: 009fb13c 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 17438: 00adc6c4 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 17439: 009fb134 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 17440: 002cb1fc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 17441: 014f1ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 17442: 0142ae08 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subnl │ │ │ │ 17443: 014e606c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ 17444: 014e1ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 17445: 00afc710 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 17445: 00afc708 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 17446: 006187d4 404 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 17447: 00406c08 196 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 17448: 014e6c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 17449: 0142ac7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subnw │ │ │ │ 17450: 006a179c 180 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 17451: 0151bbc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 17452: 014de650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 17453: 006e403c 324 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 17454: 0144ef88 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s64 │ │ │ │ 17455: 014157b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 17456: 014f3ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ 17457: 0142a22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_slll │ │ │ │ - 17458: 0099cc24 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 17458: 0099cc1c 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 17459: 014f2dc4 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 17460: 0066ff5c 68 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 17461: 0151b99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 17462: 00aed03c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 17463: 00930338 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 17462: 00aed034 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 17463: 00930330 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ 17464: 014eb2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_WRITE_EVENT │ │ │ │ - 17465: 009bde54 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 17465: 009bde4c 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 17466: 014ecec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 17467: 0070de04 864 FUNC GLOBAL DEFAULT 12 arm_cpu_write_elf64_note │ │ │ │ 17468: 0142a2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sllq │ │ │ │ 17469: 002fae38 104 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ 17470: 0078d01c 1548 FUNC GLOBAL DEFAULT 12 arm_cpu_register_gdb_regs_for_features │ │ │ │ - 17471: 00aa4f80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ - 17472: 0095626c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ + 17471: 00aa4f78 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 17472: 00956264 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 17473: 0142a1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sllw │ │ │ │ 17474: 014e15b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 17475: 014f4310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ - 17476: 00970ee8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ + 17476: 00970ee0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 17477: 00569028 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 17478: 014e1720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 17479: 0050d72c 84 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 17480: 002cf5dc 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ - 17481: 00945500 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ + 17481: 009454f8 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 17482: 014f10d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ - 17483: 00971234 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ - 17484: 0084a2f0 120 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u8 │ │ │ │ + 17483: 0097122c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ + 17484: 0084a2e8 120 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u8 │ │ │ │ 17485: 0151c488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 17486: 014eec44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 17487: 014536b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_u32 │ │ │ │ 17488: 014dee4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ - 17489: 0095702c 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ + 17489: 00957024 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 17490: 0151c924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 17491: 00b5d8c0 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 17491: 00b5d8b8 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 17492: 0067099c 420 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 17493: 014f4a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 17494: 014e0d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 17495: 014e54f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ - 17496: 0086bf74 164 FUNC GLOBAL DEFAULT 12 helper_qsub16 │ │ │ │ + 17496: 0086bf6c 164 FUNC GLOBAL DEFAULT 12 helper_qsub16 │ │ │ │ 17497: 004c065c 352 FUNC GLOBAL DEFAULT 12 lan9118_phy_reset │ │ │ │ 17498: 0151d934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 17499: 0151c7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 17500: 014e3e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ - 17501: 0086f918 24 FUNC GLOBAL DEFAULT 12 helper_set_rmode │ │ │ │ + 17501: 0086f910 24 FUNC GLOBAL DEFAULT 12 helper_set_rmode │ │ │ │ 17502: 01450740 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u8 │ │ │ │ - 17503: 009711b0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ + 17503: 009711a8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 17504: 014ee00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 17505: 00529638 140 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 17506: 0151def4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 17507: 0097d480 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 17507: 0097d478 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 17508: 014e17b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ - 17509: 00964548 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ + 17509: 00964540 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 17510: 014dde18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 17511: 004d7f8c 368 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 17512: 01453ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f16 │ │ │ │ 17513: 0151c300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 17514: 00988ac0 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 17514: 00988ab8 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ 17515: 0060c870 68 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 17516: 00aa78b8 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 17516: 00aa78b0 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 17517: 014f3be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 17518: 0036fa08 176 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 17519: 006d848c 292 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 17520: 00b606f0 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 17520: 00b606e8 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 17521: 002cb62c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ 17522: 0060e7f4 156 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 17523: 00ab7da8 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 17523: 00ab7da0 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 17524: 004891a8 144 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 17525: 014e6e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 17526: 0151d538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 17527: 014e3b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 17528: 014dfe94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ - 17529: 0098a250 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 17529: 0098a248 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 17530: 0151bed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 17531: 014f8968 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 17532: 003d9d98 16 FUNC GLOBAL DEFAULT 12 omap_dma_get_lcdch │ │ │ │ 17533: 0151ca4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_READ_DSTATE │ │ │ │ - 17534: 0085bcb0 232 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_d │ │ │ │ + 17534: 0085bca8 232 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_d │ │ │ │ 17535: 0151c90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 17536: 0051a38c 164 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 17537: 014e4d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 17538: 014eabcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 17539: 0151bc88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 17540: 0151d128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 17541: 0085bb08 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_h │ │ │ │ - 17542: 00b31520 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 17541: 0085bb00 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_h │ │ │ │ + 17542: 00b31518 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 17543: 00519f10 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ - 17544: 00dbef80 4 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid_len │ │ │ │ + 17544: 00dbef70 4 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid_len │ │ │ │ 17545: 007054b8 116 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 17546: 0093419c 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 17546: 00934194 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 17547: 0028b060 576 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 17548: 014dc918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 17549: 014ef430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 17550: 0031bd28 280 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 17551: 0085bbdc 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_s │ │ │ │ - 17552: 00971dc4 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ + 17551: 0085bbd4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_s │ │ │ │ + 17552: 00971dbc 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 17553: 00678514 184 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 17554: 014ed2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 17555: 014eb594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_SET_ALARM_EVENT │ │ │ │ 17556: 0151c25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ - 17557: 00832e58 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhb │ │ │ │ + 17557: 00832e50 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhb │ │ │ │ 17558: 0151baf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 17559: 0151c3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 17560: 0151c920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ - 17561: 00973aa4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ + 17561: 00973a9c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 17562: 007a4370 44 FUNC GLOBAL DEFAULT 12 vfp_get_fpcr │ │ │ │ - 17563: 008dd758 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 17564: 00901d60 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ - 17565: 00832f54 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhh │ │ │ │ + 17563: 008dd750 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ + 17564: 00901d58 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 17565: 00832f4c 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhh │ │ │ │ 17566: 01418a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 17567: 0151c674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ - 17568: 008704b0 4 FUNC GLOBAL DEFAULT 12 helper_rintd_exact │ │ │ │ + 17568: 008704a8 4 FUNC GLOBAL DEFAULT 12 helper_rintd_exact │ │ │ │ 17569: 014e3ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 17570: 0151c912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 17571: 01415ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 17572: 00b8d1fc 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 17572: 00b8d1f4 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 17573: 0151c16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 17574: 0151b57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17575: 00a062e0 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 17575: 00a062d8 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 17576: 014e6a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 17577: 014dc868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 17578: 0151d962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 17579: 00356f28 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu01g │ │ │ │ 17580: 0078b608 376 FUNC GLOBAL DEFAULT 12 hw_breakpoint_update │ │ │ │ 17581: 007b007c 64 FUNC GLOBAL DEFAULT 12 gen_gvec_ushl │ │ │ │ 17582: 0043ea60 588 FUNC GLOBAL DEFAULT 12 led_set_intensity │ │ │ │ 17583: 006fc0f8 112 FUNC GLOBAL DEFAULT 12 tap_get_vhost_net │ │ │ │ - 17584: 0097425c 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ + 17584: 00974254 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ 17585: 01453a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f32 │ │ │ │ - 17586: 00833080 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhw │ │ │ │ - 17587: 00a9f3ac 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ - 17588: 00829d64 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst40b │ │ │ │ + 17586: 00833078 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhw │ │ │ │ + 17587: 00a9f3a4 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 17588: 00829d5c 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst40b │ │ │ │ 17589: 0151d594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 17590: 00902c54 160 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ + 17590: 00902c4c 160 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ 17591: 007af934 76 FUNC GLOBAL DEFAULT 12 gen_gvec_ushr │ │ │ │ - 17592: 00a9b3a0 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 17592: 00a9b398 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 17593: 0062db68 1404 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 17594: 007bb614 452 FUNC GLOBAL DEFAULT 12 arm_test_cc │ │ │ │ 17595: 014e11a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 17596: 006e7564 704 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 17597: 0151b480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 17598: 014de440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ - 17599: 008dfc10 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ + 17599: 008dfc08 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ 17600: 0151b7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_GERROR_DSTATE │ │ │ │ - 17601: 00920c04 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ - 17602: 0082a064 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst40h │ │ │ │ - 17603: 00838214 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsb │ │ │ │ + 17601: 00920bfc 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ + 17602: 0082a05c 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst40h │ │ │ │ + 17603: 0083820c 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsb │ │ │ │ 17604: 00706c78 152 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ - 17605: 00902dfc 156 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ + 17605: 00902df4 156 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ 17606: 0151c3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 17607: 0151d2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 17608: 0051b6dc 184 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 17609: 004aee68 164 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ - 17610: 00959adc 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ + 17610: 00959ad4 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 17611: 0151c240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 17612: 014e4c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 17613: 00ab6dac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 17614: 00838284 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsh │ │ │ │ + 17613: 00ab6da4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 17614: 0083827c 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsh │ │ │ │ 17615: 014e434c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_PRE_PLUG_EVENT │ │ │ │ - 17616: 00a895f0 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 17617: 00b95e38 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 17616: 00a895e8 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 17617: 00b95e30 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 17618: 014e041c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 17619: 014e2524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 17620: 00d41504 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 17620: 00d414f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 17621: 014e5230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 17622: 00ac7590 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 17622: 00ac7588 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 17623: 0145341c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rintd_exact │ │ │ │ 17624: 0151b65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 17625: 0065444c 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ 17626: 00795fcc 400 FUNC GLOBAL DEFAULT 12 modify_arm_cp_regs_with_len │ │ │ │ - 17627: 00a85b78 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 17628: 00d414fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ - 17629: 0082a3a4 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst40w │ │ │ │ + 17627: 00a85b70 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 17628: 00d414ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 17629: 0082a39c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst40w │ │ │ │ 17630: 005c2dac 20 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 17631: 0151b470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 17632: 0151ccfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 17633: 014d6e94 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ 17634: 0064702c 388 FUNC GLOBAL DEFAULT 12 smmu_inv_notifiers_all │ │ │ │ - 17635: 00b16670 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 17635: 00b16668 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 17636: 00385270 76 FUNC GLOBAL DEFAULT 12 cxl_event_set_status │ │ │ │ 17637: 01454a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtod │ │ │ │ 17638: 014f0764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 17639: 014e15c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 17640: 014dd860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 17641: 0151d3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ - 17642: 0095b2d0 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 17643: 008382f4 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsw │ │ │ │ - 17644: 00aaf734 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 17642: 0095b2c8 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ + 17643: 008382ec 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsw │ │ │ │ + 17644: 00aaf72c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 17645: 00356f48 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu02g │ │ │ │ 17646: 01454628 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtoh │ │ │ │ 17647: 0151cacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 17648: 0151c994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 17649: 00aae228 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 17650: 00b54b80 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ - 17651: 00829e24 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst41b │ │ │ │ + 17649: 00aae220 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 17650: 00b54b78 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 17651: 00829e1c 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst41b │ │ │ │ 17652: 014ec9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 17653: 00aac604 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 17653: 00aac5fc 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 17654: 0151c4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 17655: 0151cb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_RECV_DSTATE │ │ │ │ 17656: 014327b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavb │ │ │ │ 17657: 014ee46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 17658: 0151bd4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 17659: 0151be1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 17660: 0065e348 1080 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 17661: 014496d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_d │ │ │ │ - 17662: 0082a134 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst41h │ │ │ │ + 17662: 0082a12c 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst41h │ │ │ │ 17663: 0151bb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ 17664: 0142abf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subsb │ │ │ │ 17665: 01454d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtos │ │ │ │ 17666: 0151d4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 17667: 01432734 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavh │ │ │ │ 17668: 014497e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_h │ │ │ │ 17669: 014f3c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 17670: 0151d636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 17671: 014dcd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 17672: 014d6ea0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ - 17673: 008ed098 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ + 17673: 008ed090 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 17674: 0151de78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 17675: 014f4a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 17676: 002cbab8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 17677: 0151b2b2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 17678: 00b23668 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 17679: 00ba7e2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 17678: 00b23660 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 17679: 00ba7e24 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ 17680: 0142af10 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subsl │ │ │ │ - 17681: 00b24360 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 17681: 00b24358 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 17682: 0151d03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 17683: 014f3fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 17684: 0151d182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 17685: 0151bccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 17686: 0144975c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_s │ │ │ │ 17687: 014e012c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ - 17688: 0082a448 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst41w │ │ │ │ + 17688: 0082a440 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst41w │ │ │ │ 17689: 0038bbfc 236 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 17690: 014326b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavw │ │ │ │ - 17691: 00904524 400 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ - 17692: 0091b08c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ + 17691: 0090451c 400 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ + 17692: 0091b084 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 17693: 0151d3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 17694: 014eeae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 17695: 014e2298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 17696: 014e3268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 17697: 006e60ac 360 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 17698: 0151b5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 17699: 0151b7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_DISABLE_DSTATE │ │ │ │ 17700: 0142ad84 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subsw │ │ │ │ 17701: 0060ce28 160 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 17702: 00b34a0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 17703: 009fe8cc 248 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 17702: 00b34a04 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 17703: 009fe8c4 248 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 17704: 01418bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ - 17705: 0083bf14 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrntb │ │ │ │ + 17705: 0083bf0c 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrntb │ │ │ │ 17706: 014eb764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ - 17707: 00829ee4 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst42b │ │ │ │ - 17708: 00828474 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_os_uw │ │ │ │ + 17707: 00829edc 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst42b │ │ │ │ + 17708: 0082846c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_os_uw │ │ │ │ 17709: 014df5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 17710: 0151b512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 17711: 002bc4ac 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 17712: 0143e704 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64b │ │ │ │ - 17713: 0083bf94 176 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnth │ │ │ │ + 17713: 0083bf8c 176 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnth │ │ │ │ 17714: 014f1c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ - 17715: 0082a204 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst42h │ │ │ │ + 17715: 0082a1fc 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst42h │ │ │ │ 17716: 0151cbfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ - 17717: 00838364 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvub │ │ │ │ + 17717: 0083835c 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvub │ │ │ │ 17718: 0151c08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 17719: 014ec684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 17720: 0143e680 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64h │ │ │ │ 17721: 0151b298 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 17722: 0151b61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 17723: 0151b2cc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ - 17724: 0091ae8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 17725: 009341a0 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 17726: 00901f40 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 17724: 0091ae84 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ + 17725: 00934198 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 17726: 00901f38 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 17727: 013bc254 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 17728: 0030e678 48 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ - 17729: 008383d4 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuh │ │ │ │ + 17729: 008383cc 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuh │ │ │ │ 17730: 014f11f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 17731: 00b0c82c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 17732: 00dce12c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 17731: 00b0c824 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 17732: 00dce11c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ 17733: 007bc778 196 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i32 │ │ │ │ 17734: 014569bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvtsd │ │ │ │ - 17735: 00b87e68 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ - 17736: 0085a76c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_d │ │ │ │ + 17735: 00b87e60 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 17736: 0085a764 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_d │ │ │ │ 17737: 014e42d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 17738: 00b17550 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 17739: 00996618 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 17738: 00b17548 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 17739: 00996610 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 17740: 0151bfe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 17741: 014ee31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 17742: 0151bb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 17743: 014e5710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 17744: 0151bc1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 17745: 0085a5cc 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_h │ │ │ │ + 17745: 0085a5c4 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_h │ │ │ │ 17746: 01436f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd90h │ │ │ │ - 17747: 00ad04e0 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 17747: 00ad04d8 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 17748: 014ed5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 17749: 00860094 364 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_d │ │ │ │ - 17750: 0082a4f4 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst42w │ │ │ │ - 17751: 00a1413c 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 17749: 0086008c 364 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_d │ │ │ │ + 17750: 0082a4ec 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst42w │ │ │ │ + 17751: 00a14134 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 17752: 0151b7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_GET_CD_DSTATE │ │ │ │ 17753: 00646eec 256 FUNC GLOBAL DEFAULT 12 smmu_find_smmu_pcibus │ │ │ │ 17754: 014e9868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 17755: 0143e5fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64w │ │ │ │ - 17756: 0085fde0 348 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_h │ │ │ │ + 17756: 0085fdd8 348 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_h │ │ │ │ 17757: 0151bafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 17758: 0051d2f8 304 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 17759: 00ba8790 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ - 17760: 00838444 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuw │ │ │ │ + 17759: 00ba8788 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 17760: 0083843c 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuw │ │ │ │ 17761: 0151d036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 17762: 00b35198 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 17762: 00b35190 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 17763: 0145740c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxd │ │ │ │ 17764: 0151b2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 17765: 0085a69c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_s │ │ │ │ + 17765: 0085a694 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_s │ │ │ │ 17766: 01436ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd90s │ │ │ │ - 17767: 00b2ccb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 17768: 00b2dca8 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 17769: 00ab81dc 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 17767: 00b2ccb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 17768: 00b2dca0 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 17769: 00ab81d4 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 17770: 014e2574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ - 17771: 00829fa4 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst43b │ │ │ │ + 17771: 00829f9c 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst43b │ │ │ │ 17772: 014dd9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 17773: 01457514 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxh │ │ │ │ 17774: 006dec0c 712 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 17775: 01453944 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f64 │ │ │ │ 17776: 0151d2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 17777: 014f0c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ - 17778: 0085ff3c 344 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_s │ │ │ │ + 17778: 0085ff34 344 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_s │ │ │ │ 17779: 014f2f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 17780: 004dbbb0 56 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ - 17781: 008f94a4 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 17781: 008f949c 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 17782: 014dc7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ - 17783: 0082a2d4 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst43h │ │ │ │ + 17783: 0082a2cc 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst43h │ │ │ │ 17784: 0142ab74 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subub │ │ │ │ 17785: 0151c9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 17786: 0143a3fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsb │ │ │ │ 17787: 006853b0 320 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 17788: 00b48f40 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 17788: 00b48f38 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 17789: 0151b5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ - 17790: 00849754 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_sh │ │ │ │ + 17790: 0084974c 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_sh │ │ │ │ 17791: 0151c59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 17792: 0151b8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 17793: 01457490 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxs │ │ │ │ 17794: 0151d5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 17795: 01449864 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_d │ │ │ │ 17796: 0143a378 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsh │ │ │ │ - 17797: 00973164 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 17798: 00b79080 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 17799: 00b8a798 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 17800: 0084f91c 72 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u16 │ │ │ │ - 17801: 00a853a4 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 17797: 0097315c 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ + 17798: 00b79078 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 17799: 00b8a790 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 17800: 0084f914 72 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u16 │ │ │ │ + 17801: 00a8539c 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 17802: 0151d31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 17803: 014e9c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ 17804: 0142ae8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subul │ │ │ │ - 17805: 00b41470 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 17805: 00b41468 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 17806: 006b6158 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 17807: 0032864c 4 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 17808: 00db14d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 17808: 00db14c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 17809: 0144996c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_h │ │ │ │ 17810: 013bd42c 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ 17811: 014ebbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_EVENT │ │ │ │ - 17812: 0082a598 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst43w │ │ │ │ - 17813: 00849a24 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_ss │ │ │ │ - 17814: 00b02b34 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 17812: 0082a590 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst43w │ │ │ │ + 17813: 00849a1c 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_ss │ │ │ │ + 17814: 00b02b2c 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 17815: 014ea7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 17816: 014e2834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 17817: 014eac3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ - 17818: 008f0694 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ + 17818: 008f068c 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 17819: 0151cc56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ 17820: 007bbd3c 156 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i32 │ │ │ │ - 17821: 00b516ac 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 17821: 00b516a4 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 17822: 014e4c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 17823: 0085572c 144 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_b │ │ │ │ - 17824: 009590e4 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ + 17823: 00855724 144 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_b │ │ │ │ + 17824: 009590dc 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 17825: 0151c310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 17826: 014e4e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 17827: 0151c256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 17828: 008574fc 408 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_d │ │ │ │ + 17828: 008574f4 408 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_d │ │ │ │ 17829: 0142ad00 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subuw │ │ │ │ - 17830: 00cfc958 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 17830: 00cfc948 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ 17831: 0143a2f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsw │ │ │ │ - 17832: 00b2ef5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 17832: 00b2ef54 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 17833: 014498e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_s │ │ │ │ 17834: 002d8ed8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 17835: 014dca08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 17836: 0070645c 196 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ - 17837: 008562a0 148 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_h │ │ │ │ + 17837: 00856298 148 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_h │ │ │ │ 17838: 006c6ab4 384 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 17839: 0151d55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 17840: 002d8bdc 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 17841: 0151c94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 17842: 014e6ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 17843: 014e9bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ - 17844: 00855d38 212 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_h │ │ │ │ + 17844: 00855d30 212 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_h │ │ │ │ 17845: 01416acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 17846: 014eba7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_REG_EVENT │ │ │ │ 17847: 014f29c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 17848: 00aad33c 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 17849: 00b146bc 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 17848: 00aad334 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 17849: 00b146b4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 17850: 0151c944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ - 17851: 0085f028 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_h │ │ │ │ - 17852: 00856fe4 160 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_s │ │ │ │ + 17851: 0085f020 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_h │ │ │ │ + 17852: 00856fdc 160 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_s │ │ │ │ 17853: 0070c4f8 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 17854: 0151c8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 17855: 0151c9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 17856: 005c5e54 112 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 17857: 009fbddc 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 17857: 009fbdd4 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 17858: 014ec664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 17859: 0151ba08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ - 17860: 008569fc 224 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_s │ │ │ │ + 17860: 008569f4 224 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_s │ │ │ │ 17861: 0151b4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 17862: 0085f184 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_s │ │ │ │ - 17863: 00920c4c 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 17862: 0085f17c 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_s │ │ │ │ + 17863: 00920c44 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 17864: 014ee4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 17865: 014f4220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 17866: 0142c5c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_blxns │ │ │ │ 17867: 014e4f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ 17868: 014ef610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_WRITE_EVENT │ │ │ │ - 17869: 00b64740 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 17869: 00b64738 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 17870: 0151c106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 17871: 0151bb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 17872: 0151d5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 17873: 00a05c38 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 17873: 00a05c30 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 17874: 002c309c 200 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 17875: 00a9ae74 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 17875: 00a9ae6c 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 17876: 0151b25c 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 17877: 008fe730 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 17878: 00aa4a1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 17877: 008fe728 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 17878: 00aa4a14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 17879: 0151ba2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 17880: 00a00a54 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ - 17881: 00db4718 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ + 17880: 00a00a4c 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 17881: 00db4708 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ 17882: 0151b9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 17883: 006c2640 112 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 17884: 01456938 132 OBJECT GLOBAL DEFAULT 24 helper_info_bfcvt │ │ │ │ 17885: 0151c4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ - 17886: 00aff9ac 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 17887: 00b6d130 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 17886: 00aff9a4 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 17887: 00b6d128 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 17888: 0151b622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 17889: 014d6cc4 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ 17890: 0143a270 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddub │ │ │ │ 17891: 01456728 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitod │ │ │ │ - 17892: 008b3584 408 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 17893: 00b147fc 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 17894: 008498bc 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_uh │ │ │ │ - 17895: 00b5c5e0 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ - 17896: 0084fa24 60 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u32 │ │ │ │ + 17892: 008b357c 408 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 17893: 00b147f4 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 17894: 008498b4 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_uh │ │ │ │ + 17895: 00b5c5d8 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 17896: 0084fa1c 60 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u32 │ │ │ │ 17897: 01456830 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitoh │ │ │ │ 17898: 01453e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f16_to_f32 │ │ │ │ 17899: 014e89e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 17900: 014e8278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 17901: 0143a1ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadduh │ │ │ │ 17902: 014e4268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ 17903: 007c082c 60 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i64 │ │ │ │ - 17904: 00afe9c0 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 17905: 008a5610 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 17904: 00afe9b8 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 17905: 008a5608 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 17906: 0151d33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 17907: 0151b281 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 17908: 006e6c34 48 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 17909: 009b823c 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 17909: 009b8234 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 17910: 014efee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 17911: 00849b8c 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_us │ │ │ │ + 17911: 00849b84 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_us │ │ │ │ 17912: 002c94ec 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 17913: 014f0d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 17914: 014f3a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 17915: 014dd940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 17916: 0151b7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NH_DSTATE │ │ │ │ 17917: 014567ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitos │ │ │ │ 17918: 0151d708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 17919: 014e86c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 17920: 014e58c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 17921: 00b3d274 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 17921: 00b3d26c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 17922: 0151d288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 17923: 005c8174 296 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 17924: 0143a168 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadduw │ │ │ │ 17925: 0151c4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 17926: 0151cbb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 17927: 002ca02c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 17928: 0151b396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 17929: 0151c4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 17930: 009fb628 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 17930: 009fb620 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 17931: 00693d80 212 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 17932: 0151b348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 17933: 014f50cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 17934: 0151c92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 17935: 00af58ec 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 17935: 00af58e4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 17936: 014de4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 17937: 014ea9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 17938: 014e1af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 17939: 0151d00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 17940: 0151bee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 17941: 0151bdee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 17942: 00624624 156 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 17943: 0028d088 112 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 17944: 014e3e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 17945: 00569024 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 17946: 00527234 208 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 17947: 0048de1c 172 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 17948: 00b84bec 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 17948: 00b84be4 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 17949: 013bd218 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ - 17950: 008d6098 328 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ + 17950: 008d6090 328 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 17951: 0151bfa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 17952: 0151bc84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 17953: 008f942c 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 17953: 008f9424 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 17954: 0151b5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 17955: 0099d8c8 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 17956: 00a9ad74 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 17957: 00ad5c58 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 17958: 00b0ea84 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 17955: 0099d8c0 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 17956: 00a9ad6c 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 17957: 00ad5c50 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 17958: 00b0ea7c 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 17959: 0144c5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usdot_idx_b │ │ │ │ 17960: 01412638 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 17961: 0151bf36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 17962: 00ae6828 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 17962: 00ae6820 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 17963: 014e04ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 17964: 0151cd5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 17965: 014ddef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 17966: 004f7654 356 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 17967: 007bbef8 240 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i64 │ │ │ │ 17968: 0151d700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 17969: 014e82b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ - 17970: 0095e210 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ + 17970: 0095e208 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 17971: 0151d7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 17972: 0151b326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 17973: 009da95c 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 17973: 009da954 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 17974: 014dd760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 17975: 004dc484 96 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 17976: 0151b4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ - 17977: 00827a04 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sw │ │ │ │ + 17977: 008279fc 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sw │ │ │ │ 17978: 0141583c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 17979: 01427fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32c │ │ │ │ - 17980: 00a50394 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 17980: 00a5038c 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 17981: 0063b070 508 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 17982: 014e044c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 17983: 014ed124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 17984: 0053a7ac 20 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 17985: 014e67bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 17986: 01411df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 17987: 0151d286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 17988: 014ebfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 17989: 0151b536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 17990: 00ab5458 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 17990: 00ab5450 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 17991: 014f05f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 17992: 002bbce8 240 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ - 17993: 00964400 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ + 17993: 009643f8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 17994: 0151c97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 17995: 009281d0 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 17996: 008b9f2c 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 17997: 00aa5c14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 17998: 00aed994 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 17999: 00a502a8 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 17995: 009281c8 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 17996: 008b9f24 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 17997: 00aa5c0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 17998: 00aed98c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 17999: 00a502a0 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 18000: 014eb734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 18001: 0151cd32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 18002: 002bad50 256 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 18003: 00aa4570 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 18003: 00aa4568 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 18004: 0144303c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlal_idx │ │ │ │ 18005: 0151b73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 18006: 0151c826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 18007: 014f1414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 18008: 00a9476c 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 18008: 00a94764 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ 18009: 0142a3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_rorl │ │ │ │ 18010: 00583a20 116 FUNC GLOBAL DEFAULT 12 omap_mmc_set_clk │ │ │ │ - 18011: 00aa4290 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 18011: 00aa4288 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 18012: 007b026c 144 FUNC GLOBAL DEFAULT 12 gen_neon_uqshl │ │ │ │ - 18013: 0084f664 208 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat8 │ │ │ │ + 18013: 0084f65c 208 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat8 │ │ │ │ 18014: 0151d25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 18015: 014dd260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 18016: 0151cae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 18017: 00db1428 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 18018: 00b7c678 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 18017: 00db1418 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 18018: 00b7c670 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 18019: 0142a43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_rorq │ │ │ │ 18020: 0030fe68 60 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 18021: 00409440 388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 18022: 0028c974 432 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 18023: 006b9680 20 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 18024: 0151b9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 18025: 00b095ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 18025: 00b095a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 18026: 014f21bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 18027: 00aa5ccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 18027: 00aa5cc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 18028: 0151bdda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 18029: 0151c102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 18030: 0036ca14 12 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ 18031: 0142a334 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_rorw │ │ │ │ 18032: 0050a220 64 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 18033: 003797d4 16 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ - 18034: 008ef09c 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ + 18034: 008ef094 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 18035: 00646c78 628 FUNC GLOBAL DEFAULT 12 smmu_ptw │ │ │ │ 18036: 014e98e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 18037: 014f4640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 18038: 0151cbda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 18039: 002bd59c 400 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 18040: 00379860 56 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 18041: 013bd664 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 18042: 00b2aad8 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 18042: 00b2aad0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 18043: 0151c754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 18044: 005114ac 160 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 18045: 00304448 244 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 18046: 014dd130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 18047: 0151d1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 18048: 014de390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 18049: 0078b974 1480 FUNC GLOBAL DEFAULT 12 define_debug_regs │ │ │ │ 18050: 0151d5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 18051: 01441a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb │ │ │ │ 18052: 014eb714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ - 18053: 00b1d2b4 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 18054: 00dce0a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 18053: 00b1d2ac 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 18054: 00dce098 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 18055: 0060ddc0 564 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ 18056: 01453d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f16_to_f64 │ │ │ │ 18057: 01441a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh │ │ │ │ - 18058: 009c23ec 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 18058: 009c23e4 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 18059: 014e9aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 18060: 00aed150 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 18060: 00aed148 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 18061: 0151c928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 18062: 0151d0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 18063: 00b3846c 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 18063: 00b38464 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 18064: 006e70ec 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 18065: 0151b4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 18066: 0151c0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 18067: 014e0cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 18068: 014e680c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 18069: 00706904 20 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 18070: 014f04f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 18071: 014f1124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 18072: 00833500 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhb │ │ │ │ + 18072: 008334f8 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhb │ │ │ │ 18073: 014377a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfaddh │ │ │ │ - 18074: 009da6a0 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 18074: 009da698 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 18075: 0151c8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 18076: 0151c472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 18077: 014e2a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 18078: 00ad70d0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 18079: 00b74248 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 18080: 00a9d214 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 18078: 00ad70c8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 18079: 00b74240 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 18080: 00a9d20c 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 18081: 006c8d74 32 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 18082: 00833604 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhh │ │ │ │ - 18083: 00827a88 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_uw │ │ │ │ + 18082: 008335fc 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhh │ │ │ │ + 18083: 00827a80 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_uw │ │ │ │ 18084: 0144198c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw │ │ │ │ - 18085: 008d6560 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 18086: 00b30970 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 18085: 008d6558 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 18086: 00b30968 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 18087: 014435e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_d │ │ │ │ 18088: 0151c1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 18089: 014ed8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 18090: 014e5950 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 18091: 01437720 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadds │ │ │ │ 18092: 013b6010 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 18093: 014f3f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 18094: 0151cd1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ 18095: 014436f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_h │ │ │ │ - 18096: 00aa9778 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 18096: 00aa9770 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 18097: 014e8d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 18098: 0151d706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 18099: 009fc3f8 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 18099: 009fc3f0 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 18100: 014e2238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 18101: 00ae9bfc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 18101: 00ae9bf4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 18102: 014f4750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ - 18103: 00833738 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhw │ │ │ │ + 18103: 00833730 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhw │ │ │ │ 18104: 0067047c 84 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 18105: 0151ba5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 18106: 002bae50 244 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 18107: 014f2938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 18108: 014dfae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_VMID_EVENT │ │ │ │ 18109: 002f3ab8 204 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 18110: 00ac68fc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 18110: 00ac68f4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 18111: 0141a978 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ - 18112: 009180f8 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ + 18112: 009180f0 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ 18113: 004dfb84 52 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 18114: 0151c172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ 18115: 007af9e8 120 FUNC GLOBAL DEFAULT 12 gen_gvec_usra │ │ │ │ - 18116: 00b7690c 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 18116: 00b76904 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 18117: 0151d072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 18118: 0144366c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_s │ │ │ │ 18119: 014e1dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 18120: 00930624 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 18121: 00b4760c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 18122: 00af8168 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 18120: 0093061c 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 18121: 00b47604 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 18122: 00af8160 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 18123: 014e08a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 18124: 005c939c 896 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 18125: 00dce0d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 18125: 00dce0c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 18126: 014f4d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 18127: 0151d106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_INPUT_CHANGE_DSTATE │ │ │ │ 18128: 014ef350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 18129: 002a30ec 8 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 18130: 00deca48 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 18131: 0151d590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 18132: 006b5f20 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ - 18133: 008361c0 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasb │ │ │ │ + 18133: 008361b8 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasb │ │ │ │ 18134: 00592ee0 188 FUNC GLOBAL DEFAULT 12 smbios_validate_table │ │ │ │ - 18135: 008e3fd8 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ + 18135: 008e3fd0 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 18136: 01414420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 18137: 0151b476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 18138: 01453f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultoh_round_to_nearest │ │ │ │ - 18139: 00819f08 280 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h2 │ │ │ │ + 18139: 00819f00 280 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h2 │ │ │ │ 18140: 014e5180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 18141: 0151c20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 18142: 014e62cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 18143: 014ecfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 18144: 009b9168 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ - 18145: 00836234 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmlash │ │ │ │ + 18144: 009b9160 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 18145: 0083622c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmlash │ │ │ │ 18146: 0066a854 28 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 18147: 002ce1d0 216 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 18148: 00a23990 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 18148: 00a23988 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 18149: 0051b3ec 752 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 18150: 014f4f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 18151: 013bc740 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 18152: 00aeb2f8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 18152: 00aeb2f0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 18153: 014ded8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 18154: 014ec6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 18155: 0151b732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 18156: 014e3778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 18157: 00b40f9c 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 18157: 00b40f94 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 18158: 0053c1c0 168 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 18159: 00a88bd8 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 18160: 00b2b654 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ - 18161: 008362c8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasw │ │ │ │ + 18159: 00a88bd0 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 18160: 00b2b64c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 18161: 008362c0 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasw │ │ │ │ 18162: 014e2c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 18163: 00658764 448 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 18164: 014f5af8 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 18165: 0151d318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 18166: 00b310b8 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 18166: 00b310b0 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 18167: 0151c3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 18168: 00b6c604 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 18168: 00b6c5fc 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 18169: 00688de8 176 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 18170: 0151de4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ - 18171: 00920728 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ + 18171: 00920720 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 18172: 014f2998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 18173: 009218bc 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ - 18174: 0091904c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ + 18173: 009218b4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 18174: 00919044 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 18175: 0151b588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ 18176: 0050e7ec 116 FUNC GLOBAL DEFAULT 12 bcm2835_otp_set_row │ │ │ │ - 18177: 008f8f28 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 18177: 008f8f20 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 18178: 0151bdc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 18179: 00b7e888 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 18179: 00b7e880 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 18180: 0151d162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 18181: 00a3b320 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 18182: 00a6a990 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 18181: 00a3b318 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 18182: 00a6a988 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 18183: 014f1454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 18184: 013b5eb8 96 OBJECT GLOBAL DEFAULT 21 vfio_memory_listener │ │ │ │ - 18185: 00aa5ef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 18186: 00997bc8 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 18185: 00aa5eec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 18186: 00997bc0 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 18187: 014f456c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 18188: 0151baca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 18189: 00935770 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 18189: 00935768 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 18190: 014dedec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 18191: 00935554 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 18191: 0093554c 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 18192: 0151c596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 18193: 01410010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 18194: 00ab5318 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ - 18195: 009650b0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 18196: 0098e2a8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 18194: 00ab5310 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 18195: 009650a8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ + 18196: 0098e2a0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 18197: 002cf99c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 18198: 014f47a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 18199: 0057ac24 700 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ - 18200: 008f2ed4 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ + 18200: 008f2ecc 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 18201: 014e5350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 18202: 004afe40 588 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 18203: 0151d5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_TVAL_WRITE_DSTATE │ │ │ │ 18204: 00375b04 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 18205: 00a9fd54 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 18205: 00a9fd4c 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 18206: 00375c34 236 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ - 18207: 0084a958 196 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s16 │ │ │ │ + 18207: 0084a950 196 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s16 │ │ │ │ 18208: 0151d92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 18209: 0151c590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ - 18210: 0090cfc0 312 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ + 18210: 0090cfb8 312 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 18211: 0151d8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 18212: 014ea8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 18213: 014e74dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 18214: 0151d932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 18215: 0151b63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ - 18216: 008dd7a0 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ + 18216: 008dd798 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 18217: 014df7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_SEND_EVENT │ │ │ │ 18218: 0151cb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 18219: 014ec804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 18220: 014ee15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 18221: 0151c940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 18222: 0097fcf0 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 18222: 0097fce8 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 18223: 005128ec 180 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 18224: 00670be4 40 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 18225: 014e52c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 18226: 00b49adc 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 18226: 00b49ad4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 18227: 0151d8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 18228: 014efc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 18229: 0141439c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 18230: 0151c1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 18231: 0151c138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 18232: 0151c35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 18233: 00b288fc 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 18234: 0086ee7c 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos_round_to_nearest │ │ │ │ - 18235: 00b7bfc0 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 18233: 00b288f4 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 18234: 0086ee74 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos_round_to_nearest │ │ │ │ + 18235: 00b7bfb8 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 18236: 013bd284 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 18237: 0151bacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 18238: 0028abb4 36 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 18239: 0151c316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 18240: 00aac87c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 18240: 00aac874 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ 18241: 0151b7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_IOVA_DSTATE │ │ │ │ - 18242: 00aed098 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 18242: 00aed090 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 18243: 00612e98 1464 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 18244: 014de5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 18245: 002dc8e8 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 18246: 00700368 108 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 18247: 00926134 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 18247: 0092612c 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 18248: 0151c764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 18249: 0051b1ec 340 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 18250: 014f0e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 18251: 014e9d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 18252: 014dd2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ - 18253: 0089bdd4 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ + 18253: 0089bdcc 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ 18254: 014e3c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 18255: 014ed5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 18256: 009ba4f8 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 18256: 009ba4f0 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 18257: 0151c462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 18258: 009cea74 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 18258: 009cea6c 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 18259: 014f214c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ - 18260: 00964028 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 18261: 00b9ac94 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 18262: 00b2ecd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 18260: 00964020 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ + 18261: 00b9ac8c 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 18262: 00b2ecd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 18263: 0151c9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 18264: 014f1b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 18265: 0151d010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 18266: 00b6bdfc 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 18266: 00b6bdf4 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 18267: 014e5380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 18268: 014e0d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 18269: 00b2d5ac 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 18269: 00b2d5a4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 18270: 002baf44 240 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 18271: 014f4fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 18272: 0085d2f0 328 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_h │ │ │ │ - 18273: 00b3b624 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 18272: 0085d2e8 328 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_h │ │ │ │ + 18273: 00b3b61c 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 18274: 014f459c 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 18275: 0151d966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 18276: 0032666c 604 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 18277: 0151c26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 18278: 007046b4 288 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 18279: 0151b6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 18280: 014f51ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 18281: 00b8afe8 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 18281: 00b8afe0 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 18282: 014dfcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 18283: 0151c15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 18284: 009f4498 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 18285: 0082ba84 192 FUNC GLOBAL DEFAULT 12 helper_mve_vandi │ │ │ │ - 18286: 0085d438 328 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_s │ │ │ │ - 18287: 00b3b458 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 18284: 009f4490 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 18285: 0082ba7c 192 FUNC GLOBAL DEFAULT 12 helper_mve_vandi │ │ │ │ + 18286: 0085d430 328 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_s │ │ │ │ + 18287: 00b3b450 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 18288: 0151cd4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 18289: 00b73cd4 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 18289: 00b73ccc 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ 18290: 0078ebc8 164 FUNC GLOBAL DEFAULT 12 raw_write │ │ │ │ - 18291: 00b3e498 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 18291: 00b3e490 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 18292: 0151cfb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_EOI_DSTATE │ │ │ │ - 18293: 009fb350 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 18293: 009fb348 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 18294: 0151c638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 18295: 0151c646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 18296: 014f1a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 18297: 0151d232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 18298: 01426c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsubaddx │ │ │ │ - 18299: 00ad466c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 18299: 00ad4664 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 18300: 0151de6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 18301: 00b0feac 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 18301: 00b0fea4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 18302: 0151d18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 18303: 00b4d534 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ - 18304: 0084ad34 80 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s32 │ │ │ │ + 18303: 00b4d52c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 18304: 0084ad2c 80 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s32 │ │ │ │ 18305: 0151c250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 18306: 014eee64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 18307: 00b1adb4 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ - 18308: 0091758c 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ + 18307: 00b1adac 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 18308: 00917584 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 18309: 0151c2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 18310: 00b986c4 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 18310: 00b986bc 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 18311: 0151c132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 18312: 0151d302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 18313: 014ea8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 18314: 0151d46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 18315: 014dd1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 18316: 00aed0f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 18317: 0098cf9c 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 18316: 00aed0ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 18317: 0098cf94 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 18318: 0065bbf4 296 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 18319: 0036bf3c 16 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 18320: 00b33aa4 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 18320: 00b33a9c 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 18321: 0057b800 200 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 18322: 0151c4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 18323: 0151d58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 18324: 014f523c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 18325: 0151c83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 18326: 00ad5194 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 18327: 009ecdb4 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 18326: 00ad518c 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 18327: 009ecdac 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 18328: 006a7048 728 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 18329: 014df368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 18330: 0083ddac 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbb │ │ │ │ - 18331: 00a503ec 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ - 18332: 00973964 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 18333: 00833d5c 104 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarb │ │ │ │ - 18334: 00933914 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 18330: 0083dda4 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbb │ │ │ │ + 18331: 00a503e4 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 18332: 0097395c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ + 18333: 00833d54 104 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarb │ │ │ │ + 18334: 0093390c 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 18335: 003c8c78 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 18336: 0092df0c 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 18336: 0092df04 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 18337: 014f2394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 18338: 0030e5cc 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 18339: 0151c4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 18340: 0070c500 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 18341: 0083defc 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbh │ │ │ │ - 18342: 00b72d44 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 18343: 00833dc4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarh │ │ │ │ - 18344: 009954e8 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 18341: 0083def4 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbh │ │ │ │ + 18342: 00b72d3c 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 18343: 00833dbc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarh │ │ │ │ + 18344: 009954e0 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 18345: 0151b7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_S12_VMID_DSTATE │ │ │ │ 18346: 002ba554 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 18347: 0151b714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 18348: 005cb09c 232 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 18349: 002ecfc0 24 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 18350: 0151cc80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 18351: 014f4630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 18352: 0151df18 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 18353: 0151c0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 18354: 014f1134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 18355: 002b1704 6016 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 18356: 008b4e28 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 18357: 00833e54 140 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarw │ │ │ │ - 18358: 00b5c870 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 18359: 00ab7bc4 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 18356: 008b4e20 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 18357: 00833e4c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarw │ │ │ │ + 18358: 00b5c868 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 18359: 00ab7bbc 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 18360: 014dec5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 18361: 014ddadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 18362: 00371f58 136 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 18363: 009c454c 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 18364: 0084e7b8 288 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_b │ │ │ │ - 18365: 00ab4744 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ - 18366: 0084ec48 396 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_d │ │ │ │ + 18363: 009c4544 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 18364: 0084e7b0 288 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_b │ │ │ │ + 18365: 00ab473c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 18366: 0084ec40 396 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_d │ │ │ │ 18367: 014e6f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 18368: 00a65c44 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 18368: 00a65c3c 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 18369: 0151b29f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 18370: 014e64dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 18371: 0151be16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 18372: 01454100 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtoh_round_to_nearest │ │ │ │ - 18373: 0084ea04 296 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_h │ │ │ │ + 18373: 0084e9fc 296 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_h │ │ │ │ 18374: 014dc848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ - 18375: 00971540 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ + 18375: 00971538 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 18376: 01414318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 18377: 002c56b0 92 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 18378: 014e2da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 18379: 0151d3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 18380: 009f9f3c 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ - 18381: 008694cc 80 FUNC GLOBAL DEFAULT 12 helper_gvec_usmmla_b │ │ │ │ + 18380: 009f9f34 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 18381: 008694c4 80 FUNC GLOBAL DEFAULT 12 helper_gvec_usmmla_b │ │ │ │ 18382: 0151c7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 18383: 0151cdba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 18384: 01434834 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahb │ │ │ │ 18385: 0041df90 36 FUNC GLOBAL DEFAULT 12 gicv3_redist_update │ │ │ │ 18386: 0151d4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 18387: 0151cb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ - 18388: 008ed7a8 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ + 18388: 008ed7a0 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 18389: 0151bb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ - 18390: 0084eb2c 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_s │ │ │ │ + 18390: 0084eb24 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_s │ │ │ │ 18391: 014defbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 18392: 014e5670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 18393: 0151becc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 18394: 00971a70 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ + 18394: 00971a68 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 18395: 014347b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahh │ │ │ │ 18396: 0151c4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 18397: 0151d50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ - 18398: 00971c84 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ + 18398: 00971c7c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 18399: 014e031c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ 18400: 01440eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_uw │ │ │ │ - 18401: 00a875b4 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 18401: 00a875ac 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 18402: 002d1018 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 18403: 014ee2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 18404: 014e717c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 18405: 014de310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 18406: 003ffeec 164 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 18407: 0151d97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 18408: 0151c110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 18409: 0151c1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 18410: 0151cbc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 18411: 009ee490 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 18411: 009ee488 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 18412: 00645450 380 FUNC GLOBAL DEFAULT 12 smmu_configs_inv_sid_range │ │ │ │ 18413: 007a439c 96 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr │ │ │ │ 18414: 014f4610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 18415: 002bf600 336 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 18416: 0143472c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahw │ │ │ │ 18417: 014f3200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 18418: 014e99c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 18419: 0151c660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 18420: 0141751c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 18421: 0092d3f0 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ - 18422: 00846c74 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqh │ │ │ │ + 18421: 0092d3e8 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 18422: 00846c6c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqh │ │ │ │ 18423: 014dfbd8 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ - 18424: 0086d910 92 FUNC GLOBAL DEFAULT 12 vfp_clear_float_status_exc_flags │ │ │ │ + 18424: 0086d908 92 FUNC GLOBAL DEFAULT 12 vfp_clear_float_status_exc_flags │ │ │ │ 18425: 013c7018 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 18426: 0151cddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 18427: 014ece94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 18428: 0151cea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 18429: 0151cc46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ - 18430: 0081cfa0 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulshw │ │ │ │ + 18430: 0081cf98 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulshw │ │ │ │ 18431: 013bce08 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 18432: 0151bdae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 18433: 0151ba34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ - 18434: 009058dc 7296 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ + 18434: 009058d4 7296 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ 18435: 014eac4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 18436: 014ef254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 18437: 00b87ff8 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ - 18438: 00846f28 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqs │ │ │ │ + 18437: 00b87ff0 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 18438: 00846f20 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqs │ │ │ │ 18439: 014e786c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 18440: 014ea2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 18441: 014de550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 18442: 0151b94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 18443: 006bfda0 48 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 18444: 00356f68 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635e │ │ │ │ 18445: 014dd100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 18446: 002c518c 284 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 18447: 008f8d0c 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 18447: 008f8d04 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 18448: 00356f88 36 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635f │ │ │ │ - 18449: 00ac3c54 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 18449: 00ac3c4c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 18450: 0151d40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 18451: 0151bad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 18452: 0151ba86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 18453: 0151c9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 18454: 0084ad84 176 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s64 │ │ │ │ - 18455: 00b5d0dc 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 18454: 0084ad7c 176 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s64 │ │ │ │ + 18455: 00b5d0d4 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 18456: 0151b2e7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 18457: 014e2208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 18458: 014e7ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 18459: 00689308 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 18460: 0151c7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 18461: 0151b2a3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 18462: 006b1414 1172 FUNC GLOBAL DEFAULT 12 multifd_send_sync_main │ │ │ │ 18463: 0038470c 340 FUNC GLOBAL DEFAULT 12 cxl_interleave_ways_dec │ │ │ │ 18464: 00509608 120 FUNC GLOBAL DEFAULT 12 nvme_ns_cleanup │ │ │ │ 18465: 01422c9c 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 18466: 014e2924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 18467: 014e36c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 18468: 014e4af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ - 18469: 00dc2968 2048 OBJECT GLOBAL DEFAULT 14 expand_pred_b_data │ │ │ │ + 18469: 00dc2958 2048 OBJECT GLOBAL DEFAULT 14 expand_pred_b_data │ │ │ │ 18470: 0151b412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 18471: 014e82f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 18472: 0151d84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 18473: 009b6798 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ - 18474: 00836e1c 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsh │ │ │ │ + 18473: 009b6790 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 18474: 00836e14 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsh │ │ │ │ 18475: 003797e4 124 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 18476: 0097c32c 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 18477: 009305d4 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ - 18478: 00abdd38 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 18479: 009ec610 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 18476: 0097c324 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 18477: 009305cc 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 18478: 00abdd30 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 18479: 009ec608 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 18480: 014e4198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 18481: 014f4ae0 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 18482: 0151b580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 18483: 008b6cec 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 18483: 008b6ce4 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 18484: 0151d64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ - 18485: 00836f50 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsw │ │ │ │ + 18485: 00836f48 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsw │ │ │ │ 18486: 014d6cb0 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 18487: 0031b2ec 400 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 18488: 00ad4330 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ - 18489: 00b43180 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 18488: 00ad4328 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 18489: 00b43178 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 18490: 01426d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhadd8 │ │ │ │ 18491: 0151d8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 18492: 01425b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshr │ │ │ │ 18493: 0031b724 292 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 18494: 002ccabc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 18495: 0151ce2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 18496: 0151d866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ @@ -18511,306 +18511,306 @@ │ │ │ │ 18507: 00522f48 756 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 18508: 00702770 460 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 18509: 014f0194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 18510: 014efc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 18511: 0151dedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 18512: 0151b66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 18513: 00668e10 564 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 18514: 00b8e7c4 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 18514: 00b8e7bc 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 18515: 002b8b5c 280 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 18516: 00b0dda0 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ - 18517: 008dd210 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ + 18516: 00b0dd98 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 18517: 008dd208 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 18518: 014f2354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 18519: 014f2324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 18520: 003225b0 1116 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 18521: 014e71bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 18522: 0151d792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 18523: 002bdb88 400 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 18524: 013c7090 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 18525: 00a84f74 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 18526: 009bd8ac 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 18527: 00ac64cc 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 18528: 00af06e8 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 18525: 00a84f6c 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 18526: 009bd8a4 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 18527: 00ac64c4 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 18528: 00af06e0 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 18529: 0151c44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 18530: 014f1280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ - 18531: 0091bd14 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ + 18531: 0091bd0c 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 18532: 0151b394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 18533: 014116c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 18534: 00aa5990 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 18534: 00aa5988 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 18535: 014ec934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 18536: 00b76228 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ - 18537: 0082ebb8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsb │ │ │ │ + 18536: 00b76220 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 18537: 0082ebb0 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsb │ │ │ │ 18538: 0151c996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 18539: 00ad4ce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 18539: 00ad4cdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 18540: 014df888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NH_ASID_EVENT │ │ │ │ - 18541: 008f093c 1508 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ + 18541: 008f0934 1508 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 18542: 01419bac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 18543: 013bce8c 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 18544: 00ad092c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 18544: 00ad0924 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 18545: 014144a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 18546: 0151c06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 18547: 014dd370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ - 18548: 0082ec64 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsh │ │ │ │ - 18549: 00889690 180 FUNC GLOBAL DEFAULT 12 armv7m_nvic_neg_prio_requested │ │ │ │ + 18548: 0082ec5c 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsh │ │ │ │ + 18549: 00889688 180 FUNC GLOBAL DEFAULT 12 armv7m_nvic_neg_prio_requested │ │ │ │ 18550: 002cf85c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 18551: 0151babc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 18552: 0151d91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 18553: 0151c58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 18554: 00837080 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuh │ │ │ │ - 18555: 00b5cafc 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 18554: 00837078 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuh │ │ │ │ + 18555: 00b5caf4 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 18556: 006702ec 104 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 18557: 0031cb5c 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 18558: 003c98d0 128 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 18559: 007086dc 152 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ - 18560: 0093e248 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 18561: 00aa55f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 18562: 00b9a0b0 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 18560: 0093e240 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ + 18561: 00aa55f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 18562: 00b9a0a8 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 18563: 014e656c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 18564: 00b83204 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 18564: 00b831fc 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 18565: 014f2c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 18566: 009340d8 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 18566: 009340d0 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 18567: 0151cc94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 18568: 005c85a0 12 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 18569: 003801f8 264 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 18570: 00481d24 100 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 18571: 00b0d27c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 18571: 00b0d274 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 18572: 014e7a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 18573: 014e674c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 18574: 0082ed48 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsw │ │ │ │ - 18575: 00933f34 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 18574: 0082ed40 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsw │ │ │ │ + 18575: 00933f2c 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 18576: 014e643c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ - 18577: 00905018 88 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ + 18577: 00905010 88 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 18578: 014f52ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ - 18579: 008e385c 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ - 18580: 0083fedc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeb │ │ │ │ - 18581: 00837104 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuw │ │ │ │ + 18579: 008e3854 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ + 18580: 0083fed4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeb │ │ │ │ + 18581: 008370fc 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuw │ │ │ │ 18582: 0151bb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 18583: 009c82e4 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 18584: 0083ff6c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeh │ │ │ │ - 18585: 00b24ecc 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 18583: 009c82dc 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 18584: 0083ff64 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeh │ │ │ │ + 18585: 00b24ec4 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 18586: 004af394 1172 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 18587: 014e695c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 18588: 003297a0 144 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 18589: 0151d22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 18590: 002bcc54 356 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 18591: 008f8f0c 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 18592: 00b343a8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_acpi_device_ost │ │ │ │ - 18593: 0091cd28 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ + 18591: 008f8f04 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 18592: 00b343a0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_acpi_device_ost │ │ │ │ + 18593: 0091cd20 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 18594: 014de4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 18595: 00989248 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 18595: 00989240 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 18596: 014ee45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 18597: 014e1470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 18598: 00b648d4 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ - 18599: 0090d0f8 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 18600: 00a05820 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 18598: 00b648cc 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 18599: 0090d0f0 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ + 18600: 00a05818 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 18601: 0151de46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 18602: 00b3415c 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 18602: 00b34154 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 18603: 0143db28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminab │ │ │ │ - 18604: 0081cf68 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulslw │ │ │ │ + 18604: 0081cf60 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulslw │ │ │ │ 18605: 0151c2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 18606: 014de520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ - 18607: 0083fffc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgew │ │ │ │ + 18607: 0083fff4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgew │ │ │ │ 18608: 0151be20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 18609: 014f0a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 18610: 0151d650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 18611: 009ec6c0 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 18611: 009ec6b8 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 18612: 014f0824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 18613: 00aa3208 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 18613: 00aa3200 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 18614: 0151d8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 18615: 002c96f8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 18616: 0143daa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminah │ │ │ │ 18617: 014ee0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 18618: 0151c708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 18619: 0151be00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 18620: 014f5aac 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 18621: 0151d2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ - 18622: 0093ad44 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ + 18622: 0093ad3c 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 18623: 0151ccc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 18624: 014dd8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 18625: 0151bff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 18626: 014ee69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 18627: 01412be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 18628: 006ca5a0 124 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 18629: 0151bcf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 18630: 00b5c878 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 18631: 00b121f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 18630: 00b5c870 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 18631: 00b121f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 18632: 014e88f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 18633: 014efdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 18634: 0151bc30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 18635: 0151b4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 18636: 002ca250 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ - 18637: 0091c990 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ + 18637: 0091c988 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 18638: 0151b4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ - 18639: 0086eb48 16 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod │ │ │ │ - 18640: 0082ee18 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlub │ │ │ │ + 18639: 0086eb40 16 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod │ │ │ │ + 18640: 0082ee10 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlub │ │ │ │ 18641: 0143da20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminaw │ │ │ │ 18642: 01416730 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 18643: 014f3b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 18644: 009b84ac 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ - 18645: 0086f68c 44 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh │ │ │ │ - 18646: 008ef12c 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ + 18644: 009b84a4 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 18645: 0086f684 44 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh │ │ │ │ + 18646: 008ef124 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 18647: 014ee56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ - 18648: 0082eec4 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluh │ │ │ │ + 18648: 0082eebc 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluh │ │ │ │ 18649: 014ea3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 18650: 008b70f8 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 18650: 008b70f0 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 18651: 0151bb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 18652: 0037d150 184 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 18653: 014e3618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ - 18654: 00971664 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ + 18654: 0097165c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 18655: 0151bba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 18656: 0086f0f4 8 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos │ │ │ │ - 18657: 007d2e5c 88 FUNC GLOBAL DEFAULT 12 gen_lookup_tb │ │ │ │ - 18658: 009b32b4 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 18656: 0086f0ec 8 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos │ │ │ │ + 18657: 007d2e74 88 FUNC GLOBAL DEFAULT 12 gen_lookup_tb │ │ │ │ + 18658: 009b32ac 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 18659: 0151c2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 18660: 00b37460 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ - 18661: 00909988 1036 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ + 18660: 00b37458 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 18661: 00909980 1036 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 18662: 0151ca34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_DSTATE │ │ │ │ 18663: 014e1620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 18664: 014124ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 18665: 014e060c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 18666: 014ea968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 18667: 0151cb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ - 18668: 00971ad0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ + 18668: 00971ac8 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 18669: 0151b3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ - 18670: 0082efa8 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluw │ │ │ │ + 18670: 0082efa0 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluw │ │ │ │ 18671: 002cf838 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 18672: 0142d850 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpleh │ │ │ │ - 18673: 00971cc4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ + 18673: 00971cbc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 18674: 014e56b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 18675: 00b8e4d8 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 18675: 00b8e4d0 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 18676: 014f4978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 18677: 014e1730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 18678: 0151d820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 18679: 0151d054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 18680: 0151ce20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 18681: 00ac30ec 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 18681: 00ac30e4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 18682: 014df3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 18683: 00b3633c 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 18683: 00b36334 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 18684: 014e61ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ - 18685: 008f07a0 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ + 18685: 008f0798 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 18686: 01411c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 18687: 0151bb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 18688: 014e1a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 18689: 0142d7cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmples │ │ │ │ 18690: 014f3c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 18691: 0091de0c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ + 18691: 0091de04 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 18692: 014eb954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 18693: 014f3744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 18694: 00afef40 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 18695: 00b978a4 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 18694: 00afef38 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 18695: 00b9789c 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 18696: 014ef094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 18697: 00b1e3b8 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 18697: 00b1e3b0 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ 18698: 007a66a8 296 FUNC GLOBAL DEFAULT 12 aa32_max_features │ │ │ │ - 18699: 00aa50f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 18699: 00aa50e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 18700: 013bbdcc 940 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 18701: 014ea698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 18702: 0151c66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 18703: 014e3f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 18704: 002d34b8 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 18705: 00b4a924 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 18705: 00b4a91c 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 18706: 014f2048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 18707: 014ebeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 18708: 00aa5aa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 18708: 00aa5a9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 18709: 0151c434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 18710: 0031fb3c 120 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 18711: 002cf24c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 18712: 014e4c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 18713: 003316dc 1248 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 18714: 0151c9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 18715: 0151d6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 18716: 0151d754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 18717: 014e2a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 18718: 009eff44 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 18718: 009eff3c 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 18719: 014e8d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 18720: 00a9e100 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 18720: 00a9e0f8 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 18721: 0078ac80 524 FUNC GLOBAL DEFAULT 12 arm_generate_debug_exceptions │ │ │ │ 18722: 0151d63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 18723: 00b11c40 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 18723: 00b11c38 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 18724: 0066b4fc 224 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 18725: 00996588 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 18725: 00996580 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 18726: 014266e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_qadd8 │ │ │ │ 18727: 014ebecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 18728: 0151c716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 18729: 014e1ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 18730: 0151d762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 18731: 0143979c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsb │ │ │ │ 18732: 014f4c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 18733: 014f0114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 18734: 0048f448 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 18735: 0151c44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 18736: 0151b3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 18737: 004922b0 124 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 18738: 01439718 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsh │ │ │ │ 18739: 0145320c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vjcvt │ │ │ │ - 18740: 00b33a48 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 18740: 00b33a40 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 18741: 00369808 148 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 18742: 014e57c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 18743: 002d242c 188 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 18744: 01416c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 18745: 007089a4 332 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ - 18746: 008ee6e4 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ - 18747: 008621a8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_b │ │ │ │ + 18746: 008ee6dc 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ + 18747: 008621a0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_b │ │ │ │ 18748: 006699a4 448 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 18749: 014ecd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 18750: 008623b8 228 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_d │ │ │ │ - 18751: 00b6425c 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 18750: 008623b0 228 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_d │ │ │ │ + 18751: 00b64254 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 18752: 0151bcee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 18753: 014edeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 18754: 0065a7e0 180 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 18755: 01439694 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsw │ │ │ │ 18756: 007b083c 188 FUNC GLOBAL DEFAULT 12 gen_sqsub_bhs │ │ │ │ 18757: 0151cde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 18758: 00b01c2c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ - 18759: 00862258 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_h │ │ │ │ - 18760: 00970a38 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 18761: 00aa4be8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 18762: 009cdcb0 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 18758: 00b01c24 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 18759: 00862250 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_h │ │ │ │ + 18760: 00970a30 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ + 18761: 00aa4be0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 18762: 009cdca8 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 18763: 0151d7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ - 18764: 00917928 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ + 18764: 00917920 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ 18765: 0048d50c 380 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 18766: 0151cc44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 18767: 00afdc28 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 18768: 00aafb74 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 18767: 00afdc20 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 18768: 00aafb6c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 18769: 014f0644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 18770: 0151d588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 18771: 014de0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 18772: 009eed2c 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 18772: 009eed24 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 18773: 002a31cc 208 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 18774: 014e9ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ - 18775: 00862308 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_s │ │ │ │ + 18775: 00862300 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_s │ │ │ │ 18776: 014eb9f4 136 OBJECT GLOBAL DEFAULT 24 hw_tpm_trace_events │ │ │ │ 18777: 0060c95c 1228 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 18778: 00a9df18 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 18778: 00a9df10 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 18779: 014dc938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 18780: 014eeec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 18781: 00ad2128 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 18781: 00ad2120 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 18782: 014effd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 18783: 0151b3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 18784: 0098e260 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 18784: 0098e258 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 18785: 0151bc58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 18786: 006b65c8 180 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 18787: 01417180 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ - 18788: 00afdd98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 18788: 00afdd90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 18789: 0151b756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 18790: 0151b890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 18791: 0151c6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 18792: 006b4318 276 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 18793: 002de4a0 116 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 18794: 003da3e8 44 FUNC GLOBAL DEFAULT 12 soc_dma_reset │ │ │ │ 18795: 0037236c 44 FUNC GLOBAL DEFAULT 12 rom_set_order_override │ │ │ │ 18796: 014e9b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 18797: 003816c4 620 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 18798: 0151cb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 18799: 014df3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 18800: 014431c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfdot_idx │ │ │ │ 18801: 01416d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 18802: 007b78e4 152 FUNC GLOBAL DEFAULT 12 store_reg │ │ │ │ - 18803: 009dfec8 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 18803: 009dfec0 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 18804: 014f22f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 18805: 00bb1288 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 18805: 00bb1280 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 18806: 014ed6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 18807: 00519ca0 624 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 18808: 0151c1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 18809: 0151c79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 18810: 0151b362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 18811: 0142e6c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarb │ │ │ │ 18812: 0151bfd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ @@ -18818,891 +18818,891 @@ │ │ │ │ 18814: 01439610 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlub │ │ │ │ 18815: 014e65fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 18816: 014e1d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 18817: 0067220c 3596 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 18818: 004a14ac 780 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 18819: 0142e63c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarh │ │ │ │ 18820: 0143958c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshluh │ │ │ │ - 18821: 009160f4 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ + 18821: 009160ec 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 18822: 0151b6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 18823: 014eed24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ - 18824: 00868680 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sd │ │ │ │ + 18824: 00868678 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sd │ │ │ │ 18825: 0151cd12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 18826: 00b429f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 18826: 00b429ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ 18827: 014dfa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_GERRORN_EVENT │ │ │ │ - 18828: 00ad41c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 18829: 00b6bdb4 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 18830: 00b0c774 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 18828: 00ad41b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 18829: 00b6bdac 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 18830: 00b0c76c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 18831: 014f0e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ - 18832: 008689b0 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sh │ │ │ │ + 18832: 008689a8 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sh │ │ │ │ 18833: 00516f68 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 18834: 0151c74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 18835: 00aab108 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 18836: 00aa5820 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 18835: 00aab100 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 18836: 00aa5818 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 18837: 014e66dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 18838: 0151c116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ 18839: 0142e5b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarw │ │ │ │ - 18840: 00af1ebc 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 18841: 00add180 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 18840: 00af1eb4 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 18841: 00add178 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 18842: 0151cb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_DSTATE │ │ │ │ 18843: 01439508 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshluw │ │ │ │ 18844: 0036cf5c 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 18845: 0151c3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 18846: 0151d938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ - 18847: 00868818 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ss │ │ │ │ - 18848: 008b65f8 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 18847: 00868810 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ss │ │ │ │ + 18848: 008b65f0 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 18849: 0045c358 12 FUNC GLOBAL DEFAULT 12 omap_clk_getrate │ │ │ │ 18850: 007077c8 2088 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 18851: 0151b57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 18852: 0151c05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 18853: 014ef3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 18854: 00527088 428 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 18855: 00ad8ca8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ - 18856: 00951264 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ + 18855: 00ad8ca0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 18856: 0095125c 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 18857: 0151b358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ - 18858: 0095126c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ + 18858: 00951264 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 18859: 0151c6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 18860: 014ea398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 18861: 0053a680 140 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ - 18862: 009512ac 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ + 18862: 009512a4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 18863: 002b9570 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 18864: 0151cc14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ - 18865: 00951340 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ - 18866: 009513dc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 18867: 00aee0c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 18865: 00951338 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ + 18866: 009513d4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ + 18867: 00aee0bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 18868: 0151d05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 18869: 0139a21c 48 OBJECT GLOBAL DEFAULT 21 tpm_tis_memory_ops │ │ │ │ - 18870: 00951480 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ + 18870: 00951478 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 18871: 0151c39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 18872: 0095152c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ - 18873: 00956140 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 18874: 00aea43c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ - 18875: 009515e0 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ + 18872: 00951524 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ + 18873: 00956138 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ + 18874: 00aea434 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 18875: 009515d8 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 18876: 00528c7c 628 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ - 18877: 00953a94 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ + 18877: 00953a8c 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 18878: 014e36e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 18879: 006baa64 776 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 18880: 006b3ec8 1104 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 18881: 014e8818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 18882: 002bfd78 336 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ - 18883: 0082b274 208 FUNC GLOBAL DEFAULT 12 helper_mve_vmvn │ │ │ │ + 18883: 0082b26c 208 FUNC GLOBAL DEFAULT 12 helper_mve_vmvn │ │ │ │ 18884: 006c38e0 176 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ - 18885: 0091bec8 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 18886: 00b161fc 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 18885: 0091bec0 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ + 18886: 00b161f4 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 18887: 0151d6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 18888: 0085254c 684 FUNC GLOBAL DEFAULT 12 helper_mrs_banked │ │ │ │ - 18889: 009715ec 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ - 18890: 0084a548 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u16 │ │ │ │ + 18888: 00852544 684 FUNC GLOBAL DEFAULT 12 helper_mrs_banked │ │ │ │ + 18889: 009715e4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ + 18890: 0084a540 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u16 │ │ │ │ 18891: 01436e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd270h │ │ │ │ 18892: 0151b3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 18893: 009c2694 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 18893: 009c268c 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 18894: 0151b92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ - 18895: 00962e44 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ + 18895: 00962e3c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 18896: 0151b932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 18897: 006a681c 528 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 18898: 00666cec 472 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 18899: 0151be8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 18900: 0151d114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_WRITE_DSTATE │ │ │ │ 18901: 007af45c 176 FUNC GLOBAL DEFAULT 12 gen_gvec_sqdmulh_qc │ │ │ │ 18902: 003e8504 256 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 18903: 014f0334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 18904: 0151bbde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 18905: 00aa2fe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 18905: 00aa2fd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 18906: 00639ce0 492 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 18907: 01454acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltod │ │ │ │ 18908: 0151b5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 18909: 014f0534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 18910: 014de934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 18911: 014f1828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 18912: 00b2f584 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 18913: 0097d2a8 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 18912: 00b2f57c 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 18913: 0097d2a0 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ 18914: 01436dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd270s │ │ │ │ - 18915: 00b47284 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 18916: 00b659d4 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 18915: 00b4727c 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 18916: 00b659cc 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 18917: 01454730 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltoh │ │ │ │ 18918: 0151b4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 18919: 009f0640 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 18919: 009f0638 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 18920: 0151d56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 18921: 00b18f60 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 18921: 00b18f58 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 18922: 0051ac90 240 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 18923: 014de7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 18924: 00a98d14 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 18925: 00b6f790 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 18926: 00b65128 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 18924: 00a98d0c 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 18925: 00b6f788 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 18926: 00b65120 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 18927: 014efcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 18928: 014e2954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 18929: 00b65484 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ - 18930: 00840e30 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsb │ │ │ │ + 18929: 00b6547c 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 18930: 00840e28 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsb │ │ │ │ 18931: 01423224 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 18932: 014eca64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 18933: 00ae871c 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ - 18934: 0095a238 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ + 18933: 00ae8714 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 18934: 0095a230 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 18935: 002cc17c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 18936: 014e22c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 18937: 004dbfc4 68 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ 18938: 01454de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltos │ │ │ │ - 18939: 009f1a24 180 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 18939: 009f1a1c 180 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 18940: 014e3668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 18941: 0086874c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ud │ │ │ │ - 18942: 00aa417c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 18943: 00840ec0 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsh │ │ │ │ - 18944: 0093b574 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ + 18941: 00868744 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ud │ │ │ │ + 18942: 00aa4174 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 18943: 00840eb8 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsh │ │ │ │ + 18944: 0093b56c 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 18945: 014f3f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 18946: 0151bf76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 18947: 0151b68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 18948: 014f0664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ - 18949: 0084a3b4 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u16 │ │ │ │ + 18949: 0084a3ac 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u16 │ │ │ │ 18950: 014e0cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ - 18951: 00868a7c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_uh │ │ │ │ + 18951: 00868a74 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_uh │ │ │ │ 18952: 002f3754 176 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 18953: 0036cff4 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 18954: 00acd874 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 18954: 00acd86c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 18955: 0151b7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_LOOKUP_HIT_DSTATE │ │ │ │ 18956: 014e4950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 18957: 00433d9c 384 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 18958: 014f09f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 18959: 0151b8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 18960: 00a9e2e8 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 18960: 00a9e2e0 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 18961: 002bee70 288 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 18962: 005c5b48 152 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 18963: 00979bb8 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ - 18964: 008688e4 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_us │ │ │ │ + 18963: 00979bb0 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 18964: 008688dc 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_us │ │ │ │ 18965: 0151c044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 18966: 00840f80 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsw │ │ │ │ - 18967: 00adf200 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 18966: 00840f78 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsw │ │ │ │ + 18967: 00adf1f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 18968: 0151bd62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ - 18969: 0096fcbc 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ + 18969: 0096fcb4 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 18970: 014109dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 18971: 014f8188 4 OBJECT GLOBAL DEFAULT 25 smbios_table_cnt │ │ │ │ 18972: 0151d290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 18973: 004dc254 8 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 18974: 006ca854 2384 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ - 18975: 0083efbc 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupb │ │ │ │ + 18975: 0083efb4 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupb │ │ │ │ 18976: 002b9680 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 18977: 014ea868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 18978: 00898e00 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 18979: 009ef92c 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 18978: 00898df8 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 18979: 009ef924 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 18980: 0151c22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ - 18981: 0083f03c 168 FUNC GLOBAL DEFAULT 12 helper_mve_vdwduph │ │ │ │ + 18981: 0083f034 168 FUNC GLOBAL DEFAULT 12 helper_mve_vdwduph │ │ │ │ 18982: 0151c04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 18983: 00b5d78c 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 18983: 00b5d784 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 18984: 0151d350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 18985: 014f3e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 18986: 0151bdcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 18987: 007aaf14 228 FUNC GLOBAL DEFAULT 12 gen_ushl_i32 │ │ │ │ 18988: 014103ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 18989: 0070c638 80 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 18990: 0098c594 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ - 18991: 009506ac 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 18992: 008616e0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_b │ │ │ │ + 18990: 0098c58c 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 18991: 009506a4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ + 18992: 008616d8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_b │ │ │ │ 18993: 014ee1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_BASE_DEVICE_EVENT │ │ │ │ - 18994: 00d41524 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 18994: 00d41514 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 18995: 0030e440 192 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ - 18996: 008618c0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_d │ │ │ │ + 18996: 008618b8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_d │ │ │ │ 18997: 0151b316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 18998: 014de6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 18999: 00921098 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 18999: 00921090 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 19000: 014f2c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 19001: 00b863a4 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 19002: 00b88fd8 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 19001: 00b8639c 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 19002: 00b88fd0 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 19003: 0151bda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 19004: 014f3564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 19005: 00861780 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_h │ │ │ │ - 19006: 00b62bc8 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 19005: 00861778 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_h │ │ │ │ + 19006: 00b62bc0 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 19007: 0151cf24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 19008: 0083f0e4 168 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupw │ │ │ │ - 19009: 00b43b14 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 19008: 0083f0dc 168 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupw │ │ │ │ + 19009: 00b43b0c 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 19010: 0151b606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 19011: 0151b998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 19012: 00aa48ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 19012: 00aa48a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 19013: 013bd56c 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 19014: 014ea8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 19015: 00989080 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 19016: 009fade8 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 19015: 00989078 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 19016: 009fade0 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 19017: 014f14f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 19018: 014e4940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 19019: 014e604c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ - 19020: 00861820 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_s │ │ │ │ + 19020: 00861818 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_s │ │ │ │ 19021: 005162ac 160 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ - 19022: 008f2848 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ + 19022: 008f2840 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 19023: 0151d4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 19024: 0151be78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 19025: 014e1790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 19026: 014e9a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 19027: 014e2af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 19028: 006c1544 424 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 19029: 014ea338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 19030: 0151b368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 19031: 002a4334 324 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 19032: 002cc52c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 19033: 00ba7adc 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 19034: 00b0cab0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 19033: 00ba7ad4 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 19034: 00b0caa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 19035: 0059e2b8 236 FUNC GLOBAL DEFAULT 12 ssi_get_cs │ │ │ │ 19036: 01446030 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_b │ │ │ │ 19037: 0151c0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 19038: 00b54b94 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 19038: 00b54b8c 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 19039: 014f2cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 19040: 01445ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_d │ │ │ │ 19041: 0151c264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ - 19042: 00863b98 156 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_b │ │ │ │ + 19042: 00863b90 156 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_b │ │ │ │ 19043: 0151c952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 19044: 0144d6c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512su0 │ │ │ │ 19045: 013bcbf8 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ 19046: 01445fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_h │ │ │ │ - 19047: 00aba610 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 19048: 009da744 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 19047: 00aba608 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 19048: 009da73c 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ 19049: 0144d644 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512su1 │ │ │ │ - 19050: 00a1376c 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 19050: 00a13764 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 19051: 014def9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 19052: 002bc5a4 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ - 19053: 0096ba40 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 19054: 00a28b90 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 19055: 00b143d0 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 19053: 0096ba38 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ + 19054: 00a28b88 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 19055: 00b143c8 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 19056: 014e34c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 19057: 013bcc14 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 19058: 002d0eb0 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 19059: 00a64b3c 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 19060: 00975354 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 19061: 00863ec0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_h │ │ │ │ - 19062: 008b4dc4 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 19059: 00a64b34 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 19060: 0097534c 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 19061: 00863eb8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_h │ │ │ │ + 19062: 008b4dbc 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 19063: 014e8718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 19064: 01410958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 19065: 0151c320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 19066: 0151b36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 19067: 014ee2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 19068: 0144345c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xar_d │ │ │ │ 19069: 0151be90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 19070: 014dde48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 19071: 014f3060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 19072: 005ef780 36 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 19073: 01445f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_s │ │ │ │ 19074: 014e010c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ - 19075: 008ecec8 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 19076: 009020bc 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 19075: 008ecec0 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ + 19076: 009020b4 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 19077: 0151bf10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 19078: 0151c7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 19079: 0151d79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 19080: 00a4a1f8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 19080: 00a4a1f0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 19081: 014ed044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 19082: 00667af4 228 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 19083: 014e8928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 19084: 014ea258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 19085: 0151bc42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 19086: 002b04c0 368 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 19087: 00a31a40 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 19088: 00b8a2e8 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 19087: 00a31a38 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 19088: 00b8a2e0 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 19089: 01410328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 19090: 014e5650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 19091: 006b44bc 284 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 19092: 00b73ea0 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 19092: 00b73e98 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 19093: 0031ee5c 228 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 19094: 009e2a80 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 19095: 00b1f1a4 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 19094: 009e2a78 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 19095: 00b1f19c 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 19096: 00512eb4 140 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ - 19097: 0091b64c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ + 19097: 0091b644 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 19098: 0151cfbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ - 19099: 0093dac0 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ + 19099: 0093dab8 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 19100: 0151b456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 19101: 0151d1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 19102: 0151b9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 19103: 0151d4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 19104: 014e2c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ - 19105: 0083e0ac 296 FUNC GLOBAL DEFAULT 12 helper_mve_vshlc │ │ │ │ + 19105: 0083e0a4 296 FUNC GLOBAL DEFAULT 12 helper_mve_vshlc │ │ │ │ 19106: 014ee4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ 19107: 01446c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_clt0_b │ │ │ │ - 19108: 00adfb20 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 19108: 00adfb18 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 19109: 0043c24c 764 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 19110: 0151bd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 19111: 014f3574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 19112: 0151c7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 19113: 014e5920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 19114: 0151bc64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ 19115: 0151c154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 19116: 01446b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_clt0_h │ │ │ │ 19117: 0151de5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 19118: 014e0af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 19119: 014f13a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 19120: 014dde08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 19121: 014e2884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 19122: 00aedbbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ - 19123: 0096fd10 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ + 19122: 00aedbb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 19123: 0096fd08 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 19124: 0151c11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 19125: 002debfc 1100 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 19126: 0151b508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ - 19127: 00824058 8008 FUNC GLOBAL DEFAULT 12 arm_v7m_cpu_do_interrupt │ │ │ │ - 19128: 0086e6d4 136 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd_round_to_zero │ │ │ │ + 19127: 00824050 8008 FUNC GLOBAL DEFAULT 12 arm_v7m_cpu_do_interrupt │ │ │ │ + 19128: 0086e6cc 136 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd_round_to_zero │ │ │ │ 19129: 0151c0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 19130: 014e3a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 19131: 0089d6fc 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 19132: 00aee82c 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 19131: 0089d6f4 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 19132: 00aee824 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 19133: 0151bbb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_MASTER_READ_DSTATE │ │ │ │ 19134: 002b9780 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ - 19135: 0093bd48 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ + 19135: 0093bd40 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 19136: 014f211c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ - 19137: 0091b308 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 19138: 00ac1c64 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 19139: 00b2d874 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 19137: 0091b300 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ + 19138: 00ac1c5c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 19139: 00b2d86c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 19140: 005251bc 644 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 19141: 014f2ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 19142: 014167b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 19143: 014eb7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 19144: 014ee7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_EOI_EVENT │ │ │ │ 19145: 007ab0f0 236 FUNC GLOBAL DEFAULT 12 gen_ushl_i64 │ │ │ │ 19146: 0151bbfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 19147: 00ba87ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 19147: 00ba87a4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 19148: 0151b490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 19149: 00a9d43c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 19149: 00a9d434 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 19150: 002bd314 324 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 19151: 00b19468 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 19151: 00b19460 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 19152: 014efe24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 19153: 002bc6a4 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 19154: 0151d920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 19155: 00adfda4 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 19155: 00adfd9c 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 19156: 0151bedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 19157: 014f32c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 19158: 0151bfb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 19159: 002d0b60 224 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 19160: 00aed4e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 19160: 00aed4e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 19161: 00510d7c 172 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 19162: 005e32e4 664 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 19163: 0151c8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 19164: 00ac0e30 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 19164: 00ac0e28 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 19165: 0151d1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 19166: 0151b874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 19167: 014e787c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 19168: 014e01fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ - 19169: 00918374 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ + 19169: 0091836c 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ 19170: 0151bb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 19171: 0151c028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 19172: 00af2bec 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 19172: 00af2be4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 19173: 0151bef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 19174: 0151b6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 19175: 0060bc40 616 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 19176: 0151b90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 19177: 0151c66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 19178: 003c86e4 480 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 19179: 0151d77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 19180: 00ae8ed4 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 19180: 00ae8ecc 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 19181: 014e6d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 19182: 0151bc9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ 19183: 0151b7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_SUCCESS_DSTATE │ │ │ │ - 19184: 00add78c 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 19185: 00b14924 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 19184: 00add784 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 19185: 00b1491c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 19186: 014e624c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 19187: 014dd3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 19188: 0050bc34 456 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 19189: 00b23228 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 19190: 00b62ee0 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 19189: 00b23220 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 19190: 00b62ed8 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 19191: 002cc91c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 19192: 00929544 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 19192: 0092953c 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 19193: 014e8148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 19194: 00b7ab54 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ - 19195: 0083de50 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovuntb │ │ │ │ + 19194: 00b7ab4c 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 19195: 0083de48 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovuntb │ │ │ │ 19196: 006a3b44 248 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 19197: 0031c9a0 112 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 19198: 0151cd02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 19199: 014ed214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 19200: 014f1074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 19201: 014f15c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ - 19202: 0083dfd0 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunth │ │ │ │ + 19202: 0083dfc8 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunth │ │ │ │ 19203: 0151cd18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 19204: 0151d7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 19205: 0151bf12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 19206: 014e86e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 19207: 014f0e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 19208: 00a9d384 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 19208: 00a9d37c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 19209: 006fcedc 244 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 19210: 004db968 252 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 19211: 00a7eb00 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 19212: 00ad2358 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 19211: 00a7eaf8 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 19212: 00ad2350 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 19213: 014108d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 19214: 014f2db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 19215: 014f2d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 19216: 014e5740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 19217: 014e4218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 19218: 0151c056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 19219: 0092d788 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 19220: 0082fc88 292 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90b │ │ │ │ - 19221: 00974334 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ + 19219: 0092d780 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 19220: 0082fc80 292 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90b │ │ │ │ + 19221: 0097432c 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 19222: 00547eb0 712 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 19223: 0151bf1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 19224: 002dd1f0 128 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 19225: 014102a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 19226: 00617720 1540 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 19227: 00842598 364 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmah │ │ │ │ + 19227: 00842590 364 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmah │ │ │ │ 19228: 00788d0c 120 FUNC GLOBAL DEFAULT 12 gt_cntfrq_period_ns │ │ │ │ - 19229: 00aa43a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 19229: 00aa439c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 19230: 004dfaec 56 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 19231: 009b9270 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ - 19232: 0082fdac 328 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90h │ │ │ │ + 19231: 009b9268 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 19232: 0082fda4 328 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90h │ │ │ │ 19233: 014f4958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 19234: 002bda20 360 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 19235: 0151bc12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 19236: 0151cef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEVICE_DSTATE │ │ │ │ - 19237: 00b5d9b0 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 19237: 00b5d9a8 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ 19238: 00645a68 364 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_vmid │ │ │ │ 19239: 00383d5c 48 FUNC GLOBAL DEFAULT 12 cxl_decoder_count_dec │ │ │ │ - 19240: 00b8799c 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 19240: 00b87994 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 19241: 00569008 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 19242: 014e735c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 19243: 014ecb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 19244: 003211d0 120 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 19245: 01416cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 19246: 00842704 344 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmas │ │ │ │ - 19247: 00cfcb00 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 19248: 00b7d1fc 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 19246: 008426fc 344 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmas │ │ │ │ + 19247: 00cfcaf0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 19248: 00b7d1f4 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 19249: 014eb1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_ENTER_RESET_EVENT │ │ │ │ 19250: 004dba6c 8 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 19251: 014ecf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 19252: 014e1320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ - 19253: 0082fef4 352 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90w │ │ │ │ + 19253: 0082feec 352 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90w │ │ │ │ 19254: 014e02ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 19255: 014eacdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 19256: 014e1b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 19257: 014ef300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 19258: 014ead3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 19259: 00bb1180 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 19259: 00bb1178 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 19260: 014f2e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 19261: 00b43124 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 19261: 00b4311c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 19262: 014ee61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 19263: 014ea0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 19264: 0151d086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 19265: 0151b3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ - 19266: 0084285c 364 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmah │ │ │ │ + 19266: 00842854 364 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmah │ │ │ │ 19267: 003f6a3c 160 FUNC GLOBAL DEFAULT 12 pmbus_data2direct_mode │ │ │ │ 19268: 0151b872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 19269: 01415f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 19270: 00b12590 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 19271: 00aab894 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 19270: 00b12588 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 19271: 00aab88c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 19272: 014f20b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 19273: 013bc934 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 19274: 014e3f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 19275: 00aedd2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 19275: 00aedd24 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 19276: 01417204 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 19277: 003e84c8 16 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ - 19278: 00b395c0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ - 19279: 008429c8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmas │ │ │ │ + 19278: 00b395b8 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 19279: 008429c0 344 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmas │ │ │ │ 19280: 0151c1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 19281: 014e8198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 19282: 002bc798 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 19283: 01423c70 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 19284: 0151c5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 19285: 0151b5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 19286: 00ad85bc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 19286: 00ad85b4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 19287: 007012ac 264 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 19288: 014defac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 19289: 0151c98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 19290: 00a9fec0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 19290: 00a9feb8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 19291: 0151c6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 19292: 009d13f0 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 19293: 00b3d9a4 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 19292: 009d13e8 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 19293: 00b3d99c 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 19294: 014e1280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 19295: 00adbc58 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ - 19296: 0093b1e8 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ + 19295: 00adbc50 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 19296: 0093b1e0 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 19297: 014e16d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 19298: 014f00b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ - 19299: 0084058c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtb │ │ │ │ + 19299: 00840584 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtb │ │ │ │ 19300: 00670f34 116 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 19301: 014e0b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 19302: 00592f9c 112 FUNC GLOBAL DEFAULT 12 smbios_skip_table │ │ │ │ 19303: 0151b38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 19304: 0151be64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 19305: 014582cc 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 19306: 0151b3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 19307: 0048d154 528 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 19308: 0151c4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 19309: 00b9c42c 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 19309: 00b9c424 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 19310: 014ea568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ - 19311: 00971628 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 19312: 009fc5a4 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 19311: 00971620 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ + 19312: 009fc59c 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 19313: 0151beec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ - 19314: 0084061c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgth │ │ │ │ + 19314: 00840614 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgth │ │ │ │ 19315: 00327fa0 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 19316: 00935994 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 19317: 00aa5a48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 19316: 0093598c 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 19317: 00aa5a40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 19318: 0151cae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 19319: 014ea0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ - 19320: 009c395c 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 19320: 009c3954 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 19321: 003da288 352 FUNC GLOBAL DEFAULT 12 soc_dma_set_request │ │ │ │ 19322: 0151cb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 19323: 014e3578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 19324: 00b98548 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 19324: 00b98540 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 19325: 014ea788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 19326: 00b77100 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ - 19327: 00950ca0 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ + 19326: 00b770f8 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 19327: 00950c98 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 19328: 014f524c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 19329: 0151d09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 19330: 014e750c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 19331: 00b49f9c 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 19331: 00b49f94 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 19332: 007af5bc 176 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmlah_qc │ │ │ │ 19333: 006b329c 40 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 19334: 00ad76bc 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ - 19335: 008406ac 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtw │ │ │ │ + 19334: 00ad76b4 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 19335: 008406a4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtw │ │ │ │ 19336: 01450848 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mul_u8 │ │ │ │ - 19337: 0090762c 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ + 19337: 00907624 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 19338: 0151ceb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 19339: 0151c068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 19340: 0151ce94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 19341: 00ad10a0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 19341: 00ad1098 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 19342: 0065df54 176 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 19343: 014dcc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 19344: 014f08f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 19345: 008ed080 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ + 19345: 008ed078 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 19346: 014de320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 19347: 014f24a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CVAL_WRITE_EVENT │ │ │ │ 19348: 0151d78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 19349: 00929c04 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 19349: 00929bfc 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 19350: 006b3b90 56 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 19351: 0151c602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ - 19352: 0091dfe4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ + 19352: 0091dfdc 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 19353: 0151c00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 19354: 014f4430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 19355: 0151d42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 19356: 014dccc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 19357: 00baf054 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 19358: 00ac5148 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 19357: 00baf04c 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 19358: 00ac5140 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 19359: 014e2328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 19360: 014ed2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 19361: 0151bb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 19362: 014e1740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 19363: 00b7d410 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 19363: 00b7d408 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ 19364: 007b04dc 96 FUNC GLOBAL DEFAULT 12 gen_neon_sqshlui │ │ │ │ - 19365: 009ef884 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 19365: 009ef87c 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 19366: 0151d1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 19367: 002be30c 360 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 19368: 00694760 816 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 19369: 004dad00 1028 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 19370: 0151b3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 19371: 0151cbd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 19372: 006c61f8 272 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 19373: 00dce124 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 19373: 00dce114 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 19374: 014f1988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 19375: 014ee1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ - 19376: 00957cac 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ + 19376: 00957ca4 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 19377: 006a09e8 428 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 19378: 0151de9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 19379: 009ebdac 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 19379: 009ebda4 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 19380: 0151b8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 19381: 014e33a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 19382: 00a9f550 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ - 19383: 00af4658 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 19382: 00a9f548 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 19383: 00af4650 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 19384: 014e3ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 19385: 00934e44 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 19385: 00934e3c 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 19386: 014e7ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 19387: 0151c33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 19388: 007273c0 16 FUNC GLOBAL DEFAULT 12 virt_is_acpi_enabled │ │ │ │ 19389: 006c3990 424 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 19390: 00b9b00c 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 19390: 00b9b004 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 19391: 014f13e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 19392: 014f1240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 19393: 014f88d4 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 19394: 014e9718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 19395: 002cbb7c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ 19396: 0142da60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplth │ │ │ │ - 19397: 00935de4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 19398: 00af0dd0 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 19397: 00935ddc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 19398: 00af0dc8 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 19399: 0151bf42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 19400: 005c8410 124 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 19401: 005203e8 296 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 19402: 00b306fc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 19402: 00b306f4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 19403: 0151bfe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 19404: 0099e2c4 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 19404: 0099e2bc 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 19405: 014f0ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 19406: 013bcf34 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 19407: 00b8e6e0 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 19408: 00aa7164 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 19407: 00b8e6d8 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 19408: 00aa715c 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 19409: 013bd678 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 19410: 0142d9dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplts │ │ │ │ 19411: 014e753c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 19412: 0151b4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 19413: 00b4ba20 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 19413: 00b4ba18 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 19414: 0079e4c8 292 FUNC GLOBAL DEFAULT 12 sve_vqm1_for_el_sm │ │ │ │ 19415: 006527a4 68 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 19416: 014e8808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 19417: 009f0ad0 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 19418: 00aa5204 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 19417: 009f0ac8 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 19418: 00aa51fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 19419: 0031f99c 264 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 19420: 014e0b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 19421: 0151ce84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 19422: 00b19fac 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 19422: 00b19fa4 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 19423: 0151bfbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 19424: 0151c376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 19425: 014e66ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 19426: 0151c8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 19427: 014e5510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 19428: 0151c37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 19429: 004929b8 1752 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 19430: 00baf1c8 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 19430: 00baf1c0 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ 19431: 007ad958 244 FUNC GLOBAL DEFAULT 12 gen_sqadd_d │ │ │ │ - 19432: 009f18a8 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 19433: 00a84d54 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 19432: 009f18a0 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 19433: 00a84d4c 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 19434: 0151b46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 19435: 014ed3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 19436: 014e1b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 19437: 014dd7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 19438: 00b4cc8c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ - 19439: 009738e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ + 19438: 00b4cc84 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 19439: 009738dc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 19440: 0151bf60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 19441: 0151de62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 19442: 00b03770 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ - 19443: 00920578 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ + 19442: 00b03768 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 19443: 00920570 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 19444: 014e9d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 19445: 014ebffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 19446: 0151b6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 19447: 0097c0d8 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 19447: 0097c0d0 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 19448: 014e2ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 19449: 014ec754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 19450: 009c1930 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 19450: 009c1928 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 19451: 0028b354 260 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 19452: 014e8a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 19453: 0151b898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 19454: 00995558 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 19455: 00aa2a20 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 19454: 00995550 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 19455: 00aa2a18 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 19456: 0151bd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ - 19457: 00963f84 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 19458: 00b94a44 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 19457: 00963f7c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ + 19458: 00b94a3c 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 19459: 0151c29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 19460: 0036c5ec 156 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 19461: 0151c010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 19462: 0151b880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ - 19463: 0096bac8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ - 19464: 009bf828 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 19463: 0096bac0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ + 19464: 009bf820 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 19465: 014ebf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 19466: 014e1950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ - 19467: 00970854 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ + 19467: 0097084c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 19468: 0151be08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 19469: 002c92e4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 19470: 0151c6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 19471: 009b8f24 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 19471: 009b8f1c 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 19472: 0151c694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 19473: 014f19f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 19474: 014f1e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ - 19475: 008e1c58 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ + 19475: 008e1c50 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 19476: 005c7a20 244 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 19477: 0151c25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 19478: 0143bbb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsb │ │ │ │ 19479: 0151ca90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ 19480: 014dd3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 19481: 0151bc18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 19482: 014ddbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 19483: 0151c66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 19484: 0143bb30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsh │ │ │ │ 19485: 0151c43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 19486: 002c9e0c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 19487: 002b987c 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 19488: 00656dc8 52 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 19489: 00ab1dd4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 19490: 00ba8e60 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 19489: 00ab1dcc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 19490: 00ba8e58 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 19491: 0151bee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 19492: 00b1d174 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 19492: 00b1d16c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 19493: 013bdcdc 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 19494: 00ab939c 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 19495: 00ab365c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 19494: 00ab9394 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 19495: 00ab3654 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 19496: 0151c02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 19497: 0151ce82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ - 19498: 0093db18 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ + 19498: 0093db10 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 19499: 00decb10 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 19500: 00327f58 72 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ - 19501: 0095720c 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ + 19501: 00957204 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 19502: 0052835c 264 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 19503: 0151cb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_DSTATE │ │ │ │ - 19504: 0093e45c 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 19505: 00b60534 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 19506: 00838b18 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavb │ │ │ │ - 19507: 00b6c970 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 19504: 0093e454 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ + 19505: 00b6052c 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 19506: 00838b10 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavb │ │ │ │ + 19507: 00b6c968 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 19508: 0143baac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsw │ │ │ │ 19509: 002a2860 388 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 19510: 014e60ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 19511: 00b23e18 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ - 19512: 0091a40c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ + 19511: 00b23e10 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 19512: 0091a404 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 19513: 0151c15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 19514: 014127c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ - 19515: 00838bac 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavh │ │ │ │ + 19515: 00838ba4 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavh │ │ │ │ 19516: 014314a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sb │ │ │ │ 19517: 0151ba28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 19518: 0151bcb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ 19519: 014f20c8 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 19520: 0151c1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ - 19521: 0095cac0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 19522: 00b405f0 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 19521: 0095cab8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ + 19522: 00b405e8 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 19523: 0151c248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 19524: 0151bda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 19525: 01431420 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sh │ │ │ │ 19526: 0151c856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 19527: 00319f68 212 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 19528: 014f1878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 19529: 00b90490 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 19530: 00b68f30 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 19531: 00b750a0 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 19529: 00b90488 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 19530: 00b68f28 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 19531: 00b75098 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 19532: 00327714 20 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 19533: 00b9b0f4 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 19533: 00b9b0ec 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 19534: 0151d52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 19535: 004923a0 112 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ 19536: 014eb01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_EVENT │ │ │ │ - 19537: 00aa5de0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 19537: 00aa5dd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 19538: 014e35d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 19539: 01411f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 19540: 00ac0834 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 19541: 00ba8078 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 19540: 00ac082c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 19541: 00ba8070 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 19542: 0151d234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 19543: 00838c48 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavw │ │ │ │ - 19544: 00b089a0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 19545: 00b746dc 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 19543: 00838c40 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavw │ │ │ │ + 19544: 00b08998 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 19545: 00b746d4 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 19546: 014e2128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 19547: 0151bbfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 19548: 0151beaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 19549: 00ac0ea0 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 19550: 00a3bf54 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 19549: 00ac0e98 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 19550: 00a3bf4c 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 19551: 0151c72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 19552: 014eb794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 19553: 0151d0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 19554: 014271b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsub16 │ │ │ │ 19555: 006b0314 176 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 19556: 0143139c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sw │ │ │ │ 19557: 014eca24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 19558: 0057b2c8 520 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 19559: 00a0b230 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 19559: 00a0b228 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 19560: 014e35f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 19561: 0151d874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 19562: 006ad078 160 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 19563: 0151d328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 19564: 00ba1b94 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 19565: 00adedb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 19566: 00a04448 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 19564: 00ba1b8c 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 19565: 00adeda8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 19566: 00a04440 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 19567: 014f0b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 19568: 014ddd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_WATCH_EVENT │ │ │ │ 19569: 0151d930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 19570: 0143ba28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminub │ │ │ │ 19571: 006137d8 1668 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ - 19572: 0082f078 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsb │ │ │ │ + 19572: 0082f070 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsb │ │ │ │ 19573: 01512c28 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 19574: 014eb824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 19575: 0151ca1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_REQUEST_DSTATE │ │ │ │ 19576: 0151d1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 19577: 0151c612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 19578: 00b36d5c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 19579: 00af1770 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 19578: 00b36d54 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 19579: 00af1768 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 19580: 0151bb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 19581: 014335a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxb │ │ │ │ - 19582: 0082f0f8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsh │ │ │ │ + 19582: 0082f0f0 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsh │ │ │ │ 19583: 0143b9a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminuh │ │ │ │ 19584: 0036dc70 116 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 19585: 00aa882c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 19585: 00aa8824 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 19586: 00321248 332 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 19587: 002b7504 264 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 19588: 0151b77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 19589: 013c6e60 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 19590: 0151c702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 19591: 004dc47c 8 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 19592: 01433520 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxh │ │ │ │ 19593: 006b53f0 36 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 19594: 014dd460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 19595: 0151cace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 19596: 00aa303c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ - 19597: 009222cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ + 19596: 00aa3034 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 19597: 009222c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ 19598: 0151d8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 19599: 00a41acc 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 19600: 00b04494 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ - 19601: 009165ac 456 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ - 19602: 0094504c 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 19603: 00b7c1d0 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ - 19604: 0082f1a4 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsw │ │ │ │ + 19599: 00a41ac4 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 19600: 00b0448c 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 19601: 009165a4 456 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ + 19602: 00945044 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ + 19603: 00b7c1c8 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 19604: 0082f19c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsw │ │ │ │ 19605: 0059e4a0 4 FUNC GLOBAL DEFAULT 12 ssi_realize_and_unref │ │ │ │ 19606: 0143b920 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminuw │ │ │ │ 19607: 0151d338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 19608: 0151ba0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 19609: 00ba02f4 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 19609: 00ba02ec 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 19610: 0151b404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 19611: 014e55c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 19612: 0085dcfc 212 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_d │ │ │ │ - 19613: 00935ab4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 19612: 0085dcf4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_d │ │ │ │ + 19613: 00935aac 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 19614: 0143349c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxw │ │ │ │ - 19615: 00821518 24 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsl │ │ │ │ + 19615: 00821510 24 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsl │ │ │ │ 19616: 01431318 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_ub │ │ │ │ - 19617: 0085db7c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_h │ │ │ │ + 19617: 0085db74 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_h │ │ │ │ 19618: 0151c964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 19619: 009e4d8c 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 19619: 009e4d84 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 19620: 0074c06c 116 FUNC GLOBAL DEFAULT 12 omap_mcbsp_i2s_attach │ │ │ │ 19621: 014e51a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 19622: 014e68fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 19623: 0151d680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 19624: 01431294 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_uh │ │ │ │ 19625: 005be4cc 200 FUNC GLOBAL DEFAULT 12 tpm_ppi_init │ │ │ │ 19626: 014e1c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 19627: 00aa5f50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 19627: 00aa5f48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 19628: 0053da9c 132 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 19629: 014e3608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 19630: 014e3868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ - 19631: 00821530 28 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsw │ │ │ │ + 19631: 00821528 28 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsw │ │ │ │ 19632: 0151bb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 19633: 002d77b4 24 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 19634: 014def8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 19635: 014ec6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ - 19636: 0085dc3c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_s │ │ │ │ + 19636: 0085dc34 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_s │ │ │ │ 19637: 007015e4 312 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ - 19638: 0097307c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 19639: 00b6e9c8 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 19638: 00973074 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ + 19639: 00b6e9c0 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 19640: 014e760c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ - 19641: 008ef0b4 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ + 19641: 008ef0ac 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 19642: 0151b52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 19643: 014eecc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ - 19644: 00b430c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 19644: 00b430c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 19645: 014ebf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 19646: 01431210 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_uw │ │ │ │ 19647: 0151cb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_POST_LOAD_DSTATE │ │ │ │ 19648: 00381a0c 220 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 19649: 014f4a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 19650: 006ed2cc 3896 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 19651: 0151cc6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 19652: 0142eb64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpleb │ │ │ │ 19653: 014f4720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ 19654: 007b14d4 140 FUNC GLOBAL DEFAULT 12 gen_gvec_uaddlp │ │ │ │ 19655: 014df4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_CMD_EVENT │ │ │ │ - 19656: 0095b65c 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ + 19656: 0095b654 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 19657: 014f3554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 19658: 0151c71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 19659: 0151b52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 19660: 007b0d14 148 FUNC GLOBAL DEFAULT 12 gen_gvec_shsub │ │ │ │ 19661: 0142a7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxsb │ │ │ │ 19662: 014eaa08 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 19663: 0151b894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ 19664: 0142eae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpleh │ │ │ │ - 19665: 00af4cd0 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 19665: 00af4cc8 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 19666: 0151d050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 19667: 002dd284 44 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 19668: 0142bd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_cp_reg │ │ │ │ 19669: 014f4d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 19670: 00ab78e4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 19670: 00ab78dc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 19671: 0053b590 168 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 19672: 006e9a74 216 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 19673: 0151bd40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 19674: 00afd6cc 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 19674: 00afd6c4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 19675: 0150a0b0 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 19676: 0142a9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxsl │ │ │ │ 19677: 0070c6ec 196 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 19678: 0151c890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 19679: 0151be1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 19680: 0151ba72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 19681: 00630ca8 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ - 19682: 0082f250 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddub │ │ │ │ + 19682: 0082f248 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddub │ │ │ │ 19683: 002baa64 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 19684: 014ebe1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 19685: 00a4a534 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 19685: 00a4a52c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 19686: 002d431c 100 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 19687: 014ecee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 19688: 00b6dc40 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 19689: 00cfc3f0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 19688: 00b6dc38 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 19689: 00cfc3e0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ 19690: 0142ea5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplew │ │ │ │ - 19691: 00b72f68 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 19692: 0082f2d0 168 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduh │ │ │ │ - 19693: 009c26c4 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 19691: 00b72f60 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 19692: 0082f2c8 168 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduh │ │ │ │ + 19693: 009c26bc 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 19694: 002b6870 264 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 19695: 0151c5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 19696: 006bc2f4 548 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 19697: 00b8f16c 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 19697: 00b8f164 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 19698: 014eabfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 19699: 014e8ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 19700: 002c1020 424 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 19701: 002b9e5c 256 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 19702: 004e38c8 12 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 19703: 0142a8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxsw │ │ │ │ 19704: 014e6a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ @@ -19711,2190 +19711,2190 @@ │ │ │ │ 19707: 0151d0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_WRITE_DSTATE │ │ │ │ 19708: 0151cb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_DSTATE │ │ │ │ 19709: 014f0694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 19710: 0151b4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 19711: 002d6348 164 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 19712: 006691ec 264 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 19713: 014e4f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 19714: 00b6dbc8 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 19715: 008ba968 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 19714: 00b6dbc0 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 19715: 008ba960 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 19716: 014eae1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 19717: 0151cd60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 19718: 014f06d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 19719: 0061863c 220 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 19720: 014df458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ - 19721: 0082f378 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduw │ │ │ │ + 19721: 0082f370 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduw │ │ │ │ 19722: 014ec844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 19723: 006865d4 308 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 19724: 0068e948 484 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 19725: 00865f24 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_d │ │ │ │ - 19726: 00a020a4 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 19725: 00865f1c 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_d │ │ │ │ + 19726: 00a0209c 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 19727: 0151b2dc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ - 19728: 0085a114 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ustoh │ │ │ │ + 19728: 0085a10c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ustoh │ │ │ │ 19729: 0151ba68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 19730: 014ea6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ - 19731: 00865c00 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_h │ │ │ │ + 19731: 00865bf8 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_h │ │ │ │ 19732: 00624450 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ - 19733: 0080e350 2972 FUNC GLOBAL DEFAULT 12 disas_neon_shared │ │ │ │ + 19733: 0080e354 2972 FUNC GLOBAL DEFAULT 12 disas_neon_shared │ │ │ │ 19734: 00666ec4 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 19735: 009b9130 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 19735: 009b9128 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 19736: 0151d14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 19737: 014e5220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 19738: 014dff24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ - 19739: 008ed0d8 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 19740: 00a8b130 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 19739: 008ed0d0 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ + 19740: 00a8b128 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 19741: 00374148 164 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 19742: 009b435c 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 19742: 009b4354 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 19743: 0040358c 592 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 19744: 0151c69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 19745: 00664604 352 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 19746: 006892e0 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 19747: 014ed4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 19748: 00b04f50 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 19748: 00b04f48 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ 19749: 0060c908 84 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 19750: 00b2f1e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 19750: 00b2f1d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 19751: 014deb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ - 19752: 00865d80 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_s │ │ │ │ - 19753: 00b2ca90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 19754: 00abe018 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 19752: 00865d78 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_s │ │ │ │ + 19753: 00b2ca88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 19754: 00abe010 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 19755: 014ef5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_INPUT_CHANGE_EVENT │ │ │ │ 19756: 003c95fc 116 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 19757: 002c8a54 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 19758: 014e37d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 19759: 00b28a84 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 19759: 00b28a7c 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 19760: 0151d7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 19761: 005c9bac 524 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 19762: 00403a54 628 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 19763: 00343f24 124 FUNC GLOBAL DEFAULT 12 wm8750_dac_commit │ │ │ │ 19764: 013bca78 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 19765: 00898888 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 19765: 00898880 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 19766: 0151bef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 19767: 0151d41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 19768: 014f0544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 19769: 0151be8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 19770: 014ea5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 19771: 014e26f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 19772: 01415ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 19773: 00513f6c 364 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 19774: 0142a85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxub │ │ │ │ 19775: 0151ce92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 19776: 004dc310 20 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 19777: 002d8e78 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 19778: 00aa62e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 19778: 00aa62e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 19779: 0151b9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 19780: 014ed974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 19781: 014f1a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 19782: 00b18b6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 19782: 00b18b64 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 19783: 0151b5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 19784: 002c8e20 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ 19785: 0142623c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssub16 │ │ │ │ - 19786: 00b38a18 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 19787: 00a80cf4 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 19786: 00b38a10 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 19787: 00a80cec 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 19788: 014e1c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 19789: 01433b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlsldavhsw │ │ │ │ - 19790: 0086ce9c 152 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ + 19790: 0086ce94 152 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ 19791: 014f20a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 19792: 00b5e53c 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 19792: 00b5e534 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 19793: 00356ff0 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q512jv │ │ │ │ 19794: 014ea3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 19795: 014e5240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 19796: 00b426b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 19796: 00b426b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 19797: 0065c058 172 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 19798: 0142aa6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxul │ │ │ │ 19799: 0035db88 244 FUNC GLOBAL DEFAULT 12 pl011_create │ │ │ │ - 19800: 00b76b7c 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ - 19801: 00917018 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 19802: 0082aeac 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32b │ │ │ │ - 19803: 00ba8320 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 19804: 00aadb88 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 19800: 00b76b74 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 19801: 00917010 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ + 19802: 0082aea4 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32b │ │ │ │ + 19803: 00ba8318 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 19804: 00aadb80 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 19805: 0031e09c 100 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 19806: 0151c834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 19807: 0053d8e4 440 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 19808: 0151cc88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ - 19809: 00904d14 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ - 19810: 0082af40 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32h │ │ │ │ + 19809: 00904d0c 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ + 19810: 0082af38 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32h │ │ │ │ 19811: 0142a964 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxuw │ │ │ │ 19812: 014ed404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 19813: 009d8e90 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 19813: 009d8e88 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 19814: 013bccec 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 19815: 0151cb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ 19816: 0151b7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_DECODE_CD_DSTATE │ │ │ │ - 19817: 00a454d8 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 19817: 00a454d0 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 19818: 0070c7b0 232 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 19819: 00b72e78 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 19819: 00b72e70 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 19820: 014135b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 19821: 0151d67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 19822: 004afda8 152 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 19823: 0031dd88 280 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 19824: 014e5060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 19825: 0098abec 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 19825: 0098abe4 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 19826: 0151d466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 19827: 0151ba98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 19828: 0031a1b4 544 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 19829: 00996a50 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 19830: 009ed54c 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 19831: 009337b4 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 19832: 00ad6164 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 19833: 00988f3c 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 19829: 00996a48 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 19830: 009ed544 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 19831: 009337ac 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 19832: 00ad615c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 19833: 00988f34 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 19834: 00380060 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 19835: 0151b632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 19836: 0028c72c 388 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 19837: 0151b916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 19838: 0151c4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 19839: 014de4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 19840: 00ad6f8c 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 19841: 009ed964 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 19840: 00ad6f84 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 19841: 009ed95c 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 19842: 014ddf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 19843: 00ae0ad0 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 19843: 00ae0ac8 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 19844: 014e6bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 19845: 014f3e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 19846: 00b2d464 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 19846: 00b2d45c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 19847: 0065e004 328 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 19848: 014f1484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 19849: 0151ce9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ 19850: 0060eae4 96 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 19851: 014f4710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ 19852: 0036a720 92 FUNC GLOBAL DEFAULT 12 register_init_block32 │ │ │ │ - 19853: 008b4d1c 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 19853: 008b4d14 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 19854: 0151ba80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 19855: 008a400c 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 19855: 008a4004 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ 19856: 01431630 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sb │ │ │ │ - 19857: 00ad79a4 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 19857: 00ad799c 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 19858: 014e8988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 19859: 014f07c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 19860: 00b4be48 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 19860: 00b4be40 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 19861: 014f22d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 19862: 014df318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 19863: 0151b704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 19864: 0078cdd4 420 FUNC GLOBAL DEFAULT 12 arm_cpu_gdb_write_register │ │ │ │ 19865: 014f2d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ - 19866: 0096cbfc 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ + 19866: 0096cbf4 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 19867: 0151d3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 19868: 014315ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sh │ │ │ │ 19869: 014de048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 19870: 002c0c50 8 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 19871: 0031a560 232 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ 19872: 0059e510 120 FUNC GLOBAL DEFAULT 12 ssi_create_bus │ │ │ │ - 19873: 00b0c888 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 19873: 00b0c880 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 19874: 005c9a30 92 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 19875: 014f3d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 19876: 00b88064 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 19877: 00ad0804 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 19878: 00af9e08 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 19876: 00b8805c 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 19877: 00ad07fc 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 19878: 00af9e00 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 19879: 0142be04 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_cp_reg64 │ │ │ │ 19880: 0151ba7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 19881: 00b72b90 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 19881: 00b72b88 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 19882: 0151b8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 19883: 0151cade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 19884: 014f4190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 19885: 00abd994 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 19885: 00abd98c 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ 19886: 0036a124 496 FUNC GLOBAL DEFAULT 12 register_read │ │ │ │ - 19887: 00aa4cfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 19888: 00afebe0 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 19887: 00aa4cf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 19888: 00afebd8 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 19889: 01431528 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sw │ │ │ │ 19890: 0053b180 1040 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 19891: 0041d0fc 156 FUNC GLOBAL DEFAULT 12 gicv3_class_name │ │ │ │ - 19892: 00861ee0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_b │ │ │ │ + 19892: 00861ed8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_b │ │ │ │ 19893: 013bdc10 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 19894: 0097b5c8 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 19894: 0097b5c0 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 19895: 014ea3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 19896: 006abc20 48 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 19897: 014148c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 19898: 00581b1c 128 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ - 19899: 008620d4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_d │ │ │ │ + 19899: 008620cc 212 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_d │ │ │ │ 19900: 0151bd3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ - 19901: 00916d4c 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ - 19902: 0082f8f8 280 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270b │ │ │ │ + 19901: 00916d44 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ + 19902: 0082f8f0 280 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270b │ │ │ │ 19903: 014e4048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 19904: 006854f0 264 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ 19905: 007117bc 112 FUNC GLOBAL DEFAULT 12 round_down_to_parange_bit_size │ │ │ │ - 19906: 008b66e8 368 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 19906: 008b66e0 368 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 19907: 002e3b80 16 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ - 19908: 00861f88 168 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_h │ │ │ │ + 19908: 00861f80 168 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_h │ │ │ │ 19909: 0151bdb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ - 19910: 0082fa10 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270h │ │ │ │ + 19910: 0082fa08 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270h │ │ │ │ 19911: 006564c0 144 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 19912: 002fadb4 120 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 19913: 014e03fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 19914: 0093318c 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 19915: 00ab7464 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 19914: 00933184 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 19915: 00ab745c 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 19916: 014ef420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 19917: 0151d47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 19918: 0141352c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 19919: 014ed8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 19920: 00320e98 120 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 19921: 013bcdd8 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 19922: 003c96e4 88 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ 19923: 0151b2b6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ - 19924: 00862030 164 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_s │ │ │ │ - 19925: 00843ff0 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180h │ │ │ │ + 19924: 00862028 164 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_s │ │ │ │ + 19925: 00843fe8 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180h │ │ │ │ 19926: 006b52d0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ 19927: 0151ca36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_READ_DSTATE │ │ │ │ 19928: 0067846c 20 FUNC GLOBAL DEFAULT 12 runstate_get │ │ │ │ 19929: 014ddd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_WAIT_EVENT │ │ │ │ 19930: 006b9f04 380 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ - 19931: 0082fb4c 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270w │ │ │ │ + 19931: 0082fb44 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270w │ │ │ │ 19932: 002c6eb8 24 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 19933: 0151c47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 19934: 007affbc 64 FUNC GLOBAL DEFAULT 12 gen_gvec_mla │ │ │ │ 19935: 014e034c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 19936: 0151cd74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 19937: 0151b976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ - 19938: 008441cc 484 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180s │ │ │ │ + 19938: 008441c4 484 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180s │ │ │ │ 19939: 0151bba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 19940: 00a96528 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 19941: 009fb134 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 19940: 00a96520 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 19941: 009fb12c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 19942: 0151d5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_IMASK_TOGGLE_DSTATE │ │ │ │ 19943: 0151d674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 19944: 014e79ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 19945: 0142644c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uaddsubx │ │ │ │ 19946: 0151cfc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 19947: 0151d362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 19948: 0151bdd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 19949: 005e357c 576 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 19950: 00529218 160 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 19951: 014f1144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 19952: 00b28094 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 19953: 0091ef8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ + 19952: 00b2808c 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 19953: 0091ef84 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 19954: 014e02fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 19955: 00548314 352 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 19956: 00677194 524 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 19957: 007afffc 64 FUNC GLOBAL DEFAULT 12 gen_gvec_mls │ │ │ │ 19958: 014e0aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 19959: 014e27b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 19960: 014e8708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ - 19961: 00b1a1b8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 19961: 00b1a1b0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 19962: 014d6d08 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 19963: 0151d038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 19964: 009e1da8 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ - 19965: 008e5294 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ + 19964: 009e1da0 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 19965: 008e528c 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 19966: 014e2504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 19967: 014f1ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ - 19968: 00b698a8 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 19968: 00b698a0 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 19969: 00677848 1056 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 19970: 004d6cc0 12 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 19971: 00b30ed4 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 19971: 00b30ecc 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 19972: 0141229c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 19973: 014e8bf8 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 19974: 009ec314 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 19975: 00a64ebc 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 19976: 00ace06c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 19974: 009ec30c 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 19975: 00a64eb4 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 19976: 00ace064 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 19977: 00373fac 248 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 19978: 014f3b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 19979: 00db1410 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 19979: 00db1400 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 19980: 014e8488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 19981: 014e87b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 19982: 0065690c 212 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ - 19983: 00dbef9c 117 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid │ │ │ │ + 19983: 00dbef8c 117 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid │ │ │ │ 19984: 0151c080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 19985: 014ea118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 19986: 0098e2bc 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 19986: 0098e2b4 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 19987: 0068e4f4 48 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 19988: 0151be06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 19989: 0036a77c 92 FUNC GLOBAL DEFAULT 12 register_init_block64 │ │ │ │ 19990: 002cc240 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 19991: 014dd140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 19992: 0151d958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 19993: 01411a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 19994: 00ba6cb0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 19995: 009ecf60 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ - 19996: 00964d40 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ + 19994: 00ba6ca8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 19995: 009ecf58 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 19996: 00964d38 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 19997: 014d6e70 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 19998: 0053a418 304 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 19999: 014e3548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 20000: 00b19074 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 20001: 00ad89d8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ - 20002: 008bda98 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ - 20003: 008e26b8 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ + 20000: 00b1906c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 20001: 00ad89d0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 20002: 008bda90 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ + 20003: 008e26b0 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 20004: 0151c01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 20005: 0151ca14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFT_RX_DSTATE │ │ │ │ - 20006: 00d3cb00 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 20006: 00d3caf0 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 20007: 014eb10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_OP_EVENT │ │ │ │ 20008: 014e65cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 20009: 014ee2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 20010: 014e779c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 20011: 0151d8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 20012: 00a804d8 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 20012: 00a804d0 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 20013: 014e7ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 20014: 014f51ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 20015: 00ae1700 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 20016: 00b259f8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 20015: 00ae16f8 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 20016: 00b259f0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 20017: 014e8d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 20018: 00b795c4 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 20018: 00b795bc 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 20019: 00630e2c 1032 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 20020: 01513d7c 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 20021: 014f88d0 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 20022: 00322270 76 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 20023: 0151c008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 20024: 014ded7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 20025: 009b830c 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 20025: 009b8304 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 20026: 014e628c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 20027: 0151baa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 20028: 0151b29c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 20029: 00930b30 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 20030: 00ac3328 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 20029: 00930b28 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 20030: 00ac3320 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 20031: 013bc4a8 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 20032: 00668358 236 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 20033: 00ae2e88 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 20034: 00b54654 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 20033: 00ae2e80 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 20034: 00b5464c 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 20035: 014f13d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 20036: 0151d968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 20037: 009e278c 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 20038: 00b553ec 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 20039: 00b7f310 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 20037: 009e2784 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 20038: 00b553e4 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 20039: 00b7f308 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 20040: 0069e03c 448 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 20041: 0151baa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 20042: 00350150 344 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 20043: 0151c8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 20044: 00ac4270 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 20044: 00ac4268 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 20045: 00513018 60 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 20046: 014e6bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 20047: 005c8354 188 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 20048: 00adcedc 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 20048: 00adced4 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 20049: 0141019c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 20050: 014dedbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 20051: 0084073c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarb │ │ │ │ - 20052: 0092d1fc 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 20051: 00840734 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarb │ │ │ │ + 20052: 0092d1f4 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 20053: 0151cdda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 20054: 00b9ba2c 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 20055: 00b12cec 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 20054: 00b9ba24 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 20055: 00b12ce4 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 20056: 0151c21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 20057: 014ebc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_EVENT │ │ │ │ 20058: 0151c9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 20059: 014134a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 20060: 0151c002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ - 20061: 008407cc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarh │ │ │ │ + 20061: 008407c4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarh │ │ │ │ 20062: 0034c584 328 FUNC GLOBAL DEFAULT 12 nand_getio │ │ │ │ 20063: 0151c6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 20064: 00a06470 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 20064: 00a06468 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 20065: 0151d2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 20066: 014e63bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 20067: 009fb630 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 20068: 00ab0eb0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 20067: 009fb628 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 20068: 00ab0ea8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 20069: 014eebe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 20070: 003c9350 440 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ - 20071: 0098a340 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 20072: 00a8735c 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 20071: 0098a338 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 20072: 00a87354 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 20073: 0151c6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 20074: 00b6f6cc 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 20074: 00b6f6c4 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 20075: 014f4d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 20076: 01426344 132 OBJECT GLOBAL DEFAULT 24 helper_info_uadd8 │ │ │ │ 20077: 014e1480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 20078: 00702f74 32 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 20079: 002c6ef8 80 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 20080: 014e58f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 20081: 01427c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_bxj_trap │ │ │ │ 20082: 013bcf7c 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 20083: 0151d5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 20084: 004d6fe0 156 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 20085: 006586a8 188 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 20086: 0151c092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 20087: 008ac000 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ - 20088: 0084085c 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarw │ │ │ │ + 20087: 008abff8 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 20088: 00840854 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarw │ │ │ │ 20089: 0151c8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 20090: 0151c40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 20091: 00adeec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 20091: 00adeebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 20092: 0151c956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 20093: 0079f328 8 FUNC GLOBAL DEFAULT 12 arm_gt_hvtimer_cb │ │ │ │ - 20094: 009be1bc 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 20094: 009be1b4 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 20095: 0151d420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 20096: 008f73a4 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 20096: 008f739c 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 20097: 0151b552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 20098: 014e2054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SLAVE_WRITE_EVENT │ │ │ │ 20099: 0151de34 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 20100: 0151c770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 20101: 00517530 468 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 20102: 002cc5e4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 20103: 014f3ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 20104: 01513d08 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 20105: 014ea208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 20106: 00b6afdc 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 20106: 00b6afd4 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 20107: 014e1340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 20108: 00876750 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 20108: 00876748 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 20109: 014e84f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 20110: 014df818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STRONGARM_SSP_READ_UNDERRUN_EVENT │ │ │ │ 20111: 0151c5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 20112: 0144f7c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_high_u16 │ │ │ │ 20113: 00708490 112 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 20114: 0151c776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ - 20115: 00dbef8c 4 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid_len │ │ │ │ + 20115: 00dbef7c 4 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid_len │ │ │ │ 20116: 0151cb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 20117: 00ab3c04 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 20117: 00ab3bfc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 20118: 0142e84c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarb │ │ │ │ 20119: 0151c814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 20120: 0151cfec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ - 20121: 0086c44c 84 FUNC GLOBAL DEFAULT 12 helper_uqsubaddx │ │ │ │ + 20121: 0086c444 84 FUNC GLOBAL DEFAULT 12 helper_uqsubaddx │ │ │ │ 20122: 006135cc 420 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ - 20123: 0091a75c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 20124: 00984d20 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 20123: 0091a754 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ + 20124: 00984d18 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 20125: 005247e8 12 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 20126: 006567fc 228 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 20127: 0141142c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 20128: 00b982c4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 20129: 009eda78 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ - 20130: 008ee4f4 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ + 20128: 00b982bc 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 20129: 009eda70 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 20130: 008ee4ec 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 20131: 014f86c0 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 20132: 0142e7c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarh │ │ │ │ 20133: 0151c7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 20134: 014f1194 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 20135: 0151c094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 20136: 00db1338 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 20137: 00aef05c 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ - 20138: 00b23c90 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 20136: 00db1328 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 20137: 00aef054 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ + 20138: 00b23c88 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 20139: 014e53a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 20140: 014e3e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ - 20141: 00959238 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 20142: 00b744a4 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 20141: 00959230 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ + 20142: 00b7449c 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 20143: 0151d730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ 20144: 0151b808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_BLOCK_PTE_DSTATE │ │ │ │ - 20145: 00b2f184 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 20145: 00b2f17c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 20146: 006b9e8c 120 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 20147: 014ed904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 20148: 014f3f20 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 20149: 0151c9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 20150: 01410118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 20151: 014ed664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 20152: 009bf2d8 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 20152: 009bf2d0 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 20153: 003e84d8 44 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 20154: 014ed3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 20155: 0142e744 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarw │ │ │ │ 20156: 014e4208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 20157: 005c848c 176 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 20158: 00b6bc18 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ - 20159: 007d32ac 248 FUNC GLOBAL DEFAULT 12 arm_translate_code │ │ │ │ + 20158: 00b6bc10 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 20159: 007d32c4 248 FUNC GLOBAL DEFAULT 12 arm_translate_code │ │ │ │ 20160: 014e5870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 20161: 009b8fa4 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 20161: 009b8f9c 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 20162: 006791bc 480 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 20163: 0151d768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 20164: 014f2a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20165: 0151c470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 20166: 0151cf1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 20167: 0151bc04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 20168: 00380194 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 20169: 014f0f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 20170: 00dc9680 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 20170: 00dc9670 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 20171: 00509e10 116 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 20172: 014e646c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 20173: 014e716c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 20174: 0048d364 424 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 20175: 0151c99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ - 20176: 009739e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ + 20176: 009739dc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 20177: 004dfc30 280 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 20178: 002c0d38 64 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 20179: 0151b8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ - 20180: 008206c4 28 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_setpsr_nz │ │ │ │ + 20180: 008206bc 28 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_setpsr_nz │ │ │ │ 20181: 01423228 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 20182: 0151be86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 20183: 008281f8 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_ud │ │ │ │ - 20184: 0097c418 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 20183: 008281f0 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_ud │ │ │ │ + 20184: 0097c410 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 20185: 0151cbee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 20186: 0151c464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 20187: 00aeef94 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ - 20188: 00b451d8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 20189: 009842b8 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 20190: 00b2bfb4 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 20187: 00aeef8c 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ + 20188: 00b451d0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 20189: 009842b0 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 20190: 00b2bfac 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 20191: 005171d0 120 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 20192: 0151d7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 20193: 0151cf5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 20194: 01450218 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qdmulh_s16 │ │ │ │ 20195: 002d0898 300 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 20196: 00b92f14 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 20197: 009356c8 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 20196: 00b92f0c 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 20197: 009356c0 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 20198: 002fac9c 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 20199: 0099e6ec 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 20200: 00add354 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 20199: 0099e6e4 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 20200: 00add34c 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 20201: 014f2eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ - 20202: 00919874 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 20203: 00cfcd18 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 20204: 00b7e6f8 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 20202: 0091986c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ + 20203: 00cfcd08 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 20204: 00b7e6f0 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 20205: 0151c392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 20206: 014ea7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 20207: 00a9d5ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 20207: 00a9d5a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 20208: 014e05cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ - 20209: 00856178 296 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_h │ │ │ │ + 20209: 00856170 296 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_h │ │ │ │ 20210: 014f1b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 20211: 00aea8f4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 20211: 00aea8ec 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 20212: 014f51fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 20213: 006a4c98 236 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 20214: 00acd47c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 20214: 00acd474 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 20215: 0151b844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 20216: 0151c14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 20217: 002b6978 260 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 20218: 014ea418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 20219: 014ef0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 20220: 014113a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ - 20221: 00856e84 352 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_s │ │ │ │ + 20221: 00856e7c 352 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_s │ │ │ │ 20222: 0151be74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 20223: 0063a80c 604 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 20224: 002c3164 960 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 20225: 0144b01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_d │ │ │ │ 20226: 0151c516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 20227: 00692a98 400 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 20228: 014e014c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 20229: 00aff89c 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 20229: 00aff894 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 20230: 0144b1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_h │ │ │ │ 20231: 014e84c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 20232: 014f36e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 20233: 00adee68 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 20233: 00adee60 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 20234: 0151bdaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 20235: 0151d0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 20236: 0151c1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 20237: 00abf928 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 20237: 00abf920 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 20238: 014e50c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ - 20239: 0093e070 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ + 20239: 0093e068 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 20240: 014e1580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ - 20241: 0091d0dc 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 20242: 00a14b78 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 20243: 00ab54c8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 20241: 0091d0d4 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ + 20242: 00a14b70 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 20243: 00ab54c0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 20244: 01512bda 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_c │ │ │ │ 20245: 014f4a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 20246: 014dddb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 20247: 0051318c 260 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 20248: 014dc7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 20249: 002cc9ec 208 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 20250: 0144b124 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_s │ │ │ │ 20251: 0151c512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 20252: 014ebfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 20253: 0143d600 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtt_hs │ │ │ │ 20254: 014ed394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 20255: 00b00edc 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 20256: 0089d734 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 20255: 00b00ed4 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 20256: 0089d72c 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 20257: 0151d5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ - 20258: 0090c46c 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ + 20258: 0090c464 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 20259: 014282b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_write_eret │ │ │ │ 20260: 014ed504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 20261: 014eda14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 20262: 014df2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 20263: 006e3f28 276 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 20264: 014ed074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 20265: 014ec03c 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 20266: 014e70bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 20267: 0151d45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 20268: 0032c860 116 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 20269: 014f3604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 20270: 002ba95c 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 20271: 00a9d4f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 20271: 00a9d4ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 20272: 0070889c 60 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 20273: 0151b4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 20274: 0066ae08 36 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 20275: 009b9ca8 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 20275: 009b9ca0 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 20276: 0151de3e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 20277: 0151c0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 20278: 004afd10 144 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ - 20279: 00846464 260 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvh │ │ │ │ + 20279: 0084645c 260 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvh │ │ │ │ 20280: 002b6758 280 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 20281: 0151de3c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 20282: 00b6f2d4 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 20282: 00b6f2cc 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 20283: 014eefb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 20284: 014e0800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 20285: 0066abfc 108 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 20286: 01442778 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_d │ │ │ │ 20287: 014e049c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 20288: 0151bbe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 20289: 002cd46c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 20290: 01450008 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qdmulh_s32 │ │ │ │ - 20291: 0090772c 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ + 20291: 00907724 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 20292: 01509a98 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 20293: 002c6b14 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 20294: 0151b9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 20295: 00855f28 300 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_h │ │ │ │ - 20296: 0095643c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ + 20295: 00855f20 300 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_h │ │ │ │ + 20296: 00956434 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 20297: 002b92f8 368 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 20298: 003f8ebc 236 FUNC GLOBAL DEFAULT 12 pmbus_receive8 │ │ │ │ 20299: 0151d3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 20300: 01442880 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_h │ │ │ │ - 20301: 0095bc8c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ + 20301: 0095bc84 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 20302: 014ea9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 20303: 00adf148 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ - 20304: 00846568 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvs │ │ │ │ + 20303: 00adf140 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 20304: 00846560 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvs │ │ │ │ 20305: 014effb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 20306: 0151deb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 20307: 0151b4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 20308: 00b7e13c 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 20308: 00b7e134 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 20309: 01410094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 20310: 014f0dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ - 20311: 00856c08 324 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_s │ │ │ │ + 20311: 00856c00 324 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_s │ │ │ │ 20312: 0151c0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 20313: 006d98f4 128 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 20314: 014e1830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 20315: 014427fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_s │ │ │ │ 20316: 002cfe90 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 20317: 00b64584 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 20317: 00b6457c 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 20318: 00510e28 228 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 20319: 014de008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 20320: 00514b50 364 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ - 20321: 00ba49c0 140 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ + 20321: 00ba49b8 140 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ 20322: 007af77c 96 FUNC GLOBAL DEFAULT 12 gen_gvec_cle0 │ │ │ │ 20323: 002b499c 340 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 20324: 0038e41c 256 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 20325: 0151b3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ 20326: 0142c6c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrintx_h │ │ │ │ - 20327: 00b7f1dc 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 20327: 00b7f1d4 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 20328: 0151c1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 20329: 014e3fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 20330: 00b8a344 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 20330: 00b8a33c 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 20331: 0151cb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_RAISE_IRQ_DSTATE │ │ │ │ 20332: 0151d916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 20333: 00ab1380 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 20333: 00ab1378 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 20334: 014eefa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 20335: 00846660 260 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvh │ │ │ │ - 20336: 009fc124 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 20335: 00846658 260 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvh │ │ │ │ + 20336: 009fc11c 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 20337: 00517034 64 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 20338: 00a22e50 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 20338: 00a22e48 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 20339: 014e75dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 20340: 014444dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_d │ │ │ │ 20341: 002cf844 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 20342: 00aa52bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ - 20343: 00959808 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ + 20342: 00aa52b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 20343: 00959800 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 20344: 0142c644 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrintx_s │ │ │ │ 20345: 00331180 236 FUNC GLOBAL DEFAULT 12 build_hmat │ │ │ │ 20346: 014445e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_h │ │ │ │ - 20347: 00846764 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvs │ │ │ │ - 20348: 0090d570 64 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ + 20347: 0084675c 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvs │ │ │ │ + 20348: 0090d568 64 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 20349: 013bc238 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 20350: 0151b822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 20351: 013bce1c 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 20352: 0151b9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 20353: 0151b610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 20354: 00a95d48 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 20355: 00ae1294 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 20354: 00a95d40 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 20355: 00ae128c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 20356: 014e2674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 20357: 014534a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rints_exact │ │ │ │ 20358: 0151d4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 20359: 00a87e74 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 20359: 00a87e6c 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 20360: 0151d3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 20361: 0062e62c 2240 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 20362: 01444560 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_s │ │ │ │ 20363: 0151b446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 20364: 0151c8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 20365: 0151d83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 20366: 014ebe3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 20367: 00b14a60 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 20367: 00b14a58 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 20368: 00375bc0 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 20369: 0151cff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 20370: 0151bc8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 20371: 009cd828 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 20371: 009cd820 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 20372: 0151c4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ - 20373: 008dd508 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ + 20373: 008dd500 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 20374: 007b0ed0 148 FUNC GLOBAL DEFAULT 12 gen_gvec_urhadd │ │ │ │ 20375: 014dc838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 20376: 0151d426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 20377: 014e8608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 20378: 006a7774 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 20379: 0151b2bc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 20380: 00b05e00 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 20381: 00abc3b8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 20380: 00b05df8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 20381: 00abc3b0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 20382: 007b76b4 52 FUNC GLOBAL DEFAULT 12 load_reg_var │ │ │ │ 20383: 01411324 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 20384: 0151bdb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 20385: 002cd518 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 20386: 0069be10 484 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 20387: 0099da10 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 20387: 0099da08 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 20388: 014ed564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 20389: 0151d152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 20390: 014e9b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 20391: 0151d5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 20392: 00664274 912 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 20393: 0036e0b8 592 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 20394: 0151c7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 20395: 0066d170 204 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 20396: 009921f0 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 20396: 009921e8 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 20397: 0031f914 136 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 20398: 0151cf86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ - 20399: 0082829c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_sw │ │ │ │ + 20399: 00828294 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_sw │ │ │ │ 20400: 0151c3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 20401: 014e9df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 20402: 0151c992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 20403: 006a4294 1660 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 20404: 0065a1d4 56 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ - 20405: 00920a74 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ + 20405: 00920a6c 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 20406: 014eb6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 20407: 009d0e84 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 20408: 00b21130 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 20407: 009d0e7c 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 20408: 00b21128 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 20409: 005cbdc0 2416 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 20410: 00aef20c 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 20410: 00aef204 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 20411: 013bdc40 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 20412: 014e618c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 20413: 004df7e8 340 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 20414: 014261b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssub8 │ │ │ │ 20415: 0070afc0 152 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 20416: 014eca94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 20417: 008fbb6c 172 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 20417: 008fbb64 172 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 20418: 014f2e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 20419: 00516594 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 20420: 014d6eb8 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 20421: 014e1690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 20422: 0083fb88 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphib │ │ │ │ - 20423: 00b2db5c 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 20422: 0083fb80 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphib │ │ │ │ + 20423: 00b2db54 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 20424: 013bc8f8 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 20425: 014f1c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 20426: 00dce10c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 20426: 00dce0fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 20427: 0144e094 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip8 │ │ │ │ 20428: 0151d444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 20429: 01434c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullt_scalarh │ │ │ │ 20430: 0151c214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 20431: 014e640c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ - 20432: 00918b3c 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ + 20432: 00918b34 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ 20433: 014ee19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 20434: 0142ee7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpltb │ │ │ │ 20435: 0151cec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 20436: 00b42aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ - 20437: 0083fc18 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphih │ │ │ │ - 20438: 00944f64 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ + 20436: 00b42aa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 20437: 0083fc10 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphih │ │ │ │ + 20438: 00944f5c 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 20439: 014f2838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 20440: 01438b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhb │ │ │ │ 20441: 014f0c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 20442: 014ea678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 20443: 00ba87c8 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 20444: 00a2ae90 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 20443: 00ba87c0 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 20444: 00a2ae88 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 20445: 0142edf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplth │ │ │ │ 20446: 0151d3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ - 20447: 0093ea84 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ + 20447: 0093ea7c 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 20448: 01438ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhh │ │ │ │ 20449: 0151cb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 20450: 014ed164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 20451: 0151d174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 20452: 00826ab8 688 FUNC GLOBAL DEFAULT 12 helper_v7m_tt │ │ │ │ - 20453: 0095a3d0 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ + 20452: 00826ab0 688 FUNC GLOBAL DEFAULT 12 helper_v7m_tt │ │ │ │ + 20453: 0095a3c8 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 20454: 014ec6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 20455: 014f0b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 20456: 01434bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullt_scalarw │ │ │ │ 20457: 0151c93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ - 20458: 00b43294 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 20458: 00b4328c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 20459: 0151cc9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 20460: 014f29f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 20461: 014deffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ - 20462: 0083fca8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphiw │ │ │ │ + 20462: 0083fca0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphiw │ │ │ │ 20463: 014ec9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 20464: 014e8f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 20465: 014e62dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 20466: 014de490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ - 20467: 008c59dc 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ + 20467: 008c59d4 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 20468: 003279c0 56 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 20469: 006c35b8 428 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 20470: 0142ed74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpltw │ │ │ │ 20471: 006e3c00 456 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ - 20472: 0083b8ec 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsb │ │ │ │ - 20473: 0086f6fc 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh_round_to_zero │ │ │ │ + 20472: 0083b8e4 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsb │ │ │ │ + 20473: 0086f6f4 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh_round_to_zero │ │ │ │ 20474: 0052d644 104 FUNC GLOBAL DEFAULT 12 cxl_get_hb_cstate │ │ │ │ 20475: 00408478 808 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 20476: 0151b92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 20477: 01438a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhw │ │ │ │ 20478: 006f6918 732 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 20479: 00ba7048 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 20479: 00ba7040 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 20480: 014f18d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 20481: 0151d2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 20482: 00afe244 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 20483: 00b84a0c 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 20482: 00afe23c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 20483: 00b84a04 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 20484: 014f0ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 20485: 009e2510 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 20486: 0083ba7c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsh │ │ │ │ - 20487: 0091892c 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ + 20485: 009e2508 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 20486: 0083ba74 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsh │ │ │ │ + 20487: 00918924 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ 20488: 0151b6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ - 20489: 00828334 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uh │ │ │ │ + 20489: 0082832c 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uh │ │ │ │ 20490: 0151c874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 20491: 014df08c 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ 20492: 00791370 208 FUNC GLOBAL DEFAULT 12 read_raw_cp_reg │ │ │ │ 20493: 014d6c80 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 20494: 013bc4c0 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 20495: 014ee24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 20496: 00664d30 68 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 20497: 0048f9f4 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 20498: 014e9dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 20499: 014eb4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ - 20500: 00959e20 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 20501: 008f9d6c 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 20500: 00959e18 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ + 20501: 008f9d64 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 20502: 014ebf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 20503: 00af06cc 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 20503: 00af06c4 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 20504: 0151b322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 20505: 009cc548 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 20506: 00aca2cc 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ - 20507: 008283dc 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uw │ │ │ │ + 20505: 009cc540 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 20506: 00aca2c4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 20507: 008283d4 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uw │ │ │ │ 20508: 002d8c38 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 20509: 00ab5db0 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 20509: 00ab5da8 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 20510: 006dfe1c 664 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 20511: 00383ea4 868 FUNC GLOBAL DEFAULT 12 cxl_component_register_init_common │ │ │ │ - 20512: 009598d8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ + 20512: 009598d0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 20513: 014eb944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 20514: 0151cc6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 20515: 00828fb4 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld40b │ │ │ │ + 20515: 00828fac 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld40b │ │ │ │ 20516: 0144f21c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u16 │ │ │ │ - 20517: 00b47044 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 20517: 00b4703c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 20518: 006d9828 60 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ - 20519: 008285b0 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_ub │ │ │ │ + 20519: 008285a8 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_ub │ │ │ │ 20520: 014ed474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 20521: 0151bd5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 20522: 002a21e8 192 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 20523: 0151d384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 20524: 014f513c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 20525: 0151c0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ - 20526: 008292d4 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld40h │ │ │ │ - 20527: 00ba1e68 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 20526: 008292cc 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld40h │ │ │ │ + 20527: 00ba1e60 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 20528: 014dd6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ 20529: 01440a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_ud │ │ │ │ - 20530: 00920590 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ - 20531: 00828650 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uh │ │ │ │ + 20530: 00920588 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ + 20531: 00828648 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uh │ │ │ │ 20532: 0151bd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 20533: 014e25a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 20534: 014f22c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 20535: 00402338 440 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 20536: 006c70a8 128 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 20537: 014f1908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 20538: 00ba0fd8 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 20538: 00ba0fd0 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 20539: 005c7eac 592 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 20540: 014e0bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 20541: 014f1b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 20542: 014ed4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 20543: 00baa0f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 20543: 00baa0f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 20544: 014e8658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 20545: 014e79ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 20546: 014f3020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 20547: 0090dce8 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 20548: 00b12140 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 20547: 0090dce0 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ + 20548: 00b12138 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 20549: 002cd5c8 216 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 20550: 003845b4 344 FUNC GLOBAL DEFAULT 12 cxl_interleave_ways_enc │ │ │ │ 20551: 006793d0 324 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ - 20552: 00829634 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld40w │ │ │ │ + 20552: 0082962c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld40w │ │ │ │ 20553: 0151ca8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 20554: 014e9918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 20555: 00b716d8 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 20556: 009f1b9c 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 20557: 00b884f4 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ - 20558: 008286f0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uw │ │ │ │ + 20555: 00b716d0 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 20556: 009f1b94 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 20557: 00b884ec 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 20558: 008286e8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uw │ │ │ │ 20559: 014e744c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 20560: 0151b3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 20561: 0066a520 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 20562: 00b190d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 20562: 00b190c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 20563: 00668d78 52 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 20564: 004dba74 36 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ - 20565: 0082907c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld41b │ │ │ │ + 20565: 00829074 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld41b │ │ │ │ 20566: 014eafec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_RX_EVENT │ │ │ │ 20567: 014f0c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 20568: 00b770ac 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 20568: 00b770a4 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 20569: 0151cbb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ - 20570: 0083b9b4 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltub │ │ │ │ + 20570: 0083b9ac 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltub │ │ │ │ 20571: 00373374 340 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 20572: 002de8f0 248 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 20573: 00b47bd4 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 20574: 00dce0c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ - 20575: 0090ddd0 236 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ + 20573: 00b47bcc 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 20574: 00dce0b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 20575: 0090ddc8 236 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ 20576: 0151c1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ - 20577: 008293ac 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld41h │ │ │ │ + 20577: 008293a4 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld41h │ │ │ │ 20578: 014e027c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ - 20579: 0083bb44 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltuh │ │ │ │ + 20579: 0083bb3c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltuh │ │ │ │ 20580: 014e08c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ - 20581: 00973ba4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 20582: 00afdf08 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 20581: 00973b9c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ + 20582: 00afdf00 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ 20583: 01450320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cnt_b │ │ │ │ - 20584: 00aa41d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 20585: 00b28218 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 20584: 00aa41d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 20585: 00b28210 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 20586: 014dc8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 20587: 014df418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 20588: 0144e19c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_zip8 │ │ │ │ - 20589: 008674b0 380 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_b │ │ │ │ + 20589: 008674a8 380 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_b │ │ │ │ 20590: 014ee01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 20591: 0151d72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ - 20592: 00849fcc 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_hs │ │ │ │ + 20592: 00849fc4 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_hs │ │ │ │ 20593: 006a7320 44 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 20594: 014e67cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ - 20595: 0082c874 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsb │ │ │ │ + 20595: 0082c86c 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsb │ │ │ │ 20596: 014f1544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 20597: 00334470 8 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 20598: 00b7b2f8 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 20598: 00b7b2f0 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 20599: 0151d052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ - 20600: 008296e0 180 FUNC GLOBAL DEFAULT 12 helper_mve_vld41w │ │ │ │ - 20601: 0086762c 380 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_h │ │ │ │ + 20600: 008296d8 180 FUNC GLOBAL DEFAULT 12 helper_mve_vld41w │ │ │ │ + 20601: 00867624 380 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_h │ │ │ │ 20602: 014de0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 20603: 013bd93c 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 20604: 0066d730 32 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ - 20605: 0082c910 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsh │ │ │ │ + 20605: 0082c908 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsh │ │ │ │ 20606: 00381554 132 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 20607: 014e746c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ - 20608: 008eeba0 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ + 20608: 008eeb98 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ 20609: 003d9fcc 700 FUNC GLOBAL DEFAULT 12 soc_dma_ch_update │ │ │ │ - 20610: 009cd178 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 20610: 009cd170 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 20611: 0151b5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 20612: 014dfa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_UNHANDLED_CMD_EVENT │ │ │ │ 20613: 0151c844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 20614: 0144f114 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u32 │ │ │ │ 20615: 014e2d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 20616: 014e4b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 20617: 014e9bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 20618: 006ca128 48 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ - 20619: 008677a8 372 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_s │ │ │ │ + 20619: 008677a0 372 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_s │ │ │ │ 20620: 002b443c 372 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ - 20621: 00829144 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld42b │ │ │ │ + 20621: 0082913c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld42b │ │ │ │ 20622: 014f1a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ - 20623: 0081d0b0 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macsw │ │ │ │ + 20623: 0081d0a8 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macsw │ │ │ │ 20624: 0151c73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 20625: 01447344 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_b │ │ │ │ - 20626: 00b6daec 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ - 20627: 0082c9a0 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsw │ │ │ │ + 20626: 00b6dae4 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 20627: 0082c998 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsw │ │ │ │ 20628: 014471b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_d │ │ │ │ - 20629: 00912bdc 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ + 20629: 00912bd4 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 20630: 00673870 320 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ - 20631: 00829484 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld42h │ │ │ │ + 20631: 0082947c 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld42h │ │ │ │ 20632: 014e65bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 20633: 00a9dd30 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 20633: 00a9dd28 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 20634: 0069cc50 512 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 20635: 014472c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_h │ │ │ │ 20636: 0151b96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 20637: 0151b938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 20638: 014de6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 20639: 014e18d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 20640: 00dec9f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 20641: 014eb1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_READ_EVENT │ │ │ │ 20642: 014f0c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 20643: 014e2704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 20644: 014eed84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 20645: 00a41f70 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 20645: 00a41f68 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 20646: 014e4068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 20647: 0151c850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ - 20648: 008f2c38 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ + 20648: 008f2c30 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 20649: 006dead8 60 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 20650: 00aac9c0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 20651: 00a12b24 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ - 20652: 00841d8c 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfabdh │ │ │ │ + 20650: 00aac9b8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 20651: 00a12b1c 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 20652: 00841d84 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfabdh │ │ │ │ 20653: 003748e8 244 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ - 20654: 00829794 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld42w │ │ │ │ + 20654: 0082978c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld42w │ │ │ │ 20655: 0144723c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_s │ │ │ │ 20656: 013b63c0 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 20657: 00b54b6c 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 20658: 00b80030 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 20657: 00b54b64 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 20658: 00b80028 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 20659: 00568ff0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 20660: 00b19634 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 20660: 00b1962c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 20661: 014d70d4 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 20662: 014e1330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 20663: 002899d4 52 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 20664: 0151ccbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 20665: 013bd5fc 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 20666: 0151c118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 20667: 014e1120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ - 20668: 008d8100 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ + 20668: 008d80f8 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 20669: 014e7a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 20670: 00aa4628 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 20670: 00aa4620 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 20671: 014e27d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ - 20672: 0093ea70 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ + 20672: 0093ea68 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 20673: 0066a6f0 36 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 20674: 0151b800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_VMID_DSTATE │ │ │ │ 20675: 014e8958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 20676: 00b7342c 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 20676: 00b73424 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 20677: 014eca54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 20678: 01391a20 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ - 20679: 00841ef4 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfabds │ │ │ │ + 20679: 00841eec 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfabds │ │ │ │ 20680: 0151c906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 20681: 014f1838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 20682: 014e4278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 20683: 00926848 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ - 20684: 0095a0c8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 20685: 0082920c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld43b │ │ │ │ - 20686: 00b7b768 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 20687: 00adce24 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 20683: 00926840 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 20684: 0095a0c0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ + 20685: 00829204 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld43b │ │ │ │ + 20686: 00b7b760 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 20687: 00adce1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 20688: 014ece84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 20689: 0065edb0 72 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 20690: 014e87a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 20691: 0151c24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 20692: 014e12c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 20693: 00810f68 240 FUNC GLOBAL DEFAULT 12 vfp_expand_imm │ │ │ │ - 20694: 00aeda4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 20693: 00810f6c 240 FUNC GLOBAL DEFAULT 12 vfp_expand_imm │ │ │ │ + 20694: 00aeda44 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 20695: 0151b702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ - 20696: 0082955c 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld43h │ │ │ │ + 20696: 00829554 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld43h │ │ │ │ 20697: 0151bb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 20698: 0151c866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 20699: 0151b3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 20700: 00aa5b5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ - 20701: 0086f140 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touls_round_to_zero │ │ │ │ + 20700: 00aa5b54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 20701: 0086f138 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touls_round_to_zero │ │ │ │ 20702: 014ee0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 20703: 014dd360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 20704: 014df6ac 268 OBJECT GLOBAL DEFAULT 24 hw_arm_trace_events │ │ │ │ 20705: 0151bcf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 20706: 002b6fc8 264 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 20707: 0151c0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 20708: 014e6fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 20709: 00705b5c 132 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 20710: 0151cef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 20711: 0086c954 76 FUNC GLOBAL DEFAULT 12 helper_usubaddx │ │ │ │ - 20712: 00ba2978 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ - 20713: 0082ca7c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltub │ │ │ │ + 20711: 0086c94c 76 FUNC GLOBAL DEFAULT 12 helper_usubaddx │ │ │ │ + 20712: 00ba2970 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 20713: 0082ca74 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltub │ │ │ │ 20714: 003190ec 12 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 20715: 013bd3ac 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 20716: 009fe0e8 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ - 20717: 00829840 180 FUNC GLOBAL DEFAULT 12 helper_mve_vld43w │ │ │ │ + 20716: 009fe0e0 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 20717: 00829838 180 FUNC GLOBAL DEFAULT 12 helper_mve_vld43w │ │ │ │ 20718: 014dc998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 20719: 014f2038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ - 20720: 00a9db48 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 20720: 00a9db40 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 20721: 0066bb84 436 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 20722: 0082cb14 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuh │ │ │ │ - 20723: 00a844dc 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 20724: 00bb0bbc 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 20722: 0082cb0c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuh │ │ │ │ + 20723: 00a844d4 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 20724: 00bb0bb4 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 20725: 014ec5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 20726: 009ac64c 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ - 20727: 00958e1c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ + 20726: 009ac644 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 20727: 00958e14 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 20728: 002b45b0 340 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ 20729: 0151b4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_UNWATCH_DSTATE │ │ │ │ - 20730: 009ee65c 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 20730: 009ee654 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 20731: 014e1e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 20732: 006c2074 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 20733: 014d6d88 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 20734: 014e88c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 20735: 00a3ccc0 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 20735: 00a3ccb8 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 20736: 014e49e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 20737: 00b3c630 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ - 20738: 0081d0d8 96 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macuw │ │ │ │ + 20737: 00b3c628 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 20738: 0081d0d0 96 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macuw │ │ │ │ 20739: 0036c20c 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 20740: 014ead8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 20741: 0151b29e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 20742: 0151ba0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ - 20743: 00965160 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 20744: 00b9436c 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 20745: 0082cba4 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuw │ │ │ │ - 20746: 00917620 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ - 20747: 009631d8 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ + 20743: 00965158 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ + 20744: 00b94364 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 20745: 0082cb9c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuw │ │ │ │ + 20746: 00917618 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ + 20747: 009631d0 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 20748: 014f427c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 20749: 0151d1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ - 20750: 008f637c 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ + 20750: 008f6374 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 20751: 014efc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 20752: 0151d8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 20753: 00ba0df0 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 20753: 00ba0de8 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 20754: 0151c1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ - 20755: 0091985c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ + 20755: 00919854 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 20756: 014ebbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_EVENT │ │ │ │ 20757: 014e4b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 20758: 005ca49c 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 20759: 014f4bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 20760: 0151b2aa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 20761: 014deeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 20762: 014ece14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 20763: 0151d550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 20764: 013bc95c 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 20765: 014e8b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ - 20766: 00daf0e0 5 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun4i_regmap │ │ │ │ + 20766: 00daf0d0 5 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun4i_regmap │ │ │ │ 20767: 002cbe74 188 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 20768: 014f1d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 20769: 0151cac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ 20770: 004dc07c 60 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 20771: 00b34b20 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 20771: 00b34b18 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 20772: 014e5210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 20773: 007001dc 48 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 20774: 00db13c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ - 20775: 0091fed0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 20776: 00d1dcc8 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 20774: 00db13b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 20775: 0091fec8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ + 20776: 00d1dcb8 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 20777: 0151b39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 20778: 009be1dc 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 20779: 00aa4f24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 20778: 009be1d4 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 20779: 00aa4f1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 20780: 0144f00c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u64 │ │ │ │ 20781: 014e2d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 20782: 00372cf4 400 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 20783: 00d1dcc4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 20783: 00d1dcb4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 20784: 0151b7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_INV_NOTIFIERS_IOVA_DSTATE │ │ │ │ 20785: 0151c328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 20786: 014ef6b0 1380 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 20787: 00ae7854 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 20787: 00ae784c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 20788: 004ee700 1564 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 20789: 0151c89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 20790: 00a00ef8 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 20790: 00a00ef0 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 20791: 0151d8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 20792: 006c71c4 104 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 20793: 00ac3b60 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 20794: 00b7be10 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 20793: 00ac3b58 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 20794: 00b7be08 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 20795: 014e697c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 20796: 0151cea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 20797: 00baf2f0 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 20797: 00baf2e8 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 20798: 003190f8 396 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 20799: 00b19c20 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 20799: 00b19c18 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 20800: 00708774 244 FUNC GLOBAL DEFAULT 12 accel_system_init_ops_interfaces │ │ │ │ 20801: 014ef560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_RESET_EVENT │ │ │ │ 20802: 01512b9b 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 20803: 014f4b18 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 20804: 00d1db78 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 20804: 00d1db68 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 20805: 006c3440 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 20806: 0151ce44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 20807: 014e0890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ - 20808: 00917358 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ + 20808: 00917350 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 20809: 006b6254 40 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 20810: 0151d970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 20811: 0151c37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 20812: 008b5d08 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ - 20813: 00b7df70 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 20814: 00afdc84 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 20812: 008b5d00 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 20813: 00b7df68 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 20814: 00afdc7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 20815: 002d8504 604 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 20816: 014f50fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 20817: 01429230 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addcb │ │ │ │ - 20818: 0091fb8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ + 20818: 0091fb84 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 20819: 0143d708 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtt_sh │ │ │ │ 20820: 0151d3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 20821: 00a82aac 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 20821: 00a82aa4 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 20822: 004894a4 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 20823: 014ef3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 20824: 014e2318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 20825: 00bae65c 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 20825: 00bae654 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 20826: 014f4f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 20827: 0151c454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ 20828: 01429338 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addcl │ │ │ │ - 20829: 00aa3bbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ - 20830: 00b63654 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ - 20831: 00919194 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ - 20832: 008dd0a4 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 20833: 00ad9618 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 20829: 00aa3bb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 20830: 00b6364c 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 20831: 0091918c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ + 20832: 008dd09c 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ + 20833: 00ad9610 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 20834: 0151d668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 20835: 014f47c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 20836: 004892dc 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 20837: 00ad48f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 20838: 008f92bc 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 20837: 00ad48e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 20838: 008f92b4 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 20839: 014dd240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 20840: 006b5414 36 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 20841: 0151ba44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 20842: 00b8aff0 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 20843: 00b3ba84 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 20842: 00b8afe8 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 20843: 00b3ba7c 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 20844: 013b8100 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ 20845: 014292b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addcw │ │ │ │ - 20846: 00b00d9c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 20847: 00b3ae38 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 20848: 00a89ddc 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 20846: 00b00d94 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 20847: 00b3ae30 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 20848: 00a89dd4 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 20849: 014e16b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 20850: 009ee1b4 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 20850: 009ee1ac 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 20851: 0151cd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 20852: 00ae295c 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 20852: 00ae2954 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 20853: 0151b2d9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 20854: 002cfc9c 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 20855: 00797b18 656 FUNC GLOBAL DEFAULT 12 fp_exception_el │ │ │ │ - 20856: 0084f634 48 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u16 │ │ │ │ + 20856: 0084f62c 48 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u16 │ │ │ │ 20857: 0151dcf8 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 20858: 0036ed94 624 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ - 20859: 0093eb18 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ + 20859: 0093eb10 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 20860: 00799e68 272 FUNC GLOBAL DEFAULT 12 access_tvm_trvm │ │ │ │ 20861: 014f3af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 20862: 0151c6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 20863: 00ad4838 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 20863: 00ad4830 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 20864: 0151c554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ - 20865: 0095dde0 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ + 20865: 0095ddd8 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 20866: 0151d5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CNTVOFF_WRITE_DSTATE │ │ │ │ 20867: 014e64cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 20868: 00931c0c 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 20868: 00931c04 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 20869: 0151cfaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 20870: 0151cab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 20871: 00a1aba8 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 20871: 00a1aba0 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 20872: 0151cbec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 20873: 0151d720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 20874: 00996f10 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ - 20875: 00919a54 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 20876: 00b1e580 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 20874: 00996f08 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 20875: 00919a4c 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ + 20876: 00b1e578 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 20877: 014f252c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 20878: 00acc08c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 20878: 00acc084 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 20879: 014e8268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 20880: 0151d238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 20881: 002b6b94 264 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 20882: 00319a28 244 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 20883: 0151bee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 20884: 014e12d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 20885: 0097b890 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ - 20886: 0083d8bc 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsb │ │ │ │ + 20885: 0097b888 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 20886: 0083d8b4 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsb │ │ │ │ 20887: 014e5720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 20888: 0151c084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 20889: 0151ca54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SELECT_DSTATE │ │ │ │ 20890: 014e9f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 20891: 005cc7b0 720 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ - 20892: 009636c8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ + 20892: 009636c0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 20893: 0151cb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 20894: 014dca38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 20895: 00aa4798 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 20895: 00aa4790 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 20896: 0151b852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 20897: 0083da44 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsh │ │ │ │ - 20898: 00b1025c 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 20897: 0083da3c 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsh │ │ │ │ + 20898: 00b10254 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 20899: 006e43c4 312 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 20900: 01446138 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_pmull_q │ │ │ │ 20901: 0151b2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 20902: 00b785b8 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 20902: 00b785b0 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 20903: 0151d59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 20904: 014e9a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 20905: 0151b330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 20906: 00b08da8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 20906: 00b08da0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 20907: 014f29e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 20908: 014f2a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 20909: 00996474 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 20909: 0099646c 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 20910: 002db290 156 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 20911: 00a944d0 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 20912: 00b33fc8 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ - 20913: 0081a214 300 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h │ │ │ │ - 20914: 0096435c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ + 20911: 00a944c8 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 20912: 00b33fc0 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 20913: 0081a20c 300 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h │ │ │ │ + 20914: 00964354 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 20915: 014ee62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 20916: 014e6c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 20917: 009b6e68 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 20918: 00afe358 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 20917: 009b6e60 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 20918: 00afe350 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 20919: 0151b8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 20920: 013bd1b8 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 20921: 00b36764 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 20921: 00b3675c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 20922: 006fc998 152 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ - 20923: 00870794 192 FUNC GLOBAL DEFAULT 12 helper_frint32_d │ │ │ │ + 20923: 0087078c 192 FUNC GLOBAL DEFAULT 12 helper_frint32_d │ │ │ │ 20924: 014e8018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 20925: 014e97c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 20926: 00b1d2b8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 20927: 00b71448 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 20928: 00adfbf8 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 20926: 00b1d2b0 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 20927: 00b71440 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 20928: 00adfbf0 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 20929: 0151c84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 20930: 014eb17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_READ_EVENT │ │ │ │ - 20931: 008dbeec 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ + 20931: 008dbee4 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 20932: 0151bc66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 20933: 014dfb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_ALL_EVENT │ │ │ │ - 20934: 00aa35a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 20935: 009372e8 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 20934: 00aa3598 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 20935: 009372e0 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 20936: 0151d582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 20937: 014f52bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 20938: 014e5450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 20939: 0151b518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 20940: 013bc26c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 20941: 00bb0ae0 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 20941: 00bb0ad8 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 20942: 0151bbe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ - 20943: 0087063c 172 FUNC GLOBAL DEFAULT 12 helper_frint32_s │ │ │ │ + 20943: 00870634 172 FUNC GLOBAL DEFAULT 12 helper_frint32_s │ │ │ │ 20944: 0151bf8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 20945: 002bc2d8 276 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 20946: 014f24d0 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 20947: 014e792c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 20948: 0092d538 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 20948: 0092d530 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 20949: 0066c200 40 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 20950: 008bd7b4 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 20951: 00a4542c 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 20950: 008bd7ac 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ + 20951: 00a45424 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 20952: 0151d8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 20953: 008f951c 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 20953: 008f9514 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 20954: 014ecc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 20955: 014f2364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 20956: 009820b0 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 20956: 009820a8 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 20957: 01456284 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizd │ │ │ │ - 20958: 00a342c8 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 20958: 00a342c0 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 20959: 0145638c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizh │ │ │ │ 20960: 00404728 76 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 20961: 00b52b78 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 20961: 00b52b70 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 20962: 002c5980 100 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 20963: 008422f0 344 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmh │ │ │ │ - 20964: 00b12a50 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 20963: 008422e8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmh │ │ │ │ + 20964: 00b12a48 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 20965: 014ed824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 20966: 00ab10d4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 20966: 00ab10cc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 20967: 0151c8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 20968: 00a059fc 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 20968: 00a059f4 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 20969: 0151d16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ - 20970: 00860468 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_b │ │ │ │ + 20970: 00860460 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_b │ │ │ │ 20971: 014e0e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 20972: 00b2fa04 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 20973: 00b40a58 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 20974: 00a28fb0 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ - 20975: 008612c0 240 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_d │ │ │ │ + 20972: 00b2f9fc 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 20973: 00b40a50 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 20974: 00a28fa8 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 20975: 008612b8 240 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_d │ │ │ │ 20976: 0151b8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 20977: 014e95d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 20978: 00860540 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_h │ │ │ │ + 20978: 00860538 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_h │ │ │ │ 20979: 01456308 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizs │ │ │ │ - 20980: 00a9461c 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 20981: 00842448 336 FUNC GLOBAL DEFAULT 12 helper_mve_vminnms │ │ │ │ - 20982: 0090e628 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ + 20980: 00a94614 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 20981: 00842440 336 FUNC GLOBAL DEFAULT 12 helper_mve_vminnms │ │ │ │ + 20982: 0090e620 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 20983: 014e8c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 20984: 0083dba8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntub │ │ │ │ - 20985: 00b4778c 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 20984: 0083dba0 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntub │ │ │ │ + 20985: 00b47784 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 20986: 014efca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 20987: 014f536c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ - 20988: 0083dcec 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntuh │ │ │ │ + 20988: 0083dce4 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntuh │ │ │ │ 20989: 006e65d8 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 20990: 014f0474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 20991: 00aa6cd4 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 20992: 00b2769c 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 20991: 00aa6ccc 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 20992: 00b27694 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 20993: 014eb0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_DONE_EVENT │ │ │ │ - 20994: 00860628 228 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_s │ │ │ │ + 20994: 00860620 228 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_s │ │ │ │ 20995: 0151b634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 20996: 009924b4 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 20997: 00b89400 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 20996: 009924ac 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 20997: 00b893f8 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 20998: 014e0d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 20999: 0151c9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 21000: 0151b9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 21001: 014e9b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 21002: 008e4218 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 21003: 00830fe0 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsb │ │ │ │ - 21004: 00ae2730 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 21002: 008e4210 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ + 21003: 00830fd8 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsb │ │ │ │ + 21004: 00ae2728 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 21005: 014ee41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 21006: 014f2344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 21007: 00b2cb48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 21007: 00b2cb40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 21008: 014e15d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 21009: 0151b49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ - 21010: 0083109c 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsh │ │ │ │ + 21010: 00831094 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsh │ │ │ │ 21011: 006de858 228 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 21012: 00ab75e4 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 21013: 00b82404 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 21012: 00ab75dc 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 21013: 00b823fc 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 21014: 0151d40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 21015: 008b6194 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 21016: 00b8e204 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 21015: 008b618c 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 21016: 00b8e1fc 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 21017: 006b5ffc 40 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 21018: 0151b770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 21019: 014e4bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 21020: 014f0154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ - 21021: 00b2a8a0 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 21021: 00b2a898 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 21022: 0151d0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_PINS_DSTATE │ │ │ │ 21023: 004dc540 360 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 21024: 0151bc0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 21025: 00b526e8 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 21025: 00b526e0 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 21026: 014ebd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 21027: 006b988c 1472 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 21028: 0083118c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsw │ │ │ │ + 21028: 00831184 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsw │ │ │ │ 21029: 0151c8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ 21030: 0142b8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muladdswl │ │ │ │ - 21031: 00ae1a8c 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 21031: 00ae1a84 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 21032: 01415bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 21033: 00685b6c 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 21034: 014e8838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 21035: 014de0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 21036: 002d9940 8 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ 21037: 014529cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s16 │ │ │ │ - 21038: 00a01060 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 21038: 00a01058 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 21039: 014f2d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 21040: 002dfc10 400 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 21041: 014dcc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 21042: 014e14f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 21043: 0151be5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 21044: 014f10a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 21045: 014edd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ - 21046: 00836e9c 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsh │ │ │ │ + 21046: 00836e94 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsh │ │ │ │ 21047: 0151bc76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 21048: 002be610 12 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 21049: 014e86a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ 21050: 0151bf40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_PC_DIMM_ASSIGNED_SLOT_DSTATE │ │ │ │ - 21051: 00b68154 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 21052: 00b39324 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ - 21053: 008dd780 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 21054: 00bb0698 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 21051: 00b6814c 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 21052: 00b3931c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 21053: 008dd778 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ + 21054: 00bb0690 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 21055: 0151b283 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ - 21056: 008b6cdc 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 21056: 008b6cd4 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 21057: 014edd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 21058: 014f4420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 21059: 01426c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsubaddx │ │ │ │ 21060: 014f3d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 21061: 0151c272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 21062: 009edbd8 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 21063: 00aa4db4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 21062: 009edbd0 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 21063: 00aa4dac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 21064: 00716b44 404 FUNC GLOBAL DEFAULT 12 arm_cpu_get_phys_page_attrs_debug │ │ │ │ 21065: 014e748c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 21066: 00707380 140 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 21067: 006b5240 36 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 21068: 00836fc8 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsw │ │ │ │ - 21069: 0083e99c 144 FUNC GLOBAL DEFAULT 12 helper_mve_uqshl │ │ │ │ - 21070: 00ad9158 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ - 21071: 00912b3c 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ + 21068: 00836fc0 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsw │ │ │ │ + 21069: 0083e994 144 FUNC GLOBAL DEFAULT 12 helper_mve_uqshl │ │ │ │ + 21070: 00ad9150 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 21071: 00912b34 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 21072: 014e6c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 21073: 006dfba8 628 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 21074: 003f8ddc 224 FUNC GLOBAL DEFAULT 12 pmbus_receive_block │ │ │ │ 21075: 007af83c 96 FUNC GLOBAL DEFAULT 12 gen_gvec_clt0 │ │ │ │ 21076: 006e97fc 144 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 21077: 00934b58 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ - 21078: 009738a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 21079: 00b7f5a4 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 21080: 00b60858 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 21081: 009da784 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ - 21082: 0097110c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 21083: 00b3e6bc 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 21077: 00934b50 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 21078: 0097389c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ + 21079: 00b7f59c 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 21080: 00b60850 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 21081: 009da77c 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 21082: 00971104 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ + 21083: 00b3e6b4 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 21084: 014ddf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 21085: 0144e6c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cgt_f32 │ │ │ │ 21086: 014df1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 21087: 014e696c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 21088: 002cec80 1468 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 21089: 00aa4068 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 21089: 00aa4060 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 21090: 014e9d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 21091: 00ad9688 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 21092: 008b6120 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 21091: 00ad9680 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 21092: 008b6118 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 21093: 0036c864 72 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 21094: 00b46158 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 21094: 00b46150 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 21095: 004893e8 188 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 21096: 014efe94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ - 21097: 00816998 224 FUNC GLOBAL DEFAULT 12 mve_skip_vmov │ │ │ │ + 21097: 00816994 224 FUNC GLOBAL DEFAULT 12 mve_skip_vmov │ │ │ │ 21098: 00703268 84 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ - 21099: 00830dc4 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubub │ │ │ │ + 21099: 00830dbc 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubub │ │ │ │ 21100: 0144f744 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_round_high_u8 │ │ │ │ - 21101: 00847734 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgeh │ │ │ │ + 21101: 0084772c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgeh │ │ │ │ 21102: 0151c6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 21103: 014ed9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 21104: 002cff38 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ - 21105: 00830e60 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuh │ │ │ │ - 21106: 00ba4b9c 140 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ + 21105: 00830e58 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuh │ │ │ │ + 21106: 00ba4b94 140 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ 21107: 014e5690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 21108: 009d3738 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 21108: 009d3730 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 21109: 0060d470 168 FUNC GLOBAL DEFAULT 12 vfio_get_region_info │ │ │ │ 21110: 00489238 164 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 21111: 00630188 1988 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 21112: 014e8298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 21113: 014e3978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ - 21114: 0084f8a0 124 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat16 │ │ │ │ - 21115: 008479e8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpges │ │ │ │ + 21114: 0084f898 124 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat16 │ │ │ │ + 21115: 008479e0 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpges │ │ │ │ 21116: 014dd1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 21117: 0151bf92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 21118: 0151bae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 21119: 00849fbc 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_sh │ │ │ │ - 21120: 00b2dcc4 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 21121: 00ae9490 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 21122: 00830f24 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuw │ │ │ │ + 21119: 00849fb4 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_sh │ │ │ │ + 21120: 00b2dcbc 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 21121: 00ae9488 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 21122: 00830f1c 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuw │ │ │ │ 21123: 014528c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s32 │ │ │ │ - 21124: 009260f4 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 21125: 00b14fb4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 21124: 009260ec 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 21125: 00b14fac 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 21126: 0054baac 704 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 21127: 00ab3f08 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 21127: 00ab3f00 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 21128: 0150a810 4 OBJECT GLOBAL DEFAULT 25 cpu_CF │ │ │ │ - 21129: 0094fedc 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ + 21129: 0094fed4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 21130: 0030fde0 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 21131: 0151cc8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 21132: 006a3dd8 248 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 21133: 009e2478 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 21133: 009e2470 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 21134: 0151d076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 21135: 0048831c 3524 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 21136: 0151c960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 21137: 002c8760 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 21138: 00701458 312 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 21139: 0151bc6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 21140: 014f8dcc 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 21141: 014ea5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 21142: 002c04ec 276 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 21143: 00b7b8c0 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 21143: 00b7b8b8 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 21144: 0151d568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 21145: 014e71fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 21146: 0151d956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ - 21147: 00955cfc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ + 21147: 00955cf4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 21148: 014e3d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ - 21149: 00955d3c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 21150: 00b3b948 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 21149: 00955d34 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ + 21150: 00b3b940 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 21151: 0151d164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ - 21152: 00955d84 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ - 21153: 00955eec 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ - 21154: 00955f44 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ + 21152: 00955d7c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ + 21153: 00955ee4 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ + 21154: 00955f3c 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 21155: 014ed794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 21156: 014f0e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ - 21157: 00955fa4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 21158: 00920d4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 21157: 00955f9c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ + 21158: 00920d44 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 21159: 0151d370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 21160: 014f0714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ - 21161: 008dd760 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ + 21161: 008dd758 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 21162: 0151cd48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 21163: 00997788 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 21163: 00997780 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 21164: 014ed814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 21165: 0151c58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 21166: 014f0ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 21167: 014ea5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 21168: 00b38b30 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 21168: 00b38b28 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 21169: 014535a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tbl │ │ │ │ 21170: 0151bba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 21171: 0031c4e0 300 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 21172: 00ae58a4 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 21172: 00ae589c 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 21173: 014e4a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 21174: 0151d7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 21175: 00912c00 44 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ - 21176: 00823300 116 FUNC GLOBAL DEFAULT 12 arm_v7m_mmu_idx_for_secstate │ │ │ │ + 21175: 00912bf8 44 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ + 21176: 008232f8 116 FUNC GLOBAL DEFAULT 12 arm_v7m_mmu_idx_for_secstate │ │ │ │ 21177: 014ebfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 21178: 00a846e8 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 21179: 008fe778 856 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 21178: 00a846e0 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 21179: 008fe770 856 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 21180: 0151b300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 21181: 00aea1c8 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 21182: 009c1760 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 21181: 00aea1c0 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 21182: 009c1758 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 21183: 014ea528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 21184: 014e3638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ - 21185: 0085a1cc 232 FUNC GLOBAL DEFAULT 12 helper_gvec_tosszh │ │ │ │ + 21185: 0085a1c4 232 FUNC GLOBAL DEFAULT 12 helper_gvec_tosszh │ │ │ │ 21186: 014ed464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 21187: 00b163c8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 21187: 00b163c0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 21188: 014e78ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 21189: 014f1290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 21190: 006abc50 120 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 21191: 0151d6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 21192: 0084e590 552 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s8 │ │ │ │ + 21192: 0084e588 552 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s8 │ │ │ │ 21193: 00381454 108 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 21194: 014432d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usmmla_b │ │ │ │ - 21195: 0084f9c0 100 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat32 │ │ │ │ + 21195: 0084f9b8 100 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat32 │ │ │ │ 21196: 014dff74 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 21197: 00b28364 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 21198: 009848ec 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 21197: 00b2835c 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 21198: 009848e4 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 21199: 014eb06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFT_RX_EVENT │ │ │ │ 21200: 014ee16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 21201: 006b6074 148 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 21202: 00b29424 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 21203: 009f1ad8 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 21202: 00b2941c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 21203: 009f1ad0 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 21204: 014278ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vesb │ │ │ │ 21205: 014f1260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 21206: 014e742c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 21207: 013bcf64 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 21208: 00654370 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ - 21209: 009510d8 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ + 21209: 009510d0 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 21210: 0151befa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 21211: 014e8878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 21212: 0143031c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_sb │ │ │ │ - 21213: 00851d9c 108 FUNC GLOBAL DEFAULT 12 helper_exception_internal │ │ │ │ + 21213: 00851d94 108 FUNC GLOBAL DEFAULT 12 helper_exception_internal │ │ │ │ 21214: 014ea668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 21215: 00ba2090 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 21216: 008232d4 44 FUNC GLOBAL DEFAULT 12 arm_v7m_mrs_control │ │ │ │ - 21217: 008a8aa0 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 21215: 00ba2088 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 21216: 008232cc 44 FUNC GLOBAL DEFAULT 12 arm_v7m_mrs_control │ │ │ │ + 21217: 008a8a98 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 21218: 0151b376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ - 21219: 008f4964 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ + 21219: 008f495c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 21220: 0151c146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ - 21221: 0096b62c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ + 21221: 0096b624 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 21222: 0151bfb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 21223: 006fb424 372 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 21224: 01430298 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_sh │ │ │ │ 21225: 006b3b04 100 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 21226: 0052a5c0 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 21227: 006b54a4 60 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 21228: 00b18bc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 21228: 00b18bc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 21229: 0151c238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 21230: 0151b2af 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 21231: 0151cad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 21232: 0151bb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 21233: 00996408 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 21234: 009b18e8 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 21235: 00b3c8d8 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 21233: 00996400 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 21234: 009b18e0 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 21235: 00b3c8d0 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 21236: 0144bf10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_tosszh │ │ │ │ 21237: 0144e9dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s8 │ │ │ │ - 21238: 009c14b0 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 21238: 009c14a8 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 21239: 014e3558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ - 21240: 0091e964 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 21241: 009261d4 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 21242: 00b60a68 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 21240: 0091e95c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ + 21241: 009261cc 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 21242: 00b60a60 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 21243: 00716d2c 1624 FUNC GLOBAL DEFAULT 12 arm_handle_psci_call │ │ │ │ 21244: 0151de39 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 21245: 014288e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_mulshw │ │ │ │ 21246: 002f3a20 152 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 21247: 014f47b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 21248: 014de904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 21249: 014f12c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 21250: 014df468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 21251: 00aed5a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 21251: 00aed598 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 21252: 0151d1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 21253: 00a00df0 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ - 21254: 0091886c 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ + 21253: 00a00de8 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 21254: 00918864 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ 21255: 0151c208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 21256: 00ace468 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 21256: 00ace460 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 21257: 00324330 436 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 21258: 00b74114 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 21259: 00b66cd4 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 21258: 00b7410c 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 21259: 00b66ccc 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 21260: 0151cca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 21261: 014e56e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 21262: 014527bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s64 │ │ │ │ - 21263: 0092007c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ + 21263: 00920074 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 21264: 004c07bc 788 FUNC GLOBAL DEFAULT 12 lan9118_phy_write │ │ │ │ 21265: 0151c57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 21266: 003f665c 208 FUNC GLOBAL DEFAULT 12 pca954x_i2c_get_bus │ │ │ │ 21267: 0151c24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 21268: 006e5e54 208 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 21269: 0151cb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_DSTATE │ │ │ │ 21270: 0069ca04 132 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 21271: 00997780 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 21272: 009a84c8 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 21271: 00997778 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 21272: 009a84c0 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 21273: 014f0854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ - 21274: 0091e670 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ + 21274: 0091e668 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 21275: 0056fbd0 656 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 21276: 014edf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 21277: 014ebe2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 21278: 014f511c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 21279: 014f22e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 21280: 0084dc1c 488 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u8 │ │ │ │ - 21281: 00b89600 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 21282: 0092a004 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ - 21283: 008505d0 396 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip8 │ │ │ │ + 21280: 0084dc14 488 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u8 │ │ │ │ + 21281: 00b895f8 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 21282: 00929ffc 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 21283: 008505c8 396 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip8 │ │ │ │ 21284: 014eeeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 21285: 002d843c 108 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 21286: 014dca78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 21287: 0151d478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 21288: 00a00b48 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 21288: 00a00b40 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 21289: 0151c982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 21290: 0151cce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 21291: 006f2ba4 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ - 21292: 008dcbd0 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ + 21292: 008dcbc8 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 21293: 0041b978 776 FUNC GLOBAL DEFAULT 12 gic_init_irqs_and_mmio │ │ │ │ - 21294: 00b1dfd0 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 21294: 00b1dfc8 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 21295: 0143010c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_ub │ │ │ │ 21296: 014eb834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 21297: 0151c12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 21298: 0151b616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ - 21299: 0085376c 432 FUNC GLOBAL DEFAULT 12 helper_pre_smc │ │ │ │ + 21299: 00853764 432 FUNC GLOBAL DEFAULT 12 helper_pre_smc │ │ │ │ 21300: 0151d33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ - 21301: 0095926c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ + 21301: 00959264 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 21302: 014dde38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 21303: 006bc7cc 176 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 21304: 0151be2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 21305: 0151bc6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ 21306: 01430088 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_uh │ │ │ │ - 21307: 00aa4964 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 21307: 00aa495c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 21308: 002b8260 384 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 21309: 0083e414 252 FUNC GLOBAL DEFAULT 12 helper_mve_uqshll │ │ │ │ - 21310: 009ec7e8 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 21309: 0083e40c 252 FUNC GLOBAL DEFAULT 12 helper_mve_uqshll │ │ │ │ + 21310: 009ec7e0 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 21311: 0151c49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 21312: 0151ce0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 21313: 014e65dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 21314: 0151baba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 21315: 014ed844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 21316: 0151b950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 21317: 014f0bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 21318: 00b5e5e4 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ - 21319: 008ed04c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ + 21318: 00b5e5dc 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 21319: 008ed044 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 21320: 0066e3a4 480 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 21321: 00b0cf44 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 21321: 00b0cf3c 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 21322: 0151d17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 21323: 0151c374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 21324: 0151ccc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ 21325: 007b762c 136 FUNC GLOBAL DEFAULT 12 store_cpu_offset │ │ │ │ - 21326: 009b80e8 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 21326: 009b80e0 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 21327: 014f55c0 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 21328: 00383d28 52 FUNC GLOBAL DEFAULT 12 cxl_decoder_count_enc │ │ │ │ 21329: 0142b018 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addnb │ │ │ │ 21330: 0151c682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 21331: 014eac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 21332: 014e1390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 21333: 00329ab4 316 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 21334: 00825fa0 1384 FUNC GLOBAL DEFAULT 12 helper_v7m_mrs │ │ │ │ - 21335: 00a65098 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 21334: 00825f98 1384 FUNC GLOBAL DEFAULT 12 helper_v7m_mrs │ │ │ │ + 21335: 00a65090 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ 21336: 01425d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqshl │ │ │ │ - 21337: 00af9144 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 21337: 00af913c 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 21338: 00630cd0 36 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 21339: 00b1e414 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 21339: 00b1e40c 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 21340: 014f1f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 21341: 014f0a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 21342: 00b0d3b8 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 21343: 009280b0 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 21342: 00b0d3b0 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 21343: 009280a8 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 21344: 013ba37c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 21345: 014e3bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 21346: 0142b330 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addnl │ │ │ │ 21347: 006c06f4 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 21348: 014e6d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 21349: 014e2c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 21350: 0151d500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ - 21351: 00955864 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ + 21351: 0095585c 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 21352: 014dd4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 21353: 00bae5d8 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 21353: 00bae5d0 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 21354: 014ea7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 21355: 014e1170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 21356: 014e8c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 21357: 008f8c9c 112 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 21357: 008f8c94 112 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 21358: 0142b1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addnw │ │ │ │ 21359: 007aec38 108 FUNC GLOBAL DEFAULT 12 gen_urshr32_i32 │ │ │ │ 21360: 0151cd56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 21361: 0151c5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 21362: 014eb14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_RDR_EVENT │ │ │ │ 21363: 014ee5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ - 21364: 008394e0 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sb │ │ │ │ + 21364: 008394d8 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sb │ │ │ │ 21365: 0151ca9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 21366: 00b4334c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ - 21367: 0095bdcc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ + 21366: 00b43344 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 21367: 0095bdc4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 21368: 014dccb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ - 21369: 0082b4c8 228 FUNC GLOBAL DEFAULT 12 helper_mve_vfabsh │ │ │ │ + 21369: 0082b4c0 228 FUNC GLOBAL DEFAULT 12 helper_mve_vfabsh │ │ │ │ 21370: 0151d402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 21371: 009ebfa4 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 21371: 009ebf9c 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 21372: 0144de00 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesmc │ │ │ │ - 21373: 0083957c 216 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sh │ │ │ │ - 21374: 00b8c3d0 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 21373: 00839574 216 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sh │ │ │ │ + 21374: 00b8c3c8 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 21375: 0151be52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ - 21376: 00832a98 292 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxb │ │ │ │ + 21376: 00832a90 292 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxb │ │ │ │ 21377: 002c09ec 460 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ - 21378: 00826508 1456 FUNC GLOBAL DEFAULT 12 helper_v7m_msr │ │ │ │ + 21378: 00826500 1456 FUNC GLOBAL DEFAULT 12 helper_v7m_msr │ │ │ │ 21379: 014e9708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 21380: 0151b2df 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 21381: 009b1a18 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 21381: 009b1a10 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 21382: 01392db4 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 21383: 004dff50 1764 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 21384: 0151c1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 21385: 01413190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 21386: 00b83c60 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ - 21387: 009193c4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 21388: 008fa1e8 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 21389: 00b023a0 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 21386: 00b83c58 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 21387: 009193bc 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ + 21388: 008fa1e0 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 21389: 00b02398 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 21390: 0028b570 88 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ - 21391: 00832bbc 344 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxh │ │ │ │ - 21392: 008f27f4 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ - 21393: 0082b5ac 224 FUNC GLOBAL DEFAULT 12 helper_mve_vfabss │ │ │ │ + 21391: 00832bb4 344 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxh │ │ │ │ + 21392: 008f27ec 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ + 21393: 0082b5a4 224 FUNC GLOBAL DEFAULT 12 helper_mve_vfabss │ │ │ │ 21394: 0151b568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 21395: 014e7abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 21396: 0048d878 400 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 21397: 014e8158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 21398: 003e8e54 460 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ - 21399: 008c5be8 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ + 21399: 008c5be0 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 21400: 014e782c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 21401: 00839654 184 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sw │ │ │ │ - 21402: 00af51b0 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 21401: 0083964c 184 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sw │ │ │ │ + 21402: 00af51a8 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 21403: 014f4814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 21404: 00a1496c 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 21404: 00a14964 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 21405: 014f2b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 21406: 014e5580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 21407: 013c7040 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 21408: 0036eb88 316 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 21409: 0151d548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 21410: 002d0aa4 188 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 21411: 0086bd94 164 FUNC GLOBAL DEFAULT 12 helper_qadd16 │ │ │ │ - 21412: 00b164bc 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 21411: 0086bd8c 164 FUNC GLOBAL DEFAULT 12 helper_qadd16 │ │ │ │ + 21412: 00b164b4 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 21413: 0074bfa0 8 FUNC GLOBAL DEFAULT 12 omap_mpuio_in_get │ │ │ │ 21414: 014f4660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 21415: 00832d14 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxw │ │ │ │ - 21416: 00abf234 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 21415: 00832d0c 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxw │ │ │ │ + 21416: 00abf22c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 21417: 0151bcde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 21418: 0028866c 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 21419: 003c8bfc 108 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 21420: 0151b292 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 21421: 0151b6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 21422: 0151b4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 21423: 013bcb18 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ 21424: 0151d52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_MOTION_EVENT_DSTATE │ │ │ │ 21425: 0151bb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ 21426: 014dd1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_EVENT │ │ │ │ 21427: 002b6a7c 280 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 21428: 0151cfb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 21429: 014e1140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ - 21430: 008ecc38 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ + 21430: 008ecc30 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 21431: 014e9e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 21432: 014f3644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 21433: 002cf344 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 21434: 0151d872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 21435: 00a3a710 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 21435: 00a3a708 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 21436: 002e0530 40 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 21437: 0151c1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 21438: 00b63914 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 21438: 00b6390c 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 21439: 0151d72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 21440: 0151c6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 21441: 00b7b934 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 21442: 00b29ec0 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 21441: 00b7b92c 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 21442: 00b29eb8 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 21443: 00327728 28 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 21444: 0048f9b0 68 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 21445: 014e3df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 21446: 00ad6880 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 21446: 00ad6878 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 21447: 0144dc74 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1c │ │ │ │ 21448: 0151b462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 21449: 00ab6410 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 21449: 00ab6408 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 21450: 014dcd78 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 21451: 0142896c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_mulslw │ │ │ │ 21452: 0151d1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 21453: 00aa63a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 21453: 00aa6398 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 21454: 0151b442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 21455: 0151beee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 21456: 0151c99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 21457: 0151c2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 21458: 002db488 192 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ 21459: 0144dae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1h │ │ │ │ - 21460: 00a28be8 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 21460: 00a28be0 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 21461: 002e3f6c 76 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 21462: 00b46ba4 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 21462: 00b46b9c 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 21463: 014e1be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 21464: 002c6fcc 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 21465: 00ae7740 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 21465: 00ae7738 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 21466: 0034805c 864 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 21467: 014e609c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ - 21468: 0082dca8 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsb │ │ │ │ + 21468: 0082dca0 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsb │ │ │ │ 21469: 006a67b4 104 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 21470: 0144db6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1m │ │ │ │ 21471: 0151be24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 21472: 00af3c14 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 21472: 00af3c0c 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 21473: 0144dbf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1p │ │ │ │ - 21474: 0095bd2c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ + 21474: 0095bd24 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 21475: 006a646c 612 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 21476: 0151b3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 21477: 014e9fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 21478: 0082dd2c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsh │ │ │ │ - 21479: 0092a8c4 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 21478: 0082dd24 172 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsh │ │ │ │ + 21479: 0092a8bc 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 21480: 01512b95 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 21481: 0084b08c 212 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u16 │ │ │ │ - 21482: 00b33144 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 21481: 0084b084 212 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u16 │ │ │ │ + 21482: 00b3313c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 21483: 014f38e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 21484: 002b83e0 380 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 21485: 0151bc94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 21486: 0151d7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 21487: 00b99950 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ - 21488: 008392ac 164 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_ub │ │ │ │ + 21487: 00b99948 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 21488: 008392a4 164 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_ub │ │ │ │ 21489: 0151b50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 21490: 0151d2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 21491: 00ae9ab4 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 21491: 00ae9aac 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 21492: 014eadfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 21493: 005c8c34 192 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ - 21494: 0091b9b4 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ + 21494: 0091b9ac 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 21495: 0151bb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ - 21496: 00dd9a5c 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ + 21496: 00dd9a4c 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ 21497: 014db80c 428 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 21498: 0151cb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 21499: 0070e544 168 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 21500: 003264a8 452 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ - 21501: 00839350 212 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uh │ │ │ │ + 21501: 00839348 212 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uh │ │ │ │ 21502: 0141310c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 21503: 00ae1e94 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 21503: 00ae1e8c 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 21504: 014e5540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 21505: 0151d0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 21506: 0078ae8c 376 FUNC GLOBAL DEFAULT 12 arm_singlestep_active │ │ │ │ - 21507: 0081c688 60 FUNC GLOBAL DEFAULT 12 access_secure_reg │ │ │ │ + 21507: 0081c680 60 FUNC GLOBAL DEFAULT 12 access_secure_reg │ │ │ │ 21508: 006dca00 128 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 21509: 00a9a188 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 21509: 00a9a180 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 21510: 0151d666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 21511: 0151c178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 21512: 014ed0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 21513: 0082ddd8 156 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsw │ │ │ │ - 21514: 00b29dcc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 21515: 00af0834 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 21513: 0082ddd0 156 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsw │ │ │ │ + 21514: 00b29dc4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 21515: 00af082c 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 21516: 0151bc0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 21517: 0151c276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 21518: 00ad2da4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 21518: 00ad2d9c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 21519: 0151b664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 21520: 00a290dc 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ - 21521: 008dcf3c 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ + 21520: 00a290d4 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 21521: 008dcf34 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 21522: 00dec824 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 21523: 0151d5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 21524: 0151b922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ - 21525: 0083cadc 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sb │ │ │ │ - 21526: 00839424 188 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uw │ │ │ │ + 21525: 0083cad4 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sb │ │ │ │ + 21526: 0083941c 188 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uw │ │ │ │ 21527: 014f21ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 21528: 014e03bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 21529: 014e80b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ - 21530: 009d0f78 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 21530: 009d0f70 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 21531: 0151d246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 21532: 014e8868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ - 21533: 0083cd20 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sh │ │ │ │ + 21533: 0083cd18 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sh │ │ │ │ 21534: 014e2814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 21535: 009ee5c4 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 21535: 009ee5bc 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 21536: 014f1004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ - 21537: 00918198 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ + 21537: 00918190 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ 21538: 014f1084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ - 21539: 00851634 88 FUNC GLOBAL DEFAULT 12 helper_usat │ │ │ │ + 21539: 0085162c 88 FUNC GLOBAL DEFAULT 12 helper_usat │ │ │ │ 21540: 006ba080 1120 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 21541: 01415c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 21542: 00b42e44 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 21542: 00b42e3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 21543: 0151c34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 21544: 0151b90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 21545: 00a1aa7c 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ - 21546: 008dcdf0 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ + 21545: 00a1aa74 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 21546: 008dcde8 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 21547: 0151c68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 21548: 00998838 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 21548: 00998830 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 21549: 0151d274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 21550: 0151b626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 21551: 0151d578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 21552: 0151d1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 21553: 0151c400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ - 21554: 0090976c 540 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ + 21554: 00909764 540 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 21555: 00796160 144 FUNC GLOBAL DEFAULT 12 cpsr_read │ │ │ │ 21556: 014e0850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 21557: 009efefc 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 21557: 009efef4 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 21558: 002a2558 204 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 21559: 014e8ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 21560: 009fb648 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ - 21561: 00afdeac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 21560: 009fb640 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 21561: 00afdea4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 21562: 0151c31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 21563: 0151ba7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 21564: 014e9fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 21565: 0045c364 560 FUNC GLOBAL DEFAULT 12 omap_clk_init │ │ │ │ 21566: 0151b3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 21567: 0151c5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 21568: 0151beb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 21569: 014e2824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 21570: 00b734ac 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ - 21571: 00b1219c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ - 21572: 0090e76c 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ + 21570: 00b734a4 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 21571: 00b12194 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 21572: 0090e764 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 21573: 0040beac 32 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 21574: 0151cd40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 21575: 00b5a554 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ - 21576: 0082de74 124 FUNC GLOBAL DEFAULT 12 helper_mve_vabdub │ │ │ │ + 21575: 00b5a54c 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 21576: 0082de6c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vabdub │ │ │ │ 21577: 002c6d70 164 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 21578: 0151c158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 21579: 00ac0584 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 21580: 008c4b50 196 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 21581: 00b908e0 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ - 21582: 0084b480 80 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u32 │ │ │ │ + 21579: 00ac057c 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 21580: 008c4b48 196 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 21581: 00b908d8 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 21582: 0084b478 80 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u32 │ │ │ │ 21583: 0151cd66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 21584: 0151ba82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 21585: 0082def0 172 FUNC GLOBAL DEFAULT 12 helper_mve_vabduh │ │ │ │ - 21586: 00af4a74 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ - 21587: 0091f104 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ + 21585: 0082dee8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vabduh │ │ │ │ + 21586: 00af4a6c 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 21587: 0091f0fc 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 21588: 014ee40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 21589: 0151d8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 21590: 002d6df8 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 21591: 014f1594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 21592: 00ad438c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 21593: 00b019d0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 21592: 00ad4384 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 21593: 00b019c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 21594: 0151bfa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 21595: 014ed154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 21596: 0151b87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 21597: 0151b302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 21598: 0151b9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 21599: 00991f80 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 21599: 00991f78 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 21600: 0151c112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ - 21601: 00d414b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ + 21601: 00d414a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ 21602: 0142b120 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addsb │ │ │ │ 21603: 0151d834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 21604: 0151ca62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_READ_DSTATE │ │ │ │ 21605: 014f1404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 21606: 014eb7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 21607: 00b97804 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 21608: 0082df9c 156 FUNC GLOBAL DEFAULT 12 helper_mve_vabduw │ │ │ │ - 21609: 00af280c 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 21610: 00b2efb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 21607: 00b977fc 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 21608: 0082df94 156 FUNC GLOBAL DEFAULT 12 helper_mve_vabduw │ │ │ │ + 21609: 00af2804 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 21610: 00b2efb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 21611: 012ef838 52 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 21612: 013bd57c 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 21613: 00aec72c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 21613: 00aec724 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 21614: 0151d954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 21615: 014dd9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 21616: 0151b7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_READ_MMIO_DSTATE │ │ │ │ 21617: 0151bfc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ 21618: 0142b438 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addsl │ │ │ │ - 21619: 00b3bef8 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 21620: 00b42098 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 21619: 00b3bef0 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 21620: 00b42090 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 21621: 0151d41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 21622: 0151c93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 21623: 014f4894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 21624: 014f1d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 21625: 014f86a1 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ - 21626: 0083cf20 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_ub │ │ │ │ + 21626: 0083cf18 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_ub │ │ │ │ 21627: 014e1b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 21628: 0151c746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 21629: 014f1e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 21630: 014f55a8 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 21631: 002c6fec 36 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 21632: 00988250 560 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 21633: 00b8df60 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 21634: 0083d0d4 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_uh │ │ │ │ - 21635: 00ab5650 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 21632: 00988248 560 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 21633: 00b8df58 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 21634: 0083d0cc 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_uh │ │ │ │ + 21635: 00ab5648 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 21636: 0142b2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addsw │ │ │ │ - 21637: 00828d20 248 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_wb_ud │ │ │ │ + 21637: 00828d18 248 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_wb_ud │ │ │ │ 21638: 0151c880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 21639: 0151be9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 21640: 00b403c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 21641: 008c4310 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 21640: 00b403c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 21641: 008c4308 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 21642: 0151b68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 21643: 00ad3d6c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 21643: 00ad3d64 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 21644: 014ed5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ - 21645: 00aed208 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ + 21645: 00aed200 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ 21646: 0151b5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 21647: 009e5fb4 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 21647: 009e5fac 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 21648: 0151bada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 21649: 01413088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 21650: 00428cb4 468 FUNC GLOBAL DEFAULT 12 gicv3_redist_process_vlpi │ │ │ │ 21651: 006e68c8 40 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ - 21652: 0091d628 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ + 21652: 0091d620 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 21653: 0051f9d4 1300 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 21654: 0062e0e4 752 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 21655: 014f00f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 21656: 014e2664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 21657: 00b6d64c 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 21657: 00b6d644 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 21658: 0151caec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 21659: 002d6e60 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 21660: 014edfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ - 21661: 0086e838 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld_round_to_zero │ │ │ │ - 21662: 00b2d9f8 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 21663: 00b5c53c 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 21661: 0086e830 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld_round_to_zero │ │ │ │ + 21662: 00b2d9f0 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 21663: 00b5c534 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 21664: 0151ce48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 21665: 0151d7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 21666: 014e3c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 21667: 014ed104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 21668: 00aea4e4 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 21668: 00aea4dc 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 21669: 014e78bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 21670: 01444668 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_d │ │ │ │ 21671: 014ef224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 21672: 0151b374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 21673: 0151cbd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 21674: 014df1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 21675: 01512baa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_target_c │ │ │ │ 21676: 004dfc18 8 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 21677: 0070704c 400 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 21678: 00d1d7a4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 21678: 00d1d794 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ 21679: 0151d10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_STATUS_DSTATE │ │ │ │ 21680: 01444770 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_h │ │ │ │ - 21681: 00975d38 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 21681: 00975d30 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 21682: 014e8678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 21683: 00708198 116 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 21684: 00343ee8 60 FUNC GLOBAL DEFAULT 12 wm8750_dac_buffer │ │ │ │ 21685: 0144ae0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_d │ │ │ │ 21686: 00428344 132 FUNC GLOBAL DEFAULT 12 gicv3_redist_process_lpi │ │ │ │ 21687: 014f0144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ 21688: 0151b88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 21689: 0068ade8 8 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 21690: 0151d626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 21691: 00410d9c 84 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 21692: 0144af98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_h │ │ │ │ 21693: 014de2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 21694: 014de914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 21695: 00667ec0 228 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 21696: 00ac9ec8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 21696: 00ac9ec0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 21697: 014446ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_s │ │ │ │ 21698: 014eead4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 21699: 0151cec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 21700: 00acfe60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 21700: 00acfe58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 21701: 014dd610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 21702: 0151d0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 21703: 0151d1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ 21704: 0073508c 52 FUNC GLOBAL DEFAULT 12 npcm7xx_load_kernel │ │ │ │ 21705: 0150a808 4 OBJECT GLOBAL DEFAULT 25 cpu_NF │ │ │ │ - 21706: 00929124 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 21706: 0092911c 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 21707: 0151b7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 21708: 004042c8 184 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ - 21709: 00956bec 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ + 21709: 00956be4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 21710: 0151d860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 21711: 013bd028 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 21712: 014eff84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 21713: 00413244 824 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 21714: 0031af14 212 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ - 21715: 00836038 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlab │ │ │ │ + 21715: 00836030 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlab │ │ │ │ 21716: 0142b09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addub │ │ │ │ 21717: 0151c5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 21718: 014e21d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ 21719: 0144af14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_s │ │ │ │ - 21720: 00998720 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 21720: 00998718 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 21721: 0151b91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ - 21722: 0081d044 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muluhw │ │ │ │ + 21722: 0081d03c 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muluhw │ │ │ │ 21723: 0151bae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 21724: 00b786c8 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 21724: 00b786c0 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 21725: 014e58b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 21726: 0151b792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_ADC_ENGINE_WRITE_DSTATE │ │ │ │ - 21727: 008360a4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmlah │ │ │ │ - 21728: 00dbef94 4 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid_len │ │ │ │ - 21729: 00aaa3c4 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 21727: 0083609c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmlah │ │ │ │ + 21728: 00dbef84 4 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid_len │ │ │ │ + 21729: 00aaa3bc 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 21730: 0151c2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 21731: 0142b3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addul │ │ │ │ 21732: 002c979c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 21733: 014e60fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 21734: 0060c2e8 184 FUNC GLOBAL DEFAULT 12 vfio_disable_irqindex │ │ │ │ 21735: 002d9970 104 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 21736: 0151b496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 21737: 0151c614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ - 21738: 00832350 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxb │ │ │ │ + 21738: 00832348 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxb │ │ │ │ 21739: 014e758c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 21740: 014df5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ - 21741: 008b560c 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ - 21742: 0084b4d0 176 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u64 │ │ │ │ - 21743: 00836134 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaw │ │ │ │ + 21741: 008b5604 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 21742: 0084b4c8 176 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u64 │ │ │ │ + 21743: 0083612c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaw │ │ │ │ 21744: 0142b228 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_adduw │ │ │ │ - 21745: 0083246c 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxh │ │ │ │ + 21745: 00832464 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxh │ │ │ │ 21746: 0151b902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 21747: 0036c8ac 360 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 21748: 00664d74 28 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ - 21749: 0093e3b8 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ + 21749: 0093e3b0 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 21750: 0151cf18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 21751: 002ca2fc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 21752: 009d0668 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 21752: 009d0660 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 21753: 014d71bc 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ - 21754: 008f183c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ + 21754: 008f1834 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 21755: 014ef2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 21756: 00b9b2d4 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 21756: 00b9b2cc 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 21757: 014e1440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ 21758: 01426a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsub8 │ │ │ │ - 21759: 00ac2b54 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 21759: 00ac2b4c 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 21760: 00624290 356 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 21761: 00ad1a14 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 21761: 00ad1a0c 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 21762: 006dd2d0 308 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 21763: 00a4a590 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 21763: 00a4a588 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 21764: 014f31b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 21765: 0063b280 784 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 21766: 00ba16c0 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 21766: 00ba16b8 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 21767: 0151dc74 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 21768: 003f5a30 16 FUNC GLOBAL DEFAULT 12 omap_i2c_set_iclk │ │ │ │ 21769: 0066a410 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 21770: 003723bc 60 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 21771: 008325b0 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxw │ │ │ │ - 21772: 0091dc34 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ + 21771: 008325a8 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxw │ │ │ │ + 21772: 0091dc2c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 21773: 014e0840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ - 21774: 0091c29c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ + 21774: 0091c294 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 21775: 0151bb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 21776: 00b391b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 21776: 00b391ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 21777: 0045c180 212 FUNC GLOBAL DEFAULT 12 omap_clk_reparent │ │ │ │ 21778: 0151d8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 21779: 0031cae0 124 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 21780: 0057a9b0 628 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 21781: 014ed854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 21782: 014f1174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 21783: 014e687c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 21784: 0151c5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 21785: 01412428 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 21786: 0151b7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_RANGE_INVAL_DSTATE │ │ │ │ 21787: 014e1d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 21788: 002c88dc 188 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 21789: 0151d1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 21790: 002d4ba8 412 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ - 21791: 00b8f2dc 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 21791: 00b8f2d4 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 21792: 002d5d84 168 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 21793: 0151c090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 21794: 00920f60 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 21794: 00920f58 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 21795: 014e4088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 21796: 0151d832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 21797: 014f0b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 21798: 009ee708 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 21798: 009ee700 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 21799: 014e8948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 21800: 014f3aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 21801: 0142833c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rbit │ │ │ │ - 21802: 0096cee8 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ + 21802: 0096cee0 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 21803: 002d0774 4 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 21804: 0151c0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 21805: 01411be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ - 21806: 0091eaf0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ + 21806: 0091eae8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 21807: 0151c570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 21808: 00ad89f4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 21808: 00ad89ec 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 21809: 014e4eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 21810: 00aba8c8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 21810: 00aba8c0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 21811: 0151c390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ - 21812: 0091a264 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ - 21813: 008200ac 448 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb0 │ │ │ │ + 21812: 0091a25c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ + 21813: 008200a4 448 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb0 │ │ │ │ 21814: 0151d76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ - 21815: 0082026c 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb1 │ │ │ │ + 21815: 00820264 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb1 │ │ │ │ 21816: 013bc6f8 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 21817: 0151d276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 21818: 014e0cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 21819: 014e2258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 21820: 0043bad0 824 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 21821: 00864444 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_b │ │ │ │ - 21822: 00932bb4 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 21823: 00996dd4 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 21824: 00b09df8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 21821: 0086443c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_b │ │ │ │ + 21822: 00932bac 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 21823: 00996dcc 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 21824: 00b09df0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 21825: 00356fac 36 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx66l1g45g │ │ │ │ 21826: 0151d310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 21827: 00b46c64 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 21827: 00b46c5c 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 21828: 014f11e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ - 21829: 00864654 216 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_d │ │ │ │ + 21829: 0086464c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_d │ │ │ │ 21830: 014e3488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ - 21831: 009734d0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ + 21831: 009734c8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 21832: 014def0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 21833: 008644f4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_h │ │ │ │ - 21834: 0096e038 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ - 21835: 0096ec24 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ + 21833: 008644ec 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_h │ │ │ │ + 21834: 0096e030 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ + 21835: 0096ec1c 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 21836: 0151b2c2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 21837: 00ad5718 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 21838: 00a40f90 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ - 21839: 0096f418 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ + 21837: 00ad5710 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 21838: 00a40f88 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 21839: 0096f410 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 21840: 014f14a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 21841: 004a1974 2152 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 21842: 014f4dc8 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 21843: 008645ac 168 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_s │ │ │ │ - 21844: 00ba75ec 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 21843: 008645a4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_s │ │ │ │ + 21844: 00ba75e4 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 21845: 014e8d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 21846: 00a3424c 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ - 21847: 0085d82c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_h │ │ │ │ + 21846: 00a34244 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 21847: 0085d824 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_h │ │ │ │ 21848: 005c829c 184 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 21849: 0151d000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 21850: 0139a54c 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 21851: 014f46d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 21852: 0151c0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 21853: 014f1df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 21854: 0057b8c8 200 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 21855: 003259bc 1920 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ - 21856: 0095a6e8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ + 21856: 0095a6e0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 21857: 00513770 620 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 21858: 0151cca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 21859: 00ab70d8 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 21859: 00ab70d0 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 21860: 014ddfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 21861: 008481f4 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgth │ │ │ │ + 21861: 008481ec 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgth │ │ │ │ 21862: 014ef510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_READ_EVENT │ │ │ │ - 21863: 0098266c 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 21863: 00982664 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 21864: 002c47c4 2504 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 21865: 00b5f8cc 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 21865: 00b5f8c4 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 21866: 014e29f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 21867: 0085d900 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_s │ │ │ │ - 21868: 00b23988 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 21867: 0085d8f8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_s │ │ │ │ + 21868: 00b23980 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 21869: 014e6e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 21870: 014ead2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 21871: 014efeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 21872: 0097bf34 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 21872: 0097bf2c 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 21873: 014ebe9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 21874: 00704530 168 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 21875: 014ecc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ - 21876: 008484a8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgts │ │ │ │ + 21876: 008484a0 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgts │ │ │ │ 21877: 0151d4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 21878: 0151d03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ - 21879: 0085ac10 188 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_d │ │ │ │ + 21879: 0085ac08 188 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_d │ │ │ │ 21880: 003814c0 148 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 21881: 0068ebf4 184 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 21882: 0037fd6c 320 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 21883: 005c6c04 664 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 21884: 014e4f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 21885: 0092c370 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 21886: 00b989f8 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 21885: 0092c368 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 21886: 00b989f0 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 21887: 0151d58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 21888: 00b3bff8 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ - 21889: 0085aa90 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_h │ │ │ │ + 21888: 00b3bff0 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 21889: 0085aa88 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_h │ │ │ │ 21890: 0151bbfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 21891: 003f6c94 160 FUNC GLOBAL DEFAULT 12 pmbus_send8 │ │ │ │ 21892: 002ecfd8 184 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 21893: 002d60c0 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 21894: 0151bc56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 21895: 006e68a8 24 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 21896: 005b7c6c 344 FUNC GLOBAL DEFAULT 12 sse_counter_tick_to_time │ │ │ │ @@ -21903,558 +21903,558 @@ │ │ │ │ 21899: 014ec974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 21900: 014f2c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 21901: 00652340 160 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 21902: 0051eaa8 800 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ 21903: 01448e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_h │ │ │ │ 21904: 0151b3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 21905: 002b855c 268 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ - 21906: 0085ab50 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_s │ │ │ │ + 21906: 0085ab48 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_s │ │ │ │ 21907: 014e2774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 21908: 0151d786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 21909: 00ba5ca8 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 21910: 009acf64 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 21909: 00ba5ca0 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 21910: 009acf5c 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 21911: 0151c7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 21912: 00aace80 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 21913: 00a9d778 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 21912: 00aace78 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 21913: 00a9d770 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 21914: 0151d53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 21915: 014dd7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 21916: 0081cfd8 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mululw │ │ │ │ - 21917: 0098e2b0 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 21916: 0081cfd0 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mululw │ │ │ │ + 21917: 0098e2a8 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ 21918: 01448d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_s │ │ │ │ - 21919: 00b86c48 92 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ - 21920: 00aeeb40 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 21921: 00b8a430 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 21919: 00b86c40 92 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ + 21920: 00aeeb38 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 21921: 00b8a428 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 21922: 0151c6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 21923: 014e775c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 21924: 009c57d0 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 21924: 009c57c8 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 21925: 00321ee4 568 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 21926: 014460b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmull_h │ │ │ │ 21927: 014ddf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 21928: 0151b8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 21929: 014ef1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 21930: 008a0db8 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 21930: 008a0db0 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 21931: 006e02dc 1392 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ - 21932: 00956320 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ + 21932: 00956318 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 21933: 00519b0c 16 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ 21934: 0151b7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_OUT_DSTATE │ │ │ │ - 21935: 00b2afb8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 21936: 009c2e80 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 21935: 00b2afb0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 21936: 009c2e78 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 21937: 01512b97 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 21938: 00a65da0 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 21938: 00a65d98 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 21939: 00455724 120 FUNC GLOBAL DEFAULT 12 imx_ccm_calc_pll │ │ │ │ 21940: 0036a6c4 92 FUNC GLOBAL DEFAULT 12 register_init_block8 │ │ │ │ 21941: 0047b494 104 FUNC GLOBAL DEFAULT 12 aspeed_scu_get_apb_freq │ │ │ │ 21942: 013b7d44 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 21943: 00b379e0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 21943: 00b379d8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 21944: 014e056c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 21945: 0151bdde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 21946: 014f3544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 21947: 0099dda8 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 21947: 0099dda0 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 21948: 002cd96c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 21949: 0151d01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 21950: 0151d96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 21951: 0151c5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 21952: 014ee4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 21953: 0151b3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 21954: 013bceb4 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ - 21955: 0091f450 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ + 21955: 0091f448 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 21956: 0151cbfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 21957: 0139e6f0 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ 21958: 0144e430 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unzip8 │ │ │ │ - 21959: 00af0d10 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 21959: 00af0d08 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 21960: 004e1b34 124 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ 21961: 0145806c 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_usaturate │ │ │ │ - 21962: 00933014 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 21962: 0093300c 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 21963: 00670cc4 36 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 21964: 0043c548 268 FUNC GLOBAL DEFAULT 12 cxl_extents_contains_dpa_range │ │ │ │ 21965: 002c20f0 92 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 21966: 014e5190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 21967: 00692ee0 340 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 21968: 0151d7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ - 21969: 009702dc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ + 21969: 009702d4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 21970: 0151d6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 21971: 0151cc28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 21972: 006dca80 124 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 21973: 014ed864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 21974: 002d13b4 276 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 21975: 009f6a28 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 21976: 009b5e08 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 21977: 009bdc54 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 21975: 009f6a20 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 21976: 009b5e00 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 21977: 009bdc4c 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 21978: 0142dc70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpneh │ │ │ │ 21979: 014e70cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 21980: 009e49c4 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 21980: 009e49bc 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 21981: 014e01dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 21982: 01458208 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 21983: 0092dfd4 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 21983: 0092dfcc 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 21984: 0151d8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 21985: 0056f7b0 160 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 21986: 0151d116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_READ_DSTATE │ │ │ │ - 21987: 0094f568 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 21988: 008b9dac 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 21989: 00b7be84 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 21987: 0094f560 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ + 21988: 008b9da4 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 21989: 00b7be7c 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 21990: 0151b7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INSERT_DSTATE │ │ │ │ 21991: 014df3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 21992: 0142dbec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpnes │ │ │ │ 21993: 002de514 16 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 21994: 0151d750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 21995: 014de270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 21996: 002de3b0 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 21997: 014f2a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 21998: 0151bed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 21999: 0151d926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 22000: 014e2694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 22001: 0097d3c0 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 22001: 0097d3b8 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 22002: 00deb2b4 52 OBJECT GLOBAL DEFAULT 21 vmstate_lm4549_state │ │ │ │ 22003: 014ee32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 22004: 00aa4850 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 22005: 00b04330 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 22004: 00aa4848 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 22005: 00b04328 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 22006: 014efd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 22007: 00b13eac 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 22008: 00b9148c 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 22007: 00b13ea4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 22008: 00b91484 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 22009: 0151bf18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 22010: 0151b94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 22011: 0151ba4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 22012: 014f1014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ - 22013: 0082be2c 192 FUNC GLOBAL DEFAULT 12 helper_mve_vorn │ │ │ │ + 22013: 0082be24 192 FUNC GLOBAL DEFAULT 12 helper_mve_vorn │ │ │ │ 22014: 014dcc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 22015: 009e54fc 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 22016: 00b234b4 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 22017: 00b25854 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 22015: 009e54f4 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 22016: 00b234ac 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 22017: 00b2584c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 22018: 0151b2b1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 22019: 0151cee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 22020: 007d2da0 188 FUNC GLOBAL DEFAULT 12 unallocated_encoding │ │ │ │ - 22021: 00aaffcc 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 22020: 007d2db8 188 FUNC GLOBAL DEFAULT 12 unallocated_encoding │ │ │ │ + 22021: 00aaffc4 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 22022: 0151cc5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 22023: 013bcb7c 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 22024: 0043edc0 396 FUNC GLOBAL DEFAULT 12 led_create_simple │ │ │ │ - 22025: 0082bd74 184 FUNC GLOBAL DEFAULT 12 helper_mve_vorr │ │ │ │ + 22025: 0082bd6c 184 FUNC GLOBAL DEFAULT 12 helper_mve_vorr │ │ │ │ 22026: 014ef670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_READ_EVENT │ │ │ │ 22027: 0151b320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 22028: 014eac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 22029: 014df388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 22030: 014ddd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 22031: 0151d43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 22032: 00ab98c0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 22032: 00ab98b8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 22033: 0151de52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ - 22034: 009704a8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ + 22034: 009704a0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 22035: 0151bda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 22036: 014f0794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 22037: 006c702c 124 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 22038: 0151c556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 22039: 014e86b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 22040: 014de580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ - 22041: 00899230 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ + 22041: 00899228 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ 22042: 0151d5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 22043: 00ad11e0 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 22043: 00ad11d8 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 22044: 0151c354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 22045: 00ae3de4 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ - 22046: 00833bd8 104 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarb │ │ │ │ + 22045: 00ae3ddc 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 22046: 00833bd0 104 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarb │ │ │ │ 22047: 0151bb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 22048: 00ad596c 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 22049: 00b769c8 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 22048: 00ad5964 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 22049: 00b769c0 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 22050: 006bc6f4 56 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 22051: 01432f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsb │ │ │ │ - 22052: 00957620 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 22053: 00b72870 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 22054: 00ad8870 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 22055: 00b0c99c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ - 22056: 00833c40 144 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarh │ │ │ │ + 22052: 00957618 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ + 22053: 00b72868 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 22054: 00ad8868 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 22055: 00b0c994 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 22056: 00833c38 144 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarh │ │ │ │ 22057: 014e039c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 22058: 014df06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 22059: 014d6e7c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 22060: 0151c162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 22061: 0151b7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_RESET_EXIT_DSTATE │ │ │ │ 22062: 01432ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsh │ │ │ │ 22063: 014e798c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 22064: 0151ca00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_WRITE_DSTATE │ │ │ │ 22065: 014e9d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 22066: 00ae85d0 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 22066: 00ae85c8 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 22067: 0151cc82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 22068: 006785cc 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 22069: 0151b5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ - 22070: 00851370 128 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ + 22070: 00851368 128 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ 22071: 0036c2d0 40 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 22072: 014f19b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 22073: 0151d2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 22074: 014e9e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ - 22075: 00846a68 276 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavh │ │ │ │ - 22076: 00833cd0 140 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarw │ │ │ │ + 22075: 00846a60 276 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavh │ │ │ │ + 22076: 00833cc8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarw │ │ │ │ 22077: 0065861c 140 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 22078: 006b612c 44 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ 22079: 01432e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsw │ │ │ │ - 22080: 00aa0980 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ - 22081: 0086f2b8 116 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh_round_to_zero │ │ │ │ + 22080: 00aa0978 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 22081: 0086f2b0 116 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh_round_to_zero │ │ │ │ 22082: 01454310 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtod_round_to_nearest │ │ │ │ 22083: 01391764 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 22084: 0151b506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 22085: 00a2db3c 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 22086: 00b79c3c 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 22085: 00a2db34 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 22086: 00b79c34 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 22087: 002c570c 96 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ - 22088: 0093e5f4 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ - 22089: 0095a340 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 22090: 00b019ec 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ - 22091: 00846b7c 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavs │ │ │ │ + 22088: 0093e5ec 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ + 22089: 0095a338 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ + 22090: 00b019e4 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 22091: 00846b74 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavs │ │ │ │ 22092: 0151b71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 22093: 014e5630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 22094: 00580094 280 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 22095: 00b7c6fc 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 22096: 00ba437c 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 22095: 00b7c6f4 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 22096: 00ba4374 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 22097: 0151b2cf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 22098: 014dedfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 22099: 014e0900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 22100: 00ad85a0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 22101: 00b19018 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 22102: 00b434bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 22103: 00b36fc4 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 22104: 009b1fec 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 22100: 00ad8598 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 22101: 00b19010 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 22102: 00b434b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 22103: 00b36fbc 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 22104: 009b1fe4 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 22105: 014f4080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ - 22106: 0091db08 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ + 22106: 0091db00 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 22107: 01437abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90b │ │ │ │ 22108: 014f2bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 22109: 00b98aa4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 22109: 00b98a9c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 22110: 00327d5c 96 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ - 22111: 00870368 60 FUNC GLOBAL DEFAULT 12 helper_rsqrte_u32 │ │ │ │ + 22111: 00870360 60 FUNC GLOBAL DEFAULT 12 helper_rsqrte_u32 │ │ │ │ 22112: 004d6fdc 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 22113: 00afe2a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 22113: 00afe298 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 22114: 014ee38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ 22115: 0150a814 4 OBJECT GLOBAL DEFAULT 25 cpu_VF │ │ │ │ - 22116: 00b160bc 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 22116: 00b160b4 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 22117: 00379758 92 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 22118: 014f28d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ 22119: 01437a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90h │ │ │ │ - 22120: 00af58d0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 22120: 00af58c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 22121: 00512568 100 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 22122: 008f1448 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ + 22122: 008f1440 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 22123: 014ed0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 22124: 006e3dc8 260 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 22125: 0151c8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 22126: 014f2c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 22127: 0053e664 572 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ 22128: 0151c4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_DSTATE │ │ │ │ - 22129: 0086ff6c 408 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f16 │ │ │ │ + 22129: 0086ff64 408 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f16 │ │ │ │ 22130: 0151cc26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_FREE_DSTATE │ │ │ │ 22131: 014ef164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_EVENT │ │ │ │ 22132: 0151d914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 22133: 0151c402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 22134: 014e5570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 22135: 0151d694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 22136: 0151c388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 22137: 0074c0e0 6680 FUNC GLOBAL DEFAULT 12 omap310_mpu_init │ │ │ │ 22138: 0151b3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 22139: 00b2d000 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 22139: 00b2cff8 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 22140: 0151cb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 22141: 00b67524 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ + 22141: 00b6751c 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ 22142: 014379b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90w │ │ │ │ - 22143: 00b7c5a0 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 22143: 00b7c598 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 22144: 014e9828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 22145: 00b43404 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 22145: 00b433fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 22146: 014e1940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 22147: 00928040 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 22147: 00928038 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 22148: 0151b2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 22149: 00b7f690 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 22149: 00b7f688 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 22150: 0151d1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 22151: 014e8178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 22152: 003268c8 828 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ 22153: 01432de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvub │ │ │ │ - 22154: 00b9def8 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 22154: 00b9def0 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 22155: 014f25cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 22156: 014ebe7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 22157: 014eb21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_READ_EVENT │ │ │ │ 22158: 014e8eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 22159: 00705748 84 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 22160: 0066aa20 20 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 22161: 00b44368 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ - 22162: 008a5df0 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 22161: 00b44360 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 22162: 008a5de8 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 22163: 01432d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvuh │ │ │ │ 22164: 014f35f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 22165: 014dde98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 22166: 0141b1e8 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 22167: 00ac1d2c 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 22167: 00ac1d24 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 22168: 014e9f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 22169: 00373654 800 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 22170: 0151d5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_RECALC_DSTATE │ │ │ │ 22171: 014de3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 22172: 0151c864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 22173: 014ea128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 22174: 014ed4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 22175: 0036ab00 152 FUNC GLOBAL DEFAULT 12 stream_can_push │ │ │ │ 22176: 013bc6ac 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ 22177: 0151d722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_PAUSE_DSTATE │ │ │ │ 22178: 002d84c0 52 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 22179: 014ea378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ 22180: 007a28fc 5812 FUNC GLOBAL DEFAULT 12 arm_cpu_do_interrupt │ │ │ │ - 22181: 0091beb0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ + 22181: 0091bea8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 22182: 014e62bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 22183: 0151c474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 22184: 00645008 784 FUNC GLOBAL DEFAULT 12 smmu_iotlb_insert │ │ │ │ 22185: 014ec9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 22186: 0151d15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ 22187: 01432ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvuw │ │ │ │ - 22188: 00ad47dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 22188: 00ad47d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 22189: 002d97ec 192 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ 22190: 0144e748 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cge_f32 │ │ │ │ - 22191: 00aa6008 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 22191: 00aa6000 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 22192: 0151ccf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 22193: 0151d1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 22194: 0151cabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 22195: 01437e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsbci │ │ │ │ 22196: 014e3ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 22197: 014ea828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 22198: 014f1200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 22199: 014f2b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 22200: 00b92f38 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 22200: 00b92f30 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 22201: 0151d846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 22202: 00abb1f4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 22202: 00abb1ec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 22203: 014e9ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 22204: 006e835c 352 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 22205: 0151b3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 22206: 008fed5c 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 22206: 008fed54 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ 22207: 01433acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlsldavhxsw │ │ │ │ - 22208: 00b3d84c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 22208: 00b3d844 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 22209: 0151d1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 22210: 0151c584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ - 22211: 0095bb00 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ + 22211: 0095baf8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 22212: 0151c5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 22213: 00b022d8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 22213: 00b022d0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 22214: 014df9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_OUT_EVENT │ │ │ │ 22215: 014dd560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 22216: 00b97ec8 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 22216: 00b97ec0 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 22217: 0151d48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 22218: 014e725c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 22219: 00ba256c 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 22220: 00a3bc70 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 22221: 00afd2d4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 22219: 00ba2564 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 22220: 00a3bc68 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 22221: 00afd2cc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 22222: 0151b422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 22223: 007968f4 2560 FUNC GLOBAL DEFAULT 12 aa64_va_parameters │ │ │ │ 22224: 013bce74 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 22225: 002b72f8 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 22226: 0151d710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 22227: 002ba85c 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ - 22228: 00870104 8 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f32 │ │ │ │ + 22228: 008700fc 8 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f32 │ │ │ │ 22229: 014e7f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 22230: 01455ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshd_round_to_zero │ │ │ │ 22231: 0151d64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 22232: 0070ace0 136 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 22233: 0151cd3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ 22234: 0151bd2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READB_DSTATE │ │ │ │ - 22235: 00d414ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 22236: 00b8e340 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 22237: 00b866c4 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 22238: 00b2021c 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 22239: 00ad4b74 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 22240: 0086f3cc 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh_round_to_nearest │ │ │ │ + 22235: 00d414dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 22236: 00b8e338 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 22237: 00b866bc 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 22238: 00b20214 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 22239: 00ad4b6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 22240: 0086f3c4 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh_round_to_nearest │ │ │ │ 22241: 0143dcb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxab │ │ │ │ - 22242: 00af153c 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 22242: 00af1534 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 22243: 014f50ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 22244: 00b19354 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 22244: 00b1934c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 22245: 0038aebc 184 FUNC GLOBAL DEFAULT 12 cxl_initialize_mailbox_t3 │ │ │ │ 22246: 002be5f0 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 22247: 014e6edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 22248: 00d414e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 22249: 009fe34c 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 22248: 00d414d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 22249: 009fe344 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 22250: 004db840 8 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 22251: 014ed634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 22252: 002adb00 10320 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 22253: 0151c854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 22254: 0143dc30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxah │ │ │ │ 22255: 0151c618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 22256: 014ea498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 22257: 00af3d98 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 22257: 00af3d90 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 22258: 014eae2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 22259: 00b191e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 22260: 00aab2ec 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 22259: 00b191dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 22260: 00aab2e4 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 22261: 0151c690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 22262: 014ed984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 22263: 009ab89c 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 22263: 009ab894 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 22264: 002d154c 24 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 22265: 003740a4 164 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 22266: 014efd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ - 22267: 008f17e4 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ + 22267: 008f17dc 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 22268: 0151b3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 22269: 014f14d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 22270: 0151ca24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_DONE_DSTATE │ │ │ │ 22271: 014ead9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 22272: 00920c74 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 22272: 00920c6c 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 22273: 0051334c 340 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 22274: 009f3fa8 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 22274: 009f3fa0 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 22275: 0151baa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 22276: 002a20c0 156 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 22277: 0151bd54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 22278: 0143dbac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxaw │ │ │ │ 22279: 014f1d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 22280: 0142f8cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunbb │ │ │ │ 22281: 0151c520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 22282: 0151d800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 22283: 00b0716c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ - 22284: 008efe60 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ + 22283: 00b07164 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 22284: 008efe58 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 22285: 0151b712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 22286: 006e6690 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 22287: 007b7320 324 FUNC GLOBAL DEFAULT 12 arm_translate_init │ │ │ │ 22288: 01443354 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ummla_b │ │ │ │ 22289: 0151b280 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 22290: 014e763c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ - 22291: 0089d964 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ + 22291: 0089d95c 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ 22292: 0151cf3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 22293: 014f1a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 22294: 0142f848 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunbh │ │ │ │ 22295: 014f4d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 22296: 014e2c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 22297: 00853208 628 FUNC GLOBAL DEFAULT 12 helper_tidcp_el0 │ │ │ │ - 22298: 00984d90 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 22297: 00853200 628 FUNC GLOBAL DEFAULT 12 helper_tidcp_el0 │ │ │ │ + 22298: 00984d88 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 22299: 006a1890 188 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ - 22300: 008531a4 100 FUNC GLOBAL DEFAULT 12 helper_tidcp_el1 │ │ │ │ + 22300: 0085319c 100 FUNC GLOBAL DEFAULT 12 helper_tidcp_el1 │ │ │ │ 22301: 0151b35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 22302: 0151d4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 22303: 00b7f464 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 22303: 00b7f45c 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 22304: 014e048c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 22305: 014e80a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 22306: 014f2be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 22307: 0139ec78 48 OBJECT GLOBAL DEFAULT 21 vfio_region_ops │ │ │ │ 22308: 014e9ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 22309: 002c6bb0 36 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 22310: 0151c5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 22311: 00a95d8c 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 22311: 00a95d84 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 22312: 00350148 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 22313: 014ebbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_EVENT │ │ │ │ 22314: 0151bd72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 22315: 0151b784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ - 22316: 0086ed94 112 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs_round_to_zero │ │ │ │ + 22316: 0086ed8c 112 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs_round_to_zero │ │ │ │ 22317: 002df4d4 332 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 22318: 013b7f70 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 22319: 014ddd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_CALLBACK_EVENT │ │ │ │ - 22320: 00973004 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ + 22320: 00972ffc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 22321: 014e4108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ - 22322: 0090bcb8 632 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ + 22322: 0090bcb0 632 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 22323: 014eed64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ 22324: 0142d640 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpne_scalarh │ │ │ │ - 22325: 00b3872c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 22326: 00b734cc 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 22325: 00b38724 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 22326: 00b734c4 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 22327: 002d9124 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 22328: 002c0c30 8 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 22329: 0066d750 536 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 22330: 0151b6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ - 22331: 00dd985c 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ + 22331: 00dd984c 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ 22332: 0151d692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ - 22333: 0094f9b0 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ + 22333: 0094f9a8 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 22334: 0150a80c 4 OBJECT GLOBAL DEFAULT 25 cpu_ZF │ │ │ │ 22335: 0067875c 64 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 22336: 014ea438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 22337: 014f35c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 22338: 008e5504 860 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ + 22338: 008e54fc 860 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 22339: 014ed674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 22340: 00b6991c 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 22341: 00859e34 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uitos │ │ │ │ - 22342: 0098de48 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 22340: 00b69914 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 22341: 00859e2c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uitos │ │ │ │ + 22342: 0098de40 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 22343: 006736c8 188 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 22344: 014f06f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ 22345: 0142d5bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpne_scalars │ │ │ │ - 22346: 00b2f568 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 22346: 00b2f560 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 22347: 0151b87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 22348: 0151d388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 22349: 014f3444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 22350: 014e799c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 22351: 014e0a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ - 22352: 009731e0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 22353: 00b973dc 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 22354: 0092a954 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 22352: 009731d8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ + 22353: 00b973d4 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 22354: 0092a94c 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 22355: 006e72d0 296 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ - 22356: 008ec604 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ + 22356: 008ec5fc 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 22357: 0151bd1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 22358: 00ba9df4 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 22358: 00ba9dec 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ 22359: 012ecf90 52 OBJECT GLOBAL DEFAULT 21 ramfb_vmstate │ │ │ │ 22360: 0151b6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 22361: 009de6d0 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 22362: 00975ac0 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 22361: 009de6c8 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 22362: 00975ab8 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 22363: 014d737c 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 22364: 0031a100 180 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 22365: 00aaf6c4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ - 22366: 008d7194 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 22367: 0088987c 1020 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_lazyfp │ │ │ │ - 22368: 009d2564 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 22365: 00aaf6bc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 22366: 008d718c 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ + 22367: 00889874 1020 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_lazyfp │ │ │ │ + 22368: 009d255c 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 22369: 006b3bc8 48 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 22370: 0151d7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 22371: 00b5ca1c 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 22371: 00b5ca14 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 22372: 0141163c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 22373: 014e04cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 22374: 0151de6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 22375: 0066ffa0 96 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 22376: 008f983c 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 22377: 00b43518 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 22376: 008f9834 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 22377: 00b43510 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 22378: 0151c1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ - 22379: 0086e620 80 FUNC GLOBAL DEFAULT 12 helper_bfcvt_pair │ │ │ │ - 22380: 008d7518 456 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ + 22379: 0086e618 80 FUNC GLOBAL DEFAULT 12 helper_bfcvt_pair │ │ │ │ + 22380: 008d7510 456 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 22381: 0151d156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 22382: 00afddf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 22382: 00afddec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 22383: 0151b5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 22384: 009cdf64 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 22384: 009cdf5c 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 22385: 014f27a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 22386: 0151d614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 22387: 0151d876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 22388: 00b8d4bc 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ - 22389: 00916d9c 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 22390: 00922d20 10224 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ - 22391: 008d7350 456 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ + 22388: 00b8d4b4 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 22389: 00916d94 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ + 22390: 00922d18 10224 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 22391: 008d7348 456 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 22392: 014f3ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 22393: 00869004 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_b │ │ │ │ + 22393: 00868ffc 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_b │ │ │ │ 22394: 014ede1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 22395: 014e6dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 22396: 0151c27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 22397: 0151b990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ - 22398: 00870114 508 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f64 │ │ │ │ + 22398: 0087010c 508 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f64 │ │ │ │ 22399: 014efc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 22400: 0151b293 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 22401: 008691f8 312 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_d │ │ │ │ - 22402: 00b2427c 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 22403: 00baec38 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 22401: 008691f0 312 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_d │ │ │ │ + 22402: 00b24274 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 22403: 00baec30 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 22404: 0151d43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 22405: 00ae80ec 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 22406: 00b458ec 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 22405: 00ae80e4 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 22406: 00b458e4 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 22407: 00670000 176 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 22408: 009279fc 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 22409: 009c2b84 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 22410: 00b2ef00 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 22411: 0099db78 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ - 22412: 008690ac 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_h │ │ │ │ + 22408: 009279f4 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 22409: 009c2b7c 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 22410: 00b2eef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 22411: 0099db70 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 22412: 008690a4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_h │ │ │ │ 22413: 0031f098 248 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ - 22414: 0093daac 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 22415: 00ad06a0 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ - 22416: 00918cb8 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ + 22414: 0093daa4 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ + 22415: 00ad0698 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 22416: 00918cb0 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ 22417: 0151cbd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 22418: 00b18cdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 22419: 00b4aa74 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 22418: 00b18cd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 22419: 00b4aa6c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 22420: 014e8238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 22421: 014ed924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 22422: 009d1a50 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 22422: 009d1a48 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 22423: 014f0bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 22424: 01422cdc 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 22425: 004dfc08 8 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 22426: 006a4910 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ - 22427: 00869154 164 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_s │ │ │ │ - 22428: 00b156c4 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 22427: 0086914c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_s │ │ │ │ + 22428: 00b156bc 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 22429: 0151b540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 22430: 0151cdf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 22431: 00b6d6e8 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 22431: 00b6d6e0 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 22432: 014441c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_h │ │ │ │ 22433: 006bc87c 400 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 22434: 00ad299c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 22434: 00ad2994 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ 22435: 0142baec 132 OBJECT GLOBAL DEFAULT 24 helper_info_pre_hvc │ │ │ │ - 22436: 00a88e00 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 22437: 009c58bc 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 22436: 00a88df8 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 22437: 009c58b4 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 22438: 00524ca8 192 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 22439: 00931f48 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ - 22440: 008521ac 220 FUNC GLOBAL DEFAULT 12 helper_get_r13_banked │ │ │ │ + 22439: 00931f40 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 22440: 008521a4 220 FUNC GLOBAL DEFAULT 12 helper_get_r13_banked │ │ │ │ 22441: 0048da08 152 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 22442: 01444140 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_s │ │ │ │ 22443: 0151ccea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 22444: 0151c95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 22445: 009bf618 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 22445: 009bf610 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 22446: 0151de4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 22447: 002c6cc0 40 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 22448: 00ac7998 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ - 22449: 00816098 28 FUNC GLOBAL DEFAULT 12 vfp_access_check │ │ │ │ + 22448: 00ac7990 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 22449: 0081609c 28 FUNC GLOBAL DEFAULT 12 vfp_access_check │ │ │ │ 22450: 0151c2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 22451: 01440570 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_wb_uw │ │ │ │ 22452: 014115b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 22453: 005c9db8 284 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 22454: 0151d728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 22455: 00693694 148 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 22456: 0151bcb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ @@ -22462,398 +22462,398 @@ │ │ │ │ 22458: 014e5800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_EVENT │ │ │ │ 22459: 0151c7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 22460: 0043b06c 72 FUNC GLOBAL DEFAULT 12 cxl_set_poison_list_overflowed │ │ │ │ 22461: 0151b9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 22462: 014e2514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 22463: 0151c2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 22464: 0151b282 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ - 22465: 0085347c 112 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg │ │ │ │ + 22465: 00853474 112 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg │ │ │ │ 22466: 0151c128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 22467: 00711d9c 1900 FUNC GLOBAL DEFAULT 12 pmsav8_mpu_lookup │ │ │ │ 22468: 0151d1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 22469: 00b2d710 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 22469: 00b2d708 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 22470: 014ef1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 22471: 0151d18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ - 22472: 0091d804 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ + 22472: 0091d7fc 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 22473: 014f2f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 22474: 0151d68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 22475: 006ddac0 84 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 22476: 00ab3640 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ - 22477: 00b89d14 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 22476: 00ab3638 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 22477: 00b89d0c 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 22478: 014de530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 22479: 00517704 212 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 22480: 00439dfc 204 FUNC GLOBAL DEFAULT 12 ct3_test_region_block_backed │ │ │ │ 22481: 0151defe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 22482: 0051e414 608 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 22483: 006fb21c 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 22484: 00b5e05c 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 22484: 00b5e054 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 22485: 013bd1cc 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ - 22486: 00828e18 184 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_wb_uw │ │ │ │ + 22486: 00828e10 184 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_wb_uw │ │ │ │ 22487: 00289b90 2340 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 22488: 014e1e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 22489: 00a40f08 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 22490: 00ad4f4c 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 22489: 00a40f00 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 22490: 00ad4f44 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 22491: 0151b862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 22492: 014df338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 22493: 00ae9728 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ - 22494: 008de534 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ + 22493: 00ae9720 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 22494: 008de52c 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 22495: 002d0db8 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 22496: 005bcb28 360 FUNC GLOBAL DEFAULT 12 tpm_tis_reset │ │ │ │ 22497: 0151cd5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 22498: 014ddfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 22499: 0151c75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 22500: 0151d1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 22501: 014eeb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 22502: 014f0364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 22503: 014ede6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 22504: 00bae648 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 22504: 00bae640 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 22505: 014f4a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 22506: 014de0f8 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 22507: 014de954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 22508: 003e8c2c 8 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 22509: 014e3458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 22510: 014f0cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 22511: 01443fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_idx_h │ │ │ │ - 22512: 008f6524 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ + 22512: 008f651c 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ 22513: 014e2ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 22514: 00931d24 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 22514: 00931d1c 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 22515: 0151b876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 22516: 014f3e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 22517: 0151ccec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ - 22518: 00918988 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ + 22518: 00918980 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ 22519: 014eb974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 22520: 00aa3938 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 22520: 00aa3930 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 22521: 01443f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_idx_s │ │ │ │ 22522: 014ef014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 22523: 007f0424 84 FUNC GLOBAL DEFAULT 12 mve_update_and_store_eci │ │ │ │ - 22524: 0083c668 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbb │ │ │ │ + 22524: 0083c660 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbb │ │ │ │ 22525: 0151c9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 22526: 0052421c 564 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 22527: 014de620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ 22528: 01443eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlah_idx_h │ │ │ │ - 22529: 00b1d414 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ - 22530: 0086e1c0 172 FUNC GLOBAL DEFAULT 12 helper_vfp_cmped │ │ │ │ + 22529: 00b1d40c 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 22530: 0086e1b8 172 FUNC GLOBAL DEFAULT 12 helper_vfp_cmped │ │ │ │ 22531: 014eb6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 22532: 014ef660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_WRITE_EVENT │ │ │ │ 22533: 0151d612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 22534: 014e76dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 22535: 0151b6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ - 22536: 0083c7f0 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbh │ │ │ │ - 22537: 0086df0c 184 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpeh │ │ │ │ + 22536: 0083c7e8 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbh │ │ │ │ + 22537: 0086df04 184 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpeh │ │ │ │ 22538: 0151cfc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 22539: 008b5da4 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 22539: 008b5d9c 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 22540: 006c16ec 408 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 22541: 0040dc04 212 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 22542: 002893f4 160 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 22543: 014ec864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 22544: 0151b782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 22545: 014e66cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 22546: 009cf728 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 22546: 009cf720 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 22547: 014f28c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 22548: 01443e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlah_idx_s │ │ │ │ - 22549: 0092de14 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 22549: 0092de0c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 22550: 014e16f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 22551: 0031ca7c 100 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 22552: 0151c190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 22553: 0151b816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWT_SILENCE_DSTATE │ │ │ │ 22554: 0151d446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 22555: 014e2654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ - 22556: 0086e06c 168 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpes │ │ │ │ + 22556: 0086e064 168 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpes │ │ │ │ 22557: 002bbb00 236 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 22558: 0151c5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 22559: 0151bb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 22560: 014eb584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 22561: 014ed144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 22562: 00b8da18 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 22563: 00b98590 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 22564: 00ad4abc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 22562: 00b8da10 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 22563: 00b98588 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 22564: 00ad4ab4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 22565: 0151b8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 22566: 0151c47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 22567: 014ed4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 22568: 014dd4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 22569: 014ef234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 22570: 0151cdb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 22571: 009d2888 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 22571: 009d2880 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 22572: 014ed7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 22573: 0151c84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 22574: 00526690 48 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 22575: 0151cf5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 22576: 014ef0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 22577: 014f1394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 22578: 00b1d80c 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 22578: 00b1d804 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 22579: 0070af80 64 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 22580: 014ea058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 22581: 014de680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ - 22582: 00863168 276 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzzw_s │ │ │ │ + 22582: 00863160 276 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzzw_s │ │ │ │ 22583: 00374f30 528 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 22584: 014265d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_usubaddx │ │ │ │ 22585: 0151c77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 22586: 00a8ae68 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 22586: 00a8ae60 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 22587: 0151bfec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 22588: 014e6a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 22589: 00406b74 148 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 22590: 00a9ef20 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 22590: 00a9ef18 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 22591: 0151c458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ - 22592: 00820f80 280 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_shufh │ │ │ │ + 22592: 00820f78 280 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_shufh │ │ │ │ 22593: 01411534 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 22594: 014e67ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 22595: 0151bf20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 22596: 00929628 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 22596: 00929620 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 22597: 014f52cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ - 22598: 0094e80c 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ - 22599: 0093e774 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ + 22598: 0094e804 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ + 22599: 0093e76c 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 22600: 014e6b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 22601: 0151d82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 22602: 014e1ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ 22603: 014de2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 22604: 0151ce8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 22605: 002b5b38 324 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 22606: 0151c510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 22607: 0087053c 64 FUNC GLOBAL DEFAULT 12 helper_rintd │ │ │ │ - 22608: 00b2551c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 22607: 00870534 64 FUNC GLOBAL DEFAULT 12 helper_rintd │ │ │ │ + 22608: 00b25514 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 22609: 014e9da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 22610: 014f8970 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ 22611: 007b0a60 112 FUNC GLOBAL DEFAULT 12 gen_gvec_addp │ │ │ │ - 22612: 00dae444 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ - 22613: 008704b4 72 FUNC GLOBAL DEFAULT 12 helper_rinth │ │ │ │ + 22612: 00dae434 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 22613: 008704ac 72 FUNC GLOBAL DEFAULT 12 helper_rinth │ │ │ │ 22614: 014f4d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 22615: 0099e9b0 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 22616: 009bd858 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 22615: 0099e9a8 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 22616: 009bd850 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 22617: 0144b8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sd │ │ │ │ - 22618: 00827b10 124 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_h │ │ │ │ - 22619: 008f13f4 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ + 22618: 00827b08 124 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_h │ │ │ │ + 22619: 008f13ec 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ 22620: 0144bd00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sf │ │ │ │ - 22621: 00b76928 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 22621: 00b76920 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 22622: 0144baf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sh │ │ │ │ 22623: 0151d2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 22624: 014ea3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 22625: 00b35834 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 22626: 00ab881c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 22625: 00b3582c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 22626: 00ab8814 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 22627: 006a73dc 16 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ - 22628: 008704fc 64 FUNC GLOBAL DEFAULT 12 helper_rints │ │ │ │ + 22628: 008704f4 64 FUNC GLOBAL DEFAULT 12 helper_rints │ │ │ │ 22629: 0151be2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 22630: 014ec884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 22631: 014e9a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 22632: 0092bbe0 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 22633: 00aefcbc 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 22634: 00b18150 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 22632: 0092bbd8 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 22633: 00aefcb4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 22634: 00b18148 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 22635: 0151b8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 22636: 014dcac8 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 22637: 014e1760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 22638: 00b45530 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 22638: 00b45528 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 22639: 0151cd26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 22640: 0151ccba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 22641: 0151c32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 22642: 004dc4e4 92 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 22643: 00ad7a80 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ - 22644: 00827b8c 108 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_w │ │ │ │ + 22643: 00ad7a78 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 22644: 00827b84 108 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_w │ │ │ │ 22645: 00327fe0 584 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 22646: 01512ba7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_target_c │ │ │ │ 22647: 014e3cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 22648: 00b3b5c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 22648: 00b3b5c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 22649: 0151b4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 22650: 0151bf8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 22651: 00693494 8 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 22652: 0151b50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ 22653: 0144ca68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_b │ │ │ │ - 22654: 00b5d1ac 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 22654: 00b5d1a4 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 22655: 014eb4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 22656: 00b43010 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 22656: 00b43008 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 22657: 0151b42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 22658: 014ec6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 22659: 0151d134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 22660: 0144c960 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_h │ │ │ │ 22661: 014dd880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 22662: 007919cc 408 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_eff_secstate │ │ │ │ 22663: 014de660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 22664: 0151b8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ - 22665: 00957ac4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ + 22665: 00957abc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 22666: 0151cfa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 22667: 0151c558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 22668: 014df8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_STE_RANGE_EVENT │ │ │ │ 22669: 0151c568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ - 22670: 00b97b58 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 22670: 00b97b50 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 22671: 0151c318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 22672: 014e7b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 22673: 007a96f0 96 FUNC GLOBAL DEFAULT 12 gen_srshr64_i64 │ │ │ │ - 22674: 0086de1c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumd │ │ │ │ + 22674: 0086de14 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumd │ │ │ │ 22675: 006ba57c 464 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 22676: 00b8e278 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 22676: 00b8e270 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 22677: 014e52f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ - 22678: 0086dde0 56 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumh │ │ │ │ + 22678: 0086ddd8 56 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumh │ │ │ │ 22679: 014e6a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 22680: 0151d6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 22681: 0151c7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 22682: 0151d8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 22683: 0151b9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 22684: 00a893a4 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 22684: 00a8939c 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 22685: 002c6af8 28 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 22686: 00b24810 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 22686: 00b24808 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 22687: 006ddb3c 212 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 22688: 014ee03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 22689: 002fae2c 12 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 22690: 009298ac 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 22690: 009298a4 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 22691: 00657f34 52 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 22692: 0151b9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ - 22693: 0084de04 268 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_b │ │ │ │ + 22693: 0084ddfc 268 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_b │ │ │ │ 22694: 014eab8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 22695: 002d4510 44 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 22696: 006ad070 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 22697: 0099c43c 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ - 22698: 008baf48 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ - 22699: 0084e260 388 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_d │ │ │ │ - 22700: 0086de18 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnums │ │ │ │ + 22697: 0099c434 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 22698: 008baf40 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ + 22699: 0084e258 388 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_d │ │ │ │ + 22700: 0086de10 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnums │ │ │ │ 22701: 0151b8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 22702: 014dd8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 22703: 014ebb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_EVENT │ │ │ │ 22704: 014e9a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ - 22705: 0097c5a8 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 22705: 0097c5a0 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ 22706: 0144b85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_ud │ │ │ │ - 22707: 0084e024 296 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_h │ │ │ │ - 22708: 00ad7be8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 22707: 0084e01c 296 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_h │ │ │ │ + 22708: 00ad7be0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 22709: 0144bc7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_uf │ │ │ │ - 22710: 00919d88 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ + 22710: 00919d80 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 22711: 00304a84 188 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 22712: 0151cf56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 22713: 014e3648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 22714: 014f0204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ 22715: 0144ba6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_uh │ │ │ │ - 22716: 00b7f688 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ - 22717: 008baf50 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ + 22716: 00b7f680 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 22717: 008baf48 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 22718: 014e7f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 22719: 014e4840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 22720: 014e3988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 22721: 00ba5cbc 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 22722: 00b724fc 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 22721: 00ba5cb4 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 22722: 00b724f4 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 22723: 014f3da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 22724: 002b7400 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 22725: 0033126c 1004 FUNC GLOBAL DEFAULT 12 acpi_build_hest │ │ │ │ 22726: 0051d2f0 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 22727: 00384208 940 FUNC GLOBAL DEFAULT 12 cxl_component_create_dvsec │ │ │ │ 22728: 0151c888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 22729: 002d8d58 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 22730: 0086dddc 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumd │ │ │ │ - 22731: 00b23a50 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ - 22732: 0084e14c 276 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_s │ │ │ │ + 22730: 0086ddd4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumd │ │ │ │ + 22731: 00b23a48 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 22732: 0084e144 276 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_s │ │ │ │ 22733: 014eec64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 22734: 00db14e8 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 22734: 00db14d8 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 22735: 0151b7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NSNH_DSTATE │ │ │ │ 22736: 014e5070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 22737: 014ebddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 22738: 009e03a0 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ - 22739: 0086dda0 56 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumh │ │ │ │ + 22738: 009e0398 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 22739: 0086dd98 56 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumh │ │ │ │ 22740: 014e5490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 22741: 014570f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnumd │ │ │ │ - 22742: 008baf4c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ + 22742: 008baf44 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 22743: 005c85ac 548 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ - 22744: 008e36e4 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 22745: 00b63a38 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 22744: 008e36dc 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ + 22745: 00b63a30 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 22746: 014571fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnumh │ │ │ │ - 22747: 008ed0c0 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ + 22747: 008ed0b8 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 22748: 014e2bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 22749: 0151cf3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 22750: 0151ce06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 22751: 014f0a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 22752: 006f2d9c 260 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 22753: 0031f7b8 20 FUNC GLOBAL DEFAULT 12 aml_shiftright │ │ │ │ 22754: 0151d488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 22755: 00644cf4 788 FUNC GLOBAL DEFAULT 12 smmu_iotlb_lookup │ │ │ │ 22756: 006d9010 8 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 22757: 014e9a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ - 22758: 008d6880 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ + 22758: 008d6878 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 22759: 0151d1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ - 22760: 0086ddd8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnums │ │ │ │ + 22760: 0086ddd0 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnums │ │ │ │ 22761: 0151b3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 22762: 0151c10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 22763: 00ab66d0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 22763: 00ab66c8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 22764: 0151c0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 22765: 014e2a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 22766: 01457178 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnums │ │ │ │ 22767: 014e4158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 22768: 014f3434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 22769: 01427d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfe │ │ │ │ 22770: 00310274 96 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 22771: 0030e6d8 8 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 22772: 014e64ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 22773: 003741ec 188 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 22774: 009f4c70 2104 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 22774: 009f4c68 2104 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 22775: 014ea3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 22776: 01427c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfi │ │ │ │ 22777: 014e3ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 22778: 00b27ab0 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 22778: 00b27aa8 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 22779: 0151b474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 22780: 00930b40 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 22781: 00aa37c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 22780: 00930b38 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 22781: 00aa37c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 22782: 014ea228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 22783: 0151c822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 22784: 0151d57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 22785: 00328650 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ - 22786: 00840c3c 236 FUNC GLOBAL DEFAULT 12 helper_mve_vpsel │ │ │ │ + 22786: 00840c34 236 FUNC GLOBAL DEFAULT 12 helper_mve_vpsel │ │ │ │ 22787: 014e689c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 22788: 0151c942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 22789: 0151b566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 22790: 009e4f3c 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 22790: 009e4f34 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 22791: 0151cfe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 22792: 014e4dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 22793: 01456f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnumd │ │ │ │ 22794: 003e865c 132 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 22795: 01437c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270b │ │ │ │ 22796: 014e13a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ - 22797: 008f6174 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ + 22797: 008f616c 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 22798: 0151ccd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 22799: 0151bd58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 22800: 014dd330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 22801: 01457070 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnumh │ │ │ │ 22802: 014ef1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 22803: 00b7d1f4 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 22804: 009bab80 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 22803: 00b7d1ec 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 22804: 009bab78 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 22805: 014e1f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 22806: 002b71e0 280 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 22807: 01437bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270h │ │ │ │ 22808: 014e4a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 22809: 014de500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 22810: 014dcb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 22811: 014ebafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_EVENT │ │ │ │ - 22812: 00973be4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ + 22812: 00973bdc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 22813: 014deb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 22814: 014f3754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 22815: 014e4ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 22816: 014f220c 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 22817: 014e9cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 22818: 014e8118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 22819: 00646fec 64 FUNC GLOBAL DEFAULT 12 smmu_find_sdev │ │ │ │ 22820: 0151d186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 22821: 006f378c 12 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 22822: 01456fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnums │ │ │ │ 22823: 014de2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 22824: 00b4036c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 22825: 00a8518c 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 22824: 00b40364 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 22825: 00a85184 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 22826: 0151c32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 22827: 01437b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270w │ │ │ │ - 22828: 008dfbd8 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ + 22828: 008dfbd0 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 22829: 014f4730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 22830: 01418308 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 22831: 014f35a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 22832: 014e6bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 22833: 014e28b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_EVENT │ │ │ │ 22834: 014e3bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 22835: 006114f4 700 FUNC GLOBAL DEFAULT 12 vfio_load_device_config_state │ │ │ │ 22836: 005c5dbc 152 FUNC GLOBAL DEFAULT 12 usb_device_handle_data │ │ │ │ 22837: 0151d32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 22838: 013bcca4 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 22839: 014ea708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 22840: 014edf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ - 22841: 0095c7c0 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ + 22841: 0095c7b8 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 22842: 0065ba3c 440 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 22843: 002bc1c0 280 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 22844: 00aa44b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 22844: 00aa44b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 22845: 0151bc2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 22846: 01513d79 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 22847: 014e05dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 22848: 00b1b1b0 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 22848: 00b1b1a8 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 22849: 014f3980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 22850: 004dfc10 8 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 22851: 0050659c 976 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 22852: 0151decc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 22853: 0151d062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ 22854: 0070171c 88 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 22855: 00385468 348 FUNC GLOBAL DEFAULT 12 cxl_device_register_init_swcci │ │ │ │ @@ -22862,39 +22862,39 @@ │ │ │ │ 22858: 0141a924 36 OBJECT GLOBAL DEFAULT 24 qemu_numa_opts │ │ │ │ 22859: 014ed204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_WRITE_EVENT │ │ │ │ 22860: 0151d324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 22861: 01413424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 22862: 0036f904 84 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 22863: 014eac2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 22864: 014e19a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 22865: 00820434 252 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw0 │ │ │ │ - 22866: 00820530 260 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw1 │ │ │ │ - 22867: 00af1d7c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ - 22868: 00863c34 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_b │ │ │ │ + 22865: 0082042c 252 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw0 │ │ │ │ + 22866: 00820528 260 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw1 │ │ │ │ + 22867: 00af1d74 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 22868: 00863c2c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_b │ │ │ │ 22869: 0150a820 4 OBJECT GLOBAL DEFAULT 25 cpu_exclusive_addr │ │ │ │ 22870: 0151b410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 22871: 0151b5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 22872: 0151d3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 22873: 014ee37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 22874: 014f3534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 22875: 0151ce5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 22876: 014f3584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 22877: 014e6abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 22878: 01414ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 22879: 00863f60 168 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_h │ │ │ │ + 22879: 00863f58 168 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_h │ │ │ │ 22880: 003fa474 304 FUNC GLOBAL DEFAULT 12 pmbus_page_config │ │ │ │ - 22881: 00ad46c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 22882: 00b756a0 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 22881: 00ad46c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 22882: 00b75698 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 22883: 0151b830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 22884: 009edca0 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 22884: 009edc98 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 22885: 014eb0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_REQUEST_EVENT │ │ │ │ 22886: 014e89b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 22887: 00342d68 492 FUNC GLOBAL DEFAULT 12 lm4549_init │ │ │ │ 22888: 002bd72c 16 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 22889: 008b6b4c 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 22889: 008b6b44 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 22890: 014f0f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 22891: 01512b9a 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 22892: 014f2d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 22893: 014dd210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 22894: 0151d70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 22895: 0151c442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 22896: 0043edb0 16 FUNC GLOBAL DEFAULT 12 led_set_state │ │ │ │ @@ -22905,350 +22905,350 @@ │ │ │ │ 22901: 004dbfb4 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_head │ │ │ │ 22902: 0151c628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 22903: 014dde28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 22904: 0031da88 68 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 22905: 00513054 60 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 22906: 014eb05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_EVENT │ │ │ │ 22907: 0036c12c 176 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 22908: 009fd82c 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 22909: 00afcee8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 22910: 009babac 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 22908: 009fd824 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 22909: 00afcee0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 22910: 009baba4 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 22911: 014f0c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 22912: 00321d00 140 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 22913: 0151c078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 22914: 01434ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrb │ │ │ │ 22915: 0151d8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ - 22916: 0086e5f4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtds │ │ │ │ + 22916: 0086e5ec 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtds │ │ │ │ 22917: 01427340 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_m32_newel │ │ │ │ 22918: 01446b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cle0_b │ │ │ │ 22919: 0151d474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 22920: 014e649c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 22921: 0151bf04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ - 22922: 0086d96c 692 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr_to_host │ │ │ │ + 22922: 0086d964 692 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr_to_host │ │ │ │ 22923: 01434e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrh │ │ │ │ 22924: 0151b8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 22925: 014ec834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 22926: 00aa514c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ - 22927: 008f149c 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ - 22928: 008709d0 4 FUNC GLOBAL DEFAULT 12 helper_vfp_get_fpscr │ │ │ │ + 22926: 00aa5144 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 22927: 008f1494 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ + 22928: 008709c8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_get_fpscr │ │ │ │ 22929: 014dd8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 22930: 01446a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cle0_h │ │ │ │ 22931: 014de5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ - 22932: 0083d644 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbb │ │ │ │ + 22932: 0083d63c 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbb │ │ │ │ 22933: 014232ac 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 22934: 00ac2010 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 22934: 00ac2008 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 22935: 0151c334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ - 22936: 00843880 472 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0h │ │ │ │ + 22936: 00843878 472 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0h │ │ │ │ 22937: 014f34f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 22938: 0151d042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ - 22939: 0083d6a0 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbh │ │ │ │ + 22939: 0083d698 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbh │ │ │ │ 22940: 0151caea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 22941: 0151d9b0 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 22942: 00ac44a0 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 22943: 00b7e3ac 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 22944: 0085168c 144 FUNC GLOBAL DEFAULT 12 helper_usat16 │ │ │ │ - 22945: 00ba805c 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 22942: 00ac4498 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 22943: 00b7e3a4 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 22944: 00851684 144 FUNC GLOBAL DEFAULT 12 helper_usat16 │ │ │ │ + 22945: 00ba8054 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 22946: 0151d60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 22947: 014eb494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 22948: 014f0fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 22949: 01434de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrw │ │ │ │ 22950: 00288900 72 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ - 22951: 00970664 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ + 22951: 0097065c 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 22952: 014ef004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ - 22953: 00843a58 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0s │ │ │ │ + 22953: 00843a50 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0s │ │ │ │ 22954: 014dd220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 22955: 014f3210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ - 22956: 008f178c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ + 22956: 008f1784 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 22957: 0151d3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 22958: 006e6d38 48 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ - 22959: 0091cef0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ + 22959: 0091cee8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 22960: 014eb8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_RESTART_EVENT │ │ │ │ 22961: 014f445c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 22962: 004db104 1396 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 22963: 0144f84c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_high_u8 │ │ │ │ 22964: 0151bae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 22965: 0151c288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 22966: 002c9594 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 22967: 00378dbc 172 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 22968: 00ac2084 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 22969: 0092c700 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ - 22970: 0084c554 276 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_b │ │ │ │ + 22968: 00ac207c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 22969: 0092c6f8 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 22970: 0084c54c 276 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_b │ │ │ │ 22971: 0151d8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 22972: 014e3478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 22973: 00529084 404 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ - 22974: 0084cd5c 376 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_d │ │ │ │ + 22974: 0084cd54 376 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_d │ │ │ │ 22975: 014f52fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 22976: 013bc948 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 22977: 014f0784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ 22978: 005b7dc4 12 FUNC GLOBAL DEFAULT 12 sse_counter_register_consumer │ │ │ │ - 22979: 00919f0c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ - 22980: 0084c8c0 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_h │ │ │ │ + 22979: 00919f04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ + 22980: 0084c8b8 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_h │ │ │ │ 22981: 0151bb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_READ_DSTATE │ │ │ │ 22982: 014ed734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_READ_EVENT │ │ │ │ 22983: 014e0950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_TIMEOUT_EVENT │ │ │ │ 22984: 014ea2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 22985: 0151cdc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 22986: 014f41c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 22987: 002ca0dc 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 22988: 002de6d0 492 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 22989: 002d2310 284 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 22990: 0151d50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 22991: 00d414c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 22991: 00d414b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 22992: 0151cae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 22993: 006acf50 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 22994: 0151bf32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 22995: 0151d71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ - 22996: 008d8194 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ + 22996: 008d818c 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 22997: 00667bd8 356 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 22998: 0053ce4c 332 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ 22999: 0079f300 8 FUNC GLOBAL DEFAULT 12 arm_gt_vtimer_cb │ │ │ │ 23000: 0144ae90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_rpres_s │ │ │ │ - 23001: 008f54a0 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ - 23002: 0084cb18 272 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_s │ │ │ │ + 23001: 008f5498 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ + 23002: 0084cb10 272 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_s │ │ │ │ 23003: 0142f4ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpneb │ │ │ │ 23004: 014e6b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 23005: 0151d080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ - 23006: 0091cb58 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 23007: 00b8c928 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ - 23008: 0091abc8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 23009: 00a83a20 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 23006: 0091cb50 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ + 23007: 00b8c920 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 23008: 0091abc0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ + 23009: 00a83a18 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 23010: 00703370 36 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 23011: 0151cb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 23012: 014f43f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 23013: 00520d20 248 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 23014: 0151ca06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_TX_DSTATE │ │ │ │ - 23015: 00ba2fa0 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 23015: 00ba2f98 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 23016: 0142f428 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpneh │ │ │ │ 23017: 0151d5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 23018: 014ea948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 23019: 006f2d14 92 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 23020: 0151c96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 23021: 0151b6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 23022: 014dc9d4 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 23023: 009358e0 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 23023: 009358d8 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 23024: 014125b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 23025: 014e5390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 23026: 0151b564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 23027: 014de5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ - 23028: 008443b0 472 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270h │ │ │ │ + 23028: 008443a8 472 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270h │ │ │ │ 23029: 00666b44 424 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 23030: 00678660 220 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 23031: 01427550 132 OBJECT GLOBAL DEFAULT 24 helper_info_sxtb16 │ │ │ │ 23032: 0151cb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_DSTATE │ │ │ │ 23033: 0079f308 8 FUNC GLOBAL DEFAULT 12 arm_gt_htimer_cb │ │ │ │ 23034: 0151bffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 23035: 0142f3a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpnew │ │ │ │ 23036: 0151cea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 23037: 004d6bd8 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 23038: 01411d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 23039: 009c8258 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 23039: 009c8250 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 23040: 0151d364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 23041: 00844588 480 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270s │ │ │ │ - 23042: 00a88e1c 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 23041: 00844580 480 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270s │ │ │ │ + 23042: 00a88e14 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 23043: 0151b5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 23044: 0151c3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 23045: 00ad96c0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 23045: 00ad96b8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 23046: 014e4308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 23047: 0151d58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 23048: 014e2e10 1080 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 23049: 0086efc8 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos_round_to_nearest │ │ │ │ - 23050: 00aa21e4 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 23049: 0086efc0 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos_round_to_nearest │ │ │ │ + 23050: 00aa21dc 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 23051: 0037d5b4 16 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ - 23052: 00973690 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 23053: 009e3164 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 23052: 00973688 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ + 23053: 009e315c 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 23054: 0151c518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 23055: 002d8b1c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_stride │ │ │ │ 23056: 0151d5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 23057: 006e988c 280 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 23058: 0151cd88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 23059: 014e72fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 23060: 00addf30 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 23061: 008bbad0 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 23062: 00921234 328 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 23060: 00addf28 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 23061: 008bbac8 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 23062: 0092122c 328 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 23063: 014f1230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 23064: 00b730b8 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 23064: 00b730b0 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 23065: 014e1180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 23066: 014de380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 23067: 0151ccaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 23068: 00823de0 632 FUNC GLOBAL DEFAULT 12 helper_v7m_vlldm │ │ │ │ - 23069: 0091f128 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ - 23070: 008e17cc 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 23071: 00b15be4 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 23068: 00823dd8 632 FUNC GLOBAL DEFAULT 12 helper_v7m_vlldm │ │ │ │ + 23069: 0091f120 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ + 23070: 008e17c4 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ + 23071: 00b15bdc 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 23072: 014e14c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ - 23073: 0082f424 84 FUNC GLOBAL DEFAULT 12 helper_mve_vadc │ │ │ │ + 23073: 0082f41c 84 FUNC GLOBAL DEFAULT 12 helper_mve_vadc │ │ │ │ 23074: 014e1990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 23075: 00b3d104 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 23076: 009efb8c 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 23075: 00b3d0fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 23076: 009efb84 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 23077: 0066e8a0 676 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 23078: 0151b5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 23079: 0151b51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 23080: 0151d6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 23081: 009fb614 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 23081: 009fb60c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 23082: 014ecd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 23083: 0099d8c0 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 23083: 0099d8b8 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 23084: 0151c56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 23085: 002cf6c4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 23086: 00373150 548 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 23087: 009fd5c4 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 23087: 009fd5bc 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 23088: 014de0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 23089: 00673018 168 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 23090: 0062f230 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 23091: 014ed384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ - 23092: 008ed070 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ + 23092: 008ed068 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 23093: 0151bc4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 23094: 0151b796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_ADC_WRITE_DSTATE │ │ │ │ 23095: 014e83c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 23096: 0151cd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 23097: 009312ec 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 23097: 009312e4 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 23098: 0151b382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 23099: 00b6e7f8 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 23099: 00b6e7f0 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 23100: 0151c574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 23101: 006c3764 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 23102: 00740da8 248 FUNC GLOBAL DEFAULT 12 exynos4210_write_secondary │ │ │ │ 23103: 00321678 276 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 23104: 006e7944 240 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 23105: 00b962b4 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 23105: 00b962ac 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 23106: 0078b004 264 FUNC GLOBAL DEFAULT 12 arm_debug_check_breakpoint │ │ │ │ 23107: 0151b4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ - 23108: 00851e84 40 FUNC GLOBAL DEFAULT 12 helper_cpsr_write │ │ │ │ + 23108: 00851e7c 40 FUNC GLOBAL DEFAULT 12 helper_cpsr_write │ │ │ │ 23109: 014de764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ - 23110: 0096b7c4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ + 23110: 0096b7bc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 23111: 014e8738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 23112: 014f4d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 23113: 006de47c 188 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 23114: 014eebb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 23115: 014ed2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 23116: 01412218 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 23117: 0151cdbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 23118: 0151cc72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 23119: 0066ad30 208 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 23120: 014de370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 23121: 009b22d8 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 23122: 00b8d5b4 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 23123: 00b6e250 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 23121: 009b22d0 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 23122: 00b8d5ac 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 23123: 00b6e248 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 23124: 0151d4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 23125: 0151c950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 23126: 009ef704 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 23126: 009ef6fc 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 23127: 0030e674 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ - 23128: 0091fd48 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ + 23128: 0091fd40 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ 23129: 0143becc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsb │ │ │ │ - 23130: 00b69624 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 23130: 00b6961c 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 23131: 014119d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 23132: 0151d498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 23133: 00ad1638 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 23133: 00ad1630 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 23134: 0151d1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 23135: 0097aad8 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 23135: 0097aad0 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 23136: 00526d84 12 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 23137: 0143be48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsh │ │ │ │ 23138: 014ede8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 23139: 014e720c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 23140: 0069f2c4 1048 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 23141: 0151d6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 23142: 002c8998 188 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 23143: 014e1350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ 23144: 0145428c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltod_round_to_nearest │ │ │ │ - 23145: 00b5da90 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 23146: 009c2f78 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 23145: 00b5da88 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 23146: 009c2f70 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ 23147: 014df928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_DECODE_CD_EVENT │ │ │ │ - 23148: 00b388ac 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 23148: 00b388a4 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 23149: 014deb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ - 23150: 00920a0c 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ + 23150: 00920a04 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ 23151: 014edffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 23152: 0053aed8 76 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 23153: 014deacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 23154: 0143bdc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsw │ │ │ │ 23155: 0142f7c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshruntb │ │ │ │ 23156: 014e780c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 23157: 014ee36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 23158: 0040c41c 60 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 23159: 00af0498 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ - 23160: 00956638 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ + 23159: 00af0490 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 23160: 00956630 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 23161: 0151b9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 23162: 0032f270 796 FUNC GLOBAL DEFAULT 12 cxl_build_cedt │ │ │ │ 23163: 014f34d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ - 23164: 0083717c 204 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsh │ │ │ │ + 23164: 00837174 204 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsh │ │ │ │ 23165: 0151d42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 23166: 0142f740 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunth │ │ │ │ 23167: 0036486c 36 FUNC GLOBAL DEFAULT 12 omap_uart_reset │ │ │ │ - 23168: 00a428c8 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 23169: 009ac1a0 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 23168: 00a428c0 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 23169: 009ac198 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 23170: 0151b482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 23171: 0052769c 180 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 23172: 008b3738 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 23173: 00b62520 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 23172: 008b3730 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 23173: 00b62518 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 23174: 0151c49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 23175: 002dfa94 380 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 23176: 00ba2238 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 23177: 009812d8 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 23178: 00b18c80 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 23176: 00ba2230 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 23177: 009812d0 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 23178: 00b18c78 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 23179: 0066eef4 336 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ - 23180: 0091def8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 23181: 0083730c 188 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsw │ │ │ │ - 23182: 00b5f704 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 23180: 0091def0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ + 23181: 00837304 188 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsw │ │ │ │ + 23182: 00b5f6fc 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 23183: 0151d842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 23184: 00455694 144 FUNC GLOBAL DEFAULT 12 imx_ccm_get_clock_frequency │ │ │ │ 23185: 0151bdf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 23186: 014ef114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 23187: 014ea238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 23188: 0151d262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 23189: 0151c1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 23190: 006f55c0 1852 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 23191: 007086b0 44 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 23192: 014dd800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 23193: 00aa6e10 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 23193: 00aa6e08 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 23194: 005c5c70 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 23195: 0151c174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 23196: 0051443c 152 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 23197: 014e74bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 23198: 00380910 148 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 23199: 00bb0670 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 23199: 00bb0668 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 23200: 0151c168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 23201: 0098e2a0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 23201: 0098e298 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 23202: 0151ccce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 23203: 0069d058 648 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 23204: 0078cc4c 392 FUNC GLOBAL DEFAULT 12 arm_cpu_gdb_read_register │ │ │ │ 23205: 0070d6e4 912 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 23206: 00aad6e8 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 23206: 00aad6e0 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 23207: 014d6e18 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ - 23208: 00dbf200 200 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid │ │ │ │ + 23208: 00dbf1f0 200 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid │ │ │ │ 23209: 014e2e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 23210: 0151d3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 23211: 00920ce0 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 23211: 00920cd8 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 23212: 014e55f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 23213: 0143bd40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxub │ │ │ │ 23214: 014eceb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 23215: 002d1230 316 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 23216: 014eb28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_RW_EVENT │ │ │ │ - 23217: 0086ac0c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_urecpe_s │ │ │ │ + 23217: 0086ac04 184 FUNC GLOBAL DEFAULT 12 helper_gvec_urecpe_s │ │ │ │ 23218: 00679068 340 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 23219: 014359bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarb │ │ │ │ 23220: 013bc8a0 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 23221: 01415ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 23222: 00b74668 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 23223: 00988050 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 23224: 00ba7f40 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 23222: 00b74660 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 23223: 00988048 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 23224: 00ba7f38 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 23225: 0151c60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 23226: 006641c4 176 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ - 23227: 008e1d48 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ + 23227: 008e1d40 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 23228: 0143bcbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxuh │ │ │ │ 23229: 0151ba5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ - 23230: 00920710 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ + 23230: 00920708 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 23231: 002f3c28 220 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 23232: 006a6e30 164 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ 23233: 014eba9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_EVENT │ │ │ │ 23234: 0151c414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 23235: 014effa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 23236: 0151cc4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 23237: 0151b70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 23238: 01435938 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarh │ │ │ │ 23239: 0151cbb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 23240: 00511050 156 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 23241: 01435cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarb │ │ │ │ 23242: 014dded8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 23243: 008b3ccc 1596 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 23243: 008b3cc4 1596 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 23244: 0066a630 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 23245: 0151bb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 23246: 007961f0 140 FUNC GLOBAL DEFAULT 12 arm_log_exception │ │ │ │ 23247: 01435c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarh │ │ │ │ 23248: 002a2e5c 328 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 23249: 014e3fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 23250: 0151c16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ @@ -23256,471 +23256,471 @@ │ │ │ │ 23252: 00685a58 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 23253: 0143bc38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxuw │ │ │ │ 23254: 014e4ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 23255: 014ea9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 23256: 0151cd7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ 23257: 014358b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarw │ │ │ │ 23258: 0151b7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CONFIG_CACHE_HIT_DSTATE │ │ │ │ - 23259: 0098c220 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 23259: 0098c218 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 23260: 014f1cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 23261: 00b925e8 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ - 23262: 0091f744 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ + 23261: 00b925e0 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 23262: 0091f73c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 23263: 014dd570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 23264: 002c93a8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 23265: 01435bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarw │ │ │ │ 23266: 0151d0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 23267: 00b49950 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 23267: 00b49948 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 23268: 014dea4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 23269: 007647ec 704 FUNC GLOBAL DEFAULT 12 aspeed_soc_uart_realize │ │ │ │ 23270: 002d7870 124 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 23271: 00af2b58 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 23271: 00af2b50 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 23272: 0151d178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 23273: 0151d3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 23274: 0150a1d8 148 OBJECT GLOBAL DEFAULT 25 arm_elf_prstatus │ │ │ │ 23275: 014ee05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 23276: 0151bbd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ - 23277: 008f4dc4 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ + 23277: 008f4dbc 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 23278: 0151c8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 23279: 00ac2fc8 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 23279: 00ac2fc0 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 23280: 002ce928 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 23281: 00b0cd9c 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 23281: 00b0cd94 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 23282: 0151d978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 23283: 002c9ed8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 23284: 0151df10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 23285: 009cdca8 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 23286: 008b6ec8 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 23285: 009cdca0 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 23286: 008b6ec0 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 23287: 0151b4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 23288: 0151b900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 23289: 0151c182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 23290: 00b0e360 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 23290: 00b0e358 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 23291: 0151c55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ 23292: 00330a20 148 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_power_button │ │ │ │ - 23293: 00b2d19c 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 23293: 00b2d194 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 23294: 014ed7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 23295: 00b2e56c 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 23296: 00b2037c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 23295: 00b2e564 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 23296: 00b20374 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 23297: 014ee72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 23298: 014e8458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ - 23299: 009564a4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 23300: 00b604e8 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 23299: 0095649c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ + 23300: 00b604e0 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 23301: 0151d5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 23302: 00b0bf64 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ - 23303: 0095a460 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 23304: 00b46780 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 23302: 00b0bf5c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 23303: 0095a458 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ + 23304: 00b46778 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 23305: 014eafcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_WRITE_EVENT │ │ │ │ - 23306: 00973ae4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ + 23306: 00973adc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 23307: 0151cf06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 23308: 0151c846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 23309: 014ecc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 23310: 0062da7c 236 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ - 23311: 00971710 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ + 23311: 00971708 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 23312: 006a6a2c 368 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 23313: 00b313d0 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 23314: 00ac5370 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 23313: 00b313c8 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 23314: 00ac5368 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 23315: 00509ba0 624 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 23316: 0151c91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 23317: 006d6e7c 1048 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 23318: 00b64a1c 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 23318: 00b64a14 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 23319: 0151beba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 23320: 0151cede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 23321: 014e5050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 23322: 00a44b4c 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 23323: 009ee90c 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 23322: 00a44b44 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 23323: 009ee904 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 23324: 014f2798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 23325: 00b2596c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 23326: 00af8d1c 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 23325: 00b25964 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 23326: 00af8d14 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 23327: 014e4ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 23328: 00b5cb88 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 23328: 00b5cb80 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 23329: 014f310c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 23330: 0151c52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ - 23331: 00956d08 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ + 23331: 00956d00 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 23332: 0151b36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 23333: 013bd184 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 23334: 014e6fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 23335: 0151d61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 23336: 00b729ac 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 23337: 00aacc04 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 23336: 00b729a4 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 23337: 00aacbfc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 23338: 0151b4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 23339: 014e8218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 23340: 002b0974 3472 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 23341: 0151bade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 23342: 00a00ce8 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 23343: 00db1488 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 23342: 00a00ce0 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 23343: 00db1478 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 23344: 014e7fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 23345: 00b5ebb8 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 23346: 009f9e98 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 23345: 00b5ebb0 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 23346: 009f9e90 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 23347: 0151c0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 23348: 009b1e50 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 23348: 009b1e48 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 23349: 0151d430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 23350: 00ad7bcc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 23351: 00a44db0 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 23350: 00ad7bc4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 23351: 00a44da8 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 23352: 0139ed7c 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 23353: 014f2088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 23354: 00b2bec0 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ - 23355: 00918680 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ + 23354: 00b2beb8 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 23355: 00918678 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ 23356: 014f2908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 23357: 014451c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_b │ │ │ │ - 23358: 00b0353c 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 23358: 00b03534 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 23359: 0151caf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 23360: 014defcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 23361: 0151bb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 23362: 00b4b1ac 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 23362: 00b4b1a4 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 23363: 01445034 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_d │ │ │ │ 23364: 014dfb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_BLOCK_PTE_EVENT │ │ │ │ 23365: 0151c748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 23366: 00abeedc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 23366: 00abeed4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 23367: 0144513c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_h │ │ │ │ 23368: 006e7c98 228 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 23369: 0151c4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 23370: 0151be5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 23371: 014f500c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 23372: 014f1ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 23373: 0151df18 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 23374: 0151be4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 23375: 00369a6c 252 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 23376: 0065e814 1000 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 23377: 00669410 128 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 23378: 0151d242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ 23379: 00429230 748 FUNC GLOBAL DEFAULT 12 gicv3_redist_send_sgi │ │ │ │ - 23380: 008b6858 348 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 23380: 008b6850 348 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 23381: 002cdce0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 23382: 0151b3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 23383: 009fae14 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 23383: 009fae0c 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 23384: 014450b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_s │ │ │ │ 23385: 014ea4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 23386: 0151cb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 23387: 0151c8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 23388: 00a256d4 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 23389: 00ba81d8 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 23388: 00a256cc 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 23389: 00ba81d0 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 23390: 014dd190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ - 23391: 008f1348 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ + 23391: 008f1340 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 23392: 014dcbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 23393: 0151c9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 23394: 0060dff4 272 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 23395: 00af7160 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ - 23396: 00912b48 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ + 23395: 00af7158 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 23396: 00912b40 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ 23397: 014290a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_bcstb │ │ │ │ - 23398: 009333ec 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 23398: 009333e4 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 23399: 0151c804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 23400: 0151cf8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 23401: 0151cf74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ 23402: 0050ff00 116 FUNC GLOBAL DEFAULT 12 npcm7xx_otp_array_write │ │ │ │ - 23403: 00a2f710 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 23404: 00ba8f00 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 23403: 00a2f708 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 23404: 00ba8ef8 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 23405: 006e7a9c 80 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 23406: 014e81e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 23407: 005cac10 300 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 23408: 0063b26c 20 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 23409: 014f0324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 23410: 014291ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_bcstl │ │ │ │ 23411: 0151ccb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 23412: 014e7a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 23413: 014f869c 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 23414: 014e3288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITEB_EVENT │ │ │ │ 23415: 006c7194 48 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 23416: 006891cc 276 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 23417: 014e82c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ - 23418: 00913044 100 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ + 23418: 0091303c 100 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 23419: 0151d172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 23420: 002f5184 8 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 23421: 00aa5e3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 23421: 00aa5e34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 23422: 0151c80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 23423: 0151c9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 23424: 014f3940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 23425: 002a1ea4 132 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 23426: 014e33b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 23427: 01429128 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_bcstw │ │ │ │ 23428: 0051d978 108 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ - 23429: 009597a0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ + 23429: 00959798 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 23430: 0151ce96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 23431: 014f1928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 23432: 009c5104 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 23433: 009b94d8 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ - 23434: 0083c728 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshruntb │ │ │ │ + 23432: 009c50fc 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 23433: 009b94d0 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 23434: 0083c720 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshruntb │ │ │ │ 23435: 014eece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 23436: 0151c58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 23437: 00996f28 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 23437: 00996f20 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 23438: 0151c9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 23439: 0151c20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 23440: 0151b66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 23441: 0069dabc 640 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 23442: 00b6afec 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ - 23443: 0086dcdc 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muld │ │ │ │ - 23444: 0091994c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 23445: 0097c954 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 23442: 00b6afe4 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 23443: 0086dcd4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muld │ │ │ │ + 23444: 00919944 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ + 23445: 0097c94c 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 23446: 0066994c 88 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ - 23447: 0083c8e0 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunth │ │ │ │ - 23448: 0086dca0 56 FUNC GLOBAL DEFAULT 12 helper_vfp_mulh │ │ │ │ + 23447: 0083c8d8 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunth │ │ │ │ + 23448: 0086dc98 56 FUNC GLOBAL DEFAULT 12 helper_vfp_mulh │ │ │ │ 23449: 0151b2e8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 23450: 014f631c 4 OBJECT GLOBAL DEFAULT 25 TWI_STAT_STA │ │ │ │ 23451: 003e8604 88 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 23452: 00b5d584 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 23452: 00b5d57c 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 23453: 0151bcdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 23454: 009d053c 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 23454: 009d0534 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 23455: 014e3568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 23456: 014199b0 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 23457: 0151cc96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 23458: 0151beca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 23459: 013bc38c 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 23460: 014f35b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 23461: 0091b7f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ - 23462: 0086dcd8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muls │ │ │ │ + 23461: 0091b7e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ + 23462: 0086dcd0 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muls │ │ │ │ 23463: 006e6d30 8 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 23464: 002bcdb8 360 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 23465: 0151c2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 23466: 0151d950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 23467: 0151b9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 23468: 008b7344 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 23468: 008b733c 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 23469: 0151bef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 23470: 0144f4b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_s16 │ │ │ │ 23471: 0151d436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ - 23472: 0095a9f4 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ + 23472: 0095a9ec 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 23473: 0151d124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_WRITE_DSTATE │ │ │ │ 23474: 0030fe24 44 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 23475: 014e631c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 23476: 0151cd14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 23477: 0143c1e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsb │ │ │ │ 23478: 002cdd8c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 23479: 014e88d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 23480: 0151ca6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 23481: 0151d3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ - 23482: 0096bb40 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 23483: 009e378c 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 23482: 0096bb38 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ + 23483: 009e3784 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 23484: 0079f2f8 8 FUNC GLOBAL DEFAULT 12 arm_gt_ptimer_cb │ │ │ │ 23485: 0143c160 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsh │ │ │ │ 23486: 014f0ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 23487: 0151c758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 23488: 003102d4 692 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 23489: 009f4304 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 23489: 009f42fc 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 23490: 0151b4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 23491: 0141184c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 23492: 00ad5490 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 23492: 00ad5488 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 23493: 0151bd70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 23494: 00a7f460 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 23494: 00a7f458 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 23495: 0151b824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ - 23496: 0095a76c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ + 23496: 0095a764 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 23497: 014e1800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 23498: 00b891e4 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ - 23499: 0091d0c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 23500: 009c2948 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 23501: 00aefff4 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 23498: 00b891dc 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 23499: 0091d0bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ + 23500: 009c2940 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 23501: 00aeffec 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ 23502: 0144f324 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addl_saturate_s32 │ │ │ │ - 23503: 00b78550 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 23504: 00ab3624 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 23503: 00b78548 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 23504: 00ab361c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 23505: 014df858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_NOTIFY_FLAG_DEL_EVENT │ │ │ │ - 23506: 008357e4 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahb │ │ │ │ + 23506: 008357dc 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahb │ │ │ │ 23507: 0151b78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 23508: 0151b42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 23509: 0151b95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 23510: 0151ce8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 23511: 014f0454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 23512: 014f3594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 23513: 014e48b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 23514: 005c669c 872 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 23515: 009e1b40 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ - 23516: 00939af8 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ - 23517: 0091b4ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ - 23518: 00912948 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ + 23515: 009e1b38 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 23516: 00939af0 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ + 23517: 0091b4a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ + 23518: 00912940 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 23519: 002c08e8 260 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 23520: 00936778 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 23520: 00936770 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 23521: 0143c0dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsw │ │ │ │ - 23522: 008358c0 280 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahh │ │ │ │ - 23523: 00ae85b4 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ - 23524: 00b196ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 23522: 008358b8 280 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahh │ │ │ │ + 23523: 00ae85ac 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 23524: 00b196e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 23525: 01426e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhadd16 │ │ │ │ 23526: 014f3d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 23527: 014e3528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 23528: 007416d0 36 FUNC GLOBAL DEFAULT 12 omap_mpu_wakeup │ │ │ │ 23529: 014ee3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 23530: 01415b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 23531: 0151ceea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 23532: 014e21f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ - 23533: 008359d8 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahw │ │ │ │ + 23533: 008359d0 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahw │ │ │ │ 23534: 00706594 292 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 23535: 0151c524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 23536: 00b0da78 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 23536: 00b0da70 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 23537: 014dd920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 23538: 014f0354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 23539: 014d6d98 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 23540: 014e4098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 23541: 014e73dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 23542: 009f9c00 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 23543: 00933ed4 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 23542: 009f9bf8 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 23543: 00933ecc 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 23544: 014f0e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 23545: 014eeda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 23546: 0151d8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 23547: 014ee7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ - 23548: 009730f0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ + 23548: 009730e8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 23549: 01419bc0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 23550: 01451f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s16 │ │ │ │ 23551: 0151d7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 23552: 00618424 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 23553: 0151ca20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_DSTATE │ │ │ │ 23554: 014f46a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ - 23555: 008c5434 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ + 23555: 008c542c 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 23556: 014f39d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 23557: 008ec1a0 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 23558: 00b1c434 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 23557: 008ec198 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ + 23558: 00b1c42c 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 23559: 006a7858 712 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 23560: 0151cdea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ - 23561: 00950bf8 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ + 23561: 00950bf0 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 23562: 0151bde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 23563: 0151bd4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 23564: 0151bd26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 23565: 002bf0b0 272 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ 23566: 01455d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toulh_round_to_zero │ │ │ │ - 23567: 00b9ee08 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 23567: 00b9ee00 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 23568: 006e7400 108 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 23569: 00dce104 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 23569: 00dce0f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 23570: 0051d030 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 23571: 00b5e19c 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 23571: 00b5e194 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 23572: 014e435c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_PC_DIMM_ASSIGNED_SLOT_EVENT │ │ │ │ 23573: 014f4790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 23574: 00b425a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 23574: 00b4259c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 23575: 01450530 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_clz_u16 │ │ │ │ - 23576: 0090b530 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ + 23576: 0090b528 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 23577: 014e741c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ - 23578: 0082bc04 184 FUNC GLOBAL DEFAULT 12 helper_mve_vand │ │ │ │ + 23578: 0082bbfc 184 FUNC GLOBAL DEFAULT 12 helper_mve_vand │ │ │ │ 23579: 0151b48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 23580: 014e96a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 23581: 0143c058 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhub │ │ │ │ 23582: 014f3010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 23583: 014e9cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 23584: 014eb5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 23585: 014f2d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 23586: 00db13b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ - 23587: 009181f8 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ - 23588: 00959d78 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ + 23586: 00db13a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 23587: 009181f0 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ + 23588: 00959d70 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 23589: 0151bdea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ 23590: 0143bfd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhuh │ │ │ │ - 23591: 009be184 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 23591: 009be17c 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 23592: 014f21fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 23593: 0151d144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 23594: 006d9874 128 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ - 23595: 0091fba4 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ + 23595: 0091fb9c 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 23596: 0051ae14 148 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 23597: 00b27dcc 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 23598: 00b6cdc4 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 23597: 00b27dc4 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 23598: 00b6cdbc 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 23599: 0151cb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 23600: 00b4a85c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 23600: 00b4a854 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 23601: 014f51bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 23602: 00b8e19c 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 23602: 00b8e194 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 23603: 014de068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 23604: 006b604c 40 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 23605: 00aa8d40 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 23605: 00aa8d38 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 23606: 0151bd46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 23607: 00ad4b18 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 23607: 00ad4b10 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 23608: 014f1e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 23609: 014ebaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_EVENT │ │ │ │ 23610: 014e644c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 23611: 00af3efc 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 23611: 00af3ef4 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 23612: 00657548 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 23613: 0143bf50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhuw │ │ │ │ 23614: 0151c204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 23615: 0066d23c 84 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 23616: 006d8e3c 256 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 23617: 014e8788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 23618: 0151b832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 23619: 0151cbb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 23620: 0151c9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TMP105_WRITE_DSTATE │ │ │ │ 23621: 0151d740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 23622: 00ba1874 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 23622: 00ba186c 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 23623: 014e1890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 23624: 004dbfbc 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 23625: 014e0d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ - 23626: 00956550 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ + 23626: 00956548 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 23627: 0151bfea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 23628: 005489c0 88 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 23629: 002cde3c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 23630: 0031bf6c 208 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 23631: 00851e50 52 FUNC GLOBAL DEFAULT 12 helper_cpsr_read │ │ │ │ - 23632: 00d3c844 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 23631: 00851e48 52 FUNC GLOBAL DEFAULT 12 helper_cpsr_read │ │ │ │ + 23632: 00d3c834 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 23633: 0151d70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 23634: 0151c8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 23635: 014e3af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ 23636: 0144fbe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s8 │ │ │ │ - 23637: 00af3c30 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 23637: 00af3c28 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 23638: 0151b438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 23639: 0151d382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 23640: 0151b82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 23641: 0151d94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ 23642: 01451e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s32 │ │ │ │ - 23643: 00a88098 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ - 23644: 0090e09c 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 23645: 00927b04 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 23643: 00a88090 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 23644: 0090e094 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ + 23645: 00927afc 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 23646: 00618968 136 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ - 23647: 0086e5f8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtsd │ │ │ │ - 23648: 00ba8b20 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 23647: 0086e5f0 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtsd │ │ │ │ + 23648: 00ba8b18 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 23649: 0144f2a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addl_saturate_s64 │ │ │ │ 23650: 014e1c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 23651: 00b39960 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 23651: 00b39958 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 23652: 014f4f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 23653: 00b8b374 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 23653: 00b8b36c 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 23654: 014eb904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 23655: 002bf8a0 316 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 23656: 00b92f44 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 23656: 00b92f3c 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 23657: 014ec594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 23658: 014f0b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 23659: 00328658 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 23660: 0087ad94 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 23660: 0087ad8c 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 23661: 0151bd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 23662: 0067952c 24 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 23663: 0151c55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 23664: 00b6457c 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 23664: 00b64574 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 23665: 014f2304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 23666: 014e3728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 23667: 014f1a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 23668: 0151b8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 23669: 01429020 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_insr │ │ │ │ 23670: 0151cbfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 23671: 009814bc 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 23672: 00992550 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 23671: 009814b4 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 23672: 00992548 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 23673: 0144fcf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat8 │ │ │ │ 23674: 002d0d3c 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 23675: 00920cc8 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 23675: 00920cc0 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 23676: 00323ce0 596 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 23677: 00a9d328 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 23677: 00a9d320 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 23678: 006ca61c 208 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 23679: 0151cb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 23680: 014f3030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 23681: 014f2018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 23682: 0151d7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 23683: 00ba26d0 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 23684: 00b79abc 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 23683: 00ba26c8 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 23684: 00b79ab4 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 23685: 0151bf7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 23686: 00b3cff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ - 23687: 0091adb0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ - 23688: 00964ea0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ + 23686: 00b3cfe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 23687: 0091ada8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ + 23688: 00964e98 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 23689: 0151cd28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 23690: 014eb00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_EVENT │ │ │ │ 23691: 014ef630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_EVENT │ │ │ │ 23692: 006a2944 2240 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 23693: 006e0200 220 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 23694: 009fe870 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 23694: 009fe868 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 23695: 0151d400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 23696: 005c8b00 308 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 23697: 0151d5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 23698: 0151d1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 23699: 014df05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 23700: 00b16f1c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 23700: 00b16f14 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 23701: 014ec9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 23702: 0151d560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 23703: 0151c976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 23704: 014f1184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 23705: 009fb220 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 23705: 009fb218 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 23706: 0151cf6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 23707: 00668568 1344 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 23708: 014f52dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 23709: 00dce100 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 23710: 009cea6c 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 23709: 00dce0f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 23710: 009cea64 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 23711: 006c194c 164 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 23712: 0151bbca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 23713: 014f4410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 23714: 0151c7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 23715: 00ab0224 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 23715: 00ab021c 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 23716: 014e8288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 23717: 014eab2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 23718: 0036c1dc 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 23719: 0151b8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 23720: 014f3dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 23721: 0151ce86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 23722: 0151d392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ @@ -23730,77 +23730,77 @@ │ │ │ │ 23726: 0144fc6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u8 │ │ │ │ 23727: 01415d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 23728: 014dfd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 23729: 014260b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sadd16 │ │ │ │ 23730: 006a7490 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 23731: 014e8ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 23732: 0151d688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 23733: 00ba1f5c 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ - 23734: 0091dd08 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 23735: 00a8490c 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 23733: 00ba1f54 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 23734: 0091dd00 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ + 23735: 00a84904 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 23736: 014eda24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 23737: 00321a88 180 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 23738: 0151b888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 23739: 005168b8 192 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 23740: 002c6a48 132 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ - 23741: 008d6bb4 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ + 23741: 008d6bac 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ 23742: 014e50e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 23743: 00b5b9f8 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 23743: 00b5b9f0 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 23744: 006b02a0 96 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 23745: 002b9d70 236 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 23746: 0151d49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 23747: 006ab9c0 52 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ 23748: 01426f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqaddsubx │ │ │ │ - 23749: 009046b4 548 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 23750: 00af0bd0 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 23749: 009046ac 548 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ + 23750: 00af0bc8 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 23751: 014f2f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 23752: 014e48d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 23753: 00b7b5a8 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 23753: 00b7b5a0 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 23754: 0143c4fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsb │ │ │ │ 23755: 0151b534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 23756: 0142ce00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfma_scalarh │ │ │ │ 23757: 014df218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 23758: 014ea318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 23759: 014e96d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 23760: 0151c42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 23761: 014ddea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 23762: 014eb6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 23763: 00406028 292 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 23764: 0151b28f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 23765: 009facec 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 23765: 009face4 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 23766: 01455b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touls_round_to_zero │ │ │ │ 23767: 01392c88 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 23768: 0143c478 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsh │ │ │ │ - 23769: 0086c544 164 FUNC GLOBAL DEFAULT 12 helper_sadd8 │ │ │ │ - 23770: 0091e290 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ + 23769: 0086c53c 164 FUNC GLOBAL DEFAULT 12 helper_sadd8 │ │ │ │ + 23770: 0091e288 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 23771: 014f1554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 23772: 0069378c 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 23773: 009c06cc 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 23774: 00b75680 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 23773: 009c06c4 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 23774: 00b75678 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 23775: 0151d108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_SET_OUTPUT_DSTATE │ │ │ │ 23776: 013ba34c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 23777: 014f40d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ - 23778: 0095ab14 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 23779: 00aa7f1c 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 23778: 0095ab0c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ + 23779: 00aa7f14 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 23780: 014e3dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 23781: 0142cd7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfma_scalars │ │ │ │ 23782: 002d24e8 188 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 23783: 00b3dde4 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 23784: 009264c8 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 23783: 00b3dddc 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 23784: 009264c0 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 23785: 01428864 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sadb │ │ │ │ 23786: 014e66bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 23787: 003720a0 688 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 23788: 00b2ded8 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ - 23789: 0091c03c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 23790: 008d655c 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 23788: 00b2ded0 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 23789: 0091c034 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ + 23790: 008d6554 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 23791: 014e83f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 23792: 00ac1180 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 23792: 00ac1178 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 23793: 0151b360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 23794: 00b9df6c 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 23795: 00b496c8 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 23794: 00b9df64 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 23795: 00b496c0 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 23796: 014df2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 23797: 0143c3f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsw │ │ │ │ 23798: 014e9698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 23799: 0151ce50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 23800: 0049098c 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 23801: 01451d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s64 │ │ │ │ 23802: 014e1770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ @@ -23813,1569 +23813,1569 @@ │ │ │ │ 23809: 0151bb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_READ_DSTATE │ │ │ │ 23810: 014f4acc 4 OBJECT GLOBAL DEFAULT 24 rcu_gp_ctr │ │ │ │ 23811: 0151b3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 23812: 002c0018 316 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 23813: 01426fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhaddsubx │ │ │ │ 23814: 0151d854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 23815: 0151bd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ - 23816: 009572f4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ + 23816: 009572ec 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 23817: 0151b314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 23818: 014e6e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 23819: 00992278 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 23819: 00992270 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 23820: 00328654 4 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 23821: 014287e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sadw │ │ │ │ 23822: 0151cdf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 23823: 0151b342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 23824: 0151c2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 23825: 0093115c 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 23825: 00931154 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 23826: 0151db54 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 23827: 00b431dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 23827: 00b431d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 23828: 004e1b2c 8 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 23829: 002c6c48 44 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 23830: 006c87d4 536 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 23831: 014f3dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 23832: 00aede40 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 23832: 00aede38 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 23833: 0151bfc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 23834: 014ddbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 23835: 00b38330 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 23835: 00b38328 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 23836: 0151c3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 23837: 00b5eb18 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 23838: 00dce0e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 23837: 00b5eb10 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 23838: 00dce0d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 23839: 002d6d70 136 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ - 23840: 0083d724 100 FUNC GLOBAL DEFAULT 12 helper_mve_vmovntb │ │ │ │ + 23840: 0083d71c 100 FUNC GLOBAL DEFAULT 12 helper_mve_vmovntb │ │ │ │ 23841: 014ec894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 23842: 0151d016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 23843: 014e6e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 23844: 002d63ec 136 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 23845: 00a49e04 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 23845: 00a49dfc 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 23846: 0069f1e4 224 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 23847: 014f86ac 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 23848: 014f251c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 23849: 0083d788 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnth │ │ │ │ + 23849: 0083d780 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnth │ │ │ │ 23850: 0151c4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 23851: 014f0264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 23852: 00ad1fb8 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 23852: 00ad1fb0 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 23853: 00711d18 44 FUNC GLOBAL DEFAULT 12 stage_1_mmu_idx │ │ │ │ 23854: 003053f4 96 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 23855: 00abf78c 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 23856: 00b99528 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 23855: 00abf784 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 23856: 00b99520 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 23857: 0151b656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 23858: 00685934 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 23859: 014de028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 23860: 014f3734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 23861: 00dce0cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 23861: 00dce0bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 23862: 014e4be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 23863: 014e607c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 23864: 0037b0d8 28 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 23865: 014ec01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 23866: 00aba304 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 23867: 00db14a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 23866: 00aba2fc 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 23867: 00db1490 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 23868: 014ee1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 23869: 014dd070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 23870: 002b885c 268 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 23871: 0151d12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 23872: 013b7d88 12 OBJECT GLOBAL DEFAULT 21 QAPIEvent_lookup │ │ │ │ 23873: 0151d972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 23874: 014ed8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 23875: 009311e0 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 23876: 00b4ace4 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 23877: 00a96728 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 23875: 009311d8 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 23876: 00b4acdc 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 23877: 00a96720 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 23878: 0143c370 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhub │ │ │ │ 23879: 0151d410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ 23880: 007a43fc 152 FUNC GLOBAL DEFAULT 12 vfp_get_fpscr │ │ │ │ - 23881: 00b5b8d0 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ - 23882: 00b27400 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 23881: 00b5b8c8 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 23882: 00b273f8 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 23883: 0143c2ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhuh │ │ │ │ 23884: 014e5200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 23885: 0151bc9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 23886: 014e14d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 23887: 01436514 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla180h │ │ │ │ 23888: 0141b1f8 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 23889: 0151c592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 23890: 0043ad34 160 FUNC GLOBAL DEFAULT 12 ct3_clear_region_block_backed │ │ │ │ 23891: 014f1b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 23892: 007a1e0c 8 FUNC GLOBAL DEFAULT 12 pmu_post_el_change │ │ │ │ 23893: 014df988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_GET_STE_EVENT │ │ │ │ 23894: 014ed5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 23895: 014e38a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 23896: 00ab8e64 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ - 23897: 008f12f0 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ + 23896: 00ab8e5c 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 23897: 008f12e8 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 23898: 0151b370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 23899: 014d9b0c 428 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 23900: 014ee73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ - 23901: 00956604 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ + 23901: 009565fc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 23902: 0151c11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 23903: 0151d74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 23904: 009c20a0 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 23904: 009c2098 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 23905: 01436490 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla180s │ │ │ │ 23906: 00637604 616 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 23907: 0143c268 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhuw │ │ │ │ 23908: 0151c51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 23909: 013bd9b0 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 23910: 0151ce6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 23911: 014f1f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 23912: 014f3d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 23913: 0144fa5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s16 │ │ │ │ 23914: 014e1430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 23915: 005136dc 148 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 23916: 00ab7eec 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 23916: 00ab7ee4 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 23917: 0151b73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 23918: 0151deb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 23919: 006dfa90 280 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 23920: 006b03c4 684 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 23921: 00a41314 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 23922: 00b97338 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 23923: 00a42480 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ - 23924: 00996368 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ - 23925: 00955868 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 23926: 00b6e1d8 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 23921: 00a4130c 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 23922: 00b97330 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 23923: 00a42478 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 23924: 00996360 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 23925: 00955860 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ + 23926: 00b6e1d0 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 23927: 014e2bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ - 23928: 00903750 628 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ + 23928: 00903748 628 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 23929: 005050b0 184 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 23930: 0048f348 144 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 23931: 00abc7b8 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 23931: 00abc7b0 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 23932: 0151d796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 23933: 009c6780 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 23933: 009c6778 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 23934: 0151bf06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ 23935: 0074bcd4 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_write16 │ │ │ │ 23936: 014eaedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_WRITE_EVENT │ │ │ │ - 23937: 00aa8790 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 23937: 00aa8788 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 23938: 01452294 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s16 │ │ │ │ 23939: 0151b69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ 23940: 0150ab04 16 OBJECT GLOBAL DEFAULT 25 console_in_gf │ │ │ │ 23941: 014ed994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 23942: 0151b9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 23943: 009f9b0c 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 23943: 009f9b04 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 23944: 014f506c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ - 23945: 00919d70 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ + 23945: 00919d68 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 23946: 0030475c 200 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 23947: 008b3838 1172 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 23947: 008b3830 1172 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 23948: 0151c3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 23949: 0151bf72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 23950: 0151bb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 23951: 014e1eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 23952: 0151cf10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 23953: 014eab3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 23954: 014f4968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 23955: 006863b0 548 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 23956: 008f8f24 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 23957: 00b2d300 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 23956: 008f8f1c 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 23957: 00b2d2f8 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 23958: 0151c3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 23959: 00ab5588 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ - 23960: 0095b82c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ + 23959: 00ab5580 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 23960: 0095b824 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 23961: 0151d3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ - 23962: 008e2018 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ - 23963: 00841594 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfaddh │ │ │ │ + 23962: 008e2010 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ + 23963: 0084158c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfaddh │ │ │ │ 23964: 0151d278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 23965: 00307714 924 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 23966: 0151d602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 23967: 0151dec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 23968: 0151cafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 23969: 00cfd254 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 23969: 00cfd244 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 23970: 013c6fa0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 23971: 0151b6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 23972: 014e8798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 23973: 00410d3c 16 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 23974: 0151c122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 23975: 014e9ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 23976: 00657c64 348 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 23977: 014ea598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ 23978: 014e9c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 23979: 014ee23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 23980: 0068e524 1060 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 23981: 002f4f14 148 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ - 23982: 00850004 80 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u16 │ │ │ │ + 23982: 0084fffc 80 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u16 │ │ │ │ 23983: 014f50bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 23984: 0151c242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 23985: 00b83a54 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ - 23986: 008416ec 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfadds │ │ │ │ + 23985: 00b83a4c 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 23986: 008416e4 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfadds │ │ │ │ 23987: 014e9d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 23988: 014eda54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 23989: 01452bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_shl_s16 │ │ │ │ 23990: 0151d544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 23991: 0151ccf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 23992: 00b6d180 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 23992: 00b6d178 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 23993: 0151bcd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 23994: 014e41c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 23995: 009bdf8c 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 23995: 009bdf84 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 23996: 003b8114 1092 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 23997: 0151c5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ - 23998: 008eb4d4 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 23999: 00b89008 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 23998: 008eb4cc 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ + 23999: 00b89000 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 24000: 014e3a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 24001: 0151c640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 24002: 00ae75d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 24002: 00ae75c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 24003: 014eeb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 24004: 00ba5810 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ - 24005: 0091b99c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ + 24004: 00ba5808 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 24005: 0091b994 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 24006: 014f07a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 24007: 0144f8d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s32 │ │ │ │ 24008: 002c53d0 136 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 24009: 0151b32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 24010: 00ad82d0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 24010: 00ad82c8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 24011: 0151d3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 24012: 014dec8c 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 24013: 014ed234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 24014: 014df648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 24015: 0050ba54 480 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 24016: 0151be26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 24017: 00b42bc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 24018: 00b5c7f4 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 24017: 00b42bb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 24018: 00b5c7ec 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 24019: 0151c450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 24020: 014e4e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 24021: 0151b658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 24022: 0069e40c 176 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ 24023: 01430a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsrib │ │ │ │ - 24024: 00b37f08 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 24025: 00aed76c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 24026: 0085f844 364 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_d │ │ │ │ - 24027: 00a8b0ec 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 24028: 00b1b41c 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 24024: 00b37f00 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 24025: 00aed764 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 24026: 0085f83c 364 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_d │ │ │ │ + 24027: 00a8b0e4 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 24028: 00b1b414 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ 24029: 0074beec 180 FUNC GLOBAL DEFAULT 12 omap_badwidth_write32 │ │ │ │ - 24030: 00b3f950 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 24030: 00b3f948 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 24031: 0151d606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ - 24032: 0085f590 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_h │ │ │ │ + 24032: 0085f588 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_h │ │ │ │ 24033: 0151d224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 24034: 00a892dc 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 24034: 00a892d4 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ 24035: 014309d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsrih │ │ │ │ - 24036: 00b8ddc4 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 24036: 00b8ddbc 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 24037: 014e37a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 24038: 0151c00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 24039: 00b5c814 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 24039: 00b5c80c 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 24040: 014f2968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 24041: 00b8624c 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 24041: 00b86244 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 24042: 0151b9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 24043: 01452210 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s32 │ │ │ │ 24044: 0151bf58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 24045: 014e0a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 24046: 01393ca8 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 24047: 014ecbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 24048: 0151bca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 24049: 014e754c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ - 24050: 0085f6ec 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_s │ │ │ │ + 24050: 0085f6e4 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_s │ │ │ │ 24051: 0151bf86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 24052: 006b2dec 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 24053: 0151d33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 24054: 014ed594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ - 24055: 00964170 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ + 24055: 00964168 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 24056: 006b1e20 52 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 24057: 014e36b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 24058: 014f1c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 24059: 0143094c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsriw │ │ │ │ 24060: 0150a058 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 24061: 014f3634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 24062: 0034c0a8 152 FUNC GLOBAL DEFAULT 12 nand_setpins │ │ │ │ 24063: 0051a5b0 216 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 24064: 0151bb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ - 24065: 0095abc4 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ + 24065: 0095abbc 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 24066: 014ee5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 24067: 00505168 1512 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 24068: 00920cf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 24068: 00920ce8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 24069: 0151bfe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 24070: 009f0bc0 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 24071: 00b29c64 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 24070: 009f0bb8 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 24071: 00b29c5c 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 24072: 0038ae70 76 FUNC GLOBAL DEFAULT 12 cxl_initialize_mailbox_swcci │ │ │ │ 24073: 0151c6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 24074: 0151c1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 24075: 002bd458 324 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 24076: 014df598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 24077: 0151d574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 24078: 009e2cd4 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 24078: 009e2ccc 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 24079: 014dc784 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 24080: 014e3848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 24081: 00abe7d4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ - 24082: 0095e6c8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 24083: 00aa38dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 24081: 00abe7cc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 24082: 0095e6c0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ + 24083: 00aa38d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 24084: 014e2a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 24085: 00b88ae4 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ - 24086: 008ed340 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 24087: 009c3128 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 24085: 00b88adc 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 24086: 008ed338 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ + 24087: 009c3120 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 24088: 0151cd58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 24089: 014f12a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ - 24090: 00850054 12 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u32 │ │ │ │ + 24090: 0085004c 12 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u32 │ │ │ │ 24091: 0151b3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 24092: 0151d0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 24093: 0151b8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 24094: 00ae7c50 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 24094: 00ae7c48 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 24095: 00654334 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 24096: 014eadcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 24097: 014f04e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 24098: 00af3a14 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 24098: 00af3a0c 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 24099: 002a2434 144 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 24100: 0151d658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 24101: 0151d868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 24102: 0151c38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 24103: 00aed544 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ - 24104: 0082b344 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsb │ │ │ │ + 24103: 00aed53c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 24104: 0082b33c 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsb │ │ │ │ 24105: 002d0734 64 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 24106: 00b82abc 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 24106: 00b82ab4 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 24107: 0151ccf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 24108: 0151de56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 24109: 00928414 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 24109: 0092840c 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 24110: 01452084 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s8 │ │ │ │ 24111: 0070579c 308 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 24112: 014e6efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 24113: 002c04dc 16 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 24114: 009753d4 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 24114: 009753cc 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 24115: 014e8be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 24116: 0082b3b0 140 FUNC GLOBAL DEFAULT 12 helper_mve_vabsh │ │ │ │ + 24116: 0082b3a8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vabsh │ │ │ │ 24117: 01450428 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s16 │ │ │ │ 24118: 0068f764 416 FUNC GLOBAL DEFAULT 12 iommufd_backend_free_id │ │ │ │ - 24119: 00b889fc 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 24119: 00b889f4 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 24120: 0151c36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ 24121: 0144d74c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512h2 │ │ │ │ - 24122: 00a040b4 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 24122: 00a040ac 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 24123: 0151d6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 24124: 014f4be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 24125: 014e4d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 24126: 005fc024 132 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 24127: 0086c018 316 FUNC GLOBAL DEFAULT 12 helper_qsub8 │ │ │ │ - 24128: 00d1db7c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 24127: 0086c010 316 FUNC GLOBAL DEFAULT 12 helper_qsub8 │ │ │ │ + 24128: 00d1db6c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 24129: 002d44cc 8 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 24130: 00d1da34 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 24130: 00d1da24 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 24131: 002de9e8 140 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 24132: 00935d50 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 24132: 00935d48 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 24133: 0151d0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 24134: 00d1d8ec 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 24134: 00d1d8dc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 24135: 014f8974 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 24136: 014e38f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 24137: 00ba150c 200 FUNC GLOBAL DEFAULT 12 open_cdev │ │ │ │ + 24137: 00ba1504 200 FUNC GLOBAL DEFAULT 12 open_cdev │ │ │ │ 24138: 0151cb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 24139: 00b327dc 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 24139: 00b327d4 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 24140: 00568ff8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 24141: 014e9ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ - 24142: 0082b43c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vabsw │ │ │ │ + 24142: 0082b434 140 FUNC GLOBAL DEFAULT 12 helper_mve_vabsw │ │ │ │ 24143: 014e8ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 24144: 00ba23d8 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 24145: 0097b640 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 24144: 00ba23d0 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 24145: 0097b638 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 24146: 0151bd32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_DSTATE │ │ │ │ 24147: 014f01f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 24148: 014eebf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 24149: 014e8048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 24150: 0069d840 636 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ - 24151: 009652c0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 24152: 009ce974 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 24151: 009652b8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ + 24152: 009ce96c 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 24153: 0151d664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 24154: 0151d91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 24155: 0151cfac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 24156: 00b345b8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 24156: 00b345b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 24157: 0031cc50 260 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 24158: 014f0704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 24159: 00516f04 84 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 24160: 00b2f92c 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 24160: 00b2f924 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 24161: 0151b3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 24162: 00aa40c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 24162: 00aa40bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 24163: 002d98ac 148 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ 24164: 0041d714 84 FUNC GLOBAL DEFAULT 12 its_class_name │ │ │ │ - 24165: 0092c6b8 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 24165: 0092c6b0 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 24166: 006b5f68 72 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 24167: 006f39f4 44 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 24168: 00aef228 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 24168: 00aef220 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 24169: 014f44c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 24170: 0151c338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 24171: 009ba178 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 24171: 009ba170 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 24172: 0050bdfc 80 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 24173: 014e1650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 24174: 005110ec 124 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 24175: 014e4d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 24176: 00686174 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 24177: 014e48e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 24178: 014ecba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 24179: 014f2f08 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 24180: 014e3948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 24181: 014e8a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 24182: 00b9c4c8 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 24183: 00b9661c 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 24182: 00b9c4c0 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 24183: 00b96614 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 24184: 014e4df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 24185: 0151ded0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 24186: 00329830 240 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 24187: 014f02f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 24188: 014ea2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 24189: 0151c0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ 24190: 014e4fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_SEC_RESP_EVENT │ │ │ │ 24191: 0151bb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 24192: 0151c700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 24193: 0151c9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 24194: 002dc800 68 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 24195: 014e4038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 24196: 014f522c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 24197: 00b18ab4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 24197: 00b18aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 24198: 0151d8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 24199: 00ac17d4 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 24199: 00ac17cc 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 24200: 014df508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 24201: 00935b30 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 24202: 00b8776c 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 24203: 009c1408 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 24201: 00935b28 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 24202: 00b87764 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 24203: 009c1400 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 24204: 004af828 892 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 24205: 006c8ae4 184 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 24206: 009ba0c0 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 24206: 009ba0b8 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 24207: 014e1210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 24208: 006842f0 288 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 24209: 009f4598 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 24209: 009f4590 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 24210: 0145218c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s64 │ │ │ │ - 24211: 0089d668 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ + 24211: 0089d660 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ 24212: 0151c226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 24213: 0151c416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 24214: 01418518 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ - 24215: 00dc26b8 688 OBJECT GLOBAL DEFAULT 14 expand_pred_h_data │ │ │ │ + 24215: 00dc26a8 688 OBJECT GLOBAL DEFAULT 14 expand_pred_h_data │ │ │ │ 24216: 014e8b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 24217: 003c5b6c 756 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 24218: 0151d686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 24219: 014503a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s32 │ │ │ │ 24220: 0151bd2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_DSTATE │ │ │ │ 24221: 01452108 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u8 │ │ │ │ - 24222: 009752a4 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ + 24222: 0097529c 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 24223: 006b51d4 36 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ - 24224: 00855e0c 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_h │ │ │ │ - 24225: 00ad4444 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 24226: 00aade88 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 24227: 009299d8 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 24224: 00855e04 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_h │ │ │ │ + 24225: 00ad443c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 24226: 00aade80 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 24227: 009299d0 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 24228: 0048f524 364 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 24229: 014e8828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 24230: 014ea688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ - 24231: 0081cd78 32 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maddsq │ │ │ │ + 24231: 0081cd70 32 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maddsq │ │ │ │ 24232: 014e6ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 24233: 01512bdc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_c │ │ │ │ 24234: 00439d5c 160 FUNC GLOBAL DEFAULT 12 ct3_set_region_block_backed │ │ │ │ 24235: 014e0ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 24236: 009ed860 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 24237: 00af11ac 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 24238: 00856adc 300 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_s │ │ │ │ - 24239: 009c22b8 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 24236: 009ed858 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 24237: 00af11a4 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 24238: 00856ad4 300 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_s │ │ │ │ + 24239: 009c22b0 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 24240: 0151c46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 24241: 0151c4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 24242: 008e2fec 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ + 24242: 008e2fe4 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 24243: 0151c060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 24244: 014e4880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 24245: 0034c154 1072 FUNC GLOBAL DEFAULT 12 nand_setio │ │ │ │ - 24246: 00957110 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ + 24246: 00957108 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 24247: 01450c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_b │ │ │ │ - 24248: 0094ff74 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ + 24248: 0094ff6c 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 24249: 0151b2e9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 24250: 00d41510 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 24251: 00acf89c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 24252: 00a9e6e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ - 24253: 00837b88 176 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxb │ │ │ │ + 24250: 00d41500 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 24251: 00acf894 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 24252: 00a9e6d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 24253: 00837b80 176 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxb │ │ │ │ 24254: 0151bb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 24255: 01450adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_d │ │ │ │ 24256: 0151d170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 24257: 00d41508 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 24258: 00a3c06c 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 24257: 00d414f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 24258: 00a3c064 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 24259: 01450be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_h │ │ │ │ - 24260: 0085bf40 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_d │ │ │ │ + 24260: 0085bf38 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_d │ │ │ │ 24261: 014ebd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 24262: 014d70cc 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 24263: 00837c38 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxh │ │ │ │ - 24264: 00aa57c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 24265: 0085bd98 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_h │ │ │ │ - 24266: 00d41500 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 24263: 00837c30 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxh │ │ │ │ + 24264: 00aa57bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 24265: 0085bd90 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_h │ │ │ │ + 24266: 00d414f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 24267: 0151d780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 24268: 0151c30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 24269: 0151ca16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N2FRAME_DSTATE │ │ │ │ - 24270: 00901d98 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 24270: 00901d90 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 24271: 014e679c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 24272: 0151cd7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 24273: 01450b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_s │ │ │ │ 24274: 002cd17c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 24275: 0144702c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_idx_a32 │ │ │ │ 24276: 014efcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 24277: 014ebadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_EVENT │ │ │ │ - 24278: 0085be6c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_s │ │ │ │ + 24278: 0085be64 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_s │ │ │ │ 24279: 0151ba62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 24280: 0151bc24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 24281: 00528464 2072 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 24282: 002d5c2c 168 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ - 24283: 00837cf0 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxw │ │ │ │ + 24283: 00837ce8 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxw │ │ │ │ 24284: 005170d8 248 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 24285: 014e38e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 24286: 0151c31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 24287: 0145407c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtoh_round_to_nearest │ │ │ │ 24288: 0151b6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 24289: 00a4a19c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 24289: 00a4a194 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 24290: 01415de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ - 24291: 0086e75c 136 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd │ │ │ │ + 24291: 0086e754 136 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd │ │ │ │ 24292: 0151bbc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SLAVE_READ_DSTATE │ │ │ │ - 24293: 00b7b568 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 24293: 00b7b560 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 24294: 006189f0 24 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ - 24295: 0086f32c 116 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh │ │ │ │ - 24296: 00b1ac74 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 24297: 00af106c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 24295: 0086f324 116 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh │ │ │ │ + 24296: 00b1ac6c 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 24297: 00af1064 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 24298: 0151cb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ - 24299: 0093848c 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 24300: 00a29068 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 24299: 00938484 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ + 24300: 00a29060 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 24301: 0151d87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 24302: 01449d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_d │ │ │ │ 24303: 0151de38 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 24304: 0151c752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 24305: 00aecb98 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 24305: 00aecb90 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 24306: 0070353c 264 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 24307: 00665748 592 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 24308: 00b3034c 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 24308: 00b30344 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 24309: 01449e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_h │ │ │ │ - 24310: 008e5908 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ - 24311: 0086ee04 112 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs │ │ │ │ + 24310: 008e5900 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ + 24311: 0086edfc 112 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs │ │ │ │ 24312: 0151b896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 24313: 0151ca12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_DSTATE │ │ │ │ 24314: 0030e500 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 24315: 0151c062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ - 24316: 0086c3c8 132 FUNC GLOBAL DEFAULT 12 helper_uqsub8 │ │ │ │ + 24316: 0086c3c0 132 FUNC GLOBAL DEFAULT 12 helper_uqsub8 │ │ │ │ 24317: 0066a498 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ - 24318: 0091a8a4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ + 24318: 0091a89c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 24319: 0151c466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 24320: 0151c900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 24321: 01449d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_s │ │ │ │ 24322: 0151d6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 24323: 00526a14 244 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 24324: 009be3bc 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 24324: 009be3b4 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 24325: 014e77ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 24326: 014f2374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 24327: 014e7f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ - 24328: 0081cd98 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_madduq │ │ │ │ + 24328: 0081cd90 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_madduq │ │ │ │ 24329: 0151c536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 24330: 0151c0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 24331: 0151b486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 24332: 00323498 112 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 24333: 0151bdd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ - 24334: 0091db2c 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ + 24334: 0091db24 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 24335: 014f3f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 24336: 0151d73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 24337: 00b40cd4 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 24337: 00b40ccc 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 24338: 0151cf40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ - 24339: 0086e390 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosid │ │ │ │ + 24339: 0086e388 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosid │ │ │ │ 24340: 01419908 148 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 24341: 002d428c 28 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 24342: 0151b28d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ - 24343: 0086e290 64 FUNC GLOBAL DEFAULT 12 helper_vfp_tosih │ │ │ │ + 24343: 0086e288 64 FUNC GLOBAL DEFAULT 12 helper_vfp_tosih │ │ │ │ 24344: 014e81b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 24345: 014e6c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 24346: 00abe764 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ - 24347: 008ed0f0 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ + 24346: 00abe75c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 24347: 008ed0e8 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 24348: 002d8904 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fd │ │ │ │ - 24349: 00adf670 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 24349: 00adf668 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 24350: 014e2784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 24351: 014e8528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 24352: 0151d540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 24353: 0151bd02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 24354: 002db420 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 24355: 0151b6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 24356: 0151d454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ - 24357: 0086e314 60 FUNC GLOBAL DEFAULT 12 helper_vfp_tosis │ │ │ │ + 24357: 0086e30c 60 FUNC GLOBAL DEFAULT 12 helper_vfp_tosis │ │ │ │ 24358: 014f30c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 24359: 0151c884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 24360: 002cd23c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 24361: 01417a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 24362: 0142d220 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmple_scalarh │ │ │ │ 24363: 0144d11c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlah_s16 │ │ │ │ - 24364: 00bac2d0 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 24365: 00aa400c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 24364: 00bac2c8 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 24365: 00aa4004 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 24366: 006dea70 104 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 24367: 00701590 84 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ - 24368: 008fe62c 260 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 24368: 008fe624 260 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 24369: 0151b35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 24370: 0151cb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 24371: 0151ce34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 24372: 014e4078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 24373: 014de420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 24374: 014f0904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 24375: 0038e3b8 100 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 24376: 014ef104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ 24377: 0142d19c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmple_scalars │ │ │ │ - 24378: 009e2648 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 24378: 009e2640 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 24379: 0151caba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 24380: 014e8438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 24381: 0066acf8 56 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 24382: 00902bd4 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 24383: 00b64858 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 24384: 00adab8c 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 24382: 00902bcc 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ + 24383: 00b64850 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 24384: 00adab84 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 24385: 0151d6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 24386: 00ae3060 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 24386: 00ae3058 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 24387: 01452a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u16 │ │ │ │ 24388: 0151c7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 24389: 005c6518 264 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ - 24390: 0086472c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_b │ │ │ │ + 24390: 00864724 192 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_b │ │ │ │ 24391: 0031021c 88 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 24392: 014e2dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ - 24393: 0086495c 220 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_d │ │ │ │ + 24393: 00864954 220 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_d │ │ │ │ 24394: 0151bbc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SCRATCHPAD_READ_DSTATE │ │ │ │ 24395: 005cb2d4 392 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 24396: 002d0f68 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 24397: 014eb704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ - 24398: 0091e804 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ + 24398: 0091e7fc 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 24399: 0151b9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 24400: 002d4380 332 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ - 24401: 0095b488 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 24402: 00b126a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 24403: 008647ec 192 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_h │ │ │ │ - 24404: 00ab0d70 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 24401: 0095b480 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ + 24402: 00b1269c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 24403: 008647e4 192 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_h │ │ │ │ + 24404: 00ab0d68 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 24405: 002b4270 368 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 24406: 014ecfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 24407: 014e711c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 24408: 00ae9a98 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ - 24409: 00903610 320 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ + 24408: 00ae9a90 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 24409: 00903608 320 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 24410: 014e726c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 24411: 00bab9fc 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 24411: 00bab9f4 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 24412: 014efe44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 24413: 014f2b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 24414: 0060e224 140 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 24415: 00ac1b20 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 24415: 00ac1b18 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 24416: 0079615c 4 FUNC GLOBAL DEFAULT 12 get_arm_cp_reginfo │ │ │ │ 24417: 0151c476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 24418: 00704db4 68 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ - 24419: 008648ac 176 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_s │ │ │ │ + 24419: 008648a4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_s │ │ │ │ 24420: 006b5eb4 36 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 24421: 014e70fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ - 24422: 00959a10 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ + 24422: 00959a08 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 24423: 014f18e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 24424: 014e601c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 24425: 01446fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_idx_a64 │ │ │ │ 24426: 007024e8 160 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ - 24427: 00852060 140 FUNC GLOBAL DEFAULT 12 helper_set_user_reg │ │ │ │ + 24427: 00852058 140 FUNC GLOBAL DEFAULT 12 helper_set_user_reg │ │ │ │ 24428: 00492578 88 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 24429: 0151d2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 24430: 00b0e088 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 24430: 00b0e080 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 24431: 00329bf0 5308 FUNC GLOBAL DEFAULT 12 build_memory_hotplug_aml │ │ │ │ - 24432: 0083eb70 184 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshr │ │ │ │ + 24432: 0083eb68 184 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshr │ │ │ │ 24433: 0066f044 128 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 24434: 014e5850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 24435: 0151badc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 24436: 0151bb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 24437: 01444b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_b │ │ │ │ - 24438: 009e2d88 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 24438: 009e2d80 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 24439: 01444a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_d │ │ │ │ 24440: 014e8c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 24441: 00852288 708 FUNC GLOBAL DEFAULT 12 helper_msr_banked │ │ │ │ - 24442: 00a865e4 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 24441: 00852280 708 FUNC GLOBAL DEFAULT 12 helper_msr_banked │ │ │ │ + 24442: 00a865dc 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 24443: 0151c766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 24444: 014e683c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 24445: 00b7dfc0 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 24445: 00b7dfb8 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 24446: 0060d518 1408 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 24447: 0151b84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ 24448: 01444b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_h │ │ │ │ - 24449: 00a3cbd4 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 24449: 00a3cbcc 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 24450: 0151ccc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 24451: 0151b90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 24452: 009b91fc 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 24452: 009b91f4 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 24453: 014f05c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 24454: 012f231c 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicv4 │ │ │ │ 24455: 00568ff4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 24456: 01418494 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 24457: 0151bb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 24458: 0144d014 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlah_s32 │ │ │ │ 24459: 003bcd2c 416 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 24460: 00ba9f88 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 24460: 00ba9f80 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ 24461: 01453de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f32_to_f16 │ │ │ │ - 24462: 00901dcc 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 24462: 00901dc4 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 24463: 004a418c 12 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ 24464: 01444a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_s │ │ │ │ - 24465: 00b1bbc0 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 24466: 00996e74 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 24465: 00b1bbb8 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 24466: 00996e6c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 24467: 014f4db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 24468: 0151bb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 24469: 00debbec 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 24470: 0151bd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 24471: 014dd510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 24472: 0151c386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 24473: 014ee66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 24474: 00b98e30 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 24475: 0089bf8c 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ - 24476: 00b9830c 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 24474: 00b98e28 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 24475: 0089bf84 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ + 24476: 00b98304 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 24477: 014dda10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 24478: 014e29a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 24479: 00327c68 212 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ - 24480: 008f5ce4 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ + 24480: 008f5cdc 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 24481: 01452948 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u32 │ │ │ │ 24482: 006e84bc 588 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 24483: 014490a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_d │ │ │ │ 24484: 003852bc 428 FUNC GLOBAL DEFAULT 12 cxl_device_register_init_t3 │ │ │ │ - 24485: 0085f2dc 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_h │ │ │ │ + 24485: 0085f2d4 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_h │ │ │ │ 24486: 014e6a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 24487: 0151cfa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ - 24488: 0086e8c0 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld │ │ │ │ + 24488: 0086e8b8 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld │ │ │ │ 24489: 0151c788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ 24490: 014491b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_h │ │ │ │ - 24491: 00b98a34 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 24492: 00b1683c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ - 24493: 0086f45c 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh │ │ │ │ + 24491: 00b98a2c 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 24492: 00b16834 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 24493: 0086f454 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh │ │ │ │ 24494: 0151c82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 24495: 014e047c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 24496: 00b39af0 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 24496: 00b39ae8 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 24497: 014e0a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 24498: 00a13250 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 24499: 00984798 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 24498: 00a13248 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 24499: 00984790 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 24500: 014ecc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 24501: 0097c208 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 24501: 0097c200 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 24502: 006773a0 36 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 24503: 0060cec8 476 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ - 24504: 0085f438 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_s │ │ │ │ + 24504: 0085f430 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_s │ │ │ │ 24505: 0061e928 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 24506: 00b251b0 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ - 24507: 0091f334 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ + 24506: 00b251a8 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 24507: 0091f32c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 24508: 006c2228 1048 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 24509: 00929f74 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 24509: 00929f6c 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ 24510: 0144912c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_s │ │ │ │ - 24511: 00ae93d4 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 24511: 00ae93cc 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 24512: 002cd3c4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ - 24513: 0086ef10 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls │ │ │ │ + 24513: 0086ef08 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls │ │ │ │ 24514: 014e13b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 24515: 014e3a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 24516: 014e3d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 24517: 0097db18 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 24517: 0097db10 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 24518: 002cd2ec 216 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ - 24519: 0091f554 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ + 24519: 0091f54c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 24520: 014eef54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 24521: 0151b8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 24522: 0037904c 1804 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ 24523: 0060e924 252 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 24524: 00aa9b58 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 24524: 00aa9b50 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 24525: 014e14a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ - 24526: 0085df58 224 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_d │ │ │ │ + 24526: 0085df50 224 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_d │ │ │ │ 24527: 0151c1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ - 24528: 00861c20 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_b │ │ │ │ + 24528: 00861c18 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_b │ │ │ │ 24529: 014e8388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ - 24530: 00861e0c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_d │ │ │ │ + 24530: 00861e04 212 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_d │ │ │ │ 24531: 014eb9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 24532: 006d8f88 104 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 24533: 0085ddd0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_h │ │ │ │ - 24534: 00b20d2c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 24533: 0085ddc8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_h │ │ │ │ + 24534: 00b20d24 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 24535: 014ecc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ - 24536: 00861cc4 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_h │ │ │ │ + 24536: 00861cbc 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_h │ │ │ │ 24537: 00666584 712 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 24538: 014dfad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_VMID_S1_EVENT │ │ │ │ 24539: 014f2a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ 24540: 0151d104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_ISTATE_DSTATE │ │ │ │ 24541: 0051cffc 52 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ - 24542: 008413e8 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminab │ │ │ │ + 24542: 008413e0 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminab │ │ │ │ 24543: 014eae8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 24544: 006b5cfc 404 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 24545: 014e5460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 24546: 014dee9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 24547: 014e8e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 24548: 00b387ec 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ - 24549: 0085de94 196 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_s │ │ │ │ - 24550: 00861d68 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_s │ │ │ │ + 24548: 00b387e4 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 24549: 0085de8c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_s │ │ │ │ + 24550: 00861d60 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_s │ │ │ │ 24551: 0151cbc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 24552: 0151b88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ - 24553: 00841464 156 FUNC GLOBAL DEFAULT 12 helper_mve_vminah │ │ │ │ + 24553: 0084145c 156 FUNC GLOBAL DEFAULT 12 helper_mve_vminah │ │ │ │ 24554: 0036de10 680 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 24555: 014ecfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ - 24556: 008ed0e8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ + 24556: 008ed0e0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 24557: 00673140 72 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 24558: 0066b08c 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 24559: 01434390 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashb │ │ │ │ 24560: 004351f8 820 FUNC GLOBAL DEFAULT 12 memory_device_unplug │ │ │ │ - 24561: 00b5f778 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 24561: 00b5f770 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 24562: 014f01d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 24563: 0151d790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 24564: 00703d6c 116 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 24565: 0151bd18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 24566: 00aa4fdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 24567: 00853578 116 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg64 │ │ │ │ - 24568: 00b5d9b8 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 24566: 00aa4fd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 24567: 00853570 116 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg64 │ │ │ │ + 24568: 00b5d9b0 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 24569: 0143430c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashh │ │ │ │ 24570: 0151bc1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ - 24571: 0095a2a0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ + 24571: 0095a298 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 24572: 014f28e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 24573: 00841500 148 FUNC GLOBAL DEFAULT 12 helper_mve_vminaw │ │ │ │ - 24574: 00920cc0 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 24573: 008414f8 148 FUNC GLOBAL DEFAULT 12 helper_mve_vminaw │ │ │ │ + 24574: 00920cb8 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 24575: 0048dc58 312 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 24576: 0151b6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 24577: 00b37de0 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 24577: 00b37dd8 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 24578: 006f3798 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ - 24579: 0082850c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_os_ud │ │ │ │ + 24579: 00828504 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_os_ud │ │ │ │ 24580: 00754224 76 FUNC GLOBAL DEFAULT 12 board_ram_size │ │ │ │ 24581: 0151d438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 24582: 0151c802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 24583: 0151c304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ 24584: 003539d0 708 FUNC GLOBAL DEFAULT 12 pflash_cfi02_register │ │ │ │ - 24585: 009e27c8 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 24585: 009e27c0 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 24586: 0151c532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 24587: 01434288 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashw │ │ │ │ 24588: 0151c2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 24589: 0151d7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 24590: 0070bc18 112 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 24591: 00b5d058 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 24591: 00b5d050 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 24592: 0151d50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 24593: 014e8e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 24594: 00b26fb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 24594: 00b26fa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 24595: 0151b538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ - 24596: 0091f860 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 24597: 00abf648 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 24596: 0091f858 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ + 24597: 00abf640 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 24598: 0031ede0 124 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 24599: 00690fc8 196 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 24600: 00ac00c8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 24600: 00ac00c0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 24601: 002bec20 292 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 24602: 0151de60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 24603: 014289f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muluhw │ │ │ │ 24604: 014f49b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 24605: 00b02fbc 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 24606: 00ae3934 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 24607: 00b03da4 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 24605: 00b02fb4 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 24606: 00ae392c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 24607: 00b03d9c 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 24608: 0151c750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 24609: 014e6b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 24610: 00b97e20 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 24611: 00ad6a40 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 24612: 00b53b4c 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 24610: 00b97e18 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 24611: 00ad6a38 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 24612: 00b53b44 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 24613: 002cf954 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 24614: 014e3328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ 24615: 01443774 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_d │ │ │ │ - 24616: 00b0f74c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 24617: 00b73f34 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 24618: 00aa5d28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 24619: 00b896a0 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 24616: 00b0f744 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 24617: 00b73f2c 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 24618: 00aa5d20 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 24619: 00b89698 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 24620: 0151b8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 24621: 0144387c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_h │ │ │ │ 24622: 014dcc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 24623: 00a2eecc 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 24624: 00b2c514 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 24623: 00a2eec4 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 24624: 00b2c50c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 24625: 014e40a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 24626: 007bbbc8 88 FUNC GLOBAL DEFAULT 12 gen_update_pc │ │ │ │ 24627: 01452840 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u64 │ │ │ │ 24628: 014ecb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 24629: 002e4068 80 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 24630: 006a215c 140 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 24631: 00cfd258 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 24631: 00cfd248 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 24632: 014ed834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 24633: 00aedde4 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 24633: 00aedddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 24634: 0151c7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ 24635: 014437f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_s │ │ │ │ 24636: 002b43e0 92 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 24637: 014f2788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 24638: 0151cf26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 24639: 0151c1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 24640: 0151b41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 24641: 009b5768 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 24642: 0081984c 184 FUNC GLOBAL DEFAULT 12 helper_crypto_aesimc │ │ │ │ - 24643: 00b3b56c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 24644: 0083e1d4 140 FUNC GLOBAL DEFAULT 12 helper_mve_sshrl │ │ │ │ - 24645: 00a94460 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ - 24646: 00820b80 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_slll │ │ │ │ + 24641: 009b5760 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 24642: 00819844 184 FUNC GLOBAL DEFAULT 12 helper_crypto_aesimc │ │ │ │ + 24643: 00b3b564 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 24644: 0083e1cc 140 FUNC GLOBAL DEFAULT 12 helper_mve_sshrl │ │ │ │ + 24645: 00a94458 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 24646: 00820b78 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_slll │ │ │ │ 24647: 0151d084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 24648: 014ed314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 24649: 00aa9794 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 24650: 00bb15ac 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ - 24651: 008e0ee4 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ + 24649: 00aa978c 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 24650: 00bb15a4 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 24651: 008e0edc 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 24652: 0151be7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ - 24653: 00820bd0 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllq │ │ │ │ + 24653: 00820bc8 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllq │ │ │ │ 24654: 00630080 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 24655: 008b50d8 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 24655: 008b50d0 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 24656: 0151b9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 24657: 002e3b90 768 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 24658: 014e4258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 24659: 01427f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sel_flags │ │ │ │ - 24660: 0086e9d4 24 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod │ │ │ │ + 24660: 0086e9cc 24 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod │ │ │ │ 24661: 014f1b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 24662: 0151ca7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 24663: 00988fa0 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 24663: 00988f98 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 24664: 005bc960 252 FUNC GLOBAL DEFAULT 12 tpm_tis_request_completed │ │ │ │ 24665: 0151d8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 24666: 006f379c 600 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ - 24667: 00820aa0 224 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllw │ │ │ │ + 24667: 00820a98 224 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllw │ │ │ │ 24668: 0151d204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 24669: 014e8058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 24670: 01438e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhb │ │ │ │ 24671: 014eef34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 24672: 014e626c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 24673: 014dfea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 24674: 006a4150 324 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ - 24675: 0086f524 52 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh │ │ │ │ + 24675: 0086f51c 52 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh │ │ │ │ 24676: 0151d7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 24677: 014e17d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 24678: 00dce0e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ - 24679: 008dd310 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ + 24678: 00dce0d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 24679: 008dd308 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 24680: 0151bc5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 24681: 0151de58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 24682: 00708af0 124 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 24683: 01438dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhh │ │ │ │ 24684: 0151c45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ - 24685: 0093bc68 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ + 24685: 0093bc60 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 24686: 014e18a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 24687: 0151c5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ 24688: 014dd640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 24689: 014f3990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 24690: 00903c64 400 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 24691: 00b73d1c 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 24690: 00903c5c 400 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ + 24691: 00b73d14 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 24692: 014f41e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 24693: 0151b654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ - 24694: 0086efb8 16 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos │ │ │ │ + 24694: 0086efb0 16 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos │ │ │ │ 24695: 014eadbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 24696: 002c0c78 64 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 24697: 0151cdb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ - 24698: 00866410 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_d │ │ │ │ + 24698: 00866408 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_d │ │ │ │ 24699: 0151b4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 24700: 0071173c 128 FUNC GLOBAL DEFAULT 12 round_down_to_parange_index │ │ │ │ 24701: 0066afa0 80 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ - 24702: 008660ec 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_h │ │ │ │ - 24703: 0084f0d0 108 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u8 │ │ │ │ + 24702: 008660e4 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_h │ │ │ │ + 24703: 0084f0c8 108 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u8 │ │ │ │ 24704: 014e6dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ - 24705: 009225f4 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ + 24705: 009225ec 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ 24706: 014e714c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 24707: 0151c7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 24708: 006691cc 32 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 24709: 00adf978 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 24709: 00adf970 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 24710: 014dd470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 24711: 01438d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhw │ │ │ │ 24712: 01512ba9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_target_c │ │ │ │ - 24713: 00963b50 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ + 24713: 00963b48 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 24714: 0151b9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 24715: 00b40b80 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 24715: 00b40b78 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 24716: 014e21b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 24717: 014efcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 24718: 0151c5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 24719: 0151c892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ - 24720: 0086626c 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_s │ │ │ │ + 24720: 00866264 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_s │ │ │ │ 24721: 0151bca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 24722: 0151d040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ - 24723: 00827c64 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sh │ │ │ │ - 24724: 008e52d8 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ + 24723: 00827c5c 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sh │ │ │ │ + 24724: 008e52d0 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 24725: 0151ba50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 24726: 0068fe44 636 FUNC GLOBAL DEFAULT 12 iommufd_backend_alloc_hwpt │ │ │ │ 24727: 0151ca6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CMP_DSTATE │ │ │ │ 24728: 014ee6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 24729: 0151c07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 24730: 0151cd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 24731: 014f2f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 24732: 006ad178 692 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 24733: 00375a64 160 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 24734: 0151b6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 24735: 00b162d4 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 24735: 00b162cc 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 24736: 004355c4 328 FUNC GLOBAL DEFAULT 12 machine_memory_devices_init │ │ │ │ 24737: 014e75ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 24738: 0151bdd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ - 24739: 0086e950 132 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd │ │ │ │ + 24739: 0086e948 132 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd │ │ │ │ 24740: 0151d912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 24741: 0151d87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ - 24742: 0086f4d8 76 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqh │ │ │ │ - 24743: 00827d0c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sw │ │ │ │ + 24742: 0086f4d0 76 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqh │ │ │ │ + 24743: 00827d04 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sw │ │ │ │ 24744: 014e39a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 24745: 014de3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 24746: 014e7eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 24747: 0151bfa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 24748: 00ba1d10 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 24748: 00ba1d08 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 24749: 007168ac 204 FUNC GLOBAL DEFAULT 12 get_phys_addr_with_space_nogpc │ │ │ │ 24750: 014ecf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 24751: 0151c84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 24752: 002dcbec 352 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 24753: 00901d68 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ - 24754: 0086ef68 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqs │ │ │ │ + 24753: 00901d60 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 24754: 0086ef60 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqs │ │ │ │ 24755: 014e6a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 24756: 00b39210 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 24756: 00b39208 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 24757: 014e19e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 24758: 00433fb4 3840 FUNC GLOBAL DEFAULT 12 memory_device_pre_plug │ │ │ │ 24759: 002c0bb8 8 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 24760: 00aa34e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 24760: 00aa34e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 24761: 0062ff6c 16 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 24762: 00b79b70 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 24762: 00b79b68 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 24763: 014e046c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 24764: 014f3bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 24765: 0151c266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 24766: 00ae34cc 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 24766: 00ae34c4 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 24767: 0151bfc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ - 24768: 00918b84 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ + 24768: 00918b7c 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ 24769: 014ee3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 24770: 0151c1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 24771: 004d6cf0 748 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 24772: 0151d828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 24773: 00ba8a2c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 24773: 00ba8a24 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 24774: 014dee6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 24775: 0151cd0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 24776: 01455a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosld_round_to_zero │ │ │ │ 24777: 0151c46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 24778: 00652230 160 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 24779: 014e7b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 24780: 0093717c 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 24780: 00937174 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 24781: 0151d656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 24782: 009fab70 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 24782: 009fab68 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 24783: 0048f690 80 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 24784: 0151b194 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 24785: 0151bfae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 24786: 00d1d454 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 24787: 00ad4d9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 24788: 009f09fc 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 24789: 00b4ae50 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 24786: 00d1d444 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 24787: 00ad4d94 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 24788: 009f09f4 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 24789: 00b4ae48 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 24790: 014f3b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 24791: 014f507c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 24792: 002cf6bc 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ - 24793: 0084f408 148 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s16 │ │ │ │ + 24793: 0084f400 148 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s16 │ │ │ │ 24794: 014e2c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 24795: 014df9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_MMIO_EVENT │ │ │ │ 24796: 0151c326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 24797: 00b10f08 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 24797: 00b10f00 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 24798: 014e648c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 24799: 009b1d60 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 24799: 009b1d58 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ 24800: 01428a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_mululw │ │ │ │ - 24801: 00827e3c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_ub │ │ │ │ - 24802: 00a86c74 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 24801: 00827e34 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_ub │ │ │ │ + 24802: 00a86c6c 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ 24803: 0060c7c8 168 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 24804: 009279d4 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 24804: 009279cc 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 24805: 007075d0 172 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 24806: 014de018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ - 24807: 00827ee0 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uh │ │ │ │ - 24808: 009ed7a4 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 24809: 00abbe00 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 24810: 00b24a74 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 24811: 00b2f070 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 24807: 00827ed8 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uh │ │ │ │ + 24808: 009ed79c 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 24809: 00abbdf8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 24810: 00b24a6c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 24811: 00b2f068 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ 24812: 014f47d0 52 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_target_trace_events_trace_events │ │ │ │ - 24813: 00a318ac 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 24813: 00a318a4 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 24814: 00307694 128 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 24815: 0151ce24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 24816: 00ab0c30 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 24816: 00ab0c28 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 24817: 0151c744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ - 24818: 00b2bb00 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ - 24819: 00827f88 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uw │ │ │ │ + 24818: 00b2baf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 24819: 00827f80 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uw │ │ │ │ 24820: 0151d0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 24821: 00963b4c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ + 24821: 00963b44 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 24822: 0151cc9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 24823: 014f414c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 24824: 01457bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_set_fpscr │ │ │ │ 24825: 0151b450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 24826: 014e3c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 24827: 014dc8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 24828: 014ecaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 24829: 00b4d0e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 24829: 00b4d0d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 24830: 0151be84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 24831: 009d1b88 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 24831: 009d1b80 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 24832: 0151d82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 24833: 0097e740 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 24833: 0097e738 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 24834: 014e57b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ - 24835: 0091e688 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ + 24835: 0091e680 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 24836: 0151bfb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 24837: 006b5288 36 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ - 24838: 008f4a2c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ + 24838: 008f4a24 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 24839: 0151b37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 24840: 00380f10 300 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 24841: 00aa3b60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ - 24842: 008456d8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalarh │ │ │ │ - 24843: 00838cd4 136 FUNC GLOBAL DEFAULT 12 helper_mve_vminavb │ │ │ │ + 24841: 00aa3b58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 24842: 008456d0 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalarh │ │ │ │ + 24843: 00838ccc 136 FUNC GLOBAL DEFAULT 12 helper_mve_vminavb │ │ │ │ 24844: 014ec00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ - 24845: 0086f810 132 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd_round_to_zero │ │ │ │ - 24846: 00903bfc 104 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 24847: 00b6da5c 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 24848: 00ad7210 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 24845: 0086f808 132 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd_round_to_zero │ │ │ │ + 24846: 00903bf4 104 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ + 24847: 00b6da54 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 24848: 00ad7208 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 24849: 0151b2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 24850: 00acf090 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 24850: 00acf088 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 24851: 014f03e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ - 24852: 00838d5c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminavh │ │ │ │ - 24853: 008b6584 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 24852: 00838d54 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminavh │ │ │ │ + 24853: 008b657c 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 24854: 0151cd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 24855: 014dff44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 24856: 00ac28d0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 24856: 00ac28c8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 24857: 002d33b0 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 24858: 0151c824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ - 24859: 0091d640 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ + 24859: 0091d638 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 24860: 014de510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 24861: 00b15d40 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 24862: 00ba1368 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ - 24863: 00845830 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalars │ │ │ │ - 24864: 0086acc4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ursqrte_s │ │ │ │ + 24861: 00b15d38 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 24862: 00ba1360 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 24863: 00845828 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalars │ │ │ │ + 24864: 0086acbc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ursqrte_s │ │ │ │ 24865: 0036bf74 144 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 24866: 008514d0 52 FUNC GLOBAL DEFAULT 12 helper_sub_saturate │ │ │ │ - 24867: 00aebee0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 24866: 008514c8 52 FUNC GLOBAL DEFAULT 12 helper_sub_saturate │ │ │ │ + 24867: 00aebed8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 24868: 0151c756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ - 24869: 00970978 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ + 24869: 00970970 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 24870: 006e6e84 152 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 24871: 0151bcc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ - 24872: 00851e08 20 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome_el │ │ │ │ + 24872: 00851e00 20 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome_el │ │ │ │ 24873: 014eab9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 24874: 00364890 228 FUNC GLOBAL DEFAULT 12 omap_uart_init │ │ │ │ 24875: 00669e08 256 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ - 24876: 0085149c 52 FUNC GLOBAL DEFAULT 12 helper_add_saturate │ │ │ │ - 24877: 00838dec 128 FUNC GLOBAL DEFAULT 12 helper_mve_vminavw │ │ │ │ - 24878: 00956208 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ - 24879: 0084f4d4 120 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s32 │ │ │ │ + 24876: 00851494 52 FUNC GLOBAL DEFAULT 12 helper_add_saturate │ │ │ │ + 24877: 00838de4 128 FUNC GLOBAL DEFAULT 12 helper_mve_vminavw │ │ │ │ + 24878: 00956200 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ + 24879: 0084f4cc 120 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s32 │ │ │ │ 24880: 0151d36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 24881: 0151bf08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 24882: 013ba3b8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 24883: 013bcf4c 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 24884: 0151c62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 24885: 01429b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhsb │ │ │ │ 24886: 006c12bc 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 24887: 0151c3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 24888: 0151d516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 24889: 014e2874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 24890: 008935ac 3336 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ - 24891: 0082afc4 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64b │ │ │ │ + 24890: 008935a4 3336 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 24891: 0082afbc 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64b │ │ │ │ 24892: 0151cc0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 24893: 014f0ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 24894: 00b46450 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 24894: 00b46448 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 24895: 002cbf30 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 24896: 0151c9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 24897: 014e2d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 24898: 0151c974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 24899: 002cce7c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 24900: 0036c3b8 36 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ - 24901: 009955c8 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 24901: 009955c0 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 24902: 014ecd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 24903: 014e11e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 24904: 0151b690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ - 24905: 0082b0d0 212 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64h │ │ │ │ + 24905: 0082b0c8 212 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64h │ │ │ │ 24906: 01429d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhsl │ │ │ │ 24907: 00428568 1652 FUNC GLOBAL DEFAULT 12 gicv3_redist_movall_lpis │ │ │ │ 24908: 014ecc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ - 24909: 0084008c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarb │ │ │ │ - 24910: 00b5efa8 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 24909: 00840084 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarb │ │ │ │ + 24910: 00b5efa0 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 24911: 0151cc2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ - 24912: 0093ae74 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ + 24912: 0093ae6c 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 24913: 014ef1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 24914: 0151b594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ - 24915: 0084011c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarh │ │ │ │ + 24915: 00840114 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarh │ │ │ │ 24916: 0057b0f0 472 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 24917: 0143eec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwdupb │ │ │ │ 24918: 0151c0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 24919: 014e1910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 24920: 0139ac8c 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 24921: 013b7fc0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 24922: 014dfd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 24923: 01429c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhsw │ │ │ │ 24924: 014e0bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 24925: 00af43e0 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 24925: 00af43d8 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 24926: 006561f8 712 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 24927: 00b411ac 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 24927: 00b411a4 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 24928: 014ea888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 24929: 0082b1a4 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64w │ │ │ │ + 24929: 0082b19c 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64w │ │ │ │ 24930: 0143ee3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwduph │ │ │ │ - 24931: 00abaa0c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 24932: 00b42d8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 24933: 00b680e8 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 24934: 00add050 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 24931: 00abaa04 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 24932: 00b42d84 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 24933: 00b680e0 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 24934: 00add048 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 24935: 006cb1a4 136 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 24936: 0151d826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 24937: 0151c7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 24938: 0151c030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ - 24939: 008401ac 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarw │ │ │ │ + 24939: 008401a4 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarw │ │ │ │ 24940: 014e677c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ - 24941: 008ee7c8 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ + 24941: 008ee7c0 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 24942: 01454b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtod │ │ │ │ 24943: 0151bcb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ - 24944: 00851470 44 FUNC GLOBAL DEFAULT 12 helper_add_setq │ │ │ │ - 24945: 008559a0 140 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s16 │ │ │ │ + 24944: 00851468 44 FUNC GLOBAL DEFAULT 12 helper_add_setq │ │ │ │ + 24945: 00855998 140 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s16 │ │ │ │ 24946: 01454838 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtoh │ │ │ │ 24947: 014eaffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_TX_EVENT │ │ │ │ 24948: 0151c46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 24949: 0151b722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 24950: 0151b40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 24951: 009bec68 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 24951: 009bec60 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 24952: 0143edb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwdupw │ │ │ │ 24953: 006e9120 240 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 24954: 00929838 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 24954: 00929830 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 24955: 014df8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_CD_EVENT │ │ │ │ 24956: 014e765c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ - 24957: 008d76e0 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ + 24957: 008d76d8 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 24958: 0151c444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ - 24959: 00918f18 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 24960: 009fd808 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 24961: 00830b3c 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsb │ │ │ │ + 24959: 00918f10 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ + 24960: 009fd800 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 24961: 00830b34 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsb │ │ │ │ 24962: 01453ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f64_to_f16 │ │ │ │ 24963: 01435074 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarb │ │ │ │ - 24964: 008e5a60 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ + 24964: 008e5a58 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 24965: 01441eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_b │ │ │ │ 24966: 0151c668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 24967: 002cf800 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 24968: 01454e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtos │ │ │ │ - 24969: 00830bf8 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsh │ │ │ │ + 24969: 00830bf0 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsh │ │ │ │ 24970: 014ddfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 24971: 0151c4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 24972: 01441e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_h │ │ │ │ 24973: 014ed544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ 24974: 01434ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarh │ │ │ │ - 24975: 00addb30 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ - 24976: 008b50fc 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ - 24977: 008d7da0 864 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ - 24978: 008ed314 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ - 24979: 0095934c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ - 24980: 00965420 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ + 24975: 00addb28 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 24976: 008b50f4 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 24977: 008d7d98 864 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ + 24978: 008ed30c 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ + 24979: 00959344 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ + 24980: 00965418 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 24981: 002ba660 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 24982: 0151cda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 24983: 014f0df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ - 24984: 0088986c 8 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending │ │ │ │ + 24984: 00889864 8 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending │ │ │ │ 24985: 014f4854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 24986: 002d8db8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 24987: 014f2334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 24988: 009b8564 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 24988: 009b855c 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 24989: 014eaeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 24990: 014f1e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 24991: 01441dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_s │ │ │ │ - 24992: 00b788dc 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ - 24993: 0082bcbc 184 FUNC GLOBAL DEFAULT 12 helper_mve_vbic │ │ │ │ + 24992: 00b788d4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 24993: 0082bcb4 184 FUNC GLOBAL DEFAULT 12 helper_mve_vbic │ │ │ │ 24994: 00648564 364 FUNC GLOBAL DEFAULT 12 create_unimp │ │ │ │ 24995: 014dd490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ - 24996: 008d7a40 864 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ + 24996: 008d7a38 864 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 24997: 0151cc4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ - 24998: 00830ce8 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsw │ │ │ │ + 24998: 00830ce0 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsw │ │ │ │ 24999: 00321b3c 268 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ - 25000: 0091ddf4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ + 25000: 0091ddec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 25001: 0151c60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ - 25002: 00912eb0 404 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ + 25002: 00912ea8 404 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 25003: 0151c5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 25004: 002cc304 184 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 25005: 01429bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhub │ │ │ │ 25006: 01434f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarw │ │ │ │ 25007: 002ccf44 180 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 25008: 006e8d20 228 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ - 25009: 0095a020 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 25010: 00b3d500 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 25011: 009dfb88 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 25009: 0095a018 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ + 25010: 00b3d4f8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 25011: 009dfb80 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 25012: 0151c8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ - 25013: 00869330 252 FUNC GLOBAL DEFAULT 12 helper_gvec_xar_d │ │ │ │ + 25013: 00869328 252 FUNC GLOBAL DEFAULT 12 helper_gvec_xar_d │ │ │ │ 25014: 0151b6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 25015: 014ee58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 25016: 01513d04 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 25017: 0144c7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_b │ │ │ │ - 25018: 008f0828 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ + 25018: 008f0820 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 25019: 002d2d20 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 25020: 01429e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhul │ │ │ │ 25021: 0151d31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 25022: 013bcd0c 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ 25023: 0144c6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_h │ │ │ │ - 25024: 00b664ac 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 25024: 00b664a4 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 25025: 00677e14 276 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 25026: 014e0a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 25027: 00935a20 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 25028: 00b152e0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 25027: 00935a18 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 25028: 00b152d8 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 25029: 006b9750 104 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 25030: 01429d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhuw │ │ │ │ 25031: 014ede0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ - 25032: 008d61e0 360 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 25033: 008b4964 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ - 25034: 0096c990 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ + 25032: 008d61d8 360 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ + 25033: 008b495c 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 25034: 0096c988 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 25035: 0151b71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 25036: 002dbc08 188 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 25037: 002c16c0 424 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 25038: 00a9f72c 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 25038: 00a9f724 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 25039: 0151d2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 25040: 014e614c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ - 25041: 00917de8 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ + 25041: 00917de0 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ 25042: 0151c3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 25043: 014e4b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 25044: 00ac60c0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 25044: 00ac60b8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 25045: 014e2198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 25046: 0151bf84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ - 25047: 00856694 88 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s32 │ │ │ │ + 25047: 0085668c 88 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s32 │ │ │ │ 25048: 01412e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 25049: 00b22224 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 25049: 00b2221c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 25050: 0151c656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 25051: 0069f6dc 3668 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 25052: 014dd5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 25053: 0151ba3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 25054: 0151d6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ - 25055: 0095c244 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ - 25056: 008308f8 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddub │ │ │ │ + 25055: 0095c23c 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ + 25056: 008308f0 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddub │ │ │ │ 25057: 0060c510 696 FUNC GLOBAL DEFAULT 12 vfio_set_irq_signaling │ │ │ │ 25058: 014ebb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_PRE_SAVE_EVENT │ │ │ │ 25059: 0144d3b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3partw1 │ │ │ │ 25060: 0144d32c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3partw2 │ │ │ │ 25061: 005ef75c 36 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 25062: 002c0d78 64 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 25063: 014f0064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ - 25064: 009569b0 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 25065: 00abb424 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 25064: 009569a8 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ + 25065: 00abb41c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 25066: 0151bffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 25067: 0036a314 292 FUNC GLOBAL DEFAULT 12 register_reset │ │ │ │ - 25068: 0083099c 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduh │ │ │ │ - 25069: 0094fd14 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ + 25068: 00830994 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduh │ │ │ │ + 25069: 0094fd0c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 25070: 0028a8cc 44 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 25071: 014f3de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 25072: 014e8618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 25073: 0151d3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 25074: 014e739c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 25075: 00b87d5c 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 25075: 00b87d54 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 25076: 0151b9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 25077: 0069b944 148 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 25078: 002b8fa4 288 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ 25079: 014293bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_msbb │ │ │ │ - 25080: 0097b844 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ - 25081: 008461a0 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalarh │ │ │ │ + 25080: 0097b83c 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 25081: 00846198 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalarh │ │ │ │ 25082: 014dd3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 25083: 00ab6850 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 25083: 00ab6848 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 25084: 00709c00 156 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 25085: 004097c8 2388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 25086: 0151c340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 25087: 00a12bb4 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 25087: 00a12bac 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 25088: 0151d73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 25089: 0151b2e4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 25090: 00b37134 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ - 25091: 00830a70 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduw │ │ │ │ + 25090: 00b3712c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 25091: 00830a68 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduw │ │ │ │ 25092: 014dd530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 25093: 0066bd38 744 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ 25094: 014462c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ushl_b │ │ │ │ - 25095: 00b35c50 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 25095: 00b35c48 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 25096: 002a1f28 152 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 25097: 00b6e304 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 25098: 00b6e50c 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 25099: 009334bc 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 25097: 00b6e2fc 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 25098: 00b6e504 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 25099: 009334b4 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 25100: 014294c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_msbl │ │ │ │ 25101: 007f0384 124 FUNC GLOBAL DEFAULT 12 mve_eci_check │ │ │ │ 25102: 014e61cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ - 25103: 0096c8f0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 25104: 008b44a8 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ - 25105: 00846304 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalars │ │ │ │ + 25103: 0096c8e8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ + 25104: 008b44a0 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 25105: 008462fc 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalars │ │ │ │ 25106: 01446240 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ushl_h │ │ │ │ 25107: 014f2898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 25108: 009c8a34 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 25109: 00b6f964 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 25110: 00b9b150 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 25108: 009c8a2c 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 25109: 00b6f95c 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 25110: 00b9b148 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 25111: 0151c496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 25112: 0151b8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 25113: 00aefc20 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 25113: 00aefc18 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 25114: 0151d486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 25115: 0038cbfc 152 FUNC GLOBAL DEFAULT 12 cxl_event_irq_assert │ │ │ │ 25116: 013bc5cc 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 25117: 0151b34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 25118: 00a9e798 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 25119: 00b69888 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 25118: 00a9e790 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 25119: 00b69880 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 25120: 01429440 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_msbw │ │ │ │ 25121: 0151cfd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 25122: 0151bc3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 25123: 014e5900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 25124: 014e17e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 25125: 014df348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 25126: 0151c4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 25127: 01440db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_ub │ │ │ │ 25128: 0151bf9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ - 25129: 0095c064 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 25130: 00b7b3a0 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 25129: 0095c05c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ + 25130: 00b7b398 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 25131: 007548e4 308 FUNC GLOBAL DEFAULT 12 raspi_machine_class_common_init │ │ │ │ 25132: 0151d776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 25133: 0151c90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 25134: 014d68cc 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 25135: 00b3e88c 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 25135: 00b3e884 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 25136: 0151b9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 25137: 014de240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 25138: 014e50d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 25139: 014e3c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 25140: 014ddb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 25141: 014e9cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 25142: 01440d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_uh │ │ │ │ 25143: 002c0bd8 8 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 25144: 0151d110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ 25145: 0057a308 480 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 25146: 00b31660 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 25146: 00b31658 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 25147: 014e09c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 25148: 014ea848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 25149: 0151be6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 25150: 014efea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 25151: 013bcd44 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 25152: 0151c86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 25153: 0151c0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 25154: 00ac48d8 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 25155: 00b2d5c8 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 25154: 00ac48d0 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 25155: 00b2d5c0 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 25156: 0151c5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 25157: 014e5260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 25158: 014e73ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 25159: 002cc69c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 25160: 00abccf4 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 25161: 00b5ec68 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 25160: 00abccec 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 25161: 00b5ec60 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 25162: 002ccff8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 25163: 0151bfde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 25164: 0031b9d4 300 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 25165: 0151b764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 25166: 00490de8 180 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 25167: 0151d1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ - 25168: 00857e14 212 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_b │ │ │ │ - 25169: 0081dd04 468 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsb │ │ │ │ + 25168: 00857e0c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_b │ │ │ │ + 25169: 0081dcfc 468 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsb │ │ │ │ 25170: 0151c16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 25171: 0066c020 480 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 25172: 00b07dac 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 25173: 0084f19c 132 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u8 │ │ │ │ + 25172: 00b07da4 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 25173: 0084f194 132 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u8 │ │ │ │ 25174: 01440ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_uw │ │ │ │ - 25175: 00b457ac 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ - 25176: 00843c34 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90h │ │ │ │ + 25175: 00b457a4 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 25176: 00843c2c 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90h │ │ │ │ 25177: 0066d968 416 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 25178: 009e4d94 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 25178: 009e4d8c 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ 25179: 012ece94 48 OBJECT GLOBAL DEFAULT 21 cfmws_ops │ │ │ │ 25180: 005c6a04 512 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 25181: 014f3624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 25182: 0082ab10 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclsb │ │ │ │ - 25183: 009c7328 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ - 25184: 0081dfd8 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsl │ │ │ │ + 25182: 0082ab08 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclsb │ │ │ │ + 25183: 009c7320 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 25184: 0081dfd0 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsl │ │ │ │ 25185: 0060d290 480 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ - 25186: 00820eb4 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorl │ │ │ │ + 25186: 00820eac 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorl │ │ │ │ 25187: 0151cd3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 25188: 009024f8 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 25188: 009024f0 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 25189: 01455ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshh_round_to_zero │ │ │ │ 25190: 006b52f4 36 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ - 25191: 00843e10 480 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90s │ │ │ │ - 25192: 0082ab7c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vclsh │ │ │ │ + 25191: 00843e08 480 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90s │ │ │ │ + 25192: 0082ab74 144 FUNC GLOBAL DEFAULT 12 helper_mve_vclsh │ │ │ │ 25193: 0151b6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 25194: 00b18e4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 25194: 00b18e44 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 25195: 00678d74 24 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 25196: 00820f10 112 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorq │ │ │ │ - 25197: 00b94e58 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 25196: 00820f08 112 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorq │ │ │ │ + 25197: 00b94e50 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 25198: 014ea148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 25199: 009c2494 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 25199: 009c248c 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 25200: 0151c6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 25201: 0066b668 176 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ - 25202: 0081ded8 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsw │ │ │ │ + 25202: 0081ded0 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsw │ │ │ │ 25203: 014e2358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 25204: 0151cfe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 25205: 00820db4 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorw │ │ │ │ - 25206: 00aa3e9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 25205: 00820dac 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorw │ │ │ │ + 25206: 00aa3e94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 25207: 014f28b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 25208: 0151de44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 25209: 014ecb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ - 25210: 00837e4c 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhxsw │ │ │ │ + 25210: 00837e44 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhxsw │ │ │ │ 25211: 014f2ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 25212: 00b43904 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 25212: 00b438fc 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 25213: 014e1200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 25214: 014dcd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 25215: 00926340 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 25216: 00adfe7c 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 25215: 00926338 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 25216: 00adfe74 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 25217: 014df518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 25218: 014e9ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 25219: 014dd870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ - 25220: 0082ac0c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vclsw │ │ │ │ + 25220: 0082ac04 144 FUNC GLOBAL DEFAULT 12 helper_mve_vclsw │ │ │ │ 25221: 0151be0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 25222: 014e76cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 25223: 00a4a47c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 25223: 00a4a474 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 25224: 0151c876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 25225: 00ad53d0 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 25226: 00aa5b00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 25225: 00ad53c8 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 25226: 00aa5af8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 25227: 0065a95c 192 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ - 25228: 0095c4dc 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ + 25228: 0095c4d4 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 25229: 0151ba70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 25230: 014f3b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 25231: 014e80e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 25232: 014505b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_clz_u8 │ │ │ │ 25233: 0139f7e8 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 25234: 00b1ddec 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 25234: 00b1dde4 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 25235: 014ebb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_EVENT │ │ │ │ 25236: 014e2ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 25237: 012ed920 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 25238: 014ed084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 25239: 014e4bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 25240: 014e4850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 25241: 00373d34 68 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 25242: 009c6a90 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ - 25243: 00962e58 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ + 25242: 009c6a88 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 25243: 00962e50 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 25244: 014f23b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ - 25245: 0095acbc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 25246: 009fa37c 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 25245: 0095acb4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ + 25246: 009fa374 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 25247: 014e75ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ - 25248: 0094fdac 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ + 25248: 0094fda4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 25249: 0031ca10 108 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 25250: 014e2534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ 25251: 007b1100 148 FUNC GLOBAL DEFAULT 12 gen_gvec_rbit │ │ │ │ - 25252: 00917ae8 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ - 25253: 008f9b04 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 25252: 00917ae0 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ + 25253: 008f9afc 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 25254: 0036ccb8 356 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 25255: 014f3fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 25256: 00b997ac 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 25257: 00ad4a04 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 25256: 00b997a4 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 25257: 00ad49fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 25258: 014f07e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 25259: 0151b970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 25260: 0151d78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 25261: 00932b34 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 25262: 0085ba48 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_d │ │ │ │ - 25263: 00ad5ac0 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 25261: 00932b2c 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 25262: 0085ba40 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_d │ │ │ │ + 25263: 00ad5ab8 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 25264: 002c2918 432 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 25265: 00342a1c 104 FUNC GLOBAL DEFAULT 12 lm4549_read │ │ │ │ 25266: 0151c582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ - 25267: 0085b8b0 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_h │ │ │ │ + 25267: 0085b8a8 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_h │ │ │ │ 25268: 00693f00 316 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 25269: 00b24cdc 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 25269: 00b24cd4 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 25270: 006b96ac 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 25271: 00b7f2e0 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 25271: 00b7f2d8 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 25272: 014dd0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 25273: 01392bc8 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 25274: 014e4f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 25275: 006b518c 36 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 25276: 00991de0 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 25276: 00991dd8 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 25277: 0151d4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 25278: 0151c452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ - 25279: 0081e034 420 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtub │ │ │ │ + 25279: 0081e02c 420 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtub │ │ │ │ 25280: 0151d3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ - 25281: 00920224 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ + 25281: 0092021c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 25282: 01435fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarb │ │ │ │ - 25283: 0083e874 296 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll48 │ │ │ │ - 25284: 0085b97c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_s │ │ │ │ + 25283: 0083e86c 296 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll48 │ │ │ │ + 25284: 0085b974 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_s │ │ │ │ 25285: 01512bab 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_target_c │ │ │ │ 25286: 0151b846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 25287: 014ef320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 25288: 014dd810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 25289: 00af4df0 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 25289: 00af4de8 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 25290: 0151d748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 25291: 014ef264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 25292: 014def7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ - 25293: 0081e2d8 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtul │ │ │ │ + 25293: 0081e2d0 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtul │ │ │ │ 25294: 01435f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarh │ │ │ │ 25295: 014e9928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 25296: 00ad355c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 25297: 00b6c024 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 25296: 00ad3554 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 25297: 00b6c01c 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 25298: 014e2b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 25299: 0151b866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 25300: 014ee4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 25301: 0151b28a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 25302: 0031c03c 228 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 25303: 0151bd04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 25304: 014de8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 25305: 006b521c 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 25306: 0070c688 100 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 25307: 014e706c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 25308: 009eedc0 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 25309: 00925ecc 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 25308: 009eedb8 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 25309: 00925ec4 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 25310: 0151be0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 25311: 014f3cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 25312: 00a98c60 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 25312: 00a98c58 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 25313: 014e3338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 25314: 0151b9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 25315: 009ebf2c 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 25316: 00b62ce8 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ - 25317: 0081e1d8 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtuw │ │ │ │ + 25315: 009ebf24 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 25316: 00b62ce0 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 25317: 0081e1d0 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtuw │ │ │ │ 25318: 014ecbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ - 25319: 0086fcb8 8 FUNC GLOBAL DEFAULT 12 helper_recpe_rpres_f32 │ │ │ │ + 25319: 0086fcb0 8 FUNC GLOBAL DEFAULT 12 helper_recpe_rpres_f32 │ │ │ │ 25320: 00791978 84 FUNC GLOBAL DEFAULT 12 gt_get_countervalue │ │ │ │ 25321: 0144a020 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_d │ │ │ │ 25322: 014f4180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 25323: 0031be40 300 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 25324: 01435ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarw │ │ │ │ 25325: 014f43a8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 25326: 0150a8a0 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 25327: 00b29ab8 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 25328: 0098e298 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 25327: 00b29ab0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 25328: 0098e290 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 25329: 0144a128 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_h │ │ │ │ 25330: 0151bd86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 25331: 009fb210 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 25331: 009fb208 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 25332: 014f2314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 25333: 0151c954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 25334: 0151c2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 25335: 0151b650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 25336: 00aa3824 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 25336: 00aa381c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 25337: 0151bd20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 25338: 014f3ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 25339: 0028b458 208 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ 25340: 014f2878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 25341: 0151c6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 25342: 00ae2110 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 25342: 00ae2108 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 25343: 0144a0a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_s │ │ │ │ 25344: 014ed4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 25345: 006b27d8 1188 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 25346: 0151c430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 25347: 0151b5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 25348: 002dc084 312 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 25349: 0151d376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 25350: 00af3498 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 25350: 00af3490 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 25351: 0144324c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfdot │ │ │ │ 25352: 014e2aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 25353: 0151cfdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 25354: 014f8190 16 OBJECT GLOBAL DEFAULT 25 smbios_have_binfile_bitmap │ │ │ │ 25355: 0151d0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 25356: 00b8b3fc 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 25356: 00b8b3f4 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 25357: 0151d3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 25358: 014ea1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 25359: 014f07d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 25360: 00b26030 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 25360: 00b26028 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 25361: 014ed014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 25362: 014e5550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 25363: 00ae13d4 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 25363: 00ae13cc 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 25364: 014f0b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 25365: 01457724 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muld │ │ │ │ - 25366: 0090e51c 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ + 25366: 0090e514 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 25367: 00569018 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 25368: 0098c8fc 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 25368: 0098c8f4 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 25369: 014df298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 25370: 00b7e8d8 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 25370: 00b7e8d0 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 25371: 014eeba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 25372: 0151bc00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 25373: 0145782c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mulh │ │ │ │ 25374: 014f1d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 25375: 00368988 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 25376: 014e5340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 25377: 002dcfe4 416 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ @@ -25383,823 +25383,823 @@ │ │ │ │ 25379: 014e52d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 25380: 014e9808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_REQ_EVENT │ │ │ │ 25381: 0048eae8 348 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_sctp_checksum │ │ │ │ 25382: 014e13d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 25383: 014ecd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 25384: 00655e20 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 25385: 014e3ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ - 25386: 0090db38 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ + 25386: 0090db30 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 25387: 014eeaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 25388: 0151cc76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ 25389: 014577a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muls │ │ │ │ - 25390: 0085eee8 320 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_d │ │ │ │ - 25391: 009cca98 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 25390: 0085eee0 320 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_d │ │ │ │ + 25391: 009cca90 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 25392: 01440888 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_os_uw │ │ │ │ 25393: 007b1194 140 FUNC GLOBAL DEFAULT 12 gen_gvec_rev16 │ │ │ │ 25394: 0151d394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 25395: 009925c8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 25395: 009925c0 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 25396: 00328228 556 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 25397: 0151d79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 25398: 0085ec84 308 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_h │ │ │ │ - 25399: 00b7bdcc 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ - 25400: 008f63bc 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ + 25398: 0085ec7c 308 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_h │ │ │ │ + 25399: 00b7bdc4 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 25400: 008f63b4 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 25401: 014f458c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 25402: 00b1b074 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 25402: 00b1b06c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 25403: 0151ba92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 25404: 0151d150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 25405: 007a45c4 64 FUNC GLOBAL DEFAULT 12 write_list_to_kvmstate │ │ │ │ 25406: 00320e10 136 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ - 25407: 0085edb8 304 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_s │ │ │ │ + 25407: 0085edb0 304 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_s │ │ │ │ 25408: 0151bbf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 25409: 00ac4d10 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 25409: 00ac4d08 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 25410: 002eb434 304 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 25411: 014f3290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 25412: 014f1de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 25413: 00a9e3dc 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 25413: 00a9e3d4 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 25414: 0151b8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 25415: 0050e91c 708 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 25416: 014e9ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 25417: 0151c3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 25418: 00b2ad08 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 25418: 00b2ad00 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 25419: 01447e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_d │ │ │ │ 25420: 0151deac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 25421: 0151d3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 25422: 01455cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshs_round_to_zero │ │ │ │ 25423: 006905c0 448 FUNC GLOBAL DEFAULT 12 iommufd_backend_get_device_info │ │ │ │ 25424: 0032088c 380 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 25425: 014df998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_FIND_STE_2LVL_EVENT │ │ │ │ - 25426: 00b83584 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ + 25426: 00b8357c 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ 25427: 01447f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_h │ │ │ │ 25428: 0050e070 128 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 25429: 0151c05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 25430: 013b80b0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 25431: 00b1d3f8 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ - 25432: 00828b34 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_os_uw │ │ │ │ + 25431: 00b1d3f0 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 25432: 00828b2c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_os_uw │ │ │ │ 25433: 0151c08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 25434: 00afe01c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 25434: 00afe014 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 25435: 014ebd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 25436: 014ea138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 25437: 0142fefc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunbb │ │ │ │ 25438: 005209b0 880 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 25439: 002b59dc 348 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 25440: 009d1e70 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 25440: 009d1e68 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 25441: 01447e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_s │ │ │ │ 25442: 00704c38 268 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 25443: 0048f438 16 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 25444: 014e8538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 25445: 006739b0 252 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 25446: 00afed1c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 25446: 00afed14 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 25447: 014e13f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 25448: 013ba68c 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ 25449: 0142fe78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunbh │ │ │ │ 25450: 01451ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_b │ │ │ │ - 25451: 00b5ecfc 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 25451: 00b5ecf4 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 25452: 004dfa9c 24 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ - 25453: 00973b24 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ + 25453: 00973b1c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 25454: 0144135c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_w │ │ │ │ 25455: 0145194c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_d │ │ │ │ 25456: 0151c448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 25457: 002cfdf4 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 25458: 00b66468 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 25458: 00b66460 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 25459: 0151bb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 25460: 00a7f318 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 25460: 00a7f310 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 25461: 002cf5fc 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 25462: 00b0e52c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 25463: 00cfcb04 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 25462: 00b0e524 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 25463: 00cfcaf4 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 25464: 0151bd0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 25465: 01451a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_h │ │ │ │ 25466: 005c5f48 168 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 25467: 0151deda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 25468: 008b664c 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 25468: 008b6644 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 25469: 0068bafc 220 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 25470: 002c1bb8 8 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 25471: 0151b4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 25472: 014e713c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ - 25473: 0082d950 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminsb │ │ │ │ + 25473: 0082d948 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminsb │ │ │ │ 25474: 0151d24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 25475: 0151cb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_DSTATE │ │ │ │ 25476: 002be62c 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ 25477: 0068fb40 772 FUNC GLOBAL DEFAULT 12 iommufd_backend_unmap_dma │ │ │ │ 25478: 014519d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_s │ │ │ │ - 25479: 0082d9cc 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminsh │ │ │ │ + 25479: 0082d9c4 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminsh │ │ │ │ 25480: 0151de3a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 25481: 014e660c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 25482: 0151d5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 25483: 00ba2e48 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 25483: 00ba2e40 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 25484: 006c0640 180 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 25485: 006a66d0 128 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 25486: 014262c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssubaddx │ │ │ │ - 25487: 0091d7ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 25488: 00a7dce8 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 25489: 00b60ae8 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 25487: 0091d7e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ + 25488: 00a7dce0 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 25489: 00b60ae0 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 25490: 0151c2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 25491: 002d3318 60 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 25492: 007b1220 200 FUNC GLOBAL DEFAULT 12 gen_gvec_rev32 │ │ │ │ 25493: 014e4fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 25494: 014e0c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 25495: 013badbc 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 25496: 014ea198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ 25497: 002c7e44 172 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 25498: 0151c81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 25499: 014ee77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 25500: 014dfe44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 25501: 0151d8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 25502: 00660008 180 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 25503: 00ad9730 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 25503: 00ad9728 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 25504: 00281df4 20 FUNC GLOBAL DEFAULT 12 kvm_init_cpu_signals │ │ │ │ - 25505: 00b43ee8 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 25506: 00b75dc4 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 25507: 00988d28 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 25505: 00b43ee0 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 25506: 00b75dbc 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 25507: 00988d20 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 25508: 014e3be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 25509: 014e0960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 25510: 0082da64 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminsw │ │ │ │ - 25511: 00a3b400 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 25510: 0082da5c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminsw │ │ │ │ + 25511: 00a3b3f8 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 25512: 01448448 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_idx_h │ │ │ │ 25513: 0064db60 1084 FUNC GLOBAL DEFAULT 12 sa1110_init │ │ │ │ 25514: 0151b946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 25515: 006d55fc 768 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 25516: 00adf7f0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 25517: 00902308 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ - 25518: 0091c6b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ + 25516: 00adf7e8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 25517: 00902300 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 25518: 0091c6ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 25519: 0151d88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 25520: 0151bf98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ 25521: 014483c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_idx_s │ │ │ │ - 25522: 0098b454 128 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 25523: 009fdca4 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 25522: 0098b44c 128 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 25523: 009fdc9c 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 25524: 0030e6e0 48 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 25525: 002ba760 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 25526: 013b8088 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ - 25527: 0086c8b8 156 FUNC GLOBAL DEFAULT 12 helper_usub8 │ │ │ │ + 25527: 0086c8b0 156 FUNC GLOBAL DEFAULT 12 helper_usub8 │ │ │ │ 25528: 014d9cec 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 25529: 0151b730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 25530: 002b8d7c 260 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 25531: 0151d66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 25532: 009cb3d4 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 25532: 009cb3cc 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 25533: 0151d25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 25534: 0151d3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 25535: 0151c544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 25536: 00a9fedc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 25537: 00b652b0 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 25536: 00a9fed4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 25537: 00b652a8 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 25538: 0151bc10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 25539: 00adbe34 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 25539: 00adbe2c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 25540: 0031db20 60 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 25541: 0092c634 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 25542: 009925b8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 25541: 0092c62c 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 25542: 009925b0 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 25543: 002f518c 724 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 25544: 0151b2ad 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 25545: 0070c3a0 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 25546: 014efd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 25547: 00b655c4 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 25547: 00b655bc 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 25548: 00670354 104 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 25549: 00af167c 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 25549: 00af1674 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 25550: 0151b32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 25551: 01414630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 25552: 0151c446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 25553: 0052d6ac 108 FUNC GLOBAL DEFAULT 12 cxl_get_hb_passthrough │ │ │ │ 25554: 014e3768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 25555: 00aff990 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 25556: 00ba9be0 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 25555: 00aff988 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 25556: 00ba9bd8 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 25557: 014ee27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 25558: 009c378c 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 25558: 009c3784 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 25559: 0151c8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 25560: 0065a894 188 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 25561: 002b56d0 436 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 25562: 0151d12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ - 25563: 007d2efc 88 FUNC GLOBAL DEFAULT 12 vfp_reg_offset │ │ │ │ + 25563: 007d2f14 88 FUNC GLOBAL DEFAULT 12 vfp_reg_offset │ │ │ │ 25564: 0151bcc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 25565: 007af50c 176 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmulh_qc │ │ │ │ - 25566: 0082ac9c 104 FUNC GLOBAL DEFAULT 12 helper_mve_vclzb │ │ │ │ + 25566: 0082ac94 104 FUNC GLOBAL DEFAULT 12 helper_mve_vclzb │ │ │ │ 25567: 0151bbf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 25568: 006a1014 624 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 25569: 014e9ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 25570: 014ea008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 25571: 0151c13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 25572: 014eb724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_READ_EVENT │ │ │ │ 25573: 014e4288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 25574: 00319b1c 1100 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ - 25575: 0082ad04 140 FUNC GLOBAL DEFAULT 12 helper_mve_vclzh │ │ │ │ + 25575: 0082acfc 140 FUNC GLOBAL DEFAULT 12 helper_mve_vclzh │ │ │ │ 25576: 014e6fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ - 25577: 0082dafc 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminub │ │ │ │ + 25577: 0082daf4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminub │ │ │ │ 25578: 00402560 428 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ - 25579: 008eea20 384 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ + 25579: 008eea18 384 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 25580: 014e035c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 25581: 014f3e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 25582: 0142812c 132 OBJECT GLOBAL DEFAULT 24 helper_info_usad8 │ │ │ │ 25583: 014f2888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ - 25584: 0082db78 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminuh │ │ │ │ + 25584: 0082db70 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminuh │ │ │ │ 25585: 002ba064 252 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 25586: 0151bbcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 25587: 0151ba00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 25588: 00ba5ca0 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 25588: 00ba5c98 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 25589: 0151b6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 25590: 014f3514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 25591: 014eeca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 25592: 014f4a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ - 25593: 0093e318 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ + 25593: 0093e310 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 25594: 002c7ef0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 25595: 0151b83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ - 25596: 0082ad90 136 FUNC GLOBAL DEFAULT 12 helper_mve_vclzw │ │ │ │ + 25596: 0082ad88 136 FUNC GLOBAL DEFAULT 12 helper_mve_vclzw │ │ │ │ 25597: 014f502c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 25598: 00b1230c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 25599: 00989840 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 25598: 00b12304 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 25599: 00989838 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 25600: 013b45f4 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 25601: 014e694c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 25602: 0151b2ba 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 25603: 002c82dc 156 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 25604: 0151b62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 25605: 014efdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 25606: 0151cf70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 25607: 014ed9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ - 25608: 0082dc10 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminuw │ │ │ │ + 25608: 0082dc08 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminuw │ │ │ │ 25609: 014e8108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 25610: 0151b6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 25611: 014de078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 25612: 0065a20c 56 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 25613: 014e4a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 25614: 00aedf54 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 25614: 00aedf4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 25615: 0151b2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ - 25616: 00b83848 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ + 25616: 00b83840 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ 25617: 0151b7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_SEND_TOO_LONG_DSTATE │ │ │ │ 25618: 006d3490 1440 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 25619: 014e0ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 25620: 006e9df4 236 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 25621: 0151c398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 25622: 008c423c 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 25623: 009c225c 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 25624: 00affdc4 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 25625: 00ac2d50 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 25622: 008c4234 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 25623: 009c2254 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 25624: 00affdbc 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 25625: 00ac2d48 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 25626: 014de220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 25627: 00aa61d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 25627: 00aa61cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 25628: 0151c4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 25629: 00b28cb0 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 25630: 00b2c97c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 25629: 00b28ca8 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 25630: 00b2c974 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 25631: 014eef14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 25632: 00b9cdf0 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ - 25633: 0083b0f8 464 FUNC GLOBAL DEFAULT 12 helper_mve_vslib │ │ │ │ + 25632: 00b9cde8 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 25633: 0083b0f0 464 FUNC GLOBAL DEFAULT 12 helper_mve_vslib │ │ │ │ 25634: 006935a4 100 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 25635: 014e0c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 25636: 007085d8 216 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 25637: 0151d43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 25638: 006d8988 628 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 25639: 002c65fc 792 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 25640: 00b5e8c0 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 25640: 00b5e8b8 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 25641: 0151ced4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 25642: 0065778c 356 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 25643: 014e55a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 25644: 00667148 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 25645: 00b2ee48 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 25645: 00b2ee40 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 25646: 0151b60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 25647: 00d414cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 25647: 00d414bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 25648: 0151cf84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 25649: 014e68bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 25650: 014145ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 25651: 014f0ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ - 25652: 0083b2c8 428 FUNC GLOBAL DEFAULT 12 helper_mve_vslih │ │ │ │ + 25652: 0083b2c0 428 FUNC GLOBAL DEFAULT 12 helper_mve_vslih │ │ │ │ 25653: 014f3270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 25654: 0151d894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 25655: 014e3b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 25656: 007b12e8 212 FUNC GLOBAL DEFAULT 12 gen_gvec_rev64 │ │ │ │ 25657: 0151cb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 25658: 013b6c90 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 25659: 014de814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 25660: 014ea8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 25661: 00aa7e54 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 25661: 00aa7e4c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 25662: 0053abb4 568 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 25663: 0151df15 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 25664: 00703a50 272 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 25665: 00a40bb0 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 25666: 00b15b98 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 25665: 00a40ba8 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 25666: 00b15b90 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ 25667: 014f02a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 25668: 0151cfae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 25669: 00cfc750 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ - 25670: 0083b474 356 FUNC GLOBAL DEFAULT 12 helper_mve_vsliw │ │ │ │ + 25669: 00cfc740 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 25670: 0083b46c 356 FUNC GLOBAL DEFAULT 12 helper_mve_vsliw │ │ │ │ 25671: 014e4188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 25672: 0151bdca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 25673: 0151d74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 25674: 00a0b44c 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 25674: 00a0b444 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 25675: 0151cc3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 25676: 00ae0eb8 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 25676: 00ae0eb0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 25677: 0151d138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 25678: 003c3120 452 FUNC GLOBAL DEFAULT 12 framebuffer_update_display │ │ │ │ 25679: 014e0db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 25680: 0151bb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 25681: 0151cc7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 25682: 014f2ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 25683: 0151cece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 25684: 013b8038 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 25685: 0144c120 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sstoh │ │ │ │ 25686: 014e11d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 25687: 00929a78 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 25688: 00b79994 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ - 25689: 008f5cf4 976 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ + 25687: 00929a70 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 25688: 00b7998c 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 25689: 008f5cec 976 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 25690: 006b442c 64 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 25691: 014f530c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 25692: 014e619c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 25693: 00b0218c 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 25693: 00b02184 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 25694: 0068e3ac 12 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 25695: 014ecb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 25696: 0151c9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 25697: 014f0c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 25698: 0151bbac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 25699: 006ac0e4 124 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 25700: 002a4120 532 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 25701: 00af7a08 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 25702: 009e14b8 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 25701: 00af7a00 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 25702: 009e14b0 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 25703: 0151cda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 25704: 00678a64 412 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 25705: 00a9d608 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 25705: 00a9d600 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 25706: 01410a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 25707: 0151d8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 25708: 0151d514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ - 25709: 0095866c 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 25710: 008abe9c 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 25709: 00958664 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ + 25710: 008abe94 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 25711: 014ef174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 25712: 0143c688 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulb │ │ │ │ 25713: 0151c91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 25714: 01416100 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 25715: 00b123c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 25715: 00b123bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 25716: 0151bcea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 25717: 0151ce12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ - 25718: 009130d4 340 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 25719: 00b6f5f4 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 25718: 009130cc 340 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ + 25719: 00b6f5ec 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ 25720: 0143c604 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulh │ │ │ │ - 25721: 0081a020 232 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su0 │ │ │ │ - 25722: 00b257c8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ - 25723: 0081a108 268 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su1 │ │ │ │ + 25721: 0081a018 232 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su0 │ │ │ │ + 25722: 00b257c0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 25723: 0081a100 268 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su1 │ │ │ │ 25724: 00667fa4 396 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 25725: 0151c0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 25726: 00b544b8 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 25726: 00b544b0 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 25727: 0051188c 184 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 25728: 004dc370 32 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ 25729: 01452ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_s16 │ │ │ │ - 25730: 00b4754c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 25731: 00930d30 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 25730: 00b47544 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 25731: 00930d28 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 25732: 0031f56c 20 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 25733: 002cf950 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 25734: 00b04d3c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 25735: 009f9b48 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 25734: 00b04d34 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 25735: 009f9b40 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 25736: 002b9a8c 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 25737: 0151b75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 25738: 002c7f98 188 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 25739: 014e1900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 25740: 014e3ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 25741: 014f36a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ - 25742: 0086cca0 60 FUNC GLOBAL DEFAULT 12 helper_uhsub16 │ │ │ │ + 25742: 0086cc98 60 FUNC GLOBAL DEFAULT 12 helper_uhsub16 │ │ │ │ 25743: 014e02bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 25744: 0151cf28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ 25745: 00645758 392 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_ipa │ │ │ │ - 25746: 00b68f98 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 25746: 00b68f90 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 25747: 0151bc7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ - 25748: 0085ae6c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_d │ │ │ │ + 25748: 0085ae64 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_d │ │ │ │ 25749: 0143c580 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulw │ │ │ │ - 25750: 00959940 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ + 25750: 00959938 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 25751: 0151d746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 25752: 00929aa0 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 25753: 00ab8074 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 25752: 00929a98 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 25753: 00ab806c 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 25754: 0151c88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ - 25755: 00970b8c 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ - 25756: 0085accc 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_h │ │ │ │ + 25755: 00970b84 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ + 25756: 0085acc4 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_h │ │ │ │ 25757: 002dcfc0 36 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 25758: 005c62d4 172 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 25759: 00511fa0 476 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 25760: 00b966c4 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 25760: 00b966bc 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 25761: 0151bcce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 25762: 0151c8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ - 25763: 009171a0 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ + 25763: 00917198 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 25764: 014e7f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 25765: 00b37ca0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 25765: 00b37c98 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 25766: 014f535c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 25767: 00ae8abc 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ - 25768: 0085ad9c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_s │ │ │ │ + 25767: 00ae8ab4 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 25768: 0085ad94 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_s │ │ │ │ 25769: 006d58fc 3440 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 25770: 002a342c 2932 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ - 25771: 0091e0d0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ + 25771: 0091e0c8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 25772: 005c853c 100 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 25773: 014ee30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 25774: 0086554c 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_d │ │ │ │ - 25775: 009fc4f8 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 25774: 00865544 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_d │ │ │ │ + 25775: 009fc4f0 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 25776: 01452ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_s16 │ │ │ │ 25777: 0151c36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 25778: 014e47e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ - 25779: 00865228 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_h │ │ │ │ + 25779: 00865220 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_h │ │ │ │ 25780: 014e82e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 25781: 0151cbce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 25782: 00490d88 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 25783: 0144a968 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_d │ │ │ │ 25784: 014e0e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 25785: 004dfbb8 80 FUNC GLOBAL DEFAULT 12 world_reset │ │ │ │ 25786: 01414528 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 25787: 0144aa70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_h │ │ │ │ 25788: 00611bf8 28 FUNC GLOBAL DEFAULT 12 vfio_mig_bytes_transferred │ │ │ │ 25789: 0151d798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 25790: 014f2a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 25791: 0151c77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 25792: 0151d5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 25793: 005cca80 148 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ - 25794: 0091ec78 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 25795: 009c3824 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ - 25796: 008653a8 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_s │ │ │ │ + 25794: 0091ec70 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ + 25795: 009c381c 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 25796: 008653a0 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_s │ │ │ │ 25797: 014f4700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 25798: 007533ac 376 FUNC GLOBAL DEFAULT 12 bcm283x_common_realize │ │ │ │ - 25799: 00aef390 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ - 25800: 0097333c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ + 25799: 00aef388 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 25800: 00973334 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 25801: 0078844c 112 FUNC GLOBAL DEFAULT 12 arm_register_pre_el_change_hook │ │ │ │ 25802: 0151d4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 25803: 014e9b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ - 25804: 00851d88 20 FUNC GLOBAL DEFAULT 12 helper_wfe │ │ │ │ + 25804: 00851d80 20 FUNC GLOBAL DEFAULT 12 helper_wfe │ │ │ │ 25805: 014eadac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 25806: 0151bbf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 25807: 014e721c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 25808: 0151b754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 25809: 00669ce4 292 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 25810: 00b91e08 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 25810: 00b91e00 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 25811: 0060dccc 244 FUNC GLOBAL DEFAULT 12 vfio_has_region_cap │ │ │ │ 25812: 0151d4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 25813: 0151bda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 25814: 00929a14 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 25814: 00929a0c 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ 25815: 0144a9ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_s │ │ │ │ - 25816: 00b90d58 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 25817: 00851770 724 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ - 25818: 0099f2f4 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ - 25819: 008f4110 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ + 25816: 00b90d50 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 25817: 00851768 724 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ + 25818: 0099f2ec 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 25819: 008f4108 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 25820: 014eb524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 25821: 014258f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshll │ │ │ │ - 25822: 00b701e0 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 25822: 00b701d8 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 25823: 0151c396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 25824: 014e9f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 25825: 014eec74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 25826: 0151cc92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 25827: 0151cbea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 25828: 0079f318 8 FUNC GLOBAL DEFAULT 12 arm_gt_sel2timer_cb │ │ │ │ 25829: 002c9908 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 25830: 00a9f9fc 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 25831: 009ee974 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 25830: 00a9f9f4 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 25831: 009ee96c 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 25832: 014ea298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 25833: 009f091c 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 25833: 009f0914 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 25834: 014ebeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 25835: 0151d0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 25836: 00785334 72 FUNC GLOBAL DEFAULT 12 arm_cpu_synchronize_from_tb │ │ │ │ 25837: 006e4798 416 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 25838: 013bcc50 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 25839: 01457c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_get_fpscr │ │ │ │ 25840: 002ca478 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ - 25841: 008ef19c 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 25842: 00a85cb4 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ - 25843: 009193ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 25844: 00b281fc 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 25845: 00b641c0 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 25846: 00aa4b30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 25847: 00b0c8e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 25841: 008ef194 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ + 25842: 00a85cac 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 25843: 009193a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ + 25844: 00b281f4 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 25845: 00b641b8 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 25846: 00aa4b28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 25847: 00b0c8dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 25848: 0151c50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 25849: 014e9bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 25850: 014eccd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 25851: 014e6bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 25852: 014ea0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 25853: 004139a4 216 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 25854: 014e7a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 25855: 014ed614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 25856: 014175a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ 25857: 0151bd80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 25858: 0030fe50 24 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ - 25859: 0095d98c 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ + 25859: 0095d984 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 25860: 004e2ecc 112 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ - 25861: 008e2f1c 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ + 25861: 008e2f14 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 25862: 0151b61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 25863: 0151cc50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 25864: 008bb1ec 2032 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 25864: 008bb1e4 2032 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 25865: 01412320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 25866: 014e4930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 25867: 00694724 60 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 25868: 00b7713c 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 25869: 00b3c460 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 25868: 00b77134 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 25869: 00b3c458 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 25870: 002bca78 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 25871: 00afdfc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 25872: 00adef20 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 25871: 00afdfb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 25872: 00adef18 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 25873: 014e5500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 25874: 014e018c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 25875: 0151b5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ - 25876: 00834dec 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarb │ │ │ │ + 25876: 00834de4 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarb │ │ │ │ 25877: 0151bd42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 25878: 00b2f7ec 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 25878: 00b2f7e4 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 25879: 0065bf9c 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 25880: 01411ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ - 25881: 00834ea8 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarh │ │ │ │ + 25881: 00834ea0 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarh │ │ │ │ 25882: 014f3df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 25883: 014f25ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 25884: 0095a168 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 25885: 00834964 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarb │ │ │ │ - 25886: 00a9f05c 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 25884: 0095a160 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ + 25885: 0083495c 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarb │ │ │ │ + 25886: 00a9f054 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 25887: 014e07e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 25888: 006abcf4 352 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 25889: 014df01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 25890: 00936198 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 25890: 00936190 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 25891: 014f0eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 25892: 00b8a8c4 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 25893: 00ae5aac 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 25892: 00b8a8bc 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 25893: 00ae5aa4 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 25894: 00513320 44 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ - 25895: 00834a20 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarh │ │ │ │ + 25895: 00834a18 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarh │ │ │ │ 25896: 0150a1b0 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 25897: 007924b0 15132 FUNC GLOBAL DEFAULT 12 register_cp_regs_for_features │ │ │ │ 25898: 014f505c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ - 25899: 00917a54 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ + 25899: 00917a4c 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ 25900: 014de6dc 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 25901: 00b01aac 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 25901: 00b01aa4 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 25902: 0151c7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 25903: 006ab9f4 48 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 25904: 014eb08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N1FRAME_EVENT │ │ │ │ - 25905: 00834f98 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarw │ │ │ │ + 25905: 00834f90 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarw │ │ │ │ 25906: 005ce9b8 836 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 25907: 014f1a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ - 25908: 009188c8 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ + 25908: 009188c0 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ 25909: 0151b67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 25910: 0141a014 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_4 │ │ │ │ 25911: 0141a064 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_5 │ │ │ │ 25912: 014f501c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 25913: 0141a0b4 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 25914: 00b2a7ac 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 25914: 00b2a7a4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 25915: 007043d4 104 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 25916: 014f0584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 25917: 0141a0e4 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 25918: 014f1d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 25919: 00b87174 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 25920: 00a49e5c 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 25919: 00b8716c 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 25920: 00a49e54 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 25921: 0141a134 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 25922: 0141a1d4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 25923: 014de3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ - 25924: 00834b10 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarw │ │ │ │ + 25924: 00834b08 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarw │ │ │ │ 25925: 0151d3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 25926: 0151cec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ - 25927: 00baec30 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ - 25928: 009705c0 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ + 25927: 00baec28 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 25928: 009705b8 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 25929: 002d2884 1068 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ - 25930: 00934174 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 25930: 0093416c 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 25931: 0151cbd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ - 25932: 0086cf34 148 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ + 25932: 0086cf2c 148 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ 25933: 0057a6c8 744 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 25934: 0151c5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 25935: 0151ba5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 25936: 0151d166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 25937: 014e652c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 25938: 00aff57c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 25939: 009b6968 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 25938: 00aff574 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 25939: 009b6960 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 25940: 014ebebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 25941: 00403cc8 796 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 25942: 014ef5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 25943: 00831268 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsb │ │ │ │ - 25944: 00970580 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 25945: 00b04918 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 25943: 00831260 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsb │ │ │ │ + 25944: 00970578 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ + 25945: 00b04910 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 25946: 00320d10 256 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 25947: 0151b4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 25948: 0098e1e4 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 25948: 0098e1dc 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 25949: 002d09c4 224 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 25950: 0083137c 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsh │ │ │ │ - 25951: 00972634 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ + 25950: 00831374 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsh │ │ │ │ + 25951: 0097262c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 25952: 014e1360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 25953: 0093522c 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 25954: 00ba7f9c 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 25953: 00935224 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 25954: 00ba7f94 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 25955: 014e2138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 25956: 009c269c 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 25956: 009c2694 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 25957: 014ee0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ - 25958: 00ad42d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 25958: 00ad42cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 25959: 0053ddbc 636 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 25960: 00adf25c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 25960: 00adf254 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 25961: 014f1898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ - 25962: 00972234 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ + 25962: 0097222c 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 25963: 0151b748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 25964: 014ec734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 25965: 00b232e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 25965: 00b232d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 25966: 0151c2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 25967: 0050c650 108 FUNC GLOBAL DEFAULT 12 fw_cfg_reset_order_override │ │ │ │ 25968: 014e56c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ - 25969: 00973a24 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ + 25969: 00973a1c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 25970: 0151ce32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 25971: 0151cd2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ - 25972: 00972c28 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 25973: 009f67c0 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 25974: 008314b4 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsw │ │ │ │ - 25975: 00972c7c 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ - 25976: 00972cd8 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ + 25972: 00972c20 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ + 25973: 009f67b8 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 25974: 008314ac 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsw │ │ │ │ + 25975: 00972c74 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ + 25976: 00972cd0 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 25977: 0151b35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 25978: 014eb9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 25979: 0151bea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 25980: 013bcc68 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ - 25981: 0091aabc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ + 25981: 0091aab4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 25982: 0151cd30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ - 25983: 00972d3c 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ + 25983: 00972d34 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 25984: 0151b600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 25985: 0151d90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 25986: 008b31a0 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 25986: 008b3198 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 25987: 014e8378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 25988: 009b7230 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 25988: 009b7228 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 25989: 014ed744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 25990: 00acfd4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 25990: 00acfd44 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 25991: 014e704c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 25992: 014d7474 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 25993: 0151c4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 25994: 0151d55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 25995: 014e48c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 25996: 00b27f4c 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 25996: 00b27f44 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 25997: 0151c3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 25998: 00428260 228 FUNC GLOBAL DEFAULT 12 gicv3_redist_lpi_pending │ │ │ │ 25999: 014e715c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 26000: 00aba308 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 26001: 00b2a670 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 26000: 00aba300 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 26001: 00b2a668 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 26002: 0151d976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 26003: 014f0e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 26004: 014dfe04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ - 26005: 00918060 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ + 26005: 00918058 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ 26006: 014e2218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 26007: 0151c06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 26008: 006ad148 48 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 26009: 00701774 84 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ - 26010: 0083f33c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarb │ │ │ │ + 26010: 0083f334 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarb │ │ │ │ 26011: 0151b2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 26012: 014ef580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_READ_EVENT │ │ │ │ - 26013: 0091b074 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 26014: 00ad9320 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 26013: 0091b06c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ + 26014: 00ad9318 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 26015: 014e9978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 26016: 0151c3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 26017: 00932d70 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 26017: 00932d68 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 26018: 014e0d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 26019: 0151c946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 26020: 0144c648 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sudot_idx_b │ │ │ │ - 26021: 0083f3c8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarh │ │ │ │ + 26021: 0083f3c0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarh │ │ │ │ 26022: 00788cd8 40 FUNC GLOBAL DEFAULT 12 arm_build_mp_affinity │ │ │ │ 26023: 006a40ac 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 26024: 014e019c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 26025: 009cc478 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 26026: 008a5228 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 26025: 009cc470 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 26026: 008a5220 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 26027: 0151b48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 26028: 00693e54 172 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 26029: 0151c2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 26030: 0151b6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 26031: 0151c94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 26032: 00b2d180 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ - 26033: 00912e1c 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ + 26032: 00b2d178 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 26033: 00912e14 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 26034: 01425870 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_ushll │ │ │ │ 26035: 014e9a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ - 26036: 008f2290 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ + 26036: 008f2288 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 26037: 0151cc32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 26038: 009ac424 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ - 26039: 00a44edc 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 26038: 009ac41c 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 26039: 00a44ed4 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 26040: 012f0e88 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 26041: 014e3748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 26042: 0151c4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 26043: 0083f458 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarw │ │ │ │ - 26044: 00a99224 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ - 26045: 00916838 348 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ + 26043: 0083f450 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarw │ │ │ │ + 26044: 00a9921c 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 26045: 00916830 348 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 26046: 014f257c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 26047: 0151c4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 26048: 00aa53d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 26048: 00aa53c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 26049: 0052970c 412 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 26050: 00b44be8 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 26050: 00b44be0 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 26051: 014ee21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISCONNECT_CONTAINER_EVENT │ │ │ │ - 26052: 008315c4 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlub │ │ │ │ + 26052: 008315bc 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlub │ │ │ │ 26053: 0151bd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 26054: 01439dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsb │ │ │ │ 26055: 0079e73c 296 FUNC GLOBAL DEFAULT 12 sve_vqm1_for_el │ │ │ │ 26056: 014f1054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 26057: 00b8950c 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ - 26058: 0089d7bc 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ + 26057: 00b89504 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 26058: 0089d7b4 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ 26059: 01412df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 26060: 00a86ecc 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ - 26061: 008316c0 296 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluh │ │ │ │ + 26060: 00a86ec4 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 26061: 008316b8 296 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluh │ │ │ │ 26062: 01439d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsh │ │ │ │ - 26063: 0095079c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ + 26063: 00950794 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 26064: 014434e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_fmlal_zzxw_s │ │ │ │ 26065: 0060e104 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 26066: 002d92d8 192 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 26067: 008b3798 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 26067: 008b3790 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 26068: 0151bc4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 26069: 014ddaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 26070: 0151caf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ - 26071: 00964920 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 26072: 008f9328 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ - 26073: 008e4704 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ + 26071: 00964918 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ + 26072: 008f9320 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 26073: 008e46fc 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 26074: 014f3260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 26075: 00afe18c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 26076: 00b18d94 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 26077: 00a9cec4 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 26078: 00a4541c 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 26079: 008317e8 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluw │ │ │ │ + 26075: 00afe184 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 26076: 00b18d8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 26077: 00a9cebc 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 26078: 00a45414 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 26079: 008317e0 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluw │ │ │ │ 26080: 01412b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 26081: 00b2b1a0 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 26081: 00b2b198 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 26082: 01439cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsw │ │ │ │ 26083: 0028c4c8 612 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 26084: 0151be18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 26085: 014e8448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 26086: 014ea538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 26087: 0151d2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 26088: 00b801b4 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 26088: 00b801ac 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 26089: 014f0594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 26090: 0097b838 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 26090: 0097b830 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 26091: 0151b288 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 26092: 00489128 128 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 26093: 0151b3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 26094: 002ba160 248 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 26095: 014e025c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 26096: 014ea188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 26097: 0151cc0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 26098: 0151bed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 26099: 014eae9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ - 26100: 0090d208 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ + 26100: 0090d200 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 26101: 0151de7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 26102: 0151c552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 26103: 00b48a84 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 26103: 00b48a7c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 26104: 014ddf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 26105: 014e736c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 26106: 014e795c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 26107: 00a99fc0 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 26107: 00a99fb8 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 26108: 014f4210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 26109: 00b82494 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 26109: 00b8248c 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 26110: 0151b962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 26111: 00a99eec 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 26111: 00a99ee4 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 26112: 0151b2c7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ 26113: 0041cdc8 820 FUNC GLOBAL DEFAULT 12 gicv3_init_irqs_and_mmio │ │ │ │ - 26114: 009df7a4 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 26114: 009df79c 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 26115: 014e705c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 26116: 014ee2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 26117: 00aa8ef4 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 26118: 00bac23c 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 26117: 00aa8eec 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 26118: 00bac234 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 26119: 0151b3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 26120: 014e5760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 26121: 014e84b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 26122: 014e5360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 26123: 014ecab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ - 26124: 0091a9e0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ + 26124: 0091a9d8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 26125: 0151cf9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 26126: 014e7ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 26127: 006a12b4 624 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 26128: 0151c7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 26129: 00a25e34 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 26129: 00a25e2c 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 26130: 0062feec 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 26131: 0151deba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 26132: 0151b906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 26133: 0151b2d3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_acpi_c │ │ │ │ 26134: 014e668c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ - 26135: 0086de50 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrtd │ │ │ │ + 26135: 0086de48 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrtd │ │ │ │ 26136: 014e4128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 26137: 00936034 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 26137: 0093602c 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 26138: 0151d0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 26139: 014e83a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 26140: 014e03ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 26141: 0036fb50 9084 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 26142: 00a0e1e0 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 26142: 00a0e1d8 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 26143: 01441b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urecpe_s │ │ │ │ - 26144: 0086de20 44 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrth │ │ │ │ + 26144: 0086de18 44 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrth │ │ │ │ 26145: 01439c40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlub │ │ │ │ - 26146: 00970b04 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ + 26146: 00970afc 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 26147: 014ef0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 26148: 014e0940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 26149: 014f436c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 26150: 014f3454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 26151: 002b9f5c 264 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 26152: 00319928 256 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 26153: 014e1c90 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 26154: 0151c5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 26155: 0031f2a0 272 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 26156: 00afe410 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 26156: 00afe408 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 26157: 01439bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshluh │ │ │ │ - 26158: 00a27704 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 26158: 00a276fc 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 26159: 0143d15c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbsb │ │ │ │ 26160: 00490b94 300 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 26161: 0086de4c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrts │ │ │ │ - 26162: 00b04424 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 26163: 00af68b8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 26164: 00aa3264 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 26161: 0086de44 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrts │ │ │ │ + 26162: 00b0441c 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 26163: 00af68b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 26164: 00aa325c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 26165: 006a266c 8 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 26166: 00a99cac 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 26166: 00a99ca4 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 26167: 014e0a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 26168: 0142fbe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_sb │ │ │ │ - 26169: 008e3874 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ + 26169: 008e386c 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 26170: 014f1f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 26171: 0151b524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ 26172: 0143d0d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbsh │ │ │ │ - 26173: 00b85a34 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 26174: 009fa4cc 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 26173: 00b85a2c 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 26174: 009fa4c4 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 26175: 014ea9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 26176: 00b788d4 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 26176: 00b788cc 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 26177: 0142fb60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_sh │ │ │ │ 26178: 0045c110 24 FUNC GLOBAL DEFAULT 12 omap_clk_get │ │ │ │ 26179: 002b81a0 192 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 26180: 0038e0a4 100 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 26181: 0151c534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 26182: 01439b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshluw │ │ │ │ 26183: 0151c2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 26184: 002d6a4c 128 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 26185: 0066aaac 156 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 26186: 0036aa84 124 FUNC GLOBAL DEFAULT 12 stream_push │ │ │ │ 26187: 014f42cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 26188: 007003d4 8 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 26189: 00b002fc 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 26189: 00b002f4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 26190: 0151b5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 26191: 008c5e18 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 26192: 00b72a58 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 26191: 008c5e10 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ + 26192: 00b72a50 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 26193: 014e8ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 26194: 0151db44 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ - 26195: 00870480 44 FUNC GLOBAL DEFAULT 12 helper_rinth_exact │ │ │ │ + 26195: 00870478 44 FUNC GLOBAL DEFAULT 12 helper_rinth_exact │ │ │ │ 26196: 012f0f90 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 26197: 00521398 232 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 26198: 0151d6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 26199: 006ac768 1856 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 26200: 004d7084 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ │ 26201: 014f0274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_EVENT │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux.so.3] │ │ │ │ 0x0000000c (INIT) 0x27c990 │ │ │ │ - 0x0000000d (FINI) 0xbb4a54 │ │ │ │ + 0x0000000d (FINI) 0xbb4a44 │ │ │ │ 0x00000019 (INIT_ARRAY) 0xde2468 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 3304 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0xde3150 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1cc │ │ │ │ 0x00000005 (STRTAB) 0x970c8 │ │ │ │ 0x00000006 (SYMTAB) 0x30b28 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: a7abe0c03880aae305b0737133139168f647f0e7 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 1484955118d44e7d49a08b616faa49b3523622e6 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -25885,35 +25885,35 @@ │ │ │ │ GLIBC_2.38 │ │ │ │ AB24RG24AR24XR24XB24 │ │ │ │ ERSTSTOR │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ -GFC UMEQd │ │ │ │ -01010101, │ │ │ │ +GFC UMEQT │ │ │ │ 01010101 │ │ │ │ +01010101t │ │ │ │ DD@@"" │ │ │ │ virtQEMU │ │ │ │ """"DDDD │ │ │ │ """"DDDD │ │ │ │ """"DDDD │ │ │ │ IHAVEOPT │ │ │ │ -TPOEVAHId │ │ │ │ -IHAVEOPTd │ │ │ │ +TPOEVAHI\ │ │ │ │ +IHAVEOPTl │ │ │ │ CIGAMDBNTPOEVAHIS │ │ │ │ DATAATAD │ │ │ │ zerodesc │ │ │ │ desczero │ │ │ │ vhdxfile │ │ │ │ W_headmetadata7g │ │ │ │ COWDKDMV │ │ │ │ -FLATVMFSSPAR, │ │ │ │ +FLATVMFSSPAR$ │ │ │ │ vmfsseSp │ │ │ │ -COWDKDMVl │ │ │ │ +COWDKDMVd │ │ │ │ COWDKDMV │ │ │ │ qem2qemuWi2k │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ gdbstub: Bad syscall format string '%s' │ │ │ │ hw/core/cpu-common.c │ │ │ │ !cpu_globals_initialized │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -12,461 +12,461 @@ │ │ │ │ ldr r1, [pc, #24] @ 27f8e4 │ │ │ │ ldr r0, [pc, #24] @ 27f8e8 │ │ │ │ ldr r2, [pc, #24] @ 27f8ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r9, r7, r4, lsl lr │ │ │ │ - addseq r5, r3, ip, ror r3 │ │ │ │ - umullseq r5, r3, r0, r3 │ │ │ │ + adceq r9, r7, r4, lsl #28 │ │ │ │ + addseq r5, r3, ip, ror #6 │ │ │ │ + addseq r5, r3, r0, lsl #7 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27f920 │ │ │ │ ldr r1, [pc, #24] @ 27f924 │ │ │ │ ldr r0, [pc, #24] @ 27f928 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a7aab0 │ │ │ │ - @ instruction: 0x009372f4 │ │ │ │ - addseq r7, r3, ip, lsl #6 │ │ │ │ + adceq sl, r7, r0, lsr #21 │ │ │ │ + addseq r7, r3, r4, ror #5 │ │ │ │ + @ instruction: 0x009372fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27f95c │ │ │ │ ldr r1, [pc, #24] @ 27f960 │ │ │ │ ldr r0, [pc, #24] @ 27f964 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq sl, r7, r4, lsr #23 │ │ │ │ - umullseq r7, r3, r4, r6 │ │ │ │ - addseq r7, r3, r0, lsr #13 │ │ │ │ + umlaleq sl, r7, r4, fp │ │ │ │ + addseq r7, r3, r4, lsl #13 │ │ │ │ + umullseq r7, r3, r0, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27f998 │ │ │ │ ldr r1, [pc, #24] @ 27f99c │ │ │ │ ldr r0, [pc, #24] @ 27f9a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq ip, r7, r8, lsr #12 │ │ │ │ + adceq ip, r7, r8, lsl r6 │ │ │ │ + addseq r8, r3, r8, ror #6 │ │ │ │ addseq r8, r3, r8, ror r3 │ │ │ │ - addseq r8, r3, r8, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27f9d8 │ │ │ │ ldr r1, [pc, #28] @ 27f9dc │ │ │ │ ldr r0, [pc, #28] @ 27f9e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq sl, fp, ip, ror #17 │ │ │ │ - @ instruction: 0x0093aebc │ │ │ │ - addseq sl, r3, r8, asr #29 │ │ │ │ + ldrdeq sl, [fp], ip @ │ │ │ │ + addseq sl, r3, ip, lsr #29 │ │ │ │ + @ instruction: 0x0093aeb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fa18 │ │ │ │ ldr r1, [pc, #28] @ 27fa1c │ │ │ │ ldr r0, [pc, #28] @ 27fa20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq ip, fp, r8, lsl #19 │ │ │ │ + adceq ip, fp, r8, ror r9 │ │ │ │ + addseq lr, r3, r0, asr r9 │ │ │ │ addseq lr, r3, r0, ror #18 │ │ │ │ - addseq lr, r3, r0, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27fa54 │ │ │ │ ldr r1, [pc, #24] @ 27fa58 │ │ │ │ ldr r0, [pc, #24] @ 27fa5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - ldrdeq ip, [fp], r8 @ │ │ │ │ - addseq lr, r3, r0, asr #22 │ │ │ │ - addseq lr, r3, r4, asr fp │ │ │ │ + adceq ip, fp, r8, asr #19 │ │ │ │ + addseq lr, r3, r0, lsr fp │ │ │ │ + addseq lr, r3, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fa94 │ │ │ │ ldr r1, [pc, #28] @ 27fa98 │ │ │ │ ldr r0, [pc, #28] @ 27fa9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27faa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq pc, fp, r0, asr r8 @ │ │ │ │ - addseq r7, r4, r4 │ │ │ │ - addseq r7, r4, r8, lsl r0 │ │ │ │ + adceq pc, fp, r0, asr #16 │ │ │ │ + @ instruction: 0x00946ff4 │ │ │ │ + addseq r7, r4, r8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fad8 │ │ │ │ ldr r1, [pc, #28] @ 27fadc │ │ │ │ ldr r0, [pc, #28] @ 27fae0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fae4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq pc, fp, ip, lsl #16 │ │ │ │ - addseq r6, r4, r0, asr #31 │ │ │ │ - @ instruction: 0x00946fd4 │ │ │ │ + strdeq pc, [fp], ip @ │ │ │ │ + @ instruction: 0x00946fb0 │ │ │ │ + addseq r6, r4, r4, asr #31 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fb1c │ │ │ │ ldr r1, [pc, #28] @ 27fb20 │ │ │ │ ldr r0, [pc, #28] @ 27fb24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fb28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r0, ip, r4, lsl sp │ │ │ │ - addseq r6, r4, ip, ror pc │ │ │ │ - umullseq r6, r4, r0, pc @ │ │ │ │ + adceq r0, ip, r4, lsl #26 │ │ │ │ + addseq r6, r4, ip, ror #30 │ │ │ │ + addseq r6, r4, r0, lsl #31 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fb60 │ │ │ │ ldr r1, [pc, #28] @ 27fb64 │ │ │ │ ldr r0, [pc, #28] @ 27fb68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fb6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - ldrdeq r0, [ip], r0 @ │ │ │ │ - addseq r6, r4, r8, lsr pc │ │ │ │ - addseq sl, r4, r4, lsr #22 │ │ │ │ + adceq r0, ip, r0, asr #25 │ │ │ │ + addseq r6, r4, r8, lsr #30 │ │ │ │ + addseq sl, r4, r4, lsl fp │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27fba0 │ │ │ │ ldr r1, [pc, #24] @ 27fba4 │ │ │ │ ldr r0, [pc, #24] @ 27fba8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r1, ip, r0, lsl #6 │ │ │ │ + strdeq r1, [ip], r0 @ │ │ │ │ + addseq ip, r4, r0, lsr #25 │ │ │ │ @ instruction: 0x0094ccb0 │ │ │ │ - addseq ip, r4, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27fbdc │ │ │ │ ldr r1, [pc, #24] @ 27fbe0 │ │ │ │ ldr r0, [pc, #24] @ 27fbe4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r1, ip, r8, ror r5 │ │ │ │ - addseq sp, r4, ip, asr #10 │ │ │ │ - addseq sp, r4, r8, asr r5 │ │ │ │ + adceq r1, ip, r8, ror #10 │ │ │ │ + addseq sp, r4, ip, lsr r5 │ │ │ │ + addseq sp, r4, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fc1c │ │ │ │ ldr r1, [pc, #28] @ 27fc20 │ │ │ │ ldr r0, [pc, #28] @ 27fc24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fc28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r1, ip, r4, lsr #22 │ │ │ │ - @ instruction: 0x009508b0 │ │ │ │ - addseq r0, r5, r4, lsl #26 │ │ │ │ + adceq r1, ip, r4, lsl fp │ │ │ │ + addseq r0, r5, r0, lsr #17 │ │ │ │ + @ instruction: 0x00950cf4 │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fc60 │ │ │ │ ldr r1, [pc, #28] @ 27fc64 │ │ │ │ ldr r0, [pc, #28] @ 27fc68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r2, ip, r4, lsl #2 │ │ │ │ - addseq r0, r5, r8, ror fp │ │ │ │ - addseq r0, r5, ip, lsl #23 │ │ │ │ + strdeq r2, [ip], r4 @ │ │ │ │ + addseq r0, r5, r8, ror #22 │ │ │ │ + addseq r0, r5, ip, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fca0 │ │ │ │ ldr r1, [pc, #28] @ 27fca4 │ │ │ │ ldr r0, [pc, #28] @ 27fca8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fcac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - ldrdeq r2, [ip], r0 @ │ │ │ │ - @ instruction: 0x00946df8 │ │ │ │ - addseq r6, r4, ip, lsl #28 │ │ │ │ + adceq r2, ip, r0, asr #3 │ │ │ │ + addseq r6, r4, r8, ror #27 │ │ │ │ + @ instruction: 0x00946dfc │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fce4 │ │ │ │ ldr r1, [pc, #28] @ 27fce8 │ │ │ │ ldr r0, [pc, #28] @ 27fcec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fcf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r3, ip, r0, ror r3 │ │ │ │ - @ instruction: 0x00946db4 │ │ │ │ - addseq r6, r4, r8, asr #27 │ │ │ │ + adceq r3, ip, r0, ror #6 │ │ │ │ + addseq r6, r4, r4, lsr #27 │ │ │ │ + @ instruction: 0x00946db8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fd28 │ │ │ │ ldr r1, [pc, #28] @ 27fd2c │ │ │ │ ldr r0, [pc, #28] @ 27fd30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fd34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r3, ip, ip, lsr #6 │ │ │ │ - addseq r6, r4, r0, ror sp │ │ │ │ - addseq r6, r4, r4, lsl #27 │ │ │ │ + adceq r3, ip, ip, lsl r3 │ │ │ │ + addseq r6, r4, r0, ror #26 │ │ │ │ + addseq r6, r4, r4, ror sp │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fd6c │ │ │ │ ldr r1, [pc, #28] @ 27fd70 │ │ │ │ ldr r0, [pc, #28] @ 27fd74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fd78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r3, ip, r8, ror #5 │ │ │ │ - addseq r6, r4, ip, lsr #26 │ │ │ │ - addseq ip, r4, r0, lsl #27 │ │ │ │ + ldrdeq r3, [ip], r8 @ │ │ │ │ + addseq r6, r4, ip, lsl sp │ │ │ │ + addseq ip, r4, r0, ror sp │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fdb0 │ │ │ │ ldr r1, [pc, #28] @ 27fdb4 │ │ │ │ ldr r0, [pc, #28] @ 27fdb8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fdbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r4, ip, r0, asr #32 │ │ │ │ - addseq r6, r4, r8, ror #25 │ │ │ │ - @ instruction: 0x00946cfc │ │ │ │ + adceq r4, ip, r0, lsr r0 │ │ │ │ + @ instruction: 0x00946cd8 │ │ │ │ + addseq r6, r4, ip, ror #25 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fdf4 │ │ │ │ ldr r1, [pc, #28] @ 27fdf8 │ │ │ │ ldr r0, [pc, #28] @ 27fdfc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fe00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - strdeq r4, [ip], r4 @ │ │ │ │ - addseq r6, r4, r4, lsr #25 │ │ │ │ - @ instruction: 0x00946cb8 │ │ │ │ + adceq r4, ip, r4, ror #3 │ │ │ │ + umullseq r6, r4, r4, ip │ │ │ │ + addseq r6, r4, r8, lsr #25 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fe38 │ │ │ │ ldr r1, [pc, #28] @ 27fe3c │ │ │ │ ldr r0, [pc, #28] @ 27fe40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fe44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r4, ip, r4, lsl #6 │ │ │ │ - addseq r6, r4, r0, ror #24 │ │ │ │ - addseq r6, r4, r4, ror ip │ │ │ │ + strdeq r4, [ip], r4 @ │ │ │ │ + addseq r6, r4, r0, asr ip │ │ │ │ + addseq r6, r4, r4, ror #24 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fe7c │ │ │ │ ldr r1, [pc, #28] @ 27fe80 │ │ │ │ ldr r0, [pc, #28] @ 27fe84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fe88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r4, ip, r0, asr #5 │ │ │ │ - addseq r6, r4, ip, lsl ip │ │ │ │ - addseq ip, r4, r0, ror ip │ │ │ │ + @ instruction: 0x00ac42b0 │ │ │ │ + addseq r6, r4, ip, lsl #24 │ │ │ │ + addseq ip, r4, r0, ror #24 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fec0 │ │ │ │ ldr r1, [pc, #28] @ 27fec4 │ │ │ │ ldr r0, [pc, #28] @ 27fec8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fecc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r4, ip, ip, ror r2 │ │ │ │ - @ instruction: 0x00946bd8 │ │ │ │ - addseq r6, r4, ip, ror #23 │ │ │ │ + adceq r4, ip, ip, ror #4 │ │ │ │ + addseq r6, r4, r8, asr #23 │ │ │ │ + @ instruction: 0x00946bdc │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27ff04 │ │ │ │ ldr r1, [pc, #28] @ 27ff08 │ │ │ │ ldr r0, [pc, #28] @ 27ff0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27ff10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r4, ip, r0, lsl r3 │ │ │ │ - umullseq r6, r4, r4, fp │ │ │ │ - addseq r6, r4, r8, lsr #23 │ │ │ │ + adceq r4, ip, r0, lsl #6 │ │ │ │ + addseq r6, r4, r4, lsl #23 │ │ │ │ + umullseq r6, r4, r8, fp │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27ff48 │ │ │ │ ldr r1, [pc, #28] @ 27ff4c │ │ │ │ ldr r0, [pc, #28] @ 27ff50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27ff54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r4, ip, r8, lsr #7 │ │ │ │ - addseq r6, r4, r0, asr fp │ │ │ │ - addseq r6, r4, r4, ror #22 │ │ │ │ + umlaleq r4, ip, r8, r3 │ │ │ │ + addseq r6, r4, r0, asr #22 │ │ │ │ + addseq r6, r4, r4, asr fp │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27ff8c │ │ │ │ ldr r1, [pc, #28] @ 27ff90 │ │ │ │ ldr r0, [pc, #28] @ 27ff94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27ff98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r4, ip, r4, ror #6 │ │ │ │ - addseq r6, r4, ip, lsl #22 │ │ │ │ - addseq r6, r4, r0, lsr #22 │ │ │ │ + adceq r4, ip, r4, asr r3 │ │ │ │ + @ instruction: 0x00946afc │ │ │ │ + addseq r6, r4, r0, lsl fp │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27ffd0 │ │ │ │ ldr r1, [pc, #28] @ 27ffd4 │ │ │ │ ldr r0, [pc, #28] @ 27ffd8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27ffdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r4, ip, r4, ror #11 │ │ │ │ - addseq r6, r4, r8, asr #21 │ │ │ │ - @ instruction: 0x00946adc │ │ │ │ + ldrdeq r4, [ip], r4 @ │ │ │ │ + @ instruction: 0x00946ab8 │ │ │ │ + addseq r6, r4, ip, asr #21 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #32] @ 280018 │ │ │ │ ldr r1, [pc, #32] @ 28001c │ │ │ │ @@ -474,1837 +474,1837 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1216 @ 0x4c0 │ │ │ │ ldr r2, [pc, #24] @ 280024 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r4, ip, r4, lsl #13 │ │ │ │ - addseq r6, r4, r0, lsl #21 │ │ │ │ - umullseq r6, r4, r4, sl │ │ │ │ + adceq r4, ip, r4, ror r6 │ │ │ │ + addseq r6, r4, r0, ror sl │ │ │ │ + addseq r6, r4, r4, lsl #21 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28005c │ │ │ │ ldr r1, [pc, #28] @ 280060 │ │ │ │ ldr r0, [pc, #28] @ 280064 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280068 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1232 @ 0x4d0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r4, ip, ip, lsr r6 │ │ │ │ - addseq r6, r4, ip, lsr sl │ │ │ │ - addseq r6, r4, r0, asr sl │ │ │ │ + adceq r4, ip, ip, lsr #12 │ │ │ │ + addseq r6, r4, ip, lsr #20 │ │ │ │ + addseq r6, r4, r0, asr #20 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2800a0 │ │ │ │ ldr r1, [pc, #28] @ 2800a4 │ │ │ │ ldr r0, [pc, #28] @ 2800a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2800ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r6, ip, r8, lsl fp │ │ │ │ - @ instruction: 0x009469f8 │ │ │ │ - addseq r6, r4, ip, lsl #20 │ │ │ │ + adceq r6, ip, r8, lsl #22 │ │ │ │ + addseq r6, r4, r8, ror #19 │ │ │ │ + @ instruction: 0x009469fc │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2800e4 │ │ │ │ ldr r1, [pc, #28] @ 2800e8 │ │ │ │ ldr r0, [pc, #28] @ 2800ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2800f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r6, ip, r0, lsr #27 │ │ │ │ - @ instruction: 0x009469b4 │ │ │ │ - addseq r6, r4, r8, asr #19 │ │ │ │ + umlaleq r6, ip, r0, sp │ │ │ │ + addseq r6, r4, r4, lsr #19 │ │ │ │ + @ instruction: 0x009469b8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280124 │ │ │ │ ldr r1, [pc, #24] @ 280128 │ │ │ │ ldr r0, [pc, #24] @ 28012c │ │ │ │ ldr r2, [pc, #24] @ 280130 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r6, ip, r8, lsr #28 │ │ │ │ - addseq r6, r4, r0, ror r9 │ │ │ │ - addseq r6, r4, r4, lsl #19 │ │ │ │ + adceq r6, ip, r8, lsl lr │ │ │ │ + addseq r6, r4, r0, ror #18 │ │ │ │ + addseq r6, r4, r4, ror r9 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280164 │ │ │ │ ldr r1, [pc, #24] @ 280168 │ │ │ │ ldr r0, [pc, #24] @ 28016c │ │ │ │ ldr r2, [pc, #24] @ 280170 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r7, ip, ip, asr #4 │ │ │ │ - addseq r6, r4, r0, lsr r9 │ │ │ │ - addseq r6, r4, r4, asr #18 │ │ │ │ + adceq r7, ip, ip, lsr r2 │ │ │ │ + addseq r6, r4, r0, lsr #18 │ │ │ │ + addseq r6, r4, r4, lsr r9 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2801a8 │ │ │ │ ldr r1, [pc, #28] @ 2801ac │ │ │ │ ldr r0, [pc, #28] @ 2801b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2801b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r7, ip, r0, lsl r2 │ │ │ │ - @ instruction: 0x009468f0 │ │ │ │ - addseq r6, r4, r4, lsl #18 │ │ │ │ + adceq r7, ip, r0, lsl #4 │ │ │ │ + addseq r6, r4, r0, ror #17 │ │ │ │ + @ instruction: 0x009468f4 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2801ec │ │ │ │ ldr r1, [pc, #28] @ 2801f0 │ │ │ │ ldr r0, [pc, #28] @ 2801f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2801f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r7, ip, r4, lsl #11 │ │ │ │ - addseq r6, r4, ip, lsr #17 │ │ │ │ - addseq ip, r4, r0, lsl #18 │ │ │ │ + adceq r7, ip, r4, ror r5 │ │ │ │ + umullseq r6, r4, ip, r8 │ │ │ │ + @ instruction: 0x0094c8f0 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28022c │ │ │ │ ldr r1, [pc, #24] @ 280230 │ │ │ │ ldr r0, [pc, #24] @ 280234 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r7, ip, r4, asr sp │ │ │ │ - addseq r0, r5, r8, lsr #11 │ │ │ │ - @ instruction: 0x009505bc │ │ │ │ + adceq r7, ip, r4, asr #26 │ │ │ │ + umullseq r0, r5, r8, r5 │ │ │ │ + addseq r0, r5, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28026c │ │ │ │ ldr r1, [pc, #28] @ 280270 │ │ │ │ ldr r0, [pc, #28] @ 280274 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r7, ip, r8, lsl sp │ │ │ │ - addseq r0, r5, ip, ror #10 │ │ │ │ - @ instruction: 0x009505bc │ │ │ │ + adceq r7, ip, r8, lsl #26 │ │ │ │ + addseq r0, r5, ip, asr r5 │ │ │ │ + addseq r0, r5, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2802ac │ │ │ │ ldr r1, [pc, #28] @ 2802b0 │ │ │ │ ldr r0, [pc, #28] @ 2802b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - ldrdeq r7, [ip], r8 @ │ │ │ │ - addseq r0, r5, ip, lsr #10 │ │ │ │ - addseq r0, r5, ip, ror r5 │ │ │ │ + adceq r7, ip, r8, asr #25 │ │ │ │ + addseq r0, r5, ip, lsl r5 │ │ │ │ + addseq r0, r5, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2802ec │ │ │ │ ldr r1, [pc, #28] @ 2802f0 │ │ │ │ ldr r0, [pc, #28] @ 2802f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - strdeq r7, [ip], r0 @ │ │ │ │ - addseq r0, r5, ip, ror #9 │ │ │ │ - addseq r0, r5, r0, lsl #10 │ │ │ │ + adceq r7, ip, r0, ror #31 │ │ │ │ + @ instruction: 0x009504dc │ │ │ │ + @ instruction: 0x009504f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28032c │ │ │ │ ldr r1, [pc, #28] @ 280330 │ │ │ │ ldr r0, [pc, #28] @ 280334 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280338 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00ac7fb0 │ │ │ │ - @ instruction: 0x009633bc │ │ │ │ - addseq r3, r6, r0, lsr #8 │ │ │ │ + adceq r7, ip, r0, lsr #31 │ │ │ │ + addseq r3, r6, ip, lsr #7 │ │ │ │ + addseq r3, r6, r0, lsl r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280370 │ │ │ │ ldr r1, [pc, #28] @ 280374 │ │ │ │ ldr r0, [pc, #28] @ 280378 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #137 @ 0x89 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r8, ip, r8, lsl #10 │ │ │ │ - addseq r4, r6, r4, asr r2 │ │ │ │ - addseq r4, r6, r4, ror #5 │ │ │ │ + strdeq r8, [ip], r8 @ │ │ │ │ + addseq r4, r6, r4, asr #4 │ │ │ │ + @ instruction: 0x009642d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2803b0 │ │ │ │ ldr r1, [pc, #28] @ 2803b4 │ │ │ │ ldr r0, [pc, #28] @ 2803b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2803bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r8, ip, r8, ror #23 │ │ │ │ - addseq r6, r4, r8, ror #13 │ │ │ │ - @ instruction: 0x009466fc │ │ │ │ + ldrdeq r8, [ip], r8 @ │ │ │ │ + @ instruction: 0x009466d8 │ │ │ │ + addseq r6, r4, ip, ror #13 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2803f4 │ │ │ │ ldr r1, [pc, #28] @ 2803f8 │ │ │ │ ldr r0, [pc, #28] @ 2803fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq sp, ip, ip, ror #13 │ │ │ │ - addseq r6, r4, r4, lsr #13 │ │ │ │ - @ instruction: 0x009466b8 │ │ │ │ + ldrdeq sp, [ip], ip @ │ │ │ │ + umullseq r6, r4, r4, r6 │ │ │ │ + addseq r6, r4, r8, lsr #13 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280438 │ │ │ │ ldr r1, [pc, #28] @ 28043c │ │ │ │ ldr r0, [pc, #28] @ 280440 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280444 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq lr, ip, r4, asr #23 │ │ │ │ - addseq r6, r4, r0, ror #12 │ │ │ │ - addseq r6, r4, r4, ror r6 │ │ │ │ + @ instruction: 0x00acebb4 │ │ │ │ + addseq r6, r4, r0, asr r6 │ │ │ │ + addseq r6, r4, r4, ror #12 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28047c │ │ │ │ ldr r1, [pc, #28] @ 280480 │ │ │ │ ldr r0, [pc, #28] @ 280484 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq lr, ip, r0, lsr #26 │ │ │ │ - addseq r9, r6, r0, lsr #18 │ │ │ │ - addseq r9, r6, r4, lsr r9 │ │ │ │ + adceq lr, ip, r0, lsl sp │ │ │ │ + addseq r9, r6, r0, lsl r9 │ │ │ │ + addseq r9, r6, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2804bc │ │ │ │ ldr r1, [pc, #28] @ 2804c0 │ │ │ │ ldr r0, [pc, #28] @ 2804c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2804c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq pc, ip, ip, ror #9 │ │ │ │ - @ instruction: 0x009465dc │ │ │ │ - @ instruction: 0x009465f0 │ │ │ │ + ldrdeq pc, [ip], ip @ │ │ │ │ + addseq r6, r4, ip, asr #11 │ │ │ │ + addseq r6, r4, r0, ror #11 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280500 │ │ │ │ ldr r1, [pc, #28] @ 280504 │ │ │ │ ldr r0, [pc, #28] @ 280508 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28050c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq pc, ip, ip, asr #14 │ │ │ │ - umullseq r6, r4, r8, r5 │ │ │ │ - addseq r6, r4, ip, lsr #11 │ │ │ │ + adceq pc, ip, ip, lsr r7 @ │ │ │ │ + addseq r6, r4, r8, lsl #11 │ │ │ │ + umullseq r6, r4, ip, r5 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280544 │ │ │ │ ldr r1, [pc, #28] @ 280548 │ │ │ │ ldr r0, [pc, #28] @ 28054c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280550 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00acfcb0 │ │ │ │ + adceq pc, ip, r0, lsr #25 │ │ │ │ + addseq ip, r6, r8, ror #18 │ │ │ │ addseq ip, r6, r8, ror r9 │ │ │ │ - addseq ip, r6, r8, lsl #19 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280588 │ │ │ │ ldr r1, [pc, #28] @ 28058c │ │ │ │ ldr r0, [pc, #28] @ 280590 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280594 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq pc, ip, r8, lsr #30 │ │ │ │ - addseq r6, r4, r0, lsl r5 │ │ │ │ - addseq r6, r4, r4, lsr #10 │ │ │ │ + adceq pc, ip, r8, lsl pc @ │ │ │ │ + addseq r6, r4, r0, lsl #10 │ │ │ │ + addseq r6, r4, r4, lsl r5 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2805cc │ │ │ │ ldr r1, [pc, #28] @ 2805d0 │ │ │ │ ldr r0, [pc, #28] @ 2805d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2805d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq pc, ip, r4, ror #29 │ │ │ │ - addseq r6, r4, ip, asr #9 │ │ │ │ - addseq r6, r4, r0, ror #9 │ │ │ │ + ldrdeq pc, [ip], r4 @ │ │ │ │ + @ instruction: 0x009464bc │ │ │ │ + @ instruction: 0x009464d0 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280610 │ │ │ │ ldr r1, [pc, #28] @ 280614 │ │ │ │ ldr r0, [pc, #28] @ 280618 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28061c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - ldrdeq r4, [sp], r0 @ │ │ │ │ - addseq r0, r7, r4, lsr #24 │ │ │ │ - addseq r0, r7, r0, asr #24 │ │ │ │ + adceq r4, sp, r0, asr #25 │ │ │ │ + addseq r0, r7, r4, lsl ip │ │ │ │ + addseq r0, r7, r0, lsr ip │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280654 │ │ │ │ ldr r1, [pc, #28] @ 280658 │ │ │ │ ldr r0, [pc, #28] @ 28065c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280660 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r4, sp, ip, lsl #25 │ │ │ │ - addseq r0, r7, r0, ror #23 │ │ │ │ - @ instruction: 0x00970bfc │ │ │ │ + adceq r4, sp, ip, ror ip │ │ │ │ + @ instruction: 0x00970bd0 │ │ │ │ + addseq r0, r7, ip, ror #23 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280698 │ │ │ │ ldr r1, [pc, #28] @ 28069c │ │ │ │ ldr r0, [pc, #28] @ 2806a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r4, sp, r8, asr #24 │ │ │ │ - addseq r0, r7, r0, lsr #23 │ │ │ │ - @ instruction: 0x00970bdc │ │ │ │ + adceq r4, sp, r8, lsr ip │ │ │ │ + umullseq r0, r7, r0, fp │ │ │ │ + addseq r0, r7, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2806d8 │ │ │ │ ldr r1, [pc, #28] @ 2806dc │ │ │ │ ldr r0, [pc, #28] @ 2806e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2806e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r4, sp, r8, lsl #24 │ │ │ │ - addseq r0, r7, ip, asr fp │ │ │ │ - @ instruction: 0x00970bb8 │ │ │ │ + strdeq r4, [sp], r8 @ │ │ │ │ + addseq r0, r7, ip, asr #22 │ │ │ │ + addseq r0, r7, r8, lsr #23 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280718 │ │ │ │ ldr r1, [pc, #24] @ 28071c │ │ │ │ ldr r0, [pc, #24] @ 280720 │ │ │ │ ldr r2, [pc, #24] @ 280724 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r2, lr, r8, lsr #23 │ │ │ │ - addseq r2, r7, ip, asr r7 │ │ │ │ - adceq r5, r6, r8, asr #8 │ │ │ │ + umlaleq r2, lr, r8, fp │ │ │ │ + addseq r2, r7, ip, asr #14 │ │ │ │ + adceq r5, r6, r8, lsr r4 │ │ │ │ muleq r0, r1, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280758 │ │ │ │ ldr r1, [pc, #24] @ 28075c │ │ │ │ ldr r0, [pc, #24] @ 280760 │ │ │ │ ldr r2, [pc, #24] @ 280764 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - ldrdeq r2, [lr], r8 @ │ │ │ │ - addseq r5, r7, ip, lsr #1 │ │ │ │ - addseq r5, r7, r0, asr #1 │ │ │ │ + adceq r2, lr, r8, asr #31 │ │ │ │ + umullseq r5, r7, ip, r0 │ │ │ │ + ldrheq r5, [r7], r0 │ │ │ │ andeq r0, r0, r3, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28079c │ │ │ │ ldr r1, [pc, #28] @ 2807a0 │ │ │ │ ldr r0, [pc, #28] @ 2807a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2807a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq lr, r1, ip, lsr #20 │ │ │ │ - @ instruction: 0x009462fc │ │ │ │ - addseq r6, r4, r0, lsl r3 │ │ │ │ + adcseq lr, r1, ip, lsl sl │ │ │ │ + addseq r6, r4, ip, ror #5 │ │ │ │ + addseq r6, r4, r0, lsl #6 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2807e0 │ │ │ │ ldr r1, [pc, #28] @ 2807e4 │ │ │ │ ldr r0, [pc, #28] @ 2807e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2807ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq lr, r1, r0, lsr pc │ │ │ │ - @ instruction: 0x009462b8 │ │ │ │ - addseq r6, r4, ip, asr #5 │ │ │ │ + adcseq lr, r1, r0, lsr #30 │ │ │ │ + addseq r6, r4, r8, lsr #5 │ │ │ │ + @ instruction: 0x009462bc │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280824 │ │ │ │ ldr r1, [pc, #28] @ 280828 │ │ │ │ ldr r0, [pc, #28] @ 28082c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280830 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b20ad8 │ │ │ │ - ldrsbeq sp, [r4], r8 │ │ │ │ - addseq sp, r4, ip, ror #1 │ │ │ │ + adcseq r0, r2, r8, asr #21 │ │ │ │ + addseq sp, r4, r8, asr #1 │ │ │ │ + ldrsbeq sp, [r4], ip │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280868 │ │ │ │ ldr r1, [pc, #28] @ 28086c │ │ │ │ ldr r0, [pc, #28] @ 280870 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - umlalseq r0, r2, r4, sl │ │ │ │ - addseq pc, r7, r8, lsl #10 │ │ │ │ - addseq pc, r7, r4, lsl r5 @ │ │ │ │ + adcseq r0, r2, r4, lsl #21 │ │ │ │ + @ instruction: 0x0097f4f8 │ │ │ │ + addseq pc, r7, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2808a8 │ │ │ │ ldr r1, [pc, #28] @ 2808ac │ │ │ │ ldr r0, [pc, #28] @ 2808b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2808b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r0, r2, r4, asr sl │ │ │ │ - addseq pc, r7, r4, asr #9 │ │ │ │ - addseq pc, r7, r8, ror #9 │ │ │ │ + adcseq r0, r2, r4, asr #20 │ │ │ │ + @ instruction: 0x0097f4b4 │ │ │ │ + @ instruction: 0x0097f4d8 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2808ec │ │ │ │ ldr r1, [pc, #28] @ 2808f0 │ │ │ │ ldr r0, [pc, #28] @ 2808f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #200 @ 0xc8 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r0, r2, r0, lsl sl │ │ │ │ - addseq pc, r7, r4, lsl #9 │ │ │ │ - addseq pc, r7, r4, asr #9 │ │ │ │ + adcseq r0, r2, r0, lsl #20 │ │ │ │ + addseq pc, r7, r4, ror r4 @ │ │ │ │ + @ instruction: 0x0097f4b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28092c │ │ │ │ ldr r1, [pc, #28] @ 280930 │ │ │ │ ldr r0, [pc, #28] @ 280934 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280938 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b209d0 │ │ │ │ - addseq lr, r7, r0, ror lr │ │ │ │ - @ instruction: 0x0097f4b4 │ │ │ │ + adcseq r0, r2, r0, asr #19 │ │ │ │ + addseq lr, r7, r0, ror #28 │ │ │ │ + addseq pc, r7, r4, lsr #9 │ │ │ │ @ instruction: 0x000005b1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280970 │ │ │ │ ldr r1, [pc, #28] @ 280974 │ │ │ │ ldr r0, [pc, #28] @ 280978 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28097c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r0, r2, ip, lsl #19 │ │ │ │ - addseq lr, r7, ip, lsr #28 │ │ │ │ - addseq pc, r7, r0, ror r4 @ │ │ │ │ + adcseq r0, r2, ip, ror r9 │ │ │ │ + addseq lr, r7, ip, lsl lr │ │ │ │ + addseq pc, r7, r0, ror #8 │ │ │ │ @ instruction: 0x000005be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2809b4 │ │ │ │ ldr r1, [pc, #28] @ 2809b8 │ │ │ │ ldr r0, [pc, #28] @ 2809bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2809c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r0, r2, r8, asr #18 │ │ │ │ - addseq lr, r7, r8, ror #27 │ │ │ │ - addseq pc, r7, ip, asr #8 │ │ │ │ + adcseq r0, r2, r8, lsr r9 │ │ │ │ + @ instruction: 0x0097edd8 │ │ │ │ + addseq pc, r7, ip, lsr r4 @ │ │ │ │ strdeq r2, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2809f8 │ │ │ │ ldr r1, [pc, #28] @ 2809fc │ │ │ │ ldr r0, [pc, #28] @ 280a00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r2, r2, r0, asr sp │ │ │ │ - addseq pc, r7, r8, ror r3 @ │ │ │ │ - addseq pc, r7, r4, lsl #7 │ │ │ │ + adcseq r2, r2, r0, asr #26 │ │ │ │ + addseq pc, r7, r8, ror #6 │ │ │ │ + addseq pc, r7, r4, ror r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280a38 │ │ │ │ ldr r1, [pc, #28] @ 280a3c │ │ │ │ ldr r0, [pc, #28] @ 280a40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280a44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r2, r2, r0, lsl sp │ │ │ │ - addseq pc, r7, r4, lsr r3 @ │ │ │ │ - addseq pc, r7, r8, asr r3 @ │ │ │ │ + adcseq r2, r2, r0, lsl #26 │ │ │ │ + addseq pc, r7, r4, lsr #6 │ │ │ │ + addseq pc, r7, r8, asr #6 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280a7c │ │ │ │ ldr r1, [pc, #28] @ 280a80 │ │ │ │ ldr r0, [pc, #28] @ 280a84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280a88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r3, r2, ip, ror #3 │ │ │ │ - addseq r6, r4, ip, lsl r0 │ │ │ │ - addseq r6, r4, r0, lsr r0 │ │ │ │ + @ instruction: 0x00b231dc │ │ │ │ + addseq r6, r4, ip │ │ │ │ + addseq r6, r4, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280ac0 │ │ │ │ ldr r1, [pc, #28] @ 280ac4 │ │ │ │ ldr r0, [pc, #28] @ 280ac8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b235f8 │ │ │ │ - addseq pc, r4, r8, lsl sp @ │ │ │ │ - addseq pc, r4, ip, lsr #26 │ │ │ │ + adcseq r3, r2, r8, ror #11 │ │ │ │ + addseq pc, r4, r8, lsl #26 │ │ │ │ + addseq pc, r4, ip, lsl sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280b00 │ │ │ │ ldr r1, [pc, #28] @ 280b04 │ │ │ │ ldr r0, [pc, #28] @ 280b08 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280b0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b235b8 │ │ │ │ - addseq r8, r8, r4, ror ip │ │ │ │ - addseq r8, r8, r0, lsr #26 │ │ │ │ + adcseq r3, r2, r8, lsr #11 │ │ │ │ + addseq r8, r8, r4, ror #24 │ │ │ │ + addseq r8, r8, r0, lsl sp │ │ │ │ muleq r0, r6, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280b44 │ │ │ │ ldr r1, [pc, #28] @ 280b48 │ │ │ │ ldr r0, [pc, #28] @ 280b4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280b50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r4, r2, r0, lsl #27 │ │ │ │ + adcseq r4, r2, r0, ror sp │ │ │ │ + addseq ip, r8, r4, asr #8 │ │ │ │ addseq ip, r8, r4, asr r4 │ │ │ │ - addseq ip, r8, r4, ror #8 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280b88 │ │ │ │ ldr r1, [pc, #28] @ 280b8c │ │ │ │ ldr r0, [pc, #28] @ 280b90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r6, r2, r8, lsl #12 │ │ │ │ - addseq r8, r9, ip, lsl #8 │ │ │ │ - addseq r8, r9, r4, lsl r4 │ │ │ │ + @ instruction: 0x00b265f8 │ │ │ │ + @ instruction: 0x009983fc │ │ │ │ + addseq r8, r9, r4, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280bc8 │ │ │ │ ldr r1, [pc, #28] @ 280bcc │ │ │ │ ldr r0, [pc, #28] @ 280bd0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280bd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r8, r2, ip, ror #12 │ │ │ │ - @ instruction: 0x00945ed0 │ │ │ │ - addseq r5, r4, r4, ror #29 │ │ │ │ + adcseq r8, r2, ip, asr r6 │ │ │ │ + addseq r5, r4, r0, asr #29 │ │ │ │ + @ instruction: 0x00945ed4 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280c0c │ │ │ │ ldr r1, [pc, #28] @ 280c10 │ │ │ │ ldr r0, [pc, #28] @ 280c14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #436 @ 0x1b4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r8, r2, r8, lsl #21 │ │ │ │ - addseq lr, r9, r4, ror #5 │ │ │ │ - @ instruction: 0x0099e2f8 │ │ │ │ + adcseq r8, r2, r8, ror sl │ │ │ │ + @ instruction: 0x0099e2d4 │ │ │ │ + addseq lr, r9, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280c4c │ │ │ │ ldr r1, [pc, #28] @ 280c50 │ │ │ │ ldr r0, [pc, #28] @ 280c54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280c58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r8, r2, r0, asr ip │ │ │ │ - addseq r5, r4, ip, asr #28 │ │ │ │ - addseq fp, r4, r0, lsr #29 │ │ │ │ + adcseq r8, r2, r0, asr #24 │ │ │ │ + addseq r5, r4, ip, lsr lr │ │ │ │ + umullseq fp, r4, r0, lr │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280c90 │ │ │ │ ldr r1, [pc, #28] @ 280c94 │ │ │ │ ldr r0, [pc, #28] @ 280c98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280c9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r8, r2, r4, asr lr │ │ │ │ - addseq r5, r4, r8, lsl #28 │ │ │ │ - addseq r5, r4, ip, lsl lr │ │ │ │ + adcseq r8, r2, r4, asr #28 │ │ │ │ + @ instruction: 0x00945df8 │ │ │ │ + addseq r5, r4, ip, lsl #28 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280cd4 │ │ │ │ ldr r1, [pc, #28] @ 280cd8 │ │ │ │ ldr r0, [pc, #28] @ 280cdc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280ce0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r8, r2, r0, lsl lr │ │ │ │ - addseq r5, r4, r4, asr #27 │ │ │ │ - @ instruction: 0x00945dd8 │ │ │ │ + adcseq r8, r2, r0, lsl #28 │ │ │ │ + @ instruction: 0x00945db4 │ │ │ │ + addseq r5, r4, r8, asr #27 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280d14 │ │ │ │ ldr r1, [pc, #24] @ 280d18 │ │ │ │ ldr r0, [pc, #24] @ 280d1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq sl, r2, r4, lsl #5 │ │ │ │ - addseq r1, sl, ip, asr #5 │ │ │ │ - addseq r1, sl, r0, ror #5 │ │ │ │ + adcseq sl, r2, r4, ror r2 │ │ │ │ + @ instruction: 0x009a12bc │ │ │ │ + @ instruction: 0x009a12d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280d54 │ │ │ │ ldr r1, [pc, #28] @ 280d58 │ │ │ │ ldr r0, [pc, #28] @ 280d5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq sl, r2, ip, lsl #6 │ │ │ │ - addseq r1, sl, r0, asr #23 │ │ │ │ - addseq r1, sl, ip, lsr ip │ │ │ │ + @ instruction: 0x00b2a2fc │ │ │ │ + @ instruction: 0x009a1bb0 │ │ │ │ + addseq r1, sl, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280d94 │ │ │ │ ldr r1, [pc, #28] @ 280d98 │ │ │ │ ldr r0, [pc, #28] @ 280d9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq ip, r2, r8, lsl #4 │ │ │ │ + @ instruction: 0x00b2c1f8 │ │ │ │ + @ instruction: 0x009ae2d4 │ │ │ │ addseq lr, sl, r4, ror #5 │ │ │ │ - @ instruction: 0x009ae2f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280dd4 │ │ │ │ ldr r1, [pc, #28] @ 280dd8 │ │ │ │ ldr r0, [pc, #28] @ 280ddc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280de0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq sp, r2, r4, ror r0 │ │ │ │ - @ instruction: 0x00944bf0 │ │ │ │ - addseq r2, fp, ip, ror #26 │ │ │ │ + adcseq sp, r2, r4, rrx │ │ │ │ + addseq r4, r4, r0, ror #23 │ │ │ │ + addseq r2, fp, ip, asr sp │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280e18 │ │ │ │ ldr r1, [pc, #28] @ 280e1c │ │ │ │ ldr r0, [pc, #28] @ 280e20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280e24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq sp, r2, r0, lsr r0 │ │ │ │ - addseq r2, fp, ip, lsr #24 │ │ │ │ - addseq sp, r3, r8, lsr #13 │ │ │ │ + adcseq sp, r2, r0, lsr #32 │ │ │ │ + addseq r2, fp, ip, lsl ip │ │ │ │ + umullseq sp, r3, r8, r6 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280e5c │ │ │ │ ldr r1, [pc, #28] @ 280e60 │ │ │ │ ldr r0, [pc, #28] @ 280e64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq sp, r2, r0, lsr #13 │ │ │ │ - addseq pc, r4, ip, ror r9 @ │ │ │ │ - addseq pc, r4, ip, asr #19 │ │ │ │ + umlalseq sp, r2, r0, r6 │ │ │ │ + addseq pc, r4, ip, ror #18 │ │ │ │ + @ instruction: 0x0094f9bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280e9c │ │ │ │ ldr r1, [pc, #28] @ 280ea0 │ │ │ │ ldr r0, [pc, #28] @ 280ea4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq sp, r2, r0, ror #12 │ │ │ │ - addseq pc, r4, ip, lsr r9 @ │ │ │ │ - addseq pc, r4, ip, lsl #19 │ │ │ │ + adcseq sp, r2, r0, asr r6 │ │ │ │ + addseq pc, r4, ip, lsr #18 │ │ │ │ + addseq pc, r4, ip, ror r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280edc │ │ │ │ ldr r1, [pc, #28] @ 280ee0 │ │ │ │ ldr r0, [pc, #28] @ 280ee4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280ee8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq sp, r2, r0, asr #18 │ │ │ │ - addseq r4, r4, r8, ror #21 │ │ │ │ - addseq r2, fp, r4, ror #24 │ │ │ │ + adcseq sp, r2, r0, lsr r9 │ │ │ │ + @ instruction: 0x00944ad8 │ │ │ │ + addseq r2, fp, r4, asr ip │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280f20 │ │ │ │ ldr r1, [pc, #28] @ 280f24 │ │ │ │ ldr r0, [pc, #28] @ 280f28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280f2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b2d8fc │ │ │ │ - @ instruction: 0x0094c9dc │ │ │ │ - @ instruction: 0x0094c9f0 │ │ │ │ + adcseq sp, r2, ip, ror #17 │ │ │ │ + addseq ip, r4, ip, asr #19 │ │ │ │ + addseq ip, r4, r0, ror #19 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280f64 │ │ │ │ ldr r1, [pc, #28] @ 280f68 │ │ │ │ ldr r0, [pc, #28] @ 280f6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b2d8b8 │ │ │ │ - addseq r5, fp, r8, lsr r6 │ │ │ │ - addseq r5, fp, ip, asr sl │ │ │ │ + adcseq sp, r2, r8, lsr #17 │ │ │ │ + addseq r5, fp, r8, lsr #12 │ │ │ │ + addseq r5, fp, ip, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280fa4 │ │ │ │ ldr r1, [pc, #28] @ 280fa8 │ │ │ │ ldr r0, [pc, #28] @ 280fac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq sp, r2, r8, ror r8 │ │ │ │ - @ instruction: 0x0093d5f4 │ │ │ │ - addseq sp, r3, r8, lsl #12 │ │ │ │ + adcseq sp, r2, r8, ror #16 │ │ │ │ + addseq sp, r3, r4, ror #11 │ │ │ │ + @ instruction: 0x0093d5f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280fe4 │ │ │ │ ldr r1, [pc, #28] @ 280fe8 │ │ │ │ ldr r0, [pc, #28] @ 280fec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280ff0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq sp, r2, r4, asr #31 │ │ │ │ - addseq ip, r4, r8, lsl r9 │ │ │ │ - addseq ip, r4, ip, lsr #18 │ │ │ │ + @ instruction: 0x00b2dfb4 │ │ │ │ + addseq ip, r4, r8, lsl #18 │ │ │ │ + addseq ip, r4, ip, lsl r9 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281028 │ │ │ │ ldr r1, [pc, #28] @ 28102c │ │ │ │ ldr r0, [pc, #28] @ 281030 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281034 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq lr, r2, r0, lsr #15 │ │ │ │ - addseq r5, r4, r0, ror sl │ │ │ │ - addseq fp, r4, r4, asr #21 │ │ │ │ + umlalseq lr, r2, r0, r7 │ │ │ │ + addseq r5, r4, r0, ror #20 │ │ │ │ + @ instruction: 0x0094bab4 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28106c │ │ │ │ ldr r1, [pc, #28] @ 281070 │ │ │ │ ldr r0, [pc, #28] @ 281074 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b2f9b4 │ │ │ │ - addseq r5, r3, r4, asr ip │ │ │ │ - addseq r5, r3, ip, ror #24 │ │ │ │ + adcseq pc, r2, r4, lsr #19 │ │ │ │ + addseq r5, r3, r4, asr #24 │ │ │ │ + addseq r5, r3, ip, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2810ac │ │ │ │ ldr r1, [pc, #28] @ 2810b0 │ │ │ │ ldr r0, [pc, #28] @ 2810b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r0, r3, r4, asr #32 │ │ │ │ - addseq r5, r3, r4, lsl ip │ │ │ │ - addseq r0, ip, ip, lsl #12 │ │ │ │ + adcseq r0, r3, r4, lsr r0 │ │ │ │ + addseq r5, r3, r4, lsl #24 │ │ │ │ + @ instruction: 0x009c05fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2810ec │ │ │ │ ldr r1, [pc, #28] @ 2810f0 │ │ │ │ ldr r0, [pc, #28] @ 2810f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r0, r3, r4 │ │ │ │ - @ instruction: 0x00935bd4 │ │ │ │ - addseq r5, r3, ip, ror #23 │ │ │ │ + @ instruction: 0x00b2fff4 │ │ │ │ + addseq r5, r3, r4, asr #23 │ │ │ │ + @ instruction: 0x00935bdc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281128 │ │ │ │ ldr r1, [pc, #24] @ 28112c │ │ │ │ ldr r0, [pc, #24] @ 281130 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r1, r3, r0, asr #6 │ │ │ │ - addseq sp, r3, ip, ror #8 │ │ │ │ - addseq sp, r3, r0, lsl #9 │ │ │ │ + adcseq r1, r3, r0, lsr r3 │ │ │ │ + addseq sp, r3, ip, asr r4 │ │ │ │ + addseq sp, r3, r0, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281168 │ │ │ │ ldr r1, [pc, #28] @ 28116c │ │ │ │ ldr r0, [pc, #28] @ 281170 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281174 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - umlalseq r1, r3, r0, r4 │ │ │ │ - @ instruction: 0x009d0ad8 │ │ │ │ - addseq r0, sp, ip, ror #21 │ │ │ │ + adcseq r1, r3, r0, lsl #9 │ │ │ │ + addseq r0, sp, r8, asr #21 │ │ │ │ + @ instruction: 0x009d0adc │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2811ac │ │ │ │ ldr r1, [pc, #28] @ 2811b0 │ │ │ │ ldr r0, [pc, #28] @ 2811b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #404 @ 0x194 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r1, r3, ip, asr #8 │ │ │ │ - umullseq r0, sp, r8, sl │ │ │ │ - addseq r0, sp, r0, asr #21 │ │ │ │ + adcseq r1, r3, ip, lsr r4 │ │ │ │ + addseq r0, sp, r8, lsl #21 │ │ │ │ + @ instruction: 0x009d0ab0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2811e8 │ │ │ │ ldr r1, [pc, #24] @ 2811ec │ │ │ │ ldr r0, [pc, #24] @ 2811f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b31bf0 │ │ │ │ - @ instruction: 0x00935ad4 │ │ │ │ - addseq r5, r3, ip, ror #21 │ │ │ │ + adcseq r1, r3, r0, ror #23 │ │ │ │ + addseq r5, r3, r4, asr #21 │ │ │ │ + @ instruction: 0x00935adc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281228 │ │ │ │ ldr r1, [pc, #28] @ 28122c │ │ │ │ ldr r0, [pc, #28] @ 281230 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281234 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b31bb4 │ │ │ │ + adcseq r1, r3, r4, lsr #23 │ │ │ │ + @ instruction: 0x009d3af8 │ │ │ │ addseq r3, sp, r8, lsl #22 │ │ │ │ - addseq r3, sp, r8, lsl fp │ │ │ │ andeq r0, r0, sp, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281268 │ │ │ │ ldr r1, [pc, #24] @ 28126c │ │ │ │ ldr r0, [pc, #24] @ 281270 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b327bc │ │ │ │ - addseq ip, sp, r4, asr r2 │ │ │ │ - umullseq ip, sp, r4, r2 │ │ │ │ + adcseq r2, r3, ip, lsr #15 │ │ │ │ + addseq ip, sp, r4, asr #4 │ │ │ │ + addseq ip, sp, r4, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2812a8 │ │ │ │ ldr r1, [pc, #28] @ 2812ac │ │ │ │ ldr r0, [pc, #28] @ 2812b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r2, r3, r0, lsl #15 │ │ │ │ - addseq r5, r3, r8, lsl sl │ │ │ │ - addseq r5, r3, r0, lsr sl │ │ │ │ + adcseq r2, r3, r0, ror r7 │ │ │ │ + addseq r5, r3, r8, lsl #20 │ │ │ │ + addseq r5, r3, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2812e8 │ │ │ │ ldr r1, [pc, #28] @ 2812ec │ │ │ │ ldr r0, [pc, #28] @ 2812f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r3, r3, r4, ror #1 │ │ │ │ - addseq pc, sp, r4, lsl r5 @ │ │ │ │ - addseq pc, sp, r8, ror #10 │ │ │ │ + ldrsbeq r3, [r3], r4 @ │ │ │ │ + addseq pc, sp, r4, lsl #10 │ │ │ │ + addseq pc, sp, r8, asr r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281328 │ │ │ │ ldr r1, [pc, #28] @ 28132c │ │ │ │ ldr r0, [pc, #28] @ 281330 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281334 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r9, r3, ip │ │ │ │ - addseq r5, r4, r0, ror r7 │ │ │ │ - addseq fp, r4, r4, asr #15 │ │ │ │ + @ instruction: 0x00b38ffc │ │ │ │ + addseq r5, r4, r0, ror #14 │ │ │ │ + @ instruction: 0x0094b7b4 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28136c │ │ │ │ ldr r1, [pc, #28] @ 281370 │ │ │ │ ldr r0, [pc, #28] @ 281374 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281378 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r8, r3, r8, asr #31 │ │ │ │ - addseq r5, r4, ip, lsr #14 │ │ │ │ - addseq r5, r4, r0, asr #14 │ │ │ │ + @ instruction: 0x00b38fb8 │ │ │ │ + addseq r5, r4, ip, lsl r7 │ │ │ │ + addseq r5, r4, r0, lsr r7 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2813b0 │ │ │ │ ldr r1, [pc, #28] @ 2813b4 │ │ │ │ ldr r0, [pc, #28] @ 2813b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #211 @ 0xd3 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r9, r3, r0, ror #8 │ │ │ │ - addseq r3, lr, r0, ror #29 │ │ │ │ - @ instruction: 0x009e3ef4 │ │ │ │ + adcseq r9, r3, r0, asr r4 │ │ │ │ + @ instruction: 0x009e3ed0 │ │ │ │ + addseq r3, lr, r4, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2813f0 │ │ │ │ ldr r1, [pc, #28] @ 2813f4 │ │ │ │ ldr r0, [pc, #28] @ 2813f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2813fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - umlalseq sl, r3, r8, r6 │ │ │ │ - addseq r5, r4, r8, lsr #13 │ │ │ │ - @ instruction: 0x009456bc │ │ │ │ + adcseq sl, r3, r8, lsl #13 │ │ │ │ + umullseq r5, r4, r8, r6 │ │ │ │ + addseq r5, r4, ip, lsr #13 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281434 │ │ │ │ ldr r1, [pc, #28] @ 281438 │ │ │ │ ldr r0, [pc, #28] @ 28143c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq fp, r3, r4, ror #29 │ │ │ │ - @ instruction: 0x009e7df0 │ │ │ │ - @ instruction: 0x009e7dfc │ │ │ │ + @ instruction: 0x00b3bed4 │ │ │ │ + addseq r7, lr, r0, ror #27 │ │ │ │ + addseq r7, lr, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281474 │ │ │ │ ldr r1, [pc, #28] @ 281478 │ │ │ │ ldr r0, [pc, #28] @ 28147c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281480 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq lr, r3, ip, lsl ip │ │ │ │ - addseq r5, r4, r4, lsr #12 │ │ │ │ - addseq r5, r4, r8, lsr r6 │ │ │ │ + adcseq lr, r3, ip, lsl #24 │ │ │ │ + addseq r5, r4, r4, lsl r6 │ │ │ │ + addseq r5, r4, r8, lsr #12 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2814b8 │ │ │ │ ldr r1, [pc, #28] @ 2814bc │ │ │ │ ldr r0, [pc, #28] @ 2814c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2814c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq pc, r3, ip, asr #10 │ │ │ │ - addseq r5, r4, r0, ror #11 │ │ │ │ - @ instruction: 0x009455f4 │ │ │ │ + adcseq pc, r3, ip, lsr r5 @ │ │ │ │ + @ instruction: 0x009455d0 │ │ │ │ + addseq r5, r4, r4, ror #11 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2814fc │ │ │ │ ldr r1, [pc, #28] @ 281500 │ │ │ │ ldr r0, [pc, #28] @ 281504 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281508 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq pc, r3, r8, lsl #10 │ │ │ │ - @ instruction: 0x009e2db0 │ │ │ │ - umullseq ip, lr, r8, sl │ │ │ │ + @ instruction: 0x00b3f4f8 │ │ │ │ + addseq r2, lr, r0, lsr #27 │ │ │ │ + addseq ip, lr, r8, lsl #21 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281540 │ │ │ │ ldr r1, [pc, #28] @ 281544 │ │ │ │ ldr r0, [pc, #28] @ 281548 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28154c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r0, r4, r8, lsr #13 │ │ │ │ - addseq r5, r4, r8, asr r5 │ │ │ │ - addseq r5, r4, ip, ror #10 │ │ │ │ + umlalseq r0, r4, r8, r6 │ │ │ │ + addseq r5, r4, r8, asr #10 │ │ │ │ + addseq r5, r4, ip, asr r5 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281584 │ │ │ │ ldr r1, [pc, #28] @ 281588 │ │ │ │ ldr r0, [pc, #28] @ 28158c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r0, r4, r4, ror #12 │ │ │ │ - addseq pc, lr, r0, lsl r2 @ │ │ │ │ - addseq pc, lr, ip, lsr r2 @ │ │ │ │ + adcseq r0, r4, r4, asr r6 │ │ │ │ + addseq pc, lr, r0, lsl #4 │ │ │ │ + addseq pc, lr, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2815c0 │ │ │ │ ldr r1, [pc, #24] @ 2815c4 │ │ │ │ ldr r0, [pc, #24] @ 2815c8 │ │ │ │ ldr r2, [pc, #24] @ 2815cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r0, r4, ip, lsr #18 │ │ │ │ - @ instruction: 0x009454d4 │ │ │ │ - addseq r5, r4, r8, ror #9 │ │ │ │ + adcseq r0, r4, ip, lsl r9 │ │ │ │ + addseq r5, r4, r4, asr #9 │ │ │ │ + @ instruction: 0x009454d8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281600 │ │ │ │ ldr r1, [pc, #24] @ 281604 │ │ │ │ ldr r0, [pc, #24] @ 281608 │ │ │ │ ldr r2, [pc, #24] @ 28160c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - ldrheq r1, [r4], r0 @ │ │ │ │ - umullseq r5, r4, r4, r4 │ │ │ │ - addseq fp, r4, r8, ror #9 │ │ │ │ + adcseq r1, r4, r0, lsr #1 │ │ │ │ + addseq r5, r4, r4, lsl #9 │ │ │ │ + @ instruction: 0x0094b4d8 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281640 │ │ │ │ ldr r1, [pc, #24] @ 281644 │ │ │ │ ldr r0, [pc, #24] @ 281648 │ │ │ │ ldr r2, [pc, #24] @ 28164c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, r8, lsr fp │ │ │ │ - @ instruction: 0x009f5fb0 │ │ │ │ - addseq r5, pc, r8, asr #31 │ │ │ │ + adcseq r1, r4, r8, lsr #22 │ │ │ │ + addseq r5, pc, r0, lsr #31 │ │ │ │ + @ instruction: 0x009f5fb8 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281684 │ │ │ │ ldr r1, [pc, #28] @ 281688 │ │ │ │ ldr r0, [pc, #28] @ 28168c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, ip, lsl r2 │ │ │ │ - addseq r7, pc, ip, ror r6 @ │ │ │ │ - @ instruction: 0x009f7cf4 │ │ │ │ + adcseq r2, r4, ip, lsl #4 │ │ │ │ + addseq r7, pc, ip, ror #12 │ │ │ │ + addseq r7, pc, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2816c4 │ │ │ │ ldr r1, [pc, #28] @ 2816c8 │ │ │ │ ldr r0, [pc, #28] @ 2816cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2816d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b421dc │ │ │ │ - addseq r7, pc, r8, lsr r6 @ │ │ │ │ - @ instruction: 0x009f7cd8 │ │ │ │ + adcseq r2, r4, ip, asr #3 │ │ │ │ + addseq r7, pc, r8, lsr #12 │ │ │ │ + addseq r7, pc, r8, asr #25 │ │ │ │ andeq r0, r0, fp, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281708 │ │ │ │ ldr r1, [pc, #28] @ 28170c │ │ │ │ ldr r0, [pc, #28] @ 281710 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281714 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - umlalseq r2, r4, r8, r1 │ │ │ │ - umullseq r5, r4, r0, r3 │ │ │ │ - addseq r5, r4, r4, lsr #7 │ │ │ │ + adcseq r2, r4, r8, lsl #3 │ │ │ │ + addseq r5, r4, r0, lsl #7 │ │ │ │ + umullseq r5, r4, r4, r3 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28174c │ │ │ │ ldr r1, [pc, #28] @ 281750 │ │ │ │ ldr r0, [pc, #28] @ 281754 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281758 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, r4, asr r1 │ │ │ │ - addseq r5, r4, ip, asr #6 │ │ │ │ - addseq fp, r4, r0, lsr #7 │ │ │ │ + adcseq r2, r4, r4, asr #2 │ │ │ │ + addseq r5, r4, ip, lsr r3 │ │ │ │ + umullseq fp, r4, r0, r3 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281790 │ │ │ │ ldr r1, [pc, #28] @ 281794 │ │ │ │ ldr r0, [pc, #28] @ 281798 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28179c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, r0, lsl r1 │ │ │ │ - addseq r2, lr, r0, ror fp │ │ │ │ - @ instruction: 0x009ec3d4 │ │ │ │ + adcseq r2, r4, r0, lsl #2 │ │ │ │ + addseq r2, lr, r0, ror #22 │ │ │ │ + addseq ip, lr, r4, asr #7 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2817d4 │ │ │ │ ldr r1, [pc, #28] @ 2817d8 │ │ │ │ ldr r0, [pc, #28] @ 2817dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2817e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, ip, asr #1 │ │ │ │ - addseq r5, r4, r4, asr #5 │ │ │ │ - @ instruction: 0x009452d8 │ │ │ │ + ldrheq r2, [r4], ip @ │ │ │ │ + @ instruction: 0x009452b4 │ │ │ │ + addseq r5, r4, r8, asr #5 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281818 │ │ │ │ ldr r1, [pc, #28] @ 28181c │ │ │ │ ldr r0, [pc, #28] @ 281820 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281824 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, ip, ror #8 │ │ │ │ - addseq r5, r4, r0, lsl #5 │ │ │ │ - umullseq r5, r4, r4, r2 │ │ │ │ + adcseq r2, r4, ip, asr r4 │ │ │ │ + addseq r5, r4, r0, ror r2 │ │ │ │ + addseq r5, r4, r4, lsl #5 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28185c │ │ │ │ ldr r1, [pc, #28] @ 281860 │ │ │ │ ldr r0, [pc, #28] @ 281864 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281868 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, ip, asr r6 │ │ │ │ - addseq r4, r4, r8, ror #2 │ │ │ │ - addseq r2, fp, r4, ror #5 │ │ │ │ + adcseq r2, r4, ip, asr #12 │ │ │ │ + addseq r4, r4, r8, asr r1 │ │ │ │ + @ instruction: 0x009b22d4 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2818a0 │ │ │ │ ldr r1, [pc, #28] @ 2818a4 │ │ │ │ ldr r0, [pc, #28] @ 2818a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, r8, lsl r6 │ │ │ │ - addseq sl, pc, ip, lsr lr @ │ │ │ │ - addseq sl, pc, r4, lsl #30 │ │ │ │ + adcseq r2, r4, r8, lsl #12 │ │ │ │ + addseq sl, pc, ip, lsr #28 │ │ │ │ + @ instruction: 0x009faef4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2818e0 │ │ │ │ ldr r1, [pc, #28] @ 2818e4 │ │ │ │ ldr r0, [pc, #28] @ 2818e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b425d8 │ │ │ │ - addseq r5, r3, r0, ror #7 │ │ │ │ - @ instruction: 0x009353f8 │ │ │ │ + adcseq r2, r4, r8, asr #11 │ │ │ │ + @ instruction: 0x009353d0 │ │ │ │ + addseq r5, r3, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28191c │ │ │ │ ldr r1, [pc, #24] @ 281920 │ │ │ │ ldr r0, [pc, #24] @ 281924 │ │ │ │ ldr r2, [pc, #24] @ 281928 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, ip, lsl #24 │ │ │ │ - @ instruction: 0x0094bfdc │ │ │ │ - @ instruction: 0x0094bff0 │ │ │ │ + @ instruction: 0x00b42bfc │ │ │ │ + addseq fp, r4, ip, asr #31 │ │ │ │ + addseq fp, r4, r0, ror #31 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281960 │ │ │ │ ldr r1, [pc, #28] @ 281964 │ │ │ │ ldr r0, [pc, #28] @ 281968 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b42bd0 │ │ │ │ - addseq ip, r3, r8, lsr ip │ │ │ │ - addseq ip, r3, ip, asr #24 │ │ │ │ + adcseq r2, r4, r0, asr #23 │ │ │ │ + addseq ip, r3, r8, lsr #24 │ │ │ │ + addseq ip, r3, ip, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2819a0 │ │ │ │ ldr r1, [pc, #28] @ 2819a4 │ │ │ │ ldr r0, [pc, #28] @ 2819a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2819ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, r8, lsr #32 │ │ │ │ - addseq pc, pc, r0, asr sl @ │ │ │ │ - addseq pc, pc, ip, asr sl @ │ │ │ │ + adcseq r3, r4, r8, lsl r0 │ │ │ │ + addseq pc, pc, r0, asr #20 │ │ │ │ + addseq pc, pc, ip, asr #20 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2819e4 │ │ │ │ ldr r1, [pc, #28] @ 2819e8 │ │ │ │ ldr r0, [pc, #28] @ 2819ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2819f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, r4, asr #5 │ │ │ │ - @ instruction: 0x009518b0 │ │ │ │ - @ instruction: 0x00a01bb8 │ │ │ │ + @ instruction: 0x00b432b4 │ │ │ │ + addseq r1, r5, r0, lsr #17 │ │ │ │ + adceq r1, r0, r8, lsr #23 │ │ │ │ andeq r0, r0, lr, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281a28 │ │ │ │ ldr r1, [pc, #28] @ 281a2c │ │ │ │ ldr r0, [pc, #28] @ 281a30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281a34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, r0, lsl #5 │ │ │ │ - addseq r1, r5, ip, ror #16 │ │ │ │ - adceq r1, r0, r4, ror fp │ │ │ │ + adcseq r3, r4, r0, ror r2 │ │ │ │ + addseq r1, r5, ip, asr r8 │ │ │ │ + adceq r1, r0, r4, ror #22 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281a6c │ │ │ │ ldr r1, [pc, #28] @ 281a70 │ │ │ │ ldr r0, [pc, #28] @ 281a74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281a78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b436fc │ │ │ │ - adceq r4, r0, r8, lsl #14 │ │ │ │ - adceq r4, r0, r8, lsl #21 │ │ │ │ + adcseq r3, r4, ip, ror #13 │ │ │ │ + strdeq r4, [r0], r8 @ │ │ │ │ + adceq r4, r0, r8, ror sl │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281ab0 │ │ │ │ ldr r1, [pc, #28] @ 281ab4 │ │ │ │ ldr r0, [pc, #28] @ 281ab8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281abc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b436b8 │ │ │ │ - adceq r4, r0, r4, asr #13 │ │ │ │ - adceq r4, r0, r0, ror #20 │ │ │ │ + adcseq r3, r4, r8, lsr #13 │ │ │ │ + @ instruction: 0x00a046b4 │ │ │ │ + adceq r4, r0, r0, asr sl │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281af4 │ │ │ │ ldr r1, [pc, #28] @ 281af8 │ │ │ │ ldr r0, [pc, #28] @ 281afc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281b00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, r8, asr ip │ │ │ │ - addseq fp, r4, r8, lsl #28 │ │ │ │ - addseq fp, r4, ip, lsl lr │ │ │ │ + adcseq r3, r4, r8, asr #24 │ │ │ │ + @ instruction: 0x0094bdf8 │ │ │ │ + addseq fp, r4, ip, lsl #28 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281b38 │ │ │ │ ldr r1, [pc, #28] @ 281b3c │ │ │ │ ldr r0, [pc, #28] @ 281b40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281b44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r0, asr #17 │ │ │ │ - addseq fp, r4, r4, asr #27 │ │ │ │ - @ instruction: 0x0094bdd8 │ │ │ │ + @ instruction: 0x00b448b0 │ │ │ │ + @ instruction: 0x0094bdb4 │ │ │ │ + addseq fp, r4, r8, asr #27 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281b7c │ │ │ │ ldr r1, [pc, #28] @ 281b80 │ │ │ │ ldr r0, [pc, #28] @ 281b84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281b88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, ip, ror r8 │ │ │ │ - umlaleq r8, r0, ip, r3 │ │ │ │ - @ instruction: 0x00a083bc │ │ │ │ + adcseq r4, r4, ip, ror #16 │ │ │ │ + adceq r8, r0, ip, lsl #7 │ │ │ │ + adceq r8, r0, ip, lsr #7 │ │ │ │ andeq r0, r0, r1, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281bc0 │ │ │ │ ldr r1, [pc, #28] @ 281bc4 │ │ │ │ ldr r0, [pc, #28] @ 281bc8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281bcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, ip, lsr #27 │ │ │ │ - addseq fp, r4, ip, lsr sp │ │ │ │ - addseq fp, r4, r0, asr sp │ │ │ │ + umlalseq r4, r4, ip, sp @ │ │ │ │ + addseq fp, r4, ip, lsr #26 │ │ │ │ + addseq fp, r4, r0, asr #26 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281c04 │ │ │ │ ldr r1, [pc, #28] @ 281c08 │ │ │ │ ldr r0, [pc, #28] @ 281c0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r8, ror #26 │ │ │ │ - umlaleq r8, r0, r0, pc @ │ │ │ │ - adceq r8, r0, r8, lsr #31 │ │ │ │ + adcseq r4, r4, r8, asr sp │ │ │ │ + adceq r8, r0, r0, lsl #31 │ │ │ │ + umlaleq r8, r0, r8, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281c44 │ │ │ │ ldr r1, [pc, #28] @ 281c48 │ │ │ │ ldr r0, [pc, #28] @ 281c4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281c50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r8, lsr #26 │ │ │ │ - adceq r8, r0, r8, asr #28 │ │ │ │ - adceq r8, r0, r8, lsl #31 │ │ │ │ + adcseq r4, r4, r8, lsl sp │ │ │ │ + adceq r8, r0, r8, lsr lr │ │ │ │ + adceq r8, r0, r8, ror pc │ │ │ │ andeq r0, r0, r5, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281c88 │ │ │ │ ldr r1, [pc, #28] @ 281c8c │ │ │ │ ldr r0, [pc, #28] @ 281c90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r4, ror #25 │ │ │ │ - addseq ip, r3, r0, lsl r9 │ │ │ │ - addseq ip, r3, r4, lsr #18 │ │ │ │ + @ instruction: 0x00b44cd4 │ │ │ │ + addseq ip, r3, r0, lsl #18 │ │ │ │ + addseq ip, r3, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #48] @ 281cdc │ │ │ │ ldr r4, [pc, #48] @ 281ce0 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -2315,83 +2315,83 @@ │ │ │ │ ldr r0, [pc, #32] @ 281ce8 │ │ │ │ ldr r3, [r3] │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #1 │ │ │ │ b 27cac4 │ │ │ │ - adceq r8, r0, r0, lsr #30 │ │ │ │ + adceq r8, r0, r0, lsl pc │ │ │ │ tsteq r8, r4, asr #2 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - adceq r8, r0, r0, lsl pc │ │ │ │ + adceq r8, r0, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281d1c │ │ │ │ ldr r1, [pc, #24] @ 281d20 │ │ │ │ ldr r0, [pc, #24] @ 281d24 │ │ │ │ ldr r2, [pc, #24] @ 281d28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - ldrsheq r5, [r4], ip @ │ │ │ │ - @ instruction: 0x0094bbdc │ │ │ │ - @ instruction: 0x0094bbf0 │ │ │ │ + adcseq r5, r4, ip, ror #1 │ │ │ │ + addseq fp, r4, ip, asr #23 │ │ │ │ + addseq fp, r4, r0, ror #23 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281d60 │ │ │ │ ldr r1, [pc, #28] @ 281d64 │ │ │ │ ldr r0, [pc, #28] @ 281d68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281d6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, r0, asr #1 │ │ │ │ - adceq r9, r0, r8, lsl #30 │ │ │ │ - adceq r9, r0, r4, lsl pc │ │ │ │ + ldrheq r5, [r4], r0 @ │ │ │ │ + strdeq r9, [r0], r8 @ │ │ │ │ + adceq r9, r0, r4, lsl #30 │ │ │ │ andeq r0, r0, r7, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281da0 │ │ │ │ ldr r1, [pc, #24] @ 281da4 │ │ │ │ ldr r0, [pc, #24] @ 281da8 │ │ │ │ ldr r2, [pc, #24] @ 281dac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, r8, ror #10 │ │ │ │ - addseq fp, r4, r8, asr fp │ │ │ │ - addseq fp, r4, ip, ror #22 │ │ │ │ + adcseq r5, r4, r8, asr r5 │ │ │ │ + addseq fp, r4, r8, asr #22 │ │ │ │ + addseq fp, r4, ip, asr fp │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281de4 │ │ │ │ ldr r1, [pc, #28] @ 281de8 │ │ │ │ ldr r0, [pc, #28] @ 281dec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281df0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, r4, ror #12 │ │ │ │ - strdeq pc, [r0], r4 @ │ │ │ │ - adceq pc, r0, r4, asr r7 @ │ │ │ │ + adcseq r5, r4, r4, asr r6 │ │ │ │ + adceq pc, r0, r4, ror #13 │ │ │ │ + adceq pc, r0, r4, asr #14 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ │ │ │ │ 00281df4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -2405,622 +2405,622 @@ │ │ │ │ ldr r0, [pc, #28] @ 281e44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, r4, lsl fp │ │ │ │ - adceq r8, r1, r0, lsl #18 │ │ │ │ - adceq r8, r1, r8, lsr #20 │ │ │ │ + adcseq r5, r4, r4, lsl #22 │ │ │ │ + strdeq r8, [r1], r0 @ │ │ │ │ + adceq r8, r1, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281e7c │ │ │ │ ldr r1, [pc, #28] @ 281e80 │ │ │ │ ldr r0, [pc, #28] @ 281e84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #183 @ 0xb7 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b45ad4 │ │ │ │ - adceq r8, r1, r0, asr #17 │ │ │ │ - adceq r8, r1, r8, lsl #20 │ │ │ │ + adcseq r5, r4, r4, asr #21 │ │ │ │ + @ instruction: 0x00a188b0 │ │ │ │ + strdeq r8, [r1], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281ebc │ │ │ │ ldr r1, [pc, #28] @ 281ec0 │ │ │ │ ldr r0, [pc, #28] @ 281ec4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #824 @ 0x338 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, ip, asr #23 │ │ │ │ - umlaleq r8, r1, r0, fp │ │ │ │ - adceq r0, r3, r4, ror #28 │ │ │ │ + @ instruction: 0x00b45bbc │ │ │ │ + adceq r8, r1, r0, lsl #23 │ │ │ │ + adceq r0, r3, r4, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281ef8 │ │ │ │ ldr r1, [pc, #24] @ 281efc │ │ │ │ ldr r0, [pc, #24] @ 281f00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, r0, asr #28 │ │ │ │ - adceq r9, r1, r4, lsl r5 │ │ │ │ - adceq r9, r1, r0, lsr #10 │ │ │ │ + adcseq r5, r4, r0, lsr lr │ │ │ │ + adceq r9, r1, r4, lsl #10 │ │ │ │ + adceq r9, r1, r0, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281f34 │ │ │ │ ldr r1, [pc, #24] @ 281f38 │ │ │ │ ldr r0, [pc, #24] @ 281f3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b45eb8 │ │ │ │ - addseq r4, r3, r8, lsl #27 │ │ │ │ - addseq r4, r3, r0, lsr #27 │ │ │ │ + adcseq r5, r4, r8, lsr #29 │ │ │ │ + addseq r4, r3, r8, ror sp │ │ │ │ + umullseq r4, r3, r0, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281f74 │ │ │ │ ldr r1, [pc, #28] @ 281f78 │ │ │ │ ldr r0, [pc, #28] @ 281f7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, ip, ror lr │ │ │ │ - adceq r9, r1, r4, ror #15 │ │ │ │ - adceq r9, r1, r4, lsl #16 │ │ │ │ + adcseq r5, r4, ip, ror #28 │ │ │ │ + ldrdeq r9, [r1], r4 @ │ │ │ │ + strdeq r9, [r1], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281fb4 │ │ │ │ ldr r1, [pc, #28] @ 281fb8 │ │ │ │ ldr r0, [pc, #28] @ 281fbc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281fc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, ip, lsr lr │ │ │ │ - adceq r9, r1, r0, lsr #15 │ │ │ │ - adceq r8, r1, r4, lsr #24 │ │ │ │ + adcseq r5, r4, ip, lsr #28 │ │ │ │ + umlaleq r9, r1, r0, r7 │ │ │ │ + adceq r8, r1, r4, lsl ip │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281ff4 │ │ │ │ ldr r1, [pc, #24] @ 281ff8 │ │ │ │ ldr r0, [pc, #24] @ 281ffc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b461b8 │ │ │ │ - addseq r4, r3, r8, asr #25 │ │ │ │ - addseq pc, fp, r0, asr #13 │ │ │ │ + adcseq r6, r4, r8, lsr #3 │ │ │ │ + @ instruction: 0x00934cb8 │ │ │ │ + @ instruction: 0x009bf6b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282034 │ │ │ │ ldr r1, [pc, #28] @ 282038 │ │ │ │ ldr r0, [pc, #28] @ 28203c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r6, r4, ip, ror r1 │ │ │ │ - addseq r4, r3, ip, lsl #25 │ │ │ │ - addseq r4, r3, r4, lsr #25 │ │ │ │ + adcseq r6, r4, ip, ror #2 │ │ │ │ + addseq r4, r3, ip, ror ip │ │ │ │ + umullseq r4, r3, r4, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282074 │ │ │ │ ldr r1, [pc, #28] @ 282078 │ │ │ │ ldr r0, [pc, #28] @ 28207c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282080 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - umlalseq r6, r4, r0, r7 │ │ │ │ - addseq r4, r4, r4, lsr #20 │ │ │ │ - addseq sl, r4, r8, ror sl │ │ │ │ + adcseq r6, r4, r0, lsl #15 │ │ │ │ + addseq r4, r4, r4, lsl sl │ │ │ │ + addseq sl, r4, r8, ror #20 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2820b8 │ │ │ │ ldr r1, [pc, #28] @ 2820bc │ │ │ │ ldr r0, [pc, #28] @ 2820c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2820c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r6, r4, ip, asr #14 │ │ │ │ - addseq r4, r4, r0, ror #19 │ │ │ │ - addseq sl, r4, r4, lsr sl │ │ │ │ + adcseq r6, r4, ip, lsr r7 │ │ │ │ + @ instruction: 0x009449d0 │ │ │ │ + addseq sl, r4, r4, lsr #20 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2820fc │ │ │ │ ldr r1, [pc, #28] @ 282100 │ │ │ │ ldr r0, [pc, #28] @ 282104 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282108 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r6, r4, r8, lsl #14 │ │ │ │ - umullseq r4, r4, ip, r9 @ │ │ │ │ - @ instruction: 0x0094a9f0 │ │ │ │ + @ instruction: 0x00b466f8 │ │ │ │ + addseq r4, r4, ip, lsl #19 │ │ │ │ + addseq sl, r4, r0, ror #19 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28213c │ │ │ │ ldr r1, [pc, #24] @ 282140 │ │ │ │ ldr r0, [pc, #24] @ 282144 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r7, r4, r4, lsr #24 │ │ │ │ + adcseq r7, r4, r4, lsl ip │ │ │ │ + adceq ip, r1, r4, asr #17 │ │ │ │ ldrdeq ip, [r1], r4 @ │ │ │ │ - adceq ip, r1, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28217c │ │ │ │ ldr r1, [pc, #28] @ 282180 │ │ │ │ ldr r0, [pc, #28] @ 282184 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, r8, asr sl │ │ │ │ - addseq r4, r3, r4, asr #22 │ │ │ │ - addseq pc, fp, ip, lsr r5 @ │ │ │ │ + adcseq r9, r4, r8, asr #20 │ │ │ │ + addseq r4, r3, r4, lsr fp │ │ │ │ + addseq pc, fp, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2821bc │ │ │ │ ldr r1, [pc, #28] @ 2821c0 │ │ │ │ ldr r0, [pc, #28] @ 2821c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, r8, lsl sl │ │ │ │ - addseq r4, r3, r4, lsl #22 │ │ │ │ - addseq r4, r3, ip, lsl fp │ │ │ │ + adcseq r9, r4, r8, lsl #20 │ │ │ │ + @ instruction: 0x00934af4 │ │ │ │ + addseq r4, r3, ip, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2821fc │ │ │ │ ldr r1, [pc, #28] @ 282200 │ │ │ │ ldr r0, [pc, #28] @ 282204 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b499d8 │ │ │ │ - adceq r6, r2, ip, lsl #10 │ │ │ │ - umullseq sl, r8, r4, lr │ │ │ │ + adcseq r9, r4, r8, asr #19 │ │ │ │ + strdeq r6, [r2], ip @ │ │ │ │ + addseq sl, r8, r4, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28223c │ │ │ │ ldr r1, [pc, #28] @ 282240 │ │ │ │ ldr r0, [pc, #28] @ 282244 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, ip, ror #31 │ │ │ │ - addseq r4, r3, r4, lsl #21 │ │ │ │ - addseq pc, fp, ip, ror r4 @ │ │ │ │ + @ instruction: 0x00b49fdc │ │ │ │ + addseq r4, r3, r4, ror sl │ │ │ │ + addseq pc, fp, ip, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28227c │ │ │ │ ldr r1, [pc, #28] @ 282280 │ │ │ │ ldr r0, [pc, #28] @ 282284 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282288 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, ip, lsr #31 │ │ │ │ - adceq r6, r4, ip, ror #5 │ │ │ │ - addseq sl, r8, r0, lsl lr │ │ │ │ + umlalseq r9, r4, ip, pc @ │ │ │ │ + ldrdeq r6, [r4], ip @ │ │ │ │ + addseq sl, r8, r0, lsl #28 │ │ │ │ andeq r0, r0, r7, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2822c0 │ │ │ │ ldr r1, [pc, #28] @ 2822c4 │ │ │ │ ldr r0, [pc, #28] @ 2822c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2822cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, r8, ror #30 │ │ │ │ - adceq r6, r4, r8, lsr #5 │ │ │ │ - addseq sl, r8, ip, asr #27 │ │ │ │ + adcseq r9, r4, r8, asr pc │ │ │ │ + umlaleq r6, r4, r8, r2 │ │ │ │ + @ instruction: 0x0098adbc │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282304 │ │ │ │ ldr r1, [pc, #28] @ 282308 │ │ │ │ ldr r0, [pc, #28] @ 28230c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282310 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, r4, lsr #30 │ │ │ │ - adceq r6, r4, r4, ror #4 │ │ │ │ - addseq sl, r8, r8, lsl #27 │ │ │ │ + adcseq r9, r4, r4, lsl pc │ │ │ │ + adceq r6, r4, r4, asr r2 │ │ │ │ + addseq sl, r8, r8, ror sp │ │ │ │ andeq r1, r0, r3, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282348 │ │ │ │ ldr r1, [pc, #28] @ 28234c │ │ │ │ ldr r0, [pc, #28] @ 282350 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282354 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, r0, ror #29 │ │ │ │ - adceq r6, r4, r0, lsr #4 │ │ │ │ - addseq sl, r8, r4, asr #26 │ │ │ │ + @ instruction: 0x00b49ed0 │ │ │ │ + adceq r6, r4, r0, lsl r2 │ │ │ │ + addseq sl, r8, r4, lsr sp │ │ │ │ @ instruction: 0x000001bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28238c │ │ │ │ ldr r1, [pc, #28] @ 282390 │ │ │ │ ldr r0, [pc, #28] @ 282394 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282398 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #536 @ 0x218 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - umlalseq r9, r4, ip, lr │ │ │ │ - ldrdeq r6, [r4], ip @ │ │ │ │ - addseq sl, r8, r0, lsl #26 │ │ │ │ + adcseq r9, r4, ip, lsl #29 │ │ │ │ + adceq r6, r4, ip, asr #3 │ │ │ │ + @ instruction: 0x0098acf0 │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2823d0 │ │ │ │ ldr r1, [pc, #28] @ 2823d4 │ │ │ │ ldr r0, [pc, #28] @ 2823d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, r8, asr lr │ │ │ │ - @ instruction: 0x009348f0 │ │ │ │ - addseq r4, r3, r8, lsl #18 │ │ │ │ + adcseq r9, r4, r8, asr #28 │ │ │ │ + addseq r4, r3, r0, ror #17 │ │ │ │ + @ instruction: 0x009348f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282410 │ │ │ │ ldr r1, [pc, #28] @ 282414 │ │ │ │ ldr r0, [pc, #28] @ 282418 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28241c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #628 @ 0x274 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, r8, lsl lr │ │ │ │ - adceq r6, r4, r8, asr r1 │ │ │ │ - addseq sl, r8, ip, ror ip │ │ │ │ + adcseq r9, r4, r8, lsl #28 │ │ │ │ + adceq r6, r4, r8, asr #2 │ │ │ │ + addseq sl, r8, ip, ror #24 │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282454 │ │ │ │ ldr r1, [pc, #28] @ 282458 │ │ │ │ ldr r0, [pc, #28] @ 28245c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282460 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #648 @ 0x288 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b49dd4 │ │ │ │ - adceq r6, r4, r4, lsl r1 │ │ │ │ - addseq sl, r8, r8, lsr ip │ │ │ │ + adcseq r9, r4, r4, asr #27 │ │ │ │ + adceq r6, r4, r4, lsl #2 │ │ │ │ + addseq sl, r8, r8, lsr #24 │ │ │ │ @ instruction: 0x000011b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282498 │ │ │ │ ldr r1, [pc, #28] @ 28249c │ │ │ │ ldr r0, [pc, #28] @ 2824a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2824a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - umlalseq r9, r4, r0, sp │ │ │ │ - ldrdeq r6, [r4], r0 @ │ │ │ │ - @ instruction: 0x0098abf4 │ │ │ │ + adcseq r9, r4, r0, lsl #27 │ │ │ │ + adceq r6, r4, r0, asr #1 │ │ │ │ + addseq sl, r8, r4, ror #23 │ │ │ │ andeq r1, r0, r6, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2824dc │ │ │ │ ldr r1, [pc, #28] @ 2824e0 │ │ │ │ ldr r0, [pc, #28] @ 2824e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2824e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #680 @ 0x2a8 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, ip, asr #26 │ │ │ │ - adceq r6, r4, ip, lsl #1 │ │ │ │ - strdeq r7, [r2], r8 @ │ │ │ │ + adcseq r9, r4, ip, lsr sp │ │ │ │ + adceq r6, r4, ip, ror r0 │ │ │ │ + adceq r7, r2, r8, ror #25 │ │ │ │ ldrdeq r1, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282520 │ │ │ │ ldr r1, [pc, #28] @ 282524 │ │ │ │ ldr r0, [pc, #28] @ 282528 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28252c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, r8, lsl #26 │ │ │ │ - adceq r6, r4, r8, asr #32 │ │ │ │ - addseq sl, r8, ip, ror #22 │ │ │ │ + @ instruction: 0x00b49cf8 │ │ │ │ + adceq r6, r4, r8, lsr r0 │ │ │ │ + addseq sl, r8, ip, asr fp │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282564 │ │ │ │ ldr r1, [pc, #28] @ 282568 │ │ │ │ ldr r0, [pc, #28] @ 28256c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282570 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #740 @ 0x2e4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, r4, asr #25 │ │ │ │ - adceq r6, r4, r4 │ │ │ │ - adceq r7, r2, r4, asr #25 │ │ │ │ + @ instruction: 0x00b49cb4 │ │ │ │ + strdeq r5, [r4], r4 @ │ │ │ │ + @ instruction: 0x00a27cb4 │ │ │ │ strheq r2, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2825a8 │ │ │ │ ldr r1, [pc, #28] @ 2825ac │ │ │ │ ldr r0, [pc, #28] @ 2825b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2825b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, r0, lsl #25 │ │ │ │ - adceq r5, r4, r0, asr #31 │ │ │ │ - addseq r8, lr, r0, asr #13 │ │ │ │ + adcseq r9, r4, r0, ror ip │ │ │ │ + @ instruction: 0x00a45fb0 │ │ │ │ + @ instruction: 0x009e86b0 │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2825ec │ │ │ │ ldr r1, [pc, #28] @ 2825f0 │ │ │ │ ldr r0, [pc, #28] @ 2825f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #784 @ 0x310 │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, ip, lsr ip │ │ │ │ - adceq r5, r4, r0, lsl #31 │ │ │ │ - addseq sl, r8, r4, lsr #21 │ │ │ │ + adcseq r9, r4, ip, lsr #24 │ │ │ │ + adceq r5, r4, r0, ror pc │ │ │ │ + umullseq sl, r8, r4, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28262c │ │ │ │ ldr r1, [pc, #28] @ 282630 │ │ │ │ ldr r0, [pc, #28] @ 282634 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282638 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #816 @ 0x330 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b49bfc │ │ │ │ - adceq r5, r4, ip, lsr pc │ │ │ │ - addseq sl, r8, r0, ror #20 │ │ │ │ + adcseq r9, r4, ip, ror #23 │ │ │ │ + adceq r5, r4, ip, lsr #30 │ │ │ │ + addseq sl, r8, r0, asr sl │ │ │ │ ldrdeq r2, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282670 │ │ │ │ ldr r1, [pc, #28] @ 282674 │ │ │ │ ldr r0, [pc, #28] @ 282678 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28267c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b49bb8 │ │ │ │ - strdeq r5, [r4], r8 @ │ │ │ │ - addseq sl, r8, ip, lsl sl │ │ │ │ + adcseq r9, r4, r8, lsr #23 │ │ │ │ + adceq r5, r4, r8, ror #29 │ │ │ │ + addseq sl, r8, ip, lsl #20 │ │ │ │ andeq r1, r0, sl, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2826b0 │ │ │ │ ldr r1, [pc, #24] @ 2826b4 │ │ │ │ ldr r0, [pc, #24] @ 2826b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r0, asr #31 │ │ │ │ - adceq r9, r2, r4, lsr #22 │ │ │ │ - adceq r9, r2, ip, lsr fp │ │ │ │ + @ instruction: 0x00b4afb0 │ │ │ │ + adceq r9, r2, r4, lsl fp │ │ │ │ + adceq r9, r2, ip, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2826f0 │ │ │ │ ldr r1, [pc, #28] @ 2826f4 │ │ │ │ ldr r0, [pc, #28] @ 2826f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r4, lsl #31 │ │ │ │ - adceq r9, r2, r4, lsl fp │ │ │ │ - addseq sl, r8, r0, lsr #19 │ │ │ │ + adcseq sl, r4, r4, ror pc │ │ │ │ + adceq r9, r2, r4, lsl #22 │ │ │ │ + umullseq sl, r8, r0, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282730 │ │ │ │ ldr r1, [pc, #28] @ 282734 │ │ │ │ ldr r0, [pc, #28] @ 282738 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - ldrsheq fp, [r4], r8 @ │ │ │ │ - adceq r9, r4, r0, lsl r9 │ │ │ │ - adceq r9, r2, r4, ror #25 │ │ │ │ + adcseq fp, r4, r8, ror #1 │ │ │ │ + adceq r9, r4, r0, lsl #18 │ │ │ │ + ldrdeq r9, [r2], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282770 │ │ │ │ ldr r1, [pc, #28] @ 282774 │ │ │ │ ldr r0, [pc, #28] @ 282778 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - ldrheq fp, [r4], r8 @ │ │ │ │ - ldrdeq r9, [r4], r0 @ │ │ │ │ - @ instruction: 0x00a29cb0 │ │ │ │ + adcseq fp, r4, r8, lsr #1 │ │ │ │ + adceq r9, r4, r0, asr #17 │ │ │ │ + adceq r9, r2, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2827b0 │ │ │ │ ldr r1, [pc, #28] @ 2827b4 │ │ │ │ ldr r0, [pc, #28] @ 2827b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2827bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq fp, r4, r8, ror r0 │ │ │ │ - adceq r9, r4, ip, lsl #17 │ │ │ │ - umlaleq r9, r2, r4, ip │ │ │ │ + adcseq fp, r4, r8, rrx │ │ │ │ + adceq r9, r4, ip, ror r8 │ │ │ │ + adceq r9, r2, r4, lsl #25 │ │ │ │ andeq r0, r0, r2, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27eff0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -3032,17 +3032,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 282810 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq fp, r4, r4, ror #22 │ │ │ │ - @ instruction: 0x009344b8 │ │ │ │ - @ instruction: 0x009344d0 │ │ │ │ + adcseq fp, r4, r4, asr fp │ │ │ │ + addseq r4, r3, r8, lsr #9 │ │ │ │ + addseq r4, r3, r0, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27eff0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -3053,457 +3053,457 @@ │ │ │ │ ldr r0, [pc, #28] @ 282864 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282868 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq fp, r4, r8, ror ip │ │ │ │ - adceq pc, r2, r4, lsr #31 │ │ │ │ - addseq sl, r8, r0, lsr r8 │ │ │ │ + adcseq fp, r4, r8, ror #24 │ │ │ │ + umlaleq pc, r2, r4, pc @ │ │ │ │ + addseq sl, r8, r0, lsr #16 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2828a0 │ │ │ │ ldr r1, [pc, #28] @ 2828a4 │ │ │ │ ldr r0, [pc, #28] @ 2828a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2828ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq fp, r4, r4, lsr ip │ │ │ │ - adceq pc, r2, r0, ror #30 │ │ │ │ - addseq sl, r8, ip, ror #15 │ │ │ │ + adcseq fp, r4, r4, lsr #24 │ │ │ │ + adceq pc, r2, r0, asr pc @ │ │ │ │ + @ instruction: 0x0098a7dc │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2828e4 │ │ │ │ ldr r1, [pc, #28] @ 2828e8 │ │ │ │ ldr r0, [pc, #28] @ 2828ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4bbf0 │ │ │ │ - adceq pc, r2, r0, lsr #30 │ │ │ │ - addseq sl, r8, ip, lsr #15 │ │ │ │ + adcseq fp, r4, r0, ror #23 │ │ │ │ + adceq pc, r2, r0, lsl pc @ │ │ │ │ + umullseq sl, r8, ip, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282924 │ │ │ │ ldr r1, [pc, #28] @ 282928 │ │ │ │ ldr r0, [pc, #28] @ 28292c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282930 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4bbb0 │ │ │ │ - ldrdeq pc, [r2], ip @ │ │ │ │ - addseq sl, r8, r8, ror #14 │ │ │ │ + adcseq fp, r4, r0, lsr #23 │ │ │ │ + adceq pc, r2, ip, asr #29 │ │ │ │ + addseq sl, r8, r8, asr r7 │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282968 │ │ │ │ ldr r1, [pc, #28] @ 28296c │ │ │ │ ldr r0, [pc, #28] @ 282970 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282974 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq fp, r4, ip, ror #22 │ │ │ │ - umlaleq pc, r2, r8, lr @ │ │ │ │ - addseq sl, r8, r4, lsr #14 │ │ │ │ + adcseq fp, r4, ip, asr fp │ │ │ │ + adceq pc, r2, r8, lsl #29 │ │ │ │ + addseq sl, r8, r4, lsl r7 │ │ │ │ andeq r0, r0, sl, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2829ac │ │ │ │ ldr r1, [pc, #28] @ 2829b0 │ │ │ │ ldr r0, [pc, #28] @ 2829b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2829b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq fp, r4, r8, lsr #22 │ │ │ │ - adceq pc, r2, r4, asr lr @ │ │ │ │ - addseq sl, r8, r0, ror #13 │ │ │ │ + adcseq fp, r4, r8, lsl fp │ │ │ │ + adceq pc, r2, r4, asr #28 │ │ │ │ + @ instruction: 0x0098a6d0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2829ec │ │ │ │ ldr r1, [pc, #24] @ 2829f0 │ │ │ │ ldr r0, [pc, #24] @ 2829f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, ip, ror r1 │ │ │ │ - adceq r9, r2, r8, ror #15 │ │ │ │ - adceq r9, r2, r0, lsl #16 │ │ │ │ + adcseq ip, r4, ip, ror #2 │ │ │ │ + ldrdeq r9, [r2], r8 @ │ │ │ │ + strdeq r9, [r2], r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282a2c │ │ │ │ ldr r1, [pc, #28] @ 282a30 │ │ │ │ ldr r0, [pc, #28] @ 282a34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, r0, asr #7 │ │ │ │ - umullseq r4, r3, r4, r2 │ │ │ │ - addseq r4, r3, ip, lsr #5 │ │ │ │ + @ instruction: 0x00b4c3b0 │ │ │ │ + addseq r4, r3, r4, lsl #5 │ │ │ │ + umullseq r4, r3, ip, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282a6c │ │ │ │ ldr r1, [pc, #28] @ 282a70 │ │ │ │ ldr r0, [pc, #28] @ 282a74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282a78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - umlalseq ip, r4, r8, r5 │ │ │ │ - @ instruction: 0x00a311b8 │ │ │ │ - adceq r1, r3, r4, lsr r2 │ │ │ │ + adcseq ip, r4, r8, lsl #11 │ │ │ │ + adceq r1, r3, r8, lsr #3 │ │ │ │ + adceq r1, r3, r4, lsr #4 │ │ │ │ andeq r0, r0, r2, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282ab0 │ │ │ │ ldr r1, [pc, #28] @ 282ab4 │ │ │ │ ldr r0, [pc, #28] @ 282ab8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282abc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, r4, asr r5 │ │ │ │ - adceq r1, r3, r4, ror r1 │ │ │ │ - strdeq r1, [r3], r0 @ │ │ │ │ + adcseq ip, r4, r4, asr #10 │ │ │ │ + adceq r1, r3, r4, ror #2 │ │ │ │ + adceq r1, r3, r0, ror #3 │ │ │ │ andeq r0, r0, r2, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282af4 │ │ │ │ ldr r1, [pc, #28] @ 282af8 │ │ │ │ ldr r0, [pc, #28] @ 282afc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, r0, asr #16 │ │ │ │ - adceq r1, r3, ip, lsl #13 │ │ │ │ - umullseq sl, r8, ip, r5 │ │ │ │ + adcseq ip, r4, r0, lsr r8 │ │ │ │ + adceq r1, r3, ip, ror r6 │ │ │ │ + addseq sl, r8, ip, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282b34 │ │ │ │ ldr r1, [pc, #28] @ 282b38 │ │ │ │ ldr r0, [pc, #28] @ 282b3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282b40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, r0, lsl #16 │ │ │ │ - adceq r1, r3, r8, asr #12 │ │ │ │ - adceq r1, r3, r0, lsl #13 │ │ │ │ + @ instruction: 0x00b4c7f0 │ │ │ │ + adceq r1, r3, r8, lsr r6 │ │ │ │ + adceq r1, r3, r0, ror r6 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282b74 │ │ │ │ ldr r1, [pc, #24] @ 282b78 │ │ │ │ ldr r0, [pc, #24] @ 282b7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, r8, ror #5 │ │ │ │ - addseq r4, r3, r8, asr #2 │ │ │ │ - addseq lr, fp, r0, asr #22 │ │ │ │ + @ instruction: 0x00b4d2d8 │ │ │ │ + addseq r4, r3, r8, lsr r1 │ │ │ │ + addseq lr, fp, r0, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282bb4 │ │ │ │ ldr r1, [pc, #28] @ 282bb8 │ │ │ │ ldr r0, [pc, #28] @ 282bbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #408 @ 0x198 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, ip, lsr #6 │ │ │ │ - addseq r4, r3, ip, lsl #2 │ │ │ │ - addseq r4, r3, r4, lsr #2 │ │ │ │ + adcseq sp, r4, ip, lsl r3 │ │ │ │ + ldrsheq r4, [r3], ip │ │ │ │ + addseq r4, r3, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282bf0 │ │ │ │ ldr r1, [pc, #24] @ 282bf4 │ │ │ │ ldr r0, [pc, #24] @ 282bf8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, r4, ror #20 │ │ │ │ + adcseq sp, r4, r4, asr sl │ │ │ │ + adceq r7, r3, r8, ror pc │ │ │ │ adceq r7, r3, r8, lsl #31 │ │ │ │ - umlaleq r7, r3, r8, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282c30 │ │ │ │ ldr r1, [pc, #28] @ 282c34 │ │ │ │ ldr r0, [pc, #28] @ 282c38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282c3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4dad8 │ │ │ │ - adceq r8, r3, r0, lsr #8 │ │ │ │ - adceq r8, r3, ip, lsr #8 │ │ │ │ + adcseq sp, r4, r8, asr #21 │ │ │ │ + adceq r8, r3, r0, lsl r4 │ │ │ │ + adceq r8, r3, ip, lsl r4 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282c74 │ │ │ │ ldr r1, [pc, #28] @ 282c78 │ │ │ │ ldr r0, [pc, #28] @ 282c7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282c80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4dcd0 │ │ │ │ - adceq r9, r3, ip, asr r3 │ │ │ │ - adceq r9, r3, r8, lsl #10 │ │ │ │ + adcseq sp, r4, r0, asr #25 │ │ │ │ + adceq r9, r3, ip, asr #6 │ │ │ │ + strdeq r9, [r3], r8 @ │ │ │ │ @ instruction: 0x000005b6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282cb8 │ │ │ │ ldr r1, [pc, #28] @ 282cbc │ │ │ │ ldr r0, [pc, #28] @ 282cc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4e1b4 │ │ │ │ - adceq fp, r3, ip, lsl #9 │ │ │ │ - @ instruction: 0x0098a3d8 │ │ │ │ + adcseq lr, r4, r4, lsr #3 │ │ │ │ + adceq fp, r3, ip, ror r4 │ │ │ │ + addseq sl, r8, r8, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282cf8 │ │ │ │ ldr r1, [pc, #28] @ 282cfc │ │ │ │ ldr r0, [pc, #28] @ 282d00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq lr, r4, r4, ror r1 │ │ │ │ - addseq r3, r3, r8, asr #31 │ │ │ │ - addseq r3, r3, r0, ror #31 │ │ │ │ + adcseq lr, r4, r4, ror #2 │ │ │ │ + @ instruction: 0x00933fb8 │ │ │ │ + @ instruction: 0x00933fd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282d38 │ │ │ │ ldr r1, [pc, #28] @ 282d3c │ │ │ │ ldr r0, [pc, #28] @ 282d40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq lr, r4, r8, lsr #11 │ │ │ │ - addseq r3, r3, r8, lsl #31 │ │ │ │ - addseq r3, r3, r0, lsr #31 │ │ │ │ + umlalseq lr, r4, r8, r5 │ │ │ │ + addseq r3, r3, r8, ror pc │ │ │ │ + umullseq r3, r3, r0, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282d78 │ │ │ │ ldr r1, [pc, #28] @ 282d7c │ │ │ │ ldr r0, [pc, #28] @ 282d80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq lr, r4, r0, asr sp │ │ │ │ - adceq lr, r3, r0, lsr #2 │ │ │ │ - adceq lr, r3, r8, lsl #3 │ │ │ │ + adcseq lr, r4, r0, asr #26 │ │ │ │ + adceq lr, r3, r0, lsl r1 │ │ │ │ + adceq lr, r3, r8, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282db8 │ │ │ │ ldr r1, [pc, #28] @ 282dbc │ │ │ │ ldr r0, [pc, #28] @ 282dc0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282dc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq lr, r4, r0, lsl sp │ │ │ │ - ldrdeq lr, [r3], ip @ │ │ │ │ - adceq lr, r3, r4, asr r1 │ │ │ │ + adcseq lr, r4, r0, lsl #26 │ │ │ │ + adceq lr, r3, ip, asr #1 │ │ │ │ + adceq lr, r3, r4, asr #2 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282dfc │ │ │ │ ldr r1, [pc, #28] @ 282e00 │ │ │ │ ldr r0, [pc, #28] @ 282e04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282e08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq lr, r4, ip, asr #25 │ │ │ │ - umlaleq lr, r3, r8, r0 │ │ │ │ - adceq lr, r3, r0, lsr #2 │ │ │ │ + @ instruction: 0x00b4ecbc │ │ │ │ + adceq lr, r3, r8, lsl #1 │ │ │ │ + adceq lr, r3, r0, lsl r1 │ │ │ │ andeq r0, r0, sl, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282e40 │ │ │ │ ldr r1, [pc, #28] @ 282e44 │ │ │ │ ldr r0, [pc, #28] @ 282e48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #169 @ 0xa9 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq lr, r4, r8, lsl #25 │ │ │ │ - adceq lr, r3, r8, asr r0 │ │ │ │ - adceq lr, r3, r8, lsl r1 │ │ │ │ + adcseq lr, r4, r8, ror ip │ │ │ │ + adceq lr, r3, r8, asr #32 │ │ │ │ + adceq lr, r3, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282e80 │ │ │ │ ldr r1, [pc, #28] @ 282e84 │ │ │ │ ldr r0, [pc, #28] @ 282e88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq lr, r4, r8, asr #24 │ │ │ │ - adceq lr, r3, r8, lsl r0 │ │ │ │ - adceq lr, r3, r0, lsl #1 │ │ │ │ + adcseq lr, r4, r8, lsr ip │ │ │ │ + adceq lr, r3, r8 │ │ │ │ + adceq lr, r3, r0, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282ec0 │ │ │ │ ldr r1, [pc, #28] @ 282ec4 │ │ │ │ ldr r0, [pc, #28] @ 282ec8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq lr, r4, r8, lsl #24 │ │ │ │ - ldrdeq sp, [r3], r8 @ │ │ │ │ - ldrdeq lr, [r3], r8 @ │ │ │ │ + @ instruction: 0x00b4ebf8 │ │ │ │ + adceq sp, r3, r8, asr #31 │ │ │ │ + adceq lr, r3, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282f00 │ │ │ │ ldr r1, [pc, #28] @ 282f04 │ │ │ │ ldr r0, [pc, #28] @ 282f08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq lr, r4, r0, lsr lr │ │ │ │ - adceq pc, r3, r4, asr r0 @ │ │ │ │ - adceq pc, r3, ip, lsl #2 │ │ │ │ + adcseq lr, r4, r0, lsr #28 │ │ │ │ + adceq pc, r3, r4, asr #32 │ │ │ │ + strdeq pc, [r3], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282f3c │ │ │ │ ldr r1, [pc, #24] @ 282f40 │ │ │ │ ldr r0, [pc, #24] @ 282f44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq pc, r4, r0, lsl #13 │ │ │ │ - adceq r3, r4, r8, asr r2 │ │ │ │ - addseq sl, r8, ip, lsr fp │ │ │ │ + adcseq pc, r4, r0, ror r6 @ │ │ │ │ + adceq r3, r4, r8, asr #4 │ │ │ │ + addseq sl, r8, ip, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27eff0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -3514,927 +3514,927 @@ │ │ │ │ ldr r0, [pc, #28] @ 282f98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq pc, r4, r8, asr pc @ │ │ │ │ - addseq r3, r3, r0, lsr sp │ │ │ │ - addseq r3, r3, r8, asr #26 │ │ │ │ + adcseq pc, r4, r8, asr #30 │ │ │ │ + addseq r3, r3, r0, lsr #26 │ │ │ │ + addseq r3, r3, r8, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282fd0 │ │ │ │ ldr r1, [pc, #28] @ 282fd4 │ │ │ │ ldr r0, [pc, #28] @ 282fd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r0, r5, ip, asr r1 │ │ │ │ - @ instruction: 0x00933cf0 │ │ │ │ - addseq r3, r3, r8, lsl #26 │ │ │ │ + adcseq r0, r5, ip, asr #2 │ │ │ │ + addseq r3, r3, r0, ror #25 │ │ │ │ + @ instruction: 0x00933cf8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28300c │ │ │ │ ldr r1, [pc, #24] @ 283010 │ │ │ │ ldr r0, [pc, #24] @ 283014 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r0, r5, r4, lsl #6 │ │ │ │ - @ instruction: 0x00933cb0 │ │ │ │ - addseq r3, r3, r8, asr #25 │ │ │ │ + @ instruction: 0x00b502f4 │ │ │ │ + addseq r3, r3, r0, lsr #25 │ │ │ │ + @ instruction: 0x00933cb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283048 │ │ │ │ ldr r1, [pc, #24] @ 28304c │ │ │ │ ldr r0, [pc, #24] @ 283050 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r1, r5, r0, ror r6 │ │ │ │ - addseq r3, r3, r4, ror ip │ │ │ │ - addseq r3, r3, ip, lsl #25 │ │ │ │ + adcseq r1, r5, r0, ror #12 │ │ │ │ + addseq r3, r3, r4, ror #24 │ │ │ │ + addseq r3, r3, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283084 │ │ │ │ ldr r1, [pc, #24] @ 283088 │ │ │ │ ldr r0, [pc, #24] @ 28308c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b517dc │ │ │ │ - addseq r3, r3, r8, lsr ip │ │ │ │ - addseq r3, r3, r0, asr ip │ │ │ │ + adcseq r1, r5, ip, asr #15 │ │ │ │ + addseq r3, r3, r8, lsr #24 │ │ │ │ + addseq r3, r3, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2830c0 │ │ │ │ ldr r1, [pc, #24] @ 2830c4 │ │ │ │ ldr r0, [pc, #24] @ 2830c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r1, r5, r0, lsl #25 │ │ │ │ - @ instruction: 0x00933bfc │ │ │ │ - addseq r3, r3, r4, lsl ip │ │ │ │ + adcseq r1, r5, r0, ror ip │ │ │ │ + addseq r3, r3, ip, ror #23 │ │ │ │ + addseq r3, r3, r4, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2830fc │ │ │ │ ldr r1, [pc, #24] @ 283100 │ │ │ │ ldr r0, [pc, #24] @ 283104 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r2, r5, r8, rrx │ │ │ │ - addseq r3, r3, r0, asr #23 │ │ │ │ - @ instruction: 0x00933bd8 │ │ │ │ + adcseq r2, r5, r8, asr r0 │ │ │ │ + @ instruction: 0x00933bb0 │ │ │ │ + addseq r3, r3, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283138 │ │ │ │ ldr r1, [pc, #24] @ 28313c │ │ │ │ ldr r0, [pc, #24] @ 283140 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r2, r5, r4, ror #3 │ │ │ │ - addseq r3, r3, r4, lsl #23 │ │ │ │ - umullseq r3, r3, ip, fp @ │ │ │ │ + @ instruction: 0x00b521d4 │ │ │ │ + addseq r3, r3, r4, ror fp │ │ │ │ + addseq r3, r3, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283174 │ │ │ │ ldr r1, [pc, #24] @ 283178 │ │ │ │ ldr r0, [pc, #24] @ 28317c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r2, r5, ip, asr #13 │ │ │ │ - addseq r3, r3, r8, asr #22 │ │ │ │ - addseq r3, r3, r0, ror #22 │ │ │ │ + @ instruction: 0x00b526bc │ │ │ │ + addseq r3, r3, r8, lsr fp │ │ │ │ + addseq r3, r3, r0, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2831b0 │ │ │ │ ldr r1, [pc, #24] @ 2831b4 │ │ │ │ ldr r0, [pc, #24] @ 2831b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r2, r5, r0, ror #21 │ │ │ │ - addseq r3, r3, ip, lsl #22 │ │ │ │ - addseq r3, r3, r4, lsr #22 │ │ │ │ + @ instruction: 0x00b52ad0 │ │ │ │ + @ instruction: 0x00933afc │ │ │ │ + addseq r3, r3, r4, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2831ec │ │ │ │ ldr r1, [pc, #24] @ 2831f0 │ │ │ │ ldr r0, [pc, #24] @ 2831f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r2, r5, r4, lsl #23 │ │ │ │ - @ instruction: 0x00933ad0 │ │ │ │ - addseq r3, r3, r8, ror #21 │ │ │ │ + adcseq r2, r5, r4, ror fp │ │ │ │ + addseq r3, r3, r0, asr #21 │ │ │ │ + @ instruction: 0x00933ad8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283228 │ │ │ │ ldr r1, [pc, #24] @ 28322c │ │ │ │ ldr r0, [pc, #24] @ 283230 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r2, r5, ip, ror sp │ │ │ │ - umullseq r3, r3, r4, sl @ │ │ │ │ - addseq r3, r3, ip, lsr #21 │ │ │ │ + adcseq r2, r5, ip, ror #26 │ │ │ │ + addseq r3, r3, r4, lsl #21 │ │ │ │ + umullseq r3, r3, ip, sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283264 │ │ │ │ ldr r1, [pc, #24] @ 283268 │ │ │ │ ldr r0, [pc, #24] @ 28326c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r8, lsr r5 │ │ │ │ - addseq r3, r3, r8, asr sl │ │ │ │ - addseq r3, r3, r0, ror sl │ │ │ │ + adcseq r3, r5, r8, lsr #10 │ │ │ │ + addseq r3, r3, r8, asr #20 │ │ │ │ + addseq r3, r3, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2832a0 │ │ │ │ ldr r1, [pc, #24] @ 2832a4 │ │ │ │ ldr r0, [pc, #24] @ 2832a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r8, lsr #19 │ │ │ │ - addseq r3, r3, ip, lsl sl │ │ │ │ - addseq r3, r3, r4, lsr sl │ │ │ │ + umlalseq r3, r5, r8, r9 │ │ │ │ + addseq r3, r3, ip, lsl #20 │ │ │ │ + addseq r3, r3, r4, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2832dc │ │ │ │ ldr r1, [pc, #24] @ 2832e0 │ │ │ │ ldr r0, [pc, #24] @ 2832e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r4, ror #22 │ │ │ │ - addseq r3, r3, r0, ror #19 │ │ │ │ - @ instruction: 0x009339f8 │ │ │ │ + adcseq r3, r5, r4, asr fp │ │ │ │ + @ instruction: 0x009339d0 │ │ │ │ + addseq r3, r3, r8, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283318 │ │ │ │ ldr r1, [pc, #24] @ 28331c │ │ │ │ ldr r0, [pc, #24] @ 283320 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r0, lsr #29 │ │ │ │ - addseq r3, r3, r4, lsr #19 │ │ │ │ - @ instruction: 0x009339bc │ │ │ │ + umlalseq r3, r5, r0, lr │ │ │ │ + umullseq r3, r3, r4, r9 @ │ │ │ │ + addseq r3, r3, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283354 │ │ │ │ ldr r1, [pc, #24] @ 283358 │ │ │ │ ldr r0, [pc, #24] @ 28335c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r8, lsr r5 │ │ │ │ - addseq r3, r3, r8, ror #18 │ │ │ │ - addseq r3, r3, r0, lsl #19 │ │ │ │ + adcseq r4, r5, r8, lsr #10 │ │ │ │ + addseq r3, r3, r8, asr r9 │ │ │ │ + addseq r3, r3, r0, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283394 │ │ │ │ ldr r1, [pc, #28] @ 283398 │ │ │ │ ldr r0, [pc, #28] @ 28339c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r0, lsr #10 │ │ │ │ - adceq ip, r6, ip, lsr #6 │ │ │ │ - adceq ip, r6, r0, asr r4 │ │ │ │ + adcseq r4, r5, r0, lsl r5 │ │ │ │ + adceq ip, r6, ip, lsl r3 │ │ │ │ + adceq ip, r6, r0, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2833d4 │ │ │ │ ldr r1, [pc, #28] @ 2833d8 │ │ │ │ ldr r0, [pc, #28] @ 2833dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r0, ror #11 │ │ │ │ - adceq ip, r6, r8, lsr #9 │ │ │ │ - adceq ip, r6, r0, asr #9 │ │ │ │ + @ instruction: 0x00b545d0 │ │ │ │ + umlaleq ip, r6, r8, r4 │ │ │ │ + @ instruction: 0x00a6c4b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283410 │ │ │ │ ldr r1, [pc, #24] @ 283414 │ │ │ │ ldr r0, [pc, #24] @ 283418 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, ip, ror #12 │ │ │ │ - addseq r3, r3, ip, lsr #17 │ │ │ │ - addseq r3, r3, r4, asr #17 │ │ │ │ + adcseq r4, r5, ip, asr r6 │ │ │ │ + umullseq r3, r3, ip, r8 @ │ │ │ │ + @ instruction: 0x009338b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28344c │ │ │ │ ldr r1, [pc, #24] @ 283450 │ │ │ │ ldr r0, [pc, #24] @ 283454 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r4, lsl #17 │ │ │ │ - addseq r3, r3, r0, ror r8 │ │ │ │ - addseq lr, fp, r8, ror #4 │ │ │ │ + adcseq r4, r5, r4, ror r8 │ │ │ │ + addseq r3, r3, r0, ror #16 │ │ │ │ + addseq lr, fp, r8, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28348c │ │ │ │ ldr r1, [pc, #28] @ 283490 │ │ │ │ ldr r0, [pc, #28] @ 283494 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 283498 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r8, asr #16 │ │ │ │ - umlaleq sp, r6, r4, r1 │ │ │ │ - adceq sp, r6, r8, ror #3 │ │ │ │ + adcseq r4, r5, r8, lsr r8 │ │ │ │ + adceq sp, r6, r4, lsl #3 │ │ │ │ + ldrdeq sp, [r6], r8 @ │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2834d0 │ │ │ │ ldr r1, [pc, #28] @ 2834d4 │ │ │ │ ldr r0, [pc, #28] @ 2834d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r4, lsl #16 │ │ │ │ - @ instruction: 0x009337f0 │ │ │ │ - addseq r3, r3, r8, lsl #16 │ │ │ │ + @ instruction: 0x00b547f4 │ │ │ │ + addseq r3, r3, r0, ror #15 │ │ │ │ + @ instruction: 0x009337f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283510 │ │ │ │ ldr r1, [pc, #28] @ 283514 │ │ │ │ ldr r0, [pc, #28] @ 283518 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b54af0 │ │ │ │ - @ instruction: 0x009337b0 │ │ │ │ - addseq lr, fp, r8, lsr #3 │ │ │ │ + adcseq r4, r5, r0, ror #21 │ │ │ │ + addseq r3, r3, r0, lsr #15 │ │ │ │ + umullseq lr, fp, r8, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283550 │ │ │ │ ldr r1, [pc, #28] @ 283554 │ │ │ │ ldr r0, [pc, #28] @ 283558 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b54ab0 │ │ │ │ - adceq sp, r6, r0, lsl #7 │ │ │ │ - addseq r1, lr, r0, asr pc │ │ │ │ + adcseq r4, r5, r0, lsr #21 │ │ │ │ + adceq sp, r6, r0, ror r3 │ │ │ │ + addseq r1, lr, r0, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283590 │ │ │ │ ldr r1, [pc, #28] @ 283594 │ │ │ │ ldr r0, [pc, #28] @ 283598 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b54cd0 │ │ │ │ - addseq r3, r3, r0, lsr r7 │ │ │ │ - addseq lr, fp, r8, lsr #2 │ │ │ │ + adcseq r4, r5, r0, asr #25 │ │ │ │ + addseq r3, r3, r0, lsr #14 │ │ │ │ + addseq lr, fp, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2835d0 │ │ │ │ ldr r1, [pc, #28] @ 2835d4 │ │ │ │ ldr r0, [pc, #28] @ 2835d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - umlalseq r4, r5, r0, ip │ │ │ │ - @ instruction: 0x009336f0 │ │ │ │ - addseq r3, r3, r8, lsl #14 │ │ │ │ + adcseq r4, r5, r0, lsl #25 │ │ │ │ + addseq r3, r3, r0, ror #13 │ │ │ │ + @ instruction: 0x009336f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28360c │ │ │ │ ldr r1, [pc, #24] @ 283610 │ │ │ │ ldr r0, [pc, #24] @ 283614 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, ip, lsl #27 │ │ │ │ + adcseq r4, r5, ip, ror sp │ │ │ │ + @ instruction: 0x00a6d8b4 │ │ │ │ adceq sp, r6, r4, asr #17 │ │ │ │ - ldrdeq sp, [r6], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283648 │ │ │ │ ldr r1, [pc, #24] @ 28364c │ │ │ │ ldr r0, [pc, #24] @ 283650 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - umlalseq r4, r5, ip, sp │ │ │ │ - addseq r3, r3, r4, ror r6 │ │ │ │ - addseq r3, r3, ip, lsl #13 │ │ │ │ + adcseq r4, r5, ip, lsl #27 │ │ │ │ + addseq r3, r3, r4, ror #12 │ │ │ │ + addseq r3, r3, ip, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283684 │ │ │ │ ldr r1, [pc, #24] @ 283688 │ │ │ │ ldr r0, [pc, #24] @ 28368c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r8, lsr #27 │ │ │ │ - addseq r3, r3, r8, lsr r6 │ │ │ │ - addseq r3, r3, r0, asr r6 │ │ │ │ + umlalseq r4, r5, r8, sp │ │ │ │ + addseq r3, r3, r8, lsr #12 │ │ │ │ + addseq r3, r3, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2836c0 │ │ │ │ ldr r1, [pc, #24] @ 2836c4 │ │ │ │ ldr r0, [pc, #24] @ 2836c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r8, ror #27 │ │ │ │ - @ instruction: 0x009335fc │ │ │ │ - @ instruction: 0x009bdff4 │ │ │ │ + @ instruction: 0x00b54dd8 │ │ │ │ + addseq r3, r3, ip, ror #11 │ │ │ │ + addseq sp, fp, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283700 │ │ │ │ ldr r1, [pc, #28] @ 283704 │ │ │ │ ldr r0, [pc, #28] @ 283708 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b54dd8 │ │ │ │ - addseq r3, r3, r0, asr #11 │ │ │ │ - @ instruction: 0x009bdfb8 │ │ │ │ + adcseq r4, r5, r8, asr #27 │ │ │ │ + @ instruction: 0x009335b0 │ │ │ │ + addseq sp, fp, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283740 │ │ │ │ ldr r1, [pc, #28] @ 283744 │ │ │ │ ldr r0, [pc, #28] @ 283748 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - umlalseq r4, r5, r8, sp │ │ │ │ - addseq r3, r3, r0, lsl #11 │ │ │ │ - umullseq r3, r3, r8, r5 @ │ │ │ │ + adcseq r4, r5, r8, lsl #27 │ │ │ │ + addseq r3, r3, r0, ror r5 │ │ │ │ + addseq r3, r3, r8, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283780 │ │ │ │ ldr r1, [pc, #28] @ 283784 │ │ │ │ ldr r0, [pc, #28] @ 283788 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b54eb4 │ │ │ │ - addseq r3, r3, r0, asr #10 │ │ │ │ - addseq r3, r3, r8, asr r5 │ │ │ │ + adcseq r4, r5, r4, lsr #29 │ │ │ │ + addseq r3, r3, r0, lsr r5 │ │ │ │ + addseq r3, r3, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2837bc │ │ │ │ ldr r1, [pc, #24] @ 2837c0 │ │ │ │ ldr r0, [pc, #24] @ 2837c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r8, lsl pc │ │ │ │ - addseq r3, r3, r0, lsl #10 │ │ │ │ - @ instruction: 0x009bdef8 │ │ │ │ + adcseq r4, r5, r8, lsl #30 │ │ │ │ + @ instruction: 0x009334f0 │ │ │ │ + addseq sp, fp, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2837fc │ │ │ │ ldr r1, [pc, #28] @ 283800 │ │ │ │ ldr r0, [pc, #28] @ 283804 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b54edc │ │ │ │ - addseq r3, r3, r4, asr #9 │ │ │ │ - @ instruction: 0x009334dc │ │ │ │ + adcseq r4, r5, ip, asr #29 │ │ │ │ + @ instruction: 0x009334b4 │ │ │ │ + addseq r3, r3, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28383c │ │ │ │ ldr r1, [pc, #28] @ 283840 │ │ │ │ ldr r0, [pc, #28] @ 283844 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 283848 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b54fb0 │ │ │ │ - adceq sp, r6, ip, lsr #30 │ │ │ │ - adceq sp, r6, r4, asr #30 │ │ │ │ + adcseq r4, r5, r0, lsr #31 │ │ │ │ + adceq sp, r6, ip, lsl pc │ │ │ │ + adceq sp, r6, r4, lsr pc │ │ │ │ @ instruction: 0x000003be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283880 │ │ │ │ ldr r1, [pc, #28] @ 283884 │ │ │ │ ldr r0, [pc, #28] @ 283888 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28388c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, ip, ror #30 │ │ │ │ - adceq sp, r6, r8, ror #29 │ │ │ │ - adceq sp, r6, r4, lsr pc │ │ │ │ + adcseq r4, r5, ip, asr pc │ │ │ │ + ldrdeq sp, [r6], r8 @ │ │ │ │ + adceq sp, r6, r4, lsr #30 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2838c0 │ │ │ │ ldr r1, [pc, #24] @ 2838c4 │ │ │ │ ldr r0, [pc, #24] @ 2838c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - umlalseq r5, r5, ip, r1 @ │ │ │ │ - adceq lr, r6, ip, lsr #17 │ │ │ │ - adceq lr, r6, r4, asr #17 │ │ │ │ + adcseq r5, r5, ip, lsl #3 │ │ │ │ + umlaleq lr, r6, ip, r8 │ │ │ │ + @ instruction: 0x00a6e8b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283900 │ │ │ │ ldr r1, [pc, #28] @ 283904 │ │ │ │ ldr r0, [pc, #28] @ 283908 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r0, ror #2 │ │ │ │ - adceq lr, r6, r0, ror r8 │ │ │ │ - adceq lr, r6, r8, lsl #17 │ │ │ │ + adcseq r5, r5, r0, asr r1 │ │ │ │ + adceq lr, r6, r0, ror #16 │ │ │ │ + adceq lr, r6, r8, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283940 │ │ │ │ ldr r1, [pc, #28] @ 283944 │ │ │ │ ldr r0, [pc, #28] @ 283948 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r0, lsr #2 │ │ │ │ - adceq lr, r6, r0, lsr r8 │ │ │ │ - adceq lr, r6, ip, asr r8 │ │ │ │ + adcseq r5, r5, r0, lsl r1 │ │ │ │ + adceq lr, r6, r0, lsr #16 │ │ │ │ + adceq lr, r6, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283980 │ │ │ │ ldr r1, [pc, #28] @ 283984 │ │ │ │ ldr r0, [pc, #28] @ 283988 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r0, ror #1 │ │ │ │ - strdeq lr, [r6], r0 @ │ │ │ │ - adceq lr, r6, ip, lsl r8 │ │ │ │ + ldrsbeq r5, [r5], r0 @ │ │ │ │ + adceq lr, r6, r0, ror #15 │ │ │ │ + adceq lr, r6, ip, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2839c0 │ │ │ │ ldr r1, [pc, #28] @ 2839c4 │ │ │ │ ldr r0, [pc, #28] @ 2839c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - umlalseq r5, r5, r8, r5 @ │ │ │ │ - addseq r3, r3, r0, lsl #6 │ │ │ │ - addseq r3, r3, r8, lsl r3 │ │ │ │ + adcseq r5, r5, r8, lsl #11 │ │ │ │ + @ instruction: 0x009332f0 │ │ │ │ + addseq r3, r3, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283a00 │ │ │ │ ldr r1, [pc, #28] @ 283a04 │ │ │ │ ldr r0, [pc, #28] @ 283a08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b555f4 │ │ │ │ - addseq r3, r3, r0, asr #5 │ │ │ │ - @ instruction: 0x009bdcb8 │ │ │ │ + adcseq r5, r5, r4, ror #11 │ │ │ │ + @ instruction: 0x009332b0 │ │ │ │ + addseq sp, fp, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283a3c │ │ │ │ ldr r1, [pc, #24] @ 283a40 │ │ │ │ ldr r0, [pc, #24] @ 283a44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r4, ror #14 │ │ │ │ - addseq r3, r3, r0, lsl #5 │ │ │ │ - addseq sp, fp, r8, ror ip │ │ │ │ + adcseq r5, r5, r4, asr r7 │ │ │ │ + addseq r3, r3, r0, ror r2 │ │ │ │ + addseq sp, fp, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283a7c │ │ │ │ ldr r1, [pc, #28] @ 283a80 │ │ │ │ ldr r0, [pc, #28] @ 283a84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r8, lsr #14 │ │ │ │ - addseq r3, r3, r4, asr #4 │ │ │ │ - addseq r3, r3, ip, asr r2 │ │ │ │ + adcseq r5, r5, r8, lsl r7 │ │ │ │ + addseq r3, r3, r4, lsr r2 │ │ │ │ + addseq r3, r3, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283abc │ │ │ │ ldr r1, [pc, #28] @ 283ac0 │ │ │ │ ldr r0, [pc, #28] @ 283ac4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r4, asr #23 │ │ │ │ - @ instruction: 0x0093aadc │ │ │ │ - @ instruction: 0x0093aaf0 │ │ │ │ + @ instruction: 0x00b55bb4 │ │ │ │ + addseq sl, r3, ip, asr #21 │ │ │ │ + addseq sl, r3, r0, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283af8 │ │ │ │ ldr r1, [pc, #24] @ 283afc │ │ │ │ ldr r0, [pc, #24] @ 283b00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r0, lsl #25 │ │ │ │ - @ instruction: 0x0094ccdc │ │ │ │ - @ instruction: 0x0094ccf0 │ │ │ │ + adcseq r5, r5, r0, ror ip │ │ │ │ + addseq ip, r4, ip, asr #25 │ │ │ │ + addseq ip, r4, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283b38 │ │ │ │ ldr r1, [pc, #28] @ 283b3c │ │ │ │ ldr r0, [pc, #28] @ 283b40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r4, asr #24 │ │ │ │ - addseq ip, r4, r0, lsr #25 │ │ │ │ - @ instruction: 0x0094ccf0 │ │ │ │ + adcseq r5, r5, r4, lsr ip │ │ │ │ + umullseq ip, r4, r0, ip │ │ │ │ + addseq ip, r4, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283b78 │ │ │ │ ldr r1, [pc, #28] @ 283b7c │ │ │ │ ldr r0, [pc, #28] @ 283b80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r4, lsl #24 │ │ │ │ - addseq ip, r4, r0, ror #24 │ │ │ │ - @ instruction: 0x0094ccb0 │ │ │ │ + @ instruction: 0x00b55bf4 │ │ │ │ + addseq ip, r4, r0, asr ip │ │ │ │ + addseq ip, r4, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283bb4 │ │ │ │ ldr r1, [pc, #24] @ 283bb8 │ │ │ │ ldr r0, [pc, #24] @ 283bbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r4, lsr #24 │ │ │ │ - addseq ip, r4, r0, lsr #24 │ │ │ │ - addseq ip, r4, r0, ror ip │ │ │ │ + adcseq r5, r5, r4, lsl ip │ │ │ │ + addseq ip, r4, r0, lsl ip │ │ │ │ + addseq ip, r4, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283bf4 │ │ │ │ ldr r1, [pc, #28] @ 283bf8 │ │ │ │ ldr r0, [pc, #28] @ 283bfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r8, ror #23 │ │ │ │ - addseq ip, r4, r4, ror #23 │ │ │ │ - addseq ip, r4, r4, lsr ip │ │ │ │ + @ instruction: 0x00b55bd8 │ │ │ │ + @ instruction: 0x0094cbd4 │ │ │ │ + addseq ip, r4, r4, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283c34 │ │ │ │ ldr r1, [pc, #28] @ 283c38 │ │ │ │ ldr r0, [pc, #28] @ 283c3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r8, lsr #23 │ │ │ │ - addseq ip, r4, r4, lsr #23 │ │ │ │ - @ instruction: 0x0094cbf4 │ │ │ │ + umlalseq r5, r5, r8, fp @ │ │ │ │ + umullseq ip, r4, r4, fp │ │ │ │ + addseq ip, r4, r4, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283c70 │ │ │ │ ldr r1, [pc, #24] @ 283c74 │ │ │ │ ldr r0, [pc, #24] @ 283c78 │ │ │ │ ldr r2, [pc, #24] @ 283c7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r6, r5, r0, lsr #5 │ │ │ │ - adceq r1, r7, r4, lsl r0 │ │ │ │ - adceq r1, r7, r8, lsr #1 │ │ │ │ + umlalseq r6, r5, r0, r2 │ │ │ │ + adceq r1, r7, r4 │ │ │ │ + umlaleq r1, r7, r8, r0 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283cb4 │ │ │ │ ldr r1, [pc, #28] @ 283cb8 │ │ │ │ ldr r0, [pc, #28] @ 283cbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #420 @ 0x1a4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r6, r5, r0, lsr #10 │ │ │ │ - umlaleq r1, r7, r4, r9 │ │ │ │ - strdeq sp, [r0], r4 @ │ │ │ │ + adcseq r6, r5, r0, lsl r5 │ │ │ │ + adceq r1, r7, r4, lsl #19 │ │ │ │ + adceq sp, r0, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283cf4 │ │ │ │ ldr r1, [pc, #28] @ 283cf8 │ │ │ │ ldr r0, [pc, #28] @ 283cfc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 283d00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq r6, r5, r0, ror #9 │ │ │ │ - adceq r1, r7, r0, asr r9 │ │ │ │ - @ instruction: 0x00a0dab0 │ │ │ │ + @ instruction: 0x00b564d0 │ │ │ │ + adceq r1, r7, r0, asr #18 │ │ │ │ + adceq sp, r0, r0, lsr #21 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283d38 │ │ │ │ ldr r1, [pc, #28] @ 283d3c │ │ │ │ ldr r0, [pc, #28] @ 283d40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 283d44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - umlalseq r6, r5, ip, r4 │ │ │ │ - adceq r1, r7, ip, lsl #18 │ │ │ │ - umlaleq r1, r7, ip, r9 │ │ │ │ + adcseq r6, r5, ip, lsl #9 │ │ │ │ + strdeq r1, [r7], ip @ │ │ │ │ + adceq r1, r7, ip, lsl #19 │ │ │ │ andeq r0, r0, r5, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283d7c │ │ │ │ ldr r1, [pc, #28] @ 283d80 │ │ │ │ ldr r0, [pc, #28] @ 283d84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #18 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adcseq sl, r5, ip │ │ │ │ - adceq r3, r7, r8, ror #21 │ │ │ │ - adceq r3, r7, r0, lsl #22 │ │ │ │ + @ instruction: 0x00b59ffc │ │ │ │ + ldrdeq r3, [r7], r8 @ │ │ │ │ + strdeq r3, [r7], r0 @ │ │ │ │ ldr r0, [pc, #8] @ 283d98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r4, r0, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 283e68 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ bl 27ebf4 │ │ │ │ ldr r5, [pc, #156] @ 283e6c │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl b6cce0 │ │ │ │ + bl b6ccd8 │ │ │ │ ldr r2, [pc, #148] @ 283e70 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #144] @ 283e74 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r2 │ │ │ │ @@ -4458,72 +4458,72 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str ip, [r4, #52] @ 0x34 │ │ │ │ str ip, [r4] │ │ │ │ str r4, [r4, #4] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl b7f1dc │ │ │ │ + bl b7f1d4 │ │ │ │ ldr r0, [pc, #40] @ 283e84 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b bb4a28 │ │ │ │ + b bb4a18 │ │ │ │ @ instruction: 0x01271804 │ │ │ │ tsteq r8, r4, lsr #32 │ │ │ │ muleq r0, ip, r9 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, r8, ror #22 │ │ │ │ andeq r6, r0, r8, asr #1 │ │ │ │ andeq ip, r4, r0, lsl r2 │ │ │ │ andeq ip, r4, ip, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 283e98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq lr, r4, ip, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 283eac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq pc, r4, ip, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 283ec0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq pc, r4, r8, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 283ed4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r5, r5, r4, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 283ee8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq sp, r5, r4, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 283efc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq sp, r5, r0, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 283f10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r0, r6, r8, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 283f24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r2, r6, r4, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 283f38 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ ldrdeq r4, [r6], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #260] @ 284058 │ │ │ │ ldr r2, [pc, #260] @ 28405c │ │ │ │ @@ -4584,3212 +4584,3212 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #44] @ 284074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r8, lsr #29 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ bge fed2eb14 <__bss_end__@@Base+0xfd810bfc> │ │ │ │ bge fed2eb14 <__bss_end__@@Base+0xfd810bfc> │ │ │ │ strdeq r1, [r7, -r4]! │ │ │ │ ldrdeq r1, [r7, -r8]! │ │ │ │ @ instruction: 0x01184dfc │ │ │ │ - umullseq ip, r3, r4, r5 │ │ │ │ + addseq ip, r3, r4, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 284088 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ ldrdeq r8, [r9], -ip │ │ │ │ ldr r0, [pc, #8] @ 28409c │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ muleq sl, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 2840b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq sl, sl, r0, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 2840c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x000aa2bc │ │ │ │ ldr r0, [pc, #8] @ 2840d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq fp, sl, r0, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 2840ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ strdeq lr, [sl], -r8 │ │ │ │ ldr r0, [pc, #8] @ 284100 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r1, fp, r0, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 284114 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r1, fp, r0, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 284128 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ ldrdeq r2, [fp], -r4 │ │ │ │ ldr r0, [pc, #8] @ 28413c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r3, fp, r4, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 284150 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r4, fp, r0, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 284164 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r6, fp, r8, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 284178 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r8, fp, r8, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 28418c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq sl, fp, r8, ror lr │ │ │ │ ldr r0, [pc, #8] @ 2841a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq sp, fp, r8, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 2841b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq sp, fp, r4, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 2841c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq pc, fp, ip, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 2841dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r0, ip, ip │ │ │ │ ldr r0, [pc, #8] @ 2841f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r3, ip, r4, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 284204 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r5, ip, r0, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 284218 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ ldrdeq r8, [ip], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 28422c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq ip, ip, ip, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 284240 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq pc, ip, r0, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 284254 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r2, sp, ip, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 284268 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r4, sp, r0, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 28427c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r5, sp, r4, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 284290 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ ldrdeq r6, [sp], -r4 │ │ │ │ ldr r0, [pc, #8] @ 2842a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ strheq r7, [sp], -r0 │ │ │ │ ldr r0, [pc, #8] @ 2842b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ strdeq r7, [sp], -r8 │ │ │ │ ldr r0, [pc, #8] @ 2842cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq sl, sp, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 2842e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ ldrdeq fp, [sp], -r8 │ │ │ │ ldr r0, [pc, #8] @ 2842f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq fp, sp, r4, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 284308 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq fp, sp, r8, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 28431c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq ip, sp, r8, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 284330 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq sp, sp, r4, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 284344 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq sp, sp, r0, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 284358 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ muleq sp, r0, pc @ │ │ │ │ ldr r0, [pc, #8] @ 28436c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r0, lr, r4, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 284380 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r0, lr, r0, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 284394 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r1, lr, r8, asr sl │ │ │ │ ldr r0, [pc, #8] @ 2843a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r3, lr, r4, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 2843bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r3, lr, r0, ror sl │ │ │ │ ldr r0, [pc, #8] @ 2843d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r3, lr, r8, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 2843e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r4, lr, r4, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 2843f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ ldrdeq r5, [lr], -r0 │ │ │ │ ldr r0, [pc, #8] @ 28440c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ strdeq r6, [lr], -r8 │ │ │ │ ldr r0, [pc, #8] @ 284420 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r6, lr, r4, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 284434 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r8, lr, r8, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 284448 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ ldrdeq r8, [lr], -r4 │ │ │ │ ldr r0, [pc, #8] @ 28445c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r1, pc, r8, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 284470 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r6, pc, ip, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 284484 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq r6, pc, ip, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 284498 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq fp, pc, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 2844ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq ip, pc, ip, lsr r7 @ │ │ │ │ ldr r0, [pc, #8] @ 2844c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x000fd7b0 │ │ │ │ ldr r0, [pc, #8] @ 2844d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq sp, pc, r8, lsl sp @ │ │ │ │ ldr r0, [pc, #8] @ 2844e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq sp, pc, r4, asr pc @ │ │ │ │ ldr r0, [pc, #8] @ 2844fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x000fe6b0 │ │ │ │ ldr r0, [pc, #8] @ 284510 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andeq lr, pc, r4, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 284524 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r8, r0, r4, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 284538 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x00108afc │ │ │ │ ldr r0, [pc, #8] @ 28454c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x00109fd0 │ │ │ │ ldr r0, [pc, #8] @ 284560 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r2, r1, r0, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 284574 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r5, r3, r0, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 284588 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r6, r3, r4, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 28459c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r6, r3, r0, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 2845b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r7, r3, r0, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 2845c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r8, r3, r0, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 2845d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r8, r3, r8, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 2845ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq sl, r3, r4, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 284600 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq lr, r3, r4, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 284614 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r5, r4, ip, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 284628 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r7, r4, r4, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 28463c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq fp, r4, r0, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 284650 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mulseq r4, r0, r9 │ │ │ │ ldr r0, [pc, #8] @ 284664 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mulseq r5, ip, lr │ │ │ │ ldr r0, [pc, #8] @ 284678 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ ldrsbeq r2, [r5], -r4 │ │ │ │ ldr r0, [pc, #8] @ 28468c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r6, r5, r8, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 2846a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r7, r5, r4, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 2846b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r7, r5, r8, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 2846c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r7, r5, r4, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 2846dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r8, r5, r0, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 2846f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq sl, r5, r4, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 284704 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq sl, r5, r8, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 284718 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq fp, r5, r0, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 28472c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x0015c9f8 │ │ │ │ ldr r0, [pc, #8] @ 284740 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq sp, r5, r4, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 284754 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq lr, r5, ip, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 284768 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mulseq r5, r0, fp │ │ │ │ ldr r0, [pc, #8] @ 28477c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mulseq r5, ip, r7 │ │ │ │ ldr r0, [pc, #8] @ 284790 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r0, r6, r8, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 2847a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r3, r6, r4, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 2847b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r4, r6, r0, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 2847cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r5, r6, r0, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 2847e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq sl, r6, r8, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 2847f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x0016aeb8 │ │ │ │ ldr r0, [pc, #8] @ 284808 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq fp, r6, r4, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 28481c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq ip, r6, r8, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 284830 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq sp, r6, r4, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 284844 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq sp, r6, r8, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 284858 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq pc, r6, r0, ror r6 @ │ │ │ │ ldr r0, [pc, #8] @ 28486c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x0016ffb4 │ │ │ │ ldr r0, [pc, #8] @ 284880 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r0, r7, ip, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 284894 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r1, r7, ip, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 2848a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r1, r7, ip, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 2848bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r5, r7, ip, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 2848d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq ip, r7, ip, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 2848e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq ip, r7, ip, ror sl │ │ │ │ ldr r0, [pc, #8] @ 2848f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x0017ccf0 │ │ │ │ ldr r0, [pc, #8] @ 28490c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq sp, r7, ip, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 284920 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x0017d5b8 │ │ │ │ ldr r0, [pc, #8] @ 284934 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r7, r8, r4, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 284948 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001894b0 │ │ │ │ ldr r0, [pc, #8] @ 28495c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq sl, r8, r0, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 284970 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq sp, r8, r0, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 284984 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mulseq r8, ip, r0 │ │ │ │ ldr r0, [pc, #8] @ 284998 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq pc, r8, r4, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 2849ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mulseq r9, r4, r1 │ │ │ │ ldr r0, [pc, #8] @ 2849c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r0, r9, r4, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 2849d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r0, r9, ip, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 2849e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r6, r9, r4, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 2849fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001972d8 │ │ │ │ ldr r0, [pc, #8] @ 284a10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r7, r9, r4, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 284a24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001989dc │ │ │ │ ldr r0, [pc, #8] @ 284a38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r8, r9, r0, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 284a4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq fp, r9, r0, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 284a60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001a4abc │ │ │ │ ldr r0, [pc, #8] @ 284a74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r5, sl, ip, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 284a88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r6, sl, r4, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 284a9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001a89f0 │ │ │ │ ldr r0, [pc, #8] @ 284ab0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mulseq sl, r8, sp │ │ │ │ ldr r0, [pc, #8] @ 284ac4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r9, sl, r4, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 284ad8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r9, sl, r8, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 284aec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r9, sl, r4, ror lr │ │ │ │ ldr r0, [pc, #8] @ 284b00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq sl, sl, ip, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 284b14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq fp, sl, r4, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 284b28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq fp, sl, r4, ror pc │ │ │ │ ldr r0, [pc, #8] @ 284b3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq ip, sl, r0, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 284b50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq sp, sl, ip, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 284b64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq sp, sl, r4, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 284b78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq sp, sl, r4, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 284b8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001aebdc │ │ │ │ ldr r0, [pc, #8] @ 284ba0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r0, fp, ip, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 284bb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001b1bf0 │ │ │ │ ldr r0, [pc, #8] @ 284bc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r1, fp, ip, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 284bdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r2, fp, r4, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 284bf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r7, fp, ip, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 284c04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r8, fp, r0, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 284c18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r8, fp, ip, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 284c2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r9, fp, ip, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 284c40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r9, fp, r0, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 284c54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq sl, fp, ip, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 284c68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001ba9f4 │ │ │ │ ldr r0, [pc, #8] @ 284c7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq sl, fp, r4, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 284c90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq fp, fp, r4, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 284ca4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mulseq fp, r8, r3 │ │ │ │ ldr r0, [pc, #8] @ 284cb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq fp, fp, ip, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 284ccc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq sp, fp, ip, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 284ce0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq pc, fp, ip, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 284cf4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq pc, fp, ip, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 284d08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r0, ip, r8, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 284d1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r0, ip, ip, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 284d30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r0, ip, r8, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 284d44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r1, ip, r4, asr sp │ │ │ │ ldr r0, [pc, #8] @ 284d58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ ldrsbeq r2, [ip], -r8 │ │ │ │ ldr r0, [pc, #8] @ 284d6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r2, ip, r4, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 284d80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r2, ip, r0, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 284d94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001c46dc │ │ │ │ ldr r0, [pc, #8] @ 284da8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001c4fd0 │ │ │ │ ldr r0, [pc, #8] @ 284dbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mulseq ip, r8, lr │ │ │ │ ldr r0, [pc, #8] @ 284dd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r6, ip, ip, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 284de4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r6, ip, r0, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 284df8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r6, ip, r0, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 284e0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r7, ip, ip │ │ │ │ ldr r0, [pc, #8] @ 284e20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mulseq ip, r8, r7 │ │ │ │ ldr r0, [pc, #8] @ 284e34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq sl, ip, ip, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 284e48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq fp, ip, r0, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 284e5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq lr, ip, r0, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 284e70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq pc, ip, r0, lsl r1 @ │ │ │ │ ldr r0, [pc, #8] @ 284e84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001cfbf0 │ │ │ │ ldr r0, [pc, #8] @ 284e98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r0, sp, r8 │ │ │ │ ldr r0, [pc, #8] @ 284eac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001d07d8 │ │ │ │ ldr r0, [pc, #8] @ 284ec0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001d08dc │ │ │ │ ldr r0, [pc, #8] @ 284ed4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001d0fdc │ │ │ │ ldr r0, [pc, #8] @ 284ee8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r2, sp, ip, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 284efc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r3, sp, r8, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 284f10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r5, sp, r0, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 284f24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r6, sp, r0, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 284f38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r7, sp, ip, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 284f4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r8, sp, r0, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 284f60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001d88f8 │ │ │ │ ldr r0, [pc, #8] @ 284f74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq sl, sp, r0, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 284f88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq sl, sp, ip, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 284f9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq sl, sp, ip, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 284fb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mulseq sp, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 284fc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq sp, sp, ip, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 284fd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mulseq sp, ip, r1 │ │ │ │ ldr r0, [pc, #8] @ 284fec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001deab0 │ │ │ │ ldr r0, [pc, #8] @ 285000 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq lr, sp, r4, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 285014 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001df8f0 │ │ │ │ ldr r0, [pc, #8] @ 285028 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r0, lr, ip, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 28503c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001e0cb0 │ │ │ │ ldr r0, [pc, #8] @ 285050 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001e19b8 │ │ │ │ ldr r0, [pc, #8] @ 285064 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r5, lr, ip, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 285078 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r6, lr, ip, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 28508c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001e74f8 │ │ │ │ ldr r0, [pc, #8] @ 2850a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r8, lr, r4, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 2850b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mulseq lr, ip, pc @ │ │ │ │ ldr r0, [pc, #8] @ 2850c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq fp, lr, r4, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 2850dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001ed3d0 │ │ │ │ ldr r0, [pc, #8] @ 2850f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ ldrheq pc, [lr], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 285104 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq pc, lr, ip, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 285118 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq pc, lr, r0, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 28512c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r0, pc, ip, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 285140 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r0, pc, r0, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 285154 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r0, pc, r0, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 285168 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r1, pc, ip, asr sp @ │ │ │ │ ldr r0, [pc, #8] @ 28517c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r2, pc, r4, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 285190 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r3, pc, ip, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 2851a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r6, pc, r8, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 2851b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r6, pc, r8, ror r8 @ │ │ │ │ ldr r0, [pc, #8] @ 2851cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r8, pc, r8, lsr r0 @ │ │ │ │ ldr r0, [pc, #8] @ 2851e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001f89f0 │ │ │ │ ldr r0, [pc, #8] @ 2851f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r9, pc, r0, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 285208 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq r9, pc, r0, asr sp @ │ │ │ │ ldr r0, [pc, #8] @ 28521c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001fa5b8 │ │ │ │ ldr r0, [pc, #8] @ 285230 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x001faed4 │ │ │ │ ldr r0, [pc, #8] @ 285244 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq ip, pc, r4, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 285258 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq ip, pc, r0, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 28526c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ andseq pc, pc, r0, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 285280 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x002047b8 │ │ │ │ ldr r0, [pc, #8] @ 285294 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq lr, r0, ip, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 2852a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq ip, r1, ip, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 2852bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ ldrdeq lr, [r1], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 2852d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq fp, r2, ip, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 2852e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq lr, r2, r8, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 2852f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r2, r3, r0, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 28530c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r7, r3, r4, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 285320 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r8, r3, r4, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 285334 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq sl, r3, r8, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 285348 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq fp, r3, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 28535c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq ip, r3, r8, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 285370 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ strdeq sp, [r3], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 285384 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x0023e8b8 │ │ │ │ ldr r0, [pc, #8] @ 285398 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r0, r4, r4, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 2853ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r3, r4, r8, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 2853c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mlaeq r4, ip, r1, r5 │ │ │ │ ldr r0, [pc, #8] @ 2853d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r5, r4, r0, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 2853e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r8, r4, ip, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 2853fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r9, r4, r0, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 285410 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq fp, r4, r4, asr sp │ │ │ │ ldr r0, [pc, #8] @ 285424 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq lr, r4, ip, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 285438 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r2, r5, r8, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 28544c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq ip, r5, r8, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 285460 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ strdeq ip, [r5], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 285474 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq sp, r5, ip, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 285488 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mlaeq r5, r8, r4, lr │ │ │ │ ldr r0, [pc, #8] @ 28549c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ strdeq pc, [r5], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 2854b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r2, r8, ip, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 2854c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r4, r8, r4, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 2854d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r4, r8, r8, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 2854ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r4, r8, r0, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 285500 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r8, r8, r0, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 285514 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r9, r8, ip, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 285528 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq sl, r8, r0, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 28553c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq sl, r8, ip, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 285550 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq fp, r8, ip, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 285564 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq fp, r8, r4, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 285578 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq pc, r8, r4, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 28558c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x00297abc │ │ │ │ ldr r0, [pc, #8] @ 2855a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r9, r9, r4, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 2855b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x002a46b4 │ │ │ │ ldr r0, [pc, #8] @ 2855c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r5, sl, r4, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 2855dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r5, sl, ip, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 2855f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r5, sl, ip, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 285604 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r5, sl, ip, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 285618 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r6, sl, ip, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 28562c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ strdeq r6, [sl], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 285640 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ strdeq r8, [sl], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 285654 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r8, sl, r0, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 285668 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r8, sl, r4, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 28567c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ ldrdeq r9, [sl], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 285690 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq sl, sl, r4, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 2856a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq sl, sl, ip, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 2856b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq ip, sl, ip, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 2856cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq sp, sl, r4, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 2856e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mlaeq sl, r4, r8, lr │ │ │ │ ldr r0, [pc, #8] @ 2856f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq pc, sl, r8, lsr r2 @ │ │ │ │ ldr r0, [pc, #8] @ 285708 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq pc, sl, r8, lsr r7 @ │ │ │ │ ldr r0, [pc, #8] @ 28571c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r0, fp, r8, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 285730 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r1, fp, r8, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 285744 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r1, fp, r8, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 285758 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r2, fp, r0, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 28576c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ strdeq r3, [fp], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 285780 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r9, fp, ip, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 285794 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ ldrdeq r1, [ip], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 2857a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r3, ip, ip, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 2857bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r8, ip, r0, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 2857d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq sl, ip, r8, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 2857e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r2, sp, r4, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 2857f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq sp, sp, r4, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 28580c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r3, lr, r4, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 285820 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq sl, lr, r4, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 285834 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mlaeq lr, r0, r2, fp │ │ │ │ ldr r0, [pc, #8] @ 285848 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq ip, lr, r8, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 28585c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ strdeq sp, [lr], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 285870 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r4, pc, r4, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 285884 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq r6, pc, ip, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 285898 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq ip, pc, r4, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 2858ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x002fc5b0 │ │ │ │ ldr r0, [pc, #8] @ 2858c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq ip, pc, r8, lsr lr @ │ │ │ │ ldr r0, [pc, #8] @ 2858d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq lr, pc, r0, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 2858e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eoreq pc, pc, r0, lsr r4 @ │ │ │ │ ldr r0, [pc, #8] @ 2858fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r0, r0, ip, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 285910 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x00301fd8 │ │ │ │ ldr r0, [pc, #8] @ 285924 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r2, r0, r4, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 285938 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r3, r0, r0, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 28594c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r3, r0, r8, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 285960 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r4, r0, ip, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 285974 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r4, r0, r4, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 285988 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r5, r0, r8, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 28599c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r6, r0, ip, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 2859b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r7, r0, r0, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 2859c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x003083d4 │ │ │ │ ldr r0, [pc, #8] @ 2859d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r9, r0, r8, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 2859ec │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq sl, r0, ip, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 285a00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq lr, r0, r4, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 285a14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq pc, r0, r0, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 285a28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r4, r1, ip, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 285a3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r5, r1, r4, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 285a50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r7, r1, r8, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 285a64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r7, r1, r8, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 285a78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r8, r1, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 285a8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x00318bf4 │ │ │ │ ldr r0, [pc, #8] @ 285aa0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x003193d8 │ │ │ │ ldr r0, [pc, #8] @ 285ab4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r9, r1, r0, asr fp │ │ │ │ ldr r0, [pc, #8] @ 285ac8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq ip, r1, r4, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 285adc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x0031d5d4 │ │ │ │ ldr r0, [pc, #8] @ 285af0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mlaseq r1, ip, sp, sp │ │ │ │ ldr r0, [pc, #8] @ 285b04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq lr, r1, r4, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 285b18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mlaseq r1, r4, r4, pc @ │ │ │ │ ldr r0, [pc, #8] @ 285b2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x0031fddc │ │ │ │ ldr r0, [pc, #8] @ 285b40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r0, r2, r0, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 285b54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r1, r2, r4, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 285b68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r4, r2, ip, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 285b7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r5, r2, r0, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 285b90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r6, r2, r0, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 285ba4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r7, r2, r0, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 285bb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r7, r2, ip, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 285bcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r9, r2, ip, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 285be0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r9, r2, ip, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 285bf4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq sl, r2, ip, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 285c08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq ip, r2, r4, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 285c1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mlaseq r2, r8, r6, ip │ │ │ │ ldr r0, [pc, #8] @ 285c30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq lr, r2, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 285c44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x0032f1f0 │ │ │ │ ldr r0, [pc, #8] @ 285c58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r0, r3, ip, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 285c6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mlaseq r3, r0, sp, r0 │ │ │ │ ldr r0, [pc, #8] @ 285c80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r2, r3, r8, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 285c94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ ldrheq r3, [r3], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 285ca8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r3, r3, r8, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 285cbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r4, r3, r8, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 285cd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r7, r3, r8, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 285ce4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r7, r3, r0, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 285cf8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r8, r3, r8, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 285d0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x0033e9bc │ │ │ │ ldr r0, [pc, #8] @ 285d20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq pc, r3, ip, asr r5 @ │ │ │ │ ldr r0, [pc, #8] @ 285d34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r8, r4, ip, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 285d48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r2, r5, r8, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 285d5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r2, r5, r4, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 285d70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq sp, r5, ip, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 285d84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq lr, r5, r0, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 285d98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq pc, r5, r0, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 285dac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x003699f8 │ │ │ │ ldr r0, [pc, #8] @ 285dc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq sl, r6, r4, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 285dd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq sl, r6, ip, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 285de8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r1, r7, r4, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 285dfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r1, r7, ip, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 285e10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r1, r7, r8, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 285e24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r3, r7, r8, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 285e38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r4, r7, r4, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 285e4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r4, r7, ip, asr fp │ │ │ │ ldr r0, [pc, #8] @ 285e60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r6, r7, r8, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 285e74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r6, r7, r0, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 285e88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r6, r7, ip, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 285e9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r8, r7, r0, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 285eb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r9, r7, r4, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 285ec4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq fp, r7, r8, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 285ed8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mlaseq r7, r0, r5, ip │ │ │ │ ldr r0, [pc, #8] @ 285eec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r2, r8, ip, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 285f00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r4, r8, ip, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 285f14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r4, r8, r0, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 285f28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r5, r8, r0, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 285f3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r5, r8, r8, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 285f50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r8, r8, r0, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 285f64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq lr, r8, r4, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 285f78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r1, r9, r8, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 285f8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x003933b0 │ │ │ │ ldr r0, [pc, #8] @ 285fa0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x00398ed4 │ │ │ │ ldr r0, [pc, #8] @ 285fb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq fp, r9, r4, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 285fc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq sp, r9, ip, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 285fdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq lr, r9, r8, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 285ff0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r3, sl, r4, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 286004 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq fp, sl, r0, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 286018 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq ip, sl, ip, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 28602c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x003ac5bc │ │ │ │ ldr r0, [pc, #8] @ 286040 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq ip, sl, r4, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 286054 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq ip, sl, ip, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 286068 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq ip, sl, r0, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 28607c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq ip, sl, r8, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 286090 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x003acdd4 │ │ │ │ ldr r0, [pc, #8] @ 2860a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq sp, sl, r8, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 2860b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq sp, sl, r8, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 2860cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mlaseq sl, r8, r4, sp │ │ │ │ ldr r0, [pc, #8] @ 2860e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq sp, sl, ip, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 2860f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq sp, sl, r0, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 286108 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r5, fp, r8, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 28611c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r6, fp, ip, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 286130 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r7, fp, r4, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 286144 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x003b82f0 │ │ │ │ ldr r0, [pc, #8] @ 286158 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r9, fp, r0, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 28616c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq sl, fp, r8, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 286180 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq sl, fp, r0, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 286194 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x003bafb0 │ │ │ │ ldr r0, [pc, #8] @ 2861a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x003bbab4 │ │ │ │ ldr r0, [pc, #8] @ 2861bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq ip, fp, r0, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 2861d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mlaseq fp, ip, r3, ip │ │ │ │ ldr r0, [pc, #8] @ 2861e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x003bd6d4 │ │ │ │ ldr r0, [pc, #8] @ 2861f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x003c0fb8 │ │ │ │ ldr r0, [pc, #8] @ 28620c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r1, ip, ip, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 286220 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r1, ip, r0, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 286234 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r1, ip, r8, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 286248 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x003c39d0 │ │ │ │ ldr r0, [pc, #8] @ 28625c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r4, ip, r0, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 286270 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r7, ip, r0, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 286284 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r8, ip, ip, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 286298 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r8, ip, r8, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 2862ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r9, ip, r0, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 2862c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r4, sp, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 2862d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r4, sp, r4, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 2862e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r5, sp, r8, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 2862fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ mlaseq sp, r0, r7, r6 │ │ │ │ ldr r0, [pc, #8] @ 286310 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r7, sp, r4, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 286324 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq r7, sp, r4, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 286338 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq lr, sp, ip, lsr #8 │ │ │ │ ldr r0, [pc, #4] @ 286348 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6c620 │ │ │ │ + b b6c618 │ │ │ │ @ instruction: 0x01272318 │ │ │ │ ldr r0, [pc, #8] @ 28635c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq sp, lr, ip, ror ip │ │ │ │ ldr r0, [pc, #8] @ 286370 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ eorseq lr, pc, r0, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 286384 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r0, r0, ip, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 286398 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x00401890 │ │ │ │ ldr r0, [pc, #8] @ 2863ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r2, r0, r4, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 2863c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r3, r0, r0, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 2863d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, r0, r0, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 2863e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ ldrdeq r4, [r0], #-200 @ 0xffffff38 │ │ │ │ ldr r0, [pc, #8] @ 2863fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r5, r0, r0, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 286410 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r5, r0, r8, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 286424 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r5, r0, r8, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 286438 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r5, r0, r0, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 28644c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r6, r0, ip, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 286460 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r7, r0, r0, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 286474 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r7, r0, r0, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 286488 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r7, r0, r0, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 28649c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r8, r0, r0, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 2864b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ ldrdeq sl, [r0], #-32 @ 0xffffffe0 │ │ │ │ ldr r0, [pc, #8] @ 2864c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ strheq sl, [r0], #-216 @ 0xffffff28 │ │ │ │ ldr r0, [pc, #8] @ 2864d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq ip, r0, ip, asr fp │ │ │ │ ldr r0, [pc, #8] @ 2864ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ strheq lr, [r0], #-84 @ 0xffffffac │ │ │ │ ldr r0, [pc, #8] @ 286500 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq pc, r0, r0, lsl r4 @ │ │ │ │ ldr r0, [pc, #8] @ 286514 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r5, r1, r4, ror lr │ │ │ │ ldr r0, [pc, #8] @ 286528 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq lr, r1, r4, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 28653c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x0042d190 │ │ │ │ ldr r0, [pc, #8] @ 286550 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ strdeq lr, [r2], #-0 │ │ │ │ ldr r0, [pc, #4] @ 286560 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6c620 │ │ │ │ + b b6c618 │ │ │ │ @ instruction: 0x01273334 │ │ │ │ ldr r0, [pc, #8] @ 286574 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ strdeq r5, [r4], #-16 │ │ │ │ ldr r0, [pc, #8] @ 286588 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r0, r5, ip, lsl #26 │ │ │ │ ldr r0, [pc, #4] @ 286598 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6c620 │ │ │ │ + b b6c618 │ │ │ │ @ instruction: 0x01283338 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ 286648 │ │ │ │ ldr r3, [pc, #148] @ 28664c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 922d20 │ │ │ │ + bl 922d18 │ │ │ │ ldr r2, [pc, #128] @ 286650 │ │ │ │ ldr r1, [pc, #128] @ 286654 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b5c5e0 │ │ │ │ + bl b5c5d8 │ │ │ │ ldr r0, [pc, #92] @ 286658 │ │ │ │ ldr r2, [pc, #92] @ 28665c │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r1, [pc, #88] @ 286660 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0] │ │ │ │ str r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r3, #4 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b5c5e0 │ │ │ │ + bl b5c5d8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ tsteq r8, r8, asr #16 │ │ │ │ andeq r1, r0, ip, ror fp │ │ │ │ andeq r5, r0, r0, ror #29 │ │ │ │ - addseq r7, sp, ip, asr #9 │ │ │ │ + @ instruction: 0x009d74bc │ │ │ │ andeq r1, r0, r0, asr #29 │ │ │ │ andeq r5, r0, r8, lsl #24 │ │ │ │ - addseq r7, sp, r8, lsr #9 │ │ │ │ + umullseq r7, sp, r8, r4 │ │ │ │ ldr r0, [pc, #8] @ 286674 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r8, r5, r4, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 286688 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq sl, r5, r0, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 28669c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq sl, r5, r4, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 2866b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq ip, r5, ip, lsr r2 │ │ │ │ ldr r3, [pc, #16] @ 2866cc │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #96 @ 0x60 │ │ │ │ strb r2, [r3, #124] @ 0x7c │ │ │ │ - b b6c620 │ │ │ │ + b b6c618 │ │ │ │ @ instruction: 0x0128390c │ │ │ │ ldr r0, [pc, #8] @ 2866e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x00467c90 │ │ │ │ ldr r0, [pc, #8] @ 2866f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq sp, r6, r4, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 286708 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq lr, r6, r0, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 28671c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r9, r7, ip, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 286730 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r9, r7, ip, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 286744 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r9, r7, r8, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 286758 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r1, r8, r0, ror lr │ │ │ │ ldr r0, [pc, #8] @ 28676c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r3, r8, ip, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 286780 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, r8, r8, lsr r0 │ │ │ │ ldr r1, [pc, #12] @ 286798 │ │ │ │ ldr r2, [pc, #12] @ 28679c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ b 70c688 │ │ │ │ - adcseq lr, r2, r4, lsl r9 │ │ │ │ + adcseq lr, r2, r4, lsl #18 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ ldr r0, [pc, #8] @ 2867b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ ldrdeq r0, [r9], #-184 @ 0xffffff48 │ │ │ │ ldr r0, [pc, #8] @ 2867c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ strheq r1, [r9], #-204 @ 0xffffff34 │ │ │ │ ldr r0, [pc, #8] @ 2867d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, r9, r8, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 2867ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, r9, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 286800 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, r9, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 286814 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, r9, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 286828 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, r9, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 28683c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, r9, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 286850 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, r9, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 286864 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, r9, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 286878 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, r9, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 28688c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, r9, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 2868a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, r9, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 2868b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, r9, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 2868c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, r9, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 2868dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, r9, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 2868f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, r9, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 286904 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, r9, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 286918 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, r9, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 28692c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, r9, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 286940 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, r9, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 286954 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r5, r9, r8, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 286968 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r5, r9, r0, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 28697c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r5, r9, r8, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 286990 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x00495294 │ │ │ │ ldr r0, [pc, #8] @ 2869a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ ldrdeq r5, [r9], #-32 @ 0xffffffe0 │ │ │ │ ldr r0, [pc, #8] @ 2869b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r5, r9, ip, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 2869cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r5, r9, r4, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 2869e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r5, r9, r0, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 2869f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ strheq r5, [r9], #-60 @ 0xffffffc4 │ │ │ │ ldr r0, [pc, #8] @ 286a08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ strdeq r5, [r9], #-56 @ 0xffffffc8 │ │ │ │ ldr r0, [pc, #8] @ 286a1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r3, sl, r8, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 286a30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ ldrdeq r3, [sl], #-168 @ 0xffffff58 │ │ │ │ ldr r0, [pc, #8] @ 286a44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r3, sl, r4, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 286a58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r3, sl, r0, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 286a6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, sl, ip, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 286a80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, sl, r8, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 286a94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r6, sl, r4, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 286aa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ ldrdeq r6, [sl], #-188 @ 0xffffff44 │ │ │ │ ldr r0, [pc, #8] @ 286abc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r8, sl, r4, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 286ad0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r8, sl, r0, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 286ae4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq sl, sl, ip, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 286af8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq fp, sl, r8, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 286b0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq fp, sl, r8, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 286b20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq lr, sl, r0, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 286b34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ strheq pc, [sl], #-248 @ 0xffffff08 @ │ │ │ │ ldr r0, [pc, #8] @ 286b48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r1, fp, ip, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 286b5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r1, fp, r8, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 286b70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, fp, r0, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 286b84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, fp, ip, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 286b98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r6, fp, r8, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 286bac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r6, fp, r8, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 286bc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r8, fp, ip, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 286bd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq sl, fp, ip, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 286be8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r6, ip, r0, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 286bfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r7, ip, r4, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 286c10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r8, ip, ip, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 286c24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r9, ip, ip, ror sp │ │ │ │ ldr r0, [pc, #8] @ 286c38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ strdeq sl, [ip], #-32 @ 0xffffffe0 │ │ │ │ ldr r0, [pc, #8] @ 286c4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq fp, ip, ip, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 286c60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq ip, ip, ip, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 286c74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq sp, ip, r0, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 286c88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x004cdd90 │ │ │ │ ldr r0, [pc, #8] @ 286c9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq pc, ip, ip, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 286cb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r0, sp, r0, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 286cc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r1, sp, r0, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 286cd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r1, sp, r0, ror sl │ │ │ │ ldr r0, [pc, #8] @ 286cec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, sp, ip, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 286d00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r5, sp, r4, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 286d14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r5, sp, r8, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 286d28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r6, sp, r0, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 286d3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r6, sp, r4, asr ip │ │ │ │ ldr r0, [pc, #8] @ 286d50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r8, sp, r0, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 286d64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ strheq sp, [sp], #-120 @ 0xffffff88 │ │ │ │ ldr r0, [pc, #8] @ 286d78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq lr, sp, ip, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 286d8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r0, lr, r4, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 286da0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r2, lr, r8, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 286db4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, lr, r4, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 286dc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, lr, r0, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 286ddc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r6, lr, r0, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 286df0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq fp, lr, r8, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 286e04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq ip, lr, r4, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 286e18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq lr, lr, r8, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 286e2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r2, pc, r0, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 286e40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, pc, r0, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 286e54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq r4, pc, r0, lsr lr @ │ │ │ │ ldr r0, [pc, #8] @ 286e68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq sl, pc, ip, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 286e7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq ip, pc, ip, lsr pc @ │ │ │ │ ldr r0, [pc, #8] @ 286e90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ @ instruction: 0x004fd298 │ │ │ │ ldr r0, [pc, #8] @ 286ea4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subeq lr, pc, ip, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 286eb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ + b b6f6c4 │ │ │ │ subseq sp, r1, r0, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 286ecc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - subseq r9, lr, r0, lsr #22 │ │ │ │ + b b6f6c4 │ │ │ │ + subseq r9, lr, r8, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 286ee0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - ldrsheq sl, [lr], #-96 @ 0xffffffa0 │ │ │ │ + b b6f6c4 │ │ │ │ + subseq sl, lr, r8, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 286ef4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - subseq pc, lr, r8, asr #20 │ │ │ │ + b b6f6c4 │ │ │ │ + subseq pc, lr, r0, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 286f08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - ldrsheq r1, [pc], #-48 @ │ │ │ │ + b b6f6c4 │ │ │ │ + subseq r1, pc, r8, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 286f1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - subseq r4, pc, r8, lsr r6 @ │ │ │ │ + b b6f6c4 │ │ │ │ + subseq r4, pc, r0, lsr r6 @ │ │ │ │ ldr r0, [pc, #8] @ 286f30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - subseq sp, pc, ip, lsl #26 │ │ │ │ + b b6f6c4 │ │ │ │ + subseq sp, pc, r4, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 286f44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq r3, r0, r8, lsr r8 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq r3, r0, r0, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 286f58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - ldrdeq r4, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + b b6f6c4 │ │ │ │ + ldrdeq r4, [r0], #-100 @ 0xffffff9c @ │ │ │ │ ldr r0, [pc, #8] @ 286f6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - strheq sp, [r0], #-84 @ 0xffffffac @ │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq sp, r0, ip, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 286f80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq r1, r1, r8, lsl #21 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq r1, r1, r0, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 286f94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq r6, r1, ip, asr sl │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq r6, r1, r4, asr sl │ │ │ │ ldr r0, [pc, #8] @ 286fa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - strheq pc, [r1], #-112 @ 0xffffff90 @ │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq pc, r1, r8, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 286fbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq r7, r2, r4, ror #30 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq r7, r2, ip, asr pc │ │ │ │ ldr r0, [pc, #8] @ 286fd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq r9, r2, ip, lsl #21 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq r9, r2, r4, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 286fe4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq lr, r3, r0, ror #31 │ │ │ │ + b b6f6c4 │ │ │ │ + ldrdeq lr, [r3], #-248 @ 0xffffff08 @ │ │ │ │ ldr r0, [pc, #8] @ 286ff8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq r1, r4, ip, lsr #29 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq r1, r4, r4, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 28700c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq r2, r4, r8, lsr #31 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq r2, r4, r0, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 287020 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq r3, r4, r0, asr #17 │ │ │ │ + b b6f6c4 │ │ │ │ + strheq r3, [r4], #-136 @ 0xffffff78 @ │ │ │ │ ldr r0, [pc, #8] @ 287034 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq r3, r4, r0, lsr #30 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq r3, r4, r8, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 287048 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq r4, r4, r8, asr #31 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq r4, r4, r0, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 28705c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq r4, r4, r4, asr #31 │ │ │ │ + b b6f6c4 │ │ │ │ + strheq r4, [r4], #-252 @ 0xffffff04 @ │ │ │ │ ldr r0, [pc, #8] @ 287070 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - ldrdeq sl, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + b b6f6c4 │ │ │ │ + ldrdeq sl, [r4], #-20 @ 0xffffffec @ │ │ │ │ ldr r0, [pc, #8] @ 287084 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq sl, r4, r8, ror #26 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq sl, r4, r0, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 287098 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq sl, r4, r8, lsr #31 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq sl, r4, r0, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 2870ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq fp, r4, r8, asr #4 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq fp, r4, r0, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 2870c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq fp, r4, ip, lsr #9 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq fp, r4, r4, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 2870d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq fp, r4, r8, ror r7 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq fp, r4, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 2870e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq fp, r4, r4, lsr sl │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq fp, r4, ip, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 2870fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - strdeq fp, [r4], #-192 @ 0xffffff40 @ │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq fp, r4, r8, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 287110 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - @ instruction: 0x0064bf90 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq fp, r4, r8, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 287124 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq ip, r4, r0, asr #4 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq ip, r4, r8, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 287138 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq ip, r4, ip, lsr #5 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq ip, r4, r4, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 28714c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq ip, r4, r4, ror r7 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq ip, r4, ip, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 287160 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - ldrdeq ip, [r4], #-144 @ 0xffffff70 @ │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq ip, r4, r8, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 287174 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq ip, r4, r4, ror ip │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq ip, r4, ip, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 287188 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq ip, r4, ip, lsr #29 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq ip, r4, r4, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 28719c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - ldrdeq sp, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + b b6f6c4 │ │ │ │ + ldrdeq sp, [r4], #-16 @ │ │ │ │ ldr r0, [pc, #8] @ 2871b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq sp, r4, r8, lsr #9 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq sp, r4, r0, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 2871c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - ldrdeq sp, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + b b6f6c4 │ │ │ │ + ldrdeq sp, [r4], #-112 @ 0xffffff90 @ │ │ │ │ ldr r0, [pc, #8] @ 2871d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - strdeq sp, [r4], #-172 @ 0xffffff54 @ │ │ │ │ + b b6f6c4 │ │ │ │ + strdeq sp, [r4], #-164 @ 0xffffff5c @ │ │ │ │ ldr r0, [pc, #8] @ 2871ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq sp, r4, r8, asr #31 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq sp, r4, r0, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 287200 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq lr, r4, ip, asr sl │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq lr, r4, r4, asr sl │ │ │ │ ldr r0, [pc, #8] @ 287214 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq lr, r4, r4, ror #25 │ │ │ │ + b b6f6c4 │ │ │ │ + ldrdeq lr, [r4], #-204 @ 0xffffff34 @ │ │ │ │ ldr r0, [pc, #8] @ 287228 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq pc, r4, r0, lsr #23 │ │ │ │ + b b6f6c4 │ │ │ │ + @ instruction: 0x0064fb98 │ │ │ │ ldr r0, [pc, #8] @ 28723c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq r2, r5, r4, lsr #5 │ │ │ │ + b b6f6c4 │ │ │ │ + @ instruction: 0x0065229c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #52] @ 28728c │ │ │ │ ldr r0, [pc, #52] @ 287290 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -7801,514 +7801,514 @@ │ │ │ │ ldr r0, [pc, #28] @ 287294 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ b 27cfb0 │ │ │ │ - rsbeq fp, r7, r8, ror #10 │ │ │ │ + rsbeq fp, r7, r0, ror #10 │ │ │ │ tsteq sp, r4, lsr #21 │ │ │ │ ldrsbeq r1, [sp, -ip] │ │ │ │ ldr r0, [pc, #8] @ 2872a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq r0, r8, r4, asr r3 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq r0, r8, ip, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 2872bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq r0, r8, ip, lsl #15 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq r0, r8, r4, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 2872d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq lr, r9, r0, lsl r5 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq lr, r9, r8, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 2872e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - strdeq r1, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ + b b6f6c4 │ │ │ │ + strdeq r1, [sl], #-52 @ 0xffffffcc @ │ │ │ │ ldr r0, [pc, #8] @ 2872f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - ldrdeq r3, [sl], #-108 @ 0xffffff94 @ │ │ │ │ + b b6f6c4 │ │ │ │ + ldrdeq r3, [sl], #-100 @ 0xffffff9c @ │ │ │ │ ldr r0, [pc, #8] @ 28730c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq r3, sl, r8, lsl #19 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq r3, sl, r0, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 287320 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - @ instruction: 0x006a509c │ │ │ │ + b b6f6c4 │ │ │ │ + @ instruction: 0x006a5094 │ │ │ │ ldr r0, [pc, #8] @ 287334 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - strheq r5, [sl], #-0 @ │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq r5, sl, r8, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 287348 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq r5, sl, r4, lsl r5 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq r5, sl, ip, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 28735c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - ldrdeq r6, [sl], #-200 @ 0xffffff38 @ │ │ │ │ + b b6f6c4 │ │ │ │ + ldrdeq r6, [sl], #-192 @ 0xffffff40 @ │ │ │ │ ldr r0, [pc, #8] @ 287370 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq r8, sl, ip, lsl r3 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq r8, sl, r4, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 287384 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq lr, sl, r4, ror sp │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq lr, sl, ip, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 287398 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq r0, fp, ip, lsl #1 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq r0, fp, r4, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 2873ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq r5, fp, r4, lsr #23 │ │ │ │ + b b6f6c4 │ │ │ │ + @ instruction: 0x006b5b9c │ │ │ │ ldr r0, [pc, #8] @ 2873c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq r6, pc, r0, lsr r2 @ │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq r6, pc, r8, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 2873d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - strdeq r6, [pc], #-120 @ │ │ │ │ + b b6f6c4 │ │ │ │ + strdeq r6, [pc], #-112 @ │ │ │ │ ldr r0, [pc, #8] @ 2873e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - strdeq r7, [pc], #-84 @ │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq r7, pc, ip, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 2873fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq r8, pc, ip, ror #10 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq r8, pc, r4, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 287410 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq r8, pc, r8, asr #21 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq r8, pc, r0, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 287424 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq ip, pc, ip, lsr #32 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq ip, pc, r4, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 287438 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbeq sp, pc, ip, asr #23 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbeq sp, pc, r4, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 28744c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r1, r0, r0, rrx │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r1, r0, r8, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 287460 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - ldrheq r3, [r0], #-16 @ │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r3, r0, r8, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 287474 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r3, r0, r8, lsl #20 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r3, r0, r0, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 287488 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r0, r1, r0, lsr r8 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r0, r1, r8, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 28749c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r1, r1, ip, asr r4 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r1, r1, r4, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 2874b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r1, r1, r4, lsl #18 │ │ │ │ + b b6f6c4 │ │ │ │ + ldrsheq r1, [r1], #-140 @ 0xffffff74 @ │ │ │ │ ldr r0, [pc, #8] @ 2874c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r2, r1, ip, ror r5 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r2, r1, r4, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 2874d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r2, r1, r8, ror #18 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r2, r1, r0, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 2874ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r3, r1, r8, lsr #2 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r3, r1, r0, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 287500 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - ldrsbeq r7, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r7, r1, ip, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 287514 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r7, r1, r4, lsr #24 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r7, r1, ip, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 287528 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r7, r1, r8, lsl pc │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r7, r1, r0, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 28753c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r8, r1, r4, lsl #18 │ │ │ │ + b b6f6c4 │ │ │ │ + ldrsheq r8, [r1], #-140 @ 0xffffff74 @ │ │ │ │ ldr r0, [pc, #8] @ 287550 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r9, r1, r0, lsl #10 │ │ │ │ + b b6f6c4 │ │ │ │ + ldrsheq r9, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ ldr r0, [pc, #8] @ 287564 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - ldrsheq r1, [r3], #-8 @ │ │ │ │ + b b6f6c4 │ │ │ │ + ldrsheq r1, [r3], #-0 @ │ │ │ │ ldr r0, [pc, #4] @ 287574 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6c620 │ │ │ │ + b b6c618 │ │ │ │ smlawteq r9, r0, fp, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #236] @ 28767c │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #288 @ 0x120 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #384 @ 0x180 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #432 @ 0x1b0 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #480 @ 0x1e0 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #576 @ 0x240 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #672 @ 0x2a0 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #720 @ 0x2d0 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #816 @ 0x330 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #864 @ 0x360 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #960 @ 0x3c0 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #1008 @ 0x3f0 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #1056 @ 0x420 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #1248 @ 0x4e0 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #1296 @ 0x510 │ │ │ │ - bl 9d8db8 │ │ │ │ + bl 9d8db0 │ │ │ │ add r0, r4, #1344 @ 0x540 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9d8db8 │ │ │ │ + b 9d8db0 │ │ │ │ @ instruction: 0x011338b4 │ │ │ │ ldr r0, [pc, #8] @ 287690 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq fp, r5, r4, lsr lr │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq fp, r5, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 2876a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq ip, r5, r0, lsl #5 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq ip, r5, r8, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 2876b8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - ldrheq pc, [r5], #-36 @ 0xffffffdc @ │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq pc, r5, ip, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 2876cc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r1, r6, r0, asr #17 │ │ │ │ + b b6f6c4 │ │ │ │ + ldrheq r1, [r6], #-136 @ 0xffffff78 @ │ │ │ │ ldr r0, [pc, #8] @ 2876e0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r2, r6, r0, lsl fp │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r2, r6, r8, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 2876f4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq lr, r6, r8, lsl #5 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq lr, r6, r0, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 287708 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - ldrheq pc, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq pc, r6, r8, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 28771c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq pc, r6, ip, asr sp @ │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq pc, r6, r4, asr sp @ │ │ │ │ ldr r0, [pc, #8] @ 287730 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r4, r7, ip, lsl r3 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r4, r7, r4, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 287760 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl b6c620 │ │ │ │ + bl b6c618 │ │ │ │ add r0, r4, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8b0e0 │ │ │ │ + b b8b0d8 │ │ │ │ @ instruction: 0x01293a18 │ │ │ │ ldr r0, [pc, #8] @ 287774 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r4, r8, ip, asr #1 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r4, r8, r4, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 287788 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - @ instruction: 0x00789898 │ │ │ │ + b b6f6c4 │ │ │ │ + @ instruction: 0x00789890 │ │ │ │ ldr r0, [pc, #8] @ 28779c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq sl, r8, ip, lsl r2 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq sl, r8, r4, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 2877b0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r1, r9, r0, ror #5 │ │ │ │ + b b6f6c4 │ │ │ │ + ldrsbeq r1, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ ldr r0, [pc, #8] @ 2877c4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - @ instruction: 0x007b6690 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r6, fp, r8, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 2877d8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r8, fp, ip, asr #10 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r8, fp, r4, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 2877ec │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq fp, fp, r8, lsr #15 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq fp, fp, r0, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 287800 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq fp, fp, ip, asr #17 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq fp, fp, r4, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 287814 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - @ instruction: 0x007bc498 │ │ │ │ + b b6f6c4 │ │ │ │ + @ instruction: 0x007bc490 │ │ │ │ ldr r0, [pc, #8] @ 287828 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq sp, fp, ip, lsr #28 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq sp, fp, r4, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 28783c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r0, ip, ip, asr fp │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r0, ip, r4, asr fp │ │ │ │ ldr r0, [pc, #8] @ 287850 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r4, ip, r8, ror #26 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r4, ip, r0, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 287864 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - @ instruction: 0x007c8c98 │ │ │ │ + b b6f6c4 │ │ │ │ + @ instruction: 0x007c8c90 │ │ │ │ ldr r0, [pc, #8] @ 287878 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - ldrsbeq pc, [ip], #-156 @ 0xffffff64 @ │ │ │ │ + b b6f6c4 │ │ │ │ + ldrsbeq pc, [ip], #-148 @ 0xffffff6c @ │ │ │ │ ldr r0, [pc, #8] @ 28788c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - @ instruction: 0x007d1f94 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r1, sp, ip, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 2878a0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - ldrsbeq r2, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r2, sp, ip, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 2878b4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - @ instruction: 0x007d329c │ │ │ │ + b b6f6c4 │ │ │ │ + @ instruction: 0x007d3294 │ │ │ │ ldr r0, [pc, #8] @ 2878c8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq fp, sp, r4, lsr #7 │ │ │ │ + b b6f6c4 │ │ │ │ + @ instruction: 0x007db39c │ │ │ │ ldr r0, [pc, #8] @ 2878dc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - ldrheq lr, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq lr, sp, r8, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 2878f0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r3, lr, r0, asr r2 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r3, lr, r8, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 287904 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r9, lr, r0, lsr r4 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r9, lr, r8, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 287918 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq lr, lr, r4, asr #14 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq lr, lr, ip, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 28792c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq lr, lr, r4, lsr #17 │ │ │ │ + b b6f6c4 │ │ │ │ + @ instruction: 0x007ee89c │ │ │ │ ldr r0, [pc, #8] @ 287940 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - rsbseq r4, pc, r0, lsl #7 │ │ │ │ + b b6f6c4 │ │ │ │ + rsbseq r4, pc, r8, ror r3 @ │ │ │ │ ldr r0, [pc, #8] @ 287954 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r2, r0, r0, asr #10 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r2, r0, r8, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 287968 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r2, r0, r8, lsr fp │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r2, r0, r0, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 28797c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r3, r0, r0, ror pc │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r3, r0, r8, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 287990 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r4, r0, ip, lsr #15 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r4, r0, r4, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 2879a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r4, r0, ip, lsl r8 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r4, r0, r4, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 2879b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r4, r0, ip, lsr fp │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r4, r0, r4, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 2879cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r5, r0, r0, lsl #7 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r5, r0, r8, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 2879e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r5, r0, r4, ror ip │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r5, r0, ip, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 2879f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq sl, r0, r8, ror fp │ │ │ │ + b b6f6c4 │ │ │ │ + addeq sl, r0, r0, ror fp │ │ │ │ ldr r0, [pc, #8] @ 287a08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq fp, r0, r4, lsr r1 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq fp, r0, ip, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 287a1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq fp, r0, ip, asr #26 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq fp, r0, r4, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 287a30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq pc, r0, ip, lsr #1 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq pc, r0, r4, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 287a44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq pc, r0, r0, asr sl @ │ │ │ │ + b b6f6c4 │ │ │ │ + addeq pc, r0, r8, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 287a58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r0, r1, r8, asr r0 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r0, r1, r0, asr r0 │ │ │ │ │ │ │ │ 00287a5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #156] @ 287b10 │ │ │ │ @@ -8332,471 +8332,471 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl b6ddb8 │ │ │ │ + bl b6ddb0 │ │ │ │ ldr r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #64] @ 287b24 │ │ │ │ ldr r3, [pc, #44] @ 287b14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 287b0c │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl a9d1d0 │ │ │ │ + bl a9d1c8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r8, lsl #7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x012937ec │ │ │ │ - addeq r5, r1, ip, lsl #14 │ │ │ │ - adceq r0, r4, r0, lsl #13 │ │ │ │ + addeq r5, r1, r4, lsl #14 │ │ │ │ + adceq r0, r4, r0, ror r6 │ │ │ │ tsteq r8, r8, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 287b38 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r0, asr pc │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r8, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 287b4c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, ip, asr #30 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r4, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 287b60 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r8, asr #30 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r0, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 287b74 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r4, asr #30 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, ip, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 287b88 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r0, asr #30 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r8, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 287b9c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, ip, lsr pc │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r4, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 287bb0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r8, lsr pc │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r0, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 287bc4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r4, lsr pc │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, ip, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 287bd8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r0, lsr pc │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r8, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 287bec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, ip, lsr #30 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r4, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 287c00 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r8, lsr #30 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r0, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 287c14 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r4, lsr #30 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, ip, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 287c28 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r0, lsr #30 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r8, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 287c3c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, ip, lsl pc │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r4, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 287c50 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r8, lsl pc │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r0, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 287c64 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r4, lsl pc │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, ip, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 287c78 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r0, lsl pc │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r8, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 287c8c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, ip, lsl #30 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r4, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 287ca0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r8, lsl #30 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r0, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 287cb4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r4, lsl #30 │ │ │ │ + b b6f6c4 │ │ │ │ + strdeq r7, [ip], ip │ │ │ │ ldr r0, [pc, #8] @ 287cc8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r0, lsl #30 │ │ │ │ + b b6f6c4 │ │ │ │ + strdeq r7, [ip], r8 │ │ │ │ ldr r0, [pc, #8] @ 287cdc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - strdeq r7, [ip], ip │ │ │ │ + b b6f6c4 │ │ │ │ + strdeq r7, [ip], r4 │ │ │ │ ldr r0, [pc, #8] @ 287cf0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - strdeq r7, [ip], r8 │ │ │ │ + b b6f6c4 │ │ │ │ + strdeq r7, [ip], r0 │ │ │ │ ldr r0, [pc, #8] @ 287d04 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - strdeq r7, [ip], r4 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, ip, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 287d18 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - strdeq r7, [ip], r0 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r8, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 287d2c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, ip, ror #29 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r4, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 287d40 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r8, ror #29 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r0, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 287d54 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r4, ror #29 │ │ │ │ + b b6f6c4 │ │ │ │ + ldrdeq r7, [ip], ip │ │ │ │ ldr r0, [pc, #8] @ 287d68 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r0, ror #29 │ │ │ │ + b b6f6c4 │ │ │ │ + ldrdeq r7, [ip], r8 │ │ │ │ ldr r0, [pc, #8] @ 287d7c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - ldrdeq r7, [ip], ip │ │ │ │ + b b6f6c4 │ │ │ │ + ldrdeq r7, [ip], r4 │ │ │ │ ldr r0, [pc, #8] @ 287d90 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - ldrdeq r7, [ip], r8 │ │ │ │ + b b6f6c4 │ │ │ │ + ldrdeq r7, [ip], r0 │ │ │ │ ldr r0, [pc, #8] @ 287da4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - ldrdeq r7, [ip], r4 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, ip, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 287db8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - ldrdeq r7, [ip], r0 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r8, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 287dcc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, ip, asr #29 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r4, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 287de0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r8, asr #29 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r0, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 287df4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r4, asr #29 │ │ │ │ + b b6f6c4 │ │ │ │ + @ instruction: 0x008c7ebc │ │ │ │ ldr r0, [pc, #8] @ 287e08 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r0, asr #29 │ │ │ │ + b b6f6c4 │ │ │ │ + @ instruction: 0x008c7eb8 │ │ │ │ ldr r0, [pc, #8] @ 287e1c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - @ instruction: 0x008c7ebc │ │ │ │ + b b6f6c4 │ │ │ │ + @ instruction: 0x008c7eb4 │ │ │ │ ldr r0, [pc, #8] @ 287e30 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - @ instruction: 0x008c7eb8 │ │ │ │ + b b6f6c4 │ │ │ │ + @ instruction: 0x008c7eb0 │ │ │ │ ldr r0, [pc, #8] @ 287e44 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - @ instruction: 0x008c7eb4 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, ip, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 287e58 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - @ instruction: 0x008c7eb0 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r8, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 287e6c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, ip, lsr #29 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r4, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 287e80 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r8, lsr #29 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r0, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 287e94 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r4, lsr #29 │ │ │ │ + b b6f6c4 │ │ │ │ + umulleq r7, ip, ip, lr │ │ │ │ ldr r0, [pc, #8] @ 287ea8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r0, lsr #29 │ │ │ │ + b b6f6c4 │ │ │ │ + umulleq r7, ip, r8, lr │ │ │ │ ldr r0, [pc, #8] @ 287ebc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - umulleq r7, ip, ip, lr │ │ │ │ + b b6f6c4 │ │ │ │ + umulleq r7, ip, r4, lr │ │ │ │ ldr r0, [pc, #8] @ 287ed0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - umulleq r7, ip, r8, lr │ │ │ │ + b b6f6c4 │ │ │ │ + umulleq r7, ip, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 287ee4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - umulleq r7, ip, r4, lr │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, ip, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 287ef8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - umulleq r7, ip, r0, lr │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r8, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 287f0c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, ip, lsl #29 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r4, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 287f20 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r8, lsl #29 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r0, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 287f34 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r4, lsl #29 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, ip, ror lr │ │ │ │ ldr r0, [pc, #8] @ 287f48 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r0, lsl #29 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r8, ror lr │ │ │ │ ldr r0, [pc, #8] @ 287f5c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, ip, ror lr │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r4, ror lr │ │ │ │ ldr r0, [pc, #8] @ 287f70 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r8, ror lr │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r0, ror lr │ │ │ │ ldr r0, [pc, #8] @ 287f84 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r4, ror lr │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 287f98 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r0, ror lr │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r8, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 287fac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, ip, ror #28 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r4, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 287fc0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r8, ror #28 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r0, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 287fd4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r4, ror #28 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, ip, asr lr │ │ │ │ ldr r0, [pc, #8] @ 287fe8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r0, ror #28 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r8, asr lr │ │ │ │ ldr r0, [pc, #8] @ 287ffc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, ip, asr lr │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r4, asr lr │ │ │ │ ldr r0, [pc, #8] @ 288010 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r8, asr lr │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r0, asr lr │ │ │ │ ldr r0, [pc, #8] @ 288024 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r4, asr lr │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, ip, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 288038 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r0, asr lr │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r8, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 28804c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, ip, asr #28 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r4, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 288060 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r8, asr #28 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r0, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 288074 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r4, asr #28 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, ip, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 288088 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r0, asr #28 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r8, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 28809c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, ip, lsr lr │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r4, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 2880b0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r8, lsr lr │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r0, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 2880c4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r4, lsr lr │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 2880d8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r0, lsr lr │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r8, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 2880ec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, ip, lsr #28 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r4, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 288100 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r8, lsr #28 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r0, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 288114 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r4, lsr #28 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, ip, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 288128 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r0, lsr #28 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r8, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 28813c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, ip, lsl lr │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r4, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 288150 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r8, lsl lr │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r0, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 288164 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r4, lsl lr │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, ip, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 288178 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r0, lsl lr │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r8, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 28818c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, ip, lsl #28 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r4, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 2881a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r8, lsl #28 │ │ │ │ + b b6f6c4 │ │ │ │ + addeq r7, ip, r0, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 2881b4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r4, lsl #28 │ │ │ │ + b b6f6c4 │ │ │ │ + strdeq r7, [ip], ip │ │ │ │ ldr r0, [pc, #8] @ 2881c8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addeq r7, ip, r0, lsl #28 │ │ │ │ + b b6f6c4 │ │ │ │ + strdeq r7, [ip], r8 │ │ │ │ ldr r0, [pc, #8] @ 2881dc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - strdeq r7, [ip], ip │ │ │ │ + b b6f6c4 │ │ │ │ + strdeq r7, [ip], r4 │ │ │ │ ldr r0, [pc, #8] @ 2881f0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - strdeq r7, [ip], r8 │ │ │ │ + b b6f6c4 │ │ │ │ + strdeq r7, [ip], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #316] @ 288348 │ │ │ │ ldr r2, [pc, #316] @ 28834c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -8914,15 +8914,15 @@ │ │ │ │ rsb r2, r2, #31 │ │ │ │ rsb r3, r3, #31 │ │ │ │ str r4, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ pop {r4, lr} │ │ │ │ - b b67524 │ │ │ │ + b b6751c │ │ │ │ bl 27e384 │ │ │ │ subs r4, r0, #0 │ │ │ │ movle r1, #64 @ 0x40 │ │ │ │ movle r4, r1 │ │ │ │ ble 2883ac │ │ │ │ mov r1, r4 │ │ │ │ b 288394 │ │ │ │ @@ -8939,61 +8939,61 @@ │ │ │ │ ldr r0, [pc, #40] @ 288460 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x01295770 │ │ │ │ - adcseq r0, r5, r8, asr #20 │ │ │ │ - adceq sl, r6, r8, lsl #8 │ │ │ │ - adceq sl, r6, r4, lsr r4 │ │ │ │ - adcseq r0, r5, r8, lsr #20 │ │ │ │ - adceq sl, r6, r8, ror #7 │ │ │ │ + adcseq r0, r5, r8, lsr sl │ │ │ │ strdeq sl, [r6], r8 @ │ │ │ │ + adceq sl, r6, r4, lsr #8 │ │ │ │ + adcseq r0, r5, r8, lsl sl │ │ │ │ + ldrdeq sl, [r6], r8 @ │ │ │ │ + adceq sl, r6, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #28] @ 288498 │ │ │ │ ldr r1, [pc, #28] @ 28849c │ │ │ │ ldr r0, [pc, #28] @ 2884a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl bb4a40 │ │ │ │ + bl bb4a30 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7c2c4 │ │ │ │ - addeq r3, pc, ip, lsr #30 │ │ │ │ - addeq r3, pc, ip, lsr r7 @ │ │ │ │ - @ instruction: 0x008f37b8 │ │ │ │ + b b7c2bc │ │ │ │ + addeq r3, pc, r4, lsr #30 │ │ │ │ + addeq r3, pc, r4, lsr r7 @ │ │ │ │ + @ instruction: 0x008f37b0 │ │ │ │ ldr r0, [pc, #8] @ 2884b4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ - b b6c620 │ │ │ │ + b b6c618 │ │ │ │ @ instruction: 0x01295820 │ │ │ │ ldr r0, [pc, #8] @ 2884c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addseq r1, r0, r4, ror #10 │ │ │ │ + b b6f6c4 │ │ │ │ + addseq r1, r0, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #232] @ 2885cc │ │ │ │ ldr r3, [pc, #232] @ 2885d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #228] @ 2885d4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl b6c620 │ │ │ │ + bl b6c618 │ │ │ │ ldr r0, [pc, #200] @ 2885d8 │ │ │ │ mov r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -9024,29 +9024,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ - bl b65128 │ │ │ │ + bl b65120 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 288534 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #44] @ 2885e4 │ │ │ │ cmp r3, r2 │ │ │ │ asrgt r3, r3, #1 │ │ │ │ subgt r4, r3, #2496 @ 0x9c0 │ │ │ │ subgt r4, r4, #4 │ │ │ │ b 288538 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r8, lsl r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x01295894 │ │ │ │ - adceq ip, r6, r8, lsl #9 │ │ │ │ + adceq ip, r6, r8, ror r4 │ │ │ │ @ instruction: 0x01295840 │ │ │ │ tsteq r8, r8, lsr #17 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ ldr r3, [pc, #36] @ 288614 │ │ │ │ ldr r2, [pc, #36] @ 288618 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -9054,35 +9054,35 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @ instruction: 0x01295804 │ │ │ │ - addseq sl, r0, ip, asr #31 │ │ │ │ + addseq sl, r0, r4, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 28862c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ - b b6c620 │ │ │ │ + b b6c618 │ │ │ │ ldrdeq r5, [r9, -ip]! │ │ │ │ ldr r0, [pc, #8] @ 288640 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - @ instruction: 0x009204fc │ │ │ │ + b b6f6c4 │ │ │ │ + @ instruction: 0x009204f4 │ │ │ │ ldr r0, [pc, #8] @ 288654 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - @ instruction: 0x009204f8 │ │ │ │ + b b6f6c4 │ │ │ │ + @ instruction: 0x009204f0 │ │ │ │ ldr r0, [pc, #8] @ 288668 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6f6cc │ │ │ │ - addseq r0, r2, r4, lsr #17 │ │ │ │ + b b6f6c4 │ │ │ │ + umullseq r0, r2, ip, r8 │ │ │ │ │ │ │ │ 0028866c <_start@@Base>: │ │ │ │ mov fp, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r1} @ (ldr r1, [sp], #4) │ │ │ │ mov r2, sp │ │ │ │ push {r2} @ (str r2, [sp, #-4]!) │ │ │ │ @@ -9261,15 +9261,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 938abc │ │ │ │ + bl 938ab4 │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ smlawteq r6, r0, sl, ip │ │ │ │ │ │ │ │ @@ -9332,24 +9332,24 @@ │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ beq 288ab0 │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 288a04 │ │ │ │ ldr r0, [pc, #392] @ 288be0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r3, [r4] │ │ │ │ - bl 93dadc │ │ │ │ + bl 93dad4 │ │ │ │ ldr r2, [pc, #372] @ 288be4 │ │ │ │ ldr r3, [pc, #344] @ 288bcc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -9435,23 +9435,23 @@ │ │ │ │ b 288a50 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01180498 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r8, r4, ror r4 │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ @ instruction: 0x0126ca0c │ │ │ │ - addseq ip, r2, r4, lsl r1 │ │ │ │ + addseq ip, r2, r4, lsl #2 │ │ │ │ @ instruction: 0x0126c96c │ │ │ │ tsteq r8, ip, lsl #7 │ │ │ │ @ instruction: 0x0126c8e4 │ │ │ │ - umlaleq r1, r0, r8, lr │ │ │ │ + adceq r1, r0, r8, lsl #29 │ │ │ │ @ instruction: 0x0126c894 │ │ │ │ - addseq fp, r4, r8, ror #18 │ │ │ │ + addseq fp, r4, r8, asr r9 │ │ │ │ @ instruction: 0x0126c848 │ │ │ │ - addseq fp, r2, r8, ror #30 │ │ │ │ + addseq fp, r2, r8, asr pc │ │ │ │ │ │ │ │ 00288c00 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [pc, #228] @ 288cf0 │ │ │ │ cmp r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ beq 288cc8 │ │ │ │ @@ -9495,39 +9495,39 @@ │ │ │ │ bls 288cbc │ │ │ │ ldr r3, [r4] │ │ │ │ ldrb r3, [r3, #32] │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 288ccc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 93e5f4 │ │ │ │ - b 93e5f4 │ │ │ │ + b 93e5ec │ │ │ │ + b 93e5ec │ │ │ │ ldr r0, [pc, #48] @ 288d04 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 938abc │ │ │ │ + b 938ab4 │ │ │ │ mov r0, #22 │ │ │ │ b 288c74 │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ b 288c74 │ │ │ │ @ instruction: 0x011801f0 │ │ │ │ @ instruction: 0x0126c798 │ │ │ │ - adceq r0, r7, r6, lsl #19 │ │ │ │ + adceq r0, r7, r6, ror r9 │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ @ instruction: 0x0126c72c │ │ │ │ - addseq fp, r2, ip, asr #28 │ │ │ │ + addseq fp, r2, ip, lsr lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #712] @ 0x2c8 │ │ │ │ asr r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 288d28 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adcseq sl, r5, r0, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 288e78 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -9562,15 +9562,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 27f380 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 927dc4 │ │ │ │ + bl 927dbc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 27f584 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 288e2c │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ @@ -9584,15 +9584,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -9605,22 +9605,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 288e98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ smlawbeq r6, r8, r7, ip │ │ │ │ - adceq r3, r1, r4, lsl #28 │ │ │ │ - ldrdeq r3, [r1], ip @ │ │ │ │ - adceq r0, r7, r4, lsr r8 │ │ │ │ - addseq fp, r2, r8, asr #26 │ │ │ │ - addseq fp, r2, r0, lsl sp │ │ │ │ - ldrdeq r0, [r7], r8 @ │ │ │ │ - @ instruction: 0x0092bcb8 │ │ │ │ - addseq fp, r2, ip, asr #25 │ │ │ │ + strdeq r3, [r1], r4 @ │ │ │ │ + adceq r3, r1, ip, asr #27 │ │ │ │ + adceq r0, r7, r4, lsr #16 │ │ │ │ + addseq fp, r2, r8, lsr sp │ │ │ │ + addseq fp, r2, r0, lsl #26 │ │ │ │ + adceq r0, r7, r8, asr #15 │ │ │ │ + addseq fp, r2, r8, lsr #25 │ │ │ │ + @ instruction: 0x0092bcbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #108] @ 288f20 │ │ │ │ ldr r2, [pc, #108] @ 288f24 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -9633,19 +9633,19 @@ │ │ │ │ bl 28b570 │ │ │ │ ldr r0, [r4, #616] @ 0x268 │ │ │ │ cmp r0, #0 │ │ │ │ beq 288ee8 │ │ │ │ mov r1, #1 │ │ │ │ bl 27cb48 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl b86260 │ │ │ │ + bl b86258 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl b6c678 │ │ │ │ + bl b6c670 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl b6d0d4 │ │ │ │ + bl b6d0cc │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ bl 27d088 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ b 27d088 │ │ │ │ ldr r0, [r0, #708] @ 0x2c4 │ │ │ │ bl 27d088 │ │ │ │ @@ -9654,33 +9654,33 @@ │ │ │ │ andeq r6, r0, r0, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a044 │ │ │ │ + bl 92a03c │ │ │ │ ldr r6, [pc, #144] @ 288fdc │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 288f98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #112] @ 288fe0 │ │ │ │ ldr r2, [pc, #112] @ 288fe4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [r0, #153] @ 0x99 │ │ │ │ strbne r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 288fc4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -9693,17 +9693,17 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 66a678 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 66b16c │ │ │ │ - @ instruction: 0x009dfcf4 │ │ │ │ - adceq r0, r7, ip, asr #13 │ │ │ │ - addseq fp, r2, r0, lsl #24 │ │ │ │ + addseq pc, sp, r4, ror #25 │ │ │ │ + @ instruction: 0x00a706bc │ │ │ │ + @ instruction: 0x0092bbf0 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #264] @ 289110 │ │ │ │ @@ -9713,35 +9713,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 289114 │ │ │ │ ldr r1, [pc, #248] @ 289118 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #228] @ 28911c │ │ │ │ ldr r1, [pc, #228] @ 289120 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #196] @ 289124 │ │ │ │ ldr r1, [pc, #196] @ 289128 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #164] @ 28912c │ │ │ │ ldr r3, [pc, #164] @ 289130 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ ldr r2, [pc, #148] @ 289134 │ │ │ │ @@ -9770,21 +9770,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq r0, r7, r4, lsr r6 │ │ │ │ - addseq fp, r2, r8, ror fp │ │ │ │ - addseq sl, r5, r0, asr #24 │ │ │ │ - addseq fp, r2, r8, ror fp │ │ │ │ - umullseq fp, r2, r0, fp │ │ │ │ - addseq fp, r2, r4, ror fp │ │ │ │ - addseq r0, lr, r0, ror #20 │ │ │ │ + adceq r0, r7, r4, lsr #12 │ │ │ │ + addseq fp, r2, r8, ror #22 │ │ │ │ + addseq sl, r5, r0, lsr ip │ │ │ │ + addseq fp, r2, r8, ror #22 │ │ │ │ + addseq fp, r2, r0, lsl #23 │ │ │ │ + addseq fp, r2, r4, ror #22 │ │ │ │ + addseq r0, lr, r0, asr sl │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ @@ -9797,54 +9797,54 @@ │ │ │ │ ldr r5, [pc, #308] @ 28929c │ │ │ │ add r8, pc, r8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r8, #124 @ 0x7c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ bl 36c350 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r5, #0 │ │ │ │ mvn r8, #0 │ │ │ │ mvn r9, #0 │ │ │ │ ldr r6, [pc, #216] @ 2892a0 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93b410 │ │ │ │ + bl 93b408 │ │ │ │ add r2, r4, #720 @ 0x2d0 │ │ │ │ mov r3, #1 │ │ │ │ strd r8, [r2, #-8] │ │ │ │ mov r0, #4 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ str r5, [r4, #600] @ 0x258 │ │ │ │ bl 27cd70 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ bl 27cd70 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl b6cfcc │ │ │ │ + bl b6cfc4 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl b6c620 │ │ │ │ + bl b6c618 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl b8624c │ │ │ │ + bl b86244 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r2, #588]! @ 0x24c │ │ │ │ str r2, [r4, #592] @ 0x250 │ │ │ │ str r5, [r3, #636]! @ 0x27c │ │ │ │ str r3, [r4, #640] @ 0x280 │ │ │ │ mov r3, r4 │ │ │ │ @@ -9867,17 +9867,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2d0778 │ │ │ │ str r0, [r4, #708] @ 0x2c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2d0780 │ │ │ │ - ldrdeq r0, [r7], r8 @ │ │ │ │ - addseq fp, r2, r4, ror #20 │ │ │ │ - addseq r0, lr, r0, ror #18 │ │ │ │ + adceq r0, r7, r8, asr #9 │ │ │ │ + addseq fp, r2, r4, asr sl │ │ │ │ + addseq r0, lr, r0, asr r9 │ │ │ │ tstpeq r7, r8, lsr ip @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, r0, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #68] @ 289304 │ │ │ │ @@ -9889,18 +9889,18 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 2892fc │ │ │ │ mov r0, r4 │ │ │ │ bl 36c4b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 28ada4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 907900 │ │ │ │ + bl 9078f8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8ebc0c │ │ │ │ + b 8ebc04 │ │ │ │ bl 2d0794 │ │ │ │ b 2892d8 │ │ │ │ tstpeq r7, ip, lsr fp @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, r0, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -9931,18 +9931,18 @@ │ │ │ │ strb r3, [r4, #126] @ 0x7e │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 66a6f0 │ │ │ │ ldr r1, [r0, #712] @ 0x2c8 │ │ │ │ ldr r0, [pc, #92] @ 2893f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r7, [r3, #172] @ 0xac │ │ │ │ - bl b7d1f4 │ │ │ │ + bl b7d1ec │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 28933c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2893dc │ │ │ │ mov r0, r4 │ │ │ │ @@ -9950,19 +9950,19 @@ │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl b7d1fc │ │ │ │ + bl b7d1f4 │ │ │ │ b 28933c │ │ │ │ @ instruction: 0x0117fad8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq fp, r2, r0, ror #16 │ │ │ │ + addseq fp, r2, r0, asr r8 │ │ │ │ │ │ │ │ 002893f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ 28948c │ │ │ │ @@ -10026,29 +10026,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 931b54 │ │ │ │ + bl 931b4c │ │ │ │ ldr ip, [pc, #160] @ 2895a4 │ │ │ │ ldr r2, [pc, #160] @ 2895a8 │ │ │ │ ldr r1, [pc, #160] @ 2895ac │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9298b0 │ │ │ │ + bl 9298a8 │ │ │ │ cmp r0, r5 │ │ │ │ beq 289580 │ │ │ │ ldr r2, [pc, #108] @ 2895b0 │ │ │ │ ldr r3, [pc, #88] @ 2895a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -10061,25 +10061,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b74670 │ │ │ │ + bl b74668 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9312ec │ │ │ │ + bl 9312e4 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq r7, r4, lsr #18 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r0, r7, r4, lsr r1 │ │ │ │ - addseq fp, r2, r4, lsl #13 │ │ │ │ - addseq sl, r5, ip, asr #14 │ │ │ │ + adceq r0, r7, r4, lsr #2 │ │ │ │ + addseq fp, r2, r4, ror r6 │ │ │ │ + addseq sl, r5, ip, lsr r7 │ │ │ │ @ instruction: 0x0117f8b8 │ │ │ │ │ │ │ │ 002895b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10103,25 +10103,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66ae2c │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ and r3, r3, r4 │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 66aed0 │ │ │ │ - addseq fp, r2, r8, lsl r5 │ │ │ │ + addseq fp, r2, r8, lsl #10 │ │ │ │ │ │ │ │ 00289628 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ strb r3, [r0, #127] @ 0x7f │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ mvn r3, #0 │ │ │ │ add r0, r4, #8704 @ 0x2200 │ │ │ │ strh r3, [r0, #58] @ 0x3a │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -10170,16 +10170,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ ldr r4, [pc, #308] @ 28984c │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ - bl 9298a4 │ │ │ │ + bl 93061c │ │ │ │ + bl 92989c │ │ │ │ ldr r3, [pc, #296] @ 289850 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 289778 │ │ │ │ ldr r2, [pc, #276] @ 289854 │ │ │ │ @@ -10217,22 +10217,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 289864 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 289738 │ │ │ │ ldr r2, [pc, #104] @ 289868 │ │ │ │ ldr r3, [pc, #60] @ 289840 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -10240,64 +10240,64 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 289834 │ │ │ │ ldr r0, [pc, #72] @ 28986c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - adceq pc, r6, r8, ror #30 │ │ │ │ + adceq pc, r6, r8, asr pc @ │ │ │ │ tstpeq r7, r4, lsl r7 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umullseq fp, r2, r8, r4 │ │ │ │ - addseq sl, r5, r4, ror #10 │ │ │ │ + addseq fp, r2, r8, lsl #9 │ │ │ │ + addseq sl, r5, r4, asr r5 │ │ │ │ @ instruction: 0x0117f6d8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x0117f6bc │ │ │ │ andeq r6, r0, ip, ror #16 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addseq fp, r2, r8, lsl r4 │ │ │ │ + addseq fp, r2, r8, lsl #8 │ │ │ │ @ instruction: 0x0117f5fc │ │ │ │ - @ instruction: 0x0092b3fc │ │ │ │ + addseq fp, r2, ip, ror #7 │ │ │ │ │ │ │ │ 00289870 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #236] @ 289974 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930b50 │ │ │ │ + bl 930b48 │ │ │ │ ldr r2, [pc, #216] @ 289978 │ │ │ │ ldr r1, [pc, #216] @ 28997c │ │ │ │ add ip, r6, #112 @ 0x70 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 28993c │ │ │ │ cmp r4, #0 │ │ │ │ beq 289958 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930338 │ │ │ │ + bl 930330 │ │ │ │ cmp r0, #0 │ │ │ │ beq 289918 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930b30 │ │ │ │ + bl 930b28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 289918 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -10323,29 +10323,29 @@ │ │ │ │ ldr r1, [pc, #40] @ 289988 │ │ │ │ ldr r0, [pc, #40] @ 28998c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #148 @ 0x94 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq pc, r6, ip, lsr #27 │ │ │ │ - addseq fp, r2, r0, lsr r3 │ │ │ │ - addseq r0, lr, r0, lsr #4 │ │ │ │ - @ instruction: 0x0092b1dc │ │ │ │ - addseq fp, r2, r8, ror #5 │ │ │ │ - addseq fp, r2, r0, asr #3 │ │ │ │ - addseq fp, r2, r0, ror #5 │ │ │ │ + umlaleq pc, r6, ip, sp @ │ │ │ │ + addseq fp, r2, r0, lsr #6 │ │ │ │ + addseq r0, lr, r0, lsl r2 │ │ │ │ + addseq fp, r2, ip, asr #3 │ │ │ │ + @ instruction: 0x0092b2d8 │ │ │ │ + @ instruction: 0x0092b1b0 │ │ │ │ + @ instruction: 0x0092b2d0 │ │ │ │ │ │ │ │ 00289990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 907834 │ │ │ │ + bl 90782c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2899c0 │ │ │ │ mov r0, r5 │ │ │ │ bl 28ac40 │ │ │ │ mov r0, r5 │ │ │ │ bl 36c3dc │ │ │ │ mov r0, r4 │ │ │ │ @@ -10360,35 +10360,35 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 36c4b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 28ada4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 907900 │ │ │ │ + bl 9078f8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8ebc0c │ │ │ │ + b 8ebc04 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #312] @ 289b64 │ │ │ │ ldr r2, [pc, #312] @ 289b68 │ │ │ │ ldr r1, [pc, #312] @ 289b6c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 27d52c │ │ │ │ ldrb r3, [r5, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 289ae8 │ │ │ │ @@ -10451,46 +10451,46 @@ │ │ │ │ b 289aa0 │ │ │ │ ldr r1, [pc, #56] @ 289b8c │ │ │ │ ldr r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d814 │ │ │ │ b 289a94 │ │ │ │ - @ instruction: 0x00a6fcb4 │ │ │ │ - addseq fp, r2, r0, asr #2 │ │ │ │ - @ instruction: 0x009df1fc │ │ │ │ - addseq fp, r2, ip, asr #4 │ │ │ │ - addseq fp, r2, r4, asr r2 │ │ │ │ - addseq fp, r2, r0, asr r2 │ │ │ │ - @ instruction: 0x0092b1b8 │ │ │ │ - addseq fp, r2, ip, lsr #3 │ │ │ │ - @ instruction: 0x0092b1d8 │ │ │ │ - addseq fp, r2, ip, lsr #3 │ │ │ │ - addseq fp, r2, r4, lsl #3 │ │ │ │ + adceq pc, r6, r4, lsr #25 │ │ │ │ + addseq fp, r2, r0, lsr r1 │ │ │ │ + addseq pc, sp, ip, ror #3 │ │ │ │ + addseq fp, r2, ip, lsr r2 │ │ │ │ + addseq fp, r2, r4, asr #4 │ │ │ │ + addseq fp, r2, r0, asr #4 │ │ │ │ + addseq fp, r2, r8, lsr #3 │ │ │ │ + umullseq fp, r2, ip, r1 │ │ │ │ + addseq fp, r2, r8, asr #3 │ │ │ │ + umullseq fp, r2, ip, r1 │ │ │ │ + addseq fp, r2, r4, ror r1 │ │ │ │ │ │ │ │ 00289b90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #2164] @ 28a430 │ │ │ │ ldr r2, [pc, #2164] @ 28a434 │ │ │ │ ldr r1, [pc, #2164] @ 28a438 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldrb fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ ldrne r3, [r4, #8] │ │ │ │ streq fp, [sp, #28] │ │ │ │ strne r3, [sp, #28] │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ mov r8, r0 │ │ │ │ @@ -10685,15 +10685,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 289f48 │ │ │ │ ldr fp, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ orrs r0, fp, r0 │ │ │ │ bne 289cf8 │ │ │ │ ldr r3, [pc, #1316] @ 28a448 │ │ │ │ ldr ip, [pc, #1316] @ 28a44c │ │ │ │ @@ -10701,15 +10701,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -10748,15 +10748,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ mul r1, fp, r1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ mul r3, ip, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul r5, r3, r5 │ │ │ │ @@ -10798,15 +10798,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27d088 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a348 │ │ │ │ @@ -10817,15 +10817,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r5, r3 │ │ │ │ cmp r2, #1 │ │ │ │ movcc r2, #1 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mul r2, r3, r2 │ │ │ │ mov r1, r2 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 28a008 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r3, [pc, #820] @ 28a460 │ │ │ │ ldr r1, [r8, #52] @ 0x34 │ │ │ │ ldr ip, [pc, #816] @ 28a464 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -10834,15 +10834,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 289f48 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 289d88 │ │ │ │ ldr r3, [pc, #752] @ 28a46c │ │ │ │ @@ -10851,15 +10851,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 289f48 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 289da8 │ │ │ │ ldr r3, [pc, #696] @ 28a478 │ │ │ │ @@ -10868,15 +10868,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 289f48 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sl, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sl, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sl, #208] @ 0xd0 │ │ │ │ @@ -10905,15 +10905,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 28a0cc │ │ │ │ ldr r1, [r4, #72] @ 0x48 │ │ │ │ cmp r1, #2 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 289dc8 │ │ │ │ ldr r3, [pc, #504] @ 28a490 │ │ │ │ @@ -10922,15 +10922,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 289f48 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ sbcs r2, r2, #0 │ │ │ │ blt 289de8 │ │ │ │ ldr r3, [pc, #448] @ 28a49c │ │ │ │ @@ -10939,15 +10939,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 289f48 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 289e08 │ │ │ │ ldr r3, [pc, #392] @ 28a4a8 │ │ │ │ @@ -10956,15 +10956,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 289f48 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a394 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 289fcc │ │ │ │ cmp r2, #0 │ │ │ │ @@ -10974,15 +10974,15 @@ │ │ │ │ mul r1, r5, r1 │ │ │ │ cmp r3, #1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 28a008 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a008 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -10991,15 +10991,15 @@ │ │ │ │ mul r1, r6, r1 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, fp, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b 28a008 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ streq r1, [sp, #24] │ │ │ │ beq 28a1e8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -11016,47 +11016,47 @@ │ │ │ │ str r9, [sl, #200] @ 0xc8 │ │ │ │ str fp, [sl, #204] @ 0xcc │ │ │ │ str r3, [sl, #180] @ 0xb4 │ │ │ │ str r5, [sl, #216] @ 0xd8 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ strb r3, [r8, #179] @ 0xb3 │ │ │ │ b 28a080 │ │ │ │ - adceq pc, r6, r4, lsr #22 │ │ │ │ - @ instruction: 0x0092afb0 │ │ │ │ - addseq pc, sp, r4, ror r0 @ │ │ │ │ - strdeq pc, [r6], ip @ │ │ │ │ - ldrheq fp, [r2], r8 │ │ │ │ - addseq sl, r2, r8, asr sp │ │ │ │ - @ instruction: 0x00a6f7bc │ │ │ │ - addseq sl, r2, r0, lsl #28 │ │ │ │ - addseq sl, r2, ip, lsl sp │ │ │ │ - adceq pc, r6, r0, asr #12 │ │ │ │ - addseq sl, r2, r0, asr lr │ │ │ │ - addseq sl, r2, r0, lsr #23 │ │ │ │ - adceq pc, r6, r8, lsr #11 │ │ │ │ - addseq sl, r2, r0, lsr #28 │ │ │ │ - addseq sl, r2, r4, lsl #22 │ │ │ │ - adceq pc, r6, r0, ror #10 │ │ │ │ - @ instruction: 0x0092abf4 │ │ │ │ - addseq sl, r2, r4, asr #21 │ │ │ │ - adceq pc, r6, ip, lsl r5 @ │ │ │ │ - addseq sl, r2, ip, ror #23 │ │ │ │ - addseq sl, r2, r0, lsl #21 │ │ │ │ - umlaleq pc, r6, r4, r4 @ │ │ │ │ - addseq sl, r2, ip, asr #24 │ │ │ │ - @ instruction: 0x0092a9f8 │ │ │ │ - adceq pc, r6, r4, asr #8 │ │ │ │ - addseq sl, r2, r0, asr fp │ │ │ │ - addseq sl, r2, r8, lsr #19 │ │ │ │ - adceq pc, r6, r0, lsl #8 │ │ │ │ - addseq sl, r2, r4, asr #22 │ │ │ │ - addseq sl, r2, r4, ror #18 │ │ │ │ - @ instruction: 0x00a6f3bc │ │ │ │ - addseq sl, r2, r8, lsr fp │ │ │ │ - addseq sl, r2, r0, lsr #18 │ │ │ │ + adceq pc, r6, r4, lsl fp @ │ │ │ │ + addseq sl, r2, r0, lsr #31 │ │ │ │ + addseq pc, sp, r4, rrx │ │ │ │ + adceq pc, r6, ip, ror #15 │ │ │ │ + addseq fp, r2, r8, lsr #1 │ │ │ │ + addseq sl, r2, r8, asr #26 │ │ │ │ + adceq pc, r6, ip, lsr #15 │ │ │ │ + @ instruction: 0x0092adf0 │ │ │ │ + addseq sl, r2, ip, lsl #26 │ │ │ │ + adceq pc, r6, r0, lsr r6 @ │ │ │ │ + addseq sl, r2, r0, asr #28 │ │ │ │ + umullseq sl, r2, r0, fp │ │ │ │ + umlaleq pc, r6, r8, r5 @ │ │ │ │ + addseq sl, r2, r0, lsl lr │ │ │ │ + @ instruction: 0x0092aaf4 │ │ │ │ + adceq pc, r6, r0, asr r5 @ │ │ │ │ + addseq sl, r2, r4, ror #23 │ │ │ │ + @ instruction: 0x0092aab4 │ │ │ │ + adceq pc, r6, ip, lsl #10 │ │ │ │ + @ instruction: 0x0092abdc │ │ │ │ + addseq sl, r2, r0, ror sl │ │ │ │ + adceq pc, r6, r4, lsl #9 │ │ │ │ + addseq sl, r2, ip, lsr ip │ │ │ │ + addseq sl, r2, r8, ror #19 │ │ │ │ + adceq pc, r6, r4, lsr r4 @ │ │ │ │ + addseq sl, r2, r0, asr #22 │ │ │ │ + umullseq sl, r2, r8, r9 │ │ │ │ + strdeq pc, [r6], r0 @ │ │ │ │ + addseq sl, r2, r4, lsr fp │ │ │ │ + addseq sl, r2, r4, asr r9 │ │ │ │ + adceq pc, r6, ip, lsr #7 │ │ │ │ + addseq sl, r2, r8, lsr #22 │ │ │ │ + addseq sl, r2, r0, lsl r9 │ │ │ │ │ │ │ │ 0028a4b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -11066,25 +11066,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r3, [pc, #860] @ 28a858 │ │ │ │ ldr r2, [pc, #860] @ 28a85c │ │ │ │ ldr r1, [pc, #860] @ 28a860 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r7, [pc, #832] @ 28a864 │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ beq 28a5e4 │ │ │ │ @@ -11113,27 +11113,27 @@ │ │ │ │ lsr r3, r3, lr │ │ │ │ tst r3, #1 │ │ │ │ beq 28a544 │ │ │ │ ldr r3, [pc, #708] @ 28a868 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r3, [pc, #692] @ 28a86c │ │ │ │ ldr ip, [pc, #692] @ 28a870 │ │ │ │ ldr r1, [pc, #692] @ 28a874 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #684] @ 28a878 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 28a6e8 │ │ │ │ ldr r9, [pc, #656] @ 28a87c │ │ │ │ ldr r3, [pc, #656] @ 28a880 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r5 │ │ │ │ add r9, r9, #20 │ │ │ │ @@ -11146,21 +11146,21 @@ │ │ │ │ add r3, sl, r1 │ │ │ │ ldrb r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28a7d0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 28a784 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r1, [pc, #584] @ 28a884 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ cmp r4, #2 │ │ │ │ beq 28a694 │ │ │ │ cmp r4, #3 │ │ │ │ beq 28a744 │ │ │ │ cmp r4, #4 │ │ │ │ beq 28a728 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -11179,27 +11179,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 28a678 │ │ │ │ ldr r3, [pc, #480] @ 28a888 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r3, [pc, #460] @ 28a88c │ │ │ │ ldr ip, [pc, #460] @ 28a890 │ │ │ │ ldr r1, [pc, #460] @ 28a894 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #452] @ 28a898 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #424] @ 28a89c │ │ │ │ ldr r3, [pc, #348] @ 28a854 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -11236,91 +11236,91 @@ │ │ │ │ bne 28a604 │ │ │ │ b 28a684 │ │ │ │ ldr r3, [pc, #252] @ 28a888 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r3, [pc, #252] @ 28a8a0 │ │ │ │ ldr ip, [pc, #252] @ 28a8a4 │ │ │ │ ldr r1, [pc, #252] @ 28a8a8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 28a8ac │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 28a6e8 │ │ │ │ ldr r3, [pc, #144] @ 28a868 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r3, [pc, #196] @ 28a8b0 │ │ │ │ ldr ip, [pc, #196] @ 28a8b4 │ │ │ │ ldr r1, [pc, #196] @ 28a8b8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 28a8bc │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 28a6e8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r3, [pc, #148] @ 28a8c0 │ │ │ │ ldr r2, [pc, #148] @ 28a8c4 │ │ │ │ ldr r1, [pc, #148] @ 28a8c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ b 28a678 │ │ │ │ tsteq r7, ip, lsr #18 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq pc, r6, r4, ror #3 │ │ │ │ - addseq sl, r2, r0, ror r6 │ │ │ │ - addseq lr, sp, r8, lsr #14 │ │ │ │ + ldrdeq pc, [r6], r4 @ │ │ │ │ + addseq sl, r2, r0, ror #12 │ │ │ │ + addseq lr, sp, r8, lsl r7 │ │ │ │ @ instruction: 0x0117e8d4 │ │ │ │ andeq r4, r0, r4, asr #31 │ │ │ │ - adceq pc, r6, r4, lsr #2 │ │ │ │ - addseq sl, r2, r4, lsr #20 │ │ │ │ - addseq sl, r2, r4, lsl #13 │ │ │ │ + adceq pc, r6, r4, lsl r1 @ │ │ │ │ + addseq sl, r2, r4, lsl sl │ │ │ │ + addseq sl, r2, r4, ror r6 │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - strdeq pc, [r6], r8 @ │ │ │ │ - addseq sl, r2, ip, lsl #11 │ │ │ │ - addseq lr, sp, r0, lsl #12 │ │ │ │ - andeq r2, r0, ip, ror #4 │ │ │ │ - adceq pc, r6, r0, lsr #32 │ │ │ │ - @ instruction: 0x0092a9bc │ │ │ │ + adceq pc, r6, r8, ror #1 │ │ │ │ addseq sl, r2, ip, ror r5 │ │ │ │ + @ instruction: 0x009de5f0 │ │ │ │ + andeq r2, r0, ip, ror #4 │ │ │ │ + adceq pc, r6, r0, lsl r0 @ │ │ │ │ + addseq sl, r2, ip, lsr #19 │ │ │ │ + addseq sl, r2, ip, ror #10 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ tsteq r7, r8, lsl #14 │ │ │ │ - adceq lr, r6, r8, lsr pc │ │ │ │ - addseq sl, r2, ip, lsr #17 │ │ │ │ - umullseq sl, r2, r8, r4 │ │ │ │ + adceq lr, r6, r8, lsr #30 │ │ │ │ + umullseq sl, r2, ip, r8 │ │ │ │ + addseq sl, r2, r8, lsl #9 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ - strdeq lr, [r6], r0 @ │ │ │ │ - addseq sl, r2, r4, lsr r8 │ │ │ │ - addseq sl, r2, r0, asr r4 │ │ │ │ + adceq lr, r6, r0, ror #29 │ │ │ │ + addseq sl, r2, r4, lsr #16 │ │ │ │ + addseq sl, r2, r0, asr #8 │ │ │ │ andeq r0, r0, lr, lsr r1 │ │ │ │ - @ instruction: 0x00a6eeb4 │ │ │ │ - addseq sl, r2, r0, asr #6 │ │ │ │ - @ instruction: 0x009de3fc │ │ │ │ + adceq lr, r6, r4, lsr #29 │ │ │ │ + addseq sl, r2, r0, lsr r3 │ │ │ │ + addseq lr, sp, ip, ror #7 │ │ │ │ │ │ │ │ 0028a8cc : │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r1, [r0, #204] @ 0xcc │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [r0, #196] @ 0xc4 │ │ │ │ @@ -11395,15 +11395,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 28aa48 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #104] @ 28aa4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -11413,42 +11413,42 @@ │ │ │ │ ldr r1, [pc, #56] @ 28aa58 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 28aa5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 28a9f0 │ │ │ │ bl 27f8b0 │ │ │ │ - adceq lr, r6, r0, lsl sp │ │ │ │ - @ instruction: 0x0092a6fc │ │ │ │ - addseq sl, r2, r0, ror r2 │ │ │ │ + adceq lr, r6, r0, lsl #26 │ │ │ │ + addseq sl, r2, ip, ror #13 │ │ │ │ + addseq sl, r2, r0, ror #4 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ - adceq lr, r6, r4, asr #25 │ │ │ │ - addseq sl, r2, r0, lsl r7 │ │ │ │ - addseq sl, r2, r8, lsr #4 │ │ │ │ + @ instruction: 0x00a6ecb4 │ │ │ │ + addseq sl, r2, r0, lsl #14 │ │ │ │ + addseq sl, r2, r8, lsl r2 │ │ │ │ muleq r0, r1, r1 │ │ │ │ ldr r3, [pc, #28] @ 28aa84 │ │ │ │ ldr r2, [pc, #28] @ 28aa88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 28aa8c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x0117e394 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addseq sl, r2, r8, lsl #14 │ │ │ │ + @ instruction: 0x0092a6f8 │ │ │ │ ldr r1, [pc, #8] @ 28aaa0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6cb14 │ │ │ │ - addseq sl, r2, ip, ror #13 │ │ │ │ + b b6cb0c │ │ │ │ + @ instruction: 0x0092a6dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ 28ab20 │ │ │ │ ldr r2, [pc, #100] @ 28ab24 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -11468,40 +11468,40 @@ │ │ │ │ ldr ip, [r4, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [ip] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [r4, #592] @ 0x250 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 66abfc │ │ │ │ tsteq r7, r0, asr #6 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addseq sl, r2, r0, asr r0 │ │ │ │ + addseq sl, r2, r0, asr #32 │ │ │ │ │ │ │ │ 0028ab2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 28ab70 │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r0], #4 │ │ │ │ - bl b6c620 │ │ │ │ + bl b6c618 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl b6cfcc │ │ │ │ + bl b6cfc4 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl b6cfcc │ │ │ │ + bl b6cfc4 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ pop {r4, lr} │ │ │ │ - b b6cfcc │ │ │ │ + b b6cfc4 │ │ │ │ smlawbeq r6, ip, r9, sl │ │ │ │ │ │ │ │ 0028ab74 : │ │ │ │ ldr r3, [pc, #40] @ 28aba4 │ │ │ │ ldr r2, [pc, #40] @ 28aba8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -11512,26 +11512,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r0, r0, #4 │ │ │ │ bx r3 │ │ │ │ tsteq r7, r0, lsl #5 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ @ instruction: 0x0126a940 │ │ │ │ - umullseq r9, r2, r4, pc @ │ │ │ │ + addseq r9, r2, r4, lsl #31 │ │ │ │ │ │ │ │ 0028abb4 : │ │ │ │ ldr r0, [pc, #20] @ 28abd0 │ │ │ │ ldr r1, [pc, #20] @ 28abd4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r0, r0, #4 │ │ │ │ - b b6cb14 │ │ │ │ + b b6cb0c │ │ │ │ @ instruction: 0x0126a914 │ │ │ │ - addseq r9, r2, r8, ror #30 │ │ │ │ + addseq r9, r2, r8, asr pc │ │ │ │ │ │ │ │ 0028abd8 : │ │ │ │ ldr r3, [pc, #68] @ 28ac24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28ac14 │ │ │ │ @@ -11585,15 +11585,15 @@ │ │ │ │ bne 28ad50 │ │ │ │ ldr r5, [pc, #220] @ 28ad80 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ str r3, [r4, #628] @ 0x274 │ │ │ │ str r6, [r4, #632] @ 0x278 │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [pc, #192] @ 28ad84 │ │ │ │ add r4, r4, #628 @ 0x274 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #200] @ 0xc8 │ │ │ │ str r4, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -11635,24 +11635,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r7, r4, lsr #3 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ @ instruction: 0x0126a860 │ │ │ │ - addseq sl, r2, r0, lsl r5 │ │ │ │ + addseq sl, r2, r0, lsl #10 │ │ │ │ tsteq r8, ip, asr r3 │ │ │ │ @ instruction: 0x0126a80c │ │ │ │ tsteq r8, r4, lsl r3 │ │ │ │ - adceq lr, r6, r0, asr #20 │ │ │ │ - @ instruction: 0x00929df0 │ │ │ │ - addseq sl, r2, r4, ror #8 │ │ │ │ - adceq lr, r6, r8, lsl sl │ │ │ │ - addseq r9, r2, r8, asr #27 │ │ │ │ - addseq sl, r2, r4, ror #8 │ │ │ │ + adceq lr, r6, r0, lsr sl │ │ │ │ + addseq r9, r2, r0, ror #27 │ │ │ │ + addseq sl, r2, r4, asr r4 │ │ │ │ + adceq lr, r6, r8, lsl #20 │ │ │ │ + @ instruction: 0x00929db8 │ │ │ │ + addseq sl, r2, r4, asr r4 │ │ │ │ │ │ │ │ 0028ada4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #160] @ 28ae5c │ │ │ │ @@ -11696,15 +11696,15 @@ │ │ │ │ b 28ae0c │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 28aa90 │ │ │ │ tsteq r7, r0, asr #32 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ strdeq sl, [r6, -ip]! │ │ │ │ - addseq sl, r2, r4, lsr #7 │ │ │ │ + umullseq sl, r2, r4, r3 │ │ │ │ @ instruction: 0x0126a6b8 │ │ │ │ @ instruction: 0x011851bc │ │ │ │ │ │ │ │ 0028ae74 : │ │ │ │ ldr r3, [pc, #60] @ 28aeb8 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -11782,41 +11782,41 @@ │ │ │ │ strh r3, [sp, #16] │ │ │ │ ldr r5, [pc, #112] @ 28b010 │ │ │ │ bl 28aaa4 │ │ │ │ add r7, r7, #144 @ 0x90 │ │ │ │ add r9, sp, #18 │ │ │ │ b 28afe0 │ │ │ │ ldr r3, [pc, #96] @ 28b014 │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr sl, [r5, r0] │ │ │ │ ldr fp, [r3] │ │ │ │ ldr r2, [pc, #76] @ 28b018 │ │ │ │ mov r3, #163 @ 0xa3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ blx fp │ │ │ │ str sl, [r5, r4] │ │ │ │ ldrb r4, [r9] │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ beq 28afac │ │ │ │ b 28af30 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r0, lsr #30 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r7, r4, ror #29 │ │ │ │ tsteq r7, r4, asr #29 │ │ │ │ @ instruction: 0x0126a548 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r1, r0, r8, lsl #28 │ │ │ │ - addseq r9, r2, ip, asr fp │ │ │ │ + addseq r9, r2, ip, asr #22 │ │ │ │ │ │ │ │ 0028b01c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -11835,15 +11835,15 @@ │ │ │ │ │ │ │ │ 0028b060 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #492] @ 28b264 │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ ldr r7, [pc, #484] @ 28b268 │ │ │ │ ldrb r2, [r3, #112] @ 0x70 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 28b238 │ │ │ │ @@ -11886,15 +11886,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28b10c │ │ │ │ ldr r3, [pc, #324] @ 28b27c │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3] │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ ldr r3, [pc, #308] @ 28b280 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ moveq r8, r5 │ │ │ │ bne 28b16c │ │ │ │ b 28b19c │ │ │ │ @@ -11935,16 +11935,16 @@ │ │ │ │ bgt 28b1c8 │ │ │ │ ldr r0, [pc, #152] @ 28b28c │ │ │ │ ldr r1, [pc, #152] @ 28b290 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b6cb14 │ │ │ │ - bl bb4a20 │ │ │ │ + bl b6cb0c │ │ │ │ + bl bb4a10 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r3, #128] @ 0x80 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -11963,33 +11963,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ andeq r0, r0, r8 │ │ │ │ tsteq r7, r8, ror sp │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ strdeq sl, [r6, -r4]! │ │ │ │ - addseq r9, r2, r8, asr #20 │ │ │ │ + addseq r9, r2, r8, lsr sl │ │ │ │ andeq r1, r0, r8, lsl #28 │ │ │ │ @ instruction: 0x0126a398 │ │ │ │ @ instruction: 0x01184eb8 │ │ │ │ @ instruction: 0x0126a330 │ │ │ │ - addseq r9, r2, r8, ror #18 │ │ │ │ + addseq r9, r2, r8, asr r9 │ │ │ │ ldrdeq sl, [r6, -ip]! │ │ │ │ - addseq r9, r2, r0, lsr r9 │ │ │ │ - adceq lr, r6, r0, lsr r5 │ │ │ │ - umullseq r9, r2, ip, pc @ │ │ │ │ - @ instruction: 0x009298dc │ │ │ │ + addseq r9, r2, r0, lsr #18 │ │ │ │ + adceq lr, r6, r0, lsr #10 │ │ │ │ + addseq r9, r2, ip, lsl #31 │ │ │ │ + addseq r9, r2, ip, asr #17 │ │ │ │ │ │ │ │ 0028b2a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #136] @ 28b340 │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r2, [pc, #128] @ 28b344 │ │ │ │ ldr r4, [r3, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r3, #128] @ 0x80 │ │ │ │ @@ -12010,37 +12010,37 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r2, #242 @ 0xf2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r0], #88 @ 0x58 │ │ │ │ - bl b6d180 │ │ │ │ + bl b6d178 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #245 @ 0xf5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b6cb14 │ │ │ │ + b b6cb0c │ │ │ │ andeq r0, r0, r8 │ │ │ │ tsteq r7, r8, lsr fp │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ ldrdeq sl, [r6, -r0]! │ │ │ │ - addseq r9, r2, r4, lsr #16 │ │ │ │ + addseq r9, r2, r4, lsl r8 │ │ │ │ │ │ │ │ 0028b354 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #208] @ 28b43c │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ ldr r5, [pc, #188] @ 28b440 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -12084,30 +12084,30 @@ │ │ │ │ bne 28b40c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #112] @ 0x70 │ │ │ │ b 28b3d8 │ │ │ │ @ instruction: 0x0117da90 │ │ │ │ @ instruction: 0x0126a150 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addseq r9, r2, r8, asr #27 │ │ │ │ + @ instruction: 0x00929db8 │ │ │ │ strdeq sl, [r6, -r0]! │ │ │ │ andeq r1, r0, r8, lsl #28 │ │ │ │ - addseq r9, r2, r0, lsr #14 │ │ │ │ + addseq r9, r2, r0, lsl r7 │ │ │ │ │ │ │ │ 0028b458 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #164] @ 28b514 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #0 │ │ │ │ strb r7, [r0, #112] @ 0x70 │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ ldr r5, [pc, #144] @ 28b518 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -12135,20 +12135,20 @@ │ │ │ │ strb r7, [r4, #113] @ 0x71 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #1 │ │ │ │ bne 28b4d8 │ │ │ │ add r0, r5, #32 │ │ │ │ - bl b6d130 │ │ │ │ + bl b6d128 │ │ │ │ b 28b4d8 │ │ │ │ tsteq r7, ip, lsl #19 │ │ │ │ @ instruction: 0x0126a04c │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addseq r9, r2, r4, asr #25 │ │ │ │ + @ instruction: 0x00929cb4 │ │ │ │ strdeq r9, [r6, -r0]! │ │ │ │ │ │ │ │ 0028b528 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -12223,15 +12223,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ str r3, [r5, #588] @ 0x24c │ │ │ │ streq r9, [r5, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r4] │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28b6d8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ blx r3 │ │ │ │ @@ -12240,30 +12240,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28b620 │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [r4, #14] │ │ │ │ ldr r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne 28b630 │ │ │ │ ldr r1, [pc, #108] @ 28b724 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #104] @ 28b728 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldr r0, [pc, #96] @ 28b72c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - b b6d180 │ │ │ │ + b b6d178 │ │ │ │ bl 66aed0 │ │ │ │ bl 28b060 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 28b2a0 │ │ │ │ @@ -12271,19 +12271,19 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 66ae2c │ │ │ │ b 28b674 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #28] @ 28b730 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b6cb14 │ │ │ │ + b b6cb0c │ │ │ │ tsteq r7, ip, lsl r8 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addseq r9, r2, r0, lsr r5 │ │ │ │ - addseq r9, r2, ip, ror #8 │ │ │ │ + addseq r9, r2, r0, lsr #10 │ │ │ │ + addseq r9, r2, ip, asr r4 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ @ instruction: 0x01269e04 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ │ │ │ │ 0028b734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -12375,44 +12375,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 28b91c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 28b7ec │ │ │ │ ldr r0, [pc, #60] @ 28b920 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 28b7ec │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r8, lsr #13 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r7, r4, lsl #13 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r7, r8, lsl #12 │ │ │ │ andeq r3, r0, r0, lsl sl │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addseq r9, r2, ip, lsr #18 │ │ │ │ - addseq r9, r2, r4, asr r9 │ │ │ │ + addseq r9, r2, ip, lsl r9 │ │ │ │ + addseq r9, r2, r4, asr #18 │ │ │ │ │ │ │ │ 0028b924 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #332] @ 28ba88 │ │ │ │ @@ -12476,44 +12476,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 28baa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 28b9a0 │ │ │ │ ldr r0, [pc, #60] @ 28baac │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 28b9a0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0117d4bc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r7, r8, ror r4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r7, r4, asr r4 │ │ │ │ andeq r3, r0, ip, ror #9 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addseq r9, r2, ip, lsl #16 │ │ │ │ - addseq r9, r2, r0, lsr r8 │ │ │ │ + @ instruction: 0x009297fc │ │ │ │ + addseq r9, r2, r0, lsr #16 │ │ │ │ │ │ │ │ 0028bab0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -12792,20 +12792,20 @@ │ │ │ │ blx r6 │ │ │ │ cmp r8, r4 │ │ │ │ bgt 28becc │ │ │ │ b 28bd64 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r4, lsl #2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umullseq r9, r2, ip, r5 │ │ │ │ + addseq r9, r2, ip, lsl #11 │ │ │ │ @ instruction: 0x0117d090 │ │ │ │ - addseq r9, r2, r4, lsl r5 │ │ │ │ - @ instruction: 0x009294b8 │ │ │ │ - addseq r9, r2, r0, ror #8 │ │ │ │ - addseq r9, r2, r0, lsl r4 │ │ │ │ + addseq r9, r2, r4, lsl #10 │ │ │ │ + addseq r9, r2, r8, lsr #9 │ │ │ │ + addseq r9, r2, r0, asr r4 │ │ │ │ + addseq r9, r2, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #332] @ 28c084 │ │ │ │ ldr r8, [r0, #4] │ │ │ │ mov r5, r1 │ │ │ │ @@ -12828,15 +12828,15 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 28bcd8 │ │ │ │ cmp r6, fp │ │ │ │ bge 28bfe4 │ │ │ │ ldr r4, [sl, #140] @ 0x8c │ │ │ │ sub r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl bb2278 │ │ │ │ + bl bb2270 │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldr r3, [pc, #224] @ 28c088 │ │ │ │ ldr r1, [pc, #224] @ 28c08c │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mul r2, r0, r4 │ │ │ │ @@ -12887,20 +12887,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq r9, r2, ip, lsr #7 │ │ │ │ - umlaleq r3, r0, r0, r3 │ │ │ │ - addseq r9, r2, r8, asr #6 │ │ │ │ - addseq r9, r2, r4, lsr r3 │ │ │ │ - addseq r9, r2, r0, lsl r3 │ │ │ │ - @ instruction: 0x00a672b0 │ │ │ │ + umullseq r9, r2, ip, r3 │ │ │ │ + adceq r3, r0, r0, lsl #7 │ │ │ │ + addseq r9, r2, r8, lsr r3 │ │ │ │ + addseq r9, r2, r4, lsr #6 │ │ │ │ + addseq r9, r2, r0, lsl #6 │ │ │ │ + adceq r7, r6, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ @@ -12926,15 +12926,15 @@ │ │ │ │ bl 27e63c │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ cmp r1, #3 │ │ │ │ beq 28c16c │ │ │ │ cmp r1, #6 │ │ │ │ beq 28c158 │ │ │ │ ldr r7, [pc, #92] @ 28c180 │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ ldr r3, [r7, r0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28c0dc │ │ │ │ ldr r0, [r6] │ │ │ │ bl 27cca4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -12987,15 +12987,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ bl 28c09c │ │ │ │ cmp r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bne 28c2cc │ │ │ │ ldr r3, [pc, #356] @ 28c370 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ str sl, [sp, #12] │ │ │ │ add r8, sp, #16 │ │ │ │ add r7, sp, #28 │ │ │ │ add r6, sp, #32 │ │ │ │ mov sl, r2 │ │ │ │ rsb r3, sl, #1024 @ 0x400 │ │ │ │ @@ -13078,16 +13078,16 @@ │ │ │ │ blx r4 │ │ │ │ b 28c2c0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r0, asr ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ andeq r0, r0, ip │ │ │ │ tsteq r7, r8, lsr #22 │ │ │ │ - addseq r8, r2, ip, ror #31 │ │ │ │ - addseq r9, r2, r0, lsr #32 │ │ │ │ + @ instruction: 0x00928fdc │ │ │ │ + addseq r9, r2, r0, lsl r0 │ │ │ │ │ │ │ │ 0028c380 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -13112,15 +13112,15 @@ │ │ │ │ bl 28c09c │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ bne 28c458 │ │ │ │ ldr r3, [pc, #200] @ 28c4bc │ │ │ │ str r0, [sp, #28] │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r4, [r3, r0] │ │ │ │ add r8, sp, #24 │ │ │ │ add r7, sp, #12 │ │ │ │ add r6, sp, #20 │ │ │ │ b 28c420 │ │ │ │ mov r1, r4 │ │ │ │ @@ -13163,15 +13163,15 @@ │ │ │ │ blx r3 │ │ │ │ b 28c44c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, ip, asr sl │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ andeq r0, r0, ip │ │ │ │ @ instruction: 0x0117c99c │ │ │ │ - @ instruction: 0x00928ef8 │ │ │ │ + addseq r8, r2, r8, ror #29 │ │ │ │ │ │ │ │ 0028c4c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #552] @ 28c708 │ │ │ │ @@ -13198,15 +13198,15 @@ │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 28c09c │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 28c6d4 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ mov ip, r0 │ │ │ │ adds r0, fp, sl │ │ │ │ adc r1, r9, #0 │ │ │ │ adds r4, r0, #1024 @ 0x400 │ │ │ │ bic r4, r4, #1020 @ 0x3fc │ │ │ │ bic r4, r4, #3 │ │ │ │ adc lr, r1, #0 │ │ │ │ @@ -13313,19 +13313,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r7, r4, lsl r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ andeq r0, r0, ip │ │ │ │ - @ instruction: 0x00928cfc │ │ │ │ + addseq r8, r2, ip, ror #25 │ │ │ │ tsteq r7, r0, ror #14 │ │ │ │ - umlaleq sp, r6, ip, r0 │ │ │ │ + adceq sp, r6, ip, lsl #1 │ │ │ │ + @ instruction: 0x00928cf8 │ │ │ │ addseq r8, r2, r8, lsl #26 │ │ │ │ - addseq r8, r2, r8, lsl sp │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ │ │ │ │ 0028c72c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -13358,15 +13358,15 @@ │ │ │ │ bhi 28c868 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #224] @ 28c894 │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ blx r5 │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ add r1, sp, #20 │ │ │ │ @@ -13413,30 +13413,30 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0117c6b0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ andeq r0, r0, ip │ │ │ │ @ instruction: 0x0117c5fc │ │ │ │ - addseq r8, r2, ip, ror #23 │ │ │ │ - adceq ip, r6, r0, lsr #30 │ │ │ │ - addseq r8, r2, r8, lsl #23 │ │ │ │ - addseq r8, r2, r4, lsr #23 │ │ │ │ + @ instruction: 0x00928bdc │ │ │ │ + adceq ip, r6, r0, lsl pc │ │ │ │ + addseq r8, r2, r8, ror fp │ │ │ │ + umullseq r8, r2, r4, fp │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [pc, #24] @ 28c8d8 │ │ │ │ ldr lr, [r3] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, lr │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ - addseq r1, ip, ip, ror fp │ │ │ │ + addseq r1, ip, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [lr, #72] @ 0x48 │ │ │ │ @@ -13574,28 +13574,28 @@ │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, ip, ror #8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ tsteq r7, r4, lsl r4 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ - @ instruction: 0x009289f8 │ │ │ │ + addseq r8, r2, r8, ror #19 │ │ │ │ tsteq r7, ip, asr #6 │ │ │ │ andeq r6, r0, r4, asr #18 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [lr, #8] │ │ │ │ mov r2, ip │ │ │ │ - bl 90db54 │ │ │ │ + bl 90db4c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -13615,15 +13615,15 @@ │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ - bl 90db38 │ │ │ │ + bl 90db30 │ │ │ │ mov r7, #0 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr sl, [pc, #372] @ 28cd44 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ @@ -13718,18 +13718,18 @@ │ │ │ │ b 28cca0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, ip, ror #4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r7, r0, lsr r2 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - addseq r8, r2, r8, lsl r8 │ │ │ │ + addseq r8, r2, r8, lsl #16 │ │ │ │ tsteq r7, r4, asr r1 │ │ │ │ andeq r4, r0, ip, lsr #7 │ │ │ │ - @ instruction: 0x009285dc │ │ │ │ + addseq r8, r2, ip, asr #11 │ │ │ │ │ │ │ │ 0028cd60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -13879,42 +13879,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #24] @ 28cfd4 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ b 28cf8c │ │ │ │ - addseq r1, sl, r4, ror #28 │ │ │ │ - addseq r8, r2, r0, lsr #10 │ │ │ │ - addseq r8, r2, ip, lsr #9 │ │ │ │ + addseq r1, sl, r4, asr lr │ │ │ │ + addseq r8, r2, r0, lsl r5 │ │ │ │ + umullseq r8, r2, ip, r4 │ │ │ │ │ │ │ │ 0028cfd8 : │ │ │ │ ldr r3, [pc, #4] @ 28cfe4 │ │ │ │ add r3, pc, r3 │ │ │ │ b 28cec4 │ │ │ │ - addseq r8, r2, r8, lsr #9 │ │ │ │ + umullseq r8, r2, r8, r4 │ │ │ │ │ │ │ │ 0028cfe8 : │ │ │ │ ldr r3, [pc, #4] @ 28cff4 │ │ │ │ add r3, pc, r3 │ │ │ │ b 28cec4 │ │ │ │ - addseq r8, r2, r0, lsr #9 │ │ │ │ + umullseq r8, r2, r0, r4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r5, r1 │ │ │ │ ldr lr, [r2] │ │ │ │ ldr r1, [pc, #28] @ 28d028 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ mov ip, lr │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx ip │ │ │ │ - adceq r2, r2, r8, lsl r8 │ │ │ │ + adceq r2, r2, r8, lsl #16 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ cmp r0, #5 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ beq 28d064 │ │ │ │ @@ -13928,16 +13928,16 @@ │ │ │ │ ldr lr, [r0] │ │ │ │ ldr r1, [pc, #20] @ 28d084 │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, pc, r1 │ │ │ │ bx ip │ │ │ │ - addseq r8, r2, ip, lsr r4 │ │ │ │ - addseq r8, r2, r0, lsr r4 │ │ │ │ + addseq r8, r2, ip, lsr #8 │ │ │ │ + addseq r8, r2, r0, lsr #8 │ │ │ │ │ │ │ │ 0028d088 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ @@ -14020,17 +14020,17 @@ │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - addseq r8, r2, ip, lsr #6 │ │ │ │ - adceq ip, r6, r0, lsl #12 │ │ │ │ - addseq r8, r2, ip, lsl #6 │ │ │ │ + addseq r8, r2, ip, lsl r3 │ │ │ │ + strdeq ip, [r6], r0 @ │ │ │ │ + @ instruction: 0x009282fc │ │ │ │ │ │ │ │ 0028d1ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -14109,15 +14109,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x01268308 │ │ │ │ - adceq r2, r0, r4, lsr #32 │ │ │ │ + adceq r2, r0, r4, lsl r0 │ │ │ │ cmp r1, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr ip, [r0, #12] │ │ │ │ ldr r6, [r0, #16] │ │ │ │ ldr r5, [r0, #20] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -14655,21 +14655,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 28dbd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq ip, r6, ip, lsl r3 │ │ │ │ - adceq fp, r6, r8, lsr #29 │ │ │ │ - addseq r7, r2, r0, lsl #19 │ │ │ │ + adceq ip, r6, ip, lsl #6 │ │ │ │ + umlaleq fp, r6, r8, lr │ │ │ │ + addseq r7, r2, r0, ror r9 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq fp, r6, ip, lsl #29 │ │ │ │ - addseq r7, r2, r4, ror #18 │ │ │ │ - addseq r7, r2, ip, ror r9 │ │ │ │ + adceq fp, r6, ip, ror lr │ │ │ │ + addseq r7, r2, r4, asr r9 │ │ │ │ + addseq r7, r2, ip, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r5 │ │ │ │ @@ -14753,24 +14753,24 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #56] @ 28dd6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq fp, r6, r0, ror #26 │ │ │ │ - addseq r7, r2, r0, lsr r8 │ │ │ │ + adceq fp, r6, r0, asr sp │ │ │ │ + addseq r7, r2, r0, lsr #16 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq fp, r6, r8, lsr sp │ │ │ │ - addseq r7, r2, ip, asr r8 │ │ │ │ - addseq r7, r2, r8, lsl #16 │ │ │ │ + adceq fp, r6, r8, lsr #26 │ │ │ │ + addseq r7, r2, ip, asr #16 │ │ │ │ + @ instruction: 0x009277f8 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - adceq fp, r6, ip, lsl #26 │ │ │ │ - addseq r7, r2, r0, lsr r8 │ │ │ │ - @ instruction: 0x009277dc │ │ │ │ + strdeq fp, [r6], ip @ │ │ │ │ + addseq r7, r2, r0, lsr #16 │ │ │ │ + addseq r7, r2, ip, asr #15 │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3644] @ 28ebc4 │ │ │ │ ldr ip, [pc, #3644] @ 28ebc8 │ │ │ │ @@ -15684,46 +15684,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r7, r4, ror r0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x0117aed8 │ │ │ │ - adceq fp, r6, r4, ror #14 │ │ │ │ + adceq fp, r6, r4, asr r7 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq fp, r6, r8, asr #11 │ │ │ │ - addseq r7, r2, r0, lsr #1 │ │ │ │ - ldrheq r7, [r2], r8 │ │ │ │ + @ instruction: 0x00a6b5b8 │ │ │ │ + umullseq r7, r2, r0, r0 │ │ │ │ + addseq r7, r2, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq fp, r6, r8 │ │ │ │ - adceq fp, r6, r0, lsl r0 │ │ │ │ - addseq r6, r2, r4, asr #22 │ │ │ │ - addseq r6, r2, r0, ror #22 │ │ │ │ - adceq sl, r6, ip, ror pc │ │ │ │ - @ instruction: 0x00926af8 │ │ │ │ - addseq r6, r2, ip, asr #20 │ │ │ │ + strdeq sl, [r6], r8 @ │ │ │ │ + adceq fp, r6, r0 │ │ │ │ + addseq r6, r2, r4, lsr fp │ │ │ │ + addseq r6, r2, r0, asr fp │ │ │ │ + adceq sl, r6, ip, ror #30 │ │ │ │ + addseq r6, r2, r8, ror #21 │ │ │ │ + addseq r6, r2, ip, lsr sl │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq sl, r6, r0, asr pc │ │ │ │ - @ instruction: 0x00926afc │ │ │ │ - addseq r6, r2, r0, lsl #21 │ │ │ │ - adceq sl, r6, r4, lsr #30 │ │ │ │ - @ instruction: 0x00926abc │ │ │ │ - @ instruction: 0x009269f4 │ │ │ │ + adceq sl, r6, r0, asr #30 │ │ │ │ + addseq r6, r2, ip, ror #21 │ │ │ │ + addseq r6, r2, r0, ror sl │ │ │ │ + adceq sl, r6, r4, lsl pc │ │ │ │ + addseq r6, r2, ip, lsr #21 │ │ │ │ + addseq r6, r2, r4, ror #19 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - strdeq sl, [r6], r4 @ │ │ │ │ - addseq r6, r2, r4, asr #19 │ │ │ │ + adceq sl, r6, r4, ror #29 │ │ │ │ + @ instruction: 0x009269b4 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq sl, r6, ip, asr #29 │ │ │ │ - addseq r6, r2, r4, lsr sl │ │ │ │ - umullseq r6, r2, ip, r9 │ │ │ │ + @ instruction: 0x00a6aebc │ │ │ │ + addseq r6, r2, r4, lsr #20 │ │ │ │ + addseq r6, r2, ip, lsl #19 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq sl, r6, r8, lsr #29 │ │ │ │ - addseq r6, r2, ip, ror r9 │ │ │ │ - adceq sl, r6, ip, ror lr │ │ │ │ - addseq r6, r2, r4, asr r9 │ │ │ │ + umlaleq sl, r6, r8, lr │ │ │ │ + addseq r6, r2, ip, ror #18 │ │ │ │ + adceq sl, r6, ip, ror #28 │ │ │ │ + addseq r6, r2, r4, asr #18 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3624] @ 28fa94 │ │ │ │ ldr ip, [pc, #3624] @ 28fa98 │ │ │ │ @@ -16633,44 +16633,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ @ instruction: 0x0117a190 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r7, ip, ror #31 │ │ │ │ - adceq sl, r6, sp, lsl #17 │ │ │ │ - adceq sl, r6, ip, lsr #11 │ │ │ │ - addseq r6, r2, r4, lsl #1 │ │ │ │ - umullseq r6, r2, ip, r0 │ │ │ │ - adceq sl, r6, r9, asr #2 │ │ │ │ - adceq sl, r6, ip, lsr r1 │ │ │ │ - addseq r5, r2, r0, ror ip │ │ │ │ - addseq r5, r2, ip, lsl #25 │ │ │ │ - adceq sl, r6, ip, lsr #1 │ │ │ │ - addseq r5, r2, r8, lsr #24 │ │ │ │ - addseq r5, r2, ip, ror fp │ │ │ │ + adceq sl, r6, sp, ror r8 │ │ │ │ + umlaleq sl, r6, ip, r5 │ │ │ │ + addseq r6, r2, r4, ror r0 │ │ │ │ + addseq r6, r2, ip, lsl #1 │ │ │ │ + adceq sl, r6, r9, lsr r1 │ │ │ │ + adceq sl, r6, ip, lsr #2 │ │ │ │ + addseq r5, r2, r0, ror #24 │ │ │ │ + addseq r5, r2, ip, ror ip │ │ │ │ + umlaleq sl, r6, ip, r0 │ │ │ │ + addseq r5, r2, r8, lsl ip │ │ │ │ + addseq r5, r2, ip, ror #22 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq sl, r6, r0, lsl #1 │ │ │ │ - addseq r5, r2, ip, lsr #24 │ │ │ │ - @ instruction: 0x00925bb0 │ │ │ │ - adceq sl, r6, r4, asr r0 │ │ │ │ - addseq r5, r2, ip, ror #23 │ │ │ │ - addseq r5, r2, r4, lsr #22 │ │ │ │ + adceq sl, r6, r0, ror r0 │ │ │ │ + addseq r5, r2, ip, lsl ip │ │ │ │ + addseq r5, r2, r0, lsr #23 │ │ │ │ + adceq sl, r6, r4, asr #32 │ │ │ │ + @ instruction: 0x00925bdc │ │ │ │ + addseq r5, r2, r4, lsl fp │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq sl, r6, r4, lsr #32 │ │ │ │ - @ instruction: 0x00925af4 │ │ │ │ + adceq sl, r6, r4, lsl r0 │ │ │ │ + addseq r5, r2, r4, ror #21 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - strdeq r9, [r6], ip @ │ │ │ │ - addseq r5, r2, r4, ror #22 │ │ │ │ - addseq r5, r2, ip, asr #21 │ │ │ │ + adceq r9, r6, ip, ror #31 │ │ │ │ + addseq r5, r2, r4, asr fp │ │ │ │ + @ instruction: 0x00925abc │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - ldrdeq r9, [r6], r8 @ │ │ │ │ - addseq r5, r2, ip, lsr #21 │ │ │ │ - adceq r9, r6, ip, lsr #31 │ │ │ │ - addseq r5, r2, r4, lsl #21 │ │ │ │ + adceq r9, r6, r8, asr #31 │ │ │ │ + umullseq r5, r2, ip, sl │ │ │ │ + umlaleq r9, r6, ip, pc @ │ │ │ │ + addseq r5, r2, r4, ror sl │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3828] @ 290a2c │ │ │ │ ldr ip, [pc, #3828] @ 290a30 │ │ │ │ @@ -17632,48 +17632,48 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r7, r4, asr #5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrsheq r9, [r7, -ip] │ │ │ │ - adceq r9, r6, lr, lsr #19 │ │ │ │ + umlaleq r9, r6, lr, r9 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - adceq r9, r6, r4, ror #15 │ │ │ │ - @ instruction: 0x009252bc │ │ │ │ - @ instruction: 0x009252d4 │ │ │ │ + ldrdeq r9, [r6], r4 @ │ │ │ │ + addseq r5, r2, ip, lsr #5 │ │ │ │ + addseq r5, r2, r4, asr #5 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq r9, r6, sl, lsl #4 │ │ │ │ + strdeq r9, [r6], sl @ │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - adceq r9, r6, r8, lsr #3 │ │ │ │ - @ instruction: 0x00924cdc │ │ │ │ - @ instruction: 0x00924cf8 │ │ │ │ - adceq r9, r6, r4, lsl r1 │ │ │ │ - umullseq r4, r2, r0, ip │ │ │ │ - addseq r4, r2, r4, ror #23 │ │ │ │ + umlaleq r9, r6, r8, r1 │ │ │ │ + addseq r4, r2, ip, asr #25 │ │ │ │ + addseq r4, r2, r8, ror #25 │ │ │ │ + adceq r9, r6, r4, lsl #2 │ │ │ │ + addseq r4, r2, r0, lsl #25 │ │ │ │ + @ instruction: 0x00924bd4 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq r9, r6, r8, ror #1 │ │ │ │ - umullseq r4, r2, r4, ip │ │ │ │ - addseq r4, r2, r8, lsl ip │ │ │ │ - strheq r9, [r6], ip @ │ │ │ │ - addseq r4, r2, r4, asr ip │ │ │ │ - addseq r4, r2, ip, lsl #23 │ │ │ │ + ldrdeq r9, [r6], r8 @ │ │ │ │ + addseq r4, r2, r4, lsl #25 │ │ │ │ + addseq r4, r2, r8, lsl #24 │ │ │ │ + adceq r9, r6, ip, lsr #1 │ │ │ │ + addseq r4, r2, r4, asr #24 │ │ │ │ + addseq r4, r2, ip, ror fp │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq r9, r6, ip, lsl #1 │ │ │ │ - addseq r4, r2, ip, asr fp │ │ │ │ + adceq r9, r6, ip, ror r0 │ │ │ │ + addseq r4, r2, ip, asr #22 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r9, r6, r4, rrx │ │ │ │ - addseq r4, r2, ip, asr #23 │ │ │ │ - addseq r4, r2, r4, lsr fp │ │ │ │ + adceq r9, r6, r4, asr r0 │ │ │ │ + @ instruction: 0x00924bbc │ │ │ │ + addseq r4, r2, r4, lsr #22 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq r9, r6, r0, asr #32 │ │ │ │ - addseq r4, r2, r4, lsl fp │ │ │ │ - adceq r9, r6, r4, lsl r0 │ │ │ │ - addseq r4, r2, ip, ror #21 │ │ │ │ + adceq r9, r6, r0, lsr r0 │ │ │ │ + addseq r4, r2, r4, lsl #22 │ │ │ │ + adceq r9, r6, r4 │ │ │ │ + @ instruction: 0x00924adc │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3608] @ 2918fc │ │ │ │ ldr ip, [pc, #3608] @ 291900 │ │ │ │ @@ -18579,44 +18579,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r7, r8, lsl r3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r7, r0, lsl #3 │ │ │ │ - adceq r8, r6, r3, lsr sl │ │ │ │ - adceq r8, r6, r0, asr #14 │ │ │ │ - addseq r4, r2, r8, lsl r2 │ │ │ │ - addseq r4, r2, r0, lsr r2 │ │ │ │ - strdeq r8, [r6], fp @ │ │ │ │ - ldrdeq r8, [r6], r4 @ │ │ │ │ - addseq r3, r2, r8, lsl #28 │ │ │ │ - addseq r3, r2, r4, lsr #28 │ │ │ │ - adceq r8, r6, r4, asr #4 │ │ │ │ - addseq r3, r2, r0, asr #27 │ │ │ │ - addseq r3, r2, r4, lsl sp │ │ │ │ + adceq r8, r6, r3, lsr #20 │ │ │ │ + adceq r8, r6, r0, lsr r7 │ │ │ │ + addseq r4, r2, r8, lsl #4 │ │ │ │ + addseq r4, r2, r0, lsr #4 │ │ │ │ + adceq r8, r6, fp, ror #5 │ │ │ │ + adceq r8, r6, r4, asr #5 │ │ │ │ + @ instruction: 0x00923df8 │ │ │ │ + addseq r3, r2, r4, lsl lr │ │ │ │ + adceq r8, r6, r4, lsr r2 │ │ │ │ + @ instruction: 0x00923db0 │ │ │ │ + addseq r3, r2, r4, lsl #26 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq r8, r6, r8, lsl r2 │ │ │ │ - addseq r3, r2, r4, asr #27 │ │ │ │ - addseq r3, r2, r8, asr #26 │ │ │ │ - adceq r8, r6, ip, ror #3 │ │ │ │ - addseq r3, r2, r4, lsl #27 │ │ │ │ - @ instruction: 0x00923cbc │ │ │ │ + adceq r8, r6, r8, lsl #4 │ │ │ │ + @ instruction: 0x00923db4 │ │ │ │ + addseq r3, r2, r8, lsr sp │ │ │ │ + ldrdeq r8, [r6], ip @ │ │ │ │ + addseq r3, r2, r4, ror sp │ │ │ │ + addseq r3, r2, ip, lsr #25 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - @ instruction: 0x00a681bc │ │ │ │ - addseq r3, r2, ip, lsl #25 │ │ │ │ + adceq r8, r6, ip, lsr #3 │ │ │ │ + addseq r3, r2, ip, ror ip │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - umlaleq r8, r6, r4, r1 │ │ │ │ - @ instruction: 0x00923cfc │ │ │ │ - addseq r3, r2, r4, ror #24 │ │ │ │ + adceq r8, r6, r4, lsl #3 │ │ │ │ + addseq r3, r2, ip, ror #25 │ │ │ │ + addseq r3, r2, r4, asr ip │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq r8, r6, r0, ror r1 │ │ │ │ - addseq r3, r2, r4, asr #24 │ │ │ │ - adceq r8, r6, r4, asr #2 │ │ │ │ - addseq r3, r2, ip, lsl ip │ │ │ │ + adceq r8, r6, r0, ror #2 │ │ │ │ + addseq r3, r2, r4, lsr ip │ │ │ │ + adceq r8, r6, r4, lsr r1 │ │ │ │ + addseq r3, r2, ip, lsl #24 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #380] @ 291b1c │ │ │ │ mov r4, r0 │ │ │ │ @@ -18711,22 +18711,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 291b3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - umlaleq r8, r6, r0, r0 │ │ │ │ - adceq r7, r6, r4, ror #28 │ │ │ │ + adceq r8, r6, r0, lsl #1 │ │ │ │ + adceq r7, r6, r4, asr lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrcc r0, [r0], r0 │ │ │ │ andeq r0, r0, r9, ror #6 │ │ │ │ - adceq r7, r6, r0, lsr pc │ │ │ │ - @ instruction: 0x00923af0 │ │ │ │ + adceq r7, r6, r0, lsr #30 │ │ │ │ + addseq r3, r2, r0, ror #21 │ │ │ │ andeq r0, r0, sp, ror #13 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -19745,51 +19745,51 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 2920d4 │ │ │ │ tsteq r7, ip, ror r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ @ instruction: 0x01176ff4 │ │ │ │ - adceq r7, r6, r6, asr #14 │ │ │ │ + adceq r7, r6, r6, lsr r7 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - @ instruction: 0x00a669ba │ │ │ │ + adceq r6, r6, sl, lsr #19 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - umlaleq r6, r6, r8, r8 @ │ │ │ │ - addseq r2, r2, ip, asr #7 │ │ │ │ - addseq r2, r2, r8, ror #7 │ │ │ │ + adceq r6, r6, r8, lsl #17 │ │ │ │ + @ instruction: 0x009223bc │ │ │ │ + @ instruction: 0x009223d8 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - adceq r6, r6, r0, ror r6 │ │ │ │ - addseq r2, r2, r0, asr #2 │ │ │ │ + adceq r6, r6, r0, ror #12 │ │ │ │ + addseq r2, r2, r0, lsr r1 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r6, r6, r8, asr #12 │ │ │ │ - @ instruction: 0x009221b0 │ │ │ │ - addseq r2, r2, r8, lsl r1 │ │ │ │ + adceq r6, r6, r8, lsr r6 │ │ │ │ + addseq r2, r2, r0, lsr #3 │ │ │ │ + addseq r2, r2, r8, lsl #2 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq r6, r6, r0, lsr #12 │ │ │ │ - addseq r2, r2, ip, asr #3 │ │ │ │ - addseq r2, r2, r0, asr r1 │ │ │ │ - strdeq r6, [r6], r4 @ │ │ │ │ - addseq r2, r2, ip, lsl #3 │ │ │ │ - addseq r2, r2, r4, asr #1 │ │ │ │ + adceq r6, r6, r0, lsl r6 │ │ │ │ + @ instruction: 0x009221bc │ │ │ │ + addseq r2, r2, r0, asr #2 │ │ │ │ + adceq r6, r6, r4, ror #11 │ │ │ │ + addseq r2, r2, ip, ror r1 │ │ │ │ + ldrheq r2, [r2], r4 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq r6, r6, ip, asr #11 │ │ │ │ - addseq r2, r2, r8, asr #2 │ │ │ │ - umullseq r2, r2, ip, r0 @ │ │ │ │ + @ instruction: 0x00a665bc │ │ │ │ + addseq r2, r2, r8, lsr r1 │ │ │ │ + addseq r2, r2, ip, lsl #1 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq r6, r6, r4, lsr #11 │ │ │ │ - addseq r2, r2, r4, ror r0 │ │ │ │ + umlaleq r6, r6, r4, r5 @ │ │ │ │ + addseq r2, r2, r4, rrx │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq r6, r6, r0, lsl #11 │ │ │ │ - addseq r2, r2, r4, asr r0 │ │ │ │ - adceq r6, r6, r8, asr r5 │ │ │ │ - addseq r2, r2, r0, lsr r0 │ │ │ │ - addseq r2, r2, r8, asr #32 │ │ │ │ + adceq r6, r6, r0, ror r5 │ │ │ │ + addseq r2, r2, r4, asr #32 │ │ │ │ + adceq r6, r6, r8, asr #10 │ │ │ │ + addseq r2, r2, r0, lsr #32 │ │ │ │ + addseq r2, r2, r8, lsr r0 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ bgt 2931b0 │ │ │ │ ands r1, r1, #63 @ 0x3f │ │ │ │ beq 292fd4 │ │ │ │ sub sl, r1, #32 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ rsb sl, r1, #32 │ │ │ │ @@ -20456,15 +20456,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -20484,15 +20484,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 2937c4 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -21211,38 +21211,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 29428c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r7, r0, ror #17 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r6, r6, fp, ror #1 │ │ │ │ + ldrdeq r6, [r6], fp @ │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r7, r0, ror #10 │ │ │ │ - adceq r5, r6, r4, lsl #29 │ │ │ │ - addseq r1, r2, ip, asr sl │ │ │ │ - addseq r1, r2, r4, asr r9 │ │ │ │ + adceq r5, r6, r4, ror lr │ │ │ │ + addseq r1, r2, ip, asr #20 │ │ │ │ + addseq r1, r2, r4, asr #18 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - ldrdeq r5, [r6], ip @ │ │ │ │ - @ instruction: 0x009218b4 │ │ │ │ - addseq r1, r2, ip, asr #17 │ │ │ │ - adceq r5, r6, fp, ror #19 │ │ │ │ - adceq r5, r6, r4, lsl #19 │ │ │ │ - @ instruction: 0x009214b8 │ │ │ │ - @ instruction: 0x009214d4 │ │ │ │ - adceq r5, r6, ip, lsr #17 │ │ │ │ - addseq r1, r2, ip, ror r3 │ │ │ │ + adceq r5, r6, ip, asr #27 │ │ │ │ + addseq r1, r2, r4, lsr #17 │ │ │ │ + @ instruction: 0x009218bc │ │ │ │ + ldrdeq r5, [r6], fp @ │ │ │ │ + adceq r5, r6, r4, ror r9 │ │ │ │ + addseq r1, r2, r8, lsr #9 │ │ │ │ + addseq r1, r2, r4, asr #9 │ │ │ │ + umlaleq r5, r6, ip, r8 │ │ │ │ + addseq r1, r2, ip, ror #6 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r5, r6, r0, ror r8 │ │ │ │ - addseq r1, r2, ip, lsl r4 │ │ │ │ - addseq r1, r2, r0, lsr #7 │ │ │ │ - adceq r5, r6, r8, asr #16 │ │ │ │ - addseq r1, r2, ip, lsl r3 │ │ │ │ - adceq r5, r6, ip, lsl r8 │ │ │ │ - @ instruction: 0x009212f4 │ │ │ │ + adceq r5, r6, r0, ror #16 │ │ │ │ + addseq r1, r2, ip, lsl #8 │ │ │ │ + umullseq r1, r2, r0, r3 │ │ │ │ + adceq r5, r6, r8, lsr r8 │ │ │ │ + addseq r1, r2, ip, lsl #6 │ │ │ │ + adceq r5, r6, ip, lsl #16 │ │ │ │ + addseq r1, r2, r4, ror #5 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3588] @ 2950ac │ │ │ │ ldr ip, [pc, #3588] @ 2950b0 │ │ │ │ @@ -21337,15 +21337,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r6 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -21365,15 +21365,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 294588 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -22142,42 +22142,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r7, r4, asr fp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r5, r6, r4, lsr r3 │ │ │ │ + adceq r5, r6, r4, lsr #6 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r7, r8, lsl #15 │ │ │ │ - adceq r5, r6, r8, asr r1 │ │ │ │ - addseq r0, r2, r0, lsr ip │ │ │ │ - addseq r0, r2, r8, asr #24 │ │ │ │ + adceq r5, r6, r8, asr #2 │ │ │ │ + addseq r0, r2, r0, lsr #24 │ │ │ │ + addseq r0, r2, r8, lsr ip │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq r5, r6, r0, lsr r0 │ │ │ │ - addseq r0, r2, r8, lsl #24 │ │ │ │ - addseq r0, r2, r0, lsl #22 │ │ │ │ + adceq r5, r6, r0, lsr #32 │ │ │ │ + @ instruction: 0x00920bf8 │ │ │ │ + @ instruction: 0x00920af0 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - @ instruction: 0x00a64bbc │ │ │ │ + adceq r4, r6, ip, lsr #23 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - adceq r4, r6, r0, lsl #22 │ │ │ │ - addseq r0, r2, r4, lsr r6 │ │ │ │ - addseq r0, r2, r0, asr r6 │ │ │ │ - adceq r4, r6, r8, lsr #20 │ │ │ │ - @ instruction: 0x009204f8 │ │ │ │ + strdeq r4, [r6], r0 @ │ │ │ │ + addseq r0, r2, r4, lsr #12 │ │ │ │ + addseq r0, r2, r0, asr #12 │ │ │ │ + adceq r4, r6, r8, lsl sl │ │ │ │ + addseq r0, r2, r8, ror #9 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r4, r6, r8, ror #19 │ │ │ │ - umullseq r0, r2, r4, r5 │ │ │ │ - addseq r0, r2, r8, lsl r5 │ │ │ │ - adceq r4, r6, r0, asr #19 │ │ │ │ - umullseq r0, r2, r4, r4 │ │ │ │ - umlaleq r4, r6, r4, r9 │ │ │ │ - addseq r0, r2, ip, ror #8 │ │ │ │ + ldrdeq r4, [r6], r8 @ │ │ │ │ + addseq r0, r2, r4, lsl #11 │ │ │ │ + addseq r0, r2, r8, lsl #10 │ │ │ │ + @ instruction: 0x00a649b0 │ │ │ │ + addseq r0, r2, r4, lsl #9 │ │ │ │ + adceq r4, r6, r4, lsl #19 │ │ │ │ + addseq r0, r2, ip, asr r4 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r0, #23 │ │ │ │ bic r3, r0, #-16777216 @ 0xff000000 │ │ │ │ @@ -22358,23 +22358,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 295438 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r4, r6, sp, asr #13 │ │ │ │ + @ instruction: 0x00a646bd │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ - adceq r4, r6, ip, asr #12 │ │ │ │ - addseq r0, r2, r4, lsr #2 │ │ │ │ + adceq r4, r6, ip, lsr r6 │ │ │ │ + addseq r0, r2, r4, lsl r1 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq r4, r6, r0, lsr r6 │ │ │ │ - addseq r0, r2, r4, ror #2 │ │ │ │ - addseq r0, r2, r0, lsl #3 │ │ │ │ + adceq r4, r6, r0, lsr #12 │ │ │ │ + addseq r0, r2, r4, asr r1 │ │ │ │ + addseq r0, r2, r0, ror r1 │ │ │ │ ldrb r3, [r0] │ │ │ │ ldr r2, [pc, #260] @ 29554c │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 295514 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ @@ -22435,18 +22435,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 29555c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq r4, r6, r9, lsl #8 │ │ │ │ + strdeq r4, [r6], r9 @ │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ - adceq r4, r6, r0, lsl #10 │ │ │ │ - addseq r0, r2, r0, asr #1 │ │ │ │ + strdeq r4, [r6], r0 @ │ │ │ │ + ldrheq r0, [r2], r0 @ │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #636] @ 2957f4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -22606,21 +22606,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 295814 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #352 @ 0x160 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r4, r6, pc, ror #4 │ │ │ │ - adceq r4, r6, r5, lsr r2 │ │ │ │ - adceq r4, r6, ip, ror r2 │ │ │ │ - addseq pc, r1, ip, asr #26 │ │ │ │ + adceq r4, r6, pc, asr r2 │ │ │ │ + adceq r4, r6, r5, lsr #4 │ │ │ │ + adceq r4, r6, ip, ror #4 │ │ │ │ + addseq pc, r1, ip, lsr sp @ │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - adceq r4, r6, r8, asr r2 │ │ │ │ - addseq pc, r1, r8, lsr #26 │ │ │ │ + adceq r4, r6, r8, asr #4 │ │ │ │ + addseq pc, r1, r8, lsl sp @ │ │ │ │ muleq r0, r5, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -22716,19 +22716,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq r4, r6, r3, lsr #32 │ │ │ │ + adceq r4, r6, r3, lsl r0 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - umlaleq r4, r6, ip, r0 │ │ │ │ - addseq pc, r1, r0, ror fp @ │ │ │ │ + adceq r4, r6, ip, lsl #1 │ │ │ │ + addseq pc, r1, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #436] @ 295b98 │ │ │ │ @@ -22838,19 +22838,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 295bac │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq r3, r6, r5, lsl #29 │ │ │ │ + adceq r3, r6, r5, ror lr │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - @ instruction: 0x00a63eb4 │ │ │ │ - addseq pc, r1, r4, lsl #19 │ │ │ │ + adceq r3, r6, r4, lsr #29 │ │ │ │ + addseq pc, r1, r4, ror r9 @ │ │ │ │ muleq r0, r1, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -22932,19 +22932,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 295d24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - umlaleq r3, r6, fp, ip │ │ │ │ + adceq r3, r6, fp, lsl #25 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - adceq r3, r6, ip, lsr sp │ │ │ │ - addseq pc, r1, ip, lsl #16 │ │ │ │ + adceq r3, r6, ip, lsr #26 │ │ │ │ + @ instruction: 0x0091f7fc │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #10 │ │ │ │ lsr r4, r0, #15 │ │ │ │ @@ -23166,17 +23166,17 @@ │ │ │ │ mov r7, #3 │ │ │ │ lsl r0, r0, r5 │ │ │ │ rsb r5, r5, #39 @ 0x27 │ │ │ │ b 295d70 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 295efc │ │ │ │ - adceq r3, r6, ip, ror sl │ │ │ │ - addseq pc, r1, r0, ror r6 @ │ │ │ │ - addseq pc, r1, ip, asr #10 │ │ │ │ + adceq r3, r6, ip, ror #20 │ │ │ │ + addseq pc, r1, r0, ror #12 │ │ │ │ + addseq pc, r1, ip, lsr r5 @ │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #23 │ │ │ │ lsr r4, r0, #31 │ │ │ │ @@ -23400,17 +23400,17 @@ │ │ │ │ sub r5, r5, lr │ │ │ │ lsl r0, r0, lr │ │ │ │ mov r7, #3 │ │ │ │ b 296110 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 29629c │ │ │ │ - ldrdeq r3, [r6], ip @ │ │ │ │ - @ instruction: 0x0091f2d0 │ │ │ │ - addseq pc, r1, ip, lsr #3 │ │ │ │ + adceq r3, r6, ip, asr #13 │ │ │ │ + addseq pc, r1, r0, asr #5 │ │ │ │ + umullseq pc, r1, ip, r1 @ │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ lsr ip, r1, #20 │ │ │ │ lsl ip, ip, #21 │ │ │ │ @@ -23658,17 +23658,17 @@ │ │ │ │ lsl r5, r0, r5 │ │ │ │ mov r6, #3 │ │ │ │ b 2964d8 │ │ │ │ orr r9, r2, #4 │ │ │ │ mov r2, #2 │ │ │ │ b 296680 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - strdeq r3, [r6], r8 @ │ │ │ │ - addseq lr, r1, ip, ror #29 │ │ │ │ - addseq lr, r1, r8, asr #27 │ │ │ │ + adceq r3, r6, r8, ror #5 │ │ │ │ + @ instruction: 0x0091eedc │ │ │ │ + @ instruction: 0x0091edb8 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr lr, r0, #7 │ │ │ │ @@ -23891,17 +23891,17 @@ │ │ │ │ sub lr, lr, r4 │ │ │ │ lsl r0, r0, r4 │ │ │ │ mov r7, #3 │ │ │ │ b 2968c0 │ │ │ │ orr r4, r4, #4 │ │ │ │ mov r1, #2 │ │ │ │ b 296a48 │ │ │ │ - adceq r2, r6, r0, lsr pc │ │ │ │ - addseq lr, r1, r4, lsr #22 │ │ │ │ - addseq lr, r1, r0, lsl #20 │ │ │ │ + adceq r2, r6, r0, lsr #30 │ │ │ │ + addseq lr, r1, r4, lsl fp │ │ │ │ + @ instruction: 0x0091e9f0 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, sp, #48 @ 0x30 │ │ │ │ @@ -24310,17 +24310,17 @@ │ │ │ │ orr r7, r7, r6, lsl r8 │ │ │ │ sub r3, r3, r8 │ │ │ │ b 297148 │ │ │ │ orr r5, r5, #4 │ │ │ │ mov r3, #2 │ │ │ │ b 296ea0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r2, r6, r4, lsl #21 │ │ │ │ - addseq lr, r1, r8, ror r6 │ │ │ │ - addseq lr, r1, r4, asr r5 │ │ │ │ + adceq r2, r6, r4, ror sl │ │ │ │ + addseq lr, r1, r8, ror #12 │ │ │ │ + addseq lr, r1, r4, asr #10 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -24539,22 +24539,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 297648 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 29764c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq r2, r6, r4, lsl r7 │ │ │ │ - @ instruction: 0x00a624b1 │ │ │ │ + adceq r2, r6, r4, lsl #14 │ │ │ │ + adceq r2, r6, r1, lsr #9 │ │ │ │ svcvc 0x00800000 │ │ │ │ - adceq r2, r6, r8, ror #8 │ │ │ │ - umullseq sp, r1, ip, pc @ │ │ │ │ - @ instruction: 0x0091dfb8 │ │ │ │ - adceq r2, r6, r4, lsl r4 │ │ │ │ - addseq sp, r1, ip, ror #29 │ │ │ │ + adceq r2, r6, r8, asr r4 │ │ │ │ + addseq sp, r1, ip, lsl #31 │ │ │ │ + addseq sp, r1, r8, lsr #31 │ │ │ │ + adceq r2, r6, r4, lsl #8 │ │ │ │ + @ instruction: 0x0091dedc │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #2756] @ 298130 │ │ │ │ @@ -24628,15 +24628,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 297874 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -25246,38 +25246,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 298198 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r7, r8, lsl #15 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r2, r6, r1, lsl #1 │ │ │ │ + adceq r2, r6, r1, ror r0 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x011714b0 │ │ │ │ - adceq r1, r6, r4, lsl #27 │ │ │ │ - addseq sp, r1, ip, asr r8 │ │ │ │ - addseq sp, r1, r4, ror r8 │ │ │ │ - adceq r1, r6, r9, lsr #20 │ │ │ │ - adceq r1, r6, r8, lsr #21 │ │ │ │ - addseq sp, r1, ip, ror r5 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r1, r6, r8, lsr sl │ │ │ │ + adceq r1, r6, r4, ror sp │ │ │ │ + addseq sp, r1, ip, asr #16 │ │ │ │ + addseq sp, r1, r4, ror #16 │ │ │ │ + adceq r1, r6, r9, lsl sl │ │ │ │ + umlaleq r1, r6, r8, sl │ │ │ │ addseq sp, r1, ip, ror #10 │ │ │ │ - addseq sp, r1, r8, lsl #11 │ │ │ │ - umlaleq r1, r6, ip, r9 │ │ │ │ - addseq sp, r1, ip, lsr #11 │ │ │ │ - addseq sp, r1, ip, ror #8 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + adceq r1, r6, r8, lsr #20 │ │ │ │ + addseq sp, r1, ip, asr r5 │ │ │ │ + addseq sp, r1, r8, ror r5 │ │ │ │ + adceq r1, r6, ip, lsl #19 │ │ │ │ + umullseq sp, r1, ip, r5 │ │ │ │ + addseq sp, r1, ip, asr r4 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r1, r6, r4, ror r9 │ │ │ │ - addseq sp, r1, r0, lsr #10 │ │ │ │ - addseq sp, r1, r4, lsr #9 │ │ │ │ - adceq r1, r6, ip, lsr r9 │ │ │ │ - addseq sp, r1, r0, lsl r4 │ │ │ │ - adceq r1, r6, r0, lsl r9 │ │ │ │ - addseq sp, r1, r8, ror #7 │ │ │ │ + adceq r1, r6, r4, ror #18 │ │ │ │ + addseq sp, r1, r0, lsl r5 │ │ │ │ + umullseq sp, r1, r4, r4 │ │ │ │ + adceq r1, r6, ip, lsr #18 │ │ │ │ + addseq sp, r1, r0, lsl #8 │ │ │ │ + adceq r1, r6, r0, lsl #18 │ │ │ │ + @ instruction: 0x0091d3d8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3012] @ 298d78 │ │ │ │ ldr ip, [pc, #3012] @ 298d7c │ │ │ │ @@ -25360,15 +25360,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ bne 2983f4 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -26033,42 +26033,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r7, r8, asr #24 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r1, r6, lr, lsl r5 │ │ │ │ + adceq r1, r6, lr, lsl #10 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r7, ip, lsl r9 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - umlaleq r1, r6, r4, r1 │ │ │ │ - addseq ip, r1, ip, ror #24 │ │ │ │ - addseq ip, r1, r4, lsl #25 │ │ │ │ - adceq r0, r6, r6, lsl lr │ │ │ │ - adceq r0, r6, r8, ror lr │ │ │ │ - addseq ip, r1, ip, asr #18 │ │ │ │ + adceq r1, r6, r4, lsl #3 │ │ │ │ + addseq ip, r1, ip, asr ip │ │ │ │ + addseq ip, r1, r4, ror ip │ │ │ │ + adceq r0, r6, r6, lsl #28 │ │ │ │ + adceq r0, r6, r8, ror #28 │ │ │ │ + addseq ip, r1, ip, lsr r9 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - strdeq r0, [r6], r8 @ │ │ │ │ - addseq ip, r1, ip, lsr #18 │ │ │ │ - addseq ip, r1, r8, asr #18 │ │ │ │ - adceq r0, r6, r4, asr sp │ │ │ │ - addseq ip, r1, r4, ror #18 │ │ │ │ - addseq ip, r1, r4, lsr #16 │ │ │ │ + adceq r0, r6, r8, ror #27 │ │ │ │ + addseq ip, r1, ip, lsl r9 │ │ │ │ + addseq ip, r1, r8, lsr r9 │ │ │ │ + adceq r0, r6, r4, asr #26 │ │ │ │ + addseq ip, r1, r4, asr r9 │ │ │ │ + addseq ip, r1, r4, lsl r8 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r0, r6, ip, lsr #26 │ │ │ │ - @ instruction: 0x0091c8d8 │ │ │ │ - addseq ip, r1, ip, asr r8 │ │ │ │ - strdeq r0, [r6], r4 @ │ │ │ │ - addseq ip, r1, r8, asr #15 │ │ │ │ - adceq r0, r6, r8, asr #25 │ │ │ │ - addseq ip, r1, r0, lsr #15 │ │ │ │ + adceq r0, r6, ip, lsl sp │ │ │ │ + addseq ip, r1, r8, asr #17 │ │ │ │ + addseq ip, r1, ip, asr #16 │ │ │ │ + adceq r0, r6, r4, ror #25 │ │ │ │ + @ instruction: 0x0091c7b8 │ │ │ │ + @ instruction: 0x00a60cb8 │ │ │ │ + umullseq ip, r1, r0, r7 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r1, #20 │ │ │ │ bic r3, r1, #-16777216 @ 0xff000000 │ │ │ │ @@ -26133,30 +26133,30 @@ │ │ │ │ umull r1, r9, r2, r0 │ │ │ │ mov r2, r7 │ │ │ │ adds r6, r1, r1 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r2, r2, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ adds r1, r2, #1 │ │ │ │ lsr r3, r3, #9 │ │ │ │ @@ -26395,24 +26395,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ @ instruction: 0x0116ffdc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r0, r6, r0, lsl #23 │ │ │ │ - adceq r0, r6, r7, lsr #17 │ │ │ │ + adceq r0, r6, r0, ror fp │ │ │ │ + umlaleq r0, r6, r7, r8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tstpeq r6, ip, asr sp @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - adceq r0, r6, ip, lsl #15 │ │ │ │ - addseq ip, r1, r0, asr #5 │ │ │ │ - @ instruction: 0x0091c2dc │ │ │ │ - adceq r0, r6, r0, lsr #14 │ │ │ │ - @ instruction: 0x0091c1f8 │ │ │ │ + adceq r0, r6, ip, ror r7 │ │ │ │ + @ instruction: 0x0091c2b0 │ │ │ │ + addseq ip, r1, ip, asr #5 │ │ │ │ + adceq r0, r6, r0, lsl r7 │ │ │ │ + addseq ip, r1, r8, ror #3 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 299398 │ │ │ │ ldr ip, [pc, #40] @ 29939c │ │ │ │ @@ -26422,17 +26422,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - @ instruction: 0x00a606b8 │ │ │ │ - addseq ip, r1, r4, ror #4 │ │ │ │ - addseq ip, r1, r8, ror #3 │ │ │ │ + adceq r0, r6, r8, lsr #13 │ │ │ │ + addseq ip, r1, r4, asr r2 │ │ │ │ + @ instruction: 0x0091c1d8 │ │ │ │ push {r4, lr} │ │ │ │ ldrb lr, [r2, #25] │ │ │ │ ldr ip, [r0, #4] │ │ │ │ cmp lr, #0 │ │ │ │ ldrbne lr, [r1, #4] │ │ │ │ ldr r4, [r0, #8] │ │ │ │ lsrne lr, lr, #4 │ │ │ │ @@ -26893,20 +26893,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 299b0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r0, r6, r0, asr #32 │ │ │ │ - addseq fp, r1, r4, lsr ip │ │ │ │ - addseq fp, r1, r0, lsl fp │ │ │ │ + adceq r0, r6, r0, lsr r0 │ │ │ │ + addseq fp, r1, r4, lsr #24 │ │ │ │ + addseq fp, r1, r0, lsl #22 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ - adceq pc, r5, ip, asr pc @ │ │ │ │ - addseq fp, r1, ip, lsl fp │ │ │ │ + adceq pc, r5, ip, asr #30 │ │ │ │ + addseq fp, r1, ip, lsl #22 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -27862,64 +27862,64 @@ │ │ │ │ lsr r9, r7, sl │ │ │ │ orrne r8, r8, #1 │ │ │ │ mov r7, r5 │ │ │ │ b 29a294 │ │ │ │ tstpeq r6, ip, asr #5 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tstpeq r6, r8, ror r0 @ p-variant is OBSOLETE │ │ │ │ - ldrdeq pc, [r5], r0 @ │ │ │ │ - strdeq pc, [r5], r8 @ │ │ │ │ - ldrdeq pc, [r5], r4 @ │ │ │ │ - adceq pc, r5, r8, lsl r9 @ │ │ │ │ - strdeq pc, [r5], r4 @ │ │ │ │ - adceq pc, r5, ip, ror r7 @ │ │ │ │ - adceq pc, r5, ip, lsl #11 │ │ │ │ + adceq pc, r5, r0, asr #23 │ │ │ │ + adceq pc, r5, r8, ror #15 │ │ │ │ + adceq pc, r5, r4, asr #15 │ │ │ │ + adceq pc, r5, r8, lsl #18 │ │ │ │ + adceq pc, r5, r4, ror #17 │ │ │ │ + adceq pc, r5, ip, ror #14 │ │ │ │ + adceq pc, r5, ip, ror r5 @ │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - adceq pc, r5, r0, ror r3 @ │ │ │ │ - strdeq pc, [r5], ip @ │ │ │ │ - adceq lr, r5, r4, lsl #30 │ │ │ │ - adceq lr, r5, r4, lsr #28 │ │ │ │ - @ instruction: 0x0091a8fc │ │ │ │ - addseq sl, r1, r4, lsl r9 │ │ │ │ + adceq pc, r5, r0, ror #6 │ │ │ │ + adceq pc, r5, ip, ror #5 │ │ │ │ + strdeq lr, [r5], r4 @ │ │ │ │ + adceq lr, r5, r4, lsl lr │ │ │ │ + addseq sl, r1, ip, ror #17 │ │ │ │ + addseq sl, r1, r4, lsl #18 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - adceq lr, r5, r4, lsl sl │ │ │ │ + adceq lr, r5, r4, lsl #20 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq lr, r5, ip, lsr #11 │ │ │ │ - addseq sl, r1, r0, ror #1 │ │ │ │ - ldrsheq sl, [r1], ip │ │ │ │ - adceq lr, r5, ip, lsl r3 │ │ │ │ - addseq r9, r1, r0, ror #29 │ │ │ │ + umlaleq lr, r5, ip, r5 │ │ │ │ + ldrsbeq sl, [r1], r0 │ │ │ │ + addseq sl, r1, ip, ror #1 │ │ │ │ + adceq lr, r5, ip, lsl #6 │ │ │ │ + @ instruction: 0x00919ed0 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - strdeq lr, [r5], r0 @ │ │ │ │ - addseq r9, r1, r8, asr sp │ │ │ │ - addseq r9, r1, r0, asr #25 │ │ │ │ + adceq lr, r5, r0, ror #3 │ │ │ │ + addseq r9, r1, r8, asr #26 │ │ │ │ + @ instruction: 0x00919cb0 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq lr, r5, r8, asr #3 │ │ │ │ - addseq r9, r1, r4, ror sp │ │ │ │ - @ instruction: 0x00919cf8 │ │ │ │ - umlaleq lr, r5, ip, r1 │ │ │ │ - addseq r9, r1, r4, lsr sp │ │ │ │ - addseq r9, r1, ip, ror #24 │ │ │ │ + @ instruction: 0x00a5e1b8 │ │ │ │ + addseq r9, r1, r4, ror #26 │ │ │ │ + addseq r9, r1, r8, ror #25 │ │ │ │ + adceq lr, r5, ip, lsl #3 │ │ │ │ + addseq r9, r1, r4, lsr #26 │ │ │ │ + addseq r9, r1, ip, asr ip │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq lr, r5, r4, ror r1 │ │ │ │ - @ instruction: 0x00919cf0 │ │ │ │ - addseq r9, r1, r4, asr #24 │ │ │ │ + adceq lr, r5, r4, ror #2 │ │ │ │ + addseq r9, r1, r0, ror #25 │ │ │ │ + addseq r9, r1, r4, lsr ip │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq lr, r5, ip, lsr #2 │ │ │ │ - addseq r9, r1, r4, lsl #24 │ │ │ │ - addseq r9, r1, ip, lsl ip │ │ │ │ - adceq lr, r5, ip, lsl #2 │ │ │ │ - @ instruction: 0x00919bdc │ │ │ │ - adceq lr, r5, r8, ror #1 │ │ │ │ - addseq r9, r1, r8, lsr #25 │ │ │ │ + adceq lr, r5, ip, lsl r1 │ │ │ │ + @ instruction: 0x00919bf4 │ │ │ │ + addseq r9, r1, ip, lsl #24 │ │ │ │ + strdeq lr, [r5], ip @ │ │ │ │ + addseq r9, r1, ip, asr #23 │ │ │ │ + ldrdeq lr, [r5], r8 @ │ │ │ │ + umullseq r9, r1, r8, ip │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - adceq lr, r5, r4, asr #1 │ │ │ │ - umullseq r9, r1, r8, fp │ │ │ │ - umlaleq lr, r5, r8, r0 │ │ │ │ - addseq r9, r1, r0, ror fp │ │ │ │ + strheq lr, [r5], r4 @ │ │ │ │ + addseq r9, r1, r8, lsl #23 │ │ │ │ + adceq lr, r5, r8, lsl #1 │ │ │ │ + addseq r9, r1, r0, ror #22 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29b508 │ │ │ │ ldrb r8, [r1, #9] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -29178,17 +29178,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 29beb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq sp, r5, r4, asr ip │ │ │ │ - adceq sp, r5, r8, lsr #23 │ │ │ │ - addseq r9, r1, r8, ror #14 │ │ │ │ + adceq sp, r5, r4, asr #24 │ │ │ │ + umlaleq sp, r5, r8, fp │ │ │ │ + addseq r9, r1, r8, asr r7 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr ip, [r1, #4] │ │ │ │ sub r4, r5, ip │ │ │ │ cmp r4, #0 │ │ │ │ bgt 29bf60 │ │ │ │ @@ -29452,17 +29452,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 29c2f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq sp, r5, r8, asr r7 │ │ │ │ - addseq r9, r1, ip, lsl #5 │ │ │ │ - addseq r9, r1, r8, lsr #5 │ │ │ │ + adceq sp, r5, r8, asr #14 │ │ │ │ + addseq r9, r1, ip, ror r2 │ │ │ │ + umullseq r9, r1, r8, r2 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #5 │ │ │ │ beq 29c350 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -29516,16 +29516,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #944 @ 0x3b0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ bl 299358 │ │ │ │ - adceq sp, r5, r0, ror #12 │ │ │ │ - addseq r9, r1, r4, lsr r1 │ │ │ │ + adceq sp, r5, r0, asr r6 │ │ │ │ + addseq r9, r1, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -29658,17 +29658,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq sp, r5, sp, lsl #9 │ │ │ │ - adceq sp, r5, r4, lsr #8 │ │ │ │ - @ instruction: 0x00918ef8 │ │ │ │ + adceq sp, r5, sp, ror r4 │ │ │ │ + adceq sp, r5, r4, lsl r4 │ │ │ │ + addseq r8, r1, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -29844,21 +29844,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 29c92c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #964 @ 0x3c4 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - adceq sp, r5, r0, ror #3 │ │ │ │ - @ instruction: 0x00918cb4 │ │ │ │ + ldrdeq sp, [r5], r0 @ │ │ │ │ + addseq r8, r1, r4, lsr #25 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - adceq sp, r5, r0, asr #2 │ │ │ │ - addseq r8, r1, r0, lsl ip │ │ │ │ + adceq sp, r5, r0, lsr r1 │ │ │ │ + addseq r8, r1, r0, lsl #24 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -29952,23 +29952,23 @@ │ │ │ │ sbcs r3, fp, r7 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 29cac8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, fp │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -29993,15 +29993,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs fp, #0 │ │ │ │ bcs 29cb6c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov fp, r1 │ │ │ │ orr fp, fp, r4 │ │ │ │ cmp r0, #4 │ │ │ │ sbcs r3, fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ movcc r4, #4 │ │ │ │ movcc fp, #0 │ │ │ │ @@ -30012,21 +30012,21 @@ │ │ │ │ add r1, sp, #28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #96] @ 0x60 │ │ │ │ adcs r3, r3, r2 │ │ │ │ @@ -30127,23 +30127,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r5, #0 │ │ │ │ bcs 29cd84 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r3, r5} │ │ │ │ mov r3, r7 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ @@ -30172,15 +30172,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ movcs r3, r5 │ │ │ │ mvncs r0, #4 │ │ │ │ bcs 29d240 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ cmp r0, #5 │ │ │ │ orr r2, r1, r5 │ │ │ │ sbcs r3, r2, #0 │ │ │ │ bcs 29d238 │ │ │ │ mov r3, #0 │ │ │ │ rsb r2, fp, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -30201,24 +30201,24 @@ │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp, #120] @ 0x78 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -30661,17 +30661,17 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2] │ │ │ │ b 29d1e4 │ │ │ │ tsteq r6, r4, lsr #9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r6, r0, lsl ip │ │ │ │ - adceq ip, r5, r8, ror #12 │ │ │ │ - umullseq r8, r1, r4, r2 │ │ │ │ - addseq r8, r1, r8, lsr r1 │ │ │ │ + adceq ip, r5, r8, asr r6 │ │ │ │ + addseq r8, r1, r4, lsl #5 │ │ │ │ + addseq r8, r1, r8, lsr #2 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ tsteq r6, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -30967,21 +30967,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 29dab8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #996 @ 0x3e4 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq ip, r5, sl, asr r2 │ │ │ │ - adceq ip, r5, r8, lsl r2 │ │ │ │ - ldrdeq fp, [r5], r4 @ │ │ │ │ - addseq r7, r1, r4, lsr #21 │ │ │ │ + adceq ip, r5, sl, asr #4 │ │ │ │ + adceq ip, r5, r8, lsl #4 │ │ │ │ + adceq fp, r5, r4, asr #31 │ │ │ │ + umullseq r7, r1, r4, sl │ │ │ │ muleq r0, r5, r4 │ │ │ │ - @ instruction: 0x00a5bfb0 │ │ │ │ - addseq r7, r1, r0, lsl #21 │ │ │ │ + adceq fp, r5, r0, lsr #31 │ │ │ │ + addseq r7, r1, r0, ror sl │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #388] @ 29dc58 │ │ │ │ ldrb ip, [r0] │ │ │ │ @@ -31078,19 +31078,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1024 @ 0x400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq fp, r5, r6, lsl #28 │ │ │ │ + strdeq fp, [r5], r6 @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - strdeq fp, [r5], r8 @ │ │ │ │ - addseq r7, r1, r8, asr #17 │ │ │ │ + adceq fp, r5, r8, ror #27 │ │ │ │ + @ instruction: 0x009178b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #332] @ 29ddd8 │ │ │ │ @@ -31174,19 +31174,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #32] @ 29ddec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq fp, r5, r8, asr ip │ │ │ │ + adceq fp, r5, r8, asr #24 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - adceq fp, r5, r8, ror ip │ │ │ │ - addseq r7, r1, r4, asr #14 │ │ │ │ + adceq fp, r5, r8, ror #24 │ │ │ │ + addseq r7, r1, r4, lsr r7 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -31369,21 +31369,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ mov r2, #3280 @ 0xcd0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ @ instruction: 0x0116afd4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrdeq fp, [r5], r4 @ │ │ │ │ - adceq fp, r5, sl, asr #20 │ │ │ │ + adceq fp, r5, r4, asr #23 │ │ │ │ + adceq fp, r5, sl, lsr sl │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ tsteq r6, r0, asr lr │ │ │ │ - adceq fp, r5, r0, ror r9 │ │ │ │ - addseq r7, r1, r4, lsr r5 │ │ │ │ + adceq fp, r5, r0, ror #18 │ │ │ │ + addseq r7, r1, r4, lsr #10 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ @@ -31548,21 +31548,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 29e3cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r6, r4, asr #25 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq fp, r5, r4, asr #17 │ │ │ │ - adceq fp, r5, r0, asr #14 │ │ │ │ + @ instruction: 0x00a5b8b4 │ │ │ │ + adceq fp, r5, r0, lsr r7 │ │ │ │ andeq r1, r0, r1 │ │ │ │ tsteq r6, r0, asr #22 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - adceq fp, r5, r8, lsr #13 │ │ │ │ - addseq r7, r1, r4, ror #4 │ │ │ │ + umlaleq fp, r5, r8, r6 │ │ │ │ + addseq r7, r1, r4, asr r2 │ │ │ │ andeq r0, r0, sp, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [r2, #32] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -32093,20 +32093,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #36] @ 29ec4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq fp, r5, lr, asr #9 │ │ │ │ - adceq sl, r5, r8, lsr lr │ │ │ │ - addseq r6, r1, r0, lsl r9 │ │ │ │ - addseq r6, r1, r8, lsr #18 │ │ │ │ - adceq sl, r5, r8, lsl lr │ │ │ │ - addseq r6, r1, r8, ror #17 │ │ │ │ + @ instruction: 0x00a5b4be │ │ │ │ + adceq sl, r5, r8, lsr #28 │ │ │ │ + addseq r6, r1, r0, lsl #18 │ │ │ │ + addseq r6, r1, r8, lsl r9 │ │ │ │ + adceq sl, r5, r8, lsl #28 │ │ │ │ + @ instruction: 0x009168d8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #508] @ 29ee68 │ │ │ │ @@ -32236,22 +32236,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 29ee90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r6, r4, lsl #3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sl, r5, r6, ror ip │ │ │ │ - adceq sl, r5, r4, ror sp │ │ │ │ + adceq sl, r5, r6, ror #24 │ │ │ │ + adceq sl, r5, r4, ror #26 │ │ │ │ ldrsheq sl, [r6, -r0] │ │ │ │ - adceq sl, r5, r4, ror #25 │ │ │ │ - adceq sl, r5, r4, ror ip │ │ │ │ - adceq sl, r5, ip, asr #24 │ │ │ │ - adceq sl, r5, r4, ror #23 │ │ │ │ - addseq r6, r1, r4, lsr #15 │ │ │ │ + ldrdeq sl, [r5], r4 @ │ │ │ │ + adceq sl, r5, r4, ror #24 │ │ │ │ + adceq sl, r5, ip, lsr ip │ │ │ │ + ldrdeq sl, [r5], r4 @ │ │ │ │ + umullseq r6, r1, r4, r7 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r1] │ │ │ │ mov r3, #1 │ │ │ │ @@ -32345,19 +32345,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 29f038 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq sl, r5, r0, ror #22 │ │ │ │ + adceq sl, r5, r0, asr fp │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq sl, r5, r8, lsr #20 │ │ │ │ - @ instruction: 0x009164f8 │ │ │ │ + adceq sl, r5, r8, lsl sl │ │ │ │ + addseq r6, r1, r8, ror #9 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -32460,19 +32460,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 29f200 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq sl, r5, r8, lsl #17 │ │ │ │ - addseq r6, r1, r8, asr r3 │ │ │ │ - adceq sl, r5, r8, asr r8 │ │ │ │ - addseq r6, r1, ip, lsl #7 │ │ │ │ - addseq r6, r1, r8, lsr #7 │ │ │ │ + adceq sl, r5, r8, ror r8 │ │ │ │ + addseq r6, r1, r8, asr #6 │ │ │ │ + adceq sl, r5, r8, asr #16 │ │ │ │ + addseq r6, r1, ip, ror r3 │ │ │ │ + umullseq r6, r1, r8, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -32623,20 +32623,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - @ instruction: 0x00a5a6bc │ │ │ │ - strdeq sl, [r5], r0 @ │ │ │ │ - addseq r6, r1, r4, lsr #2 │ │ │ │ - addseq r6, r1, r0, asr #2 │ │ │ │ - ldrdeq sl, [r5], r0 @ │ │ │ │ - addseq r6, r1, r4, lsr #1 │ │ │ │ + adceq sl, r5, ip, lsr #13 │ │ │ │ + adceq sl, r5, r0, ror #11 │ │ │ │ + addseq r6, r1, r4, lsl r1 │ │ │ │ + addseq r6, r1, r0, lsr r1 │ │ │ │ + adceq sl, r5, r0, asr #11 │ │ │ │ + umullseq r6, r1, r4, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ mov r5, r2 │ │ │ │ @@ -32787,29 +32787,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 29f744 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a5a3b8 │ │ │ │ - addseq r5, r1, r0, lsr #30 │ │ │ │ - addseq r5, r1, r8, lsl #29 │ │ │ │ + adceq sl, r5, r8, lsr #7 │ │ │ │ + addseq r5, r1, r0, lsl pc │ │ │ │ + addseq r5, r1, r8, ror lr │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - umlaleq sl, r5, r0, r3 │ │ │ │ - addseq r5, r1, ip, lsl #30 │ │ │ │ - addseq r5, r1, r0, ror #28 │ │ │ │ - andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq sl, r5, r4, ror #6 │ │ │ │ + adceq sl, r5, r0, lsl #7 │ │ │ │ @ instruction: 0x00915efc │ │ │ │ - addseq r5, r1, r4, lsr lr │ │ │ │ + addseq r5, r1, r0, asr lr │ │ │ │ + andeq r0, r0, r6, lsl r2 │ │ │ │ + adceq sl, r5, r4, asr r3 │ │ │ │ + addseq r5, r1, ip, ror #29 │ │ │ │ + addseq r5, r1, r4, lsr #28 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq sl, r5, ip, lsr r3 │ │ │ │ - addseq r5, r1, r0, ror lr │ │ │ │ - addseq r5, r1, ip, lsl #29 │ │ │ │ + adceq sl, r5, ip, lsr #6 │ │ │ │ + addseq r5, r1, r0, ror #28 │ │ │ │ + addseq r5, r1, ip, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -32977,21 +32977,21 @@ │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ ldr r2, [pc, #44] @ 29fa20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - adceq sl, r5, ip, ror #1 │ │ │ │ - @ instruction: 0x00915bbc │ │ │ │ + ldrdeq sl, [r5], ip @ │ │ │ │ + addseq r5, r1, ip, lsr #23 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - adceq sl, r5, r0, asr r0 │ │ │ │ - addseq r5, r1, ip, lsl fp │ │ │ │ + adceq sl, r5, r0, asr #32 │ │ │ │ + addseq r5, r1, ip, lsl #22 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #328] @ 29fb88 │ │ │ │ @@ -33076,15 +33076,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011693b8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r9, r5, r4, asr #31 │ │ │ │ + @ instruction: 0x00a59fb4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0x011692b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -33170,15 +33170,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r6, r0, asr #4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r9, r5, r8, asr lr │ │ │ │ + adceq r9, r5, r8, asr #28 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r6, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -33263,15 +33263,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r6, r8, asr #1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrdeq r9, [r5], r4 @ │ │ │ │ + adceq r9, r5, r4, asr #25 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r6, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -33360,15 +33360,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r6, ip, asr #30 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r9, r5, r4, asr fp │ │ │ │ + adceq r9, r5, r4, asr #22 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r6, r0, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov ip, r0 │ │ │ │ @@ -33544,35 +33544,35 @@ │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -33620,15 +33620,15 @@ │ │ │ │ b 2a0180 │ │ │ │ mov r2, r4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldm r0, {r0, r2, r4, r5} │ │ │ │ b 2a0180 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ @@ -33787,21 +33787,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x01168dd4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x01168b90 │ │ │ │ - adceq r9, r5, r5, lsr #7 │ │ │ │ - adceq r9, r5, ip, ror #7 │ │ │ │ - @ instruction: 0x00914eb8 │ │ │ │ + umlaleq r9, r5, r5, r3 │ │ │ │ + ldrdeq r9, [r5], ip @ │ │ │ │ + addseq r4, r1, r8, lsr #29 │ │ │ │ @ instruction: 0x000006bd │ │ │ │ - adceq r9, r5, r8, lsr #7 │ │ │ │ - @ instruction: 0x00914edc │ │ │ │ - @ instruction: 0x00914ef8 │ │ │ │ + umlaleq r9, r5, r8, r3 │ │ │ │ + addseq r4, r1, ip, asr #29 │ │ │ │ + addseq r4, r1, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2080] @ 2a0f00 │ │ │ │ ldr r3, [pc, #2080] @ 2a0f04 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -33868,23 +33868,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 2a07f8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -33909,29 +33909,29 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r3, #0 │ │ │ │ bcs 2a089c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r3, r1 │ │ │ │ orr r3, r3, r9 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ movcc r0, #2 │ │ │ │ movcc r3, #0 │ │ │ │ subs r0, r0, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r3} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r1, r2 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ sub r9, fp, #62 @ 0x3e │ │ │ │ sbcs r4, r8, r4 │ │ │ │ @@ -34062,23 +34062,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs sl, #0 │ │ │ │ bcs 2a0b00 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r3, r5 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -34106,15 +34106,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ movcs r3, sl │ │ │ │ mvncs r0, #2 │ │ │ │ bcs 2a0cf4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ cmp r0, #3 │ │ │ │ orr r3, r1, sl │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 2a0cec │ │ │ │ mov r3, #0 │ │ │ │ rsb r1, r9, #0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -34126,15 +34126,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs ip, r1, ip │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -34323,22 +34323,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r6, r8, lsl r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x01168394 │ │ │ │ - adceq r8, r5, r8, lsl #25 │ │ │ │ - @ instruction: 0x009148b4 │ │ │ │ - addseq r4, r1, r4, asr r7 │ │ │ │ + adceq r8, r5, r8, ror ip │ │ │ │ + addseq r4, r1, r4, lsr #17 │ │ │ │ + addseq r4, r1, r4, asr #14 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ @ instruction: 0x01167f94 │ │ │ │ - adceq r8, r5, r8, asr #22 │ │ │ │ - addseq r4, r1, ip, ror r6 │ │ │ │ - umullseq r4, r1, r8, r6 │ │ │ │ + adceq r8, r5, r8, lsr fp │ │ │ │ + addseq r4, r1, ip, ror #12 │ │ │ │ + addseq r4, r1, r8, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r7, [r1] │ │ │ │ mov lr, #1 │ │ │ │ lsl ip, lr, r7 │ │ │ │ @@ -34372,15 +34372,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r6, r0 │ │ │ │ umull ip, r3, r5, r6 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov sl, r2 │ │ │ │ @@ -34400,15 +34400,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r6, lr │ │ │ │ bne 2a1100 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r5, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r8, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -34540,21 +34540,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 2a1288 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r8, r5, r4, lsl #16 │ │ │ │ - @ instruction: 0x009143dc │ │ │ │ - @ instruction: 0x009142d4 │ │ │ │ + strdeq r8, [r5], r4 @ │ │ │ │ + addseq r4, r1, ip, asr #7 │ │ │ │ + addseq r4, r1, r4, asr #5 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - ldrdeq r8, [r5], r8 @ │ │ │ │ - addseq r4, r1, ip, lsl #6 │ │ │ │ - addseq r4, r1, r8, lsr #6 │ │ │ │ + adceq r8, r5, r8, asr #15 │ │ │ │ + @ instruction: 0x009142fc │ │ │ │ + addseq r4, r1, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #576] @ 2a14e4 │ │ │ │ ldr r3, [pc, #576] @ 2a14e8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -34587,15 +34587,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp, #16] │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -34700,22 +34700,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r6, r8, asr fp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r6, r0, ror sl │ │ │ │ - adceq r8, r5, ip, lsl r6 │ │ │ │ - addseq r4, r1, ip, lsr #4 │ │ │ │ - addseq r4, r1, ip, ror #1 │ │ │ │ + adceq r8, r5, ip, lsl #12 │ │ │ │ + addseq r4, r1, ip, lsl r2 │ │ │ │ + ldrsbeq r4, [r1], ip │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ tsteq r6, r8, ror #18 │ │ │ │ - adceq r8, r5, r4, ror #10 │ │ │ │ - umullseq r4, r1, r8, r0 │ │ │ │ - ldrheq r4, [r1], r4 @ │ │ │ │ + adceq r8, r5, r4, asr r5 │ │ │ │ + addseq r4, r1, r8, lsl #1 │ │ │ │ + addseq r4, r1, r4, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2100] @ 2a1d60 │ │ │ │ mov r7, r3 │ │ │ │ @@ -34775,15 +34775,15 @@ │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp] │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ add r1, sp, #24 │ │ │ │ strb r3, [sp, #17] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ blt 2a1670 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -35243,29 +35243,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r6, ip, asr #17 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r6, r0, asr #12 │ │ │ │ - adceq r7, r5, r4, asr #28 │ │ │ │ - addseq r3, r1, r8, asr #21 │ │ │ │ - addseq r3, r1, r0, lsl r9 │ │ │ │ + adceq r7, r5, r4, lsr lr │ │ │ │ + @ instruction: 0x00913ab8 │ │ │ │ + addseq r3, r1, r0, lsl #18 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - adceq r7, r5, r4, lsl #28 │ │ │ │ - addseq r3, r1, r8, lsr r9 │ │ │ │ - addseq r3, r1, r4, asr r9 │ │ │ │ - umlaleq r7, r5, ip, sp │ │ │ │ - addseq r3, r1, ip, ror #16 │ │ │ │ - adceq r7, r5, r8, lsl sp │ │ │ │ + strdeq r7, [r5], r4 @ │ │ │ │ addseq r3, r1, r8, lsr #18 │ │ │ │ - addseq r3, r1, r8, ror #15 │ │ │ │ - adceq r7, r5, r8, ror #25 │ │ │ │ - addseq r3, r1, r0, asr #15 │ │ │ │ - addseq r3, r1, r8, asr #18 │ │ │ │ + addseq r3, r1, r4, asr #18 │ │ │ │ + adceq r7, r5, ip, lsl #27 │ │ │ │ + addseq r3, r1, ip, asr r8 │ │ │ │ + adceq r7, r5, r8, lsl #26 │ │ │ │ + addseq r3, r1, r8, lsl r9 │ │ │ │ + @ instruction: 0x009137d8 │ │ │ │ + ldrdeq r7, [r5], r8 @ │ │ │ │ + @ instruction: 0x009137b0 │ │ │ │ + addseq r3, r1, r8, lsr r9 │ │ │ │ │ │ │ │ 002a1da8 : │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1e04 │ │ │ │ ands ip, r3, #1 │ │ │ │ mvnne ip, #0 │ │ │ │ @@ -35297,17 +35297,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r7, r5, r0, lsl ip │ │ │ │ - addseq r3, r1, r4, asr #14 │ │ │ │ - addseq r3, r1, r0, ror #14 │ │ │ │ + adceq r7, r5, r0, lsl #24 │ │ │ │ + addseq r3, r1, r4, lsr r7 │ │ │ │ + addseq r3, r1, r0, asr r7 │ │ │ │ │ │ │ │ 002a1e48 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ lsl r1, r1, #15 │ │ │ │ lsl r2, r2, #31 │ │ │ │ add r1, r1, #32512 @ 0x7f00 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -35772,17 +35772,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a2550 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2a2554 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1440 @ 0x5a0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r7, r5, r0, lsl #10 │ │ │ │ - addseq r3, r1, r0, lsr r0 │ │ │ │ - umullseq r3, r1, r8, r1 │ │ │ │ + strdeq r7, [r5], r0 @ │ │ │ │ + addseq r3, r1, r0, lsr #32 │ │ │ │ + addseq r3, r1, r8, lsl #3 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ │ │ │ │ 002a2558 : │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, sp, #16 │ │ │ │ @@ -35909,23 +35909,23 @@ │ │ │ │ beq 2a278c │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2a27b0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb2fa8 │ │ │ │ + bl bb2fa0 │ │ │ │ ldr r3, [pc, #268] @ 2a285c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2a27e8 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb35a4 │ │ │ │ + bl bb359c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a27f8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -36008,23 +36008,23 @@ │ │ │ │ beq 2a2910 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2a2934 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb2fa4 │ │ │ │ + bl bb2f9c │ │ │ │ ldr r3, [pc, #268] @ 2a29e0 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2a296c │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb35a4 │ │ │ │ + bl bb359c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a297c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -36116,29 +36116,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 2a2b28 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb24c4 │ │ │ │ + bl bb24bc │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 2a2c1c │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 2a2b70 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl bb2dd8 │ │ │ │ + bl bb2dd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2b80 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -36261,29 +36261,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 2a2d64 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb24c0 │ │ │ │ + bl bb24b8 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 2a2e58 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 2a2dac │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl bb2dd8 │ │ │ │ + bl bb2dd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2dbc │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -36451,15 +36451,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r6, ip, ror pc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r6, r5, r4, lsl #23 │ │ │ │ + adceq r6, r5, r4, ror fp │ │ │ │ tsteq r6, r0, lsr #29 │ │ │ │ │ │ │ │ 002a2fa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -36535,15 +36535,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r6, r4, lsr lr │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r6, r5, ip, lsr sl │ │ │ │ + adceq r6, r5, ip, lsr #20 │ │ │ │ tsteq r6, r8, asr sp │ │ │ │ │ │ │ │ 002a30ec : │ │ │ │ mov r3, #0 │ │ │ │ b 290acc │ │ │ │ │ │ │ │ 002a30f4 : │ │ │ │ @@ -36839,15 +36839,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 2a3648 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -37466,39 +37466,39 @@ │ │ │ │ ldr r2, [pc, #120] @ 2a3f9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r6, ip, lsr #19 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r6, r5, fp, lsr r3 │ │ │ │ + adceq r6, r5, fp, lsr #6 │ │ │ │ @ instruction: 0x011656d4 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r5, r5, ip, lsl #31 │ │ │ │ - addseq r1, r1, r4, ror #20 │ │ │ │ - addseq r1, r1, ip, ror sl │ │ │ │ - @ instruction: 0x00a55cbf │ │ │ │ - adceq r5, r5, r4, lsr #25 │ │ │ │ - addseq r1, r1, r8, ror r7 │ │ │ │ + adceq r5, r5, ip, ror pc │ │ │ │ + addseq r1, r1, r4, asr sl │ │ │ │ + addseq r1, r1, ip, ror #20 │ │ │ │ + adceq r5, r5, pc, lsr #25 │ │ │ │ + umlaleq r5, r5, r4, ip @ │ │ │ │ + addseq r1, r1, r8, ror #14 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r5, r5, r8, lsr ip │ │ │ │ - addseq r1, r1, ip, ror #14 │ │ │ │ - addseq r1, r1, r8, lsl #15 │ │ │ │ - umlaleq r5, r5, ip, fp @ │ │ │ │ - addseq r1, r1, ip, lsr #15 │ │ │ │ - addseq r1, r1, ip, ror #12 │ │ │ │ + adceq r5, r5, r8, lsr #24 │ │ │ │ + addseq r1, r1, ip, asr r7 │ │ │ │ + addseq r1, r1, r8, ror r7 │ │ │ │ + adceq r5, r5, ip, lsl #23 │ │ │ │ + umullseq r1, r1, ip, r7 @ │ │ │ │ + addseq r1, r1, ip, asr r6 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r5, r5, r4, ror fp │ │ │ │ - addseq r1, r1, r0, lsr #14 │ │ │ │ - addseq r1, r1, r4, lsr #13 │ │ │ │ - adceq r5, r5, ip, lsr fp │ │ │ │ - addseq r1, r1, r0, lsl r6 │ │ │ │ - adceq r5, r5, r0, lsl fp │ │ │ │ - addseq r1, r1, r8, ror #11 │ │ │ │ + adceq r5, r5, r4, ror #22 │ │ │ │ + addseq r1, r1, r0, lsl r7 │ │ │ │ + umullseq r1, r1, r4, r6 @ │ │ │ │ + adceq r5, r5, ip, lsr #22 │ │ │ │ + addseq r1, r1, r0, lsl #12 │ │ │ │ + adceq r5, r5, r0, lsl #22 │ │ │ │ + @ instruction: 0x009115d8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002a3fa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -37520,23 +37520,23 @@ │ │ │ │ beq 2a4050 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2a4070 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb31ec │ │ │ │ + bl bb31e4 │ │ │ │ ldr r3, [pc, #264] @ 2a411c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2a40a8 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb35a4 │ │ │ │ + bl bb359c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a40b8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -37627,29 +37627,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 2a423c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2878 │ │ │ │ + bl bb2870 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #372] @ 2a4330 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 2a4284 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl bb2dd8 │ │ │ │ + bl bb2dd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a4294 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -37806,15 +37806,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r6, r4, lsr #21 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r5, r5, ip, lsr #13 │ │ │ │ + umlaleq r5, r5, ip, r6 @ │ │ │ │ tsteq r6, ip, asr #19 │ │ │ │ │ │ │ │ 002a4478 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -37888,15 +37888,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 2a4694 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -38508,38 +38508,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2a4fc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r6, r0, ror #18 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r5, r5, r4, lsl #6 │ │ │ │ + strdeq r5, [r5], r4 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r6, r4, lsr #13 │ │ │ │ - adceq r4, r5, r4, ror #30 │ │ │ │ - addseq r0, r1, ip, lsr sl │ │ │ │ - addseq r0, r1, r4, asr sl │ │ │ │ - adceq r4, r5, ip, lsr #25 │ │ │ │ - adceq r4, r5, r4, lsl #25 │ │ │ │ - addseq r0, r1, r8, asr r7 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r4, r5, r4, lsl ip │ │ │ │ + adceq r4, r5, r4, asr pc │ │ │ │ + addseq r0, r1, ip, lsr #20 │ │ │ │ + addseq r0, r1, r4, asr #20 │ │ │ │ + umlaleq r4, r5, ip, ip │ │ │ │ + adceq r4, r5, r4, ror ip │ │ │ │ addseq r0, r1, r8, asr #14 │ │ │ │ - addseq r0, r1, r4, ror #14 │ │ │ │ - adceq r4, r5, r4, ror fp │ │ │ │ - addseq r0, r1, r4, lsl #15 │ │ │ │ - addseq r0, r1, r4, asr #12 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + adceq r4, r5, r4, lsl #24 │ │ │ │ + addseq r0, r1, r8, lsr r7 │ │ │ │ + addseq r0, r1, r4, asr r7 │ │ │ │ + adceq r4, r5, r4, ror #22 │ │ │ │ + addseq r0, r1, r4, ror r7 │ │ │ │ + addseq r0, r1, r4, lsr r6 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r4, r5, ip, asr #22 │ │ │ │ - @ instruction: 0x009106f8 │ │ │ │ - addseq r0, r1, ip, ror r6 │ │ │ │ - adceq r4, r5, r4, lsl fp │ │ │ │ - addseq r0, r1, r8, ror #11 │ │ │ │ - adceq r4, r5, r8, ror #21 │ │ │ │ - addseq r0, r1, r0, asr #11 │ │ │ │ + adceq r4, r5, ip, lsr fp │ │ │ │ + addseq r0, r1, r8, ror #13 │ │ │ │ + addseq r0, r1, ip, ror #12 │ │ │ │ + adceq r4, r5, r4, lsl #22 │ │ │ │ + @ instruction: 0x009105d8 │ │ │ │ + ldrdeq r4, [r5], r8 @ │ │ │ │ + @ instruction: 0x009105b0 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002a4fc4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -38669,30 +38669,30 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ strd r4, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldrd r6, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -39517,45 +39517,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x01163dfc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - @ instruction: 0x00a545b5 │ │ │ │ + adceq r4, r5, r5, lsr #11 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ tsteq r6, r0, lsr #17 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - adceq r3, r5, r1, ror ip │ │ │ │ - strdeq r3, [r5], ip @ │ │ │ │ - @ instruction: 0x0090f6d0 │ │ │ │ + adceq r3, r5, r1, ror #24 │ │ │ │ + adceq r3, r5, ip, ror #23 │ │ │ │ + addseq pc, r0, r0, asr #13 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r3, r5, r8, lsr fp │ │ │ │ - addseq pc, r0, ip, ror #12 │ │ │ │ - addseq pc, r0, r8, lsl #13 │ │ │ │ + adceq r3, r5, r8, lsr #22 │ │ │ │ + addseq pc, r0, ip, asr r6 @ │ │ │ │ + addseq pc, r0, r8, ror r6 @ │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - adceq r3, r5, ip, asr #17 │ │ │ │ - @ instruction: 0x0090f4dc │ │ │ │ - umullseq pc, r0, r8, r3 @ │ │ │ │ + @ instruction: 0x00a538bc │ │ │ │ + addseq pc, r0, ip, asr #9 │ │ │ │ + addseq pc, r0, r8, lsl #7 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - umlaleq r3, r5, r0, r8 │ │ │ │ - addseq pc, r0, ip, lsr r4 @ │ │ │ │ - addseq pc, r0, r0, asr #7 │ │ │ │ - adceq r3, r5, r8, ror #16 │ │ │ │ - addseq pc, r0, r8, lsr r3 @ │ │ │ │ + adceq r3, r5, r0, lsl #17 │ │ │ │ + addseq pc, r0, ip, lsr #8 │ │ │ │ + @ instruction: 0x0090f3b0 │ │ │ │ + adceq r3, r5, r8, asr r8 │ │ │ │ + addseq pc, r0, r8, lsr #6 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq r3, r5, r4, asr #16 │ │ │ │ - addseq pc, r0, r8, lsl r3 @ │ │ │ │ - adceq r3, r5, ip, lsl r8 │ │ │ │ - @ instruction: 0x0090f2f4 │ │ │ │ - addseq pc, r0, ip, lsl #6 │ │ │ │ + adceq r3, r5, r4, lsr r8 │ │ │ │ + addseq pc, r0, r8, lsl #6 │ │ │ │ + adceq r3, r5, ip, lsl #16 │ │ │ │ + addseq pc, r0, r4, ror #5 │ │ │ │ + @ instruction: 0x0090f2fc │ │ │ │ cmp r3, #0 │ │ │ │ clzeq lr, ip │ │ │ │ addeq lr, lr, #32 │ │ │ │ clzne lr, r3 │ │ │ │ rsb sl, lr, #64 @ 0x40 │ │ │ │ lsr r5, r1, sl │ │ │ │ lsl r3, r3, lr │ │ │ │ @@ -39856,34 +39856,34 @@ │ │ │ │ strd r4, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #64] @ 0x40 │ │ │ │ strd r4, [sp, #72] @ 0x48 │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ mov r2, r4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -40663,58 +40663,58 @@ │ │ │ │ ldrb r8, [r5, #1] │ │ │ │ mov ip, r1 │ │ │ │ mov r0, r1 │ │ │ │ strh r3, [r9] │ │ │ │ b 2a6c2c │ │ │ │ tsteq r6, r4, lsr #23 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r3, r5, r2, lsr r3 │ │ │ │ - adceq r3, r5, ip, lsl #6 │ │ │ │ - adceq r3, r5, r4, ror r3 │ │ │ │ + adceq r3, r5, r2, lsr #6 │ │ │ │ + strdeq r3, [r5], ip @ │ │ │ │ + adceq r3, r5, r4, ror #6 │ │ │ │ @ instruction: 0x011626f4 │ │ │ │ - adceq r3, r5, ip, lsl #5 │ │ │ │ - adceq r3, r5, r8, lsl #3 │ │ │ │ - umullseq lr, r0, r8, sp │ │ │ │ - addseq lr, r0, r4, asr ip │ │ │ │ + adceq r3, r5, ip, ror r2 │ │ │ │ + adceq r3, r5, r8, ror r1 │ │ │ │ + addseq lr, r0, r8, lsl #27 │ │ │ │ + addseq lr, r0, r4, asr #24 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r3, r5, r0, ror #1 │ │ │ │ - adceq r2, r5, r4, lsl #31 │ │ │ │ - adceq r2, r5, r8, lsr lr │ │ │ │ + ldrdeq r3, [r5], r0 @ │ │ │ │ + adceq r2, r5, r4, ror pc │ │ │ │ + adceq r2, r5, r8, lsr #28 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - ldrdeq r2, [r5], r4 @ │ │ │ │ - adceq r2, r5, r0, ror #26 │ │ │ │ - strdeq r2, [r5], ip @ │ │ │ │ + adceq r2, r5, r4, asr #27 │ │ │ │ + adceq r2, r5, r0, asr sp │ │ │ │ + adceq r2, r5, ip, ror #21 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - adceq r2, r5, ip, lsr r8 │ │ │ │ - adceq r2, r5, r8, asr r7 │ │ │ │ - addseq lr, r0, r0, lsr r2 │ │ │ │ - addseq lr, r0, r8, asr #4 │ │ │ │ + adceq r2, r5, ip, lsr #16 │ │ │ │ + adceq r2, r5, r8, asr #14 │ │ │ │ + addseq lr, r0, r0, lsr #4 │ │ │ │ + addseq lr, r0, r8, lsr r2 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r2, r5, ip, lsl #6 │ │ │ │ - addseq sp, r0, r0, asr #28 │ │ │ │ - addseq sp, r0, ip, asr lr │ │ │ │ - adceq r2, r5, ip, ror r0 │ │ │ │ - addseq sp, r0, r0, asr #24 │ │ │ │ + strdeq r2, [r5], ip @ │ │ │ │ + addseq sp, r0, r0, lsr lr │ │ │ │ + addseq sp, r0, ip, asr #28 │ │ │ │ + adceq r2, r5, ip, rrx │ │ │ │ + addseq sp, r0, r0, lsr ip │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - adceq r1, r5, ip, lsl #30 │ │ │ │ - @ instruction: 0x0090dab8 │ │ │ │ - addseq sp, r0, ip, lsr sl │ │ │ │ - adceq r1, r5, r0, asr #29 │ │ │ │ - umullseq sp, r0, r0, r9 │ │ │ │ - umlaleq r1, r5, ip, lr │ │ │ │ - addseq sp, r0, ip, asr sl │ │ │ │ + strdeq r1, [r5], ip @ │ │ │ │ + addseq sp, r0, r8, lsr #21 │ │ │ │ + addseq sp, r0, ip, lsr #20 │ │ │ │ + @ instruction: 0x00a51eb0 │ │ │ │ + addseq sp, r0, r0, lsl #19 │ │ │ │ + adceq r1, r5, ip, lsl #29 │ │ │ │ + addseq sp, r0, ip, asr #20 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - adceq r1, r5, r0, ror lr │ │ │ │ - addseq sp, r0, r8, asr #18 │ │ │ │ + adceq r1, r5, r0, ror #28 │ │ │ │ + addseq sp, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq r1, r5, r4, asr lr │ │ │ │ - addseq sp, r0, ip, lsr #18 │ │ │ │ - addseq sp, r0, r4, asr #18 │ │ │ │ - adceq r1, r5, r4, lsr lr │ │ │ │ - addseq sp, r0, r8, lsl #18 │ │ │ │ + adceq r1, r5, r4, asr #28 │ │ │ │ + addseq sp, r0, ip, lsl r9 │ │ │ │ + addseq sp, r0, r4, lsr r9 │ │ │ │ + adceq r1, r5, r4, lsr #28 │ │ │ │ + @ instruction: 0x0090d8f8 │ │ │ │ ldrb r1, [r9, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2a7840 │ │ │ │ ldrb r6, [r9, #9] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2a71d4 │ │ │ │ @@ -41504,15 +41504,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 2a7e64 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -42395,45 +42395,45 @@ │ │ │ │ orrs r0, r0, r1 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add r2, r2, r1, lsl #20 │ │ │ │ b 2a8958 │ │ │ │ tsteq r6, r4, asr #3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r1, r5, sl, asr #19 │ │ │ │ + @ instruction: 0x00a519ba │ │ │ │ tsteq r6, r0, lsl #24 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq r1, r5, r8, lsr r4 │ │ │ │ - addseq ip, r0, r0, lsl pc │ │ │ │ - addseq ip, r0, r8, lsr #30 │ │ │ │ - adceq r1, r5, r8, lsl #3 │ │ │ │ - addseq ip, r0, r8, asr ip │ │ │ │ + adceq r1, r5, r8, lsr #8 │ │ │ │ + addseq ip, r0, r0, lsl #30 │ │ │ │ + addseq ip, r0, r8, lsl pc │ │ │ │ + adceq r1, r5, r8, ror r1 │ │ │ │ + addseq ip, r0, r8, asr #24 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r1, r5, r4, lsr #2 │ │ │ │ - addseq ip, r0, r8, lsr #27 │ │ │ │ - @ instruction: 0x0090cbf0 │ │ │ │ + adceq r1, r5, r4, lsl r1 │ │ │ │ + umullseq ip, r0, r8, sp │ │ │ │ + addseq ip, r0, r0, ror #23 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - umlaleq r1, r5, r4, r0 │ │ │ │ - addseq ip, r0, r8, asr #23 │ │ │ │ - addseq ip, r0, r4, ror #23 │ │ │ │ - adceq r0, r5, r8, lsr r9 │ │ │ │ - addseq ip, r0, r4, ror #9 │ │ │ │ - addseq ip, r0, r8, ror #8 │ │ │ │ - adceq r0, r5, ip, lsl #18 │ │ │ │ - addseq ip, r0, ip, lsl r5 │ │ │ │ - @ instruction: 0x0090c3dc │ │ │ │ - adceq r0, r5, r0, ror #17 │ │ │ │ - @ instruction: 0x0090c3b0 │ │ │ │ - @ instruction: 0x00a508b0 │ │ │ │ - addseq ip, r0, r8, lsl #7 │ │ │ │ + adceq r1, r5, r4, lsl #1 │ │ │ │ + @ instruction: 0x0090cbb8 │ │ │ │ + @ instruction: 0x0090cbd4 │ │ │ │ + adceq r0, r5, r8, lsr #18 │ │ │ │ + @ instruction: 0x0090c4d4 │ │ │ │ + addseq ip, r0, r8, asr r4 │ │ │ │ + strdeq r0, [r5], ip @ │ │ │ │ + addseq ip, r0, ip, lsl #10 │ │ │ │ + addseq ip, r0, ip, asr #7 │ │ │ │ + ldrdeq r0, [r5], r0 @ │ │ │ │ + addseq ip, r0, r0, lsr #7 │ │ │ │ + adceq r0, r5, r0, lsr #17 │ │ │ │ + addseq ip, r0, r8, ror r3 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - umlaleq r0, r5, r4, r8 │ │ │ │ - addseq ip, r0, ip, ror #6 │ │ │ │ - @ instruction: 0x0090c4f4 │ │ │ │ + adceq r0, r5, r4, lsl #17 │ │ │ │ + addseq ip, r0, ip, asr r3 │ │ │ │ + addseq ip, r0, r4, ror #9 │ │ │ │ adds r0, r7, r0 │ │ │ │ adc r2, r6, r2 │ │ │ │ b 2a8958 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 2a83a4 │ │ │ │ mov r5, #6 │ │ │ │ @@ -42909,15 +42909,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 2a9448 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -43796,44 +43796,44 @@ │ │ │ │ add r2, r2, r1, lsl #7 │ │ │ │ b 2a9eec │ │ │ │ adds lr, r7, lr │ │ │ │ adc r2, r6, r2 │ │ │ │ b 2a9eec │ │ │ │ tstpeq r5, r0, ror #23 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r0, r5, lr, ror #7 │ │ │ │ + ldrdeq r0, [r5], lr @ │ │ │ │ svcvc 0x00800000 │ │ │ │ tstpeq r5, r0, lsr r6 @ p-variant is OBSOLETE │ │ │ │ - strdeq pc, [r4], r0 @ │ │ │ │ - addseq fp, r0, r0, asr #13 │ │ │ │ + adceq pc, r4, r0, ror #23 │ │ │ │ + @ instruction: 0x0090b6b0 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq pc, r4, ip, lsl #23 │ │ │ │ - addseq fp, r0, r0, lsl r8 │ │ │ │ - addseq fp, r0, r8, asr r6 │ │ │ │ + adceq pc, r4, ip, ror fp @ │ │ │ │ + addseq fp, r0, r0, lsl #16 │ │ │ │ + addseq fp, r0, r8, asr #12 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - adceq pc, r4, ip, asr #21 │ │ │ │ - addseq fp, r0, r4, lsr #11 │ │ │ │ - @ instruction: 0x0090b5bc │ │ │ │ - umlaleq pc, r4, r4, sl @ │ │ │ │ - addseq fp, r0, r8, asr #11 │ │ │ │ - addseq fp, r0, r4, ror #11 │ │ │ │ - adceq pc, r4, r4, ror r3 @ │ │ │ │ - addseq sl, r0, r0, lsr #30 │ │ │ │ - addseq sl, r0, r4, lsr #29 │ │ │ │ - adceq pc, r4, r8, asr #6 │ │ │ │ - addseq sl, r0, r8, asr pc │ │ │ │ - addseq sl, r0, r8, lsl lr │ │ │ │ - adceq pc, r4, ip, lsl r3 @ │ │ │ │ - addseq sl, r0, ip, ror #27 │ │ │ │ - adceq pc, r4, ip, ror #5 │ │ │ │ - addseq sl, r0, r4, asr #27 │ │ │ │ + @ instruction: 0x00a4fabc │ │ │ │ + umullseq fp, r0, r4, r5 │ │ │ │ + addseq fp, r0, ip, lsr #11 │ │ │ │ + adceq pc, r4, r4, lsl #21 │ │ │ │ + @ instruction: 0x0090b5b8 │ │ │ │ + @ instruction: 0x0090b5d4 │ │ │ │ + adceq pc, r4, r4, ror #6 │ │ │ │ + addseq sl, r0, r0, lsl pc │ │ │ │ + umullseq sl, r0, r4, lr │ │ │ │ + adceq pc, r4, r8, lsr r3 @ │ │ │ │ + addseq sl, r0, r8, asr #30 │ │ │ │ + addseq sl, r0, r8, lsl #28 │ │ │ │ + adceq pc, r4, ip, lsl #6 │ │ │ │ + @ instruction: 0x0090addc │ │ │ │ + ldrdeq pc, [r4], ip @ │ │ │ │ + @ instruction: 0x0090adb4 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - ldrdeq pc, [r4], r0 @ │ │ │ │ - addseq sl, r0, r8, lsr #27 │ │ │ │ - addseq sl, r0, r0, lsr pc │ │ │ │ + adceq pc, r4, r0, asr #5 │ │ │ │ + umullseq sl, r0, r8, sp │ │ │ │ + addseq sl, r0, r0, lsr #30 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 2a9978 │ │ │ │ mov r5, #6 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ @@ -44300,15 +44300,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr ip, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp ip, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr lr, [sp, #100] @ 0x64 │ │ │ │ blt 2aa9fc │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -45175,48 +45175,48 @@ │ │ │ │ movne r2, #24 │ │ │ │ bne 2ab188 │ │ │ │ mov r2, #0 │ │ │ │ b 2ab188 │ │ │ │ tsteq r5, ip, ror #12 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq lr, r4, r2, asr #28 │ │ │ │ + adceq lr, r4, r2, lsr lr │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r8, asr r0 │ │ │ │ - ldrdeq lr, [r4], ip @ │ │ │ │ - addseq sl, r0, ip, lsr #1 │ │ │ │ + adceq lr, r4, ip, asr #11 │ │ │ │ + umullseq sl, r0, ip, r0 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq lr, r4, r0, ror r5 │ │ │ │ - @ instruction: 0x0090a1f4 │ │ │ │ - addseq sl, r0, ip, lsr r0 │ │ │ │ + adceq lr, r4, r0, ror #10 │ │ │ │ + addseq sl, r0, r4, ror #3 │ │ │ │ + addseq sl, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - adceq lr, r4, r0, lsr #9 │ │ │ │ - addseq r9, r0, r8, ror pc │ │ │ │ - umullseq r9, r0, r0, pc @ │ │ │ │ - adceq lr, r4, r8, ror #8 │ │ │ │ - umullseq r9, r0, ip, pc @ │ │ │ │ - @ instruction: 0x00909fb8 │ │ │ │ + umlaleq lr, r4, r0, r4 │ │ │ │ + addseq r9, r0, r8, ror #30 │ │ │ │ + addseq r9, r0, r0, lsl #31 │ │ │ │ + adceq lr, r4, r8, asr r4 │ │ │ │ + addseq r9, r0, ip, lsl #31 │ │ │ │ + addseq r9, r0, r8, lsr #31 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - adceq sp, r4, r4, asr #25 │ │ │ │ - addseq r9, r0, r0, ror r8 │ │ │ │ - @ instruction: 0x009097f4 │ │ │ │ - umlaleq sp, r4, r8, ip │ │ │ │ - addseq r9, r0, r8, lsr #17 │ │ │ │ - addseq r9, r0, r8, ror #14 │ │ │ │ - adceq sp, r4, r0, ror ip │ │ │ │ - addseq r9, r0, r0, asr #14 │ │ │ │ - adceq sp, r4, r0, asr #24 │ │ │ │ - addseq r9, r0, r8, lsl r7 │ │ │ │ + @ instruction: 0x00a4dcb4 │ │ │ │ + addseq r9, r0, r0, ror #16 │ │ │ │ + addseq r9, r0, r4, ror #15 │ │ │ │ + adceq sp, r4, r8, lsl #25 │ │ │ │ + umullseq r9, r0, r8, r8 │ │ │ │ + addseq r9, r0, r8, asr r7 │ │ │ │ + adceq sp, r4, r0, ror #24 │ │ │ │ + addseq r9, r0, r0, lsr r7 │ │ │ │ + adceq sp, r4, r0, lsr ip │ │ │ │ + addseq r9, r0, r8, lsl #14 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq sp, r4, r4, lsr #24 │ │ │ │ - @ instruction: 0x009096fc │ │ │ │ - addseq r9, r0, r4, lsl #17 │ │ │ │ + adceq sp, r4, r4, lsl ip │ │ │ │ + addseq r9, r0, ip, ror #13 │ │ │ │ + addseq r9, r0, r4, ror r8 │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov r7, #1 │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ ldrb r3, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [sp, #52] @ 0x34 │ │ │ │ lsl r7, r7, r3 │ │ │ │ @@ -45694,26 +45694,26 @@ │ │ │ │ ldr r3, [pc, #236] @ 2ac048 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r9, r0 │ │ │ │ beq 2ac038 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb35a4 │ │ │ │ + bl bb359c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2abfa4 │ │ │ │ b 2abeb0 │ │ │ │ lsr r1, r3, #1 │ │ │ │ eor r5, r5, r4 │ │ │ │ tst r6, #1 │ │ │ │ eor r1, r1, r5, lsr #31 │ │ │ │ mov r0, r7 │ │ │ │ lsl r1, r1, #31 │ │ │ │ addne r0, r7, #-2147483648 @ 0x80000000 │ │ │ │ - bl bb2fa8 │ │ │ │ + bl bb2fa0 │ │ │ │ mov r9, r0 │ │ │ │ tst r6, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -45862,15 +45862,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ beq 2ac34c │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #344] @ 2ac364 │ │ │ │ - bl bb2dd8 │ │ │ │ + bl bb2dd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac25c │ │ │ │ b 2ac0fc │ │ │ │ eor r2, r7, r5 │ │ │ │ lsr r3, r3, #1 │ │ │ │ tst fp, #1 │ │ │ │ eor r3, r3, r2, lsr #31 │ │ │ │ @@ -45880,15 +45880,15 @@ │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ movne r0, #0 │ │ │ │ movne r1, #0 │ │ │ │ ldrne r0, [sp, #88] @ 0x58 │ │ │ │ addne r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r3, r5 │ │ │ │ - bl bb24c4 │ │ │ │ + bl bb24bc │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ tst fp, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ @@ -46056,15 +46056,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, ror sl │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sp, r4, ip, ror r6 │ │ │ │ + adceq sp, r4, ip, ror #12 │ │ │ │ tsteq r5, r4, lsr r9 │ │ │ │ │ │ │ │ 002ac510 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -46183,15 +46183,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #97] @ 0x61 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ blt 2ac750 │ │ │ │ @@ -47076,44 +47076,44 @@ │ │ │ │ lsr ip, r9, lr │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr ip, [sp, #16] │ │ │ │ orrne ip, ip, #1 │ │ │ │ b 2ac970 │ │ │ │ @ instruction: 0x0115c8d0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq sp, [r4], sl @ │ │ │ │ + adceq sp, r4, sl, ror #1 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r5, r4, lsr #6 │ │ │ │ - adceq ip, r4, r4, asr #17 │ │ │ │ - umullseq r8, r0, r4, r3 │ │ │ │ + @ instruction: 0x00a4c8b4 │ │ │ │ + addseq r8, r0, r4, lsl #7 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq ip, r4, r0, ror #16 │ │ │ │ - addseq r8, r0, r4, ror #9 │ │ │ │ - addseq r8, r0, ip, lsr #6 │ │ │ │ + adceq ip, r4, r0, asr r8 │ │ │ │ + @ instruction: 0x009084d4 │ │ │ │ + addseq r8, r0, ip, lsl r3 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - adceq ip, r4, r4, lsr #15 │ │ │ │ - addseq r8, r0, ip, ror r2 │ │ │ │ - umullseq r8, r0, r4, r2 │ │ │ │ - adceq ip, r4, ip, ror #14 │ │ │ │ - addseq r8, r0, r0, lsr #5 │ │ │ │ - @ instruction: 0x009082bc │ │ │ │ - adceq fp, r4, r8, ror #31 │ │ │ │ - umullseq r7, r0, r4, fp │ │ │ │ - addseq r7, r0, r8, lsl fp │ │ │ │ - @ instruction: 0x00a4bfbc │ │ │ │ - addseq r7, r0, ip, asr #23 │ │ │ │ - addseq r7, r0, ip, lsl #21 │ │ │ │ - umlaleq fp, r4, r4, pc @ │ │ │ │ - addseq r7, r0, r4, ror #20 │ │ │ │ - adceq fp, r4, r4, ror #30 │ │ │ │ - addseq r7, r0, ip, lsr sl │ │ │ │ + umlaleq ip, r4, r4, r7 │ │ │ │ + addseq r8, r0, ip, ror #4 │ │ │ │ + addseq r8, r0, r4, lsl #5 │ │ │ │ + adceq ip, r4, ip, asr r7 │ │ │ │ + umullseq r8, r0, r0, r2 │ │ │ │ + addseq r8, r0, ip, lsr #5 │ │ │ │ + ldrdeq fp, [r4], r8 @ │ │ │ │ + addseq r7, r0, r4, lsl #23 │ │ │ │ + addseq r7, r0, r8, lsl #22 │ │ │ │ + adceq fp, r4, ip, lsr #31 │ │ │ │ + @ instruction: 0x00907bbc │ │ │ │ + addseq r7, r0, ip, ror sl │ │ │ │ + adceq fp, r4, r4, lsl #31 │ │ │ │ + addseq r7, r0, r4, asr sl │ │ │ │ + adceq fp, r4, r4, asr pc │ │ │ │ + addseq r7, r0, ip, lsr #20 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq fp, r4, r8, asr #30 │ │ │ │ - addseq r7, r0, r0, lsr #20 │ │ │ │ - addseq r7, r0, r8, lsr #23 │ │ │ │ + adceq fp, r4, r8, lsr pc │ │ │ │ + addseq r7, r0, r0, lsl sl │ │ │ │ + umullseq r7, r0, r8, fp │ │ │ │ mov r3, r2 │ │ │ │ mov lr, #1 │ │ │ │ bic r2, r3, #-33554432 @ 0xfe000000 │ │ │ │ sub r2, r2, #8388608 @ 0x800000 │ │ │ │ orrs lr, lr, r2 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -47665,31 +47665,31 @@ │ │ │ │ strd r2, [sp, #136] @ 0x88 │ │ │ │ strd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #264 @ 0x108 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #136] @ 0x88 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ adds lr, lr, r3 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -48448,30 +48448,30 @@ │ │ │ │ orreq r2, r2, #1073741824 @ 0x40000000 │ │ │ │ mov r1, #5 │ │ │ │ str r2, [r3, #12] │ │ │ │ strb r1, [r3] │ │ │ │ b 2aec44 │ │ │ │ @ instruction: 0x0115b2bc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq fp, r4, r2, lsl #11 │ │ │ │ + adceq fp, r4, r2, ror r5 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ tsteq r5, r0, lsr #14 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - adceq sl, r4, r8, lsl #17 │ │ │ │ - addseq r6, r0, ip, lsl #10 │ │ │ │ - addseq r6, r0, r8, asr r3 │ │ │ │ + adceq sl, r4, r8, ror r8 │ │ │ │ + @ instruction: 0x009064fc │ │ │ │ + addseq r6, r0, r8, asr #6 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - adceq sl, r4, ip, lsr r8 │ │ │ │ - addseq r6, r0, r0, ror r3 │ │ │ │ - addseq r6, r0, ip, lsl #7 │ │ │ │ - adceq sl, r4, r8, lsl #16 │ │ │ │ - @ instruction: 0x009062d8 │ │ │ │ + adceq sl, r4, ip, lsr #16 │ │ │ │ + addseq r6, r0, r0, ror #6 │ │ │ │ + addseq r6, r0, ip, ror r3 │ │ │ │ + strdeq sl, [r4], r8 @ │ │ │ │ + addseq r6, r0, r8, asr #5 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ subs r4, r8, r1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ sbcs ip, sl, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movcc lr, #1 │ │ │ │ @@ -50029,31 +50029,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - adceq r9, r4, r8, lsl r8 │ │ │ │ - addseq r5, r0, r8, ror #5 │ │ │ │ - adceq r9, r4, ip, ror #15 │ │ │ │ - @ instruction: 0x009053fc │ │ │ │ - addseq r5, r0, r0, asr #5 │ │ │ │ - adceq r9, r4, r0, asr #15 │ │ │ │ - addseq r5, r0, ip, ror #6 │ │ │ │ - @ instruction: 0x009052f0 │ │ │ │ - umlaleq r9, r4, r8, r7 │ │ │ │ - addseq r5, r0, r8, ror #4 │ │ │ │ + adceq r9, r4, r8, lsl #16 │ │ │ │ + @ instruction: 0x009052d8 │ │ │ │ + ldrdeq r9, [r4], ip @ │ │ │ │ + addseq r5, r0, ip, ror #7 │ │ │ │ + @ instruction: 0x009052b0 │ │ │ │ + @ instruction: 0x00a497b0 │ │ │ │ + addseq r5, r0, ip, asr r3 │ │ │ │ + addseq r5, r0, r0, ror #5 │ │ │ │ + adceq r9, r4, r8, lsl #15 │ │ │ │ + addseq r5, r0, r8, asr r2 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq r9, r4, r0, ror r7 │ │ │ │ - addseq r5, r0, r4, asr #4 │ │ │ │ - addseq r5, r0, ip, asr #7 │ │ │ │ - adceq r9, r4, r8, asr #14 │ │ │ │ - addseq r5, r0, r0, lsr #4 │ │ │ │ - addseq r5, r0, r8, lsr r2 │ │ │ │ + adceq r9, r4, r0, ror #14 │ │ │ │ + addseq r5, r0, r4, lsr r2 │ │ │ │ + @ instruction: 0x009053bc │ │ │ │ + adceq r9, r4, r8, lsr r7 │ │ │ │ + addseq r5, r0, r0, lsl r2 │ │ │ │ + addseq r5, r0, r8, lsr #4 │ │ │ │ │ │ │ │ 002b0350 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -50137,15 +50137,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsl #21 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umlaleq r9, r4, r4, r6 │ │ │ │ + adceq r9, r4, r4, lsl #13 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0x01158994 │ │ │ │ │ │ │ │ 002b04c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -50168,23 +50168,23 @@ │ │ │ │ beq 2b0570 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2b057c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb3384 │ │ │ │ + bl bb337c │ │ │ │ ldr r3, [pc, #248] @ 2b062c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2b05bc │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb35a4 │ │ │ │ + bl bb359c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b05cc │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -50272,29 +50272,29 @@ │ │ │ │ orrs r2, r2, #0 │ │ │ │ mov fp, #0 │ │ │ │ beq 2b0730 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2ae4 │ │ │ │ + bl bb2adc │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #348] @ 2b082c │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, fp │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 2b0788 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl bb2dd8 │ │ │ │ + bl bb2dd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b0798 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -50445,15 +50445,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsr #11 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x00a491b0 │ │ │ │ + adceq r9, r4, r0, lsr #3 │ │ │ │ @ instruction: 0x011584d0 │ │ │ │ │ │ │ │ 002b0974 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -50539,15 +50539,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -50567,15 +50567,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 2b0c40 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -51292,38 +51292,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2b1700 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r5, ip, asr r4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrdeq r8, [r4], r2 @ │ │ │ │ + adceq r8, r4, r2, asr #27 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrsheq r8, [r5, -r0] │ │ │ │ - adceq r8, r4, r0, lsl sl │ │ │ │ - addseq r4, r0, r8, ror #11 │ │ │ │ - addseq r4, r0, r0, ror #9 │ │ │ │ + adceq r8, r4, r0, lsl #20 │ │ │ │ + @ instruction: 0x009045d8 │ │ │ │ + @ instruction: 0x009044d0 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - adceq r8, r4, r8, ror #18 │ │ │ │ - addseq r4, r0, r0, asr #8 │ │ │ │ - addseq r4, r0, r8, asr r4 │ │ │ │ - ldrdeq r8, [r4], lr @ │ │ │ │ - adceq r8, r4, r4, lsl r5 │ │ │ │ - addseq r4, r0, r8, asr #32 │ │ │ │ - addseq r4, r0, r4, rrx │ │ │ │ - adceq r8, r4, ip, lsr r4 │ │ │ │ - addseq r3, r0, ip, lsl #30 │ │ │ │ + adceq r8, r4, r8, asr r9 │ │ │ │ + addseq r4, r0, r0, lsr r4 │ │ │ │ + addseq r4, r0, r8, asr #8 │ │ │ │ + adceq r8, r4, lr, asr #13 │ │ │ │ + adceq r8, r4, r4, lsl #10 │ │ │ │ + addseq r4, r0, r8, lsr r0 │ │ │ │ + addseq r4, r0, r4, asr r0 │ │ │ │ + adceq r8, r4, ip, lsr #8 │ │ │ │ + @ instruction: 0x00903efc │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - strdeq r8, [r4], ip @ │ │ │ │ - addseq r3, r0, r8, lsr #31 │ │ │ │ - addseq r3, r0, ip, lsr #30 │ │ │ │ - ldrdeq r8, [r4], r4 @ │ │ │ │ - addseq r3, r0, r8, lsr #29 │ │ │ │ - adceq r8, r4, r8, lsr #7 │ │ │ │ - addseq r3, r0, r0, lsl #29 │ │ │ │ + adceq r8, r4, ip, ror #7 │ │ │ │ + umullseq r3, r0, r8, pc @ │ │ │ │ + addseq r3, r0, ip, lsl pc │ │ │ │ + adceq r8, r4, r4, asr #7 │ │ │ │ + umullseq r3, r0, r8, lr │ │ │ │ + umlaleq r8, r4, r8, r3 │ │ │ │ + addseq r3, r0, r0, ror lr │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002b1704 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51464,26 +51464,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 2b1950 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -51512,15 +51512,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 2b1a0c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -51529,26 +51529,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov ip, #0 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -51616,23 +51616,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 2b1bb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, r7, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -51661,35 +51661,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 2b1c64 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -52320,44 +52320,44 @@ │ │ │ │ movne ip, #1 │ │ │ │ lsl lr, ip, #14 │ │ │ │ mov r4, #0 │ │ │ │ b 2b2350 │ │ │ │ @ instruction: 0x011576b8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r7, r4, fp, lsr #23 │ │ │ │ + umlaleq r7, r4, fp, fp │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ tsteq r5, r8, lsl #28 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - adceq r7, r4, r8, asr r5 │ │ │ │ - addseq r3, r0, r0, lsr r1 │ │ │ │ - addseq r3, r0, r4, lsr #32 │ │ │ │ + adceq r7, r4, r8, asr #10 │ │ │ │ + addseq r3, r0, r0, lsr #2 │ │ │ │ + addseq r3, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - adceq r7, r4, fp, lsl #2 │ │ │ │ + strdeq r7, [r4], fp @ │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - adceq r6, r4, r0, lsr lr │ │ │ │ - addseq r2, r0, r4, ror #18 │ │ │ │ - addseq r2, r0, r0, lsl #19 │ │ │ │ + adceq r6, r4, r0, lsr #28 │ │ │ │ + addseq r2, r0, r4, asr r9 │ │ │ │ + addseq r2, r0, r0, ror r9 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - adceq r6, r4, r4, ror #25 │ │ │ │ - @ instruction: 0x009027b4 │ │ │ │ + ldrdeq r6, [r4], r4 @ │ │ │ │ + addseq r2, r0, r4, lsr #15 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r6, r4, r0, asr ip │ │ │ │ - @ instruction: 0x009027fc │ │ │ │ - addseq r2, r0, r0, lsl #15 │ │ │ │ - adceq r6, r4, ip, lsl #24 │ │ │ │ - addseq r2, r0, r4, ror #13 │ │ │ │ - @ instruction: 0x009026fc │ │ │ │ - adceq r6, r4, ip, ror #23 │ │ │ │ - addseq r2, r0, r0, asr #13 │ │ │ │ - adceq r6, r4, r8, asr #23 │ │ │ │ - umullseq r2, r0, r8, r6 │ │ │ │ + adceq r6, r4, r0, asr #24 │ │ │ │ + addseq r2, r0, ip, ror #15 │ │ │ │ + addseq r2, r0, r0, ror r7 │ │ │ │ + strdeq r6, [r4], ip @ │ │ │ │ + @ instruction: 0x009026d4 │ │ │ │ + addseq r2, r0, ip, ror #13 │ │ │ │ + ldrdeq r6, [r4], ip @ │ │ │ │ + @ instruction: 0x009026b0 │ │ │ │ + @ instruction: 0x00a46bb8 │ │ │ │ + addseq r2, r0, r8, lsl #13 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ cmp r1, r0 │ │ │ │ cmpeq r6, ip │ │ │ │ @@ -52964,26 +52964,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 2b30b8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -53012,15 +53012,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 2b3174 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -53029,26 +53029,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -53116,23 +53116,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 2b3318 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, r8, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r7, r0 │ │ │ │ @@ -53161,35 +53161,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 2b33cc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -53363,17 +53363,17 @@ │ │ │ │ bl 29c3f8 │ │ │ │ mov r1, r0 │ │ │ │ b 2b3544 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, asr #30 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x01155e9c │ │ │ │ - adceq r6, r4, ip, lsr #8 │ │ │ │ - addseq r2, r0, r4 │ │ │ │ - @ instruction: 0x00901ef8 │ │ │ │ + adceq r6, r4, ip, lsl r4 │ │ │ │ + @ instruction: 0x00901ff4 │ │ │ │ + addseq r1, r0, r8, ror #29 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ │ │ │ │ 002b36fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53457,15 +53457,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011556dc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r6, r4, r8, ror #5 │ │ │ │ + ldrdeq r6, [r4], r8 @ │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, r4, ror #11 │ │ │ │ │ │ │ │ 002b386c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -53555,15 +53555,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, ror #10 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r6, r4, r4, ror r1 │ │ │ │ + adceq r6, r4, r4, ror #2 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r4, ror #8 │ │ │ │ │ │ │ │ 002b39e8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -53658,15 +53658,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, ror #7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq r5, [r4], ip @ │ │ │ │ + adceq r5, r4, ip, ror #31 │ │ │ │ @ instruction: 0x011552d8 │ │ │ │ │ │ │ │ 002b3b78 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54017,19 +54017,19 @@ │ │ │ │ bl 29f03c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b402c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, asr #28 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r5, r4, r8, asr sl │ │ │ │ - strdeq r5, [r4], r4 @ │ │ │ │ + adceq r5, r4, r8, asr #20 │ │ │ │ + adceq r5, r4, r4, ror #19 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, r0, lsl #27 │ │ │ │ - adceq r5, r4, r8, ror r9 │ │ │ │ + adceq r5, r4, r8, ror #18 │ │ │ │ │ │ │ │ 002b4100 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -54111,19 +54111,19 @@ │ │ │ │ bl 29f03c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b4198 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01154cdc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r5, r4, ip, ror #17 │ │ │ │ - adceq r5, r4, r8, lsl #17 │ │ │ │ + ldrdeq r5, [r4], ip @ │ │ │ │ + adceq r5, r4, r8, ror r8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r0, lsl ip │ │ │ │ - adceq r5, r4, r8, lsl #16 │ │ │ │ + strdeq r5, [r4], r8 @ │ │ │ │ │ │ │ │ 002b4270 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -54207,28 +54207,28 @@ │ │ │ │ bl 29f03c │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 2b430c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, ror #22 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r5, r4, ip, asr r7 │ │ │ │ - adceq r5, r4, r0, lsl r7 │ │ │ │ + adceq r5, r4, ip, asr #14 │ │ │ │ + adceq r5, r4, r0, lsl #14 │ │ │ │ tsteq r5, r4, lsr #21 │ │ │ │ │ │ │ │ 002b43e0 : │ │ │ │ lsr r2, r0, #23 │ │ │ │ add r2, r2, #1 │ │ │ │ tst r2, #254 @ 0xfe │ │ │ │ beq 2b4418 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb27bc │ │ │ │ + bl bb27b4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bics r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ bne 2b4438 │ │ │ │ @@ -54327,16 +54327,16 @@ │ │ │ │ bl 29f03c │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 2b44d8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0115499c │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r5, r4, r0, lsr #11 │ │ │ │ - adceq r5, r4, ip, asr #10 │ │ │ │ + umlaleq r5, r4, r0, r5 │ │ │ │ + adceq r5, r4, ip, lsr r5 │ │ │ │ tsteq r5, r8, ror #17 │ │ │ │ │ │ │ │ 002b45b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -54413,16 +54413,16 @@ │ │ │ │ bl 29f03c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b4644 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsr #16 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r5, r4, ip, lsl r4 │ │ │ │ - ldrdeq r5, [r4], ip @ │ │ │ │ + adceq r5, r4, ip, lsl #8 │ │ │ │ + adceq r5, r4, ip, asr #7 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, r4, ror #14 │ │ │ │ │ │ │ │ 002b4704 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54498,16 +54498,16 @@ │ │ │ │ bl 29f03c │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b4790 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011546d4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrdeq r5, [r4], ip @ │ │ │ │ - umlaleq r5, r4, r0, r2 │ │ │ │ + adceq r5, r4, ip, asr #5 │ │ │ │ + adceq r5, r4, r0, lsl #5 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, r8, lsl r6 │ │ │ │ │ │ │ │ 002b4850 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54583,16 +54583,16 @@ │ │ │ │ bl 29f03c │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b48dc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsl #11 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umlaleq r5, r4, r0, r1 │ │ │ │ - adceq r5, r4, r4, asr #2 │ │ │ │ + adceq r5, r4, r0, lsl #3 │ │ │ │ + adceq r5, r4, r4, lsr r1 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, ip, asr #9 │ │ │ │ │ │ │ │ 002b499c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54670,16 +54670,16 @@ │ │ │ │ bl 29f03c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b4a28 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, lsr r4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r5, r4, r0, asr #32 │ │ │ │ - strdeq r4, [r4], ip @ │ │ │ │ + adceq r5, r4, r0, lsr r0 │ │ │ │ + adceq r4, r4, ip, ror #31 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r5, r0, lsl #7 │ │ │ │ │ │ │ │ 002b4af0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54759,16 +54759,16 @@ │ │ │ │ bl 29f03c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b4b84 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, ror #5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrdeq r4, [r4], ip @ │ │ │ │ - adceq r4, r4, r0, lsr #29 │ │ │ │ + adceq r4, r4, ip, asr #29 │ │ │ │ + umlaleq r4, r4, r0, lr @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r5, r4, lsr #4 │ │ │ │ │ │ │ │ 002b4c4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54874,17 +54874,17 @@ │ │ │ │ b 2b4d40 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 2b4dc4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, ror #2 │ │ │ │ - adceq r4, r4, ip, ror sp │ │ │ │ + adceq r4, r4, ip, ror #26 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r4, r4, r8, ror #25 │ │ │ │ + ldrdeq r4, [r4], r8 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, r8, ror r0 │ │ │ │ │ │ │ │ 002b4e14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54990,17 +54990,17 @@ │ │ │ │ b 2b4f08 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 2b4f8c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01153f98 │ │ │ │ - @ instruction: 0x00a44bb4 │ │ │ │ + adceq r4, r4, r4, lsr #23 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r4, r4, r0, lsr #22 │ │ │ │ + adceq r4, r4, r0, lsl fp │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x01153eb0 │ │ │ │ │ │ │ │ 002b4fdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -55081,15 +55081,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 29c2fc │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 2b50a8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01153df8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r4, r4, r0, ror #19 │ │ │ │ + ldrdeq r4, [r4], r0 @ │ │ │ │ tsteq r5, ip, lsr #26 │ │ │ │ │ │ │ │ 002b5134 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55170,15 +55170,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 29c2fc │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 2b5204 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, lsr #25 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r4, r4, r4, lsr #17 │ │ │ │ + umlaleq r4, r4, r4, r8 @ │ │ │ │ @ instruction: 0x01153bd0 │ │ │ │ │ │ │ │ 002b5290 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -55304,20 +55304,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r5, ip, lsr fp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r4, r4, r4, ror r6 │ │ │ │ + adceq r4, r4, r4, ror #12 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, r4, lsl #20 │ │ │ │ - @ instruction: 0x00a445b8 │ │ │ │ - addseq r0, r0, ip, ror #1 │ │ │ │ - addseq r0, r0, r8, lsl #2 │ │ │ │ + adceq r4, r4, r8, lsr #11 │ │ │ │ + ldrsbeq r0, [r0], ip │ │ │ │ + ldrsheq r0, [r0], r8 │ │ │ │ │ │ │ │ 002b54b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ @@ -55442,20 +55442,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r5, ip, lsl r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r4, r4, r4, asr r4 │ │ │ │ + adceq r4, r4, r4, asr #8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r4, ror #15 │ │ │ │ - umlaleq r4, r4, r8, r3 @ │ │ │ │ - addeq pc, pc, ip, asr #29 │ │ │ │ - addeq pc, pc, r8, ror #29 │ │ │ │ + adceq r4, r4, r8, lsl #7 │ │ │ │ + @ instruction: 0x008ffebc │ │ │ │ + ldrdeq pc, [pc], r8 │ │ │ │ │ │ │ │ 002b56d0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -55556,17 +55556,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r5, r4, lsl #14 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r5, ip, ror r6 │ │ │ │ - ldrdeq r4, [r4], ip @ │ │ │ │ - addeq pc, pc, r0, lsl sp @ │ │ │ │ - addeq pc, pc, ip, lsr #26 │ │ │ │ + adceq r4, r4, ip, asr #3 │ │ │ │ + addeq pc, pc, r0, lsl #26 │ │ │ │ + addeq pc, pc, ip, lsl sp @ │ │ │ │ │ │ │ │ 002b5884 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -55645,15 +55645,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 29c2fc │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 2b5950 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, asr r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r4, r4, r8, lsr r1 │ │ │ │ + adceq r4, r4, r8, lsr #2 │ │ │ │ tsteq r5, r4, lsl #9 │ │ │ │ │ │ │ │ 002b59dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55734,15 +55734,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 29c2fc │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 2b5aac │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011533fc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq r3, [r4], ip @ │ │ │ │ + adceq r3, r4, ip, ror #31 │ │ │ │ tsteq r5, r8, lsr #6 │ │ │ │ │ │ │ │ 002b5b38 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -55817,15 +55817,15 @@ │ │ │ │ mov r0, sp │ │ │ │ bl 29c2fc │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b5bec │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, lsl #5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umlaleq r3, r4, ip, lr │ │ │ │ + adceq r3, r4, ip, lsl #29 │ │ │ │ tsteq r5, r8, ror #3 │ │ │ │ │ │ │ │ 002b5c7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -55919,20 +55919,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r5, r0, ror #2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r3, r4, r0, ror #26 │ │ │ │ - adceq r3, r4, ip, lsr #25 │ │ │ │ - strdeq r3, [r4], ip @ │ │ │ │ + adceq r3, r4, r0, asr sp │ │ │ │ + umlaleq r3, r4, ip, ip │ │ │ │ + adceq r3, r4, ip, ror #25 │ │ │ │ @ instruction: 0x01153090 │ │ │ │ - adceq r3, r4, r0, asr ip │ │ │ │ - addeq pc, pc, r4, lsr #14 │ │ │ │ + adceq r3, r4, r0, asr #24 │ │ │ │ + addeq pc, pc, r4, lsl r7 @ │ │ │ │ │ │ │ │ 002b5e1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 2b5f98 │ │ │ │ @@ -56024,21 +56024,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r5, r0, asr #31 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r3, r4, r0, asr #23 │ │ │ │ - adceq r3, r4, r2, lsl fp │ │ │ │ - adceq r3, r4, ip, asr fp │ │ │ │ + @ instruction: 0x00a43bb0 │ │ │ │ + adceq r3, r4, r2, lsl #22 │ │ │ │ + adceq r3, r4, ip, asr #22 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, ip, ror #29 │ │ │ │ - @ instruction: 0x00a43ab4 │ │ │ │ - addeq pc, pc, r8, lsl #11 │ │ │ │ + adceq r3, r4, r4, lsr #21 │ │ │ │ + addeq pc, pc, r8, ror r5 @ │ │ │ │ │ │ │ │ 002b5fbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -56133,21 +56133,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r5, r4, lsl lr │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r3, r4, ip, lsl #20 │ │ │ │ - adceq r3, r4, ip, ror #18 │ │ │ │ - @ instruction: 0x00a439b0 │ │ │ │ + strdeq r3, [r4], ip @ │ │ │ │ + adceq r3, r4, ip, asr r9 │ │ │ │ + adceq r3, r4, r0, lsr #19 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r0, asr #26 │ │ │ │ - adceq r3, r4, r8, lsl #18 │ │ │ │ - ldrdeq pc, [pc], ip │ │ │ │ + strdeq r3, [r4], r8 @ │ │ │ │ + addeq pc, pc, ip, asr #7 │ │ │ │ │ │ │ │ 002b6168 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 2b62ec │ │ │ │ @@ -56241,21 +56241,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r5, r4, ror ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r3, r4, r4, lsl #17 │ │ │ │ - ldrdeq r3, [r4], r2 @ │ │ │ │ - adceq r3, r4, r0, lsl r8 │ │ │ │ + adceq r3, r4, r4, ror r8 │ │ │ │ + adceq r3, r4, r2, asr #15 │ │ │ │ + adceq r3, r4, r0, lsl #16 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r5, r0, lsr #23 │ │ │ │ - adceq r3, r4, r0, ror #14 │ │ │ │ - addeq pc, pc, r4, lsr r2 @ │ │ │ │ + adceq r3, r4, r0, asr r7 │ │ │ │ + addeq pc, pc, r4, lsr #4 │ │ │ │ │ │ │ │ 002b6310 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -56348,19 +56348,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ @ instruction: 0x01152ab4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x00a436b8 │ │ │ │ - adceq r3, r4, r4, lsl #12 │ │ │ │ + adceq r3, r4, r8, lsr #13 │ │ │ │ + strdeq r3, [r4], r4 @ │ │ │ │ @ instruction: 0x011529fc │ │ │ │ - adceq r3, r4, r0, asr #11 │ │ │ │ - umulleq pc, pc, r0, r0 @ │ │ │ │ + @ instruction: 0x00a435b0 │ │ │ │ + addeq pc, pc, r0, lsl #1 │ │ │ │ │ │ │ │ 002b64ac : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -56453,19 +56453,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r5, r8, lsr #18 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r3, r4, lr, lsl #9 │ │ │ │ + adceq r3, r4, lr, ror r4 │ │ │ │ tsteq r5, r4, lsl #17 │ │ │ │ - adceq r3, r4, ip, ror #8 │ │ │ │ - adceq r3, r4, r4, lsr #8 │ │ │ │ - strdeq lr, [pc], r4 │ │ │ │ + adceq r3, r4, ip, asr r4 │ │ │ │ + adceq r3, r4, r4, lsl r4 │ │ │ │ + addeq lr, pc, r4, ror #29 │ │ │ │ │ │ │ │ 002b6648 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -56526,15 +56526,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01152794 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r3, r4, ip, lsl #7 │ │ │ │ + adceq r3, r4, ip, ror r3 │ │ │ │ @ instruction: 0x011526f8 │ │ │ │ │ │ │ │ 002b6758 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56596,15 +56596,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, lsl #13 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r3, r4, ip, ror r2 │ │ │ │ + adceq r3, r4, ip, ror #4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r8, ror #11 │ │ │ │ │ │ │ │ 002b6870 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56666,15 +56666,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, ror #10 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r3, r4, r4, ror #2 │ │ │ │ + adceq r3, r4, r4, asr r1 │ │ │ │ @ instruction: 0x011524d0 │ │ │ │ │ │ │ │ 002b6978 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56733,15 +56733,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, ror #8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r3, r4, ip, asr r0 │ │ │ │ + adceq r3, r4, ip, asr #32 │ │ │ │ tsteq r5, r8, asr #7 │ │ │ │ │ │ │ │ 002b6a7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56803,15 +56803,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, ror #6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r2, r4, r8, asr pc │ │ │ │ + adceq r2, r4, r8, asr #30 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r4, asr #5 │ │ │ │ │ │ │ │ 002b6b94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56873,15 +56873,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, asr #4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r2, r4, r0, asr #28 │ │ │ │ + adceq r2, r4, r0, lsr lr │ │ │ │ tsteq r5, ip, lsr #3 │ │ │ │ │ │ │ │ 002b6c9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56940,15 +56940,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, asr #2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r2, r4, r8, lsr sp │ │ │ │ + adceq r2, r4, r8, lsr #26 │ │ │ │ tsteq r5, r4, lsr #1 │ │ │ │ │ │ │ │ 002b6da0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57009,15 +57009,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - adceq r2, r4, r0, ror ip │ │ │ │ + adceq r2, r4, r0, ror #24 │ │ │ │ tsteq r5, r8, lsr #32 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x01151f9c │ │ │ │ │ │ │ │ 002b6ebc : │ │ │ │ @@ -57080,15 +57080,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - adceq r2, r4, r4, asr fp │ │ │ │ + adceq r2, r4, r4, asr #22 │ │ │ │ tsteq r5, ip, lsl #30 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r5, r0, lsl #29 │ │ │ │ │ │ │ │ 002b6fc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57148,15 +57148,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - adceq r2, r4, r8, asr #20 │ │ │ │ + adceq r2, r4, r8, lsr sl │ │ │ │ tsteq r5, r0, lsl #28 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r5, r4, ror sp │ │ │ │ │ │ │ │ 002b70d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57220,15 +57220,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, lsl #26 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r2, r4, r8, lsl r9 │ │ │ │ + adceq r2, r4, r8, lsl #18 │ │ │ │ tsteq r5, r0, ror ip │ │ │ │ │ │ │ │ 002b71e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57290,15 +57290,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01151bfc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r2, r4, r8, lsl #16 │ │ │ │ + strdeq r2, [r4], r8 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r0, ror #22 │ │ │ │ │ │ │ │ 002b72f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57360,15 +57360,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, ror #21 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq r2, [r4], r0 @ │ │ │ │ + adceq r2, r4, r0, ror #13 │ │ │ │ tsteq r5, r8, asr #20 │ │ │ │ │ │ │ │ 002b7400 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57427,15 +57427,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011519dc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r2, r4, r8, ror #11 │ │ │ │ + ldrdeq r2, [r4], r8 @ │ │ │ │ tsteq r5, r0, asr #18 │ │ │ │ │ │ │ │ 002b7504 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57495,15 +57495,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011518d8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r2, r4, r0, ror #9 │ │ │ │ + ldrdeq r2, [r4], r0 @ │ │ │ │ tsteq r5, r4, asr #16 │ │ │ │ │ │ │ │ 002b760c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57563,15 +57563,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011517d0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrdeq r2, [r4], r8 @ │ │ │ │ + adceq r2, r4, r8, asr #7 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, ip, lsr r7 │ │ │ │ │ │ │ │ 002b771c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57631,15 +57631,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, asr #13 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r2, r4, r8, asr #5 │ │ │ │ + @ instruction: 0x00a422b8 │ │ │ │ tsteq r5, ip, lsr #12 │ │ │ │ │ │ │ │ 002b781c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57696,15 +57696,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, asr #11 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r2, r4, r8, asr #3 │ │ │ │ + @ instruction: 0x00a421b8 │ │ │ │ tsteq r5, ip, lsr #10 │ │ │ │ │ │ │ │ 002b7918 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57764,15 +57764,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, asr #9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r2, r4, ip, asr #1 │ │ │ │ + strheq r2, [r4], ip @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r0, lsr r4 │ │ │ │ │ │ │ │ 002b7a28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57832,15 +57832,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011513b4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x00a41fbc │ │ │ │ + adceq r1, r4, ip, lsr #31 │ │ │ │ tsteq r5, r0, lsr #6 │ │ │ │ │ │ │ │ 002b7b28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57897,15 +57897,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011512b4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x00a41ebc │ │ │ │ + adceq r1, r4, ip, lsr #29 │ │ │ │ tsteq r5, r0, lsr #4 │ │ │ │ │ │ │ │ 002b7c24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57968,15 +57968,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011511b8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r1, r4, r8, lsr #27 │ │ │ │ + umlaleq r1, r4, r8, sp │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r8, lsl r1 │ │ │ │ │ │ │ │ 002b7d40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -58039,15 +58039,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0115109c │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r1, r4, ip, lsl #25 │ │ │ │ + adceq r1, r4, ip, ror ip │ │ │ │ @ instruction: 0x01150ffc │ │ │ │ │ │ │ │ 002b7e4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58107,15 +58107,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01150f90 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r1, r4, r0, lsl #23 │ │ │ │ + adceq r1, r4, r0, ror fp │ │ │ │ @ instruction: 0x01150ef0 │ │ │ │ │ │ │ │ 002b7f54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -58183,15 +58183,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, ror #28 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r1, r4, r4, ror #20 │ │ │ │ + adceq r1, r4, r4, asr sl │ │ │ │ tsteq r5, ip, asr #27 │ │ │ │ │ │ │ │ 002b807c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -58258,15 +58258,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, lsr sp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r1, r4, ip, lsr r9 │ │ │ │ + adceq r1, r4, ip, lsr #18 │ │ │ │ tsteq r5, r4, lsr #25 │ │ │ │ │ │ │ │ 002b81a0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58405,17 +58405,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r5, r0, ror fp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x01150af4 │ │ │ │ - adceq r1, r4, r0, lsl #13 │ │ │ │ - @ instruction: 0x008fd1b4 │ │ │ │ - ldrdeq sp, [pc], r0 │ │ │ │ + adceq r1, r4, r0, ror r6 │ │ │ │ + addeq sp, pc, r4, lsr #3 │ │ │ │ + addeq sp, pc, r0, asr #3 │ │ │ │ │ │ │ │ 002b83e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -58502,17 +58502,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011509f0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r5, r4, ror r9 │ │ │ │ - adceq r1, r4, r4, lsl #10 │ │ │ │ - addeq sp, pc, r8, lsr r0 @ │ │ │ │ - addeq sp, pc, r4, asr r0 @ │ │ │ │ + strdeq r1, [r4], r4 @ │ │ │ │ + addeq sp, pc, r8, lsr #32 │ │ │ │ + addeq sp, pc, r4, asr #32 │ │ │ │ │ │ │ │ 002b855c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #220] @ 2b8650 │ │ │ │ @@ -58570,15 +58570,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsl #17 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r1, r4, r8, lsl #9 │ │ │ │ + adceq r1, r4, r8, ror r4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x011507f0 │ │ │ │ │ │ │ │ 002b8668 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -58637,15 +58637,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, ror r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r1, r4, ip, ror r3 │ │ │ │ + adceq r1, r4, ip, ror #6 │ │ │ │ tsteq r5, r4, ror #13 │ │ │ │ │ │ │ │ 002b8764 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58701,15 +58701,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, ror r6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r1, r4, r0, lsl #5 │ │ │ │ + adceq r1, r4, r0, ror r2 │ │ │ │ tsteq r5, r8, ror #11 │ │ │ │ │ │ │ │ 002b885c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58768,15 +58768,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsl #11 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r1, r4, r8, lsl #3 │ │ │ │ + adceq r1, r4, r8, ror r1 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x011504f0 │ │ │ │ │ │ │ │ 002b8968 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -58835,15 +58835,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, ror r4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r1, r4, ip, ror r0 │ │ │ │ + adceq r1, r4, ip, rrx │ │ │ │ tsteq r5, r4, ror #7 │ │ │ │ │ │ │ │ 002b8a64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58899,15 +58899,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, ror r3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r0, r4, r0, lsl #31 │ │ │ │ + adceq r0, r4, r0, ror pc │ │ │ │ tsteq r5, r8, ror #5 │ │ │ │ │ │ │ │ 002b8b5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58969,15 +58969,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsl #5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r0, r4, r0, ror lr │ │ │ │ + adceq r0, r4, r0, ror #28 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r4, ror #3 │ │ │ │ │ │ │ │ 002b8c74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -59039,15 +59039,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, ror #2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r0, r4, r8, asr sp │ │ │ │ + adceq r0, r4, r8, asr #26 │ │ │ │ tsteq r5, ip, asr #1 │ │ │ │ │ │ │ │ 002b8d7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59106,15 +59106,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, rrx │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r0, r4, r0, asr ip │ │ │ │ + adceq r0, r4, r0, asr #24 │ │ │ │ tstpeq r4, r4, asr #31 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b8e80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -59181,15 +59181,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r8, lsr pc @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r0, r4, r8, lsr fp │ │ │ │ + adceq r0, r4, r8, lsr #22 │ │ │ │ tstpeq r4, r4, lsr #29 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b8fa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -59255,15 +59255,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r4, lsl lr @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r0, r4, r4, lsl sl │ │ │ │ + adceq r0, r4, r4, lsl #20 │ │ │ │ tstpeq r4, r0, lsl #27 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b90c4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59399,17 +59399,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tstpeq r4, ip, asr #24 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x0114fbd4 │ │ │ │ - adceq r0, r4, r8, ror #14 │ │ │ │ - umulleq ip, pc, ip, r2 @ │ │ │ │ - @ instruction: 0x008fc2b8 │ │ │ │ + adceq r0, r4, r8, asr r7 │ │ │ │ + addeq ip, pc, ip, lsl #5 │ │ │ │ + addeq ip, pc, r8, lsr #5 │ │ │ │ │ │ │ │ 002b92f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -59493,17 +59493,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0114fad8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tstpeq r4, r0, ror #20 @ p-variant is OBSOLETE │ │ │ │ - strdeq r0, [r4], r8 @ │ │ │ │ - addeq ip, pc, ip, lsr #2 │ │ │ │ - addeq ip, pc, r8, asr #2 │ │ │ │ + adceq r0, r4, r8, ror #11 │ │ │ │ + addeq ip, pc, ip, lsl r1 @ │ │ │ │ + addeq ip, pc, r8, lsr r1 @ │ │ │ │ │ │ │ │ 002b9468 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #224] @ 2b9560 │ │ │ │ @@ -59562,15 +59562,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r4, ror r9 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r0, r4, r4, lsl #11 │ │ │ │ + adceq r0, r4, r4, ror r5 │ │ │ │ tstpeq r4, r0, ror #17 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b9570 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59630,15 +59630,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, ip, ror #16 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r0, r4, ip, ror r4 │ │ │ │ + adceq r0, r4, ip, ror #8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x0114f7d8 │ │ │ │ │ │ │ │ 002b9680 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -59698,15 +59698,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, ip, asr r7 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r0, r4, ip, ror #6 │ │ │ │ + adceq r0, r4, ip, asr r3 │ │ │ │ tstpeq r4, r8, asr #13 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b9780 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59763,15 +59763,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, ip, asr r6 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r0, r4, ip, ror #4 │ │ │ │ + adceq r0, r4, ip, asr r2 │ │ │ │ tstpeq r4, r8, asr #11 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b987c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59830,15 +59830,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r0, ror #10 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r0, r4, r0, ror r1 │ │ │ │ + adceq r0, r4, r0, ror #2 │ │ │ │ @ instruction: 0x0114f4d0 │ │ │ │ │ │ │ │ 002b9980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59897,15 +59897,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, ip, asr r4 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r0, r4, ip, rrx │ │ │ │ + adceq r0, r4, ip, asr r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tstpeq r4, ip, asr #7 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b9a8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -59964,15 +59964,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r0, asr r3 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq pc, r3, r0, ror #30 │ │ │ │ + adceq pc, r3, r0, asr pc @ │ │ │ │ tstpeq r4, r0, asr #5 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b9b88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -60028,15 +60028,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r4, asr r2 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq pc, r3, r4, ror #28 │ │ │ │ + adceq pc, r3, r4, asr lr @ │ │ │ │ tstpeq r4, r4, asr #3 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b9c80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60088,15 +60088,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - umlaleq pc, r3, r4, sp @ │ │ │ │ + adceq pc, r3, r4, lsl #27 │ │ │ │ tstpeq r4, r8, asr #2 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrsbeq pc, [r4, -r8] @ │ │ │ │ │ │ │ │ 002b9d70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -60149,15 +60149,15 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - adceq pc, r3, r4, lsr #25 │ │ │ │ + umlaleq pc, r3, r4, ip @ │ │ │ │ tstpeq r4, r8, asr r0 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, r8, ror #31 │ │ │ │ │ │ │ │ 002b9e5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -60217,15 +60217,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl #31 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq pc, r3, r8, ror fp @ │ │ │ │ + adceq pc, r3, r8, ror #22 │ │ │ │ @ instruction: 0x0114eef0 │ │ │ │ │ │ │ │ 002b9f5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60284,15 +60284,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl #29 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq pc, r3, r8, ror sl @ │ │ │ │ + adceq pc, r3, r8, ror #20 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x0114edf0 │ │ │ │ │ │ │ │ 002ba064 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60350,15 +60350,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, ror sp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq pc, r3, r0, ror r9 @ │ │ │ │ + adceq pc, r3, r0, ror #18 │ │ │ │ tsteq r4, r8, ror #25 │ │ │ │ │ │ │ │ 002ba160 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60414,15 +60414,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq pc, r3, r4, ror r8 @ │ │ │ │ + adceq pc, r3, r4, ror #16 │ │ │ │ tsteq r4, ip, ror #23 │ │ │ │ │ │ │ │ 002ba258 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60481,15 +60481,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl #23 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq pc, r3, ip, ror r7 @ │ │ │ │ + adceq pc, r3, ip, ror #14 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x0114eaf4 │ │ │ │ │ │ │ │ 002ba360 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60547,15 +60547,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror sl │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq pc, r3, r4, ror r6 @ │ │ │ │ + adceq pc, r3, r4, ror #12 │ │ │ │ tsteq r4, ip, ror #19 │ │ │ │ │ │ │ │ 002ba45c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60611,15 +60611,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl #19 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq pc, r3, r8, ror r5 @ │ │ │ │ + adceq pc, r3, r8, ror #10 │ │ │ │ @ instruction: 0x0114e8f0 │ │ │ │ │ │ │ │ 002ba554 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60677,15 +60677,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00a3f4bc │ │ │ │ + adceq pc, r3, ip, lsr #9 │ │ │ │ tsteq r4, r4, ror r8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x0114e7f4 │ │ │ │ │ │ │ │ 002ba660 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -60744,15 +60744,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00a3f3b0 │ │ │ │ + adceq pc, r3, r0, lsr #7 │ │ │ │ tsteq r4, r8, ror #14 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, r8, ror #13 │ │ │ │ │ │ │ │ 002ba760 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -60809,15 +60809,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00a3f2b0 │ │ │ │ + adceq pc, r3, r0, lsr #5 │ │ │ │ tsteq r4, r8, ror #12 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, r8, ror #11 │ │ │ │ │ │ │ │ 002ba85c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -60877,15 +60877,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl #11 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq pc, r3, ip, lsl #3 │ │ │ │ + adceq pc, r3, ip, ror r1 @ │ │ │ │ @ instruction: 0x0114e4f0 │ │ │ │ │ │ │ │ 002ba95c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60944,15 +60944,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl #9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq pc, r3, ip, lsl #1 │ │ │ │ + adceq pc, r3, ip, ror r0 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x0114e3f0 │ │ │ │ │ │ │ │ 002baa64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61010,15 +61010,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, ror r3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq lr, r3, r4, lsl #31 │ │ │ │ + adceq lr, r3, r4, ror pc │ │ │ │ tsteq r4, r8, ror #5 │ │ │ │ │ │ │ │ 002bab60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61074,15 +61074,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq lr, r3, r8, lsl #29 │ │ │ │ + adceq lr, r3, r8, ror lr │ │ │ │ tsteq r4, ip, ror #3 │ │ │ │ │ │ │ │ 002bac58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61138,15 +61138,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl #3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq lr, r3, ip, lsl #27 │ │ │ │ + adceq lr, r3, ip, ror sp │ │ │ │ ldrsheq lr, [r4, -ip] │ │ │ │ │ │ │ │ 002bad50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61203,15 +61203,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umlaleq lr, r3, r4, ip │ │ │ │ + adceq lr, r3, r4, lsl #25 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r4 │ │ │ │ │ │ │ │ 002bae50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61267,15 +61267,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #31 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umlaleq lr, r3, r4, fp │ │ │ │ + adceq lr, r3, r4, lsl #23 │ │ │ │ tsteq r4, r4, lsl #30 │ │ │ │ │ │ │ │ 002baf44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61329,15 +61329,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114de98 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq lr, r3, r0, lsr #21 │ │ │ │ + umlaleq lr, r3, r0, sl │ │ │ │ tsteq r4, r0, lsl lr │ │ │ │ │ │ │ │ 002bb034 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61394,15 +61394,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr #27 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x00a3e9b0 │ │ │ │ + adceq lr, r3, r0, lsr #19 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r0, lsr #26 │ │ │ │ │ │ │ │ 002bb134 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61458,15 +61458,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr #25 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x00a3e8b0 │ │ │ │ + adceq lr, r3, r0, lsr #17 │ │ │ │ tsteq r4, r0, lsr #24 │ │ │ │ │ │ │ │ 002bb228 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61520,15 +61520,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114dbb4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x00a3e7bc │ │ │ │ + adceq lr, r3, ip, lsr #15 │ │ │ │ tsteq r4, ip, lsr #22 │ │ │ │ │ │ │ │ 002bb318 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61588,15 +61588,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #21 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x00a3e6b4 │ │ │ │ + adceq lr, r3, r4, lsr #13 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r0, lsr sl │ │ │ │ │ │ │ │ 002bb424 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61655,15 +61655,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114d9b8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq lr, r3, r8, lsr #11 │ │ │ │ + umlaleq lr, r3, r8, r5 │ │ │ │ tsteq r4, r4, lsr #18 │ │ │ │ │ │ │ │ 002bb524 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61720,15 +61720,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114d8b8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq lr, r3, r8, lsr #9 │ │ │ │ + umlaleq lr, r3, r8, r4 │ │ │ │ tsteq r4, r4, lsr #16 │ │ │ │ │ │ │ │ 002bb620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61793,15 +61793,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114d798 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umlaleq lr, r3, r8, r3 │ │ │ │ + adceq lr, r3, r8, lsl #7 │ │ │ │ tsteq r4, ip, lsl #14 │ │ │ │ │ │ │ │ 002bb73c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61865,15 +61865,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror r6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq lr, r3, ip, ror r2 │ │ │ │ + adceq lr, r3, ip, ror #4 │ │ │ │ @ instruction: 0x0114d5f0 │ │ │ │ │ │ │ │ 002bb854 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61979,15 +61979,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr #9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq lr, r3, r8, asr #1 │ │ │ │ + strheq lr, [r3], r8 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r4, asr #8 │ │ │ │ │ │ │ │ 002bba10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62042,15 +62042,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, asr #7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrdeq sp, [r3], r4 @ │ │ │ │ + adceq sp, r3, r4, asr #31 │ │ │ │ tsteq r4, r8, asr #6 │ │ │ │ │ │ │ │ 002bbb00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62103,15 +62103,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114d2dc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sp, r3, r4, ror #29 │ │ │ │ + ldrdeq sp, [r3], r4 @ │ │ │ │ tsteq r4, r8, asr r2 │ │ │ │ │ │ │ │ 002bbbec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62167,15 +62167,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114d1f0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq sp, [r3], r0 @ │ │ │ │ + adceq sp, r3, r0, ror #27 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, ip, ror #2 │ │ │ │ │ │ │ │ 002bbce8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62230,15 +62230,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldrsheq sp, [r4, -r4] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq sp, [r3], ip @ │ │ │ │ + adceq sp, r3, ip, ror #25 │ │ │ │ tsteq r4, r0, ror r0 │ │ │ │ │ │ │ │ 002bbdd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62291,15 +62291,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sp, r3, ip, lsl #24 │ │ │ │ + strdeq sp, [r3], ip @ │ │ │ │ tsteq r4, r0, lsl #31 │ │ │ │ │ │ │ │ 002bbec4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62358,15 +62358,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsl pc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sp, r3, r4, lsl #22 │ │ │ │ + strdeq sp, [r3], r4 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r8, lsl #29 │ │ │ │ │ │ │ │ 002bbfcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62424,15 +62424,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl lr │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sp, r3, r0, lsl #20 │ │ │ │ + strdeq sp, [r3], r0 @ │ │ │ │ tsteq r4, r0, lsl #27 │ │ │ │ │ │ │ │ 002bc0c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62488,15 +62488,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl sp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sp, r3, r4, lsl #18 │ │ │ │ + strdeq sp, [r3], r4 @ │ │ │ │ tsteq r4, r4, lsl #25 │ │ │ │ │ │ │ │ 002bc1c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -62560,15 +62560,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114cbf8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq sp, [r3], r8 @ │ │ │ │ + adceq sp, r3, r8, ror #15 │ │ │ │ tsteq r4, r0, ror fp │ │ │ │ │ │ │ │ 002bc2d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -62631,15 +62631,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, ror #21 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sp, r3, r0, ror #13 │ │ │ │ + ldrdeq sp, [r3], r0 @ │ │ │ │ tsteq r4, r8, asr sl │ │ │ │ │ │ │ │ 002bc3ec : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62745,15 +62745,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsr r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sp, r3, r0, asr #10 │ │ │ │ + adceq sp, r3, r0, lsr r5 │ │ │ │ tsteq r4, r8, lsr #17 │ │ │ │ │ │ │ │ 002bc5a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62810,15 +62810,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr r8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sp, r3, r8, asr #8 │ │ │ │ + adceq sp, r3, r8, lsr r4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x0114c7b0 │ │ │ │ │ │ │ │ 002bc6a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62874,15 +62874,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sp, r3, r8, asr #6 │ │ │ │ + adceq sp, r3, r8, lsr r3 │ │ │ │ @ instruction: 0x0114c6b0 │ │ │ │ │ │ │ │ 002bc798 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62936,15 +62936,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #12 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sp, r3, r4, asr r2 │ │ │ │ + adceq sp, r3, r4, asr #4 │ │ │ │ @ instruction: 0x0114c5bc │ │ │ │ │ │ │ │ 002bc888 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62999,15 +62999,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sp, r3, r4, ror #2 │ │ │ │ + adceq sp, r3, r4, asr r1 │ │ │ │ @ instruction: 0x0114c4d0 │ │ │ │ │ │ │ │ 002bc97c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -63063,15 +63063,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, ror #8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sp, r3, r0, ror r0 │ │ │ │ + adceq sp, r3, r0, rrx │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x0114c3dc │ │ │ │ │ │ │ │ 002bca78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63126,15 +63126,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror #6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq ip, r3, r4, ror pc │ │ │ │ + adceq ip, r3, r4, ror #30 │ │ │ │ tsteq r4, r0, ror #5 │ │ │ │ │ │ │ │ 002bcb68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -63187,15 +63187,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq ip, r3, r4, lsl #29 │ │ │ │ + adceq ip, r3, r4, ror lr │ │ │ │ @ instruction: 0x0114c1f0 │ │ │ │ │ │ │ │ 002bcc54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63278,15 +63278,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 2bccc8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl #3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq ip, r3, r4, lsl sp │ │ │ │ + adceq ip, r3, r4, lsl #26 │ │ │ │ tsteq r4, ip, lsr #1 │ │ │ │ │ │ │ │ 002bcdb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63370,15 +63370,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 2bce30 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsr #32 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq ip, r3, ip, lsr #23 │ │ │ │ + umlaleq ip, r3, ip, fp │ │ │ │ tsteq r4, r4, asr #30 │ │ │ │ │ │ │ │ 002bcf20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63462,15 +63462,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 2bcf98 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114beb8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq ip, r3, r4, asr #20 │ │ │ │ + adceq ip, r3, r4, lsr sl │ │ │ │ @ instruction: 0x0114bddc │ │ │ │ │ │ │ │ 002bd088 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63546,15 +63546,15 @@ │ │ │ │ rsc r3, r3, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 2bd0fc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, asr sp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq ip, [r3], r8 @ │ │ │ │ + adceq ip, r3, r8, ror #17 │ │ │ │ @ instruction: 0x0114bc90 │ │ │ │ │ │ │ │ 002bd1d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63629,15 +63629,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 2bd240 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x00a3c7b4 │ │ │ │ + adceq ip, r3, r4, lsr #15 │ │ │ │ tsteq r4, ip, asr #22 │ │ │ │ │ │ │ │ 002bd314 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63712,15 +63712,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 2bd384 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114bad0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq ip, r3, r0, ror r6 │ │ │ │ + adceq ip, r3, r0, ror #12 │ │ │ │ tsteq r4, r8, lsl #20 │ │ │ │ │ │ │ │ 002bd458 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63795,15 +63795,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 2bd4c8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #19 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq ip, r3, ip, lsr #10 │ │ │ │ + adceq ip, r3, ip, lsl r5 │ │ │ │ tsteq r4, r4, asr #17 │ │ │ │ │ │ │ │ 002bd59c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63821,15 +63821,15 @@ │ │ │ │ bne 2bd638 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2bd638 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bd638 │ │ │ │ - bl bb3170 │ │ │ │ + bl bb3168 │ │ │ │ ldr r2, [pc, #284] @ 2bd71c │ │ │ │ ldr r3, [pc, #276] @ 2bd718 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63897,15 +63897,15 @@ │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2bd5f8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr #16 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x0114b7fc │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq ip, r3, r4, asr r3 │ │ │ │ + adceq ip, r3, r4, asr #6 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bd72c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ b 2bd59c │ │ │ │ @@ -63933,15 +63933,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 2bd7e0 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 2bd7e0 │ │ │ │ - bl bb3170 │ │ │ │ + bl bb3168 │ │ │ │ ldr r2, [pc, #260] @ 2bd8ac │ │ │ │ ldr r3, [pc, #252] @ 2bd8a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64002,15 +64002,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2bd7a0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114b698 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, r4, asr r6 │ │ │ │ - adceq ip, r3, r4, asr #3 │ │ │ │ + @ instruction: 0x00a3c1b4 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bd8b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64025,15 +64025,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2bd948 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bd948 │ │ │ │ - bl bb3140 │ │ │ │ + bl bb3138 │ │ │ │ ldr r2, [pc, #260] @ 2bda14 │ │ │ │ ldr r3, [pc, #252] @ 2bda10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64094,15 +64094,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2bd908 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr #10 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, ip, ror #9 │ │ │ │ - adceq ip, r3, ip, asr r0 │ │ │ │ + adceq ip, r3, ip, asr #32 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bda20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64117,15 +64117,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2bdab0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bdab0 │ │ │ │ - bl bb3140 │ │ │ │ + bl bb3138 │ │ │ │ ldr r2, [pc, #260] @ 2bdb7c │ │ │ │ ldr r3, [pc, #252] @ 2bdb78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64186,15 +64186,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2bda70 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, asr #7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, r4, lsl #7 │ │ │ │ - strdeq fp, [r3], r4 @ │ │ │ │ + adceq fp, r3, r4, ror #29 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bdb88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64212,15 +64212,15 @@ │ │ │ │ bne 2bdc20 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2bdc20 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bdc20 │ │ │ │ - bl bb2818 │ │ │ │ + bl bb2810 │ │ │ │ ldr r2, [pc, #284] @ 2bdd08 │ │ │ │ ldr r3, [pc, #276] @ 2bdd04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64288,15 +64288,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2bdbe4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, asr r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, r0, lsl r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq fp, r3, ip, ror #26 │ │ │ │ + adceq fp, r3, ip, asr sp │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002bdd18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64314,15 +64314,15 @@ │ │ │ │ bne 2bddb0 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bddb0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bddb0 │ │ │ │ - bl bb2794 │ │ │ │ + bl bb278c │ │ │ │ ldr r2, [pc, #284] @ 2bde98 │ │ │ │ ldr r3, [pc, #276] @ 2bde94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64390,15 +64390,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2bdd74 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, r0, lsl #1 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - ldrdeq fp, [r3], ip @ │ │ │ │ + adceq fp, r3, ip, asr #23 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002bdea8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64416,15 +64416,15 @@ │ │ │ │ bne 2bdf40 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bdf40 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bdf40 │ │ │ │ - bl bb2794 │ │ │ │ + bl bb278c │ │ │ │ ldr r2, [pc, #284] @ 2be028 │ │ │ │ ldr r3, [pc, #276] @ 2be024 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64492,15 +64492,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2bdf04 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr pc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x0114aef0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq fp, r3, ip, asr #20 │ │ │ │ + adceq fp, r3, ip, lsr sl │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002be038 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64516,15 +64516,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 2be0c8 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 2be0c8 │ │ │ │ - bl bb2818 │ │ │ │ + bl bb2810 │ │ │ │ ldr r2, [pc, #260] @ 2be198 │ │ │ │ ldr r3, [pc, #252] @ 2be194 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64585,15 +64585,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2be08c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr #27 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, r8, ror #26 │ │ │ │ - ldrdeq fp, [r3], ip @ │ │ │ │ + adceq fp, r3, ip, asr #17 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002be1a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64608,15 +64608,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2be230 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2be230 │ │ │ │ - bl bb2794 │ │ │ │ + bl bb278c │ │ │ │ ldr r2, [pc, #260] @ 2be300 │ │ │ │ ldr r3, [pc, #252] @ 2be2fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64677,15 +64677,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2be1f4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, r0, lsl #24 │ │ │ │ - adceq fp, r3, r4, ror r7 │ │ │ │ + adceq fp, r3, r4, ror #14 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002be30c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64700,15 +64700,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2be398 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2be398 │ │ │ │ - bl bb2794 │ │ │ │ + bl bb278c │ │ │ │ ldr r2, [pc, #260] @ 2be468 │ │ │ │ ldr r3, [pc, #252] @ 2be464 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64769,15 +64769,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2be35c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114aad4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x0114aa98 │ │ │ │ - adceq fp, r3, ip, lsl #12 │ │ │ │ + strdeq fp, [r3], ip @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002be474 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64861,15 +64861,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 2be4e8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, ror #18 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - strdeq fp, [r3], r4 @ │ │ │ │ + adceq fp, r3, r4, ror #9 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r8, lsl #17 │ │ │ │ │ │ │ │ 002be5e0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ @@ -65436,15 +65436,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114a094 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq sl, r3, ip, asr #24 │ │ │ │ + adceq sl, r3, ip, lsr ip │ │ │ │ @ instruction: 0x01149fdc │ │ │ │ │ │ │ │ 002bee70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65510,15 +65510,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror #30 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq sl, r3, r0, lsr fp │ │ │ │ + adceq sl, r3, r0, lsr #22 │ │ │ │ @ instruction: 0x01149ebc │ │ │ │ │ │ │ │ 002bef90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65584,15 +65584,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, asr #28 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq sl, r3, r0, lsl sl │ │ │ │ + adceq sl, r3, r0, lsl #20 │ │ │ │ @ instruction: 0x01149d9c │ │ │ │ │ │ │ │ 002bf0b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65654,15 +65654,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr #26 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq sl, [r3], r8 @ │ │ │ │ + adceq sl, r3, r8, ror #17 │ │ │ │ tsteq r4, r8, lsl #25 │ │ │ │ │ │ │ │ 002bf1c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65717,15 +65717,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr #24 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sl, r3, r8, lsl #16 │ │ │ │ + strdeq sl, [r3], r8 @ │ │ │ │ @ instruction: 0x01149b90 │ │ │ │ │ │ │ │ 002bf2b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65780,15 +65780,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsr fp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sl, r3, r4, lsl r7 │ │ │ │ + adceq sl, r3, r4, lsl #14 │ │ │ │ @ instruction: 0x01149a9c │ │ │ │ │ │ │ │ 002bf3a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65843,15 +65843,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr sl │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sl, r3, r0, lsr #12 │ │ │ │ + adceq sl, r3, r0, lsl r6 │ │ │ │ tsteq r4, r8, lsr #19 │ │ │ │ │ │ │ │ 002bf49c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65869,15 +65869,15 @@ │ │ │ │ bne 2bf538 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2bf538 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bf538 │ │ │ │ - bl bb3160 │ │ │ │ + bl bb3158 │ │ │ │ ldr r2, [pc, #240] @ 2bf5f0 │ │ │ │ ldr r3, [pc, #232] @ 2bf5ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65933,15 +65933,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 2bf550 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr #18 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x011498fc │ │ │ │ - ldrdeq sl, [r3], r4 @ │ │ │ │ + adceq sl, r3, r4, asr #9 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bf600 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65960,15 +65960,15 @@ │ │ │ │ bne 2bf69c │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bf69c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bf69c │ │ │ │ - bl bb3138 │ │ │ │ + bl bb3130 │ │ │ │ ldr r2, [pc, #220] @ 2bf740 │ │ │ │ ldr r3, [pc, #212] @ 2bf73c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66019,15 +66019,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 2bf6b4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011497dc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x01149798 │ │ │ │ - adceq sl, r3, r4, ror r3 │ │ │ │ + adceq sl, r3, r4, ror #6 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bf750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66046,15 +66046,15 @@ │ │ │ │ bne 2bf7ec │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bf7ec │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bf7ec │ │ │ │ - bl bb3138 │ │ │ │ + bl bb3130 │ │ │ │ ldr r2, [pc, #220] @ 2bf890 │ │ │ │ ldr r3, [pc, #212] @ 2bf88c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66105,15 +66105,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 2bf804 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #13 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, r8, asr #12 │ │ │ │ - adceq sl, r3, r4, lsr #4 │ │ │ │ + adceq sl, r3, r4, lsl r2 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bf8a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66130,15 +66130,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 2bf934 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bf934 │ │ │ │ - bl bb3160 │ │ │ │ + bl bb3158 │ │ │ │ ldr r2, [pc, #212] @ 2bf9d0 │ │ │ │ ldr r3, [pc, #204] @ 2bf9cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66187,15 +66187,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 2bf8f4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #10 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, r0, lsl #10 │ │ │ │ - adceq sl, r3, r8, lsr #1 │ │ │ │ + umlaleq sl, r3, r8, r0 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bf9dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66210,15 +66210,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2bfa68 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bfa68 │ │ │ │ - bl bb3138 │ │ │ │ + bl bb3130 │ │ │ │ ldr r2, [pc, #184] @ 2bfaec │ │ │ │ ldr r3, [pc, #176] @ 2bfae8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66260,15 +66260,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 2bfa2c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl #8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, r8, asr #7 │ │ │ │ - umlaleq r9, r3, r8, pc @ │ │ │ │ + adceq r9, r3, r8, lsl #31 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bfaf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66283,15 +66283,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2bfb84 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bfb84 │ │ │ │ - bl bb3138 │ │ │ │ + bl bb3130 │ │ │ │ ldr r2, [pc, #184] @ 2bfc08 │ │ │ │ ldr r3, [pc, #176] @ 2bfc04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66333,15 +66333,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 2bfb48 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, ror #5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, ip, lsr #5 │ │ │ │ - adceq r9, r3, ip, ror lr │ │ │ │ + adceq r9, r3, ip, ror #28 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bfc14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66359,15 +66359,15 @@ │ │ │ │ bne 2bfcac │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2bfcac │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bfcac │ │ │ │ - bl bb2804 │ │ │ │ + bl bb27fc │ │ │ │ ldr r2, [pc, #240] @ 2bfd68 │ │ │ │ ldr r3, [pc, #232] @ 2bfd64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66423,15 +66423,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 2bfcc4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011491d0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, r4, lsl #3 │ │ │ │ - adceq r9, r3, r0, ror #26 │ │ │ │ + adceq r9, r3, r0, asr sp │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bfd78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66450,15 +66450,15 @@ │ │ │ │ bne 2bfe10 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bfe10 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bfe10 │ │ │ │ - bl bb2770 │ │ │ │ + bl bb2768 │ │ │ │ ldr r2, [pc, #220] @ 2bfeb8 │ │ │ │ ldr r3, [pc, #212] @ 2bfeb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66509,15 +66509,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 2bfe28 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, rrx │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, r0, lsr #32 │ │ │ │ - adceq r9, r3, r0, lsl #24 │ │ │ │ + strdeq r9, [r3], r0 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bfec8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66536,15 +66536,15 @@ │ │ │ │ bne 2bff60 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bff60 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bff60 │ │ │ │ - bl bb2770 │ │ │ │ + bl bb2768 │ │ │ │ ldr r2, [pc, #220] @ 2c0008 │ │ │ │ ldr r3, [pc, #212] @ 2c0004 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66595,15 +66595,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 2bff78 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl pc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x01148ed0 │ │ │ │ - @ instruction: 0x00a39ab0 │ │ │ │ + adceq r9, r3, r0, lsr #21 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002c0018 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66620,15 +66620,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 2c00a8 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c00a8 │ │ │ │ - bl bb2804 │ │ │ │ + bl bb27fc │ │ │ │ ldr r2, [pc, #212] @ 2c0148 │ │ │ │ ldr r3, [pc, #204] @ 2c0144 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66677,15 +66677,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 2c006c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, asr #27 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, r8, lsl #27 │ │ │ │ - adceq r9, r3, r4, lsr r9 │ │ │ │ + adceq r9, r3, r4, lsr #18 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002c0154 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66700,15 +66700,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2c01dc │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2c01dc │ │ │ │ - bl bb2770 │ │ │ │ + bl bb2768 │ │ │ │ ldr r2, [pc, #184] @ 2c0264 │ │ │ │ ldr r3, [pc, #176] @ 2c0260 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66750,15 +66750,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 2c01a4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #25 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, r0, asr ip │ │ │ │ - adceq r9, r3, r4, lsr #16 │ │ │ │ + adceq r9, r3, r4, lsl r8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002c0270 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66773,15 +66773,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2c02f8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2c02f8 │ │ │ │ - bl bb2770 │ │ │ │ + bl bb2768 │ │ │ │ ldr r2, [pc, #184] @ 2c0380 │ │ │ │ ldr r3, [pc, #176] @ 2c037c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66823,15 +66823,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 2c02c0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, ror fp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, r4, lsr fp │ │ │ │ - adceq r9, r3, r8, lsl #14 │ │ │ │ + strdeq r9, [r3], r8 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002c038c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66900,15 +66900,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, asr #20 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r9, r3, r4, lsl #12 │ │ │ │ + strdeq r9, [r3], r4 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x01148994 │ │ │ │ │ │ │ │ 002c04bc : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -66989,15 +66989,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror #17 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x00a394bc │ │ │ │ + adceq r9, r3, ip, lsr #9 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, ip, asr #16 │ │ │ │ │ │ │ │ 002c0600 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67053,15 +67053,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror #15 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r9, r3, r8, asr #7 │ │ │ │ + @ instruction: 0x00a393b8 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r0, asr r7 │ │ │ │ │ │ │ │ 002c06f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67117,15 +67117,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror #13 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrdeq r9, [r3], r0 @ │ │ │ │ + adceq r9, r3, r0, asr #5 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r8, asr r6 │ │ │ │ │ │ │ │ 002c07f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67181,15 +67181,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011485f4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrdeq r9, [r3], r8 @ │ │ │ │ + adceq r9, r3, r8, asr #3 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r0, ror #10 │ │ │ │ │ │ │ │ 002c08e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67714,15 +67714,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, asr pc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r8, r3, r0, asr fp │ │ │ │ + adceq r8, r3, r0, asr #22 │ │ │ │ tsteq r4, r0, lsr lr │ │ │ │ │ │ │ │ 002c1020 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67822,15 +67822,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01147db4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r8, r3, r8, lsr #19 │ │ │ │ + umlaleq r8, r3, r8, r9 │ │ │ │ tsteq r4, r8, lsl #25 │ │ │ │ │ │ │ │ 002c11c8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67930,15 +67930,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #24 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r8, r3, r0, lsl #16 │ │ │ │ + strdeq r8, [r3], r0 @ │ │ │ │ tsteq r4, r0, ror #21 │ │ │ │ │ │ │ │ 002c1370 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68038,15 +68038,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror #20 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r8, r3, r8, asr r6 │ │ │ │ + adceq r8, r3, r8, asr #12 │ │ │ │ tsteq r4, r8, lsr r9 │ │ │ │ │ │ │ │ 002c1518 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68146,15 +68146,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011478bc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x00a384b0 │ │ │ │ + adceq r8, r3, r0, lsr #9 │ │ │ │ @ instruction: 0x01147790 │ │ │ │ │ │ │ │ 002c16c0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68254,15 +68254,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r8, r3, r8, lsl #6 │ │ │ │ + strdeq r8, [r3], r8 @ │ │ │ │ tsteq r4, r8, ror #11 │ │ │ │ │ │ │ │ 002c1868 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68362,15 +68362,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror #10 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r8, r3, r0, ror #2 │ │ │ │ + adceq r8, r3, r0, asr r1 │ │ │ │ tsteq r4, r0, asr #8 │ │ │ │ │ │ │ │ 002c1a10 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68470,15 +68470,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x00a37fb8 │ │ │ │ + adceq r7, r3, r8, lsr #31 │ │ │ │ @ instruction: 0x01147298 │ │ │ │ │ │ │ │ 002c1bb8 : │ │ │ │ mov r3, #0 │ │ │ │ b 295d28 │ │ │ │ │ │ │ │ 002c1bc0 : │ │ │ │ @@ -68507,46 +68507,46 @@ │ │ │ │ b 2960c8 │ │ │ │ ldr r3, [pc, #180] @ 2c1cd0 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c1c80 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb35e0 │ │ │ │ + bl bb35d8 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1c8c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb3590 │ │ │ │ + bl bb3588 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1c8c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb35a4 │ │ │ │ + bl bb359c │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 2c1bfc │ │ │ │ b 2c1c24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb35e0 │ │ │ │ + bl bb35d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1bfc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb35b8 │ │ │ │ + bl bb35b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1bfc │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -68576,46 +68576,46 @@ │ │ │ │ b 2960c8 │ │ │ │ ldr r3, [pc, #180] @ 2c1ddc │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c1d8c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb35e0 │ │ │ │ + bl bb35d8 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1d98 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb3590 │ │ │ │ + bl bb3588 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1d98 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb35a4 │ │ │ │ + bl bb359c │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 2c1d08 │ │ │ │ b 2c1d30 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb35e0 │ │ │ │ + bl bb35d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1d08 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb35b8 │ │ │ │ + bl bb35b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1d08 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -68662,33 +68662,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 2c1ef8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2e14 │ │ │ │ + bl bb2e0c │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1f08 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2dc4 │ │ │ │ + bl bb2dbc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1f08 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2dd8 │ │ │ │ + bl bb2dd0 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -68698,22 +68698,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 2c1e24 │ │ │ │ b 2c1e78 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl bb2e14 │ │ │ │ + bl bb2e0c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1e24 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl bb2dec │ │ │ │ + bl bb2de4 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 2c1e24 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -68760,33 +68760,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 2c2078 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2e14 │ │ │ │ + bl bb2e0c │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c2088 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2dc4 │ │ │ │ + bl bb2dbc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c2088 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2dd8 │ │ │ │ + bl bb2dd0 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -68796,22 +68796,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 2c1fa4 │ │ │ │ b 2c1ff8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl bb2e14 │ │ │ │ + bl bb2e0c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1fa4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl bb2dec │ │ │ │ + bl bb2de4 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 2c1fa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -69010,21 +69010,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 2c23d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ @ instruction: 0x01146bb4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x00a377b4 │ │ │ │ - adceq r7, r3, r4, lsr #14 │ │ │ │ + adceq r7, r3, r4, lsr #15 │ │ │ │ + adceq r7, r3, r4, lsl r7 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r7, r3, r4, lsr r7 │ │ │ │ + adceq r7, r3, r4, lsr #14 │ │ │ │ tsteq r4, r8, asr #21 │ │ │ │ - umlaleq r7, r3, ip, r6 │ │ │ │ - addeq r3, pc, ip, ror #2 │ │ │ │ + adceq r7, r3, ip, lsl #13 │ │ │ │ + addeq r3, pc, ip, asr r1 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c23d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -69122,22 +69122,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 2c2590 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r4, r0, lsl #20 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq r7, [r3], r0 @ │ │ │ │ - adceq r7, r3, lr, ror #10 │ │ │ │ + adceq r7, r3, r0, ror #11 │ │ │ │ + adceq r7, r3, lr, asr r5 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r7, r3, r8, ror r5 │ │ │ │ + adceq r7, r3, r8, ror #10 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r4, r8, lsl #18 │ │ │ │ - adceq r7, r3, r4, ror #9 │ │ │ │ - @ instruction: 0x008f2fb4 │ │ │ │ + ldrdeq r7, [r3], r4 @ │ │ │ │ + addeq r2, pc, r4, lsr #31 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c2594 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -69234,24 +69234,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #52] @ 2c2750 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq r7, r3, r0, lsl #9 │ │ │ │ + adceq r7, r3, r0, ror r4 │ │ │ │ tsteq r4, r4, lsr r8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x00a373b4 │ │ │ │ + adceq r7, r3, r4, lsr #7 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - @ instruction: 0x00a373b8 │ │ │ │ + adceq r7, r3, r8, lsr #7 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r4, r8, asr #14 │ │ │ │ - adceq r7, r3, r4, lsr #6 │ │ │ │ - strdeq r2, [pc], r4 │ │ │ │ + adceq r7, r3, r4, lsl r3 │ │ │ │ + addeq r2, pc, r4, ror #27 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c2754 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -69351,22 +69351,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 2c2914 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r4, r4, lsl #13 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r7, r3, r4, lsl #5 │ │ │ │ - strdeq r7, [r3], lr @ │ │ │ │ + adceq r7, r3, r4, ror r2 │ │ │ │ + adceq r7, r3, lr, ror #3 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - strdeq r7, [r3], ip @ │ │ │ │ + adceq r7, r3, ip, ror #3 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, ip, lsl #11 │ │ │ │ - adceq r7, r3, r0, ror #2 │ │ │ │ - addeq r2, pc, r0, lsr ip @ │ │ │ │ + adceq r7, r3, r0, asr r1 │ │ │ │ + addeq r2, pc, r0, lsr #24 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c2918 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69463,20 +69463,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 2c2ac4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r4, ip, lsr #9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strheq r7, [r3], r0 @ │ │ │ │ - adceq r7, r3, r0, lsr #32 │ │ │ │ + adceq r7, r3, r0, lsr #1 │ │ │ │ + adceq r7, r3, r0, lsl r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ @ instruction: 0x011463d0 │ │ │ │ - adceq r6, r3, r8, lsr #31 │ │ │ │ - addeq r2, pc, r8, ror sl @ │ │ │ │ + umlaleq r6, r3, r8, pc @ │ │ │ │ + addeq r2, pc, r8, ror #20 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c2ac8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69569,19 +69569,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 2c2c60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r4, ip, lsl #6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umlaleq r6, r3, r6, lr │ │ │ │ + adceq r6, r3, r6, lsl #29 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ tsteq r4, r4, asr #4 │ │ │ │ - adceq r6, r3, r8, lsl #28 │ │ │ │ - ldrdeq r2, [pc], r8 │ │ │ │ + strdeq r6, [r3], r8 @ │ │ │ │ + addeq r2, pc, r8, asr #17 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c2c64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -69799,22 +69799,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 2c2ff8 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 2c2ffc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq r6, r3, r4, ror #26 │ │ │ │ - adceq r6, r3, r0, lsl #25 │ │ │ │ + adceq r6, r3, r4, asr sp │ │ │ │ + adceq r6, r3, r0, ror ip │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - @ instruction: 0x00a36ab8 │ │ │ │ - addeq r2, pc, ip, ror #11 │ │ │ │ - addeq r2, pc, r8, lsl #12 │ │ │ │ - adceq r6, r3, r4, ror #20 │ │ │ │ - addeq r2, pc, ip, lsr r5 @ │ │ │ │ + adceq r6, r3, r8, lsr #21 │ │ │ │ + ldrdeq r2, [pc], ip │ │ │ │ + strdeq r2, [pc], r8 │ │ │ │ + adceq r6, r3, r4, asr sl │ │ │ │ + addeq r2, pc, ip, lsr #10 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002c3000 : │ │ │ │ ldrh r3, [r1] │ │ │ │ tst r3, #16 │ │ │ │ beq 2c3070 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ @@ -69984,31 +69984,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ adds sl, r0, r0 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #8 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ subs r3, r3, #2 │ │ │ │ sbc r0, r0, #0 │ │ │ │ lsr r3, r3, #9 │ │ │ │ orr r3, r3, r0, lsl #23 │ │ │ │ adds ip, r3, #1 │ │ │ │ @@ -70134,23 +70134,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r4, ip, ror #24 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r6, r3, r4, ror #16 │ │ │ │ - strdeq r6, [r3], r4 @ │ │ │ │ + adceq r6, r3, r4, asr r8 │ │ │ │ + adceq r6, r3, r4, ror #15 │ │ │ │ tsteq r4, ip, asr sl │ │ │ │ - strdeq r6, [r3], r8 @ │ │ │ │ - adceq r6, r3, ip, ror r5 │ │ │ │ - addeq r2, pc, r0, asr r0 @ │ │ │ │ - adceq r6, r3, r0, asr r5 │ │ │ │ - addeq r2, pc, r4, lsl #1 │ │ │ │ - addeq r2, pc, r0, lsr #1 │ │ │ │ + adceq r6, r3, r8, ror #11 │ │ │ │ + adceq r6, r3, ip, ror #10 │ │ │ │ + addeq r2, pc, r0, asr #32 │ │ │ │ + adceq r6, r3, r0, asr #10 │ │ │ │ + addeq r2, pc, r4, ror r0 @ │ │ │ │ + umulleq r2, pc, r0, r0 @ │ │ │ │ │ │ │ │ 002c3524 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r0, #7 │ │ │ │ @@ -70365,22 +70365,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 2c38b0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 2c38b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq r6, r3, r8, lsr #9 │ │ │ │ - ldrdeq r6, [r3], r2 @ │ │ │ │ + umlaleq r6, r3, r8, r4 │ │ │ │ + adceq r6, r3, r2, asr #7 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ - adceq r6, r3, r0, lsl #4 │ │ │ │ - addeq r1, pc, r4, lsr sp @ │ │ │ │ - addeq r1, pc, r0, asr sp @ │ │ │ │ - adceq r6, r3, ip, lsr #3 │ │ │ │ - addeq r1, pc, r4, lsl #25 │ │ │ │ + strdeq r6, [r3], r0 @ │ │ │ │ + addeq r1, pc, r4, lsr #26 │ │ │ │ + addeq r1, pc, r0, asr #26 │ │ │ │ + umlaleq r6, r3, ip, r1 │ │ │ │ + addeq r1, pc, r4, ror ip @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002c38b8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -70480,59 +70480,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd sl, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, r9 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ adds r8, r8, r8 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ adcs r2, sl, sl │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -70560,43 +70560,43 @@ │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r8, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ add ip, sp, #168 @ 0xa8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -70652,33 +70652,33 @@ │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ strd r6, [sp] │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r8, [sp, #96] @ 0x60 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldr ip, [sp, #168] @ 0xa8 │ │ │ │ adcs r1, r1, r0 │ │ │ │ @@ -70738,37 +70738,37 @@ │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ strd sl, [sp, #136] @ 0x88 │ │ │ │ strd sl, [sp, #144] @ 0x90 │ │ │ │ strd sl, [sp, #152] @ 0x98 │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd sl, [sp] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr ip, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ @@ -70824,15 +70824,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc r7, r7, #0 │ │ │ │ str ip, [sp, #124] @ 0x7c │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ rsbs ip, ip, #0 │ │ │ │ ldr lr, [sp, #116] @ 0x74 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ sbcs lr, r3, lr │ │ │ │ @@ -71317,35 +71317,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r4, ip, lsl #10 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r6, r3, ip, lsr #32 │ │ │ │ - adceq r5, r3, lr, ror #17 │ │ │ │ + adceq r6, r3, ip, lsl r0 │ │ │ │ + ldrdeq r5, [r3], lr @ │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ @ instruction: 0x01144bd8 │ │ │ │ - adceq r5, r3, sl, lsr #13 │ │ │ │ + umlaleq r5, r3, sl, r6 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - strdeq r5, [r3], r8 @ │ │ │ │ - addeq r1, pc, ip, lsr #32 │ │ │ │ - addeq r1, pc, r8, asr #32 │ │ │ │ - adceq r5, r3, r4, lsl #9 │ │ │ │ - addeq r0, pc, r8, asr pc @ │ │ │ │ + adceq r5, r3, r8, ror #9 │ │ │ │ + addeq r1, pc, ip, lsl r0 @ │ │ │ │ + addeq r1, pc, r8, lsr r0 @ │ │ │ │ + adceq r5, r3, r4, ror r4 │ │ │ │ + addeq r0, pc, r8, asr #30 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ - adceq r5, r3, r0, lsl r3 │ │ │ │ - @ instruction: 0x008f0ebc │ │ │ │ - addeq r0, pc, r0, asr #28 │ │ │ │ - adceq r5, r3, ip, ror #5 │ │ │ │ - @ instruction: 0x008f0dbc │ │ │ │ + adceq r5, r3, r0, lsl #6 │ │ │ │ + addeq r0, pc, ip, lsr #29 │ │ │ │ + addeq r0, pc, r0, lsr lr @ │ │ │ │ + ldrdeq r5, [r3], ip @ │ │ │ │ + addeq r0, pc, ip, lsr #27 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002c47c4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -71441,59 +71441,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r5, sp, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, sl │ │ │ │ strd r6, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r8 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ adds r5, r5, r5 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ adcs r7, r7, r7 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -71519,39 +71519,39 @@ │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r9 │ │ │ │ stm sp, {r5, r7} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r4, r6} │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -71608,33 +71608,33 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ @@ -71694,35 +71694,35 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ adcs r0, r0, r3 │ │ │ │ @@ -71780,15 +71780,15 @@ │ │ │ │ lsr r7, r7, #13 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ mul r1, r5, r7 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mla r1, r6, r4, r1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ umull r3, r0, r5, r6 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, r0 │ │ │ │ @@ -71962,19 +71962,19 @@ │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ mov r2, #892 @ 0x37c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsl #12 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r5, r3, r0, lsr r1 │ │ │ │ + adceq r5, r3, r0, lsr #2 │ │ │ │ tsteq r4, r4, lsr #27 │ │ │ │ - adceq r4, r3, r8, asr #18 │ │ │ │ - adceq r4, r3, r0, ror #17 │ │ │ │ - @ instruction: 0x008f03b4 │ │ │ │ + adceq r4, r3, r8, lsr r9 │ │ │ │ + ldrdeq r4, [r3], r0 @ │ │ │ │ + addeq r0, pc, r4, lsr #7 │ │ │ │ │ │ │ │ 002c518c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #240] @ 2c5294 │ │ │ │ @@ -72037,15 +72037,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r4, r3, r8, asr r8 │ │ │ │ + adceq r4, r3, r8, asr #16 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r4, r4, lsr #23 │ │ │ │ │ │ │ │ 002c52a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72113,15 +72113,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr fp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r4, r3, r0, lsr r7 │ │ │ │ + adceq r4, r3, r0, lsr #14 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r4, ip, ror sl │ │ │ │ │ │ │ │ 002c53d0 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c5418 │ │ │ │ @@ -72149,17 +72149,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c5454 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - strdeq r4, [r3], ip @ │ │ │ │ - addeq r0, pc, r0, lsr r1 @ │ │ │ │ - addeq r0, pc, ip, asr #2 │ │ │ │ + adceq r4, r3, ip, ror #11 │ │ │ │ + addeq r0, pc, r0, lsr #2 │ │ │ │ + addeq r0, pc, ip, lsr r1 @ │ │ │ │ │ │ │ │ 002c5458 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c54a4 │ │ │ │ lsr r2, r3, #7 │ │ │ │ lsl r0, r3, #24 │ │ │ │ @@ -72186,17 +72186,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c54e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r4, r3, r0, ror r5 │ │ │ │ - addeq r0, pc, r4, lsr #1 │ │ │ │ - addeq r0, pc, r0, asr #1 │ │ │ │ + adceq r4, r3, r0, ror #10 │ │ │ │ + umulleq r0, pc, r4, r0 @ │ │ │ │ + strheq r0, [pc], r0 @ │ │ │ │ │ │ │ │ 002c54e4 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c553c │ │ │ │ lsr r2, r3, #7 │ │ │ │ ands r0, r3, #1 │ │ │ │ @@ -72226,17 +72226,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c5578 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - ldrdeq r4, [r3], r8 @ │ │ │ │ - addeq r0, pc, ip │ │ │ │ - addeq r0, pc, r8, lsr #32 │ │ │ │ + adceq r4, r3, r8, asr #9 │ │ │ │ + strdeq pc, [lr], ip │ │ │ │ + addeq r0, pc, r8, lsl r0 @ │ │ │ │ │ │ │ │ 002c557c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r1, #13] │ │ │ │ @@ -72275,17 +72275,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c5634 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r4, r3, ip, lsl r4 │ │ │ │ - addeq pc, lr, r0, asr pc @ │ │ │ │ - addeq pc, lr, ip, ror #30 │ │ │ │ + adceq r4, r3, ip, lsl #8 │ │ │ │ + addeq pc, lr, r0, asr #30 │ │ │ │ + addeq pc, lr, ip, asr pc @ │ │ │ │ │ │ │ │ 002c5638 : │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c5670 │ │ │ │ lsr r3, r0, #7 │ │ │ │ lsl r3, r3, #15 │ │ │ │ @@ -72307,17 +72307,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c56ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r4, r3, r4, lsr #7 │ │ │ │ - ldrdeq pc, [lr], r8 │ │ │ │ - strdeq pc, [lr], r4 │ │ │ │ + umlaleq r4, r3, r4, r3 │ │ │ │ + addeq pc, lr, r8, asr #29 │ │ │ │ + addeq pc, lr, r4, ror #29 │ │ │ │ │ │ │ │ 002c56b0 : │ │ │ │ ldrb r2, [r1, #15] │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r2, [r1, #14] │ │ │ │ bne 2c56f8 │ │ │ │ lsl r3, r0, #22 │ │ │ │ @@ -73218,21 +73218,21 @@ │ │ │ │ lsr r9, r1, #1 │ │ │ │ orrs r8, r8, r3 │ │ │ │ orr r9, r9, r4, lsl #31 │ │ │ │ lsr r1, r4, #1 │ │ │ │ bne 2c6274 │ │ │ │ b 2c616c │ │ │ │ bl 27eff0 │ │ │ │ - ldrdeq r3, [r3], r6 @ │ │ │ │ - adceq r3, r3, r7, lsr #27 │ │ │ │ + adceq r3, r3, r6, asr #27 │ │ │ │ + umlaleq r3, r3, r7, sp @ │ │ │ │ strdeq r7, [r0], -ip │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r3, r3, r8, ror #11 │ │ │ │ - addeq pc, lr, r8, lsr #3 │ │ │ │ + ldrdeq r3, [r3], r8 @ │ │ │ │ + umulleq pc, lr, r8, r1 @ │ │ │ │ @ instruction: 0x000013b0 │ │ │ │ │ │ │ │ 002c64a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -73506,22 +73506,22 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ bicle r7, pc, r0, lsl #16 │ │ │ │ ldrshlt r1, [r2, #-119]! @ 0xffffff89 │ │ │ │ @ instruction: 0x011427dc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r3, r3, ip, lsr #7 │ │ │ │ - adceq r3, r3, ip, lsr #6 │ │ │ │ + umlaleq r3, r3, ip, r3 @ │ │ │ │ + adceq r3, r3, ip, lsl r3 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x011425f0 │ │ │ │ - ldrdeq r3, [r3], ip @ │ │ │ │ - @ instruction: 0x00a331b8 │ │ │ │ - adceq r3, r3, r4, ror r1 │ │ │ │ - addeq lr, lr, r0, lsr sp │ │ │ │ + adceq r3, r3, ip, asr #3 │ │ │ │ + adceq r3, r3, r8, lsr #3 │ │ │ │ + adceq r3, r3, r4, ror #2 │ │ │ │ + addeq lr, lr, r0, lsr #26 │ │ │ │ andeq r1, r0, fp, lsr #9 │ │ │ │ │ │ │ │ 002c6914 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73666,15 +73666,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2c6b38 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c6acc │ │ │ │ - bl 90c46c │ │ │ │ + bl 90c464 │ │ │ │ b 2c6b30 │ │ │ │ │ │ │ │ 002c6b40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -73694,59 +73694,59 @@ │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ ldr r2, [pc, #16] @ 2c6bac │ │ │ │ str r2, [r0, #728] @ 0x2d8 │ │ │ │ bl 2c6b14 │ │ │ │ - umulleq lr, lr, r4, fp @ │ │ │ │ - adceq r3, r3, r4, lsl r6 │ │ │ │ - addeq lr, lr, r0, ror fp │ │ │ │ + addeq lr, lr, r4, lsl #23 │ │ │ │ + adceq r3, r3, r4, lsl #12 │ │ │ │ + addeq lr, lr, r0, ror #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ │ │ │ │ 002c6bb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb2278 │ │ │ │ + bl bb2270 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6bd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb2498 │ │ │ │ + bl bb2490 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6bfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6c20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb2258 │ │ │ │ + bl bb2250 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6c48 : │ │ │ │ @@ -73786,53 +73786,53 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c6cc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6ce8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6d18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6d40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -73855,15 +73855,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r2, [pc, #64] @ 2c6e10 │ │ │ │ ldr r3, [pc, #56] @ 2c6e0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -73898,15 +73898,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl b70d8c │ │ │ │ + bl b70d84 │ │ │ │ ldr r2, [pc, #64] @ 2c6eb4 │ │ │ │ ldr r3, [pc, #56] @ 2c6eb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -73968,15 +73968,15 @@ │ │ │ │ 002c6f48 : │ │ │ │ orrs ip, r0, r1 │ │ │ │ beq 2c6f80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb37b0 │ │ │ │ + bl bb37a8 │ │ │ │ asr r3, r0, #31 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -73994,36 +73994,36 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c6fa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb3880 │ │ │ │ + bl bb3878 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6fcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb37d8 │ │ │ │ + bl bb37d0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6fec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb381c │ │ │ │ + bl bb3814 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c7010 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -81693,20 +81693,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2ce2d4 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ tsteq r3, ip, asr #22 │ │ │ │ andeq r4, r0, ip, ror #10 │ │ │ │ - addeq r6, lr, r0, asr #29 │ │ │ │ + @ instruction: 0x008e6eb0 │ │ │ │ ldr r1, [pc, #8] @ 2ce2e8 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6cfc8 │ │ │ │ - addeq r6, lr, r4, lsr #29 │ │ │ │ + b b6cfc0 │ │ │ │ + umulleq r6, lr, r4, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #496] @ 2ce4f4 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -81783,26 +81783,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 27d088 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 27d088 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d088 │ │ │ │ mov r0, r5 │ │ │ │ - bl b84c80 │ │ │ │ + bl b84c78 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 27d088 │ │ │ │ bl 27db74 │ │ │ │ ldr r1, [pc, #160] @ 2ce4fc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #152] @ 2ce500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75750 │ │ │ │ + bl b75748 │ │ │ │ b 2ce3f0 │ │ │ │ str r2, [r4, #4] │ │ │ │ b 2ce3bc │ │ │ │ ldr ip, [pc, #132] @ 2ce504 │ │ │ │ ldr r3, [pc, #132] @ 2ce508 │ │ │ │ ldr r1, [pc, #132] @ 2ce50c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -81827,32 +81827,32 @@ │ │ │ │ ldr r2, [pc, #84] @ 2ce52c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ ldr r0, [pc, #68] @ 2ce530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ bl 27eff0 │ │ │ │ tsteq r3, ip, ror #21 │ │ │ │ andeq r6, r0, ip, ror #29 │ │ │ │ - adceq fp, r2, r0, asr sp │ │ │ │ - addseq r6, sp, ip, lsl #29 │ │ │ │ - adceq r5, r0, ip, asr #19 │ │ │ │ - adceq fp, r2, r0, lsr #26 │ │ │ │ - addeq r8, lr, r0, ror r3 │ │ │ │ - addeq r8, lr, r8, ror #6 │ │ │ │ - strdeq fp, [r2], r8 @ │ │ │ │ - addeq r8, lr, r8, asr #6 │ │ │ │ + adceq fp, r2, r0, asr #26 │ │ │ │ + addseq r6, sp, ip, ror lr │ │ │ │ + @ instruction: 0x00a059bc │ │ │ │ + adceq fp, r2, r0, lsl sp │ │ │ │ + addeq r8, lr, r0, ror #6 │ │ │ │ + addeq r8, lr, r8, asr r3 │ │ │ │ + adceq fp, r2, r8, ror #25 │ │ │ │ + addeq r8, lr, r8, lsr r3 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - addeq r8, lr, r4, asr r3 │ │ │ │ - ldrdeq fp, [r2], r4 @ │ │ │ │ - addeq r8, lr, r4, lsr #6 │ │ │ │ + addeq r8, lr, r4, asr #6 │ │ │ │ + adceq fp, r2, r4, asr #25 │ │ │ │ + addeq r8, lr, r4, lsl r3 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - addeq r8, lr, ip, asr #6 │ │ │ │ + addeq r8, lr, ip, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #696] @ 2ce808 │ │ │ │ mov r7, r3 │ │ │ │ @@ -81956,58 +81956,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b52b78 │ │ │ │ + bl b52b70 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ce65c │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ bl 27d670 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ce7e4 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f380 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #268] @ 2ce830 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75750 │ │ │ │ + bl b75748 │ │ │ │ ldr r0, [pc, #256] @ 2ce834 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b750a0 │ │ │ │ + bl b75098 │ │ │ │ b 2ce674 │ │ │ │ ldr r3, [pc, #240] @ 2ce838 │ │ │ │ ldr ip, [pc, #240] @ 2ce83c │ │ │ │ ldr r1, [pc, #240] @ 2ce840 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, #1 │ │ │ │ b 2ce6a4 │ │ │ │ ldr r3, [pc, #200] @ 2ce844 │ │ │ │ ldr ip, [pc, #200] @ 2ce848 │ │ │ │ ldr r1, [pc, #200] @ 2ce84c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2ce76c │ │ │ │ mov r0, #20 │ │ │ │ bl 27cd70 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f380 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -82028,44 +82028,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 27cde8 │ │ │ │ mov r7, r0 │ │ │ │ b 2ce71c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, lsr #17 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r8, lr, r4, lsl r3 │ │ │ │ + addeq r8, lr, r4, lsl #6 │ │ │ │ + addeq r8, lr, r8, lsl #6 │ │ │ │ addeq r8, lr, r8, lsl r3 │ │ │ │ - addeq r8, lr, r8, lsr #6 │ │ │ │ - ldrdeq r8, [lr], ip │ │ │ │ - addseq r0, lr, r0, lsr r7 │ │ │ │ - addseq sp, r4, r4, ror r5 │ │ │ │ - ldrdeq r8, [lr], r8 @ │ │ │ │ + addeq r8, lr, ip, asr #5 │ │ │ │ + addseq r0, lr, r0, lsr #14 │ │ │ │ + addseq sp, r4, r4, ror #10 │ │ │ │ + addeq r8, lr, r8, asr #5 │ │ │ │ tsteq r3, r0, asr r7 │ │ │ │ + addeq r8, lr, r0, lsl r2 │ │ │ │ addeq r8, lr, r0, lsr #4 │ │ │ │ - addeq r8, lr, r0, lsr r2 │ │ │ │ - adceq fp, r2, ip, asr sl │ │ │ │ - addeq r8, lr, r4, lsr #3 │ │ │ │ - addeq r8, lr, r8, lsr #1 │ │ │ │ - adceq fp, r2, r4, lsr #20 │ │ │ │ + adceq fp, r2, ip, asr #20 │ │ │ │ umulleq r8, lr, r4, r1 │ │ │ │ - addeq r8, lr, r4, ror r0 │ │ │ │ - addseq r8, fp, r8, lsl r7 │ │ │ │ - addeq r8, lr, ip, asr #2 │ │ │ │ + umulleq r8, lr, r8, r0 │ │ │ │ + adceq fp, r2, r4, lsl sl │ │ │ │ + addeq r8, lr, r4, lsl #3 │ │ │ │ + addeq r8, lr, r4, rrx │ │ │ │ + addseq r8, fp, r8, lsl #14 │ │ │ │ + addeq r8, lr, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #128] @ 0x80 │ │ │ │ ldr r4, [pc, #144] @ 2ce904 │ │ │ │ cmp ip, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 2ce8d8 │ │ │ │ mov r6, r1 │ │ │ │ - bl 90ba44 │ │ │ │ + bl 90ba3c │ │ │ │ ldr r3, [pc, #120] @ 2ce908 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r3, [pc, #112] @ 2ce90c │ │ │ │ ldr r5, [pc, #112] @ 2ce910 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -82077,35 +82077,35 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2ce2ec │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #72] @ 2ce918 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b6cfc8 │ │ │ │ + b b6cfc0 │ │ │ │ ldr r3, [pc, #60] @ 2ce91c │ │ │ │ ldr lr, [pc, #60] @ 2ce920 │ │ │ │ ldr r1, [pc, #60] @ 2ce924 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #380 @ 0x17c │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r3, r4, lsl #11 │ │ │ │ andeq r4, r0, ip, ror #10 │ │ │ │ andeq r6, r0, ip, ror #29 │ │ │ │ - addeq r7, lr, ip, asr pc │ │ │ │ + addeq r7, lr, ip, asr #30 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ - adceq fp, r2, r4, asr #17 │ │ │ │ - umulleq r8, lr, r8, r0 │ │ │ │ - addeq r7, lr, r0, lsl pc │ │ │ │ + @ instruction: 0x00a2b8b4 │ │ │ │ + addeq r8, lr, r8, lsl #1 │ │ │ │ + addeq r7, lr, r0, lsl #30 │ │ │ │ │ │ │ │ 002ce928 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #196] @ 2cea04 │ │ │ │ @@ -82135,15 +82135,15 @@ │ │ │ │ ldr ip, [pc, #128] @ 2cea20 │ │ │ │ eor r2, r2, r2, lsr #13 │ │ │ │ mul r2, r3, r2 │ │ │ │ ldr r0, [r0, ip] │ │ │ │ mov r3, #0 │ │ │ │ eor r2, r2, r2, lsr #16 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ - bl b7f690 │ │ │ │ + bl b7f688 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ce9dc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -82158,22 +82158,22 @@ │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ - blhi 9b1cd0 │ │ │ │ + blhi 9b1cd0 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ tsteq r3, ip, ror r4 │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ andeq r6, r0, ip, ror #29 │ │ │ │ - adceq fp, r2, r0, asr #15 │ │ │ │ - addseq r0, r7, r8, asr #10 │ │ │ │ - addeq r7, lr, ip, lsl #28 │ │ │ │ + @ instruction: 0x00a2b7b0 │ │ │ │ + addseq r0, r7, r8, lsr r5 │ │ │ │ + strdeq r7, [lr], ip │ │ │ │ │ │ │ │ 002cea30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #212] @ 2ceb1c │ │ │ │ @@ -82187,34 +82187,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl b76700 │ │ │ │ + bl b766f8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl b79994 │ │ │ │ + bl b7998c │ │ │ │ ldr r6, [pc, #148] @ 2ceb28 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2ceb10 │ │ │ │ ldr r3, [pc, #136] @ 2ceb2c │ │ │ │ ldr r1, [pc, #136] @ 2ceb30 │ │ │ │ add r8, sp, #12 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b78fc4 │ │ │ │ + bl b78fbc │ │ │ │ mov r0, r4 │ │ │ │ - bl b795b4 │ │ │ │ + bl b795ac │ │ │ │ ldr r2, [pc, #96] @ 2ceb34 │ │ │ │ ldr r3, [pc, #72] @ 2ceb20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -82229,15 +82229,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0113a3b4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r7, lr, r0, asr #30 │ │ │ │ + addeq r7, lr, r0, lsr pc │ │ │ │ tsteq r3, ip, ror #6 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ tsteq r3, r8, lsr #6 │ │ │ │ │ │ │ │ 002ceb38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -82283,15 +82283,15 @@ │ │ │ │ bl 27f5a8 │ │ │ │ ldr r1, [pc, #136] @ 2cec6c │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r4] │ │ │ │ str r8, [r4, #4] │ │ │ │ strb r5, [r4, #8] │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ ldr r0, [r0, r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cec24 │ │ │ │ ldr r1, [pc, #100] @ 2cec70 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -82308,22 +82308,22 @@ │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ce2ec │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #36] @ 2cec7c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b6cfc8 │ │ │ │ + b b6cfc0 │ │ │ │ tsteq r3, ip, lsr #5 │ │ │ │ andeq r4, r0, ip, ror #10 │ │ │ │ andeq r6, r0, ip, ror #29 │ │ │ │ - addeq r6, lr, r8, lsl #12 │ │ │ │ + strdeq r6, [lr], r8 │ │ │ │ @ instruction: 0x0113e7b4 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - addeq r7, lr, ip, asr #23 │ │ │ │ + @ instruction: 0x008e7bbc │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ │ │ │ │ 002cec80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -82342,15 +82342,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ bl 27cd70 │ │ │ │ ldr fp, [pc, #1248] @ 2cf1b0 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 8d6bbc │ │ │ │ + bl 8d6bb4 │ │ │ │ mov r3, #2 │ │ │ │ stm r4, {r0, r3} │ │ │ │ mov r3, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ bl 70c3a0 │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -82369,15 +82369,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ beq 2cf148 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, r8 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r8, #8] │ │ │ │ - bl b84bec │ │ │ │ + bl b84be4 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 27ebf4 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ mov r1, #2 │ │ │ │ ldr r0, [r4] │ │ │ │ @@ -82477,15 +82477,15 @@ │ │ │ │ strb r3, [r5, #64] @ 0x40 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 2cf0a8 │ │ │ │ ldr r1, [pc, #744] @ 2cf1d4 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl b6cfc8 │ │ │ │ + bl b6cfc0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #12] │ │ │ │ ldreq r3, [sp, #36] @ 0x24 │ │ │ │ streq r2, [r3, #4] │ │ │ │ b 2ced10 │ │ │ │ @@ -82499,17 +82499,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, r5 │ │ │ │ - bl b84c80 │ │ │ │ + bl b84c78 │ │ │ │ mov r7, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 27d088 │ │ │ │ ldr r2, [pc, #632] @ 2cf1e4 │ │ │ │ ldr r3, [pc, #572] @ 2cf1ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -82536,15 +82536,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 27edf8 │ │ │ │ b 2cef50 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #496] @ 2cf1f4 │ │ │ │ @@ -82555,44 +82555,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2cefe4 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #448] @ 2cf200 │ │ │ │ ldr r2, [pc, #448] @ 2cf204 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #444] @ 2cf208 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2cefe4 │ │ │ │ ldr r4, [r4] │ │ │ │ bl 27db74 │ │ │ │ ldr r3, [pc, #400] @ 2cf20c │ │ │ │ ldr r1, [pc, #400] @ 2cf210 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [pc, #392] @ 2cf214 │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2cefe4 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [r4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r4, [pc, #348] @ 2cf218 │ │ │ │ ldr r3, [pc, #348] @ 2cf21c │ │ │ │ ldr r2, [pc, #348] @ 2cf220 │ │ │ │ @@ -82600,22 +82600,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldrb r3, [r5, #65] @ 0x41 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cf150 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl b6cfc8 │ │ │ │ + bl b6cfc0 │ │ │ │ b 2cef5c │ │ │ │ mov r1, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #268] @ 2cf224 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #264] @ 2cf228 │ │ │ │ @@ -82624,25 +82624,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2cefe4 │ │ │ │ mov r7, #0 │ │ │ │ b 2cef5c │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2ceb38 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl b6cfc8 │ │ │ │ + bl b6cfc0 │ │ │ │ b 2cef5c │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ b 2cee0c │ │ │ │ ldr r3, [pc, #172] @ 2cf230 │ │ │ │ ldr ip, [pc, #172] @ 2cf234 │ │ │ │ ldr r1, [pc, #172] @ 2cf238 │ │ │ │ @@ -82654,47 +82654,47 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, asr r1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r0, lsr r1 │ │ │ │ andeq r3, r0, ip, ror sl │ │ │ │ - addeq r7, lr, ip, asr #24 │ │ │ │ - addeq r7, lr, ip, ror #24 │ │ │ │ + addeq r7, lr, ip, lsr ip │ │ │ │ + addeq r7, lr, ip, asr ip │ │ │ │ andeq r4, r0, ip, ror #10 │ │ │ │ andeq r6, r0, ip, ror #29 │ │ │ │ - addeq r7, lr, r4, lsl sl │ │ │ │ + addeq r7, lr, r4, lsl #20 │ │ │ │ strbcs pc, [r5, #-1169] @ 0xfffffb6f @ │ │ │ │ svcmi 0x006cdd1d │ │ │ │ - addeq r7, lr, r0, lsl r9 │ │ │ │ - adceq fp, r2, r0, lsl #5 │ │ │ │ - addeq r7, lr, ip, ror sl │ │ │ │ - addeq r7, lr, ip, asr #17 │ │ │ │ + addeq r7, lr, r0, lsl #18 │ │ │ │ + adceq fp, r2, r0, ror r2 │ │ │ │ + addeq r7, lr, ip, ror #20 │ │ │ │ + @ instruction: 0x008e78bc │ │ │ │ @ instruction: 0x01139e90 │ │ │ │ - adceq fp, r2, ip, ror #3 │ │ │ │ - addeq r7, lr, r8, ror #19 │ │ │ │ - addeq r7, lr, r8, lsr r8 │ │ │ │ - umlaleq fp, r2, r4, r1 │ │ │ │ - addeq r7, lr, ip, asr #21 │ │ │ │ + ldrdeq fp, [r2], ip @ │ │ │ │ ldrdeq r7, [lr], r8 │ │ │ │ - adceq fp, r2, ip, asr r1 │ │ │ │ - umulleq r7, lr, r4, r9 │ │ │ │ - addeq r7, lr, r0, lsr #15 │ │ │ │ - addeq r7, lr, ip, lsr #19 │ │ │ │ - addeq r7, lr, ip, ror #14 │ │ │ │ - adceq fp, r2, ip, lsl r1 │ │ │ │ - addeq r7, lr, r4, lsr r7 │ │ │ │ - adceq fp, r2, r8, ror #1 │ │ │ │ - addeq r7, lr, r0, lsl #21 │ │ │ │ - addeq r7, lr, r8, asr #18 │ │ │ │ - adceq fp, r2, r0, lsl #1 │ │ │ │ - addeq r7, lr, r0, asr #13 │ │ │ │ - adceq fp, r2, r0, lsr #32 │ │ │ │ - adceq r4, r0, r4, asr #25 │ │ │ │ - addeq r7, lr, ip, ror #12 │ │ │ │ + addeq r7, lr, r8, lsr #16 │ │ │ │ + adceq fp, r2, r4, lsl #3 │ │ │ │ + @ instruction: 0x008e7abc │ │ │ │ + addeq r7, lr, r8, asr #15 │ │ │ │ + adceq fp, r2, ip, asr #2 │ │ │ │ + addeq r7, lr, r4, lsl #19 │ │ │ │ + umulleq r7, lr, r0, r7 │ │ │ │ + umulleq r7, lr, ip, r9 │ │ │ │ + addeq r7, lr, ip, asr r7 │ │ │ │ + adceq fp, r2, ip, lsl #2 │ │ │ │ + addeq r7, lr, r4, lsr #14 │ │ │ │ + ldrdeq fp, [r2], r8 @ │ │ │ │ + addeq r7, lr, r0, ror sl │ │ │ │ + addeq r7, lr, r8, lsr r9 │ │ │ │ + adceq fp, r2, r0, ror r0 │ │ │ │ + @ instruction: 0x008e76b0 │ │ │ │ + adceq fp, r2, r0, lsl r0 │ │ │ │ + @ instruction: 0x00a04cb4 │ │ │ │ + addeq r7, lr, ip, asr r6 │ │ │ │ │ │ │ │ 002cf23c : │ │ │ │ mov r3, #0 │ │ │ │ b 2ceb38 │ │ │ │ │ │ │ │ 002cf244 : │ │ │ │ mov r3, #1 │ │ │ │ @@ -82711,15 +82711,15 @@ │ │ │ │ b 2d0734 │ │ │ │ │ │ │ │ 002cf264 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2cf2a4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -82734,15 +82734,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2cf33c │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -82777,15 +82777,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 2cf3e8 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2cf3ac │ │ │ │ @@ -82815,15 +82815,15 @@ │ │ │ │ tsteq r3, r0, asr #25 │ │ │ │ │ │ │ │ 002cf3ec : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2cf42c │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -82838,15 +82838,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2cf4c4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -82881,15 +82881,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 2cf570 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2cf534 │ │ │ │ @@ -82963,15 +82963,15 @@ │ │ │ │ 002cf5f4 : │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002cf5fc : │ │ │ │ ldr r3, [pc, #40] @ 2cf62c │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -82996,21 +82996,21 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ mov r3, r0 │ │ │ │ cmp r4, r2 │ │ │ │ movcs r4, r2 │ │ │ │ ldr r2, [pc, #60] @ 2cf6b8 │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r0, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ - bl 90db54 │ │ │ │ + bl 90db4c │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ moveq r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -83028,15 +83028,15 @@ │ │ │ │ │ │ │ │ 002cf6cc : │ │ │ │ ldr r3, [pc, #192] @ 2cf794 │ │ │ │ push {r4, lr} │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #184] @ 2cf798 │ │ │ │ mov r1, r0 │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ ldr r3, [pc, #172] @ 2cf79c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb lr, [ip, #25] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -83085,15 +83085,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ 2cf7fc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [r3, #16] │ │ │ │ ldr r1, [r2, #132] @ 0x84 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ ldrd r2, [r3] │ │ │ │ str ip, [sp] │ │ │ │ @@ -83147,15 +83147,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #188] @ 2cf93c │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #168] @ 2cf940 │ │ │ │ lsr r1, r1, #4 │ │ │ │ add r2, r2, #8704 @ 0x2200 │ │ │ │ and r1, r1, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -83194,17 +83194,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 2cf94c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r3, r4, lsr #22 │ │ │ │ - adceq sl, r2, r4, ror r9 │ │ │ │ - strdeq sl, [r2], r0 @ │ │ │ │ - addeq r7, lr, ip, asr r2 │ │ │ │ + adceq sl, r2, r4, ror #18 │ │ │ │ + adceq sl, r2, r0, ror #17 │ │ │ │ + addeq r7, lr, ip, asr #4 │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ │ │ │ │ 002cf950 : │ │ │ │ b 2d154c │ │ │ │ │ │ │ │ 002cf954 : │ │ │ │ ldr r3, [pc, #52] @ 2cf990 │ │ │ │ @@ -83217,33 +83217,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 2cf998 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ tsteq r3, r0, lsr #9 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq r5, r9, r8, ror r0 │ │ │ │ + addseq r5, r9, r8, rrx │ │ │ │ │ │ │ │ 002cf99c : │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r1, #0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne 2cf9c8 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r3, #0 │ │ │ │ - b b52b78 │ │ │ │ + b b52b70 │ │ │ │ │ │ │ │ 002cf9d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #332] @ 2cfb34 │ │ │ │ @@ -83252,19 +83252,19 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r3, [pc, #324] @ 2cfb3c │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cfb08 │ │ │ │ - bl 93b0c0 │ │ │ │ + bl 93b0b8 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r1 │ │ │ │ bl 27f254 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -83331,27 +83331,27 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsl r4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r0, lsr #19 │ │ │ │ tsteq r3, r0, lsr r3 │ │ │ │ - adceq sl, r2, r8, lsl #14 │ │ │ │ - addeq r7, lr, r4, lsl #1 │ │ │ │ - addeq r7, lr, r0, ror r0 │ │ │ │ + strdeq sl, [r2], r8 @ │ │ │ │ + addeq r7, lr, r4, ror r0 │ │ │ │ + addeq r7, lr, r0, rrx │ │ │ │ │ │ │ │ 002cfb50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #164] @ 2cfc0c │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cfbe4 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -83363,15 +83363,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 2cfc10 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldm r5, {r2, r3} │ │ │ │ - bl 8f4fb8 │ │ │ │ + bl 8f4fb0 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -83385,49 +83385,49 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r3, ip, lsr r8 │ │ │ │ @ instruction: 0x0113d7fc │ │ │ │ - adceq sl, r2, ip, lsr #12 │ │ │ │ - addeq r6, lr, r8, lsr #31 │ │ │ │ - umulleq r6, lr, r4, pc @ │ │ │ │ + adceq sl, r2, ip, lsl r6 │ │ │ │ + umulleq r6, lr, r8, pc @ │ │ │ │ + addeq r6, lr, r4, lsl #31 │ │ │ │ │ │ │ │ 002cfc20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ 2cfc88 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cfc60 │ │ │ │ sub r2, r2, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 93b1e8 │ │ │ │ + b 93b1e0 │ │ │ │ ldr r3, [pc, #36] @ 2cfc8c │ │ │ │ ldr ip, [pc, #36] @ 2cfc90 │ │ │ │ ldr r1, [pc, #36] @ 2cfc94 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r3, ip, ror #14 │ │ │ │ - @ instruction: 0x00a2a5b0 │ │ │ │ - addeq r6, lr, ip, lsr #30 │ │ │ │ - addeq r6, lr, r8, lsl pc │ │ │ │ + adceq sl, r2, r0, lsr #11 │ │ │ │ + addeq r6, lr, ip, lsl pc │ │ │ │ + addeq r6, lr, r8, lsl #30 │ │ │ │ │ │ │ │ 002cfc98 : │ │ │ │ b 2d1564 │ │ │ │ │ │ │ │ 002cfc9c : │ │ │ │ b 2d1644 │ │ │ │ │ │ │ │ @@ -83460,17 +83460,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cfd2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq sl, r2, ip, lsl r5 │ │ │ │ - addeq r6, lr, r4, lsr #29 │ │ │ │ - addeq r6, lr, r0, lsl #29 │ │ │ │ + adceq sl, r2, ip, lsl #10 │ │ │ │ + umulleq r6, lr, r4, lr │ │ │ │ + addeq r6, lr, r0, ror lr │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002cfd30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83511,17 +83511,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cfdf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq sl, r2, r8, asr r4 │ │ │ │ - addeq r6, lr, r0, ror #27 │ │ │ │ - @ instruction: 0x008e6dbc │ │ │ │ + adceq sl, r2, r8, asr #8 │ │ │ │ + ldrdeq r6, [lr], r0 │ │ │ │ + addeq r6, lr, ip, lsr #27 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002cfdf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83552,17 +83552,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cfe8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - @ instruction: 0x00a2a3bc │ │ │ │ - addeq r6, lr, r4, asr #26 │ │ │ │ - addeq r6, lr, r0, lsr #26 │ │ │ │ + adceq sl, r2, ip, lsr #7 │ │ │ │ + addeq r6, lr, r4, lsr sp │ │ │ │ + addeq r6, lr, r0, lsl sp │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002cfe90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83596,17 +83596,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cff34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq sl, r2, r4, lsl r3 │ │ │ │ - umulleq r6, lr, ip, ip │ │ │ │ - addeq r6, lr, r8, ror ip │ │ │ │ + adceq sl, r2, r4, lsl #6 │ │ │ │ + addeq r6, lr, ip, lsl #25 │ │ │ │ + addeq r6, lr, r8, ror #24 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002cff38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -83663,17 +83663,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2d0038 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq sl, r2, r0, lsl r2 │ │ │ │ - umulleq r6, lr, r8, fp │ │ │ │ - addeq r6, lr, r4, ror fp │ │ │ │ + adceq sl, r2, r0, lsl #4 │ │ │ │ + addeq r6, lr, r8, lsl #23 │ │ │ │ + addeq r6, lr, r4, ror #22 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ ldm r2, {r1, r3} │ │ │ │ ldr r2, [r0] │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ bx r3 │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ @@ -83687,32 +83687,32 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2d008c │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x01138d94 │ │ │ │ andeq r4, r0, ip, ror #10 │ │ │ │ - addeq r5, lr, r8, lsl #2 │ │ │ │ + strdeq r5, [lr], r8 │ │ │ │ ldr r3, [pc, #20] @ 2d00ac │ │ │ │ ldr r1, [pc, #20] @ 2d00b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r0, r0, #712 @ 0x2c8 │ │ │ │ b 28b01c │ │ │ │ @ instruction: 0x01225520 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r3, [r0, #708] @ 0x2c4 │ │ │ │ str r1, [r3] │ │ │ │ - b 90d208 │ │ │ │ + b 90d200 │ │ │ │ ldr r1, [pc, #8] @ 2d00d0 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6cfc8 │ │ │ │ - strheq r5, [lr], ip │ │ │ │ + b b6cfc0 │ │ │ │ + addeq r5, lr, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ 2d0150 │ │ │ │ add r1, r1, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -83795,15 +83795,15 @@ │ │ │ │ beq 2d02a0 │ │ │ │ ldr r9, [pc, #256] @ 2d032c │ │ │ │ add r8, r7, #64 @ 0x40 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl b6cfc8 │ │ │ │ + bl b6cfc0 │ │ │ │ bl 28b060 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7, #56] @ 0x38 │ │ │ │ @@ -83818,23 +83818,23 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 2d0270 │ │ │ │ ldr r3, [pc, #160] @ 2d0330 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ - bl 90ba44 │ │ │ │ + bl 90ba3c │ │ │ │ bl 28b2a0 │ │ │ │ ldr r0, [pc, #140] @ 2d0334 │ │ │ │ ldr r1, [pc, #140] @ 2d0338 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #136] @ 2d033c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl b6cfc8 │ │ │ │ + bl b6cfc0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2d00d4 │ │ │ │ ldr r3, [pc, #104] @ 2d0340 │ │ │ │ ldr ip, [pc, #104] @ 2d0344 │ │ │ │ @@ -83851,29 +83851,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r3, r8, lsl #25 │ │ │ │ andeq r4, r0, ip, ror #10 │ │ │ │ - addeq r6, lr, ip, lsr sl │ │ │ │ + addeq r6, lr, ip, lsr #20 │ │ │ │ @ instruction: 0x01225420 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0x012253a8 │ │ │ │ - addeq r6, lr, r4, lsr #19 │ │ │ │ + umulleq r6, lr, r4, r9 │ │ │ │ @ instruction: 0x01225328 │ │ │ │ @ instruction: 0x01225310 │ │ │ │ - addeq r6, lr, r0, lsr #18 │ │ │ │ + addeq r6, lr, r0, lsl r9 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - ldrdeq r9, [r2], r4 @ │ │ │ │ - adceq r3, r0, r4, ror fp │ │ │ │ + adceq r9, r2, r4, asr #31 │ │ │ │ + adceq r3, r0, r4, ror #22 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - adceq r9, r2, ip, lsr #31 │ │ │ │ - addeq r6, lr, r8, asr #17 │ │ │ │ - umulleq r4, lr, r4, lr │ │ │ │ + umlaleq r9, r2, ip, pc @ │ │ │ │ + @ instruction: 0x008e68b8 │ │ │ │ + addeq r4, lr, r4, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d03b0 │ │ │ │ @@ -84085,15 +84085,15 @@ │ │ │ │ add r3, r7, r5, lsl #2 │ │ │ │ str sl, [r0] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r3, [r0, #16] │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [r0, #12] │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ str r9, [r7, r5, lsl #2] │ │ │ │ ldr r0, [pc, #112] @ 2d072c │ │ │ │ ldr r3, [r9, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #0 │ │ │ │ addne r9, r9, #12 │ │ │ │ lsr ip, r6, #5 │ │ │ │ @@ -84114,15 +84114,15 @@ │ │ │ │ b 2d0634 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, asr r8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, ip, lsr r8 │ │ │ │ andeq r4, r0, ip, ror #10 │ │ │ │ ldrdeq r4, [r2, -r8]! │ │ │ │ - addeq r4, lr, r0, lsr #23 │ │ │ │ + umulleq r4, lr, r0, fp │ │ │ │ tsteq r3, r0, asr #15 │ │ │ │ @ instruction: 0x01224f5c │ │ │ │ strdeq r4, [r2, -ip]! │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ │ │ │ │ 002d0734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -84188,15 +84188,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d0824 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b6cfc8 │ │ │ │ + b b6cfc0 │ │ │ │ ldr r3, [pc, #84] @ 2d0880 │ │ │ │ ldr ip, [pc, #84] @ 2d0884 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 2d0888 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ @@ -84210,22 +84210,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #284 @ 0x11c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r3, ip, lsr r6 │ │ │ │ andeq r4, r0, ip, ror #10 │ │ │ │ ldrdeq r4, [r2, -ip]! │ │ │ │ - strdeq r6, [lr], r0 │ │ │ │ + addeq r6, lr, r0, ror #7 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - adceq r9, r2, r0, lsl #21 │ │ │ │ - adceq r3, r0, r0, lsr #12 │ │ │ │ + adceq r9, r2, r0, ror sl │ │ │ │ + adceq r3, r0, r0, lsl r6 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - adceq r9, r2, r8, asr sl │ │ │ │ - addeq r6, lr, r8, ror r3 │ │ │ │ - addeq r4, lr, r4, asr #18 │ │ │ │ + adceq r9, r2, r8, asr #20 │ │ │ │ + addeq r6, lr, r8, ror #6 │ │ │ │ + addeq r4, lr, r4, lsr r9 │ │ │ │ │ │ │ │ 002d0898 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r9, r0 │ │ │ │ @@ -84269,15 +84269,15 @@ │ │ │ │ sub r0, r0, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 27cb24 │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl b6cfc8 │ │ │ │ + bl b6cfc0 │ │ │ │ ldr r2, [pc, #88] @ 2d09c0 │ │ │ │ ldr r3, [pc, #60] @ 2d09a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -84292,15 +84292,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, asr #10 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, ip, lsl r5 │ │ │ │ andeq r4, r0, ip, ror #10 │ │ │ │ @ instruction: 0x01224cb4 │ │ │ │ - addeq r6, lr, r8, asr #5 │ │ │ │ + @ instruction: 0x008e62b8 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ @ instruction: 0x01138494 │ │ │ │ │ │ │ │ 002d09c4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -84350,16 +84350,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2d0aa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq r9, r2, r0, lsr r8 │ │ │ │ - addeq r6, lr, ip, asr #2 │ │ │ │ + adceq r9, r2, r0, lsr #16 │ │ │ │ + addeq r6, lr, ip, lsr r1 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 002d0aa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -84398,17 +84398,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2d0b5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011485b4 │ │ │ │ - adceq r9, r2, r8, ror r7 │ │ │ │ - umulleq r6, lr, r4, r0 │ │ │ │ - addeq r6, lr, r0, lsr #1 │ │ │ │ + adceq r9, r2, r8, ror #14 │ │ │ │ + addeq r6, lr, r4, lsl #1 │ │ │ │ + umulleq r6, lr, r0, r0 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ │ │ │ │ 002d0b60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -84456,17 +84456,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2d0c3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r4, r4, ror #9 │ │ │ │ - umlaleq r9, r2, r8, r6 │ │ │ │ - @ instruction: 0x008e5fb4 │ │ │ │ - addeq r5, lr, r0, asr #31 │ │ │ │ + adceq r9, r2, r8, lsl #13 │ │ │ │ + addeq r5, lr, r4, lsr #31 │ │ │ │ + @ instruction: 0x008e5fb0 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 002d0c40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -84521,17 +84521,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2d0d38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r4, r0, lsl #8 │ │ │ │ - umlaleq r9, r2, ip, r5 │ │ │ │ - @ instruction: 0x008e5eb8 │ │ │ │ - addeq r5, lr, r4, asr #29 │ │ │ │ + adceq r9, r2, ip, lsl #11 │ │ │ │ + addeq r5, lr, r8, lsr #29 │ │ │ │ + @ instruction: 0x008e5eb4 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ │ │ │ │ 002d0d3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84773,17 +84773,17 @@ │ │ │ │ ldr r4, [pc, #128] @ 2d1140 │ │ │ │ ldr r1, [pc, #128] @ 2d1144 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, r4, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7fcc8 │ │ │ │ + bl b7fcc0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7f310 │ │ │ │ + bl b7f308 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -84860,16 +84860,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq r9, r2, r0, lsr #1 │ │ │ │ - @ instruction: 0x008e59bc │ │ │ │ + umlaleq r9, r2, r0, r0 │ │ │ │ + addeq r5, lr, ip, lsr #19 │ │ │ │ │ │ │ │ 002d1230 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r1, r0, #8192 @ 0x2000 │ │ │ │ @@ -84940,16 +84940,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 2d1368 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq r8, r2, r8, ror #30 │ │ │ │ - addeq r5, lr, r0, lsl #17 │ │ │ │ + adceq r8, r2, r8, asr pc │ │ │ │ + addeq r5, lr, r0, ror r8 │ │ │ │ andeq r0, r0, r6, ror r2 │ │ │ │ │ │ │ │ 002d136c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -85016,31 +85016,31 @@ │ │ │ │ bne 2d1454 │ │ │ │ ldr r0, [pc, #76] @ 2d14bc │ │ │ │ ldr r1, [pc, #76] @ 2d14c0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #684 @ 0x2ac │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl b6cfc8 │ │ │ │ + bl b6cfc0 │ │ │ │ ldr r3, [pc, #56] @ 2d14c4 │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ - bl 90ba44 │ │ │ │ + bl 90ba3c │ │ │ │ bl 28b2a0 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2d0400 │ │ │ │ tsteq r3, ip, lsr #20 │ │ │ │ andeq r4, r0, ip, ror #10 │ │ │ │ ldrdeq r4, [r2, -r4]! @ │ │ │ │ - addeq r5, lr, r0, ror #15 │ │ │ │ + ldrdeq r5, [lr], r0 │ │ │ │ muleq r0, lr, r2 │ │ │ │ andeq r1, r0, r0, lsr #25 │ │ │ │ @ instruction: 0x01224148 │ │ │ │ - addeq r5, lr, ip, asr r7 │ │ │ │ + addeq r5, lr, ip, asr #14 │ │ │ │ tsteq r3, r8, lsl pc │ │ │ │ │ │ │ │ 002d14c8 : │ │ │ │ ldr r3, [pc, #40] @ 2d14f8 │ │ │ │ ldr r2, [pc, #40] @ 2d14fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -85051,34 +85051,34 @@ │ │ │ │ ldr r2, [pc, #24] @ 2d1508 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bx r3 │ │ │ │ tsteq r3, ip, lsr #18 │ │ │ │ andeq r4, r0, ip, ror #10 │ │ │ │ ldrdeq r4, [r2, -r4]! @ │ │ │ │ - addeq r5, lr, r4, ror #13 │ │ │ │ + ldrdeq r5, [lr], r4 │ │ │ │ @ instruction: 0x000002bb │ │ │ │ │ │ │ │ 002d150c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d1524 │ │ │ │ ldr r0, [pc, #36] @ 2d1540 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b b6cce0 │ │ │ │ + b b6ccd8 │ │ │ │ ldr r0, [pc, #24] @ 2d1544 │ │ │ │ ldr r1, [pc, #24] @ 2d1548 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b b6cfc8 │ │ │ │ + b b6cfc0 │ │ │ │ @ instruction: 0x012240a0 │ │ │ │ smlawbeq r2, ip, r0, r4 │ │ │ │ - addeq r5, lr, r0, lsr #13 │ │ │ │ + umulleq r5, lr, r0, r6 │ │ │ │ │ │ │ │ 002d154c : │ │ │ │ ldr r3, [pc, #12] @ 2d1560 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -85121,28 +85121,28 @@ │ │ │ │ strne r2, [r3, #8] │ │ │ │ ldr r3, [pc, #72] @ 2d163c │ │ │ │ ldr r2, [pc, #72] @ 2d1640 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #64 @ 0x40 │ │ │ │ str r4, [r3, #52]! @ 0x34 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl b6cfc8 │ │ │ │ + bl b6cfc0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x01224028 │ │ │ │ tsteq r3, r8, ror #16 │ │ │ │ andeq r4, r0, ip, ror #10 │ │ │ │ - addeq r5, lr, r8, lsl #12 │ │ │ │ + strdeq r5, [lr], r8 │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - addeq r5, lr, ip, ror #11 │ │ │ │ + ldrdeq r5, [lr], ip │ │ │ │ smlawteq r2, r4, pc, r3 @ │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002d1644 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -85172,27 +85172,27 @@ │ │ │ │ str r3, [r1] │ │ │ │ ldr r1, [pc, #64] @ 2d16f8 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #48] @ 2d16fc │ │ │ │ - bl b6cfc8 │ │ │ │ + bl b6cfc0 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ bl 27cb48 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 27d088 │ │ │ │ tsteq r3, r0, lsr #15 │ │ │ │ andeq r4, r0, ip, ror #10 │ │ │ │ @ instruction: 0x01223f44 │ │ │ │ - addeq r5, lr, r4, asr r5 │ │ │ │ + addeq r5, lr, r4, asr #10 │ │ │ │ @ instruction: 0x01223f20 │ │ │ │ - addeq r5, lr, r0, lsl r5 │ │ │ │ + addeq r5, lr, r0, lsl #10 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 002d1700 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -85234,17 +85234,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #17 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r3, r4, ror #13 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - adceq r8, r2, r4, lsr #24 │ │ │ │ - umulleq r5, lr, r0, r4 │ │ │ │ - addeq r5, lr, r4, lsr #9 │ │ │ │ + adceq r8, r2, r4, lsl ip │ │ │ │ + addeq r5, lr, r0, lsl #9 │ │ │ │ + umulleq r5, lr, r4, r4 │ │ │ │ │ │ │ │ 002d17c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #152] @ 2d1874 │ │ │ │ @@ -85285,17 +85285,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r3, r0, lsr #12 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - adceq r8, r2, r0, ror #22 │ │ │ │ - addeq r5, lr, ip, asr #7 │ │ │ │ - addeq r5, lr, r0, ror #7 │ │ │ │ + adceq r8, r2, r0, asr fp │ │ │ │ + @ instruction: 0x008e53bc │ │ │ │ + ldrdeq r5, [lr], r0 │ │ │ │ │ │ │ │ 002d1888 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 2d195c │ │ │ │ @@ -85306,33 +85306,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5dc1c │ │ │ │ + bl b5dc14 │ │ │ │ ldr r1, [pc, #148] @ 2d1968 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5da90 │ │ │ │ + bl b5da88 │ │ │ │ mov r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r3 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl ba5b6c │ │ │ │ + bl ba5b64 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d1914 │ │ │ │ - bl b74670 │ │ │ │ + bl b74668 │ │ │ │ ldr r2, [pc, #80] @ 2d196c │ │ │ │ ldr r3, [pc, #64] @ 2d1960 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -85345,16 +85345,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, asr r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq pc, fp, r4, asr #5 │ │ │ │ - addeq r5, lr, r4, rrx │ │ │ │ + @ instruction: 0x009bf2b4 │ │ │ │ + addeq r5, lr, r4, asr r0 │ │ │ │ tsteq r3, r0, ror #9 │ │ │ │ │ │ │ │ 002d1970 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -85367,21 +85367,21 @@ │ │ │ │ ldr r1, [pc, #236] @ 2d1a8c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5de14 │ │ │ │ + bl b5de0c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d1a74 │ │ │ │ mov r1, sp │ │ │ │ - bl ba59f8 │ │ │ │ + bl ba59f0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d1a6c │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d1a20 │ │ │ │ ldr r6, [pc, #160] @ 2d1a90 │ │ │ │ @@ -85390,20 +85390,20 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ sub r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d19f4 │ │ │ │ mov r0, r7 │ │ │ │ - bl b2bb5c │ │ │ │ + bl b2bb54 │ │ │ │ ldr r2, [pc, #100] @ 2d1a94 │ │ │ │ ldr r3, [pc, #84] @ 2d1a88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -85413,26 +85413,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl b74670 │ │ │ │ + bl b74668 │ │ │ │ b 2d1a28 │ │ │ │ ldr r0, [pc, #28] @ 2d1a98 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2d19c8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, ror #8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x009bf1d4 │ │ │ │ - addeq r5, lr, r8, ror r2 │ │ │ │ + addseq pc, fp, r4, asr #3 │ │ │ │ + addeq r5, lr, r8, ror #4 │ │ │ │ tsteq r3, ip, asr #7 │ │ │ │ - addseq pc, sp, ip, asr #14 │ │ │ │ + addseq pc, sp, ip, lsr r7 @ │ │ │ │ │ │ │ │ 002d1a9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -85446,15 +85446,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 27e3f0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b9a0b0 │ │ │ │ + bl b9a0a8 │ │ │ │ cmp r6, #2 │ │ │ │ beq 2d1b38 │ │ │ │ ldr r2, [pc, #172] @ 2d1ba8 │ │ │ │ ldr r3, [pc, #164] @ 2d1ba4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -85479,31 +85479,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 27cde8 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl ba4fd8 │ │ │ │ + bl ba4fd0 │ │ │ │ b 2d1b80 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl b99fa8 │ │ │ │ + bl b99fa0 │ │ │ │ mov r0, r5 │ │ │ │ - bl ba5028 │ │ │ │ + bl ba5020 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2d1b74 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d088 │ │ │ │ b 2d1af4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, lsr r3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r0, lsl #6 │ │ │ │ - addeq r5, lr, r4, lsr r1 │ │ │ │ + addeq r5, lr, r4, lsr #2 │ │ │ │ │ │ │ │ 002d1bb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -85517,15 +85517,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 27e3f0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b9a0b0 │ │ │ │ + bl b9a0a8 │ │ │ │ cmp r5, #2 │ │ │ │ beq 2d1c54 │ │ │ │ cmp r5, #3 │ │ │ │ beq 2d1cb8 │ │ │ │ ldr r2, [pc, #256] @ 2d1d18 │ │ │ │ ldr r3, [pc, #248] @ 2d1d14 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -85552,31 +85552,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 27cde8 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl ba4fd8 │ │ │ │ + bl ba4fd0 │ │ │ │ b 2d1c9c │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl b99fa8 │ │ │ │ + bl b99fa0 │ │ │ │ mov r0, r5 │ │ │ │ - bl ba5028 │ │ │ │ + bl ba5020 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2d1c90 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d088 │ │ │ │ b 2d1c10 │ │ │ │ ldr r2, [pc, #96] @ 2d1d20 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl b9a050 │ │ │ │ + bl b9a048 │ │ │ │ ldr r2, [pc, #80] @ 2d1d24 │ │ │ │ ldr r3, [pc, #60] @ 2d1d14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -85584,58 +85584,58 @@ │ │ │ │ bne 2d1d0c │ │ │ │ ldr r2, [pc, #48] @ 2d1d28 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b9a050 │ │ │ │ + b b9a048 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, lsr #4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r4, ror #3 │ │ │ │ - addeq r5, lr, r4, lsl r0 │ │ │ │ - addseq r5, fp, r4, asr #4 │ │ │ │ + addeq r5, lr, r4 │ │ │ │ + addseq r5, fp, r4, lsr r2 │ │ │ │ tsteq r3, r8, lsr #2 │ │ │ │ - addseq sl, r6, r4, lsr #30 │ │ │ │ + addseq sl, r6, r4, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, #4 │ │ │ │ bl 27f254 │ │ │ │ mov r5, r0 │ │ │ │ - bl 933ac4 │ │ │ │ + bl 933abc │ │ │ │ cmp r4, r0 │ │ │ │ beq 2d1e14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9342dc │ │ │ │ + bl 9342d4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ ldr r3, [pc, #152] @ 2d1e20 │ │ │ │ ldr r1, [pc, #152] @ 2d1e24 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [pc, #124] @ 2d1e28 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930f5c │ │ │ │ + bl 930f54 │ │ │ │ ldr r1, [pc, #108] @ 2d1e2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27dec8 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r6, r6, #2 │ │ │ │ @@ -85654,29 +85654,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27cb48 │ │ │ │ ldr r8, [pc, #20] @ 2d1e30 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2d1d78 │ │ │ │ - @ instruction: 0x009bd5b4 │ │ │ │ - addeq r4, lr, ip, ror #29 │ │ │ │ + addseq sp, fp, r4, lsr #11 │ │ │ │ + ldrdeq r4, [lr], ip │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - addseq sp, fp, r4, lsr #10 │ │ │ │ + addseq sp, fp, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 9342dc │ │ │ │ + bl 9342d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 9342dc │ │ │ │ + bl 9342d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27e7ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -85711,21 +85711,21 @@ │ │ │ │ ldr r1, [pc, #240] @ 2d1fd8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5de14 │ │ │ │ + bl b5de0c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2d1fb8 │ │ │ │ mov r1, sp │ │ │ │ - bl a98964 │ │ │ │ + bl a9895c │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2d1f74 │ │ │ │ mov r0, r5 │ │ │ │ bl 6d8df8 │ │ │ │ ldr r2, [pc, #164] @ 2d1fdc │ │ │ │ @@ -85750,34 +85750,34 @@ │ │ │ │ ldr r7, [pc, #92] @ 2d1fe0 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d1f88 │ │ │ │ mov r0, r6 │ │ │ │ - bl b18a58 │ │ │ │ + bl b18a50 │ │ │ │ ldr r1, [sp] │ │ │ │ b 2d1f28 │ │ │ │ ldr r1, [pc, #36] @ 2d1fe4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ b 2d1f30 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, lsr #30 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umullseq ip, r7, r8, r1 │ │ │ │ + addseq ip, r7, r8, lsl #3 │ │ │ │ tsteq r3, r4, asr #29 │ │ │ │ - strdeq r4, [lr], ip │ │ │ │ - addeq r4, lr, ip, asr #25 │ │ │ │ + addeq r4, lr, ip, ror #25 │ │ │ │ + @ instruction: 0x008e4cbc │ │ │ │ │ │ │ │ 002d1fe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #360] @ 2d2168 │ │ │ │ @@ -85790,44 +85790,44 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5dd88 │ │ │ │ + bl b5dd80 │ │ │ │ ldr r1, [pc, #312] @ 2d2174 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5dc1c │ │ │ │ + bl b5dc14 │ │ │ │ ldr r1, [pc, #296] @ 2d2178 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5dc1c │ │ │ │ + bl b5dc14 │ │ │ │ ldr r1, [pc, #280] @ 2d217c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5dc1c │ │ │ │ + bl b5dc14 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne 2d20f8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 935218 │ │ │ │ + bl 935210 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d212c │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9338b0 │ │ │ │ + bl 9338a8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 6d8df8 │ │ │ │ ldr r2, [pc, #196] @ 2d2180 │ │ │ │ ldr r3, [pc, #172] @ 2d216c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -85842,50 +85842,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl b5f584 │ │ │ │ + bl b5f57c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2d20ac │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl a98b10 │ │ │ │ + bl a98b08 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2d20ac │ │ │ │ ldr r2, [pc, #80] @ 2d2184 │ │ │ │ ldr r3, [pc, #80] @ 2d2188 │ │ │ │ ldr r1, [pc, #80] @ 2d218c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r2, r7} │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl b749a0 │ │ │ │ + bl b74998 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2d20ac │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01136dfc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r4, lr, r8, ror ip │ │ │ │ - addseq ip, r7, ip, asr #32 │ │ │ │ - addseq r5, fp, r0, asr #25 │ │ │ │ - addseq r3, r9, r0, lsr r4 │ │ │ │ + addeq r4, lr, r8, ror #24 │ │ │ │ + addseq ip, r7, ip, lsr r0 │ │ │ │ + @ instruction: 0x009b5cb0 │ │ │ │ + addseq r3, r9, r0, lsr #8 │ │ │ │ tsteq r3, r0, asr #26 │ │ │ │ - addseq fp, r8, r8, lsr #26 │ │ │ │ - ldrdeq r8, [r2], r4 @ │ │ │ │ - addeq r4, lr, r8, asr fp │ │ │ │ + addseq fp, r8, r8, lsl sp │ │ │ │ + adceq r8, r2, r4, asr #5 │ │ │ │ + addeq r4, lr, r8, asr #22 │ │ │ │ │ │ │ │ 002d2190 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #324] @ 2d22ec │ │ │ │ @@ -85897,26 +85897,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5dc1c │ │ │ │ + bl b5dc14 │ │ │ │ ldr r1, [pc, #280] @ 2d22f8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5dc1c │ │ │ │ + bl b5dc14 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl a98bbc │ │ │ │ + bl a98bb4 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2d2294 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d2238 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -85943,24 +85943,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl b5f8cc │ │ │ │ + bl b5f8c4 │ │ │ │ b 2d2238 │ │ │ │ mov r1, #1 │ │ │ │ - bl b5f85c │ │ │ │ + bl b5f854 │ │ │ │ ldr r1, [pc, #92] @ 2d2300 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 27cc20 │ │ │ │ b 2d2214 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #52] @ 2d2304 │ │ │ │ ldr r1, [pc, #52] @ 2d2308 │ │ │ │ @@ -85969,21 +85969,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r3, r4, asr ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq fp, r7, r8, asr #29 │ │ │ │ - addseq r5, fp, r0, lsr fp │ │ │ │ + @ instruction: 0x0097beb8 │ │ │ │ + addseq r5, fp, r0, lsr #22 │ │ │ │ @ instruction: 0x01136bb0 │ │ │ │ - @ instruction: 0x009675d4 │ │ │ │ - adceq r8, r2, ip, asr #2 │ │ │ │ - ldrdeq r4, [lr], r4 @ │ │ │ │ - addeq r4, lr, ip, ror #19 │ │ │ │ + addseq r7, r6, r4, asr #11 │ │ │ │ + adceq r8, r2, ip, lsr r1 │ │ │ │ + addeq r4, lr, r4, asr #19 │ │ │ │ + ldrdeq r4, [lr], ip │ │ │ │ │ │ │ │ 002d2310 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r2, r1 │ │ │ │ @@ -85995,21 +85995,21 @@ │ │ │ │ ldr r1, [pc, #220] @ 2d241c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5de14 │ │ │ │ + bl b5de0c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #3] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d23d4 │ │ │ │ add r1, sp, #3 │ │ │ │ - bl 935218 │ │ │ │ + bl 935210 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2d23f8 │ │ │ │ ldrb r3, [sp, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d23e0 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -86027,36 +86027,36 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 92a044 │ │ │ │ + bl 92a03c │ │ │ │ mov r1, r0 │ │ │ │ b 2d2384 │ │ │ │ ldr r1, [pc, #60] @ 2d2424 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ b 2d2390 │ │ │ │ ldr r1, [pc, #40] @ 2d2428 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ b 2d2390 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, asr #21 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq fp, r7, r0, asr #26 │ │ │ │ + addseq fp, r7, r0, lsr sp │ │ │ │ tsteq r3, r4, ror #20 │ │ │ │ - addeq r4, lr, r0, lsr #18 │ │ │ │ - addeq r4, lr, r4, ror #17 │ │ │ │ + addeq r4, lr, r0, lsl r9 │ │ │ │ + ldrdeq r4, [lr], r4 @ │ │ │ │ │ │ │ │ 002d242c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #148] @ 2d24d8 │ │ │ │ @@ -86068,19 +86068,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 2d24e0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5dc1c │ │ │ │ + bl b5dc14 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 93702c │ │ │ │ + bl 937024 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d8df8 │ │ │ │ ldr r2, [pc, #76] @ 2d24e4 │ │ │ │ ldr r3, [pc, #64] @ 2d24dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -86096,15 +86096,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, lsr #19 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r0, pc, ip, asr #10 │ │ │ │ + addeq r0, pc, ip, lsr r5 @ │ │ │ │ tsteq r3, r4, ror #18 │ │ │ │ │ │ │ │ 002d24e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -86117,19 +86117,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 2d259c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5dc1c │ │ │ │ + bl b5dc14 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 93717c │ │ │ │ + bl 937174 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d8df8 │ │ │ │ ldr r2, [pc, #76] @ 2d25a0 │ │ │ │ ldr r3, [pc, #64] @ 2d2598 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -86145,15 +86145,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011368f0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r5, r3, r0, lsl #26 │ │ │ │ + @ instruction: 0x00935cf0 │ │ │ │ tsteq r3, r8, lsr #17 │ │ │ │ │ │ │ │ 002d25a4 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ @@ -86165,43 +86165,43 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 27e3f0 │ │ │ │ ldr r8, [pc, #120] @ 2d2654 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b9a0b0 │ │ │ │ + bl b9a0a8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 930f74 │ │ │ │ + bl 930f6c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2d2648 │ │ │ │ mov r4, r9 │ │ │ │ b 2d2610 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d2648 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 930b40 │ │ │ │ + bl 930b38 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ bl 27ea50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d2604 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl b9a050 │ │ │ │ + bl b9a048 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d2610 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 27e0f0 │ │ │ │ - addeq r4, lr, r4, asr r7 │ │ │ │ + addeq r4, lr, r4, asr #14 │ │ │ │ │ │ │ │ 002d2658 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -86210,19 +86210,19 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 27e3f0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b9a0b0 │ │ │ │ + bl b9a0a8 │ │ │ │ ldr r0, [pc, #112] @ 2d270c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a98964 │ │ │ │ + bl a9895c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2d2700 │ │ │ │ ldr r8, [pc, #92] @ 2d2710 │ │ │ │ mov r4, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2d26c8 │ │ │ │ ldr r4, [r4] │ │ │ │ @@ -86234,26 +86234,26 @@ │ │ │ │ mov r1, r8 │ │ │ │ bl 27d13c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d26bc │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl b9a050 │ │ │ │ + bl b9a048 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d26c8 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b18a58 │ │ │ │ - addeq r4, lr, r0, lsr #13 │ │ │ │ - umulleq r4, lr, r4, r6 │ │ │ │ + b b18a50 │ │ │ │ + umulleq r4, lr, r0, r6 │ │ │ │ + addeq r4, lr, r4, lsl #13 │ │ │ │ ldr r0, [pc, #4] @ 2d2720 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adcseq r0, r1, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 2d27c0 │ │ │ │ ldr r2, [pc, #132] @ 2d27c4 │ │ │ │ @@ -86261,44 +86261,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #100] @ 2d27cc │ │ │ │ ldr r1, [pc, #100] @ 2d27d0 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #68] @ 2d27d4 │ │ │ │ ldr r3, [pc, #68] @ 2d27d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r7, [r2], ip @ │ │ │ │ - addeq r4, lr, r4, lsl #12 │ │ │ │ - ldrdeq r4, [lr], ip │ │ │ │ - addeq r4, lr, r8, lsl #12 │ │ │ │ - addeq r4, lr, r0, lsr #12 │ │ │ │ + adceq r7, r2, ip, ror #25 │ │ │ │ + strdeq r4, [lr], r4 @ │ │ │ │ + addeq r4, lr, ip, asr #11 │ │ │ │ + strdeq r4, [lr], r8 │ │ │ │ + addeq r4, lr, r0, lsl r6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 2d2870 │ │ │ │ @@ -86308,15 +86308,15 @@ │ │ │ │ ldr r1, [pc, #116] @ 2d2878 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2848 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -86328,21 +86328,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 2d2880 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2d2828 │ │ │ │ - adceq r7, r2, ip, asr #24 │ │ │ │ - umulleq r4, lr, ip, r5 │ │ │ │ - @ instruction: 0x008e45b4 │ │ │ │ - umulleq r4, lr, ip, r5 │ │ │ │ - addeq r4, lr, ip, ror r5 │ │ │ │ + adceq r7, r2, ip, lsr ip │ │ │ │ + addeq r4, lr, ip, lsl #11 │ │ │ │ + addeq r4, lr, r4, lsr #11 │ │ │ │ + addeq r4, lr, ip, lsl #11 │ │ │ │ + addeq r4, lr, ip, ror #10 │ │ │ │ │ │ │ │ 002d2884 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #956] @ 2d2c58 │ │ │ │ @@ -86359,15 +86359,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr fp, [pc, #900] @ 2d2c6c │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #896] @ 2d2c70 │ │ │ │ add fp, pc, fp │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ @@ -86468,27 +86468,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #452] @ 2d2c84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d2994 │ │ │ │ bl 27e144 │ │ │ │ ldr r3, [pc, #436] @ 2d2c88 │ │ │ │ ldr ip, [pc, #436] @ 2d2c8c │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #432] @ 2d2c90 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -86496,15 +86496,15 @@ │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b 2d29d4 │ │ │ │ ldr r3, [pc, #380] @ 2d2c94 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -86521,22 +86521,22 @@ │ │ │ │ beq 2d2c28 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2d2c98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2d2910 │ │ │ │ ldr r3, [pc, #264] @ 2d2c9c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d29cc │ │ │ │ @@ -86555,63 +86555,63 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2d2ca0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d29cc │ │ │ │ ldr r0, [pc, #140] @ 2d2ca4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d2994 │ │ │ │ ldr r0, [pc, #120] @ 2d2ca8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2d2910 │ │ │ │ ldr r0, [pc, #100] @ 2d2cac │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d29cc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - adceq r7, r2, r4, lsr #23 │ │ │ │ + umlaleq r7, r2, r4, fp │ │ │ │ tsteq r3, ip, asr #10 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrdeq r4, [lr], ip │ │ │ │ - addeq r4, lr, r0, lsl #10 │ │ │ │ + addeq r4, lr, ip, asr #9 │ │ │ │ + strdeq r4, [lr], r0 │ │ │ │ tsteq r3, r0, lsl r5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r0, lsr #8 │ │ │ │ andeq r3, r0, r0, asr #14 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r4, lr, r8, ror #7 │ │ │ │ - adceq r7, r2, r0, ror #18 │ │ │ │ - addeq r4, lr, r0, lsr #7 │ │ │ │ - addeq r4, lr, r8, ror #5 │ │ │ │ + ldrdeq r4, [lr], r8 │ │ │ │ + adceq r7, r2, r0, asr r9 │ │ │ │ + umulleq r4, lr, r0, r3 │ │ │ │ + ldrdeq r4, [lr], r8 │ │ │ │ @ instruction: 0x000071bc │ │ │ │ - umulleq r4, lr, r0, r2 │ │ │ │ + addeq r4, lr, r0, lsl #5 │ │ │ │ andeq r4, r0, r0, asr #6 │ │ │ │ - addeq r4, lr, ip, lsr r3 │ │ │ │ - addeq r4, lr, r0, ror #5 │ │ │ │ - addeq r4, lr, ip, lsl r2 │ │ │ │ - addeq r4, lr, r0, lsr r3 │ │ │ │ + addeq r4, lr, ip, lsr #6 │ │ │ │ + ldrdeq r4, [lr], r0 │ │ │ │ + addeq r4, lr, ip, lsl #4 │ │ │ │ + addeq r4, lr, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 2d2d00 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #52] @ 2d2d04 │ │ │ │ @@ -86619,28 +86619,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2d2884 │ │ │ │ - adceq r7, r2, r0, ror r7 │ │ │ │ - addeq r4, lr, r8, asr #5 │ │ │ │ - addeq r4, lr, ip, ror #5 │ │ │ │ + adceq r7, r2, r0, ror #14 │ │ │ │ + @ instruction: 0x008e42b8 │ │ │ │ + ldrdeq r4, [lr], ip │ │ │ │ │ │ │ │ 002d2d0c : │ │ │ │ add r1, r0, #4 │ │ │ │ ldr r0, [pc, #4] @ 2d2d1c │ │ │ │ add r0, pc, r0 │ │ │ │ - b b76fe0 │ │ │ │ + b b76fd8 │ │ │ │ @ instruction: 0x0122292c │ │ │ │ │ │ │ │ 002d2d20 : │ │ │ │ cmp r1, #2 │ │ │ │ bhi 2d2d60 │ │ │ │ ldr r3, [pc, #68] @ 2d2d74 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -86721,23 +86721,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 2d2fe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d2eac │ │ │ │ ldr r3, [pc, #312] @ 2d2fd4 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d2efc │ │ │ │ mov r4, #1 │ │ │ │ @@ -86779,55 +86779,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mvn ip, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2d2fec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d2ea8 │ │ │ │ ldr r0, [pc, #96] @ 2d2ff0 │ │ │ │ mvn r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d2ea8 │ │ │ │ ldr r0, [pc, #72] @ 2d2ff4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d2eac │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, rrx │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r4, asr r0 │ │ │ │ @ instruction: 0x0122287c │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r4, r0, r8, lsr #28 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - umulleq r4, lr, r4, r1 │ │ │ │ + addeq r4, lr, r4, lsl #3 │ │ │ │ tsteq r3, r8, asr #30 │ │ │ │ - addeq r4, lr, r0, lsr #1 │ │ │ │ - addeq r4, lr, r4, asr #1 │ │ │ │ - addeq r4, lr, r8, lsr #1 │ │ │ │ + umulleq r4, lr, r0, r0 │ │ │ │ + strheq r4, [lr], r4 @ │ │ │ │ + umulleq r4, lr, r8, r0 │ │ │ │ │ │ │ │ 002d2ff8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ @@ -86851,15 +86851,15 @@ │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d311c │ │ │ │ ldr r5, [pc, #292] @ 2d3188 │ │ │ │ add r1, sp, #4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7704c │ │ │ │ + bl b77044 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r5, r4 │ │ │ │ beq 2d30d8 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -86925,20 +86925,20 @@ │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r3, r4, ror #27 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrdeq r2, [r2, -ip]! │ │ │ │ @ instruction: 0x0122257c │ │ │ │ tsteq r3, ip, lsl sp │ │ │ │ - adceq r7, r2, ip, lsr #7 │ │ │ │ - umulleq r3, lr, ip, lr │ │ │ │ - addeq r3, lr, ip, ror #30 │ │ │ │ - adceq r7, r2, r4, lsl #7 │ │ │ │ - addeq r3, lr, r4, ror lr │ │ │ │ - addeq r3, lr, r0, lsl pc │ │ │ │ + umlaleq r7, r2, ip, r3 │ │ │ │ + addeq r3, lr, ip, lsl #29 │ │ │ │ + addeq r3, lr, ip, asr pc │ │ │ │ + adceq r7, r2, r4, ror r3 │ │ │ │ + addeq r3, lr, r4, ror #28 │ │ │ │ + addeq r3, lr, r0, lsl #30 │ │ │ │ │ │ │ │ 002d31ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -87006,15 +87006,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq 2d32cc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne 2d329c │ │ │ │ add r0, r7, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b77010 │ │ │ │ + b b77008 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cd70 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ stm r0, {r1, r3} │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -87137,17 +87137,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d34b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r7, r2, r8, asr r0 │ │ │ │ - addeq r3, lr, r8, asr #22 │ │ │ │ - addeq r3, lr, ip, lsr ip │ │ │ │ + adceq r7, r2, r8, asr #32 │ │ │ │ + addeq r3, lr, r8, lsr fp │ │ │ │ + addeq r3, lr, ip, lsr #24 │ │ │ │ │ │ │ │ 002d34b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #356] @ 2d3634 │ │ │ │ @@ -87185,15 +87185,15 @@ │ │ │ │ strne r2, [r3, #16] │ │ │ │ ldr r3, [pc, #252] @ 2d3650 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #16] │ │ │ │ - bl b7704c │ │ │ │ + bl b77044 │ │ │ │ ldr r2, [pc, #228] @ 2d3654 │ │ │ │ ldr r3, [pc, #196] @ 2d3638 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -87224,41 +87224,41 @@ │ │ │ │ beq 2d3620 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2d3664 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d3510 │ │ │ │ ldr r0, [pc, #64] @ 2d3668 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d3510 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, lsr #18 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r8, lsl r9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x01222128 │ │ │ │ @ instruction: 0x01222120 │ │ │ │ @ instruction: 0x01222108 │ │ │ │ strdeq r2, [r2, -r0]! │ │ │ │ tsteq r3, ip, lsl #17 │ │ │ │ @ instruction: 0x00001bb4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrdeq r3, [lr], ip │ │ │ │ - strdeq r3, [lr], r4 │ │ │ │ + addeq r3, lr, ip, asr #21 │ │ │ │ + addeq r3, lr, r4, ror #21 │ │ │ │ │ │ │ │ 002d366c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -87306,20 +87306,20 @@ │ │ │ │ bl 27f650 │ │ │ │ mov r2, #1 │ │ │ │ b 2d36dc │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2d3744 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adcseq pc, r0, r8, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 2d3758 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adcseq pc, r0, r8, ror sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #128] @ 2d37f4 │ │ │ │ ldr r3, [pc, #128] @ 2d37f8 │ │ │ │ @@ -87330,45 +87330,45 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r1, r3] │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9341a4 │ │ │ │ + bl 93419c │ │ │ │ ldr r3, [pc, #84] @ 2d3800 │ │ │ │ ldr r2, [pc, #84] @ 2d3804 │ │ │ │ ldr r1, [pc, #84] @ 2d3808 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 931dac │ │ │ │ + bl 931da4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r3, r0, lsl #13 │ │ │ │ andeq r6, r0, r4, asr #20 │ │ │ │ - addseq r0, r1, r0, ror #9 │ │ │ │ + @ instruction: 0x009104d0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - addeq r3, lr, ip, ror r9 │ │ │ │ - addseq r8, r2, r4, lsl #19 │ │ │ │ + addeq r3, lr, ip, ror #18 │ │ │ │ + addseq r8, r2, r4, ror r9 │ │ │ │ ldr r0, [pc, #4] @ 2d3818 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b75750 │ │ │ │ - addeq r3, lr, ip, lsr #18 │ │ │ │ + b b75748 │ │ │ │ + addeq r3, lr, ip, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -87456,39 +87456,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2d39f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d3904 │ │ │ │ ldr r0, [pc, #52] @ 2d39f8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d3904 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, lsr r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r0, lsl r5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r8, ror #9 │ │ │ │ andeq r2, r0, r0, ror #20 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x008e37b8 │ │ │ │ - ldrdeq r3, [lr], r4 │ │ │ │ + addeq r3, lr, r8, lsr #15 │ │ │ │ + addeq r3, lr, r4, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #452] @ 2d3bd8 │ │ │ │ ldr r2, [pc, #452] @ 2d3bdc │ │ │ │ ldr r4, [r0, #28] │ │ │ │ @@ -87533,18 +87533,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d3a88 │ │ │ │ ldrd r2, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ cmpeq r2, r7 │ │ │ │ bne 2d3b1c │ │ │ │ mov r0, #0 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [pc, #272] @ 2d3be8 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ ldr r2, [pc, #264] @ 2d3bec │ │ │ │ ldr r3, [pc, #244] @ 2d3bdc │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -87552,15 +87552,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2d3bd4 │ │ │ │ adds r2, r0, r7 │ │ │ │ adc r3, r4, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8e690 │ │ │ │ + b b8e688 │ │ │ │ ldr r3, [pc, #204] @ 2d3bf0 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d3ac8 │ │ │ │ @@ -87582,44 +87582,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2d3c00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d3ac8 │ │ │ │ ldr r7, [pc, #40] @ 2d3be4 │ │ │ │ mov r4, #0 │ │ │ │ b 2d3ab8 │ │ │ │ ldr r0, [pc, #60] @ 2d3c04 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d3ac8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, ror #7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r0, asr #7 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ tsteq r3, r8, lsl r3 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ + addeq r3, lr, r0, lsl #12 │ │ │ │ addeq r3, lr, r0, lsl r6 │ │ │ │ - addeq r3, lr, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -87645,15 +87645,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d3c60 │ │ │ │ mov r0, r4 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d088 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -87668,27 +87668,27 @@ │ │ │ │ ldr r3, [pc, #76] @ 2d3d20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5] │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [pc, #32] @ 2d3d20 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8e690 │ │ │ │ + b b8e688 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 2d3de8 │ │ │ │ @@ -87696,75 +87696,75 @@ │ │ │ │ ldr r1, [pc, #172] @ 2d3df0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ str r3, [r4, #28] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2d3d78 │ │ │ │ bl 2d38b4 │ │ │ │ ldr r5, [r4, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ beq 2d3d9c │ │ │ │ mov r0, r5 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d088 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ beq 2d3dc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 27d088 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq r6, r2, ip, ror #15 │ │ │ │ - @ instruction: 0x008e34bc │ │ │ │ - ldrdeq r3, [lr], r0 │ │ │ │ + ldrdeq r6, [r2], ip @ │ │ │ │ + addeq r3, lr, ip, lsr #9 │ │ │ │ + addeq r3, lr, r0, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #596] @ 2d4060 │ │ │ │ ldr r2, [pc, #596] @ 2d4064 │ │ │ │ ldr r1, [pc, #596] @ 2d4068 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #568] @ 2d406c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2d3ff8 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl b8b0e0 │ │ │ │ + bl b8b0d8 │ │ │ │ mvn r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cd70 │ │ │ │ ldr ip, [pc, #520] @ 2d4070 │ │ │ │ ldr r6, [pc, #520] @ 2d4074 │ │ │ │ @@ -87772,48 +87772,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #512] @ 2d4078 │ │ │ │ mov r1, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r5, r0 │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d3fbc │ │ │ │ ldr r7, [pc, #472] @ 2d407c │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d3f64 │ │ │ │ mov r0, #5 │ │ │ │ - bl 92a930 │ │ │ │ + bl 92a928 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d3f64 │ │ │ │ ldr r5, [r6] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d3eec │ │ │ │ b 2d3f00 │ │ │ │ ldr r5, [r5, #136] @ 0x88 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d3f00 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d3edc │ │ │ │ ldr r1, [pc, #376] @ 2d4080 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d400c │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -87890,23 +87890,23 @@ │ │ │ │ bne 2d4034 │ │ │ │ b 2d3f9c │ │ │ │ ldr r3, [pc, #52] @ 2d4088 │ │ │ │ add r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ b 2d3f3c │ │ │ │ - adceq r6, r2, ip, lsl r7 │ │ │ │ - strdeq r3, [lr], r0 │ │ │ │ - addeq r3, lr, r4, lsl #8 │ │ │ │ + adceq r6, r2, ip, lsl #14 │ │ │ │ + addeq r3, lr, r0, ror #7 │ │ │ │ + strdeq r3, [lr], r4 │ │ │ │ @ instruction: 0x01221820 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ tsteq r4, r4, asr #13 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - addeq r3, lr, ip, lsl #7 │ │ │ │ - addeq r3, lr, r8, lsr #6 │ │ │ │ + addeq r3, lr, ip, ror r3 │ │ │ │ + addeq r3, lr, r8, lsl r3 │ │ │ │ @ instruction: 0x011455d0 │ │ │ │ tsteq r4, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 2d40f0 │ │ │ │ @@ -87918,96 +87918,96 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #148 @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b5509c │ │ │ │ - adceq r6, r2, r0, lsl #9 │ │ │ │ - addeq r3, lr, r4, ror r1 │ │ │ │ - addeq r3, lr, r8, asr #2 │ │ │ │ + b b55094 │ │ │ │ + adceq r6, r2, r0, ror r4 │ │ │ │ + addeq r3, lr, r4, ror #2 │ │ │ │ + addeq r3, lr, r8, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 2d417c │ │ │ │ ldr r2, [pc, #104] @ 2d4180 │ │ │ │ ldr r1, [pc, #104] @ 2d4184 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2d415c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9312ec │ │ │ │ + b 9312e4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq r6, r2, r8, lsl r4 │ │ │ │ - addeq r3, lr, r4, ror #1 │ │ │ │ - addeq r3, lr, r4, lsl #2 │ │ │ │ + adceq r6, r2, r8, lsl #8 │ │ │ │ + ldrdeq r3, [lr], r4 │ │ │ │ + strdeq r3, [lr], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r1, #0 │ │ │ │ beq 2d41f0 │ │ │ │ ldr r5, [pc, #92] @ 2d420c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, r0 │ │ │ │ beq 2d41f0 │ │ │ │ ldr r0, [pc, #68] @ 2d4210 │ │ │ │ ldr r2, [pc, #68] @ 2d4214 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - addeq r3, lr, r4, lsl #1 │ │ │ │ - adceq r6, r2, r4, ror #6 │ │ │ │ - addeq r3, lr, ip, lsr #32 │ │ │ │ + addeq r3, lr, r4, ror r0 │ │ │ │ + adceq r6, r2, r4, asr r3 │ │ │ │ + addeq r3, lr, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -88028,24 +88028,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8b2dc │ │ │ │ + b b8b2d4 │ │ │ │ │ │ │ │ 002d428c : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - b b8b2dc │ │ │ │ + b b8b2d4 │ │ │ │ │ │ │ │ 002d42a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -88068,41 +88068,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8b2dc │ │ │ │ + b b8b2d4 │ │ │ │ │ │ │ │ 002d431c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8b3e0 │ │ │ │ + bl b8b3d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d4358 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8b0f8 │ │ │ │ - bl b89d00 │ │ │ │ + b b8b0f0 │ │ │ │ + bl b89cf8 │ │ │ │ ldr r3, [pc, #20] @ 2d4378 │ │ │ │ ldr r1, [pc, #20] @ 2d437c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl b88d94 │ │ │ │ + bl b88d8c │ │ │ │ b 2d4344 │ │ │ │ - addeq r2, lr, r4, ror #29 │ │ │ │ + ldrdeq r2, [lr], r4 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ │ │ │ │ 002d4380 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -88127,23 +88127,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ mov r1, #1 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [pc, #176] @ 2d44b0 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8e690 │ │ │ │ + b b8e688 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ blt 2d4468 │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -88155,15 +88155,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx r2 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8e278 │ │ │ │ + b b8e270 │ │ │ │ ldr r3, [pc, #68] @ 2d44b4 │ │ │ │ ldr r1, [pc, #68] @ 2d44b8 │ │ │ │ ldr r0, [pc, #68] @ 2d44bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ @@ -88175,20 +88175,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - strheq r6, [r2], ip @ │ │ │ │ - addeq r2, lr, r8, ror #27 │ │ │ │ - addeq r2, lr, r0, lsl #28 │ │ │ │ - umlaleq r6, r2, r8, r0 │ │ │ │ - addeq r2, lr, r4, asr #27 │ │ │ │ - ldrdeq r2, [lr], r0 │ │ │ │ + adceq r6, r2, ip, lsr #1 │ │ │ │ + ldrdeq r2, [lr], r8 │ │ │ │ + strdeq r2, [lr], r0 │ │ │ │ + adceq r6, r2, r8, lsl #1 │ │ │ │ + @ instruction: 0x008e2db4 │ │ │ │ + addeq r2, lr, r0, asr #27 │ │ │ │ │ │ │ │ 002d44cc : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002d44d4 : │ │ │ │ str r1, [r0, #88] @ 0x58 │ │ │ │ @@ -88254,16 +88254,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r5, r2, r4, ror #31 │ │ │ │ - @ instruction: 0x00a25fb4 │ │ │ │ + ldrdeq r5, [r2], r4 @ │ │ │ │ + adceq r5, r2, r4, lsr #31 │ │ │ │ │ │ │ │ 002d45c8 : │ │ │ │ cmp r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -88310,17 +88310,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1344 @ 0x540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a25ebc │ │ │ │ - addeq r2, lr, r4, ror #23 │ │ │ │ - addeq r2, lr, r0, lsl ip │ │ │ │ + adceq r5, r2, ip, lsr #29 │ │ │ │ + ldrdeq r2, [lr], r4 │ │ │ │ + addeq r2, lr, r0, lsl #24 │ │ │ │ │ │ │ │ 002d469c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -88409,30 +88409,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2d48ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d4708 │ │ │ │ ldr r0, [pc, #112] @ 2d48b0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d4708 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 2d48b4 │ │ │ │ ldr r1, [pc, #80] @ 2d48b8 │ │ │ │ ldr r0, [pc, #80] @ 2d48bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ @@ -88443,23 +88443,23 @@ │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r3, r0, asr #14 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, ip, lsl #14 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x011346b8 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - addeq r2, lr, r4, lsr #23 │ │ │ │ + umulleq r2, lr, r4, fp │ │ │ │ andeq r7, r0, r8, rrx │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r2, lr, ip, lsl #21 │ │ │ │ - addeq r2, lr, r0, asr #21 │ │ │ │ - adceq r5, r2, r8, asr #25 │ │ │ │ - addeq r2, lr, ip, ror #19 │ │ │ │ - ldrdeq r2, [lr], r4 │ │ │ │ + addeq r2, lr, ip, ror sl │ │ │ │ + @ instruction: 0x008e2ab0 │ │ │ │ + @ instruction: 0x00a25cb8 │ │ │ │ + ldrdeq r2, [lr], ip │ │ │ │ + addeq r2, lr, r4, asr #21 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ │ │ │ │ 002d48c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -88521,41 +88521,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2d4a30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d4918 │ │ │ │ ldr r0, [pc, #60] @ 2d4a34 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d4918 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, lsr #10 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r0, lsl #10 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ tsteq r3, r0, asr #9 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r2, lr, r0, lsl #19 │ │ │ │ - umulleq r2, lr, r8, r9 │ │ │ │ + addeq r2, lr, r0, ror r9 │ │ │ │ + addeq r2, lr, r8, lsl #19 │ │ │ │ │ │ │ │ 002d4a38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #304] @ 2d4b80 │ │ │ │ @@ -88617,39 +88617,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2d4ba0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d4a94 │ │ │ │ ldr r0, [pc, #52] @ 2d4ba4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d4a94 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, lsr #7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r0, lsl #7 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r0, asr r3 │ │ │ │ @ instruction: 0x000024b0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r2, lr, r4, asr r8 │ │ │ │ - addeq r2, lr, r8, ror r8 │ │ │ │ + addeq r2, lr, r4, asr #16 │ │ │ │ + addeq r2, lr, r8, ror #16 │ │ │ │ │ │ │ │ 002d4ba8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -88743,17 +88743,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, lsr r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r5, r2, r0, asr #18 │ │ │ │ + adceq r5, r2, r0, lsr r9 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r6, r2, r0, ror #1 │ │ │ │ + ldrdeq r6, [r2], r0 @ │ │ │ │ tsteq r3, ip, lsl #2 │ │ │ │ │ │ │ │ 002d4d44 : │ │ │ │ cmp r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 2d38b4 │ │ │ │ @@ -88781,23 +88781,23 @@ │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ bcs 2d4f00 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl bb2e4c │ │ │ │ + bl bb2e44 │ │ │ │ add r4, sl, sl, lsl #1 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ lsl r6, r4, #2 │ │ │ │ mov r1, r3 │ │ │ │ add r4, r5, r4, lsl #2 │ │ │ │ str r0, [r5, r6] │ │ │ │ mov r0, r2 │ │ │ │ - bl bb2e4c │ │ │ │ + bl bb2e44 │ │ │ │ cmp r9, #0 │ │ │ │ streq sl, [r4, #8] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 2d4e84 │ │ │ │ @@ -88881,18 +88881,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #32] @ 2d4f54 │ │ │ │ str sl, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b74a48 │ │ │ │ - adceq r5, r2, r8, lsl r6 │ │ │ │ - strdeq r2, [lr], r4 │ │ │ │ - addeq r2, lr, r8, lsr r3 │ │ │ │ + b b74a40 │ │ │ │ + adceq r5, r2, r8, lsl #12 │ │ │ │ + addeq r2, lr, r4, ror #9 │ │ │ │ + addeq r2, lr, r8, lsr #6 │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ │ │ │ │ 002d4f58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88906,31 +88906,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #52] @ 2d4fd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ ldr r3, [pc, #36] @ 2d4fd8 │ │ │ │ ldr r1, [pc, #36] @ 2d4fdc │ │ │ │ ldr r0, [pc, #36] @ 2d4fe0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1456 @ 0x5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #668 @ 0x29c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addeq r2, lr, r4, lsr #9 │ │ │ │ - adceq r5, r2, r8, ror r5 │ │ │ │ - addeq r2, lr, r0, lsr #5 │ │ │ │ - addeq lr, pc, r4, ror #1 │ │ │ │ + umulleq r2, lr, r4, r4 │ │ │ │ + adceq r5, r2, r8, ror #10 │ │ │ │ + umulleq r2, lr, r0, r2 │ │ │ │ + ldrdeq lr, [pc], r4 │ │ │ │ │ │ │ │ 002d4fe4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #1476] @ 2d55c0 │ │ │ │ @@ -89023,27 +89023,27 @@ │ │ │ │ beq 2d54dc │ │ │ │ cmp r3, #2 │ │ │ │ beq 2d539c │ │ │ │ ldr r5, [pc, #1136] @ 2d55d4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ beq 2d52f4 │ │ │ │ ldr ip, [pc, #1108] @ 2d55d8 │ │ │ │ ldr r2, [pc, #1108] @ 2d55dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d51f0 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2d51d0 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ @@ -89094,15 +89094,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #880] @ 2d55f4 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r6, [pc, #868] @ 2d55f8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2d5504 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -89124,27 +89124,27 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d381c │ │ │ │ b 2d515c │ │ │ │ ldr r5, [pc, #776] @ 2d5604 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d51f0 │ │ │ │ ldr ip, [pc, #756] @ 2d5608 │ │ │ │ ldr r2, [pc, #756] @ 2d560c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #1552 @ 0x610 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ bl 2e3f0c │ │ │ │ b 2d51f0 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d54cc │ │ │ │ mov r0, r4 │ │ │ │ @@ -89161,15 +89161,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #652] @ 2d561c │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2d528c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2d515c │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ @@ -89205,15 +89205,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #492] @ 2d562c │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2d528c │ │ │ │ ldr r3, [pc, #476] @ 2d5630 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d5040 │ │ │ │ ldr r3, [pc, #460] @ 2d5634 │ │ │ │ @@ -89230,22 +89230,22 @@ │ │ │ │ beq 2d557c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2d563c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d5040 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d5108 │ │ │ │ b 2d535c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -89287,15 +89287,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ b 2d5560 │ │ │ │ ldr r0, [pc, #196] @ 2d5648 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d5040 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 2d564c │ │ │ │ ldr r1, [pc, #172] @ 2d5650 │ │ │ │ ldr r0, [pc, #172] @ 2d5654 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ @@ -89305,47 +89305,47 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r3, r0, lsl #28 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r8, ror #27 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x0122060c │ │ │ │ - addeq r2, lr, ip, asr #1 │ │ │ │ - adceq r5, r2, ip, lsr #7 │ │ │ │ - addeq r2, lr, r8, ror r0 │ │ │ │ + strheq r2, [lr], ip │ │ │ │ + umlaleq r5, r2, ip, r3 │ │ │ │ + addeq r2, lr, r8, rrx │ │ │ │ tsteq r3, r4, lsl #24 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - adceq r5, r2, r8, asr #5 │ │ │ │ - ldrdeq r1, [lr], ip │ │ │ │ - addeq r2, lr, r0, ror r2 │ │ │ │ + @ instruction: 0x00a252b8 │ │ │ │ + addeq r1, lr, ip, asr #31 │ │ │ │ + addeq r2, lr, r0, ror #4 │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ smlawteq r2, r0, r3, r0 │ │ │ │ smlawbeq r2, ip, r3, r0 │ │ │ │ @ instruction: 0x0122037c │ │ │ │ - addeq r2, lr, r8, ror #4 │ │ │ │ - adceq r5, r2, ip, lsl r2 │ │ │ │ - addeq r1, lr, r8, ror #29 │ │ │ │ - @ instruction: 0x00a251bc │ │ │ │ - @ instruction: 0x008e21b8 │ │ │ │ - ldrdeq r1, [lr], r0 │ │ │ │ + addeq r2, lr, r8, asr r2 │ │ │ │ + adceq r5, r2, ip, lsl #4 │ │ │ │ + ldrdeq r1, [lr], r8 │ │ │ │ + adceq r5, r2, ip, lsr #3 │ │ │ │ + addeq r2, lr, r8, lsr #3 │ │ │ │ + addeq r1, lr, r0, asr #29 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - adceq r5, r2, ip, lsl #2 │ │ │ │ - addeq r2, lr, r4, ror #1 │ │ │ │ - addeq r1, lr, r0, lsr #28 │ │ │ │ + strdeq r5, [r2], ip @ │ │ │ │ + ldrdeq r2, [lr], r4 │ │ │ │ + addeq r1, lr, r0, lsl lr │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ andeq r4, r0, r0, asr #2 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x008e1fb8 │ │ │ │ - adceq r5, r2, r4, lsr #32 │ │ │ │ - strdeq r4, [r2], ip @ │ │ │ │ - addeq r1, lr, ip, lsr #30 │ │ │ │ - adceq r4, r2, ip, lsl #31 │ │ │ │ - @ instruction: 0x008e1cb0 │ │ │ │ - @ instruction: 0x008e1eb8 │ │ │ │ + addeq r1, lr, r8, lsr #31 │ │ │ │ + adceq r5, r2, r4, lsl r0 │ │ │ │ + adceq r4, r2, ip, ror #31 │ │ │ │ + addeq r1, lr, ip, lsl pc │ │ │ │ + adceq r4, r2, ip, ror pc │ │ │ │ + addeq r1, lr, r0, lsr #25 │ │ │ │ + addeq r1, lr, r8, lsr #29 │ │ │ │ @ instruction: 0x000002b1 │ │ │ │ │ │ │ │ 002d565c : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -89360,15 +89360,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ ldr r0, [r1, #8] │ │ │ │ ldr ip, [r1, #12] │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r3, ip │ │ │ │ ldr r0, [r1] │ │ │ │ - b b8e690 │ │ │ │ + b b8e688 │ │ │ │ │ │ │ │ 002d56ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 2d5814 │ │ │ │ @@ -89437,40 +89437,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2d5834 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d5700 │ │ │ │ ldr r0, [pc, #56] @ 2d5838 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d5700 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, lsr r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r8, lsl r7 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x011336b4 │ │ │ │ andeq r2, r0, ip, lsl #2 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r1, lr, r8, lsl #27 │ │ │ │ - @ instruction: 0x008e1db0 │ │ │ │ + addeq r1, lr, r8, ror sp │ │ │ │ + addeq r1, lr, r0, lsr #27 │ │ │ │ │ │ │ │ 002d583c : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ @@ -89502,17 +89502,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1600 @ 0x640 │ │ │ │ ldr r2, [pc, #24] @ 2d58d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r4, r2, r4, lsl #25 │ │ │ │ - addeq r1, lr, r8, lsr #19 │ │ │ │ - addeq r1, lr, r0, lsr #26 │ │ │ │ + adceq r4, r2, r4, ror ip │ │ │ │ + umulleq r1, lr, r8, r9 │ │ │ │ + addeq r1, lr, r0, lsl sp │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002d58d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89541,24 +89541,24 @@ │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [pc, #76] @ 2d59b4 │ │ │ │ mov r3, #0 │ │ │ │ rsbs r4, r6, #0 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ and r4, r4, #1000 @ 0x3e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8e690 │ │ │ │ + bl b8e688 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ @@ -89671,19 +89671,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ ldr r2, [pc, #32] @ 2d5b70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r4, r2, r0, asr sl │ │ │ │ - adceq r4, r2, r8, lsl sl │ │ │ │ - strdeq r4, [r2], r0 @ │ │ │ │ - addeq r1, lr, r4, lsl r7 │ │ │ │ - addeq r1, lr, r8, lsr #21 │ │ │ │ + adceq r4, r2, r0, asr #20 │ │ │ │ + adceq r4, r2, r8, lsl #20 │ │ │ │ + adceq r4, r2, r0, ror #19 │ │ │ │ + addeq r1, lr, r4, lsl #14 │ │ │ │ + umulleq r1, lr, r8, sl │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ │ │ │ │ 002d5b74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89879,15 +89879,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r7, [r0, #156] @ 0x9c │ │ │ │ str r8, [r0, #160] @ 0xa0 │ │ │ │ strb r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2d5eec │ │ │ │ @@ -89917,17 +89917,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrdeq r4, [r2], ip @ │ │ │ │ - addeq r1, lr, r8, asr #7 │ │ │ │ - addeq r1, lr, r8, lsr #7 │ │ │ │ + adceq r4, r2, ip, asr #13 │ │ │ │ + @ instruction: 0x008e13b8 │ │ │ │ + umulleq r1, lr, r8, r3 │ │ │ │ │ │ │ │ 002d5f18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #196] @ 2d5ff4 │ │ │ │ @@ -89938,15 +89938,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 2d84c0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d84a8 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ @@ -89977,17 +89977,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq r4, [r2], r8 @ │ │ │ │ - addeq r1, lr, r4, asr #5 │ │ │ │ - addeq r1, lr, r8, ror #5 │ │ │ │ + adceq r4, r2, r8, ror #11 │ │ │ │ + @ instruction: 0x008e12b4 │ │ │ │ + ldrdeq r1, [lr], r8 │ │ │ │ │ │ │ │ 002d6000 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6018 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -90002,17 +90002,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ ldr r2, [pc, #24] @ 2d605c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - strdeq r4, [r2], ip @ │ │ │ │ - addeq r1, lr, r0, lsr #4 │ │ │ │ - ldrdeq r1, [lr], r0 │ │ │ │ + adceq r4, r2, ip, ror #9 │ │ │ │ + addeq r1, lr, r0, lsl r2 │ │ │ │ + addeq r1, lr, r0, asr #11 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ │ │ │ │ 002d6060 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6078 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -90028,17 +90028,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1696 @ 0x6a0 │ │ │ │ ldr r2, [pc, #24] @ 2d60bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - umlaleq r4, r2, ip, r4 │ │ │ │ - addeq r1, lr, r0, asr #3 │ │ │ │ - addeq r1, lr, r0, ror r5 │ │ │ │ + adceq r4, r2, ip, lsl #9 │ │ │ │ + @ instruction: 0x008e11b0 │ │ │ │ + addeq r1, lr, r0, ror #10 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 002d60c0 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d60d8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -90054,17 +90054,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ ldr r2, [pc, #24] @ 2d611c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r4, r2, ip, lsr r4 │ │ │ │ - addeq r1, lr, r0, ror #2 │ │ │ │ - addeq r1, lr, r0, lsl r5 │ │ │ │ + adceq r4, r2, ip, lsr #8 │ │ │ │ + addeq r1, lr, r0, asr r1 │ │ │ │ + addeq r1, lr, r0, lsl #10 │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ │ │ │ │ 002d6120 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -90370,17 +90370,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1744 @ 0x6d0 │ │ │ │ ldr r2, [pc, #24] @ 2d65d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r4, lsl #31 │ │ │ │ - addeq r0, lr, r8, lsr #25 │ │ │ │ - addeq r1, lr, r8, asr r0 │ │ │ │ + adceq r3, r2, r4, ror pc │ │ │ │ + umulleq r0, lr, r8, ip │ │ │ │ + addeq r1, lr, r8, asr #32 │ │ │ │ andeq r0, r0, r3, ror #8 │ │ │ │ │ │ │ │ 002d65d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -90393,33 +90393,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 27cde8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 934884 │ │ │ │ + bl 93487c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 934174 │ │ │ │ + bl 93416c │ │ │ │ mov r0, r5 │ │ │ │ bl 27d088 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d6608 │ │ │ │ ldr r3, [pc, #32] @ 2d6668 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq r4, r0, asr pc │ │ │ │ - addeq r1, lr, ip, lsl r0 │ │ │ │ - addseq r7, r7, r4, lsl ip │ │ │ │ + addeq r1, lr, ip │ │ │ │ + addseq r7, r7, r4, lsl #24 │ │ │ │ msreq CPSR_c, ip │ │ │ │ │ │ │ │ 002d666c : │ │ │ │ str r1, [r0, #120] @ 0x78 │ │ │ │ str r2, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -90439,15 +90439,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2d66bc │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d66e4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d66b0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -90456,15 +90456,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq r4, r4, lsr #29 │ │ │ │ - addeq r0, lr, r8, lsl #23 │ │ │ │ + addeq r0, lr, r8, ror fp │ │ │ │ tsteq r4, r4, asr lr │ │ │ │ │ │ │ │ 002d6710 : │ │ │ │ ldr r3, [pc, #56] @ 2d6750 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -90509,27 +90509,27 @@ │ │ │ │ b 2d67c0 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d6828 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 934e44 │ │ │ │ + bl 934e3c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r7, r0 │ │ │ │ bne 2d67b4 │ │ │ │ ldr r1, [pc, #108] @ 2d6860 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93363c │ │ │ │ + bl 933634 │ │ │ │ cmp sl, r0 │ │ │ │ bne 2d67b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -90542,32 +90542,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @ instruction: 0x01142dd0 │ │ │ │ tsteq r3, r4, lsl #13 │ │ │ │ - adceq r3, r2, r0, lsr #27 │ │ │ │ + umlaleq r3, r2, r0, sp │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - addseq sp, r0, r0, asr #9 │ │ │ │ - addeq lr, sp, r8, ror #7 │ │ │ │ - addseq r5, r2, ip, asr #18 │ │ │ │ + @ instruction: 0x0090d4b0 │ │ │ │ + ldrdeq lr, [sp], r8 │ │ │ │ + addseq r5, r2, ip, lsr r9 │ │ │ │ │ │ │ │ 002d6864 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bl 381ae8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 929c04 │ │ │ │ + bl 929bfc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d68c8 │ │ │ │ mov r1, r6 │ │ │ │ bl 2d6754 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d6904 │ │ │ │ mov r0, r4 │ │ │ │ @@ -90587,73 +90587,73 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r2, [pc, #80] @ 2d6948 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b749a0 │ │ │ │ + bl b74998 │ │ │ │ b 2d68a8 │ │ │ │ ldr r3, [pc, #64] @ 2d694c │ │ │ │ ldr r2, [pc, #64] @ 2d6950 │ │ │ │ ldr r1, [pc, #64] @ 2d6954 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stm sp, {r2, r5} │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ 2d6958 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2d68a8 │ │ │ │ - adceq r3, r2, r8, asr ip │ │ │ │ - addseq r7, r8, r0, lsl #11 │ │ │ │ - addeq r0, lr, r8, ror #18 │ │ │ │ + adceq r3, r2, r8, asr #24 │ │ │ │ + addseq r7, r8, r0, ror r5 │ │ │ │ + addeq r0, lr, r8, asr r9 │ │ │ │ andeq r0, r0, sl, lsl #10 │ │ │ │ - adceq r3, r2, r0, lsr #24 │ │ │ │ - addeq r0, lr, r4, lsl sp │ │ │ │ - addeq r0, lr, r4, lsr r9 │ │ │ │ + adceq r3, r2, r0, lsl ip │ │ │ │ + addeq r0, lr, r4, lsl #26 │ │ │ │ + addeq r0, lr, r4, lsr #18 │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002d695c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #96] @ 2d69d4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d69b8 │ │ │ │ ldr ip, [pc, #68] @ 2d69d8 │ │ │ │ ldr r2, [pc, #68] @ 2d69dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x008e08bc │ │ │ │ - umlaleq r3, r2, ip, fp │ │ │ │ - addeq r0, lr, ip, ror #16 │ │ │ │ + addeq r0, lr, ip, lsr #17 │ │ │ │ + adceq r3, r2, ip, lsl #23 │ │ │ │ + addeq r0, lr, ip, asr r8 │ │ │ │ │ │ │ │ 002d69e0 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -90663,62 +90663,62 @@ │ │ │ │ beq 2d6a34 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 2d6a48 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq r0, lr, r0, lsr #16 │ │ │ │ + addeq r0, lr, r0, lsl r8 │ │ │ │ │ │ │ │ 002d6a4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d6a8c │ │ │ │ ldr r1, [pc, #88] @ 2d6ac4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6a9c │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 2d6ac8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r0, lr, r8, asr #15 │ │ │ │ - @ instruction: 0x008e0bb8 │ │ │ │ + @ instruction: 0x008e07b8 │ │ │ │ + addeq r0, lr, r8, lsr #23 │ │ │ │ │ │ │ │ 002d6acc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6af4 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -90736,55 +90736,55 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d6b30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2d6b34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1808 @ 0x710 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r0, lsr #20 │ │ │ │ - addeq r0, lr, r8, asr #14 │ │ │ │ - addeq r0, lr, r4, asr r7 │ │ │ │ + adceq r3, r2, r0, lsl sl │ │ │ │ + addeq r0, lr, r8, lsr r7 │ │ │ │ + addeq r0, lr, r4, asr #14 │ │ │ │ andeq r0, r0, r2, asr #10 │ │ │ │ │ │ │ │ 002d6b38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #472] @ 2d6d28 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6c68 │ │ │ │ ldr r7, [pc, #444] @ 2d6d2c │ │ │ │ ldr r2, [pc, #444] @ 2d6d30 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6cf4 │ │ │ │ add r1, r7, #1760 @ 0x6e0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #384] @ 2d6d34 │ │ │ │ ldr r1, [pc, #384] @ 2d6d38 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #368] @ 2d6d3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2d6cc4 │ │ │ │ ldr r7, [pc, #348] @ 2d6d40 │ │ │ │ @@ -90792,24 +90792,24 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ b 2d6bf8 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d6cc4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ ldr r2, [pc, #312] @ 2d6d44 │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6bec │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [r6, #144] @ 0x90 │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne 2d6bec │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -90822,38 +90822,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27cde8 │ │ │ │ ldr r5, [pc, #220] @ 2d6d4c │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6cdc │ │ │ │ ldr r0, [pc, #196] @ 2d6d50 │ │ │ │ ldr r2, [pc, #196] @ 2d6d54 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ bl 2e3b80 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6cdc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27f380 │ │ │ │ ldr r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d6cb8 │ │ │ │ ldr r0, [r6, #144] @ 0x90 │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ b 2d6cb8 │ │ │ │ ldr r0, [pc, #116] @ 2d6d58 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27cde8 │ │ │ │ @@ -90862,32 +90862,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 2d6d5c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27db80 │ │ │ │ mov r0, r3 │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b 2d6c54 │ │ │ │ - addeq r0, lr, r0, ror #13 │ │ │ │ - adceq r3, r2, r0, asr #19 │ │ │ │ - addeq r0, lr, ip, lsl #13 │ │ │ │ - ldrdeq sp, [sp], ip │ │ │ │ - addseq sp, r0, r8, lsr #1 │ │ │ │ + ldrdeq r0, [lr], r0 @ │ │ │ │ + @ instruction: 0x00a239b0 │ │ │ │ + addeq r0, lr, ip, ror r6 │ │ │ │ + addeq sp, sp, ip, asr #31 │ │ │ │ + umullseq sp, r0, r8, r0 │ │ │ │ tsteq r4, r4, ror r9 │ │ │ │ - adceq r3, r2, r0, asr r9 │ │ │ │ - strdeq r0, [lr], ip │ │ │ │ - addeq r0, lr, ip, lsl sl │ │ │ │ - strdeq r0, [lr], r0 @ │ │ │ │ - adceq r3, r2, r4, lsr #17 │ │ │ │ - addeq r0, lr, r4, ror r5 │ │ │ │ - umulleq r0, lr, r8, r9 │ │ │ │ - addseq r4, r7, r8, lsr #7 │ │ │ │ + adceq r3, r2, r0, asr #18 │ │ │ │ + addeq r0, lr, ip, ror #11 │ │ │ │ + addeq r0, lr, ip, lsl #20 │ │ │ │ + addeq r0, lr, r0, ror #17 │ │ │ │ + umlaleq r3, r2, r4, r8 │ │ │ │ + addeq r0, lr, r4, ror #10 │ │ │ │ + addeq r0, lr, r8, lsl #19 │ │ │ │ + umullseq r4, r7, r8, r3 │ │ │ │ │ │ │ │ 002d6d60 : │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #20] │ │ │ │ mvneq r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -90899,37 +90899,37 @@ │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r0, #0 │ │ │ │ beq 2d6dd4 │ │ │ │ ldr r5, [pc, #84] @ 2d6dec │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6dd4 │ │ │ │ ldr ip, [pc, #64] @ 2d6df0 │ │ │ │ ldr r2, [pc, #64] @ 2d6df4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - umulleq r0, lr, ip, r4 │ │ │ │ - adceq r3, r2, r0, lsl #15 │ │ │ │ - addeq r0, lr, r0, asr r4 │ │ │ │ + addeq r0, lr, ip, lsl #9 │ │ │ │ + adceq r3, r2, r0, ror r7 │ │ │ │ + addeq r0, lr, r0, asr #8 │ │ │ │ │ │ │ │ 002d6df8 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2d6e30 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #2 │ │ │ │ beq 2d6e48 │ │ │ │ @@ -91121,28 +91121,28 @@ │ │ │ │ b 2d70e0 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d725c │ │ │ │ ldr r1, [pc, #728] @ 2d73c0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d70d4 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne 2d70d4 │ │ │ │ ldr r3, [pc, #696] @ 2d73c4 │ │ │ │ ldr r1, [pc, #696] @ 2d73c8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 934e44 │ │ │ │ + bl 934e3c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d70d4 │ │ │ │ ldr r3, [pc, #664] @ 2d73cc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d728c │ │ │ │ @@ -91160,28 +91160,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r7, #0 │ │ │ │ str r8, [r0, #148] @ 0x94 │ │ │ │ str r9, [r4, #120] @ 0x78 │ │ │ │ str sl, [r4, #124] @ 0x7c │ │ │ │ beq 2d71c0 │ │ │ │ ldr r3, [pc, #540] @ 2d73c4 │ │ │ │ ldr r1, [pc, #560] @ 2d73dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 934548 │ │ │ │ + bl 934540 │ │ │ │ ldr r2, [pc, #536] @ 2d73e0 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1856 @ 0x740 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d4ba8 │ │ │ │ @@ -91194,15 +91194,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #484] @ 2d73e8 │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ ldr r2, [pc, #464] @ 2d73ec │ │ │ │ ldr r3, [pc, #400] @ 2d73b0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -91221,15 +91221,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d730c │ │ │ │ ldr r0, [pc, #376] @ 2d73f0 │ │ │ │ mov fp, #480 @ 0x1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 931b54 │ │ │ │ + bl 931b4c │ │ │ │ mov r5, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2d7160 │ │ │ │ ldr r3, [pc, #352] @ 2d73f4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -91248,22 +91248,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2d7400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d7140 │ │ │ │ ldr r3, [pc, #240] @ 2d7404 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d7270 │ │ │ │ ldr r3, [pc, #208] @ 2d73f8 │ │ │ │ @@ -91279,58 +91279,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2d7408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d7270 │ │ │ │ ldr r0, [pc, #128] @ 2d740c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d7140 │ │ │ │ ldr r0, [pc, #112] @ 2d7410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d7270 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, ror sp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x01142494 │ │ │ │ tsteq r3, r0, asr sp │ │ │ │ - adceq r3, r2, ip, ror #8 │ │ │ │ - addeq r0, lr, r8, asr #2 │ │ │ │ + adceq r3, r2, ip, asr r4 │ │ │ │ + addeq r0, lr, r8, lsr r1 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - addseq ip, r0, r4, asr fp │ │ │ │ + addseq ip, r0, r4, asr #22 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - adceq r3, r2, r4, asr #7 │ │ │ │ - umulleq r0, lr, r0, r0 │ │ │ │ - strheq r0, [lr], r4 │ │ │ │ - @ instruction: 0x0090cab4 │ │ │ │ - adceq r3, r2, r8, ror #6 │ │ │ │ + @ instruction: 0x00a233b4 │ │ │ │ + addeq r0, lr, r0, lsl #1 │ │ │ │ + addeq r0, lr, r4, lsr #1 │ │ │ │ + addseq ip, r0, r4, lsr #21 │ │ │ │ + adceq r3, r2, r8, asr r3 │ │ │ │ @ instruction: 0xffffc60c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ tsteq r3, r0, ror #23 │ │ │ │ - @ instruction: 0x008dffb8 │ │ │ │ + addeq pc, sp, r8, lsr #31 │ │ │ │ strheq r5, [r0], -r4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r0, lr, r4, lsl #7 │ │ │ │ + addeq r0, lr, r4, ror r3 │ │ │ │ andeq r4, r0, r8, lsr #23 │ │ │ │ - addeq r0, lr, r8, asr #6 │ │ │ │ - addeq r0, lr, ip, lsl r3 │ │ │ │ - addeq r0, lr, r4, asr #6 │ │ │ │ + addeq r0, lr, r8, lsr r3 │ │ │ │ + addeq r0, lr, ip, lsl #6 │ │ │ │ + addeq r0, lr, r4, lsr r3 │ │ │ │ │ │ │ │ 002d7414 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #400] @ 2d75bc │ │ │ │ @@ -91359,15 +91359,15 @@ │ │ │ │ ldr r3, [pc, #324] @ 2d75cc │ │ │ │ ldr r1, [pc, #324] @ 2d75d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 934548 │ │ │ │ + bl 934540 │ │ │ │ ldr r3, [pc, #300] @ 2d75d4 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1824 @ 0x720 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ @@ -91416,43 +91416,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2d75ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d7480 │ │ │ │ ldr r0, [pc, #68] @ 2d75f0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2d7480 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011319d0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r4, lsr #19 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x0090c7d4 │ │ │ │ - adceq r3, r2, r8, lsl #1 │ │ │ │ - adceq r3, r2, r8, asr r0 │ │ │ │ + addseq ip, r0, r4, asr #15 │ │ │ │ + adceq r3, r2, r8, ror r0 │ │ │ │ + adceq r3, r2, r8, asr #32 │ │ │ │ tsteq r3, r8, lsl #18 │ │ │ │ andeq r3, r0, r0, lsl r1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ + addeq r0, lr, ip, asr #2 │ │ │ │ addeq r0, lr, ip, asr r1 │ │ │ │ - addeq r0, lr, ip, ror #2 │ │ │ │ │ │ │ │ 002d75f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ 2d76a8 │ │ │ │ @@ -91464,15 +91464,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2d7630 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d7678 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d7624 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2d7624 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -91493,15 +91493,15 @@ │ │ │ │ mov r6, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq r4, r4, lsr pc │ │ │ │ - addeq pc, sp, r4, lsl ip @ │ │ │ │ + addeq pc, sp, r4, lsl #24 │ │ │ │ │ │ │ │ 002d76b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -91509,15 +91509,15 @@ │ │ │ │ ldr r1, [pc, #208] @ 2d77a0 │ │ │ │ cmp r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldreq r7, [r0, #28] │ │ │ │ movne r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d7778 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2d7718 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d772c │ │ │ │ @@ -91556,18 +91556,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #28] @ 2d77b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addeq pc, sp, r0, ror #22 │ │ │ │ - adceq r2, r2, ip, lsr #27 │ │ │ │ - ldrdeq pc, [sp], r0 │ │ │ │ - umulleq pc, sp, ip, pc @ │ │ │ │ + addeq pc, sp, r0, asr fp @ │ │ │ │ + umlaleq r2, r2, ip, sp @ │ │ │ │ + addeq pc, sp, r0, asr #21 │ │ │ │ + addeq pc, sp, ip, lsl #31 │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ │ │ │ │ 002d77b4 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ movne r0, #0 │ │ │ │ @@ -91641,17 +91641,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2d78e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1968 @ 0x7b0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ ldrdeq sp, [r1, -r0]! │ │ │ │ - adceq r2, r2, r0, ror ip │ │ │ │ - umulleq pc, sp, r8, r9 @ │ │ │ │ - addeq pc, sp, r0, lsl #29 │ │ │ │ + adceq r2, r2, r0, ror #24 │ │ │ │ + addeq pc, sp, r8, lsl #19 │ │ │ │ + addeq pc, sp, r0, ror lr @ │ │ │ │ andeq r0, r0, r5, ror #11 │ │ │ │ │ │ │ │ 002d78ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -91698,45 +91698,45 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #128] @ 2d7a2c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2d7a30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6f964 │ │ │ │ + bl b6f95c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d7a04 │ │ │ │ ldr r3, [pc, #84] @ 2d7a34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, sl │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d795c │ │ │ │ cmp r9, #1 │ │ │ │ moveq r0, r3 │ │ │ │ beq 2d7964 │ │ │ │ mov r9, #1 │ │ │ │ b 2d7944 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b74670 │ │ │ │ + bl b74668 │ │ │ │ b 2d79d8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011314f4 │ │ │ │ - adceq r2, r2, ip, lsl ip │ │ │ │ + adceq r2, r2, ip, lsl #24 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x0121dd2c │ │ │ │ @ instruction: 0x011314bc │ │ │ │ @ instruction: 0x01131490 │ │ │ │ andeq r6, r0, r0, ror #2 │ │ │ │ - addeq pc, sp, r4, lsr #27 │ │ │ │ + umulleq pc, sp, r4, sp @ │ │ │ │ @ instruction: 0x0121dc74 │ │ │ │ │ │ │ │ 002d7a38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -91795,55 +91795,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #268] @ 2d7c34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2d7c38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6f964 │ │ │ │ + bl b6f95c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d7bbc │ │ │ │ ldr r3, [pc, #224] @ 2d7c3c │ │ │ │ ldr r1, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7aa0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r1, [pc, #176] @ 2d7c40 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27ea50 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d7bcc │ │ │ │ ldr r2, [pc, #160] @ 2d7c44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #156] @ 2d7c48 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b74670 │ │ │ │ + bl b74668 │ │ │ │ b 2d7b54 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r1, [pc, #108] @ 2d7c4c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27ea50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d7b9c │ │ │ │ ldr r2, [pc, #92] @ 2d7c50 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -91860,24 +91860,24 @@ │ │ │ │ tsteq r3, r4, lsr #7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x01131390 │ │ │ │ smlawteq r1, r4, fp, sp │ │ │ │ tsteq r3, r8, asr #6 │ │ │ │ tsteq r3, r4, lsl r3 │ │ │ │ andeq r6, r0, r0, ror #2 │ │ │ │ - addeq pc, sp, r8, lsr #24 │ │ │ │ + addeq pc, sp, r8, lsl ip @ │ │ │ │ strdeq sp, [r1, -r4]! │ │ │ │ - @ instruction: 0x009643f8 │ │ │ │ + addseq r4, r6, r8, ror #7 │ │ │ │ + addeq pc, sp, r0, asr #23 │ │ │ │ + addeq pc, sp, r0, lsl ip @ │ │ │ │ ldrdeq pc, [sp], r0 │ │ │ │ - addeq pc, sp, r0, lsr #24 │ │ │ │ - addeq pc, sp, r0, ror #23 │ │ │ │ - umulleq pc, sp, ip, fp @ │ │ │ │ - adceq r2, r2, ip, lsr #18 │ │ │ │ - addeq pc, sp, r4, asr r6 @ │ │ │ │ addeq pc, sp, ip, lsl #23 │ │ │ │ + adceq r2, r2, ip, lsl r9 │ │ │ │ + addeq pc, sp, r4, asr #12 │ │ │ │ + addeq pc, sp, ip, ror fp @ │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ │ │ │ │ 002d7c64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91914,21 +91914,21 @@ │ │ │ │ add r3, r3, #2016 @ 0x7e0 │ │ │ │ ldr r2, [pc, #44] @ 2d7d24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0121d9bc │ │ │ │ - adceq r2, r2, r0, ror r8 │ │ │ │ - umulleq pc, sp, r4, r5 @ │ │ │ │ - addeq pc, sp, ip, asr #21 │ │ │ │ + adceq r2, r2, r0, ror #16 │ │ │ │ + addeq pc, sp, r4, lsl #11 │ │ │ │ + @ instruction: 0x008dfabc │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ - adceq r2, r2, r8, asr #16 │ │ │ │ - addeq pc, sp, ip, ror #10 │ │ │ │ - addeq pc, sp, ip, lsl fp @ │ │ │ │ + adceq r2, r2, r8, lsr r8 │ │ │ │ + addeq pc, sp, ip, asr r5 @ │ │ │ │ + addeq pc, sp, ip, lsl #22 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ │ │ │ │ 002d7d28 : │ │ │ │ ldr r2, [r0] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 2d7da0 │ │ │ │ ldr r3, [pc, #156] @ 2d7dd8 │ │ │ │ @@ -91969,19 +91969,19 @@ │ │ │ │ add r3, r3, #2032 @ 0x7f0 │ │ │ │ ldr r2, [pc, #36] @ 2d7df0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0121d918 │ │ │ │ - addeq pc, sp, r4, asr #21 │ │ │ │ - addeq pc, sp, r8, lsr #21 │ │ │ │ - adceq r2, r2, r4, ror r7 │ │ │ │ - umulleq pc, sp, r8, r4 @ │ │ │ │ - ldrdeq pc, [sp], r0 │ │ │ │ + @ instruction: 0x008dfab4 │ │ │ │ + umulleq pc, sp, r8, sl @ │ │ │ │ + adceq r2, r2, r4, ror #14 │ │ │ │ + addeq pc, sp, r8, lsl #9 │ │ │ │ + addeq pc, sp, r0, asr #19 │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ │ │ │ │ 002d7df4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -92009,30 +92009,30 @@ │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, sp │ │ │ │ b 2d7e88 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 27d5a4 │ │ │ │ cmp r4, #8 │ │ │ │ beq 2d7ed4 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7e6c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b6f964 │ │ │ │ + bl b6f95c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d7f0c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7e6c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -92048,27 +92048,27 @@ │ │ │ │ bne 2d7f18 │ │ │ │ ldr r0, [pc, #64] @ 2d7f40 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27d5a4 │ │ │ │ ldr r0, [sp] │ │ │ │ - bl b74670 │ │ │ │ + bl b74668 │ │ │ │ b 2d7ebc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01130ff0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq pc, sp, r0, lsr #20 │ │ │ │ - addeq r4, pc, r8, lsl #16 │ │ │ │ + addeq pc, sp, r0, lsl sl @ │ │ │ │ + strdeq r4, [pc], r8 │ │ │ │ @ instruction: 0x01130fb0 │ │ │ │ @ instruction: 0x0121d800 │ │ │ │ - addeq pc, sp, r8, lsl r9 @ │ │ │ │ + addeq pc, sp, r8, lsl #18 │ │ │ │ andeq r6, r0, r0, ror #2 │ │ │ │ tsteq r3, r0, lsr #30 │ │ │ │ - addeq pc, sp, r4, ror #18 │ │ │ │ + addeq pc, sp, r4, asr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3472] @ 0xd90 │ │ │ │ ldr ip, [pc, #800] @ 2d827c │ │ │ │ ldr r3, [pc, #800] @ 2d8280 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -92269,31 +92269,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r3, r0, lsr #29 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq pc, sp, r4, ror r9 @ │ │ │ │ + addeq pc, sp, r4, ror #18 │ │ │ │ tsteq r3, r0, lsl lr │ │ │ │ + addeq pc, sp, r8, ror #18 │ │ │ │ addeq pc, sp, r8, ror r9 @ │ │ │ │ - addeq pc, sp, r8, lsl #19 │ │ │ │ strbvs r6, [lr, #-3918]! @ 0xfffff0b2 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - adceq r3, r2, r4, lsr #25 │ │ │ │ - addeq pc, sp, r4, lsl r9 @ │ │ │ │ + umlaleq r3, r2, r4, ip │ │ │ │ + addeq pc, sp, r4, lsl #18 │ │ │ │ tsteq r3, r0, asr #26 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - adceq r3, r2, ip, lsr #22 │ │ │ │ - addeq pc, sp, r0, asr #14 │ │ │ │ - adceq r3, r2, r0, lsl #22 │ │ │ │ - addeq pc, sp, r4, lsr r7 @ │ │ │ │ - ldrdeq r3, [r2], ip @ │ │ │ │ - addeq pc, sp, ip, ror #14 │ │ │ │ - addeq pc, sp, r4, ror r7 @ │ │ │ │ + adceq r3, r2, ip, lsl fp │ │ │ │ + addeq pc, sp, r0, lsr r7 @ │ │ │ │ + strdeq r3, [r2], r0 @ │ │ │ │ + addeq pc, sp, r4, lsr #14 │ │ │ │ + adceq r3, r2, ip, asr #21 │ │ │ │ + addeq pc, sp, ip, asr r7 @ │ │ │ │ + addeq pc, sp, r4, ror #14 │ │ │ │ │ │ │ │ 002d82c8 : │ │ │ │ ldrh r3, [r0, #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #304] @ 2d8408 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92370,16 +92370,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #46 @ 0x2e │ │ │ │ bl 27d244 │ │ │ │ b 2d8374 │ │ │ │ tsteq r3, r8, lsr #22 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - ldrdeq pc, [sp], r0 │ │ │ │ - strdeq pc, [sp], r0 │ │ │ │ + addeq pc, sp, r0, asr #13 │ │ │ │ + addeq pc, sp, r0, ror #13 │ │ │ │ │ │ │ │ 002d8418 : │ │ │ │ ldr r0, [pc, #4] @ 2d8424 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2d7f44 │ │ │ │ tsteq r4, r8, lsr #2 │ │ │ │ │ │ │ │ @@ -92729,17 +92729,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2d8958 │ │ │ │ ldr r0, [pc, #24] @ 2d895c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #70 @ 0x46 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r8, lsr #8 │ │ │ │ - addeq pc, sp, r0, lsr #7 │ │ │ │ - addeq pc, sp, r8, lsr #7 │ │ │ │ + adceq r3, r2, r8, lsl r4 │ │ │ │ + umulleq pc, sp, r0, r3 @ │ │ │ │ + umulleq pc, sp, r8, r3 @ │ │ │ │ │ │ │ │ 002d8960 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8990 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d8978 │ │ │ │ @@ -92759,17 +92759,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d89cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a233bc │ │ │ │ - addeq pc, sp, r4, lsr r3 @ │ │ │ │ - addeq pc, sp, ip, lsr r3 @ │ │ │ │ + adceq r3, r2, ip, lsr #7 │ │ │ │ + addeq pc, sp, r4, lsr #6 │ │ │ │ + addeq pc, sp, ip, lsr #6 │ │ │ │ │ │ │ │ 002d89d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -92796,17 +92796,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8a58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r0, lsr r3 │ │ │ │ - addeq pc, sp, r8, lsr #5 │ │ │ │ - @ instruction: 0x008df2b0 │ │ │ │ + adceq r3, r2, r0, lsr #6 │ │ │ │ + umulleq pc, sp, r8, r2 @ │ │ │ │ + addeq pc, sp, r0, lsr #5 │ │ │ │ │ │ │ │ 002d8a5c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8a7c │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92822,17 +92822,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8ab8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - ldrdeq r3, [r2], r0 @ │ │ │ │ - addeq pc, sp, r8, asr #4 │ │ │ │ - addeq pc, sp, r0, asr r2 @ │ │ │ │ + adceq r3, r2, r0, asr #5 │ │ │ │ + addeq pc, sp, r8, lsr r2 @ │ │ │ │ + addeq pc, sp, r0, asr #4 │ │ │ │ │ │ │ │ 002d8abc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8adc │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92848,17 +92848,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8b18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r0, ror r2 │ │ │ │ - addeq pc, sp, r8, ror #3 │ │ │ │ - strdeq pc, [sp], r0 │ │ │ │ + adceq r3, r2, r0, ror #4 │ │ │ │ + ldrdeq pc, [sp], r8 │ │ │ │ + addeq pc, sp, r0, ror #3 │ │ │ │ │ │ │ │ 002d8b1c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8b3c │ │ │ │ ldr r0, [r0, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92874,17 +92874,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8b78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r0, lsl r2 │ │ │ │ - addeq pc, sp, r8, lsl #3 │ │ │ │ - umulleq pc, sp, r0, r1 @ │ │ │ │ + adceq r3, r2, r0, lsl #4 │ │ │ │ + addeq pc, sp, r8, ror r1 @ │ │ │ │ + addeq pc, sp, r0, lsl #3 │ │ │ │ │ │ │ │ 002d8b7c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8b9c │ │ │ │ ldr r0, [r0, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92900,17 +92900,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8bd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a231b0 │ │ │ │ - addeq pc, sp, r8, lsr #2 │ │ │ │ - addeq pc, sp, r0, lsr r1 @ │ │ │ │ + adceq r3, r2, r0, lsr #3 │ │ │ │ + addeq pc, sp, r8, lsl r1 @ │ │ │ │ + addeq pc, sp, r0, lsr #2 │ │ │ │ │ │ │ │ 002d8bdc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8bf8 │ │ │ │ ldrd r0, [r0, #24] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -92925,17 +92925,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8c34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r4, asr r1 │ │ │ │ - addeq pc, sp, ip, asr #1 │ │ │ │ - ldrdeq pc, [sp], r4 │ │ │ │ + adceq r3, r2, r4, asr #2 │ │ │ │ + strheq pc, [sp], ip @ │ │ │ │ + addeq pc, sp, r4, asr #1 │ │ │ │ │ │ │ │ 002d8c38 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8c58 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92951,17 +92951,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8c94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #133 @ 0x85 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - strdeq r3, [r2], r4 @ │ │ │ │ - addeq pc, sp, ip, rrx │ │ │ │ - addeq pc, sp, r4, ror r0 @ │ │ │ │ + adceq r3, r2, r4, ror #1 │ │ │ │ + addeq pc, sp, ip, asr r0 @ │ │ │ │ + addeq pc, sp, r4, rrx │ │ │ │ │ │ │ │ 002d8c98 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8cb8 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92977,17 +92977,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8cf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - umlaleq r3, r2, r4, r0 │ │ │ │ - addeq pc, sp, ip │ │ │ │ - addeq pc, sp, r4, lsl r0 @ │ │ │ │ + adceq r3, r2, r4, lsl #1 │ │ │ │ + strdeq lr, [sp], ip │ │ │ │ + addeq pc, sp, r4 │ │ │ │ │ │ │ │ 002d8cf8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8d18 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93003,17 +93003,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8d54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r4, lsr r0 │ │ │ │ - addeq lr, sp, ip, lsr #31 │ │ │ │ - @ instruction: 0x008defb4 │ │ │ │ + adceq r3, r2, r4, lsr #32 │ │ │ │ + umulleq lr, sp, ip, pc @ │ │ │ │ + addeq lr, sp, r4, lsr #31 │ │ │ │ │ │ │ │ 002d8d58 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8d78 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93029,17 +93029,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8db4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - ldrdeq r2, [r2], r4 @ │ │ │ │ - addeq lr, sp, ip, asr #30 │ │ │ │ - addeq lr, sp, r4, asr pc │ │ │ │ + adceq r2, r2, r4, asr #31 │ │ │ │ + addeq lr, sp, ip, lsr pc │ │ │ │ + addeq lr, sp, r4, asr #30 │ │ │ │ │ │ │ │ 002d8db8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8dd8 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93055,17 +93055,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8e14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r4, ror pc │ │ │ │ - addeq lr, sp, ip, ror #29 │ │ │ │ - strdeq lr, [sp], r4 │ │ │ │ + adceq r2, r2, r4, ror #30 │ │ │ │ + ldrdeq lr, [sp], ip │ │ │ │ + addeq lr, sp, r4, ror #29 │ │ │ │ │ │ │ │ 002d8e18 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8e38 │ │ │ │ ldrb r0, [r0, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93081,17 +93081,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8e74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #312 @ 0x138 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r4, lsl pc │ │ │ │ - addeq lr, sp, ip, lsl #29 │ │ │ │ - umulleq lr, sp, r4, lr │ │ │ │ + adceq r2, r2, r4, lsl #30 │ │ │ │ + addeq lr, sp, ip, ror lr │ │ │ │ + addeq lr, sp, r4, lsl #29 │ │ │ │ │ │ │ │ 002d8e78 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8e98 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93107,17 +93107,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8ed4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a22eb4 │ │ │ │ - addeq lr, sp, ip, lsr #28 │ │ │ │ - addeq lr, sp, r4, lsr lr │ │ │ │ + adceq r2, r2, r4, lsr #29 │ │ │ │ + addeq lr, sp, ip, lsl lr │ │ │ │ + addeq lr, sp, r4, lsr #28 │ │ │ │ │ │ │ │ 002d8ed8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8ef8 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93133,17 +93133,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8f34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r4, asr lr │ │ │ │ - addeq lr, sp, ip, asr #27 │ │ │ │ - ldrdeq lr, [sp], r4 │ │ │ │ + adceq r2, r2, r4, asr #28 │ │ │ │ + @ instruction: 0x008dedbc │ │ │ │ + addeq lr, sp, r4, asr #27 │ │ │ │ │ │ │ │ 002d8f38 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8f58 │ │ │ │ ldrb r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93159,17 +93159,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8f94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - strdeq r2, [r2], r4 @ │ │ │ │ - addeq lr, sp, ip, ror #26 │ │ │ │ - addeq lr, sp, r4, ror sp │ │ │ │ + adceq r2, r2, r4, ror #27 │ │ │ │ + addeq lr, sp, ip, asr sp │ │ │ │ + addeq lr, sp, r4, ror #26 │ │ │ │ │ │ │ │ 002d8f98 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8fb8 │ │ │ │ ldrb r0, [r0, #65] @ 0x41 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93185,17 +93185,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8ff4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #420 @ 0x1a4 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - umlaleq r2, r2, r4, sp @ │ │ │ │ - addeq lr, sp, ip, lsl #26 │ │ │ │ - addeq lr, sp, r4, lsl sp │ │ │ │ + adceq r2, r2, r4, lsl #27 │ │ │ │ + strdeq lr, [sp], ip │ │ │ │ + addeq lr, sp, r4, lsl #26 │ │ │ │ │ │ │ │ 002d8ff8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d901c │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93212,17 +93212,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d9058 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r0, lsr sp │ │ │ │ - addeq lr, sp, r8, lsr #25 │ │ │ │ - @ instruction: 0x008decb0 │ │ │ │ + adceq r2, r2, r0, lsr #26 │ │ │ │ + umulleq lr, sp, r8, ip │ │ │ │ + addeq lr, sp, r0, lsr #25 │ │ │ │ │ │ │ │ 002d905c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d9080 │ │ │ │ str r1, [r0, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93239,17 +93239,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d90bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, ip, asr #25 │ │ │ │ - addeq lr, sp, r4, asr #24 │ │ │ │ - addeq lr, sp, ip, asr #24 │ │ │ │ + @ instruction: 0x00a22cbc │ │ │ │ + addeq lr, sp, r4, lsr ip │ │ │ │ + addeq lr, sp, ip, lsr ip │ │ │ │ │ │ │ │ 002d90c0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d90e4 │ │ │ │ str r1, [r0, #56] @ 0x38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93266,17 +93266,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d9120 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r8, ror #24 │ │ │ │ - addeq lr, sp, r0, ror #23 │ │ │ │ - addeq lr, sp, r8, ror #23 │ │ │ │ + adceq r2, r2, r8, asr ip │ │ │ │ + ldrdeq lr, [sp], r0 │ │ │ │ + ldrdeq lr, [sp], r8 │ │ │ │ │ │ │ │ 002d9124 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d9148 │ │ │ │ strb r1, [r0, #65] @ 0x41 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93293,17 +93293,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d9184 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r4, lsl #24 │ │ │ │ - addeq lr, sp, ip, ror fp │ │ │ │ - addeq lr, sp, r4, lsl #23 │ │ │ │ + strdeq r2, [r2], r4 @ │ │ │ │ + addeq lr, sp, ip, ror #22 │ │ │ │ + addeq lr, sp, r4, ror fp │ │ │ │ │ │ │ │ 002d9188 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d91ac │ │ │ │ str r1, [r0] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93320,31 +93320,31 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d91e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r0, lsr #23 │ │ │ │ - addeq lr, sp, r8, lsl fp │ │ │ │ - addeq lr, sp, r0, lsr #22 │ │ │ │ + umlaleq r2, r2, r0, fp @ │ │ │ │ + addeq lr, sp, r8, lsl #22 │ │ │ │ + addeq lr, sp, r0, lsl fp │ │ │ │ │ │ │ │ 002d91ec : │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ bhi 2d920c │ │ │ │ ldr r3, [pc, #28] @ 2d9218 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #1 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x00a22db4 │ │ │ │ + adceq r2, r2, r4, lsr #27 │ │ │ │ │ │ │ │ 002d921c : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2d9248 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #161 @ 0xa1 │ │ │ │ @@ -93372,30 +93372,30 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27f968 │ │ │ │ - adceq r2, r2, r0, asr #26 │ │ │ │ + adceq r2, r2, r0, lsr sp │ │ │ │ │ │ │ │ 002d92a4 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi 2d92c8 │ │ │ │ ldr r3, [pc, #32] @ 2d92d4 │ │ │ │ lsl r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1408 @ 0x580 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - strdeq r2, [r2], r8 @ │ │ │ │ + adceq r2, r2, r8, ror #25 │ │ │ │ │ │ │ │ 002d92d8 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2d9338 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d9350 │ │ │ │ @@ -93434,18 +93434,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1904 @ 0x770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, ip, lsr #25 │ │ │ │ - adceq r2, r2, r0, asr #24 │ │ │ │ + umlaleq r2, r2, ip, ip @ │ │ │ │ + adceq r2, r2, r0, lsr ip │ │ │ │ + addeq lr, sp, ip, ror r9 │ │ │ │ addeq lr, sp, ip, lsl #19 │ │ │ │ - umulleq lr, sp, ip, r9 │ │ │ │ │ │ │ │ 002d9398 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2d93d8 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ cmp r0, #161 @ 0xa1 │ │ │ │ @@ -93501,15 +93501,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27f968 │ │ │ │ - adceq r2, r2, r4, lsl #23 │ │ │ │ + adceq r2, r2, r4, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -93617,16 +93617,16 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx r6 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d9558 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2d9508 │ │ │ │ - ldrdeq r0, [r6], ip @ │ │ │ │ - adceq r0, r6, r8, lsl #16 │ │ │ │ + adceq r0, r6, ip, asr #17 │ │ │ │ + strdeq r0, [r6], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ @@ -93697,24 +93697,24 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 2d978c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq 2d97c8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27d13c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d9780 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldrb r3, [r0, r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d9780 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -93906,15 +93906,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tstpeq r3, r8, lsl ip @ p-variant is OBSOLETE │ │ │ │ ldr r0, [pc, #4] @ 2d9aa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ umlalseq r9, r0, r0, r7 │ │ │ │ ldr r2, [pc, #192] @ 2d9b70 │ │ │ │ subs r3, r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ beq 2d9ad0 │ │ │ │ ldr r0, [pc, #176] @ 2d9b74 │ │ │ │ @@ -93977,101 +93977,101 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #248] @ 2d9cc0 │ │ │ │ ldr r3, [pc, #248] @ 2d9cc4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #244] @ 2d9cc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #232] @ 2d9ccc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 935554 │ │ │ │ + bl 93554c │ │ │ │ ldr r3, [pc, #220] @ 2d9cd0 │ │ │ │ ldr r2, [pc, #220] @ 2d9cd4 │ │ │ │ ldr r1, [pc, #220] @ 2d9cd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935554 │ │ │ │ + bl 93554c │ │ │ │ ldr r3, [pc, #200] @ 2d9cdc │ │ │ │ ldr r2, [pc, #200] @ 2d9ce0 │ │ │ │ ldr r1, [pc, #200] @ 2d9ce4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935554 │ │ │ │ + bl 93554c │ │ │ │ ldr r3, [pc, #180] @ 2d9ce8 │ │ │ │ ldr r2, [pc, #180] @ 2d9cec │ │ │ │ ldr r1, [pc, #180] @ 2d9cf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935554 │ │ │ │ + bl 93554c │ │ │ │ ldr r3, [pc, #160] @ 2d9cf4 │ │ │ │ ldr r2, [pc, #160] @ 2d9cf8 │ │ │ │ ldr r1, [pc, #160] @ 2d9cfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935554 │ │ │ │ + bl 93554c │ │ │ │ ldr r3, [pc, #140] @ 2d9d00 │ │ │ │ ldr r2, [pc, #140] @ 2d9d04 │ │ │ │ ldr r1, [pc, #140] @ 2d9d08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935554 │ │ │ │ + bl 93554c │ │ │ │ ldr r3, [pc, #120] @ 2d9d0c │ │ │ │ ldr r2, [pc, #120] @ 2d9d10 │ │ │ │ ldr r1, [pc, #120] @ 2d9d14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 935554 │ │ │ │ - adceq r0, r6, r4, lsr #5 │ │ │ │ - addeq sp, sp, r4, lsr #3 │ │ │ │ - addeq sp, sp, ip, ror r1 │ │ │ │ + b 93554c │ │ │ │ + umlaleq r0, r6, r4, r2 │ │ │ │ + umulleq sp, sp, r4, r1 @ │ │ │ │ + addeq sp, sp, ip, ror #2 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, lsr #24 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ - umullseq r6, fp, r4, pc @ │ │ │ │ + addseq r6, fp, r4, lsl #31 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - addseq fp, sp, r8, lsr #31 │ │ │ │ + umullseq fp, sp, r8, pc @ │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - adceq fp, r1, r0, lsl #14 │ │ │ │ + strdeq fp, [r1], r0 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - strdeq lr, [sp], ip │ │ │ │ + addeq lr, sp, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsl #15 │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - addeq lr, sp, r8, ror #1 │ │ │ │ + ldrdeq lr, [sp], r8 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ - addseq r1, r4, r4, lsl pc │ │ │ │ + addseq r1, r4, r4, lsl #30 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - strheq lr, [sp], r4 │ │ │ │ + addeq lr, sp, r4, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #336] @ 2d9e80 │ │ │ │ ldr r5, [pc, #336] @ 2d9e84 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -94080,61 +94080,61 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r7, #24 │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ mov r2, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d9e38 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9812e8 │ │ │ │ + bl 9812e0 │ │ │ │ ldr r6, [pc, #276] @ 2d9e8c │ │ │ │ ldr r5, [pc, #276] @ 2d9e90 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r7, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #240] @ 2d9e94 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 988714 │ │ │ │ + bl 98870c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ - bl 981644 │ │ │ │ + bl 98163c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d9e18 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #0 │ │ │ │ - bl 9894d4 │ │ │ │ + bl 9894cc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #152] @ 2d9e98 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 988fa0 │ │ │ │ + bl 988f98 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -94145,32 +94145,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r7, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #76] @ 2d9ea4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq r0, r6, r8, lsl r1 │ │ │ │ - addeq lr, sp, r8, lsl r0 │ │ │ │ - addeq lr, sp, r4, lsr #32 │ │ │ │ - addeq lr, sp, r4, lsr #32 │ │ │ │ - addeq lr, sp, r8, lsr r0 │ │ │ │ - addeq lr, sp, r0, lsr #32 │ │ │ │ + adceq r0, r6, r8, lsl #2 │ │ │ │ + addeq lr, sp, r8 │ │ │ │ + addeq lr, sp, r4, lsl r0 │ │ │ │ + addeq lr, sp, r4, lsl r0 │ │ │ │ + addeq lr, sp, r8, lsr #32 │ │ │ │ + addeq lr, sp, r0, lsl r0 │ │ │ │ andeq r0, r0, r0, lsl #24 │ │ │ │ - addseq r6, fp, r8, lsr sp │ │ │ │ - addeq sp, sp, ip, lsr pc │ │ │ │ + addseq r6, fp, r8, lsr #26 │ │ │ │ + addeq sp, sp, ip, lsr #30 │ │ │ │ andeq r0, r0, pc, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2d9efc │ │ │ │ ldr r2, [pc, #60] @ 2d9f00 │ │ │ │ @@ -94178,100 +94178,100 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrsh r1, [r0, #38] @ 0x26 │ │ │ │ ldr r0, [pc, #24] @ 2d9f08 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cde8 │ │ │ │ - adceq pc, r5, r4, lsl #31 │ │ │ │ + adceq pc, r5, r4, ror pc @ │ │ │ │ + addeq sp, sp, ip, ror lr │ │ │ │ addeq sp, sp, ip, lsl #29 │ │ │ │ - umulleq sp, sp, ip, lr @ │ │ │ │ - addseq r4, ip, r8, ror #24 │ │ │ │ + addseq r4, ip, r8, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2d9f60 │ │ │ │ ldr r2, [pc, #60] @ 2d9f64 │ │ │ │ ldr r1, [pc, #60] @ 2d9f68 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrsh r1, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #24] @ 2d9f6c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cde8 │ │ │ │ - adceq pc, r5, r0, lsr #30 │ │ │ │ + adceq pc, r5, r0, lsl pc @ │ │ │ │ + addeq sp, sp, r8, lsl lr │ │ │ │ addeq sp, sp, r8, lsr #28 │ │ │ │ - addeq sp, sp, r8, lsr lr │ │ │ │ - addseq r4, ip, r4, lsl #24 │ │ │ │ + @ instruction: 0x009c4bf4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2d9fc4 │ │ │ │ ldr r2, [pc, #60] @ 2d9fc8 │ │ │ │ ldr r1, [pc, #60] @ 2d9fcc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrsh r1, [r0, #34] @ 0x22 │ │ │ │ ldr r0, [pc, #24] @ 2d9fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cde8 │ │ │ │ - @ instruction: 0x00a5febc │ │ │ │ + adceq pc, r5, ip, lsr #29 │ │ │ │ + @ instruction: 0x008dddb4 │ │ │ │ addeq sp, sp, r4, asr #27 │ │ │ │ - ldrdeq sp, [sp], r4 │ │ │ │ - addseq r4, ip, r0, lsr #23 │ │ │ │ + umullseq r4, ip, r0, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2da028 │ │ │ │ ldr r2, [pc, #60] @ 2da02c │ │ │ │ ldr r1, [pc, #60] @ 2da030 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrsh r1, [r0, #32] │ │ │ │ ldr r0, [pc, #24] @ 2da034 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cde8 │ │ │ │ - adceq pc, r5, r8, asr lr @ │ │ │ │ + adceq pc, r5, r8, asr #28 │ │ │ │ + addeq sp, sp, r0, asr sp │ │ │ │ addeq sp, sp, r0, ror #26 │ │ │ │ - addeq sp, sp, r0, ror sp │ │ │ │ - addseq r4, ip, ip, lsr fp │ │ │ │ + addseq r4, ip, ip, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2da144 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 2da148 │ │ │ │ @@ -94287,22 +94287,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2da154 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b65128 │ │ │ │ + bl b65120 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da0cc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc 2da0fc │ │ │ │ ldr r1, [pc, #132] @ 2da158 │ │ │ │ @@ -94312,15 +94312,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2da164 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2da168 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r2, [pc, #104] @ 2da16c │ │ │ │ ldr r3, [pc, #68] @ 2da14c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94331,23 +94331,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - strdeq pc, [r5], r4 @ │ │ │ │ + adceq pc, r5, r4, ror #27 │ │ │ │ @ instruction: 0x0112ed94 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq sp, sp, r0, ror #25 │ │ │ │ ldrdeq sp, [sp], r0 │ │ │ │ - strdeq sp, [sp], ip │ │ │ │ + addeq sp, sp, r0, asr #25 │ │ │ │ + addeq sp, sp, ip, ror #25 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq pc, r5, r4, ror #26 │ │ │ │ - addeq sp, sp, r8, ror #24 │ │ │ │ + adceq pc, r5, r4, asr sp @ │ │ │ │ + addeq sp, sp, r8, asr ip │ │ │ │ andeq r0, r0, r3, asr r2 │ │ │ │ @ instruction: 0x0112ecf8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2da27c │ │ │ │ @@ -94365,22 +94365,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2da28c │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b65128 │ │ │ │ + bl b65120 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da204 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc 2da234 │ │ │ │ ldr r1, [pc, #132] @ 2da290 │ │ │ │ @@ -94390,15 +94390,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2da29c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2da2a0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r2, [pc, #104] @ 2da2a4 │ │ │ │ ldr r3, [pc, #68] @ 2da284 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94409,23 +94409,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00a5fcbc │ │ │ │ + adceq pc, r5, ip, lsr #25 │ │ │ │ tsteq r2, ip, asr ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq sp, sp, r8, lsr #23 │ │ │ │ umulleq sp, sp, r8, fp @ │ │ │ │ - strdeq sp, [sp], r4 │ │ │ │ + addeq sp, sp, r8, lsl #23 │ │ │ │ + addeq sp, sp, r4, ror #23 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq pc, r5, ip, lsr #24 │ │ │ │ - addeq sp, sp, r0, lsr fp │ │ │ │ + adceq pc, r5, ip, lsl ip @ │ │ │ │ + addeq sp, sp, r0, lsr #22 │ │ │ │ muleq r0, r5, r2 │ │ │ │ tsteq r2, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2da3b4 │ │ │ │ @@ -94443,22 +94443,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2da3c4 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b65128 │ │ │ │ + bl b65120 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da33c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc 2da36c │ │ │ │ ldr r1, [pc, #132] @ 2da3c8 │ │ │ │ @@ -94468,15 +94468,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2da3d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2da3d8 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r2, [pc, #104] @ 2da3dc │ │ │ │ ldr r3, [pc, #68] @ 2da3bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94487,23 +94487,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - adceq pc, r5, r4, lsl #23 │ │ │ │ + adceq pc, r5, r4, ror fp @ │ │ │ │ tsteq r2, r4, lsr #22 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq sp, sp, r0, ror sl │ │ │ │ addeq sp, sp, r0, ror #20 │ │ │ │ - addeq sp, sp, ip, ror #21 │ │ │ │ + addeq sp, sp, r0, asr sl │ │ │ │ + ldrdeq sp, [sp], ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - strdeq pc, [r5], r4 @ │ │ │ │ - strdeq sp, [sp], r8 │ │ │ │ + adceq pc, r5, r4, ror #21 │ │ │ │ + addeq sp, sp, r8, ror #19 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ tsteq r2, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2da4ec │ │ │ │ @@ -94521,22 +94521,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2da4fc │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b65128 │ │ │ │ + bl b65120 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da474 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc 2da4a4 │ │ │ │ ldr r1, [pc, #132] @ 2da500 │ │ │ │ @@ -94546,15 +94546,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2da50c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2da510 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r2, [pc, #104] @ 2da514 │ │ │ │ ldr r3, [pc, #68] @ 2da4f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94565,23 +94565,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - adceq pc, r5, ip, asr #20 │ │ │ │ + adceq pc, r5, ip, lsr sl @ │ │ │ │ tsteq r2, ip, ror #19 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq sp, sp, r8, lsr r9 │ │ │ │ addeq sp, sp, r8, lsr #18 │ │ │ │ - addeq sp, sp, r0, ror #19 │ │ │ │ + addeq sp, sp, r8, lsl r9 │ │ │ │ + ldrdeq sp, [sp], r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - @ instruction: 0x00a5f9bc │ │ │ │ - addeq sp, sp, r0, asr #17 │ │ │ │ + adceq pc, r5, ip, lsr #19 │ │ │ │ + @ instruction: 0x008dd8b0 │ │ │ │ andeq r0, r0, r9, ror #4 │ │ │ │ tsteq r2, r0, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2da564 │ │ │ │ @@ -94590,66 +94590,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f380 │ │ │ │ - adceq pc, r5, r4, lsl r9 @ │ │ │ │ + adceq pc, r5, r4, lsl #18 │ │ │ │ + addeq sp, sp, ip, lsl #16 │ │ │ │ addeq sp, sp, ip, lsl r8 │ │ │ │ - addeq sp, sp, ip, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2da5bc │ │ │ │ ldr r2, [pc, #52] @ 2da5c0 │ │ │ │ ldr r1, [pc, #52] @ 2da5c4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f380 │ │ │ │ - @ instruction: 0x00a5f8bc │ │ │ │ + adceq pc, r5, ip, lsr #17 │ │ │ │ + @ instruction: 0x008dd7b4 │ │ │ │ addeq sp, sp, r4, asr #15 │ │ │ │ - ldrdeq sp, [sp], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2da614 │ │ │ │ ldr r2, [pc, #52] @ 2da618 │ │ │ │ ldr r1, [pc, #52] @ 2da61c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f380 │ │ │ │ - adceq pc, r5, r4, ror #16 │ │ │ │ + adceq pc, r5, r4, asr r8 @ │ │ │ │ + addeq sp, sp, ip, asr r7 │ │ │ │ addeq sp, sp, ip, ror #14 │ │ │ │ - addeq sp, sp, ip, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2da698 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2da69c │ │ │ │ @@ -94657,32 +94657,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ bl 27d088 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f380 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq pc, r5, r8, lsl #16 │ │ │ │ + strdeq pc, [r5], r8 @ │ │ │ │ + addeq sp, sp, r0, lsl #14 │ │ │ │ addeq sp, sp, r0, lsl r7 │ │ │ │ - addeq sp, sp, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2da71c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2da720 │ │ │ │ @@ -94690,47 +94690,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 27d088 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f380 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq pc, r5, r4, lsl #15 │ │ │ │ + adceq pc, r5, r4, ror r7 @ │ │ │ │ + addeq sp, sp, ip, ror r6 │ │ │ │ addeq sp, sp, ip, lsl #13 │ │ │ │ - umulleq sp, sp, ip, r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #168] @ 2da7e8 │ │ │ │ ldr r2, [pc, #168] @ 2da7ec │ │ │ │ ldr r1, [pc, #168] @ 2da7f0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2da7d8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2da7b8 │ │ │ │ @@ -94739,37 +94739,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 2da7fc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #0 │ │ │ │ - bl 988dac │ │ │ │ + bl 988da4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 9312ec │ │ │ │ + bl 9312e4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ bl 27d088 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ bl 27d088 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27d088 │ │ │ │ bl 27d3dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b 2da774 │ │ │ │ - adceq pc, r5, r4, lsl #14 │ │ │ │ + strdeq pc, [r5], r4 @ │ │ │ │ + strdeq sp, [sp], ip │ │ │ │ + addeq sp, sp, ip, lsl #12 │ │ │ │ + adceq pc, r5, ip, lsr #13 │ │ │ │ + strdeq sp, [sp], r8 │ │ │ │ addeq sp, sp, ip, lsl #12 │ │ │ │ - addeq sp, sp, ip, lsl r6 │ │ │ │ - @ instruction: 0x00a5f6bc │ │ │ │ - addeq sp, sp, r8, lsl #12 │ │ │ │ - addeq sp, sp, ip, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2da8c4 │ │ │ │ ldr r6, [pc, #172] @ 2da8c8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -94779,15 +94779,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2da884 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f380 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -94802,27 +94802,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2da8d0 │ │ │ │ ldr r2, [pc, #68] @ 2da8d4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #184 @ 0xb8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq pc, r5, r0, lsr r6 @ │ │ │ │ - addeq sp, sp, r0, lsr r5 │ │ │ │ - addeq sp, sp, r4, lsr r5 │ │ │ │ - addeq sp, sp, r0, lsl #12 │ │ │ │ + adceq pc, r5, r0, lsr #12 │ │ │ │ + addeq sp, sp, r0, lsr #10 │ │ │ │ + addeq sp, sp, r4, lsr #10 │ │ │ │ + strdeq sp, [sp], r0 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 2da9dc │ │ │ │ ldr r2, [pc, #236] @ 2da9e0 │ │ │ │ @@ -94830,15 +94830,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r5, [pc, #204] @ 2da9e8 │ │ │ │ ldr r3, [pc, #204] @ 2da9ec │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -94881,22 +94881,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2dda38 │ │ │ │ str r0, [r6] │ │ │ │ b 2da948 │ │ │ │ - adceq pc, r5, r4, asr r5 @ │ │ │ │ - addeq sp, sp, r4, asr r4 │ │ │ │ - addeq sp, sp, r0, ror r4 │ │ │ │ + adceq pc, r5, r4, asr #10 │ │ │ │ + addeq sp, sp, r4, asr #8 │ │ │ │ + addeq sp, sp, r0, ror #8 │ │ │ │ tsteq r2, r0, ror #9 │ │ │ │ andeq r4, r0, ip, lsr #11 │ │ │ │ @ instruction: 0x0121ad48 │ │ │ │ - addeq sp, sp, r8, asr #10 │ │ │ │ - addeq sp, sp, r4, lsr r5 │ │ │ │ + addeq sp, sp, r8, lsr r5 │ │ │ │ + addeq sp, sp, r4, lsr #10 │ │ │ │ ldrteq r0, [r8], #-1920 @ 0xfffff880 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ adcseq r8, r0, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3656] @ 0xe48 │ │ │ │ @@ -94924,19 +94924,19 @@ │ │ │ │ bl 27ebf4 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 988b58 │ │ │ │ + bl 988b50 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2daac4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ @@ -94963,19 +94963,19 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #29 │ │ │ │ str r5, [sp] │ │ │ │ add r7, r4, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 988b58 │ │ │ │ + bl 988b50 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2daac4 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ cmp r8, #6 │ │ │ │ bhi 2dabe4 │ │ │ │ ldr r2, [pc, #1612] @ 2db1a0 │ │ │ │ ldrb r0, [r7] │ │ │ │ @@ -95080,19 +95080,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 988c40 │ │ │ │ + bl 988c38 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2daac4 │ │ │ │ mov r0, #1 │ │ │ │ b 2daad0 │ │ │ │ cmp r2, #0 │ │ │ │ ble 2daac4 │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ @@ -95374,32 +95374,32 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ asr r3, r3, #16 │ │ │ │ b 2daf7c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0112e3d4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq pc, r5, ip, lsl #8 │ │ │ │ - addeq sp, sp, ip, asr #6 │ │ │ │ - addeq sp, sp, r0, ror #6 │ │ │ │ + strdeq pc, [r5], ip @ │ │ │ │ + addeq sp, sp, ip, lsr r3 │ │ │ │ + addeq sp, sp, r0, asr r3 │ │ │ │ tsteq r2, r4, lsr #6 │ │ │ │ @ instruction: 0x00b086d8 │ │ │ │ - adceq pc, r5, r4, lsr #4 │ │ │ │ - ldrdeq sp, [sp], r0 │ │ │ │ - addeq sp, sp, r8, ror #4 │ │ │ │ + adceq pc, r5, r4, lsl r2 @ │ │ │ │ + addeq sp, sp, r0, asr #5 │ │ │ │ + addeq sp, sp, r8, asr r2 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - adceq pc, r5, ip, ror #2 │ │ │ │ - strheq sp, [sp], r4 │ │ │ │ - addeq sp, sp, r8, asr #1 │ │ │ │ - adceq pc, r5, r6, ror #1 │ │ │ │ - addeq sp, sp, r0, ror #2 │ │ │ │ - addeq sp, sp, r4, lsr r1 │ │ │ │ - ldrdeq lr, [r5], r8 @ │ │ │ │ - adceq lr, r5, r0, lsr #31 │ │ │ │ - @ instruction: 0x008dcfbc │ │ │ │ + adceq pc, r5, ip, asr r1 @ │ │ │ │ + addeq sp, sp, r4, lsr #1 │ │ │ │ + strheq sp, [sp], r8 │ │ │ │ + ldrdeq pc, [r5], r6 @ │ │ │ │ + addeq sp, sp, r0, asr r1 │ │ │ │ + addeq sp, sp, r4, lsr #2 │ │ │ │ + adceq lr, r5, r8, asr #31 │ │ │ │ + umlaleq lr, r5, r0, pc @ │ │ │ │ + addeq ip, sp, ip, lsr #31 │ │ │ │ ldr r3, [pc, #172] @ 2db28c │ │ │ │ ldr ip, [pc, r3] │ │ │ │ cmp ip, #0 │ │ │ │ beq 2db274 │ │ │ │ mov r2, ip │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ b 2db200 │ │ │ │ @@ -95468,15 +95468,15 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r2] │ │ │ │ add r2, r0, #20 │ │ │ │ ldr r0, [pc, #44] @ 2db328 │ │ │ │ str r2, [r3, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7704c │ │ │ │ + bl b77044 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -95507,15 +95507,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 2db3ac │ │ │ │ ldr r0, [pc, #44] @ 2db3b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2] │ │ │ │ - b b7704c │ │ │ │ + b b77044 │ │ │ │ ldr r0, [pc, #20] @ 2db3b4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r0, #4] │ │ │ │ b 2db348 │ │ │ │ tsteq r3, r0, lsr #6 │ │ │ │ @ instruction: 0x0113e2f0 │ │ │ │ @ instruction: 0x0121a300 │ │ │ │ @@ -95536,15 +95536,15 @@ │ │ │ │ add ip, r0, #20 │ │ │ │ str r1, [r0, #20] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3] │ │ │ │ ldr r0, [pc, #28] @ 2db418 │ │ │ │ str ip, [r2, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7704c │ │ │ │ + b b77044 │ │ │ │ ldr r2, [pc, #16] @ 2db41c │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #4] │ │ │ │ b 2db3d0 │ │ │ │ @ instruction: 0x0113e298 │ │ │ │ smlawbeq r1, r8, r2, sl │ │ │ │ tsteq r3, r8, ror #4 │ │ │ │ @@ -95565,15 +95565,15 @@ │ │ │ │ str r4, [r0, #24] │ │ │ │ str r4, [r0, #20] │ │ │ │ bl 27d088 │ │ │ │ ldr r0, [pc, #28] @ 2db480 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7704c │ │ │ │ + b b77044 │ │ │ │ ldr r1, [pc, #12] @ 2db484 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r1, #4] │ │ │ │ b 2db448 │ │ │ │ @ instruction: 0x0121a220 │ │ │ │ @ instruction: 0x0113e1fc │ │ │ │ │ │ │ │ @@ -95600,15 +95600,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2d6864 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ streq r0, [r5, #16] │ │ │ │ beq 2db4f4 │ │ │ │ mov r0, r4 │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ ldr r2, [pc, #72] @ 2db544 │ │ │ │ ldr r3, [pc, #64] @ 2db540 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -95658,15 +95658,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [pc, #1508] @ 2dbba4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r3, [pc, #1484] @ 2dbba8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2dba4c │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -95709,15 +95709,15 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 2db5f0 │ │ │ │ ldr r3, [pc, #1312] @ 2dbbb0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r3, [pc, #1280] @ 2dbba8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2db5ec │ │ │ │ ldr r3, [pc, #1268] @ 2dbbb4 │ │ │ │ @@ -95739,32 +95739,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 2dbbc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db5f0 │ │ │ │ ldr r3, [pc, #1148] @ 2dbbc4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r3, [pc, #1092] @ 2dbba8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2db5ec │ │ │ │ ldr r3, [pc, #1100] @ 2dbbc8 │ │ │ │ @@ -95786,32 +95786,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 2dbbcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db5f0 │ │ │ │ ldr r3, [pc, #928] @ 2dbba4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r3, [pc, #904] @ 2dbba8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2db5ec │ │ │ │ ldr r3, [pc, #920] @ 2dbbd0 │ │ │ │ @@ -95833,32 +95833,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 2dbbd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db5f0 │ │ │ │ ldr r3, [pc, #740] @ 2dbba4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r3, [pc, #716] @ 2dbba8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2db5ec │ │ │ │ ldr r3, [pc, #740] @ 2dbbd8 │ │ │ │ @@ -95880,33 +95880,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 2dbbdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db5f0 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ bl 2d92a4 │ │ │ │ ldr r3, [pc, #556] @ 2dbbb0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r2, [pc, #524] @ 2dbba8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2db5ec │ │ │ │ ldr r2, [pc, #556] @ 2dbbe0 │ │ │ │ @@ -95931,26 +95931,26 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 2dbbe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db5f0 │ │ │ │ ldr r3, [pc, #404] @ 2dbbe8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2db5ec │ │ │ │ @@ -95968,102 +95968,102 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2dbbec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db5f0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ 2dbbf0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db5f0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ 2dbbf4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db5f0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ 2dbbf8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2db5ec │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ 2dbbfc │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db5f0 │ │ │ │ ldr r0, [pc, #168] @ 2dbc00 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db5f0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 2dbc04 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db5f0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0112d89c │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r2, r8, lsl #17 │ │ │ │ - adceq lr, r5, r8, lsl #19 │ │ │ │ + adceq lr, r5, r8, ror r9 │ │ │ │ andeq r1, r0, r0, asr lr │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, ip, asr #15 │ │ │ │ andeq r4, r0, r8, lsl r6 │ │ │ │ muleq r0, ip, ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq lr, sp, r0, lsr #8 │ │ │ │ + addeq lr, sp, r0, lsl r4 │ │ │ │ andeq r5, r0, r4, lsl #20 │ │ │ │ andeq r1, r0, ip, asr #7 │ │ │ │ - addeq lr, sp, r0, ror #7 │ │ │ │ + ldrdeq lr, [sp], r0 │ │ │ │ andeq r4, r0, r0, lsr #9 │ │ │ │ - addeq lr, sp, ip, lsl #7 │ │ │ │ + addeq lr, sp, ip, ror r3 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - addeq lr, sp, r4, lsr r3 │ │ │ │ + addeq lr, sp, r4, lsr #6 │ │ │ │ andeq r4, r0, ip, lsr #5 │ │ │ │ - addeq lr, sp, r8, lsl #1 │ │ │ │ + addeq lr, sp, r8, ror r0 │ │ │ │ andeq r6, r0, r0, rrx │ │ │ │ - addeq lr, sp, r0, asr #4 │ │ │ │ - strdeq lr, [sp], r0 │ │ │ │ - addeq lr, sp, r8, ror #2 │ │ │ │ - addeq lr, sp, ip, lsl r2 │ │ │ │ - addeq lr, sp, r8, asr #1 │ │ │ │ - @ instruction: 0x008ddfb4 │ │ │ │ - addeq lr, sp, r4, lsl r0 │ │ │ │ + addeq lr, sp, r0, lsr r2 │ │ │ │ + addeq lr, sp, r0, ror #3 │ │ │ │ + addeq lr, sp, r8, asr r1 │ │ │ │ + addeq lr, sp, ip, lsl #4 │ │ │ │ + strheq lr, [sp], r8 │ │ │ │ + addeq sp, sp, r4, lsr #31 │ │ │ │ + addeq lr, sp, r4 │ │ │ │ │ │ │ │ 002dbc08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -96101,17 +96101,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2dbcb8 │ │ │ │ ldr r0, [pc, #24] @ 2dbcbc │ │ │ │ ldr r2, [pc, #24] @ 2dbcc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq lr, r5, ip, lsl #5 │ │ │ │ - addeq lr, sp, r8, asr #1 │ │ │ │ - ldrdeq lr, [sp], r0 │ │ │ │ + adceq lr, r5, ip, ror r2 │ │ │ │ + strheq lr, [sp], r8 │ │ │ │ + addeq lr, sp, r0, asr #1 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -96147,30 +96147,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq 2dbd98 │ │ │ │ cmp r0, #3 │ │ │ │ beq 2dbe14 │ │ │ │ cmp r0, #1 │ │ │ │ bne 2dbdac │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [pc, #292] @ 2dbe9c │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8e690 │ │ │ │ + b b8e688 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ bl 2dbc08 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl b4306c │ │ │ │ + bl b43064 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #24] │ │ │ │ streq r2, [r5, #4] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ @@ -96224,20 +96224,20 @@ │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ @ instruction: 0x01219970 │ │ │ │ @ instruction: 0x0121993c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - adceq lr, r5, r4, ror #1 │ │ │ │ - addeq sp, sp, r8, lsl #31 │ │ │ │ - addeq sp, sp, ip, lsl pc │ │ │ │ - strheq lr, [r5], ip @ │ │ │ │ + ldrdeq lr, [r5], r4 @ │ │ │ │ addeq sp, sp, r8, ror pc │ │ │ │ - strdeq sp, [sp], r4 │ │ │ │ + addeq sp, sp, ip, lsl #30 │ │ │ │ + adceq lr, r5, ip, lsr #1 │ │ │ │ + addeq sp, sp, r8, ror #30 │ │ │ │ + addeq sp, sp, r4, ror #29 │ │ │ │ │ │ │ │ 002dbeb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #328] @ 2dc018 │ │ │ │ @@ -96307,38 +96307,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2dc03c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2dbf04 │ │ │ │ ldr r0, [pc, #52] @ 2dc040 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2dbf04 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, lsr #30 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r2, r8, lsl pc │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r8, ror #14 │ │ │ │ tsteq r2, r8, lsr #29 │ │ │ │ andeq r1, r0, r4, lsl #15 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ + addeq sp, sp, r0, lsl lr │ │ │ │ addeq sp, sp, r0, lsr #28 │ │ │ │ - addeq sp, sp, r0, lsr lr │ │ │ │ │ │ │ │ 002dc044 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 678480 │ │ │ │ @@ -96426,15 +96426,15 @@ │ │ │ │ mov r0, #12 │ │ │ │ bl 678154 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2dc1a8 │ │ │ │ bl 704b64 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b4306c │ │ │ │ + b b43064 │ │ │ │ tsteq r3, r8, lsr #11 │ │ │ │ @ instruction: 0x012195a4 │ │ │ │ │ │ │ │ 002dc1bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -96483,27 +96483,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dc250 │ │ │ │ ldr r3, [pc, #380] @ 2dc3fc │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r3, [pc, #360] @ 2dc400 │ │ │ │ ldr ip, [pc, #360] @ 2dc404 │ │ │ │ ldr r1, [pc, #360] @ 2dc408 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, sl │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r2, [pc, #324] @ 2dc40c │ │ │ │ ldr r3, [pc, #296] @ 2dc3f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -96526,27 +96526,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2dc2c0 │ │ │ │ bl 678480 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dc35c │ │ │ │ mov r0, #12 │ │ │ │ bl 678154 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2dc2c0 │ │ │ │ bl 704b64 │ │ │ │ b 2dc2c0 │ │ │ │ mov r0, sl │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ b 2dc2c0 │ │ │ │ mov r7, #1 │ │ │ │ b 2dc390 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2dbc08 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -96576,21 +96576,21 @@ │ │ │ │ bl 2dc084 │ │ │ │ b 2dc384 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, lsr #24 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r2, r4, lsl #24 │ │ │ │ andeq r6, r0, r4, lsr sl │ │ │ │ - umlaleq sp, r5, r4, ip │ │ │ │ - @ instruction: 0x008ddbbc │ │ │ │ - addeq sp, sp, ip, asr #21 │ │ │ │ + adceq sp, r5, r4, lsl #25 │ │ │ │ + addeq sp, sp, ip, lsr #23 │ │ │ │ + @ instruction: 0x008ddabc │ │ │ │ tsteq r2, r4, lsr fp │ │ │ │ - adceq sp, r5, r0, lsl ip │ │ │ │ - addeq sp, sp, r0, lsr fp │ │ │ │ - addeq sp, sp, ip, asr #20 │ │ │ │ + adceq sp, r5, r0, lsl #24 │ │ │ │ + addeq sp, sp, r0, lsr #22 │ │ │ │ + addeq sp, sp, ip, lsr sl │ │ │ │ │ │ │ │ 002dc41c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -96683,41 +96683,41 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #12 │ │ │ │ bl 678154 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dc4d0 │ │ │ │ b 2dc55c │ │ │ │ ldr r4, [r6, #4] │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [pc, #116] @ 2dc614 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ ldr ip, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8e690 │ │ │ │ + b b8e688 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cd70 │ │ │ │ ldr r3, [pc, #68] @ 2dc618 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ 2dc61c │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #24] @ 2dc614 │ │ │ │ mov r7, r0 │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ str r7, [r5, #8] │ │ │ │ b 2dc4e4 │ │ │ │ @ instruction: 0x012191b0 │ │ │ │ @ instruction: 0x0121919c │ │ │ │ tsteq r3, ip, asr r1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0x0113d09c │ │ │ │ @@ -96886,15 +96886,15 @@ │ │ │ │ subs ip, r0, r1 │ │ │ │ mul lr, ip, lr │ │ │ │ asr r5, r1, #31 │ │ │ │ rsc r5, r5, r0, asr #31 │ │ │ │ umull r0, r1, ip, r6 │ │ │ │ mla lr, r6, r5, lr │ │ │ │ add r1, lr, r1 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsr r3, lr, #31 │ │ │ │ @@ -96993,15 +96993,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -97146,15 +97146,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -97198,19 +97198,19 @@ │ │ │ │ tsteq r2, ip, lsl #2 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ │ │ │ │ 002dcd4c : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 2dcd5c │ │ │ │ add r0, pc, r0 │ │ │ │ - b b76fe0 │ │ │ │ + b b76fd8 │ │ │ │ @ instruction: 0x01218930 │ │ │ │ │ │ │ │ 002dcd60 : │ │ │ │ - b b77010 │ │ │ │ + b b77008 │ │ │ │ │ │ │ │ 002dcd64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #188] @ 2dce38 │ │ │ │ @@ -97288,15 +97288,15 @@ │ │ │ │ tst r0, #12 │ │ │ │ beq 2dcec8 │ │ │ │ mov r0, r3 │ │ │ │ bl 2db32c │ │ │ │ ldr r0, [pc, #148] @ 2dcf38 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7704c │ │ │ │ + bl b77044 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -97307,39 +97307,39 @@ │ │ │ │ ldr r1, [pc, #100] @ 2dcf44 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #92] @ 2dcf48 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, #0 │ │ │ │ b 2dceb0 │ │ │ │ ldr r3, [pc, #68] @ 2dcf4c │ │ │ │ ldr lr, [pc, #68] @ 2dcf50 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ 2dcf54 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 2dcf58 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2dcef8 │ │ │ │ tsteq r3, ip, lsl r8 │ │ │ │ @ instruction: 0x012187e0 │ │ │ │ - adceq sp, r5, r4, asr r0 │ │ │ │ - addeq ip, sp, r8, asr #31 │ │ │ │ - addeq ip, sp, r4, lsl #29 │ │ │ │ + adceq sp, r5, r4, asr #32 │ │ │ │ + @ instruction: 0x008dcfb8 │ │ │ │ + addeq ip, sp, r4, ror lr │ │ │ │ andeq r0, r0, fp, asr r2 │ │ │ │ - adceq sp, r5, ip, lsl r0 │ │ │ │ - addeq ip, sp, r8, ror pc │ │ │ │ - addeq ip, sp, r0, asr lr │ │ │ │ + adceq sp, r5, ip │ │ │ │ + addeq ip, sp, r8, ror #30 │ │ │ │ + addeq ip, sp, r0, asr #28 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ lsr r2, ip, r2 │ │ │ │ orr r2, r2, ip, lsr r1 │ │ │ │ tst r2, #1 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -97475,16 +97475,16 @@ │ │ │ │ eoreq r3, r3, #32 │ │ │ │ streq r3, [r5, #32] │ │ │ │ b 2dd0a8 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ eor r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #32] │ │ │ │ b 2dd0a8 │ │ │ │ - adceq ip, r5, r7, lsr pc │ │ │ │ - adceq ip, r5, r7, lsl pc │ │ │ │ + adceq ip, r5, r7, lsr #30 │ │ │ │ + adceq ip, r5, r7, lsl #30 │ │ │ │ │ │ │ │ 002dd184 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ @@ -97623,15 +97623,15 @@ │ │ │ │ bne 2dd4a4 │ │ │ │ ldr r0, [pc, #296] @ 2dd4bc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b75750 │ │ │ │ + b b75748 │ │ │ │ mov r0, #12 │ │ │ │ bl 27cd70 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ strh r6, [r0, #4] │ │ │ │ @@ -97660,23 +97660,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2dd4d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2dd324 │ │ │ │ ldr r2, [pc, #108] @ 2dd4d4 │ │ │ │ ldr r3, [pc, #64] @ 2dd4ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -97686,29 +97686,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 2dd4d8 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, lsr #22 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r2, r0, lsl #22 │ │ │ │ @ instruction: 0x0112bad0 │ │ │ │ tsteq r2, ip, lsl #21 │ │ │ │ - addeq ip, sp, r8, lsr fp │ │ │ │ + addeq ip, sp, r8, lsr #22 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ muleq r0, r4, r9 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq ip, sp, r0, lsr #21 │ │ │ │ + umulleq ip, sp, r0, sl │ │ │ │ @ instruction: 0x0112b994 │ │ │ │ - addeq ip, sp, r4, lsr #21 │ │ │ │ + umulleq ip, sp, r4, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #240] @ 2dd5e4 │ │ │ │ ldr r3, [pc, #240] @ 2dd5e8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -97969,27 +97969,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #276] @ 2dda14 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mvn r4, #0 │ │ │ │ b 2dd898 │ │ │ │ ldr r1, [pc, #248] @ 2dda18 │ │ │ │ ldr r3, [pc, #248] @ 2dda1c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 2dda20 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mvn r4, #0 │ │ │ │ b 2dd890 │ │ │ │ ldr r3, [pc, #212] @ 2dda24 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dd688 │ │ │ │ @@ -98006,52 +98006,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2dda30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2dd688 │ │ │ │ ldr r0, [pc, #104] @ 2dda34 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2dd688 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, ror #15 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r2, ip, lsl #15 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq lr, r0, r8, asr #24 │ │ │ │ - addeq ip, sp, r4, lsl r9 │ │ │ │ - addeq ip, sp, r8, lsl r9 │ │ │ │ - addseq r2, r6, r4, ror #2 │ │ │ │ - addeq ip, sp, ip, lsr r8 │ │ │ │ - addeq r0, pc, r0, asr #25 │ │ │ │ - strdeq ip, [sp], r4 │ │ │ │ + addseq lr, r0, r8, lsr ip │ │ │ │ + addeq ip, sp, r4, lsl #18 │ │ │ │ + addeq ip, sp, r8, lsl #18 │ │ │ │ + addseq r2, r6, r4, asr r1 │ │ │ │ + addeq ip, sp, ip, lsr #16 │ │ │ │ + @ instruction: 0x008f0cb0 │ │ │ │ + addeq ip, sp, r4, ror #15 │ │ │ │ tsteq r2, ip, asr r5 │ │ │ │ - @ instruction: 0x008dc6bc │ │ │ │ - umlaleq ip, r5, r8, r6 │ │ │ │ - umulleq ip, sp, r4, r6 │ │ │ │ - addeq ip, sp, r4, asr #13 │ │ │ │ - adceq ip, r5, r8, ror #12 │ │ │ │ - addeq ip, sp, r4, ror #12 │ │ │ │ + addeq ip, sp, ip, lsr #13 │ │ │ │ + adceq ip, r5, r8, lsl #13 │ │ │ │ + addeq ip, sp, r4, lsl #13 │ │ │ │ + @ instruction: 0x008dc6b4 │ │ │ │ + adceq ip, r5, r8, asr r6 │ │ │ │ + addeq ip, sp, r4, asr r6 │ │ │ │ andeq r1, r0, ip, ror #2 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ + umulleq ip, sp, r8, r5 │ │ │ │ addeq ip, sp, r8, lsr #11 │ │ │ │ - @ instruction: 0x008dc5b8 │ │ │ │ │ │ │ │ 002dda38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -98180,15 +98180,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ddc54 │ │ │ │ ldr r0, [pc, #184] @ 2ddcfc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75750 │ │ │ │ + bl b75748 │ │ │ │ mov r0, #0 │ │ │ │ b 2ddb6c │ │ │ │ ldr r3, [pc, #164] @ 2ddd00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ddc3c │ │ │ │ @@ -98205,40 +98205,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2ddd0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ddc3c │ │ │ │ ldr r0, [pc, #56] @ 2ddd10 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ddc3c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, lsl r3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x0112b2f4 │ │ │ │ tsteq r2, r8, lsl #5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addeq ip, sp, ip, lsr #8 │ │ │ │ + addeq ip, sp, ip, lsl r4 │ │ │ │ andeq r1, r0, ip, asr #1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq ip, sp, r4, ror #6 │ │ │ │ - addeq ip, sp, ip, ror r3 │ │ │ │ + addeq ip, sp, r4, asr r3 │ │ │ │ + addeq ip, sp, ip, ror #6 │ │ │ │ │ │ │ │ 002ddd14 : │ │ │ │ sub r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -98268,15 +98268,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cc50 │ │ │ │ mov r2, r7 │ │ │ │ mul r1, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b6e730 │ │ │ │ + b b6e728 │ │ │ │ │ │ │ │ 002ddd9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ lsr r7, r1, #22 │ │ │ │ @@ -98413,17 +98413,17 @@ │ │ │ │ ldr r1, [pc, #28] @ 2ddfdc │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq ip, r5, ip, ror r1 │ │ │ │ - strdeq fp, [r5], r8 @ │ │ │ │ - addeq ip, sp, ip, asr #1 │ │ │ │ + adceq ip, r5, ip, ror #2 │ │ │ │ + adceq fp, r5, r8, ror #31 │ │ │ │ + strheq ip, [sp], ip @ │ │ │ │ │ │ │ │ 002ddfe0 : │ │ │ │ cmp r1, #0 │ │ │ │ beq 2de004 │ │ │ │ sub r0, r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls 2de028 │ │ │ │ @@ -98448,15 +98448,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ 2de05c │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andcs r0, r8, r8, lsl #17 │ │ │ │ - adceq fp, r5, ip, lsl #31 │ │ │ │ + adceq fp, r5, ip, ror pc │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ │ │ │ │ 002de060 : │ │ │ │ ldr r2, [pc, #140] @ 2de0f4 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2de0b4 │ │ │ │ @@ -98701,17 +98701,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2de424 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a5bbb4 │ │ │ │ + adceq fp, r5, r4, lsr #23 │ │ │ │ + addeq fp, sp, r8, ror ip │ │ │ │ addeq fp, sp, r8, lsl #25 │ │ │ │ - umulleq fp, sp, r8, ip │ │ │ │ │ │ │ │ 002de428 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsl ip, r3, #16 │ │ │ │ @@ -98924,15 +98924,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 2de7fc │ │ │ │ mul fp, sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl b6e50c │ │ │ │ + bl b6e504 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2de818 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp] │ │ │ │ @@ -98943,15 +98943,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 2de894 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27dc70 │ │ │ │ mov r4, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ ldr r2, [pc, #216] @ 2de898 │ │ │ │ ldr r3, [pc, #196] @ 2de888 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -98980,19 +98980,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #104] @ 2de8b0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl b6e730 │ │ │ │ + bl b6e728 │ │ │ │ b 2de818 │ │ │ │ ldr r1, [pc, #76] @ 2de8b4 │ │ │ │ ldr r2, [pc, #76] @ 2de8b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ mov r0, r6 │ │ │ │ @@ -99001,22 +99001,22 @@ │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, lsl r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r2, r4, ror #13 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ tsteq r2, ip, lsr r6 │ │ │ │ - @ instruction: 0x00a5b7b4 │ │ │ │ - addeq fp, sp, ip, lsr #17 │ │ │ │ - adceq fp, r5, r8, lsl #15 │ │ │ │ - umulleq fp, sp, r8, r8 │ │ │ │ - addeq fp, sp, ip, asr #16 │ │ │ │ + adceq fp, r5, r4, lsr #15 │ │ │ │ + umulleq fp, sp, ip, r8 │ │ │ │ + adceq fp, r5, r8, ror r7 │ │ │ │ + addeq fp, sp, r8, lsl #17 │ │ │ │ + addeq fp, sp, ip, lsr r8 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ - adceq fp, r5, r0, asr r7 │ │ │ │ - addeq fp, sp, r8, lsr r8 │ │ │ │ + adceq fp, r5, r0, asr #14 │ │ │ │ + addeq fp, sp, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99032,25 +99032,25 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #208] @ 2de9dc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b5dc1c │ │ │ │ + bl b5dc14 │ │ │ │ ldr r1, [pc, #196] @ 2de9e0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5dc1c │ │ │ │ + bl b5dc14 │ │ │ │ ldr r1, [pc, #180] @ 2de9e4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5de14 │ │ │ │ + bl b5de0c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27ea38 <__isoc23_strtol@plt> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -99083,28 +99083,28 @@ │ │ │ │ bl 2dc044 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r4 │ │ │ │ bl 2dc620 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2dc044 │ │ │ │ - ldrdeq fp, [sp], r4 │ │ │ │ - ldrdeq fp, [sp], r0 │ │ │ │ addeq fp, sp, r4, asr #15 │ │ │ │ + addeq fp, sp, r0, asr #15 │ │ │ │ + @ instruction: 0x008db7b4 │ │ │ │ │ │ │ │ 002de9e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #100] @ 2dea68 │ │ │ │ ldr r5, [pc, #100] @ 2dea6c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b5da24 │ │ │ │ + bl b5da1c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -99120,15 +99120,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq fp, [sp], r4 │ │ │ │ + addeq fp, sp, r4, ror #13 │ │ │ │ smlawbeq r1, r4, ip, r6 │ │ │ │ tsteq r3, ip, asr #24 │ │ │ │ │ │ │ │ 002dea74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -99144,15 +99144,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl b5da24 │ │ │ │ + bl b5da1c │ │ │ │ mov r1, sp │ │ │ │ bl 2dce3c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d8df8 │ │ │ │ ldr r2, [pc, #76] @ 2deb2c │ │ │ │ ldr r3, [pc, #64] @ 2deb24 │ │ │ │ @@ -99170,15 +99170,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, ror #6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq pc, sl, r8, lsl r9 @ │ │ │ │ + addseq pc, sl, r8, lsl #18 │ │ │ │ tsteq r2, ip, lsl r3 │ │ │ │ │ │ │ │ 002deb30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -99207,32 +99207,32 @@ │ │ │ │ moveq r0, r9 │ │ │ │ movne r0, r8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr fp, [fp] │ │ │ │ cmp fp, #0 │ │ │ │ bne 2deb74 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b42bc0 │ │ │ │ + b b42bb8 │ │ │ │ ldr r1, [pc, #28] @ 2debf8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b a99eec │ │ │ │ - @ instruction: 0x009b07d8 │ │ │ │ - addeq fp, sp, r0, lsr #11 │ │ │ │ - addeq fp, sp, r4, asr #11 │ │ │ │ - addeq fp, sp, r8, lsr r5 │ │ │ │ + b a99ee4 │ │ │ │ + addseq r0, fp, r8, asr #15 │ │ │ │ + umulleq fp, sp, r0, r5 │ │ │ │ + @ instruction: 0x008db5b4 │ │ │ │ + addeq fp, sp, r8, lsr #10 │ │ │ │ │ │ │ │ 002debfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #964] @ 2defd8 │ │ │ │ @@ -99274,15 +99274,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r8, [r6, #4] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2def2c │ │ │ │ ldr r3, [pc, #804] @ 2deff4 │ │ │ │ ldr r2, [pc, #804] @ 2deff8 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ ldr r3, [pc, #800] @ 2deffc │ │ │ │ @@ -99293,59 +99293,59 @@ │ │ │ │ ldr fp, [pc, #788] @ 2df004 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #16] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b 2ded3c │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #756] @ 2df008 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #752] @ 2df00c │ │ │ │ ldr r1, [pc, #752] @ 2df010 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2dedc0 │ │ │ │ ldr r4, [r8, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldm r4, {r6, r9} │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldrb ip, [r4, #12] │ │ │ │ ldr r1, [pc, #696] @ 2df014 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ moveq r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ beq 2ded04 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r2, [pc, #628] @ 2df018 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [sl, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 2ded14 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [r3, #8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2dee98 │ │ │ │ @@ -99354,44 +99354,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ b 2dee24 │ │ │ │ ldr r1, [pc, #556] @ 2df020 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2dee88 │ │ │ │ ldr r1, [pc, #532] @ 2df024 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r9, [r9] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2dee94 │ │ │ │ ldr r8, [r9, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr fp, [r8] │ │ │ │ ldr sl, [r8, #4] │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldrb ip, [r8, #12] │ │ │ │ ldr r1, [pc, #480] @ 2df028 │ │ │ │ cmp ip, #0 │ │ │ │ moveq r2, r4 │ │ │ │ movne r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r2, [r8, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2dedec │ │ │ │ ldr r2, [pc, #424] @ 2df02c │ │ │ │ add r2, pc, r2 │ │ │ │ b 2dedec │ │ │ │ ldr r2, [pc, #416] @ 2df030 │ │ │ │ @@ -99405,23 +99405,23 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2deec8 │ │ │ │ ldr r1, [pc, #372] @ 2df034 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2dec9c │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ - bl b42b08 │ │ │ │ + bl b42b00 │ │ │ │ ldr r2, [pc, #328] @ 2df038 │ │ │ │ ldr r3, [pc, #232] @ 2defdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -99443,73 +99443,73 @@ │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #160] @ 2deff4 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ mov r0, ip │ │ │ │ bne 2def8c │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #208] @ 2df03c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #204] @ 2df040 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ b 2deea8 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r3, [pc, #128] @ 2df018 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ b 2def6c │ │ │ │ ldr r2, [pc, #60] @ 2deff8 │ │ │ │ ldr r7, [sl, r2] │ │ │ │ b 2dedd4 │ │ │ │ ldr r1, [pc, #124] @ 2df044 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ b 2deee8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, ror #3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x0112a1b4 │ │ │ │ - strdeq fp, [sp], r0 │ │ │ │ - addseq r0, fp, r0, asr #13 │ │ │ │ - addseq r3, r4, ip, ror #9 │ │ │ │ - @ instruction: 0x008db4b8 │ │ │ │ + addeq fp, sp, r0, ror #9 │ │ │ │ + @ instruction: 0x009b06b0 │ │ │ │ + @ instruction: 0x009434dc │ │ │ │ + addeq fp, sp, r8, lsr #9 │ │ │ │ andeq r7, r0, r0, lsl #2 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ + addeq fp, sp, ip, asr r4 │ │ │ │ addeq fp, sp, ip, ror #8 │ │ │ │ - addeq fp, sp, ip, ror r4 │ │ │ │ - addseq r0, fp, ip, asr #12 │ │ │ │ - addeq sp, lr, r4, lsr r9 │ │ │ │ - @ instruction: 0x008d8fb0 │ │ │ │ - addeq fp, sp, r0, ror #8 │ │ │ │ - addeq fp, sp, ip, lsl #8 │ │ │ │ + addseq r0, fp, ip, lsr r6 │ │ │ │ + addeq sp, lr, r4, lsr #18 │ │ │ │ + addeq r8, sp, r0, lsr #31 │ │ │ │ + addeq fp, sp, r0, asr r4 │ │ │ │ + strdeq fp, [sp], ip │ │ │ │ andeq r5, r0, ip, lsl #11 │ │ │ │ - addeq fp, sp, r0, asr #7 │ │ │ │ @ instruction: 0x008db3b0 │ │ │ │ - addeq fp, sp, r8, lsr #7 │ │ │ │ - addeq fp, sp, r0, lsr #6 │ │ │ │ - addeq sp, lr, r4, asr #15 │ │ │ │ - @ instruction: 0x008ed7b8 │ │ │ │ + addeq fp, sp, r0, lsr #7 │ │ │ │ + umulleq fp, sp, r8, r3 │ │ │ │ addeq fp, sp, r0, lsl r3 │ │ │ │ + @ instruction: 0x008ed7b4 │ │ │ │ + addeq sp, lr, r8, lsr #15 │ │ │ │ + addeq fp, sp, r0, lsl #6 │ │ │ │ tsteq r2, ip, lsl #30 │ │ │ │ - ldrdeq sp, [lr], ip │ │ │ │ - addeq fp, sp, r8, lsl #4 │ │ │ │ - umulleq fp, sp, r0, r1 │ │ │ │ + addeq sp, lr, ip, asr #13 │ │ │ │ + strdeq fp, [sp], r8 │ │ │ │ + addeq fp, sp, r0, lsl #3 │ │ │ │ │ │ │ │ 002df048 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -99521,51 +99521,51 @@ │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df2ac │ │ │ │ ldr r1, [pc, #584] @ 2df2d0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2df260 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2df234 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2df228 │ │ │ │ ldr r2, [pc, #536] @ 2df2d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #532] @ 2df2d8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [pc, #520] @ 2df2dc │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [pc, #504] @ 2df2e0 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r3, [pc, #488] @ 2df2e4 │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r1, [pc, #468] @ 2df2e8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldrb r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df28c │ │ │ │ ldr r5, [r6, #56] @ 0x38 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2df28c │ │ │ │ ldr r9, [pc, #428] @ 2df2ec │ │ │ │ @@ -99574,46 +99574,46 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 2df170 │ │ │ │ ldr r1, [pc, #412] @ 2df2f8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ beq 2df29c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #372] @ 2df2fc │ │ │ │ ldrb r0, [r3, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #332] @ 2df300 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [pc, #312] @ 2df304 │ │ │ │ ldrd sl, [r0, #32] │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd sl, [sp] │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr ip, [pc, #284] @ 2df308 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ subs r0, r1, #1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ ldr r2, [pc, #268] @ 2df30c │ │ │ │ @@ -99633,69 +99633,69 @@ │ │ │ │ b 2df0bc │ │ │ │ ldrd r0, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #208] @ 2df318 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df0b4 │ │ │ │ b 2df228 │ │ │ │ ldrd r0, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #168] @ 2df31c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df0a8 │ │ │ │ b 2df234 │ │ │ │ ldr r1, [pc, #140] @ 2df320 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b427cc │ │ │ │ + b b427c4 │ │ │ │ ldr r1, [pc, #112] @ 2df324 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b427cc │ │ │ │ + b b427c4 │ │ │ │ @ instruction: 0x01129d90 │ │ │ │ - addeq fp, sp, ip, ror r1 │ │ │ │ - addeq fp, sp, r8, lsr #2 │ │ │ │ - addeq fp, sp, r4, lsl #3 │ │ │ │ - addeq fp, sp, r8, lsl #3 │ │ │ │ - addeq fp, sp, r8, lsl #3 │ │ │ │ - andeq r7, r0, r4, asr #1 │ │ │ │ + addeq fp, sp, ip, ror #2 │ │ │ │ + addeq fp, sp, r8, lsl r1 │ │ │ │ addeq fp, sp, r4, ror r1 │ │ │ │ + addeq fp, sp, r8, ror r1 │ │ │ │ + addeq fp, sp, r8, ror r1 │ │ │ │ + andeq r7, r0, r4, asr #1 │ │ │ │ addeq fp, sp, r4, ror #2 │ │ │ │ - @ instruction: 0x009b01f4 │ │ │ │ - umulleq fp, sp, ip, r0 │ │ │ │ - addeq fp, sp, r0, lsr #3 │ │ │ │ - addeq fp, sp, ip, lsr #2 │ │ │ │ - addeq fp, sp, r8, lsl r1 │ │ │ │ - addeq fp, sp, r0, lsl r1 │ │ │ │ + addeq fp, sp, r4, asr r1 │ │ │ │ + addseq r0, fp, r4, ror #3 │ │ │ │ + addeq fp, sp, ip, lsl #1 │ │ │ │ + umulleq fp, sp, r0, r1 │ │ │ │ + addeq fp, sp, ip, lsl r1 │ │ │ │ + addeq fp, sp, r8, lsl #2 │ │ │ │ + addeq fp, sp, r0, lsl #2 │ │ │ │ adcseq r5, r0, r8, lsr #13 │ │ │ │ - adceq r2, r0, r0, lsr r8 │ │ │ │ - adceq r2, r0, r8, lsl r8 │ │ │ │ - addseq r3, sp, ip, lsr #16 │ │ │ │ - addeq sl, sp, r0, ror #31 │ │ │ │ - umulleq sl, sp, ip, pc @ │ │ │ │ - addeq fp, sp, r4 │ │ │ │ - addeq sl, sp, ip, lsr pc │ │ │ │ + adceq r2, r0, r0, lsr #16 │ │ │ │ + adceq r2, r0, r8, lsl #16 │ │ │ │ + addseq r3, sp, ip, lsl r8 │ │ │ │ + ldrdeq sl, [sp], r0 │ │ │ │ + addeq sl, sp, ip, lsl #31 │ │ │ │ + strdeq sl, [sp], r4 │ │ │ │ + addeq sl, sp, ip, lsr #30 │ │ │ │ │ │ │ │ 002df328 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #364] @ 2df4ac │ │ │ │ @@ -99707,32 +99707,32 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl b5dc1c │ │ │ │ + bl b5dc14 │ │ │ │ ldr r1, [pc, #320] @ 2df4b8 │ │ │ │ ldr r6, [pc, #320] @ 2df4bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5dc1c │ │ │ │ + bl b5dc14 │ │ │ │ ldr r1, [pc, #300] @ 2df4c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5de14 │ │ │ │ + bl b5de0c │ │ │ │ ldr r1, [pc, #284] @ 2df4c4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5de14 │ │ │ │ + bl b5de0c │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #264] @ 2df4c8 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -99742,15 +99742,15 @@ │ │ │ │ subs r0, r0, r2 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl b52aa0 │ │ │ │ + bl b52a98 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 2df458 │ │ │ │ mov r0, r5 │ │ │ │ bl 6d8df8 │ │ │ │ ldr r2, [pc, #176] @ 2df4cc │ │ │ │ @@ -99773,15 +99773,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2df4d0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl b52aa0 │ │ │ │ + bl b52a98 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2df40c │ │ │ │ add r9, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -99789,19 +99789,19 @@ │ │ │ │ streq r8, [sp, #32] │ │ │ │ bl 2dfda0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 2df40c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01129abc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq ip, ip, r0, lsl r3 │ │ │ │ - addseq r4, sp, r0, lsr #14 │ │ │ │ + addseq ip, ip, r0, lsl #6 │ │ │ │ + addseq r4, sp, r0, lsl r7 │ │ │ │ tsteq r2, r0, lsl #21 │ │ │ │ - addeq sl, sp, r4, lsl #31 │ │ │ │ - @ instruction: 0x009807f0 │ │ │ │ + addeq sl, sp, r4, ror pc │ │ │ │ + addseq r0, r8, r0, ror #15 │ │ │ │ andeq r1, r0, r4, asr r7 │ │ │ │ tsteq r2, r0, ror #19 │ │ │ │ @ instruction: 0x000052b4 │ │ │ │ │ │ │ │ 002df4d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -99816,41 +99816,41 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5dc1c │ │ │ │ + bl b5dc14 │ │ │ │ ldr r1, [pc, #232] @ 2df60c │ │ │ │ ldr r5, [pc, #232] @ 2df610 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5dc1c │ │ │ │ + bl b5dc14 │ │ │ │ ldr r1, [pc, #212] @ 2df614 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5de14 │ │ │ │ + bl b5de0c │ │ │ │ ldr ip, [pc, #196] @ 2df618 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r5, ip] │ │ │ │ add r7, sp, #12 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl b52aa0 │ │ │ │ + bl b52a98 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2df5b0 │ │ │ │ add r5, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -99876,18 +99876,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, lsl r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq ip, ip, r4, ror #2 │ │ │ │ - addeq r4, pc, ip, ror r0 @ │ │ │ │ + addseq ip, ip, r4, asr r1 │ │ │ │ + addeq r4, pc, ip, rrx │ │ │ │ @ instruction: 0x011298d4 │ │ │ │ - ldrdeq sl, [sp], r8 │ │ │ │ + addeq sl, sp, r8, asr #27 │ │ │ │ @ instruction: 0x000052b4 │ │ │ │ tsteq r2, ip, lsr r8 │ │ │ │ │ │ │ │ 002df620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -99923,15 +99923,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ - b b74a48 │ │ │ │ + b b74a40 │ │ │ │ ldr r1, [pc, #80] @ 2df718 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 6dca80 │ │ │ │ ldr ip, [pc, #60] @ 2df71c │ │ │ │ @@ -99940,24 +99940,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ - b b74a48 │ │ │ │ - addeq sl, sp, r8, lsl sp │ │ │ │ - addseq r4, sp, ip, lsr #8 │ │ │ │ - umulleq sl, sp, r0, ip │ │ │ │ - @ instruction: 0x00a5a9b0 │ │ │ │ - addeq sl, sp, r8, ror #24 │ │ │ │ + b b74a40 │ │ │ │ + addeq sl, sp, r8, lsl #26 │ │ │ │ + addseq r4, sp, ip, lsl r4 │ │ │ │ + addeq sl, sp, r0, lsl #25 │ │ │ │ + adceq sl, r5, r0, lsr #19 │ │ │ │ + addeq sl, sp, r8, asr ip │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ - addeq sl, sp, r4, lsl #25 │ │ │ │ - adceq sl, r5, ip, ror #18 │ │ │ │ - addeq sl, sp, r4, lsr #24 │ │ │ │ + addeq sl, sp, r4, ror ip │ │ │ │ + adceq sl, r5, ip, asr r9 │ │ │ │ + addeq sl, sp, r4, lsl ip │ │ │ │ │ │ │ │ 002df728 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #584] @ 2df988 │ │ │ │ @@ -99969,46 +99969,46 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl b5dc1c │ │ │ │ + bl b5dc14 │ │ │ │ ldr r6, [pc, #540] @ 2df994 │ │ │ │ mov r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ ldr fp, [pc, #524] @ 2df998 │ │ │ │ ldr r9, [pc, #524] @ 2df99c │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5d8c0 │ │ │ │ + bl b5d8b8 │ │ │ │ mov r1, r6 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl b5dc88 │ │ │ │ + bl b5dc80 │ │ │ │ str r7, [sp, #32] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ b 2df840 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl b65128 │ │ │ │ + bl b65120 │ │ │ │ cmp r0, sl │ │ │ │ blt 2df8ac │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc 2df964 │ │ │ │ bne 2df8ac │ │ │ │ @@ -100038,15 +100038,15 @@ │ │ │ │ moveq r5, fp │ │ │ │ moveq r7, #4 │ │ │ │ bl 27cd70 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b64e74 │ │ │ │ + bl b64e6c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2df7cc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9750 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ movne r3, #1 │ │ │ │ @@ -100055,20 +100055,20 @@ │ │ │ │ bne 2df81c │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r1, [pc, #232] @ 2df9a0 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl b42cd4 │ │ │ │ + bl b42ccc │ │ │ │ mov r0, r5 │ │ │ │ - bl b42d30 │ │ │ │ + bl b42d28 │ │ │ │ ldr r2, [pc, #192] @ 2df9a4 │ │ │ │ ldr r3, [pc, #164] @ 2df98c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100106,23 +100106,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 2df9b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011296bc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r3, r1, r4, lsl #8 │ │ │ │ - addeq sl, sp, r0, lsl ip │ │ │ │ - addeq r8, sp, r8, lsr r0 │ │ │ │ - addeq sl, sp, r4, lsl #24 │ │ │ │ - strdeq sl, [sp], ip │ │ │ │ + strdeq r3, [r1], r4 @ │ │ │ │ + addeq sl, sp, r0, lsl #24 │ │ │ │ + addeq r8, sp, r8, lsr #32 │ │ │ │ + strdeq sl, [sp], r4 │ │ │ │ + addeq sl, sp, ip, ror #21 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - adceq sl, r5, ip, ror #13 │ │ │ │ - addeq sl, sp, r4, lsr #19 │ │ │ │ - addeq sl, sp, ip, lsl sl │ │ │ │ + ldrdeq sl, [r5], ip @ │ │ │ │ + umulleq sl, sp, r4, r9 │ │ │ │ + addeq sl, sp, ip, lsl #20 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ │ │ │ │ 002df9b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -100142,42 +100142,42 @@ │ │ │ │ cmp r0, #0 │ │ │ │ addne r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 27e3f0 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl b9a0b0 │ │ │ │ + bl b9a0a8 │ │ │ │ ldr r3, [pc, #108] @ 2dfa90 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b 2dfa4c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d13c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dfa28 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl b99fa8 │ │ │ │ + bl b99fa0 │ │ │ │ b 2dfa28 │ │ │ │ tsteq r2, ip, lsr #8 │ │ │ │ andeq r4, r0, r8, lsl r6 │ │ │ │ │ │ │ │ 002dfa94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -100192,46 +100192,46 @@ │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl b5dc1c │ │ │ │ + bl b5dc14 │ │ │ │ ldr r1, [pc, #276] @ 2dfbf8 │ │ │ │ ldr r5, [pc, #276] @ 2dfbfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5de14 │ │ │ │ + bl b5de0c │ │ │ │ ldr r1, [pc, #256] @ 2dfc00 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5dc88 │ │ │ │ + bl b5dc80 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #228] @ 2dfc04 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5de14 │ │ │ │ + bl b5de0c │ │ │ │ ldr r3, [pc, #212] @ 2dfc08 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r5, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl b52aa0 │ │ │ │ + bl b52a98 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2dfbb0 │ │ │ │ mov r0, r6 │ │ │ │ bl 6d8df8 │ │ │ │ ldr r2, [pc, #152] @ 2dfc0c │ │ │ │ ldr r3, [pc, #120] @ 2dfbf0 │ │ │ │ @@ -100263,19 +100263,19 @@ │ │ │ │ str r8, [sp, #4] │ │ │ │ bl 2e0744 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 2dfb64 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, asr #6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq ip, r6, r8, lsr #24 │ │ │ │ - addseq r4, r0, r0, lsl #3 │ │ │ │ + addseq ip, r6, r8, lsl ip │ │ │ │ + addseq r4, r0, r0, ror r1 │ │ │ │ tsteq r2, r4, lsl r3 │ │ │ │ - addseq ip, r1, ip, lsr r6 │ │ │ │ - addseq r3, ip, ip, lsr #22 │ │ │ │ + addseq ip, r1, ip, lsr #12 │ │ │ │ + addseq r3, ip, ip, lsl fp │ │ │ │ andeq r3, r0, r0, lsr #5 │ │ │ │ tsteq r2, r8, lsl #5 │ │ │ │ │ │ │ │ 002dfc10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -100291,49 +100291,49 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl b5dc1c │ │ │ │ + bl b5dc14 │ │ │ │ ldr r1, [pc, #292] @ 2dfd8c │ │ │ │ ldr r5, [pc, #292] @ 2dfd90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [pc, #284] @ 2dfd94 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5dc1c │ │ │ │ + bl b5dc14 │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5d8c0 │ │ │ │ + bl b5d8b8 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5dc88 │ │ │ │ + bl b5dc80 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5d8c0 │ │ │ │ + bl b5d8b8 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5dc88 │ │ │ │ + bl b5dc80 │ │ │ │ ldr r1, [pc, #188] @ 2dfd98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5de14 │ │ │ │ + bl b5de0c │ │ │ │ subs r7, r7, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ movne r7, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ subs r2, fp, #0 │ │ │ │ str r5, [sp] │ │ │ │ asr r6, r6, #31 │ │ │ │ @@ -100366,19 +100366,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011291d4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq fp, ip, r0, lsr #20 │ │ │ │ - addseq r5, r7, r0, ror #21 │ │ │ │ - @ instruction: 0x00a156b4 │ │ │ │ - addeq sl, sp, ip, asr r7 │ │ │ │ - addseq lr, sl, r8, ror #26 │ │ │ │ + addseq fp, ip, r0, lsl sl │ │ │ │ + @ instruction: 0x00975ad0 │ │ │ │ + adceq r5, r1, r4, lsr #13 │ │ │ │ + addeq sl, sp, ip, asr #14 │ │ │ │ + addseq lr, sl, r8, asr sp │ │ │ │ ldrheq r9, [r2, -ip] │ │ │ │ │ │ │ │ 002dfda0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -100413,15 +100413,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -100451,15 +100451,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -100471,40 +100471,40 @@ │ │ │ │ ldr r1, [pc, #108] @ 2dff7c │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b749a0 │ │ │ │ + bl b74998 │ │ │ │ b 2dfdf4 │ │ │ │ ldr r3, [pc, #76] @ 2dff80 │ │ │ │ ldr r1, [pc, #76] @ 2dff84 │ │ │ │ ldr r0, [pc, #76] @ 2dff88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r2, ip, lsr r0 │ │ │ │ - adceq sl, r5, r4, asr r2 │ │ │ │ - addeq sl, sp, ip, ror #12 │ │ │ │ - addeq sl, sp, r8, lsr #12 │ │ │ │ + adceq sl, r5, r4, asr #4 │ │ │ │ + addeq sl, sp, ip, asr r6 │ │ │ │ + addeq sl, sp, r8, lsl r6 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r2, r0, ip, lsr r5 │ │ │ │ - @ instruction: 0x00a5a1bc │ │ │ │ - addeq sl, sp, r4, lsl r6 │ │ │ │ - umulleq sl, sp, r0, r5 │ │ │ │ - addeq sl, sp, ip, lsr r5 │ │ │ │ - adceq sl, r5, r8, ror #2 │ │ │ │ + adceq sl, r5, ip, lsr #3 │ │ │ │ + addeq sl, sp, r4, lsl #12 │ │ │ │ + addeq sl, sp, r0, lsl #11 │ │ │ │ + addeq sl, sp, ip, lsr #10 │ │ │ │ + adceq sl, r5, r8, asr r1 │ │ │ │ + strdeq sl, [sp], r4 │ │ │ │ + adceq sl, r5, r0, lsr r1 │ │ │ │ addeq sl, sp, r4, lsl #10 │ │ │ │ - adceq sl, r5, r0, asr #2 │ │ │ │ addeq sl, sp, r4, lsl r5 │ │ │ │ - addeq sl, sp, r4, lsr #10 │ │ │ │ │ │ │ │ 002dff8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -100559,15 +100559,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2e00ac │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #1 │ │ │ │ beq 2e0020 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e01b8 │ │ │ │ @@ -100597,15 +100597,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ movne r0, r8 │ │ │ │ movne r9, r4 │ │ │ │ beq 2e0134 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ - bl b65860 │ │ │ │ + bl b65858 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e0180 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adc r3, r9, r3 │ │ │ │ b 2e0088 │ │ │ │ @@ -100622,59 +100622,59 @@ │ │ │ │ ldr r1, [pc, #172] @ 2e0210 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b749a0 │ │ │ │ + bl b74998 │ │ │ │ b 2e00ac │ │ │ │ ldr r3, [pc, #140] @ 2e0214 │ │ │ │ ldr ip, [pc, #140] @ 2e0218 │ │ │ │ ldr r1, [pc, #140] @ 2e021c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2e00ac │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2e0220 │ │ │ │ ldr r1, [pc, #96] @ 2e0224 │ │ │ │ ldr r0, [pc, #96] @ 2e0228 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r2, r8, asr #28 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq sl, sp, r8, lsl r5 │ │ │ │ + addeq sl, sp, r8, lsl #10 │ │ │ │ tsteq r2, r4, lsl lr │ │ │ │ - addeq sl, sp, ip, ror #9 │ │ │ │ + ldrdeq sl, [sp], ip │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r2, r0, ip, lsr r5 │ │ │ │ - adceq sl, r5, r4, lsl r0 │ │ │ │ - @ instruction: 0x008da4bc │ │ │ │ - addeq sl, sp, r8, ror #7 │ │ │ │ + adceq sl, r5, r4 │ │ │ │ + addeq sl, sp, ip, lsr #9 │ │ │ │ + ldrdeq sl, [sp], r8 │ │ │ │ tsteq r2, r8, asr #26 │ │ │ │ - addeq sl, sp, r8, ror #5 │ │ │ │ - adceq r9, r5, r4, lsl pc │ │ │ │ - @ instruction: 0x008da2b0 │ │ │ │ - adceq r9, r5, r8, ror #29 │ │ │ │ - addeq sl, sp, r4, ror #6 │ │ │ │ - @ instruction: 0x008da2bc │ │ │ │ - @ instruction: 0x00a59eb4 │ │ │ │ + ldrdeq sl, [sp], r8 │ │ │ │ + adceq r9, r5, r4, lsl #30 │ │ │ │ + addeq sl, sp, r0, lsr #5 │ │ │ │ + ldrdeq r9, [r5], r8 @ │ │ │ │ + addeq sl, sp, r4, asr r3 │ │ │ │ + addeq sl, sp, ip, lsr #5 │ │ │ │ + adceq r9, r5, r4, lsr #29 │ │ │ │ + addeq sl, sp, r8, ror r2 │ │ │ │ addeq sl, sp, r8, lsl #5 │ │ │ │ - umulleq sl, sp, r8, r2 │ │ │ │ │ │ │ │ 002e022c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -100699,26 +100699,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #111 @ 0x6f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r9, r5, ip, ror #27 │ │ │ │ - addeq sl, sp, r4, asr #4 │ │ │ │ - addeq sl, sp, r0, asr #3 │ │ │ │ + ldrdeq r9, [r5], ip @ │ │ │ │ + addeq sl, sp, r4, lsr r2 │ │ │ │ + @ instruction: 0x008da1b0 │ │ │ │ │ │ │ │ 002e02d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ 2e03c8 │ │ │ │ @@ -100753,15 +100753,15 @@ │ │ │ │ mov ip, #2 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl b749a0 │ │ │ │ + bl b74998 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -100772,25 +100772,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2e0378 │ │ │ │ tsteq r2, r0, lsl fp │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r2, r0, ip, lsr r5 │ │ │ │ - addeq sl, sp, r8, ror #1 │ │ │ │ - adceq r9, r5, r8, lsl sp │ │ │ │ - strheq sl, [sp], r8 │ │ │ │ - ldrdeq r9, [r5], r0 @ │ │ │ │ - umulleq sl, sp, ip, r1 │ │ │ │ - addeq sl, sp, r0, lsr #1 │ │ │ │ + ldrdeq sl, [sp], r8 │ │ │ │ + adceq r9, r5, r8, lsl #26 │ │ │ │ + addeq sl, sp, r8, lsr #1 │ │ │ │ + adceq r9, r5, r0, asr #25 │ │ │ │ + addeq sl, sp, ip, lsl #3 │ │ │ │ + umulleq sl, sp, r0, r0 │ │ │ │ │ │ │ │ 002e03ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ and r2, r2, r1 │ │ │ │ @@ -100832,29 +100832,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl b749a0 │ │ │ │ + bl b74998 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r2, r0, asr #19 │ │ │ │ andeq r3, r0, r0, ror #12 │ │ │ │ andeq r2, r0, r4, lsl #30 │ │ │ │ - strdeq r9, [r5], r0 @ │ │ │ │ - strdeq sl, [sp], r4 │ │ │ │ - addeq sl, sp, r8, asr #1 │ │ │ │ + adceq r9, r5, r0, ror #23 │ │ │ │ + addeq sl, sp, r4, ror #1 │ │ │ │ + strheq sl, [sp], r8 │ │ │ │ │ │ │ │ 002e04dc : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e051c │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -100952,28 +100952,28 @@ │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b74a48 │ │ │ │ + b b74a40 │ │ │ │ ldr r3, [pc, #172] @ 2e0720 │ │ │ │ ldr ip, [pc, #172] @ 2e0724 │ │ │ │ ldr r1, [pc, #172] @ 2e0728 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b74a48 │ │ │ │ + b b74a40 │ │ │ │ ldr r3, [pc, #132] @ 2e072c │ │ │ │ ldr ip, [pc, #132] @ 2e0730 │ │ │ │ ldr r1, [pc, #132] @ 2e0734 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ @@ -100988,33 +100988,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b749a0 │ │ │ │ - addseq ip, r5, r8, asr lr │ │ │ │ + b b74998 │ │ │ │ + addseq ip, r5, r8, asr #28 │ │ │ │ tsteq r2, r4, ror r8 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r2, r0, ip, lsr r5 │ │ │ │ - addeq r9, sp, r0, asr #31 │ │ │ │ - adceq r9, r5, r8, lsr sl │ │ │ │ - addseq fp, ip, r8, lsr #32 │ │ │ │ - addeq r9, sp, ip, lsr #31 │ │ │ │ - strdeq r9, [sp], ip │ │ │ │ - adceq r9, r5, r0, lsl #20 │ │ │ │ - addeq r9, sp, r8, lsl pc │ │ │ │ - ldrdeq r9, [sp], r0 │ │ │ │ - adceq r9, r5, ip, asr #19 │ │ │ │ - addeq r9, sp, r0, lsl pc │ │ │ │ - umulleq r9, sp, ip, sp │ │ │ │ - addeq r9, sp, r0, ror sp │ │ │ │ - umlaleq r9, r5, ip, r9 │ │ │ │ - addeq r9, sp, r8, lsr sp │ │ │ │ + @ instruction: 0x008d9fb0 │ │ │ │ + adceq r9, r5, r8, lsr #20 │ │ │ │ + addseq fp, ip, r8, lsl r0 │ │ │ │ + umulleq r9, sp, ip, pc @ │ │ │ │ + addeq r9, sp, ip, ror #27 │ │ │ │ + strdeq r9, [r5], r0 @ │ │ │ │ + addeq r9, sp, r8, lsl #30 │ │ │ │ + addeq r9, sp, r0, asr #27 │ │ │ │ + @ instruction: 0x00a599bc │ │ │ │ + addeq r9, sp, r0, lsl #30 │ │ │ │ + addeq r9, sp, ip, lsl #27 │ │ │ │ + addeq r9, sp, r0, ror #26 │ │ │ │ + adceq r9, r5, ip, lsl #19 │ │ │ │ + addeq r9, sp, r8, lsr #26 │ │ │ │ │ │ │ │ 002e0744 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #1960] @ 2e0f04 │ │ │ │ @@ -101049,15 +101049,15 @@ │ │ │ │ beq 2e0c44 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 27e4f8 │ │ │ │ ldr r2, [pc, #1844] @ 2e0f10 │ │ │ │ ldr r1, [pc, #1844] @ 2e0f14 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b64630 │ │ │ │ + bl b64628 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2e0c9c │ │ │ │ cmp r7, #1 │ │ │ │ movne r8, #0 │ │ │ │ andeq r8, r8, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -101164,15 +101164,15 @@ │ │ │ │ bl 27d4c0 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 27f80c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 97f3f8 │ │ │ │ + bl 97f3f0 │ │ │ │ ldr r2, [pc, #1388] @ 2e0f28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2e0d60 │ │ │ │ @@ -101193,23 +101193,23 @@ │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r0 │ │ │ │ add r0, sl, #224 @ 0xe0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 27e3f0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98a50c │ │ │ │ + bl 98a504 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e0bc8 │ │ │ │ ldr r0, [pc, #1216] @ 2e0f18 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bl 2de3b0 │ │ │ │ cmp r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -101228,39 +101228,39 @@ │ │ │ │ bl 2de428 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ce90 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cc50 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 98a50c │ │ │ │ + bl 98a504 │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e0a74 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e0afc │ │ │ │ mov r0, r4 │ │ │ │ bl 2de514 │ │ │ │ mov r0, fp │ │ │ │ bl 27d088 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2e0b14 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9312ec │ │ │ │ + bl 9312e4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0be0 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2e0958 │ │ │ │ ldr r2, [pc, #1036] @ 2e0f3c │ │ │ │ ldr r3, [pc, #980] @ 2e0f08 │ │ │ │ @@ -101303,17 +101303,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ b 2e0c84 │ │ │ │ mov r0, fp │ │ │ │ bl 27d088 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2e0be0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9312ec │ │ │ │ + bl 9312e4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b64740 │ │ │ │ + bl b64738 │ │ │ │ b 2e0950 │ │ │ │ ldr r2, [pc, #864] @ 2e0f54 │ │ │ │ ldr r3, [pc, #784] @ 2e0f08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -101328,15 +101328,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b74a48 │ │ │ │ + b b74a40 │ │ │ │ ldr r2, [pc, #792] @ 2e0f64 │ │ │ │ ldr r3, [pc, #696] @ 2e0f08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -101368,15 +101368,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #672] @ 2e0f84 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2e0b28 │ │ │ │ ldr r2, [pc, #660] @ 2e0f88 │ │ │ │ ldr r3, [pc, #528] @ 2e0f08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -101394,15 +101394,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #588] @ 2e0f98 │ │ │ │ - bl b74aec │ │ │ │ + bl b74ae4 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2e0be0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2de514 │ │ │ │ b 2e0be0 │ │ │ │ ldr r2, [pc, #564] @ 2e0f9c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -101422,73 +101422,73 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 2e0fa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e09d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e0e08 │ │ │ │ bl 2de514 │ │ │ │ mov r0, fp │ │ │ │ bl 27d088 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2e0950 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9312ec │ │ │ │ + bl 9312e4 │ │ │ │ b 2e0950 │ │ │ │ mov r0, fp │ │ │ │ bl 27d088 │ │ │ │ cmp r8, #0 │ │ │ │ bne 2e0dfc │ │ │ │ b 2e0950 │ │ │ │ ldr r0, [pc, #392] @ 2e0fac │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e09d0 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #368] @ 2e0fb0 │ │ │ │ ldr r3, [pc, #368] @ 2e0fb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #364] @ 2e0fb8 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ - bl b74aec │ │ │ │ + bl b74ae4 │ │ │ │ cmp r9, r4 │ │ │ │ bne 2e0d54 │ │ │ │ b 2e0be0 │ │ │ │ ldr r3, [pc, #316] @ 2e0fbc │ │ │ │ ldr r2, [pc, #316] @ 2e0fc0 │ │ │ │ ldr r1, [pc, #316] @ 2e0fc4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, fp │ │ │ │ bl 27cf8c │ │ │ │ cmp r9, #0 │ │ │ │ bne 2e0d54 │ │ │ │ b 2e0be0 │ │ │ │ ldr r3, [pc, #264] @ 2e0fc8 │ │ │ │ ldr r2, [pc, #264] @ 2e0fcc │ │ │ │ @@ -101496,75 +101496,75 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #240] @ 2e0fd4 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, fp │ │ │ │ bl 27cf8c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 27cbf0 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2e0d54 │ │ │ │ b 2e0be0 │ │ │ │ @ instruction: 0x01128698 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r2, r8, lsl #13 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ + addeq r9, sp, ip, lsr lr │ │ │ │ addeq r9, sp, ip, asr #28 │ │ │ │ - addeq r9, sp, ip, asr lr │ │ │ │ @ instruction: 0x0112849c │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - @ instruction: 0x008d9db8 │ │ │ │ - adceq r9, r5, r4, lsl #13 │ │ │ │ - @ instruction: 0x008d73bc │ │ │ │ - addeq r7, sp, r0, lsr #7 │ │ │ │ + addeq r9, sp, r8, lsr #27 │ │ │ │ + adceq r9, r5, r4, ror r6 │ │ │ │ + addeq r7, sp, ip, lsr #7 │ │ │ │ + umulleq r7, sp, r0, r3 │ │ │ │ tsteq r2, ip, asr #5 │ │ │ │ tsteq r2, r0, ror r2 │ │ │ │ - adceq r9, r5, r0, asr #9 │ │ │ │ - addeq r9, sp, r0, lsl #21 │ │ │ │ - umulleq r9, sp, r0, r8 │ │ │ │ + @ instruction: 0x00a594b0 │ │ │ │ + addeq r9, sp, r0, ror sl │ │ │ │ + addeq r9, sp, r0, lsl #17 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ tsteq r2, r8, lsl #4 │ │ │ │ - adceq r9, r5, ip, asr r4 │ │ │ │ - addeq r9, sp, ip, ror #19 │ │ │ │ - addeq r9, sp, ip, lsr #16 │ │ │ │ + adceq r9, r5, ip, asr #8 │ │ │ │ + ldrdeq r9, [sp], ip │ │ │ │ + addeq r9, sp, ip, lsl r8 │ │ │ │ @ instruction: 0x011281b0 │ │ │ │ - adceq r9, r5, r0, lsl #8 │ │ │ │ - strdeq r9, [sp], r0 │ │ │ │ - ldrdeq r9, [sp], r0 │ │ │ │ + strdeq r9, [r5], r0 @ │ │ │ │ + addeq r9, sp, r0, ror #19 │ │ │ │ + addeq r9, sp, r0, asr #15 │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - addeq r9, sp, r8, asr #19 │ │ │ │ - @ instruction: 0x00a593b4 │ │ │ │ - addeq r9, sp, r4, lsl #15 │ │ │ │ + @ instruction: 0x008d99b8 │ │ │ │ + adceq r9, r5, r4, lsr #7 │ │ │ │ + addeq r9, sp, r4, ror r7 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ tsteq r2, r8, lsl #2 │ │ │ │ - addeq r9, sp, r8, lsl #20 │ │ │ │ - adceq r9, r5, ip, asr #6 │ │ │ │ - addeq r9, sp, ip, lsl r7 │ │ │ │ + strdeq r9, [sp], r8 │ │ │ │ + adceq r9, r5, ip, lsr r3 │ │ │ │ + addeq r9, sp, ip, lsl #14 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ andeq r6, r0, r4, lsl #8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r9, sp, r0, lsl #19 │ │ │ │ - addeq r9, sp, r8, asr r9 │ │ │ │ - addeq r9, sp, ip, asr r8 │ │ │ │ - adceq r9, r5, ip, lsr #4 │ │ │ │ - strdeq r9, [sp], ip │ │ │ │ - strdeq r9, [r5], r0 @ │ │ │ │ + addeq r9, sp, r0, ror r9 │ │ │ │ + addeq r9, sp, r8, asr #18 │ │ │ │ addeq r9, sp, ip, asr #16 │ │ │ │ - @ instruction: 0x008d95bc │ │ │ │ - @ instruction: 0x00a591b0 │ │ │ │ - addeq r9, sp, r8, lsr r8 │ │ │ │ - addeq r9, sp, r0, lsl #11 │ │ │ │ + adceq r9, r5, ip, lsl r2 │ │ │ │ + addeq r9, sp, ip, ror #11 │ │ │ │ + adceq r9, r5, r0, ror #3 │ │ │ │ + addeq r9, sp, ip, lsr r8 │ │ │ │ + addeq r9, sp, ip, lsr #11 │ │ │ │ + adceq r9, r5, r0, lsr #3 │ │ │ │ + addeq r9, sp, r8, lsr #16 │ │ │ │ + addeq r9, sp, r0, ror r5 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #224] @ 2e10d0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -101575,24 +101575,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930624 │ │ │ │ - bl 929a98 │ │ │ │ + bl 93061c │ │ │ │ + bl 929a90 │ │ │ │ ldr r2, [pc, #176] @ 2e10dc │ │ │ │ ldr r1, [pc, #176] @ 2e10e0 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [r0, #1128] @ 0x468 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e105c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e0fd8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -101620,20 +101620,20 @@ │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq r9, r5, r4, ror #2 │ │ │ │ - addeq r3, sp, ip, lsl #23 │ │ │ │ - addseq r2, r0, r8, asr ip │ │ │ │ - addeq r9, sp, r8, ror r7 │ │ │ │ - addseq lr, r1, r4, lsl r6 │ │ │ │ - addeq r9, sp, ip, asr #14 │ │ │ │ + adceq r9, r5, r4, asr r1 │ │ │ │ + addeq r3, sp, ip, ror fp │ │ │ │ + addseq r2, r0, r8, asr #24 │ │ │ │ + addeq r9, sp, r8, ror #14 │ │ │ │ + addseq lr, r1, r4, lsl #12 │ │ │ │ + addeq r9, sp, ip, lsr r7 │ │ │ │ │ │ │ │ 002e10e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #280] @ 2e1218 │ │ │ │ @@ -101646,25 +101646,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r7, [pc, #260] @ 2e1224 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 934e44 │ │ │ │ + bl 934e3c │ │ │ │ ldr r2, [pc, #236] @ 2e1228 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r7, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #212] @ 2e122c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2e11ac │ │ │ │ ldr r1, [pc, #196] @ 2e1230 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 27dbc8 │ │ │ │ @@ -101685,15 +101685,15 @@ │ │ │ │ ldr r1, [pc, #128] @ 2e1238 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -101702,37 +101702,37 @@ │ │ │ │ ldr r1, [pc, #68] @ 2e1240 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2e11d0 │ │ │ │ @ instruction: 0x01127cf8 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - addseq r2, r0, r4, asr fp │ │ │ │ - adceq r9, r5, ip, lsr #32 │ │ │ │ - addeq r3, sp, r4, asr sl │ │ │ │ - addeq r9, sp, r8, ror r6 │ │ │ │ - @ instruction: 0x008d96b8 │ │ │ │ - addeq r9, sp, r0, lsr r6 │ │ │ │ + addseq r2, r0, r4, asr #22 │ │ │ │ + adceq r9, r5, ip, lsl r0 │ │ │ │ + addeq r3, sp, r4, asr #20 │ │ │ │ + addeq r9, sp, r8, ror #12 │ │ │ │ + addeq r9, sp, r8, lsr #13 │ │ │ │ addeq r9, sp, r0, lsr #12 │ │ │ │ - addeq r9, sp, r8, lsr r6 │ │ │ │ - ldrdeq r9, [sp], ip │ │ │ │ + addeq r9, sp, r0, lsl r6 │ │ │ │ + addeq r9, sp, r8, lsr #12 │ │ │ │ + addeq r9, sp, ip, asr #11 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2e1258 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adcseq r3, r0, ip, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 2e126c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adcseq r3, r0, ip, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #392] @ 2e1414 │ │ │ │ @@ -101833,60 +101833,60 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r2, ip, ror #22 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r8, r5, ip, lsr #31 │ │ │ │ + umlaleq r8, r5, ip, pc @ │ │ │ │ @ instruction: 0x0121436c │ │ │ │ @ instruction: 0x01127a98 │ │ │ │ - adceq r8, r5, r8, lsl #30 │ │ │ │ strdeq r8, [r5], r8 @ │ │ │ │ - adceq r8, r5, ip, lsr #29 │ │ │ │ - addeq r9, sp, ip, ror r4 │ │ │ │ - addeq r9, sp, r8, lsl #9 │ │ │ │ + adceq r8, r5, r8, ror #31 │ │ │ │ + umlaleq r8, r5, ip, lr │ │ │ │ + addeq r9, sp, ip, ror #8 │ │ │ │ + addeq r9, sp, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #240] @ 2e1544 │ │ │ │ ldr r3, [pc, #240] @ 2e1548 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl a94460 │ │ │ │ + bl a94458 │ │ │ │ add r7, r6, #224 @ 0xe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b74278 │ │ │ │ + bl b74270 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ beq 2e14fc │ │ │ │ mov r5, r0 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, sp │ │ │ │ cmp r4, r5 │ │ │ │ movcc r1, r4 │ │ │ │ movcs r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl b74050 │ │ │ │ + bl b74048 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl a944d0 │ │ │ │ + bl a944c8 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl a94460 │ │ │ │ + bl a94458 │ │ │ │ ldr r3, [sp] │ │ │ │ subs r5, r5, r3 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -101924,89 +101924,89 @@ │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ mov r6, r1 │ │ │ │ bl 27cd70 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl a952c8 │ │ │ │ + bl a952c0 │ │ │ │ ldr r1, [pc, #212] @ 2e1668 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b788dc │ │ │ │ + bl b788d4 │ │ │ │ ldr r1, [pc, #192] @ 2e166c │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #6] │ │ │ │ strne r0, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl b788dc │ │ │ │ + bl b788d4 │ │ │ │ ldr r1, [pc, #148] @ 2e1670 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #16] │ │ │ │ strne r0, [r4, #24] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl b788dc │ │ │ │ + bl b788d4 │ │ │ │ ldr r1, [pc, #104] @ 2e1674 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #32] │ │ │ │ strne r0, [r4, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl b788dc │ │ │ │ + bl b788d4 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ asrne r3, r0, #31 │ │ │ │ strbne r2, [r4, #48] @ 0x30 │ │ │ │ strne r0, [r4, #56] @ 0x38 │ │ │ │ strne r3, [r4, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0093a5fc │ │ │ │ - addeq r6, sp, ip, lsr #15 │ │ │ │ - addseq ip, pc, r8, ror #10 │ │ │ │ - addseq r5, pc, r0, lsr #17 │ │ │ │ + addseq sl, r3, ip, ror #11 │ │ │ │ + umulleq r6, sp, ip, r7 │ │ │ │ + addseq ip, pc, r8, asr r5 @ │ │ │ │ + umullseq r5, pc, r0, r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2e1710 │ │ │ │ ldr r2, [pc, #128] @ 2e1714 │ │ │ │ ldr r1, [pc, #128] @ 2e1718 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #96] @ 2e171c │ │ │ │ ldr ip, [pc, #96] @ 2e1720 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2e1724 │ │ │ │ ldr r2, [pc, #92] @ 2e1728 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -102022,17 +102022,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq r8, r5, r8, lsl ip │ │ │ │ - strdeq r9, [sp], r4 │ │ │ │ - addseq lr, sl, r4, lsl r9 │ │ │ │ + adceq r8, r5, r8, lsl #24 │ │ │ │ + addeq r9, sp, r4, ror #3 │ │ │ │ + addseq lr, sl, r4, lsl #18 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -102057,15 +102057,15 @@ │ │ │ │ ldr r3, [pc, #68] @ 2e17cc │ │ │ │ add r2, pc, r2 │ │ │ │ stmib sp, {r2, r4} │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ str r6, [r5, #1024] @ 0x400 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -102087,28 +102087,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #64] @ 2e184c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x00a58ab4 │ │ │ │ - addeq r9, sp, r8, ror r0 │ │ │ │ - addeq r9, sp, r8, lsr #1 │ │ │ │ + adceq r8, r5, r4, lsr #21 │ │ │ │ + addeq r9, sp, r8, rrx │ │ │ │ + umulleq r9, sp, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2e189c │ │ │ │ ldr r2, [pc, #52] @ 2e18a0 │ │ │ │ @@ -102116,22 +102116,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #40] @ 2e18a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2e143c │ │ │ │ - adceq r8, r5, r0, asr #20 │ │ │ │ - addeq r9, sp, r4 │ │ │ │ - addeq r9, sp, r4, lsr r0 │ │ │ │ + adceq r8, r5, r0, lsr sl │ │ │ │ + strdeq r8, [sp], r4 │ │ │ │ + addeq r9, sp, r4, lsr #32 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2e1920 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -102145,23 +102145,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [pc, #28] @ 2e1924 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8e690 │ │ │ │ + b b8e688 │ │ │ │ ldrdeq r3, [r1, -r4]! │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ 2e19f0 │ │ │ │ @@ -102171,53 +102171,53 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #140] @ 2e19fc │ │ │ │ mov r1, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #216 @ 0xd8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #224 @ 0xe0 │ │ │ │ - bl b73cd4 │ │ │ │ + bl b73ccc │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #152] @ 0x98 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #84] @ 2e1a00 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ str r4, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq r8, r5, ip, ror #18 │ │ │ │ - @ instruction: 0x008d58bc │ │ │ │ - addeq r5, sp, r4, lsl #24 │ │ │ │ - @ instruction: 0x008d58b0 │ │ │ │ + adceq r8, r5, ip, asr r9 │ │ │ │ + addeq r5, sp, ip, lsr #17 │ │ │ │ + strdeq r5, [sp], r4 │ │ │ │ + addeq r5, sp, r0, lsr #17 │ │ │ │ adcseq r2, r0, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #156] @ 2e1ab8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -102228,15 +102228,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ bl 2d69e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e1a98 │ │ │ │ ldr r3, [r4, #204] @ 0xcc │ │ │ │ ldr r1, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, r6, lsl #3 │ │ │ │ lsl r2, r6, #3 │ │ │ │ @@ -102256,17 +102256,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umlaleq r8, r5, r0, r8 │ │ │ │ - addeq r5, sp, r8, ror #15 │ │ │ │ - ldrdeq r5, [sp], r4 │ │ │ │ + adceq r8, r5, r0, lsl #17 │ │ │ │ + ldrdeq r5, [sp], r8 │ │ │ │ + addeq r5, sp, r4, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #528] @ 2e1cec │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -102274,15 +102274,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #512] @ 2e1cf0 │ │ │ │ ldr r1, [pc, #512] @ 2e1cf4 │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2e1cd0 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 27d4c0 │ │ │ │ @@ -102397,19 +102397,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 2e1cf8 │ │ │ │ ldr r0, [pc, #32] @ 2e1cfc │ │ │ │ ldr r2, [pc, #32] @ 2e1d00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #232 @ 0xe8 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - ldrdeq r8, [r5], r0 @ │ │ │ │ - addeq r5, sp, r4, lsl r7 │ │ │ │ - addeq r5, sp, r8, lsr #14 │ │ │ │ - addeq r8, sp, r4, lsr #23 │ │ │ │ - addeq r8, sp, r0, ror #23 │ │ │ │ + adceq r8, r5, r0, asr #15 │ │ │ │ + addeq r5, sp, r4, lsl #14 │ │ │ │ + addeq r5, sp, r8, lsl r7 │ │ │ │ + umulleq r8, sp, r4, fp │ │ │ │ + ldrdeq r8, [sp], r0 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -102430,15 +102430,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, r2 │ │ │ │ movlt r3, r2 │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r6 │ │ │ │ add r0, r2, r0 │ │ │ │ - bl bb2498 │ │ │ │ + bl bb2490 │ │ │ │ ldr r7, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r7, r1, r7 │ │ │ │ addmi r7, r7, r6 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2e1e04 │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ @@ -102455,15 +102455,15 @@ │ │ │ │ add r8, r9, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ bl 2e1270 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ @@ -102475,29 +102475,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - strdeq r8, [r5], ip @ │ │ │ │ - addeq r5, sp, r8, asr #8 │ │ │ │ - addeq r5, sp, ip, asr r4 │ │ │ │ + adceq r8, r5, ip, ror #9 │ │ │ │ + addeq r5, sp, r8, lsr r4 │ │ │ │ + addeq r5, sp, ip, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #84] @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #172] @ 0xac │ │ │ │ mov r4, r1 │ │ │ │ add r0, r2, r0 │ │ │ │ ldr r1, [r7, #152] @ 0x98 │ │ │ │ mov r6, r2 │ │ │ │ - bl bb2498 │ │ │ │ + bl bb2490 │ │ │ │ ldr r3, [r7, #144] @ 0x90 │ │ │ │ ldr ip, [r7, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ suble r4, r3, #1 │ │ │ │ mov lr, #32 │ │ │ │ mov r2, r6 │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -102532,15 +102532,15 @@ │ │ │ │ ldr r2, [pc, #820] @ 2e2228 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #808] @ 2e222c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ ldr sl, [pc, #792] @ 2e2230 │ │ │ │ cmp r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ beq 2e20f8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -102558,37 +102558,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e2120 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e20b4 │ │ │ │ ldr r0, [pc, #712] @ 2e2238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 931b54 │ │ │ │ + bl 931b4c │ │ │ │ ldr r3, [pc, #704] @ 2e223c │ │ │ │ ldr r2, [pc, #704] @ 2e2240 │ │ │ │ ldr r1, [pc, #704] @ 2e2244 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #672] @ 2e2248 │ │ │ │ ldr r2, [pc, #672] @ 2e224c │ │ │ │ ldr r1, [pc, #672] @ 2e2250 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r7 │ │ │ │ mov r7, #7 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2d48c4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ @@ -102611,15 +102611,15 @@ │ │ │ │ bl 27cde8 │ │ │ │ mov r4, r0 │ │ │ │ bl 27e3f0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl a942c8 │ │ │ │ + bl a942c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d088 │ │ │ │ strh r7, [r5, #108] @ 0x6c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #504] @ 2e2258 │ │ │ │ strb r3, [r9] │ │ │ │ ldr r3, [pc, #436] @ 2e221c │ │ │ │ @@ -102643,24 +102643,24 @@ │ │ │ │ bne 2e2114 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e2178 │ │ │ │ ldr r4, [pc, #416] @ 2e225c │ │ │ │ mov r7, #384 @ 0x180 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 931b54 │ │ │ │ + bl 931b4c │ │ │ │ ldr r3, [pc, #400] @ 2e2260 │ │ │ │ ldr r2, [pc, #400] @ 2e2264 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r8, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2e1fa0 │ │ │ │ ldrb r8, [r4, #32] │ │ │ │ cmp r8, #0 │ │ │ │ ldrne r3, [r4, #40] @ 0x28 │ │ │ │ moveq r3, r8 │ │ │ │ @@ -102686,15 +102686,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e21d4 │ │ │ │ ldr r0, [pc, #268] @ 2e2274 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e1f60 │ │ │ │ ldr r3, [pc, #232] @ 2e2268 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e20b4 │ │ │ │ ldr r3, [pc, #216] @ 2e226c │ │ │ │ @@ -102707,61 +102707,61 @@ │ │ │ │ ldrb r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e21cc │ │ │ │ ldr r0, [pc, #188] @ 2e2278 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e20b4 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2e227c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e1f60 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, lsr pc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r8, r5, r8, asr #7 │ │ │ │ - @ instruction: 0x008d89b4 │ │ │ │ - addeq r8, sp, r8, lsl #19 │ │ │ │ + @ instruction: 0x00a583b8 │ │ │ │ + addeq r8, sp, r4, lsr #19 │ │ │ │ + addeq r8, sp, r8, ror r9 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ tsteq r2, r4, ror #29 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - strdeq r5, [sp], r0 │ │ │ │ - adceq r8, r5, ip, lsr #6 │ │ │ │ - addeq r5, sp, ip, ror r2 │ │ │ │ - ldrdeq r5, [sp], r0 │ │ │ │ - adceq r8, r5, r0, lsl #6 │ │ │ │ - addeq r5, sp, r4, asr r2 │ │ │ │ - addeq r5, sp, r8, ror #4 │ │ │ │ - addeq r8, sp, r0, lsl #18 │ │ │ │ + addeq r5, sp, r0, ror #13 │ │ │ │ + adceq r8, r5, ip, lsl r3 │ │ │ │ + addeq r5, sp, ip, ror #4 │ │ │ │ + addeq r5, sp, r0, asr #11 │ │ │ │ + strdeq r8, [r5], r0 @ │ │ │ │ + addeq r5, sp, r4, asr #4 │ │ │ │ + addeq r5, sp, r8, asr r2 │ │ │ │ + strdeq r8, [sp], r0 │ │ │ │ @ instruction: 0x01126d98 │ │ │ │ - addeq r5, sp, r4, lsr #9 │ │ │ │ - ldrdeq r8, [r5], ip @ │ │ │ │ - addeq r5, sp, r8, lsr #2 │ │ │ │ + umulleq r5, sp, r4, r4 │ │ │ │ + adceq r8, r5, ip, asr #3 │ │ │ │ + addeq r5, sp, r8, lsl r1 │ │ │ │ andeq r4, r0, r0, lsr r5 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r8, sp, r0, lsr #15 │ │ │ │ - addeq r8, sp, r8, asr #14 │ │ │ │ - ldrdeq r8, [sp], ip │ │ │ │ + umulleq r8, sp, r0, r7 │ │ │ │ + addeq r8, sp, r8, lsr r7 │ │ │ │ + addeq r8, sp, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #444] @ 2e2454 │ │ │ │ ldr r2, [pc, #444] @ 2e2458 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102769,15 +102769,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 2e245c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #196 @ 0xc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ ldr r3, [r0, #184] @ 0xb8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bgt 2e23c8 │ │ │ │ ldr r5, [r0, #188] @ 0xbc │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ @@ -102821,15 +102821,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [r4, #188] @ 0xbc │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ sub r5, r5, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str r5, [sp] │ │ │ │ bl 2d5cd4 │ │ │ │ @@ -102857,37 +102857,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bl 2d5c2c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r8, r5, r4, lsl r0 │ │ │ │ - addeq r4, sp, ip, asr pc │ │ │ │ - addeq r5, sp, ip, lsr #5 │ │ │ │ - adceq r7, r5, ip, lsr pc │ │ │ │ - umulleq r4, sp, r0, lr │ │ │ │ - addeq r4, sp, r4, lsr #29 │ │ │ │ - adceq r7, r5, ip, lsr #29 │ │ │ │ - strdeq r4, [sp], r8 │ │ │ │ - addeq r4, sp, ip, lsl #28 │ │ │ │ + adceq r8, r5, r4 │ │ │ │ + addeq r4, sp, ip, asr #30 │ │ │ │ + umulleq r5, sp, ip, r2 │ │ │ │ + adceq r7, r5, ip, lsr #30 │ │ │ │ + addeq r4, sp, r0, lsl #29 │ │ │ │ + umulleq r4, sp, r4, lr │ │ │ │ + umlaleq r7, r5, ip, lr │ │ │ │ + addeq r4, sp, r8, ror #27 │ │ │ │ + strdeq r4, [sp], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #424] @ 2e263c │ │ │ │ ldr r2, [pc, #424] @ 2e2640 │ │ │ │ @@ -102905,15 +102905,15 @@ │ │ │ │ str r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r6, r7 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r1, r9 │ │ │ │ suble r7, r6, #1 │ │ │ │ - bl bb2498 │ │ │ │ + bl bb2490 │ │ │ │ ldr r5, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r5, r1, r5 │ │ │ │ addmi r5, r5, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ble 2e25a4 │ │ │ │ mla r6, r1, r6, r7 │ │ │ │ @@ -102934,15 +102934,15 @@ │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ bl 2e1270 │ │ │ │ ldr r2, [pc, #228] @ 2e2654 │ │ │ │ ldr r3, [pc, #204] @ 2e2640 │ │ │ │ @@ -102984,34 +102984,34 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #96] @ 2e2668 │ │ │ │ strh r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r2, sp, #8 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ bl 2e1270 │ │ │ │ b 2e2568 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, ror #18 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlawbeq r1, r0, r1, r3 │ │ │ │ - adceq r7, r5, ip, ror sp │ │ │ │ - ldrdeq r4, [sp], r0 │ │ │ │ - addeq r4, sp, r4, ror #25 │ │ │ │ + adceq r7, r5, ip, ror #26 │ │ │ │ + addeq r4, sp, r0, asr #25 │ │ │ │ + ldrdeq r4, [sp], r4 @ │ │ │ │ tsteq r2, ip, lsl #17 │ │ │ │ tsteq r2, r0, asr r8 │ │ │ │ - @ instruction: 0x00a57cbc │ │ │ │ - addeq r4, sp, r0, lsl #24 │ │ │ │ - addeq r4, sp, r4, lsl ip │ │ │ │ + adceq r7, r5, ip, lsr #25 │ │ │ │ + strdeq r4, [sp], r0 │ │ │ │ + addeq r4, sp, r4, lsl #24 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #664] @ 2e291c │ │ │ │ ldr r2, [pc, #664] @ 2e2920 │ │ │ │ @@ -103029,15 +103029,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ bl 2d77b4 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2e2900 │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -103049,15 +103049,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r6, #192] @ 0xc0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #13 │ │ │ │ str sl, [r6, #180] @ 0xb4 │ │ │ │ str sl, [r6, #188] @ 0xbc │ │ │ │ str r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r4, r4, #16 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 27d4c0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 27f80c │ │ │ │ @@ -103104,15 +103104,15 @@ │ │ │ │ add r4, r4, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r3, [r4, #-1] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, fp │ │ │ │ bl 2e1270 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -103137,15 +103137,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 27d4c0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 27f80c │ │ │ │ mov r2, #0 │ │ │ │ @@ -103177,28 +103177,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 2e294c │ │ │ │ ldr r0, [pc, #68] @ 2e2950 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r7, r5, r4, lsr #24 │ │ │ │ + adceq r7, r5, r4, lsl ip │ │ │ │ tsteq r2, ip, ror #14 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r4, sp, r0, ror #22 │ │ │ │ - addeq r4, sp, r4, ror fp │ │ │ │ - adceq r7, r5, r0, lsl fp │ │ │ │ - addeq r4, sp, ip, asr sl │ │ │ │ - addeq r4, sp, r8, asr #20 │ │ │ │ - adceq r7, r5, ip, asr #20 │ │ │ │ - addeq r4, sp, r0, lsr #19 │ │ │ │ - @ instruction: 0x008d49b4 │ │ │ │ + addeq r4, sp, r0, asr fp │ │ │ │ + addeq r4, sp, r4, ror #22 │ │ │ │ + adceq r7, r5, r0, lsl #22 │ │ │ │ + addeq r4, sp, ip, asr #20 │ │ │ │ + addeq r4, sp, r8, lsr sl │ │ │ │ + adceq r7, r5, ip, lsr sl │ │ │ │ + umulleq r4, sp, r0, r9 │ │ │ │ + addeq r4, sp, r4, lsr #19 │ │ │ │ tsteq r2, r0, asr #10 │ │ │ │ - addeq r7, sp, r8, ror pc │ │ │ │ - addeq r7, sp, r4, lsl #31 │ │ │ │ + addeq r7, sp, r8, ror #30 │ │ │ │ + addeq r7, sp, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ 2e29ec │ │ │ │ ldr r7, [pc, #128] @ 2e29f0 │ │ │ │ ldr r6, [pc, #128] @ 2e29f4 │ │ │ │ @@ -103207,40 +103207,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #88] @ 2e29f8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e29c0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2e266c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ bl 2e1ac4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2e266c │ │ │ │ - adceq r7, r5, ip, lsr r9 │ │ │ │ - umulleq r4, sp, r0, r8 │ │ │ │ - addeq r4, sp, r4, ror #23 │ │ │ │ - addeq r4, sp, r0, asr #25 │ │ │ │ + adceq r7, r5, ip, lsr #18 │ │ │ │ + addeq r4, sp, r0, lsl #17 │ │ │ │ + ldrdeq r4, [sp], r4 @ │ │ │ │ + @ instruction: 0x008d4cb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #680] @ 2e2cbc │ │ │ │ ldr r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r2, [pc, #676] @ 2e2cc0 │ │ │ │ @@ -103268,15 +103268,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ addne r0, r0, r6 │ │ │ │ moveq r6, #0 │ │ │ │ cmp r3, r1 │ │ │ │ addlt r3, r3, #1 │ │ │ │ strlt r3, [r4, #156] @ 0x9c │ │ │ │ str r6, [r4, #172] @ 0xac │ │ │ │ - bl bb2498 │ │ │ │ + bl bb2490 │ │ │ │ ldr r5, [r4, #144] @ 0x90 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r5, #0 │ │ │ │ mul r1, r5, r1 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ add r3, r3, r1 │ │ │ │ ble 2e2ae0 │ │ │ │ @@ -103335,15 +103335,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #13 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [r4, #180] @ 0xb4 │ │ │ │ str r6, [r4, #188] @ 0xbc │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ bl 2d77b4 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e2ca0 │ │ │ │ lsl r5, r5, #20 │ │ │ │ @@ -103365,15 +103365,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 27dd18 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r7, r7, r5 │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ ldr r9, [r4, #144] @ 0x90 │ │ │ │ lsl r9, r9, #3 │ │ │ │ mov r3, r0 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r7, [r4, #148] @ 0x94 │ │ │ │ @@ -103412,19 +103412,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #268 @ 0x10c │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r2, r0, ror #7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r2, r8, lsl #6 │ │ │ │ - adceq r7, r5, r8, asr r7 │ │ │ │ - addeq r4, sp, r4, lsr #13 │ │ │ │ - @ instruction: 0x008d46b8 │ │ │ │ - ldrdeq r7, [sp], r8 │ │ │ │ - addeq r7, sp, r4, ror #23 │ │ │ │ + adceq r7, r5, r8, asr #14 │ │ │ │ + umulleq r4, sp, r4, r6 │ │ │ │ + addeq r4, sp, r8, lsr #13 │ │ │ │ + addeq r7, sp, r8, asr #23 │ │ │ │ + ldrdeq r7, [sp], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3612] @ 2e3b10 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103443,15 +103443,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #3560] @ 2e3b24 │ │ │ │ ldr r3, [pc, #3560] @ 2e3b28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #0 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r0, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r6, #204] @ 0xcc │ │ │ │ @@ -103578,15 +103578,15 @@ │ │ │ │ bge 2e30f4 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl bb2498 │ │ │ │ + bl bb2490 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sl, #176] @ 0xb0 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ strb r9, [r0, r3] │ │ │ │ @@ -103671,15 +103671,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r6, #204 @ 0xcc │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ sub ip, ip, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 2d6ec8 │ │ │ │ b 2e2e04 │ │ │ │ @@ -103713,22 +103713,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2504] @ 2e3b60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e2dd4 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ sub r3, r3, #1 │ │ │ │ bic r3, r3, r3, asr #31 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [r1, #148] @ 0x94 │ │ │ │ @@ -103978,15 +103978,15 @@ │ │ │ │ bl 27cde8 │ │ │ │ mov r9, r0 │ │ │ │ bl 27e3f0 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ - bl a944d0 │ │ │ │ + bl a944c8 │ │ │ │ b 2e2dd8 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ bic r3, r3, #128 @ 0x80 │ │ │ │ orr r3, r3, #112 @ 0x70 │ │ │ │ strb r3, [r4, #108] @ 0x6c │ │ │ │ b 2e32e8 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ @@ -104124,45 +104124,45 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 2e3b70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e2f0c │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #836] @ 2e3b74 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl a944d0 │ │ │ │ + bl a944c8 │ │ │ │ b 2e2dd4 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl bb2498 │ │ │ │ + bl bb2490 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r0, r2, r1 │ │ │ │ add r1, r3, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, r9, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ @@ -104280,15 +104280,15 @@ │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl bb2498 │ │ │ │ + bl bb2490 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ mul r0, r1, r0 │ │ │ │ add r9, r9, r0 │ │ │ │ add r0, r3, r0 │ │ │ │ @@ -104318,50 +104318,50 @@ │ │ │ │ add r3, r3, r9 │ │ │ │ b 2e3344 │ │ │ │ ldr r0, [pc, #148] @ 2e3b78 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e2f0c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 2e3b7c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e2dd4 │ │ │ │ - @ instruction: 0x00a575b8 │ │ │ │ + adceq r7, r5, r8, lsr #11 │ │ │ │ tsteq r2, r8, ror #1 │ │ │ │ tsteq r2, r4, ror #1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r7, sp, r4, ror fp │ │ │ │ - addeq r7, sp, r4, asr #22 │ │ │ │ + addeq r7, sp, r4, ror #22 │ │ │ │ + addeq r7, sp, r4, lsr fp │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - adceq r7, r5, r2, lsl r4 │ │ │ │ - strdeq r7, [r5], r8 @ │ │ │ │ - adceq r7, r5, r4, lsr #8 │ │ │ │ + adceq r7, r5, r2, lsl #8 │ │ │ │ + adceq r7, r5, r8, ror #7 │ │ │ │ + adceq r7, r5, r4, lsl r4 │ │ │ │ @ instruction: 0x01125ff0 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - @ instruction: 0x00a572be │ │ │ │ - strdeq r7, [r5], r4 @ │ │ │ │ - addeq r4, sp, r4, asr #2 │ │ │ │ - addeq r4, sp, r8, asr r1 │ │ │ │ + adceq r7, r5, lr, lsr #5 │ │ │ │ + adceq r7, r5, r4, ror #3 │ │ │ │ + addeq r4, sp, r4, lsr r1 │ │ │ │ + addeq r4, sp, r8, asr #2 │ │ │ │ andeq r2, r0, r8, asr #32 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r7, sp, ip, lsr r8 │ │ │ │ - adceq r6, r5, sl, lsl #31 │ │ │ │ - addeq r7, sp, r4, asr #8 │ │ │ │ + addeq r7, sp, ip, lsr #16 │ │ │ │ + adceq r6, r5, sl, ror pc │ │ │ │ + addeq r7, sp, r4, lsr r4 │ │ │ │ muleq r0, r4, r4 │ │ │ │ - addeq r7, sp, r8, lsl r1 │ │ │ │ - addeq r7, sp, ip, lsl #3 │ │ │ │ - umulleq r6, sp, r4, lr │ │ │ │ - addeq r6, sp, r4, lsl pc │ │ │ │ + addeq r7, sp, r8, lsl #2 │ │ │ │ + addeq r7, sp, ip, ror r1 │ │ │ │ + addeq r6, sp, r4, lsl #29 │ │ │ │ + addeq r6, sp, r4, lsl #30 │ │ │ │ │ │ │ │ 002e3b80 : │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -104405,21 +104405,21 @@ │ │ │ │ mov r2, r6 │ │ │ │ strh r3, [sp, #4] │ │ │ │ strb r1, [sp, #6] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e3e2c │ │ │ │ add r7, r4, #224 @ 0xe0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b74264 │ │ │ │ + bl b7425c │ │ │ │ mov r1, r5 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r2, r0 │ │ │ │ movcc r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl b73dbc │ │ │ │ + bl b73db4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e143c │ │ │ │ b 2e3c9c │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mov r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -104532,36 +104532,36 @@ │ │ │ │ beq 2e3e40 │ │ │ │ mov r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ strb r1, [sp, #4] │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl a942c8 │ │ │ │ + bl a942c0 │ │ │ │ b 2e3c34 │ │ │ │ ldr r1, [pc, #68] @ 2e3e8c │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a942c8 │ │ │ │ + bl a942c0 │ │ │ │ mov r6, #1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ strb r3, [sp, #4] │ │ │ │ b 2e3c2c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, asr r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrdeq r6, [r5], lr @ │ │ │ │ + adceq r6, r5, lr, asr #13 │ │ │ │ andeq r5, r0, fp, lsl fp │ │ │ │ tsteq r2, r8, asr r1 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - addseq r2, lr, r8, lsl r7 │ │ │ │ + addseq r2, lr, r8, lsl #14 │ │ │ │ │ │ │ │ 002e3e90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2e3f04 │ │ │ │ @@ -104576,23 +104576,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [pc, #28] @ 2e3f08 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8e690 │ │ │ │ + b b8e688 │ │ │ │ strdeq r1, [r1, -r0]! │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 002e3f0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -104604,43 +104604,43 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [r4, #148] @ 0x94 │ │ │ │ ldr r1, [r4, #144] @ 0x90 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2d5d84 │ │ │ │ - adceq r6, r5, r4, lsl #7 │ │ │ │ - ldrdeq r3, [sp], r4 │ │ │ │ - addeq r3, sp, r8, ror #5 │ │ │ │ + adceq r6, r5, r4, ror r3 │ │ │ │ + addeq r3, sp, r4, asr #5 │ │ │ │ + ldrdeq r3, [sp], r8 │ │ │ │ │ │ │ │ 002e3f6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 2e3fb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 930b50 │ │ │ │ + bl 930b48 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r0, [pc, #16] @ 2e3fb4 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #132 @ 0x84 │ │ │ │ - b 92ff7c │ │ │ │ - addeq r6, sp, r4, lsr r9 │ │ │ │ + b 92ff74 │ │ │ │ + addeq r6, sp, r4, lsr #18 │ │ │ │ adcseq r0, r0, r8, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2e4014 │ │ │ │ mov r0, r1 │ │ │ │ @@ -104648,26 +104648,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 2e401c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r6, sp, ip, lsl #21 │ │ │ │ - adceq r7, r5, ip, ror #7 │ │ │ │ - addeq r6, sp, r0, ror sl │ │ │ │ + addeq r6, sp, ip, ror sl │ │ │ │ + ldrdeq r7, [r5], ip @ │ │ │ │ + addeq r6, sp, r0, ror #20 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -104675,17 +104675,17 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #8] @ 2e4064 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ bl 27eff0 │ │ │ │ - addeq r6, sp, ip, lsr #20 │ │ │ │ + addeq r6, sp, ip, lsl sl │ │ │ │ │ │ │ │ 002e4068 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #52] @ 2e40b4 │ │ │ │ @@ -104702,15 +104702,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r3, r0, lsr r6 │ │ │ │ ldr r0, [pc, #4] @ 2e40c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ @ instruction: 0x00b008d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -104776,15 +104776,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #12] @ 2e41ec │ │ │ │ bl 2dc844 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ b 2e4130 │ │ │ │ - umlaleq r7, r5, r8, r2 │ │ │ │ + adceq r7, r5, r8, lsl #5 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #17 │ │ │ │ str r3, [r1] │ │ │ │ @@ -104792,55 +104792,55 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r1 │ │ │ │ bl 27cd70 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl a952c8 │ │ │ │ + bl a952c0 │ │ │ │ ldr r1, [pc, #84] @ 2e4288 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ strb r6, [r4, #6] │ │ │ │ - bl b788cc │ │ │ │ + bl b788c4 │ │ │ │ ldr r1, [pc, #60] @ 2e428c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r6, [r4, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl b788cc │ │ │ │ + bl b788c4 │ │ │ │ strb r0, [r4, #9] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq r6, sp, ip, ip │ │ │ │ - addeq r6, sp, r8, ror sp │ │ │ │ + addeq r6, sp, ip, lsl #25 │ │ │ │ + addeq r6, sp, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2e4328 │ │ │ │ ldr r2, [pc, #128] @ 2e432c │ │ │ │ ldr r1, [pc, #128] @ 2e4330 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #96] @ 2e4334 │ │ │ │ ldr ip, [pc, #96] @ 2e4338 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2e433c │ │ │ │ ldr r2, [pc, #92] @ 2e4340 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -104856,17 +104856,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq r7, r5, r4, asr r1 │ │ │ │ - ldrdeq r6, [sp], ip │ │ │ │ - @ instruction: 0x009abcfc │ │ │ │ + adceq r7, r5, r4, asr #2 │ │ │ │ + addeq r6, sp, ip, asr #11 │ │ │ │ + addseq fp, sl, ip, ror #25 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ muleq r0, r8, r8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -104880,53 +104880,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #128 @ 0x80 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ b 2e43d8 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930624 │ │ │ │ - bl a94460 │ │ │ │ + bl 93061c │ │ │ │ + bl a94458 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 2e43f8 │ │ │ │ ldr lr, [r5, #136] @ 0x88 │ │ │ │ mov r1, r4 │ │ │ │ cmp ip, lr │ │ │ │ movcc r4, ip │ │ │ │ movcs r4, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ - bl a944d0 │ │ │ │ + bl a944c8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl b9312c │ │ │ │ + bl b93124 │ │ │ │ mov r0, r7 │ │ │ │ - bl b92f14 │ │ │ │ + bl b92f0c │ │ │ │ ldr r4, [pc, #56] @ 2e4420 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e437c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq r7, r5, r0, lsr #1 │ │ │ │ - addeq r6, sp, ip, lsr #10 │ │ │ │ - @ instruction: 0x009abbd4 │ │ │ │ + umlaleq r7, r5, r0, r0 │ │ │ │ + addeq r6, sp, ip, lsl r5 │ │ │ │ + addseq fp, sl, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ ldrb r5, [r1, #16] │ │ │ │ mov r9, r0 │ │ │ │ @@ -104987,23 +104987,23 @@ │ │ │ │ sub r3, r5, r4 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ movcs r3, #1024 @ 0x400 │ │ │ │ add r1, r3, #8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl b92ef4 │ │ │ │ + bl b92eec │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl b930dc │ │ │ │ + bl b930d4 │ │ │ │ add r1, r6, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl b930dc │ │ │ │ + bl b930d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r4, r4, r3 │ │ │ │ cmp r5, r4 │ │ │ │ bhi 2e4518 │ │ │ │ mov r0, r9 │ │ │ │ bl 2e4348 │ │ │ │ ldr r2, [pc, #268] @ 2e4684 │ │ │ │ @@ -105024,15 +105024,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r4, [pc, #204] @ 2e4688 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2e44d0 │ │ │ │ ldr r0, [pc, #196] @ 2e468c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ b 2e4570 │ │ │ │ ldr r4, [pc, #184] @ 2e4690 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2e44d0 │ │ │ │ ldr r3, [pc, #176] @ 2e4694 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -105051,43 +105051,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2e46a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e44e4 │ │ │ │ ldr r0, [pc, #68] @ 2e46a4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e44e4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, lsr #19 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r2, ip, asr r9 │ │ │ │ @ instruction: 0x00b004d8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, r4, lsl #17 │ │ │ │ - addeq r6, sp, r8, ror #9 │ │ │ │ - addeq r6, sp, ip, lsl r5 │ │ │ │ - addeq r6, sp, ip, asr #9 │ │ │ │ + ldrdeq r6, [sp], r8 │ │ │ │ + addeq r6, sp, ip, lsl #10 │ │ │ │ + @ instruction: 0x008d64bc │ │ │ │ andeq r6, r0, r4, lsr #11 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ + addeq r6, sp, r8, asr #8 │ │ │ │ addeq r6, sp, r8, asr r4 │ │ │ │ - addeq r6, sp, r8, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -105577,22 +105577,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1968] @ 2e5638 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2e4d04 │ │ │ │ ldr r2, [pc, #1940] @ 2e563c │ │ │ │ ldr r2, [r8, r2] │ │ │ │ @@ -105619,22 +105619,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1808] @ 2e5640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r5, #7] │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -105809,25 +105809,25 @@ │ │ │ │ cmp fp, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 2e5084 │ │ │ │ b 2e5080 │ │ │ │ ldr r0, [pc, #1132] @ 2e5674 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2e4d04 │ │ │ │ ldr r0, [pc, #1100] @ 2e5678 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e4f34 │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ bhi 2e5290 │ │ │ │ cmp r4, #3 │ │ │ │ bhi 2e50f0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2d2ff8 │ │ │ │ @@ -105869,22 +105869,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 2e5688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2e5150 │ │ │ │ ldr r2, [pc, #852] @ 2e5680 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e5150 │ │ │ │ @@ -105913,23 +105913,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 2e5690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e5090 │ │ │ │ add r2, r6, #276 @ 0x114 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r2 │ │ │ │ bl 2d3354 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -105950,15 +105950,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r0, r4 │ │ │ │ beq 2e5284 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #604] @ 2e5698 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2e5150 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2e54f4 │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e525c │ │ │ │ @@ -105981,41 +105981,41 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 2e56a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e525c │ │ │ │ bl 2d2ff8 │ │ │ │ b 2e525c │ │ │ │ ldr fp, [pc, #424] @ 2e56a4 │ │ │ │ add fp, pc, fp │ │ │ │ b 2e5454 │ │ │ │ ldr r0, [pc, #416] @ 2e56a8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e5090 │ │ │ │ ldr r0, [pc, #400] @ 2e56ac │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e525c │ │ │ │ ldr r3, [pc, #380] @ 2e56b0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e53f4 │ │ │ │ ldr r3, [pc, #232] @ 2e5630 │ │ │ │ @@ -106031,21 +106031,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2e56b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e53f4 │ │ │ │ add sl, r6, sl, lsl #2 │ │ │ │ ldr r3, [sl, #308] @ 0x134 │ │ │ │ ldr r2, [pc, #260] @ 2e56b8 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [sl, #308] @ 0x134 │ │ │ │ ldr r3, [pc, #56] @ 2e55f8 │ │ │ │ @@ -106057,67 +106057,67 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2e5430 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2d3408 │ │ │ │ ldr r0, [pc, #208] @ 2e56bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e53f4 │ │ │ │ @ instruction: 0x011242d0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x011242bc │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, r8, lsl #5 │ │ │ │ adceq pc, pc, r4, ror #27 │ │ │ │ - adceq r6, r5, r4, lsr #15 │ │ │ │ + umlaleq r6, r5, r4, r7 │ │ │ │ adceq pc, pc, r0, ror #25 │ │ │ │ - ldrdeq r5, [sp], r0 │ │ │ │ + addeq r5, sp, r0, asr #27 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - ldrdeq r5, [sp], r0 │ │ │ │ + addeq r5, sp, r0, asr #27 │ │ │ │ tsteq r2, r8, lsr r0 │ │ │ │ - addeq r5, sp, r4, lsr #25 │ │ │ │ + umulleq r5, sp, r4, ip │ │ │ │ andeq r5, r0, r8, asr lr │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrdeq r5, [sp], r0 │ │ │ │ + addeq r5, sp, r0, asr #25 │ │ │ │ andeq r6, r0, r4, lsl r3 │ │ │ │ - ldrdeq r5, [sp], r4 │ │ │ │ - umlaleq r6, r5, ip, r4 │ │ │ │ - strdeq r5, [sp], ip │ │ │ │ + addeq r5, sp, r4, asr #23 │ │ │ │ + adceq r6, r5, ip, lsl #9 │ │ │ │ + addeq r5, sp, ip, ror #21 │ │ │ │ tsteq r2, r4, asr #28 │ │ │ │ @ instruction: 0x01123db8 │ │ │ │ - addeq r5, sp, ip, asr #30 │ │ │ │ + addeq r5, sp, ip, lsr pc │ │ │ │ umlaleq pc, pc, r0, r8 @ │ │ │ │ - umulleq r5, sp, r4, r9 │ │ │ │ - adceq r6, r5, r4, asr #4 │ │ │ │ - addeq r5, sp, ip, asr #22 │ │ │ │ + addeq r5, sp, r4, lsl #19 │ │ │ │ + adceq r6, r5, r4, lsr r2 │ │ │ │ + addeq r5, sp, ip, lsr fp │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ @ instruction: 0x00aff7b4 │ │ │ │ - addeq r5, sp, ip, lsr #17 │ │ │ │ - addeq r5, sp, r4, ror r9 │ │ │ │ - addeq r5, sp, r0, lsl #18 │ │ │ │ + umulleq r5, sp, ip, r8 │ │ │ │ + addeq r5, sp, r4, ror #18 │ │ │ │ + strdeq r5, [sp], r0 │ │ │ │ @ instruction: 0x01123b98 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - ldrdeq r5, [sp], r8 │ │ │ │ - addeq r5, sp, r8, ror #18 │ │ │ │ + addeq r5, sp, r8, asr #15 │ │ │ │ + addeq r5, sp, r8, asr r9 │ │ │ │ andeq r1, r0, r4, asr #22 │ │ │ │ - ldrdeq r5, [sp], r8 │ │ │ │ + addeq r5, sp, r8, asr #15 │ │ │ │ tsteq r2, ip, ror #19 │ │ │ │ - addeq r5, sp, ip, ror #16 │ │ │ │ + addeq r5, sp, ip, asr r8 │ │ │ │ andeq r5, r0, r4, lsl #31 │ │ │ │ - addeq r5, sp, r0, lsr #14 │ │ │ │ - addeq r5, sp, r8, lsr #11 │ │ │ │ - ldrdeq r5, [sp], r0 │ │ │ │ - addeq r5, sp, r8, lsr #14 │ │ │ │ + addeq r5, sp, r0, lsl r7 │ │ │ │ + umulleq r5, sp, r8, r5 │ │ │ │ + addeq r5, sp, r0, asr #13 │ │ │ │ + addeq r5, sp, r8, lsl r7 │ │ │ │ andeq r6, r0, r8, ror #31 │ │ │ │ - addeq r5, sp, r0, lsr r7 │ │ │ │ + addeq r5, sp, r0, lsr #14 │ │ │ │ tsteq r2, r0, asr #16 │ │ │ │ - addeq r5, sp, ip, lsl #14 │ │ │ │ + strdeq r5, [sp], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -106138,19 +106138,19 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b a94240 │ │ │ │ + b a94238 │ │ │ │ ldr r7, [r1, #4] │ │ │ │ mov r6, r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 2d3318 │ │ │ │ sub r9, r6, #4 │ │ │ │ @@ -106291,17 +106291,17 @@ │ │ │ │ strb r3, [r0, #19] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #9 │ │ │ │ b 2e5878 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e597c │ │ │ │ b 2e5898 │ │ │ │ - adceq r5, r5, ip, ror #25 │ │ │ │ - addeq r5, sp, ip, ror r1 │ │ │ │ - umullseq sl, sl, ip, r8 @ │ │ │ │ + ldrdeq r5, [r5], ip @ │ │ │ │ + addeq r5, sp, ip, ror #2 │ │ │ │ + addseq sl, sl, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #416] @ 2e5b58 │ │ │ │ ldr r1, [pc, #416] @ 2e5b5c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -106315,15 +106315,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e5acc │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl b92f38 │ │ │ │ + bl b92f30 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ bl 27ebf4 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ @@ -106391,38 +106391,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2e5b7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e59f0 │ │ │ │ ldr r0, [pc, #52] @ 2e5b80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e59f0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, asr #8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r2, r4, lsr #8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, r8, lsr #7 │ │ │ │ tsteq r2, ip, ror #6 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r5, sp, ip, ror #3 │ │ │ │ - addeq r5, sp, r0, lsl #4 │ │ │ │ + ldrdeq r5, [sp], ip │ │ │ │ + strdeq r5, [sp], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #892] @ 2e5f18 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -106438,15 +106438,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr sl, [pc, #832] @ 2e5f2c │ │ │ │ cmp r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ movne r4, r9 │ │ │ │ movne r8, #0 │ │ │ │ movne r5, r0 │ │ │ │ addne r7, r5, #96 @ 0x60 │ │ │ │ @@ -106581,23 +106581,23 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #296] @ 2e5f38 │ │ │ │ ldr r0, [pc, #296] @ 2e5f3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ b 2e5d6c │ │ │ │ ldr r1, [pc, #276] @ 2e5f40 │ │ │ │ ldr r0, [pc, #276] @ 2e5f44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #20 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ b 2e5d90 │ │ │ │ ldr r3, [pc, #252] @ 2e5f48 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e5cd0 │ │ │ │ ldr r3, [pc, #236] @ 2e5f4c │ │ │ │ @@ -106614,85 +106614,85 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2e5f54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2e5cd0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e4af4 │ │ │ │ b 2e5d90 │ │ │ │ ldr r0, [pc, #120] @ 2e5f58 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2e5cd0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2e5f5c │ │ │ │ ldr r1, [pc, #96] @ 2e5f60 │ │ │ │ ldr r0, [pc, #96] @ 2e5f64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r5, r5, r4, ror #16 │ │ │ │ + adceq r5, r5, r4, asr r8 │ │ │ │ tsteq r2, r8, asr #4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r5, sp, r8, asr #2 │ │ │ │ - umulleq r5, sp, r8, r1 │ │ │ │ + addeq r5, sp, r8, lsr r1 │ │ │ │ + addeq r5, sp, r8, lsl #3 │ │ │ │ tsteq r2, r0, lsl r2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, r8, lsr r0 │ │ │ │ - strdeq r5, [r5], r0 @ │ │ │ │ - ldrdeq r4, [sp], ip │ │ │ │ - ldrdeq r5, [r5], r4 @ │ │ │ │ - addeq r4, sp, r0, lsr #31 │ │ │ │ + adceq r5, r5, r0, ror #11 │ │ │ │ + addeq r4, sp, ip, asr #31 │ │ │ │ + adceq r5, r5, r4, asr #11 │ │ │ │ + umulleq r4, sp, r0, pc @ │ │ │ │ andeq r2, r0, r4, ror #16 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrdeq r4, [sp], r0 │ │ │ │ - ldrdeq r4, [sp], r8 │ │ │ │ - adceq r5, r5, r0, lsl #10 │ │ │ │ - addeq r4, sp, r0, lsl lr │ │ │ │ - addeq r4, sp, r0, ror lr │ │ │ │ + addeq r4, sp, r0, asr #29 │ │ │ │ + addeq r4, sp, r8, asr #29 │ │ │ │ + strdeq r5, [r5], r0 @ │ │ │ │ + addeq r4, sp, r0, lsl #28 │ │ │ │ + addeq r4, sp, r0, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 2e5fb0 │ │ │ │ ldr r2, [pc, #48] @ 2e5fb4 │ │ │ │ ldr r1, [pc, #48] @ 2e5fb8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2e4348 │ │ │ │ - adceq r5, r5, ip, ror r4 │ │ │ │ - addeq r4, sp, r4, lsl #27 │ │ │ │ - addeq r4, sp, ip, asr #27 │ │ │ │ + adceq r5, r5, ip, ror #8 │ │ │ │ + addeq r4, sp, r4, ror sp │ │ │ │ + @ instruction: 0x008d4dbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #124] @ 2e6050 │ │ │ │ ldr r5, [pc, #124] @ 2e6054 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -106700,72 +106700,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r6, #92 @ 0x5c │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #88] @ 2e605c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - bl b92d08 │ │ │ │ + bl b92d00 │ │ │ │ ldr ip, [pc, #72] @ 2e6060 │ │ │ │ mov r2, #924 @ 0x39c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r5, r5, ip, lsr #8 │ │ │ │ - addeq r4, sp, r4, lsr sp │ │ │ │ - addeq r4, sp, r0, ror sp │ │ │ │ - addeq r4, sp, ip, lsl #28 │ │ │ │ - addeq r4, sp, r4, lsl #28 │ │ │ │ + adceq r5, r5, ip, lsl r4 │ │ │ │ + addeq r4, sp, r4, lsr #26 │ │ │ │ + addeq r4, sp, r0, ror #26 │ │ │ │ + strdeq r4, [sp], ip │ │ │ │ + strdeq r4, [sp], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2e60d4 │ │ │ │ ldr r2, [pc, #88] @ 2e60d8 │ │ │ │ ldr r1, [pc, #88] @ 2e60dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 6ac0e4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e59a0 │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e60c4 │ │ │ │ bl 2db420 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b b92f44 │ │ │ │ - adceq r5, r5, r0, lsl #7 │ │ │ │ - addeq r4, sp, r8, lsl #25 │ │ │ │ - ldrdeq r4, [sp], r0 │ │ │ │ + b b92f3c │ │ │ │ + adceq r5, r5, r0, ror r3 │ │ │ │ + addeq r4, sp, r8, ror ip │ │ │ │ + addeq r4, sp, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #220] @ 2e61d4 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -106775,15 +106775,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 6ac05c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e6184 │ │ │ │ @@ -106819,17 +106819,17 @@ │ │ │ │ ldr r1, [pc, #32] @ 2e61e0 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #232 @ 0xe8 │ │ │ │ bl 2db290 │ │ │ │ str r0, [r4, #272] @ 0x110 │ │ │ │ b 2e617c │ │ │ │ - adceq r5, r5, r8, lsl #6 │ │ │ │ - addeq r4, sp, r4, asr #24 │ │ │ │ - addeq r4, sp, r0, lsl #24 │ │ │ │ + strdeq r5, [r5], r8 @ │ │ │ │ + addeq r4, sp, r4, lsr ip │ │ │ │ + strdeq r4, [sp], r0 │ │ │ │ ldrdeq lr, [pc], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #548] @ 2e6420 │ │ │ │ ldr lr, [pc, #548] @ 2e6424 │ │ │ │ @@ -106846,15 +106846,15 @@ │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #488] @ 2e6434 │ │ │ │ ldr r3, [pc, #488] @ 2e6438 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -106905,21 +106905,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 2e6450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mov r0, r8 │ │ │ │ bl 2e59a0 │ │ │ │ ldr r2, [pc, #252] @ 2e6454 │ │ │ │ ldr r3, [pc, #204] @ 2e6428 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -106927,74 +106927,74 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2e641c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b a94240 │ │ │ │ + b a94238 │ │ │ │ ldr r3, [pc, #188] @ 2e644c │ │ │ │ subs r9, r4, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movne r9, #1 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e63f8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2e6458 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e626c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e62d4 │ │ │ │ b 2e6348 │ │ │ │ ldr r0, [pc, #92] @ 2e645c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e63e0 │ │ │ │ ldr r0, [pc, #76] @ 2e6460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e6348 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - adceq r5, r5, r0, lsl #4 │ │ │ │ + strdeq r5, [r5], r0 @ │ │ │ │ @ instruction: 0x01122bf4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r4, sp, ip, ror #21 │ │ │ │ - addeq r4, sp, r4, lsr fp │ │ │ │ + ldrdeq r4, [sp], ip │ │ │ │ + addeq r4, sp, r4, lsr #22 │ │ │ │ @ instruction: 0x01122bb0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, r8, lsl #23 │ │ │ │ andeq r1, r0, r0, ror #5 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r4, sp, r8, asr fp │ │ │ │ + addeq r4, sp, r8, asr #22 │ │ │ │ tsteq r2, r4, lsr #21 │ │ │ │ - addeq r4, sp, r8, ror sl │ │ │ │ - addeq r4, sp, ip, ror sl │ │ │ │ - addeq r4, sp, r8, lsr #21 │ │ │ │ + addeq r4, sp, r8, ror #20 │ │ │ │ + addeq r4, sp, ip, ror #20 │ │ │ │ + umulleq r4, sp, r8, sl │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2e6474 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq lr, pc, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 2e6588 │ │ │ │ ldr r2, [pc, #248] @ 2e658c │ │ │ │ @@ -107002,44 +107002,44 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #216] @ 2e6594 │ │ │ │ ldr r3, [pc, #216] @ 2e6598 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #212] @ 2e659c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #204] @ 2e65a0 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #196] @ 2e65a4 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935554 │ │ │ │ + bl 93554c │ │ │ │ ldr r3, [pc, #184] @ 2e65a8 │ │ │ │ ldr r2, [pc, #184] @ 2e65ac │ │ │ │ ldr r1, [pc, #184] @ 2e65b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9356c8 │ │ │ │ + bl 9356c0 │ │ │ │ ldr r3, [pc, #164] @ 2e65b4 │ │ │ │ ldr r2, [pc, #164] @ 2e65b8 │ │ │ │ ldr r1, [pc, #164] @ 2e65bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9356c8 │ │ │ │ + bl 9356c0 │ │ │ │ ldr r0, [pc, #144] @ 2e65c0 │ │ │ │ ldr r3, [pc, #144] @ 2e65c4 │ │ │ │ ldr ip, [pc, #144] @ 2e65c8 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r2, [pc, #140] @ 2e65cc │ │ │ │ ldr r1, [pc, #140] @ 2e65d0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -107047,42 +107047,42 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93583c │ │ │ │ + bl 935834 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq r5, r5, ip, lsr #32 │ │ │ │ - @ instruction: 0x008d08b0 │ │ │ │ - addeq r0, sp, r8, lsl #17 │ │ │ │ + adceq r5, r5, ip, lsl r0 │ │ │ │ + addeq r0, sp, r0, lsr #17 │ │ │ │ + addeq r0, sp, r8, ror r8 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ - addeq r4, sp, r4, lsr #24 │ │ │ │ + addeq r4, sp, r4, lsl ip │ │ │ │ tsteq r2, ip, lsr #18 │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ muleq r0, ip, lr │ │ │ │ - strdeq r4, [sp], r8 │ │ │ │ + addeq r4, sp, r8, ror #23 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, r4, lsr #27 │ │ │ │ - addseq fp, lr, ip, lsl r8 │ │ │ │ + addseq fp, lr, ip, lsl #16 │ │ │ │ muleq r0, ip, sl │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ andeq r0, r0, r4, lsr #25 │ │ │ │ - @ instruction: 0x008d4bb0 │ │ │ │ - @ instruction: 0x008d4bb8 │ │ │ │ + addeq r4, sp, r0, lsr #23 │ │ │ │ + addeq r4, sp, r8, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ ldr r1, [pc, #216] @ 2e66c8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -107161,15 +107161,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #236] @ 0xec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r5, #0 │ │ │ │ add r9, sp, #44 @ 0x2c │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ add sl, sp, #140 @ 0x8c │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb r5, [sp, #14] │ │ │ │ @@ -107248,27 +107248,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #920] @ 2e6c1c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2e6a64 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #900] @ 2e6c20 │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl b74aec │ │ │ │ + bl b74ae4 │ │ │ │ ldr r2, [pc, #864] @ 2e6c24 │ │ │ │ ldr r3, [pc, #812] @ 2e6bf4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -107287,15 +107287,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl b74be4 │ │ │ │ + bl b74bdc │ │ │ │ b 2e68bc │ │ │ │ sub r2, r3, #352 @ 0x160 │ │ │ │ cmp r2, #352 @ 0x160 │ │ │ │ bcc 2e6994 │ │ │ │ ldrb r2, [r0, #-100] @ 0xffffff9c │ │ │ │ asr r2, r2, r1 │ │ │ │ tst r2, #1 │ │ │ │ @@ -107344,15 +107344,15 @@ │ │ │ │ ldr ip, [pc, #568] @ 2e6c2c │ │ │ │ ldr r2, [pc, #568] @ 2e6c30 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2e68bc │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #536] @ 2e6c34 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r2, sp, #15 │ │ │ │ strb r3, [sp, #15] │ │ │ │ bl 27e060 <__ioctl_time64@plt> │ │ │ │ @@ -107366,24 +107366,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #488] @ 2e6c44 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 27dacc │ │ │ │ b 2e68bc │ │ │ │ ldr r1, [pc, #464] @ 2e6c48 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl b8a430 │ │ │ │ + bl b8a428 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #29] │ │ │ │ beq 2e6b0c │ │ │ │ ldr r3, [pc, #424] @ 2e6c4c │ │ │ │ mov r0, #0 │ │ │ │ @@ -107402,15 +107402,15 @@ │ │ │ │ ldr r2, [pc, #372] @ 2e6c50 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #356] @ 2e6c54 │ │ │ │ mov r0, r6 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2e6a64 │ │ │ │ ldrb r3, [sp, #15] │ │ │ │ tst r3, #1 │ │ │ │ bne 2e6b18 │ │ │ │ ldrb r3, [sp, #13] │ │ │ │ b 2e6804 │ │ │ │ mov r0, r4 │ │ │ │ @@ -107448,66 +107448,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2e6a64 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [pc, #176] @ 2e6c6c │ │ │ │ ldr r2, [pc, #176] @ 2e6c70 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #172] @ 2e6c74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2e6a64 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r4, [r5], r4 @ │ │ │ │ + adceq r4, r5, r4, asr #27 │ │ │ │ tsteq r2, r4, lsl #14 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r4, sp, ip, lsl #20 │ │ │ │ - addeq r4, sp, ip, lsl #20 │ │ │ │ + strdeq r4, [sp], ip │ │ │ │ + strdeq r4, [sp], ip │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ andhi r4, r1, r0, lsr #10 │ │ │ │ rsbhi r4, r0, r1, lsr #10 │ │ │ │ rsbhi r4, r0, r8, lsl r5 │ │ │ │ - adceq r4, r5, r4, asr ip │ │ │ │ - addeq r4, sp, r8, ror r9 │ │ │ │ - umulleq r4, sp, r8, r8 │ │ │ │ + adceq r4, r5, r4, asr #24 │ │ │ │ + addeq r4, sp, r8, ror #18 │ │ │ │ + addeq r4, sp, r8, lsl #17 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - @ instruction: 0x008d48bc │ │ │ │ + addeq r4, sp, ip, lsr #17 │ │ │ │ tsteq r2, r8, lsr r5 │ │ │ │ andhi r4, r1, r2, lsr #10 │ │ │ │ - addeq r4, sp, r8, asr #14 │ │ │ │ + addeq r4, sp, r8, lsr r7 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andhi r4, r1, r3, lsr #10 │ │ │ │ - adceq r4, r5, ip, ror sl │ │ │ │ - addeq r4, sp, r4, asr #15 │ │ │ │ - addeq r4, sp, r0, asr #13 │ │ │ │ + adceq r4, r5, ip, ror #20 │ │ │ │ + @ instruction: 0x008d47b4 │ │ │ │ + @ instruction: 0x008d46b0 │ │ │ │ muleq r0, fp, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ tsteq r3, r8, lsr #24 │ │ │ │ - umulleq r4, sp, ip, r6 │ │ │ │ + addeq r4, sp, ip, lsl #13 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andshi r4, r8, r0, asr #10 │ │ │ │ andshi r4, r8, r1, asr #10 │ │ │ │ - adceq r4, r5, r4, lsr r9 │ │ │ │ - addeq r4, sp, r8, lsl #12 │ │ │ │ - addeq r4, sp, ip, ror r5 │ │ │ │ - strdeq r4, [r5], ip @ │ │ │ │ + adceq r4, r5, r4, lsr #18 │ │ │ │ strdeq r4, [sp], r8 │ │ │ │ - addeq r4, sp, r4, asr #10 │ │ │ │ + addeq r4, sp, ip, ror #10 │ │ │ │ + adceq r4, r5, ip, ror #17 │ │ │ │ + addeq r4, sp, r8, ror #11 │ │ │ │ + addeq r4, sp, r4, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #1224] @ 2e7158 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -107635,15 +107635,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 27ef48 <__fprintf_chk@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl b8a430 │ │ │ │ + bl b8a428 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 27dacc │ │ │ │ ldrh r1, [r6, #10] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2e7004 │ │ │ │ @@ -107814,20 +107814,20 @@ │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r1 │ │ │ │ bl 2dc620 │ │ │ │ b 2e6ca4 │ │ │ │ tsteq r2, ip, asr r1 │ │ │ │ rscseq pc, pc, r0, lsl #30 │ │ │ │ - @ instruction: 0x00a547b4 │ │ │ │ - adceq r4, r5, r8, lsl #14 │ │ │ │ + adceq r4, r5, r4, lsr #15 │ │ │ │ + strdeq r4, [r5], r8 @ │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - adceq r4, r5, r0, ror #12 │ │ │ │ - addeq r4, sp, r0, asr #7 │ │ │ │ - adceq r4, r5, sl, ror r5 │ │ │ │ + adceq r4, r5, r0, asr r6 │ │ │ │ + @ instruction: 0x008d43b0 │ │ │ │ + adceq r4, r5, sl, ror #10 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2e71e0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -107836,53 +107836,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ str r4, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r4, r5, r8, lsr #6 │ │ │ │ + adceq r4, r5, r8, lsl r3 │ │ │ │ + addeq r3, sp, r4, ror #30 │ │ │ │ addeq r3, sp, r4, ror pc │ │ │ │ - addeq r3, sp, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2e7248 │ │ │ │ ldr r2, [pc, #68] @ 2e724c │ │ │ │ ldr r1, [pc, #68] @ 2e7250 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x00a542bc │ │ │ │ + adceq r4, r5, ip, lsr #5 │ │ │ │ + strdeq r3, [sp], r8 │ │ │ │ addeq r3, sp, r8, lsl #30 │ │ │ │ - addeq r3, sp, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2e72b8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2e72bc │ │ │ │ @@ -107890,53 +107890,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r4, r5, r0, asr r2 │ │ │ │ + adceq r4, r5, r0, asr #4 │ │ │ │ + addeq r3, sp, ip, lsl #29 │ │ │ │ umulleq r3, sp, ip, lr │ │ │ │ - addeq r3, sp, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2e7320 │ │ │ │ ldr r2, [pc, #68] @ 2e7324 │ │ │ │ ldr r1, [pc, #68] @ 2e7328 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq r4, r5, r4, ror #3 │ │ │ │ + ldrdeq r4, [r5], r4 @ │ │ │ │ + addeq r3, sp, r0, lsr #28 │ │ │ │ addeq r3, sp, r0, lsr lr │ │ │ │ - addeq r3, sp, r0, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2e7390 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2e7394 │ │ │ │ @@ -107944,90 +107944,90 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r4, r5, r8, ror r1 │ │ │ │ + adceq r4, r5, r8, ror #2 │ │ │ │ + @ instruction: 0x008d3db4 │ │ │ │ addeq r3, sp, r4, asr #27 │ │ │ │ - ldrdeq r3, [sp], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2e73f8 │ │ │ │ ldr r2, [pc, #68] @ 2e73fc │ │ │ │ ldr r1, [pc, #68] @ 2e7400 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq r4, r5, ip, lsl #2 │ │ │ │ + strdeq r4, [r5], ip @ │ │ │ │ + addeq r3, sp, r8, asr #26 │ │ │ │ addeq r3, sp, r8, asr sp │ │ │ │ - addeq r3, sp, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2e7450 │ │ │ │ ldr r2, [pc, #52] @ 2e7454 │ │ │ │ ldr r1, [pc, #52] @ 2e7458 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f380 │ │ │ │ - adceq r4, r5, r4, lsr #1 │ │ │ │ + umlaleq r4, r5, r4, r0 │ │ │ │ + addeq r3, sp, r0, ror #25 │ │ │ │ strdeq r3, [sp], r0 │ │ │ │ - addeq r3, sp, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 2e7508 │ │ │ │ ldr r2, [pc, #148] @ 2e750c │ │ │ │ ldr r1, [pc, #148] @ 2e7510 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e74e8 │ │ │ │ ldr r2, [r0, #860] @ 0x35c │ │ │ │ ldr r1, [r0, #864] @ 0x360 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -108037,28 +108037,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r1] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r4, #864] @ 0x360 │ │ │ │ str r3, [r4, #860] @ 0x35c │ │ │ │ - bl b8a430 │ │ │ │ + bl b8a428 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 27dacc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27d088 │ │ │ │ ldr r3, [pc, #20] @ 2e7514 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ b 2e74c0 │ │ │ │ - adceq r4, r5, ip, asr #32 │ │ │ │ + adceq r4, r5, ip, lsr r0 │ │ │ │ + addeq r3, sp, r4, lsl #25 │ │ │ │ umulleq r3, sp, r4, ip │ │ │ │ - addeq r3, sp, r4, lsr #25 │ │ │ │ @ instruction: 0x011321d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2e75dc │ │ │ │ ldr r6, [pc, #172] @ 2e75e0 │ │ │ │ @@ -108069,15 +108069,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e759c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f380 │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -108092,27 +108092,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2e75e8 │ │ │ │ ldr r2, [pc, #68] @ 2e75ec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - umlaleq r3, r5, r4, pc @ │ │ │ │ - ldrdeq r3, [sp], r8 │ │ │ │ - ldrdeq r3, [sp], ip │ │ │ │ - umulleq r3, sp, r4, ip │ │ │ │ + adceq r3, r5, r4, lsl #31 │ │ │ │ + addeq r3, sp, r8, asr #23 │ │ │ │ + addeq r3, sp, ip, asr #23 │ │ │ │ + addeq r3, sp, r4, lsl #25 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ │ │ │ │ 002e75f0 : │ │ │ │ ldr r3, [pc, #176] @ 2e76a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -108146,27 +108146,27 @@ │ │ │ │ popge {r4, pc} │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 27d418 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ 2e76b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75750 │ │ │ │ + bl b75748 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r3, r8, ror #1 │ │ │ │ @ instruction: 0x0120e4a4 │ │ │ │ - addeq r3, sp, ip, lsl ip │ │ │ │ + addeq r3, sp, ip, lsl #24 │ │ │ │ @ instruction: 0x0120e460 │ │ │ │ - addeq r3, sp, r0, ror #23 │ │ │ │ + ldrdeq r3, [sp], r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r0, #456] @ 0x1c8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2e7768 │ │ │ │ cmp r3, #3 │ │ │ │ beq 2e7728 │ │ │ │ @@ -108334,36 +108334,36 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #96] @ 2e79cc │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - adceq r3, r5, r0, lsl #27 │ │ │ │ - addseq sl, pc, r0, ror r2 @ │ │ │ │ - addseq pc, sl, r4, lsl lr @ │ │ │ │ - addeq r3, sp, r0, lsr #21 │ │ │ │ + adceq r3, r5, r0, ror sp │ │ │ │ + addseq sl, pc, r0, ror #4 │ │ │ │ + addseq pc, sl, r4, lsl #28 │ │ │ │ umulleq r3, sp, r0, sl │ │ │ │ - addeq r3, sp, r4, lsl #21 │ │ │ │ - addeq r3, sp, r8, ror sl │ │ │ │ - addseq r1, r7, ip, lsr #28 │ │ │ │ - adceq r3, r5, r5, ror #25 │ │ │ │ - addseq pc, sl, r4, lsr #27 │ │ │ │ - @ instruction: 0x008e4db8 │ │ │ │ - umullseq r6, r7, ip, sl │ │ │ │ - addeq r3, sp, r8, asr #19 │ │ │ │ + addeq r3, sp, r0, lsl #21 │ │ │ │ + addeq r3, sp, r4, ror sl │ │ │ │ + addeq r3, sp, r8, ror #20 │ │ │ │ + addseq r1, r7, ip, lsl lr │ │ │ │ + ldrdeq r3, [r5], r5 @ │ │ │ │ + umullseq pc, sl, r4, sp @ │ │ │ │ + addeq r4, lr, r8, lsr #27 │ │ │ │ + addseq r6, r7, ip, lsl #21 │ │ │ │ + @ instruction: 0x008d39b8 │ │ │ │ + ldrdeq r3, [sp], r4 │ │ │ │ + ldrdeq r3, [sp], r0 │ │ │ │ + addeq r3, sp, r0, lsr #20 │ │ │ │ + addeq r3, sp, r0, lsr #20 │ │ │ │ addeq r3, sp, r4, ror #19 │ │ │ │ - addeq r3, sp, r0, ror #19 │ │ │ │ - addeq r3, sp, r0, lsr sl │ │ │ │ - addeq r3, sp, r0, lsr sl │ │ │ │ - strdeq r3, [sp], r4 │ │ │ │ - addeq r3, sp, ip, asr #19 │ │ │ │ - addeq r3, sp, r4, lsr #19 │ │ │ │ - addeq r3, sp, ip, ror r9 │ │ │ │ - addeq r3, sp, r0, ror #19 │ │ │ │ + @ instruction: 0x008d39bc │ │ │ │ + umulleq r3, sp, r4, r9 │ │ │ │ + addeq r3, sp, ip, ror #18 │ │ │ │ + ldrdeq r3, [sp], r0 │ │ │ │ ldr ip, [pc, #656] @ 2e7c68 │ │ │ │ sub r0, r0, #2 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r0, #18 │ │ │ │ bhi 2e79f0 │ │ │ │ ldrb r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -108522,16 +108522,16 @@ │ │ │ │ strb r3, [r2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - adceq r3, r5, r2, ror fp │ │ │ │ - adceq r3, r5, r9, ror sl │ │ │ │ + adceq r3, r5, r2, ror #22 │ │ │ │ + adceq r3, r5, r9, ror #20 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -108548,26 +108548,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi 2e7d94 │ │ │ │ ldr r2, [pc, #216] @ 2e7d9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr ip, [pc, #196] @ 2e7da0 │ │ │ │ ldr r3, [pc, #196] @ 2e7da4 │ │ │ │ ldr r1, [pc, #196] @ 2e7da8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -108600,17 +108600,17 @@ │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #4] │ │ │ │ b 2e7d4c │ │ │ │ bl 27eff0 │ │ │ │ tsteq r2, r0, ror #2 │ │ │ │ andeq r4, r0, r8, asr #18 │ │ │ │ - addeq r3, sp, r0, lsl #13 │ │ │ │ - adceq r3, r5, r0, asr #22 │ │ │ │ - addeq r3, sp, r8, ror #12 │ │ │ │ + addeq r3, sp, r0, ror r6 │ │ │ │ + adceq r3, r5, r0, lsr fp │ │ │ │ + addeq r3, sp, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #244] @ 2e7ebc │ │ │ │ mov r9, r3 │ │ │ │ @@ -108621,33 +108621,33 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 9812c8 │ │ │ │ + bl 9812c0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2e7e40 │ │ │ │ mov r0, #28 │ │ │ │ bl 27cd70 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e7c78 │ │ │ │ mov r0, r4 │ │ │ │ - bl b272ec │ │ │ │ + bl b272e4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e7e84 │ │ │ │ mov r0, r5 │ │ │ │ - bl b429f4 │ │ │ │ + bl b429ec │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b74ec8 │ │ │ │ + bl b74ec0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #120] @ 2e7ec4 │ │ │ │ ldr r3, [pc, #112] @ 2e7ec0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -108765,50 +108765,50 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #28] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2e80bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e7f6c │ │ │ │ ldr r0, [pc, #64] @ 2e80c0 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r7, r8, r9, sl} │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e7f6c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, lsl pc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r2, r4, ror #29 │ │ │ │ tsteq r2, r8, lsl #29 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, ip, ror lr │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r3, sp, r8, lsl r3 │ │ │ │ - umulleq r3, sp, ip, r3 │ │ │ │ + addeq r3, sp, r8, lsl #6 │ │ │ │ + addeq r3, sp, ip, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ 2e8208 │ │ │ │ @@ -108832,22 +108832,22 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e81d4 │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9812c8 │ │ │ │ + bl 9812c0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2e8160 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2e7c78 │ │ │ │ mov r0, r6 │ │ │ │ - bl b272ec │ │ │ │ + bl b272e4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e77a0 │ │ │ │ bl 27f380 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ bne 2e81bc │ │ │ │ @@ -108864,38 +108864,38 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl b42884 │ │ │ │ + bl b4287c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b74ec8 │ │ │ │ + bl b74ec0 │ │ │ │ mov r5, #0 │ │ │ │ b 2e817c │ │ │ │ ldr r3, [pc, #56] @ 2e8214 │ │ │ │ ldr r0, [pc, #56] @ 2e8218 │ │ │ │ ldr r1, [pc, #56] @ 2e821c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #165 @ 0xa5 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2e8160 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, lsl sp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r2, r8, ror ip │ │ │ │ - adceq r3, r5, r0, asr #12 │ │ │ │ - addeq r3, sp, ip, asr #5 │ │ │ │ - addeq r3, sp, r8, ror #2 │ │ │ │ + adceq r3, r5, r0, lsr r6 │ │ │ │ + @ instruction: 0x008d32bc │ │ │ │ + addeq r3, sp, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [sp, #44] @ 0x2c │ │ │ │ ldrb r7, [sp, #40] @ 0x28 │ │ │ │ @@ -108923,20 +108923,20 @@ │ │ │ │ movne r2, #20 │ │ │ │ moveq r2, #1 │ │ │ │ b 2e8264 │ │ │ │ ldr r1, [pc, #188] @ 2e8360 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r2 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ ldr r1, [pc, #172] @ 2e8364 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ orrs r0, r9, r0 │ │ │ │ beq 2e8320 │ │ │ │ mov r3, #19 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r8] │ │ │ │ bne 2e82f8 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -108953,107 +108953,107 @@ │ │ │ │ b 2e8270 │ │ │ │ cmp r9, #0 │ │ │ │ ldreq r3, [pc, #88] @ 2e8370 │ │ │ │ movne r3, #260 @ 0x104 │ │ │ │ str r3, [r6] │ │ │ │ b 2e8270 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ ldr r3, [pc, #68] @ 2e8374 │ │ │ │ ldr ip, [pc, #68] @ 2e8378 │ │ │ │ ldr r1, [pc, #68] @ 2e837c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 2e8380 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mvn r0, #0 │ │ │ │ b 2e8274 │ │ │ │ - addeq r3, sp, r8, lsr #4 │ │ │ │ - addeq r3, sp, r8, lsr #4 │ │ │ │ + addeq r3, sp, r8, lsl r2 │ │ │ │ + addeq r3, sp, r8, lsl r2 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - adceq r3, r5, ip, ror #9 │ │ │ │ - @ instruction: 0x008d31b8 │ │ │ │ - addeq r3, sp, r4, lsl r0 │ │ │ │ + ldrdeq r3, [r5], ip @ │ │ │ │ + addeq r3, sp, r8, lsr #3 │ │ │ │ + addeq r3, sp, r4 │ │ │ │ andeq r0, r0, sl, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ beq 2e83fc │ │ │ │ - bl 98b454 │ │ │ │ + bl 98b44c │ │ │ │ ldr r1, [pc, #216] @ 2e848c │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #28] │ │ │ │ - bl 98b4d4 │ │ │ │ + bl 98b4cc │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 98b804 │ │ │ │ + bl 98b7fc │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e8470 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e83bc │ │ │ │ ldr r1, [pc, #164] @ 2e8490 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98bd08 │ │ │ │ + bl 98bd00 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2e8458 │ │ │ │ - bl 98b454 │ │ │ │ + bl 98b44c │ │ │ │ ldr r1, [pc, #132] @ 2e8494 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #32] │ │ │ │ - bl 98b4d4 │ │ │ │ + bl 98b4cc │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 98b804 │ │ │ │ + bl 98b7fc │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e8470 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 2e8418 │ │ │ │ ldr r1, [pc, #80] @ 2e8498 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ - bl 98bd08 │ │ │ │ + bl 98bd00 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r3, sp, ip, asr r1 │ │ │ │ + addeq r3, sp, ip, asr #2 │ │ │ │ andeq sl, r0, r4, lsl r6 │ │ │ │ - addeq r3, sp, ip, lsl #2 │ │ │ │ + strdeq r3, [sp], ip │ │ │ │ andeq sl, r0, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -109138,15 +109138,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #10 │ │ │ │ ldr r5, [pc, #668] @ 2e88a4 │ │ │ │ movne r5, #0 │ │ │ │ - bl b66534 │ │ │ │ + bl b6652c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e8858 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc r2, r0, #0 │ │ │ │ orr r3, r1, r3 │ │ │ │ @@ -109171,15 +109171,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb sl, [r4, #19] │ │ │ │ strb r3, [r4, #21] │ │ │ │ strb fp, [r4, #20] │ │ │ │ str r4, [r8] │ │ │ │ bge 2e854c │ │ │ │ mov r0, r4 │ │ │ │ - bl b272ec │ │ │ │ + bl b272e4 │ │ │ │ b 2e854c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2e8828 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 27d400 │ │ │ │ @@ -109216,15 +109216,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #388] @ 2e88b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #384] @ 2e88b8 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mvn r5, #0 │ │ │ │ b 2e8688 │ │ │ │ cmn r7, #1 │ │ │ │ beq 2e87f8 │ │ │ │ ldr r0, [pc, #352] @ 2e88bc │ │ │ │ add r1, r7, #5696 @ 0x1640 │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -109248,146 +109248,146 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #272] @ 2e88cc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2e8744 │ │ │ │ ldr r1, [pc, #256] @ 2e88d0 │ │ │ │ ldr r3, [pc, #256] @ 2e88d4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #248] @ 2e88d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 2e88dc │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2e8744 │ │ │ │ ldr r1, [pc, #224] @ 2e88e0 │ │ │ │ ldr r3, [pc, #224] @ 2e88e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #216] @ 2e88e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 2e88ec │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2e8744 │ │ │ │ ldr r1, [pc, #192] @ 2e88f0 │ │ │ │ ldr r3, [pc, #192] @ 2e88f4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #184] @ 2e88f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #180] @ 2e88fc │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2e8744 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #156] @ 2e8900 │ │ │ │ ldr r2, [pc, #156] @ 2e8904 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #152] @ 2e8908 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #136] @ 2e890c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2e8744 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, lsr r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r3, sp, ip, lsl r0 │ │ │ │ + addeq r3, sp, ip │ │ │ │ tsteq r2, r8, lsr #17 │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - addseq r6, fp, r8, lsl r5 │ │ │ │ - addeq r2, sp, r0, lsl lr │ │ │ │ - strdeq r3, [r5], r8 @ │ │ │ │ - addeq r2, sp, r8, lsl ip │ │ │ │ + addseq r6, fp, r8, lsl #10 │ │ │ │ + addeq r2, sp, r0, lsl #28 │ │ │ │ + adceq r3, r5, r8, ror #1 │ │ │ │ + addeq r2, sp, r8, lsl #24 │ │ │ │ andeq r0, r0, r5, lsr #29 │ │ │ │ - @ instruction: 0x009b63f4 │ │ │ │ - adceq r3, r5, ip, ror r0 │ │ │ │ - addeq r2, sp, ip, lsr #28 │ │ │ │ - umulleq r2, sp, r8, fp │ │ │ │ + addseq r6, fp, r4, ror #7 │ │ │ │ + adceq r3, r5, ip, rrx │ │ │ │ + addeq r2, sp, ip, lsl lr │ │ │ │ + addeq r2, sp, r8, lsl #23 │ │ │ │ andeq r0, r0, r2, ror #29 │ │ │ │ - addeq r2, sp, r0, lsr #27 │ │ │ │ - adceq r3, r5, r8, asr #32 │ │ │ │ - addeq r2, sp, r8, ror #22 │ │ │ │ + umulleq r2, sp, r0, sp │ │ │ │ + adceq r3, r5, r8, lsr r0 │ │ │ │ + addeq r2, sp, r8, asr fp │ │ │ │ @ instruction: 0x00000ebc │ │ │ │ - addeq r2, sp, ip, lsl #27 │ │ │ │ - adceq r3, r5, r8, lsl r0 │ │ │ │ - addeq r2, sp, r8, lsr fp │ │ │ │ + addeq r2, sp, ip, ror sp │ │ │ │ + adceq r3, r5, r8 │ │ │ │ + addeq r2, sp, r8, lsr #22 │ │ │ │ andeq r0, r0, lr, asr #29 │ │ │ │ - addeq r2, sp, r8, lsr #26 │ │ │ │ - adceq r2, r5, r8, ror #31 │ │ │ │ - addeq r2, sp, r8, lsl #22 │ │ │ │ + addeq r2, sp, r8, lsl sp │ │ │ │ + ldrdeq r2, [r5], r8 @ │ │ │ │ + strdeq r2, [sp], r8 │ │ │ │ @ instruction: 0x00000eb5 │ │ │ │ - @ instruction: 0x00a52fb4 │ │ │ │ - addeq r2, sp, r4, asr #26 │ │ │ │ - ldrdeq r2, [sp], r0 │ │ │ │ + adceq r2, r5, r4, lsr #31 │ │ │ │ + addeq r2, sp, r4, lsr sp │ │ │ │ + addeq r2, sp, r0, asr #21 │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e893c │ │ │ │ - bl 98c220 │ │ │ │ + bl 98c218 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 9312ec │ │ │ │ + bl 9312e4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #28] │ │ │ │ beq 2e895c │ │ │ │ - bl 98c220 │ │ │ │ + bl 98c218 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 9312ec │ │ │ │ + bl 9312e4 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r5, #3008 @ 0xbc0 │ │ │ │ mov r1, #0 │ │ │ │ str r6, [r4, #32] │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r0, [r5, #3020] @ 0xbcc │ │ │ │ cmp r0, r6 │ │ │ │ beq 2e898c │ │ │ │ - bl 9312ec │ │ │ │ + bl 9312e4 │ │ │ │ str r6, [r5, #3020] @ 0xbcc │ │ │ │ ldr r0, [r5, #3024] @ 0xbd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e89a4 │ │ │ │ - bl 93019c │ │ │ │ + bl 930194 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3024] @ 0xbd0 │ │ │ │ mov r6, #0 │ │ │ │ ldr r0, [r5, #3028] @ 0xbd4 │ │ │ │ bl 27d088 │ │ │ │ str r6, [r5, #3028] @ 0xbd4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ bne 2e8a00 │ │ │ │ ldr r0, [r5, #3032] @ 0xbd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e89d8 │ │ │ │ - bl 93019c │ │ │ │ + bl 930194 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3032] @ 0xbd8 │ │ │ │ ldr r0, [r5, #3036] @ 0xbdc │ │ │ │ bl 27d088 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3036] @ 0xbdc │ │ │ │ mov r0, #0 │ │ │ │ @@ -109398,15 +109398,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ bl 2d99d8 │ │ │ │ str r6, [r4, #80] @ 0x50 │ │ │ │ b 2e89c0 │ │ │ │ ldr r0, [pc, #4] @ 2e8a1c │ │ │ │ add r0, pc, r0 │ │ │ │ - b b769c8 │ │ │ │ + b b769c0 │ │ │ │ @ instruction: 0x01130cf4 │ │ │ │ ldr r1, [pc, #76] @ 2e8a74 │ │ │ │ ldr r2, [pc, #76] @ 2e8a78 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq ip, r1 │ │ │ │ @@ -109423,17 +109423,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2e8a88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - adceq r2, r5, r8, asr #27 │ │ │ │ - strdeq r2, [sp], r0 │ │ │ │ - addeq r2, sp, r0, lsl #23 │ │ │ │ + @ instruction: 0x00a52db8 │ │ │ │ + addeq r2, sp, r0, ror #17 │ │ │ │ + addeq r2, sp, r0, ror fp │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #516] @ 2e8ca8 │ │ │ │ ldr r3, [pc, #516] @ 2e8cac │ │ │ │ @@ -109489,15 +109489,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ beq 2e8bac │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #32 │ │ │ │ str r2, [r4, #24] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl b6c620 │ │ │ │ + bl b6c618 │ │ │ │ bl 304a84 │ │ │ │ ldr r3, [pc, #312] @ 2e8ccc │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ bl 2d4fe4 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -109545,49 +109545,49 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #8 │ │ │ │ str lr, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ str lr, [sp, #16] │ │ │ │ str lr, [sp, #20] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2e8ce8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r6, [r8] │ │ │ │ b 2e8b50 │ │ │ │ ldr r0, [pc, #88] @ 2e8cec │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r6, [r8] │ │ │ │ b 2e8b50 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, asr r3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ andeq fp, r8, r8, ror #23 │ │ │ │ tsteq r2, ip, lsr #6 │ │ │ │ tsteq r3, r0, lsr #24 │ │ │ │ andeq fp, r8, r4, lsr #23 │ │ │ │ andeq r4, r0, ip, lsr #11 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ adceq fp, pc, r8, ror #30 │ │ │ │ tsteq sp, ip, lsr #4 │ │ │ │ tsteq r2, r8, asr #4 │ │ │ │ - addeq r2, sp, r4, asr #20 │ │ │ │ + addeq r2, sp, r4, lsr sl │ │ │ │ adceq fp, pc, r0, asr #29 │ │ │ │ andeq r3, r0, r0, lsl #3 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r2, sp, r4, lsl #19 │ │ │ │ - umulleq r2, sp, r0, r9 │ │ │ │ + addeq r2, sp, r4, ror r9 │ │ │ │ + addeq r2, sp, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #316] @ 2e8e44 │ │ │ │ ldr r3, [pc, #316] @ 2e8e48 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -109605,15 +109605,15 @@ │ │ │ │ b 2e8d94 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb r3, [r7, #537] @ 0x219 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8d5c │ │ │ │ - bl 99dc04 │ │ │ │ + bl 99dbfc │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r3, [r7, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e8d7c │ │ │ │ ldr r0, [r7, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8d7c │ │ │ │ @@ -109631,28 +109631,28 @@ │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #24 │ │ │ │ bl 27cd70 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 9812d8 │ │ │ │ + bl 9812d0 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2e8ddc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ bl 2e7c78 │ │ │ │ mov r0, r7 │ │ │ │ - bl b272ec │ │ │ │ + bl b272e4 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8d3c │ │ │ │ - bl b74ec8 │ │ │ │ + bl b74ec0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b428e0 │ │ │ │ + bl b428d8 │ │ │ │ mov r5, #0 │ │ │ │ b 2e8d7c │ │ │ │ mov r6, r4 │ │ │ │ ldr r2, [pc, #68] @ 2e8e4c │ │ │ │ ldr r3, [pc, #60] @ 2e8e48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -109728,15 +109728,15 @@ │ │ │ │ asr r8, r8, #4 │ │ │ │ asr r7, r7, #4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl b72c58 │ │ │ │ + bl b72c50 │ │ │ │ cmp r6, r4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bne 2e8f30 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -109859,15 +109859,15 @@ │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r3, #456] @ 0x1c8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e91b0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #0 │ │ │ │ - bl 988dac │ │ │ │ + bl 988da4 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #296] @ 2e9284 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [pc, #276] @ 2e9278 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -109916,41 +109916,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2e9294 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e9104 │ │ │ │ ldr r0, [pc, #56] @ 2e9298 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e9104 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq r1, r0, lsr sp @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tstpeq r1, r0, lsl sp @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x0111fc9c │ │ │ │ muleq r0, r0, ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - strdeq r2, [sp], r8 │ │ │ │ - addeq r2, sp, ip, lsr r4 │ │ │ │ + addeq r2, sp, r8, ror #7 │ │ │ │ + addeq r2, sp, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #536] @ 2e94d0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -109967,28 +109967,28 @@ │ │ │ │ beq 2e9378 │ │ │ │ cmn r3, #2 │ │ │ │ beq 2e932c │ │ │ │ cmp r4, #0 │ │ │ │ ldr r7, [r6, #12] │ │ │ │ beq 2e940c │ │ │ │ mov r0, r4 │ │ │ │ - bl b74668 │ │ │ │ + bl b74660 │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [pc, #464] @ 2e94dc │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e9418 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e932c │ │ │ │ mov r0, r6 │ │ │ │ bl 2e90b4 │ │ │ │ mov r0, r4 │ │ │ │ - bl b74ec8 │ │ │ │ + bl b74ec0 │ │ │ │ ldr r2, [pc, #420] @ 2e94e0 │ │ │ │ ldr r3, [pc, #404] @ 2e94d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -110025,23 +110025,23 @@ │ │ │ │ beq 2e94b4 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 2e94f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e9318 │ │ │ │ ldr r8, [pc, #224] @ 2e94f4 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2e9304 │ │ │ │ ldr r3, [pc, #216] @ 2e94f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -110060,52 +110060,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2e94fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e9318 │ │ │ │ ldr r0, [pc, #96] @ 2e9500 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e9318 │ │ │ │ ldr r0, [pc, #72] @ 2e9504 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e9318 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq r1, r0, asr #22 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tstpeq r1, ip, lsr #22 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tstpeq r1, r0, asr #21 @ p-variant is OBSOLETE │ │ │ │ andeq r1, r0, r0, lsr sl │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - strdeq r2, [sp], r0 │ │ │ │ - ldrdeq r2, [sp], r8 │ │ │ │ + addeq r2, sp, r0, ror #5 │ │ │ │ + addeq r2, sp, r8, asr #5 │ │ │ │ andeq r5, r0, r4, ror r4 │ │ │ │ - ldrdeq r2, [sp], r0 │ │ │ │ - addeq r2, sp, r8, lsl #6 │ │ │ │ - addeq r2, sp, r0, ror r2 │ │ │ │ + addeq r2, sp, r0, asr #5 │ │ │ │ + strdeq r2, [sp], r8 │ │ │ │ + addeq r2, sp, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #560] @ 2e9754 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -110127,33 +110127,33 @@ │ │ │ │ ldr r2, [pc, #504] @ 2e9760 │ │ │ │ umull r1, r2, r3, r2 │ │ │ │ cmp r4, r2, lsr #2 │ │ │ │ bcc 2e9610 │ │ │ │ add r4, ip, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl b92ef4 │ │ │ │ + bl b92eec │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e95cc │ │ │ │ mov r0, r4 │ │ │ │ - bl b92f14 │ │ │ │ + bl b92f0c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e95cc │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e9608 │ │ │ │ ldr r2, [pc, #436] @ 2e9764 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #29 │ │ │ │ - bl 988fa0 │ │ │ │ + bl 988f98 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #404] @ 2e9768 │ │ │ │ ldr r3, [pc, #384] @ 2e9758 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -110161,15 +110161,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2e9750 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b930dc │ │ │ │ + b b930d4 │ │ │ │ bl 27d3dc │ │ │ │ b 2e95a8 │ │ │ │ ldr r2, [pc, #340] @ 2e976c │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e96a4 │ │ │ │ @@ -110225,48 +110225,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2e9784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e9624 │ │ │ │ ldr r0, [pc, #76] @ 2e9788 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e9624 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0111f8d4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x0111f8b8 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r3, r0, ip, lsr #12 │ │ │ │ tstpeq r1, r8, lsr #16 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tstpeq r1, r4, asr #15 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0111f790 │ │ │ │ andeq r6, r0, ip, asr r4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r2, sp, ip, asr #1 │ │ │ │ - addeq r2, sp, r0, lsr #2 │ │ │ │ + strheq r2, [sp], ip │ │ │ │ + addeq r2, sp, r0, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #500] @ 0x1f4 │ │ │ │ ldr r2, [pc, #748] @ 2e9a98 │ │ │ │ @@ -110288,29 +110288,29 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e98d0 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ mov r3, r8 │ │ │ │ - bl 988c40 │ │ │ │ + bl 988c38 │ │ │ │ subs r5, r0, #0 │ │ │ │ ble 2e9904 │ │ │ │ ldr r3, [r4, #544] @ 0x220 │ │ │ │ cmp r3, r5 │ │ │ │ subhi r3, r3, r5 │ │ │ │ bhi 2e9828 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e99c0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ - bl b9312c │ │ │ │ + bl b93124 │ │ │ │ ldr r3, [r4, #548] @ 0x224 │ │ │ │ cmp r5, r3 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ bcc 2e9854 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 2e9918 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -110321,15 +110321,15 @@ │ │ │ │ ldr r2, [pc, #564] @ 2e9aa4 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #25 │ │ │ │ - bl 988fa0 │ │ │ │ + bl 988f98 │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r2, [pc, #532] @ 2e9aa8 │ │ │ │ ldr r3, [pc, #516] @ 2e9a9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -110347,15 +110347,15 @@ │ │ │ │ ldr r2, [r4, #508] @ 0x1fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e97ec │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ - bl 988c40 │ │ │ │ + bl 988c38 │ │ │ │ subs r5, r0, #0 │ │ │ │ ldrgt r3, [r4, #508] @ 0x1fc │ │ │ │ subgt r3, r3, r5 │ │ │ │ strgt r3, [r4, #508] @ 0x1fc │ │ │ │ bgt 2e980c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -110386,24 +110386,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2e9abc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2e9854 │ │ │ │ bl 27d3dc │ │ │ │ b 2e9868 │ │ │ │ ldr r3, [pc, #228] @ 2e9aac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -110429,53 +110429,53 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2e9ac4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e9824 │ │ │ │ ldr r0, [pc, #96] @ 2e9ac8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2e9824 │ │ │ │ ldr r0, [pc, #80] @ 2e9acc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2e9854 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq r1, ip, asr #12 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tstpeq r1, r8, lsr r6 @ p-variant is OBSOLETE │ │ │ │ andeq r3, r0, ip, ror #6 │ │ │ │ tstpeq r1, r8, ror #10 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r2, r0, r8, asr #1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r1, sp, r4, asr #31 │ │ │ │ + @ instruction: 0x008d1fb4 │ │ │ │ andeq r2, r0, r8, lsr #30 │ │ │ │ - addeq r1, sp, r4, ror #28 │ │ │ │ - @ instruction: 0x008d1eb0 │ │ │ │ - addeq r1, sp, r8, asr pc │ │ │ │ + addeq r1, sp, r4, asr lr │ │ │ │ + addeq r1, sp, r0, lsr #29 │ │ │ │ + addeq r1, sp, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ 2e9b38 │ │ │ │ ldr ip, [pc, #80] @ 2e9b3c │ │ │ │ ldm r0, {r5, lr} │ │ │ │ @@ -110496,17 +110496,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2e9b4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - adceq r1, r5, r4, lsl #26 │ │ │ │ - addeq r1, sp, ip, lsr #16 │ │ │ │ - @ instruction: 0x008d1abc │ │ │ │ + strdeq r1, [r5], r4 @ │ │ │ │ + addeq r1, sp, ip, lsl r8 │ │ │ │ + addeq r1, sp, ip, lsr #21 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #820] @ 2e9e9c │ │ │ │ ldr r3, [pc, #820] @ 2e9ea0 │ │ │ │ @@ -110718,17 +110718,17 @@ │ │ │ │ @ instruction: 0x0111f294 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ tsteq r1, r4, asr #31 │ │ │ │ - adceq r1, r5, r0, lsr #19 │ │ │ │ - addeq r1, sp, r8, asr #9 │ │ │ │ - addeq r1, sp, r8, asr r7 │ │ │ │ + umlaleq r1, r5, r0, r9 │ │ │ │ + @ instruction: 0x008d14b8 │ │ │ │ + addeq r1, sp, r8, asr #14 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #2752] @ 2ea9a4 │ │ │ │ @@ -110760,28 +110760,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ ldr r5, [pc, #2656] @ 2ea9b0 │ │ │ │ bl 2dcfe4 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e9fc8 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ ldr r2, [pc, #2620] @ 2ea9b4 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #2616] @ 2ea9b8 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #5 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2dcf9c │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #2 │ │ │ │ @@ -111277,23 +111277,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 2eaa64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ea18c │ │ │ │ bl 2dcf9c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ea108 │ │ │ │ ldr r3, [pc, #536] @ 2ea9c8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -111317,22 +111317,22 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #572] @ 2eaa6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ea240 │ │ │ │ ldr r2, [pc, #560] @ 2eaa70 │ │ │ │ ldr r3, [pc, #356] @ 2ea9a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -111358,23 +111358,23 @@ │ │ │ │ beq 2ea990 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 2eaa74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ea240 │ │ │ │ ldr r3, [pc, #368] @ 2eaa58 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ea18c │ │ │ │ ldr r3, [pc, #352] @ 2eaa5c │ │ │ │ @@ -111390,49 +111390,49 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2eaa78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ea18c │ │ │ │ ldr r0, [pc, #280] @ 2eaa7c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ea18c │ │ │ │ ldr r0, [pc, #264] @ 2eaa80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ea18c │ │ │ │ ldr r0, [pc, #252] @ 2eaa84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ea240 │ │ │ │ ldr r0, [pc, #240] @ 2eaa88 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ea240 │ │ │ │ tsteq r1, r4, lsl pc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r1, r4, ror #29 │ │ │ │ - addeq sp, ip, ip, lsl #12 │ │ │ │ - addeq sp, ip, r0, lsl #5 │ │ │ │ - adceq r1, r5, r4, lsr #17 │ │ │ │ + strdeq sp, [ip], ip │ │ │ │ + addeq sp, ip, r0, ror r2 │ │ │ │ + umlaleq r1, r5, r4, r8 │ │ │ │ tsteq r1, ip, lsr #28 │ │ │ │ - adceq r1, r5, r6, lsr #10 │ │ │ │ + adceq r1, r5, r6, lsl r5 │ │ │ │ tsteq r1, r8, lsr sp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r1, r4, lsr ip │ │ │ │ tsteq r1, r8, lsl #23 │ │ │ │ andeq lr, r0, r3, lsl #2 │ │ │ │ tsteq r1, ip, asr fp │ │ │ │ tsteq r1, r0, lsr fp │ │ │ │ @@ -111465,24 +111465,24 @@ │ │ │ │ tsteq r1, r4, lsr #15 │ │ │ │ tsteq r1, r8, ror r7 │ │ │ │ tsteq r1, ip, asr #14 │ │ │ │ tsteq r1, r0, lsr #14 │ │ │ │ andeq r6, r0, ip, ror r6 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - strdeq r1, [sp], r0 │ │ │ │ + addeq r1, sp, r0, ror #5 │ │ │ │ andeq r4, r0, r8, lsr #10 │ │ │ │ - addeq r1, sp, r0, lsl r2 │ │ │ │ + addeq r1, sp, r0, lsl #4 │ │ │ │ @ instruction: 0x0111e5bc │ │ │ │ - addeq r1, sp, r8, ror #2 │ │ │ │ - addeq r1, sp, r0, lsr r1 │ │ │ │ - addeq r1, sp, r4, asr #2 │ │ │ │ + addeq r1, sp, r8, asr r1 │ │ │ │ + addeq r1, sp, r0, lsr #2 │ │ │ │ addeq r1, sp, r4, lsr r1 │ │ │ │ - addeq r1, sp, r0, ror #1 │ │ │ │ - addeq r1, sp, ip, asr #1 │ │ │ │ + addeq r1, sp, r4, lsr #2 │ │ │ │ + ldrdeq r1, [sp], r0 │ │ │ │ + strheq r1, [sp], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub r3, r2, #65 @ 0x41 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #412] @ 2eac48 │ │ │ │ @@ -111513,15 +111513,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2d92a4 │ │ │ │ ldr r3, [pc, #316] @ 2eac54 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r3, [pc, #296] @ 2eac58 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 2eaba0 │ │ │ │ ldr r2, [pc, #276] @ 2eac5c │ │ │ │ @@ -111566,45 +111566,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2eac6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2eab40 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #64] @ 2eac70 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2eab40 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, ip, asr #6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r1, ip, lsr r3 │ │ │ │ andeq r4, r0, r8, lsl r6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x0111e2b4 │ │ │ │ andeq r4, r0, r4, ror #27 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r0, sp, ip, lsr #29 │ │ │ │ - ldrdeq r0, [sp], ip │ │ │ │ + umulleq r0, sp, ip, lr │ │ │ │ + addeq r0, sp, ip, asr #29 │ │ │ │ │ │ │ │ 002eac74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -111625,15 +111625,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ead00 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r3 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl b272ec │ │ │ │ + bl b272e4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -111644,46 +111644,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2e8cf0 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 9812c8 │ │ │ │ + bl 9812c0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2ead98 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2eadec │ │ │ │ bls 2eadb0 │ │ │ │ sub r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 2eae14 │ │ │ │ ldr r3, [pc, #200] @ 2eae20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r1, [pc, #184] @ 2eae24 │ │ │ │ ldr r3, [pc, #184] @ 2eae28 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #176] @ 2eae2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ 2eae30 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, r6 │ │ │ │ - bl b272ec │ │ │ │ + bl b272e4 │ │ │ │ mov r0, r4 │ │ │ │ - bl b42998 │ │ │ │ + bl b42990 │ │ │ │ mov r4, #0 │ │ │ │ b 2eace0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 27f380 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ bl 27f380 │ │ │ │ @@ -111707,17 +111707,17 @@ │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2eadcc │ │ │ │ bl 27eff0 │ │ │ │ tsteq r2, ip, ror #20 │ │ │ │ tsteq r1, r8, asr r1 │ │ │ │ andeq r4, r0, r8, asr #18 │ │ │ │ - strdeq r0, [sp], r4 │ │ │ │ - adceq r0, r5, ip, lsr #21 │ │ │ │ - ldrdeq r0, [sp], r4 │ │ │ │ + addeq r0, sp, r4, ror #11 │ │ │ │ + umlaleq r0, r5, ip, sl │ │ │ │ + addeq r0, sp, r4, asr #11 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ │ │ │ │ 002eae34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -111753,23 +111753,23 @@ │ │ │ │ str ip, [r4, #8] │ │ │ │ bl 2e79d0 │ │ │ │ ldr r0, [r6, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2eaf04 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 934e44 │ │ │ │ + bl 934e3c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2eaf04 │ │ │ │ ldr r2, [pc, #280] @ 2eb000 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bl 27f380 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ movne sl, #0 │ │ │ │ bne 2eaf48 │ │ │ │ @@ -111826,17 +111826,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @ instruction: 0x0112e8bc │ │ │ │ - adceq r0, r5, r0, asr #19 │ │ │ │ - strdeq r8, [pc], ip │ │ │ │ - addeq r9, ip, ip, lsr #25 │ │ │ │ + @ instruction: 0x00a509b0 │ │ │ │ + addeq r8, pc, ip, ror #27 │ │ │ │ + umulleq r9, ip, ip, ip │ │ │ │ │ │ │ │ 002eb004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #348] @ 2eb178 │ │ │ │ @@ -111858,24 +111858,24 @@ │ │ │ │ bl 27ea50 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2eb03c │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2eb0d0 │ │ │ │ ldr r5, [pc, #264] @ 2eb17c │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #256] @ 2eb180 │ │ │ │ ldr r1, [pc, #256] @ 2eb184 │ │ │ │ add ip, r5, #204 @ 0xcc │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eb148 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -111892,15 +111892,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #168] @ 2eb194 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -111910,42 +111910,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 2eb1a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2eb0fc │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ ldr ip, [pc, #84] @ 2eb1a8 │ │ │ │ ldr r1, [pc, #84] @ 2eb1ac │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #80] @ 2eb1b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2eb0fc │ │ │ │ tsteq r2, ip, ror #13 │ │ │ │ - @ instruction: 0x00a507b0 │ │ │ │ - addeq fp, ip, r0, lsr #26 │ │ │ │ - addeq fp, ip, r8, lsr sp │ │ │ │ - adceq r0, r5, r8, asr #14 │ │ │ │ - addeq r0, sp, r4, lsl #21 │ │ │ │ - addeq r0, sp, ip, ror #4 │ │ │ │ + adceq r0, r5, r0, lsr #15 │ │ │ │ + addeq fp, ip, r0, lsl sp │ │ │ │ + addeq fp, ip, r8, lsr #26 │ │ │ │ + adceq r0, r5, r8, lsr r7 │ │ │ │ + addeq r0, sp, r4, ror sl │ │ │ │ + addeq r0, sp, ip, asr r2 │ │ │ │ andeq r0, r0, r7, asr r2 │ │ │ │ - strdeq r0, [r5], ip @ │ │ │ │ - addeq r0, sp, r4, lsr #20 │ │ │ │ - addeq r0, sp, r4, lsr #4 │ │ │ │ + adceq r0, r5, ip, ror #13 │ │ │ │ + addeq r0, sp, r4, lsl sl │ │ │ │ + addeq r0, sp, r4, lsl r2 │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ - addeq r0, sp, r8, lsr #20 │ │ │ │ - strdeq r0, [sp], r8 │ │ │ │ + addeq r0, sp, r8, lsl sl │ │ │ │ + addeq r0, sp, r8, ror #3 │ │ │ │ andeq r0, r0, sp, asr r2 │ │ │ │ │ │ │ │ 002eb1b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -112074,17 +112074,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r1, r8, lsr #24 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x0111dabc │ │ │ │ - adceq r0, r5, r8, lsl #9 │ │ │ │ - @ instruction: 0x008cffb0 │ │ │ │ - addeq r0, sp, r0, asr #4 │ │ │ │ + adceq r0, r5, r8, ror r4 │ │ │ │ + addeq pc, ip, r0, lsr #31 │ │ │ │ + addeq r0, sp, r0, lsr r2 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002eb3d8 : │ │ │ │ add r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r0, #2968] @ 0xb98 │ │ │ │ b 27cc50 │ │ │ │ │ │ │ │ @@ -112255,17 +112255,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r1, r8, ror r8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, ip, ror #15 │ │ │ │ - adceq r0, r5, ip, asr #3 │ │ │ │ - strdeq pc, [ip], r4 │ │ │ │ - addeq pc, ip, r4, lsl #31 │ │ │ │ + @ instruction: 0x00a501bc │ │ │ │ + addeq pc, ip, r4, ror #25 │ │ │ │ + addeq pc, ip, r4, ror pc @ │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002eb694 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -112389,15 +112389,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 302540 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 30258c │ │ │ │ - adceq pc, r4, r0, asr pc @ │ │ │ │ + adceq pc, r4, r0, asr #30 │ │ │ │ │ │ │ │ 002eb890 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #724] @ 2ebb7c │ │ │ │ @@ -112432,23 +112432,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eb93c │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2e80c4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2eb93c │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl b4be48 │ │ │ │ + bl b4be40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b42884 │ │ │ │ + bl b4287c │ │ │ │ add r0, r5, #584 @ 0x248 │ │ │ │ - bl b92f44 │ │ │ │ + bl b92f3c │ │ │ │ add r0, r5, #552 @ 0x228 │ │ │ │ - bl b92f44 │ │ │ │ + bl b92f3c │ │ │ │ ldr r0, [r5, #540] @ 0x21c │ │ │ │ - bl b428e0 │ │ │ │ + bl b428d8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f5460 │ │ │ │ mov r0, r6 │ │ │ │ bl 2fab64 │ │ │ │ mov r0, r6 │ │ │ │ bl 3025d8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -112487,43 +112487,43 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ebad4 │ │ │ │ ldr r1, [pc, #400] @ 2ebb94 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldr r3, [r4, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eba24 │ │ │ │ add r0, r4, #788 @ 0x314 │ │ │ │ bl 2d3278 │ │ │ │ mov r0, r7 │ │ │ │ - bl b6c678 │ │ │ │ + bl b6c670 │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2eba3c │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ add r0, r5, #728 @ 0x2d8 │ │ │ │ - bl b92f44 │ │ │ │ + bl b92f3c │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ bl 27d088 │ │ │ │ cmp r4, #132 @ 0x84 │ │ │ │ bne 2eba48 │ │ │ │ ldr r0, [r5, #408] @ 0x198 │ │ │ │ bl 27d088 │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 9312ec │ │ │ │ + bl 9312e4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ str r4, [r6, #12] │ │ │ │ - bl 9312ec │ │ │ │ + bl 9312e4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ str r4, [r6, #8] │ │ │ │ ldr r0, [r5, #772] @ 0x304 │ │ │ │ bl 27d088 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ @@ -112562,44 +112562,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2ebba8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2eb8e0 │ │ │ │ ldr r0, [pc, #68] @ 2ebbac │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2eb8e0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r4, asr r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r1, r4, lsr r5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq r0, sp, r8, asr #6 │ │ │ │ - addeq r0, sp, r8, asr #4 │ │ │ │ + addeq r0, sp, r8, lsr r3 │ │ │ │ + addeq r0, sp, r8, lsr r2 │ │ │ │ tsteq r1, r4, asr r3 │ │ │ │ andeq r2, r0, r0, asr #4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r0, sp, r4, asr r0 │ │ │ │ - umulleq r0, sp, r8, r0 │ │ │ │ + addeq r0, sp, r4, asr #32 │ │ │ │ + addeq r0, sp, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #4000] @ 2ecb68 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -112713,15 +112713,15 @@ │ │ │ │ add r6, r6, r6, lsl #2 │ │ │ │ lsl r5, r6, #6 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl b73778 │ │ │ │ + bl b73770 │ │ │ │ cmp r5, r0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2ec048 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [pc, #3540] @ 2ecb84 │ │ │ │ ldr r0, [r9, #2928] @ 0xb70 │ │ │ │ bl 27ce90 │ │ │ │ @@ -112879,26 +112879,26 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ add r2, r3, #1 │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl b73778 │ │ │ │ + bl b73770 │ │ │ │ cmp r4, r0 │ │ │ │ bne 2ebe44 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ mov r0, r1 │ │ │ │ bl 2de514 │ │ │ │ ldr r1, [pc, #2880] @ 2ecb90 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r9, [r3, #-40] @ 0xffffffd8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2ec50c │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 2ec0e0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -113047,15 +113047,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, r6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl b73778 │ │ │ │ + bl b73770 │ │ │ │ cmp r4, r0 │ │ │ │ beq 2ec410 │ │ │ │ ldr r6, [pc, #2216] @ 2ecb88 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ umull r3, r6, r0, r6 │ │ │ │ mov r1, #320 @ 0x140 │ │ │ │ lsr r6, r6, #8 │ │ │ │ @@ -113064,22 +113064,22 @@ │ │ │ │ lsl r4, r4, #3 │ │ │ │ add r7, r4, #24 │ │ │ │ add r7, r8, r7 │ │ │ │ lsl r3, r6, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl b738b4 │ │ │ │ + bl b738ac │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ sub sl, r3, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl b72e78 │ │ │ │ + bl b72e70 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub fp, r3, r6 │ │ │ │ cmp fp, #1 │ │ │ │ ble 2ec444 │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r2, #1 │ │ │ │ lsl r7, r3, #2 │ │ │ │ @@ -113089,15 +113089,15 @@ │ │ │ │ lsl r9, r2, r9 │ │ │ │ rsb r7, r7, #64 @ 0x40 │ │ │ │ mov r4, r2 │ │ │ │ b 2ec384 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl b72e78 │ │ │ │ + bl b72e70 │ │ │ │ cmp fp, r4 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ beq 2ec394 │ │ │ │ ldr r3, [r8, #64] @ 0x40 │ │ │ │ add r0, r7, r8 │ │ │ │ tst r9, r3 │ │ │ │ bne 2ec368 │ │ │ │ @@ -113181,23 +113181,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmib sp, {r4, r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1700] @ 2ecba8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ec0d4 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #1684] @ 2ecbac │ │ │ │ ldr r3, [ip] │ │ │ │ ldr r2, [ip, #4] │ │ │ │ adds r3, r3, #50 @ 0x32 │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -113355,39 +113355,39 @@ │ │ │ │ subs r5, r5, #1 │ │ │ │ sbc r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ lsl r3, r4, #1 │ │ │ │ add r6, r3, r4 │ │ │ │ - bl bb2818 │ │ │ │ + bl bb2810 │ │ │ │ ldr r3, [pc, #1040] @ 2ecbb8 │ │ │ │ mov r2, #0 │ │ │ │ - bl bb2ae4 │ │ │ │ + bl bb2adc │ │ │ │ rsb r4, r4, r6, lsl #3 │ │ │ │ add r4, r8, r4, lsl #3 │ │ │ │ add r4, sl, r4 │ │ │ │ add r4, r4, #86016 @ 0x15000 │ │ │ │ add r4, r4, #656 @ 0x290 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl bb2818 │ │ │ │ + bl bb2810 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl bb24c4 │ │ │ │ + bl bb24bc │ │ │ │ ldr r3, [pc, #980] @ 2ecbbc │ │ │ │ mov r2, #0 │ │ │ │ - bl bb2ae4 │ │ │ │ + bl bb2adc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #960] @ 2ecbc0 │ │ │ │ - bl bb2ae4 │ │ │ │ + bl bb2adc │ │ │ │ strd r0, [r4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2eca48 │ │ │ │ cmp r7, #0 │ │ │ │ add r4, r7, #63 @ 0x3f │ │ │ │ @@ -113496,15 +113496,15 @@ │ │ │ │ add r5, r7, r4 │ │ │ │ add sl, r7, r3 │ │ │ │ strb r0, [r1, fp] │ │ │ │ mov r0, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ - bl b72c58 │ │ │ │ + bl b72c50 │ │ │ │ cmp r5, sl │ │ │ │ bne 2ec9c0 │ │ │ │ add r3, r7, #102400 @ 0x19000 │ │ │ │ ldr r7, [r3, #816] @ 0x330 │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2ec98c │ │ │ │ @@ -113561,82 +113561,82 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 2ecbcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ec0d4 │ │ │ │ ldr r0, [pc, #196] @ 2ecbd0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ec0d4 │ │ │ │ ldr r0, [pc, #168] @ 2ecbd4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ec0d4 │ │ │ │ ldr r3, [pc, #140] @ 2ecbd8 │ │ │ │ ldr r1, [pc, #140] @ 2ecbdc │ │ │ │ ldr r0, [pc, #140] @ 2ecbe0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 2ecbe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r1, r4, lsr r2 │ │ │ │ tsteq r1, ip, lsl r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ andeq r3, r0, r4, lsl sp │ │ │ │ - addeq r0, sp, r8, lsr #32 │ │ │ │ + addeq r0, sp, r8, lsl r0 │ │ │ │ @ instruction: 0xfff85ee0 │ │ │ │ andeq sl, r7, r0, lsr #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ tsteq r1, r0, lsr #28 │ │ │ │ - strdeq pc, [ip], ip │ │ │ │ + addeq pc, ip, ip, ror #23 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x0111cc9c │ │ │ │ andeq r5, r0, r4, asr #14 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq pc, ip, ip, ror #14 │ │ │ │ + addeq pc, ip, ip, asr r7 @ │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ @ instruction: 0x0111c8b0 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ eormi r0, r4, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ andeq r4, r0, ip, asr #13 │ │ │ │ - addeq pc, ip, r8, asr r2 @ │ │ │ │ - addeq pc, ip, r8, lsr #5 │ │ │ │ - @ instruction: 0x008cf1b0 │ │ │ │ - ldrdeq lr, [r4], r4 @ │ │ │ │ - strdeq lr, [ip], ip │ │ │ │ - addeq pc, ip, r0, lsl #2 │ │ │ │ + addeq pc, ip, r8, asr #4 │ │ │ │ + umulleq pc, ip, r8, r2 @ │ │ │ │ + addeq pc, ip, r0, lsr #3 │ │ │ │ + adceq lr, r4, r4, asr #25 │ │ │ │ + addeq lr, ip, ip, ror #15 │ │ │ │ + strdeq pc, [ip], r0 │ │ │ │ andeq r0, r0, r1, ror ip │ │ │ │ │ │ │ │ 002ecbe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -113696,24 +113696,24 @@ │ │ │ │ beq 2eccdc │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ecda4 │ │ │ │ add r7, r5, #584 @ 0x248 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ - bl b92ef4 │ │ │ │ + bl b92eec │ │ │ │ mov r0, r7 │ │ │ │ - bl b92f24 │ │ │ │ + bl b92f1c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 988b58 │ │ │ │ + bl 988b50 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble 2eceb0 │ │ │ │ ldr r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r3, r1 │ │ │ │ str r3, [r5, #592] @ 0x250 │ │ │ │ ldr r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -113735,15 +113735,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ecec0 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r5, #684] @ 0x2ac │ │ │ │ bne 2ecd38 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl b9312c │ │ │ │ + bl b93124 │ │ │ │ b 2ecd38 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ecc80 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e90b4 │ │ │ │ b 2ecc80 │ │ │ │ @@ -113782,21 +113782,21 @@ │ │ │ │ bne 2ececc │ │ │ │ ldr r2, [pc, #280] @ 2ecf48 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 988fa0 │ │ │ │ + bl 988f98 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #252] @ 2ecf4c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ b 2ecc60 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ece90 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ece90 │ │ │ │ @@ -113847,24 +113847,24 @@ │ │ │ │ @ instruction: 0x0111c1f0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r0, asr #3 │ │ │ │ tsteq r1, r4, ror r1 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq lr, ip, r4, asr lr │ │ │ │ + addeq lr, ip, r4, asr #28 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - strdeq lr, [ip], ip │ │ │ │ - adceq lr, r4, r8, lsr r9 │ │ │ │ - addeq lr, ip, r0, ror #8 │ │ │ │ - strdeq lr, [ip], r0 │ │ │ │ + addeq lr, ip, ip, ror #27 │ │ │ │ + adceq lr, r4, r8, lsr #18 │ │ │ │ + addeq lr, ip, r0, asr r4 │ │ │ │ + addeq lr, ip, r0, ror #13 │ │ │ │ andeq r0, r0, r3, ror #12 │ │ │ │ - adceq lr, r4, r4, lsl r9 │ │ │ │ - addeq lr, ip, ip, lsr r4 │ │ │ │ - addeq lr, ip, ip, asr #13 │ │ │ │ + adceq lr, r4, r4, lsl #18 │ │ │ │ + addeq lr, ip, ip, lsr #8 │ │ │ │ + @ instruction: 0x008ce6bc │ │ │ │ andeq r0, r0, r6, ror #11 │ │ │ │ │ │ │ │ 002ecf70 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble 2ecf90 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ @@ -113907,15 +113907,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 988c40 │ │ │ │ + bl 988c38 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2ed068 │ │ │ │ ldr r2, [pc, #92] @ 2ed08c │ │ │ │ ldr r3, [pc, #84] @ 2ed088 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -113964,15 +113964,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 988b58 │ │ │ │ + bl 988b50 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2ed13c │ │ │ │ ldr r2, [pc, #92] @ 2ed160 │ │ │ │ ldr r3, [pc, #84] @ 2ed15c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -114023,17 +114023,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2ed1e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - adceq lr, r4, r0, ror r6 │ │ │ │ - umulleq lr, ip, r8, r1 │ │ │ │ - addeq lr, ip, r8, lsr #8 │ │ │ │ + adceq lr, r4, r0, ror #12 │ │ │ │ + addeq lr, ip, r8, lsl #3 │ │ │ │ + addeq lr, ip, r8, lsl r4 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002ed1e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114090,17 +114090,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0111bbf0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x0111bb98 │ │ │ │ - adceq lr, r4, r8, ror r5 │ │ │ │ - addeq lr, ip, r0, lsr #1 │ │ │ │ - addeq lr, ip, r0, lsr r3 │ │ │ │ + adceq lr, r4, r8, ror #10 │ │ │ │ + umulleq lr, ip, r0, r0 │ │ │ │ + addeq lr, ip, r0, lsr #6 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002ed2e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114157,17 +114157,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r1, ip, ror #21 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x0111ba94 │ │ │ │ - adceq lr, r4, r4, ror r4 │ │ │ │ - umulleq sp, ip, ip, pc @ │ │ │ │ - addeq lr, ip, ip, lsr #4 │ │ │ │ + adceq lr, r4, r4, ror #8 │ │ │ │ + addeq sp, ip, ip, lsl #31 │ │ │ │ + addeq lr, ip, ip, lsl r2 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r8, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r8, #412] @ 0x19c │ │ │ │ @@ -114304,15 +114304,15 @@ │ │ │ │ bne 2ed7e8 │ │ │ │ ldr r1, [pc, #536] @ 2ed830 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b6cb14 │ │ │ │ + b b6cb0c │ │ │ │ ldr r3, [pc, #488] @ 2ed81c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #500] @ 2ed834 │ │ │ │ add r8, r8, #692 @ 0x2b4 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -114398,15 +114398,15 @@ │ │ │ │ bne 2ed7e8 │ │ │ │ ldr r1, [pc, #176] @ 2ed840 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b6cb14 │ │ │ │ + b b6cb0c │ │ │ │ ldr r2, [pc, #152] @ 2ed844 │ │ │ │ ldr r3, [pc, #100] @ 2ed814 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114430,27 +114430,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r1, r8, ror #19 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r1, r8, asr #19 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq lr, ip, r0, ror #15 │ │ │ │ + ldrdeq lr, [ip], r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r8, lsl #16 │ │ │ │ - addeq lr, ip, r4, lsr r6 │ │ │ │ - addeq lr, ip, r8, lsl #12 │ │ │ │ + addeq lr, ip, r4, lsr #12 │ │ │ │ + strdeq lr, [ip], r8 │ │ │ │ @ instruction: 0xfffffec6 │ │ │ │ @ instruction: 0x0111b690 │ │ │ │ - @ instruction: 0x008ce4bc │ │ │ │ + addeq lr, ip, ip, lsr #9 │ │ │ │ tsteq r1, r0, asr r6 │ │ │ │ - adceq lr, r4, ip, lsr #32 │ │ │ │ - addeq sp, ip, r4, asr fp │ │ │ │ - addeq sp, ip, r4, ror #27 │ │ │ │ + adceq lr, r4, ip, lsl r0 │ │ │ │ + addeq sp, ip, r4, asr #22 │ │ │ │ + ldrdeq sp, [ip], r4 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -114545,17 +114545,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r1, r0, ror #9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, ip, lsl #9 │ │ │ │ - adceq sp, r4, ip, ror #28 │ │ │ │ - umulleq sp, ip, r4, r9 │ │ │ │ - addeq sp, ip, r4, lsr #24 │ │ │ │ + adceq sp, r4, ip, asr lr │ │ │ │ + addeq sp, ip, r4, lsl #19 │ │ │ │ + addeq sp, ip, r4, lsl ip │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002ed9f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114588,17 +114588,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2eda94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - @ instruction: 0x00a4ddbc │ │ │ │ - addeq sp, ip, r4, ror #17 │ │ │ │ - addeq sp, ip, r4, ror fp │ │ │ │ + adceq sp, r4, ip, lsr #27 │ │ │ │ + ldrdeq sp, [ip], r4 │ │ │ │ + addeq sp, ip, r4, ror #22 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002eda98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114630,15 +114630,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #96] @ 2edb7c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - b b6cb14 │ │ │ │ + b b6cb0c │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2edb50 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2edb50 │ │ │ │ ldr r3, [r5, #508] @ 0x1fc │ │ │ │ @@ -114650,16 +114650,16 @@ │ │ │ │ bl 27d3dc │ │ │ │ b 2edb0c │ │ │ │ mov r0, r4 │ │ │ │ bl 307714 │ │ │ │ b 2edaf4 │ │ │ │ tsteq r1, ip, asr #6 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq lr, ip, ip, ror r1 │ │ │ │ - addeq lr, ip, r0, lsr r1 │ │ │ │ + addeq lr, ip, ip, ror #2 │ │ │ │ + addeq lr, ip, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3016] @ 0xbc8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #1060] @ 2edfc4 │ │ │ │ @@ -114822,15 +114822,15 @@ │ │ │ │ bl 2eda98 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ede80 │ │ │ │ ldr r0, [r5, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2edecc │ │ │ │ - bl 99dc04 │ │ │ │ + bl 99dbfc │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ede58 │ │ │ │ ldr r0, [r5, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -114841,17 +114841,17 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ede80 │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2e80c4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2ede80 │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl b4bc34 │ │ │ │ + bl b4bc2c │ │ │ │ mov r0, r4 │ │ │ │ - bl b42884 │ │ │ │ + bl b4287c │ │ │ │ ldr r3, [pc, #348] @ 2edfe4 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #680] @ 0x2a8 │ │ │ │ str r2, [r5, #684] @ 0x2ac │ │ │ │ b 2edc28 │ │ │ │ mov r0, r4 │ │ │ │ @@ -114932,28 +114932,28 @@ │ │ │ │ tsteq r1, r8, asr r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r1, r4, lsl r2 │ │ │ │ tsteq r1, ip, asr #3 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ muleq r0, r4, ip │ │ │ │ - addeq lr, ip, r0, asr #2 │ │ │ │ + addeq lr, ip, r0, lsr r1 │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ - umullseq r2, sl, r4, r6 │ │ │ │ - adceq sp, r4, r0, asr #17 │ │ │ │ - addeq sp, ip, r8, ror #7 │ │ │ │ - addeq sp, ip, r0, lsl pc │ │ │ │ + addseq r2, sl, r4, lsl #13 │ │ │ │ + @ instruction: 0x00a4d8b0 │ │ │ │ + ldrdeq sp, [ip], r8 │ │ │ │ + addeq sp, ip, r0, lsl #30 │ │ │ │ muleq r0, r5, sl │ │ │ │ - umlaleq sp, r4, ip, r8 │ │ │ │ - addeq sp, ip, r4, asr #7 │ │ │ │ - addeq sp, ip, r4, asr r6 │ │ │ │ + adceq sp, r4, ip, lsl #17 │ │ │ │ + @ instruction: 0x008cd3b4 │ │ │ │ + addeq sp, ip, r4, asr #12 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ - adceq sp, r4, r8, ror r8 │ │ │ │ - addeq sp, ip, r0, lsr #7 │ │ │ │ - addeq sp, ip, r8, ror #28 │ │ │ │ + adceq sp, r4, r8, ror #16 │ │ │ │ + umulleq sp, ip, r0, r3 │ │ │ │ + addeq sp, ip, r8, asr lr │ │ │ │ muleq r0, r3, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub r5, r0, #20480 @ 0x5000 │ │ │ │ ldr r2, [r5, #3732] @ 0xe94 │ │ │ │ @@ -115070,15 +115070,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 2eb1b4 │ │ │ │ ldr r1, [pc, #96] @ 2ee260 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ mov r0, r8 │ │ │ │ bl 2eda98 │ │ │ │ b 2ee088 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 2ee264 │ │ │ │ ldr r1, [pc, #64] @ 2ee268 │ │ │ │ ldr r0, [pc, #64] @ 2ee26c │ │ │ │ @@ -115089,21 +115089,21 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0111adb4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r1, ip, lsl #27 │ │ │ │ tsteq r1, ip, ror #26 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq sp, ip, r0, ror #22 │ │ │ │ + addeq sp, ip, r0, asr fp │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq sp, ip, r8, asr #20 │ │ │ │ - strdeq sp, [r4], ip @ │ │ │ │ - addeq sp, ip, r4, lsr #2 │ │ │ │ - @ instruction: 0x008cd3b4 │ │ │ │ + addeq sp, ip, r8, lsr sl │ │ │ │ + adceq sp, r4, ip, ror #11 │ │ │ │ + addeq sp, ip, r4, lsl r1 │ │ │ │ + addeq sp, ip, r4, lsr #7 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #452] @ 2ee454 │ │ │ │ @@ -115193,15 +115193,15 @@ │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9508 │ │ │ │ ldr r1, [pc, #132] @ 2ee470 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldr r2, [pc, #116] @ 2ee474 │ │ │ │ ldr r3, [pc, #84] @ 2ee458 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115221,22 +115221,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r1, ip, ror #22 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r1, r8, asr fp │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq sp, ip, r0, lsl #19 │ │ │ │ + addeq sp, ip, r0, ror r9 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq sp, ip, r0, ror #16 │ │ │ │ + addeq sp, ip, r0, asr r8 │ │ │ │ @ instruction: 0x0111a9fc │ │ │ │ - adceq sp, r4, r8, ror #7 │ │ │ │ - addeq ip, ip, r0, lsl pc │ │ │ │ - addeq sp, ip, r0, lsr #3 │ │ │ │ + ldrdeq sp, [r4], r8 @ │ │ │ │ + addeq ip, ip, r0, lsl #30 │ │ │ │ + umulleq sp, ip, r0, r1 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #380] @ 2ee61c │ │ │ │ ldr r2, [pc, #380] @ 2ee620 │ │ │ │ @@ -115312,43 +115312,43 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2ee63c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ee4dc │ │ │ │ ldr r0, [pc, #56] @ 2ee640 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ee4dc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, ip, asr r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r1, ip, lsr r9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x0111a8d4 │ │ │ │ andeq r6, r0, r0, ror #24 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - strdeq sp, [ip], r8 │ │ │ │ - addeq sp, ip, ip, lsl r9 │ │ │ │ + addeq sp, ip, r8, ror #17 │ │ │ │ + addeq sp, ip, ip, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 2ee800 │ │ │ │ mov r7, r1 │ │ │ │ @@ -115428,15 +115428,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9508 │ │ │ │ ldr r1, [pc, #132] @ 2ee81c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldr r2, [pc, #116] @ 2ee820 │ │ │ │ ldr r3, [pc, #84] @ 2ee804 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115456,22 +115456,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0111a798 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r1, r4, lsl #15 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq sp, ip, ip, lsr #11 │ │ │ │ + umulleq sp, ip, ip, r5 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - @ instruction: 0x008cd4b4 │ │ │ │ + addeq sp, ip, r4, lsr #9 │ │ │ │ tsteq r1, r0, asr r6 │ │ │ │ - adceq sp, r4, ip, lsr r0 │ │ │ │ - addeq ip, ip, r4, ror #22 │ │ │ │ - strdeq ip, [ip], r4 │ │ │ │ + adceq sp, r4, ip, lsr #32 │ │ │ │ + addeq ip, ip, r4, asr fp │ │ │ │ + addeq ip, ip, r4, ror #27 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #864] @ 2eebb0 │ │ │ │ @@ -115569,15 +115569,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9508 │ │ │ │ ldr r1, [pc, #516] @ 2eebd0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldr r2, [pc, #500] @ 2eebd4 │ │ │ │ ldr r3, [pc, #464] @ 2eebb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115609,23 +115609,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 2eebe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ee9c4 │ │ │ │ ldr r3, [pc, #324] @ 2eebe8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ee8a4 │ │ │ │ ldr r3, [pc, #292] @ 2eebdc │ │ │ │ @@ -115642,40 +115642,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2eebec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ee8a4 │ │ │ │ ldr r0, [pc, #192] @ 2eebf0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ee8a4 │ │ │ │ ldr r0, [pc, #164] @ 2eebf4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ee9c4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #136] @ 2eebf8 │ │ │ │ ldr r1, [pc, #136] @ 2eebfc │ │ │ │ ldr r0, [pc, #136] @ 2eec00 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 2eec04 │ │ │ │ @@ -115695,32 +115695,32 @@ │ │ │ │ tsteq r1, r8, lsr #11 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r4, ror r5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - umulleq sp, ip, r0, r3 │ │ │ │ - addeq sp, ip, r0, lsl #5 │ │ │ │ + addeq sp, ip, r0, lsl #7 │ │ │ │ + addeq sp, ip, r0, ror r2 │ │ │ │ tsteq r1, ip, lsl r4 │ │ │ │ ldrdeq r6, [r0], -r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sp, ip, r0, lsl #11 │ │ │ │ + addeq sp, ip, r0, ror r5 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - addeq sp, ip, ip, lsr r4 │ │ │ │ - addeq sp, ip, ip, lsl #9 │ │ │ │ - addeq sp, ip, r8, lsl r5 │ │ │ │ - @ instruction: 0x00a4ccb0 │ │ │ │ - ldrdeq ip, [ip], r8 │ │ │ │ - addeq ip, ip, r8, ror #20 │ │ │ │ + addeq sp, ip, ip, lsr #8 │ │ │ │ + addeq sp, ip, ip, ror r4 │ │ │ │ + addeq sp, ip, r8, lsl #10 │ │ │ │ + adceq ip, r4, r0, lsr #25 │ │ │ │ + addeq ip, ip, r8, asr #15 │ │ │ │ + addeq ip, ip, r8, asr sl │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ - adceq ip, r4, ip, lsl #25 │ │ │ │ - @ instruction: 0x008cc7b4 │ │ │ │ - addeq ip, ip, r4, asr #20 │ │ │ │ + adceq ip, r4, ip, ror ip │ │ │ │ + addeq ip, ip, r4, lsr #15 │ │ │ │ + addeq ip, ip, r4, lsr sl │ │ │ │ andeq r0, r0, fp, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #1100] @ 2ef07c │ │ │ │ ldr lr, [r0] │ │ │ │ @@ -115800,15 +115800,15 @@ │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9508 │ │ │ │ ldr r1, [pc, #820] @ 2ef09c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldr r2, [pc, #804] @ 2ef0a0 │ │ │ │ ldr r3, [pc, #768] @ 2ef080 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115891,15 +115891,15 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9508 │ │ │ │ ldr r1, [pc, #472] @ 2ef0ac │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldr r2, [pc, #456] @ 2ef0b0 │ │ │ │ ldr r3, [pc, #404] @ 2ef080 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115924,22 +115924,22 @@ │ │ │ │ beq 2ef004 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2ef0c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2eedfc │ │ │ │ ldr r3, [pc, #312] @ 2ef0c4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eec94 │ │ │ │ ldr r3, [pc, #280] @ 2ef0b8 │ │ │ │ @@ -115956,34 +115956,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2ef0c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2eec94 │ │ │ │ ldr r0, [pc, #192] @ 2ef0cc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2eedfc │ │ │ │ ldr r0, [pc, #172] @ 2ef0d0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2eec94 │ │ │ │ ldr r3, [pc, #152] @ 2ef0d4 │ │ │ │ ldr r1, [pc, #152] @ 2ef0d8 │ │ │ │ ldr r0, [pc, #152] @ 2ef0dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 2ef0e0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -116002,36 +116002,36 @@ │ │ │ │ tsteq r1, r4, asr #3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x0111a194 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - umulleq ip, ip, ip, pc @ │ │ │ │ - addeq ip, ip, r4, ror #29 │ │ │ │ + addeq ip, ip, ip, lsl #31 │ │ │ │ + ldrdeq ip, [ip], r4 │ │ │ │ tsteq r1, r0, lsl #1 │ │ │ │ tsteq r1, ip, asr #32 │ │ │ │ - addeq ip, ip, r4, lsr lr │ │ │ │ - addeq ip, ip, r8, ror sp │ │ │ │ + addeq ip, ip, r4, lsr #28 │ │ │ │ + addeq ip, ip, r8, ror #26 │ │ │ │ tsteq r1, r4, lsl pc │ │ │ │ andeq r5, r0, ip, lsl #4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrdeq sp, [ip], ip │ │ │ │ + addeq sp, ip, ip, asr #3 │ │ │ │ andeq r7, r0, r0, lsr #3 │ │ │ │ - addeq sp, ip, r8, asr #1 │ │ │ │ - umulleq sp, ip, ip, r1 │ │ │ │ - addeq sp, ip, ip, ror #1 │ │ │ │ - adceq ip, r4, r4, ror #15 │ │ │ │ - addeq ip, ip, ip, lsl #6 │ │ │ │ - umulleq ip, ip, ip, r5 @ │ │ │ │ + strheq sp, [ip], r8 │ │ │ │ + addeq sp, ip, ip, lsl #3 │ │ │ │ + ldrdeq sp, [ip], ip │ │ │ │ + ldrdeq ip, [r4], r4 @ │ │ │ │ + strdeq ip, [ip], ip @ │ │ │ │ + addeq ip, ip, ip, lsl #11 │ │ │ │ andeq r0, r0, fp, asr #9 │ │ │ │ - adceq ip, r4, r0, asr #15 │ │ │ │ - addeq ip, ip, r8, ror #5 │ │ │ │ - addeq ip, ip, r8, ror r5 │ │ │ │ + @ instruction: 0x00a4c7b0 │ │ │ │ + ldrdeq ip, [ip], r8 │ │ │ │ + addeq ip, ip, r8, ror #10 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #1132] @ 2ef578 │ │ │ │ ldr r2, [pc, #1132] @ 2ef57c │ │ │ │ @@ -116244,15 +116244,15 @@ │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9508 │ │ │ │ ldr r1, [pc, #324] @ 2ef59c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldr r2, [pc, #308] @ 2ef5a0 │ │ │ │ ldr r3, [pc, #268] @ 2ef57c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -116284,33 +116284,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r8, r9, sl} │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2ef5b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ef14c │ │ │ │ ldr r0, [pc, #128] @ 2ef5b4 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ef14c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 2ef5b8 │ │ │ │ ldr r1, [pc, #92] @ 2ef5bc │ │ │ │ ldr r0, [pc, #92] @ 2ef5c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 2ef5c4 │ │ │ │ @@ -116319,28 +116319,28 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x01119cf0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x01119cd0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq ip, ip, r8, ror #21 │ │ │ │ + ldrdeq ip, [ip], r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - strdeq ip, [ip], r4 │ │ │ │ + addeq ip, ip, r4, ror #15 │ │ │ │ @ instruction: 0x01119990 │ │ │ │ andeq r6, r0, r0, asr #12 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrdeq ip, [ip], r0 │ │ │ │ - addeq ip, ip, r4, lsr #26 │ │ │ │ - adceq ip, r4, r4, asr #5 │ │ │ │ - addeq fp, ip, ip, ror #27 │ │ │ │ - addeq ip, ip, ip, ror r0 │ │ │ │ + addeq ip, ip, r0, asr #25 │ │ │ │ + addeq ip, ip, r4, lsl sp │ │ │ │ + @ instruction: 0x00a4c2b4 │ │ │ │ + ldrdeq fp, [ip], ip │ │ │ │ + addeq ip, ip, ip, rrx │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ @@ -116448,15 +116448,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ bl 2eb1b4 │ │ │ │ ldr r1, [pc, #540] @ 2ef9a4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldr r2, [pc, #524] @ 2ef9a8 │ │ │ │ ldr r3, [pc, #488] @ 2ef988 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -116509,24 +116509,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2ef9bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ef690 │ │ │ │ ldr r2, [pc, #264] @ 2ef9c0 │ │ │ │ ldr r3, [pc, #204] @ 2ef988 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -116543,15 +116543,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #196] @ 2ef9c4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2ef690 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2ef9c8 │ │ │ │ ldr r1, [pc, #168] @ 2ef9cc │ │ │ │ ldr r0, [pc, #168] @ 2ef9d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 2ef9d4 │ │ │ │ @@ -116578,36 +116578,36 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r1, r0, lsl #16 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x011197f0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq ip, ip, r4, lsr #11 │ │ │ │ + umulleq ip, ip, r4, r5 @ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq ip, ip, r4, asr #9 │ │ │ │ + @ instruction: 0x008cc4b4 │ │ │ │ tsteq r1, r0, ror #12 │ │ │ │ tsteq r1, ip, lsr #12 │ │ │ │ andeq r5, r0, ip, asr #14 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq ip, ip, r8, asr sl │ │ │ │ + addeq ip, ip, r8, asr #20 │ │ │ │ tsteq r1, r4, asr #10 │ │ │ │ - addeq ip, ip, ip, asr sl │ │ │ │ - adceq fp, r4, r0, lsl #30 │ │ │ │ - addeq fp, ip, r8, lsr #20 │ │ │ │ - addeq ip, ip, r0, asr r5 │ │ │ │ + addeq ip, ip, ip, asr #20 │ │ │ │ + strdeq fp, [r4], r0 @ │ │ │ │ + addeq fp, ip, r8, lsl sl │ │ │ │ + addeq ip, ip, r0, asr #10 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - ldrdeq fp, [r4], ip @ │ │ │ │ - addeq fp, ip, r8, lsl #20 │ │ │ │ - addeq ip, ip, r4, ror r9 │ │ │ │ - @ instruction: 0x00a4beb8 │ │ │ │ - addeq fp, ip, r0, ror #19 │ │ │ │ - addeq fp, ip, r0, ror ip │ │ │ │ + adceq fp, r4, ip, asr #29 │ │ │ │ + strdeq fp, [ip], r8 │ │ │ │ + addeq ip, ip, r4, ror #18 │ │ │ │ + adceq fp, r4, r8, lsr #29 │ │ │ │ + ldrdeq fp, [ip], r0 │ │ │ │ + addeq fp, ip, r0, ror #24 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #3820] @ 2f08fc │ │ │ │ @@ -116656,15 +116656,15 @@ │ │ │ │ cmp r7, #4 │ │ │ │ bne 2effa8 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2f0c94 │ │ │ │ ldr r0, [pc, #3644] @ 2f090c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ b 2f026c │ │ │ │ cmp r7, #1 │ │ │ │ beq 2f0c8c │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0774 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -116698,15 +116698,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ beq 2f0fc0 │ │ │ │ ldr r0, [pc, #3480] @ 2f0910 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ b 2effa8 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2f0710 │ │ │ │ ldrb r2, [r6, #5] │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r7, #8 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -116787,26 +116787,26 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #14] │ │ │ │ ldrb r3, [r6, #15] │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl bb37d8 │ │ │ │ + bl bb37d0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsl sl, sl, #16 │ │ │ │ lsr sl, sl, #16 │ │ │ │ lsl r2, r3, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ - bl bb37d8 │ │ │ │ + bl bb37d0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp sl, #0 │ │ │ │ lsl r3, sl, r3 │ │ │ │ moveq sl, #255 @ 0xff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ and r3, sl, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ @@ -117119,15 +117119,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb1b4 │ │ │ │ ldr r1, [pc, #1856] @ 2f0944 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ mov r0, r4 │ │ │ │ bl 2eda98 │ │ │ │ subs r7, r7, #1 │ │ │ │ bcs 2eff04 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0240 │ │ │ │ @@ -117444,15 +117444,15 @@ │ │ │ │ andne r3, r3, #15 │ │ │ │ strbne r3, [r2, #4] │ │ │ │ b 2f0218 │ │ │ │ mov r0, #8 │ │ │ │ b 2effc8 │ │ │ │ ldr r0, [pc, #580] @ 2f0964 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2effa8 │ │ │ │ b 2f0278 │ │ │ │ cmp r3, #0 │ │ │ │ addne r0, r8, #1 │ │ │ │ lslne r0, r0, #2 │ │ │ │ @@ -117566,77 +117566,77 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r5, #616] @ 0x268 │ │ │ │ bl 2f66e0 │ │ │ │ b 2efe08 │ │ │ │ tsteq r1, ip, ror #7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x011193d4 │ │ │ │ - umlaleq fp, r4, sl, ip │ │ │ │ - addeq ip, ip, ip, ror #19 │ │ │ │ - @ instruction: 0x008ccab8 │ │ │ │ + adceq fp, r4, sl, lsl #25 │ │ │ │ + ldrdeq ip, [ip], ip @ │ │ │ │ + addeq ip, ip, r8, lsr #21 │ │ │ │ tsteq r0, r1, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0xffffb764 │ │ │ │ - strdeq fp, [r4], r8 @ │ │ │ │ - @ instruction: 0x00a4b8b4 │ │ │ │ + adceq fp, r4, r8, ror #15 │ │ │ │ + adceq fp, r4, r4, lsr #17 │ │ │ │ @ instruction: 0xfffffec5 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ tsteq r1, ip, lsr #28 │ │ │ │ - addeq fp, ip, r4, asr fp │ │ │ │ + addeq fp, ip, r4, asr #22 │ │ │ │ @ instruction: 0xfffffefe │ │ │ │ - addeq fp, ip, ip, asr #20 │ │ │ │ + addeq fp, ip, ip, lsr sl │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ adcgt lr, r1, lr, asr #11 │ │ │ │ @ instruction: 0x011292f4 │ │ │ │ - umulleq fp, ip, r0, r6 │ │ │ │ + addeq fp, ip, r0, lsl #13 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ - addeq fp, ip, r8, lsl #11 │ │ │ │ + addeq fp, ip, r8, ror r5 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - addeq fp, ip, r4, ror sp │ │ │ │ + addeq fp, ip, r4, ror #26 │ │ │ │ andeq r4, r0, ip, lsr #11 │ │ │ │ @ instruction: 0xffff91e0 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq fp, ip, r8, lsr #4 │ │ │ │ + addeq fp, ip, r8, lsl r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq fp, ip, r8, lsl r0 │ │ │ │ - ldrdeq fp, [ip], r0 │ │ │ │ - addeq fp, ip, r4, lsl #15 │ │ │ │ - strdeq fp, [ip], r4 │ │ │ │ - addeq fp, ip, ip, ror r8 │ │ │ │ + addeq fp, ip, r8 │ │ │ │ + addeq fp, ip, r0, asr #15 │ │ │ │ + addeq fp, ip, r4, ror r7 │ │ │ │ + addeq fp, ip, r4, ror #13 │ │ │ │ + addeq fp, ip, ip, ror #16 │ │ │ │ andeq r4, r0, r8, lsl r6 │ │ │ │ - adceq sl, r4, r0, lsl #20 │ │ │ │ + strdeq sl, [r4], r0 @ │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, r0, ror #27 │ │ │ │ - addeq fp, ip, r0, lsr r8 │ │ │ │ + addeq fp, ip, r0, lsr #16 │ │ │ │ andeq r5, r0, r0, asr sp │ │ │ │ - addeq fp, ip, ip, lsr r8 │ │ │ │ + addeq fp, ip, ip, lsr #16 │ │ │ │ @ instruction: 0xffffdc48 │ │ │ │ @ instruction: 0xffff6c94 │ │ │ │ @ instruction: 0xffffd844 │ │ │ │ - addeq fp, ip, r4, lsr r6 │ │ │ │ + addeq fp, ip, r4, lsr #12 │ │ │ │ andeq r5, r0, r4, lsl lr │ │ │ │ - addeq fp, ip, r0, asr #8 │ │ │ │ + addeq fp, ip, r0, lsr r4 │ │ │ │ andeq r2, r0, r8, ror r5 │ │ │ │ - addeq fp, ip, r8, ror #8 │ │ │ │ + addeq fp, ip, r8, asr r4 │ │ │ │ @ instruction: 0x000057bc │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x008cb4bc │ │ │ │ - umulleq fp, ip, ip, r6 │ │ │ │ - addeq fp, ip, r8, asr #6 │ │ │ │ - addeq fp, ip, r4, asr r5 │ │ │ │ - addeq fp, ip, r0, lsr #7 │ │ │ │ - addeq fp, ip, r0, ror #8 │ │ │ │ - @ instruction: 0x00a4a5b0 │ │ │ │ - ldrdeq sl, [ip], r8 │ │ │ │ - addeq sl, ip, r8, ror #6 │ │ │ │ + addeq fp, ip, ip, lsr #9 │ │ │ │ + addeq fp, ip, ip, lsl #13 │ │ │ │ + addeq fp, ip, r8, lsr r3 │ │ │ │ + addeq fp, ip, r4, asr #10 │ │ │ │ + umulleq fp, ip, r0, r3 │ │ │ │ + addeq fp, ip, r0, asr r4 │ │ │ │ + adceq sl, r4, r0, lsr #11 │ │ │ │ + addeq sl, ip, r8, asr #1 │ │ │ │ + addeq sl, ip, r8, asr r3 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ ldr r3, [pc, #-160] @ 2f0970 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #-168] @ 2f0974 │ │ │ │ add r2, r5, #692 @ 0x2b4 │ │ │ │ mov r0, r2 │ │ │ │ @@ -117771,33 +117771,33 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ bne 2f0b18 │ │ │ │ ldr r1, [pc, #-692] @ 2f0980 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldr r1, [r5, #656] @ 0x290 │ │ │ │ b 2efddc │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ef0f4 │ │ │ │ b 2effa8 │ │ │ │ mov r0, #4 │ │ │ │ b 2effc8 │ │ │ │ ldr r0, [pc, #-740] @ 2f0984 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2effa8 │ │ │ │ b 2f0278 │ │ │ │ ldr r0, [pc, #-764] @ 2f0988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ b 2f026c │ │ │ │ mov r0, #2 │ │ │ │ b 2effc8 │ │ │ │ ldrb r3, [r6, #3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2f0fb8 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -117805,24 +117805,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ee644 │ │ │ │ b 2effa8 │ │ │ │ ldr r0, [pc, #-820] @ 2f098c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r5, r4, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2effa8 │ │ │ │ b 2f0278 │ │ │ │ ldr r0, [pc, #-852] @ 2f0990 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2effa8 │ │ │ │ b 2f0278 │ │ │ │ mov ip, r9 │ │ │ │ b 2efd60 │ │ │ │ ldrb r2, [r6, #9] │ │ │ │ @@ -117841,15 +117841,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2d92a4 │ │ │ │ ldr r3, [pc, #-948] @ 2f0994 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r3, [pc, #-960] @ 2f09a0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ bne 2f101c │ │ │ │ mov r3, r7 │ │ │ │ @@ -117928,25 +117928,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1328] @ 2f09a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2effa8 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2f0dec │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2f0dec │ │ │ │ @@ -117978,26 +117978,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1524] @ 2f09b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f0310 │ │ │ │ mov r0, #3 │ │ │ │ bl 678c64 │ │ │ │ b 2effa8 │ │ │ │ bl 6793d0 │ │ │ │ b 2effa8 │ │ │ │ ldr r2, [pc, #-1556] @ 2f09b4 │ │ │ │ @@ -118017,15 +118017,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 656dfc │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #660] @ 0x294 │ │ │ │ bne 2effa8 │ │ │ │ ldr r0, [pc, #-1620] @ 2f09c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ b 2effa8 │ │ │ │ ldr r3, [pc, #-1632] @ 2f09c4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0d70 │ │ │ │ ldr r3, [pc, #-1632] @ 2f09d8 │ │ │ │ @@ -118043,25 +118043,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1756] @ 2f09c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f0d70 │ │ │ │ ldr r3, [pc, #-1768] @ 2f09cc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2efb50 │ │ │ │ ldr r3, [pc, #-1776] @ 2f09d8 │ │ │ │ @@ -118078,22 +118078,22 @@ │ │ │ │ add sl, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1876] @ 2f09d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2efb54 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1892] @ 2f09d4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0d9c │ │ │ │ @@ -118111,68 +118111,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1992] @ 2f09e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f0d9c │ │ │ │ ldr r0, [pc, #-2004] @ 2f09e4 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f0310 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-2040] @ 2f09e8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f0d70 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb37d8 │ │ │ │ + bl bb37d0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ lsl r3, r5, r3 │ │ │ │ and r8, r0, #255 @ 0xff │ │ │ │ and r0, r5, #255 @ 0xff │ │ │ │ b 2efd4c │ │ │ │ ldr r0, [pc, #-2096] @ 2f09ec │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2effa8 │ │ │ │ ldr r0, [pc, #-2128] @ 2f09f0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2efb50 │ │ │ │ ldr r0, [pc, #-2148] @ 2f09f4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f0d9c │ │ │ │ ldr r3, [pc, #-2168] @ 2f09f8 │ │ │ │ ldr r1, [pc, #-2168] @ 2f09fc │ │ │ │ ldr r0, [pc, #-2168] @ 2f0a00 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2172] @ 2f0a04 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -118293,18 +118293,18 @@ │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r1, r4, lsr fp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x01117abc │ │ │ │ tsteq r1, r8, ror sl │ │ │ │ - adceq sl, r4, r4, lsl r4 │ │ │ │ - strdeq sl, [r4], r0 @ │ │ │ │ - addeq r9, ip, r8, lsl pc │ │ │ │ - addeq sl, ip, r8, lsr #3 │ │ │ │ + adceq sl, r4, r4, lsl #8 │ │ │ │ + adceq sl, r4, r0, ror #7 │ │ │ │ + addeq r9, ip, r8, lsl #30 │ │ │ │ + umulleq sl, ip, r8, r1 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1644] @ 2f1afc │ │ │ │ ldr r3, [pc, #1644] @ 2f1b00 │ │ │ │ @@ -118343,15 +118343,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ strb sl, [fp, #688] @ 0x2b0 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f14fc │ │ │ │ ldr r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -118384,15 +118384,15 @@ │ │ │ │ strne r3, [r8, #420] @ 0x1a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ strb r3, [r8, #688] @ 0x2b0 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f1580 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r4, r6, #569344 @ 0x8b000 │ │ │ │ str r9, [r6, #-4] │ │ │ │ ldr r0, [r4, #2920] @ 0xb68 │ │ │ │ @@ -118496,15 +118496,15 @@ │ │ │ │ bl 2eb1b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9b50 │ │ │ │ ldr r1, [pc, #936] @ 2f1b30 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ mov r0, r4 │ │ │ │ bl 2eda98 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f17bc │ │ │ │ ldr r3, [r7, #428] @ 0x1ac │ │ │ │ tst r3, #3 │ │ │ │ @@ -118647,23 +118647,23 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 2f1b4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f1650 │ │ │ │ ldr r3, [pc, #308] @ 2f1b50 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f18bc │ │ │ │ ldr r3, [pc, #276] @ 2f1b44 │ │ │ │ @@ -118679,78 +118679,78 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 2f1b54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f18bc │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #184] @ 2f1b58 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f1650 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #156] @ 2f1b5c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f18bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ 2f1b60 │ │ │ │ ldr r1, [pc, #128] @ 2f1b64 │ │ │ │ ldr r0, [pc, #128] @ 2f1b68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2f1b6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r1, ip, ror #18 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r1, r0, asr r9 │ │ │ │ - addeq sl, ip, r4, ror #14 │ │ │ │ + addeq sl, ip, r4, asr r7 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - ldrdeq sl, [ip], r0 │ │ │ │ + addeq sl, ip, r0, asr #13 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0xffff9ef0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xffff844c │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq sl, ip, ip, lsr #11 │ │ │ │ + umulleq sl, ip, ip, r5 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ - addeq sl, ip, r4, asr #9 │ │ │ │ + @ instruction: 0x008ca4b4 │ │ │ │ andeq r5, r1, r0, lsl #3 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ tsteq r1, r8, lsl #10 │ │ │ │ andeq r6, r0, r4, lsr #23 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sl, ip, r8, asr pc │ │ │ │ + addeq sl, ip, r8, asr #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sl, ip, r4, lsr lr │ │ │ │ - addeq sl, ip, r4, lsl pc │ │ │ │ - addeq sl, ip, r0, asr lr │ │ │ │ - adceq r9, r4, r0, asr #26 │ │ │ │ - addeq r9, ip, r8, ror #16 │ │ │ │ - strdeq r9, [ip], r8 │ │ │ │ + addeq sl, ip, r4, lsr #28 │ │ │ │ + addeq sl, ip, r4, lsl #30 │ │ │ │ + addeq sl, ip, r0, asr #28 │ │ │ │ + adceq r9, r4, r0, lsr sp │ │ │ │ + addeq r9, ip, r8, asr r8 │ │ │ │ + addeq r9, ip, r8, ror #21 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #1756] @ 2f2264 │ │ │ │ ldr r3, [pc, #1756] @ 2f2268 │ │ │ │ @@ -118826,22 +118826,22 @@ │ │ │ │ bne 2f1c50 │ │ │ │ add sl, sp, #20 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ str sl, [sp] │ │ │ │ - bl 995634 │ │ │ │ + bl 99562c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2f1dbc │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r6, #480 @ 0x1e0 │ │ │ │ - bl 995e40 │ │ │ │ + bl 995e38 │ │ │ │ ldr sl, [r6, #472] @ 0x1d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f1e9c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #16 │ │ │ │ bl 27eb58 │ │ │ │ @@ -118859,15 +118859,15 @@ │ │ │ │ bl 2eda98 │ │ │ │ ldr r3, [pc, #1352] @ 2f2274 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r6, #680] @ 0x2a8 │ │ │ │ str r2, [r6, #684] @ 0x2ac │ │ │ │ - bl 995e88 │ │ │ │ + bl 995e80 │ │ │ │ ldr r2, [pc, #1328] @ 2f2278 │ │ │ │ ldr r3, [pc, #1308] @ 2f2268 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -118882,34 +118882,34 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f1fc4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f12a4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 995e88 │ │ │ │ + bl 995e80 │ │ │ │ b 2f1d40 │ │ │ │ ldr r3, [pc, #1224] @ 2f2270 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f1f44 │ │ │ │ mov r9, #0 │ │ │ │ b 2f1d8c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r4, [r6, #472] @ 0x1d8 │ │ │ │ - bl b74668 │ │ │ │ + bl b74660 │ │ │ │ ldr r3, [pc, #1184] @ 2f2270 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 2f205c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74ec8 │ │ │ │ + bl b74ec0 │ │ │ │ b 2f1db4 │ │ │ │ ldr r3, [pc, #1148] @ 2f2270 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 2f1db4 │ │ │ │ ldr r3, [pc, #1140] @ 2f227c │ │ │ │ @@ -118931,40 +118931,40 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr ip, [pc, #1056] @ 2f2288 │ │ │ │ ldr r3, [pc, #1056] @ 2f228c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1044] @ 2f2290 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f1db4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74668 │ │ │ │ + bl b74660 │ │ │ │ ldr r3, [pc, #964] @ 2f2270 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2f20ec │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74ec8 │ │ │ │ + bl b74ec0 │ │ │ │ b 2f1d8c │ │ │ │ ldr r3, [pc, #964] @ 2f2294 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1d10 │ │ │ │ ldr r3, [pc, #924] @ 2f2280 │ │ │ │ @@ -118980,22 +118980,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #860] @ 2f2298 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f1d10 │ │ │ │ ldr r3, [pc, #816] @ 2f227c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1db4 │ │ │ │ ldr r3, [pc, #800] @ 2f2280 │ │ │ │ @@ -119012,15 +119012,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, fp │ │ │ │ str fp, [r0, #4] │ │ │ │ str fp, [r0, #8] │ │ │ │ str fp, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr ip, [pc, #752] @ 2f229c │ │ │ │ ldr r3, [pc, #752] @ 2f22a0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #740] @ 2f22a4 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -119043,29 +119043,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #640] @ 2f22a8 │ │ │ │ ldr r2, [pc, #640] @ 2f22ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 2f22b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f1d8c │ │ │ │ ldr r3, [pc, #536] @ 2f227c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1de0 │ │ │ │ ldr r3, [pc, #520] @ 2f2280 │ │ │ │ @@ -119081,27 +119081,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #500] @ 2f22b4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2f22b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f1de0 │ │ │ │ ldr r3, [pc, #392] @ 2f227c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1ebc │ │ │ │ ldr r3, [pc, #376] @ 2f2280 │ │ │ │ @@ -119117,124 +119117,124 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #364] @ 2f22bc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2f22c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f1ebc │ │ │ │ ldr r0, [pc, #320] @ 2f22c4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f1d10 │ │ │ │ ldr r1, [pc, #300] @ 2f22c8 │ │ │ │ ldr r3, [pc, #300] @ 2f22cc │ │ │ │ ldr r0, [pc, #300] @ 2f22d0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f1d8c │ │ │ │ ldr r0, [pc, #268] @ 2f22d4 │ │ │ │ ldr r3, [pc, #268] @ 2f22d8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #260] @ 2f22dc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f1db4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #232] @ 2f22e0 │ │ │ │ ldr r0, [pc, #232] @ 2f22e4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f1ebc │ │ │ │ ldr r0, [pc, #208] @ 2f22e8 │ │ │ │ ldr r3, [pc, #208] @ 2f22ec │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #200] @ 2f22f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f1db4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #172] @ 2f22f4 │ │ │ │ ldr r0, [pc, #172] @ 2f22f8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f1de0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r4, ror r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r1, r8, lsl r2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0xffffbe4c │ │ │ │ ldrheq r7, [r1, -r4] │ │ │ │ andeq r7, r0, r4, rrx │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x0099d4d4 │ │ │ │ - strdeq sl, [ip], r4 │ │ │ │ - addeq sl, ip, ip, lsl #23 │ │ │ │ + addseq sp, r9, r4, asr #9 │ │ │ │ + addeq sl, ip, r4, ror #23 │ │ │ │ + addeq sl, ip, ip, ror fp │ │ │ │ @ instruction: 0x000044b0 │ │ │ │ - strdeq sl, [ip], ip │ │ │ │ - umullseq sp, r9, r0, r3 │ │ │ │ - addeq sl, ip, r4, lsl fp │ │ │ │ - addeq sl, ip, r8, asr #20 │ │ │ │ - addseq sp, r9, r4, lsl r3 │ │ │ │ - addeq sl, ip, r8, ror #21 │ │ │ │ - @ instruction: 0x008ca9b4 │ │ │ │ - addeq sl, ip, r8, lsl sl │ │ │ │ - addeq sl, ip, r4, lsr #18 │ │ │ │ - addeq sl, ip, r0, lsr #19 │ │ │ │ - umulleq sl, ip, r4, r8 │ │ │ │ - strdeq sl, [ip], r4 │ │ │ │ - umullseq sp, r9, ip, r1 │ │ │ │ - addeq sl, ip, ip, ror #18 │ │ │ │ - addeq sl, ip, r4, asr #17 │ │ │ │ - addseq sp, r9, r4, ror r1 │ │ │ │ - strdeq sl, [ip], r0 │ │ │ │ - umulleq sl, ip, r4, r8 │ │ │ │ - strdeq sl, [ip], r8 │ │ │ │ - addeq sl, ip, r4, ror r8 │ │ │ │ - addseq sp, r9, r4, lsr #2 │ │ │ │ - addeq sl, ip, ip, lsr r8 │ │ │ │ - addeq sl, ip, r4, asr #16 │ │ │ │ - umulleq sl, ip, r0, r8 │ │ │ │ - addeq sl, ip, r0, lsr #16 │ │ │ │ + addeq sl, ip, ip, ror #23 │ │ │ │ + addseq sp, r9, r0, lsl #7 │ │ │ │ + addeq sl, ip, r4, lsl #22 │ │ │ │ + addeq sl, ip, r8, lsr sl │ │ │ │ + addseq sp, r9, r4, lsl #6 │ │ │ │ + ldrdeq sl, [ip], r8 │ │ │ │ + addeq sl, ip, r4, lsr #19 │ │ │ │ + addeq sl, ip, r8, lsl #20 │ │ │ │ + addeq sl, ip, r4, lsl r9 │ │ │ │ + umulleq sl, ip, r0, r9 │ │ │ │ + addeq sl, ip, r4, lsl #17 │ │ │ │ + addeq sl, ip, r4, ror #19 │ │ │ │ + addseq sp, r9, ip, lsl #3 │ │ │ │ + addeq sl, ip, ip, asr r9 │ │ │ │ + @ instruction: 0x008ca8b4 │ │ │ │ + addseq sp, r9, r4, ror #2 │ │ │ │ + addeq sl, ip, r0, ror #17 │ │ │ │ + addeq sl, ip, r4, lsl #17 │ │ │ │ + addeq sl, ip, r8, ror #17 │ │ │ │ + addeq sl, ip, r4, ror #16 │ │ │ │ + addseq sp, r9, r4, lsl r1 │ │ │ │ + addeq sl, ip, ip, lsr #16 │ │ │ │ + addeq sl, ip, r4, lsr r8 │ │ │ │ + addeq sl, ip, r0, lsl #17 │ │ │ │ + addeq sl, ip, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #1140] @ 2f2790 │ │ │ │ @@ -119272,97 +119272,97 @@ │ │ │ │ bl 27cd70 │ │ │ │ add r3, pc, #1000 @ 0x3e8 │ │ │ │ ldrd r2, [r3] │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ strd r2, [r5] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ - bl 93115c │ │ │ │ + bl 931154 │ │ │ │ ldr r3, [pc, #1000] @ 2f27a4 │ │ │ │ ldr r2, [pc, #1000] @ 2f27a8 │ │ │ │ ldr r1, [pc, #1000] @ 2f27ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #29 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ str r0, [r5, #12] │ │ │ │ - bl 93115c │ │ │ │ + bl 931154 │ │ │ │ ldr r1, [pc, #960] @ 2f27b0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #584 @ 0x248 │ │ │ │ str r7, [r4, #412] @ 0x19c │ │ │ │ - bl b92d08 │ │ │ │ + bl b92d00 │ │ │ │ ldr r1, [pc, #940] @ 2f27b4 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ - bl b92d08 │ │ │ │ + bl b92d00 │ │ │ │ ldr r1, [pc, #924] @ 2f27b8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #728 @ 0x2d8 │ │ │ │ - bl b92d08 │ │ │ │ + bl b92d00 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #904] @ 2f27bc │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b92d08 │ │ │ │ + bl b92d00 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #884] @ 2f27c0 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b92d08 │ │ │ │ + bl b92d00 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #864] @ 2f27c4 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b92d08 │ │ │ │ + bl b92d00 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #844] @ 2f27c8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b92d08 │ │ │ │ + bl b92d00 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #824] @ 2f27cc │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b92d08 │ │ │ │ + bl b92d00 │ │ │ │ ldr r1, [pc, #808] @ 2f27d0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b92d08 │ │ │ │ + bl b92d00 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #788] @ 2f27d4 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b92d08 │ │ │ │ + bl b92d00 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #768] @ 2f27d8 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b92d08 │ │ │ │ + bl b92d00 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #748] @ 2f27dc │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl b92d08 │ │ │ │ + bl b92d00 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f283c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #472] @ 0x1d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #132 @ 0x84 │ │ │ │ @@ -119380,15 +119380,15 @@ │ │ │ │ add r0, r7, #40 @ 0x28 │ │ │ │ mov r2, #30 │ │ │ │ mov r3, #0 │ │ │ │ bl 2d565c │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 988d28 │ │ │ │ + bl 988d20 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f2908 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ beq 2f28ec │ │ │ │ add r3, r7, #569344 @ 0x8b000 │ │ │ │ @@ -119401,56 +119401,56 @@ │ │ │ │ mov r1, #25 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 988fa0 │ │ │ │ + bl 988f98 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 27cd70 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r0, [r4, #540] @ 0x21c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 9812d8 │ │ │ │ + bl 9812d0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2f2600 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl 2e7c78 │ │ │ │ mov r0, r6 │ │ │ │ - bl b272ec │ │ │ │ + bl b272e4 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ ldrb r2, [r4, #537] @ 0x219 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f2630 │ │ │ │ ldr r0, [r4, #540] @ 0x21c │ │ │ │ - bl b428e0 │ │ │ │ + bl b428d8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [r4, #540] @ 0x21c │ │ │ │ - bl b74ec8 │ │ │ │ + bl b74ec0 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f265c │ │ │ │ ldr r0, [r4, #412] @ 0x19c │ │ │ │ bl 2e80c4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2f265c │ │ │ │ ldr r1, [r4, #540] @ 0x21c │ │ │ │ - bl b4ba20 │ │ │ │ + bl b4ba18 │ │ │ │ mov r0, r6 │ │ │ │ - bl b42884 │ │ │ │ + bl b4287c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e76c0 │ │ │ │ ldr r2, [pc, #372] @ 2f27e4 │ │ │ │ mvn r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov ip, #3 │ │ │ │ @@ -119458,22 +119458,22 @@ │ │ │ │ str r3, [r4, #436] @ 0x1b4 │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ mov r3, #2 │ │ │ │ strd r2, [r1, #-8] │ │ │ │ add r0, r4, #692 @ 0x2b4 │ │ │ │ str ip, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #676] @ 0x2a4 │ │ │ │ - bl b6c620 │ │ │ │ + bl b6c618 │ │ │ │ ldr r2, [pc, #324] @ 2f27e8 │ │ │ │ ldr r0, [pc, #324] @ 2f27ec │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r0, [r4, #720] @ 0x2d0 │ │ │ │ str r3, [r8, #820] @ 0x334 │ │ │ │ str r6, [r8, #816] @ 0x330 │ │ │ │ str r5, [r3] │ │ │ │ @@ -119525,51 +119525,51 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x01116adc │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ @ instruction: 0x01116ab0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - adceq r9, r4, r4, ror #8 │ │ │ │ - ldrdeq r5, [ip], r4 │ │ │ │ - addeq r5, ip, r8, ror #19 │ │ │ │ - addeq sl, ip, r4, asr #16 │ │ │ │ - addeq sl, ip, ip, lsr r8 │ │ │ │ - addeq sl, ip, r8, lsr r8 │ │ │ │ + adceq r9, r4, r4, asr r4 │ │ │ │ + addeq r5, ip, r4, asr #19 │ │ │ │ + ldrdeq r5, [ip], r8 │ │ │ │ addeq sl, ip, r4, lsr r8 │ │ │ │ addeq sl, ip, ip, lsr #16 │ │ │ │ addeq sl, ip, r8, lsr #16 │ │ │ │ - addeq sl, ip, r8, lsr #16 │ │ │ │ - addeq sl, ip, r4, lsr #16 │ │ │ │ addeq sl, ip, r4, lsr #16 │ │ │ │ + addeq sl, ip, ip, lsl r8 │ │ │ │ addeq sl, ip, r8, lsl r8 │ │ │ │ - addeq sl, ip, ip, lsl #16 │ │ │ │ - addeq sl, ip, r4, lsl #16 │ │ │ │ + addeq sl, ip, r8, lsl r8 │ │ │ │ + addeq sl, ip, r4, lsl r8 │ │ │ │ + addeq sl, ip, r4, lsl r8 │ │ │ │ + addeq sl, ip, r8, lsl #16 │ │ │ │ + strdeq sl, [ip], ip │ │ │ │ + strdeq sl, [ip], r4 │ │ │ │ andeq r6, r0, ip, lsr #31 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ - addeq sl, ip, r0, ror #12 │ │ │ │ + addeq sl, ip, r0, asr r6 │ │ │ │ @ instruction: 0xffff636c │ │ │ │ @ instruction: 0x011166b4 │ │ │ │ andeq r2, r0, r0, asr #29 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq sl, ip, r8, ror #8 │ │ │ │ + addeq sl, ip, r8, asr r4 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ @ instruction: 0xffffb748 │ │ │ │ @ instruction: 0xffffa2ec │ │ │ │ tsteq r1, r4, ror #9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ andeq r6, r0, r0, lsr #10 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - strdeq sl, [ip], r4 │ │ │ │ - addeq sl, ip, r4, lsr #4 │ │ │ │ - adceq r8, r4, ip, lsr #28 │ │ │ │ - addeq r8, ip, r4, asr r9 │ │ │ │ - addeq r8, ip, r4, ror #23 │ │ │ │ + addeq sl, ip, r4, ror #3 │ │ │ │ + addeq sl, ip, r4, lsl r2 │ │ │ │ + adceq r8, r4, ip, lsl lr │ │ │ │ + addeq r8, ip, r4, asr #18 │ │ │ │ + ldrdeq r8, [ip], r4 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ cmp r9, #0 │ │ │ │ addne r3, r7, #569344 @ 0x8b000 │ │ │ │ ldrne r3, [r3, #3008] @ 0xbc0 │ │ │ │ bne 2f250c │ │ │ │ add r2, r7, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r2, #3004] @ 0xbbc │ │ │ │ @@ -119578,15 +119578,15 @@ │ │ │ │ b 2f2514 │ │ │ │ ldr r2, [pc, #-116] @ 2f27f4 │ │ │ │ mov r1, #25 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 988fa0 │ │ │ │ + bl 988f98 │ │ │ │ b 2f25b8 │ │ │ │ ldr r1, [pc, #-144] @ 2f27f8 │ │ │ │ ldr r3, [pc, #-144] @ 2f27fc │ │ │ │ ldm r5, {r0, r2} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq r0, r1 │ │ │ │ bne 2f29ec │ │ │ │ @@ -119612,15 +119612,15 @@ │ │ │ │ bl 2dcd4c │ │ │ │ b 2f26f4 │ │ │ │ ldr r2, [pc, #-232] @ 2f280c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #25 │ │ │ │ str r9, [sp] │ │ │ │ - bl 988fa0 │ │ │ │ + bl 988f98 │ │ │ │ b 2f25b8 │ │ │ │ bl 27d3dc │ │ │ │ b 2f2570 │ │ │ │ ldr r2, [pc, #-264] @ 2f2810 │ │ │ │ ldr r3, [pc, #-264] @ 2f2814 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -119655,28 +119655,28 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-420] @ 2f2824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f2374 │ │ │ │ ldr r0, [pc, #-432] @ 2f2828 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f236c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-456] @ 2f282c │ │ │ │ ldr r1, [pc, #-456] @ 2f2830 │ │ │ │ ldr r0, [pc, #-456] @ 2f2834 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-460] @ 2f2838 │ │ │ │ @@ -119700,53 +119700,53 @@ │ │ │ │ mov r6, r0 │ │ │ │ sub r7, r8, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r8, r6 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ beq 2f2ad0 │ │ │ │ ldr r1, [pc, #108] @ 2f2ae8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 988714 │ │ │ │ + bl 98870c │ │ │ │ ldr ip, [pc, #100] @ 2f2aec │ │ │ │ ldr r2, [pc, #100] @ 2f2af0 │ │ │ │ ldr r1, [pc, #100] @ 2f2af4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #0 │ │ │ │ - bl 9894d4 │ │ │ │ + bl 9894cc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2f22fc │ │ │ │ ldr r1, [pc, #32] @ 2f2af8 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2f2a7c │ │ │ │ - adceq r8, r4, ip, ror #27 │ │ │ │ - addeq r5, ip, r0, ror #6 │ │ │ │ - addeq r5, ip, ip, asr #6 │ │ │ │ - @ instruction: 0x008ca2bc │ │ │ │ - umlaleq r8, r4, r8, sp │ │ │ │ - addeq r5, ip, r8, lsl #6 │ │ │ │ - addeq r5, ip, r4, lsl r3 │ │ │ │ - addeq sl, ip, r0, asr r2 │ │ │ │ + ldrdeq r8, [r4], ip @ │ │ │ │ + addeq r5, ip, r0, asr r3 │ │ │ │ + addeq r5, ip, ip, lsr r3 │ │ │ │ + addeq sl, ip, ip, lsr #5 │ │ │ │ + adceq r8, r4, r8, lsl #27 │ │ │ │ + strdeq r5, [ip], r8 │ │ │ │ + addeq r5, ip, r4, lsl #6 │ │ │ │ + addeq sl, ip, r0, asr #4 │ │ │ │ │ │ │ │ 002f2afc : │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ add r2, r0, r1 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ lsl r3, r3, #24 │ │ │ │ @@ -119790,15 +119790,15 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl ba4e70 │ │ │ │ + bl ba4e68 │ │ │ │ ldr r6, [pc, #436] @ 2f2d70 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, r7 │ │ │ │ bne 2f2c58 │ │ │ │ ldr r1, [pc, #424] @ 2f2d74 │ │ │ │ ldr r3, [pc, #424] @ 2f2d78 │ │ │ │ ldm r4, {r0, r2} │ │ │ │ @@ -119834,23 +119834,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r5, [r8, #472] @ 0x1d8 │ │ │ │ - bl b74668 │ │ │ │ + bl b74660 │ │ │ │ ldr r3, [pc, #280] @ 2f2d84 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bne 2f2c90 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74ec8 │ │ │ │ + bl b74ec0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f12a4 │ │ │ │ b 2f2c14 │ │ │ │ ldr r3, [pc, #240] @ 2f2d88 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -119868,35 +119868,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #160] @ 2f2d94 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2f2d98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f2c7c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #116] @ 2f2d9c │ │ │ │ ldr r0, [pc, #116] @ 2f2da0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f2c7c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 2f2da4 │ │ │ │ ldr r1, [pc, #88] @ 2f2da8 │ │ │ │ ldr r0, [pc, #88] @ 2f2dac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2f2db0 │ │ │ │ @@ -119911,21 +119911,21 @@ │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xffffef60 │ │ │ │ tsteq r1, r0, ror #3 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r7, r0, r4, rrx │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sl, ip, ip, asr #32 │ │ │ │ - strdeq r9, [ip], r4 │ │ │ │ - addeq sl, ip, r8, lsl r0 │ │ │ │ - addeq r9, ip, r0, asr #26 │ │ │ │ - ldrdeq r8, [r4], r4 @ │ │ │ │ - strdeq r8, [ip], ip │ │ │ │ - addeq r8, ip, ip, lsl #17 │ │ │ │ + addeq sl, ip, ip, lsr r0 │ │ │ │ + addeq r9, ip, r4, ror #25 │ │ │ │ + addeq sl, ip, r8 │ │ │ │ + addeq r9, ip, r0, lsr sp │ │ │ │ + adceq r8, r4, r4, asr #21 │ │ │ │ + addeq r8, ip, ip, ror #11 │ │ │ │ + addeq r8, ip, ip, ror r8 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1160] @ 2f3254 │ │ │ │ ldr ip, [pc, #1160] @ 2f3258 │ │ │ │ @@ -120102,22 +120102,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 2f3288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2f2fa8 │ │ │ │ ldr r3, [pc, #460] @ 2f328c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f2fc4 │ │ │ │ @@ -120134,28 +120134,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #372] @ 2f3290 │ │ │ │ ldr r3, [pc, #372] @ 2f3294 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 2f3298 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f2fc4 │ │ │ │ ldr r3, [pc, #328] @ 2f329c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f3020 │ │ │ │ ldr r3, [pc, #280] @ 2f3280 │ │ │ │ @@ -120172,85 +120172,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2f32a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f3020 │ │ │ │ ldr r0, [pc, #208] @ 2f32a4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2f2fa8 │ │ │ │ ldr r0, [pc, #184] @ 2f32a8 │ │ │ │ ldr r3, [pc, #184] @ 2f32ac │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #176] @ 2f32b0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f2fc4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 2f32b4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f3020 │ │ │ │ ldr r3, [pc, #128] @ 2f32b8 │ │ │ │ ldr r1, [pc, #128] @ 2f32bc │ │ │ │ ldr r0, [pc, #128] @ 2f32c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2f32c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r1, ip, lsr #32 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r9, ip, r0, asr pc │ │ │ │ + addeq r9, ip, r0, asr #30 │ │ │ │ tsteq r1, r0, ror #31 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ tsteq r1, r4, lsl pc │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0xffffab50 │ │ │ │ andeq r5, r0, r0, lsl sl │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r9, ip, r0, asr #25 │ │ │ │ + @ instruction: 0x008c9cb0 │ │ │ │ andeq r7, r0, r4, rrx │ │ │ │ - addseq ip, r9, r0, lsr #4 │ │ │ │ - addeq r9, ip, ip, asr #25 │ │ │ │ - addeq r9, ip, r4, asr #17 │ │ │ │ + addseq ip, r9, r0, lsl r2 │ │ │ │ + @ instruction: 0x008c9cbc │ │ │ │ + @ instruction: 0x008c98b4 │ │ │ │ @ instruction: 0x000044b0 │ │ │ │ - addeq r9, ip, r4, ror r9 │ │ │ │ - ldrdeq r9, [ip], ip │ │ │ │ - addseq ip, r9, ip, asr #2 │ │ │ │ - strdeq r9, [ip], r0 │ │ │ │ - addeq r9, ip, ip, ror #16 │ │ │ │ - addeq r9, ip, ip, asr r9 │ │ │ │ - adceq r8, r4, r8, ror #11 │ │ │ │ - addeq r8, ip, r0, lsl r1 │ │ │ │ - addeq r8, ip, r0, lsr #7 │ │ │ │ + addeq r9, ip, r4, ror #18 │ │ │ │ + addeq r9, ip, ip, asr #23 │ │ │ │ + addseq ip, r9, ip, lsr r1 │ │ │ │ + addeq r9, ip, r0, ror #23 │ │ │ │ + addeq r9, ip, ip, asr r8 │ │ │ │ + addeq r9, ip, ip, asr #18 │ │ │ │ + ldrdeq r8, [r4], r8 @ │ │ │ │ + addeq r8, ip, r0, lsl #2 │ │ │ │ + umulleq r8, ip, r0, r3 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1032] @ 2f36e8 │ │ │ │ ldr r3, [pc, #1032] @ 2f36ec │ │ │ │ @@ -120340,24 +120340,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 2f3710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f332c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 2ed2e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eda98 │ │ │ │ b 2f33cc │ │ │ │ @@ -120379,22 +120379,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2f3718 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ ldr r3, [pc, #524] @ 2f371c │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2f3528 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ @@ -120421,28 +120421,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #396] @ 2f3724 │ │ │ │ ldr r3, [pc, #396] @ 2f3728 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 2f372c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f332c │ │ │ │ ldr r3, [pc, #352] @ 2f3730 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2f3534 │ │ │ │ add r2, r2, r2 │ │ │ │ @@ -120450,15 +120450,15 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #320] @ 2f3734 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f332c │ │ │ │ ldr r3, [pc, #296] @ 2f3738 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f33d8 │ │ │ │ ldr r3, [pc, #228] @ 2f3708 │ │ │ │ @@ -120475,74 +120475,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 2f373c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f33d8 │ │ │ │ ldr r0, [pc, #176] @ 2f3740 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f3504 │ │ │ │ ldr r0, [pc, #156] @ 2f3744 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f33d8 │ │ │ │ ldr r0, [pc, #136] @ 2f3748 │ │ │ │ ldr r3, [pc, #136] @ 2f374c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #128] @ 2f3750 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f332c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, ip, lsl fp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x01115af8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r1, r0, asr #21 │ │ │ │ - adceq r8, r4, lr, asr #8 │ │ │ │ + adceq r8, r4, lr, lsr r4 │ │ │ │ @ instruction: 0xffffa798 │ │ │ │ andeq r6, r0, r8, lsl lr │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r9, ip, r8, lsr #19 │ │ │ │ + umulleq r9, ip, r8, r9 │ │ │ │ andeq r5, r0, r0, lsl sl │ │ │ │ - addeq r9, ip, ip, ror #16 │ │ │ │ - ldrdeq r8, [r4], r6 @ │ │ │ │ + addeq r9, ip, ip, asr r8 │ │ │ │ + adceq r8, r4, r6, asr #5 │ │ │ │ andeq r7, r0, r4, rrx │ │ │ │ - addseq fp, r9, r4, lsr #27 │ │ │ │ - addeq r9, ip, r0, lsr #18 │ │ │ │ - addeq r9, ip, r8, asr #8 │ │ │ │ - adceq r8, r4, sl, lsr #4 │ │ │ │ - addeq r9, ip, r8, ror r8 │ │ │ │ + umullseq fp, r9, r4, sp │ │ │ │ + addeq r9, ip, r0, lsl r9 │ │ │ │ + addeq r9, ip, r8, lsr r4 │ │ │ │ + adceq r8, r4, sl, lsl r2 │ │ │ │ + addeq r9, ip, r8, ror #16 │ │ │ │ @ instruction: 0x000044b0 │ │ │ │ - @ instruction: 0x008c94b8 │ │ │ │ - addeq r9, ip, r0, lsr #14 │ │ │ │ - ldrdeq r9, [ip], r4 │ │ │ │ - addseq fp, r9, ip, ror ip │ │ │ │ - strdeq r9, [ip], r0 │ │ │ │ - umulleq r9, ip, ip, r3 │ │ │ │ + addeq r9, ip, r8, lsr #9 │ │ │ │ + addeq r9, ip, r0, lsl r7 │ │ │ │ + addeq r9, ip, r4, asr #9 │ │ │ │ + addseq fp, r9, ip, ror #24 │ │ │ │ + addeq r9, ip, r0, ror #15 │ │ │ │ + addeq r9, ip, ip, lsl #7 │ │ │ │ │ │ │ │ 002f3754 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ add ip, r2, ip │ │ │ │ add r3, r1, r3 │ │ │ │ @@ -120633,35 +120633,35 @@ │ │ │ │ add r3, r8, r3, lsl #3 │ │ │ │ add r3, sl, r3 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ add r3, r3, #696 @ 0x2b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb24c4 │ │ │ │ + bl bb24bc │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ cmp r9, r4 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bge 2f3898 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ ble 2f3864 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2f3938 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb2794 │ │ │ │ + bl bb278c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb2ae4 │ │ │ │ + bl bb2adc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -120713,20 +120713,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 2f3a1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r9, ip, ip, ror r3 │ │ │ │ + addeq r9, ip, ip, ror #6 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xffffa658 │ │ │ │ - adceq r7, r4, r0, asr #28 │ │ │ │ - addeq r7, ip, r8, ror #18 │ │ │ │ - strdeq r7, [ip], r8 │ │ │ │ + adceq r7, r4, r0, lsr lr │ │ │ │ + addeq r7, ip, r8, asr r9 │ │ │ │ + addeq r7, ip, r8, ror #23 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002f3a20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120805,22 +120805,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r4, #0 │ │ │ │ beq 2f3b68 │ │ │ │ add r4, r4, #569344 @ 0x8b000 │ │ │ │ b 2f3b10 │ │ │ │ ldr r0, [pc, #28] @ 2f3b80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a9a264 │ │ │ │ + bl a9a25c │ │ │ │ mvn r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq r2, r8, lsr ip │ │ │ │ - addeq r9, ip, r4, ror r3 │ │ │ │ + addeq r9, ip, r4, ror #6 │ │ │ │ │ │ │ │ 002f3b84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #136] @ 2f3c24 │ │ │ │ @@ -120877,17 +120877,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #1 │ │ │ │ beq 2f3ca4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f3c88 │ │ │ │ - bl 98c220 │ │ │ │ + bl 98c218 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 9312ec │ │ │ │ + bl 9312e4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8384 │ │ │ │ @@ -120905,21 +120905,21 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #40] @ 2f3cfc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #32] @ 2f3d00 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, r4 │ │ │ │ b 2f3ca4 │ │ │ │ tsteq r2, r8, asr #21 │ │ │ │ - addeq r7, ip, r4, lsl #29 │ │ │ │ - adceq r7, r4, r4, asr fp │ │ │ │ - addeq r7, ip, r4, ror r6 │ │ │ │ + addeq r7, ip, r4, ror lr │ │ │ │ + adceq r7, r4, r4, asr #22 │ │ │ │ + addeq r7, ip, r4, ror #12 │ │ │ │ andeq r0, r0, r3, lsr #31 │ │ │ │ │ │ │ │ 002f3d04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -120951,25 +120951,25 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 27ea50 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f3d64 │ │ │ │ ldr r0, [pc, #3816] @ 2f4c78 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b79080 │ │ │ │ + bl b79078 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8910 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2f417c │ │ │ │ ldr r1, [pc, #3784] @ 2f4c7c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b788cc │ │ │ │ + bl b788c4 │ │ │ │ ldr r1, [pc, #3768] @ 2f4c80 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -120982,68 +120982,68 @@ │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ ldr r8, [pc, #3716] @ 2f4c84 │ │ │ │ ldr r9, [pc, #3716] @ 2f4c88 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ - bl b788dc │ │ │ │ + bl b788d4 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl b785b8 │ │ │ │ + bl b785b0 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b785b8 │ │ │ │ + bl b785b0 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b788cc │ │ │ │ + bl b788c4 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b788cc │ │ │ │ + bl b788c4 │ │ │ │ ldr r1, [pc, #3624] @ 2f4c8c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b785b8 │ │ │ │ + bl b785b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ beq 2f4738 │ │ │ │ ldr r1, [pc, #3596] @ 2f4c90 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27ea50 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, r0 │ │ │ │ streq r7, [sp, #44] @ 0x2c │ │ │ │ beq 2f4084 │ │ │ │ ldr r1, [pc, #3572] @ 2f4c94 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b785b8 │ │ │ │ + bl b785b0 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2f3ec0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 99e6ec │ │ │ │ + bl 99e6e4 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2f47c0 │ │ │ │ ldr r2, [pc, #3536] @ 2f4c98 │ │ │ │ subs r3, r5, #0 │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, r7, #0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movne r7, #1 │ │ │ │ - bl b786a4 │ │ │ │ + bl b7869c │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ mov fp, r3 │ │ │ │ @@ -121067,15 +121067,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ bl 27cd70 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b786c8 │ │ │ │ + bl b786c0 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2f3f08 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -121085,15 +121085,15 @@ │ │ │ │ beq 2f4898 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r2, [pc, #3324] @ 2f4c9c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl b786a4 │ │ │ │ + bl b7869c │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ mov r4, r3 │ │ │ │ str fp, [sp, #68] @ 0x44 │ │ │ │ @@ -121133,49 +121133,49 @@ │ │ │ │ bne 2f4884 │ │ │ │ mov r0, #8 │ │ │ │ bl 27cd70 │ │ │ │ str r0, [r6] │ │ │ │ str fp, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b786c8 │ │ │ │ + bl b786c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f3fd0 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #3092] @ 2f4ca0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b785b8 │ │ │ │ + bl b785b0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f46c8 │ │ │ │ ldr r1, [pc, #3072] @ 2f4ca4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b785b8 │ │ │ │ + bl b785b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f41c0 │ │ │ │ ldr r3, [pc, #3052] @ 2f4ca8 │ │ │ │ ldr r2, [pc, #3052] @ 2f4cac │ │ │ │ ldr r1, [pc, #3052] @ 2f4cb0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #3036] @ 2f4cb4 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8910 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f40f8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b27348 │ │ │ │ + bl b27340 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f417c │ │ │ │ ldr r2, [pc, #2988] @ 2f4cb8 │ │ │ │ ldr r3, [pc, #2912] @ 2f4c70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -121183,32 +121183,32 @@ │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2f478c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b27348 │ │ │ │ + b b27340 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl b79080 │ │ │ │ + bl b79078 │ │ │ │ cmp r4, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 2f3d9c │ │ │ │ ldr r3, [pc, #2916] @ 2f4cbc │ │ │ │ ldr ip, [pc, #2916] @ 2f4cc0 │ │ │ │ ldr r1, [pc, #2916] @ 2f4cc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2908] @ 2f4cc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r2, [pc, #2888] @ 2f4ccc │ │ │ │ ldr r3, [pc, #2792] @ 2f4c70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121220,93 +121220,93 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 998720 │ │ │ │ + bl 998718 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r3, #2988] @ 0xbac │ │ │ │ beq 2f40e0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 99561c │ │ │ │ + bl 995614 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2f4854 │ │ │ │ ldr r1, [pc, #2776] @ 2f4cd0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b788cc │ │ │ │ + bl b788c4 │ │ │ │ ldr r1, [pc, #2760] @ 2f4cd4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #2748] @ 2f4cd8 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ - bl b788dc │ │ │ │ + bl b788d4 │ │ │ │ ldr r1, [pc, #2732] @ 2f4cdc │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl b788cc │ │ │ │ + bl b788c4 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b785b8 │ │ │ │ + bl b785b0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f42a0 │ │ │ │ - bl 934b58 │ │ │ │ + bl 934b50 │ │ │ │ mov r1, r5 │ │ │ │ - bl 93480c │ │ │ │ + bl 934804 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f48ac │ │ │ │ mov r1, r6 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ add r6, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #3020] @ 0xbcc │ │ │ │ beq 2f48e0 │ │ │ │ - bl 93115c │ │ │ │ + bl 931154 │ │ │ │ ldr r0, [r6, #3020] @ 0xbcc │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ - bl 999988 │ │ │ │ + bl 999980 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f40e0 │ │ │ │ ldr r1, [pc, #2616] @ 2f4ce0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b785b8 │ │ │ │ + bl b785b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ beq 2f42cc │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f4914 │ │ │ │ ldr r1, [pc, #2576] @ 2f4ce4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b785b8 │ │ │ │ + bl b785b0 │ │ │ │ eor r3, r8, #1 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ tst r6, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2f4824 │ │ │ │ ldr r1, [pc, #2540] @ 2f4ce8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b785b8 │ │ │ │ + bl b785b0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f47b8 │ │ │ │ ldr r1, [pc, #2520] @ 2f4cec │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27ea50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f48a4 │ │ │ │ @@ -121325,37 +121325,37 @@ │ │ │ │ bne 2f4aa8 │ │ │ │ ldr r1, [pc, #2460] @ 2f4cf8 │ │ │ │ mov r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl b788dc │ │ │ │ + bl b788d4 │ │ │ │ ldr r1, [pc, #2436] @ 2f4cfc │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl b788cc │ │ │ │ + bl b788c4 │ │ │ │ ldr r1, [pc, #2412] @ 2f4d00 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #3016] @ 0xbc8 │ │ │ │ mov r0, fp │ │ │ │ - bl b788cc │ │ │ │ + bl b788c4 │ │ │ │ ldrb r3, [r5, #3016] @ 0xbc8 │ │ │ │ ldr r1, [pc, #2388] @ 2f4d04 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r0, r3 │ │ │ │ strb r3, [r5, #3017] @ 0xbc9 │ │ │ │ mov r0, fp │ │ │ │ - bl b788cc │ │ │ │ + bl b788c4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r5, #3018] @ 0xbca │ │ │ │ beq 2f43e4 │ │ │ │ mov r0, r3 │ │ │ │ bl 27f380 │ │ │ │ str r0, [r5, #3028] @ 0xbd4 │ │ │ │ @@ -121407,34 +121407,34 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f4958 │ │ │ │ ldr r1, [pc, #2160] @ 2f4d18 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl b785b8 │ │ │ │ + bl b785b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f4970 │ │ │ │ mov r1, sl │ │ │ │ bl 658148 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #3040] @ 0xbe0 │ │ │ │ beq 2f40e0 │ │ │ │ ldr r1, [pc, #2112] @ 2f4d1c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b785b8 │ │ │ │ + bl b785b0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f49bc │ │ │ │ ldr r1, [pc, #2092] @ 2f4d20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b788dc │ │ │ │ + bl b788d4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d6864 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -121465,104 +121465,104 @@ │ │ │ │ beq 2f497c │ │ │ │ cmp r7, #0 │ │ │ │ bne 2f4ba8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f4c38 │ │ │ │ - bl 9812e8 │ │ │ │ + bl 9812e0 │ │ │ │ ldr r3, [pc, #1916] @ 2f4d24 │ │ │ │ ldr r2, [pc, #1916] @ 2f4d28 │ │ │ │ ldr r1, [pc, #1916] @ 2f4d2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #1884] @ 2f4d30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 988714 │ │ │ │ + bl 98870c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 981644 │ │ │ │ + bl 98163c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f4c24 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f22fc │ │ │ │ mov r0, r5 │ │ │ │ - bl 9312ec │ │ │ │ + bl 9312e4 │ │ │ │ ldr r1, [pc, #1820] @ 2f4d34 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b785b8 │ │ │ │ + bl b785b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f468c │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f468c │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f468c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 9812c8 │ │ │ │ + bl 9812c0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2f49b0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f4678 │ │ │ │ ldr r0, [pc, #1740] @ 2f4d38 │ │ │ │ ldmib r4, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a9a264 │ │ │ │ + bl a9a25c │ │ │ │ mov r0, r4 │ │ │ │ - bl b272ec │ │ │ │ + bl b272e4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f468c │ │ │ │ mov r0, r7 │ │ │ │ - bl b27348 │ │ │ │ + bl b27340 │ │ │ │ ldr r2, [pc, #1704] @ 2f4d3c │ │ │ │ ldr r3, [pc, #1496] @ 2f4c70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2f4128 │ │ │ │ b 2f478c │ │ │ │ ldr r0, [pc, #1668] @ 2f4d40 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b79080 │ │ │ │ + bl b79078 │ │ │ │ b 2f4150 │ │ │ │ ldr r1, [pc, #1652] @ 2f4d44 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b788cc │ │ │ │ + bl b788c4 │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 2f41dc │ │ │ │ b 2f41f0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f4790 │ │ │ │ - bl b27348 │ │ │ │ + bl b27340 │ │ │ │ ldr r2, [pc, #1596] @ 2f4d48 │ │ │ │ ldr r3, [pc, #1376] @ 2f4c70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121574,20 +121574,20 @@ │ │ │ │ b 2e8910 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b 2f4084 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f46f4 │ │ │ │ - bl b27348 │ │ │ │ + bl b27340 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f4704 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl b27348 │ │ │ │ + bl b27340 │ │ │ │ ldr r2, [pc, #1500] @ 2f4d4c │ │ │ │ ldr r3, [pc, #1276] @ 2f4c70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121612,52 +121612,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #1412] @ 2f4d5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1408] @ 2f4d60 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r2, [pc, #1392] @ 2f4d64 │ │ │ │ ldr r3, [pc, #1144] @ 2f4c70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2f4728 │ │ │ │ b 2f478c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl b79080 │ │ │ │ + bl b79078 │ │ │ │ b 2f4150 │ │ │ │ ldr r3, [pc, #1340] @ 2f4d68 │ │ │ │ ldr r2, [pc, #1340] @ 2f4d6c │ │ │ │ ldr r1, [pc, #1340] @ 2f4d70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1324] @ 2f4d74 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2f40e0 │ │ │ │ ldr r3, [pc, #1308] @ 2f4d78 │ │ │ │ ldr r2, [pc, #1308] @ 2f4d7c │ │ │ │ ldr r1, [pc, #1308] @ 2f4d80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1292] @ 2f4d84 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2f40e0 │ │ │ │ bl 27d088 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 27f380 │ │ │ │ str r0, [fp, #4] │ │ │ │ b 2f4054 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -121672,40 +121672,40 @@ │ │ │ │ ldr r3, [pc, #1228] @ 2f4d90 │ │ │ │ ldr r2, [pc, #1228] @ 2f4d94 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2f40e0 │ │ │ │ ldr r3, [pc, #1200] @ 2f4d98 │ │ │ │ ldr r1, [pc, #1200] @ 2f4d9c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1192] @ 2f4da0 │ │ │ │ ldr r2, [pc, #1192] @ 2f4da4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2f40e0 │ │ │ │ ldr r3, [pc, #1164] @ 2f4da8 │ │ │ │ ldr r2, [pc, #1164] @ 2f4dac │ │ │ │ ldr r1, [pc, #1164] @ 2f4db0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1148] @ 2f4db4 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2f40e0 │ │ │ │ mov r0, sl │ │ │ │ bl 3075e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f4490 │ │ │ │ b 2f40e0 │ │ │ │ ldr r0, [pc, #1112] @ 2f4db8 │ │ │ │ @@ -121723,25 +121723,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8384 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2f4b8c │ │ │ │ ldr r1, [pc, #1052] @ 2f4dbc │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b785b8 │ │ │ │ + bl b785b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f4b70 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2f4684 │ │ │ │ b 2f468c │ │ │ │ bl 2d6684 │ │ │ │ mov r5, r0 │ │ │ │ b 2f452c │ │ │ │ mov r0, sl │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ b 2f40e0 │ │ │ │ ldr r3, [pc, #996] @ 2f4dc0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 2f4448 │ │ │ │ ldr r3, [pc, #980] @ 2f4dc4 │ │ │ │ @@ -121762,26 +121762,26 @@ │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #864] @ 2f4dcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f4448 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f417c │ │ │ │ ldr r2, [pc, #844] @ 2f4dd0 │ │ │ │ ldr r3, [pc, #488] @ 2f4c70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -121798,15 +121798,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #788] @ 2f4de0 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2f40e0 │ │ │ │ ldr r3, [pc, #736] @ 2f4dc0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f4488 │ │ │ │ @@ -121827,192 +121827,192 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 2f4de4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f4488 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f49b0 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f49b0 │ │ │ │ b 2f4640 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8910 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f4104 │ │ │ │ mov r0, r7 │ │ │ │ - bl b27348 │ │ │ │ + bl b27340 │ │ │ │ b 2f4104 │ │ │ │ ldr r3, [pc, #568] @ 2f4de8 │ │ │ │ ldr r2, [pc, #568] @ 2f4dec │ │ │ │ ldr r1, [pc, #568] @ 2f4df0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #544] @ 2f4df4 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8910 │ │ │ │ mov r0, r7 │ │ │ │ - bl b27348 │ │ │ │ + bl b27340 │ │ │ │ b 2f4104 │ │ │ │ ldr r0, [pc, #520] @ 2f4df8 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f4448 │ │ │ │ ldr r0, [pc, #496] @ 2f4dfc │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 2f4488 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9312ec │ │ │ │ + bl 9312e4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8910 │ │ │ │ b 2f4104 │ │ │ │ ldr r3, [pc, #448] @ 2f4e00 │ │ │ │ ldr r2, [pc, #448] @ 2f4e04 │ │ │ │ ldr r1, [pc, #448] @ 2f4e08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ ldr r2, [pc, #432] @ 2f4e0c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 2f4c2c │ │ │ │ tsteq r1, r0, ror #1 │ │ │ │ tsteq r1, ip, asr #1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r2, ip, asr #19 │ │ │ │ tsteq r2, r8, ror r9 │ │ │ │ - umulleq r9, ip, ip, r4 │ │ │ │ - addseq r8, fp, ip, asr #2 │ │ │ │ - addeq r9, ip, r4, asr #2 │ │ │ │ - addeq r9, ip, r8, asr #2 │ │ │ │ - umullseq r3, sl, r0, r7 │ │ │ │ - addeq r8, sp, r4, asr #15 │ │ │ │ - strheq r9, [ip], r4 │ │ │ │ - addseq r3, sl, r8, lsl r7 │ │ │ │ - @ instruction: 0x008c8fb4 │ │ │ │ - addeq r8, ip, r4, lsl #30 │ │ │ │ - @ instruction: 0x009bf9f4 │ │ │ │ - adceq r7, r4, r0, ror #14 │ │ │ │ - addeq r8, ip, r0, ror #29 │ │ │ │ - addeq r7, ip, ip, ror r2 │ │ │ │ + addeq r9, ip, ip, lsl #9 │ │ │ │ + addseq r8, fp, ip, lsr r1 │ │ │ │ + addeq r9, ip, r4, lsr r1 │ │ │ │ + addeq r9, ip, r8, lsr r1 │ │ │ │ + addseq r3, sl, r0, lsl #15 │ │ │ │ + @ instruction: 0x008d87b4 │ │ │ │ + addeq r9, ip, r4, lsr #1 │ │ │ │ + addseq r3, sl, r8, lsl #14 │ │ │ │ + addeq r8, ip, r4, lsr #31 │ │ │ │ + strdeq r8, [ip], r4 │ │ │ │ + addseq pc, fp, r4, ror #19 │ │ │ │ + adceq r7, r4, r0, asr r7 │ │ │ │ + ldrdeq r8, [ip], r0 │ │ │ │ + addeq r7, ip, ip, ror #4 │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ @ instruction: 0x01114cf0 │ │ │ │ - adceq r7, r4, r8, asr #13 │ │ │ │ - addeq r8, ip, ip, asr #27 │ │ │ │ - addeq r7, ip, ip, ror #3 │ │ │ │ + @ instruction: 0x00a476b8 │ │ │ │ + @ instruction: 0x008c8dbc │ │ │ │ + ldrdeq r7, [ip], ip │ │ │ │ andeq r0, r0, sl, asr #31 │ │ │ │ tsteq r1, r8, ror ip │ │ │ │ - addeq r8, ip, ip, lsl #28 │ │ │ │ - addeq r8, ip, r4, lsl #28 │ │ │ │ - addeq r2, ip, ip, lsr #23 │ │ │ │ - addseq r3, sl, ip, ror #7 │ │ │ │ - addeq r8, ip, ip, ror sp │ │ │ │ - ldrdeq r8, [ip], r4 │ │ │ │ - addeq r9, sp, r8, asr lr │ │ │ │ - ldrdeq r8, [ip], r8 @ │ │ │ │ + strdeq r8, [ip], ip │ │ │ │ + strdeq r8, [ip], r4 │ │ │ │ + umulleq r2, ip, ip, fp │ │ │ │ + @ instruction: 0x009a33dc │ │ │ │ + addeq r8, ip, ip, ror #26 │ │ │ │ + addeq r8, ip, r4, asr #27 │ │ │ │ + addeq r9, sp, r8, asr #28 │ │ │ │ addeq r8, ip, r8, asr #27 │ │ │ │ - addeq r8, ip, r0, asr #27 │ │ │ │ - addseq r4, sl, r4, asr #28 │ │ │ │ - @ instruction: 0x008c8db4 │ │ │ │ - addeq r8, ip, r0, lsr #27 │ │ │ │ - umulleq r8, ip, r4, sp │ │ │ │ + @ instruction: 0x008c8db8 │ │ │ │ + @ instruction: 0x008c8db0 │ │ │ │ + addseq r4, sl, r4, lsr lr │ │ │ │ + addeq r8, ip, r4, lsr #27 │ │ │ │ + umulleq r8, ip, r0, sp │ │ │ │ + addeq r8, ip, r4, lsl #27 │ │ │ │ @ instruction: 0x0008bbbc │ │ │ │ @ instruction: 0x0008bbb8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq fp, r8, r4, asr #23 │ │ │ │ - addeq r8, ip, r4, asr #26 │ │ │ │ - addeq r5, ip, r8, lsr lr │ │ │ │ - addseq r7, r0, r8, asr #24 │ │ │ │ - adceq r7, r4, r8, ror r2 │ │ │ │ - addeq r3, ip, r8, ror #15 │ │ │ │ - strdeq r3, [ip], ip │ │ │ │ - addeq r8, ip, ip, ror ip │ │ │ │ - addseq r7, fp, r8, lsl #18 │ │ │ │ - addeq r8, ip, ip, ror #23 │ │ │ │ + addeq r8, ip, r4, lsr sp │ │ │ │ + addeq r5, ip, r8, lsr #28 │ │ │ │ + addseq r7, r0, r8, lsr ip │ │ │ │ + adceq r7, r4, r8, ror #4 │ │ │ │ + ldrdeq r3, [ip], r8 │ │ │ │ + addeq r3, ip, ip, ror #15 │ │ │ │ + addeq r8, ip, ip, ror #24 │ │ │ │ + @ instruction: 0x009b78f8 │ │ │ │ + ldrdeq r8, [ip], ip │ │ │ │ tsteq r1, r8, ror #14 │ │ │ │ tsteq r2, ip, asr #32 │ │ │ │ - addseq pc, fp, r8, asr #7 │ │ │ │ + @ instruction: 0x009bf3b8 │ │ │ │ @ instruction: 0x011146f0 │ │ │ │ tsteq r1, ip, lsl #13 │ │ │ │ tsteq r1, r4, ror #12 │ │ │ │ - umulleq r8, ip, r8, r7 │ │ │ │ - adceq r7, r4, r0, asr r0 │ │ │ │ - addeq r6, ip, r0, ror fp │ │ │ │ + addeq r8, ip, r8, lsl #15 │ │ │ │ + adceq r7, r4, r0, asr #32 │ │ │ │ + addeq r6, ip, r0, ror #22 │ │ │ │ andeq r0, r0, fp, lsl pc │ │ │ │ tsteq r1, r8, lsl #12 │ │ │ │ - strdeq r6, [r4], r0 @ │ │ │ │ - addeq r8, ip, r4, lsl #17 │ │ │ │ - addeq r6, ip, ip, lsl #22 │ │ │ │ + adceq r6, r4, r0, ror #31 │ │ │ │ + addeq r8, ip, r4, ror r8 │ │ │ │ + strdeq r6, [ip], ip │ │ │ │ andeq r1, r0, lr, lsl r0 │ │ │ │ - adceq r6, r4, r0, asr #31 │ │ │ │ - addeq r8, ip, r4, ror r7 │ │ │ │ - ldrdeq r6, [ip], ip │ │ │ │ + @ instruction: 0x00a46fb0 │ │ │ │ + addeq r8, ip, r4, ror #14 │ │ │ │ + addeq r6, ip, ip, asr #21 │ │ │ │ andeq r0, r0, sp, ror #31 │ │ │ │ - addeq r8, ip, ip, ror r7 │ │ │ │ - addeq r6, ip, r4, lsl #21 │ │ │ │ - adceq r6, r4, r0, ror #30 │ │ │ │ + addeq r8, ip, ip, ror #14 │ │ │ │ + addeq r6, ip, r4, ror sl │ │ │ │ + adceq r6, r4, r0, asr pc │ │ │ │ andeq r1, r0, r2 │ │ │ │ - addeq r8, ip, r8, ror #14 │ │ │ │ - addeq r6, ip, r0, asr sl │ │ │ │ - adceq r6, r4, ip, lsr #30 │ │ │ │ + addeq r8, ip, r8, asr r7 │ │ │ │ + addeq r6, ip, r0, asr #20 │ │ │ │ + adceq r6, r4, ip, lsl pc │ │ │ │ andeq r1, r0, sl │ │ │ │ - adceq r6, r4, r0, lsl #30 │ │ │ │ - addeq r8, ip, ip, asr r7 │ │ │ │ - addeq r6, ip, ip, lsl sl │ │ │ │ + strdeq r6, [r4], r0 @ │ │ │ │ + addeq r8, ip, ip, asr #14 │ │ │ │ + addeq r6, ip, ip, lsl #20 │ │ │ │ andeq r1, r0, r8, lsl r0 │ │ │ │ @ instruction: 0xffff9b20 │ │ │ │ - addseq r7, fp, r0, lsl #11 │ │ │ │ + addseq r7, fp, r0, ror r5 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r8, ip, ip, ror #13 │ │ │ │ + ldrdeq r8, [ip], ip │ │ │ │ tsteq r1, r8, ror r3 │ │ │ │ - adceq r6, r4, ip, ror #26 │ │ │ │ - addeq r8, ip, ip, asr r6 │ │ │ │ - addeq r6, ip, r8, lsl #17 │ │ │ │ + adceq r6, r4, ip, asr sp │ │ │ │ + addeq r8, ip, ip, asr #12 │ │ │ │ + addeq r6, ip, r8, ror r8 │ │ │ │ andeq r1, r0, fp, lsr #32 │ │ │ │ - strdeq r8, [ip], r0 │ │ │ │ - adceq r6, r4, ip, ror #24 │ │ │ │ - addeq r8, ip, r4, asr #12 │ │ │ │ - umulleq r6, ip, r0, r7 │ │ │ │ + addeq r8, ip, r0, ror #11 │ │ │ │ + adceq r6, r4, ip, asr ip │ │ │ │ + addeq r8, ip, r4, lsr r6 │ │ │ │ + addeq r6, ip, r0, lsl #15 │ │ │ │ andeq r0, r0, r3, ror #30 │ │ │ │ - @ instruction: 0x008c85b8 │ │ │ │ - umulleq r8, ip, r4, r5 │ │ │ │ - ldrdeq r6, [r4], ip @ │ │ │ │ - ldrdeq r8, [ip], ip │ │ │ │ - strdeq r6, [ip], r8 │ │ │ │ + addeq r8, ip, r8, lsr #11 │ │ │ │ + addeq r8, ip, r4, lsl #11 │ │ │ │ + adceq r6, r4, ip, asr #23 │ │ │ │ + addeq r8, ip, ip, asr #11 │ │ │ │ + addeq r6, ip, r8, ror #13 │ │ │ │ andeq r0, r0, r7, ror #30 │ │ │ │ │ │ │ │ 002f4e10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -122034,73 +122034,73 @@ │ │ │ │ ldr r1, [r5, #2976] @ 0xba0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27ea50 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f4e4c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9814bc │ │ │ │ + bl 9814b4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f4ee4 │ │ │ │ ldr r3, [pc, #120] @ 2f4f04 │ │ │ │ ldr r2, [pc, #120] @ 2f4f08 │ │ │ │ ldr r1, [pc, #120] @ 2f4f0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #92] @ 2f4f10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 988714 │ │ │ │ + bl 98870c │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2f22fc │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9312ec │ │ │ │ + b 9312e4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f4e70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq r2, r0, ror #17 │ │ │ │ - umlaleq r6, r4, r4, r9 │ │ │ │ + adceq r6, r4, r4, lsl #19 │ │ │ │ + strdeq r2, [ip], r4 │ │ │ │ addeq r2, ip, r4, lsl #30 │ │ │ │ - addeq r2, ip, r4, lsl pc │ │ │ │ - addeq r7, ip, r4, lsl #29 │ │ │ │ + addeq r7, ip, r4, ror lr │ │ │ │ │ │ │ │ 002f4f14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #112] @ 2f4fa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b76700 │ │ │ │ + bl b766f8 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov r5, r0 │ │ │ │ bne 2f4f84 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2f4f84 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b79994 │ │ │ │ + bl b7998c │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -122110,16 +122110,16 @@ │ │ │ │ ldr r1, [pc, #24] @ 2f4fa4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27ea50 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ b 2f4f50 │ │ │ │ - addseq r2, sl, r4, asr #13 │ │ │ │ - addeq r1, ip, r8, lsl r9 │ │ │ │ + @ instruction: 0x009a26b4 │ │ │ │ + addeq r1, ip, r8, lsl #18 │ │ │ │ │ │ │ │ 002f4fa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r0, r1 │ │ │ │ @@ -122131,15 +122131,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl b7959c │ │ │ │ + bl b79594 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f5098 │ │ │ │ ldr r3, [pc, #348] @ 2f515c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f501c │ │ │ │ @@ -122177,15 +122177,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #196] @ 2f5164 │ │ │ │ ldr r9, [pc, #196] @ 2f5168 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b76700 │ │ │ │ + bl b766f8 │ │ │ │ mov r4, #2 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, #8 │ │ │ │ bl 27f5a8 │ │ │ │ ldr r1, [pc, #168] @ 2f516c │ │ │ │ mov r2, #8 │ │ │ │ @@ -122198,44 +122198,44 @@ │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 27cde8 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl b79080 │ │ │ │ + bl b79078 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f50d4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl b795a4 │ │ │ │ + bl b7959c │ │ │ │ cmp r5, #0 │ │ │ │ bne 2f4ff8 │ │ │ │ ldr r3, [pc, #80] @ 2f5170 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f5034 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r5 │ │ │ │ bl 2e8a8c │ │ │ │ b 2f5034 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ mvn r0, #0 │ │ │ │ b 2f5058 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r0, lsr lr │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r2, ip, lsl #14 │ │ │ │ @ instruction: 0x01113d9c │ │ │ │ - addseq r2, sl, r0, asr r5 │ │ │ │ - ldrdeq r8, [ip], r4 │ │ │ │ - @ instruction: 0x008c81b4 │ │ │ │ + addseq r2, sl, r0, asr #10 │ │ │ │ + addeq r8, ip, r4, asr #3 │ │ │ │ + addeq r8, ip, r4, lsr #3 │ │ │ │ tsteq r2, ip, ror #11 │ │ │ │ │ │ │ │ 002f5174 : │ │ │ │ mul r2, r1, r2 │ │ │ │ add r0, r2, #15 │ │ │ │ bic r0, r0, #15 │ │ │ │ b 27cd70 │ │ │ │ @@ -122262,15 +122262,15 @@ │ │ │ │ bl 2eb1b4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r4, #552 @ 0x228 │ │ │ │ ldr fp, [r4, #560] @ 0x230 │ │ │ │ bl 2ed1e4 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ - bl b92f38 │ │ │ │ + bl b92f30 │ │ │ │ ldr ip, [r4, #764] @ 0x2fc │ │ │ │ mov lr, r5 │ │ │ │ ldm r5!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #32 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r5, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -122348,15 +122348,15 @@ │ │ │ │ ldrb r2, [r3, #5] │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #764] @ 0x2fc │ │ │ │ ldr r1, [r9, #8] │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b92ef4 │ │ │ │ + bl b92eec │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ str r3, [r7, #64] @ 0x40 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -122418,18 +122418,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cac4 │ │ │ │ b 2f5400 │ │ │ │ tsteq r1, r4, lsr #23 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - ldrdeq r7, [ip], ip │ │ │ │ + addeq r7, ip, ip, asr #31 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - addeq r7, ip, r4, asr #29 │ │ │ │ - addeq r7, ip, r8, asr lr │ │ │ │ + @ instruction: 0x008c7eb4 │ │ │ │ + addeq r7, ip, r8, asr #28 │ │ │ │ │ │ │ │ 002f5460 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -122437,15 +122437,15 @@ │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f5490 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bl 27f0ec │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ pop {r4, lr} │ │ │ │ - b b92f44 │ │ │ │ + b b92f3c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2456] @ 0x998 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #4 │ │ │ │ mov ip, r0 │ │ │ │ @@ -122965,17 +122965,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r1, r8, lsr r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r1, r8, lsl #12 │ │ │ │ - adceq r5, r4, r8, ror #26 │ │ │ │ - addeq r7, ip, ip, lsl r6 │ │ │ │ - addeq r7, ip, r8, lsr r6 │ │ │ │ + adceq r5, r4, r8, asr sp │ │ │ │ + addeq r7, ip, ip, lsl #12 │ │ │ │ + addeq r7, ip, r8, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2448] @ 0x990 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -123511,17 +123511,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ ldrsheq r3, [r1, -r0] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x01112db8 │ │ │ │ - adceq r5, r4, r4, ror #9 │ │ │ │ - umulleq r6, ip, r8, sp │ │ │ │ - @ instruction: 0x008c6db4 │ │ │ │ + ldrdeq r5, [r4], r4 @ │ │ │ │ + addeq r6, ip, r8, lsl #27 │ │ │ │ + addeq r6, ip, r4, lsr #27 │ │ │ │ │ │ │ │ 002f6568 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -123714,25 +123714,25 @@ │ │ │ │ ldrb r9, [r4, #646] @ 0x286 │ │ │ │ and sl, sl, r2, lsr r0 │ │ │ │ ldrb r0, [r4, #642] @ 0x282 │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ and r9, r9, r2, lsr r0 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r3, r8, r0 │ │ │ │ - bl bb2278 │ │ │ │ + bl bb2270 │ │ │ │ strb r0, [r7, r5] │ │ │ │ ldrb r1, [r4, #645] @ 0x285 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, sl, r8, r0 │ │ │ │ - bl bb2278 │ │ │ │ + bl bb2270 │ │ │ │ strb r0, [r6, #1] │ │ │ │ ldrb r1, [r4, #646] @ 0x286 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ - bl bb2278 │ │ │ │ + bl bb2270 │ │ │ │ and r0, r0, r8 │ │ │ │ strb r0, [r6, #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -123764,15 +123764,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ b 27f5a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #40] @ 2f696c │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ bl 27d088 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -123786,15 +123786,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r4, r5, #552 @ 0x228 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl b92f38 │ │ │ │ + bl b92f30 │ │ │ │ ldr ip, [r5, #760] @ 0x2f8 │ │ │ │ mov lr, r4 │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -124109,15 +124109,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 2f6bd4 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 27f7a0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl b92ef4 │ │ │ │ + bl b92eec │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #552] @ 2f70dc │ │ │ │ bl 2de3b0 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 27ce90 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -124137,15 +124137,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ bl 27e9a8 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 27f7a0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl b92ef4 │ │ │ │ + bl b92eec │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #440] @ 2f70dc │ │ │ │ bl 2de3b0 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 27ce90 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -124199,15 +124199,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #176] @ 0xb0 │ │ │ │ ldr r1, [r3, #192] @ 0xc0 │ │ │ │ bl 2ed164 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl b92f38 │ │ │ │ + bl b92f30 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #196] @ 2f70e0 │ │ │ │ ldr r3, [pc, #156] @ 2f70bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -124245,17 +124245,17 @@ │ │ │ │ bl 27cbf0 │ │ │ │ mvn r0, #0 │ │ │ │ b 2f7014 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, ip, lsl #2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - adceq r4, r4, ip, lsr #26 │ │ │ │ + adceq r4, r4, ip, lsl sp │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - addeq r3, ip, r8, ror r9 │ │ │ │ + addeq r3, ip, r8, ror #18 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ tsteq r1, r0, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -124265,15 +124265,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ bl 27ce3c │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #176] @ 0xb0 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, r4, r1 │ │ │ │ - bl b92ef4 │ │ │ │ + bl b92eec │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r3, #192] @ 0xc0 │ │ │ │ ldr r3, [r3, #176] @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 27db80 │ │ │ │ @@ -124384,15 +124384,15 @@ │ │ │ │ beq 2f7420 │ │ │ │ ldr r2, [r0, r3, lsl #2] │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r1, r2 │ │ │ │ bne 2f73c4 │ │ │ │ add r1, r4, #64 @ 0x40 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl b92ef4 │ │ │ │ + bl b92eec │ │ │ │ lsl r3, r7, #3 │ │ │ │ sub r7, r3, r7 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ add r7, r9, r7, lsl #3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ str r3, [r7, #216] @ 0xd8 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ @@ -124428,15 +124428,15 @@ │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ bl 2ed164 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl b92f38 │ │ │ │ + bl b92f30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -124511,18 +124511,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cac4 │ │ │ │ b 2f74b4 │ │ │ │ tsteq r1, r4, ror fp │ │ │ │ andeq r1, r0, r4, asr #23 │ │ │ │ andeq r3, r0, r0, ror #26 │ │ │ │ - addeq r5, ip, r8, lsr lr │ │ │ │ + addeq r5, ip, r8, lsr #28 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - addeq r5, ip, ip, lsl #29 │ │ │ │ - @ instruction: 0x008c5dbc │ │ │ │ + addeq r5, ip, ip, ror lr │ │ │ │ + addeq r5, ip, ip, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ add r3, r0, #86016 @ 0x15000 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #664] @ 2f77b4 │ │ │ │ @@ -124642,15 +124642,15 @@ │ │ │ │ bgt 2f75cc │ │ │ │ cmp r5, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ beq 2f776c │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r4, lsl #5 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi 2f776c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #1 │ │ │ │ mul ip, r3, r3 │ │ │ │ @@ -124669,15 +124669,15 @@ │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne 2f7744 │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ sub r1, r5, r4 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ b 2f7770 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #72] @ 2f77c0 │ │ │ │ ldr r3, [pc, #60] @ 2f77b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -124846,15 +124846,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2f7a98 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -124872,15 +124872,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2f7a74 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ b 2f7a9c │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2f7ae8 │ │ │ │ ldr r3, [pc, #60] @ 2f7ae4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -125048,15 +125048,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2f7dc0 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -125074,15 +125074,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2f7d9c │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ b 2f7dc4 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2f7e10 │ │ │ │ ldr r3, [pc, #60] @ 2f7e0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -125229,32 +125229,32 @@ │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq r3, r4, ip, asr #22 │ │ │ │ - adceq r3, r4, r4, lsl fp │ │ │ │ - ldrdeq r3, [r4], ip @ │ │ │ │ - adceq r3, r4, r4, lsr #21 │ │ │ │ - adceq r3, r4, r4, ror #20 │ │ │ │ + adceq r3, r4, ip, lsr fp │ │ │ │ + adceq r3, r4, r4, lsl #22 │ │ │ │ + adceq r3, r4, ip, asr #21 │ │ │ │ + umlaleq r3, r4, r4, sl │ │ │ │ + adceq r3, r4, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ ldr r2, [r3, #140] @ 0x8c │ │ │ │ add r0, r3, #136 @ 0x88 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ - bl b92ef4 │ │ │ │ + bl b92eec │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [r3, #160] @ 0xa0 │ │ │ │ ldr ip, [r3, #144] @ 0x90 │ │ │ │ @@ -125469,15 +125469,15 @@ │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r6, #560] @ 0x230 │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ b 2f826c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01110c94 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r3, r4, r8, asr #17 │ │ │ │ + @ instruction: 0x00a438b8 │ │ │ │ @ instruction: 0xffffe4ec │ │ │ │ @ instruction: 0xffffe468 │ │ │ │ @ instruction: 0x01110ad0 │ │ │ │ @ instruction: 0x01110a90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -125541,15 +125541,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq r3, [r4], r8 @ │ │ │ │ + adceq r3, r4, r8, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3496] @ 0xda8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 2f87a0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -125597,15 +125597,15 @@ │ │ │ │ add r3, r3, #7 │ │ │ │ asr r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2f877c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl b92ef4 │ │ │ │ + bl b92eec │ │ │ │ mov r0, r8 │ │ │ │ bl 27ead4 │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27ea98 │ │ │ │ @@ -125681,15 +125681,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #144] @ 0x90 │ │ │ │ ldr r1, [r3, #160] @ 0xa0 │ │ │ │ bl 2ed164 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl b92f38 │ │ │ │ + bl b92f30 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #116] @ 2f87b8 │ │ │ │ ldr r3, [pc, #92] @ 2f87a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #556] @ 0x22c │ │ │ │ @@ -126219,15 +126219,15 @@ │ │ │ │ b 2f8f00 │ │ │ │ mov r8, r9 │ │ │ │ mov fp, #0 │ │ │ │ b 2f8e2c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r4, lsl r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r3, r4, r8, asr #2 │ │ │ │ + adceq r3, r4, r8, lsr r1 │ │ │ │ tsteq r1, r8, lsl #4 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ @@ -126238,15 +126238,15 @@ │ │ │ │ ldr ip, [sp, #184] @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr sl, [pc, #3816] @ 2f9ecc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ add r5, sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f9798 │ │ │ │ @@ -126292,25 +126292,25 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrb r3, [r9, #5] │ │ │ │ ldr r5, [pc, #3600] @ 2f9ed0 │ │ │ │ mul r2, r1, r2 │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ cmp r0, #1 │ │ │ │ ble 2f9334 │ │ │ │ cmp r0, #256 @ 0x100 │ │ │ │ movlt r1, r0 │ │ │ │ movge r1, #256 @ 0x100 │ │ │ │ ldrb r3, [r7, #621] @ 0x26d │ │ │ │ ldr ip, [sp, #28] │ │ │ │ @@ -126436,20 +126436,20 @@ │ │ │ │ ldrb r1, [r9, #4] │ │ │ │ mov r2, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ lsl r1, r1, #3 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r6, r1 │ │ │ │ ldrd r0, [r6] │ │ │ │ - bl bb2e00 │ │ │ │ + bl bb2df8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ clz r8, r0 │ │ │ │ ldrd r0, [r6, #8] │ │ │ │ - bl bb2dd8 │ │ │ │ + bl bb2dd0 │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f9450 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ b 2f90ac │ │ │ │ @@ -126629,15 +126629,15 @@ │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r3, r2, r2, lsl #1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r1, r8 │ │ │ │ lsl r4, r2, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl b92ef4 │ │ │ │ + bl b92eec │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r5, [r3, #6] │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ mov sl, r2 │ │ │ │ bne 2f9c80 │ │ │ │ @@ -126738,15 +126738,15 @@ │ │ │ │ ldr r0, [pc, #1864] @ 2f9eec │ │ │ │ bl 27f5a8 │ │ │ │ ldr r3, [pc, #1860] @ 2f9ef0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sl, r4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #4]! │ │ │ │ - bl b6dd94 │ │ │ │ + bl b6dd8c │ │ │ │ b 2f9008 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2f9208 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 2f9150 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2f93c4 │ │ │ │ @@ -126789,15 +126789,15 @@ │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r4, r8 │ │ │ │ bhi 2f9844 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl 2fae2c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ - bl bb4a20 │ │ │ │ + bl bb4a10 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r5, [sl, r0] │ │ │ │ beq 2f98a4 │ │ │ │ ldr r2, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bne 2f99c0 │ │ │ │ @@ -127009,15 +127009,15 @@ │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r3, ip │ │ │ │ bne 2f96c4 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r5, #2 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl b92f38 │ │ │ │ + bl b92f30 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov ip, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, #3 │ │ │ │ @@ -127192,26 +127192,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ b 2f919c │ │ │ │ mov ip, #0 │ │ │ │ b 2f941c │ │ │ │ tstpeq r0, ip, lsr #28 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - umlaleq r2, r4, r0, r9 │ │ │ │ - adceq r2, r4, r4, lsl #15 │ │ │ │ + adceq r2, r4, r0, lsl #19 │ │ │ │ + adceq r2, r4, r4, ror r7 │ │ │ │ tstpeq r0, r0, lsr #21 @ p-variant is OBSOLETE │ │ │ │ - adceq r2, r4, r0, lsr #11 │ │ │ │ + umlaleq r2, r4, r0, r5 │ │ │ │ tstpeq r0, r0, lsl r9 @ p-variant is OBSOLETE │ │ │ │ - adceq r2, r4, r0, lsr #10 │ │ │ │ - umlaleq r2, r4, ip, r4 │ │ │ │ + adceq r2, r4, r0, lsl r5 │ │ │ │ + adceq r2, r4, ip, lsl #9 │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xffffd17c │ │ │ │ tstpeq r0, ip, asr r4 @ p-variant is OBSOLETE │ │ │ │ - adceq r2, r4, r4, asr r0 │ │ │ │ - adceq r2, r4, r8, lsl r0 │ │ │ │ + adceq r2, r4, r4, asr #32 │ │ │ │ + adceq r2, r4, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ ldrb r1, [sp, #84] @ 0x54 │ │ │ │ @@ -127233,15 +127233,15 @@ │ │ │ │ cmp r6, r3 │ │ │ │ bge 2f9fd0 │ │ │ │ cmp r6, sl │ │ │ │ movlt r7, r6 │ │ │ │ movge r7, sl │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl bb2278 │ │ │ │ + bl bb2270 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ble 2f9fb0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov lr, r3 │ │ │ │ mov ip, #0 │ │ │ │ @@ -127309,15 +127309,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq r1, r4, r0, lsl fp │ │ │ │ + adceq r1, r4, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r9, r0, #86016 @ 0x15000 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ @@ -127355,15 +127355,15 @@ │ │ │ │ ldr r1, [pc, #2520] @ 2fab20 │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, r0, lsl #1 │ │ │ │ add r1, r1, #640 @ 0x280 │ │ │ │ add r1, r1, r0, lsl #3 │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ - bl bb2dc4 │ │ │ │ + bl bb2dbc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2faab4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mul r3, r8, r3 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ blt 2fa9ec │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ @@ -127373,15 +127373,15 @@ │ │ │ │ ldr r3, [pc, #2452] @ 2fab24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ cmp r6, r1 │ │ │ │ movlt r1, r6 │ │ │ │ - bl bb2278 │ │ │ │ + bl bb2270 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ bge 2fab0c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r3 │ │ │ │ @@ -127980,16 +127980,16 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ b 2fa428 │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ b 2fa2f0 │ │ │ │ - adceq r1, r4, r0, lsl r9 │ │ │ │ - adceq r1, r4, ip, asr #17 │ │ │ │ + adceq r1, r4, r0, lsl #18 │ │ │ │ + @ instruction: 0x00a418bc │ │ │ │ │ │ │ │ 002fab28 : │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [ip, #760] @ 0x2f8 │ │ │ │ mov lr, #7 │ │ │ │ str lr, [ip] │ │ │ │ @@ -128024,28 +128024,28 @@ │ │ │ │ bl 27f0ec │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ bne 2fab80 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl b92f44 │ │ │ │ + bl b92f3c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl b92f44 │ │ │ │ + bl b92f3c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl b92f44 │ │ │ │ + bl b92f3c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl b92f44 │ │ │ │ + bl b92f3c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - b b92f44 │ │ │ │ + b b92f3c │ │ │ │ │ │ │ │ 002fabf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -128297,21 +128297,21 @@ │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ mov r5, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ mov r7, r1 │ │ │ │ - bl b92f38 │ │ │ │ + bl b92f30 │ │ │ │ mul r1, r9, r5 │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ mla r1, sl, r1, sl │ │ │ │ add r0, r0, #8 │ │ │ │ add sl, r6, #552 @ 0x228 │ │ │ │ - bl b92ef4 │ │ │ │ + bl b92eec │ │ │ │ mov fp, sl │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldr ip, [r6, #772] @ 0x304 │ │ │ │ ldm sl, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #8 │ │ │ │ @@ -128426,15 +128426,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq r0, r4, r0, ror #24 │ │ │ │ + adceq r0, r4, r0, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2984] @ 0xba8 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -128736,19 +128736,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r0, r0, lsl ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r8, lsr #20 │ │ │ │ - adceq r0, r4, r0, asr #17 │ │ │ │ + @ instruction: 0x00a408b0 │ │ │ │ @ instruction: 0x0110d7f4 │ │ │ │ - adceq r0, r4, ip, asr r7 │ │ │ │ - addeq r1, ip, r4, ror #25 │ │ │ │ - strdeq r1, [ip], r8 │ │ │ │ + adceq r0, r4, ip, asr #14 │ │ │ │ + ldrdeq r1, [ip], r4 │ │ │ │ + addeq r1, ip, r8, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ mul r2, r1, r2 │ │ │ │ @@ -128979,15 +128979,15 @@ │ │ │ │ bhi 2fb8fc │ │ │ │ ldr sl, [sp, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #2 │ │ │ │ lsl r6, r3, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl bb2278 │ │ │ │ + bl bb2270 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ asr r2, r6, #1 │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, r8, r1 │ │ │ │ mul r3, r2, r3 │ │ │ │ lsl r8, r1, #2 │ │ │ │ @@ -129004,15 +129004,15 @@ │ │ │ │ mov r9, #1 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl bb2278 │ │ │ │ + bl bb2270 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 2fbb6c │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r5, r5, r8 │ │ │ │ @@ -129843,20 +129843,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r0, r4, lsr #23 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq pc, r3, r0, asr r9 @ │ │ │ │ + adceq pc, r3, r0, asr #18 │ │ │ │ tsteq r0, r4, lsr r8 │ │ │ │ tsteq r0, ip, ror #15 │ │ │ │ - adceq pc, r3, ip, lsl #12 │ │ │ │ - umulleq r0, ip, r4, fp │ │ │ │ - addeq r0, ip, r8, lsr #23 │ │ │ │ + strdeq pc, [r3], ip @ │ │ │ │ + addeq r0, ip, r4, lsl #23 │ │ │ │ + umulleq r0, ip, r8, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -130209,19 +130209,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0110c5d8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq pc, r3, ip, lsl #7 │ │ │ │ + adceq pc, r3, ip, ror r3 @ │ │ │ │ tsteq r0, ip, asr #5 │ │ │ │ - adceq pc, r3, r4, asr r0 @ │ │ │ │ - ldrdeq r0, [ip], ip │ │ │ │ - strdeq r0, [ip], r0 @ │ │ │ │ + adceq pc, r3, r4, asr #32 │ │ │ │ + addeq r0, ip, ip, asr #11 │ │ │ │ + addeq r0, ip, r0, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -130572,19 +130572,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r0, r4, lsr #32 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrdeq lr, [r3], ip @ │ │ │ │ + adceq lr, r3, ip, asr #27 │ │ │ │ tsteq r0, ip, lsl sp │ │ │ │ - adceq lr, r3, r8, lsr #21 │ │ │ │ - addeq r0, ip, r0, lsr r0 │ │ │ │ - addeq r0, ip, r4, asr #32 │ │ │ │ + umlaleq lr, r3, r8, sl │ │ │ │ + addeq r0, ip, r0, lsr #32 │ │ │ │ + addeq r0, ip, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -131320,20 +131320,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0110b490 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq lr, r3, ip, lsr r2 │ │ │ │ + adceq lr, r3, ip, lsr #4 │ │ │ │ tsteq r0, r0, lsr #2 │ │ │ │ ldrsbeq fp, [r0, -r8] │ │ │ │ - strdeq sp, [r3], r8 @ │ │ │ │ - addeq pc, fp, r0, lsl #9 │ │ │ │ - umulleq pc, fp, r4, r4 @ │ │ │ │ + adceq sp, r3, r8, ror #29 │ │ │ │ + addeq pc, fp, r0, ror r4 @ │ │ │ │ + addeq pc, fp, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -131686,19 +131686,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r0, r4, asr #29 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sp, r3, r8, ror ip │ │ │ │ + adceq sp, r3, r8, ror #24 │ │ │ │ @ instruction: 0x0110abb8 │ │ │ │ - adceq sp, r3, r0, asr #18 │ │ │ │ - addeq lr, fp, r8, asr #29 │ │ │ │ - ldrdeq lr, [fp], ip │ │ │ │ + adceq sp, r3, r0, lsr r9 │ │ │ │ + @ instruction: 0x008beeb8 │ │ │ │ + addeq lr, fp, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -132049,19 +132049,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r0, r0, lsl r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sp, r3, r8, asr #13 │ │ │ │ + @ instruction: 0x00a3d6b8 │ │ │ │ tsteq r0, r8, lsl #12 │ │ │ │ - umlaleq sp, r3, r4, r3 │ │ │ │ - addeq lr, fp, ip, lsl r9 │ │ │ │ - addeq lr, fp, r0, lsr r9 │ │ │ │ + adceq sp, r3, r4, lsl #7 │ │ │ │ + addeq lr, fp, ip, lsl #18 │ │ │ │ + addeq lr, fp, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -132807,20 +132807,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r0, ip, asr r3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrdeq ip, [r3], r8 @ │ │ │ │ + adceq ip, r3, r8, asr #21 │ │ │ │ tsteq r0, ip, lsr #20 │ │ │ │ @ instruction: 0x011099dc │ │ │ │ - @ instruction: 0x00a3c7bc │ │ │ │ - addeq sp, fp, r4, asr #26 │ │ │ │ - addeq sp, fp, r8, asr sp │ │ │ │ + adceq ip, r3, ip, lsr #15 │ │ │ │ + addeq sp, fp, r4, lsr sp │ │ │ │ + addeq sp, fp, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -133566,20 +133566,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r0, r0, lsl #15 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq fp, [r3], ip @ │ │ │ │ + adceq fp, r3, ip, ror #29 │ │ │ │ tsteq r0, r0, asr lr │ │ │ │ tsteq r0, r0, lsl #28 │ │ │ │ - adceq fp, r3, r0, ror #23 │ │ │ │ - addeq sp, fp, r8, ror #2 │ │ │ │ - addeq sp, fp, ip, ror r1 │ │ │ │ + ldrdeq fp, [r3], r0 @ │ │ │ │ + addeq sp, fp, r8, asr r1 │ │ │ │ + addeq sp, fp, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -134336,20 +134336,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r0, r4, lsr #23 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq fp, [r3], r4 @ │ │ │ │ + adceq fp, r3, r4, ror #5 │ │ │ │ tsteq r0, r8, asr #4 │ │ │ │ @ instruction: 0x011081f8 │ │ │ │ - ldrdeq sl, [r3], r8 @ │ │ │ │ - addeq ip, fp, r0, ror #10 │ │ │ │ - addeq ip, fp, r4, ror r5 │ │ │ │ + adceq sl, r3, r8, asr #31 │ │ │ │ + addeq ip, fp, r0, asr r5 │ │ │ │ + addeq ip, fp, r4, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -135106,20 +135106,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x01107f9c │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sl, r3, ip, ror #13 │ │ │ │ + ldrdeq sl, [r3], ip @ │ │ │ │ tsteq r0, r0, asr #12 │ │ │ │ @ instruction: 0x011075f0 │ │ │ │ - ldrdeq sl, [r3], r0 @ │ │ │ │ - addeq fp, fp, r8, asr r9 │ │ │ │ - addeq fp, fp, ip, ror #18 │ │ │ │ + adceq sl, r3, r0, asr #7 │ │ │ │ + addeq fp, fp, r8, asr #18 │ │ │ │ + addeq fp, fp, ip, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r8, r4, #86016 @ 0x15000 │ │ │ │ @@ -135134,15 +135134,15 @@ │ │ │ │ ldr r5, [r8, #656] @ 0x290 │ │ │ │ cmp r3, #17 │ │ │ │ mov sl, r2 │ │ │ │ movne r6, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ beq 301ed0 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl b92f38 │ │ │ │ + bl b92f30 │ │ │ │ add lr, r8, #552 @ 0x228 │ │ │ │ ldr ip, [r8, #772] @ 0x304 │ │ │ │ mov fp, lr │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ @@ -135215,15 +135215,15 @@ │ │ │ │ ldr r5, [r8, #772] @ 0x304 │ │ │ │ add ip, r5, #72 @ 0x48 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r0, r5, #104 @ 0x68 │ │ │ │ - bl b92f38 │ │ │ │ + bl b92f30 │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ add r6, r5, #136 @ 0x88 │ │ │ │ cmp r4, r3 │ │ │ │ beq 301c40 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #2360] @ 302524 │ │ │ │ mvn r1, #0 │ │ │ │ @@ -135248,15 +135248,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ streq r4, [r5, #176] @ 0xb0 │ │ │ │ bne 3024f0 │ │ │ │ ldr r0, [r8, #772] @ 0x304 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b92ef4 │ │ │ │ + bl b92eec │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2, #64] @ 0x40 │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ @@ -135815,19 +135815,19 @@ │ │ │ │ bl 27cac4 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r3, [r8, #772] @ 0x304 │ │ │ │ b 301cbc │ │ │ │ @ instruction: 0x0110739c │ │ │ │ andeq r1, r0, r4, asr #23 │ │ │ │ andeq r3, r0, r0, ror #26 │ │ │ │ - addeq fp, fp, ip, ror r6 │ │ │ │ + addeq fp, fp, ip, ror #12 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x008baeb8 │ │ │ │ - umulleq sl, fp, r0, sp │ │ │ │ + addeq sl, fp, r8, lsr #29 │ │ │ │ + addeq sl, fp, r0, lsl #27 │ │ │ │ │ │ │ │ 00302540 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -135877,22 +135877,22 @@ │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 302608 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ bl 27f0ec │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl b92f44 │ │ │ │ + bl b92f3c │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl b92f44 │ │ │ │ + bl b92f3c │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - b b92f44 │ │ │ │ + b b92f3c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #656] @ 3028d4 │ │ │ │ ldr r3, [pc, #656] @ 3028d8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -135980,22 +135980,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 3028f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3027e0 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq 30272c │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -136021,66 +136021,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #168] @ 302900 │ │ │ │ ldr r3, [pc, #168] @ 302904 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 302908 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 302694 │ │ │ │ ldr r0, [pc, #124] @ 30290c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3027c8 │ │ │ │ ldr r0, [pc, #100] @ 302910 │ │ │ │ ldr r3, [pc, #100] @ 302914 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 302918 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 302694 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011067b8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r0, lsr #15 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r4, asr #14 │ │ │ │ andeq r1, r0, r0, ror #20 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sl, fp, ip, ror #23 │ │ │ │ + ldrdeq sl, [fp], ip │ │ │ │ andeq r7, r0, r4, rrx │ │ │ │ - addseq ip, r8, r4, ror #21 │ │ │ │ - addeq sl, fp, ip, lsl #24 │ │ │ │ - addeq sl, fp, r8, lsl #3 │ │ │ │ - addeq sl, fp, ip, ror fp │ │ │ │ - umullseq ip, r8, r0, sl │ │ │ │ - @ instruction: 0x008babb0 │ │ │ │ - @ instruction: 0x008ba1b0 │ │ │ │ + @ instruction: 0x0098cad4 │ │ │ │ + strdeq sl, [fp], ip │ │ │ │ + addeq sl, fp, r8, ror r1 │ │ │ │ + addeq sl, fp, ip, ror #22 │ │ │ │ + addseq ip, r8, r0, lsl #21 │ │ │ │ + addeq sl, fp, r0, lsr #23 │ │ │ │ + addeq sl, fp, r0, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1220] @ 302df8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -136157,55 +136157,55 @@ │ │ │ │ bne 302b14 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 9842b8 │ │ │ │ + bl 9842b0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 302c24 │ │ │ │ ldr fp, [pc, #916] @ 302e14 │ │ │ │ ldr r9, [pc, #916] @ 302e18 │ │ │ │ ldr sl, [pc, #916] @ 302e1c │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #884] @ 302e20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 988714 │ │ │ │ + bl 98870c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9312ec │ │ │ │ + bl 9312e4 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ bne 302c54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 984a50 │ │ │ │ + bl 984a48 │ │ │ │ ldr r1, [pc, #816] @ 302e24 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r7, #496] @ 0x1f0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 984798 │ │ │ │ + bl 984790 │ │ │ │ b 3029ac │ │ │ │ bl 27d3dc │ │ │ │ str r5, [r4, #16] │ │ │ │ b 302a54 │ │ │ │ ldr r3, [pc, #768] @ 302e28 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ @@ -136214,22 +136214,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 302e2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r7, #476] @ 0x1dc │ │ │ │ cmp r3, r5 │ │ │ │ beq 302a2c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -136252,38 +136252,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #576] @ 302e34 │ │ │ │ ldr r3, [pc, #576] @ 302e38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 302e3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 302990 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ - bl b74668 │ │ │ │ + bl b74660 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 302d24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74ec8 │ │ │ │ + bl b74ec0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ecfc0 │ │ │ │ b 3029ac │ │ │ │ ldr r3, [pc, #484] @ 302e40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -136301,43 +136301,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #396] @ 302e44 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 302e48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 302ae4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ 302e4c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 302b70 │ │ │ │ ldr r0, [pc, #336] @ 302e50 │ │ │ │ ldr r3, [pc, #336] @ 302e54 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #328] @ 302e58 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 302990 │ │ │ │ ldr r3, [pc, #260] @ 302e30 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 302c40 │ │ │ │ ldr r3, [pc, #208] @ 302e10 │ │ │ │ @@ -136353,76 +136353,76 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #212] @ 302e5c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 302e60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 302c40 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #168] @ 302e64 │ │ │ │ ldr r0, [pc, #168] @ 302e68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 302ae4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #144] @ 302e6c │ │ │ │ ldr r0, [pc, #144] @ 302e70 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 302c40 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011064bc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x01106494 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r8, asr #8 │ │ │ │ andeq r4, r0, r8, lsr sl │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq r5, fp, r4, lsl r3 │ │ │ │ - addeq r5, fp, r0, lsr r3 │ │ │ │ - adceq r9, r3, r8, lsl #17 │ │ │ │ - @ instruction: 0x008baab4 │ │ │ │ + addeq r5, fp, r4, lsl #6 │ │ │ │ + addeq r5, fp, r0, lsr #6 │ │ │ │ + adceq r9, r3, r8, ror r8 │ │ │ │ + addeq sl, fp, r4, lsr #21 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sl, fp, r4, lsl r9 │ │ │ │ + addeq sl, fp, r4, lsl #18 │ │ │ │ andeq r7, r0, r4, rrx │ │ │ │ - addseq ip, r8, r8, asr #14 │ │ │ │ - addeq sl, fp, r0, lsr r9 │ │ │ │ - addeq r9, fp, ip, ror #27 │ │ │ │ + addseq ip, r8, r8, lsr r7 │ │ │ │ + addeq sl, fp, r0, lsr #18 │ │ │ │ + ldrdeq r9, [fp], ip │ │ │ │ muleq r0, r0, pc @ │ │ │ │ - @ instruction: 0x009569b4 │ │ │ │ - umulleq sl, fp, r8, r8 │ │ │ │ + addseq r6, r5, r4, lsr #19 │ │ │ │ + addeq sl, fp, r8, lsl #17 │ │ │ │ + ldrdeq sl, [fp], ip │ │ │ │ + addseq ip, r8, ip, lsr #12 │ │ │ │ + addeq sl, fp, ip, lsl #16 │ │ │ │ + addeq r9, fp, ip, asr #26 │ │ │ │ + @ instruction: 0x008ba7b0 │ │ │ │ + addeq r9, fp, r0, asr ip │ │ │ │ + addseq r6, r5, r0, lsr #17 │ │ │ │ addeq sl, fp, ip, ror #15 │ │ │ │ - addseq ip, r8, ip, lsr r6 │ │ │ │ - addeq sl, fp, ip, lsl r8 │ │ │ │ - addeq r9, fp, ip, asr sp │ │ │ │ - addeq sl, fp, r0, asr #15 │ │ │ │ - addeq r9, fp, r0, ror #24 │ │ │ │ - @ instruction: 0x009568b0 │ │ │ │ - strdeq sl, [fp], ip │ │ │ │ - addeq sl, fp, ip, ror #14 │ │ │ │ - addeq r9, fp, ip, lsl #25 │ │ │ │ + addeq sl, fp, ip, asr r7 │ │ │ │ + addeq r9, fp, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #816] @ 3031bc │ │ │ │ ldr r3, [pc, #816] @ 3031c0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -136431,15 +136431,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 98cf3c │ │ │ │ + bl 98cf34 │ │ │ │ ldr r5, [pc, #772] @ 3031c4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, r6 │ │ │ │ bne 302f34 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 302f2c │ │ │ │ @@ -136448,15 +136448,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #29 │ │ │ │ - bl 988fa0 │ │ │ │ + bl 988f98 │ │ │ │ add r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [pc, #708] @ 3031cc │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r6, #476] @ 0x1dc │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -136466,25 +136466,25 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ bl 27d3dc │ │ │ │ b 302ed4 │ │ │ │ add r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r7, [r3, #472] @ 0x1d8 │ │ │ │ - bl b74668 │ │ │ │ + bl b74660 │ │ │ │ ldr r3, [pc, #644] @ 3031d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ bne 303040 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ecfc0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl b74ec8 │ │ │ │ + bl b74ec0 │ │ │ │ ldr r2, [pc, #608] @ 3031d4 │ │ │ │ ldr r3, [pc, #584] @ 3031c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136552,26 +136552,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r6, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #324] @ 3031e8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3031ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 302f5c │ │ │ │ ldr r3, [pc, #264] @ 3031dc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 302ff4 │ │ │ │ ldr r3, [pc, #248] @ 3031e0 │ │ │ │ @@ -136588,72 +136588,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #188] @ 3031f0 │ │ │ │ ldr r2, [pc, #188] @ 3031f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3031f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 302ff4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #136] @ 3031fc │ │ │ │ ldr r0, [pc, #136] @ 303200 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 302f5c │ │ │ │ ldr r1, [pc, #112] @ 303204 │ │ │ │ ldr r3, [pc, #112] @ 303208 │ │ │ │ ldr r0, [pc, #112] @ 30320c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 302ff4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r0, ror pc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r0, asr #30 │ │ │ │ andeq r3, r0, r4, ror lr │ │ │ │ - adceq r9, r3, r8, lsl #8 │ │ │ │ + strdeq r9, [r3], r8 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r8, lsl #29 │ │ │ │ - adceq r9, r3, r8, ror #5 │ │ │ │ + ldrdeq r9, [r3], r8 @ │ │ │ │ andeq r7, r0, r4, rrx │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sl, fp, r8, asr r5 │ │ │ │ - addeq r9, fp, r4, asr #18 │ │ │ │ - addseq ip, r8, r8, lsl #4 │ │ │ │ - ldrdeq sl, [fp], ip │ │ │ │ - addeq r9, fp, r8, lsr #17 │ │ │ │ - addeq sl, fp, r8, lsl #9 │ │ │ │ - strdeq r9, [fp], r4 │ │ │ │ - addseq ip, r8, r4, lsr #3 │ │ │ │ - addeq sl, fp, r4, ror r4 │ │ │ │ - addeq r9, fp, ip, asr #17 │ │ │ │ + addeq sl, fp, r8, asr #10 │ │ │ │ + addeq r9, fp, r4, lsr r9 │ │ │ │ + @ instruction: 0x0098c1f8 │ │ │ │ + addeq sl, fp, ip, asr #9 │ │ │ │ + umulleq r9, fp, r8, r8 │ │ │ │ + addeq sl, fp, r8, ror r4 │ │ │ │ + addeq r9, fp, r4, ror #17 │ │ │ │ + umullseq ip, r8, r4, r1 │ │ │ │ + addeq sl, fp, r4, ror #8 │ │ │ │ + @ instruction: 0x008b98bc │ │ │ │ │ │ │ │ 00303210 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -136681,28 +136681,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 98cf3c │ │ │ │ + bl 98cf34 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30331c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 303314 │ │ │ │ ldr r2, [pc, #136] @ 30333c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 988fa0 │ │ │ │ + bl 988f98 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #104] @ 303340 │ │ │ │ ldr r3, [pc, #92] @ 303338 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -136718,15 +136718,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d3dc │ │ │ │ b 3032ac │ │ │ │ mov r0, r4 │ │ │ │ bl 2ecfc0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b74ec8 │ │ │ │ + bl b74ec0 │ │ │ │ b 3032d0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01105b90 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ tsteq r0, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -136741,23 +136741,23 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 98cf3c │ │ │ │ + bl 98cf34 │ │ │ │ ldr r5, [pc, #176] @ 303440 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 3033ec │ │ │ │ bl 2ecfc0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b74ec8 │ │ │ │ + bl b74ec0 │ │ │ │ ldr r2, [pc, #148] @ 303444 │ │ │ │ ldr r3, [pc, #136] @ 30343c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136780,15 +136780,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 988fa0 │ │ │ │ + bl 988f98 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 3033a8 │ │ │ │ bl 27d3dc │ │ │ │ b 3033fc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r0, lsr #21 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @@ -136815,51 +136815,51 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ bne 303588 │ │ │ │ ands r5, r5, #24 │ │ │ │ bne 30357c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 988050 │ │ │ │ + bl 988048 │ │ │ │ ldr r9, [pc, #420] @ 303654 │ │ │ │ ldr r7, [pc, #420] @ 303658 │ │ │ │ ldr sl, [pc, #420] @ 30365c │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #384] @ 303660 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 988714 │ │ │ │ + bl 98870c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9312ec │ │ │ │ + bl 9312e4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #344] @ 303664 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 303598 │ │ │ │ ldr r1, [pc, #320] @ 303668 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 988250 │ │ │ │ + bl 988248 │ │ │ │ ldr r2, [pc, #300] @ 30366c │ │ │ │ ldr r3, [pc, #264] @ 30364c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136898,53 +136898,53 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #128] @ 30367c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 303680 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 303520 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 303684 │ │ │ │ ldr r0, [pc, #84] @ 303688 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 303520 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01105990 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, ip, ror r9 │ │ │ │ - addeq r4, fp, r4, ror #17 │ │ │ │ - addeq r4, fp, r0, lsl #18 │ │ │ │ - adceq r8, r3, r4, lsl #29 │ │ │ │ - addeq sl, fp, r4, asr r1 │ │ │ │ + ldrdeq r4, [fp], r4 @ │ │ │ │ + strdeq r4, [fp], r0 │ │ │ │ + adceq r8, r3, r4, ror lr │ │ │ │ + addeq sl, fp, r4, asr #2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0x011058bc │ │ │ │ muleq r0, r0, pc @ │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addseq sp, r9, r4, asr fp │ │ │ │ - addeq r9, fp, r4, asr pc │ │ │ │ - addseq sp, r9, r0, lsr #22 │ │ │ │ - addeq r9, fp, r4, lsl #31 │ │ │ │ + addseq sp, r9, r4, asr #22 │ │ │ │ + addeq r9, fp, r4, asr #30 │ │ │ │ + addseq sp, r9, r0, lsl fp │ │ │ │ + addeq r9, fp, r4, ror pc │ │ │ │ │ │ │ │ 0030368c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [r2, #16] │ │ │ │ @@ -136969,57 +136969,57 @@ │ │ │ │ add r9, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r9, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 9842b8 │ │ │ │ + bl 9842b0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3037f4 │ │ │ │ ldr fp, [pc, #440] @ 3038d0 │ │ │ │ ldr r8, [pc, #440] @ 3038d4 │ │ │ │ ldr sl, [pc, #440] @ 3038d8 │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #408] @ 3038dc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 988714 │ │ │ │ + bl 98870c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9312ec │ │ │ │ + bl 9312e4 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #368] @ 3038e0 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 303814 │ │ │ │ mov r0, r6 │ │ │ │ - bl 984a50 │ │ │ │ + bl 984a48 │ │ │ │ ldr r1, [pc, #336] @ 3038e4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r9, #496] @ 0x1f0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 984798 │ │ │ │ + bl 984790 │ │ │ │ ldr r2, [pc, #304] @ 3038e8 │ │ │ │ ldr r3, [pc, #268] @ 3038c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -137030,15 +137030,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74ec8 │ │ │ │ + bl b74ec0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ecfc0 │ │ │ │ b 3037b0 │ │ │ │ bl 27d3dc │ │ │ │ str r6, [r4, #16] │ │ │ │ b 3036e0 │ │ │ │ ldr r3, [pc, #208] @ 3038ec │ │ │ │ @@ -137059,53 +137059,53 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #128] @ 3038f8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3038fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 303784 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 303900 │ │ │ │ ldr r0, [pc, #84] @ 303904 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 303784 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r0, asr r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r8, lsr r7 │ │ │ │ - addeq r4, fp, ip, ror r6 │ │ │ │ - umulleq r4, fp, r8, r6 │ │ │ │ - adceq r8, r3, ip, lsl ip │ │ │ │ - addeq r9, fp, r8, lsl #30 │ │ │ │ + addeq r4, fp, ip, ror #12 │ │ │ │ + addeq r4, fp, r8, lsl #13 │ │ │ │ + adceq r8, r3, ip, lsl #24 │ │ │ │ + strdeq r9, [fp], r8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ tsteq r0, r4, asr #12 │ │ │ │ muleq r0, r0, pc @ │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x00955df4 │ │ │ │ - ldrdeq r9, [fp], r8 │ │ │ │ - addseq r5, r5, r0, asr #27 │ │ │ │ - addeq r9, fp, ip, lsl #26 │ │ │ │ + addseq r5, r5, r4, ror #27 │ │ │ │ + addeq r9, fp, r8, asr #25 │ │ │ │ + @ instruction: 0x00955db0 │ │ │ │ + strdeq r9, [fp], ip │ │ │ │ mov ip, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov lr, #102400 @ 0x19000 │ │ │ │ sub ip, sp, ip │ │ │ │ sub lr, ip, lr │ │ │ │ sub ip, ip, #4096 @ 0x1000 │ │ │ │ str r0, [ip] │ │ │ │ @@ -137163,15 +137163,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3039c0 │ │ │ │ ldr r5, [pc, #1400] @ 303f78 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldrb r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 304378 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #1364] @ 303f7c │ │ │ │ ldr r3, [pc, #1364] @ 303f80 │ │ │ │ ldr ip, [r0] │ │ │ │ @@ -137195,15 +137195,15 @@ │ │ │ │ ldrb r3, [r0, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 303b4c │ │ │ │ ldr r1, [pc, #1284] @ 303f88 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #1260] @ 303f8c │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ @@ -137218,17 +137218,17 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r0, r9 │ │ │ │ str r5, [r6, #12] │ │ │ │ str r5, [r6, #8] │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ mov r0, r4 │ │ │ │ - bl b6d180 │ │ │ │ + bl b6d178 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d088 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #1164] @ 303f94 │ │ │ │ ldr r3, [pc, #1104] @ 303f5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #102400 @ 0x19000 │ │ │ │ @@ -137244,34 +137244,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl b92f14 │ │ │ │ + bl b92f0c │ │ │ │ cmp r0, #0 │ │ │ │ bne 304154 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r7, [pc, #1064] @ 303f98 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [pc, #1036] @ 303f9c │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr sl, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl b92d08 │ │ │ │ + bl b92d00 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add ip, sl, #86016 @ 0x15000 │ │ │ │ mov r5, #0 │ │ │ │ add fp, sp, #81920 @ 0x14000 │ │ │ │ add fp, fp, #912 @ 0x390 │ │ │ │ str r5, [r3, #-824] @ 0xfffffcc8 │ │ │ │ str r5, [r3, #-820] @ 0xfffffccc │ │ │ │ @@ -137407,15 +137407,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -137424,15 +137424,15 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #396] @ 303fa4 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 303cf8 │ │ │ │ mov r6, r3 │ │ │ │ b 3039f8 │ │ │ │ ldr r1, [pc, #368] @ 303fa8 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -137449,15 +137449,15 @@ │ │ │ │ bne 304234 │ │ │ │ ldr r0, [pc, #312] @ 303fac │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r6, [r4] │ │ │ │ ldr r1, [fp, #3712] @ 0xe80 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ cmp r6, r1 │ │ │ │ ldr r0, [r9] │ │ │ │ bcs 303d6c │ │ │ │ sub r1, r1, r6 │ │ │ │ @@ -137481,20 +137481,20 @@ │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ ldr r1, [pc, #188] @ 303fb0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r5, [sl] │ │ │ │ add r0, r3, #86016 @ 0x15000 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl b92f44 │ │ │ │ + bl b92f3c │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -137507,47 +137507,47 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x011054b4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ andeq r9, r1, r8, lsr r3 │ │ │ │ tsteq r0, ip, ror r4 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq r9, fp, r4, asr #25 │ │ │ │ - addeq r9, fp, r4, lsr #25 │ │ │ │ + @ instruction: 0x008b9cb4 │ │ │ │ + umulleq r9, fp, r4, ip │ │ │ │ andeq r1, r0, r8, lsl #28 │ │ │ │ - addeq r9, fp, ip, asr ip │ │ │ │ + addeq r9, fp, ip, asr #24 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - strdeq r8, [fp], ip │ │ │ │ - addeq r8, fp, r8, asr #3 │ │ │ │ - @ instruction: 0x008b9bbc │ │ │ │ - addeq r9, fp, r8, lsl #23 │ │ │ │ + addeq r8, fp, ip, ror #3 │ │ │ │ + @ instruction: 0x008b81b8 │ │ │ │ + addeq r9, fp, ip, lsr #23 │ │ │ │ + addeq r9, fp, r8, ror fp │ │ │ │ @ instruction: 0x011052f4 │ │ │ │ - ldrdeq r8, [fp], ip │ │ │ │ - strdeq r9, [fp], r4 │ │ │ │ + addeq r8, fp, ip, asr #1 │ │ │ │ + addeq r9, fp, r4, ror #21 │ │ │ │ andeq r3, r0, r8, ror pc │ │ │ │ - addeq r9, fp, r4, ror #19 │ │ │ │ + ldrdeq r9, [fp], r4 │ │ │ │ muleq r0, r0, r4 │ │ │ │ - addeq r9, fp, ip, ror r8 │ │ │ │ - addeq r7, fp, r8, asr sp │ │ │ │ - addeq r7, fp, r8, lsl ip │ │ │ │ - addeq r7, fp, ip, asr #22 │ │ │ │ + addeq r9, fp, ip, ror #16 │ │ │ │ + addeq r7, fp, r8, asr #26 │ │ │ │ + addeq r7, fp, r8, lsl #24 │ │ │ │ + addeq r7, fp, ip, lsr fp │ │ │ │ andeq r2, r0, r0, asr #10 │ │ │ │ - addeq r9, fp, r8, lsr #10 │ │ │ │ - addeq r9, fp, r0, lsl #8 │ │ │ │ - addeq r9, fp, r0, lsr #11 │ │ │ │ + addeq r9, fp, r8, lsl r5 │ │ │ │ + strdeq r9, [fp], r0 │ │ │ │ + umulleq r9, fp, r0, r5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r6, r0, r4, lsr #25 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r9, fp, r4, asr #10 │ │ │ │ - addeq r9, fp, r4, lsl r4 │ │ │ │ - addeq r9, fp, r0, asr #10 │ │ │ │ - adceq r7, r3, ip, ror pc │ │ │ │ - umulleq r9, fp, r8, r2 │ │ │ │ + addeq r9, fp, r4, lsr r5 │ │ │ │ + addeq r9, fp, r4, lsl #8 │ │ │ │ + addeq r9, fp, r0, lsr r5 │ │ │ │ + adceq r7, r3, ip, ror #30 │ │ │ │ + addeq r9, fp, r8, lsl #5 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r6, sl │ │ │ │ mov ip, r9 │ │ │ │ asr r5, r3, #8 │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ @@ -137561,15 +137561,15 @@ │ │ │ │ ldr r8, [pc, #-124] @ 303fb4 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r1, r8 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ strb r5, [r3, sl] │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ add r3, r3, sl │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r6] │ │ │ │ @@ -137585,46 +137585,46 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r5, r3, #86016 @ 0x15000 │ │ │ │ add r5, r5, #552 @ 0x228 │ │ │ │ beq 304110 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #728 @ 0x2d8 │ │ │ │ - bl b9337c │ │ │ │ + bl b93374 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl b92f44 │ │ │ │ + bl b92f3c │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ ldr r1, [fp, #4036] @ 0xfc4 │ │ │ │ ldr r2, [fp, #3672] @ 0xe58 │ │ │ │ str r1, [r3, #772] @ 0x304 │ │ │ │ str r2, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [r6] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl b88df0 │ │ │ │ + bl b88de8 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #-324] @ 303fb8 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ b 303a90 │ │ │ │ mov r0, r5 │ │ │ │ - bl b92f38 │ │ │ │ + bl b92f30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl b92f44 │ │ │ │ + bl b92f3c │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -137637,15 +137637,15 @@ │ │ │ │ ldr r1, [r6] │ │ │ │ add r0, r3, #84992 @ 0x14c00 │ │ │ │ add r1, r1, #86016 @ 0x15000 │ │ │ │ sub r3, r3, #832 @ 0x340 │ │ │ │ add r1, r1, #552 @ 0x228 │ │ │ │ add r0, r0, #744 @ 0x2e8 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl b93170 │ │ │ │ + bl b93168 │ │ │ │ b 303b64 │ │ │ │ ldr r1, [pc, #-456] @ 303fbc │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 303cd8 │ │ │ │ ldr r1, [pc, #-452] @ 303fd4 │ │ │ │ @@ -137665,15 +137665,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -137682,29 +137682,29 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-608] @ 303fc0 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 303cd8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -137713,23 +137713,23 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-728] @ 303fc4 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 303e88 │ │ │ │ ldr r0, [pc, #-748] @ 303fc8 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 303cf8 │ │ │ │ ldr r3, [pc, #-776] @ 303fcc │ │ │ │ mov r5, r7 │ │ │ │ ldr ip, [r8, r3] │ │ │ │ str r7, [sp, #32] │ │ │ │ b 304018 │ │ │ │ ldr r3, [pc, #-792] @ 303fd0 │ │ │ │ @@ -137752,45 +137752,45 @@ │ │ │ │ sub r8, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ mov r0, r8 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-912] @ 303fdc │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 304024 │ │ │ │ mvn r0, #0 │ │ │ │ b 303b00 │ │ │ │ ldr r0, [pc, #-936] @ 303fe0 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 303cd8 │ │ │ │ ldr r0, [pc, #-968] @ 303fe4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 304024 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-996] @ 303fe8 │ │ │ │ ldr r0, [pc, #-996] @ 303fec │ │ │ │ ldr r2, [pc, #-996] @ 303ff0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -137798,26 +137798,26 @@ │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl b6e1d8 │ │ │ │ + bl b6e1d0 │ │ │ │ mov r0, r4 │ │ │ │ bl 303908 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3043fc │ │ │ │ ldr r5, [pc, #48] @ 304444 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl b6d0d4 │ │ │ │ + bl b6d0cc │ │ │ │ ldr r0, [r5] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl b6c678 │ │ │ │ + bl b6c670 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d088 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -137855,15 +137855,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -137877,18 +137877,18 @@ │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r0, ip, lsl #19 │ │ │ │ tsteq pc, r0, lsr #12 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - @ instruction: 0x008b91b0 │ │ │ │ - adceq r7, r3, ip, asr #28 │ │ │ │ - addeq r9, fp, r8, asr r1 │ │ │ │ - addeq r7, fp, r0, ror #1 │ │ │ │ + addeq r9, fp, r0, lsr #3 │ │ │ │ + adceq r7, r3, ip, lsr lr │ │ │ │ + addeq r9, fp, r8, asr #2 │ │ │ │ + ldrdeq r7, [fp], r0 │ │ │ │ │ │ │ │ 0030453c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -137940,15 +137940,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2] │ │ │ │ str r4, [r3, #4]! │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r3, [r4, #20] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldr r2, [pc, #280] @ 304744 │ │ │ │ ldr r3, [pc, #244] @ 304724 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -137981,52 +137981,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 304754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3045a8 │ │ │ │ ldr r0, [pc, #88] @ 304758 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r8, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3045a8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r0, lsr #17 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, ip, ror #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq pc, r0, lsl #10 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq r9, fp, r0, lsl #1 │ │ │ │ - addeq r9, fp, r4, rrx │ │ │ │ + addeq r9, fp, r0, ror r0 │ │ │ │ + addeq r9, fp, r4, asr r0 │ │ │ │ tsteq pc, r8, lsr #9 │ │ │ │ @ instruction: 0x011047d0 │ │ │ │ andeq r3, r0, r8, lsl #31 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r9, fp, r8, lsr r2 │ │ │ │ - addeq r9, fp, r8, ror r2 │ │ │ │ + addeq r9, fp, r8, lsr #4 │ │ │ │ + addeq r9, fp, r8, ror #4 │ │ │ │ │ │ │ │ 0030475c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #152] @ 30480c │ │ │ │ @@ -138052,33 +138052,33 @@ │ │ │ │ beq 3047e0 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ add r2, r4, #8 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl b6d180 │ │ │ │ + bl b6d178 │ │ │ │ b 3047e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d088 │ │ │ │ ldr r3, [pc, #44] @ 30481c │ │ │ │ ldr r1, [pc, #44] @ 304820 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - b b6cb14 │ │ │ │ + b b6cb0c │ │ │ │ tsteq r0, r4, lsl #13 │ │ │ │ tsteq pc, r4, lsr r3 @ │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq r8, fp, r0, asr #29 │ │ │ │ + @ instruction: 0x008b8eb0 │ │ │ │ tsteq pc, r0, asr #5 │ │ │ │ - addeq r8, fp, r0, ror #28 │ │ │ │ + addeq r8, fp, r0, asr lr │ │ │ │ │ │ │ │ 00304824 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #296] @ 304964 │ │ │ │ @@ -138101,20 +138101,20 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r8, r5 │ │ │ │ addeq r8, r8, #552 @ 0x228 │ │ │ │ beq 3048a0 │ │ │ │ add r8, r5, #552 @ 0x228 │ │ │ │ mov r0, r8 │ │ │ │ - bl b92f14 │ │ │ │ + bl b92f0c │ │ │ │ cmp r0, #0 │ │ │ │ bne 30491c │ │ │ │ add r1, r5, #728 @ 0x2d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl b9337c │ │ │ │ + bl b93374 │ │ │ │ ldr r3, [r5, #420] @ 0x1a4 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r3, [r5, #560] @ 0x230 │ │ │ │ streq r3, [r5, #544] @ 0x220 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -138123,49 +138123,49 @@ │ │ │ │ ldrb r3, [r5, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 304900 │ │ │ │ ldr r1, [pc, #140] @ 304970 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2eda98 │ │ │ │ ldr r1, [pc, #108] @ 304974 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b6cb14 │ │ │ │ + b b6cb0c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 30495c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3048a0 │ │ │ │ ldr r2, [pc, #60] @ 304978 │ │ │ │ mov r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 988fa0 │ │ │ │ + bl 988f98 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 3048a0 │ │ │ │ bl 27d3dc │ │ │ │ b 304928 │ │ │ │ tsteq r0, r0, asr #11 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - strdeq r7, [fp], r0 │ │ │ │ - addeq r7, fp, r8, ror #6 │ │ │ │ - addeq r7, fp, r4, asr #6 │ │ │ │ + addeq r7, fp, r0, ror #7 │ │ │ │ + addeq r7, fp, r8, asr r3 │ │ │ │ + addeq r7, fp, r4, lsr r3 │ │ │ │ andeq r3, r0, r4, ror lr │ │ │ │ │ │ │ │ 0030497c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -138215,26 +138215,26 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 3049fc │ │ │ │ ldr r1, [pc, #52] @ 304a80 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 304824 │ │ │ │ tsteq r0, r4, ror #8 │ │ │ │ tsteq pc, r4, lsl r1 @ │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq r8, fp, r4, lsr #25 │ │ │ │ + umulleq r8, fp, r4, ip │ │ │ │ ldrsbeq r1, [pc, -r4] │ │ │ │ - addeq r8, fp, ip, ror ip │ │ │ │ + addeq r8, fp, ip, ror #24 │ │ │ │ andeq r1, r0, r8, lsl #28 │ │ │ │ - addeq r8, fp, r0, lsl ip │ │ │ │ + addeq r8, fp, r0, lsl #24 │ │ │ │ │ │ │ │ 00304a84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 304b34 │ │ │ │ @@ -138249,41 +138249,41 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #104 @ 0x68 │ │ │ │ bl 27cd70 │ │ │ │ mov r4, r0 │ │ │ │ - bl b6cfcc │ │ │ │ + bl b6cfc4 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl b6c620 │ │ │ │ + bl b6c618 │ │ │ │ ldr r2, [pc, #80] @ 304b38 │ │ │ │ ldr r1, [pc, #80] @ 304b3c │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r3, #92]! @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ mov r3, r4 │ │ │ │ - bl b6ddb8 │ │ │ │ + bl b6ddb0 │ │ │ │ str r4, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq pc, r4, lsl r0 @ │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - addeq r8, fp, r4, asr #29 │ │ │ │ + @ instruction: 0x008b8eb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r1, #24] │ │ │ │ ldr r2, [pc, #588] @ 304da8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -138383,15 +138383,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ed164 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ mov r0, r6 │ │ │ │ bl 2eda98 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d088 │ │ │ │ ldr r2, [pc, #184] @ 304dc0 │ │ │ │ ldr r3, [pc, #160] @ 304dac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -138433,17 +138433,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ b 304c24 │ │ │ │ @ instruction: 0x01104298 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r0, ror #4 │ │ │ │ - umulleq r8, fp, ip, r6 │ │ │ │ + addeq r8, fp, ip, lsl #13 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq r6, fp, r0, ror #31 │ │ │ │ + ldrdeq r6, [fp], r0 │ │ │ │ ldrsheq r4, [r0, -r4] │ │ │ │ tsteq r0, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #180] @ 304e94 │ │ │ │ @@ -138485,22 +138485,22 @@ │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed2e8 │ │ │ │ ldr r1, [pc, #36] @ 304ea0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2eda98 │ │ │ │ tsteq r0, ip, lsl r0 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq r6, fp, r4, asr #28 │ │ │ │ - ldrdeq r6, [fp], r0 │ │ │ │ + addeq r6, fp, r4, lsr lr │ │ │ │ + addeq r6, fp, r0, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #132] @ 304f40 │ │ │ │ ldr r3, [pc, #132] @ 304f44 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -138831,15 +138831,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bl 2d366c │ │ │ │ b 305278 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, lsr sp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x01103cb0 │ │ │ │ - addeq r8, fp, r4, ror #1 │ │ │ │ + ldrdeq r8, [fp], r4 │ │ │ │ tsteq r0, ip, ror #22 │ │ │ │ tsteq r0, r4, ror #21 │ │ │ │ tsteq r0, ip, lsl #21 │ │ │ │ │ │ │ │ 003053f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -138935,15 +138935,15 @@ │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, lsl #19 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r0, ror #18 │ │ │ │ blne 305574 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - addseq r2, r9, r8, asr #1 │ │ │ │ + ldrheq r2, [r9], r8 │ │ │ │ @ instruction: 0x011038d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldrb r2, [r5, #504] @ 0x1f8 │ │ │ │ @@ -139016,40 +139016,40 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 305718 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 305644 │ │ │ │ ldr r0, [pc, #56] @ 30571c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 305644 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, asr r8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r8, asr #16 │ │ │ │ tsteq r0, r4, lsr #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r0, ror #4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - strdeq r8, [fp], ip │ │ │ │ - addeq r8, fp, r4, lsr r3 │ │ │ │ + addeq r8, fp, ip, ror #5 │ │ │ │ + addeq r8, fp, r4, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r2 │ │ │ │ @@ -139148,29 +139148,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 3059e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 305788 │ │ │ │ ldr r0, [pc, #244] @ 3059ec │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 305788 │ │ │ │ ldr r3, [pc, #224] @ 3059f0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 305858 │ │ │ │ ldr r3, [pc, #188] @ 3059e0 │ │ │ │ @@ -139187,54 +139187,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #132] @ 3059f4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3059f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 305858 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 3059fc │ │ │ │ ldr r0, [pc, #84] @ 305a00 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 305858 │ │ │ │ @ instruction: 0x011036b0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, ip, lsl #13 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ tsteq r0, r8, lsl r6 │ │ │ │ andeq r1, r0, ip, lsr #19 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r8, fp, r4, ror r1 │ │ │ │ - @ instruction: 0x008b81b0 │ │ │ │ + addeq r8, fp, r4, ror #2 │ │ │ │ + addeq r8, fp, r0, lsr #3 │ │ │ │ andeq r7, r0, r4, rrx │ │ │ │ - addeq r8, fp, ip, ror r1 │ │ │ │ - addeq r7, fp, r4, ror r0 │ │ │ │ - addeq r8, fp, r4, asr #2 │ │ │ │ - addeq r7, fp, r0, asr #1 │ │ │ │ + addeq r8, fp, ip, ror #2 │ │ │ │ + addeq r7, fp, r4, rrx │ │ │ │ + addeq r8, fp, r4, lsr r1 │ │ │ │ + strheq r7, [fp], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #592] @ 305c6c │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -139310,28 +139310,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr ip, [pc, #308] @ 305c90 │ │ │ │ ldr r3, [pc, #308] @ 305c94 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 305c98 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 305acc │ │ │ │ ldr r3, [pc, #240] @ 305c84 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 305acc │ │ │ │ ldr r3, [pc, #224] @ 305c88 │ │ │ │ @@ -139349,15 +139349,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr ip, [pc, #164] @ 305c9c │ │ │ │ ldr r3, [pc, #164] @ 305ca0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 305ca4 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -139368,48 +139368,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 305cb0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 305acc │ │ │ │ ldr r0, [pc, #108] @ 305cb4 │ │ │ │ ldr r3, [pc, #108] @ 305cb8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #100] @ 305cbc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 305acc │ │ │ │ @ instruction: 0x011033d4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x011033b0 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ tsteq r0, ip, ror r3 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r7, r0, r4, rrx │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addseq r9, r8, r0, ror #15 │ │ │ │ - addeq r7, fp, r4, lsr #31 │ │ │ │ - umulleq r6, fp, r8, lr │ │ │ │ - addseq r9, r8, r4, asr #14 │ │ │ │ - addeq r7, fp, r0, lsr #30 │ │ │ │ - strdeq r6, [fp], ip │ │ │ │ - addseq r9, r8, r0, lsr #14 │ │ │ │ - ldrdeq r7, [fp], ip │ │ │ │ - addeq r6, fp, r0, asr #28 │ │ │ │ - @ instruction: 0x009896f4 │ │ │ │ - addeq r7, fp, r8, asr #29 │ │ │ │ - addeq r6, fp, r4, lsl lr │ │ │ │ + @ instruction: 0x009897d0 │ │ │ │ + umulleq r7, fp, r4, pc @ │ │ │ │ + addeq r6, fp, r8, lsl #29 │ │ │ │ + addseq r9, r8, r4, lsr r7 │ │ │ │ + addeq r7, fp, r0, lsl pc │ │ │ │ + addeq r6, fp, ip, ror #27 │ │ │ │ + addseq r9, r8, r0, lsl r7 │ │ │ │ + addeq r7, fp, ip, asr #29 │ │ │ │ + addeq r6, fp, r0, lsr lr │ │ │ │ + addseq r9, r8, r4, ror #13 │ │ │ │ + @ instruction: 0x008b7eb8 │ │ │ │ + addeq r6, fp, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r7, r0, #86016 @ 0x15000 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1404] @ 30625c │ │ │ │ @@ -139445,15 +139445,15 @@ │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 305d90 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 99f2f4 │ │ │ │ + bl 99f2ec │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 305f8c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 305f10 │ │ │ │ @@ -139493,23 +139493,23 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 30627c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r5, [r7, #528] @ 0x210 │ │ │ │ bne 305d64 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -139533,24 +139533,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 306284 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 305d90 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 305d64 │ │ │ │ b 305e74 │ │ │ │ @@ -139571,46 +139571,46 @@ │ │ │ │ beq 305fd0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 306288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 305d8c │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl b74668 │ │ │ │ + bl b74660 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 306154 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74ec8 │ │ │ │ + bl b74ec0 │ │ │ │ mvn r4, #0 │ │ │ │ b 305d90 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #712] @ 30628c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 305e50 │ │ │ │ ldr r0, [pc, #696] @ 306290 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 305d8c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ bl 27de80 │ │ │ │ ldr r3, [pc, #616] @ 306268 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -139636,33 +139636,33 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #548] @ 306298 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 30629c │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 305fb0 │ │ │ │ ldr r0, [pc, #504] @ 3062a0 │ │ │ │ mov r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 305d90 │ │ │ │ ldr r3, [pc, #424] @ 306268 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 305fb0 │ │ │ │ ldr r3, [pc, #448] @ 306294 │ │ │ │ @@ -139685,15 +139685,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr ip, [pc, #364] @ 3062a4 │ │ │ │ ldr r3, [pc, #364] @ 3062a8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3062ac │ │ │ │ @@ -139717,88 +139717,88 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #248] @ 3062b0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3062b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 305fa8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #200] @ 3062b8 │ │ │ │ ldr r0, [pc, #200] @ 3062bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 305fa8 │ │ │ │ ldr r3, [pc, #172] @ 3062c0 │ │ │ │ ldr r0, [pc, #172] @ 3062c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 305fb0 │ │ │ │ ldr ip, [pc, #144] @ 3062c8 │ │ │ │ ldr r3, [pc, #144] @ 3062cc │ │ │ │ ldr r0, [pc, #144] @ 3062d0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 305fb0 │ │ │ │ tsteq r0, ip, lsl r1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r4, ror #1 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r4, rrx │ │ │ │ andeq r5, r0, ip, ror #3 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r7, fp, r0, lsr #26 │ │ │ │ - andeq r1, r0, ip, ror r7 │ │ │ │ addeq r7, fp, r0, lsl sp │ │ │ │ - addeq r7, fp, ip, ror ip │ │ │ │ - strdeq r7, [fp], r4 │ │ │ │ - addeq r7, fp, r0, ror ip │ │ │ │ + andeq r1, r0, ip, ror r7 │ │ │ │ + addeq r7, fp, r0, lsl #26 │ │ │ │ + addeq r7, fp, ip, ror #24 │ │ │ │ + addeq r7, fp, r4, ror #23 │ │ │ │ + addeq r7, fp, r0, ror #24 │ │ │ │ andeq r7, r0, r4, rrx │ │ │ │ + @ instruction: 0x008b7ab0 │ │ │ │ + addeq r6, fp, r4, ror r9 │ │ │ │ + umulleq r7, fp, r0, fp │ │ │ │ + @ instruction: 0x009891f4 │ │ │ │ + addeq r7, fp, r4, lsl #20 │ │ │ │ + addeq r6, fp, r8, lsr #17 │ │ │ │ addeq r7, fp, r0, asr #21 │ │ │ │ - addeq r6, fp, r4, lsl #19 │ │ │ │ - addeq r7, fp, r0, lsr #23 │ │ │ │ - addseq r9, r8, r4, lsl #4 │ │ │ │ - addeq r7, fp, r4, lsl sl │ │ │ │ - @ instruction: 0x008b68b8 │ │ │ │ - ldrdeq r7, [fp], r0 │ │ │ │ - addeq r6, fp, ip, lsr #16 │ │ │ │ - umulleq r7, fp, r8, sl │ │ │ │ - addeq r6, fp, r0, lsl #17 │ │ │ │ - addeq r7, fp, r0, lsr #18 │ │ │ │ - addeq r6, fp, ip, asr r8 │ │ │ │ - addseq r9, r8, r0, lsl #2 │ │ │ │ + addeq r6, fp, ip, lsl r8 │ │ │ │ + addeq r7, fp, r8, lsl #21 │ │ │ │ + addeq r6, fp, r0, ror r8 │ │ │ │ addeq r7, fp, r0, lsl r9 │ │ │ │ - addeq r6, fp, r0, lsr r8 │ │ │ │ + addeq r6, fp, ip, asr #16 │ │ │ │ + ldrsheq r9, [r8], r0 │ │ │ │ + addeq r7, fp, r0, lsl #18 │ │ │ │ + addeq r6, fp, r0, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ subs r8, r2, #0 │ │ │ │ ldr r2, [pc, #1716] @ 3069a4 │ │ │ │ ldr r3, [pc, #1716] @ 3069a8 │ │ │ │ @@ -139925,26 +139925,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1200] @ 3069c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 306374 │ │ │ │ ldr r3, [pc, #1188] @ 3069cc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306400 │ │ │ │ ldr r3, [pc, #1156] @ 3069c0 │ │ │ │ @@ -139961,23 +139961,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 3069d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 306400 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306648 │ │ │ │ ldr r3, [pc, #1052] @ 3069d4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -139998,28 +139998,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr ip, [pc, #956] @ 3069d8 │ │ │ │ ldr r3, [pc, #956] @ 3069dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 3069e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed2e8 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed2e8 │ │ │ │ ldr r1, [pc, #892] @ 3069e4 │ │ │ │ @@ -140037,21 +140037,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 3069e8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 306374 │ │ │ │ ldr r0, [pc, #816] @ 3069ec │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 306400 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 27d424 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -140085,29 +140085,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #632] @ 3069f0 │ │ │ │ ldr r2, [pc, #632] @ 3069f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 3069f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3066e8 │ │ │ │ ldr r3, [pc, #508] @ 3069b0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, ip │ │ │ │ bne 30685c │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -140130,27 +140130,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #464] @ 3069fc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 306a00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3066e8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #368] @ 3069d4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3067c0 │ │ │ │ @@ -140169,110 +140169,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #316] @ 306a04 │ │ │ │ ldr r2, [pc, #316] @ 306a08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 306a0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3066e8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 306a10 │ │ │ │ ldr r0, [pc, #264] @ 306a14 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3066e8 │ │ │ │ ldr r0, [pc, #240] @ 306a18 │ │ │ │ ldr r3, [pc, #240] @ 306a1c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 306a20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 306648 │ │ │ │ ldr r1, [pc, #208] @ 306a24 │ │ │ │ ldr r3, [pc, #208] @ 306a28 │ │ │ │ ldr r0, [pc, #208] @ 306a2c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3066e8 │ │ │ │ ldr r1, [pc, #176] @ 306a30 │ │ │ │ ldr r3, [pc, #176] @ 306a34 │ │ │ │ ldr r0, [pc, #176] @ 306a38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3066e8 │ │ │ │ tsteq r0, ip, lsl #22 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, ip, ror #21 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x011029dc │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ andeq r6, r0, r8, ror r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r7, fp, r4, asr #15 │ │ │ │ + @ instruction: 0x008b77b4 │ │ │ │ @ instruction: 0x000044b0 │ │ │ │ - umulleq r6, fp, ip, r5 │ │ │ │ + addeq r6, fp, ip, lsl #11 │ │ │ │ andeq r7, r0, r4, rrx │ │ │ │ - addseq r8, r8, r0, lsr #26 │ │ │ │ - addeq r7, fp, r4, ror #15 │ │ │ │ - addeq r6, fp, r4, asr #7 │ │ │ │ - @ instruction: 0x008b77b0 │ │ │ │ - addeq r7, fp, r0, asr #13 │ │ │ │ - addeq r6, fp, r0, asr #9 │ │ │ │ - addseq r8, r8, r4, asr #23 │ │ │ │ - addeq r7, fp, r4, ror r6 │ │ │ │ - addeq r6, fp, r4, ror #4 │ │ │ │ - addeq r7, fp, ip, lsr #11 │ │ │ │ - @ instruction: 0x008b61b8 │ │ │ │ + addseq r8, r8, r0, lsl sp │ │ │ │ ldrdeq r7, [fp], r4 │ │ │ │ - strdeq r7, [fp], r0 │ │ │ │ - addeq r6, fp, r4, lsl r1 │ │ │ │ - ldrdeq r7, [fp], r0 │ │ │ │ - addeq r6, fp, r4, ror #2 │ │ │ │ - addseq r8, r8, r4, lsl sl │ │ │ │ - ldrdeq r7, [fp], r0 │ │ │ │ - addeq r6, fp, r4, lsr r1 │ │ │ │ - addseq r8, r8, r4, ror #19 │ │ │ │ - umulleq r7, fp, r0, r4 │ │ │ │ - addeq r6, fp, ip, lsl #2 │ │ │ │ - addeq r7, fp, r8, lsl r3 │ │ │ │ - addeq r7, fp, r0, lsr r3 │ │ │ │ - addeq r6, fp, r0, ror #1 │ │ │ │ + @ instruction: 0x008b63b4 │ │ │ │ + addeq r7, fp, r0, lsr #15 │ │ │ │ + @ instruction: 0x008b76b0 │ │ │ │ + @ instruction: 0x008b64b0 │ │ │ │ + @ instruction: 0x00988bb4 │ │ │ │ + addeq r7, fp, r4, ror #12 │ │ │ │ + addeq r6, fp, r4, asr r2 │ │ │ │ + umulleq r7, fp, ip, r5 │ │ │ │ + addeq r6, fp, r8, lsr #3 │ │ │ │ + addeq r7, fp, r4, asr #7 │ │ │ │ + addeq r7, fp, r0, ror #7 │ │ │ │ + addeq r6, fp, r4, lsl #2 │ │ │ │ + addeq r7, fp, r0, asr #9 │ │ │ │ + addeq r6, fp, r4, asr r1 │ │ │ │ + addseq r8, r8, r4, lsl #20 │ │ │ │ + addeq r7, fp, r0, asr #9 │ │ │ │ + addeq r6, fp, r4, lsr #2 │ │ │ │ + @ instruction: 0x009889d4 │ │ │ │ + addeq r7, fp, r0, lsl #9 │ │ │ │ + strdeq r6, [fp], ip │ │ │ │ + addeq r7, fp, r8, lsl #6 │ │ │ │ + addeq r7, fp, r0, lsr #6 │ │ │ │ + ldrdeq r6, [fp], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 306c18 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -140357,57 +140357,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr ip, [pc, #136] @ 306c40 │ │ │ │ ldr r3, [pc, #136] @ 306c44 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 306c48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 306b3c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 306c4c │ │ │ │ ldr r3, [pc, #88] @ 306c50 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 306c54 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 306b3c │ │ │ │ @ instruction: 0x0110239c │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r8, ror r3 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ tsteq r0, r4, asr #6 │ │ │ │ tsteq r0, r4, lsl #6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r7, r0, r4, rrx │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addseq r8, r8, r4, lsl #15 │ │ │ │ - addeq r7, fp, r4, ror r2 │ │ │ │ - addeq r5, fp, r8, lsr #28 │ │ │ │ - addseq r8, r8, r8, asr #14 │ │ │ │ - addeq r7, fp, r0, lsr r2 │ │ │ │ - addeq r5, fp, r8, ror #28 │ │ │ │ + addseq r8, r8, r4, ror r7 │ │ │ │ + addeq r7, fp, r4, ror #4 │ │ │ │ + addeq r5, fp, r8, lsl lr │ │ │ │ + addseq r8, r8, r8, lsr r7 │ │ │ │ + addeq r7, fp, r0, lsr #4 │ │ │ │ + addeq r5, fp, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1720] @ 30732c │ │ │ │ subs r8, r2, #0 │ │ │ │ @@ -140536,26 +140536,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 307350 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 306cf0 │ │ │ │ ldr r3, [pc, #1184] @ 307354 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306d7c │ │ │ │ ldr r3, [pc, #1152] @ 307348 │ │ │ │ @@ -140572,22 +140572,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 307358 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 306d7c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306fd0 │ │ │ │ ldr r3, [pc, #1052] @ 30735c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -140608,28 +140608,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr ip, [pc, #956] @ 307360 │ │ │ │ ldr r3, [pc, #956] @ 307364 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 307368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed2e8 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed2e8 │ │ │ │ ldr r1, [pc, #892] @ 30736c │ │ │ │ @@ -140647,21 +140647,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 307370 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 306cf0 │ │ │ │ ldr r0, [pc, #816] @ 307374 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 306d7c │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 27d424 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -140695,29 +140695,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #632] @ 307378 │ │ │ │ ldr r2, [pc, #632] @ 30737c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 307380 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 307070 │ │ │ │ ldr r2, [pc, #508] @ 307338 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ bne 3071e4 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -140740,27 +140740,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #464] @ 307384 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 307388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 307070 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #368] @ 30735c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 307148 │ │ │ │ @@ -140779,110 +140779,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #316] @ 30738c │ │ │ │ ldr r2, [pc, #316] @ 307390 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 307394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 307070 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 307398 │ │ │ │ ldr r0, [pc, #264] @ 30739c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 307070 │ │ │ │ ldr r0, [pc, #240] @ 3073a0 │ │ │ │ ldr r3, [pc, #240] @ 3073a4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 3073a8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 306fd0 │ │ │ │ ldr r1, [pc, #208] @ 3073ac │ │ │ │ ldr r3, [pc, #208] @ 3073b0 │ │ │ │ ldr r0, [pc, #208] @ 3073b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 307070 │ │ │ │ ldr r1, [pc, #176] @ 3073b8 │ │ │ │ ldr r3, [pc, #176] @ 3073bc │ │ │ │ ldr r0, [pc, #176] @ 3073c0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 307070 │ │ │ │ tsteq r0, r4, lsl #3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r4, ror #2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r0, asr r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r6, [r0], -r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r6, fp, ip, lsr #31 │ │ │ │ + umulleq r6, fp, ip, pc @ │ │ │ │ @ instruction: 0x000044b0 │ │ │ │ - addeq r5, fp, r4, lsl ip │ │ │ │ + addeq r5, fp, r4, lsl #24 │ │ │ │ andeq r7, r0, r4, rrx │ │ │ │ - umullseq r8, r8, r8, r3 @ │ │ │ │ - addeq r6, fp, ip, asr lr │ │ │ │ - addeq r5, fp, ip, lsr sl │ │ │ │ - addeq r6, fp, r8, lsr #28 │ │ │ │ - addeq r6, fp, r8, lsr #29 │ │ │ │ - addeq r5, fp, r8, lsr fp │ │ │ │ - addseq r8, r8, ip, lsr r2 │ │ │ │ - addeq r6, fp, ip, ror #25 │ │ │ │ - ldrdeq r5, [fp], ip │ │ │ │ - umulleq r6, fp, r4, sp │ │ │ │ - addeq r5, fp, r0, lsr r8 │ │ │ │ - addeq r6, fp, ip, asr #20 │ │ │ │ - addeq r6, fp, r8, ror #20 │ │ │ │ - addeq r5, fp, ip, lsl #15 │ │ │ │ - @ instruction: 0x008b6cb8 │ │ │ │ - ldrdeq r5, [fp], ip │ │ │ │ - addseq r8, r8, ip, lsl #1 │ │ │ │ - addeq r6, fp, r8, asr #22 │ │ │ │ - addeq r5, fp, ip, lsr #15 │ │ │ │ - addseq r8, r8, ip, asr r0 │ │ │ │ - addeq r6, fp, r8, lsl #22 │ │ │ │ - addeq r5, fp, r4, lsl #15 │ │ │ │ - umulleq r6, fp, r0, r9 │ │ │ │ - addeq r6, fp, r8, lsr #19 │ │ │ │ - addeq r5, fp, r8, asr r7 │ │ │ │ + addseq r8, r8, r8, lsl #7 │ │ │ │ + addeq r6, fp, ip, asr #28 │ │ │ │ + addeq r5, fp, ip, lsr #20 │ │ │ │ + addeq r6, fp, r8, lsl lr │ │ │ │ + umulleq r6, fp, r8, lr │ │ │ │ + addeq r5, fp, r8, lsr #22 │ │ │ │ + addseq r8, r8, ip, lsr #4 │ │ │ │ + ldrdeq r6, [fp], ip │ │ │ │ + addeq r5, fp, ip, asr #17 │ │ │ │ + addeq r6, fp, r4, lsl #27 │ │ │ │ + addeq r5, fp, r0, lsr #16 │ │ │ │ + addeq r6, fp, ip, lsr sl │ │ │ │ + addeq r6, fp, r8, asr sl │ │ │ │ + addeq r5, fp, ip, ror r7 │ │ │ │ + addeq r6, fp, r8, lsr #25 │ │ │ │ + addeq r5, fp, ip, asr #15 │ │ │ │ + addseq r8, r8, ip, ror r0 │ │ │ │ + addeq r6, fp, r8, lsr fp │ │ │ │ + umulleq r5, fp, ip, r7 │ │ │ │ + addseq r8, r8, ip, asr #32 │ │ │ │ + strdeq r6, [fp], r8 │ │ │ │ + addeq r5, fp, r4, ror r7 │ │ │ │ + addeq r6, fp, r0, lsl #19 │ │ │ │ + umulleq r6, fp, r8, r9 │ │ │ │ + addeq r5, fp, r8, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 3075a0 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -140967,57 +140967,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr ip, [pc, #136] @ 3075c8 │ │ │ │ ldr r3, [pc, #136] @ 3075cc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3075d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3074c4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 3075d4 │ │ │ │ ldr r3, [pc, #88] @ 3075d8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 3075dc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3074c4 │ │ │ │ tsteq r0, r4, lsl sl │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x011019f0 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ @ instruction: 0x011019bc │ │ │ │ tsteq r0, ip, ror r9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r7, r0, r4, rrx │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x00987dfc │ │ │ │ - addeq r6, fp, ip, lsl sl │ │ │ │ - addeq r5, fp, r0, lsr #9 │ │ │ │ - addseq r7, r8, r0, asr #27 │ │ │ │ - ldrdeq r6, [fp], r8 │ │ │ │ - addeq r5, fp, r0, ror #9 │ │ │ │ + addseq r7, r8, ip, ror #27 │ │ │ │ + addeq r6, fp, ip, lsl #20 │ │ │ │ + umulleq r5, fp, r0, r4 │ │ │ │ + @ instruction: 0x00987db0 │ │ │ │ + addeq r6, fp, r8, asr #19 │ │ │ │ + ldrdeq r5, [fp], r0 │ │ │ │ │ │ │ │ 003075e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #140] @ 307684 │ │ │ │ @@ -141045,26 +141045,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r0, r8, r8, asr r6 │ │ │ │ - addeq r6, fp, r4, asr #18 │ │ │ │ - adceq r4, r3, r4, lsr #26 │ │ │ │ - addeq r6, fp, r4, lsr #18 │ │ │ │ + addseq r0, r8, r8, asr #12 │ │ │ │ + addeq r6, fp, r4, lsr r9 │ │ │ │ + adceq r4, r3, r4, lsl sp │ │ │ │ + addeq r6, fp, r4, lsl r9 │ │ │ │ │ │ │ │ 00307694 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -141141,15 +141141,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, #25 │ │ │ │ - bl 988fa0 │ │ │ │ + bl 988f98 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #672] @ 307a84 │ │ │ │ ldr r3, [pc, #656] @ 307a78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -141172,15 +141172,15 @@ │ │ │ │ bhi 307848 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ bne 3079a0 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r8, [r4, #560] @ 0x230 │ │ │ │ - bl b9312c │ │ │ │ + bl b93124 │ │ │ │ ldr r2, [r4, #548] @ 0x224 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 30786c │ │ │ │ cmp r2, r3 │ │ │ │ bhi 3078fc │ │ │ │ mov r2, #0 │ │ │ │ @@ -141244,24 +141244,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 307a9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 30786c │ │ │ │ ldr r2, [pc, #228] @ 307a8c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 307848 │ │ │ │ @@ -141284,54 +141284,54 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 307aa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 307848 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 307aa8 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 30786c │ │ │ │ ldr r0, [pc, #76] @ 307aac │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 307848 │ │ │ │ tsteq r0, ip, asr #13 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x011016b4 │ │ │ │ andeq r3, r0, r4, ror lr │ │ │ │ tsteq r0, r8, lsl r6 │ │ │ │ tsteq r0, r4, lsr r5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r2, r0, r8, asr #1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrdeq r3, [fp], ip │ │ │ │ + addeq r3, fp, ip, asr #31 │ │ │ │ andeq r2, r0, r8, lsr #30 │ │ │ │ - umulleq r3, fp, r0, lr │ │ │ │ - umulleq r3, fp, r8, pc @ │ │ │ │ - @ instruction: 0x008b3eb4 │ │ │ │ + addeq r3, fp, r0, lsl #29 │ │ │ │ + addeq r3, fp, r8, lsl #31 │ │ │ │ + addeq r3, fp, r4, lsr #29 │ │ │ │ │ │ │ │ 00307ab0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-48] @ 0xffffffd0 │ │ │ │ @@ -141390,19 +141390,19 @@ │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ bl 27e594 │ │ │ │ cmp r0, r6 │ │ │ │ bne 307bcc │ │ │ │ add r7, r7, #584 @ 0x248 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r0, r7 │ │ │ │ - bl b92ef4 │ │ │ │ + bl b92eec │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ - bl b930dc │ │ │ │ + bl b930d4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 307b30 │ │ │ │ mov r2, r6 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecf70 │ │ │ │ b 307b30 │ │ │ │ @@ -141434,44 +141434,44 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 9812c8 │ │ │ │ + bl 9812c0 │ │ │ │ ldr r8, [pc, #2736] @ 308714 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 307ea8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 307c90 │ │ │ │ ldr r0, [pc, #2712] @ 308718 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cde8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b272ec │ │ │ │ + bl b272e4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, sl │ │ │ │ - bl 9812d8 │ │ │ │ + bl 9812d0 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 307f8c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 307e9c │ │ │ │ ldr r0, [pc, #2656] @ 30871c │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cde8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b272ec │ │ │ │ + bl b272e4 │ │ │ │ add r7, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [pc, #2628] @ 308720 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #4 │ │ │ │ add fp, r7, #500 @ 0x1f4 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -141495,15 +141495,15 @@ │ │ │ │ bne 307d44 │ │ │ │ ldr r3, [pc, #2536] @ 308724 │ │ │ │ ldr r2, [r7, #476] @ 0x1dc │ │ │ │ cmp r2, r3 │ │ │ │ beq 308094 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 9812c8 │ │ │ │ + bl 9812c0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ beq 307d68 │ │ │ │ ldr r3, [r0] │ │ │ │ subs r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r7, #504] @ 0x1f8 │ │ │ │ @@ -141512,15 +141512,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 9812c8 │ │ │ │ + bl 9812c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 307da8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 307fd4 │ │ │ │ ldr r3, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #19 │ │ │ │ @@ -141579,29 +141579,29 @@ │ │ │ │ bl 2eda98 │ │ │ │ ldr r1, [pc, #2220] @ 308738 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ed090 │ │ │ │ b 307ee0 │ │ │ │ - bl b272ec │ │ │ │ + bl b272e4 │ │ │ │ mov r9, #0 │ │ │ │ b 307cd0 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r4, [r3, #472] @ 0x1d8 │ │ │ │ - bl b74668 │ │ │ │ + bl b74660 │ │ │ │ ldr r3, [pc, #2164] @ 308734 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 30818c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b74ec8 │ │ │ │ + bl b74ec0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ecfc0 │ │ │ │ ldr r2, [pc, #2132] @ 30873c │ │ │ │ ldr r3, [pc, #2084] @ 308710 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -141642,15 +141642,15 @@ │ │ │ │ bne 308350 │ │ │ │ mov r0, fp │ │ │ │ bl 27f224 │ │ │ │ b 307f4c │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r9, [r3, #472] @ 0x1d8 │ │ │ │ - bl b74668 │ │ │ │ + bl b74660 │ │ │ │ ldr r3, [pc, #1936] @ 308734 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 308498 │ │ │ │ mov r0, r4 │ │ │ │ @@ -141691,33 +141691,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #1764] @ 30874c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1732] @ 308750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 307f80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 99db78 │ │ │ │ + bl 99db70 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3083e0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ mov r1, #100 @ 0x64 │ │ │ │ @@ -141753,27 +141753,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #1524] @ 308754 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 308758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 307f80 │ │ │ │ ldr r3, [pc, #1452] @ 308740 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 307ed0 │ │ │ │ ldr r3, [pc, #1436] @ 308744 │ │ │ │ @@ -141789,27 +141789,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #1388] @ 30875c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 308760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 307ed0 │ │ │ │ ldr r3, [pc, #1344] @ 308764 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 308528 │ │ │ │ ldr r3, [pc, #1292] @ 308744 │ │ │ │ @@ -141825,23 +141825,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1236] @ 308768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 307e48 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -141864,29 +141864,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #1104] @ 30876c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #1092] @ 308770 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 308774 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 307f80 │ │ │ │ ldr r3, [pc, #1000] @ 308740 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 307f80 │ │ │ │ ldr r3, [pc, #984] @ 308744 │ │ │ │ @@ -141902,31 +141902,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #964] @ 308778 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 30877c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 307f80 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl b74668 │ │ │ │ + bl b74660 │ │ │ │ ldr r3, [pc, #832] @ 308734 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 307f80 │ │ │ │ ldr r3, [pc, #820] @ 308740 │ │ │ │ @@ -141948,27 +141948,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #788] @ 308780 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 308784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 307f80 │ │ │ │ ldr r3, [pc, #672] @ 308740 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 307fb4 │ │ │ │ ldr r3, [pc, #656] @ 308744 │ │ │ │ @@ -141984,27 +141984,27 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #652] @ 308788 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 30878c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 307fb4 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 307e48 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ b 3082b8 │ │ │ │ ldr r3, [pc, #508] @ 308740 │ │ │ │ @@ -142024,162 +142024,162 @@ │ │ │ │ beq 30864c │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #500] @ 308790 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 308794 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 307f4c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #452] @ 308798 │ │ │ │ ldr r0, [pc, #452] @ 30879c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 307ed0 │ │ │ │ ldr r0, [pc, #428] @ 3087a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 308298 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #404] @ 3087a4 │ │ │ │ ldr r0, [pc, #404] @ 3087a8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 307fb4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #376] @ 3087ac │ │ │ │ ldr r0, [pc, #376] @ 3087b0 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 307f80 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #348] @ 3087b4 │ │ │ │ ldr r0, [pc, #348] @ 3087b8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 307f4c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #320] @ 3087bc │ │ │ │ ldr r0, [pc, #320] @ 3087c0 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 307f80 │ │ │ │ ldr r3, [pc, #296] @ 3087c4 │ │ │ │ ldr r0, [pc, #296] @ 3087c8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #288] @ 3087cc │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 307f80 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #256] @ 3087d0 │ │ │ │ ldr r0, [pc, #256] @ 3087d4 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 307f80 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #228] @ 3087d8 │ │ │ │ ldr r0, [pc, #228] @ 3087dc │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 307f80 │ │ │ │ @ instruction: 0x011011f0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x0110119c │ │ │ │ - addeq r6, fp, r0, lsr r3 │ │ │ │ - strdeq r6, [fp], r4 │ │ │ │ - addseq pc, r8, r0, lsl #18 │ │ │ │ + addeq r6, fp, r0, lsr #6 │ │ │ │ + addeq r6, fp, r4, ror #5 │ │ │ │ + @ instruction: 0x0098f8f0 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r8, r1, r0, lsr #13 │ │ │ │ - addseq r7, r8, r0, asr #10 │ │ │ │ - addseq r4, r9, ip, asr sp │ │ │ │ + addseq r7, r8, r0, lsr r5 │ │ │ │ + addseq r4, r9, ip, asr #26 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0xffffdb70 │ │ │ │ tsteq r0, r4, lsl pc │ │ │ │ andeq r7, r0, r4, rrx │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - strdeq r5, [fp], r8 │ │ │ │ - addeq r4, fp, ip, ror r9 │ │ │ │ - addeq r5, fp, r0, asr #29 │ │ │ │ - addeq r4, fp, r4, lsl #17 │ │ │ │ - addeq r5, fp, r8, asr #27 │ │ │ │ - strdeq r4, [fp], r4 @ │ │ │ │ + addeq r5, fp, r8, ror #31 │ │ │ │ + addeq r4, fp, ip, ror #18 │ │ │ │ + @ instruction: 0x008b5eb0 │ │ │ │ + addeq r4, fp, r4, ror r8 │ │ │ │ + @ instruction: 0x008b5db8 │ │ │ │ + addeq r4, fp, r4, ror #15 │ │ │ │ andeq r5, r0, ip, lsl #14 │ │ │ │ - addeq r5, fp, ip, ror #27 │ │ │ │ - addseq r7, r8, r0, lsr #32 │ │ │ │ - addeq r5, fp, r4, ror #27 │ │ │ │ - addeq r4, fp, r0, asr #13 │ │ │ │ - addeq r5, fp, ip, lsl #25 │ │ │ │ - addeq r4, fp, r0, lsr r6 │ │ │ │ - umulleq r5, fp, r8, fp │ │ │ │ - addeq r4, fp, r8, ror r5 │ │ │ │ + ldrdeq r5, [fp], ip │ │ │ │ + addseq r7, r8, r0, lsl r0 │ │ │ │ ldrdeq r5, [fp], r4 │ │ │ │ - addeq r4, fp, r8, ror #9 │ │ │ │ - addeq r5, fp, ip, asr #20 │ │ │ │ - addeq r4, fp, r8, asr #8 │ │ │ │ - addeq r5, fp, r4, ror #19 │ │ │ │ - umulleq r4, fp, r4, r4 │ │ │ │ - ldrdeq r5, [fp], r8 │ │ │ │ - addeq r5, fp, r0, asr #19 │ │ │ │ - addeq r4, fp, ip, asr r4 │ │ │ │ - addeq r5, fp, r8, lsl #20 │ │ │ │ + @ instruction: 0x008b46b0 │ │ │ │ + addeq r5, fp, ip, ror ip │ │ │ │ + addeq r4, fp, r0, lsr #12 │ │ │ │ + addeq r5, fp, r8, lsl #23 │ │ │ │ + addeq r4, fp, r8, ror #10 │ │ │ │ + addeq r5, fp, r4, asr #21 │ │ │ │ + ldrdeq r4, [fp], r8 │ │ │ │ + addeq r5, fp, ip, lsr sl │ │ │ │ addeq r4, fp, r8, lsr r4 │ │ │ │ - umulleq r5, fp, r0, r9 │ │ │ │ - addeq r4, fp, r4, lsl r4 │ │ │ │ - addeq r5, fp, r0, ror #19 │ │ │ │ - strdeq r4, [fp], r0 │ │ │ │ - addseq r6, r8, r0, lsr #25 │ │ │ │ - addeq r4, fp, r4, asr #7 │ │ │ │ - addeq r5, fp, r4, ror #20 │ │ │ │ - addeq r5, fp, r0, lsr r9 │ │ │ │ - umulleq r4, fp, ip, r3 │ │ │ │ - addeq r5, fp, r8, lsr #18 │ │ │ │ - addeq r4, fp, r8, ror r3 │ │ │ │ + ldrdeq r5, [fp], r4 │ │ │ │ + addeq r4, fp, r4, lsl #9 │ │ │ │ + addeq r5, fp, r8, asr #21 │ │ │ │ + @ instruction: 0x008b59b0 │ │ │ │ + addeq r4, fp, ip, asr #8 │ │ │ │ + strdeq r5, [fp], r8 │ │ │ │ + addeq r4, fp, r8, lsr #8 │ │ │ │ + addeq r5, fp, r0, lsl #19 │ │ │ │ + addeq r4, fp, r4, lsl #8 │ │ │ │ + ldrdeq r5, [fp], r0 │ │ │ │ + addeq r4, fp, r0, ror #7 │ │ │ │ + umullseq r6, r8, r0, ip │ │ │ │ + @ instruction: 0x008b43b4 │ │ │ │ + addeq r5, fp, r4, asr sl │ │ │ │ + addeq r5, fp, r0, lsr #18 │ │ │ │ + addeq r4, fp, ip, lsl #7 │ │ │ │ + addeq r5, fp, r8, lsl r9 │ │ │ │ + addeq r4, fp, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r6, [r0] │ │ │ │ @@ -142222,15 +142222,15 @@ │ │ │ │ cmp r1, #2 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r4, r3 │ │ │ │ beq 3088b4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3088ac │ │ │ │ pop {r4, lr} │ │ │ │ - b b64a24 │ │ │ │ + b b64a1c │ │ │ │ pop {r4, lr} │ │ │ │ b 27f11c │ │ │ │ bl 27ee40 │ │ │ │ b 30889c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -142328,18 +142328,18 @@ │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 308928 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r0, lsr #10 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, ip, asr #9 │ │ │ │ - addeq r5, fp, ip, lsr #15 │ │ │ │ umulleq r5, fp, ip, r7 │ │ │ │ - addeq r5, fp, r8, lsl #15 │ │ │ │ + addeq r5, fp, ip, lsl #15 │ │ │ │ addeq r5, fp, r8, ror r7 │ │ │ │ + addeq r5, fp, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #380] @ 308bf8 │ │ │ │ ldr r3, [pc, #380] @ 308bfc │ │ │ │ @@ -142437,18 +142437,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 308aa8 │ │ │ │ b 308ad8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r0, lsl #7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, ip, lsl r3 │ │ │ │ - addeq r5, fp, r4, lsl r6 │ │ │ │ - addeq r5, fp, r4, ror #11 │ │ │ │ - @ instruction: 0x008b55b4 │ │ │ │ - addeq r5, fp, r4, asr r5 │ │ │ │ + addeq r5, fp, r4, lsl #12 │ │ │ │ + ldrdeq r5, [fp], r4 │ │ │ │ + addeq r5, fp, r4, lsr #11 │ │ │ │ + addeq r5, fp, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -142533,25 +142533,25 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r1, [pc, #968] @ 30913c │ │ │ │ cmp r7, #0 │ │ │ │ cmpne r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r7, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl b785b8 │ │ │ │ + bl b785b0 │ │ │ │ ldr r1, [pc, #944] @ 309140 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b785b8 │ │ │ │ + bl b785b0 │ │ │ │ ldr r1, [pc, #928] @ 309144 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b785b8 │ │ │ │ + bl b785b0 │ │ │ │ cmp r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 309074 │ │ │ │ ldr r1, [pc, #900] @ 309148 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27ea50 │ │ │ │ @@ -142589,32 +142589,32 @@ │ │ │ │ tst r3, #40 @ 0x28 │ │ │ │ beq 308f64 │ │ │ │ ldr r1, [pc, #764] @ 309154 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b788dc │ │ │ │ + bl b788d4 │ │ │ │ ldr r7, [pc, #744] @ 309158 │ │ │ │ ldr r1, [pc, #744] @ 30915c │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #560] @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ - bl b788dc │ │ │ │ + bl b788d4 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ bl 27f380 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ ldr r2, [pc, #684] @ 309160 │ │ │ │ ldr r3, [pc, #632] @ 309130 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -142656,33 +142656,33 @@ │ │ │ │ bne 308de8 │ │ │ │ bic r6, r6, #1024 @ 0x400 │ │ │ │ orr r6, r6, #512 @ 0x200 │ │ │ │ b 308e20 │ │ │ │ ldr r1, [pc, #516] @ 309170 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b78550 │ │ │ │ + bl b78548 │ │ │ │ cmp r0, #0 │ │ │ │ bne 309008 │ │ │ │ ldr r1, [pc, #496] @ 309174 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b78550 │ │ │ │ + bl b78548 │ │ │ │ cmp r0, #0 │ │ │ │ beq 308e94 │ │ │ │ ldr ip, [pc, #476] @ 309178 │ │ │ │ ldr r3, [pc, #476] @ 30917c │ │ │ │ ldr r1, [pc, #476] @ 309180 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mvn r6, #0 │ │ │ │ b 308ea0 │ │ │ │ ldr r1, [pc, #440] @ 309184 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27ea50 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -142703,125 +142703,125 @@ │ │ │ │ ldr r1, [pc, #380] @ 309194 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #376] @ 309198 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 308fbc │ │ │ │ ldr r1, [pc, #352] @ 30919c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74408 │ │ │ │ + bl b74400 │ │ │ │ b 308fbc │ │ │ │ ldr ip, [pc, #336] @ 3091a0 │ │ │ │ ldr r3, [pc, #336] @ 3091a4 │ │ │ │ ldr r1, [pc, #336] @ 3091a8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #332] @ 3091ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 308fbc │ │ │ │ ldr r0, [pc, #308] @ 3091b0 │ │ │ │ ldr r3, [pc, #308] @ 3091b4 │ │ │ │ ldr r1, [pc, #308] @ 3091b8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1504 @ 0x5e0 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r1, [pc, #280] @ 3091bc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b744a4 │ │ │ │ + bl b7449c │ │ │ │ b 308fbc │ │ │ │ ldr r1, [pc, #264] @ 3091c0 │ │ │ │ ldr r3, [pc, #264] @ 3091c4 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #256] @ 3091c8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #252] @ 3091cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r1, [pc, #240] @ 3091d0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b744a4 │ │ │ │ + bl b7449c │ │ │ │ b 308fbc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #220] @ 3091d4 │ │ │ │ ldr r3, [pc, #220] @ 3091d8 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #212] @ 3091dc │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #208] @ 3091e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r1, [pc, #196] @ 3091e4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b744a4 │ │ │ │ + bl b7449c │ │ │ │ b 308fbc │ │ │ │ tsteq r0, ip, asr #1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r0, lsr #1 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - addeq r5, fp, r0, lsl #8 │ │ │ │ - @ instruction: 0x009452f8 │ │ │ │ - addeq r5, fp, r8, ror #7 │ │ │ │ - addseq r5, r4, r4, asr #1 │ │ │ │ - addeq r5, fp, r4, ror r4 │ │ │ │ + strdeq r5, [fp], r0 │ │ │ │ + addseq r5, r4, r8, ror #5 │ │ │ │ + ldrdeq r5, [fp], r8 │ │ │ │ + ldrheq r5, [r4], r4 │ │ │ │ addeq r5, fp, r4, ror #8 │ │ │ │ - umulleq r5, fp, r8, r4 │ │ │ │ - strdeq r0, [r0], -pc @ │ │ │ │ + addeq r5, fp, r4, asr r4 │ │ │ │ addeq r5, fp, r8, lsl #9 │ │ │ │ + strdeq r0, [r0], -pc @ │ │ │ │ + addeq r5, fp, r8, ror r4 │ │ │ │ tstpeq pc, r8, asr #30 @ p-variant is OBSOLETE │ │ │ │ - addeq r5, fp, r0, lsr #6 │ │ │ │ addeq r5, fp, r0, lsl r3 │ │ │ │ - addeq r3, ip, ip, lsl r7 │ │ │ │ - addeq r5, fp, r8, lsl #7 │ │ │ │ + addeq r5, fp, r0, lsl #6 │ │ │ │ + addeq r3, ip, ip, lsl #14 │ │ │ │ addeq r5, fp, r8, ror r3 │ │ │ │ - umulleq r5, fp, r4, r3 │ │ │ │ - adceq r3, r3, r4, ror #7 │ │ │ │ - addeq r5, fp, ip, ror #3 │ │ │ │ - addeq r5, fp, r8, lsr #5 │ │ │ │ - addeq r5, fp, r4, asr #4 │ │ │ │ - strdeq r5, [fp], r0 │ │ │ │ - adceq r3, r3, ip, ror #6 │ │ │ │ - addeq r5, fp, r4, ror r1 │ │ │ │ + addeq r5, fp, r8, ror #6 │ │ │ │ + addeq r5, fp, r4, lsl #7 │ │ │ │ + ldrdeq r3, [r3], r4 @ │ │ │ │ + ldrdeq r5, [fp], ip │ │ │ │ + umulleq r5, fp, r8, r2 │ │ │ │ + addeq r5, fp, r4, lsr r2 │ │ │ │ + addeq r5, fp, r0, ror #5 │ │ │ │ + adceq r3, r3, ip, asr r3 │ │ │ │ + addeq r5, fp, r4, ror #2 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - umulleq r5, fp, r4, r2 │ │ │ │ - addseq r3, r4, r8, ror #13 │ │ │ │ - adceq r3, r3, ip, lsr #6 │ │ │ │ - addeq r5, fp, r4, lsr r1 │ │ │ │ - andeq r0, r0, fp, lsl #12 │ │ │ │ - addeq r5, fp, r8, lsr #2 │ │ │ │ - adceq r3, r3, r0, lsl #6 │ │ │ │ - addeq r5, fp, r4, lsl #2 │ │ │ │ + addeq r5, fp, r4, lsl #5 │ │ │ │ + @ instruction: 0x009436d8 │ │ │ │ + adceq r3, r3, ip, lsl r3 │ │ │ │ addeq r5, fp, r4, lsr #2 │ │ │ │ - addeq r5, fp, r4, asr #3 │ │ │ │ - @ instruction: 0x00a332bc │ │ │ │ - addeq r5, fp, r4, asr #1 │ │ │ │ + andeq r0, r0, fp, lsl #12 │ │ │ │ + addeq r5, fp, r8, lsl r1 │ │ │ │ + strdeq r3, [r3], r0 @ │ │ │ │ + strdeq r5, [fp], r4 │ │ │ │ + addeq r5, fp, r4, lsl r1 │ │ │ │ + @ instruction: 0x008b51b4 │ │ │ │ + adceq r3, r3, ip, lsr #5 │ │ │ │ + strheq r5, [fp], r4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x008b51bc │ │ │ │ - addeq r5, fp, r4, asr #2 │ │ │ │ - adceq r3, r3, ip, ror r2 │ │ │ │ - addeq r5, fp, r4, lsl #1 │ │ │ │ + addeq r5, fp, ip, lsr #3 │ │ │ │ + addeq r5, fp, r4, lsr r1 │ │ │ │ + adceq r3, r3, ip, ror #4 │ │ │ │ + addeq r5, fp, r4, ror r0 │ │ │ │ andeq r0, r0, pc, ror #11 │ │ │ │ - addeq r5, fp, r8, lsr #1 │ │ │ │ + umulleq r5, fp, r8, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #524] @ 30940c │ │ │ │ ldr r3, [pc, #524] @ 309410 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -142926,15 +142926,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #156] @ 309448 │ │ │ │ - bl b74aec │ │ │ │ + bl b74ae4 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d088 │ │ │ │ mvn r0, #0 │ │ │ │ b 3092d4 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #132] @ 30944c │ │ │ │ ldr r3, [pc, #132] @ 309450 │ │ │ │ @@ -142946,15 +142946,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #1424 @ 0x590 │ │ │ │ - bl b74aec │ │ │ │ + bl b74ae4 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 27dacc │ │ │ │ b 3093ac │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [pc, -ip] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabteq pc, ip, fp, pc @ │ │ │ │ @@ -142963,21 +142963,21 @@ │ │ │ │ andeq lr, r0, r3, asr pc │ │ │ │ andeq r5, r0, r8, asr #32 │ │ │ │ tstpeq pc, r0, lsr #22 @ p-variant is OBSOLETE │ │ │ │ stmdapl r6, {r1, r6, r8, r9, ip, lr}^ │ │ │ │ andeq r1, r0, r4, ror #3 │ │ │ │ andeq r2, r0, ip, asr sp │ │ │ │ andeq r2, r0, r0, lsr #10 │ │ │ │ - addeq r5, fp, r8 │ │ │ │ - adceq r3, r3, r0 │ │ │ │ - addeq r4, fp, r0, lsl #28 │ │ │ │ + strdeq r4, [fp], r8 │ │ │ │ + strdeq r2, [r3], r0 @ │ │ │ │ + strdeq r4, [fp], r0 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ - addeq r4, fp, ip, asr #31 │ │ │ │ - adceq r2, r3, ip, lsr #31 │ │ │ │ - @ instruction: 0x008b4db0 │ │ │ │ + @ instruction: 0x008b4fbc │ │ │ │ + umlaleq r2, r3, ip, pc @ │ │ │ │ + addeq r4, fp, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r5, r1 │ │ │ │ tst r0, #32 │ │ │ │ @@ -143131,27 +143131,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 30970c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #1264 @ 0x4f0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addeq r4, fp, r0, lsr pc │ │ │ │ - addeq r4, fp, r0, lsl #30 │ │ │ │ - umullseq fp, r5, r4, r4 │ │ │ │ - addseq r5, r9, r0, ror r9 │ │ │ │ - @ instruction: 0x0095d1f4 │ │ │ │ - addeq r4, fp, r4, ror sp │ │ │ │ - adceq r2, r3, r8, ror #25 │ │ │ │ - addeq r4, fp, ip, ror #21 │ │ │ │ - addeq r4, fp, r8, lsr sp │ │ │ │ + addeq r4, fp, r0, lsr #30 │ │ │ │ + strdeq r4, [fp], r0 │ │ │ │ + addseq fp, r5, r4, lsl #9 │ │ │ │ + addseq r5, r9, r0, ror #18 │ │ │ │ + addseq sp, r5, r4, ror #3 │ │ │ │ + addeq r4, fp, r4, ror #26 │ │ │ │ + ldrdeq r2, [r3], r8 @ │ │ │ │ + ldrdeq r4, [fp], ip │ │ │ │ + addeq r4, fp, r8, lsr #26 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - adceq r2, r3, r4, asr #25 │ │ │ │ - addeq r4, fp, ip, asr #21 │ │ │ │ - addeq r4, fp, r8, lsl sp │ │ │ │ + @ instruction: 0x00a32cb4 │ │ │ │ + @ instruction: 0x008b4abc │ │ │ │ + addeq r4, fp, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #156] @ 3097c4 │ │ │ │ ldr r9, [pc, #156] @ 3097c8 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -143189,16 +143189,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #18] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + addeq r4, fp, r0, lsl #25 │ │ │ │ umulleq r4, fp, r0, ip │ │ │ │ - addeq r4, fp, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r0, #32 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -143265,16 +143265,16 @@ │ │ │ │ bl 27dacc │ │ │ │ str r7, [r9] │ │ │ │ subs r7, r7, #2 │ │ │ │ movne r7, #1 │ │ │ │ ands r7, r7, sl, lsr #31 │ │ │ │ beq 3097f8 │ │ │ │ b 30987c │ │ │ │ - @ instruction: 0x008b4bb8 │ │ │ │ - strdeq r4, [fp], ip │ │ │ │ + addeq r4, fp, r8, lsr #23 │ │ │ │ + addeq r4, fp, ip, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #356] @ 309a78 │ │ │ │ ldrb r3, [r2] │ │ │ │ mov r4, r2 │ │ │ │ @@ -143354,29 +143354,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 3087e0 │ │ │ │ b 309960 │ │ │ │ ldr r1, [pc, #64] @ 309a90 │ │ │ │ ldr r0, [pc, #64] @ 309a94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75a94 │ │ │ │ + bl b75a8c │ │ │ │ mov r0, r5 │ │ │ │ bl 27dacc │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ b 309960 │ │ │ │ bl 27f9e4 │ │ │ │ smlatteq pc, r0, r4, pc @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ andeq r8, r0, r1, asr #22 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ @ instruction: 0x010ff490 │ │ │ │ - @ instruction: 0x008b49b0 │ │ │ │ + addeq r4, fp, r0, lsr #19 │ │ │ │ tsteq lr, r0, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -143659,38 +143659,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 309f7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tstpeq pc, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r2, lr, r8, asr #15 │ │ │ │ - @ instruction: 0x008b48b0 │ │ │ │ - addeq r4, fp, r8, lsr #18 │ │ │ │ - addeq r4, fp, r0, lsr r9 │ │ │ │ - addeq r4, fp, r0, lsl r9 │ │ │ │ - addeq r4, fp, r4, ror #17 │ │ │ │ - addseq sl, lr, ip, asr #28 │ │ │ │ - @ instruction: 0x008b47b8 │ │ │ │ + @ instruction: 0x008e27b8 │ │ │ │ + addeq r4, fp, r0, lsr #17 │ │ │ │ + addeq r4, fp, r8, lsl r9 │ │ │ │ + addeq r4, fp, r0, lsr #18 │ │ │ │ + addeq r4, fp, r0, lsl #18 │ │ │ │ + ldrdeq r4, [fp], r4 @ │ │ │ │ + addseq sl, lr, ip, lsr lr │ │ │ │ addeq r4, fp, r8, lsr #15 │ │ │ │ umulleq r4, fp, r8, r7 │ │ │ │ addeq r4, fp, r8, lsl #15 │ │ │ │ + addeq r4, fp, r8, ror r7 │ │ │ │ tstpeq pc, r4, ror r0 @ p-variant is OBSOLETE @ │ │ │ │ - @ instruction: 0x009eacb0 │ │ │ │ - addeq r4, fp, r4, asr #11 │ │ │ │ - umulleq r4, fp, r8, r5 │ │ │ │ - addeq r4, fp, ip, ror #10 │ │ │ │ - addeq r2, lr, r4, ror r4 │ │ │ │ - addseq sl, lr, ip, lsl ip │ │ │ │ - @ instruction: 0x00a324b0 │ │ │ │ - @ instruction: 0x008b42b8 │ │ │ │ - addeq r4, fp, r4, asr #11 │ │ │ │ - adceq r2, r3, ip, lsl #9 │ │ │ │ - umulleq r4, fp, r0, r2 │ │ │ │ - addeq r4, fp, ip, lsr #11 │ │ │ │ + addseq sl, lr, r0, lsr #25 │ │ │ │ + @ instruction: 0x008b45b4 │ │ │ │ + addeq r4, fp, r8, lsl #11 │ │ │ │ + addeq r4, fp, ip, asr r5 │ │ │ │ + addeq r2, lr, r4, ror #8 │ │ │ │ + addseq sl, lr, ip, lsl #24 │ │ │ │ + adceq r2, r3, r0, lsr #9 │ │ │ │ + addeq r4, fp, r8, lsr #5 │ │ │ │ + @ instruction: 0x008b45b4 │ │ │ │ + adceq r2, r3, ip, ror r4 │ │ │ │ + addeq r4, fp, r0, lsl #5 │ │ │ │ + umulleq r4, fp, ip, r5 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #340] @ 30a0f0 │ │ │ │ @@ -143780,15 +143780,15 @@ │ │ │ │ str r3, [r0] │ │ │ │ b 30a014 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r0, ror #28 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ eoreq r8, r0, r0, lsl #18 │ │ │ │ ldrdeq lr, [pc, -ip] │ │ │ │ - addeq r4, fp, r0, ror #8 │ │ │ │ + addeq r4, fp, r0, asr r4 │ │ │ │ │ │ │ │ 0030a104 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ @@ -143867,15 +143867,15 @@ │ │ │ │ beq 30a2c4 │ │ │ │ mov r5, r8 │ │ │ │ b 30a17c │ │ │ │ ldr r1, [pc, #360] @ 30a3b4 │ │ │ │ ldr r0, [pc, #360] @ 30a3b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75a94 │ │ │ │ + bl b75a8c │ │ │ │ mov r0, r4 │ │ │ │ bl 27dacc │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ mov r5, r8 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -143955,23 +143955,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ bl 27f9e4 │ │ │ │ ldrdeq lr, [pc, -r8] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x008b41b4 │ │ │ │ + addeq r4, fp, r4, lsr #3 │ │ │ │ tsteq lr, r4, ror #16 │ │ │ │ tsteq pc, r0, ror fp @ │ │ │ │ - adceq r2, r3, ip, lsl r0 │ │ │ │ - addeq r3, fp, r4, lsr #28 │ │ │ │ - @ instruction: 0x008b41b4 │ │ │ │ - strdeq r1, [r3], r8 @ │ │ │ │ - addeq r3, fp, r0, lsl #28 │ │ │ │ - addeq r4, fp, ip, ror r1 │ │ │ │ + adceq r2, r3, ip │ │ │ │ + addeq r3, fp, r4, lsl lr │ │ │ │ + addeq r4, fp, r4, lsr #3 │ │ │ │ + adceq r1, r3, r8, ror #31 │ │ │ │ + strdeq r3, [fp], r0 │ │ │ │ + addeq r4, fp, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -144147,16 +144147,16 @@ │ │ │ │ str r7, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r3, fp, r4, asr #27 │ │ │ │ - umulleq r3, fp, r4, sp │ │ │ │ + @ instruction: 0x008b3db4 │ │ │ │ + addeq r3, fp, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -144315,18 +144315,18 @@ │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 27dacc │ │ │ │ str r5, [r4] │ │ │ │ b 30a748 │ │ │ │ - addeq r3, fp, r0, asr #25 │ │ │ │ - @ instruction: 0x008b3cb8 │ │ │ │ - addeq r3, fp, r0, lsr #23 │ │ │ │ - addeq r3, fp, r4, asr fp │ │ │ │ + @ instruction: 0x008b3cb0 │ │ │ │ + addeq r3, fp, r8, lsr #25 │ │ │ │ + umulleq r3, fp, r0, fp │ │ │ │ + addeq r3, fp, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #264] @ 30aa88 │ │ │ │ ldr r3, [pc, #264] @ 30aa8c │ │ │ │ @@ -144522,16 +144522,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 27f7d0 │ │ │ │ str r8, [r4] │ │ │ │ b 30ab68 │ │ │ │ bl 309a98 │ │ │ │ mov r5, r0 │ │ │ │ b 30abf8 │ │ │ │ - addeq r3, fp, ip, ror #17 │ │ │ │ - @ instruction: 0x008b38b8 │ │ │ │ + ldrdeq r3, [fp], ip │ │ │ │ + addeq r3, fp, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #992] @ 30b094 │ │ │ │ mov r4, r3 │ │ │ │ @@ -144757,15 +144757,15 @@ │ │ │ │ beq 30ae34 │ │ │ │ b 30afbc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #116] @ 30b0a8 │ │ │ │ ldr r0, [pc, #116] @ 30b0ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75a94 │ │ │ │ + bl b75a8c │ │ │ │ mov r0, r5 │ │ │ │ bl 27dacc │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov r3, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -144781,20 +144781,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 30b0b0 │ │ │ │ ldr r0, [pc, #40] @ 30b0b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 30b03c │ │ │ │ tsteq pc, r4, asr #2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r3, fp, r0, asr #13 │ │ │ │ + @ instruction: 0x008b36b0 │ │ │ │ ldrdeq lr, [pc, -ip] │ │ │ │ - addeq r3, fp, r8, ror #12 │ │ │ │ - addeq r3, fp, ip, asr #7 │ │ │ │ + addeq r3, fp, r8, asr r6 │ │ │ │ + @ instruction: 0x008b33bc │ │ │ │ tsteq lr, ip, ror sl │ │ │ │ - addeq r3, fp, r8, ror r3 │ │ │ │ + addeq r3, fp, r8, ror #6 │ │ │ │ tsteq lr, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -144984,18 +144984,18 @@ │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27dacc │ │ │ │ str r5, [r4] │ │ │ │ b 30b1a4 │ │ │ │ - addeq r3, fp, r0, lsr r2 │ │ │ │ - addeq r3, fp, ip, ror #3 │ │ │ │ - addeq r3, fp, r8, lsr #2 │ │ │ │ - addeq r3, fp, r0, ror #1 │ │ │ │ + addeq r3, fp, r0, lsr #4 │ │ │ │ + ldrdeq r3, [fp], ip │ │ │ │ + addeq r3, fp, r8, lsl r1 │ │ │ │ + ldrdeq r3, [fp], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #820] @ 30b728 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -145182,15 +145182,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ b 30b62c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #104] @ 30b740 │ │ │ │ ldr r0, [pc, #104] @ 30b744 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75a94 │ │ │ │ + bl b75a8c │ │ │ │ mov r0, r5 │ │ │ │ bl 27dacc │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov fp, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -145202,19 +145202,19 @@ │ │ │ │ mvn r5, #0 │ │ │ │ ldr fp, [r0] │ │ │ │ mov r4, r0 │ │ │ │ b 30b4f4 │ │ │ │ bl 27f9e4 │ │ │ │ strdeq sp, [pc, -ip] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r2, fp, r4, lsl #31 │ │ │ │ + addeq r2, fp, r4, ror pc │ │ │ │ smlatbeq pc, r0, r9, sp @ │ │ │ │ - addeq r2, fp, ip, lsr #30 │ │ │ │ + addeq r2, fp, ip, lsl pc │ │ │ │ andeq r8, r0, r2, asr #19 │ │ │ │ - addeq r2, fp, r8, lsr #26 │ │ │ │ + addeq r2, fp, r8, lsl sp │ │ │ │ @ instruction: 0x011ea3d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #296] @ 30b88c │ │ │ │ @@ -145467,16 +145467,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 27f7d0 │ │ │ │ str r8, [r4] │ │ │ │ b 30ba20 │ │ │ │ bl 309a98 │ │ │ │ mov r5, r0 │ │ │ │ b 30bab8 │ │ │ │ - addeq r2, fp, r4, lsr sl │ │ │ │ - addeq r2, fp, r0, lsl #20 │ │ │ │ + addeq r2, fp, r4, lsr #20 │ │ │ │ + strdeq r2, [fp], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -145931,47 +145931,47 @@ │ │ │ │ b 30c0f0 │ │ │ │ mov r6, r0 │ │ │ │ b 30bf84 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r4, lsl pc @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq pc, r0, ror #28 │ │ │ │ - addeq r2, fp, r0, asr r1 │ │ │ │ - addeq r2, fp, r8, lsr #2 │ │ │ │ - addeq r2, fp, ip, lsl #2 │ │ │ │ - strdeq r2, [fp], r4 │ │ │ │ - addeq r0, lr, r4, lsl #4 │ │ │ │ - addeq r2, fp, ip, ror #5 │ │ │ │ - addeq r2, fp, ip, ror #6 │ │ │ │ - addeq r2, fp, r4, ror r3 │ │ │ │ - addeq r2, fp, r4, asr r3 │ │ │ │ - addeq r2, fp, r4, lsr r3 │ │ │ │ - umulleq r2, fp, r0, r1 │ │ │ │ - umulleq r0, lr, r8, r0 │ │ │ │ + addeq r2, fp, r0, asr #2 │ │ │ │ + addeq r2, fp, r8, lsl r1 │ │ │ │ + strdeq r2, [fp], ip │ │ │ │ + addeq r2, fp, r4, ror #1 │ │ │ │ + strdeq r0, [lr], r4 │ │ │ │ + ldrdeq r2, [fp], ip │ │ │ │ + addeq r2, fp, ip, asr r3 │ │ │ │ + addeq r2, fp, r4, ror #6 │ │ │ │ + addeq r2, fp, r4, asr #6 │ │ │ │ + addeq r2, fp, r4, lsr #6 │ │ │ │ + addeq r2, fp, r0, lsl #3 │ │ │ │ + addeq r0, lr, r8, lsl #1 │ │ │ │ │ │ │ │ 0030c2c4 : │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ b 30a104 │ │ │ │ ldr r2, [pc, #4] @ 30c2dc │ │ │ │ add r2, pc, r2 │ │ │ │ b 30e504 │ │ │ │ - addeq r2, fp, r4, ror #4 │ │ │ │ + addeq r2, fp, r4, asr r2 │ │ │ │ ldr r2, [pc, #4] @ 30c2ec │ │ │ │ add r2, pc, r2 │ │ │ │ b 30e504 │ │ │ │ - addeq r2, fp, r8, ror r2 │ │ │ │ + addeq r2, fp, r8, ror #4 │ │ │ │ ldr r2, [pc, #4] @ 30c2fc │ │ │ │ add r2, pc, r2 │ │ │ │ b 30e440 │ │ │ │ - addeq r2, fp, r4, asr #4 │ │ │ │ + addeq r2, fp, r4, lsr r2 │ │ │ │ ldr r2, [pc, #4] @ 30c30c │ │ │ │ add r2, pc, r2 │ │ │ │ b 30e440 │ │ │ │ - addeq r2, fp, r8, asr r2 │ │ │ │ + addeq r2, fp, r8, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 30c36c │ │ │ │ add r2, pc, r2 │ │ │ │ bl 30e5d0 │ │ │ │ @@ -145987,15 +145987,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r2, fp, r8, lsr r2 │ │ │ │ + addeq r2, fp, r8, lsr #4 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 30c3c0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -146025,15 +146025,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r2, fp, ip, asr #3 │ │ │ │ + @ instruction: 0x008b21bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 30c464 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 30e5d0 │ │ │ │ @@ -146049,15 +146049,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r2, fp, ip, lsl r1 │ │ │ │ + addeq r2, fp, ip, lsl #2 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 30c4b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -146087,15 +146087,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strheq r2, [fp], r0 │ │ │ │ + addeq r2, fp, r0, lsr #1 │ │ │ │ push {r4, r5} │ │ │ │ ldr r2, [r2] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r2, [r1, #268] @ 0x10c │ │ │ │ @@ -146165,28 +146165,28 @@ │ │ │ │ tsteq lr, ip, ror #9 │ │ │ │ andeq sl, r0, sp, asr #23 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ 30c638 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6cb14 │ │ │ │ - addeq r8, sl, r4, asr fp │ │ │ │ + b b6cb0c │ │ │ │ + addeq r8, sl, r4, asr #22 │ │ │ │ ldr r3, [pc, #28] @ 30c660 │ │ │ │ ldr r2, [pc, #28] @ 30c664 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 30c668 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x010fc7b8 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq r8, sl, ip, lsr #22 │ │ │ │ + addeq r8, sl, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mov r0, #552 @ 0x228 │ │ │ │ ldr r5, [r2] │ │ │ │ @@ -146244,18 +146244,18 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, r4, #12 │ │ │ │ str r5, [r4, #268] @ 0x10c │ │ │ │ str r4, [r4, #292] @ 0x124 │ │ │ │ - bl b64d8c │ │ │ │ + bl b64d84 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r4, #4 │ │ │ │ strne r2, [r3, #8] │ │ │ │ mov r1, #0 │ │ │ │ @@ -146620,51 +146620,51 @@ │ │ │ │ beq 30ce10 │ │ │ │ cmp r1, #0 │ │ │ │ beq 30ceb4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq 30ce3c │ │ │ │ - bl b7be60 │ │ │ │ + bl b7be58 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 30cd7c │ │ │ │ ldr r3, [pc, #384] @ 30cef0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ ldr r4, [r4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ bne 30cda0 │ │ │ │ b 30cdb4 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 30cdb4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #12 │ │ │ │ bl 27ea50 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30cd90 │ │ │ │ - bl b7be60 │ │ │ │ + bl b7be58 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 30cee0 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 30cdf4 │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ str r4, [r5] │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 30cec0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30ce4c │ │ │ │ @@ -146717,15 +146717,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ b 30cd48 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #48] @ 30cefc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl b6daec │ │ │ │ + bl b6dae4 │ │ │ │ b 30cdf4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ bl 27fa24 │ │ │ │ tsteq pc, r8, lsl #2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ strdeq ip, [pc, -r0] │ │ │ │ andeq r5, r0, ip, lsr r5 │ │ │ │ @@ -146848,41 +146848,41 @@ │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r8 │ │ │ │ ldr r4, [r8, #8] │ │ │ │ ldr r5, [r7], #16 │ │ │ │ ldr r6, [r8, #4] │ │ │ │ - bl b7be60 │ │ │ │ + bl b7be58 │ │ │ │ ldr r9, [pc, #408] @ 30d284 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 30d114 │ │ │ │ ldr r3, [pc, #384] @ 30d288 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 30d148 │ │ │ │ mov r3, #0 │ │ │ │ b 30d138 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 30d148 │ │ │ │ asr r2, r3, #31 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r5, r3 │ │ │ │ bne 30d128 │ │ │ │ - bl b7be60 │ │ │ │ + bl b7be58 │ │ │ │ ldr sl, [r0, #8] │ │ │ │ mov fp, r0 │ │ │ │ cmp sl, #0 │ │ │ │ beq 30d280 │ │ │ │ sub sl, sl, #1 │ │ │ │ cmp sl, #0 │ │ │ │ str sl, [r0, #8] │ │ │ │ @@ -146918,27 +146918,27 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ str sl, [fp] │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 30d16c │ │ │ │ strb sl, [fp, #4] │ │ │ │ ldr r3, [pc, #108] @ 30d28c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b6daec │ │ │ │ + bl b6dae4 │ │ │ │ b 30d16c │ │ │ │ mov r7, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -146956,17 +146956,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ bl 27fa24 │ │ │ │ tsteq pc, r4, lsl sp @ │ │ │ │ andeq r5, r0, ip, lsr r5 │ │ │ │ andeq r2, r0, r8, ror #2 │ │ │ │ - @ instruction: 0x00a2f1b8 │ │ │ │ - addeq r1, fp, r8, ror #6 │ │ │ │ - addeq r1, fp, r0, asr r3 │ │ │ │ + adceq pc, r2, r8, lsr #3 │ │ │ │ + addeq r1, fp, r8, asr r3 │ │ │ │ + addeq r1, fp, r0, asr #6 │ │ │ │ │ │ │ │ 0030d29c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -147059,18 +147059,18 @@ │ │ │ │ b 30d3dc │ │ │ │ mvn r5, #10 │ │ │ │ b 30d3dc │ │ │ │ tsteq lr, r0, lsl #16 │ │ │ │ tsteq pc, ip, lsr fp @ │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ tsteq lr, r8, lsr #15 │ │ │ │ - addeq r7, sl, ip, ror #28 │ │ │ │ + addeq r7, sl, ip, asr lr │ │ │ │ tsteq lr, r4, asr r7 │ │ │ │ - addeq r1, fp, r4, lsl #5 │ │ │ │ - addseq r9, r5, ip, asr #8 │ │ │ │ + addeq r1, fp, r4, ror r2 │ │ │ │ + addseq r9, r5, ip, lsr r4 │ │ │ │ tsteq lr, r8, ror #13 │ │ │ │ tsteq r0, r8, ror #11 │ │ │ │ │ │ │ │ 0030d43c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -147139,18 +147139,18 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ str r3, [r4, #276] @ 0x114 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ add r0, r4, #12 │ │ │ │ - bl b64d8c │ │ │ │ + bl b64d84 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r4, r4, #4 │ │ │ │ strne r4, [r3, #8] │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [pc, #84] @ 30d5e0 │ │ │ │ @@ -147170,15 +147170,15 @@ │ │ │ │ b 30d594 │ │ │ │ mvn r4, #10 │ │ │ │ b 30d594 │ │ │ │ tsteq lr, r0, ror #12 │ │ │ │ @ instruction: 0x010fb99c │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ tsteq lr, ip, lsl #12 │ │ │ │ - ldrdeq r7, [sl], r0 │ │ │ │ + addeq r7, sl, r0, asr #25 │ │ │ │ tsteq lr, r0, lsl #11 │ │ │ │ tsteq lr, r0, lsr r5 │ │ │ │ tsteq r0, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -147194,15 +147194,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ str r8, [r4] │ │ │ │ - bl b6c620 │ │ │ │ + bl b6c618 │ │ │ │ ldr r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #716] @ 30d914 │ │ │ │ ldm r3, {r1, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 30c71c │ │ │ │ @@ -147377,50 +147377,50 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ strdeq fp, [pc, -r8] │ │ │ │ tsteq lr, r8, lsr #9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, ip, asr #7 │ │ │ │ - ldrdeq r0, [fp], r0 @ │ │ │ │ - addseq r9, r5, r0, lsr #3 │ │ │ │ + addeq r0, fp, r0, asr #31 │ │ │ │ + umullseq r9, r5, r0, r1 │ │ │ │ smlabbeq pc, r0, r7, fp @ │ │ │ │ andeq r5, r0, r0, lsr r1 │ │ │ │ - addeq r0, fp, r0, ror pc │ │ │ │ - addeq r0, fp, r0, lsr #30 │ │ │ │ + addeq r0, fp, r0, ror #30 │ │ │ │ + addeq r0, fp, r0, lsl pc │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ - strdeq lr, [ip], r0 │ │ │ │ + addeq lr, ip, r0, ror #27 │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ - ldrdeq r0, [fp], r8 │ │ │ │ - addeq r0, fp, r0, asr #29 │ │ │ │ - addeq r0, fp, ip, lsr #29 │ │ │ │ + addeq r0, fp, r8, asr #29 │ │ │ │ + @ instruction: 0x008b0eb0 │ │ │ │ + umulleq r0, fp, ip, lr │ │ │ │ tsteq pc, r0, lsl r6 @ │ │ │ │ - adceq lr, r2, r0, ror #23 │ │ │ │ - addeq r0, fp, r8, ror sp │ │ │ │ - addeq r0, fp, r4, lsr fp │ │ │ │ + ldrdeq lr, [r2], r0 @ │ │ │ │ + addeq r0, fp, r8, ror #26 │ │ │ │ + addeq r0, fp, r4, lsr #22 │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ - @ instruction: 0x00a2ebbc │ │ │ │ - addeq r0, fp, r4, asr sp │ │ │ │ - addeq r0, fp, r0, lsl fp │ │ │ │ + adceq lr, r2, ip, lsr #23 │ │ │ │ + addeq r0, fp, r4, asr #26 │ │ │ │ + addeq r0, fp, r0, lsl #22 │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - umlaleq lr, r2, r8, fp │ │ │ │ - addeq r0, fp, r0, lsr sp │ │ │ │ - addeq r0, fp, ip, ror #21 │ │ │ │ + adceq lr, r2, r8, lsl #23 │ │ │ │ + addeq r0, fp, r0, lsr #26 │ │ │ │ + ldrdeq r0, [fp], ip │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - adceq lr, r2, r4, ror fp │ │ │ │ - addeq r0, fp, ip, lsl #26 │ │ │ │ - addeq r0, fp, r8, asr #21 │ │ │ │ + adceq lr, r2, r4, ror #22 │ │ │ │ + strdeq r0, [fp], ip │ │ │ │ + @ instruction: 0x008b0ab8 │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ - adceq lr, r2, r0, asr fp │ │ │ │ - addeq r0, fp, r8, ror #25 │ │ │ │ - addeq r0, fp, r4, lsr #21 │ │ │ │ + adceq lr, r2, r0, asr #22 │ │ │ │ + ldrdeq r0, [fp], r8 │ │ │ │ + umulleq r0, fp, r4, sl │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ - adceq lr, r2, ip, lsr #22 │ │ │ │ - addeq r0, fp, r4, asr #25 │ │ │ │ - addeq r0, fp, r0, lsl #21 │ │ │ │ + adceq lr, r2, ip, lsl fp │ │ │ │ + @ instruction: 0x008b0cb4 │ │ │ │ + addeq r0, fp, r0, ror sl │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ │ │ │ │ 0030d9a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -147602,51 +147602,51 @@ │ │ │ │ bne 30daec │ │ │ │ ldr ip, [pc, #156] @ 30dd1c │ │ │ │ add ip, pc, ip │ │ │ │ b 30daf4 │ │ │ │ ldr r0, [pc, #148] @ 30dd20 │ │ │ │ add r0, pc, r0 │ │ │ │ b 30d9dc │ │ │ │ - addeq r0, fp, r8, ror ip │ │ │ │ - addeq r0, fp, ip, ror ip │ │ │ │ - addeq r0, fp, r4, ror ip │ │ │ │ + addeq r0, fp, r8, ror #24 │ │ │ │ addeq r0, fp, ip, ror #24 │ │ │ │ addeq r0, fp, r4, ror #24 │ │ │ │ - addeq r0, fp, r8, asr ip │ │ │ │ - addeq r0, fp, ip, asr #24 │ │ │ │ - addeq r0, fp, r4, asr #24 │ │ │ │ - addeq r0, fp, r8, lsr ip │ │ │ │ - addeq r0, fp, r0, lsr ip │ │ │ │ - addeq r0, fp, ip, lsr #24 │ │ │ │ + addeq r0, fp, ip, asr ip │ │ │ │ + addeq r0, fp, r4, asr ip │ │ │ │ + addeq r0, fp, r8, asr #24 │ │ │ │ + addeq r0, fp, ip, lsr ip │ │ │ │ + addeq r0, fp, r4, lsr ip │ │ │ │ addeq r0, fp, r8, lsr #24 │ │ │ │ - addeq r0, fp, r4, lsr #24 │ │ │ │ - andseq r1, r0, r0 │ │ │ │ + addeq r0, fp, r0, lsr #24 │ │ │ │ addeq r0, fp, ip, lsl ip │ │ │ │ - addseq r1, r8, ip, ror #16 │ │ │ │ - subeq r4, r0, r0 │ │ │ │ + addeq r0, fp, r8, lsl ip │ │ │ │ + addeq r0, fp, r4, lsl ip │ │ │ │ + andseq r1, r0, r0 │ │ │ │ addeq r0, fp, ip, lsl #24 │ │ │ │ - addeq r0, fp, r8, lsl #24 │ │ │ │ + addseq r1, r8, ip, asr r8 │ │ │ │ + subeq r4, r0, r0 │ │ │ │ + strdeq r0, [fp], ip │ │ │ │ strdeq r0, [fp], r8 │ │ │ │ - addseq r1, r8, r4, asr #15 │ │ │ │ + addeq r0, fp, r8, ror #21 │ │ │ │ @ instruction: 0x009817b4 │ │ │ │ addseq r1, r8, r4, lsr #15 │ │ │ │ umullseq r1, r8, r4, r7 │ │ │ │ - addseq r1, r8, r0, lsl #15 │ │ │ │ - addseq r1, r8, ip, ror #14 │ │ │ │ - addseq r1, r8, r8, asr r7 │ │ │ │ - addseq r1, r8, r4, asr #14 │ │ │ │ + addseq r1, r8, r4, lsl #15 │ │ │ │ + addseq r1, r8, r0, ror r7 │ │ │ │ + addseq r1, r8, ip, asr r7 │ │ │ │ + addseq r1, r8, r8, asr #14 │ │ │ │ addseq r1, r8, r4, lsr r7 │ │ │ │ addseq r1, r8, r4, lsr #14 │ │ │ │ addseq r1, r8, r4, lsl r7 │ │ │ │ addseq r1, r8, r4, lsl #14 │ │ │ │ - @ instruction: 0x009816f0 │ │ │ │ - addeq r0, fp, ip, lsl #21 │ │ │ │ - addseq r1, r8, ip, asr #13 │ │ │ │ - addseq r1, r8, r0, asr #13 │ │ │ │ - ldrdeq r0, [fp], r0 @ │ │ │ │ + @ instruction: 0x009816f4 │ │ │ │ + addseq r1, r8, r0, ror #13 │ │ │ │ + addeq r0, fp, ip, ror sl │ │ │ │ + @ instruction: 0x009816bc │ │ │ │ + @ instruction: 0x009816b0 │ │ │ │ + addeq r0, fp, r0, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -147686,16 +147686,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 30ddb0 │ │ │ │ - @ instruction: 0x008b09b8 │ │ │ │ - addeq r0, fp, r4, lsr #19 │ │ │ │ + addeq r0, fp, r8, lsr #19 │ │ │ │ + umulleq r0, fp, r4, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 30de64 │ │ │ │ mov r4, r2 │ │ │ │ @@ -147719,15 +147719,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strdeq r0, [fp], r8 │ │ │ │ + addeq r0, fp, r8, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 30dee4 │ │ │ │ mov r4, r2 │ │ │ │ @@ -147751,15 +147751,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r0, fp, r8, ror r8 │ │ │ │ + addeq r0, fp, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #88] @ 30df5c │ │ │ │ mov r4, r2 │ │ │ │ @@ -147781,15 +147781,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r0, fp, r0, lsl #16 │ │ │ │ + strdeq r0, [fp], r0 @ │ │ │ │ │ │ │ │ 0030df60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ @@ -148369,15 +148369,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq pc, ip, r6, sl @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sp, r2, r0, asr #25 │ │ │ │ + @ instruction: 0x00a2dcb0 │ │ │ │ tsteq pc, ip, lsr #12 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldm r1, {r0, r3} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq ip, r0 │ │ │ │ moveq r0, #1 │ │ │ │ @@ -148610,17 +148610,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 30ebe0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 30ebe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq sp, r2, r4, lsl #17 │ │ │ │ - addeq pc, sl, r4, ror fp @ │ │ │ │ - addeq pc, sl, r0, lsl #23 │ │ │ │ + adceq sp, r2, r4, ror r8 │ │ │ │ + addeq pc, sl, r4, ror #22 │ │ │ │ + addeq pc, sl, r0, ror fp @ │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #232] @ 30ecec │ │ │ │ @@ -148652,23 +148652,23 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ mov r0, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, sp │ │ │ │ blx r8 │ │ │ │ ldm sp, {r1, r2} │ │ │ │ mov r0, r7 │ │ │ │ - bl b9830c │ │ │ │ + bl b98304 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl b982c4 │ │ │ │ + bl b982bc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl b98548 │ │ │ │ + bl b98540 │ │ │ │ ldr r2, [pc, #72] @ 30ecf4 │ │ │ │ ldr r3, [pc, #64] @ 30ecf0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -148800,17 +148800,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 30eed8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq sp, r2, ip, lsl #11 │ │ │ │ - addeq pc, sl, r0, lsl #17 │ │ │ │ - umulleq pc, sl, ip, r8 @ │ │ │ │ + adceq sp, r2, ip, ror r5 │ │ │ │ + addeq pc, sl, r0, ror r8 @ │ │ │ │ + addeq pc, sl, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #408] @ 30f094 │ │ │ │ @@ -149098,30 +149098,30 @@ │ │ │ │ ldr r1, [pc, #32] @ 30f384 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 65ecec │ │ │ │ b 30f28c │ │ │ │ - addseq r5, r5, ip, ror #14 │ │ │ │ - addeq pc, sl, ip, lsr r4 @ │ │ │ │ - addeq pc, sl, r4, lsl r4 @ │ │ │ │ - addeq pc, sl, ip, lsl r4 @ │ │ │ │ + addseq r5, r5, ip, asr r7 │ │ │ │ + addeq pc, sl, ip, lsr #8 │ │ │ │ + addeq pc, sl, r4, lsl #8 │ │ │ │ + addeq pc, sl, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl bb2804 │ │ │ │ + bl bb27fc │ │ │ │ bl 27e624 │ │ │ │ - bl bb2e4c │ │ │ │ + bl bb2e44 │ │ │ │ and r8, r4, #255 @ 0xff │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #352] @ 30f52c │ │ │ │ add ip, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ addge ip, ip, r0 │ │ │ │ @@ -149238,21 +149238,21 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl 27ec54 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 30f610 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl b6c620 │ │ │ │ + bl b6c618 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq 30f628 │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ - bl b6c620 │ │ │ │ + bl b6c618 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -149265,31 +149265,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 30f658 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ add r0, r4, #24 │ │ │ │ - bl b8b3f0 │ │ │ │ + bl b8b3e8 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne 30f5bc │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl b8b3f0 │ │ │ │ + bl b8b3e8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq ip, r2, ip, asr #28 │ │ │ │ - addeq pc, sl, ip, lsr r1 @ │ │ │ │ - addeq pc, sl, r8, asr #2 │ │ │ │ + adceq ip, r2, ip, lsr lr │ │ │ │ + addeq pc, sl, ip, lsr #2 │ │ │ │ + addeq pc, sl, r8, lsr r1 @ │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 30f730 │ │ │ │ @@ -149314,15 +149314,15 @@ │ │ │ │ sub r4, r4, #24 │ │ │ │ cmp r0, #0 │ │ │ │ blt 30f6e8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 30f6e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb2498 │ │ │ │ + bl bb2490 │ │ │ │ cmp r4, r1 │ │ │ │ subne r4, r4, r1 │ │ │ │ moveq r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 30f738 │ │ │ │ ldr r3, [pc, #64] @ 30f734 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -149373,15 +149373,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 30fce8 │ │ │ │ ldr r0, [pc, #1400] @ 30fd30 │ │ │ │ ldr r1, [pc, #1400] @ 30fd34 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #3 │ │ │ │ - bl b75b8c │ │ │ │ + bl b75b84 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #8 │ │ │ │ mov r2, #8 │ │ │ │ str r3, [r6, #8] │ │ │ │ add r1, r5, r2 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 27db80 │ │ │ │ @@ -149431,15 +149431,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl b7f688 │ │ │ │ + bl b7f680 │ │ │ │ add r9, sp, #32 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 30fb84 │ │ │ │ ldr r4, [sl, #8] │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ @@ -149493,15 +149493,15 @@ │ │ │ │ eor r4, r4, r4, lsr #15 │ │ │ │ mul r4, sl, r4 │ │ │ │ mov r1, r9 │ │ │ │ eor r4, r4, r4, lsr #13 │ │ │ │ mul r3, r4, r3 │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7f688 │ │ │ │ + bl b7f680 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 30f9ec │ │ │ │ ldr r2, [r8, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ lsl r3, r3, r2 │ │ │ │ sub r0, r2, #32 │ │ │ │ @@ -149541,23 +149541,23 @@ │ │ │ │ bl 30f388 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4352 @ 0x1100 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl b7f690 │ │ │ │ + bl b7f688 │ │ │ │ b 30f9b0 │ │ │ │ ldr r3, [pc, #740] @ 30fd58 │ │ │ │ ldr r1, [pc, #740] @ 30fd5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b75b8c │ │ │ │ + bl b75b84 │ │ │ │ ldr r2, [r5] │ │ │ │ str r2, [sp, #8] │ │ │ │ mul r4, sl, r2 │ │ │ │ ldr r0, [pc, #676] @ 30fd40 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #672] @ 30fd44 │ │ │ │ mla r0, sl, r2, r0 │ │ │ │ @@ -149607,15 +149607,15 @@ │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ str r8, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r8, [r9, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl b7f688 │ │ │ │ + bl b7f680 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 30fbf8 │ │ │ │ ldrd r2, [sl, #16] │ │ │ │ strd r2, [r6, #8] │ │ │ │ b 30f7e4 │ │ │ │ mov r0, #16 │ │ │ │ bl 27cd70 │ │ │ │ @@ -149632,15 +149632,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, fp, #4288 @ 0x10c0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sl, #8] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ - bl b7f690 │ │ │ │ + bl b7f688 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ add r3, r3, #4416 @ 0x1140 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ adds r2, r2, #1 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ adc r2, r1, #0 │ │ │ │ @@ -149700,50 +149700,50 @@ │ │ │ │ ldr r1, [r0, #4] │ │ │ │ bic r1, r1, ip │ │ │ │ str r1, [r0, #4] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl b7f690 │ │ │ │ + bl b7f688 │ │ │ │ b 30fb78 │ │ │ │ ldr r0, [pc, #116] @ 30fd64 │ │ │ │ ldr r1, [pc, #116] @ 30fd68 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #2 │ │ │ │ - bl b75a94 │ │ │ │ + bl b75a8c │ │ │ │ mvn r0, #18 │ │ │ │ b 30f830 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [pc, #84] @ 30fd6c │ │ │ │ add r0, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b75a94 │ │ │ │ + bl b75a8c │ │ │ │ mvn r0, #22 │ │ │ │ b 30f830 │ │ │ │ @ instruction: 0x010f9698 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq lr, r4, lsr #6 │ │ │ │ - strdeq pc, [sl], ip │ │ │ │ + addeq pc, sl, ip, ror #1 │ │ │ │ smlabteq pc, r4, r5, r9 @ │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ @ instruction: 0x9773d6da │ │ │ │ bicvs r8, r8, r0, asr r6 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ tsteq lr, r8, rrx │ │ │ │ - addeq lr, sl, r8, lsl sp │ │ │ │ + addeq lr, sl, r8, lsl #26 │ │ │ │ strbhi ip, [fp, #2680]! @ 0xa78 │ │ │ │ tsteq lr, ip, ror #27 │ │ │ │ - addeq lr, sl, ip, lsl fp │ │ │ │ - @ instruction: 0x008aeab0 │ │ │ │ + addeq lr, sl, ip, lsl #22 │ │ │ │ + addeq lr, sl, r0, lsr #21 │ │ │ │ │ │ │ │ 0030fd70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0] │ │ │ │ @@ -150045,16 +150045,16 @@ │ │ │ │ b 31000c │ │ │ │ mvn r6, #1 │ │ │ │ b 310020 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r0, ror lr @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrdeq r8, [pc, -r4] │ │ │ │ - addseq r2, r5, ip, asr r4 │ │ │ │ - addseq r4, r5, r8, lsl #17 │ │ │ │ + addseq r2, r5, ip, asr #8 │ │ │ │ + addseq r4, r5, r8, ror r8 │ │ │ │ │ │ │ │ 0031021c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -150183,30 +150183,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq 310504 │ │ │ │ cmp r2, #2 │ │ │ │ beq 310530 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt 3103c0 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r3, [pc, #328] @ 31057c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #324] @ 310580 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r5, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r5 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ beq 31055c │ │ │ │ mov r7, #0 │ │ │ │ add r8, r9, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -150221,15 +150221,15 @@ │ │ │ │ ldr r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r7, #1 │ │ │ │ cmp r1, #0 │ │ │ │ bne 31047c │ │ │ │ mov r5, r1 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r2, [pc, #188] @ 310584 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ sub r3, r3, r7 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -150261,24 +150261,24 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r4, [r3, #164] @ 0xa4 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #156] @ 0x9c │ │ │ │ b 310418 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ b 3104f4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, ip, lsl #22 │ │ │ │ strdeq r8, [pc, -r0] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x010f8a9c │ │ │ │ tsteq lr, r8, lsr #14 │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq lr, sl, ip, ror #10 │ │ │ │ + addeq lr, sl, ip, asr r5 │ │ │ │ tsteq lr, r8, lsl r6 │ │ │ │ │ │ │ │ 00310588 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -150347,17 +150347,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 3106b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq fp, r2, r0, asr #27 │ │ │ │ - addeq lr, sl, r4, lsr r3 │ │ │ │ - addeq lr, sl, ip, lsr #1 │ │ │ │ + @ instruction: 0x00a2bdb0 │ │ │ │ + addeq lr, sl, r4, lsr #6 │ │ │ │ + umulleq lr, sl, ip, r0 │ │ │ │ andeq r0, r0, r1, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #852] @ 310a20 │ │ │ │ ldr r3, [pc, #852] @ 310a24 │ │ │ │ @@ -150439,15 +150439,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl b8b280 │ │ │ │ + bl b8b278 │ │ │ │ cmp r0, #0 │ │ │ │ beq 310870 │ │ │ │ ldr r2, [pc, #532] @ 310a3c │ │ │ │ ldr r3, [pc, #504] @ 310a24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -150511,22 +150511,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 310a50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 3107cc │ │ │ │ ldr r3, [pc, #240] @ 310a54 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3108cc │ │ │ │ @@ -150544,57 +150544,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 310a58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 3108cc │ │ │ │ ldr r0, [pc, #116] @ 310a5c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 3107cc │ │ │ │ ldr r0, [pc, #88] @ 310a60 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 3108cc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r0, lsr r7 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ strdeq r8, [pc, -ip] │ │ │ │ - @ instruction: 0x009b6cb8 │ │ │ │ - @ instruction: 0x009479dc │ │ │ │ + addseq r6, fp, r8, lsr #25 │ │ │ │ + addseq r7, r4, ip, asr #19 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - umulleq lr, sl, r0, r2 │ │ │ │ + addeq lr, sl, r0, lsl #5 │ │ │ │ ldrdeq r8, [pc, -r4] │ │ │ │ smlabbeq pc, r4, r5, r8 @ │ │ │ │ andeq r6, r0, r0, lsl fp │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq lr, sl, r4, asr #1 │ │ │ │ + strheq lr, [sl], r4 │ │ │ │ andeq r4, r0, r4, ror #13 │ │ │ │ - strdeq sp, [sl], ip │ │ │ │ - addeq lr, sl, r0, asr r0 │ │ │ │ addeq sp, sl, ip, ror #31 │ │ │ │ + addeq lr, sl, r0, asr #32 │ │ │ │ + ldrdeq sp, [sl], ip │ │ │ │ mvn r1, #29 │ │ │ │ b 3106b4 │ │ │ │ mvn r1, #94 @ 0x5e │ │ │ │ b 3106b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -150885,30 +150885,30 @@ │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 311014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 310b44 │ │ │ │ ldr r3, [r9, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 310fb4 │ │ │ │ add r7, sp, #112 @ 0x70 │ │ │ │ mov r3, r7 │ │ │ │ @@ -150925,42 +150925,42 @@ │ │ │ │ b 310c38 │ │ │ │ cmp r0, #0 │ │ │ │ orr r2, r2, #4096 @ 0x1000 │ │ │ │ bne 310d40 │ │ │ │ b 310db0 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ b 310f88 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c0ac │ │ │ │ + bl b8c0a4 │ │ │ │ b 310f60 │ │ │ │ ldr r0, [pc, #76] @ 311018 │ │ │ │ stmib sp, {r3, sl} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 310b44 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, ip, ror #6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq sp, sl, r4, ror pc │ │ │ │ + addeq sp, sl, r4, ror #30 │ │ │ │ ldrdeq r8, [pc, -ip] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq pc, r0, ror r1 @ │ │ │ │ movshi r0, #0 │ │ │ │ andeq r5, r0, r8, ror #13 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sp, sl, r8, lsr #22 │ │ │ │ - addeq sp, sl, r8, ror #21 │ │ │ │ + addeq sp, sl, r8, lsl fp │ │ │ │ + ldrdeq sp, [sl], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #900] @ 3113bc │ │ │ │ ldr r3, [pc, #900] @ 3113c0 │ │ │ │ @@ -151110,25 +151110,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3113e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 3110c0 │ │ │ │ ldr r3, [pc, #284] @ 3113e8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3111f0 │ │ │ │ @@ -151153,61 +151153,61 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3113ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3111f0 │ │ │ │ ldr r0, [pc, #116] @ 3113f0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 3110c0 │ │ │ │ ldr r0, [pc, #92] @ 3113f4 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3111f0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabteq pc, r0, sp, r7 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r7, r4, r0, ror #1 │ │ │ │ + ldrsbeq r7, [r4], r0 │ │ │ │ tsteq pc, r0, ror #26 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq pc, ip, ip, r7 @ │ │ │ │ - addeq sp, sl, r8, lsl #19 │ │ │ │ + addeq sp, sl, r8, ror r9 │ │ │ │ andeq r6, r0, ip, ror #25 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sp, sl, ip, asr #16 │ │ │ │ + addeq sp, sl, ip, lsr r8 │ │ │ │ andeq r3, r0, r0, ror #15 │ │ │ │ - addeq sp, sl, r8, ror #15 │ │ │ │ - addeq sp, sl, ip, lsr #15 │ │ │ │ - addeq sp, sl, r4, lsl #16 │ │ │ │ + ldrdeq sp, [sl], r8 │ │ │ │ + umulleq sp, sl, ip, r7 │ │ │ │ + strdeq sp, [sl], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #504] @ 311608 │ │ │ │ ldr r1, [pc, #504] @ 31160c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -151311,46 +151311,46 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 31162c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 311470 │ │ │ │ ldr r0, [pc, #68] @ 311630 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 311470 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatteq pc, ip, r9, r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r6, r4, r8, lsr sp │ │ │ │ + addseq r6, r4, r8, lsr #26 │ │ │ │ @ instruction: 0x010f79b0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq pc, r4, r8, r7 │ │ │ │ ldrdeq r5, [r0], -r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sp, sl, r4, lsr #12 │ │ │ │ - addeq sp, sl, ip, lsr r6 │ │ │ │ + addeq sp, sl, r4, lsl r6 │ │ │ │ + addeq sp, sl, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 3117fc │ │ │ │ ldr r1, [pc, #432] @ 311800 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -151436,46 +151436,46 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 311820 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 3116b0 │ │ │ │ ldr r0, [pc, #68] @ 311824 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 3116b0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010f77b0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x00946af4 │ │ │ │ + addseq r6, r4, r4, ror #21 │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r7, [pc, -r0] │ │ │ │ andeq r5, r0, r0, lsl lr │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ + addeq sp, sl, r4, ror r4 │ │ │ │ addeq sp, sl, r4, lsl #9 │ │ │ │ - umulleq sp, sl, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr ip, [pc, #1268] @ 311d3c │ │ │ │ @@ -151542,15 +151542,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq 311b34 │ │ │ │ mvn r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 30ecf8 │ │ │ │ mov r0, r8 │ │ │ │ - bl b989f8 │ │ │ │ + bl b989f0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3106b4 │ │ │ │ ldr r2, [pc, #1000] @ 311d50 │ │ │ │ ldr r3, [pc, #980] @ 311d40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -151568,15 +151568,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmn r3, #1 │ │ │ │ beq 31193c │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ - bl b982c4 │ │ │ │ + bl b982bc │ │ │ │ mov sl, #0 │ │ │ │ mov fp, r5 │ │ │ │ b 3119fc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ adds r3, r3, r4 │ │ │ │ @@ -151586,21 +151586,21 @@ │ │ │ │ cmpne sl, r2 │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bcs 311a60 │ │ │ │ mov r0, r7 │ │ │ │ - bl b98a34 │ │ │ │ + bl b98a2c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ sub r3, r3, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b98548 │ │ │ │ + bl b98540 │ │ │ │ ldrd r4, [sp, #64] @ 0x40 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ bl 31b114 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -151608,15 +151608,15 @@ │ │ │ │ cmn r4, #4 │ │ │ │ bne 311a50 │ │ │ │ ldrb r3, [fp, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 311a1c │ │ │ │ mov r5, fp │ │ │ │ mov r0, r7 │ │ │ │ - bl b989f8 │ │ │ │ + bl b989f0 │ │ │ │ b 311940 │ │ │ │ mov r5, fp │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #740] @ 311d54 │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ @@ -151650,26 +151650,26 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str fp, [sp, #84] @ 0x54 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 311d64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 311a54 │ │ │ │ ldr sl, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ cmp r3, sl │ │ │ │ sbcs r0, r2, r1 │ │ │ │ @@ -151754,69 +151754,69 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 311d70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 311910 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #120] @ 311d74 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 311910 │ │ │ │ mvn r4, #27 │ │ │ │ b 311940 │ │ │ │ ldr r0, [pc, #84] @ 311d78 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 311a54 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010f75b0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq sp, sl, ip, lsr #8 │ │ │ │ + addeq sp, sl, ip, lsl r4 │ │ │ │ tsteq pc, r8, lsr r5 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x010f7494 │ │ │ │ - @ instruction: 0x009466f8 │ │ │ │ + addseq r6, r4, r8, ror #13 │ │ │ │ andeq r1, r0, r4, asr #11 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - strdeq sp, [sl], ip │ │ │ │ - addseq r6, r4, ip, ror #11 │ │ │ │ + addeq sp, sl, ip, ror #3 │ │ │ │ + @ instruction: 0x009465dc │ │ │ │ andeq r4, r0, r8, asr fp │ │ │ │ - addeq ip, sl, r8, asr #31 │ │ │ │ - addeq ip, sl, r8, ror #31 │ │ │ │ - addeq sp, sl, ip, lsr r0 │ │ │ │ + @ instruction: 0x008acfb8 │ │ │ │ + ldrdeq ip, [sl], r8 │ │ │ │ + addeq sp, sl, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3688] @ 0xe68 │ │ │ │ ldr ip, [pc, #2140] @ 3125f0 │ │ │ │ ldr r1, [pc, #2140] @ 3125f4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -151935,15 +151935,15 @@ │ │ │ │ ldr r1, [sp, #348] @ 0x15c │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r0, [sp, #344] @ 0x158 │ │ │ │ str r5, [sp] │ │ │ │ bl 65e25c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl b989f8 │ │ │ │ + bl b989f0 │ │ │ │ cmp r4, #0 │ │ │ │ addge r4, r4, fp │ │ │ │ mov r7, #0 │ │ │ │ b 311e5c │ │ │ │ ldr r3, [sl, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ bne 3123d0 │ │ │ │ @@ -152036,15 +152036,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 312410 │ │ │ │ ldr r1, [pc, #1308] @ 31261c │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 27d088 │ │ │ │ cmp r4, #0 │ │ │ │ blt 311e6c │ │ │ │ cmp r7, #0 │ │ │ │ movlt r4, r7 │ │ │ │ blt 311e6c │ │ │ │ @@ -152082,15 +152082,15 @@ │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ beq 312224 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ cmp r4, #0 │ │ │ │ blt 3124e4 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 65ecb0 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 65ecb0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ @@ -152105,18 +152105,18 @@ │ │ │ │ add r7, r7, r4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 312030 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl b8b3fc │ │ │ │ + bl b8b3f4 │ │ │ │ b 312064 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl b8b918 │ │ │ │ + bl b8b910 │ │ │ │ b 3121c4 │ │ │ │ mov r7, #0 │ │ │ │ add fp, sp, #324 @ 0x144 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #11 │ │ │ │ @@ -152131,35 +152131,35 @@ │ │ │ │ str r7, [sp, #348] @ 0x15c │ │ │ │ str r7, [sp, #352] @ 0x160 │ │ │ │ str r7, [sp, #356] @ 0x164 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ bl 30ebe8 │ │ │ │ ldr r1, [sp, #328] @ 0x148 │ │ │ │ mov r0, sl │ │ │ │ - bl b982c4 │ │ │ │ + bl b982bc │ │ │ │ b 3122b8 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r7, r7, r4 │ │ │ │ adc r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r7, r3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ bcs 31241c │ │ │ │ mov r0, sl │ │ │ │ - bl b98a34 │ │ │ │ + bl b98a2c │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r3, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl b98548 │ │ │ │ + bl b98540 │ │ │ │ ldrd r0, [r5, #-8] │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ strd r0, [sp] │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 31b200 │ │ │ │ @@ -152167,17 +152167,17 @@ │ │ │ │ bge 31228c │ │ │ │ cmn r4, #4 │ │ │ │ bne 312310 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3122d8 │ │ │ │ mov r0, sl │ │ │ │ - bl b989f8 │ │ │ │ + bl b989f0 │ │ │ │ mov r0, fp │ │ │ │ - bl b989f8 │ │ │ │ + bl b989f0 │ │ │ │ b 311e5c │ │ │ │ ldr r3, [pc, #760] @ 312624 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 311e20 │ │ │ │ ldr r3, [pc, #744] @ 312628 │ │ │ │ @@ -152199,47 +152199,47 @@ │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #212] @ 0xd4 │ │ │ │ str r7, [sp, #216] @ 0xd8 │ │ │ │ str r7, [sp, #220] @ 0xdc │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ stm sp, {r8, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 312630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 311e20 │ │ │ │ ldr r0, [pc, #604] @ 312634 │ │ │ │ ldr r1, [pc, #604] @ 312638 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl b75b8c │ │ │ │ + bl b75b84 │ │ │ │ mvn r4, #94 @ 0x5e │ │ │ │ b 311e6c │ │ │ │ subs r1, r1, r7 │ │ │ │ sbc r2, r2, r0 │ │ │ │ cmp ip, r1 │ │ │ │ mov r5, r1 │ │ │ │ sbcs r1, r3, r2 │ │ │ │ movcc r5, ip │ │ │ │ movcc r2, r3 │ │ │ │ b 311f0c │ │ │ │ add r0, r8, #24 │ │ │ │ - bl b8b918 │ │ │ │ + bl b8b910 │ │ │ │ b 31210c │ │ │ │ ldr r2, [pc, #536] @ 31263c │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ bl 30e904 │ │ │ │ @@ -152271,25 +152271,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ str r1, [sp, #212] @ 0xd4 │ │ │ │ str r1, [sp, #216] @ 0xd8 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ 312644 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 311e6c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 31a03c │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ @@ -152308,15 +152308,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 3125e0 │ │ │ │ ldr r1, [pc, #264] @ 312648 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 31a03c │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 65ecb0 │ │ │ │ @@ -152335,54 +152335,54 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #164] @ 31264c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 311e20 │ │ │ │ ldr r0, [pc, #136] @ 312650 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 311e6c │ │ │ │ add r0, r8, #24 │ │ │ │ - bl b8b918 │ │ │ │ + bl b8b910 │ │ │ │ b 31254c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r8, rrx │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq ip, sl, r8, asr #29 │ │ │ │ + @ instruction: 0x008aceb8 │ │ │ │ tsteq pc, r4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq pc, r0, ror pc @ │ │ │ │ - addseq r6, r4, r0, asr r2 │ │ │ │ - addeq ip, sl, r8, ror #28 │ │ │ │ - addseq r5, sl, r4, ror #2 │ │ │ │ - addeq ip, sl, r0, asr lr │ │ │ │ + addseq r6, r4, r0, asr #4 │ │ │ │ + addeq ip, sl, r8, asr lr │ │ │ │ + addseq r5, sl, r4, asr r1 │ │ │ │ + addeq ip, sl, r0, asr #28 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq ip, sl, r0, ror sp │ │ │ │ - addseq r6, r4, r8, lsr r0 │ │ │ │ + addeq ip, sl, r0, ror #26 │ │ │ │ + addseq r6, r4, r8, lsr #32 │ │ │ │ andeq r3, r0, ip, asr #17 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrdeq ip, [sl], r8 │ │ │ │ + addeq ip, sl, r8, asr #19 │ │ │ │ tsteq lr, r4, lsl #14 │ │ │ │ - addeq ip, sl, r8, lsr sl │ │ │ │ - addseq r5, r4, r4, asr #26 │ │ │ │ + addeq ip, sl, r8, lsr #20 │ │ │ │ + addseq r5, r4, r4, lsr sp │ │ │ │ andeq r3, r0, r4, lsl #10 │ │ │ │ - addeq ip, sl, r8, lsr #19 │ │ │ │ - addeq ip, sl, r0, lsr r9 │ │ │ │ - addeq ip, sl, ip, lsr #16 │ │ │ │ - strdeq ip, [sl], r0 │ │ │ │ + umulleq ip, sl, r8, r9 │ │ │ │ + addeq ip, sl, r0, lsr #18 │ │ │ │ + addeq ip, sl, ip, lsl r8 │ │ │ │ + addeq ip, sl, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #2316] @ 312f7c │ │ │ │ sub sp, sp, #268 @ 0x10c │ │ │ │ @@ -152623,15 +152623,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #132] @ 0x84 │ │ │ │ str r4, [sp, #136] @ 0x88 │ │ │ │ str r4, [sp, #140] @ 0x8c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -152639,15 +152639,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1328] @ 312fa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 31275c │ │ │ │ mvn r2, #0 │ │ │ │ lsl r3, r1, #23 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r4, #152] @ 0x98 │ │ │ │ @@ -152783,15 +152783,15 @@ │ │ │ │ ldr r0, [pc, #780] @ 312fac │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 31275c │ │ │ │ ldrsb r0, [sp, #74] @ 0x4a │ │ │ │ bl 30e710 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -152872,40 +152872,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 312924 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ b 312924 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c0ac │ │ │ │ + bl b8c0a4 │ │ │ │ b 3128f0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ b 312b1c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c0ac │ │ │ │ + bl b8c0a4 │ │ │ │ b 312ae8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ b 312c30 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c0ac │ │ │ │ + bl b8c0a4 │ │ │ │ b 312bfc │ │ │ │ ldr r3, [pc, #300] @ 312fb8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31298c │ │ │ │ ldr r3, [pc, #252] @ 312f9c │ │ │ │ @@ -152928,65 +152928,65 @@ │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 312fbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 31298c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c0ac │ │ │ │ + bl b8c0a4 │ │ │ │ b 312df0 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #96] @ 312fc0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 31298c │ │ │ │ smlabbeq pc, r0, r7, r6 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq ip, [sl], ip @ │ │ │ │ + addeq ip, sl, ip, ror #15 │ │ │ │ smlabteq pc, r8, r6, r6 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq pc, r4, ror #12 │ │ │ │ - addeq ip, sl, r0, lsr #12 │ │ │ │ + addeq ip, sl, r0, lsl r6 │ │ │ │ @ instruction: 0x000039b0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq ip, sl, r8, lsl #9 │ │ │ │ - strdeq fp, [sl], ip │ │ │ │ - umulleq ip, sl, r4, r2 │ │ │ │ + addeq ip, sl, r8, ror r4 │ │ │ │ + addeq fp, sl, ip, ror #21 │ │ │ │ + addeq ip, sl, r4, lsl #5 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - addeq ip, sl, r8, asr r0 │ │ │ │ - addeq ip, sl, ip, rrx │ │ │ │ + addeq ip, sl, r8, asr #32 │ │ │ │ + addeq ip, sl, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr r3, [pc, #3588] @ 313de0 │ │ │ │ sub sp, sp, #388 @ 0x184 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -153168,30 +153168,30 @@ │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d088 │ │ │ │ ldrh r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ bl 27f3b0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #2872] @ 313dfc │ │ │ │ ldr r2, [pc, #2872] @ 313e00 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldrb sl, [r5, #7] │ │ │ │ cmp sl, #0 │ │ │ │ bne 3134e8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ add r2, r2, #16 │ │ │ │ @@ -153308,15 +153308,15 @@ │ │ │ │ b 313254 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ mvn r4, #21 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 31318c │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ mvn r4, #3 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 30ecf8 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 27d088 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -153363,34 +153363,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #2112] @ 313e10 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r7, r8, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 313e14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3131a4 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ mov r8, #1 │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ lsr r7, r4, #31 │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ cmp r7, #0 │ │ │ │ bne 3134f0 │ │ │ │ cmn r4, #4 │ │ │ │ beq 313800 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -153503,15 +153503,15 @@ │ │ │ │ bne 3136d8 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 313750 │ │ │ │ b 3136d8 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ cmp sl, #0 │ │ │ │ beq 3134ec │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 30ecf8 │ │ │ │ mvn r4, #3 │ │ │ │ b 3134fc │ │ │ │ @@ -153537,15 +153537,15 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str sl, [sp, #136] @ 0x88 │ │ │ │ str sl, [sp, #140] @ 0x8c │ │ │ │ str sl, [sp, #144] @ 0x90 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #1424] @ 313e18 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -153553,15 +153553,15 @@ │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov fp, sl │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1376] @ 313e1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 313254 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ @@ -153695,25 +153695,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #788] @ 313e30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 313a1c │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 30f534 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 313b90 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #12] │ │ │ │ @@ -153799,28 +153799,28 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 313e38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 313254 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r4, r8 │ │ │ │ b 313a0c │ │ │ │ ldr r0, [pc, #336] @ 313e3c │ │ │ │ @@ -153829,96 +153829,96 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #324] @ 313e40 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3131a4 │ │ │ │ ldr r0, [pc, #296] @ 313e44 │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #284] @ 313e48 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mov fp, r4 │ │ │ │ b 3138c0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bge 31391c │ │ │ │ b 3134f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ b 313984 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c0ac │ │ │ │ + bl b8c0a4 │ │ │ │ b 31394c │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ mov r8, #1 │ │ │ │ mov sl, r7 │ │ │ │ str r7, [sp, #28] │ │ │ │ b 313624 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #168] @ 313e4c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 313a1c │ │ │ │ ldr r0, [pc, #144] @ 313e50 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 313254 │ │ │ │ tsteq pc, r0, lsr #28 │ │ │ │ tsteq pc, ip, lsl #28 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq fp, sl, r0, asr #31 │ │ │ │ - @ instruction: 0x009b42f4 │ │ │ │ + @ instruction: 0x008abfb0 │ │ │ │ + addseq r4, fp, r4, ror #5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq pc, r8, lsl ip @ │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq fp, sl, r4, ror #13 │ │ │ │ + ldrdeq fp, [sl], r4 │ │ │ │ andeq r1, r0, r8, lsr r9 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq fp, sl, r8, ror #22 │ │ │ │ - addeq fp, sl, r8, asr #20 │ │ │ │ - @ instruction: 0x0097bab4 │ │ │ │ - addeq fp, sl, ip, ror r7 │ │ │ │ - addseq r1, lr, r4, lsr #2 │ │ │ │ - addeq r2, pc, r4, lsl #10 │ │ │ │ - addseq r1, lr, r8, asr r0 │ │ │ │ + addeq fp, sl, r8, asr fp │ │ │ │ + addeq fp, sl, r8, lsr sl │ │ │ │ + addseq fp, r7, r4, lsr #21 │ │ │ │ + addeq fp, sl, ip, ror #14 │ │ │ │ + addseq r1, lr, r4, lsl r1 │ │ │ │ + strdeq r2, [pc], r4 │ │ │ │ + addseq r1, lr, r8, asr #32 │ │ │ │ andeq r3, r0, r4, lsl #20 │ │ │ │ - addeq fp, sl, ip, lsr #11 │ │ │ │ - addeq fp, sl, ip, lsr #8 │ │ │ │ - addeq fp, sl, r0, ror r3 │ │ │ │ - addeq fp, sl, ip, asr #8 │ │ │ │ - addeq fp, sl, r4, lsl #7 │ │ │ │ - addseq fp, r7, r0, lsr #12 │ │ │ │ - addeq fp, sl, r4, asr r3 │ │ │ │ - addeq fp, sl, r8, asr r3 │ │ │ │ - addeq fp, sl, r0, asr #5 │ │ │ │ + umulleq fp, sl, ip, r5 │ │ │ │ + addeq fp, sl, ip, lsl r4 │ │ │ │ + addeq fp, sl, r0, ror #6 │ │ │ │ + addeq fp, sl, ip, lsr r4 │ │ │ │ + addeq fp, sl, r4, ror r3 │ │ │ │ + addseq fp, r7, r0, lsl r6 │ │ │ │ + addeq fp, sl, r4, asr #6 │ │ │ │ + addeq fp, sl, r8, asr #6 │ │ │ │ + @ instruction: 0x008ab2b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #1256] @ 31435c │ │ │ │ @@ -154080,15 +154080,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #1520 @ 0x5f0 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 6ac05c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 31422c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -154122,15 +154122,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #108] @ 0x6c │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #116] @ 0x74 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -154139,15 +154139,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 314394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 313f44 │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 27eeb8 │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -154197,70 +154197,70 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r6, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3143a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 314010 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #152] @ 3143a4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 313f44 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #100] @ 3143a8 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 314010 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, ip, ror pc @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq fp, sl, r0, asr r2 │ │ │ │ + addeq fp, sl, r0, asr #4 │ │ │ │ smlatteq pc, r0, lr, r4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r2, sl, r0, lsr #26 │ │ │ │ - strdeq r1, [pc], r8 │ │ │ │ + addseq r2, sl, r0, lsl sp │ │ │ │ + addeq r1, pc, r8, ror #29 │ │ │ │ @ instruction: 0x010f4dbc │ │ │ │ - adceq r8, r2, r4, ror #6 │ │ │ │ - addeq fp, sl, ip, ror #1 │ │ │ │ - addeq sl, sl, r0, asr r6 │ │ │ │ + adceq r8, r2, r4, asr r3 │ │ │ │ + ldrdeq fp, [sl], ip │ │ │ │ + addeq sl, sl, r0, asr #12 │ │ │ │ andeq r1, r0, ip, asr r2 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sl, sl, r4, ror #30 │ │ │ │ - addeq r3, sl, r4, lsl #12 │ │ │ │ + addeq sl, sl, r4, asr pc │ │ │ │ + strdeq r3, [sl], r4 │ │ │ │ andeq r4, r0, r4, lsr #3 │ │ │ │ - addeq sl, sl, r4, lsr pc │ │ │ │ - addeq sl, sl, ip, ror #28 │ │ │ │ - addeq sl, sl, r8, lsr #30 │ │ │ │ + addeq sl, sl, r4, lsr #30 │ │ │ │ + addeq sl, sl, ip, asr lr │ │ │ │ + addeq sl, sl, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #812] @ 3146f0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #808] @ 3146f4 │ │ │ │ @@ -154354,22 +154354,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ bge 314484 │ │ │ │ ldr r0, [pc, #472] @ 314714 │ │ │ │ mvn r4, #89 @ 0x59 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ b 3144c8 │ │ │ │ ldr r0, [pc, #456] @ 314718 │ │ │ │ ldr r1, [pc, #456] @ 31471c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #13 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b75b8c │ │ │ │ + bl b75b84 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b 314498 │ │ │ │ ldr r1, [pc, #432] @ 314720 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 65ecec │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -154398,26 +154398,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 314730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 314434 │ │ │ │ ldr r3, [pc, #264] @ 314734 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3144c8 │ │ │ │ ldr r3, [pc, #232] @ 314728 │ │ │ │ @@ -154437,60 +154437,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 314738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3144c8 │ │ │ │ ldr r0, [pc, #132] @ 31473c │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 314434 │ │ │ │ ldr r0, [pc, #108] @ 314740 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3144c8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r0, lsr sl @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r7, ip, r8, asr r3 │ │ │ │ + addeq r7, ip, r8, asr #6 │ │ │ │ smlatteq pc, r8, r9, r4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - ldrdeq sl, [sl], ip │ │ │ │ addeq sl, sl, ip, asr #29 │ │ │ │ - addeq r7, ip, ip, lsr #5 │ │ │ │ + @ instruction: 0x008aaebc │ │ │ │ + umulleq r7, ip, ip, r2 │ │ │ │ tsteq pc, r8, lsl r9 @ │ │ │ │ - strdeq sl, [sl], ip │ │ │ │ + addeq sl, sl, ip, ror #27 │ │ │ │ tsteq lr, ip, lsl #11 │ │ │ │ - addeq sl, sl, r0, lsr lr │ │ │ │ - addseq sp, ip, r8, asr #9 │ │ │ │ + addeq sl, sl, r0, lsr #28 │ │ │ │ + @ instruction: 0x009cd4b8 │ │ │ │ andeq r4, r0, r8, lsr r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - umulleq sl, sl, ip, ip @ │ │ │ │ + addeq sl, sl, ip, lsl #25 │ │ │ │ andeq r5, r0, r0, asr #31 │ │ │ │ - umulleq sl, sl, ip, sp @ │ │ │ │ - addeq sl, sl, r0, lsr ip │ │ │ │ - addeq sl, sl, r8, lsr #27 │ │ │ │ + addeq sl, sl, ip, lsl #27 │ │ │ │ + addeq sl, sl, r0, lsr #24 │ │ │ │ + umulleq sl, sl, r8, sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #472] @ 314934 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #468] @ 314938 │ │ │ │ @@ -154609,15 +154609,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strh r3, [sp, #28] │ │ │ │ b 3147d8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010f4698 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq sl, sl, ip, lsl #26 │ │ │ │ + strdeq sl, [sl], ip │ │ │ │ tsteq pc, r8, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ @@ -154794,28 +154794,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 30ecf8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 314b84 │ │ │ │ b 314b78 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c0ac │ │ │ │ + bl b8c0a4 │ │ │ │ b 314af8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 30ecf8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 30ecf8 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 3149f0 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ b 314b90 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -154910,26 +154910,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 30ecf8 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 3149ec │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ b 3149ec │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 3149ec │ │ │ │ b 314de8 │ │ │ │ smlabbeq pc, r0, r4, r4 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq sl, sl, r0, lsl #22 │ │ │ │ + strdeq sl, [sl], r0 │ │ │ │ smlatteq pc, r8, r3, r4 │ │ │ │ - addseq sp, r4, r4, lsl r8 │ │ │ │ + addseq sp, r4, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #992] @ 31521c │ │ │ │ ldr r3, [pc, #992] @ 315220 │ │ │ │ @@ -155079,28 +155079,28 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 315244 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 30ecf8 │ │ │ │ b 314f00 │ │ │ │ ldrb r2, [fp, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 314f94 │ │ │ │ @@ -155136,15 +155136,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -155153,53 +155153,53 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #144] @ 31524c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 314ef0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #124] @ 315250 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 314ef0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 315254 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3150cc │ │ │ │ @ instruction: 0x010f3fbc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq sl, sl, ip, lsr #12 │ │ │ │ + addeq sl, sl, ip, lsl r6 │ │ │ │ tsteq pc, r0, lsr pc @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq pc, r0, lr, r3 │ │ │ │ - ldrdeq r0, [pc], r4 │ │ │ │ + addeq r0, pc, r4, asr #29 │ │ │ │ andeq r6, r0, r8, lsl #31 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sl, sl, r8, lsl #9 │ │ │ │ + addeq sl, sl, r8, ror r4 │ │ │ │ andeq r1, r0, ip, lsl #12 │ │ │ │ - addeq sl, sl, r8, lsl r3 │ │ │ │ - addeq sl, sl, r0, lsr r3 │ │ │ │ - umulleq sl, sl, ip, r3 @ │ │ │ │ + addeq sl, sl, r8, lsl #6 │ │ │ │ + addeq sl, sl, r0, lsr #6 │ │ │ │ + addeq sl, sl, ip, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #612] @ 3154d4 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #608] @ 3154d8 │ │ │ │ @@ -155328,48 +155328,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, sl, fp} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3154f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 3152f0 │ │ │ │ ldr r0, [pc, #76] @ 3154fc │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 3152f0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq pc, r4, fp, r3 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq pc, r5, r0, ror r1 @ │ │ │ │ + addseq pc, r5, r0, ror #2 │ │ │ │ tsteq pc, r0, lsr fp @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq pc, r0, sl, r3 │ │ │ │ andeq r5, r0, r8, ror fp │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sl, sl, r8, asr r1 │ │ │ │ - addeq sl, sl, r4, ror r1 │ │ │ │ + addeq sl, sl, r8, asr #2 │ │ │ │ + addeq sl, sl, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr ip, [pc, #888] @ 315890 │ │ │ │ ldr r3, [pc, #888] @ 315894 │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ @@ -155501,15 +155501,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -155517,15 +155517,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 3158b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 3155cc │ │ │ │ ldr r3, [pc, #316] @ 3158bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31564c │ │ │ │ @@ -155551,68 +155551,68 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 3158c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 31564c │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #112] @ 3158c4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 3155cc │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 3158c8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 31564c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatteq pc, r0, r8, r3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq sl, sl, r0, ror #1 │ │ │ │ + ldrdeq sl, [sl], r0 │ │ │ │ tsteq pc, r0, ror #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addeq sl, sl, r4, ror #1 │ │ │ │ + ldrdeq sl, [sl], r4 │ │ │ │ smlabbeq pc, r8, r7, r3 @ │ │ │ │ andeq r6, r0, r8, ror r7 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r9, sl, r4, lsl #30 │ │ │ │ + strdeq r9, [sl], r4 │ │ │ │ andeq r6, r0, r4, lsr ip │ │ │ │ - addeq r9, sl, r0, ror #29 │ │ │ │ - addeq r9, sl, r8, ror #28 │ │ │ │ - addeq r9, sl, r8, ror #29 │ │ │ │ + ldrdeq r9, [sl], r0 │ │ │ │ + addeq r9, sl, r8, asr lr │ │ │ │ + ldrdeq r9, [sl], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ ldr ip, [pc, #808] @ 315c0c │ │ │ │ ldr r3, [pc, #808] @ 315c10 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ @@ -155743,30 +155743,30 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {sl, fp} │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 315c34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 31599c │ │ │ │ ldr r3, [pc, #248] @ 315c38 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 315a64 │ │ │ │ ldr r3, [pc, #216] @ 315c2c │ │ │ │ @@ -155785,57 +155785,57 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 315c3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 315a64 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #92] @ 315c40 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 31599c │ │ │ │ ldr r0, [pc, #76] @ 315c44 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 315a64 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r4, lsl r5 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r9, sl, r4, asr lr │ │ │ │ + addeq r9, sl, r4, asr #28 │ │ │ │ smlabbeq pc, r0, r4, r3 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq pc, r4, lsr r4 @ │ │ │ │ - ldrheq r1, [r0], ip │ │ │ │ + addseq r1, r0, ip, lsr #1 │ │ │ │ andeq r2, r0, r0, lsr fp │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r9, sl, ip, lsl #25 │ │ │ │ + addeq r9, sl, ip, ror ip │ │ │ │ andeq r4, r0, r0, ror #17 │ │ │ │ - addeq r9, sl, ip, lsl #25 │ │ │ │ - addeq r9, sl, r0, lsr #24 │ │ │ │ - addeq r9, sl, r0, lsl #25 │ │ │ │ + addeq r9, sl, ip, ror ip │ │ │ │ + addeq r9, sl, r0, lsl ip │ │ │ │ + addeq r9, sl, r0, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #436] @ 315e14 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #432] @ 315e18 │ │ │ │ @@ -155921,47 +155921,47 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 315e38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 315ccc │ │ │ │ ldr r0, [pc, #72] @ 315e3c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 315ccc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010f3198 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq r2, [sl], r4 │ │ │ │ + addeq r2, sl, r4, ror #21 │ │ │ │ tsteq pc, r4, asr r1 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq pc, r0, r0, r3 │ │ │ │ @ instruction: 0x000013b4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r9, sl, ip, asr #21 │ │ │ │ - addeq r9, sl, r8, ror #21 │ │ │ │ + @ instruction: 0x008a9abc │ │ │ │ + ldrdeq r9, [sl], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ @@ -156105,15 +156105,15 @@ │ │ │ │ str r8, [sp, #100] @ 0x64 │ │ │ │ b 315ff0 │ │ │ │ ldr r0, [pc, #796] @ 3163ac │ │ │ │ ldr r1, [pc, #796] @ 3163b0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #15 │ │ │ │ - bl b75b8c │ │ │ │ + bl b75b84 │ │ │ │ mvn r9, #19 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 30ecf8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 3106b4 │ │ │ │ @@ -156136,22 +156136,22 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #688] @ 3163b8 │ │ │ │ ldr r1, [pc, #688] @ 3163bc │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #14 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - bl b75b8c │ │ │ │ + bl b75b84 │ │ │ │ b 315ef0 │ │ │ │ ldr r0, [pc, #664] @ 3163c0 │ │ │ │ ldr r1, [pc, #664] @ 3163c4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #16 │ │ │ │ - bl b75b8c │ │ │ │ + bl b75b84 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ mvn r9, #94 @ 0x5e │ │ │ │ bl 30ecf8 │ │ │ │ b 3160b0 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ @@ -156208,25 +156208,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3163d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3160a4 │ │ │ │ ldr r3, [pc, #364] @ 3163dc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 315ee0 │ │ │ │ ldr r3, [pc, #332] @ 3163d0 │ │ │ │ @@ -156248,28 +156248,28 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 3163e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 315ee0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ movne r9, fp │ │ │ │ @@ -156280,51 +156280,51 @@ │ │ │ │ mvn r9, #0 │ │ │ │ b 316154 │ │ │ │ ldr r0, [pc, #152] @ 3163e4 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd sl, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 315ee0 │ │ │ │ mov r6, r4 │ │ │ │ b 31619c │ │ │ │ ldr r0, [pc, #116] @ 3163e8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3160a4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010f2f94 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r8, sl, r4, lsl #28 │ │ │ │ + strdeq r8, [sl], r4 │ │ │ │ tsteq pc, r4, asr #30 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq lr, r4, r4, asr sl │ │ │ │ - umulleq r9, sl, r0, sl │ │ │ │ + addseq lr, r4, r4, asr #20 │ │ │ │ + addeq r9, sl, r0, lsl #21 │ │ │ │ tstpeq sp, ip, asr #20 @ p-variant is OBSOLETE │ │ │ │ - addeq r9, sl, r4, lsr r9 │ │ │ │ + addeq r9, sl, r4, lsr #18 │ │ │ │ tsteq pc, r8, lsr sp @ │ │ │ │ @ instruction: 0x011df9d4 │ │ │ │ - addeq r9, sl, r8, lsl #17 │ │ │ │ + addeq r9, sl, r8, ror r8 │ │ │ │ @ instruction: 0x011df9b4 │ │ │ │ - ldrdeq r9, [sl], r0 │ │ │ │ - addseq r1, r4, r4, asr #31 │ │ │ │ + addeq r9, sl, r0, asr #17 │ │ │ │ + @ instruction: 0x00941fb4 │ │ │ │ andeq r4, r0, ip, asr #17 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - strdeq r9, [sl], r8 │ │ │ │ + addeq r9, sl, r8, ror #15 │ │ │ │ andeq r3, r0, r4, lsr sl │ │ │ │ - addeq r9, sl, r8, lsl #12 │ │ │ │ - addeq r9, sl, r8, lsl #12 │ │ │ │ - addeq r9, sl, ip, lsl r7 │ │ │ │ + strdeq r9, [sl], r8 │ │ │ │ + strdeq r9, [sl], r8 │ │ │ │ + addeq r9, sl, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #636] @ 316680 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -156454,53 +156454,53 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3166a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 316498 │ │ │ │ ldr r0, [pc, #76] @ 3166a8 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 316498 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatteq pc, r8, r9, r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r9, sl, r8, lsl #13 │ │ │ │ + addeq r9, sl, r8, ror r6 │ │ │ │ smlabbeq pc, r8, r9, r2 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq pc, r0, lsr #18 │ │ │ │ @ instruction: 0x00006db0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - umulleq r9, sl, r4, r4 │ │ │ │ - addeq r9, sl, r0, asr #9 │ │ │ │ + addeq r9, sl, r4, lsl #9 │ │ │ │ + @ instruction: 0x008a94b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #1236] @ 316b98 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #1232] @ 316b9c │ │ │ │ @@ -156714,28 +156714,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 316bc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 31674c │ │ │ │ ldr fp, [r6, #4] │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 27eeb8 │ │ │ │ subs r9, r0, #0 │ │ │ │ @@ -156769,69 +156769,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 316bcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 30ecf8 │ │ │ │ b 316868 │ │ │ │ ldr r0, [pc, #140] @ 316bd0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 31674c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #104] @ 316bd4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 30ecf8 │ │ │ │ b 316868 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r0, lsr r7 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq sp, r5, r4, lsr #26 │ │ │ │ + addseq sp, r5, r4, lsl sp │ │ │ │ ldrdeq r2, [pc, -r8] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - @ instruction: 0x008d5ab0 │ │ │ │ + addeq r5, sp, r0, lsr #21 │ │ │ │ tsteq pc, ip, ror #10 │ │ │ │ - addeq r5, sp, r8, lsl #19 │ │ │ │ + addeq r5, sp, r8, ror r9 │ │ │ │ andeq r2, r0, ip, lsr #17 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r9, sl, ip, lsl r1 │ │ │ │ + addeq r9, sl, ip, lsl #2 │ │ │ │ andeq r4, r0, r8, ror #22 │ │ │ │ - addeq r9, sl, r4, asr #1 │ │ │ │ - addeq r9, sl, r4, rrx │ │ │ │ - addeq r9, sl, ip, lsr #1 │ │ │ │ + strheq r9, [sl], r4 │ │ │ │ + addeq r9, sl, r4, asr r0 │ │ │ │ + umulleq r9, sl, ip, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1032] @ 316ffc │ │ │ │ ldr r3, [pc, #1032] @ 317000 │ │ │ │ @@ -157008,15 +157008,15 @@ │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ @@ -157030,15 +157030,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 317020 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 316c6c │ │ │ │ ldr r3, [pc, #256] @ 317024 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 316d64 │ │ │ │ @@ -157057,60 +157057,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 317028 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 316d64 │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #64] @ 0x40 │ │ │ │ mov r3, r8 │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #12] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r0, [pc, #96] @ 31702c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 316c6c │ │ │ │ ldr r0, [pc, #72] @ 317030 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 316d64 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r4, lsl #4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r9, sl, r4, lsr #32 │ │ │ │ + addeq r9, sl, r4, lsl r0 │ │ │ │ @ instruction: 0x010f21b4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq pc, r4, ror r0 @ │ │ │ │ andeq r3, r0, r0, lsr #15 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r8, sl, ip, asr #26 │ │ │ │ + addeq r8, sl, ip, lsr sp │ │ │ │ andeq r6, r0, r4, ror #9 │ │ │ │ - addeq r8, sl, r8, lsr #27 │ │ │ │ - addeq r8, sl, r4, lsl #26 │ │ │ │ - addeq r8, sl, r4, lsl #27 │ │ │ │ + umulleq r8, sl, r8, sp │ │ │ │ + strdeq r8, [sl], r4 │ │ │ │ + addeq r8, sl, r4, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3696] @ 0xe70 │ │ │ │ ldr r7, [pc, #1180] @ 3174e8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1176] @ 3174ec │ │ │ │ @@ -157228,15 +157228,15 @@ │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ ldr sl, [ip, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ sub sl, sl, #24 │ │ │ │ strd r2, [sp, #240] @ 0xf0 │ │ │ │ beq 317238 │ │ │ │ mov r0, sl │ │ │ │ - bl bb2498 │ │ │ │ + bl bb2490 │ │ │ │ cmp sl, r1 │ │ │ │ subne sl, sl, r1 │ │ │ │ moveq sl, r1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r6, [fp, #48] @ 0x30 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ @@ -157326,28 +157326,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 317514 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 317144 │ │ │ │ ldr r3, [pc, #292] @ 317518 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3170f0 │ │ │ │ @@ -157369,65 +157369,65 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 31751c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 3170f0 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r3, fp │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #116] @ 317520 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 3170f0 │ │ │ │ ldr r0, [pc, #96] @ 317524 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 317144 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq pc, r0, sp, r1 @ │ │ │ │ smlatbeq pc, r4, sp, r1 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrdeq r8, [sl], r8 @ │ │ │ │ + addeq r8, sl, r8, asr #25 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x010f1c98 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq r5, r5, r4, ror #31 │ │ │ │ + @ instruction: 0x00955fd4 │ │ │ │ andeq r5, r0, r8, lsr #13 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r8, sl, ip, lsr #20 │ │ │ │ + addeq r8, sl, ip, lsl sl │ │ │ │ andeq r1, r0, r0, ror #6 │ │ │ │ - addeq r8, sl, ip, lsl #18 │ │ │ │ - addeq r8, sl, ip, lsr #18 │ │ │ │ - addeq r8, sl, r0, lsr #19 │ │ │ │ + strdeq r8, [sl], ip │ │ │ │ + addeq r8, sl, ip, lsl r9 │ │ │ │ + umulleq r8, sl, r0, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #656] @ 3177d0 │ │ │ │ ldr r3, [pc, #656] @ 3177d4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -157529,23 +157529,23 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 3177f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 3175ac │ │ │ │ ldr r3, [pc, #236] @ 3177fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 317618 │ │ │ │ @@ -157565,54 +157565,54 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #32 │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 317800 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 317618 │ │ │ │ ldr r0, [pc, #108] @ 317804 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 3175ac │ │ │ │ ldr r0, [pc, #80] @ 317808 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 317618 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010f18bc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r0, r4, r4, lsl #24 │ │ │ │ + @ instruction: 0x00940bf4 │ │ │ │ tsteq pc, r4, ror r8 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq pc, sl, r8, lsr #28 │ │ │ │ + addseq pc, sl, r8, lsl lr @ │ │ │ │ @ instruction: 0x010f17bc │ │ │ │ andeq r4, r0, r8, lsl #8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r8, sl, r8, asr #15 │ │ │ │ + @ instruction: 0x008a87b8 │ │ │ │ andeq r6, r0, r4, lsl r7 │ │ │ │ - umulleq r8, sl, r0, r7 │ │ │ │ - addeq r8, sl, r0, asr r7 │ │ │ │ - addeq r8, sl, ip, lsl #15 │ │ │ │ + addeq r8, sl, r0, lsl #15 │ │ │ │ + addeq r8, sl, r0, asr #14 │ │ │ │ + addeq r8, sl, ip, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #464] @ 3179f4 │ │ │ │ sub sp, sp, #32 │ │ │ │ ldr r1, [pc, #460] @ 3179f8 │ │ │ │ @@ -157720,24 +157720,24 @@ │ │ │ │ mov r4, r0 │ │ │ │ bne 3179e0 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #7 │ │ │ │ b 317968 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c0ac │ │ │ │ + bl b8c0a4 │ │ │ │ b 3179a0 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ b 3179c4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r1, [pc, -r0] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq ip, r5, ip, lsr #23 │ │ │ │ + umullseq ip, r5, ip, fp │ │ │ │ tsteq pc, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1060] @ 317e44 │ │ │ │ @@ -157908,27 +157908,27 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 317e74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 30ecf8 │ │ │ │ b 317afc │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne 317b90 │ │ │ │ @@ -157965,15 +157965,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -157982,52 +157982,52 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #140] @ 317e7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 317ae8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #124] @ 317e80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 317ae8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 317e84 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 317cfc │ │ │ │ ldrdeq r1, [pc, -r8] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrdeq r8, [sl], r4 │ │ │ │ + addeq r8, sl, r4, asr #9 │ │ │ │ tsteq pc, r4, lsr r3 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq pc, r4, r2, r1 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ - addeq lr, lr, r4, lsr #5 │ │ │ │ + umulleq lr, lr, r4, r2 @ │ │ │ │ @ instruction: 0x00002ab4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r8, sl, r0, lsl r3 │ │ │ │ + addeq r8, sl, r0, lsl #6 │ │ │ │ andeq r4, r0, r4, lsr #13 │ │ │ │ - umulleq r8, sl, r4, r1 │ │ │ │ - @ instruction: 0x008a81bc │ │ │ │ - addeq r8, sl, r0, lsr #4 │ │ │ │ + addeq r8, sl, r4, lsl #3 │ │ │ │ + addeq r8, sl, ip, lsr #3 │ │ │ │ + addeq r8, sl, r0, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1004] @ 318290 │ │ │ │ ldr r3, [pc, #1004] @ 318294 │ │ │ │ @@ -158181,26 +158181,26 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 3182b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 30ecf8 │ │ │ │ b 317f70 │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 31800c │ │ │ │ @@ -158236,15 +158236,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -158253,54 +158253,54 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ 3182c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 317f60 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #128] @ 3182c4 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 317f60 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #76] @ 3182c8 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 31813c │ │ │ │ tsteq pc, r4, asr pc @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umulleq r8, sl, r4, r1 │ │ │ │ + addeq r8, sl, r4, lsl #3 │ │ │ │ smlabteq pc, r4, lr, r0 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq pc, r8, ror #28 │ │ │ │ - addeq sp, lr, r0, ror #28 │ │ │ │ + addeq sp, lr, r0, asr lr │ │ │ │ andeq r4, r0, ip, lsl sl │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - strdeq r7, [sl], r4 │ │ │ │ + addeq r7, sl, r4, ror #31 │ │ │ │ andeq r3, r0, r4, lsr #18 │ │ │ │ - addeq r7, sl, r8, ror lr │ │ │ │ - umulleq r7, sl, r8, lr │ │ │ │ - strdeq r7, [sl], r8 │ │ │ │ + addeq r7, sl, r8, ror #28 │ │ │ │ + addeq r7, sl, r8, lsl #29 │ │ │ │ + addeq r7, sl, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1092] @ 31872c │ │ │ │ ldr r3, [pc, #1092] @ 318730 │ │ │ │ @@ -158442,15 +158442,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -158459,15 +158459,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #492] @ 318750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3183a4 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 30e754 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ str r8, [sp, #8] │ │ │ │ bic r0, r0, #73728 @ 0x12000 │ │ │ │ @@ -158538,64 +158538,64 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 31875c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 318470 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #128] @ 318760 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3183a4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #92] @ 318764 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 318470 │ │ │ │ tsteq pc, r0, lsl fp @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r7, sl, r8, ror lr │ │ │ │ + addeq r7, sl, r8, ror #28 │ │ │ │ tsteq pc, ip, ror sl @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq pc, r8, lsr #20 │ │ │ │ andeq r3, r0, r8, lsr #1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r7, sl, ip, ror #24 │ │ │ │ - addeq r6, sl, r4, ror r9 │ │ │ │ + addeq r7, sl, ip, asr ip │ │ │ │ + addeq r6, sl, r4, ror #18 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ - addeq r7, sl, r8, lsl #23 │ │ │ │ - addeq r7, sl, ip, lsr #22 │ │ │ │ - umulleq r7, sl, r0, fp │ │ │ │ + addeq r7, sl, r8, ror fp │ │ │ │ + addeq r7, sl, ip, lsl fp │ │ │ │ + addeq r7, sl, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1236] @ 318c58 │ │ │ │ ldr r3, [pc, #1236] @ 318c5c │ │ │ │ @@ -158772,27 +158772,27 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 318c84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 31886c │ │ │ │ ldr r2, [pc, #512] @ 318c88 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r1, #7 │ │ │ │ @@ -158840,28 +158840,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp] │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 318c90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 318844 │ │ │ │ mov r0, r5 │ │ │ │ bl 30e754 │ │ │ │ bic r9, r0, #73728 @ 0x12000 │ │ │ │ bic r9, r9, #320 @ 0x140 │ │ │ │ b 318938 │ │ │ │ @@ -158892,44 +158892,44 @@ │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #128] @ 318c98 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 31886c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 318c9c │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 318844 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r4, ror r6 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq pc, r0, lsr #12 │ │ │ │ - umullseq fp, ip, ip, r9 │ │ │ │ + addseq fp, ip, ip, lsl #19 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq pc, r8, ror #10 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - ldrdeq r6, [sl], ip │ │ │ │ + addeq r6, sl, ip, asr #11 │ │ │ │ andeq r4, r0, r4, asr r1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r7, sl, ip, ror #17 │ │ │ │ - strdeq pc, [r9], r0 │ │ │ │ + ldrdeq r7, [sl], ip │ │ │ │ + addeq pc, r9, r0, ror #25 │ │ │ │ andeq r1, r0, r4, asr r1 │ │ │ │ - addeq r7, sl, r4, ror r7 │ │ │ │ - addeq r6, sl, ip, lsr #7 │ │ │ │ - umulleq r7, sl, ip, r7 │ │ │ │ - strdeq r7, [sl], r0 │ │ │ │ + addeq r7, sl, r4, ror #14 │ │ │ │ + umulleq r6, sl, ip, r3 │ │ │ │ + addeq r7, sl, ip, lsl #15 │ │ │ │ + addeq r7, sl, r0, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #412] @ 318e58 │ │ │ │ ldr r3, [pc, #412] @ 318e5c │ │ │ │ @@ -158966,15 +158966,15 @@ │ │ │ │ bl 31b47c │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 318df8 │ │ │ │ ldr r0, [r8, #60] @ 0x3c │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ sub r0, r0, #24 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb2278 │ │ │ │ + bl bb2270 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [pc, #256] @ 318e64 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldrd r0, [sp, #120] @ 0x78 │ │ │ │ @@ -158987,25 +158987,25 @@ │ │ │ │ movne fp, r9 │ │ │ │ asrne r4, r9, #31 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ moveq r9, fp │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mul r1, r9, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #7 │ │ │ │ @@ -159034,16 +159034,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, ip, lsr r1 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq pc, r3, r4, ror r4 @ │ │ │ │ - addeq r7, sl, r4, lsr #13 │ │ │ │ + addseq pc, r3, r4, ror #8 │ │ │ │ + umulleq r7, sl, r4, r6 │ │ │ │ smlatteq lr, r4, pc, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #568] @ 3190bc │ │ │ │ ldr r1, [pc, #568] @ 3190c0 │ │ │ │ @@ -159087,17 +159087,17 @@ │ │ │ │ bne 318f04 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ add r6, r4, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl b8b0f8 │ │ │ │ + bl b8b0f0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b8b280 │ │ │ │ + bl b8b278 │ │ │ │ cmp r0, #0 │ │ │ │ beq 318f98 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ bl 3106b4 │ │ │ │ ldr r2, [pc, #372] @ 3190d0 │ │ │ │ ldr r3, [pc, #352] @ 3190c0 │ │ │ │ @@ -159135,15 +159135,15 @@ │ │ │ │ strne r1, [r3, #24] │ │ │ │ str r4, [r2] │ │ │ │ mov r1, #7 │ │ │ │ str r2, [r4, #24] │ │ │ │ b 318f4c │ │ │ │ ldr r0, [pc, #224] @ 3190d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75750 │ │ │ │ + bl b75748 │ │ │ │ mov r1, #7 │ │ │ │ b 318f4c │ │ │ │ ldr r2, [pc, #208] @ 3190d8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 318eec │ │ │ │ @@ -159162,49 +159162,49 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3190e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 318eec │ │ │ │ ldr r0, [pc, #72] @ 3190e8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 318eec │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq lr, r8, ror pc @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq fp, sp, r8, lsl #24 │ │ │ │ + @ instruction: 0x009dbbf8 │ │ │ │ tstpeq lr, r8, lsr pc @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq lr, r0, lr, pc @ │ │ │ │ - addeq r7, sl, r0, lsl #9 │ │ │ │ + addeq r7, sl, r0, ror r4 │ │ │ │ andeq r3, r0, ip, ror #12 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - umulleq r7, sl, r0, r3 │ │ │ │ - addeq r7, sl, r4, lsr #7 │ │ │ │ + addeq r7, sl, r0, lsl #7 │ │ │ │ + umulleq r7, sl, r4, r3 │ │ │ │ │ │ │ │ 003190ec : │ │ │ │ ldrh r0, [r0] │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003190f8 : │ │ │ │ @@ -159255,20 +159255,20 @@ │ │ │ │ bne 3191c0 │ │ │ │ ldr r5, [pc, #168] @ 31925c │ │ │ │ add r5, pc, r5 │ │ │ │ b 3191c0 │ │ │ │ ldr r5, [pc, #160] @ 319260 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl b8b0e0 │ │ │ │ + bl b8b0d8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8a798 │ │ │ │ + bl b8a790 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8ade8 │ │ │ │ + b b8ade0 │ │ │ │ ldr r5, [pc, #128] @ 319264 │ │ │ │ add r5, pc, r5 │ │ │ │ b 3191c0 │ │ │ │ ldr r3, [pc, #120] @ 319268 │ │ │ │ sub r2, r2, #100 @ 0x64 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ lsr r3, r3, r2 │ │ │ │ @@ -159340,41 +159340,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ beq 3193a8 │ │ │ │ ldr r1, [pc, #192] @ 3193c8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl b7fbd0 │ │ │ │ + bl b7fbc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7f2e0 │ │ │ │ + bl b7f2d8 │ │ │ │ ldr r3, [r6, #288] @ 0x120 │ │ │ │ add r5, r4, #4352 @ 0x1100 │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #32 │ │ │ │ beq 3193bc │ │ │ │ ldr r1, [pc, #148] @ 3193cc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl b7fbd0 │ │ │ │ + bl b7fbc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7f2e0 │ │ │ │ + bl b7f2d8 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31937c │ │ │ │ ldr r1, [pc, #104] @ 3193d0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl b7fbd0 │ │ │ │ + bl b7fbc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7f2e0 │ │ │ │ + bl b7f2d8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27d088 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ bl 27d088 │ │ │ │ ldr r3, [r6, #248] @ 0xf8 │ │ │ │ @@ -159490,15 +159490,15 @@ │ │ │ │ ldr r3, [r9, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ bl 27e5d0 │ │ │ │ str r0, [r4, #8] │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bdcc │ │ │ │ + bl b8bdc4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 319808 │ │ │ │ @@ -159528,29 +159528,29 @@ │ │ │ │ ldr r1, [pc, #700] @ 3198a0 │ │ │ │ add ip, r4, #4288 @ 0x10c0 │ │ │ │ mov r3, #1 │ │ │ │ add r0, ip, #56 @ 0x38 │ │ │ │ strd sl, [ip, #48] @ 0x30 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b7f1dc │ │ │ │ + bl b7f1d4 │ │ │ │ ldr r1, [pc, #672] @ 3198a4 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #65536 @ 0x10000 │ │ │ │ add r0, r5, #8 │ │ │ │ - bl b7f1dc │ │ │ │ + bl b7f1d4 │ │ │ │ ldr r1, [pc, #648] @ 3198a8 │ │ │ │ mov r3, #1 │ │ │ │ add r0, r4, #4352 @ 0x1100 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl b7f1dc │ │ │ │ + bl b7f1d4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #48] @ 0x30 │ │ │ │ mov lr, #1 │ │ │ │ add r0, r9, #16 │ │ │ │ add ip, r6, #376 @ 0x178 │ │ │ │ add r1, r4, #4480 @ 0x1180 │ │ │ │ @@ -159564,15 +159564,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 27d088 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #24] │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ ldr r2, [pc, #536] @ 3198ac │ │ │ │ ldr r3, [pc, #504] @ 319890 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -159594,15 +159594,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #448] @ 3198bc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, r4 │ │ │ │ bl 319284 │ │ │ │ mov r7, #1 │ │ │ │ b 31966c │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 27d418 │ │ │ │ @@ -159613,15 +159613,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #400] @ 3198cc │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 319704 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, sl │ │ │ │ beq 319858 │ │ │ │ ldr r3, [pc, #360] @ 3198d0 │ │ │ │ ldr r2, [pc, #360] @ 3198d4 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -159629,64 +159629,64 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #340] @ 3198dc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 319704 │ │ │ │ mov r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #316] @ 3198e0 │ │ │ │ ldr r2, [pc, #316] @ 3198e4 │ │ │ │ ldr r1, [pc, #316] @ 3198e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ stm sp, {r2, fp} │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #296] @ 3198ec │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 319704 │ │ │ │ ldr r1, [r9, #4] │ │ │ │ ldr r3, [pc, #276] @ 3198f0 │ │ │ │ ldr r2, [pc, #276] @ 3198f4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #272] @ 3198f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #256] @ 3198fc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 319704 │ │ │ │ ldr r1, [pc, #240] @ 319900 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b74408 │ │ │ │ + bl b74400 │ │ │ │ b 319704 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #216] @ 319904 │ │ │ │ ldr r2, [pc, #216] @ 319908 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #212] @ 31990c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #196] @ 319910 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 319704 │ │ │ │ ldr r1, [pc, #180] @ 319914 │ │ │ │ add r1, pc, r1 │ │ │ │ b 319760 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 319918 │ │ │ │ ldr r1, [pc, #168] @ 31991c │ │ │ │ @@ -159697,48 +159697,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tstpeq lr, r0, lsl sl @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatteq lr, r4, r9, pc @ │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - addseq sp, r9, r0, lsl #14 │ │ │ │ + @ instruction: 0x0099d6f0 │ │ │ │ @ instruction: 0xffff5220 │ │ │ │ @ instruction: 0xffff5288 │ │ │ │ @ instruction: 0xffff521c │ │ │ │ tstpeq lr, r8, ror #14 @ p-variant is OBSOLETE │ │ │ │ - adceq r2, r2, ip, asr sp │ │ │ │ - ldrdeq r6, [sl], r0 │ │ │ │ - addeq r5, sl, r0, asr #32 │ │ │ │ + adceq r2, r2, ip, asr #26 │ │ │ │ + addeq r6, sl, r0, asr #29 │ │ │ │ + addeq r5, sl, r0, lsr r0 │ │ │ │ andeq r1, r0, r6, ror #1 │ │ │ │ - adceq r2, r2, r4, lsl sp │ │ │ │ - addeq r6, sl, r4, asr #28 │ │ │ │ - addeq r5, sl, r0 │ │ │ │ + adceq r2, r2, r4, lsl #26 │ │ │ │ + addeq r6, sl, r4, lsr lr │ │ │ │ + strdeq r4, [sl], r0 │ │ │ │ ldrdeq r1, [r0], -lr │ │ │ │ - ldrdeq r2, [r2], r0 @ │ │ │ │ - addeq r6, sl, r4, asr #26 │ │ │ │ - @ instruction: 0x008a4fb4 │ │ │ │ + adceq r2, r2, r0, asr #25 │ │ │ │ + addeq r6, sl, r4, lsr sp │ │ │ │ + addeq r4, sl, r4, lsr #31 │ │ │ │ strheq r1, [r0], -r0 │ │ │ │ - umlaleq r2, r2, r8, ip @ │ │ │ │ - addeq r6, sl, ip, ror #26 │ │ │ │ - addeq r4, sl, r8, ror pc │ │ │ │ + adceq r2, r2, r8, lsl #25 │ │ │ │ + addeq r6, sl, ip, asr sp │ │ │ │ + addeq r4, sl, r8, ror #30 │ │ │ │ andeq r1, r0, r2, asr #1 │ │ │ │ - adceq r2, r2, ip, asr ip │ │ │ │ - @ instruction: 0x008a6db0 │ │ │ │ - addeq r4, sl, r0, asr #30 │ │ │ │ + adceq r2, r2, ip, asr #24 │ │ │ │ + addeq r6, sl, r0, lsr #27 │ │ │ │ + addeq r4, sl, r0, lsr pc │ │ │ │ andeq r1, r0, r3, ror #1 │ │ │ │ - addeq r6, sl, r0, asr #26 │ │ │ │ - adceq r2, r2, ip, lsl #24 │ │ │ │ - @ instruction: 0x008a6cb4 │ │ │ │ - strdeq r4, [sl], r0 │ │ │ │ + addeq r6, sl, r0, lsr sp │ │ │ │ + strdeq r2, [r2], ip @ │ │ │ │ + addeq r6, sl, r4, lsr #25 │ │ │ │ + addeq r4, sl, r0, ror #29 │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ - addeq sp, r9, ip, asr #31 │ │ │ │ - ldrdeq r2, [r2], r0 @ │ │ │ │ - addeq r4, sl, r0, asr #29 │ │ │ │ - addeq r6, sl, r4, lsr #24 │ │ │ │ + @ instruction: 0x0089dfbc │ │ │ │ + adceq r2, r2, r0, asr #23 │ │ │ │ + @ instruction: 0x008a4eb0 │ │ │ │ + addeq r6, sl, r4, lsl ip │ │ │ │ muleq r0, lr, r0 │ │ │ │ │ │ │ │ 00319928 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -159756,31 +159756,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 27ebf4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, sp │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ beq 319998 │ │ │ │ - bl b89d00 │ │ │ │ + bl b89cf8 │ │ │ │ mov r1, #1 │ │ │ │ - bl b68154 │ │ │ │ + bl b6814c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 319980 │ │ │ │ ldr r0, [pc, #128] @ 319a20 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b8a798 │ │ │ │ - bl b8ade8 │ │ │ │ + bl b8a790 │ │ │ │ + bl b8ade0 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3199d0 │ │ │ │ - bl b89d00 │ │ │ │ + bl b89cf8 │ │ │ │ mov r1, #1 │ │ │ │ - bl b68154 │ │ │ │ + bl b6814c │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3199b8 │ │ │ │ ldr r2, [pc, #76] @ 319a24 │ │ │ │ ldr r3, [pc, #64] @ 319a1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -159813,43 +159813,43 @@ │ │ │ │ cmp r7, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ bne 319b08 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #172] @ 319b14 │ │ │ │ ldr r2, [pc, #172] @ 319b18 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r8, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r8 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r8, [r4, #16] │ │ │ │ add r1, r5, #16 │ │ │ │ str r7, [r0] │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add r0, r8, #16 │ │ │ │ blx r3 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 319aec │ │ │ │ mov r4, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -159860,15 +159860,15 @@ │ │ │ │ ldr r4, [r4] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 319acc │ │ │ │ mvn r4, #3 │ │ │ │ b 319ad0 │ │ │ │ @ instruction: 0x010ef3b4 │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r4, sl, ip, lsr pc │ │ │ │ + addeq r4, sl, ip, lsr #30 │ │ │ │ │ │ │ │ 00319b1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -159888,28 +159888,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [sp, #224] @ 0xe0 │ │ │ │ ldr r5, [sp, #228] @ 0xe4 │ │ │ │ str r2, [sp, #32] │ │ │ │ bne 319f1c │ │ │ │ mov r9, r0 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #960] @ 319f4c │ │ │ │ ldr r2, [pc, #960] @ 319f50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp] │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r7, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r7 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr fp, [r9, #16] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -160062,22 +160062,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq 319ed0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #304] @ 319f60 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b6cb14 │ │ │ │ + bl b6cb0c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 30fe68 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp] │ │ │ │ movlt r3, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r2, [pc, #260] @ 319f64 │ │ │ │ ldr r3, [pc, #224] @ 319f44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -160102,19 +160102,19 @@ │ │ │ │ bl 27cd70 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r3] │ │ │ │ b 319d14 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl b8b918 │ │ │ │ + bl b8b910 │ │ │ │ b 319e3c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl b8b3fc │ │ │ │ + bl b8b3f4 │ │ │ │ b 319c2c │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mov r4, #0 │ │ │ │ b 319dfc │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mvn r4, #3 │ │ │ │ str r5, [sp] │ │ │ │ @@ -160132,19 +160132,19 @@ │ │ │ │ str r2, [sp] │ │ │ │ b 319dfc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010ef2bc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x010ef294 │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r4, sl, ip, lsl lr │ │ │ │ + addeq r4, sl, ip, lsl #28 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq r5, sl, r4, asr r2 │ │ │ │ - addseq sl, r4, ip, asr sp │ │ │ │ - addeq r5, sl, ip, lsr r0 │ │ │ │ + addeq r5, sl, r4, asr #4 │ │ │ │ + addseq sl, r4, ip, asr #26 │ │ │ │ + addeq r5, sl, ip, lsr #32 │ │ │ │ @ instruction: 0x010eef9c │ │ │ │ │ │ │ │ 00319f68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160152,55 +160152,55 @@ │ │ │ │ ldr r5, [pc, #172] @ 31a030 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 31a024 │ │ │ │ mov r6, r1 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #144] @ 31a034 │ │ │ │ ldr r2, [pc, #144] @ 31a038 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r5, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bge 31a004 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ asr r5, r4, #31 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ mvn r5, #0 │ │ │ │ b 31a008 │ │ │ │ tsteq lr, r4, ror lr │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - strdeq r4, [sl], ip │ │ │ │ + addeq r4, sl, ip, ror #19 │ │ │ │ │ │ │ │ 0031a03c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -160216,42 +160216,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r9, [r0, #16] │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #92] @ 31a0f8 │ │ │ │ ldr r2, [pc, #92] @ 31a0fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r3, #84] @ 0x54 │ │ │ │ add r1, r8, #16 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b8ae48 │ │ │ │ + b b8ae40 │ │ │ │ smlatbeq lr, r4, sp, lr │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r4, sl, r4, lsl #18 │ │ │ │ + strdeq r4, [sl], r4 @ │ │ │ │ │ │ │ │ 0031a100 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -160265,40 +160265,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #84] @ 31a1ac │ │ │ │ ldr r2, [pc, #84] @ 31a1b0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8ae48 │ │ │ │ + b b8ae40 │ │ │ │ ldrdeq lr, [lr, -ip] │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r4, sl, r8, asr #16 │ │ │ │ + addeq r4, sl, r8, lsr r8 │ │ │ │ │ │ │ │ 0031a1b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -160336,43 +160336,43 @@ │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #8 │ │ │ │ tst r3, #2 │ │ │ │ str r9, [sp, #24] │ │ │ │ bne 31a390 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #348] @ 31a3c8 │ │ │ │ ldr r2, [pc, #348] @ 31a3cc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r9, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r9 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #96] @ 0x60 │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 31a324 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31a380 │ │ │ │ ldr r2, [pc, #228] @ 31a3d0 │ │ │ │ ldr r3, [pc, #208] @ 31a3c0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -160404,38 +160404,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31a3a0 │ │ │ │ mov r0, r6 │ │ │ │ bl 30fe68 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31a2e4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ b 31a2e4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8be1c │ │ │ │ + bl b8be14 │ │ │ │ b 31a260 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 31a368 │ │ │ │ mvn r4, #3 │ │ │ │ b 31a2e4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r8, lsr #24 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrdeq lr, [lr, -r8] │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r4, sl, r8, lsr r7 │ │ │ │ + addeq r4, sl, r8, lsr #14 │ │ │ │ tsteq lr, r0, lsl fp │ │ │ │ │ │ │ │ 0031a3d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160447,37 +160447,37 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ bne 31a544 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ bne 31a514 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r2, [pc, #304] @ 31a550 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 31a554 │ │ │ │ ldr r0, [r7, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r8, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r8 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r2, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ add r1, r6, #8 │ │ │ │ add r0, r4, #16 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 31a4c4 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31a524 │ │ │ │ ldr r3, [pc, #212] @ 31a558 │ │ │ │ ldr r2, [pc, #212] @ 31a55c │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -160493,15 +160493,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r8, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31a534 │ │ │ │ cmp r8, #0 │ │ │ │ beq 31a47c │ │ │ │ mov r0, r6 │ │ │ │ @@ -160513,28 +160513,28 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 3102d4 │ │ │ │ b 31a4a4 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8be1c │ │ │ │ + bl b8be14 │ │ │ │ b 31a414 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ b 31a47c │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ b 31a4e0 │ │ │ │ mvn r6, #3 │ │ │ │ b 31a4a8 │ │ │ │ tsteq lr, r8, lsl #20 │ │ │ │ - addeq r4, sl, r8, lsl #11 │ │ │ │ + addeq r4, sl, r8, ror r5 │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ andeq r4, r0, r4, lsl #28 │ │ │ │ andeq r4, r0, r4, lsl #25 │ │ │ │ │ │ │ │ 0031a560 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -160544,40 +160544,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 31a638 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 31a630 │ │ │ │ mov r7, r1 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r2, [pc, #160] @ 31a63c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 31a640 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31a5f4 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ cmp r4, #0 │ │ │ │ bne 31a614 │ │ │ │ ldr r3, [pc, #60] @ 31a644 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -160587,15 +160587,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31a614 │ │ │ │ tsteq lr, ip, ror r8 │ │ │ │ - addeq r4, sl, r0, lsl r4 │ │ │ │ + addeq r4, sl, r0, lsl #8 │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ andeq r4, r0, r4, lsl #28 │ │ │ │ │ │ │ │ 0031a648 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -160613,76 +160613,76 @@ │ │ │ │ moveq r4, r0 │ │ │ │ beq 31a708 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31a744 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #228] @ 31a78c │ │ │ │ ldr r2, [pc, #228] @ 31a790 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r8, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r8 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, r7, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31a724 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31a754 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31a708 │ │ │ │ b 31a754 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8be1c │ │ │ │ + bl b8be14 │ │ │ │ b 31a69c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31a708 │ │ │ │ @ instruction: 0x010ee794 │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - strdeq r4, [sl], ip │ │ │ │ + addeq r4, sl, ip, ror #5 │ │ │ │ │ │ │ │ 0031a794 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -160693,71 +160693,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31a8a4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31a868 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #208] @ 31a8b0 │ │ │ │ ldr r2, [pc, #208] @ 31a8b4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31a83c │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31a878 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8be1c │ │ │ │ + bl b8be14 │ │ │ │ b 31a7d4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31a84c │ │ │ │ tsteq lr, r8, asr #12 │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r4, sl, r4, asr #3 │ │ │ │ + @ instruction: 0x008a41b4 │ │ │ │ │ │ │ │ 0031a8b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -160766,49 +160766,49 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 31a9ac │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #188] @ 31a9b8 │ │ │ │ ldr r2, [pc, #188] @ 31a9bc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ add r0, r8, #16 │ │ │ │ mov r3, r7 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31a970 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ cmp r8, #95 @ 0x5f │ │ │ │ rsb r4, r8, #0 │ │ │ │ bne 31a954 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 31a794 │ │ │ │ @@ -160817,15 +160817,15 @@ │ │ │ │ movne r4, r0 │ │ │ │ moveq r4, #0 │ │ │ │ b 31a954 │ │ │ │ mvn r4, #3 │ │ │ │ b 31a954 │ │ │ │ tsteq lr, r8, lsr #10 │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r4, sl, r4, lsr #1 │ │ │ │ + umulleq r4, sl, r4, r0 │ │ │ │ │ │ │ │ 0031a9c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -160837,38 +160837,38 @@ │ │ │ │ bne 31ab38 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bne 31ab18 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r2, [pc, #308] @ 31ab44 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 31ab48 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r9, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r9 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ ldr r7, [r3, #64] @ 0x40 │ │ │ │ add r0, r4, #16 │ │ │ │ add r3, r6, #16 │ │ │ │ blx r7 │ │ │ │ cmn r0, #1 │ │ │ │ beq 31aac8 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31aab8 │ │ │ │ ldr r3, [pc, #212] @ 31ab4c │ │ │ │ ldr r2, [pc, #212] @ 31ab50 │ │ │ │ ldr r1, [r8, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -160884,19 +160884,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ b 31aa70 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31ab28 │ │ │ │ cmp r7, #0 │ │ │ │ beq 31aa70 │ │ │ │ mov r0, r6 │ │ │ │ @@ -160908,24 +160908,24 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 3102d4 │ │ │ │ b 31aa98 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8be1c │ │ │ │ + bl b8be14 │ │ │ │ b 31aa04 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ b 31aae4 │ │ │ │ mvn r6, #3 │ │ │ │ b 31aa9c │ │ │ │ tsteq lr, r0, lsr #8 │ │ │ │ - umulleq r3, sl, r8, pc @ │ │ │ │ + addeq r3, sl, r8, lsl #31 │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ andeq r4, r0, r4, lsl #28 │ │ │ │ andeq r4, r0, r4, lsl #25 │ │ │ │ │ │ │ │ 0031ab54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -160970,28 +160970,28 @@ │ │ │ │ str sl, [sp, #28] │ │ │ │ lsl r3, r3, #20 │ │ │ │ lsr r3, r3, #20 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 31ad9c │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r2, [pc, #508] @ 31ae18 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 31ae1c │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov sl, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, sl │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #8 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ add sl, r5, #16 │ │ │ │ @@ -161001,15 +161001,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ blx ip │ │ │ │ cmp r0, #0 │ │ │ │ bge 31ad10 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r7, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31ad8c │ │ │ │ cmp r7, #0 │ │ │ │ bne 31acd0 │ │ │ │ ldr r3, [pc, #368] @ 31ae20 │ │ │ │ @@ -161061,54 +161061,54 @@ │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr r7, [r0] │ │ │ │ mov r0, sl │ │ │ │ rsb r7, r7, #0 │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 30fe68 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31aca0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ b 31aca0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8c0ac │ │ │ │ + bl b8c0a4 │ │ │ │ b 31ac10 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 30fe68 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31acd0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ b 31acd0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3102d4 │ │ │ │ b 31acd0 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ bl 31021c │ │ │ │ b 31ad74 │ │ │ │ mvn r7, #3 │ │ │ │ b 31acd0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq lr, r0, r2, lr │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq lr, r4, asr r2 │ │ │ │ - addeq r3, sl, ip, lsl #27 │ │ │ │ + addeq r3, sl, ip, ror sp │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ andeq r4, r0, r4, lsl #28 │ │ │ │ andeq r4, r0, r4, lsl #25 │ │ │ │ tsteq lr, r4, lsr #2 │ │ │ │ │ │ │ │ 0031ae2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -161119,40 +161119,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 31af04 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 31aefc │ │ │ │ mov r7, r1 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r2, [pc, #160] @ 31af08 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 31af0c │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31aec0 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ cmp r4, #0 │ │ │ │ bne 31aee0 │ │ │ │ ldr r3, [pc, #60] @ 31af10 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -161162,15 +161162,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31aee0 │ │ │ │ @ instruction: 0x010edfb0 │ │ │ │ - addeq r3, sl, r4, asr #22 │ │ │ │ + addeq r3, sl, r4, lsr fp │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ andeq r4, r0, r4, lsl #28 │ │ │ │ │ │ │ │ 0031af14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -161180,54 +161180,54 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 31afd4 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #140] @ 31afe0 │ │ │ │ ldr r2, [pc, #140] @ 31afe4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31afb4 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31afb8 │ │ │ │ smlabteq lr, r8, lr, sp │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r3, sl, ip, asr #20 │ │ │ │ + addeq r3, sl, ip, lsr sl │ │ │ │ │ │ │ │ 0031afe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -161239,72 +161239,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 31b100 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31b0c4 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #212] @ 31b10c │ │ │ │ ldr r2, [pc, #212] @ 31b110 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r8, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r8 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add r1, r4, #8 │ │ │ │ ldr r7, [r2, #44] @ 0x2c │ │ │ │ add r0, r5, #16 │ │ │ │ add r2, r6, #8 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b098 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b0d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8be1c │ │ │ │ + bl b8be14 │ │ │ │ b 31b02c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b0a8 │ │ │ │ strdeq sp, [lr, -r4] │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r3, sl, ip, ror #18 │ │ │ │ + addeq r3, sl, ip, asr r9 │ │ │ │ │ │ │ │ 0031b114 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -161316,56 +161316,56 @@ │ │ │ │ bne 31b1ec │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 65e004 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #148] @ 31b1f8 │ │ │ │ ldr r2, [pc, #148] @ 31b1fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r6, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r6 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #92] @ 0x5c │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b1cc │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b1d0 │ │ │ │ smlabteq lr, r4, ip, sp │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r3, sl, ip, lsr r8 │ │ │ │ + addeq r3, sl, ip, lsr #16 │ │ │ │ │ │ │ │ 0031b200 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -161377,56 +161377,56 @@ │ │ │ │ bne 31b2d8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 65e004 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #148] @ 31b2e4 │ │ │ │ ldr r2, [pc, #148] @ 31b2e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r6, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r6 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #88] @ 0x58 │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b2b8 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b2bc │ │ │ │ ldrdeq sp, [lr, -r8] │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r3, sl, r0, asr r7 │ │ │ │ + addeq r3, sl, r0, asr #14 │ │ │ │ │ │ │ │ 0031b2ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -161437,31 +161437,31 @@ │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 31b468 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ bne 31b440 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #316] @ 31b474 │ │ │ │ ldr r2, [pc, #316] @ 31b478 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r9, #4096 @ 0x1000 │ │ │ │ add r8, r6, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ bl 27f5a8 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ @@ -161472,15 +161472,15 @@ │ │ │ │ blt 31b3e4 │ │ │ │ cmp r9, r4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ beq 31b450 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5] │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b414 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -161490,45 +161490,45 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 27d088 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5] │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ beq 31b3c8 │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8be1c │ │ │ │ + bl b8be14 │ │ │ │ b 31b32c │ │ │ │ lsl r9, r9, #1 │ │ │ │ bl 27d088 │ │ │ │ mov r0, r9 │ │ │ │ bl 27f5a8 │ │ │ │ mov r2, r0 │ │ │ │ b 31b37c │ │ │ │ mvn r4, #3 │ │ │ │ b 31b3c8 │ │ │ │ strdeq sp, [lr, -r0] │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r3, sl, ip, ror #12 │ │ │ │ + addeq r3, sl, ip, asr r6 │ │ │ │ │ │ │ │ 0031b47c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -161539,71 +161539,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31b58c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31b550 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #208] @ 31b598 │ │ │ │ ldr r2, [pc, #208] @ 31b59c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b524 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b560 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8be1c │ │ │ │ + bl b8be14 │ │ │ │ b 31b4bc │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b534 │ │ │ │ tsteq lr, r0, ror #18 │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - ldrdeq r3, [sl], ip │ │ │ │ + addeq r3, sl, ip, asr #9 │ │ │ │ │ │ │ │ 0031b5a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -161632,41 +161632,41 @@ │ │ │ │ bne 31b700 │ │ │ │ mov r0, r4 │ │ │ │ bl 30fe24 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b6e0 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #228] @ 31b718 │ │ │ │ ldr r2, [pc, #228] @ 31b71c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r7, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r7 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b690 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b6f0 │ │ │ │ ldr r2, [pc, #120] @ 31b720 │ │ │ │ ldr r3, [pc, #100] @ 31b710 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -161680,28 +161680,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8be1c │ │ │ │ + bl b8be14 │ │ │ │ b 31b628 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ b 31b6a0 │ │ │ │ mvn r4, #3 │ │ │ │ b 31b6a0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, ip, lsr r8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ strdeq sp, [lr, -r8] │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r3, sl, r0, ror r3 │ │ │ │ + addeq r3, sl, r0, ror #6 │ │ │ │ tsteq lr, r4, asr r7 │ │ │ │ │ │ │ │ 0031b724 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161713,71 +161713,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31b834 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31b7f8 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #208] @ 31b840 │ │ │ │ ldr r2, [pc, #208] @ 31b844 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b7cc │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b808 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8be1c │ │ │ │ + bl b8be14 │ │ │ │ b 31b764 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b7dc │ │ │ │ @ instruction: 0x010ed6b8 │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r3, sl, r4, lsr r2 │ │ │ │ + addeq r3, sl, r4, lsr #4 │ │ │ │ │ │ │ │ 0031b848 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -161808,41 +161808,41 @@ │ │ │ │ mov r4, r1 │ │ │ │ bl 30fe24 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ tst r3, #2 │ │ │ │ str r6, [sp, #12] │ │ │ │ bne 31b990 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #228] @ 31b9c8 │ │ │ │ ldr r2, [pc, #228] @ 31b9cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r6, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r6 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r2, r9 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b940 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b9a0 │ │ │ │ ldr r2, [pc, #120] @ 31b9d0 │ │ │ │ ldr r3, [pc, #100] @ 31b9c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -161856,28 +161856,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8be1c │ │ │ │ + bl b8be14 │ │ │ │ b 31b8d8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ b 31b950 │ │ │ │ mvn r4, #3 │ │ │ │ b 31b950 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010ed594 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq lr, r8, ror #10 │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r3, sl, r0, asr #1 │ │ │ │ + strheq r3, [sl], r0 │ │ │ │ smlatbeq lr, r4, r4, sp │ │ │ │ │ │ │ │ 0031b9d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161890,72 +161890,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 31baec │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 31bab0 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #212] @ 31baf8 │ │ │ │ ldr r2, [pc, #212] @ 31bafc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r8, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r8 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #108] @ 0x6c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31ba84 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31bac0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8be1c │ │ │ │ + bl b8be14 │ │ │ │ b 31ba18 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31ba94 │ │ │ │ tsteq lr, r8, lsl #8 │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r2, sl, r0, lsl #31 │ │ │ │ + addeq r2, sl, r0, ror pc │ │ │ │ │ │ │ │ 0031bb00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -161995,43 +161995,43 @@ │ │ │ │ ldrd r2, [sp, #96] @ 0x60 │ │ │ │ add r6, sp, #8 │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 31bce4 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #348] @ 31bd1c │ │ │ │ ldr r2, [pc, #348] @ 31bd20 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r9, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r9 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #28] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 31bc78 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31bcd4 │ │ │ │ ldr r2, [pc, #228] @ 31bd24 │ │ │ │ ldr r3, [pc, #208] @ 31bd14 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -162063,38 +162063,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31bcf4 │ │ │ │ mov r0, r6 │ │ │ │ bl 30fe68 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31bc38 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ b 31bc38 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8be1c │ │ │ │ + bl b8be14 │ │ │ │ b 31bbb4 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 31bcbc │ │ │ │ mvn r4, #3 │ │ │ │ b 31bc38 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [lr, -ip] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabbeq lr, ip, r2, sp │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r2, sl, r4, ror #27 │ │ │ │ + ldrdeq r2, [sl], r4 │ │ │ │ @ instruction: 0x010ed1bc │ │ │ │ │ │ │ │ 0031bd28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -162105,69 +162105,69 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31be2c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r6, r1 │ │ │ │ tst r3, #2 │ │ │ │ bne 31bdf0 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr ip, [pc, #200] @ 31be38 │ │ │ │ ldr r2, [pc, #200] @ 31be3c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31bdc4 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31be00 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8be1c │ │ │ │ + bl b8be14 │ │ │ │ b 31bd64 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31bdd4 │ │ │ │ strheq sp, [lr, -r4] │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r2, sl, r4, lsr ip │ │ │ │ + addeq r2, sl, r4, lsr #24 │ │ │ │ │ │ │ │ 0031be40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -162179,72 +162179,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 31bf58 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 31bf1c │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #212] @ 31bf64 │ │ │ │ ldr r2, [pc, #212] @ 31bf68 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r8, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r8 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #144] @ 0x90 │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31bef0 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31bf2c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8be1c │ │ │ │ + bl b8be14 │ │ │ │ b 31be84 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31bf00 │ │ │ │ @ instruction: 0x010ecf9c │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r2, sl, r4, lsl fp │ │ │ │ + addeq r2, sl, r4, lsl #22 │ │ │ │ │ │ │ │ 0031bf6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -162252,53 +162252,53 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 31c028 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #136] @ 31c034 │ │ │ │ ldr r2, [pc, #136] @ 31c038 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c008 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c00c │ │ │ │ tsteq lr, r0, ror lr │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - strdeq r2, [sl], r4 │ │ │ │ + addeq r2, sl, r4, ror #19 │ │ │ │ │ │ │ │ 0031c03c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r7, [r0, #7] │ │ │ │ @@ -162307,29 +162307,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r0, #16] │ │ │ │ sub sp, sp, #20 │ │ │ │ bne 31c10c │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #152] @ 31c118 │ │ │ │ ldr r2, [pc, #152] @ 31c11c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r7, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r7 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [r9, #12] │ │ │ │ ldr lr, [lr, #4] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r1, r4 │ │ │ │ str lr, [sp] │ │ │ │ mov r3, r5 │ │ │ │ @@ -162337,27 +162337,27 @@ │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c0ec │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c0f0 │ │ │ │ smlatbeq lr, r4, sp, ip │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r2, sl, r0, lsr #18 │ │ │ │ + addeq r2, sl, r0, lsl r9 │ │ │ │ │ │ │ │ 0031c120 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -162396,44 +162396,44 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #16 │ │ │ │ tst r3, #2 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 31c304 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #356] @ 31c340 │ │ │ │ ldr r2, [pc, #356] @ 31c344 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov sl, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, sl │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r9 │ │ │ │ add r9, r5, #16 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr sl, [r3, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 31c298 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31c2f4 │ │ │ │ ldr r2, [pc, #232] @ 31c348 │ │ │ │ ldr r3, [pc, #208] @ 31c334 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -162465,39 +162465,39 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31c314 │ │ │ │ mov r0, r6 │ │ │ │ bl 30fe68 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31c258 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ b 31c258 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8be1c │ │ │ │ + bl b8be14 │ │ │ │ b 31c1d0 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 31c2dc │ │ │ │ mvn r4, #3 │ │ │ │ b 31c258 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010eccbc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq lr, ip, ror #24 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r2, sl, r8, asr #15 │ │ │ │ + @ instruction: 0x008a27b8 │ │ │ │ @ instruction: 0x010ecb9c │ │ │ │ │ │ │ │ 0031c34c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -162523,42 +162523,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r9, [r0, #7] │ │ │ │ cmp r9, #0 │ │ │ │ bne 31c480 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #188] @ 31c48c │ │ │ │ ldr r2, [pc, #188] @ 31c490 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r6, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r6 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ ldr r6, [r2, #136] @ 0x88 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c430 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -162574,34 +162574,34 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c390 │ │ │ │ smlabbeq lr, ip, sl, ip │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - ldrdeq r2, [sl], r0 │ │ │ │ - b b8ade8 │ │ │ │ + addeq r2, sl, r0, asr #11 │ │ │ │ + b b8ade0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl b8ade8 │ │ │ │ + bl b8ade0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0031c4bc : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #16] @ 31c4d8 │ │ │ │ ldr r0, [pc, #16] @ 31c4dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r3 │ │ │ │ - b b8d1fc │ │ │ │ + b b8d1f4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ │ │ │ │ 0031c4e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -162615,72 +162615,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 31c5f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31c5bc │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #212] @ 31c604 │ │ │ │ ldr r2, [pc, #212] @ 31c608 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r8, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r8 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r2, #124] @ 0x7c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c590 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31c5cc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8be1c │ │ │ │ + bl b8be14 │ │ │ │ b 31c524 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c5a0 │ │ │ │ strdeq ip, [lr, -ip] │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r2, sl, r4, ror r4 │ │ │ │ + addeq r2, sl, r4, ror #8 │ │ │ │ │ │ │ │ 0031c60c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -162692,74 +162692,74 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 31c72c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 31c6f0 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #220] @ 31c738 │ │ │ │ ldr r2, [pc, #220] @ 31c73c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r8, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r8 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r0, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r1, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c6c4 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31c700 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8be1c │ │ │ │ + bl b8be14 │ │ │ │ b 31c650 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c6d4 │ │ │ │ ldrdeq ip, [lr, -r0] │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r2, sl, r8, asr #6 │ │ │ │ + addeq r2, sl, r8, lsr r3 │ │ │ │ │ │ │ │ 0031c740 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -162771,29 +162771,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 31c868 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 31c82c │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #228] @ 31c874 │ │ │ │ ldr r2, [pc, #228] @ 31c878 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r8, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r8 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r5, #16 │ │ │ │ @@ -162802,45 +162802,45 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c800 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31c83c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8be1c │ │ │ │ + bl b8be14 │ │ │ │ b 31c784 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c810 │ │ │ │ @ instruction: 0x010ec69c │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r2, sl, r4, lsl r2 │ │ │ │ + addeq r2, sl, r4, lsl #4 │ │ │ │ │ │ │ │ 0031c87c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -162851,71 +162851,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31c98c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31c950 │ │ │ │ - bl b8c928 │ │ │ │ + bl b8c920 │ │ │ │ ldr r3, [pc, #208] @ 31c998 │ │ │ │ ldr r2, [pc, #208] @ 31c99c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b88df0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b88de8 │ │ │ │ + bl b8ae40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c924 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8ae48 │ │ │ │ + bl b8ae40 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31c960 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8be1c │ │ │ │ + bl b8be14 │ │ │ │ b 31c8bc │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8bf74 │ │ │ │ + bl b8bf6c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c934 │ │ │ │ tsteq lr, r0, ror #10 │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - ldrdeq r2, [sl], ip │ │ │ │ + addeq r2, sl, ip, asr #1 │ │ │ │ │ │ │ │ 0031c9a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -162937,15 +162937,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r3, sl, r0, asr #24 │ │ │ │ + addeq r3, sl, r0, lsr ip │ │ │ │ │ │ │ │ 0031ca10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -162966,15 +162966,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r3, [sl], r0 │ │ │ │ + addeq r3, sl, r0, asr #23 │ │ │ │ │ │ │ │ 0031ca7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -162993,15 +162993,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r3, sl, r4, ror #22 │ │ │ │ + addeq r3, sl, r4, asr fp │ │ │ │ │ │ │ │ 0031cae0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -163026,82 +163026,82 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r3, [sl], r8 │ │ │ │ + addeq r3, sl, r8, ror #21 │ │ │ │ │ │ │ │ 0031cb5c : │ │ │ │ b 27e8d0 │ │ │ │ │ │ │ │ 0031cb60 : │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 31cb90 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r9, ip, ip, lsl r7 │ │ │ │ │ │ │ │ 0031cb94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ 31cc40 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #144] @ 31cc44 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r2, [pc, #132] @ 31cc48 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31cc20 │ │ │ │ ldr r2, [pc, #92] @ 31cc4c │ │ │ │ add r5, r5, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r3, sl, r8, ror sl │ │ │ │ - adceq pc, r1, ip, asr r9 @ │ │ │ │ - addeq r3, sl, r4, asr #20 │ │ │ │ - addeq r3, sl, r0, asr sl │ │ │ │ + addeq r3, sl, r8, ror #20 │ │ │ │ + adceq pc, r1, ip, asr #18 │ │ │ │ + addeq r3, sl, r4, lsr sl │ │ │ │ + addeq r3, sl, r0, asr #20 │ │ │ │ │ │ │ │ 0031cc50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -163116,59 +163116,59 @@ │ │ │ │ add r8, r7, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #184] @ 31cd48 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #160] @ 31cd4c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 31cd18 │ │ │ │ ldr sl, [pc, #136] @ 31cd50 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add sl, pc, sl │ │ │ │ add ip, r7, #52 @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ cmp fp, #0 │ │ │ │ beq 31cd18 │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ blx fp │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne 31cc88 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq pc, r1, r4, lsr #17 │ │ │ │ - addeq r7, r9, r4, lsl pc │ │ │ │ - ldrdeq r6, [ip], r4 │ │ │ │ - addeq r3, sl, r4, asr #19 │ │ │ │ - @ instruction: 0x008a39b8 │ │ │ │ + umlaleq pc, r1, r4, r8 @ │ │ │ │ + addeq r7, r9, r4, lsl #30 │ │ │ │ + addeq r6, ip, r4, asr #31 │ │ │ │ + @ instruction: 0x008a39b4 │ │ │ │ + addeq r3, sl, r8, lsr #19 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r1, r0 │ │ │ │ @@ -163335,21 +163335,21 @@ │ │ │ │ ldr r1, [pc, #40] @ 31d020 │ │ │ │ ldr r0, [pc, #40] @ 31d024 │ │ │ │ ldr r2, [pc, #40] @ 31d028 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a1f5b0 │ │ │ │ + adceq pc, r1, r0, lsr #11 │ │ │ │ + @ instruction: 0x008a36bc │ │ │ │ addeq r3, sl, ip, asr #13 │ │ │ │ - ldrdeq r3, [sl], ip │ │ │ │ andeq r0, r0, sl, lsl r6 │ │ │ │ - umlaleq pc, r1, r0, r5 @ │ │ │ │ - addeq r3, sl, ip, lsr #13 │ │ │ │ - addeq r3, sl, r8, asr #13 │ │ │ │ + adceq pc, r1, r0, lsl #11 │ │ │ │ + umulleq r3, sl, ip, r6 │ │ │ │ + @ instruction: 0x008a36b8 │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -163373,18 +163373,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 31d0b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addeq r3, sl, ip, ror r6 │ │ │ │ - adceq pc, r1, r0, lsl #10 │ │ │ │ - addeq r3, sl, ip, lsl r6 │ │ │ │ - addeq r3, sl, r4, asr #12 │ │ │ │ + addeq r3, sl, ip, ror #12 │ │ │ │ + strdeq pc, [r1], r0 @ │ │ │ │ + addeq r3, sl, ip, lsl #12 │ │ │ │ + addeq r3, sl, r4, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #476] @ 31d2b0 │ │ │ │ @@ -163506,19 +163506,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq lr, r0, lsr #26 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r9, r4, r4, lsl #14 │ │ │ │ + @ instruction: 0x009496f4 │ │ │ │ tsteq lr, r4, lsr ip │ │ │ │ - strdeq pc, [r1], r4 @ │ │ │ │ - addeq r3, sl, r0, lsl r4 │ │ │ │ - addeq r3, sl, r8, asr r4 │ │ │ │ + adceq pc, r1, r4, ror #5 │ │ │ │ + addeq r3, sl, r0, lsl #8 │ │ │ │ + addeq r3, sl, r8, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr ip, [pc, #120] @ 31d360 │ │ │ │ ldr r3, [pc, #120] @ 31d364 │ │ │ │ @@ -163550,15 +163550,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r4, lsl fp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r7, r4, r4, lsl #14 │ │ │ │ + @ instruction: 0x009476f4 │ │ │ │ smlatteq lr, r0, sl, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ 31d470 │ │ │ │ @@ -163619,17 +163619,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r0, ror sl │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ strdeq fp, [lr, -r8] │ │ │ │ - adceq pc, r1, r0, asr #2 │ │ │ │ - addeq r3, sl, ip, asr #5 │ │ │ │ - addeq r3, sl, r8, asr r2 │ │ │ │ + adceq pc, r1, r0, lsr r1 @ │ │ │ │ + @ instruction: 0x008a32bc │ │ │ │ + addeq r3, sl, r8, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #328] @ 31d5ec │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -164360,17 +164360,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq lr, r4, lsr pc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x010eae98 │ │ │ │ - ldrdeq lr, [r1], r8 @ │ │ │ │ - strdeq r2, [sl], r0 │ │ │ │ - addeq r2, sl, ip, ror #14 │ │ │ │ + adceq lr, r1, r8, asr #11 │ │ │ │ + addeq r2, sl, r0, ror #13 │ │ │ │ + addeq r2, sl, ip, asr r7 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 0031dfe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -164407,17 +164407,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 31e098 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011d7af8 │ │ │ │ - adceq lr, r1, ip, lsl r5 │ │ │ │ - addeq r2, sl, r4, lsr r6 │ │ │ │ - addeq r2, sl, ip, asr #13 │ │ │ │ + adceq lr, r1, ip, lsl #10 │ │ │ │ + addeq r2, sl, r4, lsr #12 │ │ │ │ + @ instruction: 0x008a26bc │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ │ │ │ │ 0031e09c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -164574,18 +164574,18 @@ │ │ │ │ ldr r2, [pc, #36] @ 31e328 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ smlatteq lr, r4, ip, sl │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq lr, r1, r4, lsr #8 │ │ │ │ + adceq lr, r1, r4, lsl r4 │ │ │ │ tsteq lr, ip, lsl #24 │ │ │ │ - umlaleq lr, r1, r8, r2 │ │ │ │ - addeq r2, sl, ip, lsr #7 │ │ │ │ + adceq lr, r1, r8, lsl #5 │ │ │ │ + umulleq r2, sl, ip, r3 │ │ │ │ andeq r0, r0, r9, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 31e438 │ │ │ │ @@ -165403,15 +165403,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x011d6b90 │ │ │ │ - addseq r5, r4, r4, ror #20 │ │ │ │ + addseq r5, r4, r4, asr sl │ │ │ │ │ │ │ │ 0031efe0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r0, #6 │ │ │ │ @@ -165448,17 +165448,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 31f094 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq sp, r8, ror #21 │ │ │ │ - adceq sp, r1, r0, lsr #10 │ │ │ │ - addeq r1, sl, r8, lsr r6 │ │ │ │ - ldrdeq r1, [sl], ip │ │ │ │ + adceq sp, r1, r0, lsl r5 │ │ │ │ + addeq r1, sl, r8, lsr #12 │ │ │ │ + addeq r1, sl, ip, asr #13 │ │ │ │ andeq r0, r0, r2, ror #4 │ │ │ │ │ │ │ │ 0031f098 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166234,15 +166234,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq sp, r0, lsr #30 │ │ │ │ - @ instruction: 0x00944dfc │ │ │ │ + addseq r4, r4, ip, ror #27 │ │ │ │ │ │ │ │ 0031fc34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -166272,15 +166272,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x011d5e9c │ │ │ │ - addseq r4, r4, r8, ror sp │ │ │ │ + addseq r4, r4, r8, ror #26 │ │ │ │ │ │ │ │ 0031fcc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -166314,15 +166314,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r8, lsl #28 │ │ │ │ - addseq r4, r4, r4, ror #25 │ │ │ │ + @ instruction: 0x00944cd4 │ │ │ │ │ │ │ │ 0031fd64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -166359,15 +166359,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, ip, asr sp │ │ │ │ - addseq r4, r4, r4, asr #24 │ │ │ │ + addseq r4, r4, r4, lsr ip │ │ │ │ │ │ │ │ 0031fe10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -166407,15 +166407,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x011d5cb0 │ │ │ │ - umullseq r4, r4, r8, fp @ │ │ │ │ + addseq r4, r4, r8, lsl #23 │ │ │ │ │ │ │ │ 0031fec8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -166458,15 +166458,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x011d5bf8 │ │ │ │ - addseq r4, r4, r0, ror #21 │ │ │ │ + @ instruction: 0x00944ad0 │ │ │ │ │ │ │ │ 0031ff8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -166512,15 +166512,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r4, lsr fp │ │ │ │ - addseq r4, r4, ip, lsl sl │ │ │ │ + addseq r4, r4, ip, lsl #20 │ │ │ │ │ │ │ │ 0032005c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -166789,19 +166789,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq lr, ip, ror #26 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sp, r4, lsl sl │ │ │ │ - addseq r4, r4, r0, lsl r6 │ │ │ │ + addseq r4, r4, r0, lsl #12 │ │ │ │ smlabteq lr, r8, r9, r8 │ │ │ │ - adceq ip, r1, ip, lsl #2 │ │ │ │ - addeq r0, sl, r4, lsr #4 │ │ │ │ - ldrdeq r0, [sl], r4 │ │ │ │ + strdeq ip, [r1], ip @ │ │ │ │ + addeq r0, sl, r4, lsl r2 │ │ │ │ + addeq r0, sl, r4, asr #5 │ │ │ │ andeq r0, r0, r3, lsl #7 │ │ │ │ │ │ │ │ 003204bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -167039,17 +167039,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq lr, r0, asr #14 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sp, r8, ror #7 │ │ │ │ strdeq r8, [lr, -r4] │ │ │ │ - adceq fp, r1, r8, lsr sp │ │ │ │ - addeq pc, r9, r0, asr lr @ │ │ │ │ - addeq pc, r9, r8, lsl pc @ │ │ │ │ + adceq fp, r1, r8, lsr #26 │ │ │ │ + addeq pc, r9, r0, asr #28 │ │ │ │ + addeq pc, r9, r8, lsl #30 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 0032088c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -167222,17 +167222,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ ldrdeq r8, [lr, -ip] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sp, ip, lsr #1 │ │ │ │ tsteq lr, r8, lsr #6 │ │ │ │ - adceq fp, r1, ip, ror #20 │ │ │ │ - addeq pc, r9, r4, lsl #23 │ │ │ │ - addeq pc, r9, ip, asr ip @ │ │ │ │ + adceq fp, r1, ip, asr sl │ │ │ │ + addeq pc, r9, r4, ror fp @ │ │ │ │ + addeq pc, r9, ip, asr #24 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ │ │ │ │ 00320b58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -167589,19 +167589,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq lr, r8, asr #28 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sp, r4, lsl fp │ │ │ │ - @ instruction: 0x009439d4 │ │ │ │ + addseq r3, r4, r4, asr #19 │ │ │ │ smlatbeq lr, r8, sp, r7 │ │ │ │ - adceq fp, r1, ip, ror #9 │ │ │ │ - addeq pc, r9, r4, lsl #12 │ │ │ │ - addeq pc, r9, r8, ror #13 │ │ │ │ + ldrdeq fp, [r1], ip @ │ │ │ │ + strdeq pc, [r9], r4 │ │ │ │ + ldrdeq pc, [r9], r8 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 003210dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -167916,15 +167916,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r4, ror #18 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sp, r0, lsr #12 │ │ │ │ - @ instruction: 0x009434d4 │ │ │ │ + addseq r3, r4, r4, asr #9 │ │ │ │ @ instruction: 0x010e7890 │ │ │ │ │ │ │ │ 003215c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -168105,15 +168105,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r0, asr r6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sp, r8, lsl #6 │ │ │ │ - addseq r3, r4, r0, ror #3 │ │ │ │ + @ instruction: 0x009431d0 │ │ │ │ @ instruction: 0x010e75b4 │ │ │ │ │ │ │ │ 0032189c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168185,15 +168185,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r0, asr #10 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sp, r0, lsl #4 │ │ │ │ - umullseq r3, r4, r0, r0 │ │ │ │ + addseq r3, r4, r0, lsl #1 │ │ │ │ tsteq lr, ip, ror r4 │ │ │ │ │ │ │ │ 003219d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -168233,15 +168233,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldrsheq r4, [sp, -r8] │ │ │ │ - addseq r2, r4, r4, lsr #31 │ │ │ │ + umullseq r2, r4, r4, pc @ │ │ │ │ │ │ │ │ 00321a88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -168280,15 +168280,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r4, asr #32 │ │ │ │ - @ instruction: 0x00942ef0 │ │ │ │ + addseq r2, r4, r0, ror #29 │ │ │ │ │ │ │ │ 00321b3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168394,17 +168394,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 321cfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq sp, r0, lsl #29 │ │ │ │ - @ instruction: 0x00a1a8b8 │ │ │ │ - ldrdeq lr, [r9], r0 │ │ │ │ - addeq lr, r9, r4, asr #21 │ │ │ │ + adceq sl, r1, r8, lsr #17 │ │ │ │ + addeq lr, r9, r0, asr #19 │ │ │ │ + @ instruction: 0x0089eab4 │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 00321d00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168663,17 +168663,17 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r0, lsl #30 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sp, ip, asr #23 │ │ │ │ tsteq lr, ip, ror #26 │ │ │ │ - @ instruction: 0x00a1a4b4 │ │ │ │ - ldrdeq lr, [r9], r4 │ │ │ │ - addeq lr, r9, r8, asr #11 │ │ │ │ + adceq sl, r1, r4, lsr #9 │ │ │ │ + addeq lr, r9, r4, asr #13 │ │ │ │ + @ instruction: 0x0089e5b8 │ │ │ │ andeq r0, r0, fp, lsr r5 │ │ │ │ │ │ │ │ 0032211c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168887,17 +168887,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ smlabteq lr, ip, sl, r6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sp, r8, lsl #15 │ │ │ │ tsteq lr, r4, lsl sl │ │ │ │ - adceq sl, r1, r8, asr r1 │ │ │ │ - addeq lr, r9, r0, ror r2 │ │ │ │ - addeq lr, r9, r4, lsl #7 │ │ │ │ + adceq sl, r1, r8, asr #2 │ │ │ │ + addeq lr, r9, r0, ror #4 │ │ │ │ + addeq lr, r9, r4, ror r3 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ │ │ │ │ 0032246c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -169235,33 +169235,33 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq lr, r4, lsr r8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sp, r4, lsl #10 │ │ │ │ tsteq lr, r4, asr #10 │ │ │ │ - adceq r9, r1, r8, lsl #25 │ │ │ │ - addeq sp, r9, r0, lsr #27 │ │ │ │ - addeq sp, r9, r4, lsl #30 │ │ │ │ + adceq r9, r1, r8, ror ip │ │ │ │ + umulleq sp, r9, r0, sp │ │ │ │ + strdeq sp, [r9], r4 │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ - adceq r9, r1, r4, ror #24 │ │ │ │ - addeq sp, r9, ip, ror sp │ │ │ │ - ldrdeq sp, [r9], r0 │ │ │ │ + adceq r9, r1, r4, asr ip │ │ │ │ + addeq sp, r9, ip, ror #26 │ │ │ │ + addeq sp, r9, r0, asr #29 │ │ │ │ andeq r0, r0, lr, lsr #12 │ │ │ │ - adceq r9, r1, r0, asr #24 │ │ │ │ - addeq sp, r9, r8, asr sp │ │ │ │ - umulleq sp, r9, ip, lr │ │ │ │ + adceq r9, r1, r0, lsr ip │ │ │ │ + addeq sp, r9, r8, asr #26 │ │ │ │ + addeq sp, r9, ip, lsl #29 │ │ │ │ andeq r0, r0, sp, lsr #12 │ │ │ │ - adceq r9, r1, ip, lsl ip │ │ │ │ - addeq sp, r9, r4, lsr sp │ │ │ │ - addeq sp, r9, r8, ror #28 │ │ │ │ + adceq r9, r1, ip, lsl #24 │ │ │ │ + addeq sp, r9, r4, lsr #26 │ │ │ │ + addeq sp, r9, r8, asr lr │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ - strdeq r9, [r1], r8 @ │ │ │ │ - addeq sp, r9, r0, lsl sp │ │ │ │ - addeq sp, r9, r0, lsr lr │ │ │ │ + adceq r9, r1, r8, ror #23 │ │ │ │ + addeq sp, r9, r0, lsl #26 │ │ │ │ + addeq sp, r9, r0, lsr #28 │ │ │ │ andeq r0, r0, fp, lsr #12 │ │ │ │ │ │ │ │ 00322a0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169522,19 +169522,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq lr, ip, lsl r1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sp, r4, ror #27 │ │ │ │ - addseq r1, r4, ip, lsl #25 │ │ │ │ + addseq r1, r4, ip, ror ip │ │ │ │ qaddeq r6, ip, lr │ │ │ │ - adceq r9, r1, r0, lsr #15 │ │ │ │ - @ instruction: 0x0089d8b8 │ │ │ │ - addeq sp, r9, ip, lsr #20 │ │ │ │ + umlaleq r9, r1, r0, r7 │ │ │ │ + addeq sp, r9, r8, lsr #17 │ │ │ │ + addeq sp, r9, ip, lsl sl │ │ │ │ andeq r0, r0, r9, ror r6 │ │ │ │ │ │ │ │ 00322e28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169721,15 +169721,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r0, ror sl │ │ │ │ - addseq r1, r4, r8, ror r9 │ │ │ │ + addseq r1, r4, r8, ror #18 │ │ │ │ │ │ │ │ 00323118 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #115 @ 0x73 │ │ │ │ b 31e32c │ │ │ │ @@ -169878,19 +169878,19 @@ │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r8, lsl ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umulleq sp, r9, r0, r5 │ │ │ │ + addeq sp, r9, r0, lsl #11 │ │ │ │ tsteq lr, r0, lsl #22 │ │ │ │ - adceq r9, r1, r8, asr #4 │ │ │ │ - strdeq sp, [r9], r4 │ │ │ │ - addeq sp, r9, ip, asr r3 │ │ │ │ + adceq r9, r1, r8, lsr r2 │ │ │ │ + addeq sp, r9, r4, ror #9 │ │ │ │ + addeq sp, r9, ip, asr #6 │ │ │ │ @ instruction: 0x000006b5 │ │ │ │ │ │ │ │ 00323388 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169938,15 +169938,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r0, asr #20 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq sp, r9, r8, ror #8 │ │ │ │ + addeq sp, r9, r8, asr r4 │ │ │ │ smlatteq lr, ip, r9, r5 │ │ │ │ │ │ │ │ 00323460 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169982,17 +169982,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 323500 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 323504 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r9, r1, ip, lsr #1 │ │ │ │ - addeq sp, r9, r4, asr #3 │ │ │ │ - addeq sp, r9, r4, lsl #7 │ │ │ │ + umlaleq r9, r1, ip, r0 │ │ │ │ + @ instruction: 0x0089d1b4 │ │ │ │ + addeq sp, r9, r4, ror r3 │ │ │ │ andeq r0, r0, r5, ror #13 │ │ │ │ │ │ │ │ 00323508 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170288,33 +170288,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r0, lsr r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x0089d1bc │ │ │ │ - @ instruction: 0x0089d1b0 │ │ │ │ - addeq sp, r9, r4, lsr #1 │ │ │ │ - addeq sp, r9, ip, lsl #2 │ │ │ │ - addeq sp, r9, ip, ror #1 │ │ │ │ - addeq sp, r9, r0, ror r0 │ │ │ │ - strdeq ip, [r9], ip @ │ │ │ │ - addeq sp, r9, r8, lsl r0 │ │ │ │ + addeq sp, r9, ip, lsr #3 │ │ │ │ + addeq sp, r9, r0, lsr #3 │ │ │ │ + umulleq sp, r9, r4, r0 │ │ │ │ + strdeq sp, [r9], ip │ │ │ │ + ldrdeq sp, [r9], ip │ │ │ │ + addeq sp, r9, r0, rrx │ │ │ │ + addeq ip, r9, ip, ror #31 │ │ │ │ + addeq sp, r9, r8 │ │ │ │ tsteq lr, r4, lsr #10 │ │ │ │ - adceq r8, r1, r0, ror #24 │ │ │ │ - addeq ip, r9, r8, ror #30 │ │ │ │ - addeq ip, r9, r4, ror sp │ │ │ │ + adceq r8, r1, r0, asr ip │ │ │ │ + addeq ip, r9, r8, asr pc │ │ │ │ + addeq ip, r9, r4, ror #26 │ │ │ │ andeq r0, r0, pc, lsl #14 │ │ │ │ - adceq r8, r1, ip, lsr ip │ │ │ │ - addeq ip, r9, r0, asr sp │ │ │ │ + adceq r8, r1, ip, lsr #24 │ │ │ │ + addeq ip, r9, r0, asr #26 │ │ │ │ andeq r0, r0, r7, lsl r7 │ │ │ │ - adceq r8, r1, r4, lsl ip │ │ │ │ - addeq ip, r9, r8, lsr pc │ │ │ │ - addeq ip, r9, r8, lsr #26 │ │ │ │ + adceq r8, r1, r4, lsl #24 │ │ │ │ + addeq ip, r9, r8, lsr #30 │ │ │ │ + addeq ip, r9, r8, lsl sp │ │ │ │ andeq r0, r0, r3, lsl r7 │ │ │ │ │ │ │ │ 003239f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -170401,16 +170401,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatteq lr, r8, r3, r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq ip, r9, r0, lsr #29 │ │ │ │ - ldrdeq ip, [r9], r8 │ │ │ │ + umulleq ip, r9, r0, lr │ │ │ │ + addeq ip, r9, r8, asr #27 │ │ │ │ smlatteq lr, r8, r2, r5 │ │ │ │ │ │ │ │ 00323b68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -170497,16 +170497,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r0, ror r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq ip, r9, r0, lsr sp │ │ │ │ - addeq ip, r9, r0, ror #24 │ │ │ │ + addeq ip, r9, r0, lsr #26 │ │ │ │ + addeq ip, r9, r0, asr ip │ │ │ │ tsteq lr, r0, ror r1 │ │ │ │ │ │ │ │ 00323ce0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -170906,17 +170906,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ smlabteq lr, ip, ip, r4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq lr, ip, asr #22 │ │ │ │ - umlaleq r8, r1, r0, r2 │ │ │ │ - addeq ip, r9, r8, lsr #7 │ │ │ │ - strdeq ip, [r9], r4 │ │ │ │ + adceq r8, r1, r0, lsl #5 │ │ │ │ + umulleq ip, r9, r8, r3 │ │ │ │ + addeq ip, r9, r4, ror #11 │ │ │ │ andeq r0, r0, r9, lsr #15 │ │ │ │ │ │ │ │ 00324330 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -171015,19 +171015,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 3244e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ smlatbeq lr, r8, sl, r4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq ip, r9, ip, ror r5 │ │ │ │ + addeq ip, r9, ip, ror #10 │ │ │ │ @ instruction: 0x010e499c │ │ │ │ - adceq r8, r1, r0, ror #1 │ │ │ │ - strdeq ip, [r9], r8 │ │ │ │ - addeq ip, r9, r0, ror #8 │ │ │ │ + ldrdeq r8, [r1], r0 @ │ │ │ │ + addeq ip, r9, r8, ror #3 │ │ │ │ + addeq ip, r9, r0, asr r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ │ │ │ │ 003244e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -171290,15 +171290,15 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ bl 27e798 │ │ │ │ b 3247e0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [lr, -r4] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq ip, [r9], r4 │ │ │ │ + addeq ip, r9, r4, ror #7 │ │ │ │ tsteq lr, r8, lsl #12 │ │ │ │ │ │ │ │ 00324918 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -171313,25 +171313,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r3, [pc, #792] @ 324c88 │ │ │ │ ldr r2, [pc, #792] @ 324c8c │ │ │ │ ldr r1, [pc, #792] @ 324c90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r8, [r7, #176] @ 0xb0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, #19 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r8, [sp, #28] │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ @@ -171514,30 +171514,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 324cc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x010e44bc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r7, r1, r8, lsl ip │ │ │ │ - addeq r0, r9, r0, lsl #4 │ │ │ │ - @ instruction: 0x009442bc │ │ │ │ - addeq fp, r9, r8, lsl #31 │ │ │ │ + adceq r7, r1, r8, lsl #24 │ │ │ │ + strdeq r0, [r9], r0 @ │ │ │ │ + addseq r4, r4, ip, lsr #5 │ │ │ │ + addeq fp, r9, r8, ror pc │ │ │ │ tsteq lr, r8, lsr #4 │ │ │ │ - adceq r7, r1, ip, ror #18 │ │ │ │ - addeq fp, r9, r4, lsl #21 │ │ │ │ - addeq fp, r9, ip, ror sp │ │ │ │ + adceq r7, r1, ip, asr r9 │ │ │ │ + addeq fp, r9, r4, ror sl │ │ │ │ + addeq fp, r9, ip, ror #26 │ │ │ │ muleq r0, r9, r8 │ │ │ │ - adceq r7, r1, r8, asr #18 │ │ │ │ - addeq fp, r9, r0, ror #20 │ │ │ │ - addeq fp, r9, ip, lsr #26 │ │ │ │ + adceq r7, r1, r8, lsr r9 │ │ │ │ + addeq fp, r9, r0, asr sl │ │ │ │ + addeq fp, r9, ip, lsl sp │ │ │ │ andeq r0, r0, r6, lsl #17 │ │ │ │ - adceq r7, r1, r4, lsr #18 │ │ │ │ - addeq fp, r9, ip, lsr sl │ │ │ │ - ldrdeq fp, [r9], ip │ │ │ │ + adceq r7, r1, r4, lsl r9 │ │ │ │ + addeq fp, r9, ip, lsr #20 │ │ │ │ + addeq fp, r9, ip, asr #25 │ │ │ │ andeq r0, r0, sl, ror r8 │ │ │ │ │ │ │ │ 00324ccc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -172136,23 +172136,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 32565c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq lr, r0, lsl r1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq fp, r9, r8, lsr #25 │ │ │ │ - ldrdeq fp, [r9], r4 │ │ │ │ - addeq fp, r9, ip, ror sl │ │ │ │ - addeq fp, r9, r4, asr #9 │ │ │ │ - addseq fp, r6, r4, lsr r0 │ │ │ │ + umulleq fp, r9, r8, ip │ │ │ │ + addeq fp, r9, r4, asr #21 │ │ │ │ + addeq fp, r9, ip, ror #20 │ │ │ │ + @ instruction: 0x0089b4b4 │ │ │ │ + addseq fp, r6, r4, lsr #32 │ │ │ │ smlabbeq lr, r4, r8, r3 │ │ │ │ - adceq r6, r1, r4, ror pc │ │ │ │ - addeq fp, r9, ip, lsl #1 │ │ │ │ - @ instruction: 0x0089b3b4 │ │ │ │ + adceq r6, r1, r4, ror #30 │ │ │ │ + addeq fp, r9, ip, ror r0 │ │ │ │ + addeq fp, r9, r4, lsr #7 │ │ │ │ andeq r0, r0, pc, lsr #18 │ │ │ │ │ │ │ │ 00325660 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -172179,22 +172179,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ add sl, pc, sl │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 934c24 │ │ │ │ + bl 934c1c │ │ │ │ ldr r2, [pc, #676] @ 32598c │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ add r0, sp, #29 │ │ │ │ bl 27ebf4 │ │ │ │ ldr r3, [pc, #632] @ 325990 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ @@ -172227,15 +172227,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r6, [sp, #23] │ │ │ │ bl 27e798 │ │ │ │ ldr r1, [pc, #508] @ 325994 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, r6 │ │ │ │ beq 32591c │ │ │ │ mov r6, #0 │ │ │ │ mov r3, #6 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov sl, #8 │ │ │ │ @@ -172326,21 +172326,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #132] @ 3259a8 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 3257a8 │ │ │ │ ldr r1, [pc, #112] @ 3259ac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 325960 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, #7 │ │ │ │ ldr r6, [pc, #84] @ 3259b0 │ │ │ │ b 3257b4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @@ -172348,28 +172348,28 @@ │ │ │ │ ldr r2, [pc, #76] @ 3259b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #436 @ 0x1b4 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq lr, ip, ror r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq fp, r9, r8, asr #6 │ │ │ │ - addseq r9, r6, r0, lsl #25 │ │ │ │ - adceq r6, r1, r0, asr #29 │ │ │ │ - addeq fp, r9, r0, lsl #6 │ │ │ │ - addeq fp, r9, ip, ror #5 │ │ │ │ - addeq fp, r9, r4, ror r2 │ │ │ │ - @ instruction: 0x0089b1bc │ │ │ │ - addeq fp, r9, ip, ror r1 │ │ │ │ - addeq sl, r9, r8, lsr #31 │ │ │ │ - tsteq lr, ip, lsl r5 │ │ │ │ + addeq fp, r9, r8, lsr r3 │ │ │ │ + addseq r9, r6, r0, ror ip │ │ │ │ + @ instruction: 0x00a16eb0 │ │ │ │ strdeq fp, [r9], r0 │ │ │ │ - addeq fp, r9, r8, ror #1 │ │ │ │ + ldrdeq fp, [r9], ip │ │ │ │ + addeq fp, r9, r4, ror #4 │ │ │ │ + addeq fp, r9, ip, lsr #3 │ │ │ │ + addeq fp, r9, ip, ror #2 │ │ │ │ + umulleq sl, r9, r8, pc @ │ │ │ │ + tsteq lr, ip, lsl r5 │ │ │ │ + addeq fp, r9, r0, ror #1 │ │ │ │ + ldrdeq fp, [r9], r8 │ │ │ │ cdp2 0, 13, cr0, cr4, cr0, {2} │ │ │ │ - addeq sl, r9, r4, asr #26 │ │ │ │ + addeq sl, r9, r4, lsr sp │ │ │ │ andeq r0, r0, r3, asr r9 │ │ │ │ │ │ │ │ 003259bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -172841,17 +172841,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 326138 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq sp, r8, ror #1 │ │ │ │ @ instruction: 0xffff73b0 │ │ │ │ - adceq r6, r1, r0, lsl #9 │ │ │ │ - umulleq sl, r9, r8, r5 │ │ │ │ - addeq sl, r9, r0, lsr #18 │ │ │ │ + adceq r6, r1, r0, ror r4 │ │ │ │ + addeq sl, r9, r8, lsl #11 │ │ │ │ + addeq sl, r9, r0, lsl r9 │ │ │ │ andeq r0, r0, sp, ror #19 │ │ │ │ │ │ │ │ 0032613c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -173181,20 +173181,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq lr, ip, lsr #18 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq lr, r4, lsr r8 │ │ │ │ - adceq r6, r1, r4, asr #2 │ │ │ │ - addeq sl, r9, r0, ror r4 │ │ │ │ - addeq sl, r9, ip, lsl #9 │ │ │ │ - adceq r6, r1, r4, lsr #2 │ │ │ │ - addeq sl, r9, r0, asr r4 │ │ │ │ - umulleq sl, r9, r0, r4 │ │ │ │ + adceq r6, r1, r4, lsr r1 │ │ │ │ + addeq sl, r9, r0, ror #8 │ │ │ │ + addeq sl, r9, ip, ror r4 │ │ │ │ + adceq r6, r1, r4, lsl r1 │ │ │ │ + addeq sl, r9, r0, asr #8 │ │ │ │ + addeq sl, r9, r0, lsl #9 │ │ │ │ │ │ │ │ 0032666c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov r7, r2 │ │ │ │ @@ -173325,29 +173325,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq lr, r0, ror r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq lr, r0, ror r6 │ │ │ │ - adceq r5, r1, r0, lsl #31 │ │ │ │ - addeq sl, r9, ip, lsr #5 │ │ │ │ - addeq sl, r9, r0, lsl #7 │ │ │ │ - adceq r5, r1, ip, asr pc │ │ │ │ - addeq sl, r9, r8, lsl #5 │ │ │ │ - addeq sl, r9, ip, lsr r3 │ │ │ │ - adceq r5, r1, r8, lsr pc │ │ │ │ - addeq sl, r9, r4, ror #4 │ │ │ │ - strdeq sl, [r9], r0 │ │ │ │ - adceq r5, r1, r4, lsl pc │ │ │ │ - addeq sl, r9, r0, asr #4 │ │ │ │ - addeq sl, r9, ip, lsr #5 │ │ │ │ - strdeq r5, [r1], r0 @ │ │ │ │ - addeq sl, r9, ip, lsl r2 │ │ │ │ - addseq r8, r8, r0, lsr #9 │ │ │ │ + adceq r5, r1, r0, ror pc │ │ │ │ + umulleq sl, r9, ip, r2 │ │ │ │ + addeq sl, r9, r0, ror r3 │ │ │ │ + adceq r5, r1, ip, asr #30 │ │ │ │ + addeq sl, r9, r8, ror r2 │ │ │ │ + addeq sl, r9, ip, lsr #6 │ │ │ │ + adceq r5, r1, r8, lsr #30 │ │ │ │ + addeq sl, r9, r4, asr r2 │ │ │ │ + addeq sl, r9, r0, ror #5 │ │ │ │ + adceq r5, r1, r4, lsl #30 │ │ │ │ + addeq sl, r9, r0, lsr r2 │ │ │ │ + umulleq sl, r9, ip, r2 │ │ │ │ + adceq r5, r1, r0, ror #29 │ │ │ │ + addeq sl, r9, ip, lsl #4 │ │ │ │ + umullseq r8, r8, r0, r4 @ │ │ │ │ │ │ │ │ 003268c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ mov r9, r2 │ │ │ │ @@ -173526,36 +173526,36 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq lr, r0, lsl r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabbeq lr, r8, r3, r2 │ │ │ │ - umlaleq r5, r1, r4, ip │ │ │ │ - @ instruction: 0x00899fbc │ │ │ │ - addeq sl, r9, r8, asr #1 │ │ │ │ + adceq r5, r1, r4, lsl #25 │ │ │ │ + addeq r9, r9, ip, lsr #31 │ │ │ │ + strheq sl, [r9], r8 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ - adceq r5, r1, r4, ror #24 │ │ │ │ - addeq r9, r9, ip, lsl #31 │ │ │ │ - addeq sl, r9, ip, lsl #1 │ │ │ │ + adceq r5, r1, r4, asr ip │ │ │ │ + addeq r9, r9, ip, ror pc │ │ │ │ + addeq sl, r9, ip, ror r0 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - adceq r5, r1, r0, asr #24 │ │ │ │ - addeq r9, r9, r8, ror #30 │ │ │ │ - addeq sl, r9, r0, lsl #1 │ │ │ │ + adceq r5, r1, r0, lsr ip │ │ │ │ + addeq r9, r9, r8, asr pc │ │ │ │ + addeq sl, r9, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - adceq r5, r1, ip, lsl ip │ │ │ │ - addeq r9, r9, r8, asr #30 │ │ │ │ - addeq sl, r9, ip, lsl #1 │ │ │ │ - strdeq r5, [r1], r8 @ │ │ │ │ - addeq r9, r9, r0, lsr #30 │ │ │ │ - addeq sl, r9, r4, lsr #1 │ │ │ │ + adceq r5, r1, ip, lsl #24 │ │ │ │ + addeq r9, r9, r8, lsr pc │ │ │ │ + addeq sl, r9, ip, ror r0 │ │ │ │ + adceq r5, r1, r8, ror #23 │ │ │ │ + addeq r9, r9, r0, lsl pc │ │ │ │ + umulleq sl, r9, r4, r0 │ │ │ │ andeq r0, r0, r1, lsr #2 │ │ │ │ - ldrdeq r5, [r1], r4 @ │ │ │ │ - strdeq r9, [r9], ip │ │ │ │ - addeq sl, r9, r4, lsr #1 │ │ │ │ + adceq r5, r1, r4, asr #23 │ │ │ │ + addeq r9, r9, ip, ror #29 │ │ │ │ + umulleq sl, r9, r4, r0 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00326c04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -173672,37 +173672,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ ldrdeq r2, [lr, -r4] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabteq lr, ip, r0, r2 │ │ │ │ - ldrdeq r5, [r1], ip @ │ │ │ │ - addeq r9, r9, r4, lsl #26 │ │ │ │ - addeq r9, r9, ip, lsr #29 │ │ │ │ + adceq r5, r1, ip, asr #19 │ │ │ │ + strdeq r9, [r9], r4 │ │ │ │ + umulleq r9, r9, ip, lr @ │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - @ instruction: 0x00a159b8 │ │ │ │ - addeq r9, r9, r0, ror #25 │ │ │ │ - addeq r9, r9, r4, ror #28 │ │ │ │ + adceq r5, r1, r8, lsr #19 │ │ │ │ + ldrdeq r9, [r9], r0 │ │ │ │ + addeq r9, r9, r4, asr lr │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ - umlaleq r5, r1, r4, r9 │ │ │ │ - addeq r9, r9, r0, asr #25 │ │ │ │ - addeq r9, r9, ip, asr #27 │ │ │ │ + adceq r5, r1, r4, lsl #19 │ │ │ │ + @ instruction: 0x00899cb0 │ │ │ │ + @ instruction: 0x00899dbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ ldrh r0, [r0] │ │ │ │ lsl r2, r2, #3 │ │ │ │ asr r0, r0, r2 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 326e44 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b769c8 │ │ │ │ + b b769c0 │ │ │ │ @ instruction: 0x010f2db8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -173739,15 +173739,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ - bl b258e0 │ │ │ │ + bl b258d8 │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 679068 │ │ │ │ pop {r4, lr} │ │ │ │ b 678d20 │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -173782,30 +173782,30 @@ │ │ │ │ bx lr │ │ │ │ @ instruction: 0xffff8001 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r3, [pc, #92] @ 327008 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r5, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ 0x38 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ adds r0, r4, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #36 @ 0x24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r1, r4 │ │ │ │ bic r0, r0, #-16777216 @ 0xff000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -173838,22 +173838,22 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r1, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ str r5, [r6, #-8]! │ │ │ │ - bl b510a0 │ │ │ │ + bl b51098 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl b33dd0 │ │ │ │ + bl b33dc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b53420 │ │ │ │ + bl b53418 │ │ │ │ ldr r3, [r9, #-8] │ │ │ │ cmp r3, r5 │ │ │ │ beq 327528 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ subs r1, r0, r5 │ │ │ │ movne r1, #1 │ │ │ │ @@ -173908,23 +173908,23 @@ │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, fp │ │ │ │ bl 27dacc │ │ │ │ mov r0, r5 │ │ │ │ bl 27d088 │ │ │ │ mov r0, r8 │ │ │ │ bl 27f794 │ │ │ │ ldr r0, [r9, #-8] │ │ │ │ - bl b33990 │ │ │ │ + bl b33988 │ │ │ │ ldr r2, [pc, #1276] @ 3276b0 │ │ │ │ ldr r3, [pc, #1252] @ 32769c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #8192 @ 0x2000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -174053,15 +174053,15 @@ │ │ │ │ ldrb r2, [fp, #9] │ │ │ │ orr r1, r1, r2, lsl #24 │ │ │ │ cmp sl, r1 │ │ │ │ beq 3273d0 │ │ │ │ ldr r0, [pc, #760] @ 3276c0 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75750 │ │ │ │ + bl b75748 │ │ │ │ lsr r2, sl, #8 │ │ │ │ strb r2, [fp, #7] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsr r2, sl, #16 │ │ │ │ strb r2, [fp, #8] │ │ │ │ lsr r2, sl, #24 │ │ │ │ strb sl, [fp, #6] │ │ │ │ @@ -174139,29 +174139,29 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #440] @ 3276cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 3276d0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r5 │ │ │ │ b 327194 │ │ │ │ ldr r3, [pc, #408] @ 3276d4 │ │ │ │ ldr r2, [pc, #408] @ 3276d8 │ │ │ │ ldr r1, [pc, #408] @ 3276dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #392] @ 3276e0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r5, #0 │ │ │ │ b 327194 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r7, [sp, #24] │ │ │ │ ldr r4, [r4] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -174174,30 +174174,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 327194 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 327488 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3274a4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r7, r3, r7 │ │ │ │ bne 3274c8 │ │ │ │ ldr r0, [pc, #260] @ 3276f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75750 │ │ │ │ + bl b75748 │ │ │ │ b 3274c8 │ │ │ │ ldr fp, [pc, #248] @ 3276f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 327278 │ │ │ │ ldr r3, [pc, #232] @ 3276f8 │ │ │ │ @@ -174209,15 +174209,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 327194 │ │ │ │ mov r0, #2 │ │ │ │ str r0, [r7, #4] │ │ │ │ bl 27cd70 │ │ │ │ str r0, [r7] │ │ │ │ b 327298 │ │ │ │ ldr r3, [pc, #168] @ 327708 │ │ │ │ @@ -174229,48 +174229,48 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 327194 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010e1dbc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r7, r2, r4, ror #15 │ │ │ │ - adceq r5, r1, r0, ror r6 │ │ │ │ - @ instruction: 0x00899bb8 │ │ │ │ - addeq r9, r9, r4, lsr #22 │ │ │ │ + @ instruction: 0x009277d4 │ │ │ │ + adceq r5, r1, r0, ror #12 │ │ │ │ + addeq r9, r9, r8, lsr #23 │ │ │ │ + addeq r9, r9, r4, lsl fp │ │ │ │ tsteq lr, r8, asr #24 │ │ │ │ tsteq ip, r0, ror r8 │ │ │ │ tsteq ip, ip, asr r8 │ │ │ │ @ instruction: 0x011ce7d8 │ │ │ │ - addeq r9, r9, r8, ror #19 │ │ │ │ - addeq r9, r9, r4, lsr #15 │ │ │ │ - adceq r5, r1, r8, asr #5 │ │ │ │ - addeq r9, r9, r8, ror r7 │ │ │ │ + ldrdeq r9, [r9], r8 │ │ │ │ + umulleq r9, r9, r4, r7 @ │ │ │ │ + @ instruction: 0x00a152b8 │ │ │ │ + addeq r9, r9, r8, ror #14 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - umlaleq r5, r1, r4, r2 │ │ │ │ - umulleq r9, r9, r8, r7 @ │ │ │ │ - addeq r9, r9, r0, asr #14 │ │ │ │ + adceq r5, r1, r4, lsl #5 │ │ │ │ + addeq r9, r9, r8, lsl #15 │ │ │ │ + addeq r9, r9, r0, lsr r7 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - addeq r9, r9, ip, ror r7 │ │ │ │ - addeq r9, r9, r4, lsl #14 │ │ │ │ - adceq r5, r1, r0, asr #4 │ │ │ │ - addeq r9, r9, ip, lsl #16 │ │ │ │ - ldrdeq r5, [r1], ip @ │ │ │ │ - addeq r9, r9, r4, ror r7 │ │ │ │ - addeq r9, r9, r8, ror #12 │ │ │ │ - @ instruction: 0x00a151b8 │ │ │ │ + addeq r9, r9, ip, ror #14 │ │ │ │ + strdeq r9, [r9], r4 │ │ │ │ + adceq r5, r1, r0, lsr r2 │ │ │ │ + strdeq r9, [r9], ip │ │ │ │ + adceq r5, r1, ip, asr #3 │ │ │ │ + addeq r9, r9, r4, ror #14 │ │ │ │ + addeq r9, r9, r8, asr r6 │ │ │ │ + adceq r5, r1, r8, lsr #3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrdeq r9, [r9], r4 │ │ │ │ - addeq r9, r9, r8, lsl r6 │ │ │ │ - adceq r5, r1, r8, ror #2 │ │ │ │ + addeq r9, r9, r4, asr #13 │ │ │ │ + addeq r9, r9, r8, lsl #12 │ │ │ │ + adceq r5, r1, r8, asr r1 │ │ │ │ │ │ │ │ 00327714 : │ │ │ │ ldrb r3, [r0, #-2] │ │ │ │ ldrb r0, [r0, #-1] │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -174374,34 +174374,34 @@ │ │ │ │ 00327890 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #120] @ 327930 │ │ │ │ mov r5, #0 │ │ │ │ add r4, r4, #376 @ 0x178 │ │ │ │ mov r8, r0 │ │ │ │ umull r9, r0, r2, r3 │ │ │ │ ldr r2, [r4, #-196] @ 0xffffff3c │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #76 @ 0x4c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r9 │ │ │ │ add r3, pc, #52 @ 0x34 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ cmp r8, r0 │ │ │ │ ldrh r0, [r4] │ │ │ │ sbcs r6, r7, r6 │ │ │ │ orrcs r0, r0, #1 │ │ │ │ strhcs r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -174473,42 +174473,42 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ mov r5, r2 │ │ │ │ - bl 8dd758 │ │ │ │ + bl 8dd750 │ │ │ │ ldr r2, [pc, #96] @ 327a88 │ │ │ │ add r6, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #84] @ 327a8c │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ - strdeq r9, [r9], ip │ │ │ │ + addeq r9, r9, ip, ror #7 │ │ │ │ @ instruction: 0x00abe8bc │ │ │ │ │ │ │ │ 00327a90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -174520,58 +174520,58 @@ │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ umull r7, r0, r1, r3 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #64 @ 0x40 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b8e690 │ │ │ │ + b b8e688 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b8e278 │ │ │ │ + b b8e270 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mlaseq r6, r9, lr, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9da320 <__bss_end__@@Base+0xfd4bc408> │ │ │ │ │ │ │ │ 00327b1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r3, [pc, #120] @ 327bb8 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r7, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #84 @ 0x54 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #60 @ 0x3c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ adds r3, r0, #8388608 @ 0x800000 │ │ │ │ lsr r3, r3, #23 │ │ │ │ lsl r3, r3, #23 │ │ │ │ adc r5, r5, #0 │ │ │ │ str r3, [r6, #176] @ 0xb0 │ │ │ │ str r5, [r6, #180] @ 0xb4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -174648,55 +174648,55 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r4 │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ str r7, [r5], #8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dd758 │ │ │ │ + bl 8dd750 │ │ │ │ ldr r2, [pc, #92] @ 327d34 │ │ │ │ ldr r3, [pc, #92] @ 327d38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xfffff1a8 │ │ │ │ adceq lr, fp, r4, lsr #12 │ │ │ │ - addeq r9, r9, r4, asr r1 │ │ │ │ + addeq r9, r9, r4, asr #2 │ │ │ │ │ │ │ │ 00327d3c : │ │ │ │ push {r4, r5} │ │ │ │ mov r3, r0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r0] │ │ │ │ strd r4, [r3, #176] @ 0xb0 │ │ │ │ pop {r4, r5} │ │ │ │ - b b8e278 │ │ │ │ + b b8e270 │ │ │ │ │ │ │ │ 00327d5c : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ cmp r3, #0 │ │ │ │ bxne lr │ │ │ │ cmp r1, #0 │ │ │ │ beq 327d94 │ │ │ │ @@ -174743,34 +174743,34 @@ │ │ │ │ ldr r3, [pc, #280] @ 327f28 │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #560]! @ 0x230 │ │ │ │ bl 678fd8 │ │ │ │ bl 678ff0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dd758 │ │ │ │ + bl 8dd750 │ │ │ │ ldr r2, [pc, #252] @ 327f2c │ │ │ │ ldr r3, [pc, #252] @ 327f30 │ │ │ │ add fp, r4, #384 @ 0x180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ bl 50e070 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 327ed8 │ │ │ │ ldr r3, [pc, #172] @ 327f34 │ │ │ │ eor r5, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ @@ -174810,17 +174810,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, ip, lsl r0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ adceq lr, fp, r4, asr #9 │ │ │ │ - addeq r9, r9, r8 │ │ │ │ - adceq r4, r1, r0, asr r9 │ │ │ │ - addeq r8, r9, r0, lsl #31 │ │ │ │ + strdeq r8, [r9], r8 @ │ │ │ │ + adceq r4, r1, r0, asr #18 │ │ │ │ + addeq r8, r9, r0, ror pc │ │ │ │ tsteq lr, ip, lsl pc │ │ │ │ │ │ │ │ 00327f40 : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ strh r3, [r0] │ │ │ │ mov r0, #0 │ │ │ │ @@ -174941,22 +174941,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 328214 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328080 │ │ │ │ ldr r3, [pc, #208] @ 328218 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328044 │ │ │ │ ldr r3, [pc, #176] @ 32820c │ │ │ │ @@ -174973,49 +174973,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 32821c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328044 │ │ │ │ ldr r0, [pc, #88] @ 328220 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328080 │ │ │ │ ldr r0, [pc, #68] @ 328224 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328044 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ bl 27eff0 │ │ │ │ tsteq lr, r0, lsl #28 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrdeq r0, [lr, -ip] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq lr, r0, ror sp │ │ │ │ ldrdeq r5, [r0], -r4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - umulleq r8, r9, ip, sp │ │ │ │ + addeq r8, r9, ip, lsl #27 │ │ │ │ andeq r1, r0, r4, lsl #23 │ │ │ │ - addeq r8, r9, r8, lsr #25 │ │ │ │ - addeq r8, r9, r4, asr #26 │ │ │ │ - @ instruction: 0x00898cbc │ │ │ │ + umulleq r8, r9, r8, ip │ │ │ │ + addeq r8, r9, r4, lsr sp │ │ │ │ + addeq r8, r9, ip, lsr #25 │ │ │ │ │ │ │ │ 00328228 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #480] @ 328420 │ │ │ │ @@ -175086,15 +175086,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 328440 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3283d4 │ │ │ │ ldr r3, [pc, #208] @ 328444 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -175113,50 +175113,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 328448 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328290 │ │ │ │ ldr r0, [pc, #92] @ 32844c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328290 │ │ │ │ ldr r0, [pc, #72] @ 328450 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328290 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ bl 27eff0 │ │ │ │ @ instruction: 0x010e0bb8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatbeq lr, r0, fp, r0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq lr, r4, ror #22 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r8, r9, r4, asr ip │ │ │ │ + addeq r8, r9, r4, asr #24 │ │ │ │ andeq r1, r0, r0, lsl #10 │ │ │ │ - addeq r8, r9, r4, ror fp │ │ │ │ - umulleq r8, r9, r4, fp │ │ │ │ - strdeq r8, [r9], r0 │ │ │ │ + addeq r8, r9, r4, ror #22 │ │ │ │ + addeq r8, r9, r4, lsl #23 │ │ │ │ + addeq r8, r9, r0, ror #23 │ │ │ │ │ │ │ │ 00328454 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -175174,15 +175174,15 @@ │ │ │ │ ldrb r2, [r3] │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldrh r1, [r7, #2] │ │ │ │ mov r0, r4 │ │ │ │ ands r1, r1, #1 │ │ │ │ mvnne r5, r5 │ │ │ │ andne r1, r5, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 327a90 │ │ │ │ @@ -175273,22 +175273,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 328648 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - addeq r8, r9, ip, asr r3 │ │ │ │ - addeq r8, r9, r4, lsl #22 │ │ │ │ - addeq r8, r9, ip, lsl #7 │ │ │ │ - addeq r8, r9, r4, ror #20 │ │ │ │ - adceq r4, r1, r4, lsr r2 │ │ │ │ - addeq r8, r9, ip, asr #20 │ │ │ │ - adceq r4, r1, r0, lsl r2 │ │ │ │ - addeq r8, r9, r8, lsr #20 │ │ │ │ + addeq r8, r9, ip, asr #6 │ │ │ │ + strdeq r8, [r9], r4 │ │ │ │ + addeq r8, r9, ip, ror r3 │ │ │ │ + addeq r8, r9, r4, asr sl │ │ │ │ + adceq r4, r1, r4, lsr #4 │ │ │ │ + addeq r8, r9, ip, lsr sl │ │ │ │ + adceq r4, r1, r0, lsl #4 │ │ │ │ + addeq r8, r9, r8, lsl sl │ │ │ │ │ │ │ │ 0032864c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00328650 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -175326,15 +175326,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 933014 │ │ │ │ + bl 93300c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 328728 │ │ │ │ ldr r3, [r5, #180] @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, r0 │ │ │ │ ldrhi r0, [r5, #184] @ 0xb8 │ │ │ │ @@ -175353,43 +175353,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ mov r0, #0 │ │ │ │ b 3286e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93441c │ │ │ │ + bl 934414 │ │ │ │ ldr ip, [pc, #76] @ 328794 │ │ │ │ ldr r3, [pc, #76] @ 328798 │ │ │ │ ldr r1, [pc, #76] @ 32879c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d088 │ │ │ │ b 328730 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r4, ror r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r1, lr, r4, ror #25 │ │ │ │ + ldrdeq r1, [lr], r4 │ │ │ │ tsteq lr, ip, lsl #14 │ │ │ │ - addeq r8, r9, r4, asr #18 │ │ │ │ - adceq r4, r1, ip, asr #2 │ │ │ │ - addeq r8, r9, r0, lsr #18 │ │ │ │ + addeq r8, r9, r4, lsr r9 │ │ │ │ + adceq r4, r1, ip, lsr r1 │ │ │ │ + addeq r8, r9, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #32 │ │ │ │ @@ -175418,31 +175418,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ cmp r0, r6 │ │ │ │ beq 328848 │ │ │ │ bl 27f380 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r6, r7, ip, ror r3 │ │ │ │ - adceq r4, r1, r8, lsl #1 │ │ │ │ - addeq ip, r8, r8, ror r3 │ │ │ │ - addeq fp, fp, r4, asr #8 │ │ │ │ + addseq r6, r7, ip, ror #6 │ │ │ │ + adceq r4, r1, r8, ror r0 │ │ │ │ + addeq ip, r8, r8, ror #6 │ │ │ │ + addeq fp, fp, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1928] @ 329014 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1924] @ 329018 │ │ │ │ @@ -175521,22 +175521,22 @@ │ │ │ │ beq 328ed0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1612] @ 329034 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328920 │ │ │ │ ldr r2, [r4, #184] @ 0xb8 │ │ │ │ and r3, r6, #2 │ │ │ │ orrs r0, r3, #0 │ │ │ │ add r0, r2, r7, lsl #4 │ │ │ │ bne 328ca4 │ │ │ │ and r1, r6, #4 │ │ │ │ @@ -175571,22 +175571,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1420] @ 32903c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328920 │ │ │ │ ldr r3, [pc, #1376] @ 329020 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 328920 │ │ │ │ ldr r3, [pc, #1388] @ 329040 │ │ │ │ @@ -175606,39 +175606,39 @@ │ │ │ │ beq 328f00 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1288] @ 329044 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328920 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ add r7, r3, r7, lsl #4 │ │ │ │ ldr r3, [pc, #1228] @ 329020 │ │ │ │ str r6, [r7, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r8, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 328db4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 3287a0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b343a8 │ │ │ │ + bl b343a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b339ec │ │ │ │ + bl b339e4 │ │ │ │ b 328920 │ │ │ │ ldr r2, [pc, #1168] @ 329020 │ │ │ │ strb r3, [r0, #6] │ │ │ │ ldr r3, [r5, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328920 │ │ │ │ @@ -175661,22 +175661,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 32904c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328920 │ │ │ │ ldr r3, [pc, #1064] @ 329050 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328920 │ │ │ │ ldr r3, [pc, #1008] @ 32902c │ │ │ │ @@ -175693,23 +175693,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #952] @ 329054 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328920 │ │ │ │ ldr r3, [pc, #884] @ 329020 │ │ │ │ strb r1, [r0, #5] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328920 │ │ │ │ @@ -175732,34 +175732,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 32905c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328920 │ │ │ │ ldr r3, [pc, #796] @ 329060 │ │ │ │ ldr r0, [r2, r7, lsl #4] │ │ │ │ ldr r1, [pc, #792] @ 329064 │ │ │ │ ldr r2, [pc, #792] @ 329068 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r6, r0 │ │ │ │ bl 37d5c4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ bl 36cff4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -175767,17 +175767,17 @@ │ │ │ │ ldr r3, [pc, #656] @ 329020 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 328f2c │ │ │ │ ldr r0, [r6, #20] │ │ │ │ ldr r1, [r6, #24] │ │ │ │ - bl b3a388 │ │ │ │ + bl b3a380 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b74ec8 │ │ │ │ + bl b74ec0 │ │ │ │ b 328920 │ │ │ │ ldr r3, [pc, #688] @ 32906c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328b68 │ │ │ │ ldr r3, [pc, #604] @ 32902c │ │ │ │ @@ -175792,27 +175792,27 @@ │ │ │ │ beq 328ee4 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #584] @ 329070 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r8, [r4, #176] @ 0xb0 │ │ │ │ b 328b68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93019c │ │ │ │ + bl 930194 │ │ │ │ ldr r3, [pc, #476] @ 329020 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328920 │ │ │ │ ldr r3, [pc, #540] @ 329074 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -175833,45 +175833,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 329078 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328920 │ │ │ │ ldr r0, [pc, #420] @ 32907c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328920 │ │ │ │ ldr r0, [pc, #404] @ 329080 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r8, [r4, #176] @ 0xb0 │ │ │ │ b 328b68 │ │ │ │ ldr r0, [pc, #380] @ 329084 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328920 │ │ │ │ ldr r0, [pc, #364] @ 329088 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328920 │ │ │ │ ldr r3, [pc, #344] @ 32908c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328d9c │ │ │ │ ldr r3, [pc, #228] @ 32902c │ │ │ │ @@ -175888,86 +175888,86 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 329090 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328d9c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #220] @ 329094 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328920 │ │ │ │ ldr r0, [pc, #204] @ 329098 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328920 │ │ │ │ ldr r0, [pc, #188] @ 32909c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328d9c │ │ │ │ ldr r0, [pc, #172] @ 3290a0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328920 │ │ │ │ ldr r0, [pc, #156] @ 3290a4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 328920 │ │ │ │ tsteq lr, ip, ror #10 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq lr, r4, asr #10 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r0, [lr, -r4] │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r8, r9, r0, asr r7 │ │ │ │ + addeq r8, r9, r0, asr #14 │ │ │ │ strdeq r6, [r0], -r4 │ │ │ │ - addeq r8, r9, r4, ror #17 │ │ │ │ + ldrdeq r8, [r9], r4 │ │ │ │ andeq r2, r0, r4, lsl sl │ │ │ │ - addeq r8, r9, r0, lsr #11 │ │ │ │ + umulleq r8, r9, r0, r5 │ │ │ │ andeq r1, r0, r0, lsl #24 │ │ │ │ - strdeq r8, [r9], r8 @ │ │ │ │ + addeq r8, r9, r8, ror #13 │ │ │ │ andeq r3, r0, r4, ror r8 │ │ │ │ - addeq r8, r9, r0, lsl #10 │ │ │ │ + strdeq r8, [r9], r0 │ │ │ │ andeq r6, r0, r4, ror #3 │ │ │ │ - addeq r8, r9, r8, asr r5 │ │ │ │ - adceq r3, r1, r0, asr fp │ │ │ │ - addeq sl, fp, ip, lsl #30 │ │ │ │ - addeq fp, r8, r0, asr #28 │ │ │ │ + addeq r8, r9, r8, asr #10 │ │ │ │ + adceq r3, r1, r0, asr #22 │ │ │ │ + strdeq sl, [fp], ip │ │ │ │ + addeq fp, r8, r0, lsr lr │ │ │ │ andeq r1, r0, r4, asr sp │ │ │ │ - addeq r8, r9, r8, ror #7 │ │ │ │ + ldrdeq r8, [r9], r8 @ │ │ │ │ andeq r2, r0, r4, lsr #12 │ │ │ │ - @ instruction: 0x008985bc │ │ │ │ - umulleq r8, r9, r4, r2 │ │ │ │ - addeq r8, r9, r4, ror #6 │ │ │ │ - addeq r8, r9, r4, lsl #4 │ │ │ │ - @ instruction: 0x008982bc │ │ │ │ + addeq r8, r9, ip, lsr #11 │ │ │ │ + addeq r8, r9, r4, lsl #5 │ │ │ │ + addeq r8, r9, r4, asr r3 │ │ │ │ + strdeq r8, [r9], r4 │ │ │ │ + addeq r8, r9, ip, lsr #5 │ │ │ │ andeq r6, r0, r0, asr r1 │ │ │ │ + addeq r8, r9, ip, lsr r4 │ │ │ │ + addeq r8, r9, r8, lsl #6 │ │ │ │ + addeq r8, r9, r8, ror r3 │ │ │ │ addeq r8, r9, ip, asr #8 │ │ │ │ - addeq r8, r9, r8, lsl r3 │ │ │ │ - addeq r8, r9, r8, lsl #7 │ │ │ │ - addeq r8, r9, ip, asr r4 │ │ │ │ - ldrdeq r8, [r9], r0 │ │ │ │ - @ instruction: 0x008984bc │ │ │ │ + addeq r8, r9, r0, asr #7 │ │ │ │ + addeq r8, r9, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [r0, #180] @ 0xb4 │ │ │ │ ldr r7, [r0, #176] @ 0xb0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -176053,30 +176053,30 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1280] @ 32973c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 329114 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3295b8 │ │ │ │ ldr r1, [pc, #1260] @ 329740 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93363c │ │ │ │ + bl 933634 │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #1208] @ 32972c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176101,25 +176101,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1116] @ 329748 │ │ │ │ add r0, pc, r0 │ │ │ │ b 32959c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3295e8 │ │ │ │ ldr r1, [pc, #1100] @ 32974c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93363c │ │ │ │ + bl 933634 │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r1 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [pc, #1036] @ 32972c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176144,25 +176144,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #956] @ 329754 │ │ │ │ add r0, pc, r0 │ │ │ │ b 32959c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3295d8 │ │ │ │ ldr r1, [pc, #940] @ 329758 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93363c │ │ │ │ + bl 933634 │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #864] @ 32972c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176187,25 +176187,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 329760 │ │ │ │ add r0, pc, r0 │ │ │ │ b 32959c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3295f8 │ │ │ │ ldr r1, [pc, #780] @ 329764 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93363c │ │ │ │ + bl 933634 │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #692] @ 32972c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176230,25 +176230,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 32976c │ │ │ │ add r0, pc, r0 │ │ │ │ b 32959c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3295c8 │ │ │ │ ldr r1, [pc, #620] @ 329770 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93363c │ │ │ │ + bl 933634 │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r1 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [pc, #520] @ 32972c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176273,24 +176273,24 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 329778 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 329114 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ b 32926c │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -176326,94 +176326,94 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 329780 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 329188 │ │ │ │ ldr r0, [pc, #248] @ 329784 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 329188 │ │ │ │ ldr r0, [pc, #232] @ 329788 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 329114 │ │ │ │ ldr r0, [pc, #216] @ 32978c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 329114 │ │ │ │ ldr r0, [pc, #196] @ 329790 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 329114 │ │ │ │ ldr r0, [pc, #180] @ 329794 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 329114 │ │ │ │ ldr r0, [pc, #164] @ 329798 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 329114 │ │ │ │ ldr r0, [pc, #148] @ 32979c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 329114 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq sp, ip, lsr #26 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tstpeq sp, ip, lsl sp @ p-variant is OBSOLETE │ │ │ │ smlatteq sp, r0, ip, pc @ │ │ │ │ - adceq r3, r1, r8, lsl r7 │ │ │ │ + adceq r3, r1, r8, lsl #14 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r6, r0, r8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - strdeq r8, [r9], r0 │ │ │ │ - addseq r2, r8, r8, asr #28 │ │ │ │ + addeq r8, r9, r0, ror #9 │ │ │ │ + addseq r2, r8, r8, lsr lr │ │ │ │ andeq r1, r0, ip, asr #14 │ │ │ │ - ldrdeq r8, [r9], r4 │ │ │ │ - addseq r1, r6, ip, ror pc │ │ │ │ + addeq r8, r9, r4, asr #7 │ │ │ │ + addseq r1, r6, ip, ror #30 │ │ │ │ andeq r1, r0, r0, ror ip │ │ │ │ - @ instruction: 0x008982b8 │ │ │ │ - @ instruction: 0x00961ed0 │ │ │ │ + addeq r8, r9, r8, lsr #5 │ │ │ │ + addseq r1, r6, r0, asr #29 │ │ │ │ andeq r3, r0, r8, ror r7 │ │ │ │ - umulleq r8, r9, ip, r1 │ │ │ │ - ldrdeq ip, [fp], ip @ │ │ │ │ + addeq r8, r9, ip, lsl #3 │ │ │ │ + addeq ip, fp, ip, asr #13 │ │ │ │ andeq r6, r0, r0, ror #7 │ │ │ │ - addeq r8, r9, r0, lsl r0 │ │ │ │ - addeq ip, fp, r0, lsr r6 │ │ │ │ + addeq r8, r9, r0 │ │ │ │ + addeq ip, fp, r0, lsr #12 │ │ │ │ muleq r0, r4, r7 │ │ │ │ - ldrdeq r7, [r9], r4 │ │ │ │ + addeq r7, r9, r4, asr #31 │ │ │ │ andeq r2, r0, r4, lsl sl │ │ │ │ - addeq r7, r9, r0, ror #20 │ │ │ │ - addeq r7, r9, r0, lsl #21 │ │ │ │ - addeq r7, r9, ip, lsl #30 │ │ │ │ - strheq r8, [r9], r0 │ │ │ │ - addeq r7, r9, r0, ror lr │ │ │ │ - addeq r8, r9, r8, lsl r0 │ │ │ │ - addeq r7, r9, r8, lsr #30 │ │ │ │ - addeq r7, r9, r4, lsl #31 │ │ │ │ + addeq r7, r9, r0, asr sl │ │ │ │ + addeq r7, r9, r0, ror sl │ │ │ │ + strdeq r7, [r9], ip │ │ │ │ + addeq r8, r9, r0, lsr #1 │ │ │ │ + addeq r7, r9, r0, ror #28 │ │ │ │ + addeq r8, r9, r8 │ │ │ │ + addeq r7, r9, r8, lsl pc │ │ │ │ + addeq r7, r9, r4, ror pc │ │ │ │ │ │ │ │ 003297a0 : │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -176455,25 +176455,25 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r2 │ │ │ │ mov r8, r1 │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 92a044 │ │ │ │ + bl 92a03c │ │ │ │ ldr r3, [pc, #172] @ 32990c │ │ │ │ ldr r2, [pc, #172] @ 329910 │ │ │ │ ldr r1, [pc, #172] @ 329914 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #32 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ str r0, [r4, #180] @ 0xb4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3298b0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -176493,26 +176493,26 @@ │ │ │ │ mov fp, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ - b 8e3cfc │ │ │ │ - adceq r3, r1, r8, lsr r0 │ │ │ │ - addeq fp, r8, ip, lsl #6 │ │ │ │ - addseq pc, r3, r8, asr #7 │ │ │ │ - addeq r7, r9, ip, asr #29 │ │ │ │ + b 8e3cf4 │ │ │ │ + adceq r3, r1, r8, lsr #32 │ │ │ │ + strdeq fp, [r8], ip │ │ │ │ + @ instruction: 0x0093f3b8 │ │ │ │ + @ instruction: 0x00897ebc │ │ │ │ @ instruction: 0x00abcab8 │ │ │ │ │ │ │ │ 00329920 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -176523,22 +176523,22 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ add sl, pc, sl │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r8, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r9 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldrb r3, [r0, #67] @ 0x43 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3299a8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -176561,22 +176561,22 @@ │ │ │ │ add r8, r8, #24 │ │ │ │ strb r3, [r0, #5] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 31cb94 │ │ │ │ - adceq r2, r1, r8, asr pc │ │ │ │ - addeq fp, r8, ip, lsr r2 │ │ │ │ - addeq sl, fp, r4, lsl #6 │ │ │ │ + adceq r2, r1, r8, asr #30 │ │ │ │ + addeq fp, r8, ip, lsr #4 │ │ │ │ + strdeq sl, [fp], r4 │ │ │ │ │ │ │ │ 00329a14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov lr, r1 │ │ │ │ @@ -176596,29 +176596,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 31cb94 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r2, r1, r0, asr #28 │ │ │ │ - strdeq sl, [fp], ip │ │ │ │ - addeq fp, r8, r0, lsr r1 │ │ │ │ + adceq r2, r1, r0, lsr lr │ │ │ │ + addeq sl, fp, ip, ror #3 │ │ │ │ + addeq fp, r8, r0, lsr #2 │ │ │ │ │ │ │ │ 00329ab4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #264] @ 329bd4 │ │ │ │ @@ -176634,15 +176634,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 933014 │ │ │ │ + bl 93300c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 329b7c │ │ │ │ ldr r3, [r5, #180] @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, r0 │ │ │ │ bls 329b88 │ │ │ │ @@ -176664,42 +176664,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ b 329b38 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93441c │ │ │ │ + bl 934414 │ │ │ │ ldr ip, [pc, #76] @ 329be4 │ │ │ │ ldr r3, [pc, #76] @ 329be8 │ │ │ │ ldr r1, [pc, #76] @ 329bec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d088 │ │ │ │ b 329b38 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq sp, ip, lsr #6 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umulleq r0, lr, ip, r8 │ │ │ │ + addeq r0, lr, ip, lsl #17 │ │ │ │ @ instruction: 0x010df2bc │ │ │ │ - strdeq r7, [r9], r4 │ │ │ │ - strdeq r2, [r1], ip @ │ │ │ │ - ldrdeq r7, [r9], r0 │ │ │ │ + addeq r7, r9, r4, ror #9 │ │ │ │ + adceq r2, r1, ip, ror #25 │ │ │ │ + addeq r7, r9, r0, asr #9 │ │ │ │ │ │ │ │ 00329bf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -177719,83 +177719,83 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 3210dc │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [pc, #208] @ 32acbc │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ b 32ad0c │ │ │ │ - umulleq r7, r9, r4, fp │ │ │ │ - addseq sl, r3, r4, asr #27 │ │ │ │ - addeq r7, r9, r0, ror #22 │ │ │ │ - addeq r7, r9, r8, asr fp │ │ │ │ + addeq r7, r9, r4, lsl #23 │ │ │ │ + @ instruction: 0x0093adb4 │ │ │ │ + addeq r7, r9, r0, asr fp │ │ │ │ addeq r7, r9, r8, asr #22 │ │ │ │ - addeq r7, r9, r4, asr fp │ │ │ │ - addeq r7, r9, r4, lsl fp │ │ │ │ - addeq r7, r9, r4, lsl fp │ │ │ │ - addeq r7, r9, r4, ror #21 │ │ │ │ - addeq r7, r9, r4, asr #21 │ │ │ │ - addeq r7, r9, r4, asr #21 │ │ │ │ - addeq r7, r9, r0, lsl #21 │ │ │ │ - addeq r7, r9, r4, ror #20 │ │ │ │ - addeq r7, r9, ip, ror #19 │ │ │ │ - addeq r7, r9, r4, ror #19 │ │ │ │ - addeq r7, r9, r4, lsr sl │ │ │ │ - addeq r7, r9, r0, ror #19 │ │ │ │ - addeq r7, r9, ip, ror #19 │ │ │ │ - addeq r7, r9, ip, asr #19 │ │ │ │ - @ instruction: 0x008979b0 │ │ │ │ - umulleq r7, r9, r4, r9 │ │ │ │ - addeq r7, r9, r8, ror r9 │ │ │ │ - addeq r7, r9, ip, lsr r9 │ │ │ │ - addeq r7, r9, r4, lsl r9 │ │ │ │ - addeq r7, r9, r4, ror #17 │ │ │ │ - addeq r7, r9, r8, asr #17 │ │ │ │ - addeq r7, r9, ip, ror #16 │ │ │ │ - addeq r7, r9, r0, asr r8 │ │ │ │ - addeq r3, pc, ip, asr #3 │ │ │ │ - addeq r7, r9, r8, lsl #15 │ │ │ │ + addeq r7, r9, r8, lsr fp │ │ │ │ + addeq r7, r9, r4, asr #22 │ │ │ │ + addeq r7, r9, r4, lsl #22 │ │ │ │ + addeq r7, r9, r4, lsl #22 │ │ │ │ + ldrdeq r7, [r9], r4 │ │ │ │ + @ instruction: 0x00897ab4 │ │ │ │ + @ instruction: 0x00897ab4 │ │ │ │ + addeq r7, r9, r0, ror sl │ │ │ │ + addeq r7, r9, r4, asr sl │ │ │ │ + ldrdeq r7, [r9], ip │ │ │ │ + ldrdeq r7, [r9], r4 │ │ │ │ + addeq r7, r9, r4, lsr #20 │ │ │ │ + ldrdeq r7, [r9], r0 │ │ │ │ + ldrdeq r7, [r9], ip │ │ │ │ + @ instruction: 0x008979bc │ │ │ │ + addeq r7, r9, r0, lsr #19 │ │ │ │ + addeq r7, r9, r4, lsl #19 │ │ │ │ + addeq r7, r9, r8, ror #18 │ │ │ │ + addeq r7, r9, ip, lsr #18 │ │ │ │ + addeq r7, r9, r4, lsl #18 │ │ │ │ + ldrdeq r7, [r9], r4 │ │ │ │ + @ instruction: 0x008978b8 │ │ │ │ + addeq r7, r9, ip, asr r8 │ │ │ │ + addeq r7, r9, r0, asr #16 │ │ │ │ + @ instruction: 0x008f31bc │ │ │ │ + addeq r7, r9, r8, ror r7 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - umulleq r7, r9, r8, r6 │ │ │ │ - addeq r7, r9, r4, lsl #11 │ │ │ │ - umulleq r7, r9, r8, r4 │ │ │ │ - umulleq r7, r9, r0, r4 │ │ │ │ + addeq r7, r9, r8, lsl #13 │ │ │ │ + addeq r7, r9, r4, ror r5 │ │ │ │ + addeq r7, r9, r8, lsl #9 │ │ │ │ addeq r7, r9, r0, lsl #9 │ │ │ │ - addeq r7, r9, r8, ror #8 │ │ │ │ + addeq r7, r9, r0, ror r4 │ │ │ │ addeq r7, r9, r8, asr r4 │ │ │ │ addeq r7, r9, r8, asr #8 │ │ │ │ addeq r7, r9, r8, lsr r4 │ │ │ │ addeq r7, r9, r8, lsr #8 │ │ │ │ addeq r7, r9, r8, lsl r4 │ │ │ │ - addeq lr, sp, ip, asr #23 │ │ │ │ - addseq sl, r3, r8, asr fp │ │ │ │ - umullseq r3, r3, r0, r4 @ │ │ │ │ - addeq r6, r9, ip, lsr pc │ │ │ │ - umulleq r6, r9, r8, lr │ │ │ │ - addeq r6, r9, r0, ror #27 │ │ │ │ - addeq r6, r9, r0, asr sp │ │ │ │ - addeq r6, r9, ip, asr #26 │ │ │ │ - addeq r6, r9, ip, ror #23 │ │ │ │ - addeq r6, r9, ip, ror #23 │ │ │ │ - addeq r6, r9, r0, ror sl │ │ │ │ - addeq r6, r9, ip, ror sl │ │ │ │ - addeq r6, r9, r0, lsr fp │ │ │ │ - umulleq r2, pc, ip, r4 @ │ │ │ │ + addeq r7, r9, r8, lsl #8 │ │ │ │ + @ instruction: 0x008debbc │ │ │ │ + addseq sl, r3, r8, asr #22 │ │ │ │ + addseq r3, r3, r0, lsl #9 │ │ │ │ + addeq r6, r9, ip, lsr #30 │ │ │ │ + addeq r6, r9, r8, lsl #29 │ │ │ │ + ldrdeq r6, [r9], r0 │ │ │ │ + addeq r6, r9, r0, asr #26 │ │ │ │ + addeq r6, r9, ip, lsr sp │ │ │ │ + ldrdeq r6, [r9], ip │ │ │ │ ldrdeq r6, [r9], ip │ │ │ │ - addeq r6, r9, ip, lsr #22 │ │ │ │ - addeq r6, r9, r0, ror #21 │ │ │ │ - addeq r6, r9, r8, ror #21 │ │ │ │ + addeq r6, r9, r0, ror #20 │ │ │ │ addeq r6, r9, ip, ror #20 │ │ │ │ - addeq r6, r9, r8, ror sl │ │ │ │ - addeq r6, r9, ip, lsl sl │ │ │ │ - addeq r6, r9, r4, ror r9 │ │ │ │ - strdeq r6, [r9], ip │ │ │ │ - addeq r6, r9, r8, lsr r9 │ │ │ │ - adceq r1, r1, r8, lsl #16 │ │ │ │ - ldrdeq r5, [r9], r8 │ │ │ │ - addeq r6, r9, ip, lsl #15 │ │ │ │ + addeq r6, r9, r0, lsr #22 │ │ │ │ + addeq r2, pc, ip, lsl #9 │ │ │ │ + addeq r6, r9, ip, asr #21 │ │ │ │ + addeq r6, r9, ip, lsl fp │ │ │ │ + ldrdeq r6, [r9], r0 │ │ │ │ + ldrdeq r6, [r9], r8 │ │ │ │ + addeq r6, r9, ip, asr sl │ │ │ │ + addeq r6, r9, r8, ror #20 │ │ │ │ + addeq r6, r9, ip, lsl #20 │ │ │ │ + addeq r6, r9, r4, ror #18 │ │ │ │ + addeq r6, r9, ip, ror #19 │ │ │ │ + addeq r6, r9, r8, lsr #18 │ │ │ │ + strdeq r1, [r1], r8 @ │ │ │ │ + addeq r5, r9, r8, asr #31 │ │ │ │ + addeq r6, r9, ip, ror r7 │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ bl 321b3c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 31ef40 │ │ │ │ @@ -178078,37 +178078,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 32b1e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 32b0f8 │ │ │ │ ldr r0, [pc, #48] @ 32b1e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 32b0f8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r8, lsr sp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sp, r4, lsr #26 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq sp, [sp, -ip] │ │ │ │ andeq r3, r0, r8, asr ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r6, r9, r8, lsr #16 │ │ │ │ - addeq r6, r9, r4, ror #16 │ │ │ │ + addeq r6, r9, r8, lsl r8 │ │ │ │ + addeq r6, r9, r4, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #152] @ 32b2a0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -178146,16 +178146,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 31e100 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 31e100 │ │ │ │ - addeq r9, sp, r0, lsl #20 │ │ │ │ - addeq r6, r9, r0, ror #15 │ │ │ │ + strdeq r9, [sp], r0 │ │ │ │ + ldrdeq r6, [r9], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #700] @ 32b57c │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [pc, #696] @ 32b580 │ │ │ │ @@ -178229,25 +178229,25 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 32b5a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 32b370 │ │ │ │ ldr r3, [pc, #364] @ 32b590 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b370 │ │ │ │ ldr r3, [pc, #364] @ 32b5a4 │ │ │ │ @@ -178269,23 +178269,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 32b5a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 32b370 │ │ │ │ ldr r3, [pc, #240] @ 32b5ac │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b370 │ │ │ │ ldr r3, [pc, #200] @ 32b598 │ │ │ │ @@ -178302,58 +178302,58 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 32b5b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 32b370 │ │ │ │ ldr r0, [pc, #116] @ 32b5b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 32b370 │ │ │ │ ldr r0, [pc, #104] @ 32b5b8 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 32b370 │ │ │ │ ldr r0, [pc, #84] @ 32b5bc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 32b370 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r8, lsr fp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sp, r8, lsl fp │ │ │ │ andeq r0, r0, ip, ror #31 │ │ │ │ ldrdeq sp, [sp, -r4] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ muleq r0, r4, r5 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r6, r9, r0, ror #13 │ │ │ │ + ldrdeq r6, [r9], r0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - strdeq r6, [r9], r0 │ │ │ │ + addeq r6, r9, r0, ror #13 │ │ │ │ andeq r1, r0, r8, ror r4 │ │ │ │ - addeq r6, r9, r0, lsr r5 │ │ │ │ - addeq r6, r9, r0, ror r5 │ │ │ │ - strdeq r6, [r9], ip │ │ │ │ - addeq r6, r9, ip, lsl #13 │ │ │ │ + addeq r6, r9, r0, lsr #10 │ │ │ │ + addeq r6, r9, r0, ror #10 │ │ │ │ + addeq r6, r9, ip, ror #11 │ │ │ │ + addeq r6, r9, ip, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #3336] @ 32c2e0 │ │ │ │ ldr r2, [pc, #3336] @ 32c2e4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -178378,15 +178378,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ strd r0, [sp] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 8efc8c │ │ │ │ + bl 8efc84 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ ldrb r6, [r4, #4] │ │ │ │ ldrb r5, [r4] │ │ │ │ orr r6, r6, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ orr r6, r6, r3, lsl #16 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ @@ -178403,29 +178403,29 @@ │ │ │ │ bne 32b8ec │ │ │ │ cmp r6, #1 │ │ │ │ bne 32b7dc │ │ │ │ cmp r5, #65536 @ 0x10000 │ │ │ │ beq 32ba8c │ │ │ │ cmp r5, #0 │ │ │ │ beq 32b74c │ │ │ │ - bl b99258 │ │ │ │ + bl b99250 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 32b814 │ │ │ │ ldr r8, [pc, #3128] @ 32c2f0 │ │ │ │ mov sl, fp │ │ │ │ add r8, pc, r8 │ │ │ │ b 32b6cc │ │ │ │ ldr sl, [sl, #4] │ │ │ │ cmp sl, #0 │ │ │ │ beq 32b810 │ │ │ │ ldr r6, [sl] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 933014 │ │ │ │ + bl 93300c │ │ │ │ add r0, r0, #1 │ │ │ │ cmp r5, r0 │ │ │ │ bne 32b6c0 │ │ │ │ mov r0, fp │ │ │ │ bl 27e0f0 │ │ │ │ ldrb r2, [r4, #9] │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ @@ -178463,15 +178463,15 @@ │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ - bl 8efc8c │ │ │ │ + bl 8efc84 │ │ │ │ ldr r2, [pc, #2900] @ 32c2f4 │ │ │ │ ldr r3, [pc, #2880] @ 32c2e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -178480,27 +178480,27 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27d088 │ │ │ │ ldr r0, [pc, #2852] @ 32c2f8 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r6, [sp, #40] @ 0x28 │ │ │ │ - bl 8efc8c │ │ │ │ + bl 8efc84 │ │ │ │ b 32b798 │ │ │ │ mov r0, fp │ │ │ │ bl 27e0f0 │ │ │ │ ldrb r2, [r4, #9] │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #10] │ │ │ │ @@ -178514,15 +178514,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8efc8c │ │ │ │ + bl 8efc84 │ │ │ │ b 32b798 │ │ │ │ ldr r3, [pc, #2700] @ 32c2fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b618 │ │ │ │ ldr r3, [pc, #2684] @ 32c300 │ │ │ │ @@ -178539,23 +178539,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ strd r2, [sp] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2596] @ 32c308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 32b618 │ │ │ │ ldr r3, [pc, #2584] @ 32c30c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, sl │ │ │ │ beq 32b9cc │ │ │ │ ldr r3, [pc, #2552] @ 32c300 │ │ │ │ @@ -178579,23 +178579,23 @@ │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str sl, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 32c310 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ ldrb fp, [r4, #4] │ │ │ │ orr fp, fp, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ orr fp, fp, r3, lsl #16 │ │ │ │ ldrb r3, [r4, #7] │ │ │ │ orr fp, fp, r3, lsl #24 │ │ │ │ @@ -178630,22 +178630,22 @@ │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2252] @ 32c318 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 32b7e0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 32b838 │ │ │ │ cmp r3, #5 │ │ │ │ beq 32bcf0 │ │ │ │ cmp r3, #6 │ │ │ │ beq 32bbcc │ │ │ │ @@ -178729,33 +178729,33 @@ │ │ │ │ bl 27db80 │ │ │ │ mov r3, #1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8efc8c │ │ │ │ + bl 8efc84 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d088 │ │ │ │ b 32b798 │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ ldr r2, [r6, #124] @ 0x7c │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 32ba84 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r3, [pc, #1848] @ 32c324 │ │ │ │ ldr r2, [pc, #1848] @ 32c328 │ │ │ │ ldr r1, [pc, #1848] @ 32c32c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r9] │ │ │ │ ldrb r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ ldrb r9, [r4, #16] │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #17] │ │ │ │ @@ -178804,31 +178804,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r2, [sp] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ - bl 8efc8c │ │ │ │ + bl 8efc84 │ │ │ │ b 32b798 │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ ldr r2, [r6, #124] @ 0x7c │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 32ba84 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r3, [pc, #1568] @ 32c330 │ │ │ │ ldr r2, [pc, #1568] @ 32c334 │ │ │ │ ldr r1, [pc, #1568] @ 32c338 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r9] │ │ │ │ ldrb r2, [r4, #13] │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ ldrb r5, [r4, #16] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #17] │ │ │ │ @@ -178898,15 +178898,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ asr r3, r5, #31 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8efc8c │ │ │ │ + bl 8efc84 │ │ │ │ mov r0, r7 │ │ │ │ bl 27d088 │ │ │ │ b 32b798 │ │ │ │ mov r2, #113 @ 0x71 │ │ │ │ b 32b730 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -178925,33 +178925,33 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [pc, #1152] @ 32c33c │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ strd r6, [sp] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ - bl 8efc8c │ │ │ │ + bl 8efc84 │ │ │ │ b 32b798 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #3 │ │ │ │ b 32b774 │ │ │ │ ldr sl, [pc, #1112] @ 32c340 │ │ │ │ add sl, pc, sl │ │ │ │ b 32baec │ │ │ │ ldr r0, [pc, #1104] @ 32c344 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 32b988 │ │ │ │ ldr r0, [pc, #1080] @ 32c348 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 32b618 │ │ │ │ mov r9, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r7, r9 │ │ │ │ mov sl, #3 │ │ │ │ mov fp, r8 │ │ │ │ b 32bb30 │ │ │ │ @@ -178986,23 +178986,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #8] │ │ │ │ stm sp, {r5, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 32c350 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ ldrb r5, [r4, #12] │ │ │ │ ldr fp, [r6, #4] │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #14] │ │ │ │ orr r5, r5, r3, lsl #16 │ │ │ │ ldrb r3, [r4, #15] │ │ │ │ @@ -179040,22 +179040,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 32c358 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ ldrb r5, [r4, #12] │ │ │ │ ldrb r9, [r4, #16] │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #17] │ │ │ │ orr r9, r9, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #14] │ │ │ │ @@ -179085,24 +179085,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #484] @ 32c33c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 32c360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 32be9c │ │ │ │ ldr r3, [pc, #484] @ 32c364 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32bd74 │ │ │ │ ldr r3, [pc, #364] @ 32c300 │ │ │ │ @@ -179118,23 +179118,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 32c368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r2, [r4, #13] │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ ldrb r5, [r4, #16] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #17] │ │ │ │ orr r5, r5, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #14] │ │ │ │ @@ -179148,33 +179148,33 @@ │ │ │ │ b 32bd74 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #304] @ 32c36c │ │ │ │ mov r3, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 32bfe4 │ │ │ │ ldr r0, [pc, #280] @ 32c370 │ │ │ │ ldr r2, [pc, #224] @ 32c33c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 32be9c │ │ │ │ ldr r0, [pc, #260] @ 32c374 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 32c1f4 │ │ │ │ ldr r0, [pc, #240] @ 32c378 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 32c0b8 │ │ │ │ ldr r3, [pc, #220] @ 32c37c │ │ │ │ ldr r1, [pc, #220] @ 32c380 │ │ │ │ ldr r0, [pc, #220] @ 32c384 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #216] @ 32c388 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -179190,68 +179190,68 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #728 @ 0x2d8 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq sp, r4, lsr #16 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sp, r4, lsl #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - ldrdeq lr, [sp], ip │ │ │ │ + addeq lr, sp, ip, asr #25 │ │ │ │ tsteq sp, ip, asr r6 │ │ │ │ - ldrdeq r6, [r9], r0 │ │ │ │ + addeq r6, r9, r0, asr #11 │ │ │ │ andeq r6, r0, r4, asr #3 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r6, r9, r8, ror #6 │ │ │ │ + addeq r6, r9, r8, asr r3 │ │ │ │ andeq r2, r0, r0, lsl #13 │ │ │ │ - addeq r6, r9, r0, asr #6 │ │ │ │ + addeq r6, r9, r0, lsr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r9, r4, lsl #6 │ │ │ │ - addeq r6, r9, r8, asr r1 │ │ │ │ + strdeq r6, [r9], r4 │ │ │ │ + addeq r6, r9, r8, asr #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - adceq r0, r1, r4, lsl #26 │ │ │ │ - addeq r6, r9, r8, lsl #6 │ │ │ │ - addeq r6, r9, ip, lsl r3 │ │ │ │ - adceq r0, r1, r0, ror #23 │ │ │ │ - addeq r6, r9, r8, ror #3 │ │ │ │ - strdeq r6, [r9], ip │ │ │ │ + strdeq r0, [r1], r4 @ │ │ │ │ + strdeq r6, [r9], r8 │ │ │ │ + addeq r6, r9, ip, lsl #6 │ │ │ │ + ldrdeq r0, [r1], r0 @ │ │ │ │ + ldrdeq r6, [r9], r8 │ │ │ │ + addeq r6, r9, ip, ror #3 │ │ │ │ andeq r0, r0, ip, ror #31 │ │ │ │ - addeq r5, r9, r0, ror #26 │ │ │ │ - addeq r5, r9, r0, lsl lr │ │ │ │ - addeq r5, r9, ip, ror sp │ │ │ │ + addeq r5, r9, r0, asr sp │ │ │ │ + addeq r5, r9, r0, lsl #28 │ │ │ │ + addeq r5, r9, ip, ror #26 │ │ │ │ andeq r3, r0, r0, lsr #17 │ │ │ │ - addeq r5, r9, r4, lsl lr │ │ │ │ + addeq r5, r9, r4, lsl #28 │ │ │ │ andeq r2, r0, r0, lsl #14 │ │ │ │ - addeq r5, r9, ip, lsr pc │ │ │ │ + addeq r5, r9, ip, lsr #30 │ │ │ │ andeq r6, r0, r8, lsl ip │ │ │ │ - addeq r5, r9, r8, lsl sp │ │ │ │ + addeq r5, r9, r8, lsl #26 │ │ │ │ andeq r2, r0, r4, lsl #11 │ │ │ │ - addeq r5, r9, r8, lsr sp │ │ │ │ + addeq r5, r9, r8, lsr #26 │ │ │ │ + addeq r5, r9, ip, ror #23 │ │ │ │ + addeq r5, r9, r0, ror #24 │ │ │ │ + strdeq r5, [r9], r0 │ │ │ │ + addeq r5, r9, r0, lsr #27 │ │ │ │ + adceq r0, r1, r0, asr #12 │ │ │ │ strdeq r5, [r9], ip │ │ │ │ - addeq r5, r9, r0, ror ip │ │ │ │ - addeq r5, r9, r0, lsl #26 │ │ │ │ - @ instruction: 0x00895db0 │ │ │ │ - adceq r0, r1, r0, asr r6 │ │ │ │ - addeq r5, r9, ip, lsl #26 │ │ │ │ - ldrdeq r5, [r9], r0 │ │ │ │ + addeq r5, r9, r0, asr #27 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - adceq r0, r1, ip, lsr #12 │ │ │ │ + adceq r0, r1, ip, lsl r6 │ │ │ │ + ldrdeq r5, [r9], ip │ │ │ │ addeq r5, r9, ip, ror #25 │ │ │ │ - strdeq r5, [r9], ip │ │ │ │ │ │ │ │ 0032c398 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r1, #1 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ bl 27cb48 │ │ │ │ - bl b99258 │ │ │ │ + bl b99250 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ mov r4, r3 │ │ │ │ bl 27f254 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -179267,38 +179267,38 @@ │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [pc, #1068] @ 32c83c │ │ │ │ ldr r6, [r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93363c │ │ │ │ + bl 933634 │ │ │ │ ldr r3, [pc, #1048] @ 32c840 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r3 │ │ │ │ - bl 93363c │ │ │ │ + bl 933634 │ │ │ │ mov r2, #0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #1008] @ 32c844 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93363c │ │ │ │ + bl 933634 │ │ │ │ ldr r1, [pc, #992] @ 32c848 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 933014 │ │ │ │ + bl 93300c │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 323460 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r5, r5, #1 │ │ │ │ lsl r5, r5, #17 │ │ │ │ @@ -179369,26 +179369,26 @@ │ │ │ │ strb fp, [r4, #55] @ 0x37 │ │ │ │ strb sl, [r4, #35] @ 0x23 │ │ │ │ strb r9, [r4, #39] @ 0x27 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93363c │ │ │ │ + bl 933634 │ │ │ │ mov r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 933014 │ │ │ │ + bl 93300c │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 323460 │ │ │ │ add r8, r8, #1 │ │ │ │ mov r3, #1 │ │ │ │ lsl r2, r8, #17 │ │ │ │ @@ -179446,15 +179446,15 @@ │ │ │ │ lsr r2, r3, #8 │ │ │ │ strb r3, [r0, #44] @ 0x2c │ │ │ │ strb r2, [r0, #45] @ 0x2d │ │ │ │ ldr r1, [pc, #376] @ 32c858 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 933014 │ │ │ │ + bl 93300c │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 323460 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ mov r3, r0 │ │ │ │ @@ -179530,23 +179530,23 @@ │ │ │ │ strb r4, [r0, #8] │ │ │ │ strb r3, [r0, #9] │ │ │ │ lsr r3, r4, #16 │ │ │ │ lsr r4, r4, #24 │ │ │ │ strb r3, [r0, #10] │ │ │ │ strb r4, [r0, #11] │ │ │ │ b 32c7b4 │ │ │ │ - adceq r0, r1, r8, lsl #10 │ │ │ │ - addeq r9, fp, r0, lsr #14 │ │ │ │ - addseq lr, r5, r4, asr lr │ │ │ │ - addseq pc, r7, r8, asr #24 │ │ │ │ - addeq sp, sp, ip, lsr #30 │ │ │ │ - addeq r5, r9, ip, asr #24 │ │ │ │ - addeq r5, r9, ip, asr r9 │ │ │ │ - addeq r5, r9, r0, ror r9 │ │ │ │ - @ instruction: 0x008ddcb4 │ │ │ │ + strdeq r0, [r1], r8 @ │ │ │ │ + addeq r9, fp, r0, lsl r7 │ │ │ │ + addseq lr, r5, r4, asr #28 │ │ │ │ + addseq pc, r7, r8, lsr ip @ │ │ │ │ + addeq sp, sp, ip, lsl pc │ │ │ │ + addeq r5, r9, ip, lsr ip │ │ │ │ + addeq r5, r9, ip, asr #18 │ │ │ │ + addeq r5, r9, r0, ror #18 │ │ │ │ + addeq sp, sp, r4, lsr #25 │ │ │ │ andseq r3, r2, r6, asr r4 │ │ │ │ │ │ │ │ 0032c860 : │ │ │ │ ldr r3, [r1, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -179563,22 +179563,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 31cb94 │ │ │ │ - adceq r0, r1, ip, asr r0 │ │ │ │ - strdeq r8, [r8], r0 │ │ │ │ - @ instruction: 0x008b73bc │ │ │ │ + adceq r0, r1, ip, asr #32 │ │ │ │ + addeq r8, r8, r0, ror #5 │ │ │ │ + addeq r7, fp, ip, lsr #7 │ │ │ │ │ │ │ │ 0032c8d4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -179600,19 +179600,19 @@ │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ ldr r2, [pc, #144] @ 32c9c4 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f254 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #4] │ │ │ │ bl 323460 │ │ │ │ @@ -179632,26 +179632,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - strdeq r5, [r9], r4 │ │ │ │ + addeq r5, r9, r4, ror #15 │ │ │ │ adceq r9, fp, r8, ror #21 │ │ │ │ - umulleq r5, r9, r0, r7 │ │ │ │ + addeq r5, r9, r0, lsl #15 │ │ │ │ │ │ │ │ 0032c9cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r9, r0 │ │ │ │ - bl b99258 │ │ │ │ + bl b99250 │ │ │ │ ldr r4, [pc, #200] @ 32cab8 │ │ │ │ add r4, pc, r4 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 32caa8 │ │ │ │ ldr r3, [pc, #188] @ 32cabc │ │ │ │ ldr fp, [pc, #188] @ 32cac0 │ │ │ │ ldr r8, [r4, r3] │ │ │ │ @@ -179666,26 +179666,26 @@ │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r9, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r7 │ │ │ │ - bl 933014 │ │ │ │ + bl 93300c │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93363c │ │ │ │ + bl 933634 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 93363c │ │ │ │ + bl 933634 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ mov r1, #5 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ @@ -179698,17 +179698,17 @@ │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27e0f0 │ │ │ │ tsteq sp, r0, lsl r4 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - umullseq pc, r7, r4, r6 @ │ │ │ │ - addeq r9, fp, r8, lsr #2 │ │ │ │ - addseq lr, r5, r0, ror #16 │ │ │ │ + addseq pc, r7, r4, lsl #13 │ │ │ │ + addeq r9, fp, r8, lsl r1 │ │ │ │ + addseq lr, r5, r0, asr r8 │ │ │ │ │ │ │ │ 0032cacc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -179747,56 +179747,56 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ tsteq sp, r8, lsl #6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabteq sp, r4, r2, ip │ │ │ │ - addeq r5, r9, r4, ror #9 │ │ │ │ + ldrdeq r5, [r9], r4 │ │ │ │ + addeq r5, r9, ip, asr #9 │ │ │ │ + addeq r5, r9, r8, asr #9 │ │ │ │ ldrdeq r5, [r9], ip │ │ │ │ - ldrdeq r5, [r9], r8 │ │ │ │ - addeq r5, r9, ip, ror #9 │ │ │ │ - addeq r5, r9, r4, lsr #9 │ │ │ │ - umulleq r5, r9, ip, r4 │ │ │ │ umulleq r5, r9, r4, r4 │ │ │ │ - strdeq r4, [r9], r4 @ │ │ │ │ - addeq r4, r9, r4, ror sp │ │ │ │ - addeq r5, r9, r0, lsl r4 │ │ │ │ - ldrdeq r5, [r9], ip │ │ │ │ - addeq r5, r9, ip, lsl #7 │ │ │ │ - umulleq r5, r9, r0, r3 │ │ │ │ - addeq r5, r9, r0, lsr #6 │ │ │ │ - addeq r5, r9, r4, lsl #6 │ │ │ │ + addeq r5, r9, ip, lsl #9 │ │ │ │ + addeq r5, r9, r4, lsl #9 │ │ │ │ + addeq r4, r9, r4, ror #21 │ │ │ │ + addeq r4, r9, r4, ror #26 │ │ │ │ + addeq r5, r9, r0, lsl #8 │ │ │ │ + addeq r5, r9, ip, asr #7 │ │ │ │ + addeq r5, r9, ip, ror r3 │ │ │ │ + addeq r5, r9, r0, lsl #7 │ │ │ │ + addeq r5, r9, r0, lsl r3 │ │ │ │ + strdeq r5, [r9], r4 │ │ │ │ andeq r7, r0, r0, lsr #31 │ │ │ │ - addeq r5, r9, r8, asr #5 │ │ │ │ - addeq r5, r9, r8, lsr #5 │ │ │ │ + @ instruction: 0x008952b8 │ │ │ │ + umulleq r5, r9, r8, r2 │ │ │ │ andeq r7, r0, r0, ror #31 │ │ │ │ - addeq r5, r9, r4, lsr r2 │ │ │ │ - addeq r5, r9, r8, lsl #4 │ │ │ │ - strdeq r5, [r9], r0 │ │ │ │ - addeq r5, r9, r4, asr r1 │ │ │ │ - addeq r4, r9, ip, lsl #29 │ │ │ │ - addeq r4, r9, r4, asr lr │ │ │ │ - addeq r4, r9, r4, lsr #28 │ │ │ │ - addeq r4, r9, ip, lsr #26 │ │ │ │ - addeq r4, r9, r8, ror #24 │ │ │ │ - ldrdeq r4, [r9], ip │ │ │ │ - umulleq r4, r9, ip, sl │ │ │ │ - addeq r4, r9, r4, asr #17 │ │ │ │ - addeq r4, r9, r4, lsr #17 │ │ │ │ - addeq r4, r9, ip, lsl #17 │ │ │ │ - addeq r4, r9, r8, lsl #16 │ │ │ │ - addseq r0, r3, r4, lsl r3 │ │ │ │ - addeq r4, r9, r4 │ │ │ │ - addeq r4, r9, r4, lsl #16 │ │ │ │ - addeq r4, r9, r8, lsl #16 │ │ │ │ - addeq r4, r9, r8, lsl #16 │ │ │ │ - addeq r4, r9, r4, asr #13 │ │ │ │ - addeq r4, r9, r0, ror #13 │ │ │ │ - umulleq r4, r9, r4, r6 │ │ │ │ + addeq r5, r9, r4, lsr #4 │ │ │ │ + strdeq r5, [r9], r8 │ │ │ │ + addeq r5, r9, r0, ror #3 │ │ │ │ + addeq r5, r9, r4, asr #2 │ │ │ │ + addeq r4, r9, ip, ror lr │ │ │ │ + addeq r4, r9, r4, asr #28 │ │ │ │ + addeq r4, r9, r4, lsl lr │ │ │ │ + addeq r4, r9, ip, lsl sp │ │ │ │ + addeq r4, r9, r8, asr ip │ │ │ │ + addeq r4, r9, ip, asr #23 │ │ │ │ + addeq r4, r9, ip, lsl #21 │ │ │ │ + @ instruction: 0x008948b4 │ │ │ │ + umulleq r4, r9, r4, r8 │ │ │ │ + addeq r4, r9, ip, ror r8 │ │ │ │ + strdeq r4, [r9], r8 │ │ │ │ + addseq r0, r3, r4, lsl #6 │ │ │ │ + strdeq r3, [r9], r4 │ │ │ │ + strdeq r4, [r9], r4 @ │ │ │ │ + strdeq r4, [r9], r8 │ │ │ │ + strdeq r4, [r9], r8 │ │ │ │ + @ instruction: 0x008946b4 │ │ │ │ + ldrdeq r4, [r9], r0 │ │ │ │ + addeq r4, r9, r4, lsl #13 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [pc, #-196] @ 32cb7c │ │ │ │ mov fp, #1 │ │ │ │ @@ -181221,15 +181221,15 @@ │ │ │ │ bl 3268c8 │ │ │ │ mov r6, r8 │ │ │ │ bl 31e09c │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 323388 │ │ │ │ - bl b99258 │ │ │ │ + bl b99250 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32cb30 │ │ │ │ mov r2, #19 │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #109 @ 0x6d │ │ │ │ bl 27ebf4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ @@ -181270,182 +181270,182 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 32e344 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27e0f0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r9, r4, ror r4 │ │ │ │ - addeq r4, r9, r0, ror r4 │ │ │ │ - addeq r4, r9, r4, ror #7 │ │ │ │ - addeq r4, r9, ip, ror r3 │ │ │ │ - addeq r3, r9, r8, ror #29 │ │ │ │ - addeq r3, r9, r8, lsr pc │ │ │ │ - addeq r2, r9, r4, lsl #12 │ │ │ │ - strdeq r3, [r9], ip │ │ │ │ + addeq r4, r9, r4, ror #8 │ │ │ │ + addeq r4, r9, r0, ror #8 │ │ │ │ + ldrdeq r4, [r9], r4 @ │ │ │ │ + addeq r4, r9, ip, ror #6 │ │ │ │ + ldrdeq r3, [r9], r8 │ │ │ │ + addeq r3, r9, r8, lsr #30 │ │ │ │ + strdeq r2, [r9], r4 │ │ │ │ + addeq r3, r9, ip, ror #31 │ │ │ │ smlatteq sp, r4, sl, sl │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldr r0, [pc, #4] @ 32e37c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r8, fp, r0, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 32e390 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ ldrdeq r8, [fp], r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #124] @ 32e428 │ │ │ │ ldr r3, [pc, #124] @ 32e42c │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 935554 │ │ │ │ + bl 93554c │ │ │ │ ldr r2, [pc, #96] @ 32e430 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r5, [pc, #80] @ 32e434 │ │ │ │ ldr r0, [pc, #80] @ 32e438 │ │ │ │ ldr r2, [pc, #80] @ 32e43c │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r3} │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 931dac │ │ │ │ + bl 931da4 │ │ │ │ ldr r2, [pc, #44] @ 32e440 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 936034 │ │ │ │ - addeq r3, r9, r0, lsl pc │ │ │ │ + b 93602c │ │ │ │ + addeq r3, r9, r0, lsl #30 │ │ │ │ andeq r0, r0, ip, lsl r7 │ │ │ │ - strdeq r3, [r9], r0 │ │ │ │ - @ instruction: 0x0097dcb0 │ │ │ │ + addeq r3, r9, r0, ror #29 │ │ │ │ + addseq sp, r7, r0, lsr #25 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - addeq r5, sl, ip, ror sl │ │ │ │ - ldrdeq r3, [r9], r8 │ │ │ │ + addeq r5, sl, ip, ror #20 │ │ │ │ + addeq r3, r9, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #124] @ 32e4d8 │ │ │ │ ldr r3, [pc, #124] @ 32e4dc │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 935554 │ │ │ │ + bl 93554c │ │ │ │ ldr r2, [pc, #96] @ 32e4e0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r5, [pc, #80] @ 32e4e4 │ │ │ │ ldr r0, [pc, #80] @ 32e4e8 │ │ │ │ ldr r2, [pc, #80] @ 32e4ec │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r3} │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 931dac │ │ │ │ + bl 931da4 │ │ │ │ ldr r2, [pc, #44] @ 32e4f0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 936034 │ │ │ │ - @ instruction: 0x00893ebc │ │ │ │ + b 93602c │ │ │ │ + addeq r3, r9, ip, lsr #29 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - umulleq r3, r9, ip, lr │ │ │ │ - addseq sp, r7, r0, lsl #24 │ │ │ │ + addeq r3, r9, ip, lsl #29 │ │ │ │ + @ instruction: 0x0097dbf0 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ - addeq r5, sl, ip, asr #19 │ │ │ │ - addeq r3, r9, r4, lsr #29 │ │ │ │ + @ instruction: 0x008a59bc │ │ │ │ + umulleq r3, r9, r4, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #360] @ 32e674 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 92a044 │ │ │ │ + bl 92a03c │ │ │ │ ldr r2, [pc, #344] @ 32e678 │ │ │ │ ldr r1, [pc, #344] @ 32e67c │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r9, [pc, #320] @ 32e680 │ │ │ │ ldr sl, [pc, #320] @ 32e684 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e60c │ │ │ │ ldr r8, [pc, #288] @ 32e688 │ │ │ │ add r3, r7, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 32e62c │ │ │ │ ldr r1, [pc, #232] @ 32e68c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 934c24 │ │ │ │ + bl 934c1c │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 32e644 │ │ │ │ ldr r3, [pc, #208] @ 32e690 │ │ │ │ ldr r1, [pc, #208] @ 32e694 │ │ │ │ ldr r9, [sl, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 93363c │ │ │ │ + bl 933634 │ │ │ │ ldr r1, [pc, #192] @ 32e698 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ mov r0, fp │ │ │ │ - bl 93363c │ │ │ │ + bl 933634 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi 32e65c │ │ │ │ and ip, r0, #255 @ 0xff │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -181458,97 +181458,97 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 32e69c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b750a0 │ │ │ │ + bl b75098 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ ldr r0, [pc, #84] @ 32e6a0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b750a0 │ │ │ │ + bl b75098 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ ldr r0, [pc, #64] @ 32e6a4 │ │ │ │ add r3, r7, #32 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r1, r8 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq lr, r0, r0, lsr r4 │ │ │ │ - addeq r6, r8, r8, asr r6 │ │ │ │ - addseq sl, r3, r4, lsl r7 │ │ │ │ - addeq r3, r9, r0, ror lr │ │ │ │ - @ instruction: 0x010da8b4 │ │ │ │ + adceq lr, r0, r0, lsr #8 │ │ │ │ + addeq r6, r8, r8, asr #12 │ │ │ │ + addseq sl, r3, r4, lsl #14 │ │ │ │ addeq r3, r9, r0, ror #28 │ │ │ │ - addeq ip, r8, r8, lsr #4 │ │ │ │ + @ instruction: 0x010da8b4 │ │ │ │ + addeq r3, r9, r0, asr lr │ │ │ │ + addeq ip, r8, r8, lsl r2 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - addeq r3, r9, r4, ror #28 │ │ │ │ - addeq r7, fp, ip, asr r5 │ │ │ │ - addeq r3, r9, r4, lsr #27 │ │ │ │ - @ instruction: 0x00893db0 │ │ │ │ - addeq r3, r9, ip, asr #27 │ │ │ │ + addeq r3, r9, r4, asr lr │ │ │ │ + addeq r7, fp, ip, asr #10 │ │ │ │ + umulleq r3, r9, r4, sp │ │ │ │ + addeq r3, r9, r0, lsr #27 │ │ │ │ + @ instruction: 0x00893dbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #300] @ 32e7ec │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 92a044 │ │ │ │ + bl 92a03c │ │ │ │ ldr r2, [pc, #284] @ 32e7f0 │ │ │ │ ldr r1, [pc, #284] @ 32e7f4 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r8, [pc, #260] @ 32e7f8 │ │ │ │ ldr r9, [pc, #260] @ 32e7fc │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e79c │ │ │ │ ldr r2, [pc, #228] @ 32e800 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r6, #256] @ 0x100 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 32e7bc │ │ │ │ ldr r1, [pc, #176] @ 32e804 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 934c24 │ │ │ │ + bl 934c1c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e7d4 │ │ │ │ ldr r3, [pc, #152] @ 32e808 │ │ │ │ ldr r1, [pc, #152] @ 32e80c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 93363c │ │ │ │ + bl 933634 │ │ │ │ ldr r2, [pc, #132] @ 32e810 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 324110 │ │ │ │ mov r0, #0 │ │ │ │ @@ -181558,139 +181558,139 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #80] @ 32e814 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b750a0 │ │ │ │ + bl b75098 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ ldr r0, [pc, #60] @ 32e818 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b750a0 │ │ │ │ + bl b75098 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ - adceq lr, r0, ip, ror r2 │ │ │ │ - addeq r6, r8, r4, lsr #9 │ │ │ │ - addseq sl, r3, r0, ror #10 │ │ │ │ - addeq r3, r9, r0, ror #26 │ │ │ │ + adceq lr, r0, ip, ror #4 │ │ │ │ + umulleq r6, r8, r4, r4 │ │ │ │ + addseq sl, r3, r0, asr r5 │ │ │ │ + addeq r3, r9, r0, asr sp │ │ │ │ tsteq sp, r0, lsl #14 │ │ │ │ - addeq r3, r9, r8, lsr #25 │ │ │ │ - addeq r3, r9, ip, lsr #26 │ │ │ │ + umulleq r3, r9, r8, ip │ │ │ │ + addeq r3, r9, ip, lsl sp │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - addeq r3, r9, r4, asr #26 │ │ │ │ - addeq r3, r9, r8, lsr sp │ │ │ │ + addeq r3, r9, r4, lsr sp │ │ │ │ + addeq r3, r9, r8, lsr #26 │ │ │ │ + umulleq r3, r9, r4, ip │ │ │ │ addeq r3, r9, r4, lsr #25 │ │ │ │ - @ instruction: 0x00893cb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 32e888 │ │ │ │ ldr r2, [pc, #84] @ 32e88c │ │ │ │ ldr r1, [pc, #84] @ 32e890 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq lr, r0, r8, lsl r1 │ │ │ │ - addeq r3, r9, r4, lsl #23 │ │ │ │ - addeq r3, r9, r8, ror #22 │ │ │ │ + adceq lr, r0, r8, lsl #2 │ │ │ │ + addeq r3, r9, r4, ror fp │ │ │ │ + addeq r3, r9, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 32e900 │ │ │ │ ldr r2, [pc, #84] @ 32e904 │ │ │ │ ldr r1, [pc, #84] @ 32e908 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq lr, r0, r0, lsr #1 │ │ │ │ - addeq r3, r9, ip, lsl #22 │ │ │ │ - umulleq r3, r9, r4, fp │ │ │ │ + umlaleq lr, r0, r0, r0 │ │ │ │ + strdeq r3, [r9], ip │ │ │ │ + addeq r3, r9, r4, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32e958 │ │ │ │ ldr r2, [pc, #52] @ 32e95c │ │ │ │ ldr r1, [pc, #52] @ 32e960 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27d088 │ │ │ │ - adceq lr, r0, r8, lsr #32 │ │ │ │ - umulleq r3, r9, r4, sl │ │ │ │ - addeq r3, r9, r8, ror sl │ │ │ │ + adceq lr, r0, r8, lsl r0 │ │ │ │ + addeq r3, r9, r4, lsl #21 │ │ │ │ + addeq r3, r9, r8, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32e9b0 │ │ │ │ ldr r2, [pc, #52] @ 32e9b4 │ │ │ │ ldr r1, [pc, #52] @ 32e9b8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27d088 │ │ │ │ - ldrdeq sp, [r0], r0 @ │ │ │ │ - addeq r3, r9, ip, lsr sl │ │ │ │ - addeq r3, r9, r4, asr #21 │ │ │ │ + adceq sp, r0, r0, asr #31 │ │ │ │ + addeq r3, r9, ip, lsr #20 │ │ │ │ + @ instruction: 0x00893ab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #228] @ 32eab8 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -181707,23 +181707,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5509c │ │ │ │ + bl b55094 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ea58 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ strls r3, [r6, #24] │ │ │ │ bhi 32ea9c │ │ │ │ ldr r2, [pc, #108] @ 32eacc │ │ │ │ @@ -181743,25 +181743,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #44] @ 32ead0 │ │ │ │ ldr r0, [pc, #44] @ 32ead4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b750a0 │ │ │ │ + bl b75098 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ - adceq sp, r0, ip, ror pc │ │ │ │ + adceq sp, r0, ip, ror #30 │ │ │ │ tsteq sp, r4, lsl r4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r3, r9, r4, asr sl │ │ │ │ - addeq r3, r9, r4, asr #19 │ │ │ │ + addeq r3, r9, r4, asr #20 │ │ │ │ + @ instruction: 0x008939b4 │ │ │ │ @ instruction: 0x010da39c │ │ │ │ - addeq r3, r9, ip, lsl #18 │ │ │ │ - addeq r3, r9, r8, lsr #20 │ │ │ │ + strdeq r3, [r9], ip │ │ │ │ + addeq r3, r9, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 32eb48 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #84] @ 32eb4c │ │ │ │ @@ -181769,30 +181769,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f380 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq sp, r0, r8, asr lr │ │ │ │ - addeq r3, r9, r4, asr #17 │ │ │ │ - addeq r3, r9, r8, lsr #17 │ │ │ │ + adceq sp, r0, r8, asr #28 │ │ │ │ + @ instruction: 0x008938b4 │ │ │ │ + umulleq r3, r9, r8, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 32ebc4 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #84] @ 32ebc8 │ │ │ │ @@ -181800,30 +181800,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f380 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq sp, [r0], ip @ │ │ │ │ - addeq r3, r9, r8, asr #16 │ │ │ │ - ldrdeq r3, [r9], r0 │ │ │ │ + adceq sp, r0, ip, asr #27 │ │ │ │ + addeq r3, r9, r8, lsr r8 │ │ │ │ + addeq r3, r9, r0, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 32ed0c │ │ │ │ ldr r3, [pc, #288] @ 32ed10 │ │ │ │ @@ -181841,32 +181841,32 @@ │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r7, r0 │ │ │ │ - bl 92a044 │ │ │ │ + bl 92a03c │ │ │ │ ldr r2, [pc, #216] @ 32ed20 │ │ │ │ ldr r1, [pc, #216] @ 32ed24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b5509c │ │ │ │ + bl b55094 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ecac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ bhi 32ecf4 │ │ │ │ str r3, [r7, #24] │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ @@ -181892,26 +181892,26 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 32ed2c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b750a0 │ │ │ │ + bl b75098 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ tsteq sp, r0, lsl r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sp, r0, r0, asr sp │ │ │ │ + adceq sp, r0, r0, asr #26 │ │ │ │ + addeq r3, r9, ip, lsl #15 │ │ │ │ umulleq r3, r9, ip, r7 │ │ │ │ - addeq r3, r9, ip, lsr #15 │ │ │ │ - addeq r5, r8, r4, lsr pc │ │ │ │ - @ instruction: 0x00939ff0 │ │ │ │ + addeq r5, r8, r4, lsr #30 │ │ │ │ + addseq r9, r3, r0, ror #31 │ │ │ │ tsteq sp, r8, asr #2 │ │ │ │ - ldrdeq r3, [r9], r4 │ │ │ │ + addeq r3, r9, r4, asr #15 │ │ │ │ │ │ │ │ 0032ed30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -181996,79 +181996,79 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq sp, ip, r0, sl │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r3, r9, r0, ror #14 │ │ │ │ + addeq r3, r9, r0, asr r7 │ │ │ │ smlatbeq sp, ip, pc, r9 @ │ │ │ │ │ │ │ │ 0032eea0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 933ac4 │ │ │ │ + bl 933abc │ │ │ │ ldr r1, [pc, #32] @ 32eee0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930f68 │ │ │ │ - bl 933ac4 │ │ │ │ + bl 930f60 │ │ │ │ + bl 933abc │ │ │ │ ldr r1, [pc, #16] @ 32eee4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930f68 │ │ │ │ + b 930f60 │ │ │ │ @ instruction: 0xfffff62c │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #384] @ 32f080 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 32f060 │ │ │ │ ldr r5, [pc, #352] @ 32f084 │ │ │ │ ldr r2, [pc, #352] @ 32f088 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #121 @ 0x79 │ │ │ │ ldr r4, [r4] │ │ │ │ mov r6, r2 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #316] @ 32f08c │ │ │ │ add ip, r5, #12 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #109 @ 0x6d │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, #1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #280] @ 32f090 │ │ │ │ ldr r1, [pc, #280] @ 32f094 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r8, #1756] @ 0x6dc │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r5, [r0, #112] @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ bl 31dcbc │ │ │ │ mov r2, #0 │ │ │ │ @@ -182106,34 +182106,34 @@ │ │ │ │ adds r2, r2, r1 │ │ │ │ mov r6, #8 │ │ │ │ adc r3, r0, r3 │ │ │ │ str r6, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 31dcbc │ │ │ │ mov r0, r5 │ │ │ │ - bl 8dd7a0 │ │ │ │ + bl 8dd798 │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 31dcbc │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strdeq r3, [r9], ip │ │ │ │ - adceq sp, r0, r0, lsl #21 │ │ │ │ - ldrdeq r3, [r9], ip │ │ │ │ + addeq r3, r9, ip, ror #11 │ │ │ │ + adceq sp, r0, r0, ror sl │ │ │ │ addeq r3, r9, ip, asr #11 │ │ │ │ - @ instruction: 0x008935b0 │ │ │ │ - addeq r3, r9, r4, asr #11 │ │ │ │ + @ instruction: 0x008935bc │ │ │ │ + addeq r3, r9, r0, lsr #11 │ │ │ │ + @ instruction: 0x008935b4 │ │ │ │ │ │ │ │ 0032f098 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #428] @ 32f25c │ │ │ │ @@ -182243,16 +182243,16 @@ │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 31e100 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, ip, asr #26 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r5, sp, r4, asr #22 │ │ │ │ - addeq r3, r9, r0, asr r4 │ │ │ │ + addeq r5, sp, r4, lsr fp │ │ │ │ + addeq r3, r9, r0, asr #8 │ │ │ │ ldrdeq r9, [sp, -r4] │ │ │ │ │ │ │ │ 0032f270 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -182286,19 +182286,19 @@ │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 323508 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 3231b4 │ │ │ │ bl 31dfe8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 933ac4 │ │ │ │ + bl 933abc │ │ │ │ ldr r1, [pc, #600] @ 32f56c │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930f68 │ │ │ │ + bl 930f60 │ │ │ │ ldr r7, [r7, #180] @ 0xb4 │ │ │ │ ldr sl, [r5] │ │ │ │ cmp r7, #0 │ │ │ │ beq 32f4d4 │ │ │ │ ldr r9, [pc, #572] @ 32f570 │ │ │ │ ldr r3, [pc, #572] @ 32f574 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -182383,15 +182383,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 32f534 │ │ │ │ ldr r1, [pc, #248] @ 32f578 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #109 @ 0x6d │ │ │ │ str r9, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #4 │ │ │ │ add r6, r6, #1 │ │ │ │ ldrb r2, [r0, #1744] @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ mov r3, #0 │ │ │ │ bl 31dcbc │ │ │ │ @@ -182438,23 +182438,23 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, ip, ror #22 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r3, r9, r8, lsr #5 │ │ │ │ + umulleq r3, r9, r8, r2 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - adceq sp, r0, r0, ror r6 │ │ │ │ - addeq r3, r9, ip, asr #3 │ │ │ │ - addeq r3, r9, r4, lsr #1 │ │ │ │ + adceq sp, r0, r0, ror #12 │ │ │ │ + @ instruction: 0x008931bc │ │ │ │ + umulleq r3, r9, r4, r0 │ │ │ │ tsteq sp, r4, lsl #18 │ │ │ │ - adceq sp, r0, r4, ror #8 │ │ │ │ - addeq r3, r9, ip, asr #32 │ │ │ │ - addeq r3, r9, r8, lsr r0 │ │ │ │ + adceq sp, r0, r4, asr r4 │ │ │ │ + addeq r3, r9, ip, lsr r0 │ │ │ │ + addeq r3, r9, r8, lsr #32 │ │ │ │ │ │ │ │ 0032f58c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -182802,26 +182802,26 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 31e100 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 31e100 │ │ │ │ - addeq r2, r9, ip, ror #31 │ │ │ │ - addeq r3, r9, r4 │ │ │ │ - addeq r2, r9, r0, asr #31 │ │ │ │ - umulleq r2, r9, r8, pc @ │ │ │ │ - addeq r2, r9, r0, ror pc │ │ │ │ - addeq r2, r9, ip, lsr pc │ │ │ │ + ldrdeq r2, [r9], ip │ │ │ │ strdeq r2, [r9], r4 │ │ │ │ - strdeq r2, [r9], r8 │ │ │ │ - ldrdeq r2, [r9], r0 │ │ │ │ - @ instruction: 0x00892ebc │ │ │ │ - addeq r2, r9, r8, ror sp │ │ │ │ - @ instruction: 0x00892cb8 │ │ │ │ + @ instruction: 0x00892fb0 │ │ │ │ + addeq r2, r9, r8, lsl #31 │ │ │ │ + addeq r2, r9, r0, ror #30 │ │ │ │ + addeq r2, r9, ip, lsr #30 │ │ │ │ + addeq r2, r9, r4, ror #29 │ │ │ │ + addeq r2, r9, r8, ror #29 │ │ │ │ + addeq r2, r9, r0, asr #29 │ │ │ │ + addeq r2, r9, ip, lsr #29 │ │ │ │ + addeq r2, r9, r8, ror #26 │ │ │ │ + addeq r2, r9, r8, lsr #25 │ │ │ │ orrs r2, r2, r3 │ │ │ │ moveq r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, #0 │ │ │ │ ldreq r0, [r0, #336] @ 0x150 │ │ │ │ movne r0, #0 │ │ │ │ streq r2, [r3, #336] @ 0x150 │ │ │ │ @@ -182838,43 +182838,43 @@ │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 32fba4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r6, fp, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 92a044 │ │ │ │ - bl 930b28 │ │ │ │ + bl 92a03c │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #60] @ 32fc08 │ │ │ │ ldr r2, [pc, #60] @ 32fc0c │ │ │ │ ldr r1, [pc, #60] @ 32fc10 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldrb r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq ip, r0, r4, lsl lr │ │ │ │ - addeq r4, r8, r8, lsr #31 │ │ │ │ - addseq r9, r3, r4, rrx │ │ │ │ + adceq ip, r0, r4, lsl #28 │ │ │ │ + umulleq r4, r8, r8, pc @ │ │ │ │ + addseq r9, r3, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #272] @ 32fd3c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -182882,46 +182882,46 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #256] @ 32fd40 │ │ │ │ ldr r1, [pc, #256] @ 32fd44 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #236] @ 32fd48 │ │ │ │ ldr r1, [pc, #236] @ 32fd4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #204] @ 32fd50 │ │ │ │ ldr r1, [pc, #204] @ 32fd54 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #172] @ 32fd58 │ │ │ │ ldr r1, [pc, #172] @ 32fd5c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr r7, [pc, #156] @ 32fd60 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [pc, #140] @ 32fd64 │ │ │ │ ldr lr, [pc, #140] @ 32fd68 │ │ │ │ ldr ip, [pc, #140] @ 32fd6c │ │ │ │ ldr r0, [pc, #140] @ 32fd70 │ │ │ │ ldr r1, [pc, #140] @ 32fd74 │ │ │ │ ldr r2, [pc, #140] @ 32fd78 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -182941,22 +182941,22 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x00a0cdb8 │ │ │ │ - addeq r4, r8, r4, asr pc │ │ │ │ - addeq r4, fp, ip, lsl r0 │ │ │ │ - addeq r2, r9, r8, ror #19 │ │ │ │ - strdeq r2, [r9], ip │ │ │ │ - addeq r0, r9, r4, lsl #19 │ │ │ │ - addeq r0, r9, r4, lsr #19 │ │ │ │ - addeq r2, r9, r0, asr #19 │ │ │ │ + adceq ip, r0, r8, lsr #27 │ │ │ │ + addeq r4, r8, r4, asr #30 │ │ │ │ + addeq r4, fp, ip │ │ │ │ + ldrdeq r2, [r9], r8 │ │ │ │ + addeq r2, r9, ip, ror #19 │ │ │ │ + addeq r0, r9, r4, ror r9 │ │ │ │ + umulleq r0, r9, r4, r9 │ │ │ │ + @ instruction: 0x008929b0 │ │ │ │ tsteq r8, r4, lsl r3 │ │ │ │ andeq r0, r0, r8, lsr r6 │ │ │ │ ldrdeq r6, [fp], r4 @ │ │ │ │ @ instruction: 0x000004b8 │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @@ -183007,28 +183007,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 3297a0 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 328658 │ │ │ │ - @ instruction: 0x00a0cbbc │ │ │ │ - addeq r2, r9, r4, asr r8 │ │ │ │ - addeq r2, r9, r4, ror r8 │ │ │ │ + adceq ip, r0, ip, lsr #23 │ │ │ │ + addeq r2, r9, r4, asr #16 │ │ │ │ + addeq r2, r9, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #172] @ 32ff40 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #168] @ 32ff44 │ │ │ │ @@ -183036,52 +183036,52 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ tst r4, #8 │ │ │ │ mov r3, r0 │ │ │ │ bne 32ff14 │ │ │ │ tst r4, #64 @ 0x40 │ │ │ │ beq 32ff04 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r3, #1800] @ 0x708 │ │ │ │ ldr r4, [r3, #1812] @ 0x714 │ │ │ │ orr r2, r2, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r3, #1800] @ 0x708 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ tst r4, #16 │ │ │ │ beq 32ff1c │ │ │ │ mov r1, #4 │ │ │ │ b 32fed4 │ │ │ │ mov r1, #1 │ │ │ │ b 32fed4 │ │ │ │ tst r4, #4 │ │ │ │ movne r1, #8 │ │ │ │ bne 32fed4 │ │ │ │ ldr r0, [pc, #28] @ 32ff4c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b b75750 │ │ │ │ - adceq ip, r0, r8, asr #22 │ │ │ │ - ldrdeq r2, [r9], ip │ │ │ │ - addeq r2, r9, r4, lsl #16 │ │ │ │ - umulleq r2, r9, r0, r7 │ │ │ │ + b b75748 │ │ │ │ + adceq ip, r0, r8, lsr fp │ │ │ │ + addeq r2, r9, ip, asr #15 │ │ │ │ + strdeq r2, [r9], r4 │ │ │ │ + addeq r2, r9, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #224] @ 330048 │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -183090,67 +183090,67 @@ │ │ │ │ ldr r2, [pc, #212] @ 330050 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #184] @ 330054 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ffc8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #752 @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 329ab4 │ │ │ │ ldr r1, [pc, #136] @ 330058 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fffc │ │ │ │ add r0, r6, #1104 @ 0x450 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 328664 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ ldr ip, [pc, #80] @ 33005c │ │ │ │ ldr r1, [pc, #80] @ 330060 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 330064 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #96 @ 0x60 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq ip, r0, ip, ror sl │ │ │ │ - addeq r2, r9, r0, lsr r7 │ │ │ │ - addeq r2, r9, r8, lsl #14 │ │ │ │ - addeq r2, r9, r4, asr r7 │ │ │ │ - @ instruction: 0x00939afc │ │ │ │ - addeq r2, r9, r8, lsl #14 │ │ │ │ - addeq r2, r9, r0, ror #13 │ │ │ │ + adceq ip, r0, ip, ror #20 │ │ │ │ + addeq r2, r9, r0, lsr #14 │ │ │ │ + strdeq r2, [r9], r8 │ │ │ │ + addeq r2, r9, r4, asr #14 │ │ │ │ + addseq r9, r3, ip, ror #21 │ │ │ │ + strdeq r2, [r9], r8 │ │ │ │ + ldrdeq r2, [r9], r0 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #268] @ 33018c │ │ │ │ mov r4, r1 │ │ │ │ @@ -183161,79 +183161,79 @@ │ │ │ │ add ip, r3, #84 @ 0x54 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #224] @ 330198 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3300e4 │ │ │ │ ldr r1, [pc, #200] @ 33019c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 330170 │ │ │ │ ldr r1, [pc, #180] @ 3301a0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 33011c │ │ │ │ add r1, r5, #1104 @ 0x450 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 328668 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ ldr r3, [pc, #120] @ 3301a4 │ │ │ │ ldr ip, [pc, #120] @ 3301a8 │ │ │ │ ldr r1, [pc, #120] @ 3301ac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 329a14 │ │ │ │ - adceq ip, r0, r4, ror #18 │ │ │ │ - addeq r2, r9, r4, lsl r6 │ │ │ │ - addeq r2, r9, ip, ror #11 │ │ │ │ - addeq r2, r9, r8, lsr r6 │ │ │ │ - addeq r1, r9, r8, asr #28 │ │ │ │ - addseq r9, r3, r0, ror #19 │ │ │ │ - @ instruction: 0x00a0c8b0 │ │ │ │ - addeq r2, r9, r8, lsl r6 │ │ │ │ - @ instruction: 0x008925bc │ │ │ │ + adceq ip, r0, r4, asr r9 │ │ │ │ + addeq r2, r9, r4, lsl #12 │ │ │ │ + ldrdeq r2, [r9], ip │ │ │ │ + addeq r2, r9, r8, lsr #12 │ │ │ │ + addeq r1, r9, r8, lsr lr │ │ │ │ + @ instruction: 0x009399d0 │ │ │ │ + adceq ip, r0, r0, lsr #17 │ │ │ │ + addeq r2, r9, r8, lsl #12 │ │ │ │ + addeq r2, r9, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #280] @ 3302e0 │ │ │ │ mov r4, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -183243,26 +183243,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r8, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #236] @ 3302ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 33025c │ │ │ │ ldr r1, [pc, #212] @ 3302f0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 330240 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 32c860 │ │ │ │ @@ -183272,52 +183272,52 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 329920 │ │ │ │ ldr r1, [pc, #144] @ 3302f4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 330294 │ │ │ │ add r1, r6, #1104 @ 0x450 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 32865c │ │ │ │ mov r0, r4 │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ ldr ip, [pc, #84] @ 3302f8 │ │ │ │ ldr r1, [pc, #84] @ 3302fc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #244 @ 0xf4 │ │ │ │ add r3, r8, #144 @ 0x90 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r7 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq ip, r0, ip, lsl r8 │ │ │ │ - ldrdeq r2, [r9], r0 │ │ │ │ - addeq r2, r9, r8, lsr #9 │ │ │ │ - strdeq r2, [r9], r0 │ │ │ │ - addeq r1, r9, r0, lsl #26 │ │ │ │ - addseq r9, r3, r8, ror #16 │ │ │ │ + adceq ip, r0, ip, lsl #16 │ │ │ │ + addeq r2, r9, r0, asr #9 │ │ │ │ + umulleq r2, r9, r8, r4 │ │ │ │ addeq r2, r9, r0, ror #9 │ │ │ │ - addeq r2, r9, ip, asr #8 │ │ │ │ + strdeq r1, [r9], r0 │ │ │ │ + addseq r9, r3, r8, asr r8 │ │ │ │ + ldrdeq r2, [r9], r0 │ │ │ │ + addeq r2, r9, ip, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #344] @ 330470 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -183325,29 +183325,29 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #328] @ 330474 │ │ │ │ ldr r1, [pc, #328] @ 330478 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #308] @ 33047c │ │ │ │ ldr r1, [pc, #308] @ 330480 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, r5, #84 @ 0x54 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r8, [r0, #1808] @ 0x710 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl bb37d8 │ │ │ │ + bl bb37d0 │ │ │ │ cmp r8, #0 │ │ │ │ beq 330440 │ │ │ │ add r5, r5, #184 @ 0xb8 │ │ │ │ ldr r2, [r5], #4 │ │ │ │ mov r6, r0 │ │ │ │ ands r2, r2, r8 │ │ │ │ mov r4, #0 │ │ │ │ @@ -183375,15 +183375,15 @@ │ │ │ │ add fp, sl, #1296 @ 0x510 │ │ │ │ mov r8, #12 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ - bl 8dcb84 │ │ │ │ + bl 8dcb7c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ bl 381554 │ │ │ │ mov r8, #0 │ │ │ │ add r2, sl, #1104 @ 0x450 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ @@ -183400,23 +183400,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ 330488 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ bl 27eff0 │ │ │ │ - adceq ip, r0, ip, asr #13 │ │ │ │ + @ instruction: 0x00a0c6bc │ │ │ │ + addeq r2, r9, ip, ror #3 │ │ │ │ strdeq r2, [r9], ip │ │ │ │ - addeq r2, r9, ip, lsl #4 │ │ │ │ - addeq r2, r9, r0, asr #6 │ │ │ │ - addeq r2, r9, r8, ror #6 │ │ │ │ - addeq r2, r9, r8, asr #7 │ │ │ │ - addeq r2, r9, ip, ror #6 │ │ │ │ + addeq r2, r9, r0, lsr r3 │ │ │ │ + addeq r2, r9, r8, asr r3 │ │ │ │ + @ instruction: 0x008923b8 │ │ │ │ + addeq r2, r9, ip, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #364] @ 330610 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -183424,51 +183424,51 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #348] @ 330614 │ │ │ │ ldr r1, [pc, #348] @ 330618 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #328] @ 33061c │ │ │ │ ldr r2, [pc, #328] @ 330620 │ │ │ │ add ip, r5, #84 @ 0x54 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r5, r5, #168 @ 0xa8 │ │ │ │ ldr sl, [pc, #300] @ 330624 │ │ │ │ mov r8, #4 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #280] @ 330628 │ │ │ │ ldr r1, [pc, #280] @ 33062c │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ str r6, [sp] │ │ │ │ add r6, r4, #1456 @ 0x5b0 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sl, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ mov r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 381554 │ │ │ │ add r1, r4, #1808 @ 0x710 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #4 │ │ │ │ bl 381454 │ │ │ │ @@ -183477,15 +183477,15 @@ │ │ │ │ strb r3, [r4, #752] @ 0x2f0 │ │ │ │ add r3, r4, #944 @ 0x3b0 │ │ │ │ mov r0, r3 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8dcb84 │ │ │ │ + bl 8dcb7c │ │ │ │ ldr r8, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ bl 381554 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r8, #0 │ │ │ │ @@ -183500,30 +183500,30 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #3 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sl, #152 @ 0x98 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 381554 │ │ │ │ - adceq ip, r0, r0, asr #10 │ │ │ │ - ldrdeq r4, [r8], ip │ │ │ │ - addeq r3, fp, r4, lsr #15 │ │ │ │ - ldrdeq r2, [r9], ip │ │ │ │ - addeq r2, r9, r4, lsr #3 │ │ │ │ + adceq ip, r0, r0, lsr r5 │ │ │ │ + addeq r4, r8, ip, asr #13 │ │ │ │ + umulleq r3, fp, r4, r7 │ │ │ │ + addeq r2, r9, ip, asr #3 │ │ │ │ + umulleq r2, r9, r4, r1 │ │ │ │ adceq r5, fp, r4, asr #31 │ │ │ │ - addeq r2, r9, r4, lsl r0 │ │ │ │ - addeq r2, r9, r8, lsr #32 │ │ │ │ - addeq r2, r9, r0, ror #4 │ │ │ │ - addeq r2, r9, ip, lsr #4 │ │ │ │ + addeq r2, r9, r4 │ │ │ │ + addeq r2, r9, r8, lsl r0 │ │ │ │ + addeq r2, r9, r0, asr r2 │ │ │ │ + addeq r2, r9, ip, lsl r2 │ │ │ │ │ │ │ │ 00330638 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r7, [pc, #896] @ 3309d0 │ │ │ │ @@ -183537,15 +183537,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, r7, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr sl, [pc, #844] @ 3309dc │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, r0 │ │ │ │ bl 3211d0 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, r0 │ │ │ │ @@ -183629,15 +183629,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 320f98 │ │ │ │ ldr r4, [r9, #1808] @ 0x710 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb37d8 │ │ │ │ + bl bb37d0 │ │ │ │ mov r1, fp │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 31f4c0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 31e100 │ │ │ │ @@ -183746,36 +183746,36 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ ldr r0, [pc, #84] @ 330a1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ bl 27eff0 │ │ │ │ - adceq ip, r0, r0, lsl #7 │ │ │ │ + adceq ip, r0, r0, ror r3 │ │ │ │ + addeq r2, r9, r0, lsr r0 │ │ │ │ + addeq r2, r9, r8 │ │ │ │ + addeq r2, r9, r4, ror r1 │ │ │ │ + addseq r4, r3, r8, asr #6 │ │ │ │ + addeq r2, r9, r8, lsl #2 │ │ │ │ + umulleq r1, r9, r4, r0 │ │ │ │ + addeq r2, r9, ip, ror #1 │ │ │ │ + umulleq r1, r9, r0, r0 │ │ │ │ + addeq r1, r9, ip, ror r0 │ │ │ │ + strheq r2, [r9], r8 │ │ │ │ addeq r2, r9, r0, asr #32 │ │ │ │ - addeq r2, r9, r8, lsl r0 │ │ │ │ - addeq r2, r9, r4, lsl #3 │ │ │ │ - addseq r4, r3, r8, asr r3 │ │ │ │ - addeq r2, r9, r8, lsl r1 │ │ │ │ - addeq r1, r9, r4, lsr #1 │ │ │ │ - strdeq r2, [r9], ip │ │ │ │ - addeq r1, r9, r0, lsr #1 │ │ │ │ - addeq r1, r9, ip, lsl #1 │ │ │ │ - addeq r2, r9, r8, asr #1 │ │ │ │ - addeq r2, r9, r0, asr r0 │ │ │ │ - addeq r2, r9, ip, lsr #32 │ │ │ │ - adceq ip, r0, r4, lsr #3 │ │ │ │ - addeq r2, r9, r4, lsl r0 │ │ │ │ - addeq r1, r9, r4, lsl #31 │ │ │ │ - addeq r0, r9, ip, asr #31 │ │ │ │ - adceq ip, r0, r0, asr #32 │ │ │ │ - addeq r1, r9, r8, asr #26 │ │ │ │ - addeq r1, r9, ip, lsl #28 │ │ │ │ + addeq r2, r9, ip, lsl r0 │ │ │ │ + umlaleq ip, r0, r4, r1 │ │ │ │ + addeq r2, r9, r4 │ │ │ │ + addeq r1, r9, r4, ror pc │ │ │ │ + @ instruction: 0x00890fbc │ │ │ │ + adceq ip, r0, r0, lsr r0 │ │ │ │ + addeq r1, r9, r8, lsr sp │ │ │ │ + strdeq r1, [r9], ip │ │ │ │ │ │ │ │ 00330a20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -183803,18 +183803,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 31e100 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31e100 │ │ │ │ - addeq r1, r9, r0, lsl lr │ │ │ │ - addeq r1, r9, r4, lsl lr │ │ │ │ - addeq r0, r9, ip, asr sp │ │ │ │ - addeq r0, r9, r8, asr sp │ │ │ │ + addeq r1, r9, r0, lsl #28 │ │ │ │ + addeq r1, r9, r4, lsl #28 │ │ │ │ + addeq r0, r9, ip, asr #26 │ │ │ │ + addeq r0, r9, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2976] @ 0xba0 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, r1 │ │ │ │ @@ -184078,15 +184078,15 @@ │ │ │ │ add r3, r3, r6, lsl #4 │ │ │ │ add r2, sp, r2, lsl #2 │ │ │ │ ldrb r5, [r3, #1] │ │ │ │ ldr r2, [r2, #564] @ 0x234 │ │ │ │ ldrd r0, [r3, #8] │ │ │ │ mla r5, r2, r8, r5 │ │ │ │ ldrd r2, [r7, #16] │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ lsl r5, r5, #1 │ │ │ │ add r6, r6, #1 │ │ │ │ strh r0, [sl, r5] │ │ │ │ ldr r3, [r7, #24] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r6, r2 │ │ │ │ bcc 330ecc │ │ │ │ @@ -184239,17 +184239,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq sp, r4, lsl r3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sp, r0, lsl sp │ │ │ │ - adceq fp, r0, r0, ror r9 │ │ │ │ - addeq r1, r9, r0, lsr #15 │ │ │ │ - addeq r1, r9, ip, lsr #15 │ │ │ │ + adceq fp, r0, r0, ror #18 │ │ │ │ + umulleq r1, r9, r0, r7 │ │ │ │ + umulleq r1, r9, ip, r7 │ │ │ │ │ │ │ │ 00331180 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -184301,15 +184301,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, ip, asr ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r1, r9, r8, asr #14 │ │ │ │ + addeq r1, r9, r8, lsr r7 │ │ │ │ smlatteq sp, r0, fp, r7 │ │ │ │ │ │ │ │ 0033126c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -184550,19 +184550,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r0, ror fp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r1, r9, r4, ror #12 │ │ │ │ - addeq r1, r9, r4, lsl r6 │ │ │ │ - addeq r1, r9, r4, ror #11 │ │ │ │ + addeq r1, r9, r4, asr r6 │ │ │ │ + addeq r1, r9, r4, lsl #12 │ │ │ │ + ldrdeq r1, [r9], r4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrdeq pc, [r8], r8 │ │ │ │ + addeq pc, r8, r8, asr #7 │ │ │ │ tsteq sp, r4, lsl #16 │ │ │ │ │ │ │ │ 00331658 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -184589,16 +184589,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x008912b4 │ │ │ │ - addeq r1, r9, r8, lsr #5 │ │ │ │ + addeq r1, r9, r4, lsr #5 │ │ │ │ + umulleq r1, r9, r8, r2 │ │ │ │ │ │ │ │ 003316dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov sl, r2 │ │ │ │ @@ -184749,23 +184749,23 @@ │ │ │ │ ldr r8, [pc, #568] @ 331b70 │ │ │ │ ldr r0, [pc, #568] @ 331b74 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #564] @ 331b78 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 934c24 │ │ │ │ + bl 934c1c │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #544] @ 331b7c │ │ │ │ add r3, r9, #24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ mov r1, r8 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 331b28 │ │ │ │ ldr sl, [r3, #1816] @ 0x718 │ │ │ │ ldr fp, [r3, #1820] @ 0x71c │ │ │ │ orrs r3, sl, fp │ │ │ │ bne 331a68 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -184777,35 +184777,35 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 8efc8c │ │ │ │ + bl 8efc84 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r3, r3, r1 │ │ │ │ beq 331afc │ │ │ │ mov r0, sl │ │ │ │ mov sl, #1 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp, #40] @ 0x28 │ │ │ │ - bl 8efc8c │ │ │ │ + bl 8efc84 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, r7 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 8efc8c │ │ │ │ + bl 8efc84 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cb48 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ bne 331b50 │ │ │ │ ldr r2, [pc, #336] @ 331b80 │ │ │ │ @@ -184827,15 +184827,15 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8efc8c │ │ │ │ + bl 8efc84 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ adds sl, sl, #8 │ │ │ │ adc fp, fp, #0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ bne 331998 │ │ │ │ b 331ad0 │ │ │ │ @@ -184844,111 +184844,111 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #208] @ 331b8c │ │ │ │ ldr r2, [pc, #208] @ 331b90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 331a10 │ │ │ │ ldr r0, [pc, #188] @ 331b94 │ │ │ │ ldr r3, [pc, #188] @ 331b98 │ │ │ │ ldr r1, [pc, #188] @ 331b9c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [pc, #180] @ 331ba0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 331a10 │ │ │ │ ldr r0, [pc, #160] @ 331ba4 │ │ │ │ ldr r3, [pc, #160] @ 331ba8 │ │ │ │ ldr r1, [pc, #160] @ 331bac │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [pc, #152] @ 331bb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 331a10 │ │ │ │ ldr r0, [pc, #132] @ 331bb4 │ │ │ │ ldr r1, [pc, #132] @ 331bb8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ add r0, sp, #28 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 331a10 │ │ │ │ - bl b74670 │ │ │ │ + bl b74668 │ │ │ │ mvn r0, #0 │ │ │ │ b 331a28 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r0, lsl #14 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r1, r9, ip, lsr #6 │ │ │ │ + addeq r1, r9, ip, lsl r3 │ │ │ │ andeq r4, r0, r2 │ │ │ │ - addeq r0, r9, ip, ror sp │ │ │ │ - @ instruction: 0x0095d9f4 │ │ │ │ - adceq fp, r0, r4, lsl #3 │ │ │ │ - addeq r0, r9, r8, lsr #26 │ │ │ │ + addeq r0, r9, ip, ror #26 │ │ │ │ + addseq sp, r5, r4, ror #19 │ │ │ │ + adceq fp, r0, r4, ror r1 │ │ │ │ + addeq r0, r9, r8, lsl sp │ │ │ │ smlabteq sp, ip, r3, r7 │ │ │ │ - addeq r0, r9, r8, asr #29 │ │ │ │ - adceq fp, r0, r8, lsl r0 │ │ │ │ - addeq r0, r9, r4, lsr #29 │ │ │ │ + @ instruction: 0x00890eb8 │ │ │ │ + adceq fp, r0, r8 │ │ │ │ + umulleq r0, r9, r4, lr │ │ │ │ muleq r0, r1, r1 │ │ │ │ - ldrdeq r0, [r9], r8 │ │ │ │ - adceq sl, r0, ip, ror #31 │ │ │ │ - addeq r0, r9, r8, ror lr │ │ │ │ + addeq r0, r9, r8, asr #29 │ │ │ │ + ldrdeq sl, [r0], ip @ │ │ │ │ + addeq r0, r9, r8, ror #28 │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ - ldrdeq r0, [r9], r4 │ │ │ │ - adceq sl, r0, r0, asr #31 │ │ │ │ - addeq r0, r9, ip, asr #28 │ │ │ │ + addeq r0, r9, r4, asr #29 │ │ │ │ + @ instruction: 0x00a0afb0 │ │ │ │ + addeq r0, r9, ip, lsr lr │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - addeq r0, r9, r8, ror #28 │ │ │ │ - addeq r0, r9, ip, lsr #28 │ │ │ │ + addeq r0, r9, r8, asr lr │ │ │ │ + addeq r0, r9, ip, lsl lr │ │ │ │ │ │ │ │ 00331bbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ 331c34 │ │ │ │ ldr r0, [pc, #96] @ 331c38 │ │ │ │ add r4, pc, r4 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 934c24 │ │ │ │ + bl 934c1c │ │ │ │ ldr ip, [pc, #72] @ 331c3c │ │ │ │ ldr r2, [pc, #72] @ 331c40 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r0, [r0, #1824] @ 0x720 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r0, r9, r0, ror #21 │ │ │ │ - addseq sp, r5, r8, asr r7 │ │ │ │ - adceq sl, r0, r0, ror #29 │ │ │ │ - addeq r0, r9, ip, lsl #21 │ │ │ │ + ldrdeq r0, [r9], r0 @ │ │ │ │ + addseq sp, r5, r8, asr #14 │ │ │ │ + ldrdeq sl, [r0], r0 @ │ │ │ │ + addeq r0, r9, ip, ror sl │ │ │ │ │ │ │ │ 00331c44 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00331c48 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -184995,26 +184995,26 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 331d30 │ │ │ │ ldr ip, [pc, #200] @ 331dc0 │ │ │ │ ldr r2, [pc, #200] @ 331dc4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r4, [r0, #1264] @ 0x4f0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 331d30 │ │ │ │ mov r0, r4 │ │ │ │ bl 5168b8 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 331d74 │ │ │ │ @@ -185048,18 +185048,18 @@ │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 27e798 │ │ │ │ b 331d30 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r0, asr #2 │ │ │ │ - addeq r0, r9, r8, lsl #27 │ │ │ │ + addeq r0, r9, r8, ror sp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq sl, r0, r4, lsr lr │ │ │ │ - addeq r0, r9, ip, asr sp │ │ │ │ + adceq sl, r0, r4, lsr #28 │ │ │ │ + addeq r0, r9, ip, asr #26 │ │ │ │ smlabteq sp, r4, r0, r7 │ │ │ │ │ │ │ │ 00331dcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -185095,15 +185095,15 @@ │ │ │ │ add fp, sp, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, #8 │ │ │ │ mov sl, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930f68 │ │ │ │ + bl 930f60 │ │ │ │ ldr r1, [pc, #596] @ 3320cc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27dec8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ bl 3231b4 │ │ │ │ @@ -185245,15 +185245,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r0, r9, r0, asr ip │ │ │ │ + addeq r0, r9, r0, asr #24 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ smlabbeq sp, r0, sp, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -185269,15 +185269,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #680] @ 3323bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r5, [pc, #656] @ 3323c0 │ │ │ │ ldr r3, [pc, #656] @ 3323c4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -185334,22 +185334,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 3323d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, r4, #2096 @ 0x830 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r1] │ │ │ │ mov r6, #0 │ │ │ │ @@ -185398,22 +185398,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3323e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 332170 │ │ │ │ ldr r2, [pc, #144] @ 3323e4 │ │ │ │ ldr r3, [pc, #88] @ 3323b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -185421,41 +185421,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3323a4 │ │ │ │ ldr r0, [pc, #112] @ 3323e8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r0, [pc, #92] @ 3323ec │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ b 332250 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - umlaleq sl, r0, r8, sl │ │ │ │ + adceq sl, r0, r8, lsl #21 │ │ │ │ tsteq sp, r0, lsl #26 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r0, r9, r0, ror r9 │ │ │ │ - addeq r0, r9, ip, ror r9 │ │ │ │ + addeq r0, r9, r0, ror #18 │ │ │ │ + addeq r0, r9, ip, ror #18 │ │ │ │ andeq r0, r0, r9, ror #7 │ │ │ │ smlabteq sp, ip, ip, r6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabbeq sp, r4, ip, r6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r0, r9, ip, asr r8 │ │ │ │ + addeq r0, r9, ip, asr #16 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - @ instruction: 0x008907b4 │ │ │ │ + addeq r0, r9, r4, lsr #15 │ │ │ │ smlatbeq sp, r8, sl, r6 │ │ │ │ - @ instruction: 0x008907b0 │ │ │ │ - addeq r0, r9, r0, asr #14 │ │ │ │ + addeq r0, r9, r0, lsr #15 │ │ │ │ + addeq r0, r9, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #432] @ 3325b8 │ │ │ │ ldr ip, [pc, #432] @ 3325bc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -185539,51 +185539,51 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3325dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 332450 │ │ │ │ ldr r0, [pc, #64] @ 3325e0 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 332450 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ strdeq r6, [sp, -r4] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrdeq r6, [sp, -ip] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq sp, r4, r9, r6 │ │ │ │ - adceq sl, r0, r8, lsr #13 │ │ │ │ + umlaleq sl, r0, r8, r6 │ │ │ │ andeq r1, r0, r4, lsr lr │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r0, r9, r4, asr #11 │ │ │ │ - strdeq r0, [r9], ip │ │ │ │ + @ instruction: 0x008905b4 │ │ │ │ + addeq r0, r9, ip, ror #11 │ │ │ │ ldr r0, [pc, #4] @ 3325f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ umlaleq r4, fp, r0, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1596] @ 332c48 │ │ │ │ mov r4, r1 │ │ │ │ @@ -185610,15 +185610,15 @@ │ │ │ │ add r2, r2, #12 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1528] @ 332c64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ addeq r4, sp, #24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #1508] @ 332c68 │ │ │ │ ldr sl, [r6, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 3329a4 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -185630,22 +185630,22 @@ │ │ │ │ bne 33272c │ │ │ │ bl 68ada0 │ │ │ │ ldr r1, [pc, #1456] @ 332c6c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #1748] @ 0x6d4 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ - bl 933014 │ │ │ │ + bl 93300c │ │ │ │ str r0, [r5, #1752] @ 0x6d8 │ │ │ │ ldr r9, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ beq 332764 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ ldr r2, [pc, #1408] @ 332c70 │ │ │ │ ldr r3, [pc, #1368] @ 332c4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -185655,30 +185655,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 9342dc │ │ │ │ + bl 9342d4 │ │ │ │ ldr r3, [pc, #1340] @ 332c74 │ │ │ │ ldr ip, [pc, #1340] @ 332c78 │ │ │ │ ldr r1, [pc, #1340] @ 332c7c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1332] @ 332c80 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3326dc │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ - bl 8e3174 │ │ │ │ + bl 8e316c │ │ │ │ ands r1, r0, #7 │ │ │ │ mov r8, r0 │ │ │ │ str r0, [r5, #2128] @ 0x850 │ │ │ │ bne 332c1c │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ldrb r3, [r0] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -185714,15 +185714,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #1152] @ 332c90 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ bne 3326dc │ │ │ │ ldr r2, [pc, #1124] @ 332c94 │ │ │ │ ldr r3, [pc, #1124] @ 332c98 │ │ │ │ mov r8, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -185731,15 +185731,15 @@ │ │ │ │ add r0, r5, #1760 @ 0x6e0 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 519198 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -185755,15 +185755,15 @@ │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r8, r8, #8 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 8e5860 │ │ │ │ + bl 8e5858 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 3326dc │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #1 │ │ │ │ @@ -185792,34 +185792,34 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 332cac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3326dc │ │ │ │ ldr r3, [pc, #820] @ 332cb0 │ │ │ │ ldr ip, [pc, #820] @ 332cb4 │ │ │ │ ldr r1, [pc, #820] @ 332cb8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #956 @ 0x3bc │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3326dc │ │ │ │ ldr r3, [pc, #784] @ 332cbc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 332694 │ │ │ │ ldr r3, [pc, #740] @ 332ca4 │ │ │ │ @@ -185835,21 +185835,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 332cc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 332694 │ │ │ │ ldrb r3, [r8, #1] │ │ │ │ ldrb r2, [r8] │ │ │ │ ldrb r1, [r8, #5] │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r8, #4] │ │ │ │ ldr r0, [pc, #652] @ 332cc4 │ │ │ │ @@ -185870,15 +185870,15 @@ │ │ │ │ ldrb r3, [r8, #12] │ │ │ │ ldrb r0, [r8, #15] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r8, #14] │ │ │ │ mov r1, r9 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ orr r0, r3, r0, lsl #24 │ │ │ │ - bl bb2258 │ │ │ │ + bl bb2250 │ │ │ │ cmp r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 332bc4 │ │ │ │ ldrb r3, [r8, #16] │ │ │ │ ldrb r2, [r8, #17] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ @@ -185886,15 +185886,15 @@ │ │ │ │ ldrb r3, [r8, #18] │ │ │ │ ldrb r2, [r8, #19] │ │ │ │ orrs r3, r3, r2, lsl #8 │ │ │ │ bne 332bc4 │ │ │ │ ldr r8, [r5, #1752] @ 0x6d8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl bb2258 │ │ │ │ + bl bb2250 │ │ │ │ cmp r8, r9 │ │ │ │ cmpcs r1, #0 │ │ │ │ streq fp, [r5, #2132] @ 0x854 │ │ │ │ streq r0, [r5, #2136] @ 0x858 │ │ │ │ beq 33281c │ │ │ │ ldr r3, [pc, #484] @ 332ccc │ │ │ │ ldr r2, [pc, #484] @ 332cd0 │ │ │ │ @@ -185903,15 +185903,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 33281c │ │ │ │ mov r3, #82 @ 0x52 │ │ │ │ strb r3, [r8, #1] │ │ │ │ strb r3, [r8, #7] │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ strb r3, [r8, #2] │ │ │ │ strb r3, [r8, #4] │ │ │ │ @@ -185934,20 +185934,20 @@ │ │ │ │ strb r3, [r8, #17] │ │ │ │ strb r1, [r8, #16] │ │ │ │ strb r1, [r8, #18] │ │ │ │ strb r1, [r8, #19] │ │ │ │ ldr r1, [r5, #1756] @ 0x6dc │ │ │ │ ldr r0, [r5, #1752] @ 0x6d8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add fp, r1, #23 │ │ │ │ add fp, fp, r0, lsl #3 │ │ │ │ mov r0, fp │ │ │ │ - bl bb2258 │ │ │ │ + bl bb2250 │ │ │ │ sub r1, fp, r1 │ │ │ │ lsr r3, r1, #8 │ │ │ │ strb r1, [r8, #12] │ │ │ │ strb r3, [r8, #13] │ │ │ │ lsr r3, r1, #16 │ │ │ │ lsr r1, r1, #24 │ │ │ │ strb r3, [r8, #14] │ │ │ │ @@ -185959,25 +185959,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #252] @ 332ce4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 33281c │ │ │ │ ldr r0, [pc, #236] @ 332ce8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 332694 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #220] @ 332cec │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3326dc │ │ │ │ ldr r3, [pc, #204] @ 332cf0 │ │ │ │ ldr ip, [pc, #204] @ 332cf4 │ │ │ │ ldr r1, [pc, #204] @ 332cf8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #196] @ 332cfc │ │ │ │ @@ -185986,55 +185986,55 @@ │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ smlatteq sp, ip, r7, r6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabteq sp, ip, r7, r6 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - addeq r0, r9, r8, lsr #8 │ │ │ │ - adceq sl, r0, ip, lsr #10 │ │ │ │ + addeq r0, r9, r8, lsl r4 │ │ │ │ + adceq sl, r0, ip, lsl r5 │ │ │ │ @ instruction: 0x000003b7 │ │ │ │ - addeq r0, r9, r4, lsl r4 │ │ │ │ + addeq r0, r9, r4, lsl #8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r8, r5, r0, asr #23 │ │ │ │ + @ instruction: 0x00958bb0 │ │ │ │ tsteq sp, ip, lsl #14 │ │ │ │ - adceq sl, r0, r4, asr #8 │ │ │ │ - addeq r0, r9, r4, lsl #10 │ │ │ │ - addeq r0, r9, r4, lsr r3 │ │ │ │ + adceq sl, r0, r4, lsr r4 │ │ │ │ + strdeq r0, [r9], r4 │ │ │ │ + addeq r0, r9, r4, lsr #6 │ │ │ │ @ instruction: 0x000003bf │ │ │ │ - adceq sl, r0, r8, lsl #7 │ │ │ │ - umulleq r0, r9, ip, r4 │ │ │ │ - addeq r0, r9, r4, ror r2 │ │ │ │ + adceq sl, r0, r8, ror r3 │ │ │ │ + addeq r0, r9, ip, lsl #9 │ │ │ │ + addeq r0, r9, r4, ror #4 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ adceq r3, fp, r0, asr #30 │ │ │ │ - addeq r0, r9, ip, asr r2 │ │ │ │ - addeq r0, r9, r4, ror r4 │ │ │ │ + addeq r0, r9, ip, asr #4 │ │ │ │ + addeq r0, r9, r4, ror #8 │ │ │ │ andeq r6, r0, r8, lsr r4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r0, r9, r8, asr #7 │ │ │ │ - adceq sl, r0, r0, lsl #4 │ │ │ │ - addeq r0, r9, r0, lsr #5 │ │ │ │ - strdeq r0, [r9], r8 │ │ │ │ + @ instruction: 0x008903b8 │ │ │ │ + strdeq sl, [r0], r0 @ │ │ │ │ + umulleq r0, r9, r0, r2 │ │ │ │ + addeq r0, r9, r8, ror #1 │ │ │ │ andeq r6, r0, ip, asr #2 │ │ │ │ - addeq r0, r9, ip, asr #3 │ │ │ │ + @ instruction: 0x008901bc │ │ │ │ ldrbpl r5, [r3], #-581 @ 0xfffffdbb │ │ │ │ subpl r5, pc, #1392508928 @ 0x53000000 │ │ │ │ - umlaleq sl, r0, r4, r0 │ │ │ │ - strdeq r0, [r9], r0 @ │ │ │ │ - addeq pc, r8, r4, lsl #31 │ │ │ │ - @ instruction: 0x00a09fb0 │ │ │ │ - addeq r0, r9, r4, ror #1 │ │ │ │ - umulleq pc, r8, ip, lr @ │ │ │ │ + adceq sl, r0, r4, lsl #1 │ │ │ │ + addeq r0, r9, r0, ror #3 │ │ │ │ + addeq pc, r8, r4, ror pc @ │ │ │ │ + adceq r9, r0, r0, lsr #31 │ │ │ │ + ldrdeq r0, [r9], r4 │ │ │ │ + addeq pc, r8, ip, lsl #29 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ - addeq r0, r9, ip │ │ │ │ - addeq r0, r9, r0, ror #2 │ │ │ │ - adceq r9, r0, ip, asr pc │ │ │ │ - addeq r0, r9, r8, lsr r0 │ │ │ │ - addeq pc, r8, ip, asr #28 │ │ │ │ + strdeq pc, [r8], ip │ │ │ │ + addeq r0, r9, r0, asr r1 │ │ │ │ + adceq r9, r0, ip, asr #30 │ │ │ │ + addeq r0, r9, r8, lsr #32 │ │ │ │ + addeq pc, r8, ip, lsr lr @ │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #656] @ 332fa8 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -186050,27 +186050,27 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 332fb8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #600] @ 332fbc │ │ │ │ ldr r1, [pc, #600] @ 332fc0 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #580] @ 332fc4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #564] @ 332fc8 │ │ │ │ ldr r8, [r6, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 332e6c │ │ │ │ ldr r3, [pc, #544] @ 332fcc │ │ │ │ @@ -186081,26 +186081,26 @@ │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ strb r7, [r5, #112] @ 0x70 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #504] @ 332fd8 │ │ │ │ ldr r1, [pc, #504] @ 332fdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ strh r2, [r4, #66] @ 0x42 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [pc, #468] @ 332fe0 │ │ │ │ ldr r2, [r8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r2, r7 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ @@ -186141,21 +186141,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 332ff4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 332da4 │ │ │ │ ldr r3, [pc, #268] @ 332ff8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 332e28 │ │ │ │ ldr r3, [pc, #236] @ 332fec │ │ │ │ @@ -186171,66 +186171,66 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 332ffc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 332e28 │ │ │ │ ldr r2, [pc, #156] @ 333000 │ │ │ │ ldr r3, [pc, #72] @ 332fb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 332fa4 │ │ │ │ ldr r0, [pc, #124] @ 333004 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r0, [pc, #108] @ 333008 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 332da4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - adceq r9, r0, ip, ror #28 │ │ │ │ + adceq r9, r0, ip, asr lr │ │ │ │ ldrdeq r6, [sp, -r0] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r1, r8, ip, asr #28 │ │ │ │ - addeq r0, fp, r4, lsl pc │ │ │ │ - addeq r0, r9, r4, lsr r0 │ │ │ │ - addeq r7, r8, r8, asr sl │ │ │ │ + addeq r1, r8, ip, lsr lr │ │ │ │ + addeq r0, fp, r4, lsl #30 │ │ │ │ + addeq r0, r9, r4, lsr #32 │ │ │ │ + addeq r7, r8, r8, asr #20 │ │ │ │ smlabbeq sp, r0, r0, r6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ andseq r1, r2, r6, lsr fp │ │ │ │ umlaleq r3, fp, r8, r9 │ │ │ │ tsteq r8, r0, asr r3 │ │ │ │ - strdeq pc, [r8], ip │ │ │ │ + addeq pc, r8, ip, ror #31 │ │ │ │ smlabteq sp, ip, pc, r5 @ │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq pc, r8, ip, ror #29 │ │ │ │ + ldrdeq pc, [r8], ip │ │ │ │ andeq r3, r0, r4, lsr #5 │ │ │ │ - addeq pc, r8, ip, ror #29 │ │ │ │ + ldrdeq pc, [r8], ip │ │ │ │ @ instruction: 0x010d5e98 │ │ │ │ - addeq pc, r8, r0, ror #29 │ │ │ │ - addeq pc, r8, r4, asr lr @ │ │ │ │ + ldrdeq pc, [r8], r0 │ │ │ │ + addeq pc, r8, r4, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 33304c │ │ │ │ ldr ip, [pc, #40] @ 333050 │ │ │ │ ldr r1, [pc, #40] @ 333054 │ │ │ │ @@ -186239,17 +186239,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 333058 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - adceq r9, r0, r8, asr fp │ │ │ │ - addeq pc, r8, r0, asr lr @ │ │ │ │ - addeq pc, r8, r8, asr #20 │ │ │ │ + adceq r9, r0, r8, asr #22 │ │ │ │ + addeq pc, r8, r0, asr #28 │ │ │ │ + addeq pc, r8, r8, lsr sl @ │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, #1 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -186411,15 +186411,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 333414 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ - bl 8e3174 │ │ │ │ + bl 8e316c │ │ │ │ ldr r3, [pc, #288] @ 333428 │ │ │ │ str r0, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 333360 │ │ │ │ @@ -186465,42 +186465,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 33343c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 33331c │ │ │ │ ldr r0, [pc, #60] @ 333440 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 33331c │ │ │ │ bl 33300c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, ip, lsr #22 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sp, ip, lsl fp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r5, [sp, -r8] │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq pc, r8, ip, lsr #21 │ │ │ │ - ldrdeq pc, [r8], r4 │ │ │ │ + umulleq pc, r8, ip, sl @ │ │ │ │ + addeq pc, r8, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #2576] @ 333e6c │ │ │ │ ldr r1, [pc, #2576] @ 333e70 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -186593,26 +186593,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2192] @ 333e90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3334a4 │ │ │ │ strb r6, [r4, #2096] @ 0x830 │ │ │ │ b 3334bc │ │ │ │ ldr r3, [r4, #2112] @ 0x840 │ │ │ │ str r3, [r4, #2100] @ 0x834 │ │ │ │ b 3334bc │ │ │ │ ldrb r3, [r4, #2112] @ 0x840 │ │ │ │ @@ -186669,15 +186669,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #1 │ │ │ │ bl 51796c │ │ │ │ add r4, r4, #2112 @ 0x840 │ │ │ │ strd r0, [r4] │ │ │ │ b 3334bc │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ mov r1, #0 │ │ │ │ @@ -186712,22 +186712,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 8dd7a0 │ │ │ │ + bl 8dd798 │ │ │ │ ldr r2, [r4, #2100] @ 0x834 │ │ │ │ sub r3, r0, #128 @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ bhi 333bec │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e3174 │ │ │ │ + bl 8e316c │ │ │ │ ldr r5, [r4, #2100] @ 0x834 │ │ │ │ mov r2, #4 │ │ │ │ add r8, r0, r5 │ │ │ │ add r1, r8, #20 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ bl 27db80 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -186835,15 +186835,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 333e68 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 8e3174 │ │ │ │ + bl 8e316c │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 333bec │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 27db80 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -186952,15 +186952,15 @@ │ │ │ │ ldrb r2, [r2, #23] │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ orrs r3, r3, r2, lsl #24 │ │ │ │ beq 333bf4 │ │ │ │ add r7, r4, #1920 @ 0x780 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dd7a0 │ │ │ │ + bl 8dd798 │ │ │ │ ldr lr, [r4, #2120] @ 0x848 │ │ │ │ ldr r8, [r4, #2124] @ 0x84c │ │ │ │ orrs r3, lr, r8 │ │ │ │ mov r6, r0 │ │ │ │ beq 333c7c │ │ │ │ mov ip, #0 │ │ │ │ cmp r8, ip │ │ │ │ @@ -186981,15 +186981,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 333778 │ │ │ │ ldr r0, [pc, #716] @ 333ea4 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3334a4 │ │ │ │ mov r3, #3 │ │ │ │ b 333bc8 │ │ │ │ mov r3, #4 │ │ │ │ b 333bc8 │ │ │ │ cmp ip, #0 │ │ │ │ beq 333b38 │ │ │ │ @@ -187077,15 +187077,15 @@ │ │ │ │ orr r2, r2, sl, lsl #24 │ │ │ │ cmp r8, r2 │ │ │ │ cmpeq lr, r3 │ │ │ │ bne 333ce4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 333bb0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8e3174 │ │ │ │ + bl 8e316c │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r1, [r4, #1752] @ 0x6d8 │ │ │ │ ldrb r3, [r2, #8] │ │ │ │ ldr r8, [r4, #2100] @ 0x834 │ │ │ │ mov r7, r0 │ │ │ │ ldrb r0, [r2, #9] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ @@ -187093,15 +187093,15 @@ │ │ │ │ ldrb r2, [r2, #11] │ │ │ │ orr r3, r3, r0, lsl #16 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ mul r5, r3, r5 │ │ │ │ cmp r5, r1 │ │ │ │ bcs 333e68 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 8e3174 │ │ │ │ + bl 8e316c │ │ │ │ mov r2, #4 │ │ │ │ add r5, r0, r5 │ │ │ │ add r1, r5, #20 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 27db80 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -187125,15 +187125,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 333e68 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 8e3174 │ │ │ │ + bl 8e316c │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 333bec │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 27db80 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -187148,24 +187148,24 @@ │ │ │ │ b 333bc8 │ │ │ │ bl 33300c │ │ │ │ smlatbeq sp, r0, r9, r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sp, ip, ror r9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sp, r8, lsr r9 │ │ │ │ - adceq r9, r0, lr, lsr r6 │ │ │ │ + adceq r9, r0, lr, lsr #12 │ │ │ │ andeq r6, r0, r4, asr #1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq pc, r8, ip, lsl #18 │ │ │ │ - adceq r9, r0, r8, lsr r5 │ │ │ │ - umlaleq r9, r0, ip, r4 │ │ │ │ - @ instruction: 0x0088f6b4 │ │ │ │ - ldrdeq r7, [r8], r8 │ │ │ │ - addeq pc, r8, ip, ror r3 @ │ │ │ │ + strdeq pc, [r8], ip │ │ │ │ + adceq r9, r0, r8, lsr #10 │ │ │ │ + adceq r9, r0, ip, lsl #9 │ │ │ │ + addeq pc, r8, r4, lsr #13 │ │ │ │ + addeq r7, r8, r8, asr #1 │ │ │ │ + addeq pc, r8, ip, ror #6 │ │ │ │ │ │ │ │ 00333ea8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -187194,15 +187194,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r9, [pc, #1280] @ 334428 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #0 │ │ │ │ bl 51796c │ │ │ │ ldr r3, [pc, #1256] @ 33442c │ │ │ │ mov r2, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [pc, #1244] @ 334430 │ │ │ │ @@ -187479,29 +187479,29 @@ │ │ │ │ add r9, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 334454 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 334060 │ │ │ │ ldr r0, [pc, #132] @ 334458 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 334060 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 33445c │ │ │ │ ldr ip, [pc, #108] @ 334460 │ │ │ │ ldr r1, [pc, #108] @ 334464 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -187509,33 +187509,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq sp, r4, lsr pc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r8, r0, ip, ror ip │ │ │ │ - umulleq lr, r8, r4, lr │ │ │ │ - @ instruction: 0x008868b8 │ │ │ │ + adceq r8, r0, ip, ror #24 │ │ │ │ + addeq lr, r8, r4, lsl #29 │ │ │ │ + addeq r6, r8, r8, lsr #17 │ │ │ │ ldrdeq r4, [sp, -r8] │ │ │ │ - addeq pc, r8, r0, asr r0 @ │ │ │ │ + addeq pc, r8, r0, asr #32 │ │ │ │ eoreq r0, r0, r1 │ │ │ │ eoreq r0, r0, r3 │ │ │ │ subeq r0, r0, r2 │ │ │ │ eoreq r0, r0, r2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq sp, ip, sl, r4 │ │ │ │ andeq r4, r0, ip, asr #23 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrdeq lr, [r8], ip │ │ │ │ - strdeq lr, [r8], r8 │ │ │ │ - umlaleq r8, r0, r0, r7 │ │ │ │ - addeq lr, r8, r0, lsl #24 │ │ │ │ - addeq lr, r8, r0, lsl #13 │ │ │ │ + addeq lr, r8, ip, asr #23 │ │ │ │ + addeq lr, r8, r8, ror #23 │ │ │ │ + adceq r8, r0, r0, lsl #15 │ │ │ │ + strdeq lr, [r8], r0 │ │ │ │ + addeq lr, r8, r0, ror r6 │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ │ │ │ │ 0033446c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00334470 : │ │ │ │ mov r0, #0 │ │ │ │ @@ -187560,15 +187560,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 33452c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, ip │ │ │ │ str r2, [sp] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 932e1c │ │ │ │ + bl 932e14 │ │ │ │ cmp r0, #0 │ │ │ │ bne 334540 │ │ │ │ ldr r2, [pc, #76] @ 334530 │ │ │ │ ldr r3, [pc, #56] @ 334520 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -187583,19 +187583,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ tsteq sp, ip, ror #18 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sp, r4, asr #18 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - addeq lr, lr, r8, lsr #14 │ │ │ │ + addeq lr, lr, r8, lsl r7 │ │ │ │ tsteq sp, r8, lsl r9 │ │ │ │ - addeq lr, r8, r8, asr fp │ │ │ │ - addeq lr, r8, r4, ror fp │ │ │ │ - addeq lr, r8, r4, ror fp │ │ │ │ + addeq lr, r8, r8, asr #22 │ │ │ │ + addeq lr, r8, r4, ror #22 │ │ │ │ + addeq lr, r8, r4, ror #22 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ bl 31ede0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r5, [pc, #-36] @ 334534 │ │ │ │ ldr r7, [pc, #-36] @ 334538 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -187870,29 +187870,29 @@ │ │ │ │ b 3349ec │ │ │ │ cdp2 1, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrc2 1, 6, r5, cr4, cr10, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdp2 0, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ - ldrdeq lr, [r8], r4 │ │ │ │ - addeq lr, r8, r0, asr #21 │ │ │ │ - addeq lr, r8, ip, lsr #21 │ │ │ │ - addeq lr, r8, r0, ror sl │ │ │ │ - addeq lr, r8, r4, asr #20 │ │ │ │ - strdeq lr, [r8], r0 │ │ │ │ - addeq lr, r8, r4, asr #19 │ │ │ │ - addeq lr, r8, r8, asr #18 │ │ │ │ - addeq lr, r8, r4, asr #18 │ │ │ │ - ldrdeq ip, [r8], r8 │ │ │ │ - addeq lr, r8, r4, lsl #17 │ │ │ │ - addeq r0, sp, r0, lsr #6 │ │ │ │ - addeq lr, r8, r8, asr #15 │ │ │ │ - addeq lr, r8, ip, lsl #14 │ │ │ │ - addeq lr, r8, ip, ror #1 │ │ │ │ + addeq lr, r8, r4, asr #21 │ │ │ │ + @ instruction: 0x0088eab0 │ │ │ │ + umulleq lr, r8, ip, sl │ │ │ │ + addeq lr, r8, r0, ror #20 │ │ │ │ + addeq lr, r8, r4, lsr sl │ │ │ │ + addeq lr, r8, r0, ror #19 │ │ │ │ + @ instruction: 0x0088e9b4 │ │ │ │ + addeq lr, r8, r8, lsr r9 │ │ │ │ + addeq lr, r8, r4, lsr r9 │ │ │ │ + addeq ip, r8, r8, asr #3 │ │ │ │ + addeq lr, r8, r4, ror r8 │ │ │ │ + addeq r0, sp, r0, lsl r3 │ │ │ │ + @ instruction: 0x0088e7b8 │ │ │ │ + strdeq lr, [r8], ip │ │ │ │ + ldrdeq lr, [r8], ip │ │ │ │ @ instruction: 0x010d3cb4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 321248 │ │ │ │ @@ -188397,35 +188397,35 @@ │ │ │ │ add r2, sp, #11 │ │ │ │ strb r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 934c24 │ │ │ │ + bl 934c1c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 335280 │ │ │ │ ldr r4, [pc, #212] @ 3352c4 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r2, [pc, #208] @ 3352c8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #184] @ 3352cc │ │ │ │ add r4, r4, #28 │ │ │ │ mov r3, #22 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #140] @ 3352d0 │ │ │ │ ldr r3, [pc, #112] @ 3352b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -188448,65 +188448,65 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #26 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 33523c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r4, ror #24 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq fp, r8, r8, lsl #9 │ │ │ │ - addseq sl, r5, r0, ror r1 │ │ │ │ - adceq r7, r0, ip, lsl sl │ │ │ │ - addeq fp, r8, r4, lsl r4 │ │ │ │ - addeq sp, r8, r0, asr pc │ │ │ │ + addeq fp, r8, r8, ror r4 │ │ │ │ + addseq sl, r5, r0, ror #2 │ │ │ │ + adceq r7, r0, ip, lsl #20 │ │ │ │ + addeq fp, r8, r4, lsl #8 │ │ │ │ + addeq sp, r8, r0, asr #30 │ │ │ │ @ instruction: 0x010d3bb8 │ │ │ │ - adceq r7, r0, r0, lsl #19 │ │ │ │ - strdeq sp, [r8], r8 │ │ │ │ - ldrdeq sp, [r8], r8 │ │ │ │ + adceq r7, r0, r0, ror r9 │ │ │ │ + addeq sp, r8, r8, ror #29 │ │ │ │ + addeq sp, r8, r8, asr #29 │ │ │ │ ldr r0, [pc, #4] @ 3352ec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r1, fp, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 335368 │ │ │ │ ldr r2, [pc, #96] @ 33536c │ │ │ │ ldr r1, [pc, #96] @ 335370 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #68] @ 335374 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #56] @ 335378 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r7, r0, r4, ror #18 │ │ │ │ - addeq pc, r7, r0, lsl #17 │ │ │ │ - addeq lr, sl, r4, asr #18 │ │ │ │ + adceq r7, r0, r4, asr r9 │ │ │ │ + addeq pc, r7, r0, ror r8 @ │ │ │ │ + addeq lr, sl, r4, lsr r9 │ │ │ │ andeq r0, r0, ip, lsr r7 │ │ │ │ ldrdeq r1, [fp], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r3 │ │ │ │ @@ -188533,15 +188533,15 @@ │ │ │ │ ldr r0, [pc, #788] @ 3356fc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, r1, #16 │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ cmp r4, #37 @ 0x25 │ │ │ │ sbcs r1, r5, #0 │ │ │ │ bcs 335440 │ │ │ │ cmp r4, #16 │ │ │ │ sbcs r1, r5, #0 │ │ │ │ bcs 335498 │ │ │ │ cmp r4, #13 │ │ │ │ @@ -188611,15 +188611,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #480] @ 335708 │ │ │ │ ldr r0, [pc, #480] @ 33570c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r6] │ │ │ │ b 3353c0 │ │ │ │ str r2, [r0, #968] @ 0x3c8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -188656,15 +188656,15 @@ │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #312] @ 335710 │ │ │ │ ldr r0, [pc, #312] @ 335714 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r1, [pc, #256] @ 3356f4 │ │ │ │ str r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -188724,23 +188724,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq sp, ip, asr sl │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - umlaleq r7, r0, r0, r8 │ │ │ │ - addeq sp, r8, r0, asr #28 │ │ │ │ + adceq r7, r0, r0, lsl #17 │ │ │ │ + addeq sp, r8, r0, lsr lr │ │ │ │ andeq r1, r1, r0, lsl r1 │ │ │ │ andseq r1, r1, r0, lsl #2 │ │ │ │ - adceq r7, r0, ip, asr #14 │ │ │ │ - addeq sp, r8, r8, lsl #25 │ │ │ │ - umlaleq r7, r0, ip, r6 │ │ │ │ - strdeq sp, [r8], ip │ │ │ │ - strdeq r7, [r0], r0 @ │ │ │ │ + adceq r7, r0, ip, lsr r7 │ │ │ │ + addeq sp, r8, r8, ror ip │ │ │ │ + adceq r7, r0, ip, lsl #13 │ │ │ │ + addeq sp, r8, ip, ror #23 │ │ │ │ + adceq r7, r0, r0, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ @@ -188842,15 +188842,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ b 335768 │ │ │ │ ldr r1, [pc, #384] @ 335a44 │ │ │ │ ldr r0, [pc, #384] @ 335a48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r6] │ │ │ │ b 33575c │ │ │ │ ldr r0, [r0, #972] @ 0x3cc │ │ │ │ b 335768 │ │ │ │ ldr r2, [pc, #328] @ 335a34 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -188904,71 +188904,71 @@ │ │ │ │ ldr r1, [pc, #156] @ 335a50 │ │ │ │ ldr r0, [pc, #156] @ 335a54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 335764 │ │ │ │ ldr r1, [pc, #128] @ 335a58 │ │ │ │ ldr r0, [pc, #128] @ 335a5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3358f8 │ │ │ │ ldr r1, [pc, #108] @ 335a60 │ │ │ │ ldr r0, [pc, #108] @ 335a64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 335954 │ │ │ │ ldr r1, [pc, #88] @ 335a68 │ │ │ │ ldr r0, [pc, #88] @ 335a6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 335914 │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r3, r3, #22 │ │ │ │ b 3358a4 │ │ │ │ @ instruction: 0x010d36bc │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ andeq r1, r1, r0, lsl r1 │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ - @ instruction: 0x00a073b0 │ │ │ │ - addeq sp, r8, ip, ror #17 │ │ │ │ - strdeq r7, [r0], sl @ │ │ │ │ - adceq r7, r0, r0, asr #5 │ │ │ │ - addeq sp, r8, r8, ror r8 │ │ │ │ - umlaleq r7, r0, ip, r2 │ │ │ │ - addeq sp, r8, r0, lsl #16 │ │ │ │ - adceq r7, r0, r0, lsl #5 │ │ │ │ - addeq sp, r8, r4, ror #15 │ │ │ │ - adceq r7, r0, r4, ror #4 │ │ │ │ - addeq sp, r8, r8, asr #15 │ │ │ │ + adceq r7, r0, r0, lsr #7 │ │ │ │ + ldrdeq sp, [r8], ip │ │ │ │ + adceq r7, r0, sl, ror #5 │ │ │ │ + @ instruction: 0x00a072b0 │ │ │ │ + addeq sp, r8, r8, ror #16 │ │ │ │ + adceq r7, r0, ip, lsl #5 │ │ │ │ + strdeq sp, [r8], r0 │ │ │ │ + adceq r7, r0, r0, ror r2 │ │ │ │ + ldrdeq sp, [r8], r4 │ │ │ │ + adceq r7, r0, r4, asr r2 │ │ │ │ + @ instruction: 0x0088d7b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 335b18 │ │ │ │ ldr r2, [pc, #144] @ 335b1c │ │ │ │ ldr r1, [pc, #144] @ 335b20 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r5, [pc, #112] @ 335b24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, #0 │ │ │ │ add ip, r0, #928 @ 0x3a0 │ │ │ │ add r1, r0, #944 @ 0x3b0 │ │ │ │ strd r2, [ip, #-8] │ │ │ │ @@ -188988,17 +188988,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq r7, r0, r8, ror #3 │ │ │ │ - addeq sp, r8, ip, lsr #15 │ │ │ │ - addeq sp, r8, ip, asr #15 │ │ │ │ + ldrdeq r7, [r0], r8 @ │ │ │ │ + umulleq sp, r8, ip, r7 │ │ │ │ + @ instruction: 0x0088d7bc │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #188] @ 335bfc │ │ │ │ ldr r8, [pc, #188] @ 335c00 │ │ │ │ @@ -189008,105 +189008,105 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #56 @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr sl, [pc, #148] @ 335c08 │ │ │ │ ldr r7, [pc, #148] @ 335c0c │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r6, #1000 @ 0x3e8 │ │ │ │ bl 381454 │ │ │ │ ldr r2, [pc, #96] @ 335c10 │ │ │ │ add fp, r6, #752 @ 0x2f0 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, fp │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 381554 │ │ │ │ - adceq r7, r0, r4, lsr r1 │ │ │ │ - addeq sp, r8, r0, lsr #14 │ │ │ │ - addeq sp, r8, ip, ror #13 │ │ │ │ - @ instruction: 0x0088c9b4 │ │ │ │ - addeq ip, r8, r8, asr #19 │ │ │ │ + adceq r7, r0, r4, lsr #2 │ │ │ │ + addeq sp, r8, r0, lsl r7 │ │ │ │ + ldrdeq sp, [r8], ip │ │ │ │ + addeq ip, r8, r4, lsr #19 │ │ │ │ + @ instruction: 0x0088c9b8 │ │ │ │ adceq r0, fp, ip, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ 335c68 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r0, fp, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 335d10 │ │ │ │ ldr r2, [pc, #140] @ 335d14 │ │ │ │ ldr r1, [pc, #140] @ 335d18 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #112] @ 335d1c │ │ │ │ ldr r1, [pc, #112] @ 335d20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r1, [pc, #92] @ 335d24 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [pc, #76] @ 335d28 │ │ │ │ ldr r2, [pc, #76] @ 335d2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -189114,22 +189114,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r7, r0, r4, lsr #1 │ │ │ │ - addeq lr, r7, r0, lsl #30 │ │ │ │ - addeq sp, sl, ip, asr #31 │ │ │ │ + umlaleq r7, r0, r4, r0 │ │ │ │ + strdeq lr, [r7], r0 │ │ │ │ + @ instruction: 0x008adfbc │ │ │ │ andeq r0, r0, r0, ror r7 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ tsteq r8, r0, lsr #20 │ │ │ │ adceq r0, fp, ip, asr #23 │ │ │ │ - addeq sp, r8, r8, lsr #12 │ │ │ │ + addeq sp, r8, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #936] @ 3360f0 │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -189145,15 +189145,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #896] @ 3360fc │ │ │ │ ldr r1, [pc, #896] @ 336100 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #25 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #876] @ 336104 │ │ │ │ lsr r1, r5, #2 │ │ │ │ orr r1, r1, r6, lsl #30 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #860] @ 336108 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -189208,15 +189208,15 @@ │ │ │ │ sub r3, r1, #12 │ │ │ │ ldr r1, [pc, #672] @ 336118 │ │ │ │ ldr r0, [pc, #672] @ 33611c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 335e40 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ cmp r3, #8 │ │ │ │ bhi 335ed8 │ │ │ │ ldr r3, [pc, #624] @ 336114 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -189225,15 +189225,15 @@ │ │ │ │ sub r3, r1, #4 │ │ │ │ ldr r1, [pc, #612] @ 336120 │ │ │ │ ldr r0, [pc, #612] @ 336124 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 335e40 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ lsr r3, r3, #1 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r3, r1 │ │ │ │ bls 3360cc │ │ │ │ add r0, r4, r1, lsl #2 │ │ │ │ @@ -189267,15 +189267,15 @@ │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ sub r1, r1, #4 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, r2, lsl r1 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [r4, #936] @ 0x3a8 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ and r9, r5, #2 │ │ │ │ orrs r3, r9, #0 │ │ │ │ moveq r8, sl │ │ │ │ beq 335dcc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3360a8 │ │ │ │ @@ -189289,15 +189289,15 @@ │ │ │ │ ldr r1, [pc, #372] @ 33612c │ │ │ │ ldr r0, [pc, #372] @ 336130 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 335e40 │ │ │ │ ldr r3, [pc, #344] @ 336134 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 335de0 │ │ │ │ ldr r3, [pc, #292] @ 336114 │ │ │ │ @@ -189314,42 +189314,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 33613c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 335de0 │ │ │ │ ldr r0, [pc, #216] @ 336140 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 335de0 │ │ │ │ sub r3, r1, #28 │ │ │ │ ldr r1, [pc, #184] @ 336144 │ │ │ │ ldr r0, [pc, #184] @ 336148 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 335e40 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #156] @ 33614c │ │ │ │ ldr r1, [pc, #156] @ 336150 │ │ │ │ ldr r0, [pc, #156] @ 336154 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -189362,43 +189362,43 @@ │ │ │ │ ldr r0, [pc, #132] @ 336160 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #92 @ 0x5c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - adceq r6, r0, r8, ror #31 │ │ │ │ + ldrdeq r6, [r0], r8 @ │ │ │ │ smlatbeq sp, r0, r0, r3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq sp, r8, r4, lsr #11 │ │ │ │ - addeq sp, r8, r8, asr #11 │ │ │ │ + umulleq sp, r8, r4, r5 │ │ │ │ + @ instruction: 0x0088d5b8 │ │ │ │ tsteq sp, r0, rrx │ │ │ │ - adceq r6, r0, r4, lsr #30 │ │ │ │ + adceq r6, r0, r4, lsl pc │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sp, r4, lsl r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - @ instruction: 0x00a06eb8 │ │ │ │ - ldrdeq sp, [r8], r8 │ │ │ │ - adceq r6, r0, r4, ror lr │ │ │ │ - addeq sp, r8, r8, lsl r5 │ │ │ │ - strdeq r0, [r0], -pc @ │ │ │ │ - adceq r6, r0, r8, ror sp │ │ │ │ + adceq r6, r0, r8, lsr #29 │ │ │ │ addeq sp, r8, r8, asr #9 │ │ │ │ + adceq r6, r0, r4, ror #28 │ │ │ │ + addeq sp, r8, r8, lsl #10 │ │ │ │ + strdeq r0, [r0], -pc @ │ │ │ │ + adceq r6, r0, r8, ror #26 │ │ │ │ + @ instruction: 0x0088d4b8 │ │ │ │ andeq r4, r0, r8, asr #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sp, r8, r0, asr r4 │ │ │ │ - addeq sp, r8, r4, ror r4 │ │ │ │ - adceq r6, r0, r4, lsr #25 │ │ │ │ - addeq sp, r8, r4, lsl #6 │ │ │ │ - adceq r6, r0, ip, ror ip │ │ │ │ - addeq sp, r8, r4, ror #6 │ │ │ │ - addeq sp, r8, r4, asr #7 │ │ │ │ - adceq r6, r0, r8, asr ip │ │ │ │ + addeq sp, r8, r0, asr #8 │ │ │ │ + addeq sp, r8, r4, ror #8 │ │ │ │ + umlaleq r6, r0, r4, ip │ │ │ │ + strdeq sp, [r8], r4 │ │ │ │ + adceq r6, r0, ip, ror #24 │ │ │ │ + addeq sp, r8, r4, asr r3 │ │ │ │ + @ instruction: 0x0088d3b4 │ │ │ │ + adceq r6, r0, r8, asr #24 │ │ │ │ + addeq sp, r8, r0, lsr r3 │ │ │ │ addeq sp, r8, r0, asr #6 │ │ │ │ - addeq sp, r8, r0, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #540] @ 336398 │ │ │ │ ldr r6, [pc, #540] @ 33639c │ │ │ │ ldr r5, [pc, #540] @ 3363a0 │ │ │ │ @@ -189410,49 +189410,49 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #22 │ │ │ │ mov r7, r0 │ │ │ │ str r9, [sp, #20] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r8, [pc, #488] @ 3363a4 │ │ │ │ ldr r1, [pc, #488] @ 3363a8 │ │ │ │ mov sl, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #116 @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ str r9, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov fp, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add r1, sl, #132 @ 0x84 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #22 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r6, sl │ │ │ │ ldr r2, [pc, #404] @ 3363ac │ │ │ │ ldr r1, [pc, #404] @ 3363b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, #0 │ │ │ │ mov sl, r0 │ │ │ │ add r0, r6, #156 @ 0x9c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #368] @ 3363b4 │ │ │ │ ldr r2, [sl, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ bl 36c73c │ │ │ │ @@ -189463,15 +189463,15 @@ │ │ │ │ add r3, r4, #752 @ 0x2f0 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r3 │ │ │ │ strd r6, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 8dcb84 │ │ │ │ + bl 8dcb7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ bl 381554 │ │ │ │ ldr r3, [sl, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 336378 │ │ │ │ mov fp, #0 │ │ │ │ @@ -189479,102 +189479,102 @@ │ │ │ │ mov r7, fp │ │ │ │ mov r5, fp │ │ │ │ b 336344 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #232] @ 3363b8 │ │ │ │ ldr r1, [pc, #232] @ 3363bc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r0, r0, #156 @ 0x9c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r5 │ │ │ │ bl 36ca70 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 381194 │ │ │ │ add r1, r4, #752 @ 0x2f0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ ldr r3, [sl, #100] @ 0x64 │ │ │ │ adds fp, fp, #256 @ 0x100 │ │ │ │ add r4, r4, #1136 @ 0x470 │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #8 │ │ │ │ bls 336378 │ │ │ │ ldr r6, [pc, #116] @ 3363c0 │ │ │ │ mov r3, #19 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ bl 381930 │ │ │ │ mov r3, #19 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3362b4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x00a06bb0 │ │ │ │ - umulleq sp, r8, ip, r1 │ │ │ │ - umulleq sp, r8, r0, r3 │ │ │ │ + adceq r6, r0, r0, lsr #23 │ │ │ │ + addeq sp, r8, ip, lsl #3 │ │ │ │ + addeq sp, r8, r0, lsl #7 │ │ │ │ + addeq ip, r8, r8, asr r3 │ │ │ │ addeq ip, r8, r8, ror #6 │ │ │ │ - addeq ip, r8, r8, ror r3 │ │ │ │ - addeq lr, r7, ip, ror r9 │ │ │ │ - addeq sp, sl, r8, asr #20 │ │ │ │ + addeq lr, r7, ip, ror #18 │ │ │ │ + addeq sp, sl, r8, lsr sl │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - addeq lr, r7, r0, asr #17 │ │ │ │ - addeq sp, sl, ip, lsl #19 │ │ │ │ - strdeq ip, [r8], r4 │ │ │ │ + @ instruction: 0x0087e8b0 │ │ │ │ + addeq sp, sl, ip, ror r9 │ │ │ │ + addeq ip, r8, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ 336418 │ │ │ │ ldr r2, [pc, #60] @ 33641c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #56] @ 336420 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #208 @ 0xd0 │ │ │ │ add r1, r4, #164 @ 0xa4 │ │ │ │ add r0, r0, #932 @ 0x3a4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27db80 │ │ │ │ - adceq r6, r0, r4, asr r9 │ │ │ │ - addeq ip, r8, ip, lsr pc │ │ │ │ - addeq ip, r8, r8, asr pc │ │ │ │ + adceq r6, r0, r4, asr #18 │ │ │ │ + addeq ip, r8, ip, lsr #30 │ │ │ │ + addeq ip, r8, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ 336524 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -189582,25 +189582,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #216] @ 336528 │ │ │ │ ldr r1, [pc, #216] @ 33652c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #25 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #196] @ 336530 │ │ │ │ ldr r1, [pc, #196] @ 336534 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r7, #116 @ 0x74 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [r4, #924] @ 0x39c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #156] @ 336538 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cde8 │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ cmp r3, #1 │ │ │ │ @@ -189616,38 +189616,38 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ add r2, r2, #416 @ 0x1a0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 381554 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 27d088 │ │ │ │ ldr r1, [pc, #48] @ 336540 │ │ │ │ ldr r0, [pc, #48] @ 336544 │ │ │ │ ldr r2, [pc, #48] @ 336548 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #372 @ 0x174 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - strdeq r6, [r0], r4 @ │ │ │ │ - ldrdeq ip, [r8], r8 │ │ │ │ - strdeq ip, [r8], r0 │ │ │ │ - strheq ip, [r8], r8 │ │ │ │ - addeq ip, r8, ip, asr #1 │ │ │ │ - addeq sp, r8, ip, lsl #1 │ │ │ │ + adceq r6, r0, r4, ror #17 │ │ │ │ + addeq ip, r8, r8, asr #29 │ │ │ │ + addeq ip, r8, r0, ror #29 │ │ │ │ + addeq ip, r8, r8, lsr #1 │ │ │ │ + strheq ip, [r8], ip @ │ │ │ │ + addeq sp, r8, ip, ror r0 │ │ │ │ ldrdeq r0, [fp], ip @ │ │ │ │ - addeq ip, r8, r8, lsl #30 │ │ │ │ - addeq sp, r8, r4, lsr #32 │ │ │ │ + strdeq ip, [r8], r8 │ │ │ │ + addeq sp, r8, r4, lsl r0 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ 3365e4 │ │ │ │ ldr r2, [pc, #128] @ 3365e8 │ │ │ │ @@ -189655,157 +189655,157 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #96] @ 3365f0 │ │ │ │ ldr r1, [pc, #96] @ 3365f4 │ │ │ │ add r4, r4, #400 @ 0x190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #64] @ 3365f8 │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r6, r0, r4, asr #15 │ │ │ │ - addeq lr, r7, r0, lsr #12 │ │ │ │ - addeq sp, sl, ip, ror #13 │ │ │ │ - umulleq ip, r8, r4, sp │ │ │ │ - addeq ip, r8, r0, lsl #31 │ │ │ │ - umulleq ip, r8, r8, pc @ │ │ │ │ + @ instruction: 0x00a067b4 │ │ │ │ + addeq lr, r7, r0, lsl r6 │ │ │ │ + ldrdeq sp, [sl], ip │ │ │ │ + addeq ip, r8, r4, lsl #27 │ │ │ │ + addeq ip, r8, r0, ror pc │ │ │ │ + addeq ip, r8, r8, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ 336694 │ │ │ │ ldr r2, [pc, #128] @ 336698 │ │ │ │ ldr r1, [pc, #128] @ 33669c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #96] @ 3366a0 │ │ │ │ ldr r1, [pc, #96] @ 3366a4 │ │ │ │ add r4, r4, #400 @ 0x190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #64] @ 3366a8 │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r6, r0, r4, lsl r7 │ │ │ │ - addeq lr, r7, r0, ror r5 │ │ │ │ - addeq sp, sl, ip, lsr r6 │ │ │ │ - addeq ip, r8, r4, ror #25 │ │ │ │ - ldrdeq ip, [r8], r0 │ │ │ │ - addeq ip, r8, r4, lsl #30 │ │ │ │ + adceq r6, r0, r4, lsl #14 │ │ │ │ + addeq lr, r7, r0, ror #10 │ │ │ │ + addeq sp, sl, ip, lsr #12 │ │ │ │ + ldrdeq ip, [r8], r4 │ │ │ │ + addeq ip, r8, r0, asr #29 │ │ │ │ + strdeq ip, [r8], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ 336744 │ │ │ │ ldr r2, [pc, #128] @ 336748 │ │ │ │ ldr r1, [pc, #128] @ 33674c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #96] @ 336750 │ │ │ │ ldr r1, [pc, #96] @ 336754 │ │ │ │ add r4, r4, #400 @ 0x190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #64] @ 336758 │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r6, r0, r4, ror #12 │ │ │ │ - addeq lr, r7, r0, asr #9 │ │ │ │ - addeq sp, sl, ip, lsl #11 │ │ │ │ - addeq ip, r8, r4, lsr ip │ │ │ │ - addeq ip, r8, r0, lsr #28 │ │ │ │ - addeq ip, r8, r0, ror lr │ │ │ │ + adceq r6, r0, r4, asr r6 │ │ │ │ + @ instruction: 0x0087e4b0 │ │ │ │ + addeq sp, sl, ip, ror r5 │ │ │ │ + addeq ip, r8, r4, lsr #24 │ │ │ │ + addeq ip, r8, r0, lsl lr │ │ │ │ + addeq ip, r8, r0, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ 336800 │ │ │ │ ldr r2, [pc, #140] @ 336804 │ │ │ │ ldr r1, [pc, #140] @ 336808 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #108] @ 33680c │ │ │ │ ldr r1, [pc, #108] @ 336810 │ │ │ │ add r4, r4, #400 @ 0x190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #76] @ 336814 │ │ │ │ ldr r3, [pc, #76] @ 336818 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -189814,38 +189814,38 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00a065b4 │ │ │ │ - addeq lr, r7, r0, lsl r4 │ │ │ │ - ldrdeq sp, [sl], ip │ │ │ │ - addeq ip, r8, r4, lsl #23 │ │ │ │ - addeq ip, r8, r0, ror sp │ │ │ │ + adceq r6, r0, r4, lsr #11 │ │ │ │ + addeq lr, r7, r0, lsl #8 │ │ │ │ + addeq sp, sl, ip, asr #9 │ │ │ │ + addeq ip, r8, r4, ror fp │ │ │ │ + addeq ip, r8, r0, ror #26 │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ - ldrdeq ip, [r8], r8 │ │ │ │ + addeq ip, r8, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #112] @ 3368b0 │ │ │ │ ldr r2, [pc, #112] @ 3368b4 │ │ │ │ ldr r1, [pc, #112] @ 3368b8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3368a0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r2 │ │ │ │ ldrb lr, [r3, #1864] @ 0x748 │ │ │ │ @@ -189857,18 +189857,18 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bne 336878 │ │ │ │ subs r1, r0, #0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c3f4 │ │ │ │ - adceq r6, r0, ip, ror #9 │ │ │ │ - ldrdeq ip, [r8], r8 │ │ │ │ - addeq ip, r8, ip, asr #25 │ │ │ │ + b 92c3ec │ │ │ │ + ldrdeq r6, [r0], ip @ │ │ │ │ + addeq ip, r8, r8, asr #21 │ │ │ │ + @ instruction: 0x0088ccbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #828] @ 336c14 │ │ │ │ mov r7, r3 │ │ │ │ @@ -189886,15 +189886,15 @@ │ │ │ │ ldr r2, [pc, #788] @ 336c20 │ │ │ │ ldr r1, [pc, #788] @ 336c24 │ │ │ │ mov r3, #25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #88] @ 0x58 │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr sl, [pc, #764] @ 336c28 │ │ │ │ ldr r3, [pc, #764] @ 336c2c │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [sl, r3] │ │ │ │ lsr r5, r8, #2 │ │ │ │ ldr r3, [r3] │ │ │ │ orr r5, r5, r7, lsl #30 │ │ │ │ @@ -189973,15 +189973,15 @@ │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #420 @ 0x1a4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 33697c │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ b 33697c │ │ │ │ and r6, r6, #15 │ │ │ │ b 33697c │ │ │ │ and r3, r6, #1 │ │ │ │ @@ -190008,26 +190008,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 336c58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 33694c │ │ │ │ ldr r3, [pc, #244] @ 336c38 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 336984 │ │ │ │ ldr r2, [pc, #260] @ 336c5c │ │ │ │ @@ -190044,15 +190044,15 @@ │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ add r1, r1, #420 @ 0x1a4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [pc, #148] @ 336c38 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 336984 │ │ │ │ ldr r2, [pc, #176] @ 336c68 │ │ │ │ ldr r3, [pc, #96] @ 336c1c │ │ │ │ @@ -190072,42 +190072,42 @@ │ │ │ │ b 336b8c │ │ │ │ ldr r0, [pc, #124] @ 336c74 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 33694c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, ip, lsl r5 │ │ │ │ - adceq r6, r0, r8, asr #8 │ │ │ │ + adceq r6, r0, r8, lsr r4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq ip, r8, r8, lsl sl │ │ │ │ - addeq ip, r8, r4, lsr sl │ │ │ │ + addeq ip, r8, r8, lsl #20 │ │ │ │ + addeq ip, r8, r4, lsr #20 │ │ │ │ ldrdeq r2, [sp, -r0] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - adceq r6, r0, lr, lsr #7 │ │ │ │ + umlaleq r6, r0, lr, r3 │ │ │ │ tsteq sp, r0, ror r4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ strdeq r2, [sp, -r4] │ │ │ │ - adceq r6, r0, r0, lsl #6 │ │ │ │ - addeq ip, r8, r8, lsr #18 │ │ │ │ - ldrdeq r6, [r0], r4 @ │ │ │ │ - ldrdeq ip, [r8], r4 │ │ │ │ + strdeq r6, [r0], r0 @ │ │ │ │ + addeq ip, r8, r8, lsl r9 │ │ │ │ + adceq r6, r0, r4, asr #5 │ │ │ │ + addeq ip, r8, r4, asr #23 │ │ │ │ andeq r3, r0, r8, lsr #16 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - umulleq ip, r8, r8, sl │ │ │ │ + addeq ip, r8, r8, lsl #21 │ │ │ │ smlatbeq sp, r4, r2, r2 │ │ │ │ - @ instruction: 0x00a061b0 │ │ │ │ - addeq ip, r8, ip, asr r8 │ │ │ │ + adceq r6, r0, r0, lsr #3 │ │ │ │ + addeq ip, r8, ip, asr #16 │ │ │ │ tsteq sp, r4, asr #4 │ │ │ │ - adceq r6, r0, r0, asr r1 │ │ │ │ - @ instruction: 0x0088c7b8 │ │ │ │ - addeq ip, r8, r0, lsl sl │ │ │ │ + adceq r6, r0, r0, asr #2 │ │ │ │ + addeq ip, r8, r8, lsr #15 │ │ │ │ + addeq ip, r8, r0, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #324] @ 336dd4 │ │ │ │ ldr r6, [pc, #324] @ 336dd8 │ │ │ │ ldr r5, [pc, #324] @ 336ddc │ │ │ │ @@ -190117,29 +190117,29 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r8, #104 @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #22 │ │ │ │ mov fp, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add ip, r8, #132 @ 0x84 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #22 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, #16 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ cmp r5, #0 │ │ │ │ beq 336db4 │ │ │ │ ldr r3, [pc, #216] @ 336de0 │ │ │ │ ldr sl, [pc, #216] @ 336de4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, r4, #928 @ 0x3a0 │ │ │ │ add r8, r8, #156 @ 0x9c │ │ │ │ @@ -190152,62 +190152,62 @@ │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #184] @ 336df0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 933ed4 │ │ │ │ + bl 933ecc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #136] @ 336df4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #100] @ 336df8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ ldr r3, [r9, #100] @ 0x64 │ │ │ │ add r7, r7, #1 │ │ │ │ add r4, r4, #1136 @ 0x470 │ │ │ │ cmp r3, r7 │ │ │ │ add r4, r4, #8 │ │ │ │ bhi 336d24 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - umlaleq r6, r0, ip, r0 │ │ │ │ - addeq ip, r8, r8, lsl #13 │ │ │ │ - addeq ip, r8, ip, ror r8 │ │ │ │ - addeq ip, r8, r4, asr r9 │ │ │ │ - addeq ip, r8, r4, lsr r6 │ │ │ │ - addeq sp, r7, r8, asr lr │ │ │ │ - addeq ip, sl, r4, lsr #30 │ │ │ │ + adceq r6, r0, ip, lsl #1 │ │ │ │ + addeq ip, r8, r8, ror r6 │ │ │ │ + addeq ip, r8, ip, ror #16 │ │ │ │ + addeq ip, r8, r4, asr #18 │ │ │ │ + addeq ip, r8, r4, lsr #12 │ │ │ │ + addeq sp, r7, r8, asr #28 │ │ │ │ + addeq ip, sl, r4, lsl pc │ │ │ │ andeq r0, r0, r8, ror r4 │ │ │ │ - strdeq ip, [r8], ip @ │ │ │ │ - addeq ip, r8, r0, ror #17 │ │ │ │ + addeq ip, r8, ip, ror #17 │ │ │ │ + ldrdeq ip, [r8], r0 │ │ │ │ ldr r0, [pc, #4] @ 336e08 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq pc, sl, r8, ror ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 336ebc │ │ │ │ ldr r2, [pc, #152] @ 336ec0 │ │ │ │ @@ -190215,25 +190215,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #120] @ 336ec8 │ │ │ │ ldr r1, [pc, #120] @ 336ecc │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #88] @ 336ed0 │ │ │ │ ldr r1, [pc, #88] @ 336ed4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr ip, [pc, #76] @ 336ed8 │ │ │ │ mov r2, #1 │ │ │ │ @@ -190244,22 +190244,22 @@ │ │ │ │ ldr r3, [pc, #60] @ 336ee0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9281d0 │ │ │ │ - adceq r6, r0, r0, asr #1 │ │ │ │ - addeq sp, r7, ip, ror sp │ │ │ │ - umulleq sp, r7, r4, sp │ │ │ │ - addeq sp, r7, r0, asr #26 │ │ │ │ - addeq ip, sl, ip, lsl #28 │ │ │ │ + b 9281c8 │ │ │ │ + strheq r6, [r0], r0 @ │ │ │ │ + addeq sp, r7, ip, ror #26 │ │ │ │ + addeq sp, r7, r4, lsl #27 │ │ │ │ + addeq sp, r7, r0, lsr sp │ │ │ │ + strdeq ip, [sl], ip @ │ │ │ │ adceq pc, sl, r0, lsl #24 │ │ │ │ - addeq ip, r8, r8, ror #16 │ │ │ │ + addeq ip, r8, r8, asr r8 │ │ │ │ andeq r0, r0, ip, lsl #11 │ │ │ │ tsteq r8, r8, lsl r9 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -190274,15 +190274,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ and r2, r2, #15 │ │ │ │ bne 336f8c │ │ │ │ add r2, r2, #242 @ 0xf2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r2, lsl #2] │ │ │ │ lsl r0, r0, #10 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ ldr r3, [pc, #148] @ 336fd0 │ │ │ │ cmp r0, r3 │ │ │ │ movcs r0, r3 │ │ │ │ tst r5, #2097152 @ 0x200000 │ │ │ │ str r0, [r4, #960] @ 0x3c0 │ │ │ │ bne 336f70 │ │ │ │ bic r5, r5, #8192 @ 0x2000 │ │ │ │ @@ -190294,15 +190294,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ orr r5, r5, #262144 @ 0x40000 │ │ │ │ str r5, [r4, #956] @ 0x3bc │ │ │ │ ldr r0, [r4, #952] @ 0x3b8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r5, [r4, #956] @ 0x3bc │ │ │ │ b 336f4c │ │ │ │ ldr r1, [pc, #64] @ 336fd4 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r0, #0 │ │ │ │ @@ -190312,20 +190312,20 @@ │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 336fd8 │ │ │ │ ldr r0, [pc, #32] @ 336fdc │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ smlatteq sp, r8, lr, r1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - adceq r5, r0, r4, lsr pc │ │ │ │ - addeq ip, r8, r8, lsr r7 │ │ │ │ + adceq r5, r0, r4, lsr #30 │ │ │ │ + addeq ip, r8, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #876] @ 337368 │ │ │ │ mov r4, r3 │ │ │ │ @@ -190344,15 +190344,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r7, [pc, #836] @ 33737c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #88] @ 0x58 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #812] @ 337380 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 337228 │ │ │ │ @@ -190402,15 +190402,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ tst r8, #262144 @ 0x40000 │ │ │ │ ldr r4, [r6, #956] @ 0x3bc │ │ │ │ bne 337214 │ │ │ │ tst r4, #262144 @ 0x40000 │ │ │ │ orrne r9, r8, #262144 @ 0x40000 │ │ │ │ tst r9, #65536 @ 0x10000 │ │ │ │ str r9, [r6, #956] @ 0x3bc │ │ │ │ @@ -190419,15 +190419,15 @@ │ │ │ │ beq 337090 │ │ │ │ tst r9, #8192 @ 0x2000 │ │ │ │ beq 3372d0 │ │ │ │ tst r4, #8192 @ 0x2000 │ │ │ │ bne 337090 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r6, #964] @ 0x3c4 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r3, [pc, #536] @ 337398 │ │ │ │ mov r2, #20 │ │ │ │ and r3, r3, r9 │ │ │ │ add r3, r3, #2 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #24] │ │ │ │ @@ -190436,15 +190436,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ smull r0, r1, r3, r2 │ │ │ │ ldrd r2, [r7, #24] │ │ │ │ strd r0, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ add r0, sp, #24 │ │ │ │ strd r8, [sp, #32] │ │ │ │ - bl b70d1c │ │ │ │ + bl b70d14 │ │ │ │ ldr r0, [pc, #472] @ 33739c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #416] @ 33736c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ @@ -190458,19 +190458,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ bne 337364 │ │ │ │ adds r2, r2, r4 │ │ │ │ adc r3, r5, r3 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b8e690 │ │ │ │ + b b8e688 │ │ │ │ ldr r0, [r6, #952] @ 0x3b8 │ │ │ │ mov r1, #0 │ │ │ │ bic r9, r8, #262144 @ 0x40000 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 337148 │ │ │ │ ldr r3, [pc, #368] @ 3373a0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 337068 │ │ │ │ ldr r3, [pc, #320] @ 337384 │ │ │ │ @@ -190487,28 +190487,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 3373a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 337068 │ │ │ │ add r0, r6, #920 @ 0x398 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ ldr r2, [pc, #232] @ 3373ac │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r6, #956] @ 0x3bc │ │ │ │ str r3, [r6, #960] @ 0x3c0 │ │ │ │ b 337090 │ │ │ │ ldr r2, [pc, #216] @ 3373b0 │ │ │ │ ldr r3, [pc, #144] @ 33736c │ │ │ │ @@ -190518,15 +190518,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 337364 │ │ │ │ add r0, r6, #920 @ 0x398 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b8e278 │ │ │ │ + b b8e270 │ │ │ │ ldr r2, [pc, #168] @ 3373b4 │ │ │ │ ldr r3, [pc, #92] @ 33736c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -190541,96 +190541,96 @@ │ │ │ │ b 337124 │ │ │ │ ldr r0, [pc, #116] @ 3373c0 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 337068 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ strdeq r1, [sp, -ip] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - adceq r5, r0, ip, asr #29 │ │ │ │ - addeq ip, sl, r8, lsr #24 │ │ │ │ - addeq sp, r7, ip, asr fp │ │ │ │ + @ instruction: 0x00a05ebc │ │ │ │ + addeq ip, sl, r8, lsl ip │ │ │ │ + addeq sp, r7, ip, asr #22 │ │ │ │ smlatbeq sp, ip, sp, r1 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ tsteq sp, r4, ror #26 │ │ │ │ tsteq sp, ip, lsl #26 │ │ │ │ - ldrdeq r5, [r0], r8 @ │ │ │ │ - umulleq ip, r8, r8, r6 │ │ │ │ + adceq r5, r0, r8, asr #27 │ │ │ │ + addeq ip, r8, r8, lsl #13 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ tsteq sp, r0, lsr ip │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq ip, r8, r8, ror #8 │ │ │ │ + addeq ip, r8, r8, asr r4 │ │ │ │ andeq r0, ip, r1 │ │ │ │ tsteq sp, r4, lsr #22 │ │ │ │ strdeq r1, [sp, -r0] │ │ │ │ - @ instruction: 0x00a05bbc │ │ │ │ - addeq ip, r8, r4, asr r4 │ │ │ │ - addeq ip, r8, r8, lsl #8 │ │ │ │ + adceq r5, r0, ip, lsr #23 │ │ │ │ + addeq ip, r8, r4, asr #8 │ │ │ │ + strdeq ip, [r8], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 337414 │ │ │ │ ldr r2, [pc, #56] @ 337418 │ │ │ │ ldr r1, [pc, #56] @ 33741c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #952] @ 0x3b8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92c3f4 │ │ │ │ - adceq r5, r0, ip, lsl #22 │ │ │ │ - addeq ip, r8, r4, ror #7 │ │ │ │ - addeq ip, r8, r0, lsl #8 │ │ │ │ + b 92c3ec │ │ │ │ + strdeq r5, [r0], ip @ │ │ │ │ + ldrdeq ip, [r8], r4 │ │ │ │ + strdeq ip, [r8], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 337498 │ │ │ │ ldr r2, [pc, #96] @ 33749c │ │ │ │ ldr r1, [pc, #96] @ 3374a0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ ldr r2, [pc, #52] @ 3374a4 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r4, #956] @ 0x3bc │ │ │ │ str r3, [r4, #960] @ 0x3c0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x00a05ab0 │ │ │ │ - addeq ip, r8, r8, lsl #7 │ │ │ │ - addeq ip, r8, r4, lsr #7 │ │ │ │ + adceq r5, r0, r0, lsr #21 │ │ │ │ + addeq ip, r8, r8, ror r3 │ │ │ │ + umulleq ip, r8, r4, r3 │ │ │ │ andeq r0, ip, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #448] @ 337684 │ │ │ │ @@ -190658,15 +190658,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #352] @ 33769c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3375b8 │ │ │ │ ldr r2, [pc, #336] @ 3376a0 │ │ │ │ ldr r3, [pc, #308] @ 337688 │ │ │ │ @@ -190715,57 +190715,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 3376b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 337548 │ │ │ │ ldr r1, [pc, #104] @ 3376b4 │ │ │ │ ldr r0, [pc, #104] @ 3376b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3375a0 │ │ │ │ ldr r0, [pc, #84] @ 3376bc │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 337548 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r4, lsr r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sp, r0, lsl r9 │ │ │ │ - ldrdeq r5, [r0], r8 @ │ │ │ │ - addeq sp, r7, ip, ror #12 │ │ │ │ - addeq ip, sl, r8, lsr r7 │ │ │ │ + adceq r5, r0, r8, asr #19 │ │ │ │ + addeq sp, r7, ip, asr r6 │ │ │ │ + addeq ip, sl, r8, lsr #14 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq sp, ip, r8, r1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r5, r0, ip, ror #9 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq ip, r8, r4, asr #3 │ │ │ │ - adceq r5, r0, r0, lsr #17 │ │ │ │ - addeq ip, r8, ip, asr r1 │ │ │ │ - ldrdeq ip, [r8], r0 │ │ │ │ + @ instruction: 0x0088c1b4 │ │ │ │ + umlaleq r5, r0, r0, r8 │ │ │ │ + addeq ip, r8, ip, asr #2 │ │ │ │ + addeq ip, r8, r0, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #428] @ 337884 │ │ │ │ ldr r7, [pc, #428] @ 337888 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -190774,156 +190774,156 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #92 @ 0x5c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #388] @ 337890 │ │ │ │ ldr r1, [pc, #388] @ 337894 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r5, #952 @ 0x3b8 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ mov fp, r0 │ │ │ │ bl 381454 │ │ │ │ ldr r3, [pc, #328] @ 337898 │ │ │ │ mov r1, sl │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add r0, r5, #920 @ 0x398 │ │ │ │ str sl, [sp] │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ ldr r2, [pc, #296] @ 33789c │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r5, #752 @ 0x2f0 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ bl 381554 │ │ │ │ ldr r2, [pc, #248] @ 3378a0 │ │ │ │ ldr r1, [pc, #248] @ 3378a4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #224] @ 3378a8 │ │ │ │ mov r3, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl 92db80 │ │ │ │ + bl 92db78 │ │ │ │ ldr r8, [pc, #204] @ 3378ac │ │ │ │ add r4, r5, #968 @ 0x3c8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r5, #1000 @ 0x3e8 │ │ │ │ str r0, [r5, #964] @ 0x3c4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 935c40 │ │ │ │ + bl 935c38 │ │ │ │ cmp r4, r7 │ │ │ │ bne 3377ec │ │ │ │ ldr r1, [pc, #156] @ 3378b0 │ │ │ │ mov r3, #2 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 935c40 │ │ │ │ + bl 935c38 │ │ │ │ ldr r6, [r5, #1004] @ 0x3ec │ │ │ │ ldr r0, [pc, #132] @ 3378b4 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ ldr r4, [pc, #124] @ 3378b8 │ │ │ │ add r5, r5, #1008 @ 0x3f0 │ │ │ │ mov r1, r6 │ │ │ │ cmp r0, r4 │ │ │ │ movcc r3, r0 │ │ │ │ movcs r3, r4 │ │ │ │ strh r3, [r5] │ │ │ │ ldr r0, [pc, #100] @ 3378bc │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ cmp r0, r4 │ │ │ │ movcs r0, r4 │ │ │ │ strh r0, [r5, #2] │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq r5, r0, r4, lsl r8 │ │ │ │ - addeq ip, r8, ip, lsl #2 │ │ │ │ - addeq ip, r8, r0, ror #1 │ │ │ │ + adceq r5, r0, r4, lsl #16 │ │ │ │ + strdeq ip, [r8], ip @ │ │ │ │ + ldrdeq ip, [r8], r0 │ │ │ │ + addeq sl, r8, ip, lsl #28 │ │ │ │ addeq sl, r8, ip, lsl lr │ │ │ │ - addeq sl, r8, ip, lsr #28 │ │ │ │ @ instruction: 0xfffff78c │ │ │ │ adceq pc, sl, r4, lsl #6 │ │ │ │ - addeq sp, r7, ip, ror #7 │ │ │ │ - @ instruction: 0x008ac4b4 │ │ │ │ - addeq r1, fp, ip, lsl #13 │ │ │ │ - umulleq ip, r8, r4, r0 │ │ │ │ - addeq ip, r8, r4, rrx │ │ │ │ + ldrdeq sp, [r7], ip │ │ │ │ + addeq ip, sl, r4, lsr #9 │ │ │ │ + addeq r1, fp, ip, ror r6 │ │ │ │ + addeq ip, r8, r4, lsl #1 │ │ │ │ + addeq ip, r8, r4, asr r0 │ │ │ │ cdpne 0, 8, cr8, cr4, cr0, {0} │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ blpl fe6978c4 <__bss_end__@@Base+0xfd1799ac> │ │ │ │ ldr r0, [pc, #4] @ 3378cc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq pc, sl, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 33792c │ │ │ │ ldr r2, [pc, #68] @ 337930 │ │ │ │ ldr r1, [pc, #68] @ 337934 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #40] @ 337938 │ │ │ │ ldr r1, [pc, #40] @ 33793c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 929f74 │ │ │ │ - umlaleq r5, r0, r8, r6 │ │ │ │ - addeq sp, r7, r0, lsr #5 │ │ │ │ - addeq ip, sl, ip, ror #6 │ │ │ │ + b 929f6c │ │ │ │ + adceq r5, r0, r8, lsl #13 │ │ │ │ + umulleq sp, r7, r0, r2 │ │ │ │ + addeq ip, sl, ip, asr r3 │ │ │ │ adceq pc, sl, r0, lsl #4 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #176] @ 337a08 │ │ │ │ @@ -190933,71 +190933,71 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 337a0c │ │ │ │ ldr r1, [pc, #160] @ 337a10 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #140] @ 337a14 │ │ │ │ ldr r1, [pc, #140] @ 337a18 │ │ │ │ add r4, r4, #32 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #100] @ 337a1c │ │ │ │ ldr r3, [pc, #100] @ 337a20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 381554 │ │ │ │ add r1, r4, #1232 @ 0x4d0 │ │ │ │ add r1, r1, #12 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381454 │ │ │ │ - adceq r5, r0, r0, lsr r6 │ │ │ │ + adceq r5, r0, r0, lsr #12 │ │ │ │ + addeq sl, r8, ip, lsr #23 │ │ │ │ @ instruction: 0x0088abbc │ │ │ │ - addeq sl, r8, ip, asr #23 │ │ │ │ - addeq fp, r8, r8, lsr #30 │ │ │ │ - addeq fp, r8, r4, asr #30 │ │ │ │ + addeq fp, r8, r8, lsl pc │ │ │ │ + addeq fp, r8, r4, lsr pc │ │ │ │ adceq pc, sl, r8, asr r1 @ │ │ │ │ - addeq fp, r8, ip, lsr #30 │ │ │ │ + addeq fp, r8, ip, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #152] @ 337ad4 │ │ │ │ ldr r2, [pc, #152] @ 337ad8 │ │ │ │ ldr r1, [pc, #152] @ 337adc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ mvn r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r0, #928 @ 0x3a0 │ │ │ │ ldr r0, [pc, #104] @ 337ae0 │ │ │ │ strd r0, [r2, #-8] │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ @@ -191018,18 +191018,18 @@ │ │ │ │ bl 27ebf4 │ │ │ │ mov r1, #0 │ │ │ │ add r3, r4, #1232 @ 0x4d0 │ │ │ │ strh r1, [r3, #8] │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c3f4 │ │ │ │ - adceq r5, r0, r8, asr #10 │ │ │ │ - addeq fp, r8, r8, ror #28 │ │ │ │ - addeq fp, r8, r4, lsl #29 │ │ │ │ + b 92c3ec │ │ │ │ + adceq r5, r0, r8, lsr r5 │ │ │ │ + addeq fp, r8, r8, asr lr │ │ │ │ + addeq fp, r8, r4, ror lr │ │ │ │ andeq r1, r0, r4, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr r1, r2, #2 │ │ │ │ ldr ip, [pc, #384] @ 337c80 │ │ │ │ @@ -191091,15 +191091,15 @@ │ │ │ │ orr r2, r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ bics r2, r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -191124,20 +191124,20 @@ │ │ │ │ cmp r3, r6 │ │ │ │ str r2, [r4, #924] @ 0x39c │ │ │ │ orrcc r2, r1, #768 @ 0x300 │ │ │ │ strcc r2, [r4, #924] @ 0x39c │ │ │ │ b 337be0 │ │ │ │ ldr r0, [pc, #20] @ 337c8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 337b2c │ │ │ │ strdeq r1, [sp, -r8] │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - adceq r5, r0, r4, lsr #8 │ │ │ │ - addeq fp, r8, r0, lsl #25 │ │ │ │ + adceq r5, r0, r4, lsl r4 │ │ │ │ + addeq fp, r8, r0, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r2, #2 │ │ │ │ ldr lr, [pc, #728] @ 337f84 │ │ │ │ orr ip, ip, r3, lsl #30 │ │ │ │ @@ -191164,15 +191164,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #636] @ 337f90 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ tst r3, #16 │ │ │ │ beq 337df0 │ │ │ │ ldr r3, [pc, #604] @ 337f8c │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -191190,15 +191190,15 @@ │ │ │ │ orrhi r2, r0, #768 @ 0x300 │ │ │ │ strhi r2, [r4, #924] @ 0x39c │ │ │ │ bics r2, r2, ip │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ movne r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ moveq r1, #0 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr ip, [r4, #928] @ 0x3a0 │ │ │ │ bic r0, r0, r1 │ │ │ │ add r5, r4, #1232 @ 0x4d0 │ │ │ │ b 337d4c │ │ │ │ lsl ip, r1, #22 │ │ │ │ @@ -191265,28 +191265,28 @@ │ │ │ │ bics ip, r0, ip │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r2, #8] │ │ │ │ movne r1, #1 │ │ │ │ str r0, [r4, #924] @ 0x39c │ │ │ │ moveq r1, #0 │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr ip, [r4, #928] @ 0x3a0 │ │ │ │ b 337d4c │ │ │ │ ldr r3, [pc, #196] @ 337f8c │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 337d3c │ │ │ │ ldr r0, [pc, #188] @ 337f98 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 337d3c │ │ │ │ ldr r0, [pc, #172] @ 337f9c │ │ │ │ add r0, pc, r0 │ │ │ │ b 337ee0 │ │ │ │ add r2, r6, #476 @ 0x1dc │ │ │ │ lsl r2, r2, #1 │ │ │ │ strh r1, [r4, r2] │ │ │ │ @@ -191314,26 +191314,26 @@ │ │ │ │ orrhi r3, r0, #768 @ 0x300 │ │ │ │ bics ip, r3, ip │ │ │ │ strh r1, [r2, #8] │ │ │ │ str r3, [r4, #924] @ 0x39c │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr ip, [r4, #928] @ 0x3a0 │ │ │ │ b 337d4c │ │ │ │ tsteq sp, ip, asr #2 │ │ │ │ - adceq r5, r0, fp, lsr #5 │ │ │ │ + umlaleq r5, r0, fp, r2 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq fp, r8, r0, lsl ip │ │ │ │ + addeq fp, r8, r0, lsl #24 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x0088babc │ │ │ │ - addeq fp, r8, r8, ror #20 │ │ │ │ + addeq fp, r8, ip, lsr #21 │ │ │ │ + addeq fp, r8, r8, asr sl │ │ │ │ │ │ │ │ 00337fa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #104] @ 338020 │ │ │ │ @@ -191361,17 +191361,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 33802c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq fp, ip, asr #22 │ │ │ │ - adceq r4, r0, r8, lsr #31 │ │ │ │ + umlaleq r4, r0, r8, pc @ │ │ │ │ + addeq fp, r8, r4, ror #19 │ │ │ │ strdeq fp, [r8], r4 │ │ │ │ - addeq fp, r8, r4, lsl #20 │ │ │ │ │ │ │ │ 00338030 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #100] @ 3380ac │ │ │ │ @@ -191398,17 +191398,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011bdabc │ │ │ │ - adceq r4, r0, r0, lsr #30 │ │ │ │ + adceq r4, r0, r0, lsl pc │ │ │ │ + addeq fp, r8, ip, asr r9 │ │ │ │ addeq fp, r8, ip, ror #18 │ │ │ │ - addeq fp, r8, ip, ror r9 │ │ │ │ │ │ │ │ 003380bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #140] @ 338160 │ │ │ │ @@ -191445,17 +191445,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #20] @ 33816c │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 27d5a4 │ │ │ │ tsteq fp, r0, lsr sl │ │ │ │ - addeq fp, r8, ip, asr r9 │ │ │ │ - addeq fp, r8, r8, asr r9 │ │ │ │ - addeq fp, r8, r0, lsr #18 │ │ │ │ + addeq fp, r8, ip, asr #18 │ │ │ │ + addeq fp, r8, r8, asr #18 │ │ │ │ + addeq fp, r8, r0, lsl r9 │ │ │ │ │ │ │ │ 00338170 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #156] @ 338224 │ │ │ │ @@ -191486,27 +191486,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #48] @ 33822c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ bl 3380bc │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ ldr r0, [pc, #24] @ 338230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ tsteq fp, ip, ror r9 │ │ │ │ tsteq fp, r0, lsr r9 │ │ │ │ - addeq fp, r8, r8, lsl #18 │ │ │ │ - addeq fp, r8, ip, asr #17 │ │ │ │ + strdeq fp, [r8], r8 │ │ │ │ + @ instruction: 0x0088b8bc │ │ │ │ │ │ │ │ 00338234 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 338410 │ │ │ │ @@ -191515,23 +191515,23 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 934c24 │ │ │ │ + bl 934c1c │ │ │ │ ldr r1, [pc, #420] @ 33841c │ │ │ │ ldr r7, [pc, #420] @ 338420 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 934c24 │ │ │ │ + bl 934c1c │ │ │ │ cmp r5, #0 │ │ │ │ beq 33839c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 33832c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -191541,49 +191541,49 @@ │ │ │ │ ldr r1, [pc, #364] @ 33842c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #348] @ 338430 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 338370 │ │ │ │ - bl 929544 │ │ │ │ + bl 92953c │ │ │ │ ldr r3, [pc, #320] @ 338434 │ │ │ │ ldr r1, [pc, #320] @ 338438 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927ba8 │ │ │ │ + bl 927ba0 │ │ │ │ ldr r3, [pc, #300] @ 33843c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9299d8 │ │ │ │ + b 9299d0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3383bc │ │ │ │ ldr r3, [pc, #260] @ 338440 │ │ │ │ ldr r2, [pc, #260] @ 338444 │ │ │ │ ldr r1, [pc, #260] @ 338448 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #212] @ 338430 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 3382e8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3383ec │ │ │ │ @@ -191602,53 +191602,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #140] @ 338450 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ ldr r0, [pc, #120] @ 338454 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ ldr r3, [pc, #100] @ 338458 │ │ │ │ ldr r1, [pc, #100] @ 33845c │ │ │ │ ldr r0, [pc, #100] @ 338460 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r7, r5, ip, ror #1 │ │ │ │ + ldrsbeq r7, [r5], ip │ │ │ │ tsteq fp, ip, lsr #17 │ │ │ │ - addeq fp, r8, r8, asr #17 │ │ │ │ - addeq r7, ip, ip, asr #7 │ │ │ │ + @ instruction: 0x0088b8b8 │ │ │ │ + @ instruction: 0x008c73bc │ │ │ │ tsteq sp, ip, ror fp │ │ │ │ - strdeq r4, [r0], r8 @ │ │ │ │ - addeq ip, r7, ip, asr #17 │ │ │ │ - addeq r3, sp, r8, asr #23 │ │ │ │ + adceq r4, r0, r8, ror #25 │ │ │ │ + @ instruction: 0x0087c8bc │ │ │ │ + @ instruction: 0x008d3bb8 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ tsteq fp, ip, lsl #16 │ │ │ │ - strdeq r4, [r8], r0 │ │ │ │ + addeq r4, r8, r0, ror #29 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - adceq r4, r0, r4, ror ip │ │ │ │ - addeq ip, r7, r4, asr #16 │ │ │ │ - addeq r3, sp, r0, asr #22 │ │ │ │ + adceq r4, r0, r4, ror #24 │ │ │ │ + addeq ip, r7, r4, lsr r8 │ │ │ │ + addeq r3, sp, r0, lsr fp │ │ │ │ tsteq fp, ip, ror r7 │ │ │ │ - addeq fp, r8, r4, ror #14 │ │ │ │ - addeq fp, r8, ip, ror #14 │ │ │ │ - @ instruction: 0x00a04bbc │ │ │ │ - addeq fp, r8, r8, lsl #12 │ │ │ │ - addeq fp, r8, r8, ror #14 │ │ │ │ + addeq fp, r8, r4, asr r7 │ │ │ │ + addeq fp, r8, ip, asr r7 │ │ │ │ + adceq r4, r0, ip, lsr #23 │ │ │ │ + strdeq fp, [r8], r8 │ │ │ │ + addeq fp, r8, r8, asr r7 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -191657,15 +191657,15 @@ │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 3384cc │ │ │ │ cmp r5, #2 │ │ │ │ beq 33858c │ │ │ │ cmp r5, #4 │ │ │ │ beq 338508 │ │ │ │ @@ -191855,39 +191855,39 @@ │ │ │ │ ldr r0, [r6, #1760] @ 0x6e0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r4, r0, ip, lsl #22 │ │ │ │ + strdeq r4, [r0], ip @ │ │ │ │ andeq r0, r1, r1 │ │ │ │ andne r1, r0, r0 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ - umlaleq r4, r0, r9, sl │ │ │ │ + adceq r4, r0, r9, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 338810 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ ldr r3, [pc, #32] @ 338814 │ │ │ │ ldr r1, [pc, #32] @ 338818 │ │ │ │ ldr r0, [pc, #32] @ 33881c │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 338030 │ │ │ │ adceq lr, sl, r4, asr #7 │ │ │ │ - addeq fp, r8, r4, ror r3 │ │ │ │ - addeq fp, r8, r8, ror r3 │ │ │ │ - umulleq fp, r8, r0, r3 │ │ │ │ + addeq fp, r8, r4, ror #6 │ │ │ │ + addeq fp, r8, r8, ror #6 │ │ │ │ + addeq fp, r8, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 3389dc │ │ │ │ mov r3, r2 │ │ │ │ @@ -191993,15 +191993,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [ip, #11] │ │ │ │ tst r3, #16 │ │ │ │ bne 33891c │ │ │ │ b 338988 │ │ │ │ @ instruction: 0x010d05b8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq r4, [r0], r4 @ │ │ │ │ + adceq r4, r0, r4, ror #15 │ │ │ │ tsteq sp, r8, lsr #10 │ │ │ │ smlatbeq sp, r0, r4, r0 │ │ │ │ tsteq sp, ip, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -192103,20 +192103,20 @@ │ │ │ │ bl 653d78 │ │ │ │ str r5, [r4, #2108] @ 0x83c │ │ │ │ b 338a94 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatteq sp, ip, r3, r0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - addeq fp, r8, r0, lsr r1 │ │ │ │ + addeq fp, r8, r0, lsr #2 │ │ │ │ tsteq sp, r0, ror #6 │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ - addeq fp, r8, r4, lsl #1 │ │ │ │ + addeq fp, r8, r4, ror r0 │ │ │ │ andeq r1, r0, r8, lsr r0 │ │ │ │ - addeq fp, r8, ip, asr r0 │ │ │ │ + addeq fp, r8, ip, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #1888 @ 0x760 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -192152,25 +192152,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 338d10 │ │ │ │ ldr r1, [pc, #192] @ 338d14 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #172] @ 338d18 │ │ │ │ ldr r1, [pc, #172] @ 338d1c │ │ │ │ add r5, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #140] @ 338d20 │ │ │ │ ldr r1, [pc, #140] @ 338d24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [pc, #128] @ 338d28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -192188,29 +192188,29 @@ │ │ │ │ ldr r1, [pc, #92] @ 338d38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r1, [pc, #64] @ 338d3c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 929f74 │ │ │ │ - adceq r4, r0, r4, lsl r4 │ │ │ │ - addeq fp, r7, r4, asr #30 │ │ │ │ - addeq fp, sl, ip │ │ │ │ - addeq sl, r8, r4, lsr r1 │ │ │ │ - addeq r1, r8, r8, asr fp │ │ │ │ + b 929f6c │ │ │ │ + adceq r4, r0, r4, lsl #8 │ │ │ │ + addeq fp, r7, r4, lsr pc │ │ │ │ + strdeq sl, [sl], ip │ │ │ │ + addeq sl, r8, r4, lsr #2 │ │ │ │ + addeq r1, r8, r8, asr #22 │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ - ldrdeq sl, [r8], r4 │ │ │ │ + addeq sl, r8, r4, asr #29 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ adceq sp, sl, r0, ror #29 │ │ │ │ ldrcs r8, [r5], #-134 @ 0xffffff7a │ │ │ │ tsteq r8, r0, asr lr │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -192219,15 +192219,15 @@ │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 338d94 │ │ │ │ cmp r6, #2 │ │ │ │ beq 338dd4 │ │ │ │ cmp r6, #4 │ │ │ │ beq 338db0 │ │ │ │ @@ -192282,16 +192282,16 @@ │ │ │ │ b 656550 │ │ │ │ ldr r1, [pc, #16] @ 338e68 │ │ │ │ ldr r0, [pc, #16] @ 338e6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ b 65285c │ │ │ │ - addeq sl, r8, ip, asr sp │ │ │ │ - addeq sl, r8, r8, lsr sp │ │ │ │ + addeq sl, r8, ip, asr #26 │ │ │ │ + addeq sl, r8, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r5, [r1] │ │ │ │ @@ -192348,29 +192348,29 @@ │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ add r6, sp, #52 @ 0x34 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [r7, #4] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r8, [sp, #56] @ 0x38 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 8ef8bc │ │ │ │ + bl 8ef8b4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r2, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r2, [pc, #80] @ 339018 │ │ │ │ str r3, [r4, #16] │ │ │ │ @@ -192402,15 +192402,15 @@ │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -192719,15 +192719,15 @@ │ │ │ │ strb r9, [r7, #-24] @ 0xffffffe8 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ sub r2, r7, #20 │ │ │ │ sub r3, r7, #36 @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strb r9, [r7, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub r2, r7, #12 │ │ │ │ @@ -192735,15 +192735,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, fp │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 8ef8bc │ │ │ │ + bl 8ef8b4 │ │ │ │ subs r6, r6, r4 │ │ │ │ add fp, fp, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ bne 3394f4 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ str fp, [r5, #16] │ │ │ │ @@ -192827,30 +192827,30 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ movcc r9, r4 │ │ │ │ movcs r9, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #12 │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8ef8bc │ │ │ │ + bl 8ef8b4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [r3, #2108] @ 0x83c │ │ │ │ mov r2, r9 │ │ │ │ bl 655efc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3397cc │ │ │ │ @@ -193113,16 +193113,16 @@ │ │ │ │ bl 27ebf4 │ │ │ │ b 339a54 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatteq ip, r4, r5, pc @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tstpeq ip, ip, asr r4 @ p-variant is OBSOLETE │ │ │ │ tstpeq ip, r0, asr r3 @ p-variant is OBSOLETE │ │ │ │ - addeq sl, r8, r0, lsl r1 │ │ │ │ - addeq sl, r8, r0, asr #1 │ │ │ │ + addeq sl, r8, r0, lsl #2 │ │ │ │ + strheq sl, [r8], r0 │ │ │ │ smlatteq ip, ip, r2, pc @ │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 3397f4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 3397f4 │ │ │ │ @@ -193197,15 +193197,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #2104] @ 0x838 │ │ │ │ mov r0, r5 │ │ │ │ bl 655828 │ │ │ │ ldr r1, [r4, #2108] @ 0x83c │ │ │ │ mov r0, r5 │ │ │ │ @@ -193213,17 +193213,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #2112] @ 0x840 │ │ │ │ bl 655828 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 656dc8 │ │ │ │ - @ instruction: 0x00a033b8 │ │ │ │ - addeq r9, r8, r0, ror pc │ │ │ │ - addeq r9, r8, r0, asr #29 │ │ │ │ + adceq r3, r0, r8, lsr #7 │ │ │ │ + addeq r9, r8, r0, ror #30 │ │ │ │ + @ instruction: 0x00889eb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #268] @ 339e24 │ │ │ │ ldr r3, [pc, #268] @ 339e28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -193311,32 +193311,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1776 @ 0x6f0 │ │ │ │ bl 338e70 │ │ │ │ add r1, r4, #1792 @ 0x700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 338e70 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #1824 @ 0x720 │ │ │ │ bl 338e70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 339d00 │ │ │ │ - strdeq r3, [r0], r0 @ │ │ │ │ - addeq r9, r8, r8, lsr #27 │ │ │ │ - strdeq r9, [r8], r8 │ │ │ │ + adceq r3, r0, r0, ror #3 │ │ │ │ + umulleq r9, r8, r8, sp │ │ │ │ + addeq r9, r8, r8, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #380] @ 33a058 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #376] @ 33a05c │ │ │ │ @@ -193344,15 +193344,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r6, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [pc, #332] @ 33a064 │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 656d14 │ │ │ │ @@ -193395,27 +193395,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, fp, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldr r3, [pc, #152] @ 33a070 │ │ │ │ add r2, fp, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r4, #2432 @ 0x980 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 519198 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r7 │ │ │ │ @@ -193426,27 +193426,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 33a078 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 339e44 │ │ │ │ - adceq r3, r0, ip, ror #2 │ │ │ │ - addeq r9, r8, r4, lsr #26 │ │ │ │ - addeq r9, r8, r8, ror ip │ │ │ │ - addeq r9, r8, ip, ror ip │ │ │ │ + adceq r3, r0, ip, asr r1 │ │ │ │ + addeq r9, r8, r4, lsl sp │ │ │ │ + addeq r9, r8, r8, ror #24 │ │ │ │ + addeq r9, r8, ip, ror #24 │ │ │ │ adceq ip, sl, r4, lsl #24 │ │ │ │ - addeq r9, r8, ip, ror ip │ │ │ │ - addeq r9, r8, r8, asr ip │ │ │ │ - addeq sl, r7, r0, ror #22 │ │ │ │ - addeq r9, sl, ip, lsr #24 │ │ │ │ + addeq r9, r8, ip, ror #24 │ │ │ │ + addeq r9, r8, r8, asr #24 │ │ │ │ + addeq sl, r7, r0, asr fp │ │ │ │ + addeq r9, sl, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #280] @ 33a1ac │ │ │ │ add r5, r0, #1872 @ 0x750 │ │ │ │ ldr r1, [pc, #276] @ 33a1b0 │ │ │ │ @@ -193539,15 +193539,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 33a238 │ │ │ │ cmp r5, #2 │ │ │ │ beq 33a288 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -193852,20 +193852,20 @@ │ │ │ │ andeq r0, r5, r5 │ │ │ │ andeq r0, r0, r5, lsl r4 │ │ │ │ smlabbeq ip, ip, r9, lr │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ tsteq ip, r0, asr #18 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - addeq r9, r8, r0, asr r6 │ │ │ │ + addeq r9, r8, r0, asr #12 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ - strdeq r9, [r8], ip │ │ │ │ + addeq r9, r8, ip, ror #11 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ - addeq r9, r8, r8, asr #11 │ │ │ │ + @ instruction: 0x008895b8 │ │ │ │ ldrdeq lr, [ip, -r0] │ │ │ │ andeq r8, r0, pc, lsl #30 │ │ │ │ @ instruction: 0x010ce794 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ ldr ip, [pc, #56] @ 33a758 │ │ │ │ lsr r0, r0, #12 │ │ │ │ lsr r1, r1, #12 │ │ │ │ @@ -193878,33 +193878,33 @@ │ │ │ │ str r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - strdeq r2, [r0], r0 @ │ │ │ │ + adceq r2, r0, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 33a7c4 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ and r1, ip, r1, lsr #16 │ │ │ │ and r4, ip, r0, lsr #16 │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, #64] @ 33a7c8 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ add r1, r4, #2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [pc, #36] @ 33a7c8 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ str r0, [r5] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -193913,28 +193913,28 @@ │ │ │ │ andseq r8, r5, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 33a80c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ ldr r3, [pc, #32] @ 33a810 │ │ │ │ ldr r1, [pc, #32] @ 33a814 │ │ │ │ ldr r0, [pc, #32] @ 33a818 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 338030 │ │ │ │ adceq ip, sl, r4, asr #9 │ │ │ │ - addeq r9, r8, r0, asr #9 │ │ │ │ - addeq r9, r8, r4, asr #9 │ │ │ │ - ldrdeq r9, [r8], r8 │ │ │ │ + @ instruction: 0x008894b0 │ │ │ │ + @ instruction: 0x008894b4 │ │ │ │ + addeq r9, r8, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, #1 │ │ │ │ @@ -194167,28 +194167,28 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r7, sl} │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 33acbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 33a9e8 │ │ │ │ ldr r3, [pc, #156] @ 33acc0 │ │ │ │ ldr r2, [pc, #156] @ 33acc4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ @@ -194202,39 +194202,39 @@ │ │ │ │ b 33aa54 │ │ │ │ ldr r0, [pc, #112] @ 33acc8 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 33a9e8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r0, lsr r5 │ │ │ │ tsteq ip, r4, lsl r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ adceq ip, sl, r0, lsr #7 │ │ │ │ - addeq r9, r8, r0, ror #7 │ │ │ │ - addeq r9, r8, r8, asr #7 │ │ │ │ - addseq sl, r3, ip, lsl #17 │ │ │ │ - addeq ip, sp, ip, lsl #5 │ │ │ │ + ldrdeq r9, [r8], r0 │ │ │ │ + @ instruction: 0x008893b8 │ │ │ │ + addseq sl, r3, ip, ror r8 │ │ │ │ + addeq ip, sp, ip, ror r2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - @ instruction: 0x008892bc │ │ │ │ + addeq r9, r8, ip, lsr #5 │ │ │ │ andeq r1, r0, r0, lsr #3 │ │ │ │ tsteq ip, r0, ror #6 │ │ │ │ - umulleq r9, r8, r0, r1 │ │ │ │ + addeq r9, r8, r0, lsl #3 │ │ │ │ andeq r1, r0, ip, asr r0 │ │ │ │ andeq r5, r0, r8, asr r2 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - strdeq r9, [r8], ip │ │ │ │ + addeq r9, r8, ip, ror #1 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ - addeq r9, r8, r8, asr #2 │ │ │ │ - strdeq r9, [r8], r0 │ │ │ │ + addeq r9, r8, r8, lsr r1 │ │ │ │ + addeq r9, r8, r0, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r6, r0, #1984 @ 0x7c0 │ │ │ │ add r4, r6, #4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -194368,24 +194368,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 33b1e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 33adf4 │ │ │ │ add r4, r0, #1968 @ 0x7b0 │ │ │ │ mov r6, #2 │ │ │ │ ldr r3, [pc, #660] @ 33b1d4 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -194434,24 +194434,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 33b1ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 33adf4 │ │ │ │ ldr r3, [pc, #432] @ 33b1f0 │ │ │ │ adds r2, r2, r3 │ │ │ │ sbc r3, r3, r3 │ │ │ │ lsr r2, r2, #3 │ │ │ │ orr r2, r2, r3, lsl #29 │ │ │ │ @@ -194507,69 +194507,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 33b1f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 33af50 │ │ │ │ ldr r0, [pc, #156] @ 33b1fc │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 33adf4 │ │ │ │ ldr r0, [pc, #128] @ 33b200 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 33af50 │ │ │ │ ldr r0, [pc, #104] @ 33b204 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 33adf4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ qaddeq lr, ip, ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq ip, r8, asr #32 │ │ │ │ - @ instruction: 0x00a022b8 │ │ │ │ + adceq r2, r0, r8, lsr #5 │ │ │ │ mrseq lr, (UNDEF: 12) │ │ │ │ - adceq r2, r0, sl, ror #4 │ │ │ │ + adceq r2, r0, sl, asr r2 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, ip, lsl sl │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r8, r8, ip, ror #29 │ │ │ │ + ldrdeq r8, [r8], ip │ │ │ │ andeq r3, r0, r8, lsl #25 │ │ │ │ - addeq r8, r8, r0, ror #26 │ │ │ │ + addeq r8, r8, r0, asr sp │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addeq r8, r8, ip, lsr sp │ │ │ │ - strdeq r8, [r8], r0 │ │ │ │ - addeq r8, r8, ip, lsr sp │ │ │ │ - addeq r8, r8, r4, lsr ip │ │ │ │ + addeq r8, r8, ip, lsr #26 │ │ │ │ + addeq r8, r8, r0, ror #25 │ │ │ │ + addeq r8, r8, ip, lsr #26 │ │ │ │ + addeq r8, r8, r4, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #228] @ 33b304 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #224] @ 33b308 │ │ │ │ @@ -194577,15 +194577,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #192] @ 33b310 │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ @@ -194615,28 +194615,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #148 @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 519198 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33a81c │ │ │ │ - adceq r1, r0, ip, ror #29 │ │ │ │ - @ instruction: 0x00888cb4 │ │ │ │ - addeq r8, r8, r0, lsl #21 │ │ │ │ - addeq r8, r8, r8, lsl #21 │ │ │ │ + ldrdeq r1, [r0], ip @ │ │ │ │ + addeq r8, r8, r4, lsr #25 │ │ │ │ + addeq r8, r8, r0, ror sl │ │ │ │ + addeq r8, r8, r8, ror sl │ │ │ │ adceq fp, sl, r4, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 33b404 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -194645,25 +194645,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 33b408 │ │ │ │ ldr r1, [pc, #196] @ 33b40c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #176] @ 33b410 │ │ │ │ ldr r1, [pc, #176] @ 33b414 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #144] @ 33b418 │ │ │ │ ldr r2, [pc, #144] @ 33b41c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #136] @ 33b420 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #132] @ 33b424 │ │ │ │ @@ -194681,34 +194681,34 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r1, [pc, #72] @ 33b438 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9281d0 │ │ │ │ - adceq r1, r0, r4, ror #27 │ │ │ │ - addeq r9, r7, r0, asr r8 │ │ │ │ - addeq r8, sl, r8, lsl r9 │ │ │ │ - addeq r7, r8, r0, asr #20 │ │ │ │ - addeq pc, r7, r4, ror #8 │ │ │ │ + b 9281c8 │ │ │ │ + ldrdeq r1, [r0], r4 @ │ │ │ │ + addeq r9, r7, r0, asr #16 │ │ │ │ + addeq r8, sl, r8, lsl #18 │ │ │ │ + addeq r7, r8, r0, lsr sl │ │ │ │ + addeq pc, r7, r4, asr r4 @ │ │ │ │ @ instruction: 0x000008bc │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andpl r1, r0, r4, ror r2 │ │ │ │ mcrrmi 9, 4, r4, ip, cr2 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ adceq fp, sl, r4, ror #17 │ │ │ │ - strdeq r8, [r8], r4 │ │ │ │ + addeq r8, r8, r4, ror #17 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ @ instruction: 0x01083b98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-176] @ 0xffffff50 │ │ │ │ @@ -194809,29 +194809,29 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ sub ip, r5, #48 @ 0x30 │ │ │ │ movcc r6, r4 │ │ │ │ movcs r6, #4096 @ 0x1000 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r3, r5, #24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 8ef8bc │ │ │ │ + bl 8ef8b4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ bl 655efc │ │ │ │ cmp r0, #0 │ │ │ │ bne 33b5a0 │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ @@ -194911,15 +194911,15 @@ │ │ │ │ strb r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldm r7, {r0, r1} │ │ │ │ sub r2, r5, #32 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #24 │ │ │ │ @@ -194927,15 +194927,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ asr r2, r6, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 8ef8bc │ │ │ │ + bl 8ef8b4 │ │ │ │ subs r4, r4, r6 │ │ │ │ add sl, sl, r6 │ │ │ │ add r9, r9, r6 │ │ │ │ beq 33b7f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ movcc r2, r4 │ │ │ │ @@ -194995,23 +194995,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 33ba1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 33b824 │ │ │ │ ldr r3, [pc, #292] @ 33ba20 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33b6e0 │ │ │ │ @@ -195034,64 +195034,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 33ba24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 33b6e0 │ │ │ │ mov r9, r4 │ │ │ │ b 33b648 │ │ │ │ ldr r0, [pc, #112] @ 33ba28 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 33b6e0 │ │ │ │ ldr r0, [pc, #72] @ 33ba2c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 33b824 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq ip, ip, r9, sp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq ip, ip, asr #18 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq ip, r4, lsl r7 │ │ │ │ + addeq r8, r8, r4, lsl r7 │ │ │ │ addeq r8, r8, r4, lsr #14 │ │ │ │ - addeq r8, r8, r4, lsr r7 │ │ │ │ andeq r2, r0, ip, ror #18 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r8, r8, r4, lsl r6 │ │ │ │ + addeq r8, r8, r4, lsl #12 │ │ │ │ andeq r6, r0, ip, lsl #18 │ │ │ │ - addeq r8, r8, ip, ror #11 │ │ │ │ - addeq r8, r8, r8, lsr r6 │ │ │ │ - addeq r8, r8, r4, asr r5 │ │ │ │ + ldrdeq r8, [r8], ip │ │ │ │ + addeq r8, r8, r8, lsr #12 │ │ │ │ + addeq r8, r8, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #372] @ 33bbbc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #368] @ 33bbc0 │ │ │ │ @@ -195212,36 +195212,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 33a81c │ │ │ │ - adceq r1, r0, r0, lsl #10 │ │ │ │ - addeq r8, r8, r8, asr #5 │ │ │ │ - umulleq r8, r8, r4, r0 @ │ │ │ │ + strdeq r1, [r0], r0 @ │ │ │ │ + @ instruction: 0x008882b8 │ │ │ │ + addeq r8, r8, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 33bcc4 │ │ │ │ ldr r2, [pc, #96] @ 33bcc8 │ │ │ │ ldr r1, [pc, #96] @ 33bccc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #1988] @ 0x7c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 653d78 │ │ │ │ ldr r1, [r4, #1992] @ 0x7c8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -195249,17 +195249,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #1996] @ 0x7cc │ │ │ │ bl 655828 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 656dc8 │ │ │ │ - adceq r1, r0, ip, lsr #9 │ │ │ │ - addeq r8, r8, r4, ror r2 │ │ │ │ - addeq r8, r8, r8, lsr r0 │ │ │ │ + umlaleq r1, r0, ip, r4 │ │ │ │ + addeq r8, r8, r4, ror #4 │ │ │ │ + addeq r8, r8, r8, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r3, r2, #48 @ 0x30 │ │ │ │ ldr lr, [pc, #1448] @ 33c298 │ │ │ │ @@ -195361,24 +195361,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 33c2c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 33bd84 │ │ │ │ lsr r2, r2, #3 │ │ │ │ rsb r2, r2, #388 @ 0x184 │ │ │ │ add r2, r2, #2 │ │ │ │ and r2, r2, #20 │ │ │ │ lsr r3, r2, #1 │ │ │ │ add r3, r3, r2, lsr #2 │ │ │ │ @@ -195447,23 +195447,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #732] @ 33c2d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 33bd84 │ │ │ │ tst r4, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #2004] @ 0x7d4 │ │ │ │ and ip, r4, #1024 @ 0x400 │ │ │ │ and r3, r4, #512 @ 0x200 │ │ │ │ beq 33c080 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -195561,23 +195561,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 33c2e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 33bd84 │ │ │ │ cmp ip, #0 │ │ │ │ beq 33c02c │ │ │ │ b 33c0e4 │ │ │ │ ldr r2, [pc, #268] @ 33c2ec │ │ │ │ ldr r3, [pc, #184] @ 33c29c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -195589,15 +195589,15 @@ │ │ │ │ bne 33c110 │ │ │ │ ldr r0, [pc, #236] @ 33c2f0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r2, [pc, #212] @ 33c2f4 │ │ │ │ ldr r3, [pc, #120] @ 33c29c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195606,15 +195606,15 @@ │ │ │ │ ldr r0, [pc, #180] @ 33c2f8 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r2, [pc, #152] @ 33c2fc │ │ │ │ ldr r3, [pc, #52] @ 33c29c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195625,128 +195625,128 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ b 33c250 │ │ │ │ tsteq ip, r8, lsl #2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ strdeq sp, [ip, -r4] │ │ │ │ - adceq r1, r0, r8, lsr #7 │ │ │ │ + umlaleq r1, r0, r8, r3 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq ip, r0, ror r0 │ │ │ │ - adceq r1, r0, r1, lsr r3 │ │ │ │ + adceq r1, r0, r1, lsr #6 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r3, r0, ip, lsl #27 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r8, r8, r0, lsr #5 │ │ │ │ + umulleq r8, r8, r0, r2 @ │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x00003db4 │ │ │ │ - addeq r8, r8, r4, rrx │ │ │ │ + addeq r8, r8, r4, asr r0 │ │ │ │ smlatbeq ip, ip, sp, ip │ │ │ │ tsteq ip, r0, lsl sp │ │ │ │ andeq r4, r0, r4, ror r1 │ │ │ │ - addeq r7, r8, r0, lsr #30 │ │ │ │ + addeq r7, r8, r0, lsl pc │ │ │ │ tsteq ip, ip, lsl ip │ │ │ │ - addeq r7, r8, r4, lsl pc │ │ │ │ + addeq r7, r8, r4, lsl #30 │ │ │ │ ldrdeq ip, [ip, -ip] │ │ │ │ - addeq r7, r8, r4, asr #30 │ │ │ │ + addeq r7, r8, r4, lsr pc │ │ │ │ @ instruction: 0x010ccb98 │ │ │ │ - addeq r7, r8, ip, lsl lr │ │ │ │ + addeq r7, r8, ip, lsl #28 │ │ │ │ ldr r3, [r0, #1888] @ 0x760 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r0, #1888] @ 0x760 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #72] @ 33c380 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ ldr r2, [pc, #28] @ 33c384 │ │ │ │ ldr r1, [pc, #28] @ 33c388 │ │ │ │ ldr r0, [pc, #28] @ 33c38c │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 337fa0 │ │ │ │ umlaleq sl, sl, ip, sl @ │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ - umulleq r7, r8, r4, lr │ │ │ │ - addeq r7, r8, r0, lsr #29 │ │ │ │ + addeq r7, r8, r4, lsl #29 │ │ │ │ + umulleq r7, r8, r0, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 33c458 │ │ │ │ ldr r2, [pc, #176] @ 33c45c │ │ │ │ ldr r1, [pc, #176] @ 33c460 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #144] @ 33c464 │ │ │ │ ldr r1, [pc, #144] @ 33c468 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #112] @ 33c46c │ │ │ │ ldr r2, [pc, #112] @ 33c470 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #108] @ 33c474 │ │ │ │ ldr ip, [pc, #108] @ 33c478 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #96] @ 33c47c │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh ip, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #76] @ 33c480 │ │ │ │ ldr r1, [pc, #76] @ 33c484 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9281d0 │ │ │ │ - adceq r0, r0, r0, lsr #27 │ │ │ │ - ldrdeq r8, [r7], ip │ │ │ │ - addeq r7, sl, r8, lsr #17 │ │ │ │ - addeq r6, r8, ip, asr #19 │ │ │ │ - strdeq lr, [r7], r0 │ │ │ │ + b 9281c8 │ │ │ │ + umlaleq r0, r0, r0, sp @ │ │ │ │ + addeq r8, r7, ip, asr #15 │ │ │ │ + umulleq r7, sl, r8, r8 │ │ │ │ + @ instruction: 0x008869bc │ │ │ │ + addeq lr, r7, r0, ror #7 │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ umlaleq sl, sl, ip, r9 @ │ │ │ │ smlabbeq r8, ip, lr, r2 │ │ │ │ @@ -195879,47 +195879,47 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ bl 27ef48 <__fprintf_chk@plt> │ │ │ │ b 33c5d0 │ │ │ │ tsteq ip, r8, lsr #18 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - ldrdeq r7, [r8], r4 │ │ │ │ - addeq r7, r8, ip, lsr #25 │ │ │ │ - adceq r0, r0, r0, asr #23 │ │ │ │ - addeq r7, r8, r4, lsl #25 │ │ │ │ - adceq r0, r0, r8, asr fp │ │ │ │ - addeq pc, ip, r0, lsl #26 │ │ │ │ - addeq r7, r8, ip, lsl ip │ │ │ │ - strdeq r7, [r8], r0 │ │ │ │ - addeq pc, ip, r8, lsl #25 │ │ │ │ - ldrdeq r0, [r0], r4 @ │ │ │ │ - umulleq r7, r8, r8, fp │ │ │ │ + addeq r7, r8, r4, asr #25 │ │ │ │ + umulleq r7, r8, ip, ip │ │ │ │ + @ instruction: 0x00a00bb0 │ │ │ │ + addeq r7, r8, r4, ror ip │ │ │ │ + adceq r0, r0, r8, asr #22 │ │ │ │ + strdeq pc, [ip], r0 │ │ │ │ + addeq r7, r8, ip, lsl #24 │ │ │ │ + addeq r7, r8, r0, ror #23 │ │ │ │ + addeq pc, ip, r8, ror ip @ │ │ │ │ + adceq r0, r0, r4, asr #21 │ │ │ │ + addeq r7, r8, r8, lsl #23 │ │ │ │ b 33c488 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r3, [r4, #2824] @ 0xb08 │ │ │ │ ldr r2, [r4, #2828] @ 0xb0c │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc r1, r1, r2 │ │ │ │ adds r2, r3, r3 │ │ │ │ adc ip, r1, r1 │ │ │ │ adds r0, r2, r3 │ │ │ │ adc r1, r1, ip │ │ │ │ lsl r1, r1, #3 │ │ │ │ orr r1, r1, r0, lsr #29 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ str r0, [r4, #1848] @ 0x738 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -195944,20 +195944,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ mov r2, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r9, #0 │ │ │ │ str r9, [sp, #16] │ │ │ │ ldr r8, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ mov r3, #1 │ │ │ │ str r0, [r4, #1744] @ 0x6d0 │ │ │ │ strb r3, [r8, #61] @ 0x3d │ │ │ │ strb r3, [r8, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #2856] @ 0xb28 │ │ │ │ cmp r2, #2 │ │ │ │ beq 33c82c │ │ │ │ @@ -195978,61 +195978,61 @@ │ │ │ │ bne 33c9a4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33c828 │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 33c9ec │ │ │ │ - bl b74ec8 │ │ │ │ + bl b74ec0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ strd r2, [sp] │ │ │ │ add r5, r4, #2304 @ 0x900 │ │ │ │ ldr r2, [pc, #480] @ 33ca24 │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8dcb84 │ │ │ │ + bl 8dcb7c │ │ │ │ ldr r2, [pc, #460] @ 33ca28 │ │ │ │ ldr r3, [pc, #460] @ 33ca2c │ │ │ │ add r8, r4, #2480 @ 0x9b0 │ │ │ │ mov r6, #8192 @ 0x2000 │ │ │ │ mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ add fp, r4, #2640 @ 0xa50 │ │ │ │ ldr r2, [pc, #388] @ 33ca30 │ │ │ │ mov r3, r8 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ strd r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8dd430 │ │ │ │ + bl 8dd428 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 519198 │ │ │ │ ldr ip, [pc, #308] @ 33ca34 │ │ │ │ ldr r2, [pc, #308] @ 33ca38 │ │ │ │ @@ -196040,24 +196040,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #276] @ 33ca40 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 926100 │ │ │ │ + bl 9260f8 │ │ │ │ ldr r2, [pc, #244] @ 33ca44 │ │ │ │ ldr r3, [pc, #244] @ 33ca48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #1820] @ 0x71c │ │ │ │ str r3, [r4, #1824] @ 0x720 │ │ │ │ ldr r2, [pc, #228] @ 33ca4c │ │ │ │ @@ -196079,18 +196079,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #1 │ │ │ │ bne 33c810 │ │ │ │ ldr r1, [pc, #152] @ 33ca50 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b744a4 │ │ │ │ + bl b7449c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ b 33c960 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 33ca54 │ │ │ │ ldr r2, [pc, #120] @ 33ca58 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ @@ -196100,36 +196100,36 @@ │ │ │ │ ldr r0, [pc, #104] @ 33ca64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 33ca68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - strdeq r0, [r0], r8 @ │ │ │ │ + adceq r0, r0, r8, ror #19 │ │ │ │ @ instruction: 0x010cc690 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r7, r8, r0, asr #21 │ │ │ │ - addeq r7, r8, r8, asr #21 │ │ │ │ - addeq r7, r8, ip, lsr #21 │ │ │ │ - adceq sl, sl, r4, ror #10 │ │ │ │ + @ instruction: 0x00887ab0 │ │ │ │ + @ instruction: 0x00887ab8 │ │ │ │ umulleq r7, r8, ip, sl │ │ │ │ - addeq r7, r8, r4, asr sl │ │ │ │ - adceq r0, r0, ip, asr #16 │ │ │ │ - addeq r8, r7, r8, lsl #5 │ │ │ │ - addeq r7, sl, r4, asr r3 │ │ │ │ - strdeq r7, [r8], r4 │ │ │ │ + adceq sl, sl, r4, ror #10 │ │ │ │ + addeq r7, r8, ip, lsl #21 │ │ │ │ + addeq r7, r8, r4, asr #20 │ │ │ │ + adceq r0, r0, ip, lsr r8 │ │ │ │ + addeq r8, r7, r8, ror r2 │ │ │ │ + addeq r7, sl, r4, asr #6 │ │ │ │ + addeq r7, r8, r4, ror #19 │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ andeq r1, r0, r4, lsr #6 │ │ │ │ @ instruction: 0x010cc494 │ │ │ │ - addeq r7, r8, ip, asr #17 │ │ │ │ - umulleq r7, r8, r0, r8 │ │ │ │ + @ instruction: 0x008878bc │ │ │ │ + addeq r7, r8, r0, lsl #17 │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ - adceq r0, r0, r8, asr r7 │ │ │ │ - addeq r7, r8, r0, asr #16 │ │ │ │ - addeq r7, r8, r8, asr #17 │ │ │ │ + adceq r0, r0, r8, asr #14 │ │ │ │ + addeq r7, r8, r0, lsr r8 │ │ │ │ + @ instruction: 0x008878b8 │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ b 33c488 │ │ │ │ b 33c488 │ │ │ │ ldr r3, [r0, #1828] @ 0x724 │ │ │ │ tst r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -196146,42 +196146,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9298a4 │ │ │ │ - adceq r0, r0, r4, lsr #13 │ │ │ │ - ldrdeq r8, [r7], ip │ │ │ │ - addeq r7, sl, r8, lsr #3 │ │ │ │ + b 92989c │ │ │ │ + umlaleq r0, r0, r4, r6 @ │ │ │ │ + addeq r8, r7, ip, asr #1 │ │ │ │ + umulleq r7, sl, r8, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 33cb2c │ │ │ │ ldr r2, [pc, #48] @ 33cb30 │ │ │ │ ldr r1, [pc, #48] @ 33cb34 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 511c9c │ │ │ │ - adceq r0, r0, r0, asr r6 │ │ │ │ - addeq r7, r8, r4, lsr r7 │ │ │ │ - addeq r7, r8, r8, asr #14 │ │ │ │ + adceq r0, r0, r0, asr #12 │ │ │ │ + addeq r7, r8, r4, lsr #14 │ │ │ │ + addeq r7, r8, r8, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #768] @ 33ce54 │ │ │ │ rsbs r2, r6, #380 @ 0x17c │ │ │ │ @@ -196332,15 +196332,15 @@ │ │ │ │ stm sp, {r9, fp} │ │ │ │ bl 27ef48 <__fprintf_chk@plt> │ │ │ │ b 33ccec │ │ │ │ ldr r0, [pc, #212] @ 33ce7c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r2, [r4, #2836] @ 0xb14 │ │ │ │ cmp r2, r9 │ │ │ │ bne 33ccd8 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr r3, [r4, #2844] @ 0xb1c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -196377,26 +196377,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x010cc29c │ │ │ │ strdeq sl, [sl], r4 @ │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x008875b4 │ │ │ │ - addeq r7, r8, ip, lsl #13 │ │ │ │ - addeq r7, r8, ip, lsl r5 │ │ │ │ - addeq r7, r8, r0, lsr #12 │ │ │ │ - addeq r7, r8, ip, asr #9 │ │ │ │ - addeq r7, r8, r0, lsl #12 │ │ │ │ - addeq r7, r8, r0, lsr #11 │ │ │ │ - addeq r7, r8, r8, asr #8 │ │ │ │ - addeq r7, r8, r4, asr r5 │ │ │ │ - adceq r0, r0, r4, lsl r3 │ │ │ │ - strdeq r7, [r8], ip │ │ │ │ - addeq r7, r8, ip, asr r5 │ │ │ │ + addeq r7, r8, r4, lsr #11 │ │ │ │ + addeq r7, r8, ip, ror r6 │ │ │ │ + addeq r7, r8, ip, lsl #10 │ │ │ │ + addeq r7, r8, r0, lsl r6 │ │ │ │ + @ instruction: 0x008874bc │ │ │ │ + strdeq r7, [r8], r0 │ │ │ │ + umulleq r7, r8, r0, r5 │ │ │ │ + addeq r7, r8, r8, lsr r4 │ │ │ │ + addeq r7, r8, r4, asr #10 │ │ │ │ + adceq r0, r0, r4, lsl #6 │ │ │ │ + addeq r7, r8, ip, ror #7 │ │ │ │ + addeq r7, r8, ip, asr #10 │ │ │ │ @ instruction: 0x000003bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ 33cf54 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -196409,49 +196409,49 @@ │ │ │ │ ldr r1, [pc, #144] @ 33cf60 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r4, [pc, #116] @ 33cf64 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 33cf68 │ │ │ │ ldr r7, [r3, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 929544 │ │ │ │ + bl 92953c │ │ │ │ ldr r1, [pc, #96] @ 33cf6c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 927ba8 │ │ │ │ + bl 927ba0 │ │ │ │ ldr r3, [pc, #80] @ 33cf70 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9299d8 │ │ │ │ + bl 9299d0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r7, r8, r0, asr r4 │ │ │ │ - adceq r0, r0, r4, lsl #5 │ │ │ │ - @ instruction: 0x00877cbc │ │ │ │ - addeq r6, sl, r8, lsl #27 │ │ │ │ + addeq r7, r8, r0, asr #8 │ │ │ │ + adceq r0, r0, r4, ror r2 │ │ │ │ + addeq r7, r7, ip, lsr #25 │ │ │ │ + addeq r6, sl, r8, ror sp │ │ │ │ tsteq ip, r0, lsl pc │ │ │ │ - @ instruction: 0x008874bc │ │ │ │ - addeq r0, r8, r0, ror #5 │ │ │ │ + addeq r7, r8, ip, lsr #9 │ │ │ │ + ldrdeq r0, [r8], r0 @ │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #676] @ 33d234 │ │ │ │ @@ -196624,37 +196624,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5, #2844] @ 0xb1c │ │ │ │ str r3, [r5, #2848] @ 0xb20 │ │ │ │ b 33d024 │ │ │ │ tsteq ip, r4, ror #28 │ │ │ │ adceq r9, sl, r0, asr #31 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x008871b0 │ │ │ │ - addeq r7, r8, r0, lsr #6 │ │ │ │ - strdeq r7, [r8], ip │ │ │ │ - addeq r7, r8, r0, lsl #4 │ │ │ │ - addeq r7, r8, ip, lsr #1 │ │ │ │ - addeq r7, r8, r0, lsl #3 │ │ │ │ - addeq r7, r8, r4, asr #32 │ │ │ │ - addeq r7, r8, r0, asr r1 │ │ │ │ + addeq r7, r8, r0, lsr #3 │ │ │ │ + addeq r7, r8, r0, lsl r3 │ │ │ │ + addeq r7, r8, ip, ror #1 │ │ │ │ + strdeq r7, [r8], r0 │ │ │ │ + umulleq r7, r8, ip, r0 │ │ │ │ + addeq r7, r8, r0, ror r1 │ │ │ │ + addeq r7, r8, r4, lsr r0 │ │ │ │ + addeq r7, r8, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #224] @ 33d358 │ │ │ │ ldr r2, [pc, #224] @ 33d35c │ │ │ │ ldr r1, [pc, #224] @ 33d360 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #192] @ 33d364 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, r3, #15232 @ 0x3b80 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -196663,15 +196663,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r1, [r3, #8] │ │ │ │ strne r1, [r4, r2] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ cmp ip, r3 │ │ │ │ bne 33d2b0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ add r3, r4, #2832 @ 0xb10 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r5, [r4, #1792] @ 0x700 │ │ │ │ cmp r5, #0 │ │ │ │ beq 33d348 │ │ │ │ ldr r6, [pc, #108] @ 33d368 │ │ │ │ ldr r8, [pc, #108] @ 33d36c │ │ │ │ @@ -196681,48 +196681,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r4, #1836] @ 0x72c │ │ │ │ mov r1, #1 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ orr r3, r3, r1, lsl r2 │ │ │ │ str r3, [r4, #1836] @ 0x72c │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne 33d310 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 33c488 │ │ │ │ - @ instruction: 0x009ffed4 │ │ │ │ - @ instruction: 0x00886fb0 │ │ │ │ - addeq r6, r8, r4, asr #31 │ │ │ │ + addseq pc, pc, r4, asr #29 │ │ │ │ + addeq r6, r8, r0, lsr #31 │ │ │ │ + @ instruction: 0x00886fb4 │ │ │ │ adceq r9, sl, ip, asr #25 │ │ │ │ - addseq pc, pc, r0, asr lr @ │ │ │ │ - ldrdeq r7, [r8], r8 │ │ │ │ - addeq r7, r8, ip, ror #1 │ │ │ │ + addseq pc, pc, r0, asr #28 │ │ │ │ + addeq r7, r8, r8, asr #1 │ │ │ │ + ldrdeq r7, [r8], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 33d3f8 │ │ │ │ ldr r2, [pc, #108] @ 33d3fc │ │ │ │ ldr r1, [pc, #108] @ 33d400 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr ip, [pc, #80] @ 33d404 │ │ │ │ ldr r1, [pc, #80] @ 33d408 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ ldr ip, [pc, #64] @ 33d40c │ │ │ │ @@ -196733,47 +196733,47 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9281d0 │ │ │ │ - @ instruction: 0x009ffdbc │ │ │ │ - strdeq r7, [r7], r8 │ │ │ │ - addeq r6, sl, r4, asr #17 │ │ │ │ + b 9281c8 │ │ │ │ + addseq pc, pc, ip, lsr #27 │ │ │ │ + addeq r7, r7, r8, ror #15 │ │ │ │ + @ instruction: 0x008a68b4 │ │ │ │ andeq r0, r0, r8, ror #26 │ │ │ │ tsteq r8, r0, lsl pc │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - addeq r6, r8, r4, asr #30 │ │ │ │ + addeq r6, r8, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 33d4c0 │ │ │ │ ldr r2, [pc, #148] @ 33d4c4 │ │ │ │ ldr r1, [pc, #148] @ 33d4c8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #116] @ 33d4cc │ │ │ │ ldr r1, [pc, #116] @ 33d4d0 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #84] @ 33d4d4 │ │ │ │ mov r3, #3 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 33d4d8 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -196784,46 +196784,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq pc, pc, ip, lsl sp @ │ │ │ │ - addeq r7, r7, r8, asr r7 │ │ │ │ - addeq r6, sl, r4, lsr #16 │ │ │ │ - addeq r5, r8, r8, asr #18 │ │ │ │ - addeq sp, r7, ip, ror #6 │ │ │ │ + addseq pc, pc, ip, lsl #26 │ │ │ │ + addeq r7, r7, r8, asr #14 │ │ │ │ + addeq r6, sl, r4, lsl r8 │ │ │ │ + addeq r5, r8, r8, lsr r9 │ │ │ │ + addeq sp, r7, ip, asr r3 │ │ │ │ andeq r2, r0, lr, lsr r9 │ │ │ │ - addeq r6, r8, r0, ror pc │ │ │ │ + addeq r6, r8, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 33d588 │ │ │ │ ldr r2, [pc, #148] @ 33d58c │ │ │ │ ldr r1, [pc, #148] @ 33d590 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #116] @ 33d594 │ │ │ │ ldr r1, [pc, #116] @ 33d598 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #84] @ 33d59c │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 33d5a0 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -196834,21 +196834,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq pc, pc, r4, asr ip @ │ │ │ │ - umulleq r7, r7, r0, r6 @ │ │ │ │ - addeq r6, sl, ip, asr r7 │ │ │ │ - addeq r5, r8, r0, lsl #17 │ │ │ │ - addeq sp, r7, r4, lsr #5 │ │ │ │ + addseq pc, pc, r4, asr #24 │ │ │ │ + addeq r7, r7, r0, lsl #13 │ │ │ │ + addeq r6, sl, ip, asr #14 │ │ │ │ + addeq r5, r8, r0, ror r8 │ │ │ │ + umulleq sp, r7, r4, r2 │ │ │ │ andeq r2, r0, r8, ror #12 │ │ │ │ - addeq r6, r8, ip, asr #29 │ │ │ │ + @ instruction: 0x00886ebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #596] @ 33d810 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r6, r1 │ │ │ │ @@ -196914,30 +196914,30 @@ │ │ │ │ str sl, [r7] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ strb r8, [sp, #88] @ 0x58 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #96] @ 0x60 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8ef8bc │ │ │ │ + bl 8ef8b4 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r1, [r3, r4, lsl #4] │ │ │ │ add r3, r3, r4, lsl #4 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ @@ -196999,16 +196999,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, ip, lsr r8 │ │ │ │ tsteq ip, ip, lsr #16 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq r6, [r8], r0 │ │ │ │ - strdeq r6, [r8], r0 │ │ │ │ + addeq r6, r8, r0, ror #23 │ │ │ │ + addeq r6, r8, r0, ror #27 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ tsteq ip, r8, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #2852] @ 0xb24 │ │ │ │ @@ -197058,17 +197058,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ bl 27ef48 <__fprintf_chk@plt> │ │ │ │ b 33d854 │ │ │ │ @ instruction: 0x010cb5b0 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - addeq r6, r8, r8, ror #18 │ │ │ │ - addseq pc, pc, ip, ror #16 │ │ │ │ - addeq fp, pc, r8, lsl #31 │ │ │ │ + addeq r6, r8, r8, asr r9 │ │ │ │ + addseq pc, pc, ip, asr r8 @ │ │ │ │ + addeq fp, pc, r8, ror pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ subs r4, r0, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -197083,23 +197083,23 @@ │ │ │ │ ldr r6, [pc, #136] @ 33d9e0 │ │ │ │ mov r3, #11 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r5, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add ip, r8, #160 @ 0xa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ cmp r6, #0 │ │ │ │ beq 33d9b0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -197110,17 +197110,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq pc, pc, r4, lsl r8 @ │ │ │ │ - umulleq r6, r8, r4, sl │ │ │ │ - umulleq r6, r8, ip, sl │ │ │ │ + addseq pc, pc, r4, lsl #16 │ │ │ │ + addeq r6, r8, r4, lsl #21 │ │ │ │ + addeq r6, r8, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ add r5, r0, #1920 @ 0x780 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -197231,20 +197231,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ bl 27ef48 <__fprintf_chk@plt> │ │ │ │ b 33dab4 │ │ │ │ ldrdeq fp, [ip, -r8] │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - addeq r6, r8, r8, asr #14 │ │ │ │ - addeq r6, r8, r4, asr r9 │ │ │ │ - strdeq r6, [r8], ip │ │ │ │ - addeq r6, r8, r0, asr #18 │ │ │ │ - @ instruction: 0x008866bc │ │ │ │ - ldrdeq r6, [r8], r4 │ │ │ │ + addeq r6, r8, r8, lsr r7 │ │ │ │ + addeq r6, r8, r4, asr #18 │ │ │ │ + addeq r6, r8, ip, ror #13 │ │ │ │ + addeq r6, r8, r0, lsr r9 │ │ │ │ + addeq r6, r8, ip, lsr #13 │ │ │ │ + addeq r6, r8, r4, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 33dc74 │ │ │ │ ldr r6, [pc, #136] @ 33dc78 │ │ │ │ ldr r5, [pc, #136] @ 33dc7c │ │ │ │ @@ -197253,23 +197253,23 @@ │ │ │ │ add r3, r4, #120 @ 0x78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #11 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33dc54 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -197277,17 +197277,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq pc, pc, r0, ror #10 │ │ │ │ - addeq r6, r8, r0, ror #15 │ │ │ │ - strdeq r6, [r8], r4 │ │ │ │ + addseq pc, pc, r0, asr r5 @ │ │ │ │ + ldrdeq r6, [r8], r0 │ │ │ │ + addeq r6, r8, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -197315,15 +197315,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ add ip, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r9, r0 │ │ │ │ addne r5, r0, #372 @ 0x174 │ │ │ │ addeq r5, r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5] │ │ │ │ lsr r3, r3, #20 │ │ │ │ @@ -197398,15 +197398,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ add r6, sp, #100 @ 0x64 │ │ │ │ mov fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ strb r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ @@ -197415,15 +197415,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ sub r0, r9, #1312 @ 0x520 │ │ │ │ eor r1, r1, #1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ sub r0, r0, #12 │ │ │ │ - bl 8ef8bc │ │ │ │ + bl 8ef8b4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ add r8, r8, r4 │ │ │ │ sub r7, r7, r4 │ │ │ │ @@ -197544,47 +197544,47 @@ │ │ │ │ add r8, sp, #100 @ 0x64 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc sl, sl, #0 │ │ │ │ sub r7, r9, #1744 @ 0x6d0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #104] @ 0x68 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #420 @ 0x1a4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 8ef8bc │ │ │ │ + bl 8ef8b4 │ │ │ │ ldr r3, [r9, #1104] @ 0x450 │ │ │ │ cmp r3, #2 │ │ │ │ bls 33df2c │ │ │ │ b 33dfe0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r4, asr r1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq ip, r4, lsr #2 │ │ │ │ - addseq pc, pc, r8, lsl #9 │ │ │ │ - addeq r6, r8, r8, lsr #12 │ │ │ │ - strdeq r6, [r8], r4 │ │ │ │ + addseq pc, pc, r8, ror r4 @ │ │ │ │ + addeq r6, r8, r8, lsl r6 │ │ │ │ + addeq r6, r8, r4, ror #13 │ │ │ │ smlatbeq ip, r8, r0, fp │ │ │ │ - addeq r6, r8, ip, lsl #9 │ │ │ │ - strdeq r6, [r8], r8 │ │ │ │ + addeq r6, r8, ip, ror r4 │ │ │ │ + addeq r6, r8, r8, ror #13 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - addeq r6, r8, r0, asr #4 │ │ │ │ - addeq r6, r8, r4, asr #9 │ │ │ │ + addeq r6, r8, r0, lsr r2 │ │ │ │ + @ instruction: 0x008864b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #256] @ 33e23c │ │ │ │ ldr r5, [pc, #256] @ 33e240 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -197595,33 +197595,33 @@ │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r9, [pc, #208] @ 33e248 │ │ │ │ add r2, r4, #120 @ 0x78 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r6, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmn r3, #1 │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 33e1f0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -197638,30 +197638,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq pc, pc, r4, lsl r0 @ │ │ │ │ - umulleq r6, r8, r0, r2 │ │ │ │ - addeq r6, r8, r4, asr #3 │ │ │ │ - addeq r6, r8, ip, ror r2 │ │ │ │ - addseq lr, pc, r0, asr pc @ │ │ │ │ - addeq r6, r8, r4, ror #5 │ │ │ │ - addeq r6, r8, ip, lsr r0 │ │ │ │ + addseq pc, pc, r4 │ │ │ │ + addeq r6, r8, r0, lsl #5 │ │ │ │ + @ instruction: 0x008861b4 │ │ │ │ + addeq r6, r8, ip, ror #4 │ │ │ │ + addseq lr, pc, r0, asr #30 │ │ │ │ + ldrdeq r6, [r8], r4 │ │ │ │ + addeq r6, r8, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [pc, #1304] @ 33e790 │ │ │ │ @@ -197685,15 +197685,15 @@ │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 33e5b8 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ tst r3, #2 │ │ │ │ @@ -197727,15 +197727,15 @@ │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ ldrb r3, [sp, #116] @ 0x74 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ @@ -197750,29 +197750,29 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 8ef8bc │ │ │ │ + bl 8ef8b4 │ │ │ │ ldrb r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ orr r1, r1, #16 │ │ │ │ @@ -197781,15 +197781,15 @@ │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8ef8bc │ │ │ │ + bl 8ef8b4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ orrs r0, r3, r0 │ │ │ │ beq 33e470 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ tst r3, #4 │ │ │ │ bne 33e6d4 │ │ │ │ ldr r3, [r4, #1104] @ 0x450 │ │ │ │ @@ -197991,34 +197991,34 @@ │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 33c488 │ │ │ │ tsteq ip, r8, ror fp │ │ │ │ tsteq ip, r4, ror fp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq lr, pc, r8, lsr #29 │ │ │ │ - addeq r6, r8, r8, lsl r1 │ │ │ │ - addeq r6, r8, r4, asr r0 │ │ │ │ + umullseq lr, pc, r8, lr @ │ │ │ │ + addeq r6, r8, r8, lsl #2 │ │ │ │ + addeq r6, r8, r4, asr #32 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - umulleq r5, r8, ip, sp │ │ │ │ - umullseq lr, pc, r8, ip @ │ │ │ │ - addeq r6, r8, r8, lsl #1 │ │ │ │ + addeq r5, r8, ip, lsl #27 │ │ │ │ + addseq lr, pc, r8, lsl #25 │ │ │ │ + addeq r6, r8, r8, ror r0 │ │ │ │ strdeq sl, [ip, -r4] │ │ │ │ - ldrdeq r5, [r8], r0 │ │ │ │ + addeq r5, r8, r0, asr #25 │ │ │ │ smlabbeq ip, r0, r8, sl │ │ │ │ - addeq r5, r8, r4, lsl #31 │ │ │ │ - addeq r5, r8, ip, lsr ip │ │ │ │ - addeq r5, r8, r4, ror #29 │ │ │ │ - addeq r5, r8, r0, ror #23 │ │ │ │ - @ instruction: 0x009feadc │ │ │ │ - addeq r5, r8, r8, lsl pc │ │ │ │ + addeq r5, r8, r4, ror pc │ │ │ │ + addeq r5, r8, ip, lsr #24 │ │ │ │ + ldrdeq r5, [r8], r4 │ │ │ │ + ldrdeq r5, [r8], r0 │ │ │ │ + addseq lr, pc, ip, asr #21 │ │ │ │ + addeq r5, r8, r8, lsl #30 │ │ │ │ tsteq ip, r8, asr #14 │ │ │ │ - addeq r5, r8, r8, lsr #22 │ │ │ │ - addseq lr, pc, r8, lsr #20 │ │ │ │ - addeq r5, r8, r8, asr #28 │ │ │ │ + addeq r5, r8, r8, lsl fp │ │ │ │ + addseq lr, pc, r8, lsl sl @ │ │ │ │ + addeq r5, r8, r8, lsr lr │ │ │ │ @ instruction: 0x010ca698 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #388] @ 33e98c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -198048,27 +198048,27 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 33e8d0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cmp sl, r2 │ │ │ │ bne 33e860 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ add sl, r2, #160 @ 0xa0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ @@ -198116,24 +198116,24 @@ │ │ │ │ bl 27ef48 <__fprintf_chk@plt> │ │ │ │ ldr r3, [pc, #48] @ 33e9b0 │ │ │ │ ldr r2, [pc, #48] @ 33e9b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33e930 │ │ │ │ strdeq sl, [ip, -r0] │ │ │ │ - addseq lr, pc, r0, lsl r9 @ │ │ │ │ - umulleq r5, r8, r4, fp │ │ │ │ - addeq r5, r8, r8, lsr #23 │ │ │ │ + addseq lr, pc, r0, lsl #18 │ │ │ │ + addeq r5, r8, r4, lsl #23 │ │ │ │ + umulleq r5, r8, r8, fp │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - addeq r5, r8, r4, lsr #18 │ │ │ │ - addseq lr, pc, r8, lsr #16 │ │ │ │ - @ instruction: 0x00885cbc │ │ │ │ - addeq r5, r8, ip, asr #17 │ │ │ │ - @ instruction: 0x009fe7d0 │ │ │ │ - addeq r5, r8, r8, lsr ip │ │ │ │ + addeq r5, r8, r4, lsl r9 │ │ │ │ + addseq lr, pc, r8, lsl r8 @ │ │ │ │ + addeq r5, r8, ip, lsr #25 │ │ │ │ + @ instruction: 0x008858bc │ │ │ │ + addseq lr, pc, r0, asr #15 │ │ │ │ + addeq r5, r8, r8, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r1, [pc, #808] @ 33ecfc │ │ │ │ tst r2, #1 │ │ │ │ @@ -198181,30 +198181,30 @@ │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ mov r1, #4 │ │ │ │ umlal r6, r3, r5, r1 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ mov r8, r3 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #80] @ 0x50 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 8ef8bc │ │ │ │ + bl 8ef8b4 │ │ │ │ ldr r3, [r4, #2852] @ 0xb24 │ │ │ │ str r5, [r4, #1860] @ 0x744 │ │ │ │ cmp r3, sl │ │ │ │ bls 33eb28 │ │ │ │ ldr r2, [pc, #544] @ 33ed0c │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ ldr r6, [fp, r2] │ │ │ │ @@ -198338,31 +198338,31 @@ │ │ │ │ mov r1, #1 │ │ │ │ bl 27ef48 <__fprintf_chk@plt> │ │ │ │ b 33eb60 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r4, lsr #8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq ip, r0, lsl r4 │ │ │ │ - addseq lr, pc, r8, lsr r7 @ │ │ │ │ + addseq lr, pc, r8, lsr #14 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - addeq r5, r8, r0, asr #14 │ │ │ │ - addeq r5, r8, r0, asr fp │ │ │ │ + addeq r5, r8, r0, lsr r7 │ │ │ │ + addeq r5, r8, r0, asr #22 │ │ │ │ @ instruction: 0x010ca294 │ │ │ │ - addeq r5, r8, ip, asr r6 │ │ │ │ - addseq lr, pc, r0, ror #10 │ │ │ │ - addeq r5, r8, ip, lsr #20 │ │ │ │ - addeq r5, r8, ip, lsl #12 │ │ │ │ - addseq lr, pc, r0, lsl r5 @ │ │ │ │ - addeq r5, r8, r0, lsl #20 │ │ │ │ - addeq r5, r8, r8, asr #11 │ │ │ │ - addseq lr, pc, r8, asr #9 │ │ │ │ - addeq r5, r8, ip, ror r9 │ │ │ │ - addeq r5, r8, r0, ror r5 │ │ │ │ - addseq lr, pc, r4, ror r4 @ │ │ │ │ - addeq r5, r8, ip, asr #18 │ │ │ │ + addeq r5, r8, ip, asr #12 │ │ │ │ + addseq lr, pc, r0, asr r5 @ │ │ │ │ + addeq r5, r8, ip, lsl sl │ │ │ │ + strdeq r5, [r8], ip │ │ │ │ + addseq lr, pc, r0, lsl #10 │ │ │ │ + strdeq r5, [r8], r0 │ │ │ │ + @ instruction: 0x008855b8 │ │ │ │ + @ instruction: 0x009fe4b8 │ │ │ │ + addeq r5, r8, ip, ror #18 │ │ │ │ + addeq r5, r8, r0, ror #10 │ │ │ │ + addseq lr, pc, r4, ror #8 │ │ │ │ + addeq r5, r8, ip, lsr r9 │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ tst r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 33e9b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -198404,27 +198404,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #60] @ 33ee38 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 926100 │ │ │ │ + bl 9260f8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r5, r8, r4, lsr #10 │ │ │ │ + addeq r5, r8, r4, lsl r5 │ │ │ │ │ │ │ │ 0033ee3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -198444,15 +198444,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 33eecc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 33ee80 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -198462,17 +198462,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq lr, pc, r8, ror #5 │ │ │ │ - addeq r5, r8, ip, ror #10 │ │ │ │ - addeq r5, r8, r0, lsl #11 │ │ │ │ + @ instruction: 0x009fe2d8 │ │ │ │ + addeq r5, r8, ip, asr r5 │ │ │ │ + addeq r5, r8, r0, ror r5 │ │ │ │ │ │ │ │ 0033eef4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 33ef5c │ │ │ │ @@ -198485,25 +198485,25 @@ │ │ │ │ add ip, ip, #188 @ 0xbc │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - addseq lr, pc, r8, lsr r2 @ │ │ │ │ - addeq r5, r8, ip, ror #7 │ │ │ │ - addeq r5, r8, ip, lsr #9 │ │ │ │ + addseq lr, pc, r8, lsr #4 │ │ │ │ + ldrdeq r5, [r8], ip │ │ │ │ + umulleq r5, r8, ip, r4 │ │ │ │ │ │ │ │ 0033ef68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -198518,48 +198518,48 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ str r8, [sp, #32] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ - addseq lr, pc, r0, asr #3 │ │ │ │ - addeq r5, r8, r8, ror r3 │ │ │ │ - addeq r5, r8, r8, lsr r4 │ │ │ │ + @ instruction: 0x009fe1b0 │ │ │ │ + addeq r5, r8, r8, ror #6 │ │ │ │ + addeq r5, r8, r8, lsr #8 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ addne r0, r0, #32768 @ 0x8000 │ │ │ │ ldrbne r0, [r0, #1589] @ 0x635 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 33f040 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ ldrdeq fp, [sl], ip @ │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxls lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -198693,21 +198693,21 @@ │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ bl 655908 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 33f1ec │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ ldr ip, [pc, #252] @ 33f37c │ │ │ │ add ip, pc, ip │ │ │ │ b 33f23c │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ ldr ip, [pc, #232] @ 33f380 │ │ │ │ add ip, pc, ip │ │ │ │ b 33f1c0 │ │ │ │ ldr r2, [pc, #224] @ 33f384 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -198733,31 +198733,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8, r9} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 33f394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 33f1a4 │ │ │ │ ldr r0, [pc, #84] @ 33f398 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 33f1a4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq ip, r8, ip, r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabbeq ip, ip, ip, r9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @@ -198765,16 +198765,16 @@ │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r6, r0, r8, asr #24 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ adceq fp, sl, ip, lsl #16 │ │ │ │ - addeq r5, r8, ip, ror r9 │ │ │ │ - umulleq r5, r8, r8, r9 │ │ │ │ + addeq r5, r8, ip, ror #18 │ │ │ │ + addeq r5, r8, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -198927,15 +198927,15 @@ │ │ │ │ mvn r5, #0 │ │ │ │ b 33f574 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r6], #32 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [pc, #400] @ 33f7b8 │ │ │ │ strd r0, [r6, #-8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 33f5a4 │ │ │ │ ldr r2, [pc, #388] @ 33f7c4 │ │ │ │ @@ -198958,22 +198958,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 33f7d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 33f5a4 │ │ │ │ ldr r2, [pc, #272] @ 33f7d4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 33f588 │ │ │ │ ldr r2, [pc, #240] @ 33f7c8 │ │ │ │ @@ -198991,32 +198991,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 33f7d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 33f588 │ │ │ │ ldr r8, [pc, #144] @ 33f7dc │ │ │ │ mvn r5, #0 │ │ │ │ b 33f574 │ │ │ │ ldr r0, [pc, #136] @ 33f7e0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 33f588 │ │ │ │ ldr r2, [pc, #116] @ 33f7e4 │ │ │ │ ldr r3, [pc, #56] @ 33f7ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -199024,58 +199024,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 33f7a4 │ │ │ │ ldr r0, [pc, #84] @ 33f7e8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq ip, ip, r9, r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq ip, ip, lsr r9 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq ip, r0, asr r8 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ @ instruction: 0x000023b0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r5, r8, r0, ror #12 │ │ │ │ + addeq r5, r8, r0, asr r6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - addeq r5, r8, ip, lsl r6 │ │ │ │ + addeq r5, r8, ip, lsl #12 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - addeq r5, r8, r8, lsr #12 │ │ │ │ + addeq r5, r8, r8, lsl r6 │ │ │ │ smlabbeq ip, ip, r6, r9 │ │ │ │ - addeq r5, r8, r4, lsr #11 │ │ │ │ + umulleq r5, r8, r4, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #184] @ 33f8bc │ │ │ │ ldr r2, [pc, #184] @ 33f8c0 │ │ │ │ ldr r1, [pc, #184] @ 33f8c4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #152] @ 33f8c8 │ │ │ │ ldr r1, [pc, #152] @ 33f8cc │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #120] @ 33f8d0 │ │ │ │ ldr r2, [pc, #120] @ 33f8d4 │ │ │ │ ldr r3, [pc, #120] @ 33f8d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ @@ -199083,31 +199083,31 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #92] @ 33f8dc │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #72] @ 33f8e0 │ │ │ │ ldr r1, [pc, #72] @ 33f8e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9281d0 │ │ │ │ - addseq sp, pc, ip, lsr #21 │ │ │ │ - addeq r5, r7, r0, lsl #7 │ │ │ │ - addeq r4, sl, ip, asr #8 │ │ │ │ - addeq r4, r8, r8, lsr #23 │ │ │ │ - @ instruction: 0x00884bbc │ │ │ │ + b 9281c8 │ │ │ │ + umullseq sp, pc, ip, sl @ │ │ │ │ + addeq r5, r7, r0, ror r3 │ │ │ │ + addeq r4, sl, ip, lsr r4 │ │ │ │ + umulleq r4, r8, r8, fp │ │ │ │ + addeq r4, r8, ip, lsr #23 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ andeq r1, r0, r8, lsl r6 │ │ │ │ andeq r1, r0, ip, asr #13 │ │ │ │ adceq fp, sl, ip, asr r2 │ │ │ │ tsteq r8, r8, lsr r3 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -199186,28 +199186,28 @@ │ │ │ │ add r3, r3, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r3, #1589] @ 0x635 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33fa60 │ │ │ │ cmp r5, #0 │ │ │ │ beq 33fb14 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ add ip, r4, #8512 @ 0x2140 │ │ │ │ ldr r2, [pc, #420] @ 33fbdc │ │ │ │ add r3, ip, #32 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [ip], #16 │ │ │ │ strd r6, [ip, #-8] │ │ │ │ adds r2, r0, r2 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ adc r3, r1, #0 │ │ │ │ - bl b8e4d8 │ │ │ │ + bl b8e4d0 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ beq 33faa4 │ │ │ │ ldr r2, [pc, #356] @ 33fbe0 │ │ │ │ ldr r3, [pc, #336] @ 33fbd0 │ │ │ │ @@ -199247,15 +199247,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ b 33fa60 │ │ │ │ ldr r2, [pc, #192] @ 33fbec │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 33fa08 │ │ │ │ ldr r2, [pc, #176] @ 33fbf0 │ │ │ │ @@ -199273,45 +199273,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 33fbf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 33fa08 │ │ │ │ ldr r0, [pc, #72] @ 33fbfc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 33fa08 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r8, asr #8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq ip, ip, lsr #8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlabbeq ip, r0, r3, r9 │ │ │ │ tsteq ip, r0, asr r3 │ │ │ │ tsteq ip, r0, lsr #6 │ │ │ │ andeq r5, r0, ip, ror #22 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r5, r8, r4, lsl #4 │ │ │ │ - addeq r5, r8, r0, lsr #4 │ │ │ │ + strdeq r5, [r8], r4 │ │ │ │ + addeq r5, r8, r0, lsl r2 │ │ │ │ ldr ip, [pc, #368] @ 33fd78 │ │ │ │ lsr r3, r0, #11 │ │ │ │ ldr r2, [pc, #364] @ 33fd7c │ │ │ │ tst r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #7 │ │ │ │ movne r2, ip │ │ │ │ cmp r3, #2 │ │ │ │ @@ -199400,15 +199400,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 33fd90 │ │ │ │ smull ip, r3, r2, r3 │ │ │ │ sub r3, r3, r2, asr #31 │ │ │ │ str r3, [r1] │ │ │ │ b 33fc84 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - addseq sp, pc, r4, lsr #12 │ │ │ │ + addseq sp, pc, r4, lsl r6 @ │ │ │ │ subls r2, r9, #-1828716544 @ 0x93000000 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ bcs fedea840 <__bss_end__@@Base+0xfd8cc928> │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -199475,17 +199475,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, #1 │ │ │ │ bl 27ef48 <__fprintf_chk@plt> │ │ │ │ b 33fdc4 │ │ │ │ tsteq ip, r4, asr #32 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - addeq r4, r8, r4, asr #7 │ │ │ │ - addseq sp, pc, r0, lsr r4 @ │ │ │ │ - addeq r9, pc, r4, ror #19 │ │ │ │ + @ instruction: 0x008843b4 │ │ │ │ + addseq sp, pc, r0, lsr #8 │ │ │ │ + ldrdeq r9, [pc], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1772] @ 3405bc │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r1 │ │ │ │ @@ -199495,15 +199495,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ and r3, r6, #458752 @ 0x70000 │ │ │ │ cmp r3, #458752 @ 0x70000 │ │ │ │ lsr r7, r6, #8 │ │ │ │ lsleq r7, r7, #20 │ │ │ │ lslne r6, r6, #16 │ │ │ │ ldr fp, [pc, #1708] @ 3405c8 │ │ │ │ lsreq r7, r7, #20 │ │ │ │ @@ -199927,55 +199927,55 @@ │ │ │ │ b 34053c │ │ │ │ ldr lr, [pc, #140] @ 340638 │ │ │ │ add lr, pc, lr │ │ │ │ b 34052c │ │ │ │ ldr ip, [pc, #132] @ 34063c │ │ │ │ add ip, pc, ip │ │ │ │ b 34051c │ │ │ │ - @ instruction: 0x009fd3dc │ │ │ │ + addseq sp, pc, ip, asr #7 │ │ │ │ + addeq r4, r8, r4, lsl pc │ │ │ │ addeq r4, r8, r4, lsr #30 │ │ │ │ - addeq r4, r8, r4, lsr pc │ │ │ │ ldrdeq r8, [ip, -r4] │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - addeq r4, r8, ip, asr #4 │ │ │ │ - addeq r4, r8, r0, ror #28 │ │ │ │ - addeq r4, r8, ip, ror #3 │ │ │ │ - @ instruction: 0x0091a3b8 │ │ │ │ - addseq sp, pc, r4, lsl #4 │ │ │ │ - addeq r4, r8, r0, lsr #3 │ │ │ │ - addseq sp, pc, r8, ror #3 │ │ │ │ - addeq r4, r8, ip, asr sp │ │ │ │ - addeq r4, r8, ip, lsr #2 │ │ │ │ - addeq r3, r8, r8, asr #30 │ │ │ │ - addseq ip, pc, r8, lsr #31 │ │ │ │ - @ instruction: 0x00884bb0 │ │ │ │ - addeq r3, r8, r0, lsr #29 │ │ │ │ - @ instruction: 0x00884ab4 │ │ │ │ - addeq r3, r8, r8, asr sp │ │ │ │ - addeq sl, ip, ip, lsr #2 │ │ │ │ - @ instruction: 0x009629b4 │ │ │ │ - umulleq r6, sp, r0, r5 │ │ │ │ - addeq fp, sl, r8, lsr #27 │ │ │ │ - @ instruction: 0x008848b4 │ │ │ │ - addeq r4, r8, r4, lsr r9 │ │ │ │ - addeq r4, r8, r0, lsl #17 │ │ │ │ - addseq lr, r4, ip, lsr #27 │ │ │ │ - addeq r4, r8, r8, ror #16 │ │ │ │ - addeq r4, r8, ip, asr r8 │ │ │ │ - addeq r4, r8, r0, asr r8 │ │ │ │ + addeq r4, r8, ip, lsr r2 │ │ │ │ + addeq r4, r8, r0, asr lr │ │ │ │ + ldrdeq r4, [r8], ip │ │ │ │ + addseq sl, r1, r8, lsr #7 │ │ │ │ + @ instruction: 0x009fd1f4 │ │ │ │ + umulleq r4, r8, r0, r1 │ │ │ │ + @ instruction: 0x009fd1d8 │ │ │ │ + addeq r4, r8, ip, asr #26 │ │ │ │ + addeq r4, r8, ip, lsl r1 │ │ │ │ + addeq r3, r8, r8, lsr pc │ │ │ │ + umullseq ip, pc, r8, pc @ │ │ │ │ + addeq r4, r8, r0, lsr #23 │ │ │ │ + umulleq r3, r8, r0, lr │ │ │ │ + addeq r4, r8, r4, lsr #21 │ │ │ │ + addeq r3, r8, r8, asr #26 │ │ │ │ + addeq sl, ip, ip, lsl r1 │ │ │ │ + addseq r2, r6, r4, lsr #19 │ │ │ │ + addeq r6, sp, r0, lsl #11 │ │ │ │ + umulleq fp, sl, r8, sp │ │ │ │ + addeq r4, r8, r4, lsr #17 │ │ │ │ + addeq r4, r8, r4, lsr #18 │ │ │ │ + addeq r4, r8, r0, ror r8 │ │ │ │ + umullseq lr, r4, ip, sp │ │ │ │ + addeq r4, r8, r8, asr r8 │ │ │ │ + addeq r4, r8, ip, asr #16 │ │ │ │ + addeq r4, r8, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ add ip, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [ip, #24] │ │ │ │ ldr lr, [ip, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc lr, r1, lr │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, lr, #0 │ │ │ │ @@ -199993,22 +199993,22 @@ │ │ │ │ umlal r0, r1, r3, lr │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #304 @ 0x130 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r8, ip, #16 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ ldmdb r8, {r7, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ add r3, pc, #272 @ 0x110 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 3407a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ adds r5, r3, #8192 @ 0x2000 │ │ │ │ @@ -200066,28 +200066,28 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b8e4d8 │ │ │ │ + b b8e4d0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9f2ff8 <__bss_end__@@Base+0xfd4d50e0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ add r6, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ ldr ip, [r6, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc ip, r1, ip │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, ip, #0 │ │ │ │ @@ -200104,22 +200104,22 @@ │ │ │ │ ldr r2, [r6, #8] │ │ │ │ umlal r0, r1, r3, ip │ │ │ │ ldr r3, [r6, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #296 @ 0x128 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ ldm r6, {r8, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ add r3, pc, #268 @ 0x10c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 340954 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r5, r2, r8 │ │ │ │ @@ -200176,15 +200176,15 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b8e4d8 │ │ │ │ + b b8e4d0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9f31b0 <__bss_end__@@Base+0xfd4d5298> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -200196,138 +200196,138 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #100] @ 340a60 │ │ │ │ ldr r1, [pc, #100] @ 340a64 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #68] @ 340a68 │ │ │ │ ldr r3, [pc, #68] @ 340a6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq ip, pc, r0, ror #17 │ │ │ │ - @ instruction: 0x008741b4 │ │ │ │ - addeq r3, sl, r0, lsl #5 │ │ │ │ - ldrdeq r3, [r8], ip │ │ │ │ - strdeq r3, [r8], r0 │ │ │ │ + @ instruction: 0x009fc8d0 │ │ │ │ + addeq r4, r7, r4, lsr #3 │ │ │ │ + addeq r3, sl, r0, ror r2 │ │ │ │ + addeq r3, r8, ip, asr #19 │ │ │ │ + addeq r3, r8, r0, ror #19 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ - ldrdeq r4, [r8], r4 @ │ │ │ │ + addeq r4, r8, r4, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 340b0c │ │ │ │ ldr r2, [pc, #132] @ 340b10 │ │ │ │ ldr r1, [pc, #132] @ 340b14 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #100] @ 340b18 │ │ │ │ ldr r1, [pc, #100] @ 340b1c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #68] @ 340b20 │ │ │ │ ldr r3, [pc, #68] @ 340b24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq ip, pc, r8, lsr #16 │ │ │ │ - strdeq r4, [r7], ip │ │ │ │ - addeq r3, sl, r8, asr #3 │ │ │ │ - addeq r3, r8, r4, lsr #18 │ │ │ │ - addeq r3, r8, r8, lsr r9 │ │ │ │ + addseq ip, pc, r8, lsl r8 @ │ │ │ │ + addeq r4, r7, ip, ror #1 │ │ │ │ + @ instruction: 0x008a31b8 │ │ │ │ + addeq r3, r8, r4, lsl r9 │ │ │ │ + addeq r3, r8, r8, lsr #18 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - addeq r4, r8, r4, asr #8 │ │ │ │ + addeq r4, r8, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 340bc4 │ │ │ │ ldr r2, [pc, #132] @ 340bc8 │ │ │ │ ldr r1, [pc, #132] @ 340bcc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #100] @ 340bd0 │ │ │ │ ldr r1, [pc, #100] @ 340bd4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #68] @ 340bd8 │ │ │ │ ldr r3, [pc, #68] @ 340bdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq ip, pc, r0, ror r7 @ │ │ │ │ - addeq r4, r7, r4, asr #32 │ │ │ │ - addeq r3, sl, r0, lsl r1 │ │ │ │ - addeq r3, r8, ip, ror #16 │ │ │ │ - addeq r3, r8, r0, lsl #17 │ │ │ │ + addseq ip, pc, r0, ror #14 │ │ │ │ + addeq r4, r7, r4, lsr r0 │ │ │ │ + addeq r3, sl, r0, lsl #2 │ │ │ │ + addeq r3, r8, ip, asr r8 │ │ │ │ + addeq r3, r8, r0, ror r8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - @ instruction: 0x008843bc │ │ │ │ + addeq r4, r8, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ add r8, r0, #8512 @ 0x2140 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #592] @ 340e50 │ │ │ │ @@ -200456,47 +200456,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 340e78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 340d40 │ │ │ │ ldr r5, [pc, #72] @ 340e7c │ │ │ │ mvn r4, #0 │ │ │ │ b 340d2c │ │ │ │ ldr r0, [pc, #64] @ 340e80 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 340d40 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [ip, -ip] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x010c81b8 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ swpeq r8, r8, [ip] │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r3, r8, r4, lsr pc │ │ │ │ + addeq r3, r8, r4, lsr #30 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - addeq r3, r8, r4, asr #30 │ │ │ │ + addeq r3, r8, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #180] @ 340f50 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -200506,15 +200506,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r3, r0, r6 │ │ │ │ add r3, r3, #34304 @ 0x8600 │ │ │ │ strb r7, [r3] │ │ │ │ add r3, r6, r5, lsl #4 │ │ │ │ add r4, r0, #128 @ 0x80 │ │ │ │ add r8, r0, #34304 @ 0x8600 │ │ │ │ add r0, r0, r3 │ │ │ │ @@ -200540,32 +200540,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq ip, pc, r0, lsl r4 @ │ │ │ │ - addeq r3, r8, r8, ror #30 │ │ │ │ + addseq ip, pc, r0, lsl #8 │ │ │ │ addeq r3, r8, r8, asr pc │ │ │ │ + addeq r3, r8, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #204] @ 341040 │ │ │ │ ldr r2, [pc, #204] @ 341044 │ │ │ │ ldr r1, [pc, #204] @ 341048 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r4, [pc, #172] @ 34104c │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 341004 │ │ │ │ @@ -200600,36 +200600,36 @@ │ │ │ │ ldr r2, [pc, #44] @ 341058 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r6, #92 @ 0x5c │ │ │ │ bl 27ef48 <__fprintf_chk@plt> │ │ │ │ b 340fb4 │ │ │ │ - addseq ip, pc, r0, asr #6 │ │ │ │ - addeq r3, r8, r8, lsl #29 │ │ │ │ - umulleq r3, r8, ip, lr │ │ │ │ + addseq ip, pc, r0, lsr r3 @ │ │ │ │ + addeq r3, r8, r8, ror lr │ │ │ │ + addeq r3, r8, ip, lsl #29 │ │ │ │ tsteq ip, r0, ror #28 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - addeq r3, r8, r0, lsr #4 │ │ │ │ - addeq r8, pc, r8, asr #16 │ │ │ │ + addeq r3, r8, r0, lsl r2 │ │ │ │ + addeq r8, pc, r8, lsr r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 341170 │ │ │ │ ldr r2, [pc, #252] @ 341174 │ │ │ │ ldr r1, [pc, #252] @ 341178 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #220] @ 34117c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 341134 │ │ │ │ @@ -200640,15 +200640,15 @@ │ │ │ │ add r8, r8, #16 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 341104 │ │ │ │ ldr r6, [r8, r5, lsl #2] │ │ │ │ subs r0, r6, #0 │ │ │ │ beq 3410ec │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d088 │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 34112c │ │ │ │ @@ -200676,22 +200676,22 @@ │ │ │ │ ldr r2, [pc, #48] @ 34118c │ │ │ │ ldr r0, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ bl 27ef48 <__fprintf_chk@plt> │ │ │ │ b 3410b4 │ │ │ │ - addseq ip, pc, r0, asr #4 │ │ │ │ - addeq r3, r8, r8, lsl #27 │ │ │ │ - umulleq r3, r8, ip, sp │ │ │ │ + addseq ip, pc, r0, lsr r2 @ │ │ │ │ + addeq r3, r8, r8, ror sp │ │ │ │ + addeq r3, r8, ip, lsl #27 │ │ │ │ tsteq ip, r0, ror #26 │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - strdeq r3, [r8], r0 │ │ │ │ - addeq r8, pc, r8, lsl r7 @ │ │ │ │ + addeq r3, r8, r0, ror #1 │ │ │ │ + addeq r8, pc, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #620] @ 341414 │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -200700,15 +200700,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 34141c │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [pc, #576] @ 341420 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #568] @ 341424 │ │ │ │ add r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -200721,15 +200721,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #124] @ 0x7c │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ add r2, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #1584] @ 0x630 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3413ac │ │ │ │ ldr sl, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [sl, #12] │ │ │ │ @@ -200785,15 +200785,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, sl} │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov fp, r0 │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ add r3, sl, #8192 @ 0x2000 │ │ │ │ str fp, [r3, #336] @ 0x150 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sl, #44] @ 0x2c │ │ │ │ mov r2, #17 │ │ │ │ mov r3, #2 │ │ │ │ mov r0, sl │ │ │ │ @@ -200817,15 +200817,15 @@ │ │ │ │ mov r0, #32 │ │ │ │ bl 27cd70 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, r9, sl} │ │ │ │ mov fp, r0 │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ b 341328 │ │ │ │ ldr r2, [pc, #128] @ 341434 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r8, r2] │ │ │ │ ldr r2, [pc, #120] @ 341438 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -200845,28 +200845,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 341448 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 34144c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq ip, pc, r0, lsl r1 @ │ │ │ │ - addeq r3, r8, r0, asr ip │ │ │ │ - addeq r3, r8, r4, ror #24 │ │ │ │ + addseq ip, pc, r0, lsl #2 │ │ │ │ + addeq r3, r8, r0, asr #24 │ │ │ │ + addeq r3, r8, r4, asr ip │ │ │ │ tsteq ip, r0, lsr #24 │ │ │ │ - addeq r3, r8, ip, lsr #32 │ │ │ │ + addeq r3, r8, ip, lsl r0 │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - addeq r2, r8, r8, ror lr │ │ │ │ - addeq r3, r8, r8, lsr #23 │ │ │ │ - @ instruction: 0x009fbebc │ │ │ │ - addeq r3, r8, ip, lsl #20 │ │ │ │ - addeq r3, r8, r4, lsl #23 │ │ │ │ + addeq r2, r8, r8, ror #28 │ │ │ │ + umulleq r3, r8, r8, fp │ │ │ │ + addseq fp, pc, ip, lsr #29 │ │ │ │ + strdeq r3, [r8], ip │ │ │ │ + addeq r3, r8, r4, ror fp │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 3414d4 │ │ │ │ ldr r2, [pc, #108] @ 3414d8 │ │ │ │ @@ -200876,15 +200876,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3414c4 │ │ │ │ ldr r3, [pc, #52] @ 3414e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #284 @ 0x11c │ │ │ │ @@ -200893,17 +200893,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 341190 │ │ │ │ ldr r3, [pc, #24] @ 3414e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #300 @ 0x12c │ │ │ │ b 3414b0 │ │ │ │ - addseq fp, pc, r0, asr lr @ │ │ │ │ + addseq fp, pc, r0, asr #28 │ │ │ │ + addeq r3, r8, r0, lsl #19 │ │ │ │ umulleq r3, r8, r0, r9 │ │ │ │ - addeq r3, r8, r0, lsr #19 │ │ │ │ adceq r9, sl, ip, asr #12 │ │ │ │ adceq r9, sl, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 34156c │ │ │ │ @@ -200914,15 +200914,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34155c │ │ │ │ ldr r3, [pc, #52] @ 341578 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #316 @ 0x13c │ │ │ │ @@ -200931,17 +200931,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 341190 │ │ │ │ ldr r3, [pc, #24] @ 34157c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #332 @ 0x14c │ │ │ │ b 341548 │ │ │ │ - @ instruction: 0x009fbdb8 │ │ │ │ + addseq fp, pc, r8, lsr #27 │ │ │ │ + addeq r3, r8, r8, ror #17 │ │ │ │ strdeq r3, [r8], r8 │ │ │ │ - addeq r3, r8, r8, lsl #18 │ │ │ │ @ instruction: 0x00aa95b4 │ │ │ │ umlaleq r9, sl, r4, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 341604 │ │ │ │ @@ -200952,15 +200952,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3415f4 │ │ │ │ ldr r3, [pc, #52] @ 341610 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #348 @ 0x15c │ │ │ │ @@ -200969,17 +200969,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 341190 │ │ │ │ ldr r3, [pc, #24] @ 341614 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #364 @ 0x16c │ │ │ │ b 3415e0 │ │ │ │ - addseq fp, pc, r0, lsr #26 │ │ │ │ + addseq fp, pc, r0, lsl sp @ │ │ │ │ + addeq r3, r8, r0, asr r8 │ │ │ │ addeq r3, r8, r0, ror #16 │ │ │ │ - addeq r3, r8, r0, ror r8 │ │ │ │ adceq r9, sl, ip, lsl r5 │ │ │ │ strdeq r9, [sl], ip @ │ │ │ │ sub r1, r2, #32 │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3416a0 │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ @@ -201020,15 +201020,15 @@ │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3416d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r9, sl, r4, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-56] @ 0xffffffc8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -201090,15 +201090,15 @@ │ │ │ │ ldr r3, [r4, #948] @ 0x3b4 │ │ │ │ mov sl, #0 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ str sl, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 8efc8c │ │ │ │ + bl 8efc84 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ tst r9, #1 │ │ │ │ and r9, r9, #16384 @ 0x4000 │ │ │ │ beq 341888 │ │ │ │ cmp r9, sl │ │ │ │ beq 341918 │ │ │ │ @@ -201128,15 +201128,15 @@ │ │ │ │ tst r3, r2 │ │ │ │ str r5, [r4, #952] @ 0x3b8 │ │ │ │ str r7, [r4, #948] @ 0x3b4 │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ beq 341774 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 341774 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3418d0 │ │ │ │ mov r1, r7 │ │ │ │ bl 343ee8 │ │ │ │ cmp r7, #0 │ │ │ │ beq 34183c │ │ │ │ @@ -201189,39 +201189,39 @@ │ │ │ │ ldr r1, [pc, #116] @ 3419d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #88] @ 3419d8 │ │ │ │ ldr r1, [pc, #88] @ 3419dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #68] @ 3419e0 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq fp, pc, r0, lsl #28 │ │ │ │ - addeq r3, r7, r0, lsr r2 │ │ │ │ - strdeq r2, [sl], r8 │ │ │ │ + @ instruction: 0x009fbdf0 │ │ │ │ + addeq r3, r7, r0, lsr #4 │ │ │ │ + addeq r2, sl, r8, ror #5 │ │ │ │ muleq r0, r0, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ adceq r9, sl, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -201232,28 +201232,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 341af4 │ │ │ │ ldr r1, [pc, #228] @ 341af8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #208] @ 341afc │ │ │ │ ldr r1, [pc, #208] @ 341b00 │ │ │ │ add r4, r4, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ ldr r6, [pc, #180] @ 341b04 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ bl 381454 │ │ │ │ ldr r2, [pc, #152] @ 341b08 │ │ │ │ ldr r3, [pc, #152] @ 341b0c │ │ │ │ add sl, r4, #752 @ 0x2f0 │ │ │ │ @@ -201261,72 +201261,72 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 381554 │ │ │ │ ldr r3, [pc, #100] @ 341b10 │ │ │ │ ldr r2, [pc, #100] @ 341b14 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r6, r3] │ │ │ │ mov r1, r2 │ │ │ │ add r3, r4, #960 @ 0x3c0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9341a0 │ │ │ │ + bl 934198 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq fp, pc, r4, ror #26 │ │ │ │ + addseq fp, pc, r4, asr sp @ │ │ │ │ + addeq r0, r8, r8, lsl #22 │ │ │ │ addeq r0, r8, r8, lsl fp │ │ │ │ - addeq r0, r8, r8, lsr #22 │ │ │ │ + umulleq r3, r8, r0, r6 │ │ │ │ addeq r3, r8, r0, lsr #13 │ │ │ │ - @ instruction: 0x008836b0 │ │ │ │ @ instruction: 0x010c73b0 │ │ │ │ adceq r9, sl, r8, ror #12 │ │ │ │ - @ instruction: 0x008833b8 │ │ │ │ + addeq r3, r8, r8, lsr #7 │ │ │ │ andeq r6, r0, r0, lsr #21 │ │ │ │ - addeq r3, r8, r8, asr #12 │ │ │ │ + addeq r3, r8, r8, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 341b70 │ │ │ │ ldr r2, [pc, #64] @ 341b74 │ │ │ │ ldr r1, [pc, #64] @ 341b78 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #32] @ 341b7c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 343da8 │ │ │ │ - addseq fp, pc, ip, lsr #24 │ │ │ │ - umulleq r3, r8, r0, r5 │ │ │ │ - addeq r3, r8, r8, lsr #11 │ │ │ │ + addseq fp, pc, ip, lsl ip @ │ │ │ │ + addeq r3, r8, r0, lsl #11 │ │ │ │ + umulleq r3, r8, r8, r5 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 341bf8 │ │ │ │ ldr r2, [pc, #96] @ 341bfc │ │ │ │ @@ -201334,15 +201334,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ str r3, [r0, #928] @ 0x3a0 │ │ │ │ str r3, [r0, #932] @ 0x3a4 │ │ │ │ str r3, [r0, #956] @ 0x3bc │ │ │ │ str r3, [r0, #944] @ 0x3b0 │ │ │ │ str r3, [r0, #936] @ 0x3a8 │ │ │ │ @@ -201350,17 +201350,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq fp, pc, r4, asr #23 │ │ │ │ - addeq r3, r8, r8, lsr #10 │ │ │ │ - addeq r3, r8, r0, asr #10 │ │ │ │ + @ instruction: 0x009fbbb4 │ │ │ │ + addeq r3, r8, r8, lsl r5 │ │ │ │ + addeq r3, r8, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ @@ -201425,15 +201425,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ bic r3, r3, ip │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -201447,15 +201447,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [pc, #104] @ 341dd4 │ │ │ │ add r1, r1, #1 │ │ │ │ movne r0, r2 │ │ │ │ str ip, [r4, #956] @ 0x3bc │ │ │ │ str r3, [r4, #952] @ 0x3b8 │ │ │ │ str r3, [r4, #948] @ 0x3b4 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ pop {r4, lr} │ │ │ │ b 344054 │ │ │ │ tst ip, #128 @ 0x80 │ │ │ │ beq 341dac │ │ │ │ ldr r3, [r0, #924] @ 0x39c │ │ │ │ @@ -201467,20 +201467,20 @@ │ │ │ │ ldrb r1, [r4, #957] @ 0x3bd │ │ │ │ tst ip, #512 @ 0x200 │ │ │ │ ldr r0, [pc, #20] @ 341dd4 │ │ │ │ add r1, r1, #1 │ │ │ │ movne r0, r3 │ │ │ │ str ip, [r4, #924] @ 0x39c │ │ │ │ b 341d7c │ │ │ │ - @ instruction: 0x009fbad4 │ │ │ │ + addseq fp, pc, r4, asr #21 │ │ │ │ andeq sp, r5, r0, lsl #24 │ │ │ │ andeq fp, r2, r0, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 341de4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ umlaleq r9, sl, ip, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #196] @ 341ec4 │ │ │ │ ldr r2, [pc, #196] @ 341ec8 │ │ │ │ @@ -201488,15 +201488,15 @@ │ │ │ │ ldr r1, [pc, #192] @ 341ecc │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #81 @ 0x51 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r5, [pc, #164] @ 341ed0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #256 @ 0x100 │ │ │ │ beq 341e5c │ │ │ │ bhi 341e78 │ │ │ │ @@ -201523,27 +201523,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 341e5c │ │ │ │ ldr r0, [pc, #52] @ 341edc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b 341e5c │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ bne 341e8c │ │ │ │ b 341e5c │ │ │ │ - addseq fp, pc, r4, lsl #19 │ │ │ │ + addseq fp, pc, r4, ror r9 @ │ │ │ │ + addeq r3, r8, r4, lsr r3 │ │ │ │ addeq r3, r8, r4, asr #6 │ │ │ │ - addeq r3, r8, r4, asr r3 │ │ │ │ ldrdeq r6, [ip, -r4] │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq r3, r8, r8, asr #5 │ │ │ │ + @ instruction: 0x008832b8 │ │ │ │ ldr r1, [r0, #936] @ 0x3a8 │ │ │ │ ldr r3, [r0, #940] @ 0x3ac │ │ │ │ tst r1, #512 @ 0x200 │ │ │ │ orrne r3, r3, #32 │ │ │ │ biceq r3, r3, #32 │ │ │ │ tst r1, #8 │ │ │ │ and r1, r1, #130 @ 0x82 │ │ │ │ @@ -201555,54 +201555,54 @@ │ │ │ │ bicne r3, r3, #1 │ │ │ │ mov r2, r0 │ │ │ │ tst r3, r1 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [r2, #940] @ 0x3ac │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 341fc0 │ │ │ │ ldr r2, [pc, #120] @ 341fc4 │ │ │ │ ldr r1, [pc, #120] @ 341fc8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #88] @ 341fcc │ │ │ │ ldr r1, [pc, #88] @ 341fd0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #56] @ 341fd4 │ │ │ │ ldr r1, [pc, #56] @ 341fd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9281d0 │ │ │ │ - addseq fp, pc, r4, asr #16 │ │ │ │ - addeq r2, r7, r8, lsr ip │ │ │ │ - addeq r1, sl, r4, lsl #26 │ │ │ │ + b 9281c8 │ │ │ │ + addseq fp, pc, r4, lsr r8 @ │ │ │ │ + addeq r2, r7, r8, lsr #24 │ │ │ │ + strdeq r1, [sl], r4 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r9, [sl], ip @ │ │ │ │ smlabbeq r7, r4, r3, lr │ │ │ │ ldr r3, [r0, #1200] @ 0x4b0 │ │ │ │ lsrs r3, r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -202003,15 +202003,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #25 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ andeq r0, r0, ip, ror #31 │ │ │ │ - addseq fp, pc, r0, asr r2 @ │ │ │ │ + addseq fp, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ 3426e8 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -202019,50 +202019,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #144] @ 3426ec │ │ │ │ ldr r1, [pc, #144] @ 3426f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #124] @ 3426f4 │ │ │ │ ldr r2, [pc, #124] @ 3426f8 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #81 @ 0x51 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #96] @ 3426fc │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r8, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 381554 │ │ │ │ add r1, r4, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 381454 │ │ │ │ - addseq fp, pc, r8, asr #2 │ │ │ │ + addseq fp, pc, r8, lsr r1 @ │ │ │ │ + @ instruction: 0x0087febc │ │ │ │ addeq pc, r7, ip, asr #29 │ │ │ │ - ldrdeq pc, [r7], ip │ │ │ │ - strdeq r2, [r8], r0 │ │ │ │ - ldrdeq r2, [r8], r0 │ │ │ │ + addeq r2, r8, r0, ror #21 │ │ │ │ + addeq r2, r8, r0, asr #21 │ │ │ │ ldrdeq r8, [sl], r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #1204] @ 0x4b4 │ │ │ │ @@ -202089,15 +202089,15 @@ │ │ │ │ ldr r1, [pc, #92] @ 3427cc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #81 @ 0x51 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #272 @ 0x110 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ bl 27ebf4 │ │ │ │ mov r0, #2688 @ 0xa80 │ │ │ │ mov r3, #11 │ │ │ │ @@ -202105,17 +202105,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ ldr r2, [pc, #24] @ 3427d0 │ │ │ │ str r3, [r4, #936] @ 0x3a8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27ebf4 │ │ │ │ - addseq fp, pc, r0, lsr #32 │ │ │ │ + addseq fp, pc, r0, lsl r0 @ │ │ │ │ + addeq r2, r8, r8, asr #19 │ │ │ │ ldrdeq r2, [r8], r8 │ │ │ │ - addeq r2, r8, r8, ror #19 │ │ │ │ andeq r2, r0, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -202253,15 +202253,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 342878 │ │ │ │ b 3429b0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ smlatbeq ip, ip, r4, r6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r2, r8, ip, lsr #21 │ │ │ │ + umulleq r2, r8, ip, sl │ │ │ │ tsteq ip, r4, asr #8 │ │ │ │ │ │ │ │ 00342a1c : │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcs 342a48 │ │ │ │ lsl r2, r2, #1 │ │ │ │ @@ -202280,17 +202280,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 342a7c │ │ │ │ ldr r0, [pc, #24] @ 342a80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq sl, pc, ip, asr sp @ │ │ │ │ + addseq sl, pc, ip, asr #26 │ │ │ │ + addeq r2, r8, ip, asr #19 │ │ │ │ ldrdeq r2, [r8], ip │ │ │ │ - addeq r2, r8, ip, ror #19 │ │ │ │ │ │ │ │ 00342a84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #504] @ 342c94 │ │ │ │ @@ -202427,18 +202427,18 @@ │ │ │ │ @ instruction: 0xffff8008 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xffff8808 │ │ │ │ andeq r4, r0, r3, asr lr │ │ │ │ andeq r4, r0, r1, lsr r3 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - addeq r2, r8, r8, ror #15 │ │ │ │ - addseq sl, pc, r4, asr #22 │ │ │ │ + ldrdeq r2, [r8], r8 │ │ │ │ + addseq sl, pc, r4, lsr fp @ │ │ │ │ + @ instruction: 0x008827b4 │ │ │ │ addeq r2, r8, r4, asr #15 │ │ │ │ - ldrdeq r2, [r8], r4 │ │ │ │ │ │ │ │ 00342ccc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #128] @ 342d64 │ │ │ │ @@ -202586,24 +202586,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r0, ror r0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r2, r8, r4, asr #13 │ │ │ │ + @ instruction: 0x008826b4 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ @ instruction: 0xffff8008 │ │ │ │ @ instruction: 0xffff8808 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r4, r0, r3, asr lr │ │ │ │ andeq r4, r0, r1, lsr r3 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - addeq r2, r8, r4, lsr #11 │ │ │ │ + umulleq r2, r8, r4, r5 │ │ │ │ tsteq ip, ip, lsl pc │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldr ip, [r3, #176] @ 0xb0 │ │ │ │ str r1, [r3, #168] @ 0xa8 │ │ │ │ asr r2, r1, #2 │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ asr r1, ip, #2 │ │ │ │ @@ -202619,27 +202619,27 @@ │ │ │ │ asr r3, r3, #4 │ │ │ │ mov r0, #0 │ │ │ │ strb r3, [r2, #236] @ 0xec │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq sl, pc, ip, lsr #17 │ │ │ │ + umullseq sl, pc, ip, r8 @ │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldrb r2, [r0, #236] @ 0xec │ │ │ │ ldr r3, [pc, #28] @ 342fdc │ │ │ │ and r2, r2, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #4 │ │ │ │ str r3, [r0, #232] @ 0xe8 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq sl, pc, r4, ror r8 @ │ │ │ │ + addseq sl, pc, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r4, #212] @ 0xd4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -202772,20 +202772,20 @@ │ │ │ │ sub ip, ip, lr, asr #31 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, ip │ │ │ │ ldrb r3, [r3, #512] @ 0x200 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 657304 │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ - addseq sl, pc, r8, asr r7 @ │ │ │ │ - addseq sl, pc, r4, lsr #14 │ │ │ │ - addseq sl, pc, r4, ror #13 │ │ │ │ - @ instruction: 0x009fa6b0 │ │ │ │ - addseq sl, pc, r0, ror r6 @ │ │ │ │ - addseq sl, pc, ip, lsr r6 @ │ │ │ │ + addseq sl, pc, r8, asr #14 │ │ │ │ + addseq sl, pc, r4, lsl r7 @ │ │ │ │ + @ instruction: 0x009fa6d4 │ │ │ │ + addseq sl, pc, r0, lsr #13 │ │ │ │ + addseq sl, pc, r0, ror #12 │ │ │ │ + addseq sl, pc, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov fp, r0 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [pc, #736] @ 343528 │ │ │ │ @@ -202974,21 +202974,21 @@ │ │ │ │ bl 656550 │ │ │ │ b 34337c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq ip, ip, fp, r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq ip, r8, ror sl │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - strheq r2, [r8], ip │ │ │ │ - addeq r2, r8, r8, lsr #1 │ │ │ │ - umulleq r2, r8, r4, r0 │ │ │ │ + addeq r2, r8, ip, lsr #1 │ │ │ │ + umulleq r2, r8, r8, r0 │ │ │ │ + addeq r2, r8, r4, lsl #1 │ │ │ │ muleq r0, r8, r8 │ │ │ │ - addeq r2, r8, r4, asr r0 │ │ │ │ - addeq r2, r8, r0, asr r0 │ │ │ │ addeq r2, r8, r4, asr #32 │ │ │ │ + addeq r2, r8, r0, asr #32 │ │ │ │ + addeq r2, r8, r4, lsr r0 │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldr r2, [r3, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 343594 │ │ │ │ ldr r2, [r3, #232] @ 0xe8 │ │ │ │ ldr ip, [r2, #12] │ │ │ │ str ip, [r3, #244] @ 0xf4 │ │ │ │ @@ -203023,15 +203023,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 343228 │ │ │ │ ldr r0, [pc, #4] @ 343600 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r7, sl, r8, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 3436c8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -203040,27 +203040,27 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3436cc │ │ │ │ ldr r1, [pc, #156] @ 3436d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #136] @ 3436d4 │ │ │ │ ldr r1, [pc, #136] @ 3436d8 │ │ │ │ add r4, r4, #572 @ 0x23c │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ ldr r4, [pc, #116] @ 3436dc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r6, [pc, #100] @ 3436e0 │ │ │ │ ldr r3, [pc, #100] @ 3436e4 │ │ │ │ ldr lr, [pc, #100] @ 3436e8 │ │ │ │ ldr ip, [pc, #100] @ 3436ec │ │ │ │ ldr r1, [pc, #100] @ 3436f0 │ │ │ │ add r6, pc, r6 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -203073,20 +203073,20 @@ │ │ │ │ str r4, [r0, #104] @ 0x68 │ │ │ │ str lr, [r0, #100] @ 0x64 │ │ │ │ str ip, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9281d0 │ │ │ │ - addseq sl, pc, r8, lsl r2 @ │ │ │ │ - addeq r1, r7, r4, ror #10 │ │ │ │ - addeq r0, sl, ip, lsr #12 │ │ │ │ - @ instruction: 0x00881eb8 │ │ │ │ - addeq r1, r8, ip, asr #29 │ │ │ │ + b 9281c8 │ │ │ │ + addseq sl, pc, r8, lsl #4 │ │ │ │ + addeq r1, r7, r4, asr r5 │ │ │ │ + addeq r0, sl, ip, lsl r6 │ │ │ │ + addeq r1, r8, r8, lsr #29 │ │ │ │ + @ instruction: 0x00881ebc │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ adceq r7, sl, ip, asr #24 │ │ │ │ @ instruction: 0xfffff8e0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ ldrdeq lr, [r7, -r0] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -203100,44 +203100,44 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #588 @ 0x24c │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r4, #1 │ │ │ │ moveq r3, #0 │ │ │ │ streq r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, pc, r0, lsr #2 │ │ │ │ - addeq r1, r8, ip, lsl #28 │ │ │ │ - ldrdeq r1, [r8], r4 │ │ │ │ + addseq sl, pc, r0, lsl r1 @ │ │ │ │ + strdeq r1, [r8], ip │ │ │ │ + addeq r1, r8, r4, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #200] @ 34384c │ │ │ │ ldr r2, [pc, #200] @ 343850 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #196] @ 343854 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r7, #588 @ 0x24c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r5, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ str r7, [r4, #232] @ 0xe8 │ │ │ │ str r5, [r0, #152] @ 0x98 │ │ │ │ mov r6, r0 │ │ │ │ bl 343554 │ │ │ │ @@ -203171,17 +203171,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrheq sl, [pc], r0 │ │ │ │ - umulleq r1, r8, r8, sp │ │ │ │ - addeq r1, r8, ip, asr r9 │ │ │ │ + addseq sl, pc, r0, lsr #1 │ │ │ │ + addeq r1, r8, r8, lsl #27 │ │ │ │ + addeq r1, r8, ip, asr #18 │ │ │ │ bicgt r1, r3, #6029312 @ 0x5c0000 │ │ │ │ ldmdbvc r9!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ rsbseq r7, r9, r9, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -203192,15 +203192,15 @@ │ │ │ │ ldr r1, [pc, #912] @ 343c1c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #588 @ 0x24c │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #1 │ │ │ │ movgt r0, #1 │ │ │ │ bgt 3438d0 │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, r0, r3 │ │ │ │ @@ -203300,15 +203300,15 @@ │ │ │ │ ldr r1, [pc, #500] @ 343c30 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #596 @ 0x254 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ bl 34376c │ │ │ │ b 3438cc │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r0, #220] @ 0xdc │ │ │ │ b 3438cc │ │ │ │ add r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -203413,22 +203413,22 @@ │ │ │ │ bl 342fe0 │ │ │ │ b 3438cc │ │ │ │ add r2, r0, #8192 @ 0x2000 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r2, #193] @ 0xc1 │ │ │ │ bl 342fe0 │ │ │ │ b 3438cc │ │ │ │ - @ instruction: 0x009f9fb8 │ │ │ │ - umulleq r1, r8, ip, ip │ │ │ │ - addeq r1, r8, r4, ror #16 │ │ │ │ - @ instruction: 0x009f9ed8 │ │ │ │ - addseq r9, pc, r8, asr #28 │ │ │ │ - @ instruction: 0x009f9dfc │ │ │ │ - addeq r1, r8, ip, asr #21 │ │ │ │ - addeq r1, r8, r0, ror #21 │ │ │ │ + addseq r9, pc, r8, lsr #31 │ │ │ │ + addeq r1, r8, ip, lsl #25 │ │ │ │ + addeq r1, r8, r4, asr r8 │ │ │ │ + addseq r9, pc, r8, asr #29 │ │ │ │ + addseq r9, pc, r8, lsr lr @ │ │ │ │ + addseq r9, pc, ip, ror #27 │ │ │ │ + @ instruction: 0x00881abc │ │ │ │ + ldrdeq r1, [r8], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #152] @ 343ce4 │ │ │ │ ldr r4, [pc, #152] @ 343ce8 │ │ │ │ ldr r2, [pc, #152] @ 343cec │ │ │ │ @@ -203437,15 +203437,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r7, #588 @ 0x24c │ │ │ │ mov r6, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, r6 │ │ │ │ add r1, r0, #112 @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 656d14 │ │ │ │ cmp r0, #0 │ │ │ │ bne 343cb4 │ │ │ │ @@ -203461,23 +203461,23 @@ │ │ │ │ ldr r1, [pc, #52] @ 343cf4 │ │ │ │ add r7, r7, #596 @ 0x254 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 34376c │ │ │ │ - addseq r9, pc, r4, ror #23 │ │ │ │ - addeq r1, r8, r4, lsr #9 │ │ │ │ - addeq r1, r8, ip, asr #17 │ │ │ │ - addeq r1, r8, ip, asr #16 │ │ │ │ - addeq r1, r8, r0, ror #16 │ │ │ │ + @ instruction: 0x009f9bd4 │ │ │ │ + umulleq r1, r8, r4, r4 │ │ │ │ + @ instruction: 0x008818bc │ │ │ │ + addeq r1, r8, ip, lsr r8 │ │ │ │ + addeq r1, r8, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r6, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r6, #172] @ 0xac │ │ │ │ mov r5, r0 │ │ │ │ @@ -203532,28 +203532,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #588 @ 0x24c │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ str r5, [r0, #156] @ 0x9c │ │ │ │ str r4, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r9, pc, r8, ror #20 │ │ │ │ - addeq r1, r8, ip, lsl r3 │ │ │ │ - addeq r1, r8, r4, asr r7 │ │ │ │ + addseq r9, pc, r8, asr sl @ │ │ │ │ + addeq r1, r8, ip, lsl #6 │ │ │ │ + addeq r1, r8, r4, asr #14 │ │ │ │ │ │ │ │ 00343e20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ @@ -203786,48 +203786,48 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #56] @ 3441e4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ - addseq r9, pc, r4, asr #19 │ │ │ │ - addeq r1, r8, ip, ror #9 │ │ │ │ - addeq r1, r8, r8, ror r5 │ │ │ │ - addeq r1, r8, r0, asr r5 │ │ │ │ - addeq r1, r8, r8, lsl #10 │ │ │ │ - addeq r1, r8, r4, lsl r5 │ │ │ │ - addeq r1, r8, ip, asr #9 │ │ │ │ - addeq r1, r8, r4, ror r4 │ │ │ │ - addeq r1, r8, r8, lsr #10 │ │ │ │ - addeq r1, r8, r0, lsr r5 │ │ │ │ + @ instruction: 0x009f99b4 │ │ │ │ + ldrdeq r1, [r8], ip │ │ │ │ + addeq r1, r8, r8, ror #10 │ │ │ │ + addeq r1, r8, r0, asr #10 │ │ │ │ + strdeq r1, [r8], r8 │ │ │ │ + addeq r1, r8, r4, lsl #10 │ │ │ │ + @ instruction: 0x008814bc │ │ │ │ + addeq r1, r8, r4, ror #8 │ │ │ │ + addeq r1, r8, r8, lsl r5 │ │ │ │ addeq r1, r8, r0, lsr #10 │ │ │ │ - addeq r1, r8, ip, asr r4 │ │ │ │ + addeq r1, r8, r0, lsl r5 │ │ │ │ + addeq r1, r8, ip, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 3441f8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ffa0 │ │ │ │ + b 92ff98 │ │ │ │ adceq r7, sl, r8, asr r1 │ │ │ │ ldr r1, [pc, #8] @ 34420c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6cb14 │ │ │ │ - addeq r0, r7, r0, lsl #31 │ │ │ │ + b b6cb0c │ │ │ │ + addeq r0, r7, r0, ror pc │ │ │ │ ldr r3, [pc, #28] @ 344234 │ │ │ │ ldr r2, [pc, #28] @ 344238 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 34423c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ smlatteq ip, r4, fp, r4 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq r0, r7, r8, asr pc │ │ │ │ + addeq r0, r7, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ 3443b0 │ │ │ │ mov r8, r3 │ │ │ │ @@ -203843,15 +203843,15 @@ │ │ │ │ ldr r2, [pc, #312] @ 3443c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #296] @ 3443c4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #288] @ 3443c8 │ │ │ │ ldr r3, [pc, #288] @ 3443cc │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r0, #320] @ 0x140 │ │ │ │ @@ -203894,46 +203894,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3443e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3442cc │ │ │ │ ldr r0, [pc, #76] @ 3443e4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3442cc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010c4b9c │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r9, pc, ip, lsr #16 │ │ │ │ - addeq r1, r8, r0, asr r4 │ │ │ │ + addseq r9, pc, ip, lsl r8 @ │ │ │ │ addeq r1, r8, r0, asr #8 │ │ │ │ + addeq r1, r8, r0, lsr r4 │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ tsteq ip, r4, asr fp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq ip, r8, lsr #22 │ │ │ │ andeq r2, r0, ip, asr r5 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r1, r8, r0, ror r3 │ │ │ │ - umulleq r1, r8, r8, r3 │ │ │ │ + addeq r1, r8, r0, ror #6 │ │ │ │ + addeq r1, r8, r8, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #324] @ 344544 │ │ │ │ ldr r2, [pc, #324] @ 344548 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -203968,15 +203968,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #204] @ 34455c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 344434 │ │ │ │ ldr r3, [pc, #192] @ 344560 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 344448 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -203990,49 +203990,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 344568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 344448 │ │ │ │ ldr r2, [pc, #92] @ 34456c │ │ │ │ ldr r3, [pc, #52] @ 344548 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 344540 │ │ │ │ ldr r0, [pc, #60] @ 344570 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [ip, -ip] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatteq ip, r8, r9, r4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq ip, ip, r9, r4 │ │ │ │ - addeq r1, r8, r4, ror #5 │ │ │ │ + ldrdeq r1, [r8], r4 │ │ │ │ andeq r6, r0, r4, lsr #24 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r1, r8, r0, lsr #5 │ │ │ │ + umulleq r1, r8, r0, r2 │ │ │ │ smlatteq ip, ip, r8, r4 │ │ │ │ - @ instruction: 0x008812b0 │ │ │ │ + addeq r1, r8, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #476] @ 344768 │ │ │ │ ldr r0, [pc, #476] @ 34476c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -204085,21 +204085,21 @@ │ │ │ │ beq 344734 │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 344788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3445c8 │ │ │ │ ldr r3, [pc, #256] @ 34478c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3445c8 │ │ │ │ ldr r3, [pc, #224] @ 344780 │ │ │ │ @@ -204115,36 +204115,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 344790 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3445c8 │ │ │ │ ldr r2, [pc, #144] @ 344794 │ │ │ │ ldr r3, [pc, #100] @ 34476c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 344764 │ │ │ │ ldr r0, [pc, #112] @ 344798 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r2, [pc, #96] @ 34479c │ │ │ │ ldr r3, [pc, #44] @ 34476c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -204158,21 +204158,21 @@ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq ip, r0, asr r8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq ip, ip, lsr #16 │ │ │ │ andeq r4, r0, r4, lsr ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r1, r8, ip, lsl #4 │ │ │ │ + strdeq r1, [r8], ip │ │ │ │ andeq r4, r0, ip, lsl #6 │ │ │ │ - addeq r1, r8, r8, lsr #2 │ │ │ │ + addeq r1, r8, r8, lsl r1 │ │ │ │ strdeq r4, [ip, -r8] │ │ │ │ - addeq r1, r8, r0, lsr r1 │ │ │ │ + addeq r1, r8, r0, lsr #2 │ │ │ │ smlabteq ip, r0, r6, r4 │ │ │ │ - addeq r1, r8, r4, ror #2 │ │ │ │ + addeq r1, r8, r4, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #348] @ 344918 │ │ │ │ ldr lr, [pc, #348] @ 34491c │ │ │ │ ldr ip, [pc, #348] @ 344920 │ │ │ │ @@ -204188,15 +204188,15 @@ │ │ │ │ mov r3, #93 @ 0x5d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #288] @ 34492c │ │ │ │ ldr r3, [pc, #288] @ 344930 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -204237,48 +204237,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 344944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 344824 │ │ │ │ ldr r0, [pc, #76] @ 344948 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 344824 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009f92f0 │ │ │ │ + addseq r9, pc, r0, ror #5 │ │ │ │ tsteq ip, r4, lsr r6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r0, r8, r0, ror #29 │ │ │ │ - strdeq r0, [r8], r4 │ │ │ │ + ldrdeq r0, [r8], r0 @ │ │ │ │ + addeq r0, r8, r4, ror #29 │ │ │ │ strdeq r4, [ip, -r0] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r4, [ip, -r0] │ │ │ │ ldrdeq r5, [r0], -r8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r1, r8, r8 │ │ │ │ - addeq r1, r8, r4, asr #32 │ │ │ │ + strdeq r0, [r8], r8 │ │ │ │ + addeq r1, r8, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #328] @ 0x148 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #712] @ 344c34 │ │ │ │ @@ -204426,15 +204426,15 @@ │ │ │ │ ldr r3, [r7, #328] @ 0x148 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [r6] │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ strb r4, [r6, #144] @ 0x90 │ │ │ │ str r8, [r6, #64] @ 0x40 │ │ │ │ str r7, [r6, #88] @ 0x58 │ │ │ │ - bl b6c620 │ │ │ │ + bl b6c618 │ │ │ │ ldr r2, [r7, #328] @ 0x148 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #148]! @ 0x94 │ │ │ │ str r3, [r6, #152] @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r6, [r3, r8, lsl #2] │ │ │ │ b 3449d8 │ │ │ │ @@ -204459,30 +204459,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 344c7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq ip, r4, ror r4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r9, pc, r9, lsr #1 │ │ │ │ + umullseq r9, pc, r9, r0 @ │ │ │ │ andeq r8, r0, r1 │ │ │ │ smlatteq ip, r4, r3, r4 │ │ │ │ - addseq r9, pc, r0, asr #32 │ │ │ │ + addseq r9, pc, r0, lsr r0 @ │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ - addeq r0, r8, ip, lsl #29 │ │ │ │ + addeq r0, r8, ip, ror lr │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - addeq r0, r8, r4, lsr lr │ │ │ │ - @ instruction: 0x009f8ed0 │ │ │ │ - ldrdeq r0, [r8], ip │ │ │ │ + addeq r0, r8, r4, lsr #28 │ │ │ │ + addseq r8, pc, r0, asr #29 │ │ │ │ + addeq r0, r8, ip, asr #21 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - umullseq r8, pc, r8, lr @ │ │ │ │ - addeq r0, r8, r4, lsr #21 │ │ │ │ + addseq r8, pc, r8, lsl #29 │ │ │ │ + umulleq r0, r8, r4, sl │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #244] @ 344d8c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -204491,34 +204491,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 344d90 │ │ │ │ ldr r1, [pc, #228] @ 344d94 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #208] @ 344d98 │ │ │ │ ldr r1, [pc, #208] @ 344d9c │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #172] @ 344da0 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [pc, #144] @ 344da4 │ │ │ │ ldr r2, [pc, #144] @ 344da8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #52 @ 0x34 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -204543,19 +204543,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r8, pc, r8, lsl lr @ │ │ │ │ - addeq pc, r6, r8, ror #29 │ │ │ │ - @ instruction: 0x0089efb0 │ │ │ │ - addeq r0, r8, r4, ror #25 │ │ │ │ - addeq r0, r8, r0, lsl #26 │ │ │ │ + addseq r8, pc, r8, lsl #28 │ │ │ │ + ldrdeq pc, [r6], r8 │ │ │ │ + addeq lr, r9, r0, lsr #31 │ │ │ │ + ldrdeq r0, [r8], r4 │ │ │ │ + strdeq r0, [r8], r0 @ │ │ │ │ smlatteq r7, r8, pc, ip @ │ │ │ │ adceq r6, sl, r4, lsr r6 │ │ │ │ andeq r2, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @@ -204582,15 +204582,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [pc, #392] @ 344fa0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, r7 │ │ │ │ beq 344f68 │ │ │ │ ldr r8, [pc, #356] @ 344fa4 │ │ │ │ add r9, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, #8 │ │ │ │ @@ -204614,34 +204614,34 @@ │ │ │ │ beq 344e9c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 344ed8 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b97b58 │ │ │ │ + bl b97b50 │ │ │ │ mov r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b4308 │ │ │ │ + bl 8b4300 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ addeq r2, r5, #408 @ 0x198 │ │ │ │ streq r2, [r5, #412] @ 0x19c │ │ │ │ b 344e4c │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 27db80 │ │ │ │ b 344eac │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 8b59d4 │ │ │ │ + bl 8b59cc │ │ │ │ ldr r2, [pc, #168] @ 344fa8 │ │ │ │ ldr r3, [pc, #144] @ 344f94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -204671,27 +204671,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009f8cd8 │ │ │ │ + addseq r8, pc, r8, asr #25 │ │ │ │ tsteq ip, ip, lsl r0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r0, r8, ip, asr #17 │ │ │ │ - addeq r0, r8, ip, asr #17 │ │ │ │ + @ instruction: 0x008808bc │ │ │ │ + @ instruction: 0x008808bc │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ andeq r8, r0, r1 │ │ │ │ strdeq r3, [ip, -ip] │ │ │ │ - addseq r8, pc, r8, ror #22 │ │ │ │ - @ instruction: 0x00880ab8 │ │ │ │ - addeq r0, r8, r4, ror r7 │ │ │ │ + addseq r8, pc, r8, asr fp @ │ │ │ │ + addeq r0, r8, r8, lsr #21 │ │ │ │ + addeq r0, r8, r4, ror #14 │ │ │ │ andeq r0, r0, r5, lsr r3 │ │ │ │ - addeq r0, r8, r4, ror sl │ │ │ │ + addeq r0, r8, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, #32768 @ 0x8000 │ │ │ │ sub sp, sp, #28 │ │ │ │ str ip, [sp, #12] │ │ │ │ @@ -204715,32 +204715,32 @@ │ │ │ │ cmp r2, #7 │ │ │ │ bhi 34510c │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ - bl b97b58 │ │ │ │ + bl b97b50 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 8b4308 │ │ │ │ + bl 8b4300 │ │ │ │ ldr ip, [pc, #236] @ 345144 │ │ │ │ ldr r2, [pc, #236] @ 345148 │ │ │ │ ldr r1, [pc, #236] @ 34514c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 8b59d4 │ │ │ │ + bl 8b59cc │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 345120 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 345090 │ │ │ │ @@ -204781,17 +204781,17 @@ │ │ │ │ cmp r3, #0 │ │ │ │ addeq r3, r5, #148 @ 0x94 │ │ │ │ streq r3, [r5, #152] @ 0x98 │ │ │ │ b 3450b0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, ip, lsl #28 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r8, pc, r4, asr sl @ │ │ │ │ - addeq r0, r8, r8, asr #18 │ │ │ │ - addeq r0, r8, r4, ror #18 │ │ │ │ + addseq r8, pc, r4, asr #20 │ │ │ │ + addeq r0, r8, r8, lsr r9 │ │ │ │ + addeq r0, r8, r4, asr r9 │ │ │ │ tsteq ip, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #356] @ 0x164 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -204838,15 +204838,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #160] @ 3452c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ ldr r0, [pc, #152] @ 3452cc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -204856,45 +204856,45 @@ │ │ │ │ ldr r1, [pc, #124] @ 3452d8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #96] @ 3452dc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8b6dfc │ │ │ │ + bl 8b6df4 │ │ │ │ ldr r0, [pc, #88] @ 3452e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #60] @ 3452e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ b 34522c │ │ │ │ ldr r0, [pc, #48] @ 3452e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ b 34522c │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - addeq r0, r8, r0, asr #16 │ │ │ │ + addeq r0, r8, r0, lsr r8 │ │ │ │ andeq r8, r0, r2 │ │ │ │ - addseq r8, pc, r8, asr r8 @ │ │ │ │ - addeq r0, r8, r4, asr r7 │ │ │ │ - addeq r0, r8, r8, ror #14 │ │ │ │ - addeq r0, r8, r0, lsr #15 │ │ │ │ + addseq r8, pc, r8, asr #16 │ │ │ │ + addeq r0, r8, r4, asr #14 │ │ │ │ + addeq r0, r8, r8, asr r7 │ │ │ │ + umulleq r0, r8, r0, r7 │ │ │ │ andeq r8, r0, r1 │ │ │ │ - addeq r0, r8, r0, ror #15 │ │ │ │ - addeq r0, r8, r8, lsl #15 │ │ │ │ + ldrdeq r0, [r8], r0 @ │ │ │ │ + addeq r0, r8, r8, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #400] @ 345494 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #396] @ 345498 │ │ │ │ @@ -204911,15 +204911,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #25 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl b97b58 │ │ │ │ + bl b97b50 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 345380 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -204927,33 +204927,33 @@ │ │ │ │ bhi 345380 │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 345478 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl b97b58 │ │ │ │ + bl b97b50 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 8b4308 │ │ │ │ + bl 8b4300 │ │ │ │ ldr ip, [pc, #240] @ 34549c │ │ │ │ ldr r2, [pc, #240] @ 3454a0 │ │ │ │ ldr r1, [pc, #240] @ 3454a4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 8b59d4 │ │ │ │ + bl 8b59cc │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 345460 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 3453e4 │ │ │ │ @@ -204995,17 +204995,17 @@ │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, #8 │ │ │ │ bl 27db80 │ │ │ │ b 345390 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [ip, -r4] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r8, pc, r0, lsl #14 │ │ │ │ - strdeq r0, [r8], r4 │ │ │ │ - addeq r0, r8, r0, lsl r6 │ │ │ │ + @ instruction: 0x009f86f0 │ │ │ │ + addeq r0, r8, r4, ror #11 │ │ │ │ + addeq r0, r8, r0, lsl #12 │ │ │ │ ldrdeq r3, [ip, -r8] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #228] @ 3455a8 │ │ │ │ ldr r7, [pc, #228] @ 3455ac │ │ │ │ @@ -205014,15 +205014,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ ldr r3, [pc, #212] @ 3455b4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r8, [pc, #196] @ 3455b8 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [r0, #408] @ 0x198 │ │ │ │ cmp r5, #0 │ │ │ │ bne 345588 │ │ │ │ ldr r3, [pc, #180] @ 3455bc │ │ │ │ mov r6, r0 │ │ │ │ @@ -205062,22 +205062,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 3455c8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - addseq r8, pc, r8, ror #11 │ │ │ │ - strdeq r0, [r8], r8 │ │ │ │ - addeq r0, r8, r0, lsl #4 │ │ │ │ + @ instruction: 0x009f85d8 │ │ │ │ + addeq r0, r8, r8, ror #3 │ │ │ │ + strdeq r0, [r8], r0 @ │ │ │ │ andeq r0, r0, r1, asr #10 │ │ │ │ tsteq ip, ip, lsl #18 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq pc, r6, r8, ror #24 │ │ │ │ - addeq r0, r8, r4, lsl r5 │ │ │ │ + addeq pc, r6, r8, asr ip @ │ │ │ │ + addeq r0, r8, r4, lsl #10 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #256] @ 3456e4 │ │ │ │ ldr r2, [pc, #256] @ 3456e8 │ │ │ │ @@ -205092,15 +205092,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r9, [r5, #148] @ 0x94 │ │ │ │ cmp r9, #0 │ │ │ │ beq 345650 │ │ │ │ ldr r0, [r9, #8] │ │ │ │ - bl 8b31dc │ │ │ │ + bl 8b31d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 345650 │ │ │ │ ldrb r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34565c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -205111,15 +205111,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3441fc │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add r7, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl b97dd4 │ │ │ │ + bl b97dcc │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r6, r0 │ │ │ │ b 3456c0 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ sub r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -205143,15 +205143,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 3452ec │ │ │ │ cmp r4, #0 │ │ │ │ bne 345610 │ │ │ │ b 345650 │ │ │ │ tsteq ip, r8, lsl r8 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq pc, r6, r0, lsl #23 │ │ │ │ + addeq pc, r6, r0, ror fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ add fp, r0, #116 @ 0x74 │ │ │ │ ldr r0, [pc, #964] @ 345ad4 │ │ │ │ @@ -205173,15 +205173,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 345820 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 8b31dc │ │ │ │ + bl 8b31d4 │ │ │ │ ldr r9, [pc, #888] @ 345ae8 │ │ │ │ ldr r8, [pc, #888] @ 345aec │ │ │ │ ldr sl, [pc, #888] @ 345af0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #208 @ 0xd0 │ │ │ │ add r8, r8, #208 @ 0xd0 │ │ │ │ @@ -205248,29 +205248,29 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 345a68 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl b97b58 │ │ │ │ + bl b97b50 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 8b4308 │ │ │ │ + bl 8b4300 │ │ │ │ ldr r2, [pc, #588] @ 345af8 │ │ │ │ ldr r1, [pc, #588] @ 345afc │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 8b59d4 │ │ │ │ + bl 8b59cc │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 345a48 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 3458d8 │ │ │ │ @@ -205284,15 +205284,15 @@ │ │ │ │ bl 27d088 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d088 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 345820 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 8b31dc │ │ │ │ + bl 8b31d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 345790 │ │ │ │ ldr r2, [pc, #460] @ 345b00 │ │ │ │ ldr r3, [pc, #416] @ 345ad8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -205312,28 +205312,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 345a9c │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl b97b58 │ │ │ │ + bl b97b50 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 8b4308 │ │ │ │ + bl 8b4300 │ │ │ │ ldr r1, [pc, #344] @ 345b04 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 8b59d4 │ │ │ │ + bl 8b59cc │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 345a7c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 3459d4 │ │ │ │ @@ -205353,15 +205353,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r4, #25 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #4 │ │ │ │ - bl b97c2c │ │ │ │ + bl b97c24 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b 3457b0 │ │ │ │ ldr r2, [r4] │ │ │ │ str r2, [r6, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -205397,26 +205397,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ smlatteq ip, r8, r6, r3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrdeq r3, [ip, -r4] │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq pc, r6, ip, lsr sl @ │ │ │ │ - addseq r8, pc, ip, lsr r3 @ │ │ │ │ - addseq r8, pc, r8, lsr r3 @ │ │ │ │ - addeq r0, r8, r0, lsr r2 │ │ │ │ + addeq pc, r6, ip, lsr #20 │ │ │ │ + addseq r8, pc, ip, lsr #6 │ │ │ │ + addseq r8, pc, r8, lsr #6 │ │ │ │ + addeq r0, r8, r0, lsr #4 │ │ │ │ ldrdeq r3, [ip, -r4] │ │ │ │ - addeq r0, r8, r0, lsl #2 │ │ │ │ - addeq r0, r8, ip, lsl r1 │ │ │ │ + strdeq r0, [r8], r0 @ │ │ │ │ + addeq r0, r8, ip, lsl #2 │ │ │ │ smlabteq ip, r8, r4, r3 │ │ │ │ - addeq r0, r8, r8, lsr #32 │ │ │ │ - @ instruction: 0x009f7ff4 │ │ │ │ - addeq pc, r7, r4, lsl #24 │ │ │ │ - strdeq pc, [r7], ip │ │ │ │ + addeq r0, r8, r8, lsl r0 │ │ │ │ + addseq r7, pc, r4, ror #31 │ │ │ │ + strdeq pc, [r7], r4 │ │ │ │ + addeq pc, r7, ip, ror #31 │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #616] @ 345d9c │ │ │ │ @@ -205442,15 +205442,15 @@ │ │ │ │ beq 345b8c │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 345c08 │ │ │ │ mov r8, #8 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl b97c2c │ │ │ │ + bl b97c24 │ │ │ │ cmp r0, r8 │ │ │ │ mov r2, r0 │ │ │ │ beq 345c18 │ │ │ │ ldr r3, [pc, #504] @ 345da8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -205520,25 +205520,25 @@ │ │ │ │ b 345bc4 │ │ │ │ ldr r9, [pc, #260] @ 345dc4 │ │ │ │ add r9, pc, r9 │ │ │ │ b 345c34 │ │ │ │ ldr r0, [pc, #252] @ 345dc8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ b 345bbc │ │ │ │ bl 656550 │ │ │ │ b 345cb0 │ │ │ │ ldr r1, [pc, #228] @ 345dcc │ │ │ │ ldr r0, [pc, #228] @ 345dd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 345bbc │ │ │ │ ldr r3, [pc, #204] @ 345dd4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 345c48 │ │ │ │ ldr r3, [pc, #140] @ 345da8 │ │ │ │ @@ -205554,49 +205554,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 345ddc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 345c48 │ │ │ │ ldr r0, [pc, #88] @ 345de0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 345c48 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabteq ip, r4, r2, r3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabbeq ip, r8, r2, r3 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r8, r0, r1 │ │ │ │ tsteq ip, r0, lsr r2 │ │ │ │ - addeq pc, r7, r8, asr sl @ │ │ │ │ + addeq pc, r7, r8, asr #20 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq pc, r6, r4, lsl #10 │ │ │ │ - @ instruction: 0x0087f9b4 │ │ │ │ - addeq pc, r7, r8, ror #29 │ │ │ │ - addseq r7, pc, r8, asr #27 │ │ │ │ - addeq pc, r7, r0, lsl #28 │ │ │ │ + strdeq pc, [r6], r4 │ │ │ │ + addeq pc, r7, r4, lsr #19 │ │ │ │ + ldrdeq pc, [r7], r8 │ │ │ │ + @ instruction: 0x009f7db8 │ │ │ │ + strdeq pc, [r7], r0 │ │ │ │ andeq r1, r0, r8, asr r3 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x0087fdbc │ │ │ │ - strdeq pc, [r7], r0 │ │ │ │ + addeq pc, r7, ip, lsr #27 │ │ │ │ + addeq pc, r7, r0, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #688] @ 3460ac │ │ │ │ ldr lr, [pc, #688] @ 3460b0 │ │ │ │ ldr ip, [pc, #688] @ 3460b4 │ │ │ │ @@ -205612,22 +205612,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #848 @ 0x350 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr sl, [pc, #620] @ 3460c0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b31dc │ │ │ │ + bl 8b31d4 │ │ │ │ cmp r0, r4 │ │ │ │ bne 345ea8 │ │ │ │ ldr r2, [pc, #596] @ 3460c4 │ │ │ │ ldr r3, [pc, #576] @ 3460b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -205656,29 +205656,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b8f50 │ │ │ │ + bl 8b8f48 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 346008 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 345f18 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 345ff4 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ - bl b97c2c │ │ │ │ + bl b97c24 │ │ │ │ cmp r0, #4 │ │ │ │ bne 345ec8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 345ec8 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -205698,15 +205698,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx ip │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl b97dd4 │ │ │ │ + bl b97dcc │ │ │ │ mov r2, r0 │ │ │ │ add r0, r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 27cd70 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ sub r2, r2, #4 │ │ │ │ @@ -205754,42 +205754,42 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3460e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 345ebc │ │ │ │ ldr r0, [pc, #68] @ 3460e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 345ebc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009f7cb0 │ │ │ │ + addseq r7, pc, r0, lsr #25 │ │ │ │ strdeq r2, [ip, -r4] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq pc, r7, r4, lsr #17 │ │ │ │ - @ instruction: 0x0087f8b8 │ │ │ │ + umulleq pc, r7, r4, r8 @ │ │ │ │ + addeq pc, r7, r8, lsr #17 │ │ │ │ smlatbeq ip, ip, pc, r2 @ │ │ │ │ smlabbeq ip, ip, pc, r2 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq pc, r6, r0, lsl #4 │ │ │ │ + strdeq pc, [r6], r0 │ │ │ │ andeq r6, r0, r0, lsr #5 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq pc, r7, r0, asr #22 │ │ │ │ - addeq pc, r7, r4, ror fp @ │ │ │ │ + addeq pc, r7, r0, lsr fp @ │ │ │ │ + addeq pc, r7, r4, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3276] @ 346dcc │ │ │ │ ldr r3, [pc, #3276] @ 346dd0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -205832,15 +205832,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ b 346224 │ │ │ │ mov r7, #4 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl b97c2c │ │ │ │ + bl b97c24 │ │ │ │ cmp r0, r7 │ │ │ │ beq 346258 │ │ │ │ ldr r3, [pc, #3116] @ 346df0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 346550 │ │ │ │ @@ -205910,30 +205910,30 @@ │ │ │ │ beq 3462dc │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #3 │ │ │ │ bhi 34653c │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ - bl b97b58 │ │ │ │ + bl b97b50 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r2, r2, #4 │ │ │ │ - bl 8b4308 │ │ │ │ + bl 8b4300 │ │ │ │ ldr r1, [pc, #2800] @ 346dfc │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 8b59d4 │ │ │ │ + bl 8b59cc │ │ │ │ b 3461d0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -206026,15 +206026,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi 34674c │ │ │ │ mov r4, #24 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b97c2c │ │ │ │ + bl b97c24 │ │ │ │ cmp r0, r4 │ │ │ │ beq 34675c │ │ │ │ ldr r3, [pc, #2340] @ 346df0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 346878 │ │ │ │ @@ -206069,15 +206069,15 @@ │ │ │ │ bl 27db80 │ │ │ │ b 3462ec │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #2224] @ 346e0c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3461d0 │ │ │ │ sub r3, sl, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 346634 │ │ │ │ ldr r3, [pc, #2160] @ 346df0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -206113,26 +206113,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2032] @ 346e1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34658c │ │ │ │ ldr r0, [pc, #2020] @ 346e20 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ b 3464d8 │ │ │ │ ldr r3, [pc, #2004] @ 346e24 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 346274 │ │ │ │ ldr r3, [pc, #1932] @ 346df0 │ │ │ │ @@ -206151,49 +206151,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1884] @ 346e28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 346274 │ │ │ │ mov sl, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl b97c2c │ │ │ │ + bl b97c24 │ │ │ │ cmp r0, sl │ │ │ │ beq 34636c │ │ │ │ ldr r3, [pc, #1784] @ 346df0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3464d8 │ │ │ │ ldr r1, [pc, #1824] @ 346e2c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1820] @ 346e30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3464d8 │ │ │ │ mov r2, #4 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ - bl b97c2c │ │ │ │ + bl b97c24 │ │ │ │ cmp r0, #4 │ │ │ │ ldrne r0, [pc, #1728] @ 346e04 │ │ │ │ bne 346458 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ b 346450 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #24 │ │ │ │ @@ -206210,29 +206210,29 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b 3462b8 │ │ │ │ ldr r7, [pc, #1700] @ 346e34 │ │ │ │ mov r1, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r7 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ ldr r3, [pc, #1684] @ 346e38 │ │ │ │ ldr r2, [pc, #1684] @ 346e3c │ │ │ │ ldr r1, [pc, #1684] @ 346e40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 8b6dfc │ │ │ │ + bl 8b6df4 │ │ │ │ b 3464d8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3469b4 │ │ │ │ ldrb r3, [sl, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 346998 │ │ │ │ @@ -206256,32 +206256,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3441fc │ │ │ │ b 3463fc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1536] @ 346e4c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 346274 │ │ │ │ ldr r0, [pc, #1520] @ 346e50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34658c │ │ │ │ ldr r0, [pc, #1508] @ 346e54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3465b8 │ │ │ │ ldr r1, [pc, #1496] @ 346e58 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1492] @ 346e5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3464d8 │ │ │ │ ldr r3, [pc, #1468] @ 346e60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34676c │ │ │ │ ldr r3, [pc, #1336] @ 346df0 │ │ │ │ @@ -206297,22 +206297,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1364] @ 346e64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34676c │ │ │ │ ldr r3, [pc, #1352] @ 346e68 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34637c │ │ │ │ ldr r3, [pc, #1212] @ 346df0 │ │ │ │ @@ -206328,30 +206328,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 346e6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 34637c │ │ │ │ ldr r7, [pc, #1232] @ 346e70 │ │ │ │ add r7, pc, r7 │ │ │ │ b 3467f8 │ │ │ │ ldr r0, [pc, #1224] @ 346e74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34658c │ │ │ │ ldr r3, [pc, #1212] @ 346e78 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3467e4 │ │ │ │ ldr r3, [pc, #1056] @ 346df0 │ │ │ │ @@ -206367,38 +206367,38 @@ │ │ │ │ beq 346a5c │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1108] @ 346e7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3467e4 │ │ │ │ ldr r0, [pc, #1096] @ 346e80 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34676c │ │ │ │ ldr r0, [pc, #1080] @ 346e84 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 34637c │ │ │ │ ldr r0, [pc, #1060] @ 346e88 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3467e4 │ │ │ │ ldr r2, [pc, #1044] @ 346e8c │ │ │ │ ldr r3, [pc, #852] @ 346dd0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -206434,44 +206434,44 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi 346b5c │ │ │ │ mov r3, sl │ │ │ │ mov sl, #16 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b97c2c │ │ │ │ + bl b97c24 │ │ │ │ cmp r0, sl │ │ │ │ mov r2, r0 │ │ │ │ beq 346b6c │ │ │ │ ldr r3, [pc, #704] @ 346df0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 346d04 │ │ │ │ ldr r1, [pc, #844] @ 346e90 │ │ │ │ ldr r0, [pc, #844] @ 346e94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 346d04 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #16 │ │ │ │ mov r0, sl │ │ │ │ bl 27db80 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl b97dd4 │ │ │ │ + bl b97dcc │ │ │ │ mul r3, sl, r4 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 346cdc │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cf20 │ │ │ │ @@ -206543,28 +206543,28 @@ │ │ │ │ str r3, [r0, #16] │ │ │ │ str r1, [r0, #12] │ │ │ │ ldr r1, [r2, #16] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, sl │ │ │ │ - bl b97b58 │ │ │ │ + bl b97b50 │ │ │ │ mov r0, sl │ │ │ │ bl 27d088 │ │ │ │ b 3462b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl b97dd4 │ │ │ │ + bl b97dcc │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 346ea0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov sl, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [pc, #240] @ 346e04 │ │ │ │ mov r0, sl │ │ │ │ str r3, [r2, #12] │ │ │ │ bl 27d088 │ │ │ │ b 3462b8 │ │ │ │ @@ -206587,90 +206587,90 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 346c14 │ │ │ │ ldr r0, [pc, #260] @ 346ea8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ b 346d08 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 346c14 │ │ │ │ strdeq r2, [ip, -ip] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatteq ip, ip, ip, r2 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq pc, r6, r4, lsr r0 @ │ │ │ │ - addseq r7, pc, r8, lsr r9 @ │ │ │ │ - addeq pc, r7, r4, lsr #16 │ │ │ │ + addeq pc, r6, r4, lsr #32 │ │ │ │ addseq r7, pc, r8, lsr #18 │ │ │ │ + addeq pc, r7, r4, lsl r8 @ │ │ │ │ + addseq r7, pc, r8, lsl r9 @ │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r7, pc, lr, lsl r8 @ │ │ │ │ - addeq pc, r7, r8, asr #13 │ │ │ │ - ldrdeq lr, [r6], r4 │ │ │ │ + addseq r7, pc, lr, lsl #16 │ │ │ │ + @ instruction: 0x0087f6b8 │ │ │ │ + addeq lr, r6, r4, asr #27 │ │ │ │ andeq r8, r0, r1 │ │ │ │ smlatteq ip, ip, r8, r2 │ │ │ │ - addeq pc, r7, ip, lsl #11 │ │ │ │ + addeq pc, r7, ip, ror r5 @ │ │ │ │ andeq r8, r0, r2 │ │ │ │ andeq r3, r0, ip, asr #16 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x0087f9b8 │ │ │ │ - addeq pc, r7, r8, lsr #20 │ │ │ │ + addeq pc, r7, r8, lsr #19 │ │ │ │ + addeq pc, r7, r8, lsl sl @ │ │ │ │ andeq r6, r0, r4, lsr r7 │ │ │ │ - addeq pc, r7, ip, ror r5 @ │ │ │ │ - addseq r7, pc, r0, lsr #7 │ │ │ │ - ldrdeq pc, [r7], r0 │ │ │ │ - addeq pc, r7, ip, lsl #15 │ │ │ │ - addseq r7, pc, r8, lsl #6 │ │ │ │ - addeq pc, r7, r0, lsl #4 │ │ │ │ - addeq pc, r7, ip, lsl r2 @ │ │ │ │ + addeq pc, r7, ip, ror #10 │ │ │ │ + umullseq r7, pc, r0, r3 @ │ │ │ │ + addeq pc, r7, r0, asr #7 │ │ │ │ + addeq pc, r7, ip, ror r7 @ │ │ │ │ + @ instruction: 0x009f72f8 │ │ │ │ + strdeq pc, [r7], r0 │ │ │ │ + addeq pc, r7, ip, lsl #4 │ │ │ │ @ instruction: 0xffffe7c4 │ │ │ │ - addeq lr, r6, ip, ror r9 │ │ │ │ - addeq pc, r7, ip, lsr r4 @ │ │ │ │ - addeq pc, r7, r4, ror #8 │ │ │ │ - addeq pc, r7, ip, lsr r7 @ │ │ │ │ - addseq r7, pc, ip, lsr #4 │ │ │ │ - addeq pc, r7, ip, asr r2 @ │ │ │ │ + addeq lr, r6, ip, ror #18 │ │ │ │ + addeq pc, r7, ip, lsr #8 │ │ │ │ + addeq pc, r7, r4, asr r4 @ │ │ │ │ + addeq pc, r7, ip, lsr #14 │ │ │ │ + addseq r7, pc, ip, lsl r2 @ │ │ │ │ + addeq pc, r7, ip, asr #4 │ │ │ │ andeq r1, r0, r8, asr #18 │ │ │ │ - @ instruction: 0x0087f4b8 │ │ │ │ + addeq pc, r7, r8, lsr #9 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq pc, [r7], r0 │ │ │ │ + addeq pc, r7, r0, ror #9 │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ - addeq pc, r7, r0, lsl #13 │ │ │ │ + addeq pc, r7, r0, ror r6 @ │ │ │ │ andeq r2, r0, r8, ror r1 │ │ │ │ - addeq pc, r7, r4, lsl r5 @ │ │ │ │ - addeq pc, r7, ip, ror #7 │ │ │ │ - addeq pc, r7, r4, lsl #9 │ │ │ │ - addeq pc, r7, r4, lsl r5 @ │ │ │ │ + addeq pc, r7, r4, lsl #10 │ │ │ │ + ldrdeq pc, [r7], ip │ │ │ │ + addeq pc, r7, r4, ror r4 @ │ │ │ │ + addeq pc, r7, r4, lsl #10 │ │ │ │ smlabbeq ip, r4, r3, r2 │ │ │ │ - addseq r6, pc, ip, ror #30 │ │ │ │ - umulleq lr, r7, ip, pc @ │ │ │ │ - @ instruction: 0x0087f1bc │ │ │ │ - addeq pc, r7, r8, asr r1 @ │ │ │ │ - strdeq lr, [r7], r8 │ │ │ │ + addseq r6, pc, ip, asr pc @ │ │ │ │ + addeq lr, r7, ip, lsl #31 │ │ │ │ + addeq pc, r7, ip, lsr #3 │ │ │ │ + addeq pc, r7, r8, asr #2 │ │ │ │ + addeq lr, r7, r8, ror #31 │ │ │ │ andeq r1, r0, ip, asr #16 │ │ │ │ - addeq lr, r7, r0, lsl lr │ │ │ │ + addeq lr, r7, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #736] @ 3471a4 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -206685,27 +206685,27 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #700] @ 3471b4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #680] @ 3471b8 │ │ │ │ ldr r1, [pc, #680] @ 3471bc │ │ │ │ add r4, r4, #440 @ 0x1b8 │ │ │ │ ldr r3, [pc, #676] @ 3471c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #664] @ 3471c4 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #348] @ 0x15c │ │ │ │ bl 67875c │ │ │ │ ldr r3, [pc, #636] @ 3471c8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -206758,15 +206758,15 @@ │ │ │ │ bl 3441fc │ │ │ │ ldrb r5, [r4, #32] │ │ │ │ cmp r5, #0 │ │ │ │ beq 3470d4 │ │ │ │ cmp r5, #1 │ │ │ │ beq 3470f0 │ │ │ │ mov r0, r8 │ │ │ │ - bl b6c678 │ │ │ │ + bl b6c670 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d088 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ ldr r2, [r6, #356] @ 0x164 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ @@ -206779,36 +206779,36 @@ │ │ │ │ ldr r0, [r6, #328] @ 0x148 │ │ │ │ bl 27d088 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #328] @ 0x148 │ │ │ │ add r0, r6, #332 @ 0x14c │ │ │ │ bl 656dc8 │ │ │ │ add r0, r6, #368 @ 0x170 │ │ │ │ - bl b6c678 │ │ │ │ + bl b6c670 │ │ │ │ ldr r0, [r6, #304] @ 0x130 │ │ │ │ - bl 8b5594 │ │ │ │ + bl 8b558c │ │ │ │ ldr r0, [r6, #308] @ 0x134 │ │ │ │ - bl 8b5594 │ │ │ │ + bl 8b558c │ │ │ │ ldr r0, [r6, #312] @ 0x138 │ │ │ │ - bl 8b5594 │ │ │ │ + bl 8b558c │ │ │ │ ldr r0, [r6, #316] @ 0x13c │ │ │ │ - bl 8b5594 │ │ │ │ + bl 8b558c │ │ │ │ ldr r2, [pc, #308] @ 3471dc │ │ │ │ ldr r3, [pc, #256] @ 3471ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3471a0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8b6118 │ │ │ │ + b 8b6110 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3] │ │ │ │ add r0, r0, #332 @ 0x14c │ │ │ │ bl 653d78 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ b 347024 │ │ │ │ @@ -206838,49 +206838,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3471ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 346f58 │ │ │ │ ldr r0, [pc, #92] @ 3471f0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 346f58 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r6, pc, ip, ror #23 │ │ │ │ + @ instruction: 0x009f6bdc │ │ │ │ tsteq ip, r4, lsr #30 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq lr, r7, r0, asr #21 │ │ │ │ - ldrdeq lr, [r7], r8 │ │ │ │ - @ instruction: 0x0087e7b0 │ │ │ │ - addeq lr, r7, r4, asr #15 │ │ │ │ + @ instruction: 0x0087eab0 │ │ │ │ + addeq lr, r7, r8, asr #21 │ │ │ │ + addeq lr, r7, r0, lsr #15 │ │ │ │ + @ instruction: 0x0087e7b4 │ │ │ │ andeq r0, r0, lr, lsl r5 │ │ │ │ ldrdeq r1, [ip, -r4] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - strdeq lr, [r6], r8 │ │ │ │ + addeq lr, r6, r8, ror #3 │ │ │ │ @ instruction: 0xffffe354 │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ tsteq ip, r4, asr sp │ │ │ │ andeq r6, r0, r0, ror r8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq lr, r7, ip, lsl #30 │ │ │ │ - addeq lr, r7, r0, lsr pc │ │ │ │ + strdeq lr, [r7], ip │ │ │ │ + addeq lr, r7, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1132] @ 347678 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1128] @ 34767c │ │ │ │ @@ -206906,26 +206906,26 @@ │ │ │ │ add r3, r5, #464 @ 0x1d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1056] @ 347694 │ │ │ │ addeq r6, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #1044] @ 347698 │ │ │ │ ldr r1, [pc, #1044] @ 34769c │ │ │ │ add r5, r5, #208 @ 0xd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #1008] @ 3476a0 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ @@ -206970,15 +206970,15 @@ │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ bl 27cf20 │ │ │ │ ldr r3, [r4, #328] @ 0x148 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b6194 │ │ │ │ + bl 8b618c │ │ │ │ ldr r3, [pc, #808] @ 3476ac │ │ │ │ strh r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #800] @ 3476b0 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #324] @ 0x144 │ │ │ │ mov r3, #8192 @ 0x2000 │ │ │ │ @@ -206986,37 +206986,37 @@ │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, #7 │ │ │ │ strb r3, [sp, #58] @ 0x3a │ │ │ │ - bl 8b54e8 │ │ │ │ + bl 8b54e0 │ │ │ │ ldr r2, [pc, #752] @ 3476b4 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #304] @ 0x130 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b54e8 │ │ │ │ + bl 8b54e0 │ │ │ │ ldr r2, [pc, #732] @ 3476b8 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #308] @ 0x134 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b54e8 │ │ │ │ + bl 8b54e0 │ │ │ │ ldr r2, [pc, #712] @ 3476bc │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #312] @ 0x138 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b54e8 │ │ │ │ + bl 8b54e0 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [r4, #316] @ 0x13c │ │ │ │ add r0, r4, #368 @ 0x170 │ │ │ │ - bl b6c620 │ │ │ │ + bl b6c618 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #396]! @ 0x18c │ │ │ │ str r3, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #408]! @ 0x198 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ @@ -207046,36 +207046,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #564] @ 3476cc │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, r7 │ │ │ │ bl 346eac │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ b 347500 │ │ │ │ ldr r3, [pc, #516] @ 3476d0 │ │ │ │ ldr ip, [pc, #516] @ 3476d4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #512] @ 3476d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #504] @ 3476dc │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ ldr r2, [pc, #472] @ 3476e0 │ │ │ │ ldr r3, [pc, #368] @ 34767c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -207096,28 +207096,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #396] @ 3476f0 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3474f4 │ │ │ │ ldr r3, [pc, #372] @ 3476f4 │ │ │ │ ldr ip, [pc, #372] @ 3476f8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #368] @ 3476fc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #360] @ 347700 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3474f4 │ │ │ │ ldr r3, [pc, #336] @ 347704 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 3472dc │ │ │ │ ldr r3, [pc, #320] @ 347708 │ │ │ │ @@ -207132,89 +207132,89 @@ │ │ │ │ beq 347660 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 347710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3472dc │ │ │ │ ldr r1, [pc, #232] @ 347714 │ │ │ │ ldr r3, [pc, #232] @ 347718 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #228] @ 34771c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #224] @ 347720 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ ldr r2, [pc, #208] @ 347724 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3474ac │ │ │ │ ldr r0, [pc, #192] @ 347728 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3472dc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatteq ip, ip, fp, r1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabteq ip, ip, fp, r1 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - addseq r6, pc, r8, ror #16 │ │ │ │ - addeq lr, r7, ip, ror r4 │ │ │ │ - addeq lr, r7, r8, ror #8 │ │ │ │ + addseq r6, pc, r8, asr r8 @ │ │ │ │ + addeq lr, r7, ip, ror #8 │ │ │ │ + addeq lr, r7, r8, asr r4 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - addeq lr, r7, r0, lsr #14 │ │ │ │ - addeq lr, r7, ip, asr #14 │ │ │ │ + addeq lr, r7, r0, lsl r7 │ │ │ │ + addeq lr, r7, ip, lsr r7 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - umulleq lr, r7, r8, lr │ │ │ │ + addeq lr, r7, r8, lsl #29 │ │ │ │ @ instruction: 0xffffd244 │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ @ instruction: 0xffffd01c │ │ │ │ @ instruction: 0xffffea00 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ - addseq r6, pc, r8, lsr #12 │ │ │ │ - addeq lr, r7, r8, lsr #26 │ │ │ │ - addeq lr, r7, r0, lsr r2 │ │ │ │ + addseq r6, pc, r8, lsl r6 @ │ │ │ │ + addeq lr, r7, r8, lsl sp │ │ │ │ + addeq lr, r7, r0, lsr #4 │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ - @ instruction: 0x009f65dc │ │ │ │ - addeq lr, r7, r8, lsr #25 │ │ │ │ - addeq lr, r7, r0, ror #3 │ │ │ │ + addseq r6, pc, ip, asr #11 │ │ │ │ + umulleq lr, r7, r8, ip │ │ │ │ + ldrdeq lr, [r7], r0 │ │ │ │ andeq r0, r0, sl, lsl r4 │ │ │ │ strdeq r1, [ip, -r4] │ │ │ │ - addseq r6, pc, r8, asr r5 @ │ │ │ │ - strdeq lr, [r7], r0 │ │ │ │ - addeq lr, r7, r0, ror #2 │ │ │ │ + addseq r6, pc, r8, asr #10 │ │ │ │ + addeq lr, r7, r0, ror #23 │ │ │ │ + addeq lr, r7, r0, asr r1 │ │ │ │ andeq r0, r0, sp, lsl #8 │ │ │ │ - addseq r6, pc, r4, lsr #10 │ │ │ │ - ldrdeq lr, [r7], r8 │ │ │ │ - addeq lr, r7, ip, lsr #2 │ │ │ │ + addseq r6, pc, r4, lsl r5 @ │ │ │ │ + addeq lr, r7, r8, asr #23 │ │ │ │ + addeq lr, r7, ip, lsl r1 │ │ │ │ andeq r0, r0, r3, lsl r4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrdeq lr, [r7], r4 │ │ │ │ - addeq lr, r7, ip, lsl #1 │ │ │ │ - addseq r6, pc, r0, ror r4 @ │ │ │ │ - @ instruction: 0x0087ebb4 │ │ │ │ - addeq lr, r7, r4, ror r0 │ │ │ │ + addeq lr, r7, r4, asr #21 │ │ │ │ + addeq lr, r7, ip, ror r0 │ │ │ │ + addseq r6, pc, r0, ror #8 │ │ │ │ + addeq lr, r7, r4, lsr #23 │ │ │ │ + addeq lr, r7, r4, rrx │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - @ instruction: 0x0087eab8 │ │ │ │ + addeq lr, r7, r8, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #488] @ 34792c │ │ │ │ ldr ip, [pc, #488] @ 347930 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -207230,25 +207230,25 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #448] @ 34793c │ │ │ │ ldr r3, [pc, #448] @ 347940 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r4, [pc, #432] @ 347944 │ │ │ │ ldr r3, [pc, #432] @ 347948 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 347890 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b31dc │ │ │ │ + bl 8b31d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 347800 │ │ │ │ ldr r2, [pc, #392] @ 34794c │ │ │ │ ldr r3, [pc, #364] @ 347934 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -207262,15 +207262,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b8f50 │ │ │ │ + bl 8b8f48 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 34785c │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, #28 │ │ │ │ bl 27cd70 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ @@ -207280,15 +207280,15 @@ │ │ │ │ ldr r2, [r6, #400] @ 0x190 │ │ │ │ mov r3, r0 │ │ │ │ add ip, r0, #20 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r2] │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r6, #400] @ 0x190 │ │ │ │ - bl 8b8f50 │ │ │ │ + bl 8b8f48 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 34781c │ │ │ │ ldr r2, [pc, #236] @ 347950 │ │ │ │ ldr r3, [pc, #204] @ 347934 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -207318,46 +207318,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 347960 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3477ac │ │ │ │ ldr r0, [pc, #76] @ 347964 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3477ac │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r6, pc, ip, ror #6 │ │ │ │ + addseq r6, pc, ip, asr r3 @ │ │ │ │ smlatbeq ip, r8, r6, r1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq sp, r7, ip, asr #30 │ │ │ │ - addeq sp, r7, r0, ror #30 │ │ │ │ + addeq sp, r7, ip, lsr pc │ │ │ │ + addeq sp, r7, r0, asr pc │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ tsteq ip, r8, ror #12 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq ip, r8, lsr r6 │ │ │ │ @ instruction: 0x010c1598 │ │ │ │ andeq r2, r0, r4, asr #5 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq lr, r7, r0, lsr #18 │ │ │ │ - addeq lr, r7, r8, asr r9 │ │ │ │ + addeq lr, r7, r0, lsl r9 │ │ │ │ + addeq lr, r7, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #660] @ 347c14 │ │ │ │ ldr ip, [pc, #660] @ 347c18 │ │ │ │ mov r6, r1 │ │ │ │ @@ -207373,22 +207373,22 @@ │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 347c24 │ │ │ │ ldr r3, [pc, #620] @ 347c28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr sl, [pc, #596] @ 347c2c │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b31dc │ │ │ │ + bl 8b31d4 │ │ │ │ cmp r0, r4 │ │ │ │ bne 347a30 │ │ │ │ ldr r2, [pc, #572] @ 347c30 │ │ │ │ ldr r3, [pc, #548] @ 347c1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -207418,29 +207418,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b8f50 │ │ │ │ + bl 8b8f48 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 347b70 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 347aa0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 347b5c │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ - bl b97c2c │ │ │ │ + bl b97c24 │ │ │ │ cmp r0, #4 │ │ │ │ bne 347a50 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 347a50 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -207458,15 +207458,15 @@ │ │ │ │ ldr r1, [pc, #312] @ 347c3c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl b97dd4 │ │ │ │ + bl b97dcc │ │ │ │ add r0, r0, #24 │ │ │ │ bl 27cd70 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r3, [r1, #12] │ │ │ │ @@ -207508,43 +207508,43 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 347c4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 347a44 │ │ │ │ ldr r0, [pc, #72] @ 347c50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 347a44 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r6, pc, ip, lsr #2 │ │ │ │ + addseq r6, pc, ip, lsl r1 @ │ │ │ │ tsteq ip, ip, ror #8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq sp, r7, r0, lsl sp │ │ │ │ - addeq sp, r7, r4, lsr #26 │ │ │ │ + addeq sp, r7, r0, lsl #26 │ │ │ │ + addeq sp, r7, r4, lsl sp │ │ │ │ andeq r0, r0, r1, lsr #7 │ │ │ │ tsteq ip, r8, lsr #8 │ │ │ │ tsteq ip, r8, lsl #8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - addeq sp, r6, r0, lsl #13 │ │ │ │ + addeq sp, r6, r0, ror r6 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x0087e6bc │ │ │ │ - strdeq lr, [r7], r0 │ │ │ │ + addeq lr, r7, ip, lsr #13 │ │ │ │ + addeq lr, r7, r0, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 347c90 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 61eb1c │ │ │ │ @@ -207554,70 +207554,70 @@ │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 337fa0 │ │ │ │ adceq r3, sl, ip, ror r7 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x0087e6bc │ │ │ │ - addeq ip, lr, ip, ror #18 │ │ │ │ + addeq lr, r7, ip, lsr #13 │ │ │ │ + addeq ip, lr, ip, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 347db8 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r1 │ │ │ │ - bl 929544 │ │ │ │ + bl 92953c │ │ │ │ ldr r7, [pc, #232] @ 347dbc │ │ │ │ add r7, pc, r7 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 347d98 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #216] @ 347dc0 │ │ │ │ ldr r2, [pc, #216] @ 347dc4 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #192] @ 347dc8 │ │ │ │ ldr r1, [pc, #192] @ 347dcc │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #152] @ 347dd0 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927ba8 │ │ │ │ + bl 927ba0 │ │ │ │ ldr r1, [pc, #140] @ 347dd4 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #136] @ 347dd8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #120] @ 347ddc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9299d8 │ │ │ │ + bl 9299d0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -207626,27 +207626,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 347de4 │ │ │ │ ldr r0, [pc, #64] @ 347de8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - umulleq lr, r7, r8, r6 │ │ │ │ + addeq lr, r7, r8, lsl #13 │ │ │ │ tsteq ip, ip, lsr #2 │ │ │ │ - addseq r5, pc, r0, ror #31 │ │ │ │ - addeq lr, r7, r0, ror r6 │ │ │ │ - addeq ip, r6, r8, lsl #29 │ │ │ │ - addeq fp, r9, r8, asr #30 │ │ │ │ - @ instruction: 0x008754b4 │ │ │ │ - addeq r4, ip, ip, asr #2 │ │ │ │ + @ instruction: 0x009f5fd0 │ │ │ │ + addeq lr, r7, r0, ror #12 │ │ │ │ + addeq ip, r6, r8, ror lr │ │ │ │ + addeq fp, r9, r8, lsr pc │ │ │ │ + addeq r5, r7, r4, lsr #9 │ │ │ │ + addeq r4, ip, ip, lsr r1 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - addseq r5, pc, r4, lsr #30 │ │ │ │ - @ instruction: 0x0087e5bc │ │ │ │ - @ instruction: 0x00904cf0 │ │ │ │ + addseq r5, pc, r4, lsl pc @ │ │ │ │ + addeq lr, r7, ip, lsr #11 │ │ │ │ + addseq r4, r0, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #220] @ 347ee0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -207654,41 +207654,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 347ee4 │ │ │ │ ldr r1, [pc, #204] @ 347ee8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #184] @ 347eec │ │ │ │ ldr r1, [pc, #184] @ 347ef0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #107 @ 0x6b │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #152] @ 347ef4 │ │ │ │ ldr r1, [pc, #152] @ 347ef8 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #120] @ 347efc │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ 347f00 │ │ │ │ ldr r3, [pc, #96] @ 347f04 │ │ │ │ ldr r0, [pc, #96] @ 347f08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ @@ -207700,23 +207700,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r5, pc, r4, asr #29 │ │ │ │ - addeq ip, r6, ip, ror sp │ │ │ │ - addeq fp, r9, r4, asr #28 │ │ │ │ - addeq lr, r7, ip, asr #10 │ │ │ │ - addeq lr, r7, ip, ror #10 │ │ │ │ - addeq sl, r7, ip, lsr pc │ │ │ │ - addeq r2, r7, r0, ror #18 │ │ │ │ + @ instruction: 0x009f5eb4 │ │ │ │ + addeq ip, r6, ip, ror #26 │ │ │ │ + addeq fp, r9, r4, lsr lr │ │ │ │ + addeq lr, r7, ip, lsr r5 │ │ │ │ + addeq lr, r7, ip, asr r5 │ │ │ │ + addeq sl, r7, ip, lsr #30 │ │ │ │ + addeq r2, r7, r0, asr r9 │ │ │ │ smlabbeq r7, ip, pc, r9 @ │ │ │ │ - umulleq lr, r7, ip, r4 │ │ │ │ + addeq lr, r7, ip, lsl #9 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 347f70 │ │ │ │ @@ -207726,28 +207726,28 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #40] @ 347f7c │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r0, #32000 @ 0x7d00 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8b6120 │ │ │ │ - addseq r5, pc, r0, lsr #27 │ │ │ │ - addeq lr, r7, r0, lsr r4 │ │ │ │ - addeq lr, r7, r8, lsl r4 │ │ │ │ - addeq sp, r7, ip, lsl #15 │ │ │ │ + b 8b6118 │ │ │ │ + umullseq r5, pc, r0, sp @ │ │ │ │ + addeq lr, r7, r0, lsr #8 │ │ │ │ + addeq lr, r7, r8, lsl #8 │ │ │ │ + addeq sp, r7, ip, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ 348040 │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -207756,52 +207756,52 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #128] @ 34804c │ │ │ │ ldr r1, [pc, #128] @ 348050 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r5, #3368] @ 0xd28 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [r5, #3372] @ 0xd2c │ │ │ │ ldr r1, [pc, #68] @ 348054 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #64] @ 348058 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9298b0 │ │ │ │ - addseq r5, pc, r0, lsr sp @ │ │ │ │ - @ instruction: 0x0087e3b4 │ │ │ │ - umulleq lr, r7, r8, r3 │ │ │ │ - addeq ip, r6, r4, asr #23 │ │ │ │ - addeq fp, r9, r8, lsl #25 │ │ │ │ - addeq r3, ip, r4, lsl #29 │ │ │ │ + b 9298a8 │ │ │ │ + addseq r5, pc, r0, lsr #26 │ │ │ │ + addeq lr, r7, r4, lsr #7 │ │ │ │ + addeq lr, r7, r8, lsl #7 │ │ │ │ + @ instruction: 0x0086cbb4 │ │ │ │ + addeq fp, r9, r8, ror ip │ │ │ │ + addeq r3, ip, r4, ror lr │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 0034805c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -207841,15 +207841,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl a865e4 │ │ │ │ + bl a865dc │ │ │ │ cmp r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ blt 348314 │ │ │ │ cmp r7, r1 │ │ │ │ cmpeq r6, r5 │ │ │ │ bne 3482a4 │ │ │ │ ldr r3, [pc, #600] @ 348388 │ │ │ │ @@ -207857,15 +207857,15 @@ │ │ │ │ sbcs r3, r8, r7 │ │ │ │ bcc 348358 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ - bl 9ec554 │ │ │ │ + bl 9ec54c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r6, r7 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ beq 3480b4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov ip, r5 │ │ │ │ @@ -207899,68 +207899,68 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl a82aac │ │ │ │ + bl a82aa4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 348238 │ │ │ │ ands r0, r0, #2 │ │ │ │ bne 348188 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, [sp, #64] @ 0x40 │ │ │ │ add r2, r3, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a867e4 │ │ │ │ + bl a867dc │ │ │ │ cmp r0, #0 │ │ │ │ bge 348188 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ - bl 92a8c4 │ │ │ │ + bl 92a8bc │ │ │ │ rsb r5, r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 9ec1f8 │ │ │ │ + bl 9ec1f0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ ldr r3, [pc, #284] @ 34838c │ │ │ │ ldr r1, [pc, #284] @ 348390 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #276] @ 348394 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl b74aec │ │ │ │ + bl b74ae4 │ │ │ │ b 3480bc │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 92a8c4 │ │ │ │ + bl 92a8bc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 9ec1f8 │ │ │ │ + bl 9ec1f0 │ │ │ │ ldr r3, [pc, #196] @ 348398 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r1, [pc, #180] @ 34839c │ │ │ │ ldr r3, [pc, #180] @ 3483a0 │ │ │ │ @@ -207969,31 +207969,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3480bc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 9ec1f8 │ │ │ │ + bl 9ec1f0 │ │ │ │ ldr ip, [pc, #128] @ 3483a4 │ │ │ │ ldr r3, [pc, #128] @ 3483a8 │ │ │ │ ldr r1, [pc, #128] @ 3483ac │ │ │ │ add ip, pc, ip │ │ │ │ rsb r5, r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r4, r8 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {r5, ip, lr} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl b74aec │ │ │ │ + bl b74ae4 │ │ │ │ b 3480bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3483b0 │ │ │ │ ldr r1, [pc, #80] @ 3483b4 │ │ │ │ ldr r0, [pc, #80] @ 3483b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -208001,26 +208001,26 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ smlabbeq ip, r0, sp, r0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq ip, r0, lsr sp │ │ │ │ svcvc 0x00fffe00 │ │ │ │ - strdeq lr, [r7], r0 │ │ │ │ - addeq lr, r7, r0, asr #2 │ │ │ │ - @ instruction: 0x009f5ab0 │ │ │ │ - addeq lr, r7, r0, lsr #2 │ │ │ │ - addeq lr, r7, ip, asr #1 │ │ │ │ - addseq r5, pc, r4, asr #20 │ │ │ │ - addeq lr, r7, r8, lsr #1 │ │ │ │ - addseq r5, pc, r0, lsl #20 │ │ │ │ - addeq lr, r7, r8, lsl #1 │ │ │ │ - addseq r5, pc, ip, asr #19 │ │ │ │ - addeq lr, r7, r4, asr r0 │ │ │ │ - ldrdeq lr, [r7], r4 │ │ │ │ + addeq lr, r7, r0, ror #3 │ │ │ │ + addeq lr, r7, r0, lsr r1 │ │ │ │ + addseq r5, pc, r0, lsr #21 │ │ │ │ + addeq lr, r7, r0, lsl r1 │ │ │ │ + strheq lr, [r7], ip │ │ │ │ + addseq r5, pc, r4, lsr sl @ │ │ │ │ + umulleq lr, r7, r8, r0 │ │ │ │ + @ instruction: 0x009f59f0 │ │ │ │ + addeq lr, r7, r8, ror r0 │ │ │ │ + @ instruction: 0x009f59bc │ │ │ │ + addeq lr, r7, r4, asr #32 │ │ │ │ + addeq lr, r7, r4, asr #1 │ │ │ │ │ │ │ │ 003483bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #844] @ 348720 │ │ │ │ @@ -208052,29 +208052,29 @@ │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r5, r2 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc 3485cc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2258 │ │ │ │ + bl bb2250 │ │ │ │ cmp r1, #0 │ │ │ │ bne 348638 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ bcs 348668 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2258 │ │ │ │ + bl bb2250 │ │ │ │ cmp r1, #0 │ │ │ │ bne 34869c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmn r0, #1 │ │ │ │ beq 348494 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2258 │ │ │ │ + bl bb2250 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3486cc │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #648] @ 348728 │ │ │ │ ldr r3, [pc, #640] @ 348724 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -208089,15 +208089,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, r3 │ │ │ │ bne 34871c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9f06f8 │ │ │ │ + bl 9f06f0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 34861c │ │ │ │ cmp r0, #0 │ │ │ │ bne 34851c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -208113,18 +208113,18 @@ │ │ │ │ bne 348440 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r5, r3 │ │ │ │ str r3, [r4, #12] │ │ │ │ b 348448 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9f06f8 │ │ │ │ + bl 9f06f0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ec554 │ │ │ │ + bl 9ec54c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 348600 │ │ │ │ cmp r5, #0 │ │ │ │ bne 34857c │ │ │ │ cmp r7, #0 │ │ │ │ @@ -208157,15 +208157,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, #0 │ │ │ │ b 348498 │ │ │ │ cmp r7, #0 │ │ │ │ bne 3486fc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -208184,81 +208184,81 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3485f8 │ │ │ │ ldr r3, [pc, #212] @ 348744 │ │ │ │ ldr ip, [pc, #212] @ 348748 │ │ │ │ ldr lr, [pc, #212] @ 34874c │ │ │ │ ldr r1, [pc, #212] @ 348750 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3485f8 │ │ │ │ ldr r3, [pc, #176] @ 348754 │ │ │ │ ldr ip, [pc, #176] @ 348758 │ │ │ │ ldr r1, [pc, #176] @ 34875c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3485f8 │ │ │ │ ldr r3, [pc, #140] @ 348760 │ │ │ │ ldr ip, [pc, #140] @ 348764 │ │ │ │ ldr r1, [pc, #140] @ 348768 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3485f8 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ bne 34857c │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ b 34857c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ bl 27eff0 │ │ │ │ tsteq ip, r0, lsr #20 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq ip, ip, asr r9 │ │ │ │ - addseq r5, pc, r8, asr r7 @ │ │ │ │ - @ instruction: 0x0087deb4 │ │ │ │ - ldrdeq sp, [r7], ip │ │ │ │ - addseq r5, pc, r8, ror #13 │ │ │ │ - addeq sp, r7, r4, lsl #29 │ │ │ │ - addeq sp, r7, r0, ror sp │ │ │ │ - @ instruction: 0x009f56b4 │ │ │ │ - addeq sp, r7, r8, lsl #29 │ │ │ │ + addseq r5, pc, r8, asr #14 │ │ │ │ + addeq sp, r7, r4, lsr #29 │ │ │ │ + addeq sp, r7, ip, asr #27 │ │ │ │ + @ instruction: 0x009f56d8 │ │ │ │ + addeq sp, r7, r4, ror lr │ │ │ │ + addeq sp, r7, r0, ror #26 │ │ │ │ + addseq r5, pc, r4, lsr #13 │ │ │ │ + addeq sp, r7, r8, ror lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addeq sp, r7, ip, lsr sp │ │ │ │ - addseq r5, pc, r4, lsl #13 │ │ │ │ - addeq sp, r7, r8, lsl #29 │ │ │ │ - addeq sp, r7, ip, lsl #26 │ │ │ │ - addseq r5, pc, r4, asr r6 @ │ │ │ │ - umulleq sp, r7, r0, lr │ │ │ │ - ldrdeq sp, [r7], ip │ │ │ │ + addeq sp, r7, ip, lsr #26 │ │ │ │ + addseq r5, pc, r4, ror r6 @ │ │ │ │ + addeq sp, r7, r8, ror lr │ │ │ │ + strdeq sp, [r7], ip │ │ │ │ + addseq r5, pc, r4, asr #12 │ │ │ │ + addeq sp, r7, r0, lsl #29 │ │ │ │ + addeq sp, r7, ip, asr #25 │ │ │ │ │ │ │ │ 0034876c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -208278,67 +208278,67 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r9, #0 │ │ │ │ adc r1, r5, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9ecb1c │ │ │ │ + bl 9ecb14 │ │ │ │ cmp r0, r5 │ │ │ │ blt 3488ac │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq 34886c │ │ │ │ cmp r3, #2 │ │ │ │ beq 348804 │ │ │ │ cmp r3, r5 │ │ │ │ bne 3488cc │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ee90c │ │ │ │ + bl 9ee904 │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ cmp r7, #4 │ │ │ │ beq 34887c │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ beq 348898 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ee914 │ │ │ │ + bl 9ee90c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ee5c4 │ │ │ │ + bl 9ee5bc │ │ │ │ mov r0, r6 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ - bl 9e49c4 │ │ │ │ + bl 9e49bc │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ mov r5, r3 │ │ │ │ cmp r7, #4 │ │ │ │ bne 348810 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ee640 │ │ │ │ + bl 9ee638 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ mov r7, r0 │ │ │ │ bne 34881c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ee640 │ │ │ │ + bl 9ee638 │ │ │ │ mov r8, r0 │ │ │ │ b 34881c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -208404,27 +208404,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 348aa0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3489f4 │ │ │ │ ldr r3, [pc, #212] @ 348aa4 │ │ │ │ ldr r0, [pc, #212] @ 348aa8 │ │ │ │ ldr r1, [pc, #212] @ 348aac │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ ldr r2, [pc, #200] @ 348ab0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -208455,27 +208455,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r7} │ │ │ │ ldr r2, [pc, #60] @ 348ac0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3489f4 │ │ │ │ - addseq r5, pc, r8, lsl #7 │ │ │ │ - addeq sp, r7, r4, asr #24 │ │ │ │ - addeq sp, r7, r8, lsl #20 │ │ │ │ + addseq r5, pc, r8, ror r3 @ │ │ │ │ + addeq sp, r7, r4, lsr ip │ │ │ │ + strdeq sp, [r7], r8 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - addseq r5, pc, r8, asr r3 @ │ │ │ │ - ldrdeq sp, [r7], r4 │ │ │ │ - ldrdeq sp, [r7], r4 │ │ │ │ + addseq r5, pc, r8, asr #6 │ │ │ │ + addeq sp, r7, r4, asr #23 │ │ │ │ + addeq sp, r7, r4, asr #19 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - @ instruction: 0x009f52bc │ │ │ │ - addeq sp, r7, r8, asr fp │ │ │ │ - addeq sp, r7, r8, lsr r9 │ │ │ │ + addseq r5, pc, ip, lsr #5 │ │ │ │ + addeq sp, r7, r8, asr #22 │ │ │ │ + addeq sp, r7, r8, lsr #18 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ │ │ │ │ 00348ac4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -208770,25 +208770,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ bl 27ebf4 │ │ │ │ mov r7, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [r9] │ │ │ │ - bl 9eda78 │ │ │ │ + bl 9eda70 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl a867e4 │ │ │ │ + bl a867dc │ │ │ │ ldr fp, [pc, #440] @ 349154 │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ blt 349024 │ │ │ │ ldrb r3, [sp, #562] @ 0x232 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne 349024 │ │ │ │ @@ -208809,15 +208809,15 @@ │ │ │ │ ldrb r8, [r4, #6] │ │ │ │ ands r8, r8, #63 @ 0x3f │ │ │ │ beq 349018 │ │ │ │ add r6, r6, #1 │ │ │ │ mul r2, r6, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ ldr r3, [pc, #328] @ 349158 │ │ │ │ sub r2, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bls 349068 │ │ │ │ add r4, r4, #16 │ │ │ │ cmp r4, r7 │ │ │ │ bne 348fcc │ │ │ │ @@ -208870,46 +208870,46 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 349170 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 349094 │ │ │ │ ldr r0, [pc, #64] @ 349174 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 349094 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [fp, -ip] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tstpeq fp, r4, ror #28 @ p-variant is OBSOLETE │ │ │ │ strdeq r3, [r0], -lr │ │ │ │ smlabteq fp, ip, sp, pc @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sp, r7, r8, ror #9 │ │ │ │ - addeq sp, r7, r0, lsl r5 │ │ │ │ + ldrdeq sp, [r7], r8 │ │ │ │ + addeq sp, r7, r0, lsl #10 │ │ │ │ │ │ │ │ 00349178 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ @@ -208929,15 +208929,15 @@ │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r1, #4] │ │ │ │ str r3, [r1, #8] │ │ │ │ - bl 9f07a8 │ │ │ │ + bl 9f07a0 │ │ │ │ ldr r8, [pc, #800] @ 349508 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 349280 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -208991,15 +208991,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ b 349208 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9eda78 │ │ │ │ + bl 9eda70 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -209059,32 +209059,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 349530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 349234 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9eda78 │ │ │ │ + bl 9eda70 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -209127,31 +209127,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 349534 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 349234 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq fp, r4, ror #24 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tstpeq fp, r8, lsl ip @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabteq fp, r0, fp, pc @ │ │ │ │ ldreq r4, [r0], #-261 @ 0xfffffefb │ │ │ │ svc 0x00befbef │ │ │ │ mrclt 15, 7, lr, cr11, cr15, {5} │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r2, r0, r0, lsl #8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sp, r7, ip, ror #4 │ │ │ │ - addeq sp, r7, ip, asr #3 │ │ │ │ + addeq sp, r7, ip, asr r2 │ │ │ │ + @ instruction: 0x0087d1bc │ │ │ │ │ │ │ │ 00349538 : │ │ │ │ cmp r1, #16 │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ movls r1, #1 │ │ │ │ movhi r1, #0 │ │ │ │ cmp r0, #1024 @ 0x400 │ │ │ │ @@ -209159,15 +209159,15 @@ │ │ │ │ andls r1, r1, #1 │ │ │ │ rsb r0, r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 349570 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r1, sl, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ lsr r6, r2, #8 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ @@ -209211,15 +209211,15 @@ │ │ │ │ mov fp, #0 │ │ │ │ lsl r2, r2, #3 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl a867e4 │ │ │ │ + bl a867dc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ blt 349730 │ │ │ │ add r3, r7, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #504 @ 0x1f8 │ │ │ │ add r3, r3, r8 │ │ │ │ @@ -209238,15 +209238,15 @@ │ │ │ │ bic r2, r7, #508 @ 0x1fc │ │ │ │ mov sl, #512 @ 0x200 │ │ │ │ mov fp, #0 │ │ │ │ bic r2, r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ mov r5, r3 │ │ │ │ - bl a867e4 │ │ │ │ + bl a867dc │ │ │ │ cmp r0, #0 │ │ │ │ blt 349760 │ │ │ │ ldr r3, [r4, #3296] @ 0xce0 │ │ │ │ ldr r2, [r4, #3300] @ 0xce4 │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ and r0, r3, #256 @ 0x100 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -209296,18 +209296,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ee88 <__printf_chk@plt> │ │ │ │ b 3496b4 │ │ │ │ - umulleq ip, r7, r8, pc @ │ │ │ │ - addseq r4, pc, r0, asr r6 @ │ │ │ │ - addseq r4, pc, r4, lsr #12 │ │ │ │ - addeq ip, r7, ip, ror #30 │ │ │ │ + addeq ip, r7, r8, lsl #31 │ │ │ │ + addseq r4, pc, r0, asr #12 │ │ │ │ + addseq r4, pc, r4, lsl r6 @ │ │ │ │ + addeq ip, r7, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ lsr r7, r2, #8 │ │ │ │ orr r7, r7, r3, lsl #24 │ │ │ │ @@ -209349,15 +209349,15 @@ │ │ │ │ add r5, r4, #141 @ 0x8d │ │ │ │ mov r8, #1536 @ 0x600 │ │ │ │ mov r9, #0 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a867e4 │ │ │ │ + bl a867dc │ │ │ │ cmp r0, #0 │ │ │ │ blt 349940 │ │ │ │ lsl r3, r7, #4 │ │ │ │ and r3, r3, #496 @ 0x1f0 │ │ │ │ add r3, r3, r6 │ │ │ │ add r5, r5, r3 │ │ │ │ str r5, [r4, #3280] @ 0xcd0 │ │ │ │ @@ -209374,15 +209374,15 @@ │ │ │ │ lsl r3, r5, #9 │ │ │ │ mov sl, #512 @ 0x200 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ - bl a867e4 │ │ │ │ + bl a867dc │ │ │ │ cmp r0, #0 │ │ │ │ blt 349974 │ │ │ │ ldr r3, [r4, #3296] @ 0xce0 │ │ │ │ ldr r2, [r4, #3300] @ 0xce4 │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ lsr r3, r3, #8 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -209427,18 +209427,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #20 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ee88 <__printf_chk@plt> │ │ │ │ b 3498d4 │ │ │ │ - addseq r4, pc, r0, asr #8 │ │ │ │ - addeq ip, r7, r4, lsl #27 │ │ │ │ - addseq r4, pc, ip, lsl r4 @ │ │ │ │ - addeq ip, r7, r4, ror #26 │ │ │ │ + addseq r4, pc, r0, lsr r4 @ │ │ │ │ + addeq ip, r7, r4, ror sp │ │ │ │ + addseq r4, pc, ip, lsl #8 │ │ │ │ + addeq ip, r7, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ lsr r5, r2, #16 │ │ │ │ orr r5, r5, r3, lsl #16 │ │ │ │ @@ -209480,15 +209480,15 @@ │ │ │ │ mov r8, #3072 @ 0xc00 │ │ │ │ mov r9, #0 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ str ip, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a867e4 │ │ │ │ + bl a867dc │ │ │ │ cmp r0, #0 │ │ │ │ blt 349b58 │ │ │ │ lsl r5, r5, #6 │ │ │ │ and r5, r5, #448 @ 0x1c0 │ │ │ │ add r5, r5, r6 │ │ │ │ add r7, r7, r5 │ │ │ │ str r7, [r4, #3280] @ 0xcd0 │ │ │ │ @@ -209508,15 +209508,15 @@ │ │ │ │ mov r8, #2048 @ 0x800 │ │ │ │ mov r9, #0 │ │ │ │ orr r3, r3, sl, lsr #23 │ │ │ │ lsl r2, sl, #9 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a867e4 │ │ │ │ + bl a867dc │ │ │ │ cmp r0, #0 │ │ │ │ blt 349b8c │ │ │ │ ldr r3, [r4, #3296] @ 0xce0 │ │ │ │ ldr r2, [r4, #3300] @ 0xce4 │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ lsr r3, r3, #16 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ @@ -209561,18 +209561,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ str sl, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ee88 <__printf_chk@plt> │ │ │ │ b 349aec │ │ │ │ - addseq r4, pc, r8, lsr #4 │ │ │ │ - addeq ip, r7, ip, ror #22 │ │ │ │ - addseq r4, pc, r4, lsl #4 │ │ │ │ - addeq ip, r7, ip, asr #22 │ │ │ │ + addseq r4, pc, r8, lsl r2 @ │ │ │ │ + addeq ip, r7, ip, asr fp │ │ │ │ + @ instruction: 0x009f41f4 │ │ │ │ + addeq ip, r7, ip, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2480] @ 0x9b0 │ │ │ │ ldr ip, [pc, #996] @ 349fc0 │ │ │ │ sub sp, sp, #1568 @ 0x620 │ │ │ │ ldr r3, [pc, #992] @ 349fc4 │ │ │ │ @@ -209619,15 +209619,15 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ orr fp, fp, r3, lsl #23 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl a867e4 │ │ │ │ + bl a867dc │ │ │ │ and r5, r5, #256 @ 0x100 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ blt 349f90 │ │ │ │ ldr r8, [r4, #3284] @ 0xcd4 │ │ │ │ rsbs lr, r6, #256 @ 0x100 │ │ │ │ @@ -209678,15 +209678,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ strd r6, [sp] │ │ │ │ - bl a86ecc │ │ │ │ + bl a86ec4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 349dbc │ │ │ │ ldr r2, [pc, #556] @ 349fc8 │ │ │ │ ldr r1, [pc, #556] @ 349fcc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -209734,15 +209734,15 @@ │ │ │ │ lsl r8, r3, #23 │ │ │ │ lsr r1, r9, #9 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl a867e4 │ │ │ │ + bl a867dc │ │ │ │ orr r5, r5, r9, lsl #23 │ │ │ │ lsr r8, r8, #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 349f64 │ │ │ │ ldr ip, [r4, #3284] @ 0xcd4 │ │ │ │ cmp ip, #0 │ │ │ │ subne r3, r8, #1 │ │ │ │ @@ -209761,15 +209761,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ - bl a86ecc │ │ │ │ + bl a86ec4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 349dbc │ │ │ │ ldr r2, [pc, #236] @ 349fd4 │ │ │ │ ldr r1, [pc, #236] @ 349fd8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -209822,23 +209822,23 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ee88 <__printf_chk@plt> │ │ │ │ b 349dc4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq fp, r8, lsl r2 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x009f3ff8 │ │ │ │ - addeq ip, r7, r0, ror #18 │ │ │ │ + addseq r3, pc, r8, ror #31 │ │ │ │ + addeq ip, r7, r0, asr r9 │ │ │ │ tstpeq fp, r0, lsr r0 @ p-variant is OBSOLETE │ │ │ │ - addseq r3, pc, ip, lsr #29 │ │ │ │ - addeq ip, r7, r4, lsl r8 │ │ │ │ - addseq r3, pc, r8, lsr #28 │ │ │ │ - addeq ip, r7, r0, ror r7 │ │ │ │ - @ instruction: 0x009f3dfc │ │ │ │ - addeq ip, r7, r4, asr #14 │ │ │ │ + umullseq r3, pc, ip, lr @ │ │ │ │ + addeq ip, r7, r4, lsl #16 │ │ │ │ + addseq r3, pc, r8, lsl lr @ │ │ │ │ + addeq ip, r7, r0, ror #14 │ │ │ │ + addseq r3, pc, ip, ror #27 │ │ │ │ + addeq ip, r7, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2488] @ 0x9b8 │ │ │ │ ldr ip, [pc, #976] @ 34a3d4 │ │ │ │ sub sp, sp, #1568 @ 0x620 │ │ │ │ ldr r3, [pc, #972] @ 34a3d8 │ │ │ │ @@ -209882,15 +209882,15 @@ │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ lsl r2, r7, #9 │ │ │ │ strd r8, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl a867e4 │ │ │ │ + bl a867dc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ blt 34a3a8 │ │ │ │ ldr r8, [r4, #3284] @ 0xcd4 │ │ │ │ rsbs lr, r5, #512 @ 0x200 │ │ │ │ rsc r1, fp, #0 │ │ │ │ @@ -209941,15 +209941,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a86ecc │ │ │ │ + bl a86ec4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34a1d4 │ │ │ │ ldr r2, [pc, #548] @ 34a3dc │ │ │ │ ldr r1, [pc, #548] @ 34a3e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #80 @ 0x50 │ │ │ │ @@ -209996,15 +209996,15 @@ │ │ │ │ lsl r7, r3, #23 │ │ │ │ lsr r1, r6, #9 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl a867e4 │ │ │ │ + bl a867dc │ │ │ │ orr r5, r5, r6, lsl #23 │ │ │ │ lsr r7, r7, #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34a37c │ │ │ │ ldr ip, [r4, #3284] @ 0xcd4 │ │ │ │ cmp ip, #0 │ │ │ │ subne r3, r7, #1 │ │ │ │ @@ -210023,15 +210023,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a86ecc │ │ │ │ + bl a86ec4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34a1d4 │ │ │ │ ldr r2, [pc, #232] @ 34a3e8 │ │ │ │ ldr r1, [pc, #232] @ 34a3ec │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -210083,23 +210083,23 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ee88 <__printf_chk@plt> │ │ │ │ b 34a1dc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [fp, -r0] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r3, pc, r0, ror #23 │ │ │ │ - addeq ip, r7, r8, asr #10 │ │ │ │ + @ instruction: 0x009f3bd0 │ │ │ │ + addeq ip, r7, r8, lsr r5 │ │ │ │ tsteq fp, r8, lsl ip │ │ │ │ - umullseq r3, pc, r4, sl @ │ │ │ │ - strdeq ip, [r7], ip @ │ │ │ │ - addseq r3, pc, r0, lsl sl @ │ │ │ │ - addeq ip, r7, r8, asr r3 │ │ │ │ - addseq r3, pc, r8, ror #19 │ │ │ │ - addeq ip, r7, r0, lsr r3 │ │ │ │ + addseq r3, pc, r4, lsl #21 │ │ │ │ + addeq ip, r7, ip, ror #7 │ │ │ │ + addseq r3, pc, r0, lsl #20 │ │ │ │ + addeq ip, r7, r8, asr #6 │ │ │ │ + @ instruction: 0x009f39d8 │ │ │ │ + addeq ip, r7, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #952] @ 0x3b8 │ │ │ │ ldr ip, [pc, #1004] @ 34a804 │ │ │ │ sub sp, sp, #3104 @ 0xc20 │ │ │ │ ldr r3, [pc, #1000] @ 34a808 │ │ │ │ @@ -210148,15 +210148,15 @@ │ │ │ │ lsl r2, r6, #9 │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl a867e4 │ │ │ │ + bl a867dc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ blt 34a7d4 │ │ │ │ ldr r8, [r4, #3284] @ 0xcd4 │ │ │ │ rsbs lr, r5, #2048 @ 0x800 │ │ │ │ rsc r3, r7, #0 │ │ │ │ asr r9, r8, #31 │ │ │ │ @@ -210206,15 +210206,15 @@ │ │ │ │ mov r8, #2048 @ 0x800 │ │ │ │ mov r9, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a86ecc │ │ │ │ + bl a86ec4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34a5fc │ │ │ │ ldr r2, [pc, #560] @ 34a80c │ │ │ │ ldr r1, [pc, #560] @ 34a810 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -210262,15 +210262,15 @@ │ │ │ │ lsl r8, r3, #23 │ │ │ │ lsr r1, r9, #9 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl a867e4 │ │ │ │ + bl a867dc │ │ │ │ orr r5, r5, r9, lsl #23 │ │ │ │ lsr r8, r8, #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34a7a8 │ │ │ │ ldr ip, [r4, #3284] @ 0xcd4 │ │ │ │ cmp ip, #0 │ │ │ │ subne r3, r8, #1 │ │ │ │ @@ -210289,15 +210289,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ - bl a86ecc │ │ │ │ + bl a86ec4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34a5fc │ │ │ │ ldr r2, [pc, #240] @ 34a818 │ │ │ │ ldr r1, [pc, #240] @ 34a81c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -210351,68 +210351,68 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ee88 <__printf_chk@plt> │ │ │ │ b 34a604 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [fp, -ip] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x009f37b8 │ │ │ │ - addeq ip, r7, r0, lsr #2 │ │ │ │ + addseq r3, pc, r8, lsr #15 │ │ │ │ + addeq ip, r7, r0, lsl r1 │ │ │ │ strdeq lr, [fp, -r0] │ │ │ │ - addseq r3, pc, ip, ror #12 │ │ │ │ - ldrdeq fp, [r7], r4 │ │ │ │ - addseq r3, pc, r4, ror #11 │ │ │ │ - addeq fp, r7, ip, lsr #30 │ │ │ │ - @ instruction: 0x009f35b8 │ │ │ │ - addeq fp, r7, r0, lsl #30 │ │ │ │ + addseq r3, pc, ip, asr r6 @ │ │ │ │ + addeq fp, r7, r4, asr #31 │ │ │ │ + @ instruction: 0x009f35d4 │ │ │ │ + addeq fp, r7, ip, lsl pc │ │ │ │ + addseq r3, pc, r8, lsr #11 │ │ │ │ + strdeq fp, [r7], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 34a8d8 │ │ │ │ ldr r2, [pc, #144] @ 34a8dc │ │ │ │ ldr r1, [pc, #144] @ 34a8e0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #112] @ 34a8e4 │ │ │ │ ldr r1, [pc, #112] @ 34a8e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #92] @ 34a8ec │ │ │ │ ldr r1, [pc, #92] @ 34a8f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r3, pc, ip, asr #10 │ │ │ │ - addeq sl, r6, r8, lsr r3 │ │ │ │ - addeq r9, r9, r4, lsl #8 │ │ │ │ + addseq r3, pc, ip, lsr r5 @ │ │ │ │ + addeq sl, r6, r8, lsr #6 │ │ │ │ + strdeq r9, [r9], r4 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r4, asr r0 │ │ │ │ adceq r0, sl, r0, lsl #23 │ │ │ │ ldrdeq r7, [r7, -r4] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -210449,17 +210449,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34a99c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 34a9a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r3, pc, ip, lsl r4 @ │ │ │ │ - addeq fp, r7, r0, lsr #27 │ │ │ │ - addeq fp, r7, ip, lsr #27 │ │ │ │ + addseq r3, pc, ip, lsl #8 │ │ │ │ + umulleq fp, r7, r0, sp │ │ │ │ + umulleq fp, r7, ip, sp │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3512] @ 0xdb8 │ │ │ │ ldr ip, [pc, #1124] @ 34ae20 │ │ │ │ ldr r3, [pc, #1124] @ 34ae24 │ │ │ │ @@ -210515,15 +210515,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a867e4 │ │ │ │ + bl a867dc │ │ │ │ lsr fp, r7, #9 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34adf4 │ │ │ │ ldr r0, [pc, #888] @ 34ae2c │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bic r2, r0, r5 │ │ │ │ and r0, r0, r5 │ │ │ │ @@ -210535,15 +210535,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a86ecc │ │ │ │ + bl a86ec4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34adcc │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ bl 27ebf4 │ │ │ │ ldr r3, [r6, #116] @ 0x74 │ │ │ │ @@ -210572,15 +210572,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, fp │ │ │ │ - bl a86ecc │ │ │ │ + bl a86ec4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34ab50 │ │ │ │ lsr r2, r4, #9 │ │ │ │ orr r2, r2, fp, lsl #23 │ │ │ │ ldr r1, [pc, #664] @ 34ae34 │ │ │ │ str r2, [sp] │ │ │ │ lsr r2, fp, #9 │ │ │ │ @@ -210597,15 +210597,15 @@ │ │ │ │ lsr r1, fp, #9 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, fp │ │ │ │ strd r8, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl a867e4 │ │ │ │ + bl a867dc │ │ │ │ lsr r7, r4, #9 │ │ │ │ orr r7, r7, fp, lsl #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34ada0 │ │ │ │ sub r2, r5, #1 │ │ │ │ lsl r2, r2, #23 │ │ │ │ lsr r2, r2, #23 │ │ │ │ @@ -210618,15 +210618,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl a86ecc │ │ │ │ + bl a86ec4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34ad54 │ │ │ │ ldr r2, [pc, #492] @ 34ae38 │ │ │ │ ldr r3, [pc, #468] @ 34ae24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -210679,15 +210679,15 @@ │ │ │ │ lsl r3, r5, #9 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ orr r3, r3, r4, lsr #23 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ lsl r2, r4, #9 │ │ │ │ - bl a86ecc │ │ │ │ + bl a86ec4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34acf8 │ │ │ │ ldr r1, [pc, #256] @ 34ae40 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ strd r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ @@ -210742,29 +210742,29 @@ │ │ │ │ stm sp, {r3, fp} │ │ │ │ mov r0, #1 │ │ │ │ bl 27ee88 <__printf_chk@plt> │ │ │ │ b 34aaac │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r0, asr #8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq fp, r7, r0, ror sp │ │ │ │ + addeq fp, r7, r0, ror #26 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq r3, pc, ip, asr r2 @ │ │ │ │ - addeq fp, r7, r0, ror #22 │ │ │ │ + addseq r3, pc, ip, asr #4 │ │ │ │ + addeq fp, r7, r0, asr fp │ │ │ │ @ instruction: 0x010be1b0 │ │ │ │ - ldrheq r3, [pc], r4 │ │ │ │ - addeq fp, r7, r4, asr #19 │ │ │ │ - addseq r3, pc, r8, lsr r0 @ │ │ │ │ - addeq fp, r7, r0, lsr #19 │ │ │ │ - addseq r2, pc, ip, ror #31 │ │ │ │ - addeq fp, r7, r0, lsr r9 │ │ │ │ - addseq r2, pc, r0, asr #31 │ │ │ │ - addeq fp, r7, r4, lsr #18 │ │ │ │ - umullseq r2, pc, r8, pc @ │ │ │ │ - ldrdeq fp, [r7], ip │ │ │ │ + addseq r3, pc, r4, lsr #1 │ │ │ │ + @ instruction: 0x0087b9b4 │ │ │ │ + addseq r3, pc, r8, lsr #32 │ │ │ │ + umulleq fp, r7, r0, r9 │ │ │ │ + @ instruction: 0x009f2fdc │ │ │ │ + addeq fp, r7, r0, lsr #18 │ │ │ │ + @ instruction: 0x009f2fb0 │ │ │ │ + addeq fp, r7, r4, lsl r9 │ │ │ │ + addseq r2, pc, r8, lsl #31 │ │ │ │ + addeq fp, r7, ip, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3512] @ 0xdb8 │ │ │ │ ldr ip, [pc, #1112] @ 34b2d4 │ │ │ │ ldr r3, [pc, #1112] @ 34b2d8 │ │ │ │ sub sp, sp, #548 @ 0x224 │ │ │ │ @@ -210819,15 +210819,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a867e4 │ │ │ │ + bl a867dc │ │ │ │ lsr sl, r5, #9 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b2a8 │ │ │ │ ldr r0, [pc, #876] @ 34b2e0 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bic r2, r0, r7 │ │ │ │ and r0, r0, r7 │ │ │ │ @@ -210839,15 +210839,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a86ecc │ │ │ │ + bl a86ec4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b280 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ mov r0, fp │ │ │ │ bl 27ebf4 │ │ │ │ ldr r3, [r6, #116] @ 0x74 │ │ │ │ @@ -210876,15 +210876,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, sl │ │ │ │ - bl a86ecc │ │ │ │ + bl a86ec4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34b010 │ │ │ │ lsr r2, r4, #9 │ │ │ │ orr r2, r2, sl, lsl #23 │ │ │ │ ldr r1, [pc, #652] @ 34b2e8 │ │ │ │ str r2, [sp] │ │ │ │ lsr r2, sl, #9 │ │ │ │ @@ -210901,15 +210901,15 @@ │ │ │ │ lsr r1, sl, #9 │ │ │ │ str fp, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, sl │ │ │ │ strd r8, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl a867e4 │ │ │ │ + bl a867dc │ │ │ │ lsr r5, r4, #9 │ │ │ │ orr r5, r5, sl, lsl #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b254 │ │ │ │ sub r2, r7, #1 │ │ │ │ lsl r2, r2, #23 │ │ │ │ lsr r2, r2, #23 │ │ │ │ @@ -210922,15 +210922,15 @@ │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl a86ecc │ │ │ │ + bl a86ec4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b208 │ │ │ │ ldr r2, [pc, #480] @ 34b2ec │ │ │ │ ldr r3, [pc, #456] @ 34b2d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -210980,15 +210980,15 @@ │ │ │ │ lsl r3, r5, #9 │ │ │ │ str r2, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ orr r3, r3, r4, lsr #23 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ lsl r2, r4, #9 │ │ │ │ - bl a86ecc │ │ │ │ + bl a86ec4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34b1ac │ │ │ │ ldr r1, [pc, #256] @ 34b2f4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ strd r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ @@ -211043,29 +211043,29 @@ │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, #1 │ │ │ │ bl 27ee88 <__printf_chk@plt> │ │ │ │ b 34af6c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, ror pc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x0087b8b0 │ │ │ │ + addeq fp, r7, r0, lsr #17 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - umullseq r2, pc, ip, sp @ │ │ │ │ - addeq fp, r7, r0, lsr #13 │ │ │ │ + addseq r2, pc, ip, lsl #27 │ │ │ │ + umulleq fp, r7, r0, r6 │ │ │ │ strdeq sp, [fp, -r0] │ │ │ │ - addseq r2, pc, r0, lsl #24 │ │ │ │ - addeq fp, r7, r0, lsl r5 │ │ │ │ - addseq r2, pc, r4, lsl #23 │ │ │ │ - addeq fp, r7, ip, ror #9 │ │ │ │ - addseq r2, pc, r8, lsr fp @ │ │ │ │ - addeq fp, r7, ip, ror r4 │ │ │ │ - addseq r2, pc, ip, lsl #22 │ │ │ │ - addeq fp, r7, r0, ror r4 │ │ │ │ - addseq r2, pc, r4, ror #21 │ │ │ │ - addeq fp, r7, r8, lsr #8 │ │ │ │ + @ instruction: 0x009f2bf0 │ │ │ │ + addeq fp, r7, r0, lsl #10 │ │ │ │ + addseq r2, pc, r4, ror fp @ │ │ │ │ + ldrdeq fp, [r7], ip │ │ │ │ + addseq r2, pc, r8, lsr #22 │ │ │ │ + addeq fp, r7, ip, ror #8 │ │ │ │ + @ instruction: 0x009f2afc │ │ │ │ + addeq fp, r7, r0, ror #8 │ │ │ │ + @ instruction: 0x009f2ad4 │ │ │ │ + addeq fp, r7, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3512] @ 0xdb8 │ │ │ │ ldr ip, [pc, #1124] @ 34b794 │ │ │ │ ldr r3, [pc, #1124] @ 34b798 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -211120,15 +211120,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a867e4 │ │ │ │ + bl a867dc │ │ │ │ lsr fp, r7, #9 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b768 │ │ │ │ ldr r0, [pc, #888] @ 34b7a0 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bic r2, r0, r5 │ │ │ │ and r0, r0, r5 │ │ │ │ @@ -211140,15 +211140,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a86ecc │ │ │ │ + bl a86ec4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b740 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ bl 27ebf4 │ │ │ │ ldr r3, [r6, #116] @ 0x74 │ │ │ │ @@ -211177,15 +211177,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, fp │ │ │ │ - bl a86ecc │ │ │ │ + bl a86ec4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34b4c4 │ │ │ │ lsr r2, r4, #9 │ │ │ │ orr r2, r2, fp, lsl #23 │ │ │ │ ldr r1, [pc, #664] @ 34b7a8 │ │ │ │ str r2, [sp] │ │ │ │ lsr r2, fp, #9 │ │ │ │ @@ -211202,15 +211202,15 @@ │ │ │ │ lsr r1, fp, #9 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, fp │ │ │ │ strd r8, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl a867e4 │ │ │ │ + bl a867dc │ │ │ │ lsr r7, r4, #9 │ │ │ │ orr r7, r7, fp, lsl #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b714 │ │ │ │ sub r2, r5, #1 │ │ │ │ lsl r2, r2, #23 │ │ │ │ lsr r2, r2, #23 │ │ │ │ @@ -211223,15 +211223,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl a86ecc │ │ │ │ + bl a86ec4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b6c8 │ │ │ │ ldr r2, [pc, #492] @ 34b7ac │ │ │ │ ldr r3, [pc, #468] @ 34b798 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -211284,15 +211284,15 @@ │ │ │ │ lsl r3, r5, #9 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ orr r3, r3, r4, lsr #23 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ lsl r2, r4, #9 │ │ │ │ - bl a86ecc │ │ │ │ + bl a86ec4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34b66c │ │ │ │ ldr r1, [pc, #256] @ 34b7b4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ strd r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ @@ -211347,74 +211347,74 @@ │ │ │ │ stm sp, {r3, fp} │ │ │ │ mov r0, #1 │ │ │ │ bl 27ee88 <__printf_chk@plt> │ │ │ │ b 34b420 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabteq fp, ip, sl, sp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq fp, [r7], ip │ │ │ │ + addeq fp, r7, ip, ror #7 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq r2, pc, r8, ror #17 │ │ │ │ - addeq fp, r7, ip, ror #3 │ │ │ │ + @ instruction: 0x009f28d8 │ │ │ │ + ldrdeq fp, [r7], ip │ │ │ │ tsteq fp, ip, lsr r8 │ │ │ │ - addseq r2, pc, r0, asr #14 │ │ │ │ - addeq fp, r7, r0, asr r0 │ │ │ │ - addseq r2, pc, r4, asr #13 │ │ │ │ - addeq fp, r7, ip, lsr #32 │ │ │ │ - addseq r2, pc, r8, ror r6 @ │ │ │ │ - @ instruction: 0x0087afbc │ │ │ │ - addseq r2, pc, ip, asr #12 │ │ │ │ - @ instruction: 0x0087afb0 │ │ │ │ - addseq r2, pc, r4, lsr #12 │ │ │ │ - addeq sl, r7, r8, ror #30 │ │ │ │ + addseq r2, pc, r0, lsr r7 @ │ │ │ │ + addeq fp, r7, r0, asr #32 │ │ │ │ + @ instruction: 0x009f26b4 │ │ │ │ + addeq fp, r7, ip, lsl r0 │ │ │ │ + addseq r2, pc, r8, ror #12 │ │ │ │ + addeq sl, r7, ip, lsr #31 │ │ │ │ + addseq r2, pc, ip, lsr r6 @ │ │ │ │ + addeq sl, r7, r0, lsr #31 │ │ │ │ + addseq r2, pc, r4, lsl r6 @ │ │ │ │ + addeq sl, r7, r8, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 34b844 │ │ │ │ ldr r2, [pc, #84] @ 34b848 │ │ │ │ ldr r1, [pc, #84] @ 34b84c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #3280] @ 0xcd0 │ │ │ │ add r2, r0, #141 @ 0x8d │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [r0, #3328] @ 0xd00 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r2, pc, r4, lsr #11 │ │ │ │ - addeq sl, r7, r4, lsr #30 │ │ │ │ - addeq fp, r7, r4, asr #2 │ │ │ │ + umullseq r2, pc, r4, r5 @ │ │ │ │ + addeq sl, r7, r4, lsl pc │ │ │ │ + addeq fp, r7, r4, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 34b8c8 │ │ │ │ ldr r2, [pc, #96] @ 34b8cc │ │ │ │ ldr r1, [pc, #96] @ 34b8d0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [r0, #3328] @ 0xd00 │ │ │ │ cmp r1, #3136 @ 0xc40 │ │ │ │ movls r3, r0 │ │ │ │ addls r2, r3, #141 @ 0x8d │ │ │ │ addls r2, r2, r1 │ │ │ │ movls r0, #0 │ │ │ │ mvnhi r0, #21 │ │ │ │ @@ -211422,32 +211422,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r2, pc, ip, lsr #10 │ │ │ │ - addeq sl, r7, ip, lsr #29 │ │ │ │ - addeq fp, r7, r8, asr #1 │ │ │ │ + addseq r2, pc, ip, lsl r5 @ │ │ │ │ + umulleq sl, r7, ip, lr │ │ │ │ + strheq fp, [r7], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 34b964 │ │ │ │ ldr r2, [pc, #120] @ 34b968 │ │ │ │ ldr r1, [pc, #120] @ 34b96c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r3, r0, #3296 @ 0xce0 │ │ │ │ str r2, [r0, #3288] @ 0xcd8 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r3, [r0, #3308] @ 0xcec │ │ │ │ @@ -211461,17 +211461,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r2, pc, r8, lsr #9 │ │ │ │ - addeq sl, r7, r8, lsr #28 │ │ │ │ - addeq fp, r7, r8, asr #32 │ │ │ │ + umullseq r2, pc, r8, r4 @ │ │ │ │ + addeq sl, r7, r8, lsl lr │ │ │ │ + addeq fp, r7, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #668] @ 34bc24 │ │ │ │ ldr r8, [pc, #668] @ 34bc28 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -211480,15 +211480,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #212 @ 0xd4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #628] @ 34bc30 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrb r3, [r0, #97] @ 0x61 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ add r2, r1, r3, lsl #2 │ │ │ │ ldr r3, [r1, r3, lsl #2] │ │ │ │ @@ -211543,29 +211543,29 @@ │ │ │ │ mov r2, #1 │ │ │ │ str lr, [r4, #112] @ 0x70 │ │ │ │ str ip, [r4, #120] @ 0x78 │ │ │ │ str r1, [r4, #3316] @ 0xcf4 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ beq 34bb48 │ │ │ │ - bl 9ee79c │ │ │ │ + bl 9ee794 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34bbd8 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ strd r2, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, #3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ecb1c │ │ │ │ + bl 9ecb14 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34bb70 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ - bl a865e4 │ │ │ │ + bl a865dc │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ ldr ip, [r4, #108] @ 0x6c │ │ │ │ lsl r2, r3, r2 │ │ │ │ add r2, r2, r3, lsl ip │ │ │ │ cmp r0, r2 │ │ │ │ asr r2, r2, #31 │ │ │ │ @@ -211609,15 +211609,15 @@ │ │ │ │ lsl ip, ip, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ ldr r2, [pc, #172] @ 34bc5c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -211628,41 +211628,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ mov r2, #424 @ 0x1a8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq r2, pc, r0, lsl r4 @ │ │ │ │ - addeq sl, r7, r8, lsl #27 │ │ │ │ - addeq sl, r7, r8, lsr #31 │ │ │ │ - @ instruction: 0x009f24f0 │ │ │ │ + addseq r2, pc, r0, lsl #8 │ │ │ │ + addeq sl, r7, r8, ror sp │ │ │ │ + umulleq sl, r7, r8, pc @ │ │ │ │ + addseq r2, pc, r0, ror #9 │ │ │ │ @ instruction: 0xfffff8f8 │ │ │ │ @ instruction: 0xffffe9dc │ │ │ │ @ instruction: 0xffffdf84 │ │ │ │ @ instruction: 0xffffef30 │ │ │ │ @ instruction: 0xffffe14c │ │ │ │ @ instruction: 0xffffdaf8 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ @ instruction: 0xffffe4b0 │ │ │ │ @ instruction: 0xffffdc60 │ │ │ │ - @ instruction: 0x0087adb4 │ │ │ │ + addeq sl, r7, r4, lsr #27 │ │ │ │ muleq r0, pc, r1 @ │ │ │ │ - @ instruction: 0x009f21b0 │ │ │ │ - addeq sl, r7, ip, lsl #27 │ │ │ │ - addeq sl, r7, r8, lsr fp │ │ │ │ + addseq r2, pc, r0, lsr #3 │ │ │ │ + addeq sl, r7, ip, ror sp │ │ │ │ + addeq sl, r7, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #3288] @ 0xcd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ @@ -211695,15 +211695,15 @@ │ │ │ │ ldr r1, [pc, #916] @ 34c08c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #236 @ 0xec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 34b8d4 │ │ │ │ add r2, r0, #141 @ 0x8d │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #3280] @ 0xcd0 │ │ │ │ str r3, [r4, #3284] @ 0xcd4 │ │ │ │ @@ -211917,23 +211917,23 @@ │ │ │ │ ands r3, r3, #255 @ 0xff │ │ │ │ str r0, [r4, #3284] @ 0xcd4 │ │ │ │ strb ip, [r1, r2] │ │ │ │ bne 34c058 │ │ │ │ b 34bd2c │ │ │ │ mov r0, #2 │ │ │ │ b 34be14 │ │ │ │ - addseq r2, pc, r4, lsr #1 │ │ │ │ - umulleq r8, r6, r8, lr │ │ │ │ - addeq r7, r9, r4, ror #30 │ │ │ │ - @ instruction: 0x009f1ffc │ │ │ │ - addseq r1, pc, ip, ror pc @ │ │ │ │ - addseq r1, pc, r4, lsr #30 │ │ │ │ - addseq r1, pc, r8, lsr #27 │ │ │ │ - umulleq sl, r7, r8, r9 │ │ │ │ - umullseq r1, pc, r0, lr @ │ │ │ │ + umullseq r2, pc, r4, r0 @ │ │ │ │ + addeq r8, r6, r8, lsl #29 │ │ │ │ + addeq r7, r9, r4, asr pc │ │ │ │ + addseq r1, pc, ip, ror #31 │ │ │ │ + addseq r1, pc, ip, ror #30 │ │ │ │ + addseq r1, pc, r4, lsl pc @ │ │ │ │ + umullseq r1, pc, r8, sp @ │ │ │ │ + addeq sl, r7, r8, lsl #19 │ │ │ │ + addseq r1, pc, r0, lsl #29 │ │ │ │ │ │ │ │ 0034c0a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ orr r4, r1, r2, lsl #8 │ │ │ │ @@ -211946,15 +211946,15 @@ │ │ │ │ ldr r2, [pc, #96] @ 34c13c │ │ │ │ orr r4, r4, r3, lsl #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ ldrb r5, [sp, #24] │ │ │ │ ldrb r6, [sp, #28] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r5, #0 │ │ │ │ orr r4, r4, r5, lsl #24 │ │ │ │ ldr r3, [r0, #3308] @ 0xcec │ │ │ │ str r4, [r0, #136] @ 0x88 │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ biceq r3, r3, #128 @ 0x80 │ │ │ │ strb r6, [r0, #140] @ 0x8c │ │ │ │ @@ -211963,17 +211963,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009f1cd4 │ │ │ │ - addeq sl, r7, r8, ror #16 │ │ │ │ - addeq sl, r7, r8, asr #12 │ │ │ │ + addseq r1, pc, r4, asr #25 │ │ │ │ + addeq sl, r7, r8, asr r8 │ │ │ │ + addeq sl, r7, r8, lsr r6 │ │ │ │ │ │ │ │ 0034c140 : │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r1] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -211990,15 +211990,15 @@ │ │ │ │ ldr r1, [pc, #1008] @ 34c56c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r3, [r0, #138] @ 0x8a │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34c218 │ │ │ │ ldrb r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34c218 │ │ │ │ @@ -212235,22 +212235,22 @@ │ │ │ │ cmp r5, #53 @ 0x35 │ │ │ │ beq 34c3bc │ │ │ │ cmp r5, #224 @ 0xe0 │ │ │ │ beq 34c3bc │ │ │ │ cmp r5, #255 @ 0xff │ │ │ │ beq 34c3bc │ │ │ │ b 34c204 │ │ │ │ - addseq r1, pc, ip, lsr #24 │ │ │ │ - addeq sl, r7, r0, lsr #11 │ │ │ │ - addeq sl, r7, r0, asr #15 │ │ │ │ - addseq r1, pc, ip, ror #25 │ │ │ │ - addseq r1, pc, r4, lsr #22 │ │ │ │ - @ instruction: 0x009f1abc │ │ │ │ - addseq r1, pc, r0, ror sl @ │ │ │ │ - addseq r1, pc, ip, lsr sl @ │ │ │ │ + addseq r1, pc, ip, lsl ip @ │ │ │ │ + umulleq sl, r7, r0, r5 │ │ │ │ + @ instruction: 0x0087a7b0 │ │ │ │ + @ instruction: 0x009f1cdc │ │ │ │ + addseq r1, pc, r4, lsl fp @ │ │ │ │ + addseq r1, pc, ip, lsr #21 │ │ │ │ + addseq r1, pc, r0, ror #20 │ │ │ │ + addseq r1, pc, ip, lsr #20 │ │ │ │ │ │ │ │ 0034c584 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #292] @ 34c6c0 │ │ │ │ @@ -212259,15 +212259,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #3284] @ 0xcd4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34c620 │ │ │ │ ldr r3, [r0, #3288] @ 0xcd8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34c5fc │ │ │ │ @@ -212324,17 +212324,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, lr │ │ │ │ b 34c668 │ │ │ │ - @ instruction: 0x009f17f8 │ │ │ │ - addeq sl, r7, r4, ror r1 │ │ │ │ - umulleq sl, r7, r4, r3 │ │ │ │ + addseq r1, pc, r8, ror #15 │ │ │ │ + addeq sl, r7, r4, ror #2 │ │ │ │ + addeq sl, r7, r4, lsl #7 │ │ │ │ │ │ │ │ 0034c6cc : │ │ │ │ ldrb r0, [r0, #98] @ 0x62 │ │ │ │ lsl r0, r0, #3 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0034c6d8 : │ │ │ │ @@ -212351,39 +212351,39 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ beq 34c7a4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #172] @ 34c7c4 │ │ │ │ mov r7, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 929544 │ │ │ │ + bl 92953c │ │ │ │ ldr r1, [pc, #160] @ 34c7c8 │ │ │ │ and r2, r7, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9279fc │ │ │ │ + bl 9279f4 │ │ │ │ ldr r1, [pc, #144] @ 34c7cc │ │ │ │ and r2, r5, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9279fc │ │ │ │ + bl 9279f4 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r3, [pc, #124] @ 34c7d0 │ │ │ │ beq 34c79c │ │ │ │ ldr r1, [pc, #120] @ 34c7d4 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 37ffd4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9298b0 │ │ │ │ + bl 9298a8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -212391,31 +212391,31 @@ │ │ │ │ b 34c770 │ │ │ │ ldr r1, [pc, #44] @ 34c7d8 │ │ │ │ ldr r0, [pc, #44] @ 34c7dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #260 @ 0x104 │ │ │ │ bl 66a31c │ │ │ │ - @ instruction: 0x009f17b8 │ │ │ │ + addseq r1, pc, r8, lsr #15 │ │ │ │ strdeq ip, [fp, -r8] │ │ │ │ - addeq sl, r7, r0, lsr r2 │ │ │ │ - addeq sl, r7, r8, lsr #5 │ │ │ │ - addeq sl, r7, r4, lsr #5 │ │ │ │ + addeq sl, r7, r0, lsr #4 │ │ │ │ + umulleq sl, r7, r8, r2 │ │ │ │ + umulleq sl, r7, r4, r2 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - addseq ip, r5, r4, ror r6 │ │ │ │ - addseq r1, pc, ip, ror #11 │ │ │ │ - addeq sl, r7, r0, lsl #4 │ │ │ │ + addseq ip, r5, r4, ror #12 │ │ │ │ + @ instruction: 0x009f15dc │ │ │ │ + strdeq sl, [r7], r0 │ │ │ │ ldr r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 34c800 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ffa0 │ │ │ │ + b 92ff98 │ │ │ │ adceq lr, r9, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -212434,15 +212434,15 @@ │ │ │ │ add r3, r1, r2 │ │ │ │ asr r1, ip, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ asr r3, r2, #31 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl a86ecc │ │ │ │ + bl a86ec4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34c890 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -212451,17 +212451,17 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ bl 27d418 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 34c8b4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b756b0 │ │ │ │ + b b756a8 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - addeq sl, r7, r0, ror r1 │ │ │ │ + addeq sl, r7, r0, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #288] @ 34c9f0 │ │ │ │ ldr r3, [pc, #288] @ 34c9f4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -212517,65 +212517,65 @@ │ │ │ │ beq 34c9d8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 34ca10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34c918 │ │ │ │ ldr r0, [pc, #52] @ 34ca14 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34c918 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, lsr #10 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq fp, r0, lsl #10 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq ip, [fp, -ip] │ │ │ │ andeq r1, r0, ip, lsr r5 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sl, r7, r0, rrx │ │ │ │ - addeq sl, r7, r0, lsl #1 │ │ │ │ + addeq sl, r7, r0, asr r0 │ │ │ │ + addeq sl, r7, r0, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 34cabc │ │ │ │ ldr r2, [pc, #140] @ 34cac0 │ │ │ │ ldr r1, [pc, #140] @ 34cac4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #112] @ 34cac8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #100] @ 34cacc │ │ │ │ ldr r1, [pc, #100] @ 34cad0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r2, [pc, #76] @ 34cad4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -212583,17 +212583,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq r2, pc, r4, r8 @ │ │ │ │ - addeq r8, r6, r4, asr r1 │ │ │ │ - addeq r7, r9, ip, lsl r2 │ │ │ │ + addseq r2, pc, r4, lsl #17 │ │ │ │ + addeq r8, r6, r4, asr #2 │ │ │ │ + addeq r7, r9, ip, lsl #4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ smlatbeq r7, r0, r7, r5 │ │ │ │ strdeq lr, [r9], r0 @ │ │ │ │ ldrb r3, [r0, #777] @ 0x309 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34caf8 │ │ │ │ @@ -212799,27 +212799,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 34cf84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34cc8c │ │ │ │ ldr ip, [pc, #300] @ 34cf88 │ │ │ │ ldr ip, [r0, ip] │ │ │ │ ldrh ip, [ip] │ │ │ │ cmp ip, #0 │ │ │ │ beq 34cc1c │ │ │ │ ldr ip, [pc, #268] @ 34cf7c │ │ │ │ @@ -212839,69 +212839,69 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 34cf8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 34cc1c │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #132] @ 34cf90 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 34cc1c │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 34cf94 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34cc8c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq fp, r4, r2, ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabbeq fp, r0, r2, ip │ │ │ │ tsteq fp, ip, lsr #4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r2, pc, r8, ror #12 │ │ │ │ - addseq r2, pc, r0, asr r6 @ │ │ │ │ - addseq r2, pc, ip, asr #10 │ │ │ │ - addeq r9, r7, r4, lsr #29 │ │ │ │ - addseq r2, pc, r8, lsr #10 │ │ │ │ - addeq r9, r7, ip, ror lr │ │ │ │ + addseq r2, pc, r8, asr r6 @ │ │ │ │ + addseq r2, pc, r0, asr #12 │ │ │ │ + addseq r2, pc, ip, lsr r5 @ │ │ │ │ + umulleq r9, r7, r4, lr │ │ │ │ + addseq r2, pc, r8, lsl r5 @ │ │ │ │ + addeq r9, r7, ip, ror #28 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ andeq r6, r0, r8, asr #4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r9, r7, r0, asr sp │ │ │ │ + addeq r9, r7, r0, asr #26 │ │ │ │ andeq r6, r0, r4, lsl r2 │ │ │ │ - addeq r9, r7, r8, ror #23 │ │ │ │ - addeq r9, r7, r0, lsr ip │ │ │ │ - @ instruction: 0x00879cb4 │ │ │ │ + ldrdeq r9, [r7], r8 │ │ │ │ + addeq r9, r7, r0, lsr #24 │ │ │ │ + addeq r9, r7, r4, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1100] @ 34d3fc │ │ │ │ ldr ip, [pc, #1100] @ 34d400 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -212927,15 +212927,15 @@ │ │ │ │ add r3, r8, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #12 │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [r0, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #764] @ 0x2fc │ │ │ │ add r7, r0, #768 @ 0x300 │ │ │ │ orrs r3, r2, r1 │ │ │ │ mov r4, r0 │ │ │ │ beq 34d0e8 │ │ │ │ ldr r3, [r0, #756] @ 0x2f4 │ │ │ │ @@ -212955,21 +212955,21 @@ │ │ │ │ ldr r2, [pc, #928] @ 34d418 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 8e5a60 │ │ │ │ + bl 8e5a58 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34d110 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ ldr r2, [pc, #876] @ 34d41c │ │ │ │ ldr r3, [pc, #844] @ 34d400 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -212986,47 +212986,47 @@ │ │ │ │ ldr r1, [pc, #816] @ 34d424 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #812] @ 34d428 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 34d09c │ │ │ │ mov r0, fp │ │ │ │ - bl 8e3174 │ │ │ │ + bl 8e316c │ │ │ │ ldr r2, [pc, #780] @ 34d42c │ │ │ │ ldr r1, [pc, #780] @ 34d430 │ │ │ │ add r8, r8, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [r4, #1060] @ 0x424 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, fp │ │ │ │ bl 381554 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34d39c │ │ │ │ - bl 9ee79c │ │ │ │ + bl 9ee794 │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #0 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ movne r2, #1 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ moveq r2, #3 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9ecb1c │ │ │ │ + bl 9ecb14 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34d09c │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34d1c4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r4, #1060] @ 0x424 │ │ │ │ @@ -213048,28 +213048,28 @@ │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ strh r2, [r3, #2] │ │ │ │ moveq r8, r1 │ │ │ │ ldrb sl, [r4, #768] @ 0x300 │ │ │ │ moveq fp, #1 │ │ │ │ beq 34d214 │ │ │ │ mov r0, sl │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ and fp, r0, #255 @ 0xff │ │ │ │ cmp fp, #1 │ │ │ │ movle r8, #0 │ │ │ │ movgt r8, #1 │ │ │ │ ldrb r9, [r4, #1068] @ 0x42c │ │ │ │ ldr r5, [r4, #756] @ 0x2f4 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r6, [r7, #-8] │ │ │ │ ldr r1, [r7, #-4] │ │ │ │ beq 34d3a4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ mov r5, r0 │ │ │ │ umull r3, r2, r5, r6 │ │ │ │ eor r9, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ rsbne r2, r3, #0 │ │ │ │ andne r3, r3, r2 │ │ │ │ clzne r3, r3 │ │ │ │ @@ -213129,89 +213129,89 @@ │ │ │ │ bl 27f5a8 │ │ │ │ mvn r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r4, #1072] @ 0x430 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ b 34d0a8 │ │ │ │ ldr ip, [pc, #248] @ 34d44c │ │ │ │ ldr r1, [pc, #248] @ 34d450 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #244] @ 34d454 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 34d09c │ │ │ │ ldr ip, [pc, #220] @ 34d458 │ │ │ │ ldr r1, [pc, #220] @ 34d45c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #216] @ 34d460 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 34d09c │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ b 34d1c4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r6, r0 │ │ │ │ b 34d23c │ │ │ │ ldr ip, [pc, #160] @ 34d464 │ │ │ │ ldr r2, [pc, #160] @ 34d468 │ │ │ │ ldr r1, [pc, #160] @ 34d46c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 6c7194 │ │ │ │ b 34d09c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, asr #28 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq fp, r8, lsr #28 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - addseq r2, pc, r0, ror #5 │ │ │ │ - addeq r9, r7, r0, asr #24 │ │ │ │ - addeq r9, r7, r8, asr ip │ │ │ │ + @ instruction: 0x009f22d0 │ │ │ │ + addeq r9, r7, r0, lsr ip │ │ │ │ + addeq r9, r7, r8, asr #24 │ │ │ │ adceq lr, r9, r0, lsl #8 │ │ │ │ tsteq fp, ip, asr #26 │ │ │ │ - umulleq r9, r7, r8, fp │ │ │ │ - addeq r9, r7, r8, ror fp │ │ │ │ + addeq r9, r7, r8, lsl #23 │ │ │ │ + addeq r9, r7, r8, ror #22 │ │ │ │ andeq r0, r0, sl, lsr #6 │ │ │ │ - addeq r5, r7, r4, lsl #8 │ │ │ │ - addeq r5, r7, r8, lsl r4 │ │ │ │ + strdeq r5, [r7], r4 │ │ │ │ + addeq r5, r7, r8, lsl #8 │ │ │ │ cmpeq r9, r1, asr r2 │ │ │ │ @ instruction: 0x07000055 │ │ │ │ streq r0, [r0], #-2567 @ 0xfffff5f9 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r3, r0, r1, lsr r0 │ │ │ │ andeq r4, r0, r2, asr r9 │ │ │ │ - addeq r9, r7, r8, ror #18 │ │ │ │ - addeq r9, r7, r4, lsl r9 │ │ │ │ + addeq r9, r7, r8, asr r9 │ │ │ │ + addeq r9, r7, r4, lsl #18 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ - addeq r9, r7, r0, ror r9 │ │ │ │ - addeq r9, r7, ip, ror #17 │ │ │ │ + addeq r9, r7, r0, ror #18 │ │ │ │ + ldrdeq r9, [r7], ip │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ - addseq r1, pc, r4, lsl #30 │ │ │ │ - addeq r7, r6, r4, asr #15 │ │ │ │ - umulleq r6, r9, r0, r8 │ │ │ │ + @ instruction: 0x009f1ef4 │ │ │ │ + @ instruction: 0x008677b4 │ │ │ │ + addeq r6, r9, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 34d708 │ │ │ │ mov r8, r3 │ │ │ │ @@ -213329,26 +213329,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 34d730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34d524 │ │ │ │ ldr r3, [pc, #148] @ 34d734 │ │ │ │ ldr r1, [pc, #148] @ 34d738 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ @@ -213367,34 +213367,34 @@ │ │ │ │ ldr r0, [pc, #96] @ 34d748 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34d524 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, ror #18 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq fp, r4, asr #18 │ │ │ │ - addseq r1, pc, r4, ror #27 │ │ │ │ - addseq r1, pc, ip, asr #27 │ │ │ │ + @ instruction: 0x009f1dd4 │ │ │ │ + @ instruction: 0x009f1dbc │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq fp, [fp, -r0] │ │ │ │ andeq r7, r0, r0, lsl r1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r9, r7, r0, lsl #13 │ │ │ │ - addseq r1, pc, ip, lsr #24 │ │ │ │ - addeq r9, r7, r4, lsl #11 │ │ │ │ - addseq r1, pc, r8, lsl #24 │ │ │ │ - addeq r9, r7, ip, asr r5 │ │ │ │ + addeq r9, r7, r0, ror r6 │ │ │ │ + addseq r1, pc, ip, lsl ip @ │ │ │ │ + addeq r9, r7, r4, ror r5 │ │ │ │ + @ instruction: 0x009f1bf8 │ │ │ │ + addeq r9, r7, ip, asr #10 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - addeq r9, r7, ip, ror #12 │ │ │ │ + addeq r9, r7, ip, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 34d8c8 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -213408,29 +213408,29 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r5, [pc, #304] @ 34d8dc │ │ │ │ ldr r3, [pc, #304] @ 34d8e0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 34d830 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 8e2f84 │ │ │ │ + bl 8e2f7c │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ strb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #244] @ 34d8e4 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ ldr r3, [pc, #216] @ 34d8d0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -213467,42 +213467,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 34d8f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34d7c4 │ │ │ │ ldr r0, [pc, #64] @ 34d8f8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34d7c4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r1, pc, r8, ror #22 │ │ │ │ + addseq r1, pc, r8, asr fp @ │ │ │ │ smlabbeq fp, r4, r6, fp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x008794b8 │ │ │ │ - ldrdeq r9, [r7], r0 │ │ │ │ + addeq r9, r7, r8, lsr #9 │ │ │ │ + addeq r9, r7, r0, asr #9 │ │ │ │ tsteq fp, r0, asr r6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq fp, r8, lsl #12 │ │ │ │ andeq r2, r0, r4, ror #4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - strdeq r9, [r7], r8 │ │ │ │ - addeq r9, r7, ip, lsl #10 │ │ │ │ + addeq r9, r7, r8, ror #9 │ │ │ │ + strdeq r9, [r7], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #3828] @ 34e80c │ │ │ │ ldr r1, [pc, #3828] @ 34e810 │ │ │ │ @@ -213576,23 +213576,23 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3532] @ 34e82c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dcb8 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ bne 34dc58 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq 34e0d8 │ │ │ │ @@ -213762,15 +213762,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -213778,15 +213778,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2768] @ 34e838 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34dc10 │ │ │ │ sub ip, r3, #32 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb lr, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsl lr │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -213962,23 +213962,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2008] @ 34e840 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 34df7c │ │ │ │ cmp lr, #4 │ │ │ │ cmpls r2, #1 │ │ │ │ bne 34dd98 │ │ │ │ cmp sl, #1 │ │ │ │ @@ -214080,28 +214080,28 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1524] @ 34e848 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dcb8 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsl r3 │ │ │ │ sub r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -214155,23 +214155,23 @@ │ │ │ │ beq 34e7c4 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 34e84c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dcb8 │ │ │ │ add r3, r4, r3 │ │ │ │ ldrb r6, [r3, #788] @ 0x314 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1168] @ 34e81c │ │ │ │ mov r9, r6 │ │ │ │ @@ -214198,25 +214198,25 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 34e854 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34ddb0 │ │ │ │ cmp lr, #1 │ │ │ │ mov r0, r3 │ │ │ │ bhi 34de14 │ │ │ │ b 34db9c │ │ │ │ add r2, r4, #780 @ 0x30c │ │ │ │ ldrh r1, [r2] │ │ │ │ @@ -214247,23 +214247,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 34e85c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dcb8 │ │ │ │ mov r0, r2 │ │ │ │ b 34de0c │ │ │ │ ldr r3, [pc, #864] @ 34e858 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -214283,23 +214283,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 34e860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 34df7c │ │ │ │ ldr r2, [pc, #704] @ 34e844 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -214321,25 +214321,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #600] @ 34e864 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34de7c │ │ │ │ ldr r3, [pc, #512] @ 34e81c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mvn r9, #0 │ │ │ │ ldr sl, [r2, r3] │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ @@ -214362,22 +214362,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 34e86c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 34dc7c │ │ │ │ eor r0, r2, r0, lsl #24 │ │ │ │ and r0, r0, #-16777216 @ 0xff000000 │ │ │ │ eor r0, r0, r2 │ │ │ │ b 34de0c │ │ │ │ ldr r0, [pc, #424] @ 34e870 │ │ │ │ @@ -214385,123 +214385,123 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34dc10 │ │ │ │ ldr r0, [pc, #384] @ 34e874 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 34df7c │ │ │ │ ldr r0, [pc, #356] @ 34e878 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 34df7c │ │ │ │ ldr r0, [pc, #328] @ 34e87c │ │ │ │ mov r2, r3 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34de7c │ │ │ │ mov r9, r1 │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ b 34dcc8 │ │ │ │ ldr r0, [pc, #288] @ 34e880 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dcb8 │ │ │ │ ldr r0, [pc, #264] @ 34e884 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 34dc7c │ │ │ │ ldr r0, [pc, #240] @ 34e888 │ │ │ │ mov r3, sl │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34ddb0 │ │ │ │ ldr r0, [pc, #220] @ 34e88c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dcb8 │ │ │ │ ldr r0, [pc, #196] @ 34e890 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dcb8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #168] @ 34e894 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mov r5, r9 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ mov r6, r9 │ │ │ │ b 34dcb8 │ │ │ │ smlatteq fp, r0, r4, fp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x010bb4b8 │ │ │ │ tsteq r1, r1 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r6, r0, r8, asr #20 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r9, r7, r4, lsl #8 │ │ │ │ + strdeq r9, [r7], r4 │ │ │ │ smlatteq fp, r4, r1, fp │ │ │ │ andeq r5, r0, r4, ror #11 │ │ │ │ - addeq r9, r7, r8, asr #7 │ │ │ │ + @ instruction: 0x008793b8 │ │ │ │ andeq r3, r0, r0, asr #31 │ │ │ │ - ldrdeq r8, [r7], r8 @ │ │ │ │ + addeq r8, r7, r8, asr #29 │ │ │ │ andeq r5, r0, ip, lsr #22 │ │ │ │ - addeq r8, r7, r8, asr sp │ │ │ │ - ldrdeq r8, [r7], r4 │ │ │ │ + addeq r8, r7, r8, asr #26 │ │ │ │ + addeq r8, r7, r4, asr #23 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - addeq r8, r7, ip, lsl ip │ │ │ │ + addeq r8, r7, ip, lsl #24 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - addeq r8, r7, r0, ror #19 │ │ │ │ - addeq r8, r7, r0, asr r9 │ │ │ │ - addeq r8, r7, r0, lsr #19 │ │ │ │ + ldrdeq r8, [r7], r0 │ │ │ │ + addeq r8, r7, r0, asr #18 │ │ │ │ + umulleq r8, r7, r0, r9 │ │ │ │ @ instruction: 0x000027b8 │ │ │ │ + addeq r8, r7, ip, lsr #14 │ │ │ │ + addeq r8, r7, r0, lsr #21 │ │ │ │ + strdeq r8, [r7], r8 @ │ │ │ │ + addeq r8, r7, r0, asr r8 │ │ │ │ + addeq r8, r7, ip, lsr #17 │ │ │ │ + addeq r8, r7, r4, lsr #14 │ │ │ │ + umulleq r8, r7, r4, r6 │ │ │ │ + addeq r8, r7, ip, lsl #18 │ │ │ │ addeq r8, r7, ip, lsr r7 │ │ │ │ - @ instruction: 0x00878ab0 │ │ │ │ - addeq r8, r7, r8, lsl #16 │ │ │ │ - addeq r8, r7, r0, ror #16 │ │ │ │ - @ instruction: 0x008788bc │ │ │ │ - addeq r8, r7, r4, lsr r7 │ │ │ │ - addeq r8, r7, r4, lsr #13 │ │ │ │ - addeq r8, r7, ip, lsl r9 │ │ │ │ - addeq r8, r7, ip, asr #14 │ │ │ │ - addeq r8, r7, r8, lsr #15 │ │ │ │ - addeq r8, r7, r8, lsl #16 │ │ │ │ + umulleq r8, r7, r8, r7 │ │ │ │ + strdeq r8, [r7], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3992] @ 34f84c │ │ │ │ mov r6, r3 │ │ │ │ @@ -214553,15 +214553,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi 34eecc │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 8e2f84 │ │ │ │ + bl 8e2f7c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e960 │ │ │ │ cmp sl, #112 @ 0x70 │ │ │ │ beq 34f308 │ │ │ │ bhi 34eb90 │ │ │ │ cmp sl, #64 @ 0x40 │ │ │ │ beq 34f1fc │ │ │ │ @@ -214595,15 +214595,15 @@ │ │ │ │ bne 34ee24 │ │ │ │ mvn r2, #0 │ │ │ │ str r2, [r4, #1076] @ 0x434 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34ef04 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 8e2f84 │ │ │ │ + bl 8e2f7c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ mov r0, #0 │ │ │ │ b 34e8fc │ │ │ │ ldrb r3, [r4, #778] @ 0x30a │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ @@ -214666,30 +214666,30 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3300] @ 34f868 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e958 │ │ │ │ cmp sl, #232 @ 0xe8 │ │ │ │ beq 34ee04 │ │ │ │ bhi 34ef80 │ │ │ │ cmp sl, #144 @ 0x90 │ │ │ │ beq 34f29c │ │ │ │ @@ -214771,25 +214771,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #2932] @ 34f86c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2924] @ 34f870 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34ebb8 │ │ │ │ ldr r2, [r4, #872] @ 0x368 │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add sl, r4, #880 @ 0x370 │ │ │ │ orrs r3, r2, r3 │ │ │ │ bne 34f144 │ │ │ │ @@ -214829,25 +214829,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #2708] @ 34f874 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 34f878 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34ea3c │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 34f744 │ │ │ │ ldrb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r2, r2, lsl #25 │ │ │ │ mvn r2, r2, lsr #25 │ │ │ │ @@ -214871,22 +214871,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2536] @ 34f880 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34ea14 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 34f46c │ │ │ │ ldr r3, [pc, #2648] @ 34f914 │ │ │ │ @@ -214927,22 +214927,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 34f888 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34ea24 │ │ │ │ cmp sl, #240 @ 0xf0 │ │ │ │ beq 34f320 │ │ │ │ cmp sl, #255 @ 0xff │ │ │ │ bne 34e9c0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -214966,25 +214966,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #2184] @ 34f88c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2160] @ 34f890 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34ea1c │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bne 34e9c0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -215028,25 +215028,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #1944] @ 34f894 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 34f898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34ea1c │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ mov r2, #0 │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ @@ -215093,15 +215093,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1724] @ 34f8a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34e9d8 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ beq 34ebb8 │ │ │ │ ldr r2, [pc, #1776] @ 34f900 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -215121,15 +215121,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #1588] @ 34f8a4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1580] @ 34f8a8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 34ed04 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -215194,25 +215194,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #1304] @ 34f8ac │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1280] @ 34f8b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34ea1c │ │ │ │ ldrb r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -215229,15 +215229,15 @@ │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e958 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -215249,15 +215249,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 34c804 │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ b 34f058 │ │ │ │ ldr r0, [pc, #1112] @ 34f8b8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34ea24 │ │ │ │ ldr r3, [pc, #1032] @ 34f87c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1168] @ 34f914 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -215275,22 +215275,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 34f8bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34eec0 │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, fp, r5 │ │ │ │ bl 27ebf4 │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -215317,22 +215317,22 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 34f8c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 34ec2c │ │ │ │ ldr r3, [pc, #860] @ 34f900 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34f044 │ │ │ │ @@ -215350,25 +215350,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #708] @ 34f8c8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 34f8cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34f044 │ │ │ │ ldr r3, [pc, #720] @ 34f900 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34ed54 │ │ │ │ ldr r3, [pc, #720] @ 34f914 │ │ │ │ @@ -215385,25 +215385,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #576] @ 34f8d0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 34f8d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34ed54 │ │ │ │ ldr r2, [pc, #580] @ 34f900 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 34f290 │ │ │ │ ldr r2, [pc, #580] @ 34f914 │ │ │ │ @@ -215419,25 +215419,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #448] @ 34f8d8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 34f8dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34f290 │ │ │ │ ldr r2, [pc, #436] @ 34f900 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -215456,25 +215456,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #308] @ 34f8e0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 34f8e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34ee10 │ │ │ │ ldr r2, [pc, #292] @ 34f900 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 34ebb8 │ │ │ │ @@ -215492,112 +215492,112 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #172] @ 34f8e8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 34f8ec │ │ │ │ add r0, pc, r0 │ │ │ │ b 34ed04 │ │ │ │ tsteq fp, r4, asr #10 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq fp, ip, lsr #10 │ │ │ │ strdeq sl, [fp, -r8] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r0, pc, r4, ror #18 │ │ │ │ + addseq r0, pc, r4, asr r9 @ │ │ │ │ andeq r4, r0, r8, ror ip │ │ │ │ - addeq r8, r7, r8, asr r6 │ │ │ │ - addeq r8, r7, r0, lsl #13 │ │ │ │ - addeq r8, r7, r0, ror r5 │ │ │ │ addeq r8, r7, r8, asr #12 │ │ │ │ - addeq r8, r7, r8, ror r4 │ │ │ │ + addeq r8, r7, r0, ror r6 │ │ │ │ + addeq r8, r7, r0, ror #10 │ │ │ │ + addeq r8, r7, r8, lsr r6 │ │ │ │ + addeq r8, r7, r8, ror #8 │ │ │ │ andeq r6, r0, ip, ror #28 │ │ │ │ - ldrdeq r8, [r7], r0 │ │ │ │ + addeq r8, r7, r0, asr #13 │ │ │ │ andeq r4, r0, r8, ror r0 │ │ │ │ - addeq r8, r7, ip, asr #13 │ │ │ │ - addeq r8, r7, r0, ror #7 │ │ │ │ - addeq r8, r7, r4, asr r2 │ │ │ │ - addeq r8, r7, r0, lsl r3 │ │ │ │ - addeq r8, r7, ip, asr r1 │ │ │ │ - addseq r0, pc, ip, ror #1 │ │ │ │ - strdeq r8, [r7], r8 @ │ │ │ │ - addeq r8, r7, r8, lsr #32 │ │ │ │ - strdeq r7, [r7], r8 │ │ │ │ - addeq r8, r7, ip, lsr r0 │ │ │ │ - addeq r7, r7, r4, asr #29 │ │ │ │ - addeq r7, r7, r8, lsr #28 │ │ │ │ - addeq r8, r7, ip, lsl r2 │ │ │ │ - addeq r8, r7, r0, lsl #1 │ │ │ │ + @ instruction: 0x008786bc │ │ │ │ + ldrdeq r8, [r7], r0 │ │ │ │ + addeq r8, r7, r4, asr #4 │ │ │ │ + addeq r8, r7, r0, lsl #6 │ │ │ │ + addeq r8, r7, ip, asr #2 │ │ │ │ + ldrsbeq r0, [pc], ip │ │ │ │ + addeq r8, r7, r8, ror #7 │ │ │ │ + addeq r8, r7, r8, lsl r0 │ │ │ │ + addeq r7, r7, r8, ror #31 │ │ │ │ + addeq r8, r7, ip, lsr #32 │ │ │ │ + @ instruction: 0x00877eb4 │ │ │ │ + addeq r7, r7, r8, lsl lr │ │ │ │ + addeq r8, r7, ip, lsl #4 │ │ │ │ + addeq r8, r7, r0, ror r0 │ │ │ │ andeq r6, r0, r4, asr r8 │ │ │ │ - addeq r7, r7, r8, ror #30 │ │ │ │ - strdeq r7, [r7], r0 │ │ │ │ - addeq r7, r7, r4, asr ip │ │ │ │ - addeq r7, r7, r4, lsr lr │ │ │ │ - addeq r7, r7, r8, asr #23 │ │ │ │ - addeq r7, r7, r8, asr #24 │ │ │ │ - addeq r7, r7, r0, asr #22 │ │ │ │ - addeq r7, r7, r4, lsl ip │ │ │ │ - addeq r7, r7, ip, lsr #21 │ │ │ │ - addeq r7, r7, ip, ror fp │ │ │ │ - addeq r7, r7, ip, lsr #20 │ │ │ │ + addeq r7, r7, r8, asr pc │ │ │ │ + addeq r7, r7, r0, ror #27 │ │ │ │ + addeq r7, r7, r4, asr #24 │ │ │ │ + addeq r7, r7, r4, lsr #28 │ │ │ │ + @ instruction: 0x00877bb8 │ │ │ │ + addeq r7, r7, r8, lsr ip │ │ │ │ + addeq r7, r7, r0, lsr fp │ │ │ │ + addeq r7, r7, r4, lsl #24 │ │ │ │ + umulleq r7, r7, ip, sl @ │ │ │ │ + addeq r7, r7, ip, ror #22 │ │ │ │ + addeq r7, r7, ip, lsl sl │ │ │ │ andeq r6, r0, ip, asr #9 │ │ │ │ - addeq r7, r7, r4, lsl #17 │ │ │ │ - ldrdeq r7, [r7], r0 │ │ │ │ - addeq r7, r7, r4, lsr #15 │ │ │ │ + addeq r7, r7, r4, ror r8 │ │ │ │ + addeq r7, r7, r0, asr #17 │ │ │ │ + umulleq r7, r7, r4, r7 @ │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - addeq r7, r7, ip, asr r8 │ │ │ │ - addeq r7, r7, r8, lsl r7 │ │ │ │ - addeq r7, r7, r8, lsr sl │ │ │ │ + addeq r7, r7, ip, asr #16 │ │ │ │ + addeq r7, r7, r8, lsl #14 │ │ │ │ + addeq r7, r7, r8, lsr #20 │ │ │ │ andeq r2, r0, r4, asr r2 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq r7, r7, r4, lsr r8 │ │ │ │ - addeq r7, r7, r4, lsl #19 │ │ │ │ - @ instruction: 0x008777b8 │ │ │ │ - addeq r7, r7, ip, ror #12 │ │ │ │ - addeq r7, r7, r0, ror #17 │ │ │ │ - @ instruction: 0x008777bc │ │ │ │ - addeq r7, r7, ip, lsr r6 │ │ │ │ - addeq r7, r7, ip, lsr r8 │ │ │ │ - addeq r7, r7, r0, lsr #12 │ │ │ │ - @ instruction: 0x008776b8 │ │ │ │ - addeq r7, r7, r0, lsl #12 │ │ │ │ - addeq r7, r7, r0, asr #14 │ │ │ │ - ldrdeq r7, [r7], ip │ │ │ │ - addeq r7, r7, r0, ror #13 │ │ │ │ - @ instruction: 0x008775b8 │ │ │ │ - addeq r7, r7, r4, lsr #13 │ │ │ │ - umulleq r7, r7, r8, r5 @ │ │ │ │ - addeq r7, r7, r8, asr r7 │ │ │ │ - addeq r7, r7, r4, asr r6 │ │ │ │ - addeq r7, r7, r0, ror #10 │ │ │ │ + addeq r7, r7, r4, lsr #16 │ │ │ │ + addeq r7, r7, r4, ror r9 │ │ │ │ + addeq r7, r7, r8, lsr #15 │ │ │ │ + addeq r7, r7, ip, asr r6 │ │ │ │ + ldrdeq r7, [r7], r0 │ │ │ │ + addeq r7, r7, ip, lsr #15 │ │ │ │ + addeq r7, r7, ip, lsr #12 │ │ │ │ + addeq r7, r7, ip, lsr #16 │ │ │ │ addeq r7, r7, r0, lsl r6 │ │ │ │ - addeq r7, r7, r4, asr #10 │ │ │ │ - addeq r7, r7, r0, lsl r5 │ │ │ │ - addeq r7, r7, r4, lsr #10 │ │ │ │ - addeq r7, r7, ip, lsr r6 │ │ │ │ - addeq r7, r7, r0, lsl #10 │ │ │ │ + addeq r7, r7, r8, lsr #13 │ │ │ │ + strdeq r7, [r7], r0 │ │ │ │ + addeq r7, r7, r0, lsr r7 │ │ │ │ + addeq r7, r7, ip, asr #11 │ │ │ │ + ldrdeq r7, [r7], r0 │ │ │ │ + addeq r7, r7, r8, lsr #11 │ │ │ │ + umulleq r7, r7, r4, r6 @ │ │ │ │ + addeq r7, r7, r8, lsl #11 │ │ │ │ + addeq r7, r7, r8, asr #14 │ │ │ │ + addeq r7, r7, r4, asr #12 │ │ │ │ addeq r7, r7, r0, asr r5 │ │ │ │ - ldrdeq r7, [r7], ip │ │ │ │ - addeq r7, r7, r4, asr #9 │ │ │ │ - addeq r7, r7, r0, lsl #11 │ │ │ │ - addeq r7, r7, r4, lsr #9 │ │ │ │ - addseq pc, lr, r8, lsr #9 │ │ │ │ - @ instruction: 0x008776b4 │ │ │ │ - addeq r6, r7, r0, asr #28 │ │ │ │ + addeq r7, r7, r0, lsl #12 │ │ │ │ + addeq r7, r7, r4, lsr r5 │ │ │ │ + addeq r7, r7, r0, lsl #10 │ │ │ │ + addeq r7, r7, r4, lsl r5 │ │ │ │ + addeq r7, r7, ip, lsr #12 │ │ │ │ + strdeq r7, [r7], r0 │ │ │ │ + addeq r7, r7, r0, asr #10 │ │ │ │ + addeq r7, r7, ip, asr #11 │ │ │ │ + @ instruction: 0x008774b4 │ │ │ │ + addeq r7, r7, r0, ror r5 │ │ │ │ + umulleq r7, r7, r4, r4 @ │ │ │ │ + umullseq pc, lr, r8, r4 @ │ │ │ │ + addeq r7, r7, r4, lsr #13 │ │ │ │ + addeq r6, r7, r0, lsr lr │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r7, r7, r0, asr r7 │ │ │ │ - ldrdeq r7, [r7], r4 │ │ │ │ - addeq r7, r7, r8, lsl r7 │ │ │ │ - addeq r7, r7, ip, ror #7 │ │ │ │ + addeq r7, r7, r0, asr #14 │ │ │ │ + addeq r7, r7, r4, asr #7 │ │ │ │ + addeq r7, r7, r8, lsl #14 │ │ │ │ + ldrdeq r7, [r7], ip │ │ │ │ ldr r2, [pc, #-208] @ 34f8f0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 34f2e0 │ │ │ │ ldr r2, [pc, #-192] @ 34f914 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ @@ -215614,26 +215614,26 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-336] @ 34f8f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34f2e0 │ │ │ │ ldr r3, [pc, #-340] @ 34f900 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34f314 │ │ │ │ ldr r3, [pc, #-340] @ 34f914 │ │ │ │ @@ -215650,25 +215650,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #-444] @ 34f8f8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-468] @ 34f8fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34f314 │ │ │ │ ldr r3, [pc, #-480] @ 34f900 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34f2a8 │ │ │ │ ldr r3, [pc, #-480] @ 34f914 │ │ │ │ @@ -215685,30 +215685,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #-572] @ 34f904 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-596] @ 34f908 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34f2a8 │ │ │ │ ldr r0, [pc, #-608] @ 34f90c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34ea14 │ │ │ │ ldr r1, [pc, #-632] @ 34f910 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -215729,154 +215729,154 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-756] @ 34f918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 34f15c │ │ │ │ ldr r0, [pc, #-772] @ 34f91c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34eec0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #-792] @ 34f920 │ │ │ │ ldr r0, [pc, #-792] @ 34f924 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34f044 │ │ │ │ ldr r0, [pc, #-812] @ 34f928 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 34ec2c │ │ │ │ ldr r2, [pc, #-832] @ 34f92c │ │ │ │ ldr r0, [pc, #-832] @ 34f930 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34ea3c │ │ │ │ ldr r2, [pc, #-852] @ 34f934 │ │ │ │ ldr r0, [pc, #-852] @ 34f938 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34ed54 │ │ │ │ ldr r2, [pc, #-872] @ 34f93c │ │ │ │ ldr r0, [pc, #-872] @ 34f940 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34f290 │ │ │ │ ldr r2, [pc, #-900] @ 34f944 │ │ │ │ ldr r0, [pc, #-900] @ 34f948 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34ea1c │ │ │ │ ldr r2, [pc, #-928] @ 34f94c │ │ │ │ ldr r0, [pc, #-928] @ 34f950 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34ea1c │ │ │ │ ldr r2, [pc, #-956] @ 34f954 │ │ │ │ ldr r0, [pc, #-956] @ 34f958 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34ebb8 │ │ │ │ ldr r0, [pc, #-980] @ 34f95c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 34f15c │ │ │ │ ldr r2, [pc, #-1000] @ 34f960 │ │ │ │ ldr r0, [pc, #-1000] @ 34f964 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34f2a8 │ │ │ │ ldr r2, [pc, #-1020] @ 34f968 │ │ │ │ ldr r0, [pc, #-1020] @ 34f96c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34ebb8 │ │ │ │ ldr r2, [pc, #-1044] @ 34f970 │ │ │ │ ldr r0, [pc, #-1044] @ 34f974 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34ebb8 │ │ │ │ ldr r2, [pc, #-1068] @ 34f978 │ │ │ │ ldr r0, [pc, #-1068] @ 34f97c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34ea1c │ │ │ │ ldr r0, [pc, #-1096] @ 34f980 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34f2e0 │ │ │ │ ldr r2, [pc, #-1120] @ 34f984 │ │ │ │ ldr r0, [pc, #-1120] @ 34f988 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34ee10 │ │ │ │ ldr r2, [pc, #-1144] @ 34f98c │ │ │ │ ldr r0, [pc, #-1144] @ 34f990 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 34f314 │ │ │ │ ldr r3, [pc, #-1164] @ 34f994 │ │ │ │ ldr lr, [pc, #-1164] @ 34f998 │ │ │ │ ldr r1, [pc, #-1164] @ 34f99c │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #-1172] @ 34f9a0 │ │ │ │ @@ -215894,34 +215894,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #-1244] @ 34f9a8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1268] @ 34f9ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34ea1c │ │ │ │ ldr r2, [pc, #-1288] @ 34f9b0 │ │ │ │ ldr r0, [pc, #-1288] @ 34f9b4 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34ea1c │ │ │ │ │ │ │ │ 0034fed4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -215941,146 +215941,146 @@ │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldrh fp, [sp, #100] @ 0x64 │ │ │ │ ldrh sl, [sp, #104] @ 0x68 │ │ │ │ ldrh r9, [sp, #108] @ 0x6c │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 929544 │ │ │ │ + bl 92953c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #432] @ 3500ec │ │ │ │ cmp r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 34ff54 │ │ │ │ ldr r1, [pc, #416] @ 3500f0 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 380060 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 3500c4 │ │ │ │ ldr r1, [pc, #384] @ 3500f4 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ ldr r1, [pc, #368] @ 3500f8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927b58 │ │ │ │ + bl 927b50 │ │ │ │ ldr r1, [pc, #348] @ 3500fc │ │ │ │ and r2, r8, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9279fc │ │ │ │ + bl 9279f4 │ │ │ │ ldr r1, [pc, #332] @ 350100 │ │ │ │ subs r2, r5, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9279d4 │ │ │ │ + bl 9279cc │ │ │ │ ldr r1, [pc, #312] @ 350104 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927a54 │ │ │ │ + bl 927a4c │ │ │ │ ldr r1, [pc, #296] @ 350108 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927a54 │ │ │ │ + bl 927a4c │ │ │ │ ldr r1, [pc, #280] @ 35010c │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927a54 │ │ │ │ + bl 927a4c │ │ │ │ ldr r1, [pc, #264] @ 350110 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #252] @ 350114 │ │ │ │ - bl 927a54 │ │ │ │ + bl 927a4c │ │ │ │ ldr r8, [pc, #248] @ 350118 │ │ │ │ ldr r1, [pc, #248] @ 35011c │ │ │ │ ldr r7, [pc, #248] @ 350120 │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #104 @ 0x68 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927ba8 │ │ │ │ + bl 927ba0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #192] @ 350124 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 381a0c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, #0 │ │ │ │ bl 38128c │ │ │ │ ldr r2, [pc, #132] @ 350128 │ │ │ │ ldr r1, [pc, #132] @ 35012c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 930624 │ │ │ │ + b 93061c │ │ │ │ ldr r3, [pc, #100] @ 350130 │ │ │ │ ldr r1, [pc, #100] @ 350134 │ │ │ │ ldr r0, [pc, #100] @ 350138 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 35013c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addeq r6, r7, r4, ror #26 │ │ │ │ + addeq r6, r7, r4, asr sp │ │ │ │ smlabteq fp, r0, lr, r8 │ │ │ │ - addseq r8, r5, r4, lsl #29 │ │ │ │ - addeq r7, r7, r8, asr r7 │ │ │ │ + addseq r8, r5, r4, ror lr │ │ │ │ addeq r7, r7, r8, asr #14 │ │ │ │ - strdeq fp, [ip], r0 │ │ │ │ - addeq r7, r7, ip, lsr #14 │ │ │ │ - @ instruction: 0x008c33bc │ │ │ │ - @ instruction: 0x008c33b0 │ │ │ │ - strdeq r7, [r7], ip │ │ │ │ + addeq r7, r7, r8, lsr r7 │ │ │ │ + addeq fp, ip, r0, ror #23 │ │ │ │ + addeq r7, r7, ip, lsl r7 │ │ │ │ + addeq r3, ip, ip, lsr #7 │ │ │ │ + addeq r3, ip, r0, lsr #7 │ │ │ │ addeq r7, r7, ip, ror #13 │ │ │ │ - addseq pc, lr, r8, lsr #5 │ │ │ │ - strdeq r2, [r7], r4 │ │ │ │ - addseq r0, r4, ip, lsr fp │ │ │ │ - addeq r2, r7, r8, lsl #10 │ │ │ │ + ldrdeq r7, [r7], ip │ │ │ │ + umullseq pc, lr, r8, r2 @ │ │ │ │ + addeq r2, r7, r4, ror #9 │ │ │ │ + addseq r0, r4, ip, lsr #22 │ │ │ │ + strdeq r2, [r7], r8 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - addeq r6, r7, r0, lsr #23 │ │ │ │ - @ instruction: 0x00876bb8 │ │ │ │ - @ instruction: 0x009ef1fc │ │ │ │ - umulleq r6, r7, r8, fp │ │ │ │ - addeq r7, r7, ip, asr #11 │ │ │ │ + umulleq r6, r7, r0, fp │ │ │ │ + addeq r6, r7, r8, lsr #23 │ │ │ │ + addseq pc, lr, ip, ror #3 │ │ │ │ + addeq r6, r7, r8, lsl #23 │ │ │ │ + @ instruction: 0x008775bc │ │ │ │ andeq r0, r0, lr, asr #7 │ │ │ │ │ │ │ │ 00350140 : │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00350148 : │ │ │ │ @@ -216108,44 +216108,44 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ beq 350228 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b75400 │ │ │ │ + bl b753f8 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl b79594 │ │ │ │ + bl b7958c │ │ │ │ ldr r3, [r6, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 35026c │ │ │ │ ldr r3, [pc, #188] @ 35028c │ │ │ │ ldr r2, [pc, #188] @ 350290 │ │ │ │ ldr r1, [pc, #188] @ 350294 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ec7e8 │ │ │ │ + bl 9ec7e0 │ │ │ │ ldr r3, [pc, #144] @ 350298 │ │ │ │ ldr r1, [pc, #144] @ 35029c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 37ffd4 │ │ │ │ mov r0, r4 │ │ │ │ - bl b75434 │ │ │ │ + bl b7542c │ │ │ │ ldr r2, [pc, #112] @ 3502a0 │ │ │ │ ldr r3, [pc, #80] @ 350284 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -216157,30 +216157,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 3502a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ @ instruction: 0x010b8c90 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq fp, ip, ror #24 │ │ │ │ - ldrsheq pc, [lr], r8 @ │ │ │ │ - @ instruction: 0x008649b8 │ │ │ │ - addeq r3, r9, r4, lsl #21 │ │ │ │ + addseq pc, lr, r8, ror #1 │ │ │ │ + addeq r4, r6, r8, lsr #19 │ │ │ │ + addeq r3, r9, r4, ror sl │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - addseq r8, r5, r4, asr #23 │ │ │ │ + @ instruction: 0x00958bb4 │ │ │ │ smlabteq fp, ip, fp, r8 │ │ │ │ - addeq r7, r7, ip, lsl #9 │ │ │ │ + addeq r7, r7, ip, ror r4 │ │ │ │ ldr r0, [pc, #4] @ 3502b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq fp, r9, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [r1, #800] @ 0x320 │ │ │ │ mov r9, r2 │ │ │ │ @@ -216212,15 +216212,15 @@ │ │ │ │ cmp r9, ip │ │ │ │ sbcs fp, r3, r5 │ │ │ │ bcs 350304 │ │ │ │ subs r0, r9, r0 │ │ │ │ sbc r1, r3, r1 │ │ │ │ str r2, [r8] │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ add r7, r7, r0 │ │ │ │ str r7, [r8, #4] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -216231,17 +216231,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3503a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ bl 27eff0 │ │ │ │ - addseq pc, lr, ip, asr r0 @ │ │ │ │ - addeq r7, r7, r4, lsl #8 │ │ │ │ - addeq r7, r7, r8, lsl r4 │ │ │ │ + addseq pc, lr, ip, asr #32 │ │ │ │ + strdeq r7, [r7], r4 │ │ │ │ + addeq r7, r7, r8, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -216259,15 +216259,15 @@ │ │ │ │ add r3, r1, r2 │ │ │ │ asr r1, ip, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ asr r3, r2, #31 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl a86ecc │ │ │ │ + bl a86ec4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 350434 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -216276,17 +216276,17 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ bl 27d418 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 350458 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b756b0 │ │ │ │ + b b756a8 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - addeq r6, r7, ip, asr #11 │ │ │ │ + @ instruction: 0x008765bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #504] @ 350670 │ │ │ │ ldr r1, [pc, #504] @ 350674 │ │ │ │ @@ -216326,15 +216326,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #1296] @ 0x510 │ │ │ │ ldr r2, [r1, ip, lsl #2] │ │ │ │ mov r0, #1 │ │ │ │ and r3, r3, #31 │ │ │ │ orr r3, r2, r0, lsl r3 │ │ │ │ str r3, [r1, ip, lsl #2] │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r3, [pc, #336] @ 350674 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #340] @ 350680 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -216343,15 +216343,15 @@ │ │ │ │ bne 35066c │ │ │ │ ldr r3, [pc, #312] @ 350684 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b8e690 │ │ │ │ + b b8e688 │ │ │ │ ldr r0, [r4, #1320] @ 0x528 │ │ │ │ mov r2, r7 │ │ │ │ add r0, r0, r6 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bl 27ebf4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ @@ -216386,95 +216386,95 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 350694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3504d4 │ │ │ │ ldr r0, [pc, #76] @ 350698 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3504d4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq fp, r4, r9, r8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq fp, r0, asr r9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r8, [fp, -r4] │ │ │ │ andeq ip, r0, r0, asr r3 │ │ │ │ andeq r6, r0, r4, ror #22 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r7, r7, r4, lsl #3 │ │ │ │ - addeq r7, r7, r4, asr #3 │ │ │ │ + addeq r7, r7, r4, ror r1 │ │ │ │ + @ instruction: 0x008771b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 350740 │ │ │ │ ldr r2, [pc, #140] @ 350744 │ │ │ │ ldr r1, [pc, #140] @ 350748 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #108] @ 35074c │ │ │ │ ldr r1, [pc, #108] @ 350750 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #88] @ 350754 │ │ │ │ ldr r1, [pc, #88] @ 350758 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #21 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq lr, lr, r8, lsr #26 │ │ │ │ - addeq r4, r6, ip, asr #9 │ │ │ │ - umulleq r3, r9, r8, r5 │ │ │ │ + addseq lr, lr, r8, lsl sp │ │ │ │ + @ instruction: 0x008644bc │ │ │ │ + addeq r3, r9, r8, lsl #11 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, ip, lsl ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ tsteq r7, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -216485,32 +216485,32 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - addseq lr, lr, r8, ror #24 │ │ │ │ - addeq r6, r7, ip, lsr #9 │ │ │ │ + addseq lr, lr, r8, asr ip │ │ │ │ + umulleq r6, r7, ip, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 3507d4 │ │ │ │ ldr r1, [pc, #32] @ 3507d8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 3507dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - addseq lr, lr, r8, lsr #24 │ │ │ │ - addeq r6, r7, r8, ror #8 │ │ │ │ + addseq lr, lr, r8, lsl ip │ │ │ │ + addeq r6, r7, r8, asr r4 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 350838 │ │ │ │ ldr r2, [pc, #64] @ 35083c │ │ │ │ @@ -216518,25 +216518,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #31 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #912 @ 0x390 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ ldr r0, [r4, #1312] @ 0x520 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27d088 │ │ │ │ - addseq lr, lr, r4, ror #23 │ │ │ │ - addeq r6, r7, ip, lsr r4 │ │ │ │ - addeq r7, r7, r0, asr r0 │ │ │ │ + @ instruction: 0x009eebd4 │ │ │ │ + addeq r6, r7, ip, lsr #8 │ │ │ │ + addeq r7, r7, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #1808] @ 350f6c │ │ │ │ ldr ip, [pc, #1808] @ 350f70 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -216563,15 +216563,15 @@ │ │ │ │ add r3, r6, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r5, sp, #60 @ 0x3c │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr lr, [r0, #760] @ 0x2f8 │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, #0 │ │ │ │ bne 3508ec │ │ │ │ ldr r3, [r0, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq 350ac8 │ │ │ │ @@ -216635,21 +216635,21 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #32] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ str r9, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 8e5a60 │ │ │ │ + bl 8e5a58 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 350af0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ ldr r2, [pc, #1404] @ 350f8c │ │ │ │ ldr r3, [pc, #1372] @ 350f70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -216672,15 +216672,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1320] @ 350f9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3509fc │ │ │ │ ldr r3, [pc, #1296] @ 350fa0 │ │ │ │ ldr ip, [pc, #1296] @ 350fa4 │ │ │ │ ldr r1, [pc, #1296] @ 350fa8 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -216688,46 +216688,46 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #852 @ 0x354 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3509fc │ │ │ │ ldr ip, [pc, #1244] @ 350fac │ │ │ │ ldr r1, [pc, #1244] @ 350fb0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #1240] @ 350fb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3509fc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 8e3174 │ │ │ │ + bl 8e316c │ │ │ │ str r0, [r4, #1320] @ 0x528 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 350e8c │ │ │ │ - bl 9ee79c │ │ │ │ + bl 9ee794 │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ eor r3, r0, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4, #816] @ 0x330 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9ecb1c │ │ │ │ + bl 9ecb14 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3509fc │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 350b7c │ │ │ │ ldr r2, [r4, #1320] @ 0x528 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -216756,15 +216756,15 @@ │ │ │ │ ldrb r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, #1 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #1288] @ 0x508 │ │ │ │ str r0, [r4, #1312] @ 0x520 │ │ │ │ bls 350ec4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 8dd7a0 │ │ │ │ + bl 8dd798 │ │ │ │ ldrb lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r4, #944 @ 0x3b0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #980] @ 350fbc │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ mov r8, ip │ │ │ │ @@ -216773,15 +216773,15 @@ │ │ │ │ umull ip, r3, lr, r8 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r5 │ │ │ │ mla r8, lr, r8, r3 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 8dcb84 │ │ │ │ + bl 8dcb7c │ │ │ │ ldrb r0, [r4, #804] @ 0x324 │ │ │ │ mov r1, #168 @ 0xa8 │ │ │ │ bl 27d370 │ │ │ │ ldrb r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r4, #1112] @ 0x458 │ │ │ │ beq 350ce4 │ │ │ │ @@ -216807,23 +216807,23 @@ │ │ │ │ add r0, r0, r5, lsl #3 │ │ │ │ strd r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, r8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 8dd430 │ │ │ │ + bl 8dd428 │ │ │ │ ldr r3, [r4, #1112] @ 0x458 │ │ │ │ lsl r5, r5, #3 │ │ │ │ add r3, r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ ldrb r3, [r4, #804] @ 0x324 │ │ │ │ adds r6, r7, r6 │ │ │ │ add r9, r9, #1 │ │ │ │ adc sl, sl, fp │ │ │ │ cmp r9, r3 │ │ │ │ bcc 350c6c │ │ │ │ ldr r6, [sp, #32] │ │ │ │ @@ -216835,27 +216835,27 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ bl 381554 │ │ │ │ ldr r3, [pc, #688] @ 350fd0 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ str r5, [sp] │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ ldr r8, [pc, #652] @ 350fd4 │ │ │ │ mov r3, #13 │ │ │ │ add lr, r4, #848 @ 0x350 │ │ │ │ strb r5, [r4, #821] @ 0x335 │ │ │ │ strh r8, [lr, #2] │ │ │ │ strb r3, [r4, #872] @ 0x368 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ @@ -216905,15 +216905,15 @@ │ │ │ │ add r2, r4, #908 @ 0x38c │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ str r1, [r4, #904] @ 0x388 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ strh r3, [r2] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ strb r3, [r4, #910] @ 0x38e │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ b 350a08 │ │ │ │ ldr lr, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ umull r3, r0, r8, lr │ │ │ │ bne 350998 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ @@ -216929,123 +216929,123 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #388] @ 350ffc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3509fc │ │ │ │ str r0, [r4, #816] @ 0x330 │ │ │ │ b 350b7c │ │ │ │ ldr r3, [pc, #356] @ 351000 │ │ │ │ ldr ip, [pc, #356] @ 351004 │ │ │ │ ldr r1, [pc, #356] @ 351008 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #348] @ 35100c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3509fc │ │ │ │ ldr r3, [pc, #324] @ 351010 │ │ │ │ ldr r2, [pc, #324] @ 351014 │ │ │ │ ldr r1, [pc, #324] @ 351018 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 381554 │ │ │ │ b 350d18 │ │ │ │ ldr r1, [pc, #280] @ 35101c │ │ │ │ ldr r3, [pc, #280] @ 351020 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #272] @ 351024 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #268] @ 351028 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3509fc │ │ │ │ ldr ip, [pc, #248] @ 35102c │ │ │ │ ldr r2, [pc, #248] @ 351030 │ │ │ │ ldr r1, [pc, #248] @ 351034 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 6c7194 │ │ │ │ b 3509fc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq fp, r0, r5, r8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq fp, ip, ror r5 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - addseq lr, lr, r8, asr #22 │ │ │ │ - addeq r6, r7, r8, lsl #7 │ │ │ │ - umulleq r6, r7, r8, pc @ │ │ │ │ + addseq lr, lr, r8, lsr fp │ │ │ │ + addeq r6, r7, r8, ror r3 │ │ │ │ + addeq r6, r7, r8, lsl #31 │ │ │ │ adceq sl, r9, r4, lsl #23 │ │ │ │ smlatteq fp, ip, r3, r8 │ │ │ │ - addseq lr, lr, r8, ror r9 │ │ │ │ - addeq r6, r7, r8, asr r2 │ │ │ │ - addeq r6, r7, ip, lsl sp │ │ │ │ + addseq lr, lr, r8, ror #18 │ │ │ │ + addeq r6, r7, r8, asr #4 │ │ │ │ + addeq r6, r7, ip, lsl #26 │ │ │ │ andeq r0, r0, sl, lsr r3 │ │ │ │ - addseq lr, lr, r4, asr #18 │ │ │ │ - ldrdeq r6, [r7], r8 │ │ │ │ - ldrdeq r6, [r7], ip │ │ │ │ - @ instruction: 0x008761b8 │ │ │ │ - @ instruction: 0x00876cb4 │ │ │ │ + addseq lr, lr, r4, lsr r9 │ │ │ │ + addeq r6, r7, r8, asr #27 │ │ │ │ + addeq r6, r7, ip, asr #25 │ │ │ │ + addeq r6, r7, r8, lsr #3 │ │ │ │ + addeq r6, r7, r4, lsr #25 │ │ │ │ andeq r0, r0, r6, lsr r3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r6, r7, r0, lsl #27 │ │ │ │ - addeq r6, r7, r0, lsr sp │ │ │ │ - @ instruction: 0x009ee6f0 │ │ │ │ - addeq r1, r7, r4, lsr #16 │ │ │ │ - addeq r1, r7, r8, asr #16 │ │ │ │ + addeq r6, r7, r0, ror sp │ │ │ │ + addeq r6, r7, r0, lsr #26 │ │ │ │ + addseq lr, lr, r0, ror #13 │ │ │ │ + addeq r1, r7, r4, lsl r8 │ │ │ │ + addeq r1, r7, r8, lsr r8 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r5, r0, r1, asr r2 │ │ │ │ beq 351410 │ │ │ │ andmi r0, r0, r9, asr r2 │ │ │ │ eorseq r2, r6, r0, lsl #14 │ │ │ │ stmdbeq r0, {r8, r9, sl} │ │ │ │ andeq r5, r0, r0, asr r2 │ │ │ │ eorseq r3, r0, r9, asr #2 │ │ │ │ - addseq lr, lr, r4, ror r5 │ │ │ │ - addeq r5, r7, r4, lsl #29 │ │ │ │ - addeq r6, r7, r8, lsl r9 │ │ │ │ + addseq lr, lr, r4, ror #10 │ │ │ │ + addeq r5, r7, r4, ror lr │ │ │ │ + addeq r6, r7, r8, lsl #18 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ - addseq lr, lr, ip, lsr r5 │ │ │ │ - addeq r6, r7, r0, asr sl │ │ │ │ - addeq r6, r7, r0, ror #17 │ │ │ │ + addseq lr, lr, ip, lsr #10 │ │ │ │ + addeq r6, r7, r0, asr #20 │ │ │ │ + ldrdeq r6, [r7], r0 │ │ │ │ andeq r0, r0, sp, ror #6 │ │ │ │ - addseq lr, lr, r0, lsl r5 │ │ │ │ - addeq r1, r7, r8, asr #12 │ │ │ │ - addeq r1, r7, ip, asr r6 │ │ │ │ - addeq r6, r7, r8, lsr #19 │ │ │ │ - @ instruction: 0x009ee4d0 │ │ │ │ - addeq r6, r7, ip, ror #16 │ │ │ │ + addseq lr, lr, r0, lsl #10 │ │ │ │ + addeq r1, r7, r8, lsr r6 │ │ │ │ + addeq r1, r7, ip, asr #12 │ │ │ │ + umulleq r6, r7, r8, r9 │ │ │ │ + addseq lr, lr, r0, asr #9 │ │ │ │ + addeq r6, r7, ip, asr r8 │ │ │ │ andeq r0, r0, sl, asr r3 │ │ │ │ - addseq lr, lr, r8, lsr #9 │ │ │ │ - addeq r3, r6, r4, asr ip │ │ │ │ - addeq r2, r9, r0, lsr #26 │ │ │ │ + umullseq lr, lr, r8, r4 @ │ │ │ │ + addeq r3, r6, r4, asr #24 │ │ │ │ + addeq r2, r9, r0, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #648] @ 3512d8 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [pc, #644] @ 3512dc │ │ │ │ @@ -217182,50 +217182,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 351300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3510f4 │ │ │ │ bl 35075c │ │ │ │ bl 35079c │ │ │ │ ldr r0, [pc, #72] @ 351304 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3510f4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq fp, r8, sp, r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq fp, ip, ror sp │ │ │ │ - addseq lr, lr, r8, lsl #6 │ │ │ │ - @ instruction: 0x009ee2f0 │ │ │ │ + @ instruction: 0x009ee2f8 │ │ │ │ + addseq lr, lr, r0, ror #5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq fp, r0, lsl #26 │ │ │ │ andeq r7, r0, r0, lsl r1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r5, r7, ip, ror #20 │ │ │ │ - umulleq r5, r7, r8, sl │ │ │ │ + addeq r5, r7, ip, asr sl │ │ │ │ + addeq r5, r7, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #324] @ 351464 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -217239,15 +217239,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #31 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r5, [pc, #272] @ 351478 │ │ │ │ ldr r3, [pc, #272] @ 35147c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -217290,42 +217290,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 351490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 351380 │ │ │ │ ldr r0, [pc, #64] @ 351494 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 351380 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq lr, lr, r0, asr #1 │ │ │ │ + ldrheq lr, [lr], r0 │ │ │ │ smlabteq fp, r8, sl, r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq r5, [r7], ip │ │ │ │ - addeq r6, r7, r0, lsl r5 │ │ │ │ + addeq r5, r7, ip, ror #17 │ │ │ │ + addeq r6, r7, r0, lsl #10 │ │ │ │ @ instruction: 0x010b7a94 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq fp, r8, ror #20 │ │ │ │ andeq r2, r0, r4, ror #4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r5, r7, ip, asr r9 │ │ │ │ - addeq r5, r7, r0, ror r9 │ │ │ │ + addeq r5, r7, ip, asr #18 │ │ │ │ + addeq r5, r7, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #436] @ 351664 │ │ │ │ ldr r2, [pc, #436] @ 351668 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -217355,15 +217355,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 351660 │ │ │ │ add r0, r4, #1120 @ 0x460 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 8e2f84 │ │ │ │ + b 8e2f7c │ │ │ │ ldr r3, [pc, #320] @ 351678 │ │ │ │ ldr r7, [r0, #1316] @ 0x524 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3515bc │ │ │ │ ldr r3, [pc, #300] @ 35167c │ │ │ │ @@ -217379,22 +217379,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 351684 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r7, [r4, #1316] @ 0x524 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3514e8 │ │ │ │ ldr r3, [pc, #196] @ 351688 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -217413,47 +217413,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 35168c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3514e8 │ │ │ │ ldr r0, [pc, #80] @ 351690 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3514e8 │ │ │ │ ldr r0, [pc, #64] @ 351694 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3515ac │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, asr #18 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq fp, ip, lsr #18 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq fp, r0, lsl #18 │ │ │ │ andeq r4, r0, r8, ror r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - umulleq r6, r7, ip, r0 │ │ │ │ + addeq r6, r7, ip, lsl #1 │ │ │ │ andeq r2, r0, r4, ror #4 │ │ │ │ - addeq r5, r7, r0, ror r7 │ │ │ │ - addeq r5, r7, r4, lsl #15 │ │ │ │ - addeq r6, r7, r8, lsr #32 │ │ │ │ + addeq r5, r7, r0, ror #14 │ │ │ │ + addeq r5, r7, r4, ror r7 │ │ │ │ + addeq r6, r7, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #964] @ 351a74 │ │ │ │ ldr r2, [pc, #964] @ 351a78 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -217556,19 +217556,19 @@ │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r1 │ │ │ │ adc r3, r3, r0 │ │ │ │ lsl r9, r3, #3 │ │ │ │ mov r0, #1 │ │ │ │ orr r9, r9, r2, lsr #29 │ │ │ │ lsl r8, r2, #3 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ adds r2, r0, r8 │ │ │ │ adc r3, r9, r1 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl b8e690 │ │ │ │ + bl b8e688 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 351720 │ │ │ │ ldr r3, [pc, #532] @ 351a8c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217588,23 +217588,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 351a98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 351720 │ │ │ │ ldr r3, [pc, #412] @ 351a9c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3516ec │ │ │ │ ldr r3, [pc, #380] @ 351a90 │ │ │ │ @@ -217621,23 +217621,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 351aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r7, [r4, #820] @ 0x334 │ │ │ │ b 3516ec │ │ │ │ ldr r3, [pc, #284] @ 351aa4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 351774 │ │ │ │ @@ -217655,34 +217655,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 351aa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 351774 │ │ │ │ ldr r0, [pc, #164] @ 351aac │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r7, [r4, #820] @ 0x334 │ │ │ │ b 3516ec │ │ │ │ ldr r0, [pc, #140] @ 351ab0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 351774 │ │ │ │ ldr r2, [pc, #124] @ 351ab4 │ │ │ │ ldr r3, [pc, #60] @ 351a78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -217691,34 +217691,34 @@ │ │ │ │ bne 351a70 │ │ │ │ ldr r0, [pc, #92] @ 351ab8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, asr #14 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq fp, ip, lsr #14 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r7, [fp, -r4] │ │ │ │ tsteq fp, r4, asr r6 │ │ │ │ andeq r3, r0, ip, asr r2 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - strdeq r6, [r7], ip │ │ │ │ + addeq r6, r7, ip, ror #1 │ │ │ │ andeq r3, r0, r0, lsl #30 │ │ │ │ - addeq r6, r7, ip │ │ │ │ + strdeq r5, [r7], ip │ │ │ │ andeq r5, r0, ip, lsr #26 │ │ │ │ + addeq r6, r7, r8, ror r0 │ │ │ │ + umulleq r5, r7, ip, pc @ │ │ │ │ addeq r6, r7, r8, lsl #1 │ │ │ │ - addeq r5, r7, ip, lsr #31 │ │ │ │ - umulleq r6, r7, r8, r0 │ │ │ │ smlabteq fp, r4, r3, r7 │ │ │ │ - ldrdeq r5, [r7], ip │ │ │ │ + addeq r5, r7, ip, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldrb r3, [r0, #1288] @ 0x508 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1852] @ 352218 │ │ │ │ @@ -217846,15 +217846,15 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -217863,15 +217863,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r5, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1308] @ 352238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 351bb0 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bne 351da4 │ │ │ │ ldr r3, [pc, #1264] @ 352224 │ │ │ │ ldr sl, [r7, r3] │ │ │ │ ldr r3, [r4, #1304] @ 0x518 │ │ │ │ ldr r2, [r4, #1308] @ 0x51c │ │ │ │ @@ -217947,27 +217947,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 352240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351c60 │ │ │ │ subs r3, r8, #14 │ │ │ │ sbc r2, r2, r2 │ │ │ │ cmp r3, #2 │ │ │ │ sbcs r2, r2, #0 │ │ │ │ bcs 351edc │ │ │ │ @@ -218016,23 +218016,23 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r3, r6} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #680] @ 352248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351c60 │ │ │ │ ldr r3, [pc, #656] @ 352244 │ │ │ │ ldr r8, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -218052,23 +218052,23 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #540] @ 35224c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351c60 │ │ │ │ ldrb r2, [r4, #820] @ 0x334 │ │ │ │ ldr r1, [r4, #808] @ 0x328 │ │ │ │ mov r3, r2 │ │ │ │ b 351c78 │ │ │ │ ldr r3, [pc, #508] @ 352250 │ │ │ │ @@ -218091,24 +218091,24 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #388] @ 352254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sl] │ │ │ │ ldr r6, [r4, #1316] @ 0x524 │ │ │ │ cmp r3, #0 │ │ │ │ beq 351db8 │ │ │ │ ldr r3, [pc, #364] @ 352258 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -218127,93 +218127,93 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 35225c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 351db8 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #240] @ 352260 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 351bb0 │ │ │ │ ldr r0, [pc, #200] @ 352264 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351c60 │ │ │ │ ldr r0, [pc, #176] @ 352268 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3520d4 │ │ │ │ ldr r0, [pc, #160] @ 35226c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351c60 │ │ │ │ ldr r0, [pc, #132] @ 352270 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 351db8 │ │ │ │ ldr r0, [pc, #116] @ 352274 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351c60 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, lsl r3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq fp, ip, lsl #6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq fp, r4, asr #4 │ │ │ │ andeq r5, r0, r4, ror #11 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r5, r7, r4, lsl r4 │ │ │ │ + addeq r5, r7, r4, lsl #8 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - addeq r5, r7, r8, asr ip │ │ │ │ + addeq r5, r7, r8, asr #24 │ │ │ │ andeq r6, r0, r8, asr #20 │ │ │ │ - addeq r4, r7, r4, asr #29 │ │ │ │ - addeq r4, r7, r4, lsr lr │ │ │ │ + @ instruction: 0x00874eb4 │ │ │ │ + addeq r4, r7, r4, lsr #28 │ │ │ │ @ instruction: 0x000027b8 │ │ │ │ - addeq r4, r7, r0, lsl sp │ │ │ │ + addeq r4, r7, r0, lsl #26 │ │ │ │ andeq r2, r0, r4, ror #4 │ │ │ │ - addeq r4, r7, r8, asr #24 │ │ │ │ - addeq r5, r7, r8 │ │ │ │ + addeq r4, r7, r8, lsr ip │ │ │ │ strdeq r4, [r7], r8 │ │ │ │ - addeq r4, r7, ip, ror #24 │ │ │ │ - addeq r5, r7, r8, asr r9 │ │ │ │ - ldrdeq r4, [r7], r8 │ │ │ │ - umulleq r4, r7, r4, ip │ │ │ │ + addeq r4, r7, r8, ror #25 │ │ │ │ + addeq r4, r7, ip, asr ip │ │ │ │ + addeq r5, r7, r8, asr #18 │ │ │ │ + addeq r4, r7, r8, asr #23 │ │ │ │ + addeq r4, r7, r4, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #3860] @ 3531a4 │ │ │ │ ldr r1, [pc, #3860] @ 3531a8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -218330,26 +218330,26 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3372] @ 3531c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526c4 │ │ │ │ ldr r1, [r4, #812] @ 0x32c │ │ │ │ cmp r1, #0 │ │ │ │ bne 3524c8 │ │ │ │ @@ -218401,23 +218401,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3108] @ 3531c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526c4 │ │ │ │ ldrb r3, [r4, #1288] @ 0x508 │ │ │ │ cmp r3, #0 │ │ │ │ bne 352cac │ │ │ │ @@ -218465,27 +218465,27 @@ │ │ │ │ beq 3537e0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2844] @ 3531d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #0 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [r4, #812] @ 0x32c │ │ │ │ beq 352380 │ │ │ │ @@ -218507,22 +218507,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2700] @ 3531d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 352380 │ │ │ │ cmp r8, #16 │ │ │ │ beq 35238c │ │ │ │ cmp r8, #48 @ 0x30 │ │ │ │ beq 352a2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -218547,25 +218547,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r2, #6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2536] @ 3531dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526c4 │ │ │ │ cmp r8, #144 @ 0x90 │ │ │ │ beq 352e6c │ │ │ │ cmp r8, #160 @ 0xa0 │ │ │ │ @@ -218595,23 +218595,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2360] @ 3531e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3526b8 │ │ │ │ cmp r8, #128 @ 0x80 │ │ │ │ beq 3523cc │ │ │ │ cmp r8, #160 @ 0xa0 │ │ │ │ beq 35238c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -218636,25 +218636,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r2, #5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2192] @ 3531e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526c4 │ │ │ │ ldr r1, [pc, #2168] @ 3531ec │ │ │ │ ldr r1, [r9, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ @@ -218676,28 +218676,28 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2028] @ 3531f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 3522e8 │ │ │ │ cmp r0, #8 │ │ │ │ bne 3526b8 │ │ │ │ mov r2, #3 │ │ │ │ mvn r3, #111 @ 0x6f │ │ │ │ str r2, [r4, #808] @ 0x328 │ │ │ │ @@ -218751,23 +218751,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1760] @ 3531fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526c4 │ │ │ │ add r3, r4, #828 @ 0x33c │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ mov r1, #0 │ │ │ │ @@ -218798,24 +218798,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1576] @ 353204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526c4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -218838,39 +218838,39 @@ │ │ │ │ beq 353890 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1416] @ 35320c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526c4 │ │ │ │ mov r2, #7 │ │ │ │ mvn r3, #103 @ 0x67 │ │ │ │ str r2, [r4, #808] @ 0x328 │ │ │ │ strb r3, [r4, #820] @ 0x334 │ │ │ │ b 35238c │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #1120 @ 0x460 │ │ │ │ strb r1, [r4, #1288] @ 0x508 │ │ │ │ - bl 8e2f84 │ │ │ │ + bl 8e2f7c │ │ │ │ mov r2, #0 │ │ │ │ b 3525c4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35237c │ │ │ │ ldr r3, [pc, #1412] @ 353260 │ │ │ │ @@ -218894,21 +218894,21 @@ │ │ │ │ b 35238c │ │ │ │ ldr r3, [r4, #1304] @ 0x518 │ │ │ │ ldr r2, [r4, #1308] @ 0x51c │ │ │ │ add r5, r4, #1312 @ 0x520 │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 3526b8 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [r4, #1304] @ 0x518 │ │ │ │ ldr r3, [r4, #1308] @ 0x51c │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r3, r1 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl b8e690 │ │ │ │ + bl b8e688 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ ldrb r3, [r4, #821] @ 0x335 │ │ │ │ mov r2, #6 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ orr r3, r3, #8 │ │ │ │ @@ -218940,22 +218940,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1032] @ 353214 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352d14 │ │ │ │ ldr r3, [r4, #1304] @ 0x518 │ │ │ │ ldr r2, [r4, #1308] @ 0x51c │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 352ec4 │ │ │ │ mov r2, r5 │ │ │ │ @@ -219104,39 +219104,39 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #424] @ 35321c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 3522e8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 353678 │ │ │ │ ldr r5, [r4, #816] @ 0x330 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3534a8 │ │ │ │ ldrb r3, [r4, #821] @ 0x335 │ │ │ │ mov r0, #1 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #821] @ 0x335 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldrb ip, [r4, #868] @ 0x364 │ │ │ │ ldr lr, [pc, #352] @ 353220 │ │ │ │ sub r3, ip, #32 │ │ │ │ lsl r3, lr, r3 │ │ │ │ lsl r2, lr, ip │ │ │ │ rsb ip, ip, #32 │ │ │ │ orr r3, r3, lr, lsr ip │ │ │ │ mov r5, r0 │ │ │ │ adds r2, r2, r5 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl b8e690 │ │ │ │ + bl b8e688 │ │ │ │ b 352eb8 │ │ │ │ ldr r3, [pc, #368] @ 353260 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 352d04 │ │ │ │ @@ -219153,110 +219153,110 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #212] @ 353224 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str fp, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 353228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3536f8 │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352d14 │ │ │ │ ldr r0, [pc, #148] @ 35322c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 352380 │ │ │ │ tsteq fp, ip, ror #22 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq fp, ip, asr #22 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq sp, lr, ip, rrx │ │ │ │ + addseq sp, lr, ip, asr r0 │ │ │ │ tsteq fp, r8, ror #20 │ │ │ │ andeq r3, r0, r8, lsl #22 │ │ │ │ - addeq r5, r7, r8, ror #14 │ │ │ │ + addeq r5, r7, r8, asr r7 │ │ │ │ andeq r1, r0, ip, lsr #31 │ │ │ │ - addeq r5, r7, r0, ror sl │ │ │ │ + addeq r5, r7, r0, ror #20 │ │ │ │ andeq r6, r0, ip, lsr #17 │ │ │ │ - addeq r5, r7, r4, lsr #9 │ │ │ │ - addeq r4, r7, r8, asr r6 │ │ │ │ + umulleq r5, r7, r4, r4 │ │ │ │ + addeq r4, r7, r8, asr #12 │ │ │ │ andeq r2, r0, r8, asr #23 │ │ │ │ - addeq r5, r7, r4, lsl #13 │ │ │ │ + addeq r5, r7, r4, ror r6 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - addeq r5, r7, r8, asr #10 │ │ │ │ - addeq r5, r7, r0, lsr #10 │ │ │ │ + addeq r5, r7, r8, lsr r5 │ │ │ │ + addeq r5, r7, r0, lsl r5 │ │ │ │ andeq r4, r0, r8, ror ip │ │ │ │ - ldrdeq r4, [r7], r8 │ │ │ │ + addeq r4, r7, r8, asr #15 │ │ │ │ smlatbeq fp, r8, r3, r6 │ │ │ │ @ instruction: 0x000035b0 │ │ │ │ - addeq r5, r7, r4, ror #4 │ │ │ │ + addeq r5, r7, r4, asr r2 │ │ │ │ andeq r1, r0, r4, lsl #6 │ │ │ │ - addeq r5, r7, r8, lsr r3 │ │ │ │ + addeq r5, r7, r8, lsr #6 │ │ │ │ andeq r2, r0, r8, ror sl │ │ │ │ - addeq r5, r7, r0, lsl r0 │ │ │ │ + addeq r5, r7, r0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - addeq r4, r7, r4, lsl #30 │ │ │ │ - addseq ip, lr, sl, asr #9 │ │ │ │ - @ instruction: 0x008741b8 │ │ │ │ + strdeq r4, [r7], r4 @ │ │ │ │ + @ instruction: 0x009ec4ba │ │ │ │ + addeq r4, r7, r8, lsr #3 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - addeq r4, r7, r0, asr pc │ │ │ │ - addeq r4, r7, r8, lsl #2 │ │ │ │ - addeq r3, r7, ip, lsr #24 │ │ │ │ + addeq r4, r7, r0, asr #30 │ │ │ │ + strdeq r4, [r7], r8 │ │ │ │ + addeq r3, r7, ip, lsl ip │ │ │ │ andeq r2, r0, r4, ror #4 │ │ │ │ - ldrdeq r3, [r7], r8 │ │ │ │ - @ instruction: 0x009ebff6 │ │ │ │ - addeq r4, r7, r0, asr r7 │ │ │ │ - addeq r3, r7, ip, lsr sp │ │ │ │ + addeq r3, r7, r8, asr #19 │ │ │ │ + addseq fp, lr, r6, ror #31 │ │ │ │ + addeq r4, r7, r0, asr #14 │ │ │ │ + addeq r3, r7, ip, lsr #26 │ │ │ │ andeq r6, r0, r8, asr #4 │ │ │ │ - addeq r3, r7, ip, ror r5 │ │ │ │ - addeq r4, r7, ip, lsl #12 │ │ │ │ - addeq r4, r7, r4, asr #20 │ │ │ │ - addeq r3, r7, ip, asr #24 │ │ │ │ + addeq r3, r7, ip, ror #10 │ │ │ │ + strdeq r4, [r7], ip │ │ │ │ + addeq r4, r7, r4, lsr sl │ │ │ │ + addeq r3, r7, ip, lsr ip │ │ │ │ andeq r4, r0, ip, ror #29 │ │ │ │ - @ instruction: 0x008748b8 │ │ │ │ + addeq r4, r7, r8, lsr #17 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq r4, r7, r8, lsl #9 │ │ │ │ - addeq r3, r7, ip, lsl #22 │ │ │ │ - addeq r4, r7, r4, lsl #10 │ │ │ │ - addeq r3, r7, r4, lsr fp │ │ │ │ - addeq r4, r7, ip, lsr #14 │ │ │ │ - addeq r4, r7, r4, lsl #14 │ │ │ │ - @ instruction: 0x008743b4 │ │ │ │ - addeq r4, r7, r0, lsr #12 │ │ │ │ - addeq r4, r7, r0, lsl #11 │ │ │ │ - strdeq r4, [r7], r0 │ │ │ │ - addeq r4, r7, r8, ror #15 │ │ │ │ - addeq r4, r7, r8, lsr r4 │ │ │ │ - addeq r3, r7, r0, lsr #6 │ │ │ │ - addeq r3, r7, r0, ror #9 │ │ │ │ - addeq r4, r7, r8, ror #5 │ │ │ │ - @ instruction: 0x008739b0 │ │ │ │ - addeq r4, r7, r4, asr #12 │ │ │ │ - addeq r4, r7, r4, lsr #13 │ │ │ │ + addeq r4, r7, r8, ror r4 │ │ │ │ + strdeq r3, [r7], ip │ │ │ │ + strdeq r4, [r7], r4 @ │ │ │ │ + addeq r3, r7, r4, lsr #22 │ │ │ │ + addeq r4, r7, ip, lsl r7 │ │ │ │ + strdeq r4, [r7], r4 @ │ │ │ │ + addeq r4, r7, r4, lsr #7 │ │ │ │ + addeq r4, r7, r0, lsl r6 │ │ │ │ + addeq r4, r7, r0, ror r5 │ │ │ │ + addeq r4, r7, r0, ror #9 │ │ │ │ + ldrdeq r4, [r7], r8 │ │ │ │ + addeq r4, r7, r8, lsr #8 │ │ │ │ + addeq r3, r7, r0, lsl r3 │ │ │ │ + ldrdeq r3, [r7], r0 │ │ │ │ + ldrdeq r4, [r7], r8 │ │ │ │ + addeq r3, r7, r0, lsr #19 │ │ │ │ + addeq r4, r7, r4, lsr r6 │ │ │ │ + umulleq r4, r7, r4, r6 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r4, r7, ip, lsr r7 │ │ │ │ - ldrdeq r3, [r7], r4 │ │ │ │ - addeq r4, r7, r4, lsl #14 │ │ │ │ - addeq r3, r7, r8, ror #17 │ │ │ │ + addeq r4, r7, ip, lsr #14 │ │ │ │ + addeq r3, r7, r4, asr #17 │ │ │ │ + strdeq r4, [r7], r4 @ │ │ │ │ + ldrdeq r3, [r7], r8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 353550 │ │ │ │ ldr r0, [r4, #1296] @ 0x510 │ │ │ │ ldrb r1, [r4, #867] @ 0x363 │ │ │ │ asr r3, r0, #31 │ │ │ │ lsl r3, r3, r1 │ │ │ │ sub ip, r1, #32 │ │ │ │ @@ -219279,15 +219279,15 @@ │ │ │ │ add r6, r4, #912 @ 0x390 │ │ │ │ lsl r1, r1, #3 │ │ │ │ str r3, [r4, #1308] @ 0x51c │ │ │ │ str r1, [r4, #1304] @ 0x518 │ │ │ │ bic r3, r2, #8 │ │ │ │ strb r3, [r4, #821] @ 0x335 │ │ │ │ mov r0, r6 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 352380 │ │ │ │ ldr r3, [pc, #-296] @ 353230 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -219307,22 +219307,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-404] @ 353234 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 352380 │ │ │ │ ldr r2, [pc, #-416] @ 353238 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #7 │ │ │ │ bhi 3533f8 │ │ │ │ @@ -219400,33 +219400,33 @@ │ │ │ │ beq 35376c │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #-752] @ 35323c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-760] @ 353240 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 353188 │ │ │ │ add r6, r4, #912 @ 0x390 │ │ │ │ mov r0, r6 │ │ │ │ - bl b8f2dc │ │ │ │ + bl b8f2d4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ subs r3, r5, r0 │ │ │ │ sbc r2, r7, r1 │ │ │ │ cmp r3, #1 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ movlt r2, #0 │ │ │ │ movlt r3, #1 │ │ │ │ str r2, [r4, #1308] @ 0x51c │ │ │ │ @@ -219452,44 +219452,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-984] @ 353248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 352ed4 │ │ │ │ ldr r0, [pc, #-996] @ 35324c │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526c4 │ │ │ │ ldr r2, [pc, #-1032] @ 353250 │ │ │ │ ldr r0, [pc, #-1032] @ 353254 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526c4 │ │ │ │ ldr r3, [pc, #-1064] @ 353258 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -219509,22 +219509,22 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1172] @ 35325c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 353094 │ │ │ │ ldr r2, [pc, #-1184] @ 353260 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 353188 │ │ │ │ ldr r2, [pc, #-1200] @ 353264 │ │ │ │ @@ -219540,173 +219540,173 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #-1268] @ 353268 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1276] @ 35326c │ │ │ │ add r0, pc, r0 │ │ │ │ b 353538 │ │ │ │ ldr r2, [pc, #-1284] @ 353270 │ │ │ │ ldr r0, [pc, #-1284] @ 353274 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352d14 │ │ │ │ ldr r0, [pc, #-1308] @ 353278 │ │ │ │ mov r1, fp │ │ │ │ mov r3, #5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526c4 │ │ │ │ ldr r0, [pc, #-1344] @ 35327c │ │ │ │ mov r1, fp │ │ │ │ mov r3, #6 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526c4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1384] @ 353280 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526c4 │ │ │ │ ldr r0, [pc, #-1424] @ 353284 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526c4 │ │ │ │ ldr r0, [pc, #-1456] @ 353288 │ │ │ │ mov r1, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526c4 │ │ │ │ ldr r0, [pc, #-1488] @ 35328c │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 353188 │ │ │ │ ldr r0, [pc, #-1508] @ 353290 │ │ │ │ mov r1, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526c4 │ │ │ │ ldr r0, [pc, #-1540] @ 353294 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526c4 │ │ │ │ ldr r0, [pc, #-1576] @ 353298 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 352ed4 │ │ │ │ ldr r0, [pc, #-1608] @ 35329c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 352380 │ │ │ │ ldr r2, [pc, #-1624] @ 3532a0 │ │ │ │ ldr r0, [pc, #-1624] @ 3532a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352d14 │ │ │ │ ldr r0, [pc, #-1648] @ 3532a8 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526c4 │ │ │ │ ldr r0, [pc, #-1680] @ 3532ac │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 353094 │ │ │ │ ldr r3, [pc, #-1696] @ 3532b0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3539b4 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [pc, #-1744] @ 3532b4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str fp, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1768] @ 3532b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3526c4 │ │ │ │ ldr r2, [pc, #-1792] @ 3532bc │ │ │ │ ldr r0, [pc, #-1792] @ 3532c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3526b8 │ │ │ │ │ │ │ │ 003539d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -219729,163 +219729,163 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ ldm r6, {r6, r7, fp} │ │ │ │ ldrh r9, [sp, #112] @ 0x70 │ │ │ │ ldrh r8, [sp, #128] @ 0x80 │ │ │ │ ldr sl, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 929544 │ │ │ │ + bl 92953c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [pc, #488] @ 353c34 │ │ │ │ cmp r2, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ beq 353a64 │ │ │ │ ldr r1, [pc, #472] @ 353c38 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 380060 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 353c0c │ │ │ │ ldr r1, [pc, #440] @ 353c3c │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ ldr r1, [pc, #424] @ 353c40 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ ldr r1, [pc, #408] @ 353c44 │ │ │ │ and r2, fp, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9279fc │ │ │ │ + bl 9279f4 │ │ │ │ ldr r1, [pc, #392] @ 353c48 │ │ │ │ and r2, r7, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9279fc │ │ │ │ + bl 9279f4 │ │ │ │ ldr r1, [pc, #376] @ 353c4c │ │ │ │ subs r2, sl, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9279fc │ │ │ │ + bl 9279f4 │ │ │ │ ldr r1, [pc, #356] @ 353c50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927a54 │ │ │ │ + bl 927a4c │ │ │ │ ldr r1, [pc, #340] @ 353c54 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927a54 │ │ │ │ + bl 927a4c │ │ │ │ ldr r1, [pc, #324] @ 353c58 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927a54 │ │ │ │ + bl 927a4c │ │ │ │ ldr r1, [pc, #308] @ 353c5c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927a54 │ │ │ │ + bl 927a4c │ │ │ │ ldr r1, [pc, #292] @ 353c60 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927a54 │ │ │ │ + bl 927a4c │ │ │ │ ldr r1, [pc, #276] @ 353c64 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #264] @ 353c68 │ │ │ │ - bl 927a54 │ │ │ │ + bl 927a4c │ │ │ │ ldr r8, [pc, #260] @ 353c6c │ │ │ │ ldr r1, [pc, #260] @ 353c70 │ │ │ │ ldr r7, [pc, #260] @ 353c74 │ │ │ │ add r6, pc, r6 │ │ │ │ add r9, r6, #108 @ 0x6c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927ba8 │ │ │ │ + bl 927ba0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #204] @ 353c78 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r3 │ │ │ │ bl 381a0c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ bl 38128c │ │ │ │ ldr r2, [pc, #144] @ 353c7c │ │ │ │ ldr r1, [pc, #144] @ 353c80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #31 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 930624 │ │ │ │ + b 93061c │ │ │ │ ldr r3, [pc, #112] @ 353c84 │ │ │ │ ldr r1, [pc, #112] @ 353c88 │ │ │ │ ldr r0, [pc, #112] @ 353c8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #108] @ 353c90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addeq r3, r7, r8, asr #28 │ │ │ │ + addeq r3, r7, r8, lsr lr │ │ │ │ @ instruction: 0x010b53b0 │ │ │ │ - addseq r5, r5, r4, ror r3 │ │ │ │ - addeq r3, r7, r8, asr #24 │ │ │ │ - addeq r3, r7, ip, lsr ip │ │ │ │ - addeq r8, ip, r4, ror #1 │ │ │ │ - addseq r3, sl, r4 │ │ │ │ - addeq r3, r7, ip, lsl #24 │ │ │ │ - umulleq pc, fp, ip, r8 @ │ │ │ │ - umulleq pc, fp, r0, r8 @ │ │ │ │ - ldrdeq r3, [r7], ip │ │ │ │ + addseq r5, r5, r4, ror #6 │ │ │ │ + addeq r3, r7, r8, lsr ip │ │ │ │ + addeq r3, r7, ip, lsr #24 │ │ │ │ + ldrdeq r8, [ip], r4 │ │ │ │ + @ instruction: 0x009a2ff4 │ │ │ │ + strdeq r3, [r7], ip │ │ │ │ + addeq pc, fp, ip, lsl #17 │ │ │ │ + addeq pc, fp, r0, lsl #17 │ │ │ │ addeq r3, r7, ip, asr #23 │ │ │ │ - umulleq r4, r7, ip, r5 │ │ │ │ - umulleq r4, r7, r8, r5 │ │ │ │ - addseq fp, lr, r4, ror r8 │ │ │ │ - addeq lr, r6, ip, lsr #19 │ │ │ │ - @ instruction: 0x0093cff4 │ │ │ │ - addeq lr, r6, r0, asr #19 │ │ │ │ + @ instruction: 0x00873bbc │ │ │ │ + addeq r4, r7, ip, lsl #11 │ │ │ │ + addeq r4, r7, r8, lsl #11 │ │ │ │ + addseq fp, lr, r4, ror #16 │ │ │ │ + umulleq lr, r6, ip, r9 │ │ │ │ + addseq ip, r3, r4, ror #31 │ │ │ │ + @ instruction: 0x0086e9b0 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - addeq r3, r7, r8, asr r0 │ │ │ │ - addeq r3, r7, ip, ror #24 │ │ │ │ - addseq fp, lr, r8, asr #15 │ │ │ │ - addeq r3, r7, ip, ror #22 │ │ │ │ - addeq r3, r7, r4, lsl #21 │ │ │ │ + addeq r3, r7, r8, asr #32 │ │ │ │ + addeq r3, r7, ip, asr ip │ │ │ │ + @ instruction: 0x009eb7b8 │ │ │ │ + addeq r3, r7, ip, asr fp │ │ │ │ + addeq r3, r7, r4, ror sl │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r3, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #148] @ 0x94 │ │ │ │ @@ -219920,15 +219920,15 @@ │ │ │ │ ldr r0, [pc, #192] @ 353de4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ ldr r4, [pc, #164] @ 353de8 │ │ │ │ ldr r9, [pc, #164] @ 353dec │ │ │ │ ldr r8, [pc, #164] @ 353df0 │ │ │ │ add r4, pc, r4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r4, #4352 @ 0x1100 │ │ │ │ @@ -219940,15 +219940,15 @@ │ │ │ │ bl 27ebf4 │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #32 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ cmp r4, r7 │ │ │ │ bne 353d60 │ │ │ │ ldr r2, [pc, #88] @ 353df4 │ │ │ │ ldr r3, [pc, #64] @ 353de0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -219965,75 +219965,75 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatteq fp, r4, r0, r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ adceq r7, r9, r8, lsl #17 │ │ │ │ smlatbeq r6, r0, r5, pc @ │ │ │ │ - addeq r4, r7, r0, lsr #8 │ │ │ │ + addeq r4, r7, r0, lsl r4 │ │ │ │ muleq r0, r4, r5 │ │ │ │ tsteq fp, r0, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq 353e2c │ │ │ │ mov r6, r1 │ │ │ │ - bl 9ee860 │ │ │ │ + bl 9ee858 │ │ │ │ cmp r0, #0 │ │ │ │ bne 353e48 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #20 │ │ │ │ bl 27f5a8 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r0 │ │ │ │ - bl b982c4 │ │ │ │ + bl b982bc │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r3, #20] │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r6, r2, r1 │ │ │ │ - bl b9835c │ │ │ │ + bl b98354 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #68] @ 353ec4 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mul r2, r6, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9edb64 │ │ │ │ + bl 9edb5c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b989f8 │ │ │ │ + bl b989f0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 27d088 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -220083,15 +220083,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 354270 │ │ │ │ ldr r0, [pc, #760] @ 3542b4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ beq 353fdc │ │ │ │ movls r8, #1 │ │ │ │ movls r7, #4096 @ 0x1000 │ │ │ │ bls 353fe4 │ │ │ │ mov r8, #2 │ │ │ │ mov r7, #32768 @ 0x8000 │ │ │ │ @@ -220116,40 +220116,40 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, r0, r5 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bl 27ebf4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3540b0 │ │ │ │ - bl 9ee860 │ │ │ │ + bl 9ee858 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3540b0 │ │ │ │ lsl r8, r7, #23 │ │ │ │ lsr r8, r8, #23 │ │ │ │ cmp r8, #0 │ │ │ │ bne 354274 │ │ │ │ mov r0, #20 │ │ │ │ bl 27f5a8 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl b982c4 │ │ │ │ + bl b982bc │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r1, r5 │ │ │ │ - bl b9835c │ │ │ │ + bl b98354 │ │ │ │ ldr r3, [pc, #548] @ 3542b8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 9edb64 │ │ │ │ + bl 9edb5c │ │ │ │ ldr r2, [pc, #516] @ 3542bc │ │ │ │ ldr r3, [pc, #480] @ 35429c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -220187,29 +220187,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3542c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 353ff8 │ │ │ │ ldr r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r1, [r3, #26] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3541d0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ ldr r3, [pc, #256] @ 3542a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ rsb r2, r0, #0 │ │ │ │ mov r7, r0 │ │ │ │ and r5, r5, r2 │ │ │ │ @@ -220234,15 +220234,15 @@ │ │ │ │ bne 354270 │ │ │ │ ldr r0, [pc, #192] @ 3542d0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 353fbc │ │ │ │ ldr r0, [pc, #184] @ 3542d4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 353f70 │ │ │ │ ldr r3, [pc, #144] @ 3542c0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 353ff8 │ │ │ │ ldr r3, [pc, #104] @ 3542ac │ │ │ │ @@ -220252,46 +220252,46 @@ │ │ │ │ beq 353ff8 │ │ │ │ b 354134 │ │ │ │ ldr r0, [pc, #124] @ 3542d8 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 353ff8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 3542dc │ │ │ │ ldr r1, [pc, #96] @ 3542e0 │ │ │ │ ldr r0, [pc, #96] @ 3542e4 │ │ │ │ ldr r2, [pc, #96] @ 3542e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ bl 27eff0 │ │ │ │ strdeq r4, [fp, -r4] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatteq fp, r0, lr, r4 │ │ │ │ - addseq fp, lr, r8, lsr r5 │ │ │ │ + addseq fp, lr, r8, lsr #10 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ tsteq fp, r4, ror #28 │ │ │ │ - umulleq r4, r7, r8, r2 │ │ │ │ + addeq r4, r7, r8, lsl #5 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ tsteq fp, r4, asr #26 │ │ │ │ andeq r5, r0, ip, asr #9 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r4, r7, r0, lsr r0 │ │ │ │ + addeq r4, r7, r0, lsr #32 │ │ │ │ tsteq fp, r0, lsl ip │ │ │ │ - addeq r3, r7, r0, ror pc │ │ │ │ - addeq r4, r7, r4 │ │ │ │ - umulleq r3, r7, r0, pc @ │ │ │ │ - addseq fp, lr, r0, lsl #10 │ │ │ │ + addeq r3, r7, r0, ror #30 │ │ │ │ + strdeq r3, [r7], r4 │ │ │ │ + addeq r3, r7, r0, lsl #31 │ │ │ │ + @ instruction: 0x009eb4f0 │ │ │ │ + ldrdeq r3, [r7], ip │ │ │ │ addeq r3, r7, ip, ror #31 │ │ │ │ - strdeq r3, [r7], ip │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #284] @ 354420 │ │ │ │ mov r8, r1 │ │ │ │ @@ -220301,35 +220301,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #244] @ 35442c │ │ │ │ ldr r1, [pc, #244] @ 354430 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #212] @ 354434 │ │ │ │ ldr r1, [pc, #212] @ 354438 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [pc, #204] @ 35443c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #184] @ 354440 │ │ │ │ ldr r1, [pc, #184] @ 354444 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 354448 │ │ │ │ ldr r2, [pc, #176] @ 35444c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -220342,19 +220342,19 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r1, [pc, #120] @ 354454 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #104] @ 354458 │ │ │ │ orr r2, r2, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ str r8, [r5, #112] @ 0x70 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ @@ -220362,29 +220362,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq fp, lr, r0, lsl #9 │ │ │ │ - addeq r0, r6, r8, ror r8 │ │ │ │ - addeq pc, r8, r0, asr #18 │ │ │ │ - addeq r3, r7, ip, ror #30 │ │ │ │ - addeq r3, r7, r0, lsl #31 │ │ │ │ - addeq r3, r7, r8, lsl #30 │ │ │ │ - strdeq r3, [r7], ip │ │ │ │ + addseq fp, lr, r0, ror r4 │ │ │ │ + addeq r0, r6, r8, ror #16 │ │ │ │ + addeq pc, r8, r0, lsr r9 @ │ │ │ │ + addeq r3, r7, ip, asr pc │ │ │ │ + addeq r3, r7, r0, ror pc │ │ │ │ + strdeq r3, [r7], r8 │ │ │ │ + addeq r3, r7, ip, ror #27 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r1, r0, r0, lsr r2 │ │ │ │ adceq r7, r9, r8, lsl #4 │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ smlatbeq r6, r4, r6, lr │ │ │ │ muleq r0, r4, r8 │ │ │ │ - ldrdeq r3, [r7], ip │ │ │ │ + addeq r3, r7, ip, asr #29 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r1, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ blt 3544ac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -220420,15 +220420,15 @@ │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [pc, #96] @ 354564 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r5, #0 │ │ │ │ bne 354540 │ │ │ │ subs r4, r4, #0 │ │ │ │ movne r4, #1 │ │ │ │ strb r4, [r0, #176] @ 0xb0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ @@ -220440,19 +220440,19 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #32] @ 354568 │ │ │ │ ldr r2, [pc, #32] @ 35456c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq fp, lr, r4, lsr #5 │ │ │ │ - addeq r3, r7, r4, lsl #27 │ │ │ │ - addeq r3, r7, ip, ror #24 │ │ │ │ + umullseq fp, lr, r4, r2 │ │ │ │ + addeq r3, r7, r4, ror sp │ │ │ │ + addeq r3, r7, ip, asr ip │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - umulleq r3, r7, r4, sp │ │ │ │ + addeq r3, r7, r4, lsl #27 │ │ │ │ andeq r0, r0, sp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #840] @ 3548d0 │ │ │ │ ldr r3, [pc, #840] @ 3548d4 │ │ │ │ @@ -220470,72 +220470,72 @@ │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [pc, #792] @ 3548e4 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r5, r5, #120 @ 0x78 │ │ │ │ ldr r9, [pc, #776] @ 3548e8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r3, [pc, #756] @ 3548e4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr ip, [r4, #104] @ 0x68 │ │ │ │ mvn r2, #0 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ str r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ mul r1, r3, r1 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ strd r2, [r4, #192] @ 0xc0 │ │ │ │ beq 354774 │ │ │ │ mov r0, ip │ │ │ │ - bl 9ee79c │ │ │ │ + bl 9ee794 │ │ │ │ mov r6, #15 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ moveq r2, #1 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 9ecb1c │ │ │ │ + bl 9ecb14 │ │ │ │ cmp r0, #0 │ │ │ │ blt 354730 │ │ │ │ ldr r3, [pc, #640] @ 3548ec │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3547a4 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 9eff2c │ │ │ │ + bl 9eff24 │ │ │ │ ldr ip, [pc, #612] @ 3548f0 │ │ │ │ ldr r2, [pc, #612] @ 3548f4 │ │ │ │ ldr r1, [pc, #612] @ 3548f8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ ldr r5, [r4, #104] @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr ip, [r4, #112] @ 0x70 │ │ │ │ str ip, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ @@ -220549,15 +220549,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #496] @ 354908 │ │ │ │ ldr r1, [pc, #496] @ 35490c │ │ │ │ mov ip, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -220581,15 +220581,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r3, [pc, #368] @ 3548ec │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 354820 │ │ │ │ mov r0, #0 │ │ │ │ - bl 9eff2c │ │ │ │ + bl 9eff24 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ bl 27ebf4 │ │ │ │ b 3546e4 │ │ │ │ ldr r3, [pc, #360] @ 354914 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -220609,22 +220609,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 354920 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 354678 │ │ │ │ ldr r3, [pc, #252] @ 354924 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 354788 │ │ │ │ ldr r3, [pc, #220] @ 354918 │ │ │ │ @@ -220640,61 +220640,61 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 354928 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b 354788 │ │ │ │ ldr r0, [pc, #132] @ 35492c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 354678 │ │ │ │ ldr r0, [pc, #116] @ 354930 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b 354788 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r4, ror r8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq fp, lr, r4, ror #3 │ │ │ │ - addeq r3, r7, r4, asr #25 │ │ │ │ - @ instruction: 0x00873bb4 │ │ │ │ + @ instruction: 0x009eb1d4 │ │ │ │ + @ instruction: 0x00873cb4 │ │ │ │ + addeq r3, r7, r4, lsr #23 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ tsteq fp, r0, lsr #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - ldrsheq fp, [lr], r4 │ │ │ │ - strdeq r0, [r6], r8 │ │ │ │ - addeq pc, r8, r0, asr #11 │ │ │ │ - umullseq fp, lr, r4, r0 │ │ │ │ - umulleq r0, r6, ip, r4 │ │ │ │ - addeq pc, r8, r8, ror #10 │ │ │ │ - @ instruction: 0x00873cb0 │ │ │ │ + addseq fp, lr, r4, ror #1 │ │ │ │ + addeq r0, r6, r8, ror #9 │ │ │ │ + @ instruction: 0x0088f5b0 │ │ │ │ + addseq fp, lr, r4, lsl #1 │ │ │ │ + addeq r0, r6, ip, lsl #9 │ │ │ │ + addeq pc, r8, r8, asr r5 @ │ │ │ │ + addeq r3, r7, r0, lsr #25 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ smlabteq fp, r4, r6, r4 │ │ │ │ andeq r3, r0, ip, ror ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrdeq r3, [r7], r0 │ │ │ │ - muleq r0, r8, r7 │ │ │ │ addeq r3, r7, r0, asr #21 │ │ │ │ - addeq r3, r7, r8, ror sl │ │ │ │ - ldrdeq r3, [r7], r8 │ │ │ │ + muleq r0, r8, r7 │ │ │ │ + @ instruction: 0x00873ab0 │ │ │ │ + addeq r3, r7, r8, ror #20 │ │ │ │ + addeq r3, r7, r8, asr #21 │ │ │ │ ldr r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ beq 354978 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -220745,17 +220745,17 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #10 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addseq sl, lr, r4, lsr #28 │ │ │ │ - addeq r3, r7, ip, lsl #18 │ │ │ │ - addeq r3, r7, r4, ror #20 │ │ │ │ + addseq sl, lr, r4, lsl lr │ │ │ │ + strdeq r3, [r7], ip │ │ │ │ + addeq r3, r7, r4, asr sl │ │ │ │ andeq r0, r0, pc, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -220860,22 +220860,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 354c6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 354ac8 │ │ │ │ ldr r2, [pc, #92] @ 354c70 │ │ │ │ ldr r3, [pc, #56] @ 354c50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -220883,53 +220883,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 354c48 │ │ │ │ ldr r0, [pc, #60] @ 354c74 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, ror r3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq fp, ip, ror #6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq fp, ip, lsr #6 │ │ │ │ andeq r3, r0, ip, lsl #1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r3, r7, ip, ror #15 │ │ │ │ + ldrdeq r3, [r7], ip │ │ │ │ smlatteq fp, r8, r1, r4 │ │ │ │ - addeq r3, r7, r8, ror #15 │ │ │ │ + ldrdeq r3, [r7], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 354cd4 │ │ │ │ ldr r2, [pc, #68] @ 354cd8 │ │ │ │ ldr r1, [pc, #68] @ 354cdc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ 354ce0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r0, #176] @ 0xb0 │ │ │ │ strh r2, [r0, #182] @ 0xb6 │ │ │ │ str r2, [r0, #184] @ 0xb8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 354a2c │ │ │ │ - @ instruction: 0x009eaaf0 │ │ │ │ - ldrdeq r3, [r7], r0 │ │ │ │ - addeq r3, r7, r4, asr #9 │ │ │ │ + addseq sl, lr, r0, ror #21 │ │ │ │ + addeq r3, r7, r0, asr #11 │ │ │ │ + @ instruction: 0x008734b4 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -221211,15 +221211,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 355380 │ │ │ │ ldr r0, [pc, #592] @ 3553ac │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ mov r2, #1 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r4, #152] @ 0x98 │ │ │ │ strb r2, [r4, #120] @ 0x78 │ │ │ │ b 355038 │ │ │ │ ldrb r3, [r4, #121] @ 0x79 │ │ │ │ @@ -221263,27 +221263,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3553b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r2, [r4, #150] @ 0x96 │ │ │ │ b 354f84 │ │ │ │ cmp r2, #239 @ 0xef │ │ │ │ bne 355028 │ │ │ │ ldr r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ bls 355028 │ │ │ │ @@ -221326,15 +221326,15 @@ │ │ │ │ b 355028 │ │ │ │ ldr r0, [pc, #164] @ 3553c4 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r2, [r4, #150] @ 0x96 │ │ │ │ b 354f84 │ │ │ │ cmp r2, #0 │ │ │ │ ldrbne r2, [r3, #6] │ │ │ │ mvneq r2, #64 @ 0x40 │ │ │ │ strbne r2, [r4, #121] @ 0x79 │ │ │ │ strbeq r2, [r4, #121] @ 0x79 │ │ │ │ @@ -221352,26 +221352,26 @@ │ │ │ │ b 355038 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, asr pc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq fp, r4, asr #30 │ │ │ │ stmdacs r8, {r0} │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq sl, lr, r1, lsl #10 │ │ │ │ + @ instruction: 0x009ea4f1 │ │ │ │ @ instruction: 0x010b3dbc │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ smlabteq fp, r4, ip, r3 │ │ │ │ - @ instruction: 0x008733b8 │ │ │ │ + addeq r3, r7, r8, lsr #7 │ │ │ │ @ instruction: 0x000014b0 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r3, r7, r4, ror #3 │ │ │ │ + ldrdeq r3, [r7], r4 │ │ │ │ tsteq fp, ip, lsr fp │ │ │ │ - addeq r3, r7, ip, lsl #4 │ │ │ │ - addeq r3, r7, ip, ror r1 │ │ │ │ + strdeq r3, [r7], ip │ │ │ │ + addeq r3, r7, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #432] @ 355590 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -221386,15 +221386,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #392] @ 3555a0 │ │ │ │ ldr r3, [pc, #392] @ 3555a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #380] @ 3555a8 │ │ │ │ cmp r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 3554e0 │ │ │ │ ldrb r3, [r0, #120] @ 0x78 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -221461,47 +221461,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3555c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35549c │ │ │ │ ldr r0, [pc, #80] @ 3555cc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35549c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq sl, lr, r4, lsr #7 │ │ │ │ + umullseq sl, lr, r4, r3 │ │ │ │ tsteq fp, r4, lsl #20 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r2, r7, ip, asr lr │ │ │ │ - addeq r2, r7, r0, asr sp │ │ │ │ + addeq r2, r7, ip, asr #28 │ │ │ │ + addeq r2, r7, r0, asr #26 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ ldrdeq r3, [fp, -r0] │ │ │ │ - addeq pc, r7, r0, asr #22 │ │ │ │ + addeq pc, r7, r0, lsr fp @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq fp, r8, asr r9 │ │ │ │ - addseq r9, r3, r8, asr lr │ │ │ │ + addseq r9, r3, r8, asr #28 │ │ │ │ andeq r5, r0, r8, lsr r8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r2, r7, r8, ror #31 │ │ │ │ - addeq r3, r7, r0 │ │ │ │ + ldrdeq r2, [r7], r8 │ │ │ │ + strdeq r2, [r7], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #4040] @ 3565b0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -221516,15 +221516,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #4000] @ 3565c0 │ │ │ │ ldr r3, [pc, #4000] @ 3565c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #3988] @ 3565c8 │ │ │ │ ldr r2, [pc, #3988] @ 3565cc │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r2, [r9] │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -221580,15 +221580,15 @@ │ │ │ │ ldr r3, [pc, #3952] @ 356684 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556a8 │ │ │ │ ldr r0, [pc, #3760] @ 3565d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3556a8 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 355e84 │ │ │ │ ldr r0, [r4, #152] @ 0x98 │ │ │ │ blx r3 │ │ │ │ @@ -221616,30 +221616,30 @@ │ │ │ │ orrs r3, r3, r2, lsl #1 │ │ │ │ beq 35590c │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov sl, #1 │ │ │ │ mov r0, r8 │ │ │ │ lsl sl, sl, r3 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ ldrb r3, [r4, #186] @ 0xba │ │ │ │ cmp r3, #0 │ │ │ │ bne 355a64 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add r0, sl, r0 │ │ │ │ cmp r3, r0 │ │ │ │ bhi 35590c │ │ │ │ ldr r3, [pc, #3748] @ 356684 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 35598c │ │ │ │ ldr r0, [pc, #3560] @ 3565dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 35598c │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r5, [r3, sl] │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ add r8, r8, #1 │ │ │ │ @@ -221667,29 +221667,29 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3368] @ 3565e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r4, #120] @ 0x78 │ │ │ │ ldr r2, [pc, #3356] @ 3565e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 355f6c │ │ │ │ add r3, r3, r3 │ │ │ │ @@ -221716,15 +221716,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ ldrbeq r3, [r2] │ │ │ │ mov r0, r8 │ │ │ │ andeq r3, r6, r3 │ │ │ │ streq r3, [sp, #32] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb r3, [r2] │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ ldr r2, [r4, #196] @ 0xc4 │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ mov r7, #0 │ │ │ │ cmp r7, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ @@ -221767,15 +221767,15 @@ │ │ │ │ ldr r3, [pc, #3204] @ 356684 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 35598c │ │ │ │ ldr r0, [pc, #3036] @ 3565f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 35598c │ │ │ │ ldr r2, [r9] │ │ │ │ add r3, r4, fp │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r5, [r3, #121] @ 0x79 │ │ │ │ @@ -221796,15 +221796,15 @@ │ │ │ │ ldr r3, [pc, #3088] @ 356684 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 35598c │ │ │ │ ldr r0, [pc, #2924] @ 3565f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 35598c │ │ │ │ ldr r3, [r9] │ │ │ │ ldr sl, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, sl │ │ │ │ @@ -221827,24 +221827,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2772] @ 3565fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 355770 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r6, [r3, sl] │ │ │ │ mov r5, r6 │ │ │ │ ldr r3, [pc, #2744] @ 356600 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -221864,24 +221864,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2632] @ 356604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 35580c │ │ │ │ ldr r3, [pc, #2616] @ 356608 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 355a38 │ │ │ │ @@ -221898,23 +221898,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2508] @ 35660c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ b 355a38 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r9] │ │ │ │ ldrb r6, [r3, r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -221942,24 +221942,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2336] @ 356614 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ add r2, r2, r3 │ │ │ │ b 355924 │ │ │ │ mov r0, r4 │ │ │ │ bl 353df8 │ │ │ │ @@ -221982,77 +221982,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ stm sp, {r4, r6} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2188] @ 35661c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r6, [r4, #152] @ 0x98 │ │ │ │ b 35575c │ │ │ │ ldr r0, [pc, #2172] @ 356620 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #8] │ │ │ │ stm sp, {r8, fp} │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3558c0 │ │ │ │ ldr r0, [pc, #2140] @ 356624 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3556a8 │ │ │ │ ldr r0, [pc, #2128] @ 356628 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 355770 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #2096] @ 35662c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r6, [r4, #152] @ 0x98 │ │ │ │ b 35575c │ │ │ │ ldr r0, [pc, #2072] @ 356630 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 35580c │ │ │ │ ldr r0, [pc, #2044] @ 356634 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ b 355a38 │ │ │ │ ldr r0, [pc, #2016] @ 356638 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ add r2, r2, r3 │ │ │ │ b 355924 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #1968] @ 35663c │ │ │ │ @@ -222083,22 +222083,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1840] @ 356650 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ cmp r6, #153 @ 0x99 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ beq 355f80 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #179] @ 0xb3 │ │ │ │ ldrb r3, [r2, #4] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ @@ -222138,15 +222138,15 @@ │ │ │ │ ldr r3, [pc, #1720] @ 356684 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355f44 │ │ │ │ ldr r0, [pc, #1656] @ 356658 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 355f44 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #178] @ 0xb2 │ │ │ │ b 3556b8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #178] @ 0xb2 │ │ │ │ b 3556b8 │ │ │ │ @@ -222206,15 +222206,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556b8 │ │ │ │ ldr r0, [pc, #1392] @ 35665c │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3556b8 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ ldrb r0, [r4, #187] @ 0xbb │ │ │ │ ldrb r1, [r4, #182] @ 0xb6 │ │ │ │ lsl r3, r3, #1 │ │ │ │ orr r3, r3, r0, lsl #7 │ │ │ │ @@ -222373,15 +222373,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556b8 │ │ │ │ ldr r0, [pc, #728] @ 356660 │ │ │ │ mov r1, #173 @ 0xad │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3556b8 │ │ │ │ ldrb r2, [r4, #177] @ 0xb1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 356e30 │ │ │ │ ldrb r2, [r4, #181] @ 0xb5 │ │ │ │ cmp r2, #0 │ │ │ │ movne r3, #1 │ │ │ │ @@ -222422,15 +222422,15 @@ │ │ │ │ ldr r3, [pc, #584] @ 356684 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556b8 │ │ │ │ ldr r0, [pc, #532] @ 356664 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3556b8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #180] @ 0xb4 │ │ │ │ b 3556b8 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 356434 │ │ │ │ @@ -222469,15 +222469,15 @@ │ │ │ │ ldr r3, [pc, #396] @ 356684 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556b8 │ │ │ │ ldr r0, [pc, #348] @ 356668 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3556b8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 356534 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -222501,92 +222501,92 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 356670 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 356520 │ │ │ │ - umullseq sl, lr, ip, r1 │ │ │ │ + addseq sl, lr, ip, lsl #3 │ │ │ │ strdeq r3, [fp, -ip] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r2, r7, r4, asr ip │ │ │ │ - addeq r2, r7, r8, asr #22 │ │ │ │ + addeq r2, r7, r4, asr #24 │ │ │ │ + addeq r2, r7, r8, lsr fp │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ smlabteq fp, r8, r7, r3 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r9, lr, r9, lsl #30 │ │ │ │ + @ instruction: 0x009e9ef9 │ │ │ │ tsteq fp, r8, lsr r7 │ │ │ │ - addeq r3, r7, r8, ror r1 │ │ │ │ - strdeq r2, [r7], ip │ │ │ │ + addeq r3, r7, r8, ror #2 │ │ │ │ + addeq r2, r7, ip, ror #29 │ │ │ │ muleq r0, r0, ip │ │ │ │ - addeq r2, r7, r4, ror #25 │ │ │ │ - @ instruction: 0x009e9cb4 │ │ │ │ - umullseq r9, lr, ip, ip │ │ │ │ - ldrdeq r2, [r7], ip │ │ │ │ - addeq r2, r7, r8, ror #24 │ │ │ │ + ldrdeq r2, [r7], r4 │ │ │ │ + addseq r9, lr, r4, lsr #25 │ │ │ │ + addseq r9, lr, ip, lsl #25 │ │ │ │ + addeq r2, r7, ip, asr #25 │ │ │ │ + addeq r2, r7, r8, asr ip │ │ │ │ andeq r2, r0, r0, lsr sl │ │ │ │ - addeq r2, r7, ip, lsr fp │ │ │ │ + addeq r2, r7, ip, lsr #22 │ │ │ │ andeq r5, r0, r4, ror pc │ │ │ │ - addeq r2, r7, r4, lsl ip │ │ │ │ + addeq r2, r7, r4, lsl #24 │ │ │ │ andeq r1, r0, r0, asr #3 │ │ │ │ - addeq r2, r7, ip, asr #25 │ │ │ │ + @ instruction: 0x00872cbc │ │ │ │ @ instruction: 0x000035b8 │ │ │ │ - addeq r2, r7, r0, lsr #20 │ │ │ │ + addeq r2, r7, r0, lsl sl │ │ │ │ andeq r5, r0, ip, asr r3 │ │ │ │ - strdeq r2, [r7], r4 │ │ │ │ - addeq r2, r7, r0, ror #16 │ │ │ │ - addeq r2, r7, ip, ror #20 │ │ │ │ + addeq r2, r7, r4, ror #23 │ │ │ │ + addeq r2, r7, r0, asr r8 │ │ │ │ + addeq r2, r7, ip, asr sl │ │ │ │ + addeq r2, r7, r4, asr #17 │ │ │ │ + addeq r2, r7, r8, lsr #23 │ │ │ │ ldrdeq r2, [r7], r4 │ │ │ │ - @ instruction: 0x00872bb8 │ │ │ │ - addeq r2, r7, r4, ror #19 │ │ │ │ - addeq r2, r7, r0, lsl #22 │ │ │ │ - addeq r2, r7, r8, lsl r9 │ │ │ │ - @ instruction: 0x009e98f4 │ │ │ │ - ldrdeq r2, [r7], ip │ │ │ │ - ldrdeq r2, [r7], r0 │ │ │ │ + strdeq r2, [r7], r0 │ │ │ │ + addeq r2, r7, r8, lsl #18 │ │ │ │ + addseq r9, lr, r4, ror #17 │ │ │ │ + addeq r2, r7, ip, asr #7 │ │ │ │ + addeq r2, r7, r0, asr #21 │ │ │ │ andeq r0, r0, sl, ror #12 │ │ │ │ andeq r1, r0, ip, ror #26 │ │ │ │ - addeq r2, r7, r8, asr #21 │ │ │ │ - addseq r9, lr, r0, asr r6 │ │ │ │ - addeq r2, r7, r4, ror sl │ │ │ │ - addeq r2, r7, ip, asr #19 │ │ │ │ - addeq r2, r7, r0, lsr r9 │ │ │ │ - strdeq r2, [r7], r0 │ │ │ │ - addeq r2, r7, r4, ror #14 │ │ │ │ + @ instruction: 0x00872ab8 │ │ │ │ + addseq r9, lr, r0, asr #12 │ │ │ │ + addeq r2, r7, r4, ror #20 │ │ │ │ + @ instruction: 0x008729bc │ │ │ │ + addeq r2, r7, r0, lsr #18 │ │ │ │ + addeq r2, r7, r0, ror #13 │ │ │ │ + addeq r2, r7, r4, asr r7 │ │ │ │ @ instruction: 0x00006bbc │ │ │ │ - addeq r2, r7, r4, ror r6 │ │ │ │ - strdeq r2, [r7], r8 │ │ │ │ - addeq r2, r7, r4, ror r4 │ │ │ │ - addeq r2, r7, r8, ror r2 │ │ │ │ - addeq r2, r7, ip, lsl #2 │ │ │ │ + addeq r2, r7, r4, ror #12 │ │ │ │ + addeq r2, r7, r8, ror #5 │ │ │ │ + addeq r2, r7, r4, ror #8 │ │ │ │ + addeq r2, r7, r8, ror #4 │ │ │ │ + strdeq r2, [r7], ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq r2, r7, ip, ror r1 │ │ │ │ + addeq r2, r7, ip, ror #2 │ │ │ │ andeq r5, r0, ip, lsr #24 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r2, r7, r0, rrx │ │ │ │ - addeq r2, r7, r8, lsl #1 │ │ │ │ - addeq r1, r7, r0, lsl #31 │ │ │ │ - addeq r1, r7, r4, lsr pc │ │ │ │ + addeq r2, r7, r0, asr r0 │ │ │ │ + addeq r2, r7, r8, ror r0 │ │ │ │ + addeq r1, r7, r0, ror pc │ │ │ │ + addeq r1, r7, r4, lsr #30 │ │ │ │ stmdacs r8, {r0} │ │ │ │ - addeq r1, r7, ip, asr #27 │ │ │ │ - addeq r1, r7, ip, lsl lr │ │ │ │ - addeq r1, r7, r0, lsl #31 │ │ │ │ - umulleq r1, r7, r4, ip │ │ │ │ - addeq r1, r7, r0, asr ip │ │ │ │ + @ instruction: 0x00871dbc │ │ │ │ + addeq r1, r7, ip, lsl #28 │ │ │ │ + addeq r1, r7, r0, ror pc │ │ │ │ + addeq r1, r7, r4, lsl #25 │ │ │ │ + addeq r1, r7, r0, asr #24 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq r1, r7, ip, asr #28 │ │ │ │ + addeq r1, r7, ip, lsr lr │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq 356d00 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ beq 3568ec │ │ │ │ @@ -222643,20 +222643,20 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556b8 │ │ │ │ ldr r0, [pc, #-332] @ 356674 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3556b8 │ │ │ │ ldr r0, [pc, #-348] @ 356678 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 356520 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #32 │ │ │ │ beq 35683c │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ @@ -222686,15 +222686,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556b8 │ │ │ │ ldr r0, [pc, #-496] @ 35667c │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3556b8 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ bne 3567fc │ │ │ │ mov r3, #2 │ │ │ │ b 35671c │ │ │ │ @@ -222766,15 +222766,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556b8 │ │ │ │ ldr r0, [pc, #-812] @ 356680 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3556b8 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #32 │ │ │ │ beq 356a3c │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -222812,15 +222812,15 @@ │ │ │ │ ldr r3, [pc, #-976] @ 356684 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556b8 │ │ │ │ ldr r0, [pc, #-992] @ 356688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3556b8 │ │ │ │ ldrb r3, [r4, #178] @ 0xb2 │ │ │ │ mov r2, #1 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #5 │ │ │ │ strb r3, [r4, #121] @ 0x79 │ │ │ │ @@ -222847,28 +222847,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1148] @ 356694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 3569d4 │ │ │ │ ldr r0, [pc, #-1164] @ 356698 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 3569d4 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 35622c │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 35622c │ │ │ │ @@ -222876,15 +222876,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556b8 │ │ │ │ ldr r0, [pc, #-1224] @ 35669c │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3556b8 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ bne 35678c │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ @@ -222895,15 +222895,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556b8 │ │ │ │ ldr r0, [pc, #-1296] @ 3566a0 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3556b8 │ │ │ │ mov r5, #2 │ │ │ │ mov r3, r5 │ │ │ │ b 35624c │ │ │ │ bhi 356c00 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi 356c18 │ │ │ │ @@ -222961,30 +222961,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556b8 │ │ │ │ ldr r0, [pc, #-1552] @ 3566a8 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3556b8 │ │ │ │ ldrb r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 356d44 │ │ │ │ ldrb r3, [r4, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq 356d44 │ │ │ │ ldr r3, [pc, #-1576] @ 3566bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556b8 │ │ │ │ ldr r0, [pc, #-1612] @ 3566ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3556b8 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r4, #140] @ 0x8c │ │ │ │ strb r3, [r4, #148] @ 0x94 │ │ │ │ ldr r3, [pc, #-1628] @ 3566bc │ │ │ │ str r2, [r4, #144] @ 0x90 │ │ │ │ @@ -222993,15 +222993,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556b8 │ │ │ │ ldr r0, [pc, #-1672] @ 3566b0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3556b8 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 356cdc │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ @@ -223026,21 +223026,21 @@ │ │ │ │ ldr r3, [pc, #-1776] @ 3566bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355f8c │ │ │ │ ldr r0, [pc, #-1804] @ 3566b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 355f8c │ │ │ │ ldr r0, [pc, #-1816] @ 3566b8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 355f24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #3 │ │ │ │ b 356d78 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #177] @ 0xb1 │ │ │ │ b 3556b8 │ │ │ │ @@ -223061,15 +223061,15 @@ │ │ │ │ ldr r3, [pc, #-1916] @ 3566bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3556b8 │ │ │ │ ldr r0, [pc, #-1932] @ 3566c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3556b8 │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ beq 356408 │ │ │ │ bhi 356e90 │ │ │ │ sub r3, r3, #92 @ 0x5c │ │ │ │ tst r3, #239 @ 0xef │ │ │ │ beq 356408 │ │ │ │ @@ -223098,141 +223098,141 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ 356f08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r8, lr, r8, asr #17 │ │ │ │ - addeq r1, r7, r8, lsr #7 │ │ │ │ - umulleq r1, r7, ip, r2 │ │ │ │ + @ instruction: 0x009e88b8 │ │ │ │ + umulleq r1, r7, r8, r3 │ │ │ │ + addeq r1, r7, ip, lsl #5 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ │ │ │ │ 00356f0c : │ │ │ │ ldr r3, [pc, #16] @ 356f24 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r8, lr, r8, lsr r9 │ │ │ │ + addseq r8, lr, r8, lsr #18 │ │ │ │ │ │ │ │ 00356f28 : │ │ │ │ ldr r3, [pc, #20] @ 356f44 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #256] @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r8, lr, ip, lsl r9 │ │ │ │ + addseq r8, lr, ip, lsl #18 │ │ │ │ │ │ │ │ 00356f48 : │ │ │ │ ldr r3, [pc, #20] @ 356f64 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #512] @ 0x200 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x009e88fc │ │ │ │ + addseq r8, lr, ip, ror #17 │ │ │ │ │ │ │ │ 00356f68 : │ │ │ │ ldr r3, [pc, #20] @ 356f84 │ │ │ │ and r0, r0, #127 @ 0x7f │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #768] @ 0x300 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x009e88dc │ │ │ │ + addseq r8, lr, ip, asr #17 │ │ │ │ │ │ │ │ 00356f88 : │ │ │ │ ldr r3, [pc, #24] @ 356fa8 │ │ │ │ lsl r0, r0, #23 │ │ │ │ lsr r0, r0, #23 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #896] @ 0x380 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x009e88b8 │ │ │ │ + addseq r8, lr, r8, lsr #17 │ │ │ │ │ │ │ │ 00356fac : │ │ │ │ ldr r3, [pc, #24] @ 356fcc │ │ │ │ lsl r0, r0, #23 │ │ │ │ lsr r0, r0, #23 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #1408] @ 0x580 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - umullseq r8, lr, r4, r8 │ │ │ │ + addseq r8, lr, r4, lsl #17 │ │ │ │ │ │ │ │ 00356fd0 : │ │ │ │ ldr r3, [pc, #20] @ 356fec │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #1920] @ 0x780 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r8, lr, r4, ror r8 │ │ │ │ + addseq r8, lr, r4, ror #16 │ │ │ │ │ │ │ │ 00356ff0 : │ │ │ │ ldr r3, [pc, #20] @ 35700c │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2176] @ 0x880 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r8, lr, r4, asr r8 │ │ │ │ + addseq r8, lr, r4, asr #16 │ │ │ │ │ │ │ │ 00357010 : │ │ │ │ ldr r3, [pc, #20] @ 35702c │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2432] @ 0x980 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r8, lr, r4, lsr r8 │ │ │ │ + addseq r8, lr, r4, lsr #16 │ │ │ │ │ │ │ │ 00357030 : │ │ │ │ ldr r3, [pc, #20] @ 35704c │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2688] @ 0xa80 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r8, lr, r4, lsl r8 │ │ │ │ + addseq r8, lr, r4, lsl #16 │ │ │ │ │ │ │ │ 00357050 : │ │ │ │ ldr r3, [pc, #20] @ 35706c │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2944] @ 0xb80 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x009e87f4 │ │ │ │ + addseq r8, lr, r4, ror #15 │ │ │ │ ldr r0, [pc, #4] @ 35707c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r4, r9, r8, lsl #13 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ ldr r1, [r2, #1032] @ 0x408 │ │ │ │ cmp r0, #16 │ │ │ │ clzne r3, r0 │ │ │ │ ldr ip, [r2, #952] @ 0x3b8 │ │ │ │ @@ -223260,15 +223260,15 @@ │ │ │ │ orr ip, ip, r1 │ │ │ │ tst ip, r0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r2, #1080] @ 0x438 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [r2, #964] @ 0x3c4 │ │ │ │ str ip, [r2, #940] @ 0x3ac │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ @@ -223289,23 +223289,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ beq 357180 │ │ │ │ add r1, pc, #476 @ 0x1dc │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ ldr r1, [r4, #944] @ 0x3b0 │ │ │ │ tst r9, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ mul r1, r3, r1 │ │ │ │ lsrne r0, r0, #3 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ ldr r3, [pc, #460] @ 357374 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 3572bc │ │ │ │ ands r3, r9, #56 @ 0x38 │ │ │ │ @@ -223334,26 +223334,26 @@ │ │ │ │ add r7, r7, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 3572a4 │ │ │ │ mov r2, r5 │ │ │ │ asr r3, r5, #31 │ │ │ │ add r1, pc, #304 @ 0x130 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ mov r5, r1 │ │ │ │ umull ip, r3, r7, r0 │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ mla r3, r7, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r4, #1044] @ 0x414 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ str ip, [r4, #1040] @ 0x410 │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl a89060 │ │ │ │ + bl a89058 │ │ │ │ ldr r2, [pc, #272] @ 357378 │ │ │ │ ldr r3, [pc, #256] @ 35736c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -223391,28 +223391,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 35738c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ b 3571b8 │ │ │ │ ldr r0, [pc, #76] @ 357390 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ b 3571b8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fea09b64 <__bss_end__@@Base+0xfd4ebc4c> │ │ │ │ blcc fea09b68 <__bss_end__@@Base+0xfd4ebc50> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -223421,40 +223421,40 @@ │ │ │ │ @ instruction: 0x010b1c9c │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x010b1b94 │ │ │ │ blcc fea09b84 <__bss_end__@@Base+0xfd4ebc6c> │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - umulleq r2, r7, r4, r1 │ │ │ │ - addeq r2, r7, ip, lsr #3 │ │ │ │ + addeq r2, r7, r4, lsl #3 │ │ │ │ + umulleq r2, r7, ip, r1 │ │ │ │ b 35710c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r0, #1088] @ 0x440 │ │ │ │ - bl 92d1fc │ │ │ │ + bl 92d1f4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r2, #1040 @ 0x410 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r2 │ │ │ │ - bl a895e0 │ │ │ │ + bl a895d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 35748c │ │ │ │ ldr r2, [r4, #1032] @ 0x408 │ │ │ │ cmp r2, #0 │ │ │ │ bne 357424 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -223462,26 +223462,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #1008 @ 0x3f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl a88e00 │ │ │ │ + bl a88df8 │ │ │ │ cmp r0, #0 │ │ │ │ bge 3574b0 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ cmp r3, #0 │ │ │ │ beq 357468 │ │ │ │ ldr r2, [pc, #136] @ 3574d8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl a89cc8 │ │ │ │ + bl a89cc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 35748c │ │ │ │ mov r0, r4 │ │ │ │ bl 357080 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -223519,27 +223519,27 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #128] @ 3575a0 │ │ │ │ ldr r1, [pc, #128] @ 3575a4 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r4, [pc, #108] @ 3575a8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #92] @ 3575ac │ │ │ │ ldr lr, [pc, #92] @ 3575b0 │ │ │ │ ldr r1, [pc, #92] @ 3575b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -223550,20 +223550,20 @@ │ │ │ │ ldr r0, [pc, #60] @ 3575b8 │ │ │ │ str lr, [ip, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [ip, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9281d0 │ │ │ │ - @ instruction: 0x009e8fdc │ │ │ │ + b 9281c8 │ │ │ │ + addseq r8, lr, ip, asr #31 │ │ │ │ + addeq sp, r5, r0, lsl #13 │ │ │ │ + addeq ip, r8, ip, asr #14 │ │ │ │ + addeq sp, r5, r8, ror r6 │ │ │ │ umulleq sp, r5, r0, r6 │ │ │ │ - addeq ip, r8, ip, asr r7 │ │ │ │ - addeq sp, r5, r8, lsl #13 │ │ │ │ - addeq sp, r5, r0, lsr #13 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ adceq r4, r9, r8, lsr #3 │ │ │ │ andeq r0, r0, r0, lsr #7 │ │ │ │ smlabbeq r6, r0, lr, ip │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ ldr r2, [r0, #948] @ 0x3b4 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -223643,21 +223643,21 @@ │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3573d0 │ │ │ │ ldr r0, [pc, #28] @ 35771c │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b 3576b4 │ │ │ │ tsteq fp, ip, ror #14 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq r1, r7, r4, lsl lr │ │ │ │ + addeq r1, r7, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ tst r5, #512 @ 0x200 │ │ │ │ @@ -223683,15 +223683,15 @@ │ │ │ │ popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 35766c │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ bne 35774c │ │ │ │ ldr r8, [r4, #1028] @ 0x404 │ │ │ │ cmp r8, #16 │ │ │ │ beq 35785c │ │ │ │ @@ -223717,15 +223717,15 @@ │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ - bl b8e690 │ │ │ │ + bl b8e688 │ │ │ │ mov r0, r4 │ │ │ │ bl 357080 │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -223747,15 +223747,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ mov r3, #32 │ │ │ │ ldr r1, [pc, #80] @ 357908 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r0, #920] @ 0x398 │ │ │ │ add ip, r0, #944 @ 0x3b0 │ │ │ │ @@ -223769,17 +223769,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, lr, r0, asr ip │ │ │ │ - umulleq r1, r7, ip, ip │ │ │ │ - @ instruction: 0x00871cbc │ │ │ │ + addseq r8, lr, r0, asr #24 │ │ │ │ + addeq r1, r7, ip, lsl #25 │ │ │ │ + addeq r1, r7, ip, lsr #25 │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 357980 │ │ │ │ ldr r2, [pc, #92] @ 357984 │ │ │ │ @@ -223787,85 +223787,85 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r0, #1024 @ 0x400 │ │ │ │ add r0, r0, #1040 @ 0x410 │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl a893a4 │ │ │ │ + bl a8939c │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 357080 │ │ │ │ - @ instruction: 0x009e8bb0 │ │ │ │ - addeq r1, r7, r0, lsl #24 │ │ │ │ - addeq r1, r7, r0, lsr #24 │ │ │ │ + addseq r8, lr, r0, lsr #23 │ │ │ │ + strdeq r1, [r7], r0 │ │ │ │ + addeq r1, r7, r0, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #176] @ 357a54 │ │ │ │ ldr r2, [pc, #176] @ 357a58 │ │ │ │ ldr r1, [pc, #176] @ 357a5c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cd70 │ │ │ │ ldr ip, [pc, #128] @ 357a60 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r5, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [pc, #92] @ 357a64 │ │ │ │ ldr r2, [pc, #92] @ 357a68 │ │ │ │ ldr r1, [pc, #92] @ 357a6c │ │ │ │ str r6, [r4, #1084] @ 0x43c │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl a89b2c │ │ │ │ + bl a89b24 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r8, lr, r0, lsr fp │ │ │ │ - addeq r1, r7, ip, ror fp │ │ │ │ - umulleq r1, r7, ip, fp │ │ │ │ + addseq r8, lr, r0, lsr #22 │ │ │ │ + addeq r1, r7, ip, ror #22 │ │ │ │ + addeq r1, r7, ip, lsl #23 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -223877,94 +223877,94 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #296] @ 357bc4 │ │ │ │ ldr r1, [pc, #296] @ 357bc8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #276] @ 357bcc │ │ │ │ ldr r1, [pc, #276] @ 357bd0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #236] @ 357bd4 │ │ │ │ ldr r3, [pc, #236] @ 357bd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 381554 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r0, r7 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 381454 │ │ │ │ ldr r2, [pc, #160] @ 357bdc │ │ │ │ ldr r1, [pc, #160] @ 357be0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #136] @ 357be4 │ │ │ │ ldr r1, [pc, #136] @ 357be8 │ │ │ │ mov ip, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 92db80 │ │ │ │ + bl 92db78 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ add r4, r4, #1040 @ 0x410 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ - bl 92d1fc │ │ │ │ + bl 92d1f4 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ strd r2, [r4] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ strdeq lr, [pc], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addseq r8, lr, r0, asr sl │ │ │ │ + addseq r8, lr, r0, asr #20 │ │ │ │ + addeq sl, r6, ip, ror sl │ │ │ │ addeq sl, r6, ip, lsl #21 │ │ │ │ - umulleq sl, r6, ip, sl │ │ │ │ - addeq r1, r7, ip, ror sl │ │ │ │ - umulleq r1, r7, ip, sl │ │ │ │ + addeq r1, r7, ip, ror #20 │ │ │ │ + addeq r1, r7, ip, lsl #21 │ │ │ │ adceq r3, r9, r4, lsl ip │ │ │ │ - addeq r1, r7, r4, ror sl │ │ │ │ - addeq sp, r5, r8, asr r0 │ │ │ │ - addeq ip, r8, r4, lsr #2 │ │ │ │ + addeq r1, r7, r4, ror #20 │ │ │ │ + addeq sp, r5, r8, asr #32 │ │ │ │ + addeq ip, r8, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ - addeq r1, r7, r8, lsl #20 │ │ │ │ + strdeq r1, [r7], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ ldr r5, [pc, #248] @ 357d00 │ │ │ │ ldr r3, [r2, #24] │ │ │ │ @@ -223991,16 +223991,16 @@ │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #168] @ 357d10 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ - bl 9298ac │ │ │ │ + bl 93061c │ │ │ │ + bl 9298a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 357c1c │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ movne r0, #16 │ │ │ │ and r2, r3, #256 @ 0x100 │ │ │ │ movne r3, r0 │ │ │ │ @@ -224024,23 +224024,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #40] @ 357d14 │ │ │ │ ldr r0, [pc, #40] @ 357d18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 357c30 │ │ │ │ smlatteq fp, r8, r1, r1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq r8, lr, r4, lsl #17 │ │ │ │ - addeq ip, r5, r0, lsr pc │ │ │ │ - strdeq fp, [r8], r8 │ │ │ │ - addseq r8, lr, ip, ror #15 │ │ │ │ - addeq r1, r7, r0, lsl #17 │ │ │ │ + addseq r8, lr, r4, ror r8 │ │ │ │ + addeq ip, r5, r0, lsr #30 │ │ │ │ + addeq fp, r8, r8, ror #31 │ │ │ │ + @ instruction: 0x009e87dc │ │ │ │ + addeq r1, r7, r0, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ mov r5, r3 │ │ │ │ @@ -224069,16 +224069,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ - bl 9298ac │ │ │ │ + bl 93061c │ │ │ │ + bl 9298a4 │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 357d54 │ │ │ │ lsr r2, r4, #2 │ │ │ │ orr r2, r2, r5, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ lsr r5, r5, #2 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ @@ -224100,15 +224100,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #136] @ 357ea4 │ │ │ │ ldr r0, [pc, #136] @ 357ea8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 357d68 │ │ │ │ ldr r3, [r6, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ movne r4, r8 │ │ │ │ movne r8, r4 │ │ │ │ bne 357dec │ │ │ │ @@ -224124,23 +224124,23 @@ │ │ │ │ sub r3, r3, r4 │ │ │ │ and r3, r3, #15 │ │ │ │ add r3, r6, r3 │ │ │ │ add r0, r6, #1040 @ 0x410 │ │ │ │ ldrb r4, [r3, #992] @ 0x3e0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r2, [r6, #1028] @ 0x404 │ │ │ │ - bl a893a4 │ │ │ │ + bl a8939c │ │ │ │ b 357e58 │ │ │ │ strheq r1, [fp, -r4] │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq r8, lr, r8, asr #14 │ │ │ │ - strdeq ip, [r5], ip @ │ │ │ │ - addeq fp, r8, r8, asr #29 │ │ │ │ - @ instruction: 0x009e86bc │ │ │ │ - addeq r1, r7, r0, asr r7 │ │ │ │ + addseq r8, lr, r8, lsr r7 │ │ │ │ + addeq ip, r5, ip, ror #27 │ │ │ │ + @ instruction: 0x0088beb8 │ │ │ │ + addseq r8, lr, ip, lsr #13 │ │ │ │ + addeq r1, r7, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ ldr r5, [pc, #316] @ 358004 │ │ │ │ ldr r3, [r2, #24] │ │ │ │ @@ -224168,26 +224168,26 @@ │ │ │ │ ldr r1, [pc, #240] @ 358014 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ - bl 9298ac │ │ │ │ + bl 93061c │ │ │ │ + bl 9298a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 357edc │ │ │ │ cmp r6, #0 │ │ │ │ beq 357f60 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 357080 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr ip, [r4, #920] @ 0x398 │ │ │ │ and ip, ip, #12 │ │ │ │ cmp ip, #4 │ │ │ │ bne 357f50 │ │ │ │ ldr r3, [r4, #1028] @ 0x404 │ │ │ │ cmp r3, #16 │ │ │ │ beq 357ff4 │ │ │ │ @@ -224203,37 +224203,37 @@ │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ - bl b8e690 │ │ │ │ + bl b8e688 │ │ │ │ mov r0, r4 │ │ │ │ bl 357080 │ │ │ │ b 357f50 │ │ │ │ ldr r1, [pc, #60] @ 358018 │ │ │ │ ldr r0, [pc, #60] @ 35801c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #940] @ 0x3ac │ │ │ │ b 357fc8 │ │ │ │ tsteq fp, r8, lsr #30 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq r8, lr, r0, asr #11 │ │ │ │ - addeq ip, r5, r0, ror ip │ │ │ │ - addeq fp, r8, ip, lsr sp │ │ │ │ - @ instruction: 0x009e84fc │ │ │ │ - umulleq r1, r7, r0, r5 │ │ │ │ + @ instruction: 0x009e85b0 │ │ │ │ + addeq ip, r5, r0, ror #24 │ │ │ │ + addeq fp, r8, ip, lsr #26 │ │ │ │ + addseq r8, lr, ip, ror #9 │ │ │ │ + addeq r1, r7, r0, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #784] @ 35834c │ │ │ │ mov r6, r3 │ │ │ │ @@ -224278,16 +224278,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ - bl 9298ac │ │ │ │ + bl 93061c │ │ │ │ + bl 9298a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 358074 │ │ │ │ lsr r2, r4, #2 │ │ │ │ orr r2, r2, r6, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ lsr r6, r6, #2 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ @@ -224320,15 +224320,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 35808c │ │ │ │ ldr r1, [pc, #484] @ 358370 │ │ │ │ ldr r0, [pc, #484] @ 358374 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #120 @ 0x78 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 358088 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ tst r3, #252 @ 0xfc │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -224336,15 +224336,15 @@ │ │ │ │ b 358174 │ │ │ │ ldr r3, [r5, #924] @ 0x39c │ │ │ │ ands r3, r3, #768 @ 0x300 │ │ │ │ beq 358314 │ │ │ │ cmp r3, #512 @ 0x200 │ │ │ │ bne 358174 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ bne 358174 │ │ │ │ ldr r3, [r5, #1028] @ 0x404 │ │ │ │ cmp r3, #16 │ │ │ │ beq 358338 │ │ │ │ @@ -224361,15 +224361,15 @@ │ │ │ │ ldr r2, [r5, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r5, #1084] @ 0x43c │ │ │ │ - bl b8e690 │ │ │ │ + bl b8e688 │ │ │ │ mov r0, r5 │ │ │ │ bl 357080 │ │ │ │ b 358174 │ │ │ │ ldrh r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ orrs r1, r3, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -224404,23 +224404,23 @@ │ │ │ │ bne 358174 │ │ │ │ add r0, r5, #1040 @ 0x410 │ │ │ │ mov r3, #1 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl a89060 │ │ │ │ + bl a89058 │ │ │ │ b 358174 │ │ │ │ add r3, r5, #1024 @ 0x400 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r0, r5, #1040 @ 0x410 │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl a893a4 │ │ │ │ + bl a8939c │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ b 3582bc │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ and r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #16 │ │ │ │ bne 358174 │ │ │ │ mov r2, #1 │ │ │ │ @@ -224434,23 +224434,23 @@ │ │ │ │ b 358240 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010b0dbc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x010b0d90 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ tsteq fp, r8, ror #26 │ │ │ │ - addseq r8, lr, r4, lsl #8 │ │ │ │ - @ instruction: 0x0085cab8 │ │ │ │ - addeq fp, r8, r4, lsl #23 │ │ │ │ - umullseq r8, lr, r8, r3 │ │ │ │ - addseq r8, lr, ip, asr #6 │ │ │ │ - addeq r1, r7, r0, ror #7 │ │ │ │ + @ instruction: 0x009e83f4 │ │ │ │ + addeq ip, r5, r8, lsr #21 │ │ │ │ + addeq fp, r8, r4, ror fp │ │ │ │ + addseq r8, lr, r8, lsl #7 │ │ │ │ + addseq r8, lr, ip, lsr r3 │ │ │ │ + ldrdeq r1, [r7], r0 │ │ │ │ ldr r0, [pc, #4] @ 358384 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r3, r9, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [r0, #984] @ 0x3d8 │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ @@ -224459,36 +224459,36 @@ │ │ │ │ bic r2, r2, #12 │ │ │ │ and r3, r3, #12 │ │ │ │ mov r4, r0 │ │ │ │ orr r3, r3, r2 │ │ │ │ and r1, r3, #1 │ │ │ │ ldr r0, [r0, #952] @ 0x3b8 │ │ │ │ str r3, [r4, #988] @ 0x3dc │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldrb r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r0, [r4, #956] @ 0x3bc │ │ │ │ lsr r1, r1, #1 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldrb r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ lsr r1, r1, #2 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldrb r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r0, [r4, #964] @ 0x3c4 │ │ │ │ lsr r1, r1, #3 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r0, [r4, #968] @ 0x3c8 │ │ │ │ subs r1, r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ movne r1, #1 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #348] @ 358590 │ │ │ │ ldr r3, [pc, #348] @ 358594 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -224524,21 +224524,21 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r3, #8 │ │ │ │ mov r6, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ str r3, [sp, #32] │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl a89060 │ │ │ │ + bl a89058 │ │ │ │ ldr r3, [pc, #180] @ 3585a0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 358470 │ │ │ │ ldr r3, [pc, #164] @ 3585a4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -224559,74 +224559,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3585b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 358470 │ │ │ │ ldr r0, [pc, #52] @ 3585b4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 358470 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabteq fp, r8, r9, r0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x010b09b0 │ │ │ │ smlabbeq fp, r4, r9, r0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x000059b0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r1, r7, ip, asr r0 │ │ │ │ - umulleq r1, r7, r8, r0 │ │ │ │ + addeq r1, r7, ip, asr #32 │ │ │ │ + addeq r1, r7, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 358638 │ │ │ │ ldr r2, [pc, #104] @ 35863c │ │ │ │ ldr r1, [pc, #104] @ 358640 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #76] @ 358644 │ │ │ │ ldr r2, [pc, #76] @ 358648 │ │ │ │ ldr r1, [pc, #76] @ 35864c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r1, [pc, #44] @ 358650 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9281d0 │ │ │ │ - addseq r7, lr, r8, lsr #31 │ │ │ │ - @ instruction: 0x0085c5b4 │ │ │ │ - addeq fp, r8, r0, lsl #13 │ │ │ │ + b 9281c8 │ │ │ │ + umullseq r7, lr, r8, pc @ │ │ │ │ + addeq ip, r5, r4, lsr #11 │ │ │ │ + addeq fp, r8, r0, ror r6 │ │ │ │ umlaleq r3, r9, r8, r1 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ smlatteq r6, ip, pc, fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -224637,47 +224637,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #984] @ 0x3d8 │ │ │ │ ands r3, r3, #2 │ │ │ │ ldrbne r0, [r0, #980] @ 0x3d4 │ │ │ │ moveq r0, r3 │ │ │ │ lsrne r0, r0, #1 │ │ │ │ andne r0, r0, #1 │ │ │ │ eorne r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r7, lr, r0, lsl pc │ │ │ │ - ldrdeq r0, [r7], ip │ │ │ │ - strdeq r0, [r7], ip │ │ │ │ + addseq r7, lr, r0, lsl #30 │ │ │ │ + addeq r0, r7, ip, asr #31 │ │ │ │ + addeq r0, r7, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 358768 │ │ │ │ ldr r2, [pc, #124] @ 35876c │ │ │ │ ldr r1, [pc, #124] @ 358770 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 358748 │ │ │ │ mov r0, r4 │ │ │ │ bl 35841c │ │ │ │ mov r0, #0 │ │ │ │ @@ -224689,20 +224689,20 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r2, [pc, #36] @ 358774 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a89cc8 │ │ │ │ + bl a89cc0 │ │ │ │ str r0, [r4, #972] @ 0x3cc │ │ │ │ b 358720 │ │ │ │ - umullseq r7, lr, r0, lr │ │ │ │ - addeq r0, r7, r8, asr pc │ │ │ │ - addeq r0, r7, r8, ror pc │ │ │ │ + addseq r7, lr, r0, lsl #29 │ │ │ │ + addeq r0, r7, r8, asr #30 │ │ │ │ + addeq r0, r7, r8, ror #30 │ │ │ │ andeq r0, r0, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #192] @ 358850 │ │ │ │ ldr r2, [pc, #192] @ 358854 │ │ │ │ @@ -224711,28 +224711,28 @@ │ │ │ │ ldr r1, [pc, #184] @ 358858 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r5, #16 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #976] @ 0x3d0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 35880c │ │ │ │ ldr r2, [pc, #144] @ 35885c │ │ │ │ ldr r1, [pc, #144] @ 358860 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #1 │ │ │ │ stmib sp, {r0, r3, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ str r3, [sp] │ │ │ │ - bl a89b2c │ │ │ │ + bl a89b24 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -224741,30 +224741,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 358868 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #32 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x009e7df0 │ │ │ │ - @ instruction: 0x00870eb0 │ │ │ │ - ldrdeq r0, [r7], r0 @ │ │ │ │ + addseq r7, lr, r0, ror #27 │ │ │ │ + addeq r0, r7, r0, lsr #29 │ │ │ │ + addeq r0, r7, r0, asr #29 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - umulleq r0, r7, r4, lr │ │ │ │ - addeq r0, r7, r4, ror lr │ │ │ │ + addeq r0, r7, r4, lsl #29 │ │ │ │ + addeq r0, r7, r4, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #220] @ 358960 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -224772,40 +224772,40 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 358964 │ │ │ │ ldr r1, [pc, #204] @ 358968 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #184] @ 35896c │ │ │ │ ldr r1, [pc, #184] @ 358970 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #144] @ 358974 │ │ │ │ ldr r3, [pc, #144] @ 358978 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 381554 │ │ │ │ add r1, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ bl 381454 │ │ │ │ add r1, r4, #956 @ 0x3bc │ │ │ │ @@ -224818,21 +224818,21 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 381454 │ │ │ │ add r1, r4, #968 @ 0x3c8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381454 │ │ │ │ - @ instruction: 0x009e7cfc │ │ │ │ + addseq r7, lr, ip, ror #25 │ │ │ │ + addeq r9, r6, r0, lsl #25 │ │ │ │ umulleq r9, r6, r0, ip │ │ │ │ - addeq r9, r6, r0, lsr #25 │ │ │ │ - umulleq r0, r7, ip, sp │ │ │ │ - @ instruction: 0x00870dbc │ │ │ │ + addeq r0, r7, ip, lsl #27 │ │ │ │ + addeq r0, r7, ip, lsr #27 │ │ │ │ @ instruction: 0x00a92eb0 │ │ │ │ - addeq r0, r7, r8, ror ip │ │ │ │ + addeq r0, r7, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 358af8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -224846,15 +224846,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r5, [pc, #304] @ 358b0c │ │ │ │ ldr r3, [pc, #304] @ 358b10 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -224907,40 +224907,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 358b24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3589f4 │ │ │ │ ldr r0, [pc, #60] @ 358b28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3589f4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r7, lr, ip, ror #23 │ │ │ │ + @ instruction: 0x009e7bdc │ │ │ │ tsteq fp, r4, asr r4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umulleq r0, r7, ip, ip │ │ │ │ - @ instruction: 0x00870cbc │ │ │ │ + addeq r0, r7, ip, lsl #25 │ │ │ │ + addeq r0, r7, ip, lsr #25 │ │ │ │ tsteq fp, r0, lsr #8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r0, [fp, -r8] │ │ │ │ andeq r5, r0, r0, lsr r6 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r0, r7, r0, lsl #24 │ │ │ │ - addeq r0, r7, ip, lsr #24 │ │ │ │ + strdeq r0, [r7], r0 @ │ │ │ │ + addeq r0, r7, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #428] @ 358cf0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -224955,15 +224955,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #372] @ 358d04 │ │ │ │ ldr r3, [pc, #372] @ 358d08 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -225031,43 +225031,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 358d20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 358ba8 │ │ │ │ ldr r0, [pc, #68] @ 358d24 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 358ba8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r7, lr, ip, lsr sl │ │ │ │ + addseq r7, lr, ip, lsr #20 │ │ │ │ smlatbeq fp, r4, r2, r0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r0, r7, r8, ror #21 │ │ │ │ - addeq r0, r7, r8, lsl #22 │ │ │ │ + ldrdeq r0, [r7], r8 │ │ │ │ + strdeq r0, [r7], r8 │ │ │ │ tsteq fp, ip, ror #4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq fp, r4, lsl r2 │ │ │ │ ldrdeq r0, [fp, -ip] │ │ │ │ andeq r3, r0, r4, ror #25 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r0, r7, r4, ror sl │ │ │ │ - @ instruction: 0x00870ab8 │ │ │ │ + addeq r0, r7, r4, ror #20 │ │ │ │ + addeq r0, r7, r8, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #572] @ 358f7c │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -225083,15 +225083,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #532] @ 358f8c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #512] @ 358f90 │ │ │ │ cmp r4, #17 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bcs 358dc8 │ │ │ │ cmp r4, #17 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ @@ -225158,15 +225158,15 @@ │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ ldrb r8, [r0, #997] @ 0x3e5 │ │ │ │ bic r3, r3, #2 │ │ │ │ str r3, [r0, #980] @ 0x3d4 │ │ │ │ bl 358388 │ │ │ │ add r0, r6, #920 @ 0x398 │ │ │ │ mov r9, #0 │ │ │ │ - bl a893a4 │ │ │ │ + bl a8939c │ │ │ │ b 358dec │ │ │ │ ldr r3, [pc, #228] @ 358fa4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 358e00 │ │ │ │ ldr r3, [pc, #192] @ 358f94 │ │ │ │ @@ -225182,56 +225182,56 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r8, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 358fac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 358e00 │ │ │ │ ldr r0, [pc, #104] @ 358fb0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 358dbc │ │ │ │ ldr r0, [pc, #88] @ 358fb4 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 358e00 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r7, lr, r0, asr #16 │ │ │ │ + addseq r7, lr, r0, lsr r8 │ │ │ │ smlatbeq fp, r4, r0, r0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq r0, [r7], ip │ │ │ │ - addeq r0, r7, r0, ror #17 │ │ │ │ + addeq r0, r7, ip, ror #17 │ │ │ │ + ldrdeq r0, [r7], r0 @ │ │ │ │ tsteq fp, r8, rrx │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq pc, [sl, -r4] │ │ │ │ - addseq r7, lr, r0, lsl r7 │ │ │ │ + addseq r7, lr, r0, lsl #14 │ │ │ │ andeq r5, r0, r8, lsl fp │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrdeq r0, [r7], r0 @ │ │ │ │ - umulleq r0, r7, r8, r8 │ │ │ │ - addeq r0, r7, r4, lsl #18 │ │ │ │ + addeq r0, r7, r0, asr #17 │ │ │ │ + addeq r0, r7, r8, lsl #17 │ │ │ │ + strdeq r0, [r7], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #612] @ 359234 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -225246,15 +225246,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #556] @ 359248 │ │ │ │ mov r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #984] @ 0x3d8 │ │ │ │ str r5, [r0, #972] @ 0x3cc │ │ │ │ tst r3, #1 │ │ │ │ beq 359040 │ │ │ │ @@ -225278,15 +225278,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r7, r0, #920 @ 0x398 │ │ │ │ add r1, r0, #996 @ 0x3e4 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl a88e00 │ │ │ │ + bl a88df8 │ │ │ │ cmp r0, r5 │ │ │ │ ble 3590dc │ │ │ │ ldr r3, [pc, #428] @ 359250 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 35918c │ │ │ │ @@ -225302,15 +225302,15 @@ │ │ │ │ bl 358388 │ │ │ │ b 359040 │ │ │ │ ldr r2, [pc, #368] @ 359254 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ - bl a89cc8 │ │ │ │ + bl a89cc0 │ │ │ │ cmp r0, r5 │ │ │ │ str r0, [r4, #972] @ 0x3cc │ │ │ │ beq 35909c │ │ │ │ ldr r3, [pc, #328] @ 359250 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ @@ -225333,21 +225333,21 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #224] @ 359264 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 359040 │ │ │ │ ldr r3, [pc, #212] @ 359268 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3590b0 │ │ │ │ ldr r3, [pc, #180] @ 35925c │ │ │ │ @@ -225364,50 +225364,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 35926c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3590b0 │ │ │ │ ldr r0, [pc, #92] @ 359270 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3590b0 │ │ │ │ ldr r0, [pc, #76] @ 359274 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 359040 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009e75b0 │ │ │ │ + addseq r7, lr, r0, lsr #11 │ │ │ │ tstpeq sl, r8, lsl lr @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r0, r7, ip, ror r6 │ │ │ │ - addeq r0, r7, ip, asr r6 │ │ │ │ + addeq r0, r7, ip, ror #12 │ │ │ │ + addeq r0, r7, ip, asr #12 │ │ │ │ smlatteq sl, r0, sp, pc @ │ │ │ │ @ instruction: 0x010afdb4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ ldrdeq r6, [r0], -r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r0, r7, ip, lsr #14 │ │ │ │ + addeq r0, r7, ip, lsl r7 │ │ │ │ andeq r2, r0, ip, asr #15 │ │ │ │ - addeq r0, r7, r8, asr r7 │ │ │ │ - umulleq r0, r7, r4, r7 │ │ │ │ - addeq r0, r7, r4, ror #13 │ │ │ │ + addeq r0, r7, r8, asr #14 │ │ │ │ + addeq r0, r7, r4, lsl #15 │ │ │ │ + ldrdeq r0, [r7], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1016] @ 35968c │ │ │ │ mov r4, r3 │ │ │ │ @@ -225425,15 +225425,15 @@ │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r8, [sp, #80] @ 0x50 │ │ │ │ ldr sl, [sp, #88] @ 0x58 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #952] @ 3596a0 │ │ │ │ ldr r3, [pc, #952] @ 3596a4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -225486,15 +225486,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3594cc │ │ │ │ ldr r0, [pc, #752] @ 3596b4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [pc, #732] @ 3596b8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r6, #16 │ │ │ │ bhi 359318 │ │ │ │ ldrsb r3, [r3, r6] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -225557,15 +225557,15 @@ │ │ │ │ ldr r3, [pc, #464] @ 3596a8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3594a8 │ │ │ │ ldr r0, [pc, #476] @ 3596c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3594a8 │ │ │ │ ldr r3, [r5, #980] @ 0x3d4 │ │ │ │ and r8, r8, #12 │ │ │ │ bic r3, r3, r8 │ │ │ │ ldr r2, [pc, #452] @ 3596cc │ │ │ │ str r3, [r5, #980] @ 0x3d4 │ │ │ │ ldr r3, [pc, #384] @ 359690 │ │ │ │ @@ -225614,25 +225614,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3596dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 359300 │ │ │ │ orr r3, r3, #1 │ │ │ │ ldr r2, [pc, #212] @ 3596e0 │ │ │ │ str r3, [r5, #980] @ 0x3d4 │ │ │ │ ldr r3, [pc, #124] @ 359690 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -225659,44 +225659,44 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ b 3593c4 │ │ │ │ ldr r0, [pc, #116] @ 3596ec │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r8, r9, sl} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 359300 │ │ │ │ tstpeq sl, r4, ror #22 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r7, lr, r8, asr #5 │ │ │ │ - addeq r0, r7, ip, lsr #7 │ │ │ │ - umulleq r0, r7, r0, r3 │ │ │ │ + @ instruction: 0x009e72b8 │ │ │ │ + umulleq r0, r7, ip, r3 │ │ │ │ + addeq r0, r7, r0, lsl #7 │ │ │ │ tstpeq sl, r4, lsl fp @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ smlabteq sl, r8, sl, pc @ │ │ │ │ tstpeq sl, ip, asr sl @ p-variant is OBSOLETE │ │ │ │ - addeq r0, r7, ip, lsl #14 │ │ │ │ - umullseq r7, lr, r5, r1 │ │ │ │ + strdeq r0, [r7], ip │ │ │ │ + addseq r7, lr, r5, lsl #3 │ │ │ │ tstpeq sl, r0, lsl #20 @ p-variant is OBSOLETE │ │ │ │ smlatbeq sl, r8, r9, pc @ │ │ │ │ tstpeq sl, ip, asr #18 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x008705b0 │ │ │ │ + addeq r0, r7, r0, lsr #11 │ │ │ │ strdeq pc, [sl, -r0] │ │ │ │ smlatbeq sl, r4, r8, pc @ │ │ │ │ andeq r6, r0, r0, asr #24 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - strdeq r0, [r7], r8 │ │ │ │ + addeq r0, r7, r8, ror #7 │ │ │ │ smlatteq sl, ip, r7, pc @ │ │ │ │ @ instruction: 0x010af7b4 │ │ │ │ - umulleq r0, r7, r4, r4 │ │ │ │ - ldrdeq r0, [r7], r0 @ │ │ │ │ + addeq r0, r7, r4, lsl #9 │ │ │ │ + addeq r0, r7, r0, asr #7 │ │ │ │ ldr r0, [pc, #4] @ 3596fc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r2, r9, r8, lsr r1 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ ldr lr, [r0, #968] @ 0x3c8 │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ ands ip, r3, #8 │ │ │ │ ldr r3, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -225711,60 +225711,60 @@ │ │ │ │ orr r3, r3, r1 │ │ │ │ andne ip, lr, #256 @ 0x100 │ │ │ │ orrs r3, r3, ip │ │ │ │ ldr r0, [r0, #1012] @ 0x3f4 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3597f0 │ │ │ │ ldr r2, [pc, #128] @ 3597f4 │ │ │ │ ldr r1, [pc, #128] @ 3597f8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #100] @ 3597fc │ │ │ │ ldr r2, [pc, #100] @ 359800 │ │ │ │ ldr r1, [pc, #100] @ 359804 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r0, [pc, #68] @ 359808 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #64] @ 35980c │ │ │ │ add r0, pc, r0 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9281d0 │ │ │ │ - addseq r6, lr, ip, asr #29 │ │ │ │ - addeq fp, r5, r4, lsl r4 │ │ │ │ - addeq sl, r8, r0, ror #9 │ │ │ │ + b 9281c8 │ │ │ │ + @ instruction: 0x009e6ebc │ │ │ │ + addeq fp, r5, r4, lsl #8 │ │ │ │ + ldrdeq sl, [r8], r0 │ │ │ │ umlaleq r2, r9, r0, r0 │ │ │ │ andeq r0, r0, r4, lsl sp │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ - addeq r0, r7, r4, lsl #7 │ │ │ │ + addeq r0, r7, r4, ror r3 │ │ │ │ tsteq r6, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ 3598d0 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -225773,52 +225773,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 3598d4 │ │ │ │ ldr r1, [pc, #152] @ 3598d8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #132] @ 3598dc │ │ │ │ ldr r2, [pc, #132] @ 3598e0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #96] @ 3598e4 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r8, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 381554 │ │ │ │ add r1, r4, #1012 @ 0x3f4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 381454 │ │ │ │ - addseq r6, lr, ip, lsl lr │ │ │ │ + addseq r6, lr, ip, lsl #28 │ │ │ │ + ldrdeq r8, [r6], ip │ │ │ │ addeq r8, r6, ip, ror #25 │ │ │ │ - strdeq r8, [r6], ip │ │ │ │ - addeq r0, r7, r8, lsr #6 │ │ │ │ - strdeq r0, [r7], r8 │ │ │ │ + addeq r0, r7, r8, lsl r3 │ │ │ │ + addeq r0, r7, r8, ror #5 │ │ │ │ umlaleq r1, r9, ip, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #972] @ 359cd0 │ │ │ │ @@ -225831,15 +225831,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ - bl a8957c │ │ │ │ + bl a89574 │ │ │ │ ldr r8, [pc, #920] @ 359cd8 │ │ │ │ mov r3, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ strb r3, [sp, #31] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3599fc │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ @@ -225898,15 +225898,15 @@ │ │ │ │ ldr r0, [pc, #716] @ 359cf8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #44 @ 0x2c │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35999c │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ str r6, [r4, #992] @ 0x3e0 │ │ │ │ b 35999c │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ @@ -225946,15 +225946,15 @@ │ │ │ │ beq 359c48 │ │ │ │ tst r6, #2 │ │ │ │ beq 359b04 │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ tst r3, #2 │ │ │ │ bne 359b04 │ │ │ │ mov r0, r9 │ │ │ │ - bl a893a4 │ │ │ │ + bl a8939c │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ str r6, [r4, #980] @ 0x3d4 │ │ │ │ b 35999c │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ mov r0, r4 │ │ │ │ @@ -225964,15 +225964,15 @@ │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ strb r6, [sp, #31] │ │ │ │ tst r3, #4 │ │ │ │ beq 35999c │ │ │ │ add r1, sp, #31 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl a88e1c │ │ │ │ + bl a88e14 │ │ │ │ ldr r2, [r4, #968] @ 0x3c8 │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ bic r2, r2, #8192 @ 0x2000 │ │ │ │ bic r3, r3, #8 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #968] @ 0x3c8 │ │ │ │ str r3, [r4, #972] @ 0x3cc │ │ │ │ @@ -226004,37 +226004,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 359d0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 359968 │ │ │ │ ldr r2, [pc, #236] @ 359d10 │ │ │ │ ldr r1, [pc, #236] @ 359d14 │ │ │ │ ldr r0, [pc, #236] @ 359d18 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #44 @ 0x2c │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35999c │ │ │ │ ldr r2, [pc, #204] @ 359d1c │ │ │ │ str r2, [r4, #968] @ 0x3c8 │ │ │ │ ldr r2, [pc, #200] @ 359d20 │ │ │ │ str r2, [r4, #972] @ 0x3cc │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [pc, #192] @ 359d24 │ │ │ │ @@ -226045,66 +226045,66 @@ │ │ │ │ str r3, [r4, #996] @ 0x3e4 │ │ │ │ mov r2, #4 │ │ │ │ add r3, r4, #992 @ 0x3e0 │ │ │ │ mov r0, #96 @ 0x60 │ │ │ │ str r2, [r4, #1000] @ 0x3e8 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r0, r4, #952 @ 0x3b8 │ │ │ │ - bl b73cbc │ │ │ │ + bl b73cb4 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ mov r0, r4 │ │ │ │ bl 359700 │ │ │ │ orr r6, r6, #1 │ │ │ │ b 359ae8 │ │ │ │ ldr r0, [pc, #120] @ 359d28 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 359968 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [sl, -r4] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x010af4bc │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ tstpeq sl, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ - addseq r6, lr, r4, lsl ip │ │ │ │ - addeq r3, sp, r8, asr r5 │ │ │ │ - addseq r6, lr, ip, lsl ip │ │ │ │ - addeq r0, r7, r4, asr r1 │ │ │ │ - addeq r0, r7, r4, asr #3 │ │ │ │ + addseq r6, lr, r4, lsl #24 │ │ │ │ + addeq r3, sp, r8, asr #10 │ │ │ │ + addseq r6, lr, ip, lsl #24 │ │ │ │ + addeq r0, r7, r4, asr #2 │ │ │ │ + @ instruction: 0x008701b4 │ │ │ │ ldrdeq fp, [r0], -r6 │ │ │ │ @ instruction: 0x00009db0 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq pc, r6, ip, ror pc @ │ │ │ │ - addseq r6, lr, ip, lsl sl │ │ │ │ - addeq pc, r6, r4, asr pc @ │ │ │ │ - addeq pc, r6, r8, ror #31 │ │ │ │ + addeq pc, r6, ip, ror #30 │ │ │ │ + addseq r6, lr, ip, lsl #20 │ │ │ │ + addeq pc, r6, r4, asr #30 │ │ │ │ + ldrdeq pc, [r6], r8 │ │ │ │ andeq r6, r0, r0, asr #32 │ │ │ │ andeq r4, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ - addeq pc, r6, r8, lsl pc @ │ │ │ │ + addeq pc, r6, r8, lsl #30 │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ mov r2, r0 │ │ │ │ ands r0, r3, #2 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r2, #952 @ 0x3b8 │ │ │ │ - bl b74264 │ │ │ │ + bl b7425c │ │ │ │ add r0, r0, #3 │ │ │ │ lsr r0, r0, #2 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -226117,23 +226117,23 @@ │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 359da4 │ │ │ │ ldr r3, [r0, #984] @ 0x3d8 │ │ │ │ tst r3, #32 │ │ │ │ beq 359db0 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8e278 │ │ │ │ + b b8e270 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [pc, #16] @ 359dd0 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8e340 │ │ │ │ + b b8e338 │ │ │ │ andeq r7, r8, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #472] @ 359fc4 │ │ │ │ ldr r3, [pc, #472] @ 359fc8 │ │ │ │ @@ -226142,37 +226142,37 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1016 @ 0x3f8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl a8957c │ │ │ │ + bl a89574 │ │ │ │ ldr r5, [pc, #432] @ 359fcc │ │ │ │ ldr r9, [r4, #988] @ 0x3dc │ │ │ │ add r5, pc, r5 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ cmp r0, #0 │ │ │ │ beq 359f1c │ │ │ │ ldr r7, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #408] @ 359fd0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 359f28 │ │ │ │ add r5, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b74264 │ │ │ │ + bl b7425c │ │ │ │ cmp r0, #3 │ │ │ │ bhi 359ee0 │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ orr r3, r3, #2 │ │ │ │ str r3, [r4, #972] @ 0x3cc │ │ │ │ mov r0, r5 │ │ │ │ - bl b74278 │ │ │ │ + bl b74270 │ │ │ │ ldr r2, [r4, #972] @ 0x3cc │ │ │ │ orr r1, r2, #1 │ │ │ │ str r1, [r4, #972] @ 0x3cc │ │ │ │ add r0, r0, #3 │ │ │ │ cmp r9, r0, lsr #2 │ │ │ │ ldrls r3, [r4, #968] @ 0x3c8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -226195,24 +226195,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 359fc0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 359700 │ │ │ │ mov r0, r5 │ │ │ │ - bl b74278 │ │ │ │ + bl b74270 │ │ │ │ mov r7, #4 │ │ │ │ add r0, r0, #3 │ │ │ │ lsr r0, r0, #2 │ │ │ │ cmp r0, #31 │ │ │ │ orreq r8, r6, #24576 @ 0x6000 │ │ │ │ movne r8, r6 │ │ │ │ and r1, r8, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ - bl b73d24 │ │ │ │ + bl b73d1c │ │ │ │ subs r7, r7, #1 │ │ │ │ lsr r8, r8, #8 │ │ │ │ bne 359f00 │ │ │ │ b 359e64 │ │ │ │ ldr r7, [pc, #180] @ 359fd8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 359e30 │ │ │ │ @@ -226234,42 +226234,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 359fe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 359e44 │ │ │ │ ldr r0, [pc, #60] @ 359fec │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 359e44 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq sl, r0, lsl r0 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatteq sl, r0, pc, lr @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, r8, asr #30 │ │ │ │ - addeq r3, sp, r8, lsr r0 │ │ │ │ + addeq r3, sp, r8, lsr #32 │ │ │ │ andeq r1, r0, r0, lsr #18 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq pc, r6, r4, lsr #25 │ │ │ │ - @ instruction: 0x0086fcb8 │ │ │ │ + umulleq pc, r6, r4, ip @ │ │ │ │ + addeq pc, r6, r8, lsr #25 │ │ │ │ ldr r3, [r0, #972] @ 0x3cc │ │ │ │ cmp r2, #0 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #972] @ 0x3cc │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ @@ -226305,15 +226305,15 @@ │ │ │ │ add r9, r0, #1016 @ 0x3f8 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl a8957c │ │ │ │ + bl a89574 │ │ │ │ lsr r3, r7, #2 │ │ │ │ orr r3, r3, r5, lsl #30 │ │ │ │ ldr r8, [pc, #740] @ 35a394 │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ lsr r2, r5, #2 │ │ │ │ sbcs r2, r2, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -226386,15 +226386,15 @@ │ │ │ │ b 35a0e4 │ │ │ │ ldr sl, [r4, #976] @ 0x3d0 │ │ │ │ mov r9, #0 │ │ │ │ b 35a0e4 │ │ │ │ add r3, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl b74238 │ │ │ │ + bl b74230 │ │ │ │ subs r3, r0, #0 │ │ │ │ movne fp, #0 │ │ │ │ beq 35a2ac │ │ │ │ ldr r3, [r4, #984] @ 0x3d8 │ │ │ │ tst r3, #32 │ │ │ │ beq 35a2d4 │ │ │ │ mov sl, fp │ │ │ │ @@ -226424,39 +226424,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 35a3b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35a104 │ │ │ │ mov fp, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl b73ea0 │ │ │ │ + bl b73e98 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orr fp, fp, r0, lsl r3 │ │ │ │ add r3, r3, #8 │ │ │ │ cmp r3, #32 │ │ │ │ bne 35a2b0 │ │ │ │ b 35a1f0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl b74278 │ │ │ │ + bl b74270 │ │ │ │ and sl, sl, #63 @ 0x3f │ │ │ │ orr fp, fp, #32768 @ 0x8000 │ │ │ │ add r0, r0, #3 │ │ │ │ cmp sl, r0, lsr #2 │ │ │ │ ldrhi r1, [r4, #968] @ 0x3c8 │ │ │ │ lsr r3, r0, #2 │ │ │ │ bichi r1, r1, #512 @ 0x200 │ │ │ │ @@ -226470,52 +226470,52 @@ │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #984] @ 0x3d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 359700 │ │ │ │ mov r0, r4 │ │ │ │ bl 359d78 │ │ │ │ mov r0, r9 │ │ │ │ - bl a893a4 │ │ │ │ + bl a8939c │ │ │ │ b 35a1fc │ │ │ │ ldr r2, [pc, #120] @ 35a3b8 │ │ │ │ ldr r1, [pc, #120] @ 35a3bc │ │ │ │ ldr r0, [pc, #120] @ 35a3c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35a0dc │ │ │ │ ldr r0, [pc, #88] @ 35a3c4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35a104 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq sl, r4, sp, lr │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sl, r4, asr #26 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq lr, [sl, -r0] │ │ │ │ - addseq r6, lr, sl, asr #9 │ │ │ │ - addeq r2, sp, r0, ror #27 │ │ │ │ + @ instruction: 0x009e64ba │ │ │ │ + ldrdeq r2, [sp], r0 │ │ │ │ strheq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq pc, r6, ip, ror #19 │ │ │ │ - addseq r6, lr, r0, lsl #6 │ │ │ │ - addeq pc, r6, r4, lsr r8 @ │ │ │ │ - addeq pc, r6, r8, asr #17 │ │ │ │ - addeq pc, r6, r0, asr r9 @ │ │ │ │ + ldrdeq pc, [r6], ip │ │ │ │ + @ instruction: 0x009e62f0 │ │ │ │ + addeq pc, r6, r4, lsr #16 │ │ │ │ + @ instruction: 0x0086f8b8 │ │ │ │ + addeq pc, r6, r0, asr #18 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov r1, #22528 @ 0x5800 │ │ │ │ b 359dd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -226528,15 +226528,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #140] @ 35a4b0 │ │ │ │ ldr r1, [pc, #140] @ 35a4b4 │ │ │ │ ldr r7, [pc, #140] @ 35a4b8 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #96 @ 0x60 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r4, #972] @ 0x3cc │ │ │ │ @@ -226548,32 +226548,32 @@ │ │ │ │ mov r0, #1 │ │ │ │ str r3, [r4, #976] @ 0x3d0 │ │ │ │ str r3, [r4, #996] @ 0x3e4 │ │ │ │ str r0, [r4, #980] @ 0x3d4 │ │ │ │ str r1, [r4, #1000] @ 0x3e8 │ │ │ │ add r0, r4, #952 @ 0x3b8 │ │ │ │ strd r6, [r2, #-8] │ │ │ │ - bl b73cbc │ │ │ │ + bl b73cb4 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ add r4, r4, #976 @ 0x3d0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #4 │ │ │ │ strd r2, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ - addseq r6, lr, r8, asr #4 │ │ │ │ - addeq pc, r6, r4, asr r7 @ │ │ │ │ - addeq pc, r6, r0, ror r7 @ │ │ │ │ + addseq r6, lr, r8, lsr r2 │ │ │ │ + addeq pc, r6, r4, asr #14 │ │ │ │ + addeq pc, r6, r0, ror #14 │ │ │ │ andeq r4, r0, r8, lsr #32 │ │ │ │ andeq r6, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -226583,52 +226583,52 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #952 @ 0x3b8 │ │ │ │ - bl b73cd4 │ │ │ │ + bl b73ccc │ │ │ │ ldr r0, [pc, #120] @ 35a58c │ │ │ │ mov r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stmib sp, {r0, r4} │ │ │ │ str r5, [sp] │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ ldr r3, [pc, #88] @ 35a590 │ │ │ │ ldr r2, [pc, #88] @ 35a594 │ │ │ │ ldr r1, [pc, #88] @ 35a598 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #1016 @ 0x3f8 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl a89b2c │ │ │ │ + bl a89b24 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r6, lr, ip, ror #2 │ │ │ │ - addeq pc, r6, r8, ror r6 @ │ │ │ │ - umulleq pc, r6, r0, r6 @ │ │ │ │ + addseq r6, lr, ip, asr r1 │ │ │ │ + addeq pc, r6, r8, ror #12 │ │ │ │ + addeq pc, r6, r0, lsl #13 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ @ instruction: 0xfffff7d8 │ │ │ │ ldr r1, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -226647,29 +226647,29 @@ │ │ │ │ and r1, r1, #8704 @ 0x2200 │ │ │ │ orr r3, r3, r0 │ │ │ │ orrs r3, r3, r1 │ │ │ │ ldr r0, [r2, #1012] @ 0x3f4 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str ip, [r2, #968] @ 0x3c8 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ cmp r1, #23 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bhi 35a61c │ │ │ │ ldr r3, [pc, #32] @ 35a62c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r1] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r6, lr, r0, asr #1 │ │ │ │ + ldrheq r6, [lr], r0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #36] @ 0x24 │ │ │ │ @@ -226677,15 +226677,15 @@ │ │ │ │ ldrbne r0, [r0, #45] @ 0x2d │ │ │ │ rsbne r0, r0, #3 │ │ │ │ moveq r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 35a670 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r1, r9, ip, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ 35a700 │ │ │ │ mov r4, r1 │ │ │ │ @@ -226695,15 +226695,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r2, r5, r4, lsl #1 │ │ │ │ ldrb r1, [r2, #553] @ 0x229 │ │ │ │ ldrb r2, [r2, #552] @ 0x228 │ │ │ │ lsr r3, r4, #1 │ │ │ │ tst r1, r2 │ │ │ │ add r3, r0, r3, lsl #5 │ │ │ │ add r0, r3, #100 @ 0x64 │ │ │ │ @@ -226713,18 +226713,18 @@ │ │ │ │ ldrb r1, [r5, #553] @ 0x229 │ │ │ │ ldrb r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 35a6f4 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c3f4 │ │ │ │ - addseq r6, lr, r4, lsr r0 │ │ │ │ - addeq pc, r6, r0, asr #13 │ │ │ │ - ldrdeq pc, [r6], r8 │ │ │ │ + b 92c3ec │ │ │ │ + addseq r6, lr, r4, lsr #32 │ │ │ │ + @ instruction: 0x0086f6b0 │ │ │ │ + addeq pc, r6, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #596] @ 35a978 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #592] @ 35a97c │ │ │ │ @@ -226732,15 +226732,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ lsr r6, r4, #4 │ │ │ │ lsr r1, r4, #5 │ │ │ │ ldr r3, [pc, #552] @ 35a984 │ │ │ │ and r4, r4, #31 │ │ │ │ eor r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r4, r4, #1 │ │ │ │ @@ -226782,15 +226782,15 @@ │ │ │ │ strb r3, [r9, #208] @ 0xd0 │ │ │ │ beq 35a940 │ │ │ │ bic r3, r8, #32 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl a893a4 │ │ │ │ + bl a8939c │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 35a844 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ @@ -226863,27 +226863,27 @@ │ │ │ │ movne r0, #64 @ 0x40 │ │ │ │ b 35a830 │ │ │ │ bic r3, r8, #2 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl a893a4 │ │ │ │ + bl a8939c │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 35a844 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #4 │ │ │ │ b 35a830 │ │ │ │ - umullseq r5, lr, ip, pc @ │ │ │ │ - addeq pc, r6, ip, asr #12 │ │ │ │ - addeq pc, r6, ip, ror #12 │ │ │ │ - addseq r5, lr, r4, lsr pc │ │ │ │ + addseq r5, lr, ip, lsl #31 │ │ │ │ + addeq pc, r6, ip, lsr r6 @ │ │ │ │ + addeq pc, r6, ip, asr r6 @ │ │ │ │ + addseq r5, lr, r4, lsr #30 │ │ │ │ bge fee0543c <__bss_end__@@Base+0xfd8e7524> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r7, [r0, #45] @ 0x2d │ │ │ │ ldrb ip, [r0, #44] @ 0x2c │ │ │ │ @@ -226953,17 +226953,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 35aac8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ bge fee0556c <__bss_end__@@Base+0xfd8e7654> │ │ │ │ - addseq r5, lr, r8, lsr #24 │ │ │ │ - addeq pc, r6, r4, ror #5 │ │ │ │ - addeq pc, r6, r4, lsl #6 │ │ │ │ + addseq r5, lr, r8, lsl ip │ │ │ │ + ldrdeq pc, [r6], r4 │ │ │ │ + strdeq pc, [r6], r4 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 35ac18 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -226972,25 +226972,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #292] @ 35ac1c │ │ │ │ ldr r1, [pc, #292] @ 35ac20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #272] @ 35ac24 │ │ │ │ ldr r1, [pc, #272] @ 35ac28 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #240] @ 35ac2c │ │ │ │ ldr r1, [pc, #240] @ 35ac30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #224] @ 35ac34 │ │ │ │ @@ -227027,44 +227027,44 @@ │ │ │ │ orr r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [pc, #112] @ 35ac60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r5, lr, r4, ror #23 │ │ │ │ - umulleq sl, r5, ip, r0 │ │ │ │ - addeq r9, r8, r4, ror #2 │ │ │ │ - addeq pc, r6, r8, asr #4 │ │ │ │ - addeq pc, r6, r0, ror #4 │ │ │ │ + @ instruction: 0x009e5bd4 │ │ │ │ + addeq sl, r5, ip, lsl #1 │ │ │ │ + addeq r9, r8, r4, asr r1 │ │ │ │ + addeq pc, r6, r8, lsr r2 @ │ │ │ │ + addeq pc, r6, r0, asr r2 @ │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - addeq pc, r6, ip, lsl #4 │ │ │ │ + strdeq pc, [r6], ip │ │ │ │ tsteq r6, r8, lsr #30 │ │ │ │ ldrdeq r0, [r9], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ 35ad84 │ │ │ │ @@ -227150,28 +227150,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r5, lr, r4, lsl r9 │ │ │ │ - ldrdeq lr, [r6], ip │ │ │ │ - addeq lr, r6, r8, asr #31 │ │ │ │ + addseq r5, lr, r4, lsl #18 │ │ │ │ + addeq lr, r6, ip, asr #31 │ │ │ │ + @ instruction: 0x0086efb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 35ae74 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -227180,28 +227180,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - umullseq r5, lr, ip, r8 │ │ │ │ - addeq lr, r6, r4, ror #30 │ │ │ │ - addeq lr, r6, r0, asr pc │ │ │ │ + addseq r5, lr, ip, lsl #17 │ │ │ │ + addeq lr, r6, r4, asr pc │ │ │ │ + addeq lr, r6, r0, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 35af14 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 35af18 │ │ │ │ @@ -227209,15 +227209,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ tst r4, #253 @ 0xfd │ │ │ │ movne r0, #0 │ │ │ │ beq 35aee8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -227231,32 +227231,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r5, lr, r8, lsr #16 │ │ │ │ - addeq lr, r6, r0, ror #29 │ │ │ │ - strdeq lr, [r6], r4 │ │ │ │ + addseq r5, lr, r8, lsl r8 │ │ │ │ + ldrdeq lr, [r6], r0 │ │ │ │ + addeq lr, r6, r4, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #196] @ 35affc │ │ │ │ ldr r2, [pc, #196] @ 35b000 │ │ │ │ ldr r1, [pc, #196] @ 35b004 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r9, [pc, #164] @ 35b008 │ │ │ │ ldr r8, [pc, #164] @ 35b00c │ │ │ │ ldr r7, [pc, #164] @ 35b010 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ @@ -227264,42 +227264,42 @@ │ │ │ │ add r6, r0, #556 @ 0x22c │ │ │ │ b 35af90 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq 35afdc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #-4] │ │ │ │ - bl a895e0 │ │ │ │ + bl a895d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 35af84 │ │ │ │ mov ip, #0 │ │ │ │ sub r1, r4, #4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ stmib sp, {r1, ip} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl a89b2c │ │ │ │ + bl a89b24 │ │ │ │ cmp r4, r6 │ │ │ │ bne 35af90 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r5, lr, ip, lsl #15 │ │ │ │ - addeq lr, r6, r4, asr #28 │ │ │ │ - addeq lr, r6, r8, asr lr │ │ │ │ + addseq r5, lr, ip, ror r7 │ │ │ │ + addeq lr, r6, r4, lsr lr │ │ │ │ + addeq lr, r6, r8, asr #28 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -227318,15 +227318,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #728] @ 35b340 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ lsr r8, r4, #5 │ │ │ │ and r3, r4, #31 │ │ │ │ ldr r2, [pc, #704] @ 35b344 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r4, r4, #4 │ │ │ │ @@ -227347,15 +227347,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 35b1e0 │ │ │ │ add r4, r4, #172 @ 0xac │ │ │ │ add r0, r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #11 │ │ │ │ strb r5, [sp, #11] │ │ │ │ - bl a88e1c │ │ │ │ + bl a88e14 │ │ │ │ ldrb r3, [r7, #553] @ 0x229 │ │ │ │ cmp sl, r3 │ │ │ │ ldrbeq r1, [r7, #552] @ 0x228 │ │ │ │ bne 35b234 │ │ │ │ mov r5, r1 │ │ │ │ b 35b22c │ │ │ │ tst r5, #1 │ │ │ │ @@ -227494,26 +227494,26 @@ │ │ │ │ b 35b27c │ │ │ │ add r3, r6, r3, lsl #1 │ │ │ │ ldrb r2, [r3, #553] @ 0x229 │ │ │ │ bic r2, r2, #68 @ 0x44 │ │ │ │ strb r2, [r3, #553] @ 0x229 │ │ │ │ b 35b27c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - umullseq r5, lr, r8, r6 │ │ │ │ + addseq r5, lr, r8, lsl #13 │ │ │ │ @ instruction: 0x010addbc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq lr, r6, r8, lsr sp │ │ │ │ - addeq lr, r6, r4, lsr #26 │ │ │ │ - addseq r5, lr, r7, lsr #12 │ │ │ │ - addseq r5, lr, r6, lsl r5 │ │ │ │ + addeq lr, r6, r8, lsr #26 │ │ │ │ + addeq lr, r6, r4, lsl sp │ │ │ │ + addseq r5, lr, r7, lsl r6 │ │ │ │ + addseq r5, lr, r6, lsl #10 │ │ │ │ tsteq sl, r4, lsl ip │ │ │ │ smlabteq sl, r0, fp, sp │ │ │ │ ldr r0, [pc, #4] @ 35b360 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r0, r9, ip, lsr r6 │ │ │ │ ldr r1, [r0, #1240] @ 0x4d8 │ │ │ │ ldr r3, [r0, #1260] @ 0x4ec │ │ │ │ cmp r1, #0 │ │ │ │ ldrbne r1, [r0, #1744] @ 0x6d0 │ │ │ │ lsrne r1, r1, #2 │ │ │ │ andne r1, r1, #1 │ │ │ │ @@ -227527,56 +227527,56 @@ │ │ │ │ orrne r1, r1, r3, lsr #31 │ │ │ │ ldr r3, [r0, #1300] @ 0x514 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #1746] @ 0x6d2 │ │ │ │ ldr r0, [r0, #952] @ 0x3b8 │ │ │ │ lslne r3, r3, #30 │ │ │ │ orrne r1, r1, r3, lsr #31 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 35b450 │ │ │ │ ldr r2, [pc, #128] @ 35b454 │ │ │ │ ldr r1, [pc, #128] @ 35b458 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #100] @ 35b45c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #88] @ 35b460 │ │ │ │ ldr r1, [pc, #88] @ 35b464 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [pc, #64] @ 35b468 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r5, lr, r4, lsl #7 │ │ │ │ - @ instruction: 0x008597b4 │ │ │ │ - addeq r8, r8, ip, ror r8 │ │ │ │ + addseq r5, lr, r4, ror r3 │ │ │ │ + addeq r9, r5, r4, lsr #15 │ │ │ │ + addeq r8, r8, ip, ror #16 │ │ │ │ andeq r0, r0, r0, asr #19 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ strdeq r9, [r6, -r0] │ │ │ │ adceq r0, r9, r0, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -227587,31 +227587,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2432] @ 0x980 │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r0, [r0, #972] @ 0x3cc │ │ │ │ moveq r0, r3 │ │ │ │ rsbne r0, r0, #6 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009e52d4 │ │ │ │ - addeq lr, r6, ip, lsr #20 │ │ │ │ - addeq lr, r6, r8, asr #20 │ │ │ │ + addseq r5, lr, r4, asr #5 │ │ │ │ + addeq lr, r6, ip, lsl sl │ │ │ │ + addeq lr, r6, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 35b570 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 35b574 │ │ │ │ @@ -227619,15 +227619,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r4, #0 │ │ │ │ beq 35b550 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -227638,56 +227638,56 @@ │ │ │ │ mov r1, #1 │ │ │ │ orr r2, r2, #3 │ │ │ │ str r2, [r0, #2128] @ 0x850 │ │ │ │ str r1, [r0, #1268] @ 0x4f4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 35b364 │ │ │ │ - addseq r5, lr, r4, asr r2 │ │ │ │ - addeq lr, r6, ip, lsr #19 │ │ │ │ - addeq lr, r6, r8, asr #19 │ │ │ │ + addseq r5, lr, r4, asr #4 │ │ │ │ + umulleq lr, r6, ip, r9 │ │ │ │ + @ instruction: 0x0086e9b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 35b60c │ │ │ │ ldr r2, [pc, #120] @ 35b610 │ │ │ │ ldr r1, [pc, #120] @ 35b614 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #88] @ 35b618 │ │ │ │ ldr r2, [pc, #88] @ 35b61c │ │ │ │ ldr r1, [pc, #88] @ 35b620 │ │ │ │ mov lr, #0 │ │ │ │ mov r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ mov ip, r0 │ │ │ │ stmib sp, {ip, lr} │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a89b2c │ │ │ │ + bl a89b24 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r5, lr, r4, asr #3 │ │ │ │ - addeq lr, r6, r8, lsl r9 │ │ │ │ - addeq lr, r6, r4, lsr r9 │ │ │ │ + @ instruction: 0x009e51b4 │ │ │ │ + addeq lr, r6, r8, lsl #18 │ │ │ │ + addeq lr, r6, r4, lsr #18 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -227697,15 +227697,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2434] @ 0x982 │ │ │ │ cmp r3, #0 │ │ │ │ bne 35b690 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -227716,27 +227716,27 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r2, [pc, #68] @ 35b6dc │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a89cc8 │ │ │ │ + bl a89cc0 │ │ │ │ str r0, [r4, #956] @ 0x3bc │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r5, lr, ip, lsl r1 │ │ │ │ - addeq lr, r6, r0, ror r8 │ │ │ │ - addeq lr, r6, ip, lsl #17 │ │ │ │ + addseq r5, lr, ip, lsl #2 │ │ │ │ + addeq lr, r6, r0, ror #16 │ │ │ │ + addeq lr, r6, ip, ror r8 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #168] @ 35b7a0 │ │ │ │ ldr r7, [pc, #168] @ 35b7a4 │ │ │ │ @@ -227746,51 +227746,51 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #16 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #128] @ 35b7ac │ │ │ │ ldr r1, [pc, #128] @ 35b7b0 │ │ │ │ add r4, r4, #28 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #88] @ 35b7b4 │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r5, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 381554 │ │ │ │ add r1, r5, #952 @ 0x3b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381454 │ │ │ │ - addseq r5, lr, r4, rrx │ │ │ │ - ldrdeq lr, [r6], ip │ │ │ │ - addeq lr, r6, ip, lsr #15 │ │ │ │ + addseq r5, lr, r4, asr r0 │ │ │ │ + addeq lr, r6, ip, asr #15 │ │ │ │ + umulleq lr, r6, ip, r7 │ │ │ │ + addeq r6, r6, r4, ror #27 │ │ │ │ strdeq r6, [r6], r4 │ │ │ │ - addeq r6, r6, r4, lsl #28 │ │ │ │ adceq r0, r9, r8, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 35b8c4 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -227806,25 +227806,25 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r5, r0, #920 @ 0x398 │ │ │ │ ldr r3, [r0, #2284] @ 0x8ec │ │ │ │ str r1, [r0, #956] @ 0x3bc │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #11 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [sp, #11] │ │ │ │ - bl a88e00 │ │ │ │ + bl a88df8 │ │ │ │ cmp r0, #0 │ │ │ │ ble 35b898 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [r4, #1260] @ 0x4ec │ │ │ │ strb r2, [r3, #2434] @ 0x982 │ │ │ │ @@ -227845,25 +227845,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #60] @ 35b8dc │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl a89cc8 │ │ │ │ + bl a89cc0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #956] @ 0x3bc │ │ │ │ beq 35b844 │ │ │ │ b 35b858 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r4, lr, ip, lsl #31 │ │ │ │ + addseq r4, lr, ip, ror pc │ │ │ │ tsteq sl, r8, lsl r6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq lr, r6, r4, ror #13 │ │ │ │ - addeq lr, r6, r8, asr #13 │ │ │ │ + ldrdeq lr, [r6], r4 │ │ │ │ + @ instruction: 0x0086e6b8 │ │ │ │ @ instruction: 0x010ad59c │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -227884,15 +227884,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ ldr r9, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [sp, #88] @ 0x58 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r8, [pc, #848] @ 35bca4 │ │ │ │ ldr r3, [pc, #848] @ 35bca8 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -228009,23 +228009,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r4, r6, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 35bcc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35b96c │ │ │ │ ldr r1, [pc, #344] @ 35bcc4 │ │ │ │ mov r2, #0 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r4, r1 │ │ │ │ beq 35ba0c │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -228091,33 +228091,33 @@ │ │ │ │ strbeq r2, [r3, #2432] @ 0x980 │ │ │ │ b 35ba0c │ │ │ │ ldr r0, [pc, #84] @ 35bccc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r7, r9, sl} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35b96c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [sl, -ip] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r4, lr, ip, lsr lr │ │ │ │ - addeq lr, r6, r8, lsr #11 │ │ │ │ - umulleq lr, r6, r0, r5 │ │ │ │ + addseq r4, lr, ip, lsr #28 │ │ │ │ + umulleq lr, r6, r8, r5 │ │ │ │ + addeq lr, r6, r0, lsl #11 │ │ │ │ smlatbeq sl, r8, r4, sp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, ip, ror #8 │ │ │ │ smlatteq sl, r8, r3, sp │ │ │ │ andeq r3, r0, r4, ror #13 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - umulleq lr, r6, r8, r3 │ │ │ │ + addeq lr, r6, r8, lsl #7 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ - addseq r4, lr, r8, lsr fp │ │ │ │ - @ instruction: 0x0086e2b8 │ │ │ │ + addseq r4, lr, r8, lsr #22 │ │ │ │ + addeq lr, r6, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr lr, [pc, #196] @ 35bdac │ │ │ │ mov r4, r2 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -228126,15 +228126,15 @@ │ │ │ │ ldr r1, [pc, #184] @ 35bdb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add lr, lr, #16 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r4, #0 │ │ │ │ beq 35bd90 │ │ │ │ ldr r5, [r0, #972] @ 0x3cc │ │ │ │ cmp r5, #5 │ │ │ │ bhi 35bd90 │ │ │ │ cmp r4, #0 │ │ │ │ ble 35bd7c │ │ │ │ @@ -228165,17 +228165,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r4, lr, r4, ror sl │ │ │ │ - @ instruction: 0x0086e1bc │ │ │ │ - ldrdeq lr, [r6], r8 │ │ │ │ + addseq r4, lr, r4, ror #20 │ │ │ │ + addeq lr, r6, ip, lsr #3 │ │ │ │ + addeq lr, r6, r8, asr #3 │ │ │ │ bge fee0686c <__bss_end__@@Base+0xfd8e8954> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 35be84 │ │ │ │ ldr r2, [pc, #176] @ 35be88 │ │ │ │ @@ -228183,15 +228183,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r6, #0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ strb r6, [r5, #2434] @ 0x982 │ │ │ │ ldr r0, [r0, #956] @ 0x3bc │ │ │ │ cmp r0, r6 │ │ │ │ bne 35be78 │ │ │ │ @@ -228219,17 +228219,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d3dc │ │ │ │ str r6, [r4, #956] @ 0x3bc │ │ │ │ b 35be14 │ │ │ │ - addseq r4, lr, r4, lsl #19 │ │ │ │ - ldrdeq lr, [r6], ip │ │ │ │ - strdeq lr, [r6], r8 │ │ │ │ + addseq r4, lr, r4, ror r9 │ │ │ │ + addeq lr, r6, ip, asr #1 │ │ │ │ + addeq lr, r6, r8, ror #1 │ │ │ │ @ instruction: 0x000015b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #580] @ 35c0f0 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -228246,15 +228246,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #540] @ 35c0fc │ │ │ │ ldr r1, [pc, #540] @ 35c100 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r3, #23 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r8, [pc, #520] @ 35c104 │ │ │ │ add r8, pc, r8 │ │ │ │ add r1, r0, #4096 @ 0x1000 │ │ │ │ ldrb r2, [r1, #2435] @ 0x983 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r7, r2 │ │ │ │ beq 35bf5c │ │ │ │ @@ -228316,15 +228316,15 @@ │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ lsr r3, r3, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ sub r3, r2, r3, lsl #1 │ │ │ │ str r3, [r0, #968] @ 0x3c8 │ │ │ │ bne 35c0b8 │ │ │ │ add r0, r5, #920 @ 0x398 │ │ │ │ - bl a893a4 │ │ │ │ + bl a8939c │ │ │ │ b 35bf48 │ │ │ │ lsr r3, r4, #2 │ │ │ │ orr r3, r3, r6, lsl #30 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ ldr r7, [r5, r3, lsl #2] │ │ │ │ mov r9, #0 │ │ │ │ b 35bf48 │ │ │ │ @@ -228346,58 +228346,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 35c128 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35bf5c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #1240] @ 0x4d8 │ │ │ │ bl 35b364 │ │ │ │ b 35c004 │ │ │ │ ldr r0, [pc, #92] @ 35c12c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r7, r9} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35bf5c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009e48b0 │ │ │ │ + addseq r4, lr, r0, lsr #17 │ │ │ │ tsteq sl, ip, lsr pc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq sp, r6, r0, ror #31 │ │ │ │ - strdeq sp, [r6], ip │ │ │ │ + ldrdeq sp, [r6], r0 │ │ │ │ + addeq sp, r6, ip, ror #31 │ │ │ │ tsteq sl, r4, lsl #30 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x010ace98 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ bge fee06bcc <__bss_end__@@Base+0xfd8e8cb4> │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x0086deb8 │ │ │ │ - ldrdeq sp, [r6], r4 │ │ │ │ + addeq sp, r6, r8, lsr #29 │ │ │ │ + addeq sp, r6, r4, asr #29 │ │ │ │ ldr r2, [r0, #1028] @ 0x404 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 35c19c │ │ │ │ ldr r3, [r0, #1032] @ 0x408 │ │ │ │ cmp r3, #16 │ │ │ │ bhi 35c19c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -228429,18 +228429,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 35c1dc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq pc, r8, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #304] @ 35c328 │ │ │ │ ldr r3, [pc, #304] @ 35c32c │ │ │ │ @@ -228497,43 +228497,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6, r7} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 35c348 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35c244 │ │ │ │ ldr r0, [pc, #64] @ 35c34c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35c244 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r4, lsl #24 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatteq sl, r4, fp, ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x010acbb0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sp, r6, r0, lsr #26 │ │ │ │ - addeq sp, r6, r4, ror #26 │ │ │ │ + addeq sp, r6, r0, lsl sp │ │ │ │ + addeq sp, r6, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [r0, #1096] @ 0x448 │ │ │ │ ldr r2, [pc, #420] @ 35c510 │ │ │ │ ldrd r4, [r3, #24] │ │ │ │ @@ -228574,25 +228574,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, #248 @ 0xf8 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add r2, r9, r7, lsl #6 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ lsl r8, r0, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, #208 @ 0xd0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ b 35c3ac │ │ │ │ orrs r3, r4, r5 │ │ │ │ mov r8, r7 │ │ │ │ beq 35c3ac │ │ │ │ b 35c428 │ │ │ │ @@ -228614,48 +228614,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 35c530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35c3c0 │ │ │ │ ldr r0, [pc, #76] @ 35c534 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35c3c0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fea0ed14 <__bss_end__@@Base+0xfd4f0dfc> │ │ │ │ smlabbeq sl, ip, sl, ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sl, r4, ror sl │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, r4, lsr sl │ │ │ │ andeq r2, r0, r4, lsr #26 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sp, r6, r8, ror #23 │ │ │ │ - addeq sp, r6, r4, lsr #24 │ │ │ │ + ldrdeq sp, [r6], r8 │ │ │ │ + addeq sp, r6, r4, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #348] @ 35c6ac │ │ │ │ ldr r1, [pc, #348] @ 35c6b0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -228682,15 +228682,15 @@ │ │ │ │ add r4, r4, #12 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [r6], #4 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ tst r3, r7 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ cmp r4, r5 │ │ │ │ bne 35c5ac │ │ │ │ ldr r2, [pc, #236] @ 35c6c0 │ │ │ │ ldr r3, [pc, #216] @ 35c6b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -228726,40 +228726,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 35c6d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35c594 │ │ │ │ ldr r0, [pc, #56] @ 35c6d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35c594 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq sl, ip, r8, ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabbeq sl, ip, r8, ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r4, lr, r0, lsl r2 │ │ │ │ + addseq r4, lr, r0, lsl #4 │ │ │ │ tsteq sl, r8, lsr #16 │ │ │ │ andeq r5, r0, ip, lsl #31 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrdeq sp, [r6], r8 │ │ │ │ - strdeq sp, [r6], r0 │ │ │ │ + addeq sp, r6, r8, asr #21 │ │ │ │ + addeq sp, r6, r0, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [r0, #924] @ 0x39c │ │ │ │ ldr r5, [r0, #1032] @ 0x408 │ │ │ │ ldr r3, [r0, #1028] @ 0x404 │ │ │ │ @@ -228813,15 +228813,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #444] @ 35c988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr r5, [r4, #1032] @ 0x408 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #920] @ 0x398 │ │ │ │ ldr r3, [r4, #1036] @ 0x40c │ │ │ │ cmp r3, r5 │ │ │ │ bne 35c784 │ │ │ │ @@ -228860,24 +228860,24 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 35c99c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #1032] @ 0x408 │ │ │ │ cmp r5, r8 │ │ │ │ bne 35c778 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r4, #920] @ 0x398 │ │ │ │ beq 35c7d8 │ │ │ │ @@ -228899,84 +228899,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 35c9a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr r5, [r4, #1032] @ 0x408 │ │ │ │ b 35c7d8 │ │ │ │ cmp r5, r8 │ │ │ │ bne 35c778 │ │ │ │ b 35c8cc │ │ │ │ ldr r0, [pc, #72] @ 35c9a8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35c8b0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldrdeq ip, [sl, -r4] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x010ac6b8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, r0, ror r6 │ │ │ │ - @ instruction: 0x0086dab0 │ │ │ │ + addeq sp, r6, r0, lsr #21 │ │ │ │ strdeq ip, [sl, -ip] │ │ │ │ muleq r0, r8, r7 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sp, r6, r4, lsl #18 │ │ │ │ + strdeq sp, [r6], r4 │ │ │ │ andeq r5, r0, r4, ror #30 │ │ │ │ - addeq sp, r6, r4, lsl #18 │ │ │ │ - umulleq sp, r6, ip, r8 │ │ │ │ + strdeq sp, [r6], r4 │ │ │ │ + addeq sp, r6, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 35ca30 │ │ │ │ ldr r2, [pc, #108] @ 35ca34 │ │ │ │ ldr r1, [pc, #108] @ 35ca38 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #76] @ 35ca3c │ │ │ │ ldr r1, [pc, #76] @ 35ca40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #56] @ 35ca44 │ │ │ │ ldr r1, [pc, #56] @ 35ca48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9281d0 │ │ │ │ - addseq r3, lr, r8, ror #27 │ │ │ │ - addeq r8, r5, r0, asr #3 │ │ │ │ - addeq r7, r8, r8, lsl #5 │ │ │ │ + b 9281c8 │ │ │ │ + @ instruction: 0x009e3dd8 │ │ │ │ + @ instruction: 0x008581b0 │ │ │ │ + addeq r7, r8, r8, ror r2 │ │ │ │ andeq r1, r0, ip, lsr #32 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ adceq pc, r8, r0, lsr #32 │ │ │ │ tsteq r6, r4, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -228988,39 +228988,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #288] @ 35cb98 │ │ │ │ ldr r1, [pc, #288] @ 35cb9c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #268] @ 35cba0 │ │ │ │ ldr r2, [pc, #268] @ 35cba4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ mov fp, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #224] @ 35cba8 │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd sl, [sp, #8] │ │ │ │ add r4, r0, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 381554 │ │ │ │ add r7, r5, #1088 @ 0x440 │ │ │ │ add r4, r5, #1072 @ 0x430 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -229035,45 +229035,45 @@ │ │ │ │ ldr r1, [pc, #132] @ 35cbb4 │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #104] @ 35cbb8 │ │ │ │ ldr r1, [pc, #104] @ 35cbbc │ │ │ │ mov ip, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 92db80 │ │ │ │ + bl 92db78 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ str r4, [r5, #1104] @ 0x450 │ │ │ │ str r0, [r5, #1096] @ 0x448 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ - addseq r3, lr, ip, asr #26 │ │ │ │ + addseq r3, lr, ip, lsr sp │ │ │ │ + addeq r5, r6, r0, lsr #21 │ │ │ │ @ instruction: 0x00865ab0 │ │ │ │ - addeq r5, r6, r0, asr #21 │ │ │ │ - addeq sp, r6, r0, lsr r8 │ │ │ │ - addeq sp, r6, r8, lsl #16 │ │ │ │ + addeq sp, r6, r0, lsr #16 │ │ │ │ + strdeq sp, [r6], r8 │ │ │ │ adceq lr, r8, r4, ror #30 │ │ │ │ - addseq r3, lr, ip, lsl #25 │ │ │ │ - addeq r8, r5, r0, rrx │ │ │ │ - addeq r7, r8, r4, lsr #2 │ │ │ │ + addseq r3, lr, ip, ror ip │ │ │ │ + addeq r8, r5, r0, asr r0 │ │ │ │ + addeq r7, r8, r4, lsl r1 │ │ │ │ andeq r0, r0, r4, ror lr │ │ │ │ - addeq sp, r6, r0, lsl sl │ │ │ │ + addeq sp, r6, r0, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r2, #2 │ │ │ │ orr r4, r4, r3, lsl #30 │ │ │ │ ldr r1, [pc, #1292] @ 35d0ec │ │ │ │ @@ -229173,15 +229173,15 @@ │ │ │ │ bne 35d03c │ │ │ │ lsr r3, r8, #8 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [r7, #928] @ 0x3a0 │ │ │ │ ldr sl, [pc, #932] @ 35d10c │ │ │ │ bl 35c538 │ │ │ │ add r0, r7, #1040 @ 0x410 │ │ │ │ - bl a893a4 │ │ │ │ + bl a8939c │ │ │ │ add sl, pc, sl │ │ │ │ mov r7, #0 │ │ │ │ mov r4, r8 │ │ │ │ b 35cc84 │ │ │ │ ldr r8, [r0, #928] @ 0x3a0 │ │ │ │ ldr sl, [pc, #900] @ 35d110 │ │ │ │ ldr r3, [pc, #880] @ 35d100 │ │ │ │ @@ -229314,23 +229314,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r8, sl} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 35d150 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35cc90 │ │ │ │ ldr sl, [pc, #388] @ 35d154 │ │ │ │ add sl, pc, sl │ │ │ │ b 35cc84 │ │ │ │ subs r2, r4, #1016 @ 0x3f8 │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ @@ -229346,20 +229346,20 @@ │ │ │ │ mov r8, r4 │ │ │ │ b 35cc84 │ │ │ │ ldr r0, [pc, #328] @ 35d15c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35cc90 │ │ │ │ ldr r0, [pc, #304] @ 35d160 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35cc54 │ │ │ │ ldr r3, [pc, #288] @ 35d164 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35cd54 │ │ │ │ ldr r3, [pc, #164] @ 35d0fc │ │ │ │ @@ -229375,69 +229375,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 35d168 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35cd54 │ │ │ │ ldr r0, [pc, #172] @ 35d16c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35cd54 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ 35d100 │ │ │ │ mov r4, #0 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ mov r7, r4 │ │ │ │ mov r8, r4 │ │ │ │ b 35cc84 │ │ │ │ tsteq sl, ip, lsl #4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ strdeq ip, [sl, -ip] │ │ │ │ - addseq r3, lr, r0, ror #22 │ │ │ │ + addseq r3, lr, r0, asr fp │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addeq sp, r6, ip, asr #12 │ │ │ │ + addeq sp, r6, ip, lsr r6 │ │ │ │ tsteq sl, r4, ror #2 │ │ │ │ - addeq sl, r8, r0, asr #26 │ │ │ │ - addeq sp, r6, r4, lsl #11 │ │ │ │ - addeq sp, r6, r4, lsr r5 │ │ │ │ - addeq sp, r6, ip, lsl r5 │ │ │ │ - addeq lr, r8, r4, asr #1 │ │ │ │ - addeq sp, r6, r4, ror #9 │ │ │ │ - addeq sp, r6, ip, asr #9 │ │ │ │ - @ instruction: 0x0086d4b4 │ │ │ │ - addeq sp, r6, ip, lsl #9 │ │ │ │ - addeq sp, r6, r4, ror r4 │ │ │ │ - addeq sp, r6, ip, lsl r4 │ │ │ │ - addeq sp, r6, r4, lsl #8 │ │ │ │ - ldrdeq sp, [r6], r8 │ │ │ │ + addeq sl, r8, r0, lsr sp │ │ │ │ + addeq sp, r6, r4, ror r5 │ │ │ │ + addeq sp, r6, r4, lsr #10 │ │ │ │ + addeq sp, r6, ip, lsl #10 │ │ │ │ + strheq lr, [r8], r4 │ │ │ │ + ldrdeq sp, [r6], r4 │ │ │ │ + @ instruction: 0x0086d4bc │ │ │ │ + addeq sp, r6, r4, lsr #9 │ │ │ │ + addeq sp, r6, ip, ror r4 │ │ │ │ + addeq sp, r6, r4, ror #8 │ │ │ │ + addeq sp, r6, ip, lsl #8 │ │ │ │ + strdeq sp, [r6], r4 │ │ │ │ + addeq sp, r6, r8, asr #7 │ │ │ │ adceq lr, r8, r0, lsr #22 │ │ │ │ - addeq sp, r6, ip, lsl #7 │ │ │ │ + addeq sp, r6, ip, ror r3 │ │ │ │ andeq r4, r0, r0, asr sp │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sp, r6, r4, ror #7 │ │ │ │ - @ instruction: 0x00933fbc │ │ │ │ - addseq r3, r3, r8, lsl #31 │ │ │ │ - addeq sp, r6, r0, asr #7 │ │ │ │ - addeq sp, r6, r0, asr r3 │ │ │ │ + ldrdeq sp, [r6], r4 │ │ │ │ + addseq r3, r3, ip, lsr #31 │ │ │ │ + addseq r3, r3, r8, ror pc │ │ │ │ + @ instruction: 0x0086d3b0 │ │ │ │ + addeq sp, r6, r0, asr #6 │ │ │ │ andeq r1, r0, r0, asr #7 │ │ │ │ - addeq sp, r6, r0, ror r2 │ │ │ │ - umulleq sp, r6, r0, r2 │ │ │ │ + addeq sp, r6, r0, ror #4 │ │ │ │ + addeq sp, r6, r0, lsl #5 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r3, [r0, #932] @ 0x3a4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ @@ -229515,39 +229515,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 35d320 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35d1fc │ │ │ │ ldr r0, [pc, #52] @ 35d324 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35d1fc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r0, asr #24 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sl, r0, lsr #24 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabteq sl, r8, fp, fp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sp, r6, ip, lsr #2 │ │ │ │ - addeq sp, r6, r4, asr #2 │ │ │ │ + addeq sp, r6, ip, lsl r1 │ │ │ │ + addeq sp, r6, r4, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #1360] @ 35d890 │ │ │ │ lsr r5, r2, #2 │ │ │ │ mov r7, r2 │ │ │ │ @@ -229650,15 +229650,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 35d600 │ │ │ │ ldr r0, [pc, #1000] @ 35d8c0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [r6, #944] @ 0x3b0 │ │ │ │ ldr r2, [pc, #980] @ 35d8c4 │ │ │ │ bic r3, r3, r9 │ │ │ │ str r3, [r6, #944] @ 0x3b0 │ │ │ │ ldr r3, [pc, #920] @ 35d894 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229781,15 +229781,15 @@ │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 35d880 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #16 │ │ │ │ add r0, r6, #1040 @ 0x410 │ │ │ │ - bl a88e1c │ │ │ │ + bl a88e14 │ │ │ │ ldr r3, [r6, #932] @ 0x3a4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 35d708 │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 35c6d8 │ │ │ │ ldr r3, [r6, #944] @ 0x3b0 │ │ │ │ @@ -229801,15 +229801,15 @@ │ │ │ │ ldr r3, [pc, #384] @ 35d8a8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 35d6e0 │ │ │ │ ldr r0, [pc, #412] @ 35d8d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r6, #932] @ 0x3a4 │ │ │ │ b 35d6c4 │ │ │ │ ldr r2, [r6, #920] @ 0x398 │ │ │ │ str r1, [r6, #1032] @ 0x408 │ │ │ │ bic r2, r2, #96 @ 0x60 │ │ │ │ orr r2, r2, #144 @ 0x90 │ │ │ │ str r1, [r6, #1028] @ 0x404 │ │ │ │ @@ -229835,22 +229835,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r7, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 35d8e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35d3ac │ │ │ │ ldr r2, [pc, #248] @ 35d8e8 │ │ │ │ ldr r3, [pc, #160] @ 35d894 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -229858,21 +229858,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 35d600 │ │ │ │ ldr r0, [pc, #216] @ 35d8ec │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ and r3, r9, #1 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #1040 @ 0x410 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl a89060 │ │ │ │ + bl a89058 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35d620 │ │ │ │ ldr r3, [r6, #932] @ 0x3a4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 35d620 │ │ │ │ mov r1, #1024 @ 0x400 │ │ │ │ @@ -229880,160 +229880,160 @@ │ │ │ │ bl 35c6d8 │ │ │ │ b 35d620 │ │ │ │ ldr r0, [pc, #132] @ 35d8f0 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35d3ac │ │ │ │ ldr r0, [pc, #108] @ 35d8f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35d6e0 │ │ │ │ @ instruction: 0x010abab4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x010aba98 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ umlaleq lr, r8, ip, r6 │ │ │ │ - @ instruction: 0x009e33df │ │ │ │ + addseq r3, lr, pc, asr #7 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ strdeq fp, [sl, -r8] │ │ │ │ - addseq r3, r3, r0, asr #22 │ │ │ │ - addeq ip, r6, r4, ror lr │ │ │ │ + addseq r3, r3, r0, lsr fp │ │ │ │ + addeq ip, r6, r4, ror #28 │ │ │ │ andeq r4, r0, r0, lsr r3 │ │ │ │ tsteq sl, r8, asr #18 │ │ │ │ - addeq sp, r6, ip, lsr r0 │ │ │ │ + addeq sp, r6, ip, lsr #32 │ │ │ │ tsteq sl, r4, lsl #18 │ │ │ │ ldrdeq fp, [sl, -r0] │ │ │ │ tsteq sl, r8, lsl r8 │ │ │ │ smlabteq sl, r4, r7, fp │ │ │ │ smlabbeq sl, r4, r7, fp │ │ │ │ - addeq ip, r6, r8, lsl #27 │ │ │ │ - addeq ip, r6, r4, ror #22 │ │ │ │ + addeq ip, r6, r8, ror sp │ │ │ │ + addeq ip, r6, r4, asr fp │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq ip, r6, r8, ror ip │ │ │ │ + addeq ip, r6, r8, ror #24 │ │ │ │ tsteq sl, ip, lsl #12 │ │ │ │ - addeq ip, r6, r8, lsl sp │ │ │ │ - addeq ip, r6, r4, lsr #24 │ │ │ │ - addeq ip, r6, r4, ror #24 │ │ │ │ + addeq ip, r6, r8, lsl #26 │ │ │ │ + addeq ip, r6, r4, lsl ip │ │ │ │ + addeq ip, r6, r4, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #76] @ 35d95c │ │ │ │ ldr r2, [pc, #76] @ 35d960 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #72] @ 35d964 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ str r4, [r0, #1104] @ 0x450 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r2, lr, r0, lsr #29 │ │ │ │ - addeq ip, r6, r8, lsl #19 │ │ │ │ - addeq ip, r6, r0, lsr #19 │ │ │ │ + umullseq r2, lr, r0, lr │ │ │ │ + addeq ip, r6, r8, ror r9 │ │ │ │ + umulleq ip, r6, r0, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 35d9c4 │ │ │ │ ldr r2, [pc, #68] @ 35d9c8 │ │ │ │ ldr r1, [pc, #68] @ 35d9cc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r0, [r0, #1100] @ 0x44c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r2, lr, ip, lsr #28 │ │ │ │ - addeq ip, r6, r8, lsl r9 │ │ │ │ - addeq ip, r6, r0, lsr r9 │ │ │ │ + addseq r2, lr, ip, lsl lr │ │ │ │ + addeq ip, r6, r8, lsl #18 │ │ │ │ + addeq ip, r6, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 35da18 │ │ │ │ ldr r2, [pc, #48] @ 35da1c │ │ │ │ ldr r1, [pc, #48] @ 35da20 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 35c350 │ │ │ │ - addseq r2, lr, r4, asr #27 │ │ │ │ - @ instruction: 0x0086c8b0 │ │ │ │ - addeq ip, r6, r8, asr #17 │ │ │ │ + @ instruction: 0x009e2db4 │ │ │ │ + addeq ip, r6, r0, lsr #17 │ │ │ │ + @ instruction: 0x0086c8b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 35dab4 │ │ │ │ ldr r2, [pc, #120] @ 35dab8 │ │ │ │ ldr r1, [pc, #120] @ 35dabc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #88] @ 35dac0 │ │ │ │ ldr r2, [pc, #88] @ 35dac4 │ │ │ │ ldr r1, [pc, #88] @ 35dac8 │ │ │ │ mov lr, #0 │ │ │ │ mov r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ mov ip, r0 │ │ │ │ stmib sp, {ip, lr} │ │ │ │ add r0, r0, #1040 @ 0x410 │ │ │ │ - bl a89b2c │ │ │ │ + bl a89b24 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r2, lr, r0, ror sp │ │ │ │ - addeq ip, r6, r8, asr r8 │ │ │ │ - addeq ip, r6, r0, ror r8 │ │ │ │ + addseq r2, lr, r0, ror #26 │ │ │ │ + addeq ip, r6, r8, asr #16 │ │ │ │ + addeq ip, r6, r0, ror #16 │ │ │ │ @ instruction: 0xfffff6f4 │ │ │ │ @ instruction: 0xfffff724 │ │ │ │ @ instruction: 0xffffe75c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -230043,15 +230043,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov ip, #1 │ │ │ │ mov r1, #768 @ 0x300 │ │ │ │ add r2, r0, #944 @ 0x3b0 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ @@ -230073,44 +230073,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r2, lr, r8, asr #25 │ │ │ │ - @ instruction: 0x0086c7b0 │ │ │ │ - addeq ip, r6, r8, asr #15 │ │ │ │ + @ instruction: 0x009e2cb8 │ │ │ │ + addeq ip, r6, r0, lsr #15 │ │ │ │ + @ instruction: 0x0086c7b8 │ │ │ │ │ │ │ │ 0035db88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [pc, #188] @ 35dc60 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ - bl 929544 │ │ │ │ + bl 92953c │ │ │ │ ldr r3, [pc, #164] @ 35dc64 │ │ │ │ ldr r2, [pc, #164] @ 35dc68 │ │ │ │ ldr r1, [pc, #164] @ 35dc6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #140] @ 35dc70 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #128] @ 35dc74 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 380100 │ │ │ │ ldr r3, [pc, #108] @ 35dc78 │ │ │ │ @@ -230132,20 +230132,20 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addeq ip, r6, r0, lsr #14 │ │ │ │ - addseq r2, lr, ip, ror #23 │ │ │ │ + addeq ip, r6, r0, lsl r7 │ │ │ │ + @ instruction: 0x009e2bdc │ │ │ │ + addeq r4, r6, r8, asr #18 │ │ │ │ addeq r4, r6, r8, asr r9 │ │ │ │ - addeq r4, r6, r8, ror #18 │ │ │ │ tsteq sl, ip, lsl r2 │ │ │ │ - addseq r2, r3, r8, asr #7 │ │ │ │ + @ instruction: 0x009323b8 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrb r3, [r0, #108] @ 0x6c │ │ │ │ tst r3, #1 │ │ │ │ beq 35dcbc │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #15 │ │ │ │ @@ -230184,32 +230184,32 @@ │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ - b b8e6e0 │ │ │ │ + b b8e6d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #200 @ 0xc8 │ │ │ │ - bl b74238 │ │ │ │ + bl b74230 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ - bl b74238 │ │ │ │ + bl b74230 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r1, [r0, #101] @ 0x65 │ │ │ │ ldrb r2, [r0, #102] @ 0x66 │ │ │ │ @@ -230220,60 +230220,60 @@ │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ tst r0, #30 │ │ │ │ beq 35ddc4 │ │ │ │ orr r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ tst r1, #1 │ │ │ │ bne 35ddf4 │ │ │ │ tst r1, #2 │ │ │ │ beq 35de50 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 35de50 │ │ │ │ orr r2, r2, #2 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 35de14 │ │ │ │ orr r2, r2, #12 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldrb r0, [r3, #105] @ 0x69 │ │ │ │ tst r0, #1 │ │ │ │ beq 35ddcc │ │ │ │ ldrb r0, [r3, #108] @ 0x6c │ │ │ │ tst r0, #1 │ │ │ │ beq 35de3c │ │ │ │ ldrb r0, [r3, #216] @ 0xd8 │ │ │ │ ldr ip, [r3, #196] @ 0xc4 │ │ │ │ cmp ip, r0 │ │ │ │ bcc 35ddcc │ │ │ │ orr r2, r2, #4 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ tst r1, #8 │ │ │ │ beq 35de64 │ │ │ │ ldrb r1, [r3, #106] @ 0x6a │ │ │ │ tst r1, #15 │ │ │ │ bne 35ddb4 │ │ │ │ orr r2, r2, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #180] @ 35df4c │ │ │ │ @@ -230285,30 +230285,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #14 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl a89060 │ │ │ │ + bl a89058 │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r2, [r4, #104] @ 0x68 │ │ │ │ bic r3, r3, #6 │ │ │ │ tst r2, #2 │ │ │ │ str r3, [sp] │ │ │ │ orrne r3, r3, #4 │ │ │ │ strne r3, [sp] │ │ │ │ tst r2, #1 │ │ │ │ ldrne r3, [sp] │ │ │ │ mov r2, sp │ │ │ │ orrne r3, r3, #2 │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r5 │ │ │ │ strne r3, [sp] │ │ │ │ - bl a89060 │ │ │ │ + bl a89058 │ │ │ │ ldr r2, [pc, #72] @ 35df54 │ │ │ │ ldr r3, [pc, #64] @ 35df50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -230357,47 +230357,47 @@ │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ add r6, r6, r4 │ │ │ │ cmp r9, #0 │ │ │ │ add r6, r8, r6 │ │ │ │ beq 35e0c0 │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ - bl bb3138 │ │ │ │ + bl bb3130 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl bb3140 │ │ │ │ + bl bb3138 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl bb3384 │ │ │ │ + bl bb337c │ │ │ │ mov sl, r0 │ │ │ │ - bl bb3618 │ │ │ │ + bl bb3610 │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [pc, #388] @ 35e19c │ │ │ │ - bl bb3384 │ │ │ │ + bl bb337c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl bb3944 │ │ │ │ + bl bb393c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ - bl bb3140 │ │ │ │ + bl bb3138 │ │ │ │ mov r1, r9 │ │ │ │ - bl bb31ec │ │ │ │ - bl bb3944 │ │ │ │ + bl bb31e4 │ │ │ │ + bl bb393c │ │ │ │ add r2, sp, #32 │ │ │ │ strd r0, [r5, #232] @ 0xe8 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl a89060 │ │ │ │ + bl a89058 │ │ │ │ ldr r3, [pc, #304] @ 35e1a0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 35e0d8 │ │ │ │ ldr r2, [pc, #288] @ 35e1a4 │ │ │ │ ldr r3, [pc, #268] @ 35e194 │ │ │ │ @@ -230440,51 +230440,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 35e1bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35e07c │ │ │ │ ldr r0, [pc, #80] @ 35e1c0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35e07c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq sl, ip, lr, sl │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sl, r4, ror lr │ │ │ │ vmulmi.f64 d22, d14, d24 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, r8, ror sp │ │ │ │ andeq r0, r0, ip, lsr #27 │ │ │ │ stmmi fp, {r0, r3, r6, r9, pc} │ │ │ │ andeq r4, r0, r0, lsr #5 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq ip, r6, r4, lsl #9 │ │ │ │ - addeq ip, r6, r0, asr #9 │ │ │ │ + addeq ip, r6, r4, ror r4 │ │ │ │ + @ instruction: 0x0086c4b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #304] @ 35e30c │ │ │ │ ldr r2, [pc, #304] @ 35e310 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -230493,19 +230493,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #244] @ 0xf4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ mov r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl a89060 │ │ │ │ + bl a89058 │ │ │ │ cmn r0, #95 @ 0x5f │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #240] @ 0xf0 │ │ │ │ beq 35e294 │ │ │ │ ldr r2, [sp] │ │ │ │ ldrb r1, [r4, #106] @ 0x6a │ │ │ │ tst r2, #32 │ │ │ │ @@ -230551,29 +230551,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tst r1, #64 @ 0x40 │ │ │ │ andeq r3, r0, #251 @ 0xfb │ │ │ │ b 35e27c │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #244] @ 0xf4 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [pc, #32] @ 35e318 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b8e690 │ │ │ │ + bl b8e688 │ │ │ │ b 35e294 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r0, lsr #24 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sl, r0, ror #22 │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ ldr r0, [pc, #4] @ 35e328 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq sp, r8, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ @@ -230591,29 +230591,29 @@ │ │ │ │ strb r5, [r4, #98] @ 0x62 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ strb r5, [r4, #101] @ 0x65 │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ str r5, [r4, #240] @ 0xf0 │ │ │ │ str r5, [r4, #224] @ 0xe0 │ │ │ │ strh r6, [r4, #102] @ 0x66 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ ldr r0, [r4, #244] @ 0xf4 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl b73cbc │ │ │ │ + bl b73cb4 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl b73cbc │ │ │ │ + bl b73cb4 │ │ │ │ mov r0, r6 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ str r5, [r4, #152] @ 0x98 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ mov r1, r5 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ mov r0, r4 │ │ │ │ bl 35e1c4 │ │ │ │ ldrb r3, [r4, #106] @ 0x6a │ │ │ │ bic r3, r3, #15 │ │ │ │ strb r3, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -230647,21 +230647,21 @@ │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl a89b2c │ │ │ │ + bl a89b24 │ │ │ │ mov r0, r4 │ │ │ │ bl 35df58 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl a89060 │ │ │ │ + bl a89058 │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [r4, #240] @ 0xf0 │ │ │ │ bl 35e1c4 │ │ │ │ ldr r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -230683,15 +230683,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d3dc │ │ │ │ ldr r2, [pc, #80] @ 35e540 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl a89cc8 │ │ │ │ + bl a89cc0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -230714,32 +230714,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 35e5bc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr lr, [pc, #60] @ 35e5c0 │ │ │ │ ldr ip, [pc, #60] @ 35e5c4 │ │ │ │ ldr r1, [pc, #60] @ 35e5c8 │ │ │ │ mov r2, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ mov r2, #3 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9281d0 │ │ │ │ - @ instruction: 0x009e22b4 │ │ │ │ - addeq r6, r5, r8, lsr #12 │ │ │ │ - strdeq r5, [r8], r4 │ │ │ │ + b 9281c8 │ │ │ │ + addseq r2, lr, r4, lsr #5 │ │ │ │ + addeq r6, r5, r8, lsl r6 │ │ │ │ + addeq r5, r8, r4, ror #13 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ tsteq r6, ip, lsl r1 │ │ │ │ ldrb r3, [r0, #101] @ 0x65 │ │ │ │ ands r3, r3, #2 │ │ │ │ beq 35e604 │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ @@ -230774,26 +230774,26 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #184 @ 0xb8 │ │ │ │ strb r1, [r4, #98] @ 0x62 │ │ │ │ mov r0, r5 │ │ │ │ - bl b74248 │ │ │ │ + bl b74240 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 35e690 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ orr r3, r3, #17 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 35dd8c │ │ │ │ mov r0, r5 │ │ │ │ - bl b73d24 │ │ │ │ + bl b73d1c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 35e67c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 35e7ac │ │ │ │ @@ -230802,40 +230802,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cd70 │ │ │ │ ldr ip, [pc, #196] @ 35e7b8 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ str r6, [r4, #244] @ 0xf4 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cd70 │ │ │ │ ldr r1, [pc, #152] @ 35e7bc │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ ldr r0, [pc, #120] @ 35e7c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [r4, #220] @ 0xdc │ │ │ │ bl 380558 │ │ │ │ ldr r0, [pc, #104] @ 35e7c4 │ │ │ │ ldr r3, [pc, #104] @ 35e7c8 │ │ │ │ @@ -230844,28 +230844,28 @@ │ │ │ │ mov ip, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4, r5, ip} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a89b2c │ │ │ │ + bl a89b24 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ mov r1, #16 │ │ │ │ - bl b73cd4 │ │ │ │ + bl b73ccc │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ mov r1, #16 │ │ │ │ - bl b73cd4 │ │ │ │ + bl b73ccc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 35e32c │ │ │ │ - addseq r2, lr, ip, asr r1 │ │ │ │ - addeq fp, r6, r0, ror #31 │ │ │ │ - addeq ip, lr, r0, ror pc │ │ │ │ + addseq r2, lr, ip, asr #2 │ │ │ │ + ldrdeq fp, [r6], r0 │ │ │ │ + addeq ip, lr, r0, ror #30 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ @@ -230879,46 +230879,46 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl a89b8c │ │ │ │ + bl a89b84 │ │ │ │ ldr r5, [r4, #244] @ 0xf4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 35e83c │ │ │ │ mov r0, r5 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d088 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ cmp r5, #0 │ │ │ │ beq 35e858 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d088 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl b73d1c │ │ │ │ + bl b73d14 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl b73d1c │ │ │ │ + bl b73d14 │ │ │ │ ldr r0, [pc, #28] @ 35e88c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 380718 │ │ │ │ - addseq r2, lr, r8, lsr #32 │ │ │ │ - @ instruction: 0x0086beb0 │ │ │ │ - addeq ip, lr, r0, asr #28 │ │ │ │ + addseq r2, lr, r8, lsl r0 │ │ │ │ + addeq fp, r6, r0, lsr #29 │ │ │ │ + addeq ip, lr, r0, lsr lr │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #168] @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -230936,41 +230936,41 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt 35e93c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ ldr r2, [r4, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r5 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl b8e690 │ │ │ │ + bl b8e688 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 35dd8c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq 35e8dc │ │ │ │ mov r0, r7 │ │ │ │ ldrb r8, [r5, #1]! │ │ │ │ - bl b74248 │ │ │ │ + bl b74240 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35e928 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b73d24 │ │ │ │ + bl b73d1c │ │ │ │ b 35e934 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ tst r3, #1 │ │ │ │ orrne r3, r3, #2 │ │ │ │ strbne r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #1 │ │ │ │ @@ -231021,15 +231021,15 @@ │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 35e9d4 │ │ │ │ add r5, r4, #120 @ 0x78 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ - bl a88e00 │ │ │ │ + bl a88df8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 35ea68 │ │ │ │ cmn r0, #1 │ │ │ │ bne 35e9e4 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #11 │ │ │ │ @@ -231041,15 +231041,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 35eb80 │ │ │ │ ldr r2, [pc, #356] @ 35ebec │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl a89cc8 │ │ │ │ + bl a89cc0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ beq 35e9e4 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #160] @ 0xa0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -231057,19 +231057,19 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r5, r4, #200 @ 0xc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b74238 │ │ │ │ + bl b74230 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35eb5c │ │ │ │ mov r0, r5 │ │ │ │ - bl b73ea0 │ │ │ │ + bl b73e98 │ │ │ │ ldr r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r2, #0 │ │ │ │ strb r0, [r4, #100] @ 0x64 │ │ │ │ orreq r3, r3, #32 │ │ │ │ beq 35ea18 │ │ │ │ tst r3, #32 │ │ │ │ @@ -231079,15 +231079,15 @@ │ │ │ │ bne 35ea28 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 35dd8c │ │ │ │ b 35ea28 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -231128,26 +231128,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - @ instruction: 0x009e1cb0 │ │ │ │ - addeq fp, r6, ip, asr fp │ │ │ │ - addeq fp, r6, r4, lsr #23 │ │ │ │ - addseq r1, lr, ip, lsl #25 │ │ │ │ - addeq fp, r6, r8, lsr fp │ │ │ │ - addeq fp, r6, r0, lsr #23 │ │ │ │ - addseq r1, lr, r8, ror #24 │ │ │ │ - addeq fp, r6, r4, lsl fp │ │ │ │ - addeq fp, r6, r0, asr #22 │ │ │ │ - addseq r1, lr, r4, asr #24 │ │ │ │ + addseq r1, lr, r0, lsr #25 │ │ │ │ + addeq fp, r6, ip, asr #22 │ │ │ │ + umulleq fp, r6, r4, fp │ │ │ │ + addseq r1, lr, ip, ror ip │ │ │ │ + addeq fp, r6, r8, lsr #22 │ │ │ │ + umulleq fp, r6, r0, fp │ │ │ │ + addseq r1, lr, r8, asr ip │ │ │ │ + addeq fp, r6, r4, lsl #22 │ │ │ │ + addeq fp, r6, r0, lsr fp │ │ │ │ + addseq r1, lr, r4, lsr ip │ │ │ │ + addeq fp, r6, r0, ror #21 │ │ │ │ strdeq fp, [r6], r0 │ │ │ │ - addeq fp, r6, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r4, [r2, #164] @ 0xa4 │ │ │ │ @@ -231188,15 +231188,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 35edcc │ │ │ │ ldr r2, [pc, #284] @ 35edf0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl a89cc8 │ │ │ │ + bl a89cc0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ ldrb r1, [r4, #109] @ 0x6d │ │ │ │ ldrb r3, [r4, #103] @ 0x67 │ │ │ │ ldrb r2, [r4, #102] @ 0x66 │ │ │ │ tst r1, #1 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, #1 │ │ │ │ @@ -231225,29 +231225,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 35ece8 │ │ │ │ ldr r0, [pc, #128] @ 35edf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ b 35edb0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 35ed40 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ moveq r3, #14 │ │ │ │ strbeq r3, [r4, #216] @ 0xd8 │ │ │ │ b 35ed40 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 35ed40 │ │ │ │ ldr r0, [pc, #76] @ 35edf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -231257,19 +231257,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 35ee08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - addeq fp, r6, r8, lsl sl │ │ │ │ - addeq fp, r6, r0, lsr #19 │ │ │ │ - addseq r1, lr, r0, asr #20 │ │ │ │ - addeq fp, r6, r8, ror #17 │ │ │ │ - addeq fp, r6, r0, asr r9 │ │ │ │ + addeq fp, r6, r8, lsl #20 │ │ │ │ + umulleq fp, r6, r0, r9 │ │ │ │ + addseq r1, lr, r0, lsr sl │ │ │ │ + ldrdeq fp, [r6], r8 │ │ │ │ + addeq fp, r6, r0, asr #18 │ │ │ │ muleq r0, lr, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -231420,15 +231420,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ str r7, [sp, #8] │ │ │ │ beq 35eec8 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #120 @ 0x78 │ │ │ │ str r7, [r6, #152] @ 0x98 │ │ │ │ - bl a89060 │ │ │ │ + bl a89058 │ │ │ │ b 35eec8 │ │ │ │ and r8, r8, #31 │ │ │ │ tst r7, #16 │ │ │ │ ldrb r2, [r6, #104] @ 0x68 │ │ │ │ strb r8, [r6, #104] @ 0x68 │ │ │ │ bne 35eec8 │ │ │ │ ldr r3, [r6, #240] @ 0xf0 │ │ │ │ @@ -231438,15 +231438,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 35eec8 │ │ │ │ mov r0, r6 │ │ │ │ bl 35de78 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r6, #244] @ 0xf4 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [pc, #756] @ 35f3c8 │ │ │ │ ldr r3, [pc, #724] @ 35f3ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -231455,24 +231455,24 @@ │ │ │ │ ldr r3, [r6, #232] @ 0xe8 │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr r3, [r6, #236] @ 0xec │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, r3 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b8e690 │ │ │ │ + b b8e688 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ bic r3, r3, #17 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #184 @ 0xb8 │ │ │ │ str r3, [r6, #224] @ 0xe0 │ │ │ │ - bl b73cbc │ │ │ │ + bl b73cb4 │ │ │ │ b 35efbc │ │ │ │ ldrsb r3, [r6, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt 35f294 │ │ │ │ ldrb r3, [r6, #108] @ 0x6c │ │ │ │ strb r8, [r6, #99] @ 0x63 │ │ │ │ tst r3, #1 │ │ │ │ @@ -231518,22 +231518,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 35f3dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35ee94 │ │ │ │ cmp r4, #0 │ │ │ │ bne 35ef60 │ │ │ │ tst r3, #15 │ │ │ │ beq 35eec8 │ │ │ │ b 35ef70 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ @@ -231551,15 +231551,15 @@ │ │ │ │ b 35f010 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, r6, #200 @ 0xc8 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ str r2, [r6, #112] @ 0x70 │ │ │ │ - bl b73cbc │ │ │ │ + bl b73cb4 │ │ │ │ b 35efc4 │ │ │ │ ldrh r2, [r6, #96] @ 0x60 │ │ │ │ eor r3, r2, r7 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ ldr r2, [pc, #308] @ 35f3e0 │ │ │ │ strh r3, [r6, #96] @ 0x60 │ │ │ │ @@ -231588,68 +231588,68 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 35f2cc │ │ │ │ b 35ef94 │ │ │ │ add r4, r6, #200 @ 0xc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b74248 │ │ │ │ + bl b74240 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35f378 │ │ │ │ ldrb r1, [r6, #99] @ 0x63 │ │ │ │ mov r0, r4 │ │ │ │ - bl b73d24 │ │ │ │ + bl b73d1c │ │ │ │ b 35f154 │ │ │ │ ldr r0, [r6, #244] @ 0xf4 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ cmp r4, #0 │ │ │ │ str r8, [r6, #240] @ 0xf0 │ │ │ │ beq 35ef70 │ │ │ │ b 35ef5c │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r6, #216] @ 0xd8 │ │ │ │ b 35f010 │ │ │ │ ldr r0, [pc, #128] @ 35f3e8 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35ee94 │ │ │ │ mov r0, r4 │ │ │ │ - bl b73ea0 │ │ │ │ + bl b73e98 │ │ │ │ b 35f32c │ │ │ │ ldr r3, [pc, #96] @ 35f3ec │ │ │ │ ldr r1, [pc, #96] @ 35f3f0 │ │ │ │ ldr r0, [pc, #96] @ 35f3f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 35f3f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ smlabteq sl, r8, pc, r9 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabbeq sl, ip, pc, r9 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r1, lr, ip, asr r9 │ │ │ │ + addseq r1, lr, ip, asr #18 │ │ │ │ tsteq sl, ip, lsr #30 │ │ │ │ smlabbeq sl, r4, lr, r9 │ │ │ │ smlatteq sl, r4, sp, r9 │ │ │ │ tsteq sl, r8, lsr #26 │ │ │ │ tsteq sl, r8, ror ip │ │ │ │ andeq r2, r0, r8, asr #24 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq fp, r6, r0, asr #11 │ │ │ │ + @ instruction: 0x0086b5b0 │ │ │ │ tsteq sl, ip, asr #22 │ │ │ │ tsteq sl, r4, lsl #22 │ │ │ │ - @ instruction: 0x0086b4b0 │ │ │ │ - addseq r1, lr, r8, lsl #9 │ │ │ │ - addeq fp, r6, r0, lsr r3 │ │ │ │ - addeq fp, r6, ip, lsr #8 │ │ │ │ + addeq fp, r6, r0, lsr #9 │ │ │ │ + addseq r1, lr, r8, ror r4 │ │ │ │ + addeq fp, r6, r0, lsr #6 │ │ │ │ + addeq fp, r6, ip, lsl r4 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ cmp r2, #8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -231766,15 +231766,15 @@ │ │ │ │ strb r3, [r5, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ bl 35dd8c │ │ │ │ ldrb r3, [r5, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 35f49c │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ - bl a893a4 │ │ │ │ + bl a8939c │ │ │ │ b 35f49c │ │ │ │ ldr r3, [pc, #412] @ 35f794 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35f4b0 │ │ │ │ ldr r3, [pc, #396] @ 35f798 │ │ │ │ @@ -231790,22 +231790,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 35f7a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35f4b0 │ │ │ │ ldr r3, [r5, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge 35f69c │ │ │ │ ldrb r7, [r5, #106] @ 0x6a │ │ │ │ tst r7, #15 │ │ │ │ mov r8, r7 │ │ │ │ @@ -231819,15 +231819,15 @@ │ │ │ │ bl 35e1c4 │ │ │ │ b 35f678 │ │ │ │ ldrb r7, [r5, #96] @ 0x60 │ │ │ │ mov r8, r7 │ │ │ │ b 35f49c │ │ │ │ add r7, r5, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b74238 │ │ │ │ + bl b74230 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ movne r7, r8 │ │ │ │ beq 35f740 │ │ │ │ ldr r3, [r5, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 35f70c │ │ │ │ @@ -231837,31 +231837,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #224] @ 0xe0 │ │ │ │ b 35f5d0 │ │ │ │ ldr r0, [pc, #168] @ 35f7a4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 35f4b0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r5, #220] @ 0xdc │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldrd r2, [r5, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r9 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl b8e690 │ │ │ │ + bl b8e688 │ │ │ │ b 35f6e8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b73ea0 │ │ │ │ + bl b73e98 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 35f6d0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 35f7a8 │ │ │ │ ldr r1, [pc, #72] @ 35f7ac │ │ │ │ ldr r0, [pc, #72] @ 35f7b0 │ │ │ │ @@ -231870,50 +231870,50 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ ldrdeq r9, [sl, -r8] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatbeq sl, r0, r9, r9 │ │ │ │ - umullseq r1, lr, r3, r3 │ │ │ │ + addseq r1, lr, r3, lsl #7 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, r4, asr #18 │ │ │ │ andeq r5, r0, r4, asr #10 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq fp, r6, r4, ror #3 │ │ │ │ - addeq fp, r6, r0, lsl #3 │ │ │ │ - ldrheq r1, [lr], r4 │ │ │ │ - addeq sl, r6, ip, asr pc │ │ │ │ - addeq fp, r6, r8, asr r0 │ │ │ │ + ldrdeq fp, [r6], r4 │ │ │ │ + addeq fp, r6, r0, ror r1 │ │ │ │ + addseq r1, lr, r4, lsr #1 │ │ │ │ + addeq sl, r6, ip, asr #30 │ │ │ │ + addeq fp, r6, r8, asr #32 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #8] @ 35f7c8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ffa0 │ │ │ │ + b 92ff98 │ │ │ │ adceq ip, r8, r4, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 35f854 │ │ │ │ ldr r2, [pc, #112] @ 35f858 │ │ │ │ ldr r1, [pc, #112] @ 35f85c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #84] @ 35f860 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [pc, #68] @ 35f864 │ │ │ │ ldr r2, [pc, #68] @ 35f868 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -231921,17 +231921,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r1, lr, r4, lsr #1 │ │ │ │ - umulleq r5, r5, ip, r3 @ │ │ │ │ - addeq r4, r8, r8, ror #8 │ │ │ │ + umullseq r1, lr, r4, r0 │ │ │ │ + addeq r5, r5, ip, lsl #7 │ │ │ │ + addeq r4, r8, r8, asr r4 │ │ │ │ tsteq r6, r4, asr r5 │ │ │ │ adceq ip, r8, r4, lsl #11 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -231943,15 +231943,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #96] @ 35f8fc │ │ │ │ ldr r1, [pc, #96] @ 35f900 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #76] @ 35f904 │ │ │ │ ldr r2, [pc, #76] @ 35f908 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r1, [r1] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -231962,17 +231962,17 @@ │ │ │ │ orr r2, r2, r5, lsr ip │ │ │ │ lsr r3, r5, r3 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ - addseq r1, lr, ip │ │ │ │ - addeq fp, r6, ip, lsr r1 │ │ │ │ - addeq fp, r6, r4, asr r1 │ │ │ │ + @ instruction: 0x009e0ffc │ │ │ │ + addeq fp, r6, ip, lsr #2 │ │ │ │ + addeq fp, r6, r4, asr #2 │ │ │ │ tsteq sl, r4, asr #10 │ │ │ │ andeq r1, r0, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #136] @ 35f9ac │ │ │ │ @@ -231984,15 +231984,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 35f9b0 │ │ │ │ ldr r1, [pc, #116] @ 35f9b4 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #92] @ 35f9b8 │ │ │ │ ldr r2, [pc, #92] @ 35f9bc │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ @@ -232007,17 +232007,17 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov ip, #0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ - addseq r0, lr, ip, ror #30 │ │ │ │ - umulleq fp, r6, ip, r0 │ │ │ │ - strheq fp, [r6], r8 │ │ │ │ + addseq r0, lr, ip, asr pc │ │ │ │ + addeq fp, r6, ip, lsl #1 │ │ │ │ + addeq fp, r6, r8, lsr #1 │ │ │ │ smlatbeq sl, r0, r4, r9 │ │ │ │ andeq r1, r0, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 35fa54 │ │ │ │ @@ -232027,42 +232027,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 35fa58 │ │ │ │ ldr r1, [pc, #108] @ 35fa5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #88] @ 35fa60 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #28 │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 933ed4 │ │ │ │ + bl 933ecc │ │ │ │ ldr r2, [pc, #56] @ 35fa64 │ │ │ │ ldr r1, [pc, #56] @ 35fa68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 928414 │ │ │ │ - @ instruction: 0x009e0eb8 │ │ │ │ - strdeq sl, [r6], r0 │ │ │ │ - addeq fp, r6, r8 │ │ │ │ - addeq fp, lr, r8, lsr ip │ │ │ │ - addeq r5, r5, r8, ror #2 │ │ │ │ - addeq r4, r8, r4, lsr r2 │ │ │ │ + b 92840c │ │ │ │ + addseq r0, lr, r8, lsr #29 │ │ │ │ + addeq sl, r6, r0, ror #31 │ │ │ │ + strdeq sl, [r6], r8 │ │ │ │ + addeq fp, lr, r8, lsr #24 │ │ │ │ + addeq r5, r5, r8, asr r1 │ │ │ │ + addeq r4, r8, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #308] @ 35fbb8 │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -232071,28 +232071,28 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #268] @ 35fbc4 │ │ │ │ ldr r1, [pc, #268] @ 35fbc8 │ │ │ │ add ip, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9298b0 │ │ │ │ + bl 9298a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35fb0c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -232119,42 +232119,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r6 │ │ │ │ bl 381554 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r4, #868 @ 0x364 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 381454 │ │ │ │ - addseq r0, lr, ip, lsl #28 │ │ │ │ - addeq sl, r6, r4, asr #30 │ │ │ │ - addeq sl, r6, r0, ror #30 │ │ │ │ - ldrdeq r5, [r5], r8 │ │ │ │ - addeq r4, r8, r4, lsr #3 │ │ │ │ + @ instruction: 0x009e0dfc │ │ │ │ + addeq sl, r6, r4, lsr pc │ │ │ │ + addeq sl, r6, r0, asr pc │ │ │ │ + addeq r5, r5, r8, asr #1 │ │ │ │ + umulleq r4, r8, r4, r1 │ │ │ │ umlaleq ip, r8, r0, r2 │ │ │ │ - strdeq fp, [lr], r0 │ │ │ │ - ldrdeq r2, [r6], r0 │ │ │ │ - addeq r2, r6, r4, ror #19 │ │ │ │ + addeq fp, lr, r0, ror #21 │ │ │ │ + addeq r2, r6, r0, asr #19 │ │ │ │ + ldrdeq r2, [r6], r4 │ │ │ │ │ │ │ │ 0035fbdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #480] @ 35fdd4 │ │ │ │ @@ -232162,143 +232162,143 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [pc, #472] @ 35fdd8 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 929544 │ │ │ │ + bl 92953c │ │ │ │ ldr r2, [pc, #448] @ 35fddc │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #424] @ 35fde0 │ │ │ │ ldr r6, [pc, #424] @ 35fde4 │ │ │ │ add r8, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #392] @ 35fde8 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #376] @ 35fdec │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9279fc │ │ │ │ + bl 9279f4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #340] @ 35fdf0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #304] @ 35fdf4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 380100 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #2 │ │ │ │ - bl 929838 │ │ │ │ + bl 929830 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #232] @ 35fdf8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #228] @ 35fdfc │ │ │ │ ldr r6, [pc, #228] @ 35fe00 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9279fc │ │ │ │ + bl 9279f4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #184] @ 35fe04 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 381a0c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ bl 381194 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #0 │ │ │ │ bl 3815d8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq sl, r6, r8, lsl #28 │ │ │ │ - addseq r0, lr, r4, lsl #25 │ │ │ │ - @ instruction: 0x0086adb8 │ │ │ │ - addeq r4, r5, r8, asr pc │ │ │ │ - addeq r4, r8, r4, lsr #32 │ │ │ │ + strdeq sl, [r6], r8 │ │ │ │ + addseq r0, lr, r4, ror ip │ │ │ │ + addeq sl, r6, r8, lsr #27 │ │ │ │ + addeq r4, r5, r8, asr #30 │ │ │ │ + addeq r4, r8, r4, lsl r0 │ │ │ │ smlatbeq sl, r0, r1, r9 │ │ │ │ - umulleq sl, r6, r4, sp │ │ │ │ - addeq sl, r6, ip, lsl #24 │ │ │ │ - @ instruction: 0x009302f8 │ │ │ │ - addeq r2, r6, r0, lsl r8 │ │ │ │ - ldrdeq sp, [r6], r4 │ │ │ │ - addeq r2, r6, r4, lsr #16 │ │ │ │ + addeq sl, r6, r4, lsl #27 │ │ │ │ + strdeq sl, [r6], ip │ │ │ │ + addseq r0, r3, r8, ror #5 │ │ │ │ + addeq r2, r6, r0, lsl #16 │ │ │ │ + addeq sp, r6, r4, asr #11 │ │ │ │ + addeq r2, r6, r4, lsl r8 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ ldr r0, [pc, #4] @ 35fe14 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ umlaleq ip, r8, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #224] @ 35ff14 │ │ │ │ @@ -232309,18 +232309,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9298b0 │ │ │ │ + bl 9298a8 │ │ │ │ ldr r7, [pc, #172] @ 35ff20 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35fe9c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -232347,27 +232347,27 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #248 @ 0xf8 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 519198 │ │ │ │ - addseq r0, lr, r4, lsl #21 │ │ │ │ - addeq r4, r5, ip, asr #26 │ │ │ │ - addeq r3, r8, r4, lsl lr │ │ │ │ + addseq r0, lr, r4, ror sl │ │ │ │ + addeq r4, r5, ip, lsr sp │ │ │ │ + addeq r3, r8, r4, lsl #28 │ │ │ │ smlabbeq sl, ip, pc, r8 @ │ │ │ │ - addeq fp, lr, ip, ror r7 │ │ │ │ + addeq fp, lr, ip, ror #14 │ │ │ │ andeq r1, r0, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 360010 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -232376,25 +232376,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 360014 │ │ │ │ ldr r1, [pc, #188] @ 360018 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #168] @ 36001c │ │ │ │ ldr r1, [pc, #168] @ 360020 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #136] @ 360024 │ │ │ │ ldr r3, [pc, #136] @ 360028 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -232406,31 +232406,31 @@ │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ mov r1, #1792 @ 0x700 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #92] @ 360034 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r0, lr, r0, lsl #19 │ │ │ │ - addeq r4, r5, ip, lsr ip │ │ │ │ - addeq r3, r8, r4, lsl #26 │ │ │ │ - addeq r2, r6, ip, lsr #28 │ │ │ │ - addeq sl, r5, r0, asr r8 │ │ │ │ + addseq r0, lr, r0, ror r9 │ │ │ │ + addeq r4, r5, ip, lsr #24 │ │ │ │ + strdeq r3, [r8], r4 │ │ │ │ + addeq r2, r6, ip, lsl lr │ │ │ │ + addeq sl, r5, r0, asr #16 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ strdeq fp, [r8], ip @ │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r1, r2, r6, lsr fp │ │ │ │ tsteq r6, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -232443,23 +232443,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 930624 │ │ │ │ - bl 929a14 │ │ │ │ + bl 93061c │ │ │ │ + bl 929a0c │ │ │ │ ldr r0, [r4, #1860] @ 0x744 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c6fc │ │ │ │ - addseq r0, lr, ip, ror #16 │ │ │ │ - addeq r4, r5, r4, lsr fp │ │ │ │ - addeq r3, r8, r0, lsl #24 │ │ │ │ + b 92c6f4 │ │ │ │ + addseq r0, lr, ip, asr r8 │ │ │ │ + addeq r4, r5, r4, lsr #22 │ │ │ │ + strdeq r3, [r8], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #120] @ 360128 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -232467,52 +232467,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #104] @ 36012c │ │ │ │ ldr r1, [pc, #104] @ 360130 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #84] @ 360134 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 933ed4 │ │ │ │ + bl 933ecc │ │ │ │ ldr r2, [pc, #56] @ 360138 │ │ │ │ ldr r1, [pc, #56] @ 36013c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 928414 │ │ │ │ - addseq r0, lr, r4, lsl r8 │ │ │ │ + b 92840c │ │ │ │ + addseq r0, lr, r4, lsl #16 │ │ │ │ + addeq sl, r6, r0, asr #18 │ │ │ │ addeq sl, r6, r0, asr r9 │ │ │ │ - addeq sl, r6, r0, ror #18 │ │ │ │ - addeq fp, lr, r0, ror #10 │ │ │ │ - umulleq r4, r5, r4, sl │ │ │ │ - addeq r3, r8, r0, ror #22 │ │ │ │ + addeq fp, lr, r0, asr r5 │ │ │ │ + addeq r4, r5, r4, lsl #21 │ │ │ │ + addeq r3, r8, r0, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 36016c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ @ instruction: 0x00a8bdb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 360254 │ │ │ │ ldr r2, [pc, #204] @ 360258 │ │ │ │ @@ -232520,25 +232520,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #172] @ 360260 │ │ │ │ ldr r1, [pc, #172] @ 360264 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #140] @ 360268 │ │ │ │ ldr r2, [pc, #140] @ 36026c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 360270 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -232551,31 +232551,31 @@ │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r0, lr, ip, ror #14 │ │ │ │ - strdeq r4, [r5], ip │ │ │ │ - addeq r3, r8, r8, asr #21 │ │ │ │ - addeq r2, r6, ip, ror #23 │ │ │ │ - addeq sl, r5, r0, lsl r6 │ │ │ │ + addseq r0, lr, ip, asr r7 │ │ │ │ + addeq r4, r5, ip, ror #19 │ │ │ │ + @ instruction: 0x00883ab8 │ │ │ │ + ldrdeq r2, [r6], ip │ │ │ │ + addeq sl, r5, r0, lsl #12 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ adceq fp, r8, ip, lsl sp │ │ │ │ andeq r1, r3, r6, lsr fp │ │ │ │ strdeq r5, [r6, -r4] │ │ │ │ add r1, r1, #900 @ 0x384 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -232602,16 +232602,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - addseq r0, lr, r8, lsr #12 │ │ │ │ - addeq sl, r6, r4, ror #14 │ │ │ │ + addseq r0, lr, r8, lsl r6 │ │ │ │ + addeq sl, r6, r4, asr r7 │ │ │ │ ldr r3, [r0, #1912] @ 0x778 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -232634,19 +232634,19 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930624 │ │ │ │ - bl 929a14 │ │ │ │ + bl 93061c │ │ │ │ + bl 929a0c │ │ │ │ add r1, r4, #248 @ 0xf8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3d18 │ │ │ │ + bl 8e3d10 │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ bl 27d088 │ │ │ │ ldr r3, [r6, #1912] @ 0x778 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ bhi 36035c │ │ │ │ @@ -232654,35 +232654,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq r0, lr, r8, asr #11 │ │ │ │ - addeq r4, r5, r4, asr r8 │ │ │ │ - addeq r3, r8, r0, lsr #18 │ │ │ │ + @ instruction: 0x009e05b8 │ │ │ │ + addeq r4, r5, r4, asr #16 │ │ │ │ + addeq r3, r8, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #500] @ 3605e8 │ │ │ │ ldr r2, [pc, #500] @ 3605ec │ │ │ │ ldr r1, [pc, #500] @ 3605f0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr fp, [pc, #472] @ 3605f4 │ │ │ │ add fp, pc, fp │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq 3605c0 │ │ │ │ cmp r3, #4 │ │ │ │ moveq r0, #32 │ │ │ │ @@ -232699,15 +232699,15 @@ │ │ │ │ add r3, r5, #1744 @ 0x6d0 │ │ │ │ mov r6, r3 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 8dcb84 │ │ │ │ + bl 8dcb7c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 519198 │ │ │ │ ldr r3, [pc, #360] @ 3605fc │ │ │ │ add r8, r5, #1904 @ 0x770 │ │ │ │ @@ -232730,18 +232730,18 @@ │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ - bl 9298b0 │ │ │ │ + bl 9298a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3605d4 │ │ │ │ ldr r0, [pc, #248] @ 360608 │ │ │ │ add r6, r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -232758,21 +232758,21 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r3 │ │ │ │ add r0, r4, #248 @ 0xf8 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r9, r9, #8 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [r5, #1912] @ 0x778 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -232792,23 +232792,23 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 36043c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3602f8 │ │ │ │ bl 3602b8 │ │ │ │ - addseq r0, lr, r4, lsl #10 │ │ │ │ - addeq r2, r6, r0, lsr #19 │ │ │ │ - addeq sl, r5, r4, asr #7 │ │ │ │ + @ instruction: 0x009e04f4 │ │ │ │ + umulleq r2, r6, r0, r9 │ │ │ │ + @ instruction: 0x0085a3b4 │ │ │ │ smlatteq sl, r4, r9, r8 │ │ │ │ - strdeq sl, [r6], r8 │ │ │ │ - addseq r0, lr, r8, ror #8 │ │ │ │ - addeq r4, r5, ip, ror #13 │ │ │ │ - addeq r3, r8, ip, lsr #15 │ │ │ │ - addeq sl, r6, r0, asr r5 │ │ │ │ + addeq sl, r6, r8, ror #11 │ │ │ │ + addseq r0, lr, r8, asr r4 │ │ │ │ + ldrdeq r4, [r5], ip │ │ │ │ + umulleq r3, r8, ip, r7 │ │ │ │ + addeq sl, r6, r0, asr #10 │ │ │ │ andeq r1, r0, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 3606f8 │ │ │ │ ldr r2, [pc, #208] @ 3606fc │ │ │ │ @@ -232816,25 +232816,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #176] @ 360704 │ │ │ │ ldr r1, [pc, #176] @ 360708 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #144] @ 36070c │ │ │ │ ldr r3, [pc, #144] @ 360710 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 360714 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -232848,31 +232848,31 @@ │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r0, lr, ip, asr #5 │ │ │ │ - addeq r4, r5, ip, asr r5 │ │ │ │ - addeq r3, r8, r8, lsr #12 │ │ │ │ - addeq r2, r6, ip, asr #14 │ │ │ │ - addeq sl, r5, r0, ror r1 │ │ │ │ + @ instruction: 0x009e02bc │ │ │ │ + addeq r4, r5, ip, asr #10 │ │ │ │ + addeq r3, r8, r8, lsl r6 │ │ │ │ + addeq r2, r6, ip, lsr r7 │ │ │ │ + addeq sl, r5, r0, ror #2 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ adceq fp, r8, r0, lsl #17 │ │ │ │ tsteq r6, ip, ror r8 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r1, r4, r6, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -232887,23 +232887,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldrh r8, [r0, #110] @ 0x6e │ │ │ │ cmp r8, #3 │ │ │ │ beq 360820 │ │ │ │ cmp r8, #4 │ │ │ │ bne 360828 │ │ │ │ ldr fp, [pc, #148] @ 360838 │ │ │ │ ldr sl, [pc, #148] @ 36083c │ │ │ │ @@ -232914,22 +232914,22 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 92c41c │ │ │ │ + bl 92c414 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 933ed4 │ │ │ │ + bl 933ecc │ │ │ │ cmp r4, r8 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #416 @ 0x1a0 │ │ │ │ bne 3607c0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -232937,31 +232937,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, #2 │ │ │ │ b 36079c │ │ │ │ bl 3602b8 │ │ │ │ - addseq r0, lr, r0, asr #3 │ │ │ │ - addeq r2, r6, ip, asr r6 │ │ │ │ - addeq sl, r5, r0, lsl #1 │ │ │ │ + @ instruction: 0x009e01b0 │ │ │ │ + addeq r2, r6, ip, asr #12 │ │ │ │ + addeq sl, r5, r0, ror r0 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - addeq sl, r6, r0, asr #5 │ │ │ │ - addeq sl, lr, r8, lsl #29 │ │ │ │ + @ instruction: 0x0086a2b0 │ │ │ │ + addeq sl, lr, r8, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 360870 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq fp, r8, r8, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 360940 │ │ │ │ ldr r2, [pc, #180] @ 360944 │ │ │ │ @@ -232969,25 +232969,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #148] @ 36094c │ │ │ │ ldr r1, [pc, #148] @ 360950 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #116] @ 360954 │ │ │ │ ldr r1, [pc, #116] @ 360958 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #108] @ 36095c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ @@ -233005,20 +233005,20 @@ │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9281d0 │ │ │ │ - ldrsbeq r0, [lr], r4 │ │ │ │ - strdeq r4, [r5], r8 │ │ │ │ - addeq r3, r8, r4, asr #7 │ │ │ │ - strdeq sl, [r6], r8 │ │ │ │ - addeq sl, r6, r8, lsl r2 │ │ │ │ + b 9281c8 │ │ │ │ + addseq r0, lr, r4, asr #1 │ │ │ │ + addeq r4, r5, r8, ror #5 │ │ │ │ + @ instruction: 0x008833b4 │ │ │ │ + addeq sl, r6, r8, ror #3 │ │ │ │ + addeq sl, r6, r8, lsl #4 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, ip, lsr fp │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ tsteq r6, r4, asr #16 │ │ │ │ @@ -233041,15 +233041,15 @@ │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #416] @ 360b78 │ │ │ │ ldr r3, [pc, #416] @ 360b7c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -233069,15 +233069,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 360b60 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 87ae00 │ │ │ │ + b 87adf8 │ │ │ │ ldr r2, [pc, #316] @ 360b84 │ │ │ │ ldr r3, [pc, #288] @ 360b6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233098,15 +233098,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 360b60 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 87ad94 │ │ │ │ + b 87ad8c │ │ │ │ bl 27d3dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #184] @ 0xb8 │ │ │ │ b 360a0c │ │ │ │ ldr r3, [pc, #192] @ 360b8c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -233126,46 +233126,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 360b98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3609f0 │ │ │ │ ldr r0, [pc, #76] @ 360b9c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3609f0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009dffdc │ │ │ │ + addseq pc, sp, ip, asr #31 │ │ │ │ tsteq sl, r8, ror #8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq sl, r6, r0, lsl #2 │ │ │ │ - addeq sl, r6, r0, lsr #2 │ │ │ │ + strdeq sl, [r6], r0 │ │ │ │ + addeq sl, r6, r0, lsl r1 │ │ │ │ tsteq sl, r4, lsr #8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq sl, r8, r3, r8 │ │ │ │ @ instruction: 0x010a83b4 │ │ │ │ tsteq sl, r4, ror r3 │ │ │ │ ldrdeq r6, [r0], -r8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x00869fb0 │ │ │ │ - ldrdeq r9, [r6], r4 │ │ │ │ + addeq r9, r6, r0, lsr #31 │ │ │ │ + addeq r9, r6, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #508] @ 360db8 │ │ │ │ ldr r3, [pc, #508] @ 360dbc │ │ │ │ @@ -233182,21 +233182,21 @@ │ │ │ │ ldr r2, [pc, #476] @ 360dc8 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r8, [pc, #448] @ 360dcc │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl a895e0 │ │ │ │ + bl a895d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 360c68 │ │ │ │ ldr r2, [pc, #420] @ 360dd0 │ │ │ │ ldr r3, [pc, #396] @ 360dbc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -233211,52 +233211,52 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl a88e00 │ │ │ │ + bl a88df8 │ │ │ │ ldr r3, [pc, #340] @ 360dd4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 360d14 │ │ │ │ cmp r4, r6 │ │ │ │ movle r4, r6 │ │ │ │ ble 360c24 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r3, [pc, #300] @ 360dd8 │ │ │ │ ldr r2, [pc, #300] @ 360ddc │ │ │ │ ldr r1, [pc, #300] @ 360de0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ bic r4, r6, r6, asr #31 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 360c24 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87b154 │ │ │ │ + bl 87b14c │ │ │ │ ldr r3, [r5, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 360c24 │ │ │ │ ldr r2, [pc, #232] @ 360de4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #20 │ │ │ │ - bl a89cc8 │ │ │ │ + bl a89cc0 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ b 360c24 │ │ │ │ ldr r3, [pc, #204] @ 360de8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 360c90 │ │ │ │ @@ -233274,120 +233274,120 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 360df4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 360c90 │ │ │ │ ldr r0, [pc, #88] @ 360df8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 360c90 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r0, asr #4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq pc, sp, ip, lsl #27 │ │ │ │ - addeq r9, r6, r0, lsl #31 │ │ │ │ - addeq r9, r6, r8, ror #30 │ │ │ │ + addseq pc, sp, ip, ror sp @ │ │ │ │ + addeq r9, r6, r0, ror pc │ │ │ │ + addeq r9, r6, r8, asr pc │ │ │ │ strdeq r8, [sl, -r4] │ │ │ │ ldrdeq r8, [sl, -r0] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - @ instruction: 0x009dfcb8 │ │ │ │ - strdeq r9, [r6], r8 │ │ │ │ - addeq r9, r6, r4, lsl lr │ │ │ │ + addseq pc, sp, r8, lsr #25 │ │ │ │ + addeq r9, r6, r8, ror #27 │ │ │ │ + addeq r9, r6, r4, lsl #28 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r2, r0, r8, lsr #10 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - strdeq r9, [r6], r4 │ │ │ │ - addeq r9, r6, r8, lsr #28 │ │ │ │ + addeq r9, r6, r4, ror #27 │ │ │ │ + addeq r9, r6, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 360e60 │ │ │ │ ldr r2, [pc, #76] @ 360e64 │ │ │ │ ldr r1, [pc, #76] @ 360e68 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #92] @ 0x5c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq pc, sp, r0, asr fp @ │ │ │ │ - umulleq r9, r6, r0, ip │ │ │ │ - @ instruction: 0x00869cb0 │ │ │ │ + addseq pc, sp, r0, asr #22 │ │ │ │ + addeq r9, r6, r0, lsl #25 │ │ │ │ + addeq r9, r6, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 360eb8 │ │ │ │ ldr r2, [pc, #52] @ 360ebc │ │ │ │ ldr r1, [pc, #52] @ 360ec0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b a893a4 │ │ │ │ - addseq pc, sp, r0, ror #21 │ │ │ │ - addeq r9, r6, r0, asr #25 │ │ │ │ - ldrdeq r9, [r6], r8 │ │ │ │ + b a8939c │ │ │ │ + @ instruction: 0x009dfad0 │ │ │ │ + @ instruction: 0x00869cb0 │ │ │ │ + addeq r9, r6, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 360f0c │ │ │ │ ldr r2, [pc, #48] @ 360f10 │ │ │ │ ldr r1, [pc, #48] @ 360f14 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 87b000 │ │ │ │ - addseq pc, sp, r8, lsl #21 │ │ │ │ - addeq r9, r6, r8, asr #23 │ │ │ │ - addeq r9, r6, r8, ror #23 │ │ │ │ + b 87aff8 │ │ │ │ + addseq pc, sp, r8, ror sl @ │ │ │ │ + @ instruction: 0x00869bb8 │ │ │ │ + ldrdeq r9, [r6], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 360f88 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #84] @ 360f8c │ │ │ │ @@ -233397,60 +233397,60 @@ │ │ │ │ mov r4, #0 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r4 │ │ │ │ - bl 87b154 │ │ │ │ + bl 87b14c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq pc, sp, r0, lsr sl @ │ │ │ │ - addeq r9, r6, r4, lsl #23 │ │ │ │ - addeq r9, r6, ip, ror #22 │ │ │ │ + addseq pc, sp, r0, lsr #20 │ │ │ │ + addeq r9, r6, r4, ror fp │ │ │ │ + addeq r9, r6, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 361008 │ │ │ │ ldr r2, [pc, #92] @ 36100c │ │ │ │ ldr r1, [pc, #92] @ 361010 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 360ffc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27d3dc │ │ │ │ - @ instruction: 0x009df9b8 │ │ │ │ - umulleq r9, r6, r8, fp │ │ │ │ - @ instruction: 0x00869bb0 │ │ │ │ + addseq pc, sp, r8, lsr #19 │ │ │ │ + addeq r9, r6, r8, lsl #23 │ │ │ │ + addeq r9, r6, r0, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #324] @ 361170 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -233466,15 +233466,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #264] @ 361184 │ │ │ │ ldr r3, [pc, #264] @ 361188 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -233489,15 +233489,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 36116c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 87aec4 │ │ │ │ + b 87aebc │ │ │ │ ldr r3, [pc, #184] @ 361190 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 361094 │ │ │ │ ldr r3, [pc, #168] @ 361194 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -233513,44 +233513,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 36119c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 361094 │ │ │ │ ldr r0, [pc, #68] @ 3611a0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 361094 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq pc, sp, ip, lsr r9 @ │ │ │ │ + addseq pc, sp, ip, lsr #18 │ │ │ │ @ instruction: 0x010a7dbc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r9, r6, ip, ror sl │ │ │ │ - addeq r9, r6, r4, asr sl │ │ │ │ + addeq r9, r6, ip, ror #20 │ │ │ │ + addeq r9, r6, r4, asr #20 │ │ │ │ smlabbeq sl, r0, sp, r7 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, r0, ror #26 │ │ │ │ andeq r3, r0, r8, ror #9 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x00869abc │ │ │ │ - ldrdeq r9, [r6], ip │ │ │ │ + addeq r9, r6, ip, lsr #21 │ │ │ │ + addeq r9, r6, ip, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 36129c │ │ │ │ ldr r2, [pc, #224] @ 3612a0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -233559,67 +233559,67 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #184] @ 3612a8 │ │ │ │ ldr r1, [pc, #184] @ 3612ac │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r2, [pc, #136] @ 3612b0 │ │ │ │ ldr r1, [pc, #136] @ 3612b4 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 361288 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 361268 │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b ad9730 │ │ │ │ + b ad9728 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add r0, r8, #152 @ 0x98 │ │ │ │ - bl a89920 │ │ │ │ + bl a89918 │ │ │ │ b 361248 │ │ │ │ - addseq pc, sp, ip, lsr #15 │ │ │ │ - addeq r9, r6, r4, lsl #19 │ │ │ │ - umulleq r9, r6, ip, r9 │ │ │ │ - addeq r3, r5, r4, lsr #19 │ │ │ │ - addeq r2, r8, r0, ror sl │ │ │ │ - addeq r9, r6, r8, lsl #17 │ │ │ │ - addeq r9, r6, r8, lsr #17 │ │ │ │ + umullseq pc, sp, ip, r7 @ │ │ │ │ + addeq r9, r6, r4, ror r9 │ │ │ │ + addeq r9, r6, ip, lsl #19 │ │ │ │ + umulleq r3, r5, r4, r9 │ │ │ │ + addeq r2, r8, r0, ror #20 │ │ │ │ + addeq r9, r6, r8, ror r8 │ │ │ │ + umulleq r9, r6, r8, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #324] @ 361414 │ │ │ │ ldr r7, [pc, #324] @ 361418 │ │ │ │ ldr r6, [pc, #324] @ 36141c │ │ │ │ @@ -233630,21 +233630,21 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ - bl 930624 │ │ │ │ - bl 930b28 │ │ │ │ + bl 93061c │ │ │ │ + bl 930b20 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldrb r2, [r0, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 36138c │ │ │ │ ldr r1, [pc, #240] @ 361420 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -233653,15 +233653,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 361428 │ │ │ │ mov r3, #0 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl a89b2c │ │ │ │ + bl a89b24 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3613d4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -233679,37 +233679,37 @@ │ │ │ │ ldr r1, [pc, #136] @ 361438 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl a89b2c │ │ │ │ + bl a89b24 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36136c │ │ │ │ bl 27d3dc │ │ │ │ ldr r2, [pc, #92] @ 36143c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl a89cc8 │ │ │ │ + bl a89cc0 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - umullseq pc, sp, r4, r6 @ │ │ │ │ - ldrdeq r9, [r6], r4 │ │ │ │ - strdeq r9, [r6], r4 │ │ │ │ + addseq pc, sp, r4, lsl #13 │ │ │ │ + addeq r9, r6, r4, asr #15 │ │ │ │ + addeq r9, r6, r4, ror #15 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @@ -233728,45 +233728,45 @@ │ │ │ │ add r3, r9, #44 @ 0x2c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr fp, [pc, #368] @ 361604 │ │ │ │ ldr r1, [pc, #368] @ 361608 │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ add r0, r9, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add ip, r9, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r8, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3614f8 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3615b8 │ │ │ │ add r5, r7, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl a895e0 │ │ │ │ + bl a895d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 361598 │ │ │ │ ldrb r2, [r4, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 361560 │ │ │ │ ldr r1, [pc, #236] @ 36160c │ │ │ │ mov r2, #1 │ │ │ │ @@ -233777,33 +233777,33 @@ │ │ │ │ ldr r1, [pc, #220] @ 361614 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl a89b2c │ │ │ │ + bl a89b24 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 87ad94 │ │ │ │ + b 87ad8c │ │ │ │ ldr ip, [pc, #176] @ 361618 │ │ │ │ ldr r3, [pc, #176] @ 36161c │ │ │ │ ldr r1, [pc, #176] @ 361620 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [pc, #168] @ 361624 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl a89b2c │ │ │ │ + bl a89b24 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -233811,36 +233811,36 @@ │ │ │ │ ldr ip, [pc, #104] @ 361628 │ │ │ │ add r3, r9, #120 @ 0x78 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq pc, sp, ip, lsl #10 │ │ │ │ - addeq r9, r6, ip, asr #12 │ │ │ │ - addeq r9, r6, r4, ror r6 │ │ │ │ - addeq r9, r6, r0, asr #13 │ │ │ │ - ldrdeq r9, [r6], r8 │ │ │ │ + @ instruction: 0x009df4fc │ │ │ │ + addeq r9, r6, ip, lsr r6 │ │ │ │ + addeq r9, r6, r4, ror #12 │ │ │ │ + @ instruction: 0x008696b0 │ │ │ │ + addeq r9, r6, r8, asr #13 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - addeq r9, r6, r8, lsr #13 │ │ │ │ + umulleq r9, r6, r8, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #292] @ 361768 │ │ │ │ ldr r2, [pc, #292] @ 36176c │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -233849,33 +233849,33 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r8, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl a895e0 │ │ │ │ + bl a895d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 361704 │ │ │ │ cmp r4, #0 │ │ │ │ beq 361724 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r2, [pc, #212] @ 361774 │ │ │ │ ldr r1, [pc, #212] @ 361778 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #0 │ │ │ │ bne 3616d0 │ │ │ │ ldr r3, [pc, #172] @ 36177c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -233886,15 +233886,15 @@ │ │ │ │ ldr r2, [pc, #156] @ 361788 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl a89b2c │ │ │ │ + bl a89b24 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -233903,41 +233903,41 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl a89b2c │ │ │ │ + bl a89b24 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq pc, sp, r4, lsr #6 │ │ │ │ + addseq pc, sp, r4, lsl r3 @ │ │ │ │ + addeq r9, r6, ip, ror #9 │ │ │ │ + addeq r9, r6, r4, lsl #10 │ │ │ │ strdeq r9, [r6], ip │ │ │ │ - addeq r9, r6, r4, lsl r5 │ │ │ │ - addeq r9, r6, ip, lsl #8 │ │ │ │ - addeq r9, r6, ip, lsr #8 │ │ │ │ + addeq r9, r6, ip, lsl r4 │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ ldr r0, [r0, #976] @ 0x3d0 │ │ │ │ cmp r0, #7 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3617b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq sl, r8, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ @@ -233955,17 +233955,17 @@ │ │ │ │ bne 361868 │ │ │ │ bic r1, r1, #7 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r0, #988] @ 0x3dc │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 361884 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl a893a4 │ │ │ │ + bl a8939c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -234010,15 +234010,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 361994 │ │ │ │ ldr r3, [pc, #220] @ 3619e4 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ @@ -234029,28 +234029,28 @@ │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r3, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldr r3, [pc, #160] @ 3619e8 │ │ │ │ ldr r2, [pc, #160] @ 3619ec │ │ │ │ ldr r1, [pc, #160] @ 3619f0 │ │ │ │ mov ip, #0 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ stmib sp, {r4, ip} │ │ │ │ str ip, [sp] │ │ │ │ - bl a89b2c │ │ │ │ + bl a89b24 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234059,64 +234059,64 @@ │ │ │ │ ldr r1, [pc, #88] @ 3619f8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r9, r6, ip, lsr #8 │ │ │ │ - addseq pc, sp, r0, lsr #2 │ │ │ │ - addeq r9, r6, r0, lsl #8 │ │ │ │ + addeq r9, r6, ip, lsl r4 │ │ │ │ + addseq pc, sp, r0, lsl r1 @ │ │ │ │ + strdeq r9, [r6], r0 │ │ │ │ adceq sl, r8, r0, lsl #14 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - umulleq r9, r6, r0, r3 │ │ │ │ - addeq r9, r6, r0, ror r3 │ │ │ │ + addeq r9, r6, r0, lsl #7 │ │ │ │ + addeq r9, r6, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 361a70 │ │ │ │ ldr r2, [pc, #92] @ 361a74 │ │ │ │ ldr r1, [pc, #92] @ 361a78 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #60] @ 361a7c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #48] @ 361a80 │ │ │ │ ldr r1, [pc, #48] @ 361a84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9281d0 │ │ │ │ - @ instruction: 0x009defdc │ │ │ │ - addeq r3, r5, r0, ror r1 │ │ │ │ - addeq r2, r8, r4, lsr r2 │ │ │ │ + b 9281c8 │ │ │ │ + addseq lr, sp, ip, asr #31 │ │ │ │ + addeq r3, r5, r0, ror #2 │ │ │ │ + addeq r2, r8, r4, lsr #4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ tsteq r6, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -234126,58 +234126,58 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r8, [pc, #100] @ 361b30 │ │ │ │ ldr r7, [pc, #100] @ 361b34 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r5, #960 @ 0x3c0 │ │ │ │ bl 381454 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r5, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 381554 │ │ │ │ - addseq lr, sp, ip, asr #30 │ │ │ │ - addeq r9, r6, r8, lsr #4 │ │ │ │ - addeq r9, r6, r8, asr #4 │ │ │ │ - addeq r0, r6, ip, asr sl │ │ │ │ - addeq r0, r6, r0, ror sl │ │ │ │ + addseq lr, sp, ip, lsr pc │ │ │ │ + addeq r9, r6, r8, lsl r2 │ │ │ │ + addeq r9, r6, r8, lsr r2 │ │ │ │ + addeq r0, r6, ip, asr #20 │ │ │ │ + addeq r0, r6, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 361bbc │ │ │ │ ldr r2, [pc, #108] @ 361bc0 │ │ │ │ ldr r1, [pc, #108] @ 361bc4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ sub r1, r2, #8 │ │ │ │ bic r3, r3, #7 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ orr r3, r3, r1, lsl #1 │ │ │ │ @@ -234189,17 +234189,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umullseq lr, sp, ip, lr │ │ │ │ - addeq r9, r6, ip, ror r1 │ │ │ │ - umulleq r9, r6, ip, r1 │ │ │ │ + addseq lr, sp, ip, lsl #29 │ │ │ │ + addeq r9, r6, ip, ror #2 │ │ │ │ + addeq r9, r6, ip, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #412] @ 361d80 │ │ │ │ ldr r1, [pc, #412] @ 361d84 │ │ │ │ @@ -234238,15 +234238,15 @@ │ │ │ │ orrne r1, r1, #1 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r4, #988] @ 0x3dc │ │ │ │ bne 361cf4 │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 361cfc │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r2, [pc, #256] @ 361d8c │ │ │ │ ldr r3, [pc, #244] @ 361d84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -234284,39 +234284,39 @@ │ │ │ │ bne 361d60 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ b 361c50 │ │ │ │ add r1, sp, #3 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl a88e1c │ │ │ │ + bl a88e14 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r5, [r4, #984] @ 0x3d8 │ │ │ │ b 361c50 │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ str r5, [r4, #992] @ 0x3e0 │ │ │ │ b 361c50 │ │ │ │ ldr r1, [pc, #44] @ 361d94 │ │ │ │ ldr r0, [pc, #44] @ 361d98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 361d20 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r8, lsl r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatteq sl, r8, r1, r7 │ │ │ │ tsteq sl, r0, ror r1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq lr, sp, ip, lsl #25 │ │ │ │ - addeq r9, r6, ip │ │ │ │ + addseq lr, sp, ip, ror ip │ │ │ │ + strdeq r8, [r6], ip │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi 361e00 │ │ │ │ ldr ip, [r0, #972] @ 0x3cc │ │ │ │ ldrb r1, [r1] │ │ │ │ add r3, r0, ip │ │ │ │ strb r1, [r3, #964] @ 0x3c4 │ │ │ │ @@ -234333,63 +234333,63 @@ │ │ │ │ orr r3, r3, #21 │ │ │ │ lsr r1, r1, #4 │ │ │ │ str ip, [r0, #972] @ 0x3cc │ │ │ │ str r2, [r0, #976] @ 0x3d0 │ │ │ │ str r3, [r0, #988] @ 0x3dc │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldr r0, [pc, #4] @ 361e0c │ │ │ │ add r0, pc, r0 │ │ │ │ b 27d5a4 │ │ │ │ - umulleq r8, r6, r0, pc @ │ │ │ │ + addeq r8, r6, r0, lsl #31 │ │ │ │ ldr r0, [r0, #956] @ 0x3bc │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 361e30 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq sl, r8, r4, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 361eb4 │ │ │ │ ldr r2, [pc, #104] @ 361eb8 │ │ │ │ ldr r1, [pc, #104] @ 361ebc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #76] @ 361ec0 │ │ │ │ ldr r1, [pc, #76] @ 361ec4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #56] @ 361ec8 │ │ │ │ ldr r1, [pc, #56] @ 361ecc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9281d0 │ │ │ │ - @ instruction: 0x009debf4 │ │ │ │ - addeq r2, r5, ip, lsr sp │ │ │ │ - addeq r1, r8, r4, lsl #28 │ │ │ │ + b 9281c8 │ │ │ │ + addseq lr, sp, r4, ror #23 │ │ │ │ + addeq r2, r5, ip, lsr #26 │ │ │ │ + strdeq r1, [r8], r4 │ │ │ │ andeq r0, r0, r0, asr #7 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ adceq sl, r8, ip, lsl #4 │ │ │ │ tsteq r6, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -234402,46 +234402,46 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #104] @ 361f84 │ │ │ │ mov r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ str r5, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #28 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldr r2, [pc, #56] @ 361f88 │ │ │ │ ldr r1, [pc, #56] @ 361f8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381554 │ │ │ │ - addseq lr, sp, r0, ror #22 │ │ │ │ - ldrdeq r8, [r6], ip │ │ │ │ - addeq r8, r6, ip, lsr #29 │ │ │ │ + addseq lr, sp, r0, asr fp │ │ │ │ + addeq r8, r6, ip, asr #29 │ │ │ │ + umulleq r8, r6, ip, lr │ │ │ │ adceq sl, r8, ip, ror r1 │ │ │ │ - ldrdeq r0, [r6], r8 │ │ │ │ - addeq r0, r6, ip, ror #11 │ │ │ │ + addeq r0, r6, r8, asr #11 │ │ │ │ + ldrdeq r0, [r6], ip │ │ │ │ ldr r3, [r0, #956] @ 0x3bc │ │ │ │ tst r3, #1 │ │ │ │ bne 361fc4 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r0, #956] @ 0x3bc │ │ │ │ ldrb r3, [r1] │ │ │ │ str r3, [r0, #952] @ 0x3b8 │ │ │ │ @@ -234460,17 +234460,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 362000 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq lr, sp, r8, ror #20 │ │ │ │ - strdeq r8, [r6], r8 @ │ │ │ │ - addeq r8, r6, ip, lsl #28 │ │ │ │ + addseq lr, sp, r8, asr sl │ │ │ │ + addeq r8, r6, r8, ror #27 │ │ │ │ + strdeq r8, [r6], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ strb ip, [sp, #3] │ │ │ │ @@ -234511,28 +234511,28 @@ │ │ │ │ ldr r1, [lr, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #1024 @ 0x400 │ │ │ │ beq 362064 │ │ │ │ ldr r0, [pc, #56] @ 3620f8 │ │ │ │ bic r2, r2, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 362064 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #3 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a88e1c │ │ │ │ + bl a88e14 │ │ │ │ b 362064 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabteq sl, r8, sp, r6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x010a6db0 │ │ │ │ @ instruction: 0x010a6d90 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq r8, r6, r8, asr #26 │ │ │ │ + addeq r8, r6, r8, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ lsr ip, r2, #2 │ │ │ │ orr ip, ip, r3, lsl #30 │ │ │ │ ldr r4, [pc, #156] @ 3621b8 │ │ │ │ @@ -234570,95 +234570,95 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #20] @ 3621c0 │ │ │ │ bic r2, r2, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 362150 │ │ │ │ ldrdeq r6, [sl, -r8] │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - umulleq r8, r6, r4, ip │ │ │ │ + addeq r8, r6, r4, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 362230 │ │ │ │ ldr r2, [pc, #84] @ 362234 │ │ │ │ ldr r1, [pc, #84] @ 362238 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #2 │ │ │ │ add r0, r0, #960 @ 0x3c0 │ │ │ │ strd r2, [r0, #-8] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq lr, sp, r8, ror #16 │ │ │ │ - addeq r8, r6, r4, asr #23 │ │ │ │ - addeq r8, r6, r0, ror #23 │ │ │ │ + addseq lr, sp, r8, asr r8 │ │ │ │ + @ instruction: 0x00868bb4 │ │ │ │ + ldrdeq r8, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 3622cc │ │ │ │ ldr r2, [pc, #120] @ 3622d0 │ │ │ │ ldr r1, [pc, #120] @ 3622d4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #88] @ 3622d8 │ │ │ │ ldr r2, [pc, #88] @ 3622dc │ │ │ │ ldr r1, [pc, #88] @ 3622e0 │ │ │ │ mov lr, #0 │ │ │ │ mov r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ mov ip, r0 │ │ │ │ stmib sp, {ip, lr} │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a89b2c │ │ │ │ + bl a89b24 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009de7f0 │ │ │ │ - addeq r8, r6, r8, asr #22 │ │ │ │ - addeq r8, r6, r4, ror #22 │ │ │ │ + addseq lr, sp, r0, ror #15 │ │ │ │ + addeq r8, r6, r8, lsr fp │ │ │ │ + addeq r8, r6, r4, asr fp │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 3622f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r9, r8, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #496] @ 362500 │ │ │ │ ldr r3, [pc, #496] @ 362504 │ │ │ │ @@ -234686,36 +234686,36 @@ │ │ │ │ moveq sl, #78 @ 0x4e │ │ │ │ mov r3, #0 │ │ │ │ tst r4, #4 │ │ │ │ add r1, pc, #384 @ 0x180 │ │ │ │ ldrd r0, [r1] │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ and r4, r4, #3 │ │ │ │ add r9, r4, #5 │ │ │ │ add r4, r4, #6 │ │ │ │ add r4, r4, r8 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #356] @ 362510 │ │ │ │ mov r3, r1 │ │ │ │ mov ip, r0 │ │ │ │ smull r0, r1, r4, ip │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ add r4, r5, #1024 @ 0x400 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a89060 │ │ │ │ + bl a89058 │ │ │ │ ldr r3, [pc, #308] @ 362514 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 36242c │ │ │ │ ldr r2, [pc, #292] @ 362518 │ │ │ │ ldr r3, [pc, #268] @ 362504 │ │ │ │ @@ -234755,53 +234755,53 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r8, [sp, #16] │ │ │ │ strd r2, [sp, #24] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stmib sp, {r6, sl} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 362528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3623ec │ │ │ │ ldr r0, [pc, #88] @ 36252c │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3623ec │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ cmneq lr, r0, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlatteq sl, ip, sl, r6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrdeq r6, [sl, -r4] │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ blcc fea14d18 <__bss_end__@@Base+0xfd4f6e00> │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, r8, lsl #20 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r8, r6, r8, asr #19 │ │ │ │ - addeq r8, r6, r0, lsr #20 │ │ │ │ + @ instruction: 0x008689b8 │ │ │ │ + addeq r8, r6, r0, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #320] @ 362688 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #316] @ 36268c │ │ │ │ @@ -234866,39 +234866,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3626ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3625f0 │ │ │ │ ldr r0, [pc, #52] @ 3626b0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3625f0 │ │ │ │ @ instruction: 0x010a68b0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq lr, sp, ip, lsl r5 │ │ │ │ + addseq lr, sp, ip, lsl #10 │ │ │ │ @ instruction: 0x010a6898 │ │ │ │ tsteq sl, r8, ror #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r4, r0, r4, asr #11 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r8, r6, r0, lsl #18 │ │ │ │ - addeq r8, r6, r4, lsr r9 │ │ │ │ + strdeq r8, [r6], r0 │ │ │ │ + addeq r8, r6, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r0, #984] @ 0x3d8 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ mov r5, r0 │ │ │ │ @@ -234924,15 +234924,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [r5, #1060] @ 0x424 │ │ │ │ beq 362794 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r3, [pc, #492] @ 362930 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 362830 │ │ │ │ ldr r2, [pc, #476] @ 362934 │ │ │ │ ldr r3, [pc, #460] @ 362928 │ │ │ │ @@ -234948,15 +234948,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, r4 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r3, [pc, #396] @ 362930 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 362750 │ │ │ │ ldr r3, [pc, #384] @ 362938 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -234977,22 +234977,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 362944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 362750 │ │ │ │ ldr r3, [pc, #272] @ 362948 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 362750 │ │ │ │ ldr r3, [pc, #240] @ 36293c │ │ │ │ @@ -235009,22 +235009,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 36294c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 362750 │ │ │ │ ldr r2, [pc, #152] @ 362950 │ │ │ │ ldr r3, [pc, #108] @ 362928 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -235032,15 +235032,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 362920 │ │ │ │ ldr r0, [pc, #120] @ 362954 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r2, [pc, #100] @ 362958 │ │ │ │ ldr r3, [pc, #48] @ 362928 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235055,62 +235055,62 @@ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrdeq r6, [sl, -r4] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq sl, r4, r6, r6 │ │ │ │ andeq r1, r0, ip, lsl r5 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r8, r6, r8, asr #16 │ │ │ │ + addeq r8, r6, r8, lsr r8 │ │ │ │ andeq r5, r0, ip, lsl lr │ │ │ │ - addeq r8, r6, r8, asr #14 │ │ │ │ + addeq r8, r6, r8, lsr r7 │ │ │ │ tsteq sl, r4, asr #10 │ │ │ │ - addeq r8, r6, r8, asr r7 │ │ │ │ + addeq r8, r6, r8, asr #14 │ │ │ │ tsteq sl, r8, lsl #10 │ │ │ │ - addeq r8, r6, ip, lsl #15 │ │ │ │ + addeq r8, r6, ip, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3629f8 │ │ │ │ ldr r2, [pc, #128] @ 3629fc │ │ │ │ ldr r1, [pc, #128] @ 362a00 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #100] @ 362a04 │ │ │ │ ldr r1, [pc, #100] @ 362a08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r1, [pc, #80] @ 362a0c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [pc, #64] @ 362a10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq lr, sp, r4, lsr #2 │ │ │ │ - addeq r2, r5, ip, lsl #4 │ │ │ │ - ldrdeq r1, [r8], r8 │ │ │ │ + addseq lr, sp, r4, lsl r1 │ │ │ │ + strdeq r2, [r5], ip │ │ │ │ + addeq r1, r8, r8, asr #5 │ │ │ │ andeq r0, r0, r8, lsl #15 │ │ │ │ andeq r0, r0, r4, ror #18 │ │ │ │ tsteq r6, r4, lsl r9 │ │ │ │ adceq r9, r8, ip, ror #14 │ │ │ │ ldr r3, [r0, #928] @ 0x3a0 │ │ │ │ tst r3, #1 │ │ │ │ beq 362a48 │ │ │ │ @@ -235140,22 +235140,22 @@ │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #1016] @ 0x3f8 │ │ │ │ lsr r4, r3, #12 │ │ │ │ and r4, r4, #15 │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r2, #1012] @ 0x3f4 │ │ │ │ mul r4, r1, r4 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8e690 │ │ │ │ + b b8e688 │ │ │ │ ldr r0, [r0, #1012] @ 0x3f4 │ │ │ │ - b b8e278 │ │ │ │ + b b8e270 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 3622f8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -235189,15 +235189,15 @@ │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr r0, [r4, #1056] @ 0x420 │ │ │ │ bic r5, r5, r3 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r4, #968] @ 0x3c8 │ │ │ │ beq 362bb8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r3, [pc, #680] @ 362e10 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 362cfc │ │ │ │ ldr r2, [pc, #664] @ 362e14 │ │ │ │ ldr r3, [pc, #648] @ 362e08 │ │ │ │ @@ -235213,15 +235213,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, r5 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r3, [pc, #584] @ 362e10 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 362b74 │ │ │ │ ldr r3, [pc, #572] @ 362e18 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -235242,22 +235242,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 362e24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 362b74 │ │ │ │ bl 3626b4 │ │ │ │ ldr r5, [r4, #972] @ 0x3cc │ │ │ │ orr r5, r5, #1 │ │ │ │ str r5, [r4, #972] @ 0x3cc │ │ │ │ b 362b40 │ │ │ │ lsr r1, r1, #8 │ │ │ │ @@ -235282,15 +235282,15 @@ │ │ │ │ bne 362cd8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3626b4 │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ ldr r0, [r4, #1012] @ 0x3f4 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #972] @ 0x3cc │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ b 362b3c │ │ │ │ ldr r1, [r4, #928] @ 0x3a0 │ │ │ │ ldr r0, [r4, #1064] @ 0x428 │ │ │ │ lsr r1, r1, #4 │ │ │ │ and r1, r1, #7 │ │ │ │ add r1, r1, #1 │ │ │ │ bl 362530 │ │ │ │ @@ -235317,23 +235317,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 362e2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 362b74 │ │ │ │ ldr r2, [pc, #164] @ 362e30 │ │ │ │ ldr r3, [pc, #120] @ 362e08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -235342,46 +235342,46 @@ │ │ │ │ bne 362e00 │ │ │ │ ldr r0, [pc, #132] @ 362e34 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r2, [pc, #108] @ 362e38 │ │ │ │ ldr r3, [pc, #56] @ 362e08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 362e00 │ │ │ │ ldr r0, [pc, #76] @ 362e3c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ strdeq r6, [sl, -ip] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatteq sl, r4, r2, r6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabbeq sl, r0, r2, r6 │ │ │ │ andeq r1, r0, r4, lsr #13 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - strdeq r8, [r6], r8 @ │ │ │ │ + addeq r8, r6, r8, ror #9 │ │ │ │ andeq r6, r0, r8, ror r9 │ │ │ │ - addeq r8, r6, r4, asr r3 │ │ │ │ + addeq r8, r6, r4, asr #6 │ │ │ │ tsteq sl, r0, ror r0 │ │ │ │ - addeq r8, r6, ip, asr r3 │ │ │ │ + addeq r8, r6, ip, asr #6 │ │ │ │ tsteq sl, r0, lsr r0 │ │ │ │ - addeq r8, r6, ip, lsl #7 │ │ │ │ + addeq r8, r6, ip, ror r3 │ │ │ │ cmp r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -235390,15 +235390,15 @@ │ │ │ │ ldr r3, [r0, #984] @ 0x3d8 │ │ │ │ ldr r2, [r0, #980] @ 0x3d4 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ ldr r0, [r0, #984] @ 0x3d8 │ │ │ │ ldr r1, [r4, #992] @ 0x3e0 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb2258 │ │ │ │ + bl bb2250 │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ mov r0, r4 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #940] @ 0x3ac │ │ │ │ str r1, [r4, #984] @ 0x3d8 │ │ │ │ pop {r4, lr} │ │ │ │ b 362ae8 │ │ │ │ @@ -235430,15 +235430,15 @@ │ │ │ │ ble 362f30 │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ ldrb r2, [r5, #1]! │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr r0, [r4, #984] @ 0x3d8 │ │ │ │ ldr r1, [r4, #992] @ 0x3e0 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb2258 │ │ │ │ + bl bb2250 │ │ │ │ cmp r6, r5 │ │ │ │ str r1, [r4, #984] @ 0x3d8 │ │ │ │ bne 362f08 │ │ │ │ mov r0, r4 │ │ │ │ bl 362a60 │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -235531,97 +235531,97 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ stmib sp, {r5, r7} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 363128 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #936] @ 0x3a8 │ │ │ │ b 362fb0 │ │ │ │ ldr r0, [pc, #68] @ 36312c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #936] @ 0x3a8 │ │ │ │ b 362fb0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq sl, r8, lr, r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sl, r8, ror #28 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, r4, lsl lr │ │ │ │ smlatteq sl, r0, sp, r5 │ │ │ │ andeq r4, r0, ip, lsr #21 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrdeq r8, [r6], ip │ │ │ │ - addeq r8, r6, r4, lsl r1 │ │ │ │ + addeq r8, r6, ip, asr #1 │ │ │ │ + addeq r8, r6, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #172] @ 3631f4 │ │ │ │ ldr r2, [pc, #172] @ 3631f8 │ │ │ │ ldr r1, [pc, #172] @ 3631fc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #143 @ 0x8f │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cd70 │ │ │ │ ldr ip, [pc, #124] @ 363200 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r5, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ ldr r3, [pc, #92] @ 363204 │ │ │ │ ldr r2, [pc, #92] @ 363208 │ │ │ │ ldr r1, [pc, #92] @ 36320c │ │ │ │ mov r0, #1 │ │ │ │ str r6, [r4, #1012] @ 0x3f4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl a89b2c │ │ │ │ + bl a89b24 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq sp, sp, r8, asr r9 │ │ │ │ - addeq r8, r6, r0, ror #1 │ │ │ │ - strdeq r8, [r6], r8 @ │ │ │ │ + addseq sp, sp, r8, asr #18 │ │ │ │ + ldrdeq r8, [r6], r0 │ │ │ │ + addeq r8, r6, r8, ror #1 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -235633,42 +235633,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 3632fc │ │ │ │ ldr r1, [pc, #192] @ 363300 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #172] @ 363304 │ │ │ │ ldr r2, [pc, #172] @ 363308 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #143 @ 0x8f │ │ │ │ add r9, pc, #120 @ 0x78 │ │ │ │ ldrd r8, [r9] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #132] @ 36330c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add ip, r0, #1024 @ 0x400 │ │ │ │ strd r8, [ip, #-8] │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ str r6, [sp] │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ add r4, r4, #1056 @ 0x420 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 381554 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 381454 │ │ │ │ @@ -235676,19 +235676,19 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 381454 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq lr, pc, r2, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addseq sp, sp, ip, ror r8 │ │ │ │ + addseq sp, sp, ip, ror #16 │ │ │ │ + ldrdeq pc, [r5], ip │ │ │ │ addeq pc, r5, ip, ror #5 │ │ │ │ - strdeq pc, [r5], ip │ │ │ │ - addeq r8, r6, r0 │ │ │ │ - ldrdeq r7, [r6], r4 │ │ │ │ + strdeq r7, [r6], r0 │ │ │ │ + addeq r7, r6, r4, asr #31 │ │ │ │ @ instruction: 0x00a88eb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #492] @ 363514 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -235703,15 +235703,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #143 @ 0x8f │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r5, [pc, #440] @ 363528 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #432] @ 36352c │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r0, #152 @ 0x98 │ │ │ │ add r0, r0, #512 @ 0x200 │ │ │ │ @@ -235784,23 +235784,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 363544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 363404 │ │ │ │ ldr r2, [pc, #112] @ 363548 │ │ │ │ ldr r3, [pc, #64] @ 36351c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -235809,31 +235809,31 @@ │ │ │ │ bne 363510 │ │ │ │ ldr r0, [pc, #80] @ 36354c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq sp, sp, ip, ror r7 │ │ │ │ + addseq sp, sp, ip, ror #14 │ │ │ │ smlabteq sl, r0, sl, r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq r7, [r6], r0 │ │ │ │ - addeq r7, r6, r8, lsl #30 │ │ │ │ + addeq r7, r6, r0, ror #29 │ │ │ │ + strdeq r7, [r6], r8 │ │ │ │ @ instruction: 0x010a5a90 │ │ │ │ adceq r8, r8, r0, asr #27 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r5, [sl, -r0] │ │ │ │ andeq r5, r0, ip, lsl #2 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r7, r6, r4, lsr #27 │ │ │ │ + umulleq r7, r6, r4, sp │ │ │ │ tsteq sl, r4, lsr #18 │ │ │ │ - addeq r7, r6, r8, lsr #27 │ │ │ │ + umulleq r7, r6, r8, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #1784] @ 363c64 │ │ │ │ ldr r6, [pc, #1784] @ 363c68 │ │ │ │ @@ -235984,40 +235984,40 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 363c90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 36362c │ │ │ │ mov r0, r7 │ │ │ │ str r8, [r7, #976] @ 0x3d0 │ │ │ │ bl 362ae8 │ │ │ │ b 36362c │ │ │ │ add r4, r7, #1024 @ 0x400 │ │ │ │ mov r0, r4 │ │ │ │ - bl a895e0 │ │ │ │ + bl a895d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36362c │ │ │ │ ldr r3, [r7, #936] @ 0x3a8 │ │ │ │ mov r2, sl │ │ │ │ bic r3, r3, #6 │ │ │ │ str r3, [r7, #936] @ 0x3a8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, sp, #39 @ 0x27 │ │ │ │ strb r8, [sp, #39] @ 0x27 │ │ │ │ - bl a88e1c │ │ │ │ + bl a88e14 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 363b68 │ │ │ │ ldr r2, [r7, #936] @ 0x3a8 │ │ │ │ ldr r3, [r7, #972] @ 0x3cc │ │ │ │ orr r2, r2, #6 │ │ │ │ orr r3, r3, #4 │ │ │ │ @@ -236060,28 +236060,28 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #876] @ 363c98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3635ec │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldr r2, [r6, #12] │ │ │ │ cmp r5, r2 │ │ │ │ cmpeq r4, r1 │ │ │ │ beq 3639f4 │ │ │ │ @@ -236112,24 +236112,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 363ca0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 36362c │ │ │ │ ldr r2, [pc, #680] @ 363ca4 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #3 │ │ │ │ ldr r5, [r3, #152] @ 0x98 │ │ │ │ b 363960 │ │ │ │ @@ -236166,30 +236166,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 363cac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 363728 │ │ │ │ ldr r0, [pc, #484] @ 363cb0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3635ec │ │ │ │ ldr r3, [pc, #456] @ 363cb4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36370c │ │ │ │ ldr r3, [pc, #392] @ 363c88 │ │ │ │ @@ -236206,23 +236206,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 363cb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 36370c │ │ │ │ ldr r3, [pc, #332] @ 363cbc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36383c │ │ │ │ ldr r3, [pc, #260] @ 363c88 │ │ │ │ @@ -236240,82 +236240,82 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 363cc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 36383c │ │ │ │ ldr r0, [pc, #208] @ 363cc4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 36362c │ │ │ │ ldr r0, [pc, #184] @ 363cc8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 36370c │ │ │ │ ldr r0, [pc, #164] @ 363ccc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 36383c │ │ │ │ ldr r0, [pc, #144] @ 363cd0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 36362c │ │ │ │ ldr r0, [pc, #128] @ 363cd4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 363728 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq sl, r8, r8, r5 │ │ │ │ @ instruction: 0x00a88bb8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sl, ip, asr #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabteq sl, r8, r7, r5 │ │ │ │ andeq r0, r1, r1, lsl r1 │ │ │ │ adceq r8, r8, r4, lsl #21 │ │ │ │ andeq r6, r0, ip, lsl sp │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrdeq r7, [r6], ip │ │ │ │ + addeq r7, r6, ip, asr #23 │ │ │ │ andeq r3, r0, r4, ror #26 │ │ │ │ - addeq r7, r6, ip, lsr #19 │ │ │ │ + umulleq r7, r6, ip, r9 │ │ │ │ muleq r0, ip, lr │ │ │ │ - addeq r7, r6, r8, lsl fp │ │ │ │ + addeq r7, r6, r8, lsl #22 │ │ │ │ adceq r8, r8, ip, lsr r7 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - umulleq r7, r6, r0, r8 │ │ │ │ - addeq r7, r6, r8, asr #16 │ │ │ │ + addeq r7, r6, r0, lsl #17 │ │ │ │ + addeq r7, r6, r8, lsr r8 │ │ │ │ andeq r3, r0, r0, lsr r6 │ │ │ │ - addeq r7, r6, r8, lsr #18 │ │ │ │ + addeq r7, r6, r8, lsl r9 │ │ │ │ andeq r2, r0, r8, rrx │ │ │ │ - addeq r7, r6, r0, asr r8 │ │ │ │ - addeq r7, r6, r8, ror #18 │ │ │ │ - @ instruction: 0x008678b8 │ │ │ │ - addeq r7, r6, r8, lsr r8 │ │ │ │ - @ instruction: 0x008677bc │ │ │ │ - addeq r7, r6, r4, lsr r7 │ │ │ │ + addeq r7, r6, r0, asr #16 │ │ │ │ + addeq r7, r6, r8, asr r9 │ │ │ │ + addeq r7, r6, r8, lsr #17 │ │ │ │ + addeq r7, r6, r8, lsr #16 │ │ │ │ + addeq r7, r6, ip, lsr #15 │ │ │ │ + addeq r7, r6, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ subs ip, r2, #20 │ │ │ │ sbc r1, r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -236376,26 +236376,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2200] @ 3646ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r4, [r6, #920] @ 0x398 │ │ │ │ b 36414c │ │ │ │ ldr r1, [pc, #2184] @ 3646b0 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp ip, #16 │ │ │ │ bhi 363d28 │ │ │ │ add ip, ip, ip │ │ │ │ @@ -236408,15 +236408,15 @@ │ │ │ │ ldr r2, [r7, #936] @ 0x3a8 │ │ │ │ ldr r3, [pc, #2116] @ 36469c │ │ │ │ bic r2, r2, #1 │ │ │ │ str r2, [r7, #936] @ 0x3a8 │ │ │ │ ldr r4, [r7, #956] @ 0x3bc │ │ │ │ ldr r8, [r5, r3] │ │ │ │ add r0, r7, #1024 @ 0x400 │ │ │ │ - bl a893a4 │ │ │ │ + bl a8939c │ │ │ │ mov r0, r7 │ │ │ │ bl 3626b4 │ │ │ │ ldr r2, [pc, #2104] @ 3646b4 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #152 @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ @@ -236451,27 +236451,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1908] @ 3646b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 36414c │ │ │ │ ldr r4, [pc, #1896] @ 3646bc │ │ │ │ ldr r6, [r7, #1064] @ 0x428 │ │ │ │ add r4, pc, r4 │ │ │ │ add r4, r4, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ @@ -236557,26 +236557,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp, #16] │ │ │ │ stmib sp, {r3, r8} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1500] @ 3646c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r4, [r7, #944] @ 0x3b0 │ │ │ │ b 36414c │ │ │ │ ldr r2, [pc, #1484] @ 3646c8 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #152 @ 0x98 │ │ │ │ mov r1, r3 │ │ │ │ @@ -236626,15 +236626,15 @@ │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r9, [r8] │ │ │ │ beq 3642a0 │ │ │ │ ldr r3, [r7, #980] @ 0x3d4 │ │ │ │ ldr r1, [r7, #992] @ 0x3e0 │ │ │ │ ldrb r4, [r3, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb2258 │ │ │ │ + bl bb2250 │ │ │ │ cmp r9, #0 │ │ │ │ str r1, [r7, #988] @ 0x3dc │ │ │ │ bne 364340 │ │ │ │ cmp r6, r1 │ │ │ │ ldrcc r3, [r7, #992] @ 0x3e0 │ │ │ │ subcs r1, r6, r1 │ │ │ │ addcc r3, r6, r3 │ │ │ │ @@ -236709,22 +236709,22 @@ │ │ │ │ beq 364654 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #948] @ 3646ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3642a8 │ │ │ │ ldr r3, [pc, #936] @ 3646f0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3641e0 │ │ │ │ ldr r3, [pc, #840] @ 3646a4 │ │ │ │ @@ -236740,23 +236740,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #828] @ 3646f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r6, [r7, #984] @ 0x3d8 │ │ │ │ ldr r1, [r7, #988] @ 0x3dc │ │ │ │ b 3641e0 │ │ │ │ ldr r3, [pc, #720] @ 3646a0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -236774,28 +236774,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #676] @ 3646f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 363fd4 │ │ │ │ ldr r3, [pc, #572] @ 3646a0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36414c │ │ │ │ ldr r3, [pc, #556] @ 3646a4 │ │ │ │ @@ -236813,26 +236813,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3646fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 36414c │ │ │ │ ldr r3, [pc, #520] @ 364700 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 363fa0 │ │ │ │ ldr r3, [pc, #408] @ 3646a4 │ │ │ │ @@ -236848,181 +236848,181 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r3, #32 │ │ │ │ stm sp, {r6, r9} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 364704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r6, [r7, #1064] @ 0x428 │ │ │ │ ldr r0, [r8] │ │ │ │ b 363fa0 │ │ │ │ ldr r0, [pc, #388] @ 364708 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r4, [r7, #944] @ 0x3b0 │ │ │ │ b 36414c │ │ │ │ ldr r0, [pc, #352] @ 36470c │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 36414c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #320] @ 364710 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r4, [r6, #920] @ 0x398 │ │ │ │ b 36414c │ │ │ │ ldr r0, [pc, #292] @ 364714 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 36414c │ │ │ │ ldr r0, [pc, #264] @ 364718 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r6 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 363fd4 │ │ │ │ ldr r0, [pc, #228] @ 36471c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #32 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r6, [r7, #1064] @ 0x428 │ │ │ │ ldr r0, [r8] │ │ │ │ b 363fa0 │ │ │ │ ldr r0, [pc, #196] @ 364720 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3642a8 │ │ │ │ ldr r0, [pc, #180] @ 364724 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r6, [r7, #984] @ 0x3d8 │ │ │ │ ldr r1, [r7, #988] @ 0x3dc │ │ │ │ b 3641e0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ strdeq r5, [sl, -r8] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatteq sl, r8, r0, r5 │ │ │ │ adceq r8, r8, r8, lsl #8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, ip, ror #30 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - umulleq r7, r6, r8, r7 │ │ │ │ - addseq ip, sp, lr, asr ip │ │ │ │ + addeq r7, r6, r8, lsl #15 │ │ │ │ + addseq ip, sp, lr, asr #24 │ │ │ │ @ instruction: 0x00a882bc │ │ │ │ - addeq r7, r6, r8, ror #12 │ │ │ │ + addeq r7, r6, r8, asr r6 │ │ │ │ adceq r8, r8, r4, ror #3 │ │ │ │ adceq r8, r8, r4, lsr r1 │ │ │ │ - addeq r7, r6, r4, asr #9 │ │ │ │ + @ instruction: 0x008674b4 │ │ │ │ adceq r8, r8, ip, lsr r0 │ │ │ │ smlatbeq sl, r8, ip, r4 │ │ │ │ adceq r7, r8, r0, lsr #30 │ │ │ │ adceq r7, r8, r8, lsl #30 │ │ │ │ strdeq r7, [r8], r0 @ │ │ │ │ ldrdeq r7, [r8], r8 @ │ │ │ │ adceq r7, r8, r0, asr #29 │ │ │ │ adceq r7, r8, r8, lsr #29 │ │ │ │ andeq r5, r0, r0, asr #1 │ │ │ │ - addeq r7, r6, r8, lsr r3 │ │ │ │ + addeq r7, r6, r8, lsr #6 │ │ │ │ andeq r1, r0, r8, lsl r7 │ │ │ │ - addeq r7, r6, r4, ror #4 │ │ │ │ - addeq r7, r6, r8, asr r1 │ │ │ │ - addeq r7, r6, r4, asr #1 │ │ │ │ + addeq r7, r6, r4, asr r2 │ │ │ │ + addeq r7, r6, r8, asr #2 │ │ │ │ + strheq r7, [r6], r4 │ │ │ │ andeq r4, r0, r0, lsl #31 │ │ │ │ - addeq r7, r6, r0, ror #2 │ │ │ │ - addeq r7, r6, ip, asr r0 │ │ │ │ - addeq r7, r6, ip, lsr r0 │ │ │ │ - addeq r7, r6, r0, lsl r0 │ │ │ │ - strdeq r6, [r6], r8 │ │ │ │ - ldrdeq r6, [r6], r4 │ │ │ │ - addeq r7, r6, r8, ror #1 │ │ │ │ - addeq r7, r6, r4, asr #32 │ │ │ │ - ldrdeq r6, [r6], r8 │ │ │ │ + addeq r7, r6, r0, asr r1 │ │ │ │ + addeq r7, r6, ip, asr #32 │ │ │ │ + addeq r7, r6, ip, lsr #32 │ │ │ │ + addeq r7, r6, r0 │ │ │ │ + addeq r6, r6, r8, ror #31 │ │ │ │ + addeq r6, r6, r4, asr #31 │ │ │ │ + ldrdeq r7, [r6], r8 │ │ │ │ + addeq r7, r6, r4, lsr r0 │ │ │ │ + addeq r6, r6, r8, asr #31 │ │ │ │ │ │ │ │ 00364728 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #256] @ 364844 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 929544 │ │ │ │ + bl 92953c │ │ │ │ ldr r1, [pc, #232] @ 364848 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #224] @ 36484c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ bl 380100 │ │ │ │ ldr r1, [pc, #212] @ 364850 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ ldr r1, [pc, #196] @ 364854 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ ldr r1, [pc, #180] @ 364858 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ ldr r0, [pc, #164] @ 36485c │ │ │ │ ldr r2, [pc, #164] @ 364860 │ │ │ │ ldr r1, [pc, #164] @ 364864 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #132] @ 364868 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ bl 381a0c │ │ │ │ cmn r7, #1 │ │ │ │ @@ -237041,23 +237041,23 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq r6, r6, r4, lsl fp │ │ │ │ - addseq fp, r2, ip, asr r8 │ │ │ │ + addeq r6, r6, r4, lsl #22 │ │ │ │ + addseq fp, r2, ip, asr #16 │ │ │ │ @ instruction: 0x010a4694 │ │ │ │ - addeq r6, pc, r8, ror fp @ │ │ │ │ - ldrdeq r6, [r6], ip │ │ │ │ - ldrdeq r6, [r6], r0 │ │ │ │ - addseq ip, sp, r8, ror #5 │ │ │ │ - addeq sp, r5, r4, ror #26 │ │ │ │ - addeq sp, r5, r8, ror sp │ │ │ │ + addeq r6, pc, r8, ror #22 │ │ │ │ + addeq r6, r6, ip, asr #31 │ │ │ │ + addeq r6, r6, r0, asr #31 │ │ │ │ + @ instruction: 0x009dc2d8 │ │ │ │ + addeq sp, r5, r4, asr sp │ │ │ │ + addeq sp, r5, r8, ror #26 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ │ │ │ │ 0036486c : │ │ │ │ ldr r2, [pc, #24] @ 36488c │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #188] @ 0xbc │ │ │ │ strb r3, [r0, #192] @ 0xc0 │ │ │ │ @@ -237081,15 +237081,15 @@ │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ bl 27cd70 │ │ │ │ str r4, [r0, #180] @ 0xb4 │ │ │ │ str r8, [r0, #168] @ 0xa8 │ │ │ │ str r7, [r0, #172] @ 0xac │ │ │ │ str r6, [r0, #184] @ 0xb8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 8ef09c │ │ │ │ + bl 8ef094 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 45c358 │ │ │ │ asr ip, r1, #31 │ │ │ │ and ip, ip, #15 │ │ │ │ adds r4, ip, r0 │ │ │ │ adc r1, r1, #0 │ │ │ │ @@ -237117,24 +237117,24 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #20] @ 364970 │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a95d48 │ │ │ │ + bl a95d40 │ │ │ │ mov sl, r0 │ │ │ │ b 364904 │ │ │ │ - addseq sl, r3, r8, ror #28 │ │ │ │ + addseq sl, r3, r8, asr lr │ │ │ │ ldrb r0, [r0, #965] @ 0x3c5 │ │ │ │ rsb r0, r0, #8 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 36498c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r7, r8, r8, ror #19 │ │ │ │ ldrb r3, [r0, #966] @ 0x3c6 │ │ │ │ mov r2, #0 │ │ │ │ ands r1, r3, #1 │ │ │ │ strb r2, [r0, #967] @ 0x3c7 │ │ │ │ beq 3649b8 │ │ │ │ ldrb r2, [r0, #965] @ 0x3c5 │ │ │ │ @@ -237143,29 +237143,29 @@ │ │ │ │ moveq r1, r2 │ │ │ │ strbne r2, [r0, #967] @ 0x3c7 │ │ │ │ tst r3, #2 │ │ │ │ orrne r3, r1, #2 │ │ │ │ strbne r3, [r0, #967] @ 0x3c7 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r0, #952] @ 0x3b8 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 364a48 │ │ │ │ ldr r2, [pc, #96] @ 364a4c │ │ │ │ ldr r1, [pc, #96] @ 364a50 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #68] @ 364a54 │ │ │ │ ldr r2, [pc, #68] @ 364a58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ ldr ip, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ @@ -237173,18 +237173,18 @@ │ │ │ │ orr ip, ip, #16 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9281d0 │ │ │ │ - addseq ip, sp, r0, ror #2 │ │ │ │ - umulleq r0, r5, ip, r1 │ │ │ │ - addeq pc, r7, r8, ror #4 │ │ │ │ + b 9281c8 │ │ │ │ + addseq ip, sp, r0, asr r1 │ │ │ │ + addeq r0, r5, ip, lsl #3 │ │ │ │ + addeq pc, r7, r8, asr r2 @ │ │ │ │ andeq r0, r0, r4, lsl #14 │ │ │ │ adceq r7, r8, r8, asr r9 │ │ │ │ smlatteq r6, r8, sl, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -237195,52 +237195,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 364b24 │ │ │ │ ldr r1, [pc, #152] @ 364b28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #132] @ 364b2c │ │ │ │ ldr r2, [pc, #132] @ 364b30 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #88] @ 364b34 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 381554 │ │ │ │ add r1, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381454 │ │ │ │ - ldrsbeq ip, [sp], r8 │ │ │ │ + addseq ip, sp, r8, asr #1 │ │ │ │ + addeq sp, r5, ip, lsl #21 │ │ │ │ umulleq sp, r5, ip, sl │ │ │ │ - addeq sp, r5, ip, lsr #21 │ │ │ │ - addeq r6, r6, r8, lsl #27 │ │ │ │ - addeq r6, r6, r8, asr sp │ │ │ │ + addeq r6, r6, r8, ror sp │ │ │ │ + addeq r6, r6, r8, asr #26 │ │ │ │ umlaleq r7, r8, r0, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #624] @ 364dc4 │ │ │ │ @@ -237307,78 +237307,78 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364bcc │ │ │ │ ldr r1, [pc, #396] @ 364ddc │ │ │ │ ldr r0, [pc, #396] @ 364de0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 364bcc │ │ │ │ ldr r3, [pc, #356] @ 364dd0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364bcc │ │ │ │ ldr r1, [pc, #356] @ 364de4 │ │ │ │ ldr r0, [pc, #356] @ 364de8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 364bcc │ │ │ │ ldr r3, [pc, #308] @ 364dd0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364bcc │ │ │ │ ldr r1, [pc, #316] @ 364dec │ │ │ │ ldr r0, [pc, #316] @ 364df0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 364bcc │ │ │ │ ldr r3, [pc, #260] @ 364dd0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364bcc │ │ │ │ ldr r1, [pc, #276] @ 364df4 │ │ │ │ ldr r0, [pc, #276] @ 364df8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 364bcc │ │ │ │ ldr r3, [pc, #212] @ 364dd0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364bcc │ │ │ │ ldr r1, [pc, #236] @ 364dfc │ │ │ │ ldr r0, [pc, #236] @ 364e00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 364bcc │ │ │ │ tst lr, #2 │ │ │ │ mov r3, #0 │ │ │ │ strbne r3, [r4, #965] @ 0x3c5 │ │ │ │ b 364bcc │ │ │ │ and lr, lr, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb lr, [r4, #966] @ 0x3c6 │ │ │ │ bl 364990 │ │ │ │ b 364bcc │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #3 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ strb lr, [sp, #3] │ │ │ │ - bl a88e1c │ │ │ │ + bl a88e14 │ │ │ │ b 364bcc │ │ │ │ sub r3, lr, #1 │ │ │ │ orrs r3, r3, r5 │ │ │ │ beq 364bcc │ │ │ │ ldr r3, [pc, #92] @ 364dd0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -237387,44 +237387,44 @@ │ │ │ │ ldr r1, [pc, #124] @ 364e04 │ │ │ │ ldr r0, [pc, #124] @ 364e08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, lr │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 364bcc │ │ │ │ ldr r1, [pc, #96] @ 364e0c │ │ │ │ ldr r0, [pc, #96] @ 364e10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 364bcc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq sl, r8, r2, r4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sl, r4, ror r2 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ tsteq sl, r0, lsr #4 │ │ │ │ - @ instruction: 0x009dbeb8 │ │ │ │ - addseq fp, sp, r0, lsl #30 │ │ │ │ - addeq r6, r6, ip, lsr #25 │ │ │ │ - @ instruction: 0x009dbed0 │ │ │ │ - addeq r6, r6, r8, asr ip │ │ │ │ - addseq fp, sp, r0, lsr #29 │ │ │ │ - addeq r6, r6, r8, lsl #24 │ │ │ │ - addseq fp, sp, r0, ror lr │ │ │ │ - @ instruction: 0x00866bb8 │ │ │ │ - addseq fp, sp, r0, asr #28 │ │ │ │ - addeq r6, r6, r8, ror #22 │ │ │ │ - addseq fp, sp, r8, asr #27 │ │ │ │ - @ instruction: 0x00866ab0 │ │ │ │ - addseq fp, sp, r4, lsr #27 │ │ │ │ - addeq r6, r6, r4, ror fp │ │ │ │ + addseq fp, sp, r8, lsr #29 │ │ │ │ + @ instruction: 0x009dbef0 │ │ │ │ + umulleq r6, r6, ip, ip @ │ │ │ │ + addseq fp, sp, r0, asr #29 │ │ │ │ + addeq r6, r6, r8, asr #24 │ │ │ │ + umullseq fp, sp, r0, lr │ │ │ │ + strdeq r6, [r6], r8 │ │ │ │ + addseq fp, sp, r0, ror #28 │ │ │ │ + addeq r6, r6, r8, lsr #23 │ │ │ │ + addseq fp, sp, r0, lsr lr │ │ │ │ + addeq r6, r6, r8, asr fp │ │ │ │ + @ instruction: 0x009dbdb8 │ │ │ │ + addeq r6, r6, r0, lsr #21 │ │ │ │ + umullseq fp, sp, r4, sp │ │ │ │ + addeq r6, r6, r4, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #105 @ 0x69 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #664] @ 3650cc │ │ │ │ @@ -237464,15 +237464,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364e70 │ │ │ │ ldr r1, [pc, #532] @ 3650d8 │ │ │ │ ldr r0, [pc, #532] @ 3650dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 364e70 │ │ │ │ ldrb r3, [r5, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3650a0 │ │ │ │ cmp r3, #8 │ │ │ │ ldrls r0, [pc, #496] @ 3650e0 │ │ │ │ orrls r0, r0, r3, lsl #16 │ │ │ │ @@ -237492,27 +237492,27 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364e70 │ │ │ │ ldr r1, [pc, #444] @ 3650f0 │ │ │ │ ldr r0, [pc, #444] @ 3650f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 364e70 │ │ │ │ ldr r3, [pc, #384] @ 3650d0 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364e70 │ │ │ │ ldr r1, [pc, #404] @ 3650f8 │ │ │ │ ldr r0, [pc, #404] @ 3650fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 364e70 │ │ │ │ ldrb r3, [r5, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ movne r0, #97 @ 0x61 │ │ │ │ moveq r0, #96 @ 0x60 │ │ │ │ b 364e74 │ │ │ │ ldr r3, [pc, #316] @ 3650d0 │ │ │ │ @@ -237521,27 +237521,27 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364e70 │ │ │ │ ldr r1, [pc, #344] @ 365100 │ │ │ │ ldr r0, [pc, #344] @ 365104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 364e70 │ │ │ │ ldr r3, [pc, #268] @ 3650d0 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364e70 │ │ │ │ ldr r1, [pc, #304] @ 365108 │ │ │ │ ldr r0, [pc, #304] @ 36510c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 364e70 │ │ │ │ ldrb r3, [r5, #967] @ 0x3c7 │ │ │ │ tst r3, #1 │ │ │ │ beq 365090 │ │ │ │ ldrb r3, [r5, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ movne r0, #196 @ 0xc4 │ │ │ │ @@ -237560,15 +237560,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #8 │ │ │ │ sub r2, r2, #1 │ │ │ │ moveq r3, #0 │ │ │ │ strb r2, [r5, #965] @ 0x3c5 │ │ │ │ strb r3, [r5, #964] @ 0x3c4 │ │ │ │ add r0, r5, #920 @ 0x398 │ │ │ │ - bl a893a4 │ │ │ │ + bl a8939c │ │ │ │ mov r0, r5 │ │ │ │ bl 364990 │ │ │ │ mov r0, r4 │ │ │ │ b 364e74 │ │ │ │ orrs r0, r2, r3 │ │ │ │ beq 365080 │ │ │ │ sub r0, r2, #4 │ │ │ │ @@ -237589,74 +237589,74 @@ │ │ │ │ mov r0, #3 │ │ │ │ b 364e74 │ │ │ │ ldr r1, [pc, #92] @ 365114 │ │ │ │ ldr r0, [pc, #92] @ 365118 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 364e70 │ │ │ │ smlabteq sl, ip, pc, r3 @ │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq fp, sp, r2, ror ip │ │ │ │ - addseq fp, sp, ip, lsl #25 │ │ │ │ - addeq r6, r6, r8, lsr sl │ │ │ │ + addseq fp, sp, r2, ror #24 │ │ │ │ + addseq fp, sp, ip, ror ip │ │ │ │ + addeq r6, r6, r8, lsr #20 │ │ │ │ andeq r0, r0, pc, lsl #6 │ │ │ │ - addseq fp, sp, r0, asr ip │ │ │ │ - addeq r6, r6, r8, asr sl │ │ │ │ - addeq r6, r6, ip, ror #20 │ │ │ │ - addseq fp, sp, ip, lsl ip │ │ │ │ - addeq r6, r6, r4, lsl #19 │ │ │ │ - addseq fp, sp, ip, ror #23 │ │ │ │ - ldrdeq r6, [r6], r4 │ │ │ │ - addseq fp, sp, r8, lsr #23 │ │ │ │ - strdeq r6, [r6], r0 │ │ │ │ - addseq fp, sp, r8, ror fp │ │ │ │ - addeq r6, r6, r0, lsr #17 │ │ │ │ + addseq fp, sp, r0, asr #24 │ │ │ │ + addeq r6, r6, r8, asr #20 │ │ │ │ + addeq r6, r6, ip, asr sl │ │ │ │ + addseq fp, sp, ip, lsl #24 │ │ │ │ + addeq r6, r6, r4, ror r9 │ │ │ │ + @ instruction: 0x009dbbdc │ │ │ │ + addeq r6, r6, r4, asr #19 │ │ │ │ + umullseq fp, sp, r8, fp │ │ │ │ + addeq r6, r6, r0, ror #17 │ │ │ │ + addseq fp, sp, r8, ror #22 │ │ │ │ + umulleq r6, r6, r0, r8 @ │ │ │ │ andeq r0, r0, lr, lsl #6 │ │ │ │ - umullseq fp, sp, r8, sl │ │ │ │ - addeq r6, r6, r8, ror #16 │ │ │ │ + addseq fp, sp, r8, lsl #21 │ │ │ │ + addeq r6, r6, r8, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #116] @ 3651a8 │ │ │ │ ldr r2, [pc, #116] @ 3651ac │ │ │ │ ldr r1, [pc, #116] @ 3651b0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #84] @ 3651b4 │ │ │ │ ldr r1, [pc, #84] @ 3651b8 │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a89b2c │ │ │ │ + bl a89b24 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq fp, sp, r8, lsl sl │ │ │ │ - addeq r6, r6, r8, asr #13 │ │ │ │ - addeq r6, r6, r4, ror #13 │ │ │ │ + addseq fp, sp, r8, lsl #20 │ │ │ │ + @ instruction: 0x008666b8 │ │ │ │ + ldrdeq r6, [r6], r4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff800 │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -237689,15 +237689,15 @@ │ │ │ │ strbne r7, [r4, #967] @ 0x3c7 │ │ │ │ orr r2, r3, #2 │ │ │ │ tst r1, #2 │ │ │ │ strbne r2, [r4, #967] @ 0x3c7 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #952] @ 0x3b8 │ │ │ │ moveq r1, r3 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ cmp r8, r5 │ │ │ │ bne 3651f0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -237706,53 +237706,53 @@ │ │ │ │ ldrb r0, [r0, #920] @ 0x398 │ │ │ │ lsr r0, r0, #5 │ │ │ │ and r0, r0, #1 │ │ │ │ eor r0, r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 36529c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r7, r8, r0, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 365328 │ │ │ │ ldr r2, [pc, #112] @ 36532c │ │ │ │ ldr r1, [pc, #112] @ 365330 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #84] @ 365334 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r1, [pc, #72] @ 365338 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [pc, #56] @ 36533c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq fp, sp, ip, lsr #18 │ │ │ │ - addeq pc, r4, r8, asr #17 │ │ │ │ - umulleq lr, r7, r4, r9 │ │ │ │ + addseq fp, sp, ip, lsl r9 │ │ │ │ + @ instruction: 0x0084f8b8 │ │ │ │ + addeq lr, r7, r4, lsl #19 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ smlatbeq r6, r8, r3, r1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -237764,56 +237764,56 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr sl, [pc, #148] @ 365420 │ │ │ │ ldr r7, [pc, #148] @ 365424 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r6, #980 @ 0x3d4 │ │ │ │ bl 381454 │ │ │ │ ldr r2, [pc, #96] @ 365428 │ │ │ │ add fp, r6, #752 @ 0x2f0 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, fp │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 381554 │ │ │ │ - umullseq fp, sp, r4, r8 │ │ │ │ - addeq r6, r6, r0, ror #12 │ │ │ │ - addeq r6, r6, ip, lsr #12 │ │ │ │ - umulleq sp, r5, ip, r1 │ │ │ │ - @ instruction: 0x0085d1b0 │ │ │ │ + addseq fp, sp, r4, lsl #17 │ │ │ │ + addeq r6, r6, r0, asr r6 │ │ │ │ + addeq r6, r6, ip, lsl r6 │ │ │ │ + addeq sp, r5, ip, lsl #3 │ │ │ │ + addeq sp, r5, r0, lsr #3 │ │ │ │ adceq r7, r8, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #116] @ 3654b8 │ │ │ │ ldr r2, [pc, #116] @ 3654bc │ │ │ │ @@ -237821,38 +237821,38 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #84] @ 3654c4 │ │ │ │ ldr r1, [pc, #84] @ 3654c8 │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r0, r0, #948 @ 0x3b4 │ │ │ │ - bl a89b2c │ │ │ │ + bl a89b24 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq fp, sp, r4, lsr #15 │ │ │ │ - addeq r6, r6, r8, asr #10 │ │ │ │ - addeq r6, r6, r8, ror #10 │ │ │ │ + umullseq fp, sp, r4, r7 │ │ │ │ + addeq r6, r6, r8, lsr r5 │ │ │ │ + addeq r6, r6, r8, asr r5 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 365548 │ │ │ │ @@ -237861,15 +237861,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, r0 │ │ │ │ add r2, r3, #944 @ 0x3b0 │ │ │ │ mov r0, #192 @ 0xc0 │ │ │ │ str r0, [r3, #920] @ 0x398 │ │ │ │ @@ -237877,18 +237877,18 @@ │ │ │ │ str r1, [r3, #928] @ 0x3a0 │ │ │ │ str r1, [r3, #932] @ 0x3a4 │ │ │ │ strd r4, [r2, #-8] │ │ │ │ str r1, [r3, #944] @ 0x3b0 │ │ │ │ ldr r0, [r3, #980] @ 0x3d4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c3f4 │ │ │ │ - addseq fp, sp, r4, lsl #14 │ │ │ │ - addeq r6, r6, ip, lsr #9 │ │ │ │ - addeq r6, r6, ip, asr #9 │ │ │ │ + b 92c3ec │ │ │ │ + @ instruction: 0x009db6f4 │ │ │ │ + umulleq r6, r6, ip, r4 @ │ │ │ │ + @ instruction: 0x008664bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #636] @ 3657e8 │ │ │ │ ldr lr, [pc, #636] @ 3657ec │ │ │ │ ldr ip, [pc, #636] @ 3657f0 │ │ │ │ @@ -237904,15 +237904,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #576] @ 3657fc │ │ │ │ ldr r3, [r4, #932] @ 0x3a4 │ │ │ │ ldr r6, [pc, #572] @ 365800 │ │ │ │ bics r2, r2, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ beq 365624 │ │ │ │ @@ -237942,15 +237942,15 @@ │ │ │ │ orr r2, r2, #32 │ │ │ │ and r3, r3, r2 │ │ │ │ ands r1, r3, #224 @ 0xe0 │ │ │ │ ldrb r3, [r5] │ │ │ │ movne r1, #1 │ │ │ │ str r3, [r4, #924] @ 0x39c │ │ │ │ str r2, [r4, #920] @ 0x398 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r3, [pc, #432] @ 365804 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3655e4 │ │ │ │ ldr r3, [pc, #420] @ 36580c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -237972,23 +237972,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 365818 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3655e4 │ │ │ │ ldr r3, [pc, #300] @ 36581c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3655e4 │ │ │ │ ldr r3, [pc, #268] @ 365810 │ │ │ │ @@ -238005,22 +238005,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 365820 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3655e4 │ │ │ │ ldr r2, [pc, #180] @ 365824 │ │ │ │ ldr r3, [pc, #124] @ 3657f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -238028,15 +238028,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3657e4 │ │ │ │ ldr r0, [pc, #148] @ 365828 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r2, [pc, #128] @ 36582c │ │ │ │ ldr r3, [pc, #64] @ 3657f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -238044,35 +238044,35 @@ │ │ │ │ bne 3657e4 │ │ │ │ ldr r0, [pc, #96] @ 365830 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq fp, sp, ip, ror r6 │ │ │ │ + addseq fp, sp, ip, ror #12 │ │ │ │ smlabbeq sl, r4, r8, r3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq pc, r4, r0, lsl #12 │ │ │ │ - addeq lr, r7, r8, asr #13 │ │ │ │ + strdeq pc, [r4], r0 │ │ │ │ + @ instruction: 0x0087e6b8 │ │ │ │ andeq r2, r0, r4 │ │ │ │ tsteq sl, r8, lsr r8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, r0, lsl r8 │ │ │ │ andeq r6, r0, ip, ror #31 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r6, r6, r4, ror #6 │ │ │ │ + addeq r6, r6, r4, asr r3 │ │ │ │ @ instruction: 0x00004cb0 │ │ │ │ - addeq r6, r6, r8, ror r2 │ │ │ │ + addeq r6, r6, r8, ror #4 │ │ │ │ smlabbeq sl, ip, r6, r3 │ │ │ │ - addeq r6, r6, ip, ror r2 │ │ │ │ + addeq r6, r6, ip, ror #4 │ │ │ │ tsteq sl, r0, asr r6 │ │ │ │ - addeq r6, r6, ip, lsr #5 │ │ │ │ + umulleq r6, r6, ip, r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #616] @ 365ab8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -238090,15 +238090,15 @@ │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #564] @ 365acc │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r5, #25 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bcc 3658c8 │ │ │ │ ldr r3, [pc, #540] @ 365ad0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -238151,31 +238151,31 @@ │ │ │ │ mov sl, #0 │ │ │ │ b 3658f0 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ add r0, r4, #948 @ 0x3b4 │ │ │ │ bic r3, r3, #32 │ │ │ │ str r3, [r4, #920] @ 0x398 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ - bl a893a4 │ │ │ │ + bl a8939c │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr r2, [r4, #932] @ 0x3a4 │ │ │ │ mov sl, #0 │ │ │ │ and r3, r3, r2 │ │ │ │ tst r3, #224 @ 0xe0 │ │ │ │ ldr r0, [r4, #980] @ 0x3d4 │ │ │ │ lsl r9, r9, #22 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, sl │ │ │ │ lsr r9, r9, #22 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3658f0 │ │ │ │ add r0, r4, #948 @ 0x3b4 │ │ │ │ ldr r9, [r4, #920] @ 0x398 │ │ │ │ mov sl, #0 │ │ │ │ - bl a893a4 │ │ │ │ + bl a8939c │ │ │ │ b 3658f0 │ │ │ │ ldr r3, [pc, #260] @ 365ae0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 365904 │ │ │ │ ldr r3, [pc, #224] @ 365ad0 │ │ │ │ @@ -238192,64 +238192,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 365ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 365904 │ │ │ │ ldr r1, [pc, #120] @ 365aec │ │ │ │ ldr r0, [pc, #120] @ 365af0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3658c0 │ │ │ │ ldr r0, [pc, #92] @ 365af4 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 365904 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq sl, r8, r5, r3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq fp, sp, r8, ror r3 │ │ │ │ - ldrdeq lr, [r7], r8 │ │ │ │ - addeq pc, r4, r0, lsl r3 @ │ │ │ │ + addseq fp, sp, r8, ror #6 │ │ │ │ + addeq lr, r7, r8, asr #7 │ │ │ │ + addeq pc, r4, r0, lsl #6 │ │ │ │ tsteq sl, r8, asr r5 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq fp, sp, r8, ror #5 │ │ │ │ + @ instruction: 0x009db2d8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r3, [sl, -r0] │ │ │ │ andeq r4, r0, r8, ror #4 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r6, r6, r8, asr #32 │ │ │ │ - addseq fp, sp, r8, ror r1 │ │ │ │ - @ instruction: 0x0085d7b8 │ │ │ │ - addeq r6, r6, r4, asr r0 │ │ │ │ + addeq r6, r6, r8, lsr r0 │ │ │ │ + addseq fp, sp, r8, ror #2 │ │ │ │ + addeq sp, r5, r8, lsr #15 │ │ │ │ + addeq r6, r6, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #640] @ 365d94 │ │ │ │ mov r6, r3 │ │ │ │ @@ -238269,15 +238269,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r8, [pc, #596] @ 365da8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #572] @ 365dac │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [sp, #31] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -238323,25 +238323,25 @@ │ │ │ │ ldr r1, [r5, #920] @ 0x398 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ and r1, r1, r7 │ │ │ │ ands r1, r1, #224 @ 0xe0 │ │ │ │ str r7, [r5, #932] @ 0x3a4 │ │ │ │ beq 365c3c │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 365ba8 │ │ │ │ str r7, [r5, #928] @ 0x3a0 │ │ │ │ b 365ba8 │ │ │ │ cmp r7, #61440 @ 0xf000 │ │ │ │ bcs 365ba8 │ │ │ │ add r1, sp, #31 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r5, #948 @ 0x3b4 │ │ │ │ strb r7, [sp, #31] │ │ │ │ - bl a88e1c │ │ │ │ + bl a88e14 │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ ldr r1, [r5, #932] @ 0x3a4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #224 @ 0xe0 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ str r3, [r5, #920] @ 0x398 │ │ │ │ @@ -238376,101 +238376,101 @@ │ │ │ │ beq 365d70 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 365dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 365b88 │ │ │ │ ldr r1, [pc, #116] @ 365dc8 │ │ │ │ ldr r0, [pc, #116] @ 365dcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 365ba8 │ │ │ │ ldr r0, [pc, #88] @ 365dd0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 365b88 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatteq sl, r4, r2, r3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrheq fp, [sp], r4 │ │ │ │ - addeq lr, r7, r0, lsr #2 │ │ │ │ - addeq pc, r4, r0, asr #32 │ │ │ │ + addseq fp, sp, r4, lsr #1 │ │ │ │ + addeq lr, r7, r0, lsl r1 │ │ │ │ + addeq pc, r4, r0, lsr r0 @ │ │ │ │ @ instruction: 0x010a3290 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ tsteq sl, ip, asr #4 │ │ │ │ - addseq sl, sp, r1, ror #31 │ │ │ │ + @ instruction: 0x009dafd1 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r5, r6, ip, ror #27 │ │ │ │ - umullseq sl, sp, r8, lr │ │ │ │ - ldrdeq sp, [r5], r8 │ │ │ │ - strdeq r5, [r6], r8 │ │ │ │ + ldrdeq r5, [r6], ip │ │ │ │ + addseq sl, sp, r8, lsl #29 │ │ │ │ + addeq sp, r5, r8, asr #9 │ │ │ │ + addeq r5, r6, r8, ror #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrb r0, [r0, #944] @ 0x3b0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ and r0, r0, #1 │ │ │ │ eor r0, r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 365dfc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ffa0 │ │ │ │ + b 92ff98 │ │ │ │ adceq r6, r8, r4, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 365e60 │ │ │ │ ldr r2, [pc, #72] @ 365e64 │ │ │ │ ldr r1, [pc, #72] @ 365e68 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sl, sp, r8, lsl #29 │ │ │ │ - addeq r5, r6, ip, lsl #27 │ │ │ │ - addeq r5, r6, ip, lsr #27 │ │ │ │ + addseq sl, sp, r8, ror lr │ │ │ │ + addeq r5, r6, ip, ror sp │ │ │ │ + umulleq r5, r6, ip, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 365f30 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -238478,33 +238478,33 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 365f34 │ │ │ │ ldr r1, [pc, #156] @ 365f38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #136] @ 365f3c │ │ │ │ ldr r1, [pc, #136] @ 365f40 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #104] @ 365f44 │ │ │ │ ldr r1, [pc, #104] @ 365f48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [pc, #80] @ 365f4c │ │ │ │ ldr r2, [pc, #80] @ 365f50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -238512,19 +238512,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq sl, sp, r4, lsr #28 │ │ │ │ - strdeq lr, [r4], ip │ │ │ │ - addeq sp, r7, r4, asr #27 │ │ │ │ - strdeq lr, [r4], r8 │ │ │ │ - addeq lr, r4, r0, lsl sp │ │ │ │ + addseq sl, sp, r4, lsl lr │ │ │ │ + addeq lr, r4, ip, ror #25 │ │ │ │ + @ instruction: 0x0087ddb4 │ │ │ │ + addeq lr, r4, r8, ror #25 │ │ │ │ + addeq lr, r4, r0, lsl #26 │ │ │ │ @ instruction: 0x000014b8 │ │ │ │ smlatteq r6, r8, r7, r0 │ │ │ │ adceq r6, r8, ip, ror #10 │ │ │ │ andeq r1, r0, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -238563,15 +238563,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 366034 │ │ │ │ ldr r0, [pc, #536] @ 366210 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 366034 │ │ │ │ mov r4, #1 │ │ │ │ lsr r9, r2, #27 │ │ │ │ and r9, r9, #2 │ │ │ │ lsl r3, r2, #19 │ │ │ │ orr r9, r9, r3, lsr #31 │ │ │ │ cmp r9, #3 │ │ │ │ @@ -238612,30 +238612,30 @@ │ │ │ │ lsrne sl, sl, #1 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ moveq sl, #0 │ │ │ │ beq 3660d0 │ │ │ │ add r1, pc, #312 @ 0x138 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r1, sl │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [pc, #324] @ 36621c │ │ │ │ add r0, r5, #960 @ 0x3c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r9, lsl #2 │ │ │ │ ldr r5, [r3, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #1 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl a89060 │ │ │ │ + bl a89058 │ │ │ │ ldr r3, [pc, #280] @ 366220 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 366034 │ │ │ │ ldr r3, [pc, #264] @ 366224 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -238655,66 +238655,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 36622c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 366034 │ │ │ │ ldr r3, [pc, #104] @ 36620c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 366034 │ │ │ │ ldr r0, [pc, #120] @ 366230 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 366034 │ │ │ │ ldr r0, [pc, #104] @ 366234 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 366034 │ │ │ │ ldr r0, [pc, #92] @ 366238 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 366034 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fea18a04 <__bss_end__@@Base+0xfd4faaec> │ │ │ │ smlabbeq sl, r8, lr, r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sl, r0, ror #28 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - strdeq r5, [r6], r4 │ │ │ │ + addeq r5, r6, r4, ror #23 │ │ │ │ smlabteq sl, r0, sp, r2 │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ - @ instruction: 0x009dabd0 │ │ │ │ + addseq sl, sp, r0, asr #23 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, r8, rrx │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r5, r6, r4, ror #21 │ │ │ │ - umulleq r5, r6, ip, sl │ │ │ │ - addeq r5, r6, ip, asr sl │ │ │ │ - addeq r5, r6, r0, lsl #22 │ │ │ │ + ldrdeq r5, [r6], r4 │ │ │ │ + addeq r5, r6, ip, lsl #21 │ │ │ │ + addeq r5, r6, ip, asr #20 │ │ │ │ + strdeq r5, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 365f54 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -238739,15 +238739,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 366318 │ │ │ │ ldr r2, [r0, #928] @ 0x3a0 │ │ │ │ tst r2, #4194304 @ 0x400000 │ │ │ │ beq 366318 │ │ │ │ ldr r0, [r4, #992] @ 0x3e0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r3, [pc, #768] @ 3665c8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3664a8 │ │ │ │ ldr r2, [pc, #752] @ 3665cc │ │ │ │ ldr r3, [pc, #736] @ 3665c0 │ │ │ │ @@ -238818,15 +238818,15 @@ │ │ │ │ tst r3, #1 │ │ │ │ beq 3663f0 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ tst r3, #256 @ 0x100 │ │ │ │ bne 3662b4 │ │ │ │ ldr r0, [r4, #992] @ 0x3e0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r3, [pc, #452] @ 3665c8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3662d4 │ │ │ │ ldr r3, [pc, #440] @ 3665d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -238846,21 +238846,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3665dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3662d4 │ │ │ │ ldr r2, [r4, #920] @ 0x398 │ │ │ │ tst r2, #32 │ │ │ │ bne 3662b4 │ │ │ │ b 366334 │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ @@ -238885,22 +238885,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 3665e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3662d4 │ │ │ │ ldr r2, [r4, #920] @ 0x398 │ │ │ │ tst r2, #16 │ │ │ │ bne 3662b4 │ │ │ │ b 3663bc │ │ │ │ tst r3, #2 │ │ │ │ beq 3663dc │ │ │ │ @@ -238915,45 +238915,45 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 366580 │ │ │ │ ldr r0, [pc, #124] @ 3665ec │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #100] @ 3665f0 │ │ │ │ ldr r3, [pc, #48] @ 3665c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 366580 │ │ │ │ ldr r0, [pc, #68] @ 3665f4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ smlabbeq sl, r4, fp, r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sl, ip, ror #22 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, r0, lsr #22 │ │ │ │ andeq r3, r0, r0, asr #6 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r5, r6, r8, lsr r9 │ │ │ │ + addeq r5, r6, r8, lsr #18 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - addeq r5, r6, ip, lsl r8 │ │ │ │ - @ instruction: 0x010a28b0 │ │ │ │ addeq r5, r6, ip, lsl #16 │ │ │ │ + @ instruction: 0x010a28b0 │ │ │ │ + strdeq r5, [r6], ip │ │ │ │ tsteq sl, r0, ror r8 │ │ │ │ - addeq r5, r6, r8, asr #16 │ │ │ │ + addeq r5, r6, r8, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #41 @ 0x29 │ │ │ │ mov r4, r2 │ │ │ │ @@ -239059,55 +239059,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 366850 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 366674 │ │ │ │ ldr r1, [pc, #100] @ 366854 │ │ │ │ ldr r0, [pc, #100] @ 366858 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 366658 │ │ │ │ ldr r0, [pc, #72] @ 36685c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 366674 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r2, [sl, -ip] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabteq sl, ip, r7, r2 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabbeq sl, r0, r7, r2 │ │ │ │ - umullseq sl, sp, ip, r5 │ │ │ │ + addseq sl, sp, ip, lsl #11 │ │ │ │ andeq r5, r0, r0, ror lr │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r5, r6, r8, asr #12 │ │ │ │ - @ instruction: 0x009da4b8 │ │ │ │ - addeq ip, r5, r4, lsr sl │ │ │ │ - addeq r5, r6, r0, asr r6 │ │ │ │ + addeq r5, r6, r8, lsr r6 │ │ │ │ + addseq sl, sp, r8, lsr #9 │ │ │ │ + addeq ip, r5, r4, lsr #20 │ │ │ │ + addeq r5, r6, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #600] @ 366ad0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -239122,15 +239122,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #544] @ 366ae4 │ │ │ │ mov r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r0, #920] @ 0x398 │ │ │ │ ldr r3, [r0, #952] @ 0x3b8 │ │ │ │ tst r1, #8 │ │ │ │ str r2, [r0, #996] @ 0x3e4 │ │ │ │ @@ -239156,15 +239156,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r7, r0, #960 @ 0x3c0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r7 │ │ │ │ - bl a88e00 │ │ │ │ + bl a88df8 │ │ │ │ cmp r0, #0 │ │ │ │ ble 366978 │ │ │ │ ldr r3, [pc, #408] @ 366aec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 366a28 │ │ │ │ @@ -239175,15 +239175,15 @@ │ │ │ │ bl 366260 │ │ │ │ b 3668f0 │ │ │ │ ldr r2, [pc, #368] @ 366af0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ - bl a89cc8 │ │ │ │ + bl a89cc0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #996] @ 0x3e4 │ │ │ │ beq 36694c │ │ │ │ ldr r3, [pc, #328] @ 366aec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -239206,21 +239206,21 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #224] @ 366b00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3668f0 │ │ │ │ ldr r3, [pc, #212] @ 366b04 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 366960 │ │ │ │ ldr r3, [pc, #180] @ 366af8 │ │ │ │ @@ -239237,50 +239237,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 366b08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 366960 │ │ │ │ ldr r0, [pc, #92] @ 366b0c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 366960 │ │ │ │ ldr r0, [pc, #76] @ 366b10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3668f0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq sl, sp, r0, lsr r4 │ │ │ │ + addseq sl, sp, r0, lsr #8 │ │ │ │ tsteq sl, r0, ror r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r5, r6, r0, lsr r3 │ │ │ │ - addeq r5, r6, r0, lsl r3 │ │ │ │ + addeq r5, r6, r0, lsr #6 │ │ │ │ + addeq r5, r6, r0, lsl #6 │ │ │ │ tsteq sl, r8, lsr r5 │ │ │ │ tsteq sl, r4, lsl #10 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r3, r0, r4, asr #12 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r5, r6, ip, ror r4 │ │ │ │ + addeq r5, r6, ip, ror #8 │ │ │ │ andeq r1, r0, r0, lsl #16 │ │ │ │ - umulleq r5, r6, r8, r4 │ │ │ │ - addeq r5, r6, ip, asr #9 │ │ │ │ - addeq r5, r6, ip, lsr #8 │ │ │ │ + addeq r5, r6, r8, lsl #9 │ │ │ │ + @ instruction: 0x008654bc │ │ │ │ + addeq r5, r6, ip, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #984] @ 366f04 │ │ │ │ ldr r1, [pc, #984] @ 366f08 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -239367,15 +239367,15 @@ │ │ │ │ ldr r1, [pc, #688] @ 366f28 │ │ │ │ ldr r0, [pc, #688] @ 366f2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #128 @ 0x80 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ ldr r2, [pc, #660] @ 366f30 │ │ │ │ bic r3, r3, r8 │ │ │ │ str r3, [r4, #944] @ 0x3b0 │ │ │ │ ldr r3, [pc, #608] @ 366f08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239492,22 +239492,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 366f58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 366b70 │ │ │ │ ldr r2, [pc, #176] @ 366f5c │ │ │ │ ldr r3, [pc, #88] @ 366f08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -239519,46 +239519,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #128 @ 0x80 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r0, [pc, #112] @ 366f68 │ │ │ │ str r8, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 366b70 │ │ │ │ ldrdeq r2, [sl, -r0] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x010a22b0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ tsteq sl, r4, ror #4 │ │ │ │ - addseq sl, sp, r9, lsr #1 │ │ │ │ + umullseq sl, sp, r9, r0 │ │ │ │ strdeq r2, [sl, -ip] │ │ │ │ smlatbeq sl, r8, r1, r2 │ │ │ │ - addseq sl, sp, r0, lsr r0 │ │ │ │ - ldrdeq r5, [r6], r0 │ │ │ │ + addseq sl, sp, r0, lsr #32 │ │ │ │ + addeq r5, r6, r0, asr #7 │ │ │ │ tsteq sl, r8, asr r1 │ │ │ │ tsteq sl, r0, lsl r1 │ │ │ │ - umullseq r9, sp, r8, pc @ │ │ │ │ - addeq r5, r6, r0, lsr #6 │ │ │ │ + addseq r9, sp, r8, lsl #31 │ │ │ │ + addeq r5, r6, r0, lsl r3 │ │ │ │ smlabteq sl, r8, r0, r2 │ │ │ │ swpeq r2, r0, [sl] │ │ │ │ qaddeq r2, r0, sl │ │ │ │ strdeq r1, [sl, -r4] │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r5, r6, r0, lsr #2 │ │ │ │ + addeq r5, r6, r0, lsl r1 │ │ │ │ tsteq sl, r0, asr pc │ │ │ │ - @ instruction: 0x009d9dd8 │ │ │ │ - addeq ip, r5, ip, asr r3 │ │ │ │ - addeq r5, r6, r4, lsl #2 │ │ │ │ + addseq r9, sp, r8, asr #27 │ │ │ │ + addeq ip, r5, ip, asr #6 │ │ │ │ + strdeq r5, [r6], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #760] @ 36727c │ │ │ │ ldr ip, [pc, #760] @ 367280 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -239644,22 +239644,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3672a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 366ff4 │ │ │ │ ldr r3, [pc, #408] @ 3672a4 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 366ff4 │ │ │ │ ldr r3, [pc, #376] @ 367298 │ │ │ │ @@ -239675,22 +239675,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3672a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 366ff4 │ │ │ │ ldr r3, [pc, #292] @ 3672ac │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 367030 │ │ │ │ ldr r3, [pc, #252] @ 367298 │ │ │ │ @@ -239709,28 +239709,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3672b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 367030 │ │ │ │ ldr r0, [pc, #160] @ 3672b4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 366ff4 │ │ │ │ ldr r2, [pc, #144] @ 3672b8 │ │ │ │ ldr r3, [pc, #84] @ 367280 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -239739,109 +239739,109 @@ │ │ │ │ bne 367278 │ │ │ │ ldr r0, [pc, #112] @ 3672bc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r0, [pc, #88] @ 3672c0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 366ff4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r8, ror lr │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sl, r0, ror #28 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq sl, r0, lsl #28 │ │ │ │ smlabteq sl, r4, sp, r1 │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r5, r6, r4, lsr #32 │ │ │ │ + addeq r5, r6, r4, lsl r0 │ │ │ │ andeq r2, r0, r4, ror #1 │ │ │ │ - addeq r5, r6, r4, rrx │ │ │ │ + addeq r5, r6, r4, asr r0 │ │ │ │ andeq r2, r0, r0, lsr #16 │ │ │ │ - addeq r4, r6, r4, ror #28 │ │ │ │ - addeq r5, r6, ip │ │ │ │ + addeq r4, r6, r4, asr lr │ │ │ │ + strdeq r4, [r6], ip │ │ │ │ ldrdeq r1, [sl, -r4] │ │ │ │ - addeq r4, r6, ip, ror lr │ │ │ │ - addeq r4, r6, r8, lsl pc │ │ │ │ + addeq r4, r6, ip, ror #28 │ │ │ │ + addeq r4, r6, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 367324 │ │ │ │ ldr r2, [pc, #72] @ 367328 │ │ │ │ ldr r1, [pc, #72] @ 36732c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, sp, r4, asr #19 │ │ │ │ - addeq r4, r6, r8, asr #17 │ │ │ │ - addeq r4, r6, r8, ror #17 │ │ │ │ + @ instruction: 0x009d99b4 │ │ │ │ + @ instruction: 0x008648b8 │ │ │ │ + ldrdeq r4, [r6], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 367390 │ │ │ │ ldr r2, [pc, #72] @ 367394 │ │ │ │ ldr r1, [pc, #72] @ 367398 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, sp, r8, asr r9 │ │ │ │ - addeq r4, r6, ip, asr r8 │ │ │ │ - addeq r4, r6, ip, ror r8 │ │ │ │ + addseq r9, sp, r8, asr #18 │ │ │ │ + addeq r4, r6, ip, asr #16 │ │ │ │ + addeq r4, r6, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #140] @ 367440 │ │ │ │ ldr r2, [pc, #140] @ 367444 │ │ │ │ ldr r1, [pc, #140] @ 367448 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r4, #944 @ 0x3b0 │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ strd r2, [r0, #-8] │ │ │ │ @@ -239860,17 +239860,17 @@ │ │ │ │ b 366260 │ │ │ │ bl 27d3dc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #996] @ 0x3e4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 366260 │ │ │ │ - @ instruction: 0x009d98f0 │ │ │ │ - addeq r4, r6, ip, ror #15 │ │ │ │ - addeq r4, r6, ip, lsl #16 │ │ │ │ + addseq r9, sp, r0, ror #17 │ │ │ │ + ldrdeq r4, [r6], ip │ │ │ │ + strdeq r4, [r6], ip │ │ │ │ andeq r0, r0, #192 @ 0xc0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #300] @ 367594 │ │ │ │ ldr ip, [pc, #300] @ 367598 │ │ │ │ @@ -239896,32 +239896,32 @@ │ │ │ │ ldr r1, [pc, #240] @ 3675ac │ │ │ │ add r3, r5, #104 @ 0x68 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #956] @ 0x3bc │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36755c │ │ │ │ ldr r2, [pc, #196] @ 3675b0 │ │ │ │ ldr r1, [pc, #196] @ 3675b4 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r0, r3, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #960 @ 0x3c0 │ │ │ │ str r3, [sp] │ │ │ │ - bl a89b2c │ │ │ │ + bl a89b24 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ ldr r2, [pc, #152] @ 3675b8 │ │ │ │ ldr r3, [pc, #116] @ 367598 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239939,32 +239939,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 3675c0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #156 @ 0x9c │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ b 367518 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010a1994 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sl, r0, ror r9 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - addseq r9, sp, r4, lsl #16 │ │ │ │ - strdeq r4, [r6], r0 │ │ │ │ - addeq r4, r6, ip, lsl #14 │ │ │ │ + @ instruction: 0x009d97f4 │ │ │ │ + addeq r4, r6, r0, ror #13 │ │ │ │ + strdeq r4, [r6], ip │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ @ instruction: 0xffffe8dc │ │ │ │ ldrdeq r1, [sl, -ip] │ │ │ │ - addeq r4, r6, r4, lsl sp │ │ │ │ - strdeq r4, [r6], r0 │ │ │ │ + addeq r4, r6, r4, lsl #26 │ │ │ │ + addeq r4, r6, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #284] @ 3676f8 │ │ │ │ ldr r9, [pc, #284] @ 3676fc │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -239973,87 +239973,87 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r5, #104 @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r8, [pc, #244] @ 367704 │ │ │ │ ldr r7, [pc, #244] @ 367708 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #1024 @ 0x400 │ │ │ │ mov fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #188 @ 0xbc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r4, #992 @ 0x3e0 │ │ │ │ bl 381454 │ │ │ │ ldr r2, [pc, #184] @ 36770c │ │ │ │ str r9, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r4, #752 @ 0x2f0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #19 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r9 │ │ │ │ bl 381554 │ │ │ │ ldr r2, [pc, #112] @ 367710 │ │ │ │ ldr r1, [pc, #112] @ 367714 │ │ │ │ add r5, r5, #204 @ 0xcc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #84] @ 367718 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp] │ │ │ │ - bl 92db80 │ │ │ │ + bl 92db78 │ │ │ │ str r0, [r4, #956] @ 0x3bc │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq r9, sp, ip, asr #13 │ │ │ │ - addeq r4, r6, ip, ror #11 │ │ │ │ - @ instruction: 0x008645b8 │ │ │ │ - addeq sl, r5, r8, lsl pc │ │ │ │ - addeq sl, r5, ip, lsr #30 │ │ │ │ + @ instruction: 0x009d96bc │ │ │ │ + ldrdeq r4, [r6], ip │ │ │ │ + addeq r4, r6, r8, lsr #11 │ │ │ │ + addeq sl, r5, r8, lsl #30 │ │ │ │ + addeq sl, r5, ip, lsl pc │ │ │ │ adceq r4, r8, r4, lsl lr │ │ │ │ - strdeq sp, [r4], r0 │ │ │ │ - @ instruction: 0x0087c5bc │ │ │ │ - addeq r2, r6, r4, lsr #29 │ │ │ │ + addeq sp, r4, r0, ror #9 │ │ │ │ + addeq ip, r7, ip, lsr #11 │ │ │ │ + umulleq r2, r6, r4, lr │ │ │ │ ldr r0, [pc, #4] @ 367728 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r4, r8, ip, ror lr │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 36773c │ │ │ │ add r0, pc, r0 │ │ │ │ b 380718 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -240074,15 +240074,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #1044] @ 367bb8 │ │ │ │ mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ mov r4, r0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -240174,15 +240174,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 367894 │ │ │ │ ldrd r0, [r4, #112] @ 0x70 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r2, r2, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -240197,15 +240197,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 367894 │ │ │ │ ldr r3, [pc, #588] @ 367be0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ str r8, [r4, #96] @ 0x60 │ │ │ │ @@ -240220,15 +240220,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #82 @ 0x52 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 367894 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -240257,28 +240257,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 367894 │ │ │ │ ldr r3, [pc, #376] @ 367bfc │ │ │ │ ldr ip, [pc, #376] @ 367c00 │ │ │ │ ldr lr, [r4, #128] @ 0x80 │ │ │ │ ldr r1, [pc, #372] @ 367c04 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 367894 │ │ │ │ ldrb r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3678e8 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -240290,28 +240290,28 @@ │ │ │ │ ldr r1, [pc, #296] @ 367c0c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 367894 │ │ │ │ ldr r3, [pc, #264] @ 367c10 │ │ │ │ ldr ip, [pc, #264] @ 367c14 │ │ │ │ ldr lr, [r4, #124] @ 0x7c │ │ │ │ ldr r1, [pc, #260] @ 367c18 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 367894 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r6, [sp] │ │ │ │ @@ -240330,110 +240330,110 @@ │ │ │ │ ldr r1, [pc, #156] @ 367c20 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 367894 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r9, sp, r8, lsl r6 │ │ │ │ + addseq r9, sp, r8, lsl #12 │ │ │ │ @ instruction: 0x010a169c │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq sp, pc, r4, lsl r4 @ │ │ │ │ - addeq r4, r6, r0, ror fp │ │ │ │ + addeq sp, pc, r4, lsl #8 │ │ │ │ + addeq r4, r6, r0, ror #22 │ │ │ │ tsteq sl, r8, asr r6 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ andeq r3, r0, r8, ror #6 │ │ │ │ tsteq sl, r0, ror #10 │ │ │ │ - addseq r9, sp, ip, ror #8 │ │ │ │ - addeq r4, r6, ip, lsr #20 │ │ │ │ - addeq r4, r6, r8, lsl #20 │ │ │ │ - addseq r9, sp, r0, lsl r4 │ │ │ │ - addeq r4, r6, r0, lsl sl │ │ │ │ - addeq r4, r6, ip, lsr #19 │ │ │ │ + addseq r9, sp, ip, asr r4 │ │ │ │ + addeq r4, r6, ip, lsl sl │ │ │ │ + strdeq r4, [r6], r8 │ │ │ │ + addseq r9, sp, r0, lsl #8 │ │ │ │ + addeq r4, r6, r0, lsl #20 │ │ │ │ + umulleq r4, r6, ip, r9 │ │ │ │ andeq r1, r0, r0, lsr #25 │ │ │ │ - @ instruction: 0x009d93b4 │ │ │ │ + addseq r9, sp, r4, lsr #7 │ │ │ │ + addeq r4, r6, r8, ror #19 │ │ │ │ + addeq r4, r6, r0, asr #18 │ │ │ │ + addseq r9, sp, r0, lsl r3 │ │ │ │ + addeq r4, r6, r0, lsl #19 │ │ │ │ + addeq r4, r6, ip, lsr #17 │ │ │ │ + @ instruction: 0x009d92dc │ │ │ │ strdeq r4, [r6], r8 │ │ │ │ - addeq r4, r6, r0, asr r9 │ │ │ │ - addseq r9, sp, r0, lsr #6 │ │ │ │ - umulleq r4, r6, r0, r9 │ │ │ │ + addeq r4, r6, r8, ror r8 │ │ │ │ + addeq r4, r6, r0, lsr #18 │ │ │ │ + addeq r4, r6, r8, lsr #16 │ │ │ │ + addseq r9, sp, r8, asr r2 │ │ │ │ + addeq r4, r6, ip, asr #18 │ │ │ │ + strdeq r4, [r6], r4 @ │ │ │ │ @ instruction: 0x008648bc │ │ │ │ - addseq r9, sp, ip, ror #5 │ │ │ │ - addeq r4, r6, r8, lsl #20 │ │ │ │ - addeq r4, r6, r8, lsl #17 │ │ │ │ - addeq r4, r6, r0, lsr r9 │ │ │ │ - addeq r4, r6, r8, lsr r8 │ │ │ │ - addseq r9, sp, r8, ror #4 │ │ │ │ - addeq r4, r6, ip, asr r9 │ │ │ │ - addeq r4, r6, r4, lsl #16 │ │ │ │ - addeq r4, r6, ip, asr #17 │ │ │ │ - umulleq r4, r6, r8, r7 │ │ │ │ + addeq r4, r6, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 367cc4 │ │ │ │ ldr r2, [pc, #136] @ 367cc8 │ │ │ │ ldr r1, [pc, #136] @ 367ccc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr ip, [pc, #104] @ 367cd0 │ │ │ │ ldr r3, [pc, #104] @ 367cd4 │ │ │ │ ldr r1, [pc, #104] @ 367cd8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 367cdc │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, sp, ip, lsr r1 │ │ │ │ - addeq ip, r4, r4, asr #30 │ │ │ │ - addeq ip, r7, r0, lsl r0 │ │ │ │ + addseq r9, sp, ip, lsr #2 │ │ │ │ + addeq ip, r4, r4, lsr pc │ │ │ │ + addeq ip, r7, r0 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ smlabbeq r5, r4, sl, lr │ │ │ │ - addeq r4, r6, ip, lsl r8 │ │ │ │ + addeq r4, r6, ip, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #284] @ 367e14 │ │ │ │ ldr r2, [pc, #284] @ 367e18 │ │ │ │ ldr r1, [pc, #284] @ 367e1c │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 367dd0 │ │ │ │ ldrb r5, [r4, #120] @ 0x78 │ │ │ │ cmp r5, #0 │ │ │ │ beq 367db0 │ │ │ │ @@ -240450,28 +240450,28 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #104] @ 0x68 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8ef8bc │ │ │ │ + bl 8ef8b4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -240489,23 +240489,23 @@ │ │ │ │ ldr r0, [pc, #40] @ 367e28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r9, sp, ip, ror r0 │ │ │ │ - strdeq r4, [r6], r0 │ │ │ │ - umulleq ip, pc, r4, lr @ │ │ │ │ - addseq r8, sp, r0, lsl #31 │ │ │ │ - addeq r4, r6, ip, lsl r5 │ │ │ │ - addeq r4, r6, r0, asr #13 │ │ │ │ + addseq r9, sp, ip, rrx │ │ │ │ + addeq r4, r6, r0, ror #11 │ │ │ │ + addeq ip, pc, r4, lsl #29 │ │ │ │ + addseq r8, sp, r0, ror pc │ │ │ │ + addeq r4, r6, ip, lsl #10 │ │ │ │ + @ instruction: 0x008646b0 │ │ │ │ ldr r0, [pc, #4] @ 367e38 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r4, r8, r0, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #1056] @ 368274 │ │ │ │ ldr lr, [pc, #1056] @ 368278 │ │ │ │ @@ -240520,15 +240520,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r5, [pc, #1004] @ 368288 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ ldr r9, [r0, #112] @ 0x70 │ │ │ │ cmp r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 368098 │ │ │ │ @@ -240546,24 +240546,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 36eab4 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 368164 │ │ │ │ ldr r9, [pc, #916] @ 368290 │ │ │ │ - bl 92a044 │ │ │ │ + bl 92a03c │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #908] @ 368294 │ │ │ │ ldr r1, [pc, #908] @ 368298 │ │ │ │ add r3, r9, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrd r2, [r4, #96] @ 0x60 │ │ │ │ ldr r8, [r0, #20] │ │ │ │ ldr r0, [pc, #876] @ 36829c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cde8 │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -240632,15 +240632,15 @@ │ │ │ │ ldr r1, [pc, #632] @ 3682b4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r2, [pc, #604] @ 3682b8 │ │ │ │ ldr r3, [pc, #540] @ 36827c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240667,15 +240667,15 @@ │ │ │ │ ldr r1, [pc, #504] @ 3682c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r8, #16 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r7, r9 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b 367ec4 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 368024 │ │ │ │ @@ -240699,168 +240699,168 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 368024 │ │ │ │ ldr r3, [pc, #360] @ 3682d4 │ │ │ │ ldr ip, [pc, #360] @ 3682d8 │ │ │ │ ldr r1, [pc, #360] @ 3682dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 368054 │ │ │ │ ldr r3, [pc, #320] @ 3682e0 │ │ │ │ ldr ip, [pc, #320] @ 3682e4 │ │ │ │ ldr r1, [pc, #320] @ 3682e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 368054 │ │ │ │ ldr ip, [pc, #284] @ 3682ec │ │ │ │ ldr r1, [pc, #284] @ 3682f0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 368024 │ │ │ │ ldr ip, [pc, #252] @ 3682f4 │ │ │ │ ldr r1, [pc, #252] @ 3682f8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 368024 │ │ │ │ ldr ip, [pc, #216] @ 3682fc │ │ │ │ ldr r1, [pc, #216] @ 368300 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 368054 │ │ │ │ ldr ip, [pc, #184] @ 368304 │ │ │ │ ldr r1, [pc, #184] @ 368308 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 368024 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r8, sp, r8, ror #30 │ │ │ │ + addseq r8, sp, r8, asr pc │ │ │ │ smlatbeq sl, r0, pc, r0 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umulleq r4, r6, r4, r6 │ │ │ │ - addeq r4, r6, r8, lsr #13 │ │ │ │ + addeq r4, r6, r4, lsl #13 │ │ │ │ + umulleq r4, r6, r8, r6 │ │ │ │ tsteq sl, r4, ror #30 │ │ │ │ andeq r3, r0, r8, ror #6 │ │ │ │ - @ instruction: 0x009d8ed0 │ │ │ │ - addeq ip, r4, ip, ror #24 │ │ │ │ - addseq r0, r0, r0, lsr sp │ │ │ │ - ldrdeq r4, [r6], r4 @ │ │ │ │ - addeq sl, r8, r0, asr r5 │ │ │ │ + addseq r8, sp, r0, asr #29 │ │ │ │ + addeq ip, r4, ip, asr ip │ │ │ │ + addseq r0, r0, r0, lsr #26 │ │ │ │ + addeq r4, r6, r4, asr #13 │ │ │ │ + addeq sl, r8, r0, asr #10 │ │ │ │ smlatbeq fp, r0, pc, r1 @ │ │ │ │ - addeq r4, r6, r4, ror r6 │ │ │ │ - addeq r4, r6, r8, ror #12 │ │ │ │ - addeq r4, r6, r4, lsl r5 │ │ │ │ - strdeq r4, [r6], r8 │ │ │ │ + addeq r4, r6, r4, ror #12 │ │ │ │ + addeq r4, r6, r8, asr r6 │ │ │ │ + addeq r4, r6, r4, lsl #10 │ │ │ │ + addeq r4, r6, r8, ror #9 │ │ │ │ smlatbeq sl, r0, sp, r0 │ │ │ │ - addeq r4, r6, r4, lsl r5 │ │ │ │ - addeq r4, r6, r4, ror #8 │ │ │ │ - tsteq fp, r8, ror #28 │ │ │ │ - addeq r4, r6, r8, lsr r5 │ │ │ │ - addeq r4, r6, ip, lsl #10 │ │ │ │ - strdeq r4, [r6], r0 │ │ │ │ - addseq r8, sp, r8, asr ip │ │ │ │ - addeq r4, r6, r4, lsr #6 │ │ │ │ - @ instruction: 0x008643bc │ │ │ │ - addseq r8, sp, r4, lsr #24 │ │ │ │ - addeq r4, r6, r8, lsl #8 │ │ │ │ - addeq r4, r6, r8, lsl #7 │ │ │ │ - addeq r4, r6, r8, asr #8 │ │ │ │ - addeq r4, r6, r0, ror #6 │ │ │ │ + addeq r4, r6, r4, lsl #10 │ │ │ │ addeq r4, r6, r4, asr r4 │ │ │ │ - addeq r4, r6, r8, lsr r3 │ │ │ │ - addeq r4, r6, ip, asr r3 │ │ │ │ - addeq r4, r6, ip, lsl #6 │ │ │ │ - addeq r4, r6, ip, lsl r4 │ │ │ │ - addeq r4, r6, r4, ror #5 │ │ │ │ + tsteq fp, r8, ror #28 │ │ │ │ + addeq r4, r6, r8, lsr #10 │ │ │ │ + strdeq r4, [r6], ip │ │ │ │ + addeq r4, r6, r0, ror #7 │ │ │ │ + addseq r8, sp, r8, asr #24 │ │ │ │ + addeq r4, r6, r4, lsl r3 │ │ │ │ + addeq r4, r6, ip, lsr #7 │ │ │ │ + addseq r8, sp, r4, lsl ip │ │ │ │ + strdeq r4, [r6], r8 │ │ │ │ + addeq r4, r6, r8, ror r3 │ │ │ │ + addeq r4, r6, r8, lsr r4 │ │ │ │ + addeq r4, r6, r0, asr r3 │ │ │ │ + addeq r4, r6, r4, asr #8 │ │ │ │ + addeq r4, r6, r8, lsr #6 │ │ │ │ + addeq r4, r6, ip, asr #6 │ │ │ │ + strdeq r4, [r6], ip │ │ │ │ + addeq r4, r6, ip, lsl #8 │ │ │ │ + ldrdeq r4, [r6], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 3683a0 │ │ │ │ ldr r2, [pc, #124] @ 3683a4 │ │ │ │ ldr r1, [pc, #124] @ 3683a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #92] @ 3683ac │ │ │ │ ldr r1, [pc, #92] @ 3683b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #64] @ 3683b4 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r8, sp, r4, lsr #21 │ │ │ │ - addeq ip, r4, ip, asr r8 │ │ │ │ - addeq fp, r7, r8, lsr #18 │ │ │ │ + umullseq r8, sp, r4, sl │ │ │ │ + addeq ip, r4, ip, asr #16 │ │ │ │ + addeq fp, r7, r8, lsl r9 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ strdeq lr, [r5, -r4] │ │ │ │ - addeq r4, r6, r0, lsl r3 │ │ │ │ + addeq r4, r6, r0, lsl #6 │ │ │ │ ldr r0, [pc, #4] @ 3683c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r4, r8, r8, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 368450 │ │ │ │ mov r4, r1 │ │ │ │ @@ -240869,15 +240869,15 @@ │ │ │ │ ldr r2, [pc, #104] @ 368458 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ subs r5, r5, #0 │ │ │ │ movne r5, #1 │ │ │ │ add r4, r0, r4 │ │ │ │ strb r5, [r4, #100] @ 0x64 │ │ │ │ ldrh r1, [r0, #148] @ 0x94 │ │ │ │ cmp r1, #0 │ │ │ │ beq 368440 │ │ │ │ @@ -240887,42 +240887,42 @@ │ │ │ │ ldrb r2, [r3, #1]! │ │ │ │ cmp r3, ip │ │ │ │ orr r1, r1, r2 │ │ │ │ bne 368430 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c3f4 │ │ │ │ - addseq r8, sp, r8, lsr sl │ │ │ │ - strdeq r4, [r6], ip │ │ │ │ - ldrdeq r4, [r6], ip │ │ │ │ + b 92c3ec │ │ │ │ + addseq r8, sp, r8, lsr #20 │ │ │ │ + addeq r4, r6, ip, ror #5 │ │ │ │ + addeq r4, r6, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 368500 │ │ │ │ ldr r2, [pc, #140] @ 368504 │ │ │ │ ldr r1, [pc, #140] @ 368508 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #108] @ 36850c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r1, [pc, #96] @ 368510 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [pc, #80] @ 368514 │ │ │ │ ldr r2, [pc, #80] @ 368518 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ @@ -240932,17 +240932,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009d89b0 │ │ │ │ - addeq ip, r4, r8, lsl #14 │ │ │ │ - ldrdeq fp, [r7], r4 │ │ │ │ + addseq r8, sp, r0, lsr #19 │ │ │ │ + strdeq ip, [r4], r8 │ │ │ │ + addeq fp, r7, r4, asr #15 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ tsteq r5, r8, asr r4 │ │ │ │ adceq r4, r8, r0, asr #2 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -240952,67 +240952,67 @@ │ │ │ │ ldr r1, [pc, #76] @ 368588 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrh r0, [r0, #148] @ 0x94 │ │ │ │ cmp r0, #15 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r8, sp, ip, ror #17 │ │ │ │ - umulleq r4, r6, r8, r1 │ │ │ │ - addeq r4, r6, ip, lsr #3 │ │ │ │ + @ instruction: 0x009d88dc │ │ │ │ + addeq r4, r6, r8, lsl #3 │ │ │ │ + umulleq r4, r6, ip, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 3685dc │ │ │ │ ldr r2, [pc, #56] @ 3685e0 │ │ │ │ ldr r1, [pc, #56] @ 3685e4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27ebf4 │ │ │ │ - addseq r8, sp, ip, ror r8 │ │ │ │ - addeq r4, r6, r8, lsr #2 │ │ │ │ - addeq r4, r6, ip, lsr r1 │ │ │ │ + addseq r8, sp, ip, ror #16 │ │ │ │ + addeq r4, r6, r8, lsl r1 │ │ │ │ + addeq r4, r6, ip, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #100] @ 368664 │ │ │ │ ldr r2, [pc, #100] @ 368668 │ │ │ │ ldr r1, [pc, #100] @ 36866c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrh r2, [r0, #148] @ 0x94 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bhi 368648 │ │ │ │ ldr r1, [pc, #56] @ 368670 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -241021,58 +241021,58 @@ │ │ │ │ ldr r1, [pc, #36] @ 368674 │ │ │ │ ldr r0, [pc, #36] @ 368678 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #24 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r8, sp, r0, lsr #16 │ │ │ │ - addeq r4, r6, ip, asr #1 │ │ │ │ - addeq r4, r6, r0, ror #1 │ │ │ │ + addseq r8, sp, r0, lsl r8 │ │ │ │ + strheq r4, [r6], ip │ │ │ │ + ldrdeq r4, [r6], r0 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ + umulleq r4, r6, r8, r0 │ │ │ │ addeq r4, r6, r8, lsr #1 │ │ │ │ - strheq r4, [r6], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ 3686f4 │ │ │ │ ldr r2, [pc, #96] @ 3686f8 │ │ │ │ ldr r1, [pc, #96] @ 3686fc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #64] @ 368700 │ │ │ │ ldr r1, [pc, #64] @ 368704 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r5, #96 @ 0x60 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36ca14 │ │ │ │ - addseq r8, sp, ip, lsl #15 │ │ │ │ - addeq r4, r6, r4, lsr r0 │ │ │ │ - addeq r4, r6, r8, asr #32 │ │ │ │ - ldrdeq ip, [r4], r0 │ │ │ │ - umulleq fp, r7, ip, r5 │ │ │ │ + addseq r8, sp, ip, ror r7 │ │ │ │ + addeq r4, r6, r4, lsr #32 │ │ │ │ + addeq r4, r6, r8, lsr r0 │ │ │ │ + addeq ip, r4, r0, asr #9 │ │ │ │ + addeq fp, r7, ip, lsl #11 │ │ │ │ ldr r0, [pc, #4] @ 368714 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ umlaleq r3, r8, ip, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -241102,15 +241102,15 @@ │ │ │ │ cmp r1, ip │ │ │ │ beq 3687ac │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne 368788 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ mov r2, #1 │ │ │ │ - bl b72c58 │ │ │ │ + bl b72c50 │ │ │ │ add r4, r4, #1 │ │ │ │ b 368734 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #300] @ 3688f8 │ │ │ │ @@ -241119,36 +241119,36 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #268] @ 368904 │ │ │ │ ldr r1, [pc, #268] @ 368908 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #232] @ 36890c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ add r8, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 8dcb84 │ │ │ │ + bl 8dcb7c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 381554 │ │ │ │ ldr r0, [r5, #928] @ 0x3a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #31 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -241186,20 +241186,20 @@ │ │ │ │ lsr r2, r3, #5 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov r1, #0 │ │ │ │ bl 27ebf4 │ │ │ │ b 3688c0 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ b 3688b8 │ │ │ │ - addseq r8, sp, r4, lsl #13 │ │ │ │ - addeq r9, r5, r0, asr sp │ │ │ │ - addeq r9, r5, r4, ror #26 │ │ │ │ - addeq r3, r6, ip, asr #30 │ │ │ │ - addeq r3, r6, r4, ror #30 │ │ │ │ + addseq r8, sp, r4, ror r6 │ │ │ │ + addeq r9, r5, r0, asr #26 │ │ │ │ + addeq r9, r5, r4, asr sp │ │ │ │ + addeq r3, r6, ip, lsr pc │ │ │ │ addeq r3, r6, r4, asr pc │ │ │ │ + addeq r3, r6, r4, asr #30 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 368974 │ │ │ │ ldr r2, [pc, #72] @ 368978 │ │ │ │ @@ -241207,27 +241207,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #40] @ 368980 │ │ │ │ ldr r1, [pc, #40] @ 368984 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9281d0 │ │ │ │ - addseq r8, sp, r8, lsr #10 │ │ │ │ - addeq ip, r4, r8, asr r2 │ │ │ │ - addeq fp, r7, r4, lsr #6 │ │ │ │ + b 9281c8 │ │ │ │ + addseq r8, sp, r8, lsl r5 │ │ │ │ + addeq ip, r4, r8, asr #4 │ │ │ │ + addeq fp, r7, r4, lsl r3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ strheq lr, [r5, -ip] │ │ │ │ │ │ │ │ 00368988 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -241270,25 +241270,25 @@ │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ bl 3815d8 │ │ │ │ ldr r6, [pc, #120] @ 368aac │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 8e4288 │ │ │ │ + bl 8e4280 │ │ │ │ cmp r0, #0 │ │ │ │ beq 368a70 │ │ │ │ ldr r3, [pc, #100] @ 368ab0 │ │ │ │ ldr r1, [pc, #100] @ 368ab4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 934e44 │ │ │ │ + bl 934e3c │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ cmp r3, r0 │ │ │ │ beq 368a90 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -241298,19 +241298,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 368ab8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 93363c │ │ │ │ + b 933634 │ │ │ │ smlabteq sl, ip, r3, r0 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - addseq lr, r8, r8, lsr #7 │ │ │ │ - umulleq sp, r7, ip, r0 │ │ │ │ + umullseq lr, r8, r8, r3 │ │ │ │ + addeq sp, r7, ip, lsl #1 │ │ │ │ │ │ │ │ 00368abc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #560] @ 368d04 │ │ │ │ @@ -241331,15 +241331,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 3810a8 │ │ │ │ subs r2, r0, #0 │ │ │ │ bne 368b60 │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl b738b4 │ │ │ │ + bl b738ac │ │ │ │ cmp r8, r0 │ │ │ │ mov r3, r0 │ │ │ │ ble 368cec │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ lsr ip, r3, #5 │ │ │ │ ldr r2, [r0, ip, lsl #2] │ │ │ │ and r1, r3, #31 │ │ │ │ @@ -241363,19 +241363,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 368ca8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 3815d8 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 8dd7a0 │ │ │ │ + bl 8dd798 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 8e4288 │ │ │ │ + bl 8e4280 │ │ │ │ cmp r0, #0 │ │ │ │ bne 368c7c │ │ │ │ ldr r3, [r7, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 368c8c │ │ │ │ adds r3, r5, r5 │ │ │ │ adc r2, r6, r6 │ │ │ │ @@ -241395,45 +241395,45 @@ │ │ │ │ mov sl, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add fp, r7, #760 @ 0x2f8 │ │ │ │ mov r4, sl │ │ │ │ mov r9, r3 │ │ │ │ b 368c40 │ │ │ │ - bl 8dd780 │ │ │ │ + bl 8dd778 │ │ │ │ ldr r2, [r7, #752] @ 0x2f0 │ │ │ │ adds sl, sl, r8 │ │ │ │ adc r4, r4, r9 │ │ │ │ cmp sl, r2 │ │ │ │ sbcs r2, r4, #0 │ │ │ │ bcs 368c8c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 8e42b4 │ │ │ │ + bl 8e42ac │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 368c24 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ b 368b7c │ │ │ │ ldr r0, [pc, #120] @ 368d0c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ ldr r2, [pc, #96] @ 368d10 │ │ │ │ ldr r3, [pc, #84] @ 368d08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -241447,23 +241447,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ 368d14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r4, lsr #6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r3, r6, r8, lsl fp │ │ │ │ + addeq r3, r6, r8, lsl #22 │ │ │ │ tsteq sl, ip, asr #2 │ │ │ │ - umulleq r3, r6, r8, sl │ │ │ │ + addeq r3, r6, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldrbeq r0, [r0, #56] @ 0x38 │ │ │ │ @@ -241548,15 +241548,15 @@ │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [pc, #596] @ 3690cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3690a4 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -241599,15 +241599,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b8e690 │ │ │ │ + b b8e688 │ │ │ │ ldrb r0, [r4] │ │ │ │ cmp r0, #1 │ │ │ │ beq 368dbc │ │ │ │ adds r1, r6, #1 │ │ │ │ movne r1, #1 │ │ │ │ ands r1, r1, lr, lsr #2 │ │ │ │ beq 368e54 │ │ │ │ @@ -241671,15 +241671,15 @@ │ │ │ │ ldrb r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 368f10 │ │ │ │ ldr r0, [pc, #116] @ 3690e0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ ldr r1, [pc, #96] @ 3690e0 │ │ │ │ ldrd r6, [r4, #48] @ 0x30 │ │ │ │ subs r2, r1, r2 │ │ │ │ rsc r3, r3, #0 │ │ │ │ adds r2, r2, r6 │ │ │ │ adc r3, r7, r3 │ │ │ │ mov r0, r2 │ │ │ │ @@ -241695,19 +241695,19 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cac4 │ │ │ │ b 368e84 │ │ │ │ smlatbeq sl, ip, r0, r0 │ │ │ │ andeq r5, r0, r0, lsr r1 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - strdeq r3, [r6], ip │ │ │ │ + addeq r3, r6, ip, ror #15 │ │ │ │ andeq r2, r0, pc, lsl #14 │ │ │ │ @ instruction: 0x00006db4 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - addeq r3, r6, r0, ror #14 │ │ │ │ + addeq r3, r6, r0, asr r7 │ │ │ │ │ │ │ │ 003690e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r3, [r0] │ │ │ │ @@ -241725,15 +241725,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ ldr r7, [r4, #52] @ 0x34 │ │ │ │ ldr fp, [r4, #44] @ 0x2c │ │ │ │ ldrb r9, [r4, #56] @ 0x38 │ │ │ │ subs r3, r0, r6 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -241783,15 +241783,15 @@ │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrb sl, [r3] │ │ │ │ cmp sl, ip │ │ │ │ bne 369234 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #364] @ 369398 │ │ │ │ mov r1, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ str sl, [sp, #8] │ │ │ │ subs r6, r6, r5 │ │ │ │ sbc r7, r7, r8 │ │ │ │ orrs r3, r6, r7 │ │ │ │ beq 36932c │ │ │ │ cmp r7, #0 │ │ │ │ clzeq r3, r6 │ │ │ │ @@ -241823,15 +241823,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ lsls ip, r1, ip │ │ │ │ beq 3692c4 │ │ │ │ adds r2, r2, #1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 369180 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -241860,15 +241860,15 @@ │ │ │ │ lsl ip, sl, ip │ │ │ │ orr r2, r2, sl, lsl lr │ │ │ │ rsb lr, lr, #32 │ │ │ │ orr ip, ip, sl, lsr lr │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ orr r3, ip, r3 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ b 3692d0 │ │ │ │ mov ip, #64 @ 0x40 │ │ │ │ b 36926c │ │ │ │ adds r3, r3, #1 │ │ │ │ adc r2, r2, #0 │ │ │ │ cmp r2, r1 │ │ │ │ cmpeq r3, r0 │ │ │ │ @@ -241905,17 +241905,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 369414 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 369418 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - umullseq r7, sp, r8, sl │ │ │ │ - addeq r3, r6, r4, asr #8 │ │ │ │ - addeq r3, r6, r8, ror #8 │ │ │ │ + addseq r7, sp, r8, lsl #21 │ │ │ │ + addeq r3, r6, r4, lsr r4 │ │ │ │ + addeq r3, r6, r8, asr r4 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 0036941c : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #248] @ 369528 │ │ │ │ @@ -241981,18 +241981,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ ldrdeq pc, [r9, -r0] │ │ │ │ andeq r5, r0, r0, lsr r1 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ + addeq r3, r6, r8, lsl #6 │ │ │ │ + addseq r7, sp, ip, ror #18 │ │ │ │ addeq r3, r6, r8, lsl r3 │ │ │ │ - addseq r7, sp, ip, ror r9 │ │ │ │ - addeq r3, r6, r8, lsr #6 │ │ │ │ - addeq r3, r6, ip, asr #6 │ │ │ │ + addeq r3, r6, ip, lsr r3 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ │ │ │ │ 00369548 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -242006,15 +242006,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ bl 3690e8 │ │ │ │ strd r0, [r4, #16] │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ strb r3, [r4, #73] @ 0x49 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -242026,17 +242026,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3695e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r7, sp, r4, asr #17 │ │ │ │ - addeq r3, r6, r4, ror r2 │ │ │ │ - umulleq r3, r6, r8, r2 │ │ │ │ + @ instruction: 0x009d78b4 │ │ │ │ + addeq r3, r6, r4, ror #4 │ │ │ │ + addeq r3, r6, r8, lsl #5 │ │ │ │ │ │ │ │ 003695ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r1, [r0, #72] @ 0x48 │ │ │ │ @@ -242067,17 +242067,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 369684 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 369688 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r7, sp, r8, lsr #16 │ │ │ │ - ldrdeq r3, [r6], r4 │ │ │ │ - strdeq r3, [r6], r8 │ │ │ │ + addseq r7, sp, r8, lsl r8 │ │ │ │ + addeq r3, r6, r4, asr #3 │ │ │ │ + addeq r3, r6, r8, ror #3 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 0036968c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -242113,17 +242113,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 369734 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r7, sp, r8, ror r7 │ │ │ │ - addeq r3, r6, r8, lsr #2 │ │ │ │ - addeq r3, r6, ip, asr #2 │ │ │ │ + addseq r7, sp, r8, ror #14 │ │ │ │ + addeq r3, r6, r8, lsl r1 │ │ │ │ + addeq r3, r6, ip, lsr r1 │ │ │ │ │ │ │ │ 00369738 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -242133,21 +242133,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 3690e8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #16] │ │ │ │ add r1, pc, #116 @ 0x74 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #32] │ │ │ │ add r1, pc, #100 @ 0x64 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #73] @ 0x49 │ │ │ │ str r0, [r4, #24] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -242165,17 +242165,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fea1bff0 <__bss_end__@@Base+0xfd4fe0d8> │ │ │ │ ... │ │ │ │ blcc fea1bffc <__bss_end__@@Base+0xfd4fe0e4> │ │ │ │ - addseq r7, sp, r0, asr #13 │ │ │ │ - addeq r3, r6, ip, rrx │ │ │ │ - umulleq r3, r6, r0, r0 │ │ │ │ + @ instruction: 0x009d76b0 │ │ │ │ + addeq r3, r6, ip, asr r0 │ │ │ │ + addeq r3, r6, r0, lsl #1 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ │ │ │ │ 00369808 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -242205,17 +242205,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 369898 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r7, sp, r4, lsl r6 │ │ │ │ - addeq r2, r6, r4, asr #31 │ │ │ │ - addeq r2, r6, r8, ror #31 │ │ │ │ + addseq r7, sp, r4, lsl #12 │ │ │ │ + @ instruction: 0x00862fb4 │ │ │ │ + ldrdeq r2, [r6], r8 │ │ │ │ │ │ │ │ 0036989c : │ │ │ │ ldrd r0, [r0, #8] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003698a4 : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -242245,15 +242245,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36994c │ │ │ │ mov r5, #0 │ │ │ │ b 369940 │ │ │ │ mov r0, #1 │ │ │ │ strb r5, [r4, #73] @ 0x49 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ strd r2, [r4, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 368d18 │ │ │ │ ldrb r3, [r4, #73] @ 0x49 │ │ │ │ @@ -242275,17 +242275,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 369998 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 36999c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r7, sp, r4, lsl r5 │ │ │ │ - addeq r2, r6, r0, asr #29 │ │ │ │ - addeq r2, r6, r4, ror #29 │ │ │ │ + addseq r7, sp, r4, lsl #10 │ │ │ │ + @ instruction: 0x00862eb0 │ │ │ │ + ldrdeq r2, [r6], r4 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -242353,15 +242353,15 @@ │ │ │ │ ldr r3, [pc, #156] @ 369b48 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ and r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ str r7, [r4, #60] @ 0x3c │ │ │ │ strb r5, [r4, #56] @ 0x38 │ │ │ │ str r8, [r4, #64] @ 0x40 │ │ │ │ str r6, [r4, #68] @ 0x44 │ │ │ │ beq 369b24 │ │ │ │ @@ -242388,33 +242388,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ mov r2, #476 @ 0x1dc │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - addseq r7, sp, r0, lsl #7 │ │ │ │ - addeq r2, r6, ip, lsr #26 │ │ │ │ - addeq r2, r6, r4, ror #26 │ │ │ │ + addseq r7, sp, r0, ror r3 │ │ │ │ + addeq r2, r6, ip, lsl sp │ │ │ │ + addeq r2, r6, r4, asr sp │ │ │ │ andeq r0, r0, pc, asr #3 │ │ │ │ - addseq r7, sp, ip, asr r3 │ │ │ │ - addeq r2, r6, ip, lsl #26 │ │ │ │ - addeq r2, r6, r0, asr sp │ │ │ │ + addseq r7, sp, ip, asr #6 │ │ │ │ + strdeq r2, [r6], ip │ │ │ │ + addeq r2, r6, r0, asr #26 │ │ │ │ │ │ │ │ 00369b68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 369b98 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d088 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27d088 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -242423,15 +242423,15 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrb r5, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ mov r9, r0 │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, #184 @ 0xb8 │ │ │ │ bl 27cd70 │ │ │ │ mov r1, #4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -242446,23 +242446,23 @@ │ │ │ │ lsr r6, r6, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r0, [r4, #72] @ 0x48 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, #112 @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ add sl, r3, r0, lsl #4 │ │ │ │ mov r0, sl │ │ │ │ - bl 9319a0 │ │ │ │ + bl 931998 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r4, [sl, #104] @ 0x68 │ │ │ │ mla r3, r6, fp, r3 │ │ │ │ str r6, [sl, #100] @ 0x64 │ │ │ │ str r3, [sl, #96] @ 0x60 │ │ │ │ ldr r3, [r7, #172] @ 0xac │ │ │ │ str r9, [sl, #108] @ 0x6c │ │ │ │ @@ -242475,71 +242475,71 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r7 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r2, r6, ip, lsl sp │ │ │ │ + addeq r2, r6, ip, lsl #26 │ │ │ │ ldr r0, [pc, #4] @ 369cd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r2, r8, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 369d38 │ │ │ │ ldr r2, [pc, #72] @ 369d3c │ │ │ │ ldr r1, [pc, #72] @ 369d40 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r7, sp, ip, ror r2 │ │ │ │ - umulleq sl, r4, r8, lr │ │ │ │ - addeq r9, r7, r4, ror #30 │ │ │ │ + addseq r7, sp, ip, ror #4 │ │ │ │ + addeq sl, r4, r8, lsl #29 │ │ │ │ + addeq r9, r7, r4, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 369d7c │ │ │ │ ldr r1, [pc, #32] @ 369d80 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - addseq r7, sp, r4, lsl r2 │ │ │ │ - ldrdeq r2, [r6], r8 │ │ │ │ + addseq r7, sp, r4, lsl #4 │ │ │ │ + addeq r2, r6, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 369dc4 │ │ │ │ ldr ip, [pc, #40] @ 369dc8 │ │ │ │ ldr r1, [pc, #40] @ 369dcc │ │ │ │ @@ -242548,17 +242548,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #25 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - @ instruction: 0x009d71d0 │ │ │ │ - addeq r2, r6, ip, lsr #23 │ │ │ │ - umulleq r2, r6, r4, fp │ │ │ │ + addseq r7, sp, r0, asr #3 │ │ │ │ + umulleq r2, r6, ip, fp │ │ │ │ + addeq r2, r6, r4, lsl #23 │ │ │ │ │ │ │ │ 00369dd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -242679,15 +242679,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #328] @ 36a100 │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 369f50 │ │ │ │ str r7, [r2] │ │ │ │ str r6, [r2, #4] │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ beq 369f94 │ │ │ │ mov r2, r7 │ │ │ │ @@ -242723,57 +242723,57 @@ │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ bl 369d44 │ │ │ │ ldr r0, [pc, #152] @ 36a10c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 369e9c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r3] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #124] @ 36a110 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 369ec4 │ │ │ │ ldr r0, [pc, #100] @ 36a114 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 369d84 │ │ │ │ ldr r3, [pc, #68] @ 36a118 │ │ │ │ ldr r1, [pc, #68] @ 36a11c │ │ │ │ ldr r0, [pc, #68] @ 36a120 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ strdeq lr, [r9, -ip] │ │ │ │ - addseq r7, sp, ip, lsl #2 │ │ │ │ + ldrsheq r7, [sp], ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - @ instruction: 0x009d6ff4 │ │ │ │ - addeq r2, r6, ip, asr #20 │ │ │ │ - addseq r6, sp, r8, lsr #30 │ │ │ │ - addeq r2, r6, ip, ror #17 │ │ │ │ - addeq r2, r6, ip, lsr #18 │ │ │ │ - addeq r2, r6, r0, asr #18 │ │ │ │ - @ instruction: 0x008628b0 │ │ │ │ - umullseq r6, sp, ip, lr │ │ │ │ - addeq r2, r6, r4, ror #16 │ │ │ │ - addeq r8, r8, r4, lsl r4 │ │ │ │ + addseq r6, sp, r4, ror #31 │ │ │ │ + addeq r2, r6, ip, lsr sl │ │ │ │ + addseq r6, sp, r8, lsl pc │ │ │ │ + ldrdeq r2, [r6], ip │ │ │ │ + addeq r2, r6, ip, lsl r9 │ │ │ │ + addeq r2, r6, r0, lsr r9 │ │ │ │ + addeq r2, r6, r0, lsr #17 │ │ │ │ + addseq r6, sp, ip, lsl #29 │ │ │ │ + addeq r2, r6, r4, asr r8 │ │ │ │ + addeq r8, r8, r4, lsl #8 │ │ │ │ │ │ │ │ 0036a124 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #440] @ 36a2f4 │ │ │ │ @@ -242839,15 +242839,15 @@ │ │ │ │ beq 36a1b4 │ │ │ │ ldr r0, [pc, #208] @ 36a300 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -242873,33 +242873,33 @@ │ │ │ │ strb r1, [ip] │ │ │ │ mov r1, #0 │ │ │ │ b 36a1f8 │ │ │ │ bl 369d44 │ │ │ │ ldr r0, [pc, #64] @ 36a304 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 36a1ac │ │ │ │ ldr r3, [pc, #48] @ 36a308 │ │ │ │ ldr r1, [pc, #48] @ 36a30c │ │ │ │ ldr r0, [pc, #48] @ 36a310 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #132 @ 0x84 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0109ecbc │ │ │ │ - addseq r6, sp, r8, ror #27 │ │ │ │ + @ instruction: 0x009d6dd8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq r2, r6, ip, lsl r8 │ │ │ │ - addeq r2, r6, r4, ror #14 │ │ │ │ - umullseq r6, sp, r8, ip │ │ │ │ - addeq r2, r6, r0, ror #12 │ │ │ │ - addeq r8, r8, r0, lsl r2 │ │ │ │ + addeq r2, r6, ip, lsl #16 │ │ │ │ + addeq r2, r6, r4, asr r7 │ │ │ │ + addseq r6, sp, r8, lsl #25 │ │ │ │ + addeq r2, r6, r0, asr r6 │ │ │ │ + addeq r8, r8, r0, lsl #4 │ │ │ │ │ │ │ │ 0036a314 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r3, r0, #0 │ │ │ │ @@ -242961,20 +242961,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - addseq r6, sp, r8, lsl ip │ │ │ │ - umullseq r6, sp, r8, fp │ │ │ │ - addeq r2, r6, ip, asr r5 │ │ │ │ - addseq r6, sp, r0, ror fp │ │ │ │ - addeq r8, r8, ip, ror #1 │ │ │ │ - addeq r2, r6, r4, lsr r5 │ │ │ │ + addseq r6, sp, r8, lsl #24 │ │ │ │ + addseq r6, sp, r8, lsl #23 │ │ │ │ + addeq r2, r6, ip, asr #10 │ │ │ │ + addseq r6, sp, r0, ror #22 │ │ │ │ + ldrdeq r8, [r8], ip │ │ │ │ + addeq r2, r6, r4, lsr #10 │ │ │ │ │ │ │ │ 0036a438 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [r0, #168] @ 0xa8 │ │ │ │ @@ -243034,18 +243034,18 @@ │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 36a4f8 │ │ │ │ ldr r0, [pc, #24] @ 36a548 │ │ │ │ ldr r1, [r7, #180] @ 0xb4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ smlatbeq r9, r4, r9, lr │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq r2, r6, r0, asr #10 │ │ │ │ + addeq r2, r6, r0, lsr r5 │ │ │ │ │ │ │ │ 0036a54c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [r0, #168] @ 0xa8 │ │ │ │ @@ -243116,31 +243116,31 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #56] @ 36a6b0 │ │ │ │ ldr r1, [r6, #180] @ 0xb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 36a654 │ │ │ │ ldr r3, [pc, #40] @ 36a6b4 │ │ │ │ ldr r1, [pc, #40] @ 36a6b8 │ │ │ │ ldr r0, [pc, #40] @ 36a6bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 36a6c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ smlabbeq r9, ip, r8, lr │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq r2, r6, r0, lsr r4 │ │ │ │ - addseq r6, sp, r4, ror #17 │ │ │ │ - strdeq ip, [r5], r0 │ │ │ │ - addeq r2, r6, r4, asr #8 │ │ │ │ + addeq r2, r6, r0, lsr #8 │ │ │ │ + @ instruction: 0x009d68d4 │ │ │ │ + addeq ip, r5, r0, ror #7 │ │ │ │ + addeq r2, r6, r4, lsr r4 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ │ │ │ │ 0036a6c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -243216,23 +243216,23 @@ │ │ │ │ │ │ │ │ 0036a7d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93019c │ │ │ │ + bl 930194 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ bl 27d088 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 27d088 │ │ │ │ ldr r0, [pc, #4] @ 36a810 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r1, r8, ip, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #156] @ 36a8c8 │ │ │ │ ldr r2, [pc, #156] @ 36a8cc │ │ │ │ @@ -243241,15 +243241,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrh ip, [r0, #160] @ 0xa0 │ │ │ │ sub r3, ip, #1 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 36a87c │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r4 │ │ │ │ @@ -243263,63 +243263,63 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r5, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009d67b0 │ │ │ │ - ldrdeq r2, [r6], r4 │ │ │ │ - strdeq r2, [r6], r0 │ │ │ │ - ldrdeq r2, [r6], r0 │ │ │ │ - addeq r2, r6, r8, lsr #5 │ │ │ │ + addseq r6, sp, r0, lsr #15 │ │ │ │ + addeq r2, r6, r4, asr #5 │ │ │ │ + addeq r2, r6, r0, ror #5 │ │ │ │ + addeq r2, r6, r0, asr #5 │ │ │ │ + umulleq r2, r6, r8, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 36a960 │ │ │ │ ldr r2, [pc, #108] @ 36a964 │ │ │ │ ldr r1, [pc, #108] @ 36a968 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #76] @ 36a96c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [pc, #60] @ 36a970 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009d66f0 │ │ │ │ - addeq sl, r4, r8, lsl #5 │ │ │ │ - addeq r9, r7, r4, asr r3 │ │ │ │ + addseq r6, sp, r0, ror #13 │ │ │ │ + addeq sl, r4, r8, ror r2 │ │ │ │ + addeq r9, r7, r4, asr #6 │ │ │ │ tsteq r5, r0, asr r3 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 36a9c8 │ │ │ │ @@ -243328,24 +243328,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #28] @ 36a9d4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 36c864 │ │ │ │ - addseq r6, sp, r8, asr r6 │ │ │ │ - strdeq sl, [r4], r8 │ │ │ │ - addeq r9, r7, r4, asr #5 │ │ │ │ + addseq r6, sp, r8, asr #12 │ │ │ │ + addeq sl, r4, r8, ror #3 │ │ │ │ + @ instruction: 0x008792b4 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #120] @ 36aa68 │ │ │ │ ldr r1, [pc, #120] @ 36aa6c │ │ │ │ @@ -243353,96 +243353,96 @@ │ │ │ │ ldr r2, [pc, #116] @ 36aa70 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrh r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36aa48 │ │ │ │ mov r6, r0 │ │ │ │ add r5, r0, #92 @ 0x5c │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldrh r3, [r6, #160] @ 0xa0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 36aa2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r6, sp, ip, ror #11 │ │ │ │ - addeq r2, r6, r0, lsr r1 │ │ │ │ - addeq r2, r6, ip, lsl #2 │ │ │ │ + @ instruction: 0x009d65dc │ │ │ │ + addeq r2, r6, r0, lsr #2 │ │ │ │ + strdeq r2, [r6], ip │ │ │ │ ldr r0, [pc, #4] @ 36aa80 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r1, r8, r0, lsl #26 │ │ │ │ │ │ │ │ 0036aa84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r3, [pc, #64] @ 36aaf4 │ │ │ │ ldr r2, [pc, #64] @ 36aaf8 │ │ │ │ ldr r1, [pc, #64] @ 36aafc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx ip │ │ │ │ - addseq r6, sp, r8, ror #10 │ │ │ │ - addeq r2, r6, ip, asr #1 │ │ │ │ - addeq r2, r6, r0, ror #1 │ │ │ │ + addseq r6, sp, r8, asr r5 │ │ │ │ + strheq r2, [r6], ip │ │ │ │ + ldrdeq r2, [r6], r0 │ │ │ │ │ │ │ │ 0036ab00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #96] @ 36ab8c │ │ │ │ ldr r2, [pc, #96] @ 36ab90 │ │ │ │ ldr r1, [pc, #96] @ 36ab94 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36ab6c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -243452,17 +243452,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009d64f0 │ │ │ │ - addeq r2, r6, r4, asr r0 │ │ │ │ - addeq r2, r6, r8, rrx │ │ │ │ + addseq r6, sp, r0, ror #9 │ │ │ │ + addeq r2, r6, r4, asr #32 │ │ │ │ + addeq r2, r6, r8, asr r0 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #284] @ 36acd4 │ │ │ │ @@ -243536,19 +243536,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r0, lsr r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r1, r6, r0, asr #31 │ │ │ │ - @ instruction: 0x00861fb8 │ │ │ │ - addeq r1, r6, r0, lsr #31 │ │ │ │ - addeq r1, r6, ip, lsr #20 │ │ │ │ - addeq r7, r8, r4, lsr #17 │ │ │ │ + @ instruction: 0x00861fb0 │ │ │ │ + addeq r1, r6, r8, lsr #31 │ │ │ │ + umulleq r1, r6, r0, pc @ │ │ │ │ + addeq r1, r6, ip, lsl sl │ │ │ │ + umulleq r7, r8, r4, r8 │ │ │ │ tsteq r9, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 36ae24 │ │ │ │ mov r3, r1 │ │ │ │ @@ -243620,18 +243620,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatteq r9, r8, r0, lr │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r1, r6, r8, ror lr │ │ │ │ addeq r1, r6, r8, ror #28 │ │ │ │ - ldrdeq r1, [r6], r4 │ │ │ │ - addeq r7, r8, ip, lsr r7 │ │ │ │ + addeq r1, r6, r8, asr lr │ │ │ │ + addeq r1, r6, r4, asr #17 │ │ │ │ + addeq r7, r8, ip, lsr #14 │ │ │ │ tsteq r9, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #288] @ 36af7c │ │ │ │ @@ -243674,15 +243674,15 @@ │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36af04 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmn r3, #1 │ │ │ │ beq 36af68 │ │ │ │ - bl b74670 │ │ │ │ + bl b74668 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36af70 │ │ │ │ add r4, r4, #8 │ │ │ │ cmp r4, r6 │ │ │ │ str fp, [sp, #24] │ │ │ │ bne 36aec8 │ │ │ │ @@ -243699,15 +243699,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl b74ec8 │ │ │ │ + bl b74ec0 │ │ │ │ b 36af08 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0109df9c │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrdeq sp, [r9, -r0] │ │ │ │ @@ -243806,42 +243806,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 36b178 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 36b17c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ ldr r0, [pc, #60] @ 36b180 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ tsteq r9, r4, asr lr │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r9, r0, lsr #28 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - addeq r1, r6, ip, lsl r6 │ │ │ │ - addeq r1, r6, r0, lsl ip │ │ │ │ + addeq r1, r6, ip, lsl #12 │ │ │ │ + addeq r1, r6, r0, lsl #24 │ │ │ │ smlatteq sl, ip, lr, lr │ │ │ │ - strdeq r1, [r6], r4 │ │ │ │ + addeq r1, r6, r4, ror #23 │ │ │ │ tsteq r9, r0, lsr sp │ │ │ │ - strdeq r1, [r6], r0 │ │ │ │ - addeq r1, r6, ip, asr #22 │ │ │ │ - strdeq r1, [r6], r4 │ │ │ │ + addeq r1, r6, r0, ror #21 │ │ │ │ + addeq r1, r6, ip, lsr fp │ │ │ │ + addeq r1, r6, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #1324] @ 36b6c8 │ │ │ │ ldr r3, [pc, #1324] @ 36b6cc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -243857,15 +243857,15 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r9, [pc, #1240] @ 36b6dc │ │ │ │ @@ -244021,15 +244021,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 8dd7a0 │ │ │ │ + bl 8dd798 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r5, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -244132,87 +244132,87 @@ │ │ │ │ bl 27f794 │ │ │ │ ldr r1, [pc, #232] @ 36b704 │ │ │ │ ldr r0, [pc, #232] @ 36b708 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ mov r3, #0 │ │ │ │ b 36b49c │ │ │ │ ldr r0, [pc, #196] @ 36b70c │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, sl, #24 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ ldr r0, [pc, #168] @ 36b710 │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #144] @ 36b714 │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ ldr r1, [pc, #124] @ 36b718 │ │ │ │ ldr r0, [pc, #124] @ 36b71c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ udf #0 │ │ │ │ tsteq r9, r0, ror #24 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r5, sp, ip, ror lr │ │ │ │ - strdeq r1, [r6], ip │ │ │ │ - ldrdeq r1, [r6], ip │ │ │ │ + addseq r5, sp, ip, ror #28 │ │ │ │ + addeq r1, r6, ip, ror #21 │ │ │ │ + addeq r1, r6, ip, asr #21 │ │ │ │ strdeq sp, [r9, -ip] │ │ │ │ - strdeq fp, [pc], r0 │ │ │ │ - umulleq r1, r6, r4, sl │ │ │ │ + addeq fp, pc, r0, ror #11 │ │ │ │ + addeq r1, r6, r4, lsl #21 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - @ instruction: 0x00861ab4 │ │ │ │ - addeq r1, r6, r0, lsr r8 │ │ │ │ + addeq r1, r6, r4, lsr #21 │ │ │ │ + addeq r1, r6, r0, lsr #16 │ │ │ │ smlabteq sl, r4, fp, lr │ │ │ │ - addeq r7, r8, r0, asr r0 │ │ │ │ - addseq r2, r7, r4, lsr #2 │ │ │ │ + addeq r7, r8, r0, asr #32 │ │ │ │ + addseq r2, r7, r4, lsl r1 │ │ │ │ tsteq r9, r8, lsr #16 │ │ │ │ - addseq r5, sp, ip, lsl sl │ │ │ │ - addeq r1, r6, r4, asr #13 │ │ │ │ - addeq r1, r6, ip, ror #13 │ │ │ │ - addeq r1, r6, r8, lsr #14 │ │ │ │ - ldrdeq r1, [r6], r8 │ │ │ │ - umullseq r5, sp, ip, r9 │ │ │ │ - addeq r1, r6, r8, ror #12 │ │ │ │ + addseq r5, sp, ip, lsl #20 │ │ │ │ + @ instruction: 0x008616b4 │ │ │ │ + ldrdeq r1, [r6], ip │ │ │ │ + addeq r1, r6, r8, lsl r7 │ │ │ │ + addeq r1, r6, r8, asr #13 │ │ │ │ + addseq r5, sp, ip, lsl #19 │ │ │ │ + addeq r1, r6, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #264] @ 36b840 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ ldr r1, [r4] │ │ │ │ bl 27ea50 │ │ │ │ cmp r0, #0 │ │ │ │ bne 36b780 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36b7d8 │ │ │ │ @@ -244231,20 +244231,20 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ bl 37d0b8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 36b850 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ ldr r3, [pc, #116] @ 36b854 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r5, lsl #4 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -244266,22 +244266,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 36b864 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ adceq r1, r8, r4, ror r0 │ │ │ │ - umullseq r5, sp, ip, r8 │ │ │ │ - strdeq r9, [r4], r0 │ │ │ │ - @ instruction: 0x008784bc │ │ │ │ - addeq r1, r6, ip, lsl #12 │ │ │ │ + addseq r5, sp, ip, lsl #17 │ │ │ │ + addeq r9, r4, r0, ror #7 │ │ │ │ + addeq r8, r7, ip, lsr #9 │ │ │ │ + strdeq r1, [r6], ip │ │ │ │ adceq r0, r8, ip, asr #31 │ │ │ │ - addseq r5, sp, r0, lsl r8 │ │ │ │ - addeq r1, r6, ip, lsl #11 │ │ │ │ - addeq r2, r5, r4, asr #22 │ │ │ │ + addseq r5, sp, r0, lsl #16 │ │ │ │ + addeq r1, r6, ip, ror r5 │ │ │ │ + addeq r2, r5, r4, lsr fp │ │ │ │ andeq r0, r0, r3, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 36b92c │ │ │ │ ldr r2, [pc, #172] @ 36b930 │ │ │ │ @@ -244289,15 +244289,15 @@ │ │ │ │ ldr r1, [pc, #168] @ 36b934 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r5, [r0, #904] @ 0x388 │ │ │ │ ldr r4, [r0, #900] @ 0x384 │ │ │ │ cmp r5, #0 │ │ │ │ beq 36b90c │ │ │ │ ldr r6, [r6, #4] │ │ │ │ b 36b8d8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -244324,17 +244324,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r5, sp, ip, lsr #15 │ │ │ │ - addeq r1, r6, r8, lsl r4 │ │ │ │ - addeq r1, r6, r8, lsr r4 │ │ │ │ + umullseq r5, sp, ip, r7 │ │ │ │ + addeq r1, r6, r8, lsl #8 │ │ │ │ + addeq r1, r6, r8, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #584] @ 36bb98 │ │ │ │ ldr fp, [r1] │ │ │ │ ldr r6, [r1, #12] │ │ │ │ @@ -244346,15 +244346,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ mov r5, r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 368a04 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ mov r8, r0 │ │ │ │ @@ -244406,15 +244406,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r8, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 8dd7a0 │ │ │ │ + bl 8dd798 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -244479,23 +244479,23 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x009d56d4 │ │ │ │ - addeq r1, r6, ip, lsr r3 │ │ │ │ - addeq r1, r6, r8, asr r3 │ │ │ │ - addeq r1, r6, ip, lsl #4 │ │ │ │ - addeq r0, r6, r4, ror ip │ │ │ │ - addseq r3, r2, r4, lsr r9 │ │ │ │ - strdeq r1, [r6], r8 │ │ │ │ - addeq r6, r8, ip, asr #20 │ │ │ │ - addseq r1, r7, r8, ror #22 │ │ │ │ + addseq r5, sp, r4, asr #13 │ │ │ │ + addeq r1, r6, ip, lsr #6 │ │ │ │ + addeq r1, r6, r8, asr #6 │ │ │ │ + strdeq r1, [r6], ip │ │ │ │ + addeq r0, r6, r4, ror #24 │ │ │ │ + addseq r3, r2, r4, lsr #18 │ │ │ │ + addeq r1, r6, r8, ror #7 │ │ │ │ + addeq r6, r8, ip, lsr sl │ │ │ │ + addseq r1, r7, r8, asr fp │ │ │ │ │ │ │ │ 0036bbbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r2 │ │ │ │ @@ -244591,21 +244591,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 685adc │ │ │ │ bl 381ae8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 929c04 │ │ │ │ + bl 929bfc │ │ │ │ ldr r2, [pc, #204] @ 36be28 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r1, sp, #16 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #160] @ 36be2c │ │ │ │ @@ -244636,28 +244636,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 36be38 │ │ │ │ ldr r2, [pc, #72] @ 36be3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #100 @ 0x64 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r9, r8, lsl r2 │ │ │ │ - addseq r5, sp, ip, asr #8 │ │ │ │ + addseq r5, sp, ip, lsr r4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r1, r6, r0, ror #3 │ │ │ │ - strdeq r0, [r6], ip │ │ │ │ - addeq r1, r6, r8, lsr #3 │ │ │ │ - umulleq r1, r6, r0, r1 │ │ │ │ - addeq r7, ip, r8, lsr #12 │ │ │ │ - addeq r0, r6, r8, lsr #20 │ │ │ │ - addeq r1, r6, r4, lsl r1 │ │ │ │ + ldrdeq r1, [r6], r0 │ │ │ │ addeq r0, r6, ip, ror #19 │ │ │ │ + umulleq r1, r6, r8, r1 │ │ │ │ + addeq r1, r6, r0, lsl #3 │ │ │ │ + addeq r7, ip, r8, lsl r6 │ │ │ │ + addeq r0, r6, r8, lsl sl │ │ │ │ + addeq r1, r6, r4, lsl #2 │ │ │ │ + ldrdeq r0, [r6], ip │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ qaddeq sp, r8, r9 │ │ │ │ - addeq r0, r6, ip, asr #31 │ │ │ │ - addeq r1, r6, r0, lsr #32 │ │ │ │ + @ instruction: 0x00860fbc │ │ │ │ + addeq r1, r6, r0, lsl r0 │ │ │ │ andeq r0, r0, r5, lsr r2 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ strb r1, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -244703,17 +244703,17 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r4, r0 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ - bl 912b3c │ │ │ │ + bl 912b34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 90ba44 │ │ │ │ + bl 90ba3c │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r9, r4, lsr pc │ │ │ │ @@ -244758,26 +244758,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #60] @ 36c000 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r1, r6, r8, lsl r0 │ │ │ │ - addseq r5, sp, r8, lsl #2 │ │ │ │ - addeq r0, r6, r4, ror #31 │ │ │ │ + addeq r1, r6, r8 │ │ │ │ + ldrsheq r5, [sp], r8 │ │ │ │ + ldrdeq r0, [r6], r4 │ │ │ │ │ │ │ │ 0036c004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r0, #96] @ 0x60 │ │ │ │ @@ -244891,17 +244891,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 36c1d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r4, sp, r8, lsl pc │ │ │ │ - strdeq r0, [r6], r8 │ │ │ │ - addeq r0, r6, r4, asr #28 │ │ │ │ + addseq r4, sp, r8, lsl #30 │ │ │ │ + addeq r0, r6, r8, ror #27 │ │ │ │ + addeq r0, r6, r4, lsr lr │ │ │ │ │ │ │ │ 0036c1dc : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c1f4 │ │ │ │ @@ -244964,15 +244964,15 @@ │ │ │ │ 0036c2b4 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c2cc │ │ │ │ bx r3 │ │ │ │ - b 8d6bb4 │ │ │ │ + b 8d6bac │ │ │ │ │ │ │ │ 0036c2d0 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c2e8 │ │ │ │ @@ -244990,24 +244990,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 36c340 │ │ │ │ ldr r2, [pc, #48] @ 36c344 │ │ │ │ ldr r1, [pc, #48] @ 36c348 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9356c8 │ │ │ │ + bl 9356c0 │ │ │ │ ldr r1, [pc, #28] @ 36c34c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #1 │ │ │ │ - b 9281d0 │ │ │ │ + b 9281c8 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - addeq r0, r6, ip, lsl #26 │ │ │ │ + strdeq r0, [r6], ip │ │ │ │ tsteq r5, r0, ror r9 │ │ │ │ │ │ │ │ 0036c350 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -245026,28 +245026,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - addseq r4, sp, r0, asr #26 │ │ │ │ - addeq r0, r6, r4, lsr #25 │ │ │ │ - addeq r0, r6, ip, lsl ip │ │ │ │ + addseq r4, sp, r0, lsr sp │ │ │ │ + umulleq r0, r6, r4, ip │ │ │ │ + addeq r0, r6, ip, lsl #24 │ │ │ │ │ │ │ │ 0036c3b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8ef09c │ │ │ │ + bl 8ef094 │ │ │ │ str r0, [r4, #608] @ 0x260 │ │ │ │ pop {r4, lr} │ │ │ │ - b 93115c │ │ │ │ + b 931154 │ │ │ │ │ │ │ │ 0036c3dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 36c4a4 │ │ │ │ @@ -245057,16 +245057,16 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ - bl 929124 │ │ │ │ + bl 93061c │ │ │ │ + bl 92911c │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 36c47c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ beq 36c45c │ │ │ │ @@ -245092,17 +245092,17 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r4, #712] @ 0x2c8 │ │ │ │ mov r3, r4 │ │ │ │ bl 6c0354 │ │ │ │ b 36c428 │ │ │ │ - @ instruction: 0x009d4cd8 │ │ │ │ - addeq r8, r4, ip, lsl #15 │ │ │ │ - addeq r7, r7, r0, ror #16 │ │ │ │ + addseq r4, sp, r8, asr #25 │ │ │ │ + addeq r8, r4, ip, ror r7 │ │ │ │ + addeq r7, r7, r0, asr r8 │ │ │ │ adceq r0, r8, ip, lsl #7 │ │ │ │ │ │ │ │ 0036c4b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -245122,16 +245122,16 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ - bl 929124 │ │ │ │ + bl 93061c │ │ │ │ + bl 92911c │ │ │ │ cmp r0, #0 │ │ │ │ beq 36c544 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -245140,93 +245140,93 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 36c568 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 6c0640 │ │ │ │ - @ instruction: 0x009d4bd8 │ │ │ │ - umulleq r8, r4, r4, r6 │ │ │ │ - addeq r7, r7, r0, ror #14 │ │ │ │ + addseq r4, sp, r8, asr #23 │ │ │ │ + addeq r8, r4, r4, lsl #13 │ │ │ │ + addeq r7, r7, r0, asr r7 │ │ │ │ ldrdeq r0, [r8], r0 @ │ │ │ │ ldr r0, [pc, #4] @ 36c578 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r0, r8, r4, asr r3 │ │ │ │ │ │ │ │ 0036c57c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #56] @ 36c5e0 │ │ │ │ ldr r2, [pc, #56] @ 36c5e4 │ │ │ │ ldr r1, [pc, #56] @ 36c5e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - addseq r4, sp, r8, ror fp │ │ │ │ - addeq r0, r6, r4, lsr fp │ │ │ │ - addeq r0, r6, r0, asr fp │ │ │ │ + addseq r4, sp, r8, ror #22 │ │ │ │ + addeq r0, r6, r4, lsr #22 │ │ │ │ + addeq r0, r6, r0, asr #22 │ │ │ │ │ │ │ │ 0036c5ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #120] @ 36c67c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 36c660 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r3, [pc, #84] @ 36c680 │ │ │ │ ldr r2, [pc, #84] @ 36c684 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r0, r6, r0, lsl #22 │ │ │ │ - @ instruction: 0x009d4af8 │ │ │ │ - addeq r0, r6, ip, lsr #21 │ │ │ │ + strdeq r0, [r6], r0 @ │ │ │ │ + addseq r4, sp, r8, ror #21 │ │ │ │ + umulleq r0, r6, ip, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -245287,15 +245287,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne 36c82c │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r0, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 92c4fc │ │ │ │ + bl 92c4f4 │ │ │ │ cmp r7, #0 │ │ │ │ str r0, [r6, #4] │ │ │ │ beq 36c820 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r3, r9, r4 │ │ │ │ cmp r4, r3 │ │ │ │ bge 36c7fc │ │ │ │ @@ -245307,15 +245307,15 @@ │ │ │ │ bl 27cde8 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, r4, lsl #2] │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 934174 │ │ │ │ + bl 93416c │ │ │ │ mov r0, r5 │ │ │ │ bl 27d088 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add r3, r9, r3 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 36c7b8 │ │ │ │ str r3, [r6, #8] │ │ │ │ @@ -245335,19 +245335,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 36c860 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addeq r0, r6, r8, asr #19 │ │ │ │ - addeq r0, r6, r4, lsr #18 │ │ │ │ - addseq r4, sp, r8, lsl #18 │ │ │ │ - ldrdeq r0, [r6], ip │ │ │ │ - addeq r0, r6, r8, lsl r9 │ │ │ │ + @ instruction: 0x008609b8 │ │ │ │ + addeq r0, r6, r4, lsl r9 │ │ │ │ + @ instruction: 0x009d48f8 │ │ │ │ + addeq r0, r6, ip, asr #17 │ │ │ │ + addeq r0, r6, r8, lsl #18 │ │ │ │ │ │ │ │ 0036c864 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -245413,15 +245413,15 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ add r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9341a0 │ │ │ │ + bl 934198 │ │ │ │ mov r0, sl │ │ │ │ bl 27d088 │ │ │ │ cmp r7, r4 │ │ │ │ bne 36c940 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [r6, #12] │ │ │ │ @@ -245444,22 +245444,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r9, r0, lsr #10 │ │ │ │ - addeq r0, r6, r8, lsl #17 │ │ │ │ + addeq r0, r6, r8, ror r8 │ │ │ │ andeq r6, r0, r4, asr #20 │ │ │ │ - addeq r0, r6, r0, asr r8 │ │ │ │ - addeq pc, ip, r4, ror #10 │ │ │ │ - addeq r0, r6, r0, asr #15 │ │ │ │ - addseq r4, sp, r8, ror #14 │ │ │ │ - addeq r0, r6, ip, lsr r7 │ │ │ │ - @ instruction: 0x008607b8 │ │ │ │ + addeq r0, r6, r0, asr #16 │ │ │ │ + addeq pc, ip, r4, asr r5 @ │ │ │ │ + @ instruction: 0x008607b0 │ │ │ │ + addseq r4, sp, r8, asr r7 │ │ │ │ + addeq r0, r6, ip, lsr #14 │ │ │ │ + addeq r0, r6, r8, lsr #15 │ │ │ │ │ │ │ │ 0036ca14 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ b 36c8ac │ │ │ │ │ │ │ │ 0036ca20 : │ │ │ │ @@ -245529,36 +245529,36 @@ │ │ │ │ beq 36cb48 │ │ │ │ ldr r3, [pc, #88] @ 36cb70 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 934548 │ │ │ │ + bl 934540 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 27d088 │ │ │ │ ldr r1, [pc, #48] @ 36cb74 │ │ │ │ add r1, pc, r1 │ │ │ │ b 36caec │ │ │ │ ldr r0, [pc, #40] @ 36cb78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 92a0a4 │ │ │ │ + bl 92a09c │ │ │ │ ldr r1, [pc, #32] @ 36cb7c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 934174 │ │ │ │ + bl 93416c │ │ │ │ b 36cb10 │ │ │ │ tsteq r9, r0, lsr #6 │ │ │ │ - addeq r0, r6, r8, asr #13 │ │ │ │ + @ instruction: 0x008606b8 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - addeq r0, r6, r4, asr #12 │ │ │ │ - addeq r0, r6, r4, ror r6 │ │ │ │ - addeq r0, r6, r0, ror r6 │ │ │ │ + addeq r0, r6, r4, lsr r6 │ │ │ │ + addeq r0, r6, r4, ror #12 │ │ │ │ + addeq r0, r6, r0, ror #12 │ │ │ │ │ │ │ │ 0036cb80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -245567,29 +245567,29 @@ │ │ │ │ ldr r0, [pc, #72] @ 36cbec │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cde8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 934e44 │ │ │ │ + bl 934e3c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d088 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #8] @ 36cbf0 │ │ │ │ add r1, pc, r1 │ │ │ │ b 36cb9c │ │ │ │ - addeq r0, r6, r8, lsl r6 │ │ │ │ - addeq r0, r6, r0, lsr #11 │ │ │ │ + addeq r0, r6, r8, lsl #12 │ │ │ │ + umulleq r0, r6, r0, r5 │ │ │ │ │ │ │ │ 0036cbf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r9, r2, #0 │ │ │ │ @@ -245602,22 +245602,22 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cde8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 934e44 │ │ │ │ + bl 934e3c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 36cc5c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 934548 │ │ │ │ + bl 934540 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d088 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 36cac0 │ │ │ │ @@ -245627,16 +245627,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #8] @ 36cca4 │ │ │ │ add r1, pc, r1 │ │ │ │ b 36cc1c │ │ │ │ - umulleq r0, r6, r4, r5 │ │ │ │ - addeq r0, r6, ip, ror #9 │ │ │ │ + addeq r0, r6, r4, lsl #11 │ │ │ │ + ldrdeq r0, [r6], ip │ │ │ │ │ │ │ │ 0036cca8 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 36cac0 │ │ │ │ │ │ │ │ @@ -245666,15 +245666,15 @@ │ │ │ │ bl 27cde8 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 935ed4 │ │ │ │ + bl 935ecc │ │ │ │ mov r0, r4 │ │ │ │ bl 27d088 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 36ccfc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -245692,15 +245692,15 @@ │ │ │ │ bl 27cde8 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 935ed4 │ │ │ │ + bl 935ecc │ │ │ │ mov r0, r4 │ │ │ │ bl 27d088 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 36cd64 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -245722,42 +245722,42 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addeq r0, r6, r8, asr r4 │ │ │ │ - addeq r0, r6, r4, asr #9 │ │ │ │ - addeq r0, r6, ip, lsr #8 │ │ │ │ - addeq r0, r6, ip, asr r4 │ │ │ │ + addeq r0, r6, r8, asr #8 │ │ │ │ + @ instruction: 0x008604b4 │ │ │ │ + addeq r0, r6, ip, lsl r4 │ │ │ │ + addeq r0, r6, ip, asr #8 │ │ │ │ ldr r0, [pc, #4] @ 36ce28 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ ldrdeq pc, [r7], r8 @ │ │ │ │ │ │ │ │ 0036ce2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #96] @ 36ceb8 │ │ │ │ ldr r2, [pc, #96] @ 36cebc │ │ │ │ ldr r1, [pc, #96] @ 36cec0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36ce98 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -245767,37 +245767,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r4, sp, ip, lsr r3 │ │ │ │ - addeq r5, r5, r0, ror #15 │ │ │ │ - strdeq r5, [r5], r4 │ │ │ │ + addseq r4, sp, ip, lsr #6 │ │ │ │ + ldrdeq r5, [r5], r0 │ │ │ │ + addeq r5, r5, r4, ror #15 │ │ │ │ │ │ │ │ 0036cec4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #96] @ 36cf50 │ │ │ │ ldr r2, [pc, #96] @ 36cf54 │ │ │ │ ldr r1, [pc, #96] @ 36cf58 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36cf30 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -245807,37 +245807,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r4, sp, r4, lsr #5 │ │ │ │ - addeq r5, r5, r8, asr #14 │ │ │ │ - addeq r5, r5, ip, asr r7 │ │ │ │ + umullseq r4, sp, r4, r2 │ │ │ │ + addeq r5, r5, r8, lsr r7 │ │ │ │ + addeq r5, r5, ip, asr #14 │ │ │ │ │ │ │ │ 0036cf5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #96] @ 36cfe8 │ │ │ │ ldr r2, [pc, #96] @ 36cfec │ │ │ │ ldr r1, [pc, #96] @ 36cff0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36cfc8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -245847,37 +245847,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r4, sp, ip, lsl #4 │ │ │ │ - @ instruction: 0x008556b0 │ │ │ │ - addeq r5, r5, r4, asr #13 │ │ │ │ + @ instruction: 0x009d41fc │ │ │ │ + addeq r5, r5, r0, lsr #13 │ │ │ │ + @ instruction: 0x008556b4 │ │ │ │ │ │ │ │ 0036cff4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #96] @ 36d080 │ │ │ │ ldr r2, [pc, #96] @ 36d084 │ │ │ │ ldr r1, [pc, #96] @ 36d088 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36d060 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -245887,17 +245887,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r4, sp, r4, ror r1 │ │ │ │ - addeq r5, r5, r8, lsl r6 │ │ │ │ - addeq r5, r5, ip, lsr #12 │ │ │ │ + addseq r4, sp, r4, ror #2 │ │ │ │ + addeq r5, r5, r8, lsl #12 │ │ │ │ + addeq r5, r5, ip, lsl r6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldr r5, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 36d124 │ │ │ │ lsr r4, r1, #1 │ │ │ │ add lr, r5, r4, lsl #4 │ │ │ │ @@ -245935,16 +245935,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 36d144 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r2, r2, ip, lsr r2 │ │ │ │ - addseq r2, r2, r4, lsl r2 │ │ │ │ + addseq r2, r2, ip, lsr #4 │ │ │ │ + addseq r2, r2, r4, lsl #4 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 36d170 │ │ │ │ movhi r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -246002,16 +246002,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 36d250 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r2, r2, r0, lsr r1 │ │ │ │ - addseq r2, r2, r8, lsl #2 │ │ │ │ + addseq r2, r2, r0, lsr #2 │ │ │ │ + ldrsheq r2, [r2], r8 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [r1, #8] │ │ │ │ ldr ip, [r0, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ sbcs r1, r2, r3 │ │ │ │ @@ -246339,15 +246339,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66a31c │ │ │ │ tsteq r8, r0, asr r5 │ │ │ │ tsteq r9, ip, ror r7 │ │ │ │ tsteq sl, r8, ror #18 │ │ │ │ ldrdeq ip, [sl, -r8] │ │ │ │ andeq r2, r0, r8, asr #27 │ │ │ │ - addeq pc, r5, ip, ror #20 │ │ │ │ + addeq pc, r5, ip, asr sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ @@ -246369,22 +246369,22 @@ │ │ │ │ ldr r3, [pc, #156] @ 36d890 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 8dcdf0 │ │ │ │ + bl 8dcde8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 8e2eb4 │ │ │ │ + bl 8e2eac │ │ │ │ ldr r0, [r4, #20] │ │ │ │ bl 6c71c4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 8e3174 │ │ │ │ + bl 8e316c │ │ │ │ mov r5, r0 │ │ │ │ bl 69d03c │ │ │ │ cmp r0, #0 │ │ │ │ beq 36d858 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ @@ -246485,15 +246485,15 @@ │ │ │ │ bne 36db18 │ │ │ │ cmp ip, #0 │ │ │ │ beq 36d994 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq 36db70 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e3174 │ │ │ │ + bl 8e316c │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r5, r0 │ │ │ │ bl 27db80 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -246502,15 +246502,15 @@ │ │ │ │ bl 27ebf4 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 36db4c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r0, [r4, #48] @ 0x30 │ │ │ │ - bl 8f020c │ │ │ │ + bl 8f0204 │ │ │ │ ldr r3, [pc, #556] @ 36dc54 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36d994 │ │ │ │ ldr r3, [pc, #540] @ 36dc58 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -246536,26 +246536,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 36dc64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 36d994 │ │ │ │ ldr r2, [pc, #392] @ 36dc68 │ │ │ │ ldr r3, [pc, #360] @ 36dc4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -246601,15 +246601,15 @@ │ │ │ │ ldr r9, [r4, #12] │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r9, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 8efe60 │ │ │ │ + bl 8efe58 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [r4, #8] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r9, [r4, #24] │ │ │ │ adds r2, r3, r2 │ │ │ │ sub ip, ip, r3 │ │ │ │ @@ -246621,15 +246621,15 @@ │ │ │ │ add lr, sp, #16 │ │ │ │ stm lr, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 8efa70 │ │ │ │ + bl 8efa68 │ │ │ │ b 36da04 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 27d088 │ │ │ │ b 36db64 │ │ │ │ mov r0, ip │ │ │ │ bl 27d088 │ │ │ │ b 36db40 │ │ │ │ @@ -246637,28 +246637,28 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 36d994 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq sl, ip, r6, ip │ │ │ │ @ instruction: 0x0109b498 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabbeq r9, r4, r4, fp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r2, r0, r0, lsr r8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq pc, r5, ip, lsr r7 @ │ │ │ │ + addeq pc, r5, ip, lsr #14 │ │ │ │ tsteq r9, ip, lsl r3 │ │ │ │ - addeq pc, r5, ip, lsl r6 @ │ │ │ │ + addeq pc, r5, ip, lsl #12 │ │ │ │ │ │ │ │ 0036dc70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -246753,22 +246753,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #36] @ 36de0c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r3, sp, ip, asr #8 │ │ │ │ - strdeq pc, [r5], r8 │ │ │ │ - strdeq pc, [r5], r4 │ │ │ │ - strdeq pc, [r5], r8 │ │ │ │ - addeq pc, r5, r0, asr r5 @ │ │ │ │ - addeq pc, r5, ip, lsl r5 @ │ │ │ │ - addeq pc, r5, r0, ror #9 │ │ │ │ - addeq pc, r5, r8, asr #10 │ │ │ │ + addseq r3, sp, ip, lsr r4 │ │ │ │ + addeq pc, r5, r8, ror #9 │ │ │ │ + addeq pc, r5, r4, ror #9 │ │ │ │ + addeq pc, r5, r8, ror #9 │ │ │ │ + addeq pc, r5, r0, asr #10 │ │ │ │ + addeq pc, r5, ip, lsl #10 │ │ │ │ + ldrdeq pc, [r5], r0 │ │ │ │ + addeq pc, r5, r8, lsr r5 @ │ │ │ │ │ │ │ │ 0036de10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -246811,15 +246811,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #432] @ 36e074 │ │ │ │ ldr r2, [pc, #432] @ 36e078 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, r4 │ │ │ │ bl 27dacc │ │ │ │ ldr r2, [pc, #408] @ 36e07c │ │ │ │ ldr r3, [pc, #384] @ 36e068 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -246844,15 +246844,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl b74aec │ │ │ │ + bl b74ae4 │ │ │ │ b 36ded4 │ │ │ │ ldrb r3, [r7, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne 36deac │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne 36deac │ │ │ │ @@ -246889,57 +246889,57 @@ │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl b74aec │ │ │ │ + bl b74ae4 │ │ │ │ b 36dedc │ │ │ │ ldr r2, [pc, #128] @ 36e098 │ │ │ │ ldr r3, [pc, #128] @ 36e09c │ │ │ │ ldr r1, [pc, #128] @ 36e0a0 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 36e0a4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 36ded4 │ │ │ │ bl 27d6c4 <__errno_location@plt> │ │ │ │ ldr ip, [pc, #96] @ 36e0a8 │ │ │ │ ldr r3, [pc, #96] @ 36e0ac │ │ │ │ ldr r1, [pc, #96] @ 36e0b0 │ │ │ │ ldr r2, [pc, #96] @ 36e0b4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ b 36df40 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabteq r9, ip, pc, sl @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq pc, r5, ip, asr #9 │ │ │ │ - @ instruction: 0x009d32fc │ │ │ │ - addeq pc, r5, r0, ror r4 @ │ │ │ │ + @ instruction: 0x0085f4bc │ │ │ │ + addseq r3, sp, ip, ror #5 │ │ │ │ + addeq pc, r5, r0, ror #8 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ tsteq r9, r8, lsl pc │ │ │ │ - addeq pc, r5, r8, lsr r4 @ │ │ │ │ - addseq r3, sp, ip, lsl #5 │ │ │ │ - addeq pc, r5, r4, lsl #8 │ │ │ │ - addeq pc, r5, r0, ror r3 @ │ │ │ │ - @ instruction: 0x009d31d0 │ │ │ │ - addeq pc, r5, r8, asr #6 │ │ │ │ - addeq pc, r5, r4, ror r3 @ │ │ │ │ - umullseq r3, sp, ip, r1 │ │ │ │ - addeq pc, r5, ip, lsl #6 │ │ │ │ + addeq pc, r5, r8, lsr #8 │ │ │ │ + addseq r3, sp, ip, ror r2 │ │ │ │ + strdeq pc, [r5], r4 │ │ │ │ + addeq pc, r5, r0, ror #6 │ │ │ │ + addseq r3, sp, r0, asr #3 │ │ │ │ + addeq pc, r5, r8, lsr r3 @ │ │ │ │ + addeq pc, r5, r4, ror #6 │ │ │ │ + addseq r3, sp, ip, lsl #3 │ │ │ │ + strdeq pc, [r5], ip │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ - addeq pc, r5, r8, lsl r3 @ │ │ │ │ - addseq r3, sp, ip, ror #2 │ │ │ │ - addeq pc, r5, r4, ror #5 │ │ │ │ + addeq pc, r5, r8, lsl #6 │ │ │ │ + addseq r3, sp, ip, asr r1 │ │ │ │ + ldrdeq pc, [r5], r4 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ │ │ │ │ 0036e0b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -247076,21 +247076,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ bl 27ee88 <__printf_chk@plt> │ │ │ │ b 36e28c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r4, lsr #26 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0xfffff164 │ │ │ │ - ldrdeq pc, [r4], r4 │ │ │ │ + addeq pc, r4, r4, asr #1 │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ smlatteq r9, r0, fp, sl │ │ │ │ - addeq pc, r5, r0, lsl #3 │ │ │ │ - addeq pc, r5, ip, lsl #2 │ │ │ │ - addeq pc, r5, r8, lsr r1 @ │ │ │ │ - strdeq pc, [r5], r4 │ │ │ │ + addeq pc, r5, r0, ror r1 @ │ │ │ │ + strdeq pc, [r5], ip │ │ │ │ + addeq pc, r5, r8, lsr #2 │ │ │ │ + addeq pc, r5, r4, ror #1 │ │ │ │ │ │ │ │ 0036e308 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -247182,15 +247182,15 @@ │ │ │ │ b 36e3e0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sl, [r9, -r4] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x0109aa90 │ │ │ │ tsteq r9, r4, lsl #20 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - ldrdeq lr, [r5], r8 │ │ │ │ + addeq lr, r5, r8, asr #31 │ │ │ │ │ │ │ │ 0036e490 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #536] @ 36e6c0 │ │ │ │ @@ -247329,19 +247329,19 @@ │ │ │ │ bl 27d088 │ │ │ │ b 36e660 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r4, asr r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r9, ip, lsr r9 │ │ │ │ tsteq r9, r8, lsl #18 │ │ │ │ - addeq lr, r5, r8, asr #29 │ │ │ │ + @ instruction: 0x0085eeb8 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - addeq lr, r5, r8, ror #28 │ │ │ │ - addeq lr, r5, r4, lsl #28 │ │ │ │ - addeq lr, r5, r8, lsr lr │ │ │ │ + addeq lr, r5, r8, asr lr │ │ │ │ + strdeq lr, [r5], r4 │ │ │ │ + addeq lr, r5, r8, lsr #28 │ │ │ │ │ │ │ │ 0036e6e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ mov r7, r2 │ │ │ │ @@ -247359,26 +247359,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [pc, #840] @ 36ea78 │ │ │ │ ldr sl, [sp, #248] @ 0xf8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r9, [sp, #252] @ 0xfc │ │ │ │ mov r5, r0 │ │ │ │ - bl 92a044 │ │ │ │ - bl 930b28 │ │ │ │ + bl 92a03c │ │ │ │ + bl 930b20 │ │ │ │ ldr r3, [pc, #812] @ 36ea7c │ │ │ │ ldr r2, [pc, #812] @ 36ea80 │ │ │ │ ldr r1, [pc, #812] @ 36ea84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ @@ -247566,28 +247566,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 36d8d4 │ │ │ │ b 36ea28 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ strdeq sl, [r9, -r0] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabteq r9, ip, r6, sl │ │ │ │ - addseq r2, sp, ip, ror #20 │ │ │ │ - addeq r6, r4, r0, lsr #8 │ │ │ │ - ldrdeq sl, [pc], ip │ │ │ │ + addseq r2, sp, ip, asr sl │ │ │ │ + addeq r6, r4, r0, lsl r4 │ │ │ │ + addeq sl, pc, ip, asr #9 │ │ │ │ tsteq r8, r4, lsl #7 │ │ │ │ - addseq r0, r3, r4, lsr #13 │ │ │ │ - addeq lr, r5, r8, asr #25 │ │ │ │ + umullseq r0, r3, r4, r6 │ │ │ │ + @ instruction: 0x0085ecb8 │ │ │ │ @ instruction: 0x011872d8 │ │ │ │ - addeq lr, r5, r4, ror #24 │ │ │ │ + addeq lr, r5, r4, asr ip │ │ │ │ smlatbeq r9, r4, r4, sl │ │ │ │ tsteq r8, r8, lsl r2 │ │ │ │ - umulleq lr, r5, ip, fp │ │ │ │ + addeq lr, r5, ip, lsl #23 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - strdeq lr, [r5], r4 │ │ │ │ - addeq lr, r5, ip, lsl #22 │ │ │ │ + addeq lr, r5, r4, ror #21 │ │ │ │ + strdeq lr, [r5], ip │ │ │ │ │ │ │ │ 0036eab4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -247666,15 +247666,15 @@ │ │ │ │ bl 27f338 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27dacc │ │ │ │ cmp r4, #0 │ │ │ │ blt 36ec44 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dd7a0 │ │ │ │ + bl 8dd798 │ │ │ │ asr r3, r4, #31 │ │ │ │ cmp r0, r4 │ │ │ │ sbcs r1, r1, r3 │ │ │ │ bcc 36ec44 │ │ │ │ cmp r4, #0 │ │ │ │ bne 36ec78 │ │ │ │ mov r0, r4 │ │ │ │ @@ -247693,15 +247693,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dfbd0 │ │ │ │ + bl 8dfbc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36ebbc │ │ │ │ b 36ec44 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ @@ -247796,25 +247796,25 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r8, [sp, #196] @ 0xc4 │ │ │ │ mov r7, r0 │ │ │ │ ldr sl, [sp, #184] @ 0xb8 │ │ │ │ ldrb fp, [sp, #200] @ 0xc8 │ │ │ │ - bl 92a044 │ │ │ │ - bl 930b28 │ │ │ │ + bl 92a03c │ │ │ │ + bl 930b20 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #464] @ 36efd8 │ │ │ │ ldr r1, [pc, #464] @ 36efdc │ │ │ │ add r3, r9, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ bl 27cd70 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27f380 │ │ │ │ ldrd r2, [sp, #176] @ 0xb0 │ │ │ │ @@ -247916,25 +247916,25 @@ │ │ │ │ add r3, r9, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r4, asr #32 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r2, sp, r4, asr #7 │ │ │ │ - addeq r5, r4, r0, ror sp │ │ │ │ - addeq r9, pc, ip, lsr #28 │ │ │ │ + @ instruction: 0x009d23b4 │ │ │ │ + addeq r5, r4, r0, ror #26 │ │ │ │ + addeq r9, pc, ip, lsl lr @ │ │ │ │ tsteq r8, ip, lsr #26 │ │ │ │ - addeq lr, r5, r0, ror #13 │ │ │ │ + ldrdeq lr, [r5], r0 │ │ │ │ tsteq r8, ip, lsr #25 │ │ │ │ smlabteq r9, r4, lr, r9 │ │ │ │ - strdeq lr, [r5], ip │ │ │ │ + addeq lr, r5, ip, ror #11 │ │ │ │ tsteq r8, ip, lsr ip │ │ │ │ - addeq lr, r5, r0, ror #11 │ │ │ │ - addeq lr, r5, r8, lsl #7 │ │ │ │ + ldrdeq lr, [r5], r0 │ │ │ │ + addeq lr, r5, r8, ror r3 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 0036f004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -247973,15 +247973,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq sl, fp, ip, asr lr │ │ │ │ + addeq sl, fp, ip, asr #28 │ │ │ │ │ │ │ │ 0036f0b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -248502,20 +248502,20 @@ │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r8, ror r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r9, r0, lsr #18 │ │ │ │ smlatteq r9, r0, r8, r9 │ │ │ │ ldrpl r0, [r9], -r7, lsr #10 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - addeq sp, r5, r4, ror pc │ │ │ │ - addeq sp, r5, r8, ror #30 │ │ │ │ - addeq sp, r5, r4, ror lr │ │ │ │ - strdeq sp, [r5], r4 │ │ │ │ + addeq sp, r5, r4, ror #30 │ │ │ │ + addeq sp, r5, r8, asr pc │ │ │ │ + addeq sp, r5, r4, ror #28 │ │ │ │ + addeq sp, r5, r4, ror #27 │ │ │ │ strbeq r0, [r0], #-128 @ 0xffffff80 │ │ │ │ - addeq sp, r5, r4, lsl sp │ │ │ │ + addeq sp, r5, r4, lsl #26 │ │ │ │ │ │ │ │ 0036f904 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -249294,15 +249294,15 @@ │ │ │ │ str r7, [sp, #16] │ │ │ │ strb r4, [sp, #172] @ 0xac │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ - bl 8ef794 │ │ │ │ + bl 8ef78c │ │ │ │ cmp r0, #0 │ │ │ │ bne 370934 │ │ │ │ cmp r7, fp │ │ │ │ bcc 3708e4 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ @@ -249513,20 +249513,20 @@ │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq 370590 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r1, sl │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ add r3, r4, r0 │ │ │ │ mul r3, sl, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ cmp r8, r3 │ │ │ │ bcs 37086c │ │ │ │ b 3705a4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -249553,15 +249553,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ sub r7, fp, r7 │ │ │ │ adc r3, r3, #0 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8efa70 │ │ │ │ + bl 8efa68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 370530 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ bl 27f608 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 27d088 │ │ │ │ @@ -249660,29 +249660,29 @@ │ │ │ │ smlabbeq r9, r8, r2, r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r9, r0, ror #4 │ │ │ │ smlabteq r9, ip, r1, r9 │ │ │ │ @ instruction: 0xffffd1a8 │ │ │ │ @ instruction: 0xffffd090 │ │ │ │ andeq r5, r0, r0, lsr #16 │ │ │ │ - addeq sp, r5, ip, lsl r5 │ │ │ │ - addeq sp, r5, r4, asr #9 │ │ │ │ - @ instruction: 0x009d0bf0 │ │ │ │ - addeq sp, r5, r4, ror #1 │ │ │ │ - addeq sp, r5, r0, lsr #2 │ │ │ │ + addeq sp, r5, ip, lsl #10 │ │ │ │ + @ instruction: 0x0085d4b4 │ │ │ │ + addseq r0, sp, r0, ror #23 │ │ │ │ + ldrdeq sp, [r5], r4 │ │ │ │ + addeq sp, r5, r0, lsl r1 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r8, asr #27 │ │ │ │ - addeq ip, r5, r8, ror #15 │ │ │ │ + ldrdeq ip, [r5], r8 │ │ │ │ bge fee1b5a4 <__bss_end__@@Base+0xfd8fd68c> │ │ │ │ bge fee1b5ac <__bss_end__@@Base+0xfd8fd694> │ │ │ │ - @ instruction: 0x009cfdb0 │ │ │ │ - addeq ip, r5, r4, lsr #5 │ │ │ │ - addeq ip, r5, r0, ror #5 │ │ │ │ + addseq pc, ip, r0, lsr #27 │ │ │ │ + umulleq ip, r5, r4, r2 │ │ │ │ + ldrdeq ip, [r5], r0 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - addeq ip, r5, ip, asr #1 │ │ │ │ + strheq ip, [r5], ip @ │ │ │ │ @ instruction: 0xffffb790 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq 370ca4 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 370b14 │ │ │ │ @@ -250164,15 +250164,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ - bl 8ef794 │ │ │ │ + bl 8ef78c │ │ │ │ cmp r0, #0 │ │ │ │ bne 37189c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ sbcs r3, sl, r3 │ │ │ │ bcc 37183c │ │ │ │ @@ -250489,23 +250489,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq 371340 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r0, r7 │ │ │ │ mov r3, r9 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r4, r1 │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ adds r0, r5, r0 │ │ │ │ mul r3, r0, r9 │ │ │ │ adc r4, r4, r1 │ │ │ │ umull r1, ip, r0, sl │ │ │ │ mla r3, sl, r4, r3 │ │ │ │ adds r1, r1, #12 │ │ │ │ @@ -250539,15 +250539,15 @@ │ │ │ │ sbc lr, ip, sl │ │ │ │ add ip, sp, #16 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 8efa70 │ │ │ │ + bl 8efa68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3712d4 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 27f608 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ bl 27d088 │ │ │ │ @@ -250933,19 +250933,19 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 27e948 │ │ │ │ mvn fp, #0 │ │ │ │ b 36fc28 │ │ │ │ @ instruction: 0xffffb64c │ │ │ │ andeq r5, r0, r0, lsr #16 │ │ │ │ andeq fp, r0, fp, lsr #21 │ │ │ │ - addseq pc, ip, r0, lsr #7 │ │ │ │ - umulleq fp, r5, r0, r8 │ │ │ │ + umullseq pc, ip, r0, r3 @ │ │ │ │ + addeq fp, r5, r0, lsl #17 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ - addseq pc, ip, r0, asr #6 │ │ │ │ - addeq fp, r5, ip, lsr #16 │ │ │ │ + addseq pc, ip, r0, lsr r3 @ │ │ │ │ + addeq fp, r5, ip, lsl r8 │ │ │ │ │ │ │ │ 00371ecc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -251036,15 +251036,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq fp, r5, r8, lsl #14 │ │ │ │ + strdeq fp, [r5], r8 │ │ │ │ │ │ │ │ 00372040 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -251062,15 +251062,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0085b6b0 │ │ │ │ + addeq fp, r5, r0, lsr #13 │ │ │ │ │ │ │ │ 003720a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #616] @ 372320 │ │ │ │ @@ -251103,29 +251103,29 @@ │ │ │ │ bne 372108 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3721ec │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 8e42b4 │ │ │ │ + bl 8e42ac │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr r3, r3, r0 │ │ │ │ orr r2, r2, r1 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ moveq r3, #0 │ │ │ │ beq 37216c │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #23] │ │ │ │ str r3, [r4, #28] │ │ │ │ - bl 8dd780 │ │ │ │ + bl 8dd778 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 372114 │ │ │ │ cmp r9, #0 │ │ │ │ bne 372314 │ │ │ │ ldr r0, [pc, #412] @ 37232c │ │ │ │ mov r1, #0 │ │ │ │ @@ -251154,15 +251154,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cmp r5, #0 │ │ │ │ beq 372204 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r2, r3 │ │ │ │ beq 372214 │ │ │ │ - bl 8ef09c │ │ │ │ + bl 8ef094 │ │ │ │ mov r5, r4 │ │ │ │ mov r1, r0 │ │ │ │ b 37212c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -251178,49 +251178,49 @@ │ │ │ │ beq 3722fc │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 372308 │ │ │ │ ldr r0, [pc, #216] @ 372338 │ │ │ │ ldr r9, [pc, #216] @ 37233c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b750a0 │ │ │ │ + bl b75098 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl b750a0 │ │ │ │ + bl b75098 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl b750a0 │ │ │ │ + bl b75098 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ movne r5, r4 │ │ │ │ movne r9, #1 │ │ │ │ bne 37212c │ │ │ │ mov r9, #1 │ │ │ │ b 372204 │ │ │ │ ldr r0, [pc, #96] @ 372340 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ ldr r0, [pc, #88] @ 372344 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b750a0 │ │ │ │ + bl b75098 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37224c │ │ │ │ ldr r1, [pc, #68] @ 372348 │ │ │ │ add r1, pc, r1 │ │ │ │ b 372258 │ │ │ │ ldr r1, [pc, #60] @ 37234c │ │ │ │ @@ -251231,20 +251231,20 @@ │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r0, asr #26 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sl, ip, lsl pc │ │ │ │ @ instruction: 0xffffb7a8 │ │ │ │ tsteq r8, r4, lsr #20 │ │ │ │ tsteq r9, r8, asr #24 │ │ │ │ - addeq fp, r5, r4, lsr #12 │ │ │ │ - addeq fp, r5, r8, asr #12 │ │ │ │ - addeq fp, r5, r4, asr r4 │ │ │ │ - addeq fp, r5, ip, ror #8 │ │ │ │ - addeq fp, r5, r4, lsr #8 │ │ │ │ - addeq fp, r5, r8, lsl r4 │ │ │ │ + addeq fp, r5, r4, lsl r6 │ │ │ │ + addeq fp, r5, r8, lsr r6 │ │ │ │ + addeq fp, r5, r4, asr #8 │ │ │ │ + addeq fp, r5, ip, asr r4 │ │ │ │ + addeq fp, r5, r4, lsl r4 │ │ │ │ + addeq fp, r5, r8, lsl #8 │ │ │ │ │ │ │ │ 00372350 : │ │ │ │ ldr r3, [pc, #16] @ 372368 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -251711,15 +251711,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 372674 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r9, r4, r8, r6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq sl, ip, lsr sl │ │ │ │ tsteq r9, ip, lsr #16 │ │ │ │ - addseq lr, ip, r6, lsr #23 │ │ │ │ + umullseq lr, ip, r6, fp │ │ │ │ andeq r6, r0, ip, lsr pc │ │ │ │ tsteq r9, r0, ror r7 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ │ │ │ │ 00372aa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -252147,17 +252147,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 373148 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 37314c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - umullseq lr, ip, r8, r0 │ │ │ │ - @ instruction: 0x0085a7bc │ │ │ │ - ldrdeq sl, [r5], r0 │ │ │ │ + addseq lr, ip, r8, lsl #1 │ │ │ │ + addeq sl, r5, ip, lsr #15 │ │ │ │ + addeq sl, r5, r0, asr #15 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 00373150 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -252203,15 +252203,15 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl b7be60 │ │ │ │ + bl b7be58 │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 37330c │ │ │ │ ldr r7, [r7, #16] │ │ │ │ @@ -252228,55 +252228,55 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 8eb4d4 │ │ │ │ + bl 8eb4cc │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ beq 3732b0 │ │ │ │ ldr r1, [pc, #196] @ 37335c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 8dbdd0 │ │ │ │ + bl 8dbdc8 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ - bl b7be60 │ │ │ │ + bl b7be58 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 373328 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 3731d4 │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ str r5, [r6] │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3731d4 │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #100] @ 373360 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl b6daec │ │ │ │ + bl b6dae4 │ │ │ │ b 3731d4 │ │ │ │ ldr r3, [pc, #80] @ 373364 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ b 373234 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ 373368 │ │ │ │ ldr r1, [pc, #56] @ 37336c │ │ │ │ ldr r0, [pc, #56] @ 373370 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -252287,17 +252287,17 @@ │ │ │ │ smlabbeq r9, ip, ip, r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r9, r4, lsr ip │ │ │ │ tsteq r9, r0, lsr #24 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r2, r0, r8, ror #2 │ │ │ │ andeq r5, r0, ip, lsr r5 │ │ │ │ - addseq sp, ip, ip, lsl #29 │ │ │ │ - addeq fp, r4, ip, asr #4 │ │ │ │ - addeq fp, r4, r0, ror #4 │ │ │ │ + addseq sp, ip, ip, ror lr │ │ │ │ + addeq fp, r4, ip, lsr r2 │ │ │ │ + addeq fp, r4, r0, asr r2 │ │ │ │ │ │ │ │ 00373374 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #288] @ 3734ac │ │ │ │ @@ -252313,15 +252313,15 @@ │ │ │ │ ldr r7, [pc, #256] @ 3734b4 │ │ │ │ ldr r8, [pc, #256] @ 3734b8 │ │ │ │ ldr r6, [pc, #256] @ 3734bc │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ b 3733f4 │ │ │ │ - bl 8dd820 │ │ │ │ + bl 8dd818 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d814 │ │ │ │ @@ -252341,15 +252341,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ stm sp, {ip, lr} │ │ │ │ bl 27d814 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 3733f4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b5b890 │ │ │ │ + bl b5b888 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 373454 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cc20 │ │ │ │ mov r0, r4 │ │ │ │ @@ -252370,21 +252370,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, lr} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 27d814 │ │ │ │ b 3733e8 │ │ │ │ - @ instruction: 0x0091bfb0 │ │ │ │ + addseq fp, r1, r0, lsr #31 │ │ │ │ tsteq sl, ip, ror #24 │ │ │ │ - umulleq sl, r5, ip, r5 │ │ │ │ - addeq sl, r5, ip, ror #10 │ │ │ │ - addeq sl, r5, ip, asr #10 │ │ │ │ - strdeq r2, [pc], r8 │ │ │ │ - addeq r7, r8, r0, ror #4 │ │ │ │ + addeq sl, r5, ip, lsl #11 │ │ │ │ + addeq sl, r5, ip, asr r5 │ │ │ │ + addeq sl, r5, ip, lsr r5 │ │ │ │ + addeq r2, pc, r8, ror #27 │ │ │ │ + addeq r7, r8, r0, asr r2 │ │ │ │ │ │ │ │ 003734c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -252454,40 +252454,40 @@ │ │ │ │ ldr r6, [pc, #120] @ 373650 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldm r3, {r9, sl} │ │ │ │ - bl 901d98 │ │ │ │ + bl 901d90 │ │ │ │ mov r2, #32 │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp sl, r3 │ │ │ │ cmpeq r9, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ ldrd r0, [r3] │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 3735e0 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b aecfe0 │ │ │ │ - addeq sl, r5, r4, lsr #7 │ │ │ │ - @ instruction: 0x0085a3b0 │ │ │ │ + b aecfd8 │ │ │ │ + umulleq sl, r5, r4, r3 │ │ │ │ + addeq sl, r5, r0, lsr #7 │ │ │ │ │ │ │ │ 00373654 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #708] @ 373930 │ │ │ │ @@ -252525,15 +252525,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #576] @ 37393c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 373920 │ │ │ │ ldr r9, [pc, #556] @ 373940 │ │ │ │ ldr r8, [pc, #556] @ 373944 │ │ │ │ ldr sl, [pc, #556] @ 373948 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -252567,129 +252567,129 @@ │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ beq 373920 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3737e0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [pc, #356] @ 37394c │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37372c │ │ │ │ ldr r1, [pc, #328] @ 373950 │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373738 │ │ │ │ ldr r1, [pc, #300] @ 373954 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373744 │ │ │ │ ldr r1, [pc, #272] @ 373958 │ │ │ │ ldrd r2, [r4, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 373750 │ │ │ │ ldr r1, [pc, #244] @ 37395c │ │ │ │ ldrd r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37375c │ │ │ │ ldr r1, [pc, #216] @ 373960 │ │ │ │ ldrd r2, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq 373768 │ │ │ │ ldr r1, [pc, #188] @ 373964 │ │ │ │ ldrd r2, [r4, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 373774 │ │ │ │ ldr r1, [pc, #160] @ 373968 │ │ │ │ ldrd r2, [r4, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldrb r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 373780 │ │ │ │ ldr r1, [pc, #132] @ 37396c │ │ │ │ ldrd r2, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldrb r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37378c │ │ │ │ ldr r1, [pc, #104] @ 373970 │ │ │ │ ldrd r2, [r4, #136] @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 373798 │ │ │ │ mov r0, r7 │ │ │ │ - bl aed938 │ │ │ │ + bl aed930 │ │ │ │ b 3736b0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01095790 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r9, r4, asr #14 │ │ │ │ - addeq sl, r5, r0, lsr #5 │ │ │ │ - umulleq sl, r5, r8, r2 │ │ │ │ - addeq sl, r5, r4, lsr #5 │ │ │ │ - @ instruction: 0x0085a2b8 │ │ │ │ - addeq sl, r5, r4, lsl #4 │ │ │ │ - addeq sl, r5, r0, lsl #4 │ │ │ │ - strdeq sl, [r5], r8 │ │ │ │ + umulleq sl, r5, r0, r2 │ │ │ │ + addeq sl, r5, r8, lsl #5 │ │ │ │ + umulleq sl, r5, r4, r2 │ │ │ │ + addeq sl, r5, r8, lsr #5 │ │ │ │ + strdeq sl, [r5], r4 │ │ │ │ strdeq sl, [r5], r0 │ │ │ │ addeq sl, r5, r8, ror #3 │ │ │ │ addeq sl, r5, r0, ror #3 │ │ │ │ - ldrdeq sl, [r5], r4 │ │ │ │ - addeq sl, r5, ip, asr #3 │ │ │ │ + ldrdeq sl, [r5], r8 │ │ │ │ + ldrdeq sl, [r5], r0 │ │ │ │ addeq sl, r5, r4, asr #3 │ │ │ │ @ instruction: 0x0085a1bc │ │ │ │ + @ instruction: 0x0085a1b4 │ │ │ │ + addeq sl, r5, ip, lsr #3 │ │ │ │ │ │ │ │ 00373974 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #664] @ 373c24 │ │ │ │ @@ -252723,101 +252723,101 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 373b20 │ │ │ │ ldr r2, [pc, #572] @ 373c40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #568] @ 373c44 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373b88 │ │ │ │ ldr r2, [pc, #540] @ 373c48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #536] @ 373c4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373ba0 │ │ │ │ ldr r2, [pc, #508] @ 373c50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #504] @ 373c54 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373b94 │ │ │ │ ldr r2, [pc, #476] @ 373c58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #472] @ 373c5c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 373ac4 │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373bac │ │ │ │ ldr r2, [pc, #432] @ 373c60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #428] @ 373c64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r1, [pc, #400] @ 373c68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl b53210 │ │ │ │ + bl b53208 │ │ │ │ ldr r1, [pc, #372] @ 373c6c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 27d088 │ │ │ │ mov r0, r6 │ │ │ │ - bl b53420 │ │ │ │ + bl b53418 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 373bb8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ - bl b5b74c │ │ │ │ + bl b5b744 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl a9df18 │ │ │ │ + bl a9df10 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3739fc │ │ │ │ ldr r2, [pc, #236] @ 373c70 │ │ │ │ add r2, pc, r2 │ │ │ │ b 373a04 │ │ │ │ @@ -252832,17 +252832,17 @@ │ │ │ │ b 373a54 │ │ │ │ ldr r2, [pc, #204] @ 373c80 │ │ │ │ add r2, pc, r2 │ │ │ │ b 373ab0 │ │ │ │ ldr r1, [pc, #196] @ 373c84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl aed824 │ │ │ │ + bl aed81c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 6d8df8 │ │ │ │ ldr r2, [pc, #164] @ 373c88 │ │ │ │ ldr r3, [pc, #64] @ 373c28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -252860,99 +252860,99 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r0, ror r4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r9, ip, lsr r4 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ + ldrdeq sl, [r5], ip │ │ │ │ addeq sl, r5, ip, ror #1 │ │ │ │ - strdeq sl, [r5], ip │ │ │ │ andeq r2, r0, r8, ror #4 │ │ │ │ - addseq pc, r3, r8, asr r0 @ │ │ │ │ - strdeq sl, [r5], r4 │ │ │ │ - addseq pc, r3, r0, lsr r0 @ │ │ │ │ - ldrdeq sl, [r5], ip │ │ │ │ - addseq pc, r3, r8 │ │ │ │ - addeq sl, r5, r0, asr #1 │ │ │ │ - addseq lr, r3, r0, ror #31 │ │ │ │ - addeq sl, r5, r8, lsr #1 │ │ │ │ - addseq lr, r3, ip, lsr #31 │ │ │ │ - addeq sl, r5, r4, lsl #1 │ │ │ │ - addeq sl, r5, r8, ror r0 │ │ │ │ - addeq sl, r5, r4, rrx │ │ │ │ - addeq r6, r4, r0, ror #12 │ │ │ │ - addeq r6, r4, r4, asr r6 │ │ │ │ - addeq r6, r4, r8, asr #12 │ │ │ │ - addeq r6, r4, ip, lsr r6 │ │ │ │ - addeq r6, r4, r0, lsr r6 │ │ │ │ - @ instruction: 0x0097f6fc │ │ │ │ + addseq pc, r3, r8, asr #32 │ │ │ │ + addeq sl, r5, r4, ror #1 │ │ │ │ + addseq pc, r3, r0, lsr #32 │ │ │ │ + addeq sl, r5, ip, asr #1 │ │ │ │ + @ instruction: 0x0093eff8 │ │ │ │ + strheq sl, [r5], r0 │ │ │ │ + @ instruction: 0x0093efd0 │ │ │ │ + umulleq sl, r5, r8, r0 │ │ │ │ + umullseq lr, r3, ip, pc @ │ │ │ │ + addeq sl, r5, r4, ror r0 │ │ │ │ + addeq sl, r5, r8, rrx │ │ │ │ + addeq sl, r5, r4, asr r0 │ │ │ │ + addeq r6, r4, r0, asr r6 │ │ │ │ + addeq r6, r4, r4, asr #12 │ │ │ │ + addeq r6, r4, r8, lsr r6 │ │ │ │ + addeq r6, r4, ip, lsr #12 │ │ │ │ + addeq r6, r4, r0, lsr #12 │ │ │ │ + addseq pc, r7, ip, ror #13 │ │ │ │ tsteq r9, r8, lsl r2 │ │ │ │ │ │ │ │ 00373c8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 3758f8 │ │ │ │ ldr r1, [pc, #112] @ 373d20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373d04 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 373cf8 │ │ │ │ ldr r2, [pc, #72] @ 373d24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 373d28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b aed31c │ │ │ │ + b aed314 │ │ │ │ ldr r2, [pc, #44] @ 373d2c │ │ │ │ add r2, pc, r2 │ │ │ │ b 373cdc │ │ │ │ ldr r1, [pc, #36] @ 373d30 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b aed31c │ │ │ │ - addeq r9, r5, r4, asr #29 │ │ │ │ - addeq r8, r4, r4, lsr #17 │ │ │ │ - umulleq r5, ip, r0, fp │ │ │ │ - umullseq r2, r5, r4, r9 │ │ │ │ - addeq r9, r5, r4, ror lr │ │ │ │ + b aed314 │ │ │ │ + @ instruction: 0x00859eb4 │ │ │ │ + umulleq r8, r4, r4, r8 │ │ │ │ + addeq r5, ip, r0, lsl #23 │ │ │ │ + addseq r2, r5, r4, lsl #19 │ │ │ │ + addeq r9, r5, r4, ror #28 │ │ │ │ │ │ │ │ 00373d34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 375964 │ │ │ │ ldr r1, [pc, #28] @ 373d74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b aed264 │ │ │ │ - addeq r5, ip, r0, lsr #22 │ │ │ │ + b aed25c │ │ │ │ + addeq r5, ip, r0, lsl fp │ │ │ │ │ │ │ │ 00373d78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #180] @ 373e44 │ │ │ │ @@ -252977,17 +252977,17 @@ │ │ │ │ ldrd r2, [r5] │ │ │ │ ldr r1, [pc, #108] @ 373e4c │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ mov r0, r5 │ │ │ │ - bl aed994 │ │ │ │ + bl aed98c │ │ │ │ ldr r2, [pc, #76] @ 373e50 │ │ │ │ ldr r3, [pc, #64] @ 373e48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -253000,15 +253000,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, ip, rrx │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r9, r5, r4, lsr #27 │ │ │ │ + umulleq r9, r5, r4, sp │ │ │ │ strdeq r4, [r9, -r8] │ │ │ │ │ │ │ │ 00373e54 : │ │ │ │ mov r0, #0 │ │ │ │ b 3759c4 │ │ │ │ │ │ │ │ 00373e5c : │ │ │ │ @@ -253029,31 +253029,31 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5da24 │ │ │ │ + bl b5da1c │ │ │ │ ldr r1, [pc, #232] @ 373f9c │ │ │ │ mov r9, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5dc1c │ │ │ │ + bl b5dc14 │ │ │ │ ldr r1, [pc, #212] @ 373fa0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5da24 │ │ │ │ + bl b5da1c │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 901d98 │ │ │ │ + bl 901d90 │ │ │ │ subs ip, r0, #0 │ │ │ │ blt 373f78 │ │ │ │ str ip, [sp, #8] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #12] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #16] │ │ │ │ @@ -253084,24 +253084,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ 373fa8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ b 373f34 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r9, r0, pc, r4 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r7, r1, r8, ror #7 │ │ │ │ - addeq r8, sp, r4, lsr r8 │ │ │ │ - ldrdeq r2, [r7], r0 │ │ │ │ + @ instruction: 0x009173d8 │ │ │ │ + addeq r8, sp, r4, lsr #16 │ │ │ │ + addeq r2, r7, r0, asr #17 │ │ │ │ smlabteq r9, r0, lr, r4 │ │ │ │ - addeq r9, r5, r8, lsr #24 │ │ │ │ + addeq r9, r5, r8, lsl ip │ │ │ │ │ │ │ │ 00373fac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #200] @ 37408c │ │ │ │ @@ -253113,25 +253113,25 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5da24 │ │ │ │ + bl b5da1c │ │ │ │ ldr r1, [pc, #156] @ 374098 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5dc1c │ │ │ │ + bl b5dc14 │ │ │ │ ldr r1, [pc, #140] @ 37409c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5da24 │ │ │ │ + bl b5da1c │ │ │ │ add ip, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 66c020 │ │ │ │ @@ -253154,17 +253154,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r8, lsr lr │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r7, r1, r0, lsr #5 │ │ │ │ - strdeq r8, [sp], r0 │ │ │ │ - addeq r2, r7, ip, lsl #15 │ │ │ │ + umullseq r7, r1, r0, r2 │ │ │ │ + addeq r8, sp, r0, ror #13 │ │ │ │ + addeq r2, r7, ip, ror r7 │ │ │ │ @ instruction: 0x01094db0 │ │ │ │ │ │ │ │ 003740a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -253263,15 +253263,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 3742a0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5da24 │ │ │ │ + bl b5da1c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 668e10 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d8df8 │ │ │ │ @@ -253291,15 +253291,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatteq r9, ip, fp, r4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r1, pc, r0, ror r2 @ │ │ │ │ + addeq r1, pc, r0, ror #4 │ │ │ │ smlatbeq r9, r4, fp, r4 │ │ │ │ │ │ │ │ 003742a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -253337,71 +253337,71 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #1076] @ 374778 │ │ │ │ ldr fp, [r3, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 374718 │ │ │ │ ldr r1, [pc, #1040] @ 37477c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [pc, #1028] @ 374780 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [pc, #1012] @ 374784 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [pc, #996] @ 374788 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [pc, #980] @ 37478c │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [pc, #964] @ 374790 │ │ │ │ ldr r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldrb r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3746dc │ │ │ │ ldr r2, [pc, #936] @ 374794 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #932] @ 374798 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldrb r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 3746d0 │ │ │ │ ldr r2, [pc, #908] @ 37479c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #904] @ 3747a0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 374318 │ │ │ │ mov r0, r8 │ │ │ │ - bl aedfb0 │ │ │ │ + bl aedfa8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d8df8 │ │ │ │ ldr r2, [pc, #860] @ 3747a4 │ │ │ │ ldr r3, [pc, #792] @ 374764 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -253420,166 +253420,166 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #748] @ 374778 │ │ │ │ mov r1, #5 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 374700 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3746e8 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 374420 │ │ │ │ ldr r1, [pc, #700] @ 3747a8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ b 374420 │ │ │ │ ldr r2, [pc, #632] @ 374778 │ │ │ │ mov r1, #3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 37470c │ │ │ │ ldr r1, [pc, #640] @ 3747ac │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [pc, #628] @ 3747b0 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [pc, #612] @ 3747b4 │ │ │ │ ldrd r2, [fp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [pc, #596] @ 3747b8 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [pc, #580] @ 3747bc │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [pc, #564] @ 3747c0 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [pc, #548] @ 3747c4 │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [pc, #532] @ 3747c8 │ │ │ │ ldr r2, [fp, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ b 374420 │ │ │ │ ldr r2, [pc, #428] @ 374778 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 374724 │ │ │ │ ldr r1, [pc, #468] @ 3747cc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [pc, #456] @ 3747d0 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [pc, #440] @ 3747d4 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [pc, #424] @ 3747d8 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ b 374420 │ │ │ │ ldr r2, [pc, #304] @ 374778 │ │ │ │ mov r1, #4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 374730 │ │ │ │ ldr r1, [pc, #360] @ 3747dc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [pc, #348] @ 3747e0 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [pc, #332] @ 3747e4 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [pc, #316] @ 3747e8 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [pc, #300] @ 3747ec │ │ │ │ ldr r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ b 374420 │ │ │ │ ldr r2, [pc, #280] @ 3747f0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 374410 │ │ │ │ ldr r2, [pc, #272] @ 3747f4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3743ec │ │ │ │ ldr r1, [pc, #264] @ 3747f8 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ b 3744c8 │ │ │ │ ldr r3, [pc, #244] @ 3747fc │ │ │ │ add r3, pc, r3 │ │ │ │ b 3744b0 │ │ │ │ ldr r3, [pc, #236] @ 374800 │ │ │ │ add r3, pc, r3 │ │ │ │ b 374524 │ │ │ │ @@ -253600,57 +253600,57 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r9, ip, lsr fp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r9, ip, lsl #22 │ │ │ │ - addseq ip, ip, ip, lsr pc │ │ │ │ - @ instruction: 0x008598b0 │ │ │ │ - addeq r9, r5, r8, ror #18 │ │ │ │ + addseq ip, ip, ip, lsr #30 │ │ │ │ + addeq r9, r5, r0, lsr #17 │ │ │ │ + addeq r9, r5, r8, asr r9 │ │ │ │ andeq r4, r0, r4, asr #29 │ │ │ │ - addeq r9, r5, r0, asr r8 │ │ │ │ - addeq r9, r5, ip, asr r8 │ │ │ │ - addeq r9, r5, r8, asr r8 │ │ │ │ - addeq r9, r5, r4, asr r8 │ │ │ │ - addeq r9, r5, r0, asr r8 │ │ │ │ + addeq r9, r5, r0, asr #16 │ │ │ │ addeq r9, r5, ip, asr #16 │ │ │ │ - addseq lr, r3, r0, ror r6 │ │ │ │ - addeq r9, r5, r4, lsr r8 │ │ │ │ - addseq lr, r3, ip, asr #12 │ │ │ │ + addeq r9, r5, r8, asr #16 │ │ │ │ + addeq r9, r5, r4, asr #16 │ │ │ │ + addeq r9, r5, r0, asr #16 │ │ │ │ + addeq r9, r5, ip, lsr r8 │ │ │ │ + addseq lr, r3, r0, ror #12 │ │ │ │ addeq r9, r5, r4, lsr #16 │ │ │ │ + addseq lr, r3, ip, lsr r6 │ │ │ │ + addeq r9, r5, r4, lsl r8 │ │ │ │ @ instruction: 0x010949b4 │ │ │ │ - addeq r9, r5, ip, lsr #14 │ │ │ │ - umulleq r9, r5, r0, r6 │ │ │ │ - addeq r9, r5, r4, lsl r7 │ │ │ │ - addeq r9, r5, r8, lsr #13 │ │ │ │ - addeq r9, r5, r0, lsl #14 │ │ │ │ - umulleq r9, r5, r0, r6 │ │ │ │ + addeq r9, r5, ip, lsl r7 │ │ │ │ + addeq r9, r5, r0, lsl #13 │ │ │ │ + addeq r9, r5, r4, lsl #14 │ │ │ │ + umulleq r9, r5, r8, r6 │ │ │ │ strdeq r9, [r5], r0 │ │ │ │ - strdeq r9, [r5], r0 │ │ │ │ - addeq r9, r5, r4, ror #12 │ │ │ │ - addeq r9, r5, r4, asr #11 │ │ │ │ - addeq r9, r5, r8, asr #12 │ │ │ │ - addeq r9, r5, ip, ror #11 │ │ │ │ - addeq r9, r5, r8, ror #11 │ │ │ │ - addeq r9, r5, r8, asr #10 │ │ │ │ - addeq r9, r5, ip, asr #11 │ │ │ │ - addeq r9, r5, r0, ror r5 │ │ │ │ - addeq r9, r5, ip, asr #10 │ │ │ │ - addeq r9, r5, r8, asr r5 │ │ │ │ - addeq r5, r4, ip, lsl #22 │ │ │ │ - addeq r5, r4, r0, lsl #22 │ │ │ │ + addeq r9, r5, r0, lsl #13 │ │ │ │ + addeq r9, r5, r0, ror #13 │ │ │ │ + addeq r9, r5, r0, ror #13 │ │ │ │ + addeq r9, r5, r4, asr r6 │ │ │ │ + @ instruction: 0x008595b4 │ │ │ │ + addeq r9, r5, r8, lsr r6 │ │ │ │ + ldrdeq r9, [r5], ip │ │ │ │ + ldrdeq r9, [r5], r8 │ │ │ │ + addeq r9, r5, r8, lsr r5 │ │ │ │ + @ instruction: 0x008595bc │ │ │ │ addeq r9, r5, r0, ror #10 │ │ │ │ - addseq sl, r1, r8, lsr ip │ │ │ │ - addseq sl, r1, ip, lsr #24 │ │ │ │ - addseq sl, r1, r0, lsr #24 │ │ │ │ - addseq sl, r1, r4, lsl ip │ │ │ │ - addseq sl, r1, r8, lsl #24 │ │ │ │ - @ instruction: 0x009ccafc │ │ │ │ + addeq r9, r5, ip, lsr r5 │ │ │ │ + addeq r9, r5, r8, asr #10 │ │ │ │ + strdeq r5, [r4], ip │ │ │ │ + strdeq r5, [r4], r0 │ │ │ │ addeq r9, r5, r0, asr r5 │ │ │ │ + addseq sl, r1, r8, lsr #24 │ │ │ │ + addseq sl, r1, ip, lsl ip │ │ │ │ + addseq sl, r1, r0, lsl ip │ │ │ │ + addseq sl, r1, r4, lsl #24 │ │ │ │ + @ instruction: 0x0091abf8 │ │ │ │ + addseq ip, ip, ip, ror #21 │ │ │ │ + addeq r9, r5, r0, asr #10 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 0037481c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -253669,20 +253669,20 @@ │ │ │ │ bl 375c34 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 37487c │ │ │ │ ldr r1, [pc, #112] @ 3748e0 │ │ │ │ ldr r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 6d8df8 │ │ │ │ mov r0, r4 │ │ │ │ - bl aed2c0 │ │ │ │ + bl aed2b8 │ │ │ │ ldr r2, [pc, #76] @ 3748e4 │ │ │ │ ldr r3, [pc, #64] @ 3748dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -253695,15 +253695,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabteq r9, r8, r5, r4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r5, ip, r4 │ │ │ │ + strdeq r4, [ip], r4 @ │ │ │ │ tsteq r9, r4, ror #10 │ │ │ │ │ │ │ │ 003748e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -253722,20 +253722,20 @@ │ │ │ │ bl 375a64 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 37495c │ │ │ │ ldr r1, [pc, #148] @ 3749d0 │ │ │ │ ldrd r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3749ac │ │ │ │ mov r0, r4 │ │ │ │ - bl aeda4c │ │ │ │ + bl aeda44 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 6d8df8 │ │ │ │ ldr r2, [pc, #100] @ 3749d4 │ │ │ │ ldr r3, [pc, #88] @ 3749cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -253752,22 +253752,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #36] @ 3749d8 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ b 374954 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [r9, -ip] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r9, r5, r4, lsl #7 │ │ │ │ + addeq r9, r5, r4, ror r3 │ │ │ │ smlabbeq r9, ip, r4, r4 │ │ │ │ - addeq r9, r5, r0, lsr #6 │ │ │ │ + addeq r9, r5, r0, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r2, [pc, #532] @ 374c10 │ │ │ │ @@ -253778,94 +253778,94 @@ │ │ │ │ ldr r1, [pc, #520] @ 374c18 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ ldr r6, [pc, #492] @ 374c1c │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ beq 374b9c │ │ │ │ mov r0, #32 │ │ │ │ bl 27cd70 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9342dc │ │ │ │ + bl 9342d4 │ │ │ │ bl 27f380 │ │ │ │ ldr r3, [pc, #456] @ 374c20 │ │ │ │ ldr r1, [pc, #456] @ 374c24 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 93363c │ │ │ │ + bl 933634 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r1, [pc, #424] @ 374c28 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 932e1c │ │ │ │ + bl 932e14 │ │ │ │ ldr r1, [pc, #412] @ 374c2c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 932e1c │ │ │ │ + bl 932e14 │ │ │ │ ldr r1, [pc, #392] @ 374c30 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #17] │ │ │ │ mov r0, r4 │ │ │ │ - bl 932e1c │ │ │ │ + bl 932e14 │ │ │ │ ldr r1, [pc, #372] @ 374c34 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #18] │ │ │ │ mov r0, r4 │ │ │ │ - bl 932e1c │ │ │ │ + bl 932e14 │ │ │ │ ldr r1, [pc, #352] @ 374c38 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #19] │ │ │ │ mov r0, r4 │ │ │ │ - bl 932e1c │ │ │ │ + bl 932e14 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [r5, #20] │ │ │ │ strb r0, [r5, #21] │ │ │ │ beq 374b08 │ │ │ │ mov r0, sp │ │ │ │ - bl b74f14 │ │ │ │ + bl b74f0c │ │ │ │ ldr r2, [pc, #300] @ 374c3c │ │ │ │ ldr r1, [pc, #300] @ 374c40 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9337b4 │ │ │ │ + bl 9337ac │ │ │ │ ldr r1, [pc, #280] @ 374c44 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93734c │ │ │ │ + bl 937344 │ │ │ │ mov r4, r0 │ │ │ │ - bl b58934 │ │ │ │ + bl b5892c │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r5, #24 │ │ │ │ mov r8, r0 │ │ │ │ - bl a9df18 │ │ │ │ + bl a9df10 │ │ │ │ mov r0, r8 │ │ │ │ - bl b53420 │ │ │ │ + bl b53418 │ │ │ │ cmp r4, #0 │ │ │ │ beq 374b88 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 374bf0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -253890,43 +253890,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl b5f8cc │ │ │ │ + bl b5f8c4 │ │ │ │ b 374b88 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 374c4c │ │ │ │ ldr r1, [pc, #84] @ 374c50 │ │ │ │ ldr r0, [pc, #84] @ 374c54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ strdeq r4, [r9, -ip] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq lr, r4, r8, lsr #12 │ │ │ │ + addeq lr, r4, r8, lsl r6 │ │ │ │ ldrdeq r4, [r9, -r0] │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - addseq r6, r1, r4, lsr #16 │ │ │ │ - addeq r9, r5, r0, lsr #13 │ │ │ │ - addeq r9, lr, ip, lsr #3 │ │ │ │ - addeq r6, sp, ip, asr #12 │ │ │ │ - umulleq r9, r5, r4, r6 │ │ │ │ - addeq r6, r9, ip, lsl #31 │ │ │ │ - ldrdeq r9, [r5], r8 │ │ │ │ - addseq r3, r2, r4, ror #20 │ │ │ │ - ldrdeq r9, [r5], r0 │ │ │ │ + addseq r6, r1, r4, lsl r8 │ │ │ │ + umulleq r9, r5, r0, r6 │ │ │ │ + umulleq r9, lr, ip, r1 │ │ │ │ + addeq r6, sp, ip, lsr r6 │ │ │ │ + addeq r9, r5, r4, lsl #13 │ │ │ │ + addeq r6, r9, ip, ror pc │ │ │ │ + addeq r9, r5, r8, asr #3 │ │ │ │ + addseq r3, r2, r4, asr sl │ │ │ │ + addeq r9, r5, r0, asr #3 │ │ │ │ tsteq r9, r8, asr r2 │ │ │ │ - addseq ip, ip, r8, ror #12 │ │ │ │ - addeq r2, r4, ip, lsr #1 │ │ │ │ - addeq r2, r4, r4, asr #1 │ │ │ │ + addseq ip, ip, r8, asr r6 │ │ │ │ + umulleq r2, r4, ip, r0 │ │ │ │ + strheq r2, [r4], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #420] @ 374e14 │ │ │ │ ldr r4, [pc, #420] @ 374e18 │ │ │ │ ldr r3, [pc, #420] @ 374e1c │ │ │ │ @@ -253936,37 +253936,37 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 374d34 │ │ │ │ ldr r7, [pc, #368] @ 374e20 │ │ │ │ ldr r2, [pc, #368] @ 374e24 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #344] @ 374e28 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r2, [pc, #324] @ 374e2c │ │ │ │ mov r3, #9 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, r4 │ │ │ │ beq 374d78 │ │ │ │ mov r0, r8 │ │ │ │ @@ -253992,23 +253992,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ ldr r1, [pc, #172] @ 374e34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d814 │ │ │ │ b 374d34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ ldr r1, [pc, #144] @ 374e38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d814 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, r4 │ │ │ │ @@ -254031,57 +254031,57 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 27d814 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b 374dcc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r9, r8, r1, r4 │ │ │ │ - addeq r9, r5, ip, lsl #1 │ │ │ │ + addeq r9, r5, ip, ror r0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x009cc5b4 │ │ │ │ - addeq r9, r5, r4, asr r0 │ │ │ │ + addseq ip, ip, r4, lsr #11 │ │ │ │ + addeq r9, r5, r4, asr #32 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - addeq r9, r5, r0, asr #32 │ │ │ │ + addeq r9, r5, r0, lsr r0 │ │ │ │ smlabteq r9, r0, r0, r4 │ │ │ │ - addeq r8, r5, r8, ror #31 │ │ │ │ - addeq r8, r5, r4, lsr #31 │ │ │ │ - umulleq r8, r5, ip, pc @ │ │ │ │ + ldrdeq r8, [r5], r8 @ │ │ │ │ + umulleq r8, r5, r4, pc @ │ │ │ │ + addeq r8, r5, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #196] @ 374f1c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 374edc │ │ │ │ ldr r5, [pc, #164] @ 374f20 │ │ │ │ ldr r2, [pc, #164] @ 374f24 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #372 @ 0x174 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r2, [pc, #116] @ 374f28 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 374efc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -254089,26 +254089,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ ldr r1, [pc, #32] @ 374f2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 27d814 │ │ │ │ b 374edc │ │ │ │ - @ instruction: 0x00858eb0 │ │ │ │ - addseq ip, ip, r8, ror #7 │ │ │ │ - addeq r8, r5, ip, lsl #29 │ │ │ │ - addeq r8, r5, r8, ror lr │ │ │ │ - addeq r8, r5, ip, lsl #29 │ │ │ │ + addeq r8, r5, r0, lsr #29 │ │ │ │ + @ instruction: 0x009cc3d8 │ │ │ │ + addeq r8, r5, ip, ror lr │ │ │ │ + addeq r8, r5, r8, ror #28 │ │ │ │ + addeq r8, r5, ip, ror lr │ │ │ │ │ │ │ │ 00374f30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr r2, [pc, #464] @ 375118 │ │ │ │ @@ -254121,46 +254121,46 @@ │ │ │ │ sub sp, sp, #172 @ 0xac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 92a044 │ │ │ │ + bl 92a03c │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #396] @ 37512c │ │ │ │ add r4, pc, r4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 8d6bbc │ │ │ │ + bl 8d6bb4 │ │ │ │ ldr ip, [pc, #348] @ 375130 │ │ │ │ ldr r3, [pc, #348] @ 375134 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b52aa0 │ │ │ │ + bl b52a98 │ │ │ │ ldr r3, [pc, #312] @ 375138 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ beq 3750d0 │ │ │ │ mov r8, r0 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ @@ -254169,15 +254169,15 @@ │ │ │ │ bl 27cd70 │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ asr r2, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #4] │ │ │ │ - bl 93441c │ │ │ │ + bl 934414 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r5, #108] @ 0x6c │ │ │ │ str r3, [r4, #16] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -254227,17 +254227,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01093eb4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq ip, ip, r4, lsl #6 │ │ │ │ - addeq pc, r3, ip, lsl #24 │ │ │ │ - addeq r3, pc, r8, asr #25 │ │ │ │ + @ instruction: 0x009cc2f4 │ │ │ │ + strdeq pc, [r3], ip │ │ │ │ + @ instruction: 0x008f3cb8 │ │ │ │ tsteq r9, r0, ror #28 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ andeq r6, r0, r8, lsl #5 │ │ │ │ andeq r1, r0, r0, lsr #25 │ │ │ │ tsteq r9, r4, lsr #26 │ │ │ │ │ │ │ │ 00375140 : │ │ │ │ @@ -254246,15 +254246,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r0, [pc, #512] @ 375358 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 930f74 │ │ │ │ + bl 930f6c │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 375350 │ │ │ │ ldr r9, [pc, #484] @ 37535c │ │ │ │ mov r6, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, #0 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -254300,15 +254300,15 @@ │ │ │ │ str r1, [r4, #20] │ │ │ │ strb ip, [r4, #24] │ │ │ │ mov r1, r9 │ │ │ │ strb r2, [r4, #25] │ │ │ │ strb r3, [r4, #26] │ │ │ │ str r0, [r4] │ │ │ │ mov r0, sl │ │ │ │ - bl 931d24 │ │ │ │ + bl 931d1c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ cmp r5, #0 │ │ │ │ strb r0, [r4, #36] @ 0x24 │ │ │ │ beq 375260 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f380 │ │ │ │ @@ -254371,16 +254371,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, fp │ │ │ │ b 375328 │ │ │ │ - addeq r3, pc, r0, ror #21 │ │ │ │ - @ instruction: 0x0084beb0 │ │ │ │ + ldrdeq r3, [pc], r0 │ │ │ │ + addeq fp, r4, r0, lsr #29 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ 00375364 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -254401,26 +254401,26 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ sub sp, sp, #12 │ │ │ │ bl 27cd70 │ │ │ │ ldr r5, [pc, #88] @ 375414 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8d6bbc │ │ │ │ + bl 8d6bb4 │ │ │ │ ldr ip, [pc, #76] @ 375418 │ │ │ │ ldr r3, [pc, #76] @ 37541c │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, ip] │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b52aa0 │ │ │ │ + bl b52a98 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -254439,29 +254439,29 @@ │ │ │ │ ldr r5, [pc, #180] @ 3754f0 │ │ │ │ ldr r4, [pc, #180] @ 3754f4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 92a044 │ │ │ │ + bl 92a03c │ │ │ │ add r3, r8, #108 @ 0x6c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r6, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldrb r4, [r0, #152] @ 0x98 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3754a8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 378ef0 │ │ │ │ @@ -254469,52 +254469,52 @@ │ │ │ │ ldr r1, [pc, #72] @ 3754fc │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #136 @ 0x88 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq fp, ip, r4, lsr #28 │ │ │ │ - addeq pc, r3, r4, lsr r7 @ │ │ │ │ - strdeq r3, [pc], r8 │ │ │ │ - addeq r8, r5, ip, lsl r9 │ │ │ │ - addeq r8, r5, r8, asr r8 │ │ │ │ + addseq fp, ip, r4, lsl lr │ │ │ │ + addeq pc, r3, r4, lsr #14 │ │ │ │ + addeq r3, pc, r8, ror #15 │ │ │ │ + addeq r8, r5, ip, lsl #18 │ │ │ │ + addeq r8, r5, r8, asr #16 │ │ │ │ │ │ │ │ 00375500 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 92a930 │ │ │ │ + bl 92a928 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37556c │ │ │ │ - bl 92a044 │ │ │ │ + bl 92a03c │ │ │ │ ldr ip, [pc, #128] @ 3755b8 │ │ │ │ ldr r2, [pc, #128] @ 3755bc │ │ │ │ ldr r1, [pc, #128] @ 3755c0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 37be24 │ │ │ │ ldr r3, [pc, #80] @ 3755c4 │ │ │ │ ldr ip, [pc, #80] @ 3755c8 │ │ │ │ @@ -254522,50 +254522,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq fp, ip, r8, lsr #26 │ │ │ │ - addeq pc, r3, r8, lsr r6 @ │ │ │ │ - strdeq r3, [pc], r0 │ │ │ │ - addseq fp, ip, r8, ror #25 │ │ │ │ - addeq r8, r5, r0, lsl #17 │ │ │ │ - umulleq r8, r5, r0, r7 │ │ │ │ + addseq fp, ip, r8, lsl sp │ │ │ │ + addeq pc, r3, r8, lsr #12 │ │ │ │ + addeq r3, pc, r0, ror #13 │ │ │ │ + @ instruction: 0x009cbcd8 │ │ │ │ + addeq r8, r5, r0, ror r8 │ │ │ │ + addeq r8, r5, r0, lsl #15 │ │ │ │ │ │ │ │ 003755d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ 375664 │ │ │ │ ldr r3, [pc, #124] @ 375668 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 934b58 │ │ │ │ + bl 934b50 │ │ │ │ ldr r1, [pc, #96] @ 37566c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ - bl 930f5c │ │ │ │ + bl 930f54 │ │ │ │ ldr r2, [pc, #76] @ 375670 │ │ │ │ ldr r3, [pc, #64] @ 375668 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -254593,25 +254593,25 @@ │ │ │ │ ldr r0, [pc, #568] @ 3758c4 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d52c │ │ │ │ ldr r4, [pc, #556] @ 3758c8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 92a044 │ │ │ │ + bl 92a03c │ │ │ │ ldr ip, [pc, #544] @ 3758cc │ │ │ │ ldr r2, [pc, #544] @ 3758d0 │ │ │ │ ldr r1, [pc, #544] @ 3758d4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3758b0 │ │ │ │ ldr r9, [r2] │ │ │ │ ldr r1, [pc, #500] @ 3758d8 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r9 │ │ │ │ @@ -254701,19 +254701,19 @@ │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r7, fp │ │ │ │ cmpeq sl, r9 │ │ │ │ add r6, r6, #16 │ │ │ │ bne 37576c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl aecfe0 │ │ │ │ + bl aecfd8 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d088 │ │ │ │ mov r0, r5 │ │ │ │ - bl b5b890 │ │ │ │ + bl b5b888 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 37587c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cc20 │ │ │ │ mov r0, r4 │ │ │ │ @@ -254730,27 +254730,27 @@ │ │ │ │ bl 27d814 │ │ │ │ b 3757b8 │ │ │ │ ldr r1, [pc, #60] @ 3758f4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d814 │ │ │ │ b 37585c │ │ │ │ - @ instruction: 0x00919cb0 │ │ │ │ + addseq r9, r1, r0, lsr #25 │ │ │ │ tsteq r9, r4, ror #14 │ │ │ │ - @ instruction: 0x009cbbb4 │ │ │ │ - addeq pc, r3, r4, asr #9 │ │ │ │ - addeq r3, pc, ip, ror r5 @ │ │ │ │ - addeq r8, r5, r4, asr r7 │ │ │ │ + addseq fp, ip, r4, lsr #23 │ │ │ │ + @ instruction: 0x0083f4b4 │ │ │ │ + addeq r3, pc, ip, ror #10 │ │ │ │ + addeq r8, r5, r4, asr #14 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - addeq r8, r5, ip, lsl #14 │ │ │ │ - addeq r8, r5, ip, lsl #14 │ │ │ │ - addseq sp, r7, r0, ror #22 │ │ │ │ - addeq r8, r5, r8, ror r6 │ │ │ │ - addeq r8, r5, ip, asr r6 │ │ │ │ - addeq r8, r5, r4, lsl #11 │ │ │ │ + strdeq r8, [r5], ip │ │ │ │ + strdeq r8, [r5], ip │ │ │ │ + addseq sp, r7, r0, asr fp │ │ │ │ + addeq r8, r5, r8, ror #12 │ │ │ │ + addeq r8, r5, ip, asr #12 │ │ │ │ + addeq r8, r5, r4, ror r5 │ │ │ │ │ │ │ │ 003758f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -254760,26 +254760,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #48] @ 375960 │ │ │ │ strb r3, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 90762c │ │ │ │ + bl 907624 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [r4, #1] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ smlatteq r9, r4, r4, r3 │ │ │ │ andeq r1, r0, ip, asr ip │ │ │ │ - addeq r9, r6, r4, ror r1 │ │ │ │ + addeq r9, r6, r4, ror #2 │ │ │ │ │ │ │ │ 00375964 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ @@ -254788,15 +254788,15 @@ │ │ │ │ ldr r5, [pc, #52] @ 3759bc │ │ │ │ ldr r3, [pc, #52] @ 3759c0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl b7b6b4 │ │ │ │ + bl b7b6ac │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -254831,50 +254831,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq fp, ip, ip, asr #16 │ │ │ │ - addeq r8, r5, r0, lsl #9 │ │ │ │ - strdeq r8, [r5], r4 │ │ │ │ + addseq fp, ip, ip, lsr r8 │ │ │ │ + addeq r8, r5, r0, ror r4 │ │ │ │ + addeq r8, r5, r4, ror #5 │ │ │ │ │ │ │ │ 00375a60 : │ │ │ │ b 433d9c │ │ │ │ │ │ │ │ 00375a64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #24 │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 27cd70 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a044 │ │ │ │ + bl 92a03c │ │ │ │ ldr ip, [pc, #104] @ 375af8 │ │ │ │ ldr r2, [pc, #104] @ 375afc │ │ │ │ ldr r1, [pc, #104] @ 375b00 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #76] @ 0x4c │ │ │ │ strd r2, [r4] │ │ │ │ bl 433f1c │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -254885,26 +254885,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009cb7d0 │ │ │ │ - ldrdeq pc, [r3], ip │ │ │ │ - umulleq r3, pc, r8, r1 @ │ │ │ │ + addseq fp, ip, r0, asr #15 │ │ │ │ + addeq pc, r3, ip, asr #1 │ │ │ │ + addeq r3, pc, r8, lsl #3 │ │ │ │ │ │ │ │ 00375b04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 8ecc9c │ │ │ │ + bl 8ecc94 │ │ │ │ mov r4, r0 │ │ │ │ - bl b5b890 │ │ │ │ + bl b5b888 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 375b38 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cc20 │ │ │ │ mov r0, r5 │ │ │ │ @@ -254918,65 +254918,65 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 375bb8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d52c │ │ │ │ mov r4, r0 │ │ │ │ - bl 933ac4 │ │ │ │ + bl 933abc │ │ │ │ ldr r1, [pc, #68] @ 375bbc │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930f68 │ │ │ │ + bl 930f60 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5b890 │ │ │ │ + bl b5b888 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 375ba0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cc20 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009197dc │ │ │ │ + addseq r9, r1, ip, asr #15 │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ │ │ │ │ 00375bc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 375c2c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d52c │ │ │ │ mov r4, r0 │ │ │ │ - bl 933ac4 │ │ │ │ + bl 933abc │ │ │ │ ldr r1, [pc, #68] @ 375c30 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930f68 │ │ │ │ + bl 930f60 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5b890 │ │ │ │ + bl b5b888 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 375c14 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cc20 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r9, r1, r8, ror #14 │ │ │ │ + addseq r9, r1, r8, asr r7 │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ │ │ │ │ 00375c34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -254984,32 +254984,32 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #176] @ 375d04 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 934c24 │ │ │ │ + bl 934c1c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 375cd0 │ │ │ │ ldr ip, [pc, #144] @ 375d08 │ │ │ │ ldr r2, [pc, #144] @ 375d0c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ bl 27cd70 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #96 @ 0x60 │ │ │ │ - bl b7b6b4 │ │ │ │ + bl b7b6ac │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -255021,28 +255021,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #48] @ 375d18 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 375d1c │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 375cb0 │ │ │ │ - addeq r8, r5, r8, ror r2 │ │ │ │ - addseq r9, r1, r0, ror #13 │ │ │ │ - addseq fp, ip, ip, ror #11 │ │ │ │ - addeq r8, r5, r4, ror r2 │ │ │ │ - strdeq r8, [r5], r8 @ │ │ │ │ - addseq fp, ip, r0, lsl #11 │ │ │ │ - addeq r8, r5, ip, lsl r0 │ │ │ │ + addeq r8, r5, r8, ror #4 │ │ │ │ + @ instruction: 0x009196d0 │ │ │ │ + @ instruction: 0x009cb5dc │ │ │ │ + addeq r8, r5, r4, ror #4 │ │ │ │ + addeq r8, r5, r8, ror #3 │ │ │ │ + addseq fp, ip, r0, ror r5 │ │ │ │ + addeq r8, r5, ip │ │ │ │ muleq r0, r1, r1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 375d30 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r6, r7, r4, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1448] @ 3762f4 │ │ │ │ ldr r2, [pc, #1448] @ 3762f8 │ │ │ │ @@ -255050,15 +255050,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r3, #134217728 @ 0x8000000 │ │ │ │ ldr r5, [pc, #1412] @ 376300 │ │ │ │ ldr r9, [pc, #1412] @ 376304 │ │ │ │ ldr r2, [pc, #1412] @ 376308 │ │ │ │ mov sl, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, #0 │ │ │ │ @@ -255076,524 +255076,524 @@ │ │ │ │ mov r3, #23 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ ldr r3, [pc, #1360] @ 376318 │ │ │ │ strb sl, [r0, #146] @ 0x92 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [ip, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935554 │ │ │ │ + bl 93554c │ │ │ │ ldr r2, [pc, #1340] @ 37631c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1328] @ 376320 │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r3, [pc, #1324] @ 376324 │ │ │ │ ldr r2, [pc, #1324] @ 376328 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935554 │ │ │ │ + bl 93554c │ │ │ │ ldr r2, [pc, #1300] @ 37632c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1288] @ 376330 │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r3, [pc, #1284] @ 376334 │ │ │ │ ldr r2, [pc, #1284] @ 376338 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935554 │ │ │ │ + bl 93554c │ │ │ │ ldr r2, [pc, #1260] @ 37633c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1248] @ 376340 │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r3, [pc, #1244] @ 376344 │ │ │ │ ldr r2, [pc, #1244] @ 376348 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935554 │ │ │ │ + bl 93554c │ │ │ │ ldr r2, [pc, #1220] @ 37634c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1208] @ 376350 │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r3, [pc, #1204] @ 376354 │ │ │ │ ldr r2, [pc, #1204] @ 376358 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935554 │ │ │ │ + bl 93554c │ │ │ │ ldr r2, [pc, #1180] @ 37635c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1168] @ 376360 │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r3, [pc, #1164] @ 376364 │ │ │ │ ldr r2, [pc, #1164] @ 376368 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935554 │ │ │ │ + bl 93554c │ │ │ │ ldr r2, [pc, #1140] @ 37636c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r3, [pc, #1124] @ 376370 │ │ │ │ ldr r2, [pc, #1124] @ 376374 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1116] @ 376378 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 931dac │ │ │ │ + bl 931da4 │ │ │ │ ldr r2, [pc, #1084] @ 37637c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r3, [pc, #1068] @ 376380 │ │ │ │ ldr r6, [pc, #1068] @ 376384 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1060] @ 376388 │ │ │ │ ldr r3, [pc, #1060] @ 37638c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 931dac │ │ │ │ + bl 931da4 │ │ │ │ ldr r2, [pc, #1028] @ 376390 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r3, [pc, #1012] @ 376394 │ │ │ │ ldr r6, [pc, #1012] @ 376398 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1004] @ 37639c │ │ │ │ ldr r3, [pc, #1004] @ 3763a0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 931dac │ │ │ │ + bl 931da4 │ │ │ │ ldr r2, [pc, #972] @ 3763a4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r3, [pc, #956] @ 3763a8 │ │ │ │ ldr r6, [pc, #956] @ 3763ac │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #948] @ 3763b0 │ │ │ │ ldr r3, [pc, #948] @ 3763b4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 931dac │ │ │ │ + bl 931da4 │ │ │ │ ldr r2, [pc, #916] @ 3763b8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #904] @ 3763bc │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r3, [pc, #900] @ 3763c0 │ │ │ │ ldr r2, [pc, #900] @ 3763c4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935554 │ │ │ │ + bl 93554c │ │ │ │ ldr r2, [pc, #876] @ 3763c8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #864] @ 3763cc │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r3, [pc, #860] @ 3763d0 │ │ │ │ ldr r2, [pc, #860] @ 3763d4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9356c8 │ │ │ │ + bl 9356c0 │ │ │ │ ldr r2, [pc, #836] @ 3763d8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #824] @ 3763dc │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r3, [pc, #820] @ 3763e0 │ │ │ │ ldr r2, [pc, #820] @ 3763e4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9356c8 │ │ │ │ + bl 9356c0 │ │ │ │ ldr r2, [pc, #796] @ 3763e8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #784] @ 3763ec │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r3, [pc, #780] @ 3763f0 │ │ │ │ ldr r2, [pc, #780] @ 3763f4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9356c8 │ │ │ │ + bl 9356c0 │ │ │ │ ldr r2, [pc, #756] @ 3763f8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #744] @ 3763fc │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r3, [pc, #740] @ 376400 │ │ │ │ ldr r2, [pc, #740] @ 376404 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9356c8 │ │ │ │ + bl 9356c0 │ │ │ │ ldr r2, [pc, #716] @ 376408 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #704] @ 37640c │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r3, [pc, #700] @ 376410 │ │ │ │ ldr r2, [pc, #700] @ 376414 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9356c8 │ │ │ │ + bl 9356c0 │ │ │ │ ldr r2, [pc, #676] @ 376418 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #664] @ 37641c │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r3, [pc, #660] @ 376420 │ │ │ │ ldr r2, [pc, #660] @ 376424 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935554 │ │ │ │ + bl 93554c │ │ │ │ ldr r2, [pc, #636] @ 376428 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #624] @ 37642c │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r3, [pc, #620] @ 376430 │ │ │ │ ldr r2, [pc, #620] @ 376434 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9356c8 │ │ │ │ + bl 9356c0 │ │ │ │ ldr r2, [pc, #596] @ 376438 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r6, [pc, #580] @ 37643c │ │ │ │ ldr r3, [pc, #580] @ 376440 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ - bl 9341a4 │ │ │ │ + bl 93419c │ │ │ │ ldr r2, [pc, #548] @ 376444 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #536] @ 376448 │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r3, [pc, #532] @ 37644c │ │ │ │ ldr r2, [pc, #532] @ 376450 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935554 │ │ │ │ + bl 93554c │ │ │ │ ldr r2, [pc, #508] @ 376454 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r6, [pc, #492] @ 376458 │ │ │ │ ldr r0, [pc, #492] @ 37645c │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r0, [r7, r0] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9341a4 │ │ │ │ + bl 93419c │ │ │ │ ldr r2, [pc, #456] @ 376460 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 936034 │ │ │ │ + bl 93602c │ │ │ │ ldr r6, [pc, #440] @ 376464 │ │ │ │ ldr r0, [pc, #440] @ 376468 │ │ │ │ ldr r3, [pc, #440] @ 37646c │ │ │ │ ldr r2, [pc, #440] @ 376470 │ │ │ │ add r6, pc, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r0, r5} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 931dac │ │ │ │ + bl 931da4 │ │ │ │ ldr r2, [pc, #404] @ 376474 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 936034 │ │ │ │ - addseq fp, ip, r0, lsl #12 │ │ │ │ - addeq lr, r3, r0, lsr #28 │ │ │ │ - ldrdeq r2, [pc], ip │ │ │ │ - addeq r3, lr, r0, lsl r5 │ │ │ │ + b 93602c │ │ │ │ + @ instruction: 0x009cb5f0 │ │ │ │ + addeq lr, r3, r0, lsl lr │ │ │ │ + addeq r2, pc, ip, asr #29 │ │ │ │ + addeq r3, lr, r0, lsl #10 │ │ │ │ andeq pc, r7, r0, lsl #30 │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ - addeq r8, r5, ip, lsr r2 │ │ │ │ + addeq r8, r5, ip, lsr #4 │ │ │ │ qaddeq r3, ip, r9 │ │ │ │ andeq r0, r0, r8, ror lr │ │ │ │ andeq r2, r0, r0, ror r1 │ │ │ │ - addeq r8, r5, ip, lsr #2 │ │ │ │ - addeq r8, r5, r0, lsr r1 │ │ │ │ + addeq r8, r5, ip, lsl r1 │ │ │ │ + addeq r8, r5, r0, lsr #2 │ │ │ │ strheq r2, [r0], -r8 │ │ │ │ andeq r1, r0, r4, lsr r8 │ │ │ │ - addeq r8, r5, r4, lsl r1 │ │ │ │ - addeq r6, r5, r0, lsr #17 │ │ │ │ + addeq r8, r5, r4, lsl #2 │ │ │ │ + umulleq r6, r5, r0, r8 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r1, r0, r4, lsr #15 │ │ │ │ - addeq r8, r5, ip, ror #1 │ │ │ │ - addseq r2, r2, r4 │ │ │ │ + ldrdeq r8, [r5], ip │ │ │ │ + @ instruction: 0x00921ff4 │ │ │ │ andeq r1, r0, r0, asr #30 │ │ │ │ andeq r1, r0, r4, lsl r7 │ │ │ │ - ldrdeq r8, [r5], r0 │ │ │ │ - strdeq r8, [r5], ip │ │ │ │ + addeq r8, r5, r0, asr #1 │ │ │ │ + addeq r8, r5, ip, ror #1 │ │ │ │ andeq r1, r0, r4, lsl #29 │ │ │ │ andeq r1, r0, r4, lsl #13 │ │ │ │ - strheq r8, [r5], r4 │ │ │ │ - addeq r8, r5, r0, asr #1 │ │ │ │ + addeq r8, r5, r4, lsr #1 │ │ │ │ + strheq r8, [r5], r0 │ │ │ │ andeq r1, r0, r8, asr #27 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - addeq r8, r5, r4, lsr #1 │ │ │ │ + umulleq r8, r5, r4, r0 │ │ │ │ andeq r2, r0, r0, lsr r3 │ │ │ │ - addeq r8, r5, r0, lsr #1 │ │ │ │ + umulleq r8, r5, r0, r0 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - umulleq r8, r5, ip, r0 │ │ │ │ + addeq r8, r5, ip, lsl #1 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - addeq r8, r5, r4, lsr #1 │ │ │ │ - addeq r8, r5, r4, lsl #1 │ │ │ │ + umulleq r8, r5, r4, r0 │ │ │ │ + addeq r8, r5, r4, ror r0 │ │ │ │ andeq r2, r0, r0, ror r4 │ │ │ │ - addeq lr, r3, r0, lsl lr │ │ │ │ + addeq lr, r3, r0, lsl #28 │ │ │ │ andeq r1, r0, r0, lsr r3 │ │ │ │ - addeq r8, r5, r8, ror r0 │ │ │ │ - addeq r8, r5, r0, asr r0 │ │ │ │ + addeq r8, r5, r8, rrx │ │ │ │ + addeq r8, r5, r0, asr #32 │ │ │ │ andeq r1, r0, r4, lsr sl │ │ │ │ - addeq r8, r5, r8, asr r0 │ │ │ │ + addeq r8, r5, r8, asr #32 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - addeq r8, r5, r0, rrx │ │ │ │ - addeq sp, r5, r0, ror lr │ │ │ │ + addeq r8, r5, r0, asr r0 │ │ │ │ + addeq sp, r5, r0, ror #28 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - addeq r8, r5, r4, asr #32 │ │ │ │ - addeq r8, r5, r4, rrx │ │ │ │ + addeq r8, r5, r4, lsr r0 │ │ │ │ + addeq r8, r5, r4, asr r0 │ │ │ │ andeq r1, r0, r0, ror #23 │ │ │ │ andeq r1, r0, r8, lsr r4 │ │ │ │ - addeq r8, r5, r0, asr r0 │ │ │ │ - addeq r8, r5, r4, ror r0 │ │ │ │ + addeq r8, r5, r0, asr #32 │ │ │ │ + addeq r8, r5, r4, rrx │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #22 │ │ │ │ + addeq r8, r5, r0, asr r0 │ │ │ │ addeq r8, r5, r0, rrx │ │ │ │ - addeq r8, r5, r0, ror r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr sl │ │ │ │ + addeq r8, r5, r8, asr #32 │ │ │ │ addeq r8, r5, r8, asr r0 │ │ │ │ - addeq r8, r5, r8, rrx │ │ │ │ andeq r0, r0, r8, lsr #18 │ │ │ │ muleq r0, r0, r9 │ │ │ │ - addeq r8, r5, r4, asr r0 │ │ │ │ - addeq r4, pc, r4, lsl sp @ │ │ │ │ + addeq r8, r5, r4, asr #32 │ │ │ │ + addeq r4, pc, r4, lsl #26 │ │ │ │ andeq r0, r0, r4, ror lr │ │ │ │ andeq r0, r0, r0, lsl #17 │ │ │ │ + addeq r8, r5, r4, asr #32 │ │ │ │ addeq r8, r5, r4, asr r0 │ │ │ │ - addeq r8, r5, r4, rrx │ │ │ │ andeq r0, r0, r8, ror r7 │ │ │ │ andeq r0, r0, r0, ror #15 │ │ │ │ - addeq r8, r5, ip, asr #32 │ │ │ │ - addeq r8, r5, r8, rrx │ │ │ │ + addeq r8, r5, ip, lsr r0 │ │ │ │ + addeq r8, r5, r8, asr r0 │ │ │ │ andeq r1, r0, ip, lsl #20 │ │ │ │ muleq r0, r0, r2 │ │ │ │ - addeq r8, r5, r0, asr r0 │ │ │ │ - addeq r8, r5, ip, asr #32 │ │ │ │ + addeq r8, r5, r0, asr #32 │ │ │ │ + addeq r8, r5, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, lsr r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - addeq r8, r5, r8, lsr r0 │ │ │ │ - addeq r8, r5, r4, asr r0 │ │ │ │ - @ instruction: 0xfffffb1c │ │ │ │ + addeq r8, r5, r8, lsr #32 │ │ │ │ addeq r8, r5, r4, asr #32 │ │ │ │ - addeq r8, r5, ip, asr r0 │ │ │ │ + @ instruction: 0xfffffb1c │ │ │ │ + addeq r8, r5, r4, lsr r0 │ │ │ │ + addeq r8, r5, ip, asr #32 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - addeq r8, r5, ip, asr #32 │ │ │ │ - addeq ip, r4, ip, asr #27 │ │ │ │ + addeq r8, r5, ip, lsr r0 │ │ │ │ + @ instruction: 0x0084cdbc │ │ │ │ andeq r6, r0, r4, asr #20 │ │ │ │ - addeq r8, r5, r0, lsr r0 │ │ │ │ - addeq r3, r9, ip, lsr r5 │ │ │ │ + addeq r8, r5, r0, lsr #32 │ │ │ │ + addeq r3, r9, ip, lsr #10 │ │ │ │ andeq r2, r0, r8, lsl #13 │ │ │ │ muleq r0, ip, r5 │ │ │ │ - addeq r8, r5, r0, asr #32 │ │ │ │ - addeq r8, r5, r0, asr #32 │ │ │ │ + addeq r8, r5, r0, lsr r0 │ │ │ │ + addeq r8, r5, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 934b58 │ │ │ │ + bl 934b50 │ │ │ │ mov r1, r4 │ │ │ │ - bl 93480c │ │ │ │ + bl 934804 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 3764c8 │ │ │ │ ldr r1, [pc, #100] @ 376518 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 934548 │ │ │ │ + b 934540 │ │ │ │ ldr r3, [pc, #76] @ 37651c │ │ │ │ ldr ip, [pc, #76] @ 376520 │ │ │ │ ldr r1, [pc, #76] @ 376524 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq r7, r5, r8, sp │ │ │ │ - addseq sl, ip, ip, ror lr │ │ │ │ - addeq r7, r5, ip, ror lr │ │ │ │ - addeq r7, r5, r0, ror #28 │ │ │ │ + addeq r7, r5, r8, lsl #27 │ │ │ │ + addseq sl, ip, ip, ror #28 │ │ │ │ + addeq r7, r5, ip, ror #28 │ │ │ │ + addeq r7, r5, r0, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #320] @ 376680 │ │ │ │ ldr r2, [pc, #320] @ 376684 │ │ │ │ ldr r1, [pc, #320] @ 376688 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930b30 │ │ │ │ + bl 930b28 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3765c4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 930b40 │ │ │ │ + bl 930b38 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 376638 │ │ │ │ bl 27e3f0 │ │ │ │ cmp r0, #7 │ │ │ │ bls 37665c │ │ │ │ ldr r1, [pc, #164] @ 37668c │ │ │ │ sub r5, r0, #8 │ │ │ │ @@ -255631,41 +255631,41 @@ │ │ │ │ ldr r0, [pc, #48] @ 37669c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 3766a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq sl, ip, ip, lsl #28 │ │ │ │ - addeq lr, r3, r0, lsr r6 │ │ │ │ - addeq r2, pc, ip, ror #13 │ │ │ │ - addeq pc, lr, r4, ror #27 │ │ │ │ - umulleq pc, lr, r0, sp @ │ │ │ │ - addseq sl, ip, ip, ror #25 │ │ │ │ - addeq r7, r5, ip, asr #25 │ │ │ │ - addeq r7, r5, r4, lsl #26 │ │ │ │ + @ instruction: 0x009cadfc │ │ │ │ + addeq lr, r3, r0, lsr #12 │ │ │ │ + ldrdeq r2, [pc], ip │ │ │ │ + ldrdeq pc, [lr], r4 │ │ │ │ + addeq pc, lr, r0, lsl #27 │ │ │ │ + @ instruction: 0x009cacdc │ │ │ │ + @ instruction: 0x00857cbc │ │ │ │ + strdeq r7, [r5], r4 │ │ │ │ andeq r0, r0, r6, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #184] @ 376784 │ │ │ │ ldr r2, [pc, #184] @ 376788 │ │ │ │ ldr r1, [pc, #184] @ 37678c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ bl 27d088 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 27d088 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 27d088 │ │ │ │ @@ -255696,17 +255696,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq sl, ip, r4, lsl #25 │ │ │ │ - addeq lr, r3, r4, lsr #9 │ │ │ │ - addeq r2, pc, ip, asr r5 @ │ │ │ │ + addseq sl, ip, r4, ror ip │ │ │ │ + umulleq lr, r3, r4, r4 │ │ │ │ + addeq r2, pc, ip, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3767f4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3767f8 │ │ │ │ @@ -255714,27 +255714,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ strb r4, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, ip, r4, lsr #23 │ │ │ │ - addeq lr, r3, r0, asr #7 │ │ │ │ - addeq r2, pc, ip, ror r4 @ │ │ │ │ + umullseq sl, ip, r4, fp │ │ │ │ + @ instruction: 0x0083e3b0 │ │ │ │ + addeq r2, pc, ip, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 376864 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 376868 │ │ │ │ @@ -255742,53 +255742,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ strb r4, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, ip, r4, lsr fp │ │ │ │ - addeq lr, r3, r0, asr r3 │ │ │ │ - addeq r2, pc, ip, lsl #8 │ │ │ │ + addseq sl, ip, r4, lsr #22 │ │ │ │ + addeq lr, r3, r0, asr #6 │ │ │ │ + strdeq r2, [pc], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3768cc │ │ │ │ ldr r2, [pc, #68] @ 3768d0 │ │ │ │ ldr r1, [pc, #68] @ 3768d4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r0, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sl, ip, r8, asr #21 │ │ │ │ - addeq lr, r3, r4, ror #5 │ │ │ │ - addeq r2, pc, r0, lsr #7 │ │ │ │ + @ instruction: 0x009caab8 │ │ │ │ + ldrdeq lr, [r3], r4 │ │ │ │ + umulleq r2, pc, r0, r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 37693c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 376940 │ │ │ │ @@ -255796,79 +255796,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ strb r4, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, ip, ip, asr sl │ │ │ │ - addeq lr, r3, r8, ror r2 │ │ │ │ - addeq r2, pc, r4, lsr r3 @ │ │ │ │ + addseq sl, ip, ip, asr #20 │ │ │ │ + addeq lr, r3, r8, ror #4 │ │ │ │ + addeq r2, pc, r4, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3769a4 │ │ │ │ ldr r2, [pc, #68] @ 3769a8 │ │ │ │ ldr r1, [pc, #68] @ 3769ac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r0, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009ca9f0 │ │ │ │ - addeq lr, r3, ip, lsl #4 │ │ │ │ - addeq r2, pc, r8, asr #5 │ │ │ │ + addseq sl, ip, r0, ror #19 │ │ │ │ + strdeq lr, [r3], ip │ │ │ │ + @ instruction: 0x008f22b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 376a0c │ │ │ │ ldr r2, [pc, #68] @ 376a10 │ │ │ │ ldr r1, [pc, #68] @ 376a14 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sl, ip, r8, lsl #19 │ │ │ │ - addeq lr, r3, r4, lsr #3 │ │ │ │ - addeq r2, pc, r0, ror #4 │ │ │ │ + addseq sl, ip, r8, ror r9 │ │ │ │ + umulleq lr, r3, r4, r1 │ │ │ │ + addeq r2, pc, r0, asr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 376a7c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 376a80 │ │ │ │ @@ -255876,79 +255876,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ strb r4, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, ip, ip, lsl r9 │ │ │ │ - addeq lr, r3, r8, lsr r1 │ │ │ │ - strdeq r2, [pc], r4 │ │ │ │ + addseq sl, ip, ip, lsl #18 │ │ │ │ + addeq lr, r3, r8, lsr #2 │ │ │ │ + addeq r2, pc, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 376ae4 │ │ │ │ ldr r2, [pc, #68] @ 376ae8 │ │ │ │ ldr r1, [pc, #68] @ 376aec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r0, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009ca8b0 │ │ │ │ - addeq lr, r3, ip, asr #1 │ │ │ │ - addeq r2, pc, r8, lsl #3 │ │ │ │ + addseq sl, ip, r0, lsr #17 │ │ │ │ + strheq lr, [r3], ip │ │ │ │ + addeq r2, pc, r8, ror r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 376b4c │ │ │ │ ldr r2, [pc, #68] @ 376b50 │ │ │ │ ldr r1, [pc, #68] @ 376b54 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r0, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sl, ip, r8, asr #16 │ │ │ │ - addeq lr, r3, r4, rrx │ │ │ │ - addeq r2, pc, r0, lsr #2 │ │ │ │ + addseq sl, ip, r8, lsr r8 │ │ │ │ + addeq lr, r3, r4, asr r0 │ │ │ │ + addeq r2, pc, r0, lsl r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 376bbc │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 376bc0 │ │ │ │ @@ -255956,160 +255956,160 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ strb r4, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009ca7dc │ │ │ │ - strdeq sp, [r3], r8 │ │ │ │ - strheq r2, [pc], r4 │ │ │ │ + addseq sl, ip, ip, asr #15 │ │ │ │ + addeq sp, r3, r8, ror #31 │ │ │ │ + addeq r2, pc, r4, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 376c24 │ │ │ │ ldr r2, [pc, #68] @ 376c28 │ │ │ │ ldr r1, [pc, #68] @ 376c2c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r0, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sl, ip, r0, ror r7 │ │ │ │ - addeq sp, r3, ip, lsl #31 │ │ │ │ - addeq r2, pc, r8, asr #32 │ │ │ │ + addseq sl, ip, r0, ror #14 │ │ │ │ + addeq sp, r3, ip, ror pc │ │ │ │ + addeq r2, pc, r8, lsr r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #332] @ 376da8 │ │ │ │ ldr r2, [pc, #332] @ 376dac │ │ │ │ ldr r1, [pc, #332] @ 376db0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 376d38 │ │ │ │ ldr r0, [pc, #292] @ 376db4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 931b54 │ │ │ │ + bl 931b4c │ │ │ │ ldr r1, [pc, #284] @ 376db8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 932bb4 │ │ │ │ + bl 932bac │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 376cd8 │ │ │ │ ldr r1, [pc, #256] @ 376dbc │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 932f64 │ │ │ │ + bl 932f5c │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 376d00 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9312ec │ │ │ │ + bl 9312e4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 934b58 │ │ │ │ + bl 934b50 │ │ │ │ ldr r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r5 │ │ │ │ - bl 934174 │ │ │ │ + bl 93416c │ │ │ │ ldr r1, [pc, #168] @ 376dc0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 932d70 │ │ │ │ + bl 932d68 │ │ │ │ cmp r0, #0 │ │ │ │ bne 376d4c │ │ │ │ mov r4, #0 │ │ │ │ b 376cd8 │ │ │ │ ldr r0, [pc, #132] @ 376dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 931b54 │ │ │ │ + bl 931b4c │ │ │ │ mov r5, r0 │ │ │ │ b 376cb4 │ │ │ │ ldr r2, [pc, #116] @ 376dc8 │ │ │ │ ldr r1, [pc, #116] @ 376dcc │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #100 @ 0x64 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #104] @ 376dd0 │ │ │ │ ldr r3, [pc, #104] @ 376dd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r6 │ │ │ │ - bl 936198 │ │ │ │ + bl 936190 │ │ │ │ cmp r0, #0 │ │ │ │ beq 376d30 │ │ │ │ ldr r1, [pc, #72] @ 376dd8 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 934548 │ │ │ │ + bl 934540 │ │ │ │ mov r4, r0 │ │ │ │ b 376cd8 │ │ │ │ - @ instruction: 0x009ca6f4 │ │ │ │ - addeq sp, r3, r4, lsl pc │ │ │ │ - ldrdeq r1, [pc], r0 │ │ │ │ - addeq r7, r5, ip, lsl r7 │ │ │ │ - addeq r7, r5, r0, lsr #14 │ │ │ │ - addseq r4, r1, r0, asr #11 │ │ │ │ - addeq r7, r5, r0, asr #13 │ │ │ │ - addeq r7, r5, ip, lsl #13 │ │ │ │ - addseq sl, ip, r0, lsl #12 │ │ │ │ - addeq pc, r3, r0, asr #31 │ │ │ │ - ldrdeq r7, [r5], r4 │ │ │ │ + addseq sl, ip, r4, ror #13 │ │ │ │ + addeq sp, r3, r4, lsl #30 │ │ │ │ + addeq r1, pc, r0, asr #31 │ │ │ │ + addeq r7, r5, ip, lsl #14 │ │ │ │ + addeq r7, r5, r0, lsl r7 │ │ │ │ + @ instruction: 0x009145b0 │ │ │ │ + @ instruction: 0x008576b0 │ │ │ │ + addeq r7, r5, ip, ror r6 │ │ │ │ + @ instruction: 0x009ca5f0 │ │ │ │ + @ instruction: 0x0083ffb0 │ │ │ │ + addeq r7, r5, r4, asr #11 │ │ │ │ andeq r0, r0, r2, asr #8 │ │ │ │ - addeq ip, r4, r8, lsr #5 │ │ │ │ + umulleq ip, r4, r8, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 376e44 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 376e48 │ │ │ │ @@ -256117,55 +256117,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, ip, r8, asr r5 │ │ │ │ - addeq sp, r3, r4, ror sp │ │ │ │ - addeq r1, pc, r0, lsr lr @ │ │ │ │ + addseq sl, ip, r8, asr #10 │ │ │ │ + addeq sp, r3, r4, ror #26 │ │ │ │ + addeq r1, pc, r0, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 376eb0 │ │ │ │ ldr r2, [pc, #72] @ 376eb4 │ │ │ │ ldr r1, [pc, #72] @ 376eb8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sl, ip, r8, ror #9 │ │ │ │ - addeq sp, r3, r4, lsl #26 │ │ │ │ - addeq r1, pc, r0, asr #27 │ │ │ │ + @ instruction: 0x009ca4d8 │ │ │ │ + strdeq sp, [r3], r4 │ │ │ │ + @ instruction: 0x008f1db0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 376f24 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 376f28 │ │ │ │ @@ -256173,55 +256173,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, ip, r8, ror r4 │ │ │ │ - umulleq sp, r3, r4, ip │ │ │ │ - addeq r1, pc, r0, asr sp @ │ │ │ │ + addseq sl, ip, r8, ror #8 │ │ │ │ + addeq sp, r3, r4, lsl #25 │ │ │ │ + addeq r1, pc, r0, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 376f90 │ │ │ │ ldr r2, [pc, #72] @ 376f94 │ │ │ │ ldr r1, [pc, #72] @ 376f98 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sl, ip, r8, lsl #8 │ │ │ │ - addeq sp, r3, r4, lsr #24 │ │ │ │ - addeq r1, pc, r0, ror #25 │ │ │ │ + @ instruction: 0x009ca3f8 │ │ │ │ + addeq sp, r3, r4, lsl ip │ │ │ │ + ldrdeq r1, [pc], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 377008 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 37700c │ │ │ │ @@ -256229,29 +256229,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ eor r3, r4, #1 │ │ │ │ strb r4, [r0, #42] @ 0x2a │ │ │ │ strb r3, [r0, #43] @ 0x2b │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq sl, ip, r8, r3 │ │ │ │ - @ instruction: 0x0083dbb4 │ │ │ │ - addeq r1, pc, r0, ror ip @ │ │ │ │ + addseq sl, ip, r8, lsl #7 │ │ │ │ + addeq sp, r3, r4, lsr #23 │ │ │ │ + addeq r1, pc, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #184] @ 3770e4 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -256267,26 +256267,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r4, [pc, #124] @ 3770f8 │ │ │ │ ldr r3, [pc, #124] @ 3770fc │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ add ip, r0, #96 @ 0x60 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl af506c │ │ │ │ + bl af5064 │ │ │ │ ldr r2, [pc, #88] @ 377100 │ │ │ │ ldr r3, [pc, #64] @ 3770ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256296,19 +256296,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq sl, ip, r8, lsr #6 │ │ │ │ + addseq sl, ip, r8, lsl r3 │ │ │ │ @ instruction: 0x01091dbc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r1, pc, r4, ror #23 │ │ │ │ - addeq sp, r3, r0, lsr #22 │ │ │ │ + ldrdeq r1, [pc], r4 │ │ │ │ + addeq sp, r3, r0, lsl fp │ │ │ │ smlabbeq r9, r0, sp, r1 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ tsteq r9, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -256328,24 +256328,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl b54b94 │ │ │ │ + bl b54b8c │ │ │ │ ldr r2, [pc, #80] @ 3771e4 │ │ │ │ ldr r3, [pc, #64] @ 3771d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256355,19 +256355,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq sl, ip, r8, lsr r2 │ │ │ │ + addseq sl, ip, r8, lsr #4 │ │ │ │ smlabteq r9, ip, ip, r1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq r1, [pc], r4 │ │ │ │ - addeq sp, r3, r0, lsr sl │ │ │ │ + addeq r1, pc, r4, ror #21 │ │ │ │ + addeq sp, r3, r0, lsr #20 │ │ │ │ tsteq r9, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #192] @ 3772c0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -256385,24 +256385,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b54b94 │ │ │ │ + bl b54b8c │ │ │ │ ldr r2, [pc, #92] @ 3772d4 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #32] │ │ │ │ ldr r3, [pc, #60] @ 3772c8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -256415,19 +256415,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq sl, ip, r4, asr r1 │ │ │ │ + addseq sl, ip, r4, asr #2 │ │ │ │ smlatteq r9, r8, fp, r1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r1, pc, r0, lsl sl @ │ │ │ │ - addeq sp, r3, ip, asr #18 │ │ │ │ + addeq r1, pc, r0, lsl #20 │ │ │ │ + addeq sp, r3, ip, lsr r9 │ │ │ │ smlabbeq r9, r8, fp, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #208] @ 3773c0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -256445,31 +256445,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl aeccd0 │ │ │ │ + bl aeccc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37737c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 28a4b4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl aec788 │ │ │ │ + bl aec780 │ │ │ │ ldr r2, [pc, #80] @ 3773d4 │ │ │ │ ldr r3, [pc, #64] @ 3773c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256479,19 +256479,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq sl, ip, r4, rrx │ │ │ │ + addseq sl, ip, r4, asr r0 │ │ │ │ strdeq r1, [r9, -r8] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r1, pc, r0, lsr #18 │ │ │ │ - addeq sp, r3, ip, asr r8 │ │ │ │ + addeq r1, pc, r0, lsl r9 @ │ │ │ │ + addeq sp, r3, ip, asr #16 │ │ │ │ tsteq r9, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 377424 │ │ │ │ ldr r2, [pc, #52] @ 377428 │ │ │ │ @@ -256499,221 +256499,221 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f380 │ │ │ │ - addseq r9, ip, r0, ror #30 │ │ │ │ - addeq sp, r3, ip, ror r7 │ │ │ │ - addeq r1, pc, r8, lsr r8 @ │ │ │ │ + addseq r9, ip, r0, asr pc │ │ │ │ + addeq sp, r3, ip, ror #14 │ │ │ │ + addeq r1, pc, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 37747c │ │ │ │ ldr r2, [pc, #52] @ 377480 │ │ │ │ ldr r1, [pc, #52] @ 377484 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f380 │ │ │ │ - addseq r9, ip, r8, lsl #30 │ │ │ │ - addeq sp, r3, r4, lsr #14 │ │ │ │ - addeq r1, pc, r0, ror #15 │ │ │ │ + @ instruction: 0x009c9ef8 │ │ │ │ + addeq sp, r3, r4, lsl r7 │ │ │ │ + ldrdeq r1, [pc], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3774d4 │ │ │ │ ldr r2, [pc, #52] @ 3774d8 │ │ │ │ ldr r1, [pc, #52] @ 3774dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f380 │ │ │ │ - @ instruction: 0x009c9eb0 │ │ │ │ - addeq sp, r3, ip, asr #13 │ │ │ │ - addeq r1, pc, r8, lsl #15 │ │ │ │ + addseq r9, ip, r0, lsr #29 │ │ │ │ + @ instruction: 0x0083d6bc │ │ │ │ + addeq r1, pc, r8, ror r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 37752c │ │ │ │ ldr r2, [pc, #52] @ 377530 │ │ │ │ ldr r1, [pc, #52] @ 377534 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f380 │ │ │ │ - addseq r9, ip, r8, asr lr │ │ │ │ - addeq sp, r3, r4, ror r6 │ │ │ │ - addeq r1, pc, r0, lsr r7 @ │ │ │ │ + addseq r9, ip, r8, asr #28 │ │ │ │ + addeq sp, r3, r4, ror #12 │ │ │ │ + addeq r1, pc, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 377584 │ │ │ │ ldr r2, [pc, #52] @ 377588 │ │ │ │ ldr r1, [pc, #52] @ 37758c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f380 │ │ │ │ - addseq r9, ip, r0, lsl #28 │ │ │ │ - addeq sp, r3, ip, lsl r6 │ │ │ │ - ldrdeq r1, [pc], r8 │ │ │ │ + @ instruction: 0x009c9df0 │ │ │ │ + addeq sp, r3, ip, lsl #12 │ │ │ │ + addeq r1, pc, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3775dc │ │ │ │ ldr r2, [pc, #52] @ 3775e0 │ │ │ │ ldr r1, [pc, #52] @ 3775e4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f380 │ │ │ │ - addseq r9, ip, r8, lsr #27 │ │ │ │ - addeq sp, r3, r4, asr #11 │ │ │ │ - addeq r1, pc, r0, lsl #13 │ │ │ │ + umullseq r9, ip, r8, sp │ │ │ │ + @ instruction: 0x0083d5b4 │ │ │ │ + addeq r1, pc, r0, ror r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 377634 │ │ │ │ ldr r2, [pc, #52] @ 377638 │ │ │ │ ldr r1, [pc, #52] @ 37763c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f380 │ │ │ │ - addseq r9, ip, r0, asr sp │ │ │ │ - addeq sp, r3, ip, ror #10 │ │ │ │ - addeq r1, pc, r8, lsr #12 │ │ │ │ + addseq r9, ip, r0, asr #26 │ │ │ │ + addeq sp, r3, ip, asr r5 │ │ │ │ + addeq r1, pc, r8, lsl r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 37768c │ │ │ │ ldr r2, [pc, #52] @ 377690 │ │ │ │ ldr r1, [pc, #52] @ 377694 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f380 │ │ │ │ - @ instruction: 0x009c9cf8 │ │ │ │ - addeq sp, r3, r4, lsl r5 │ │ │ │ - ldrdeq r1, [pc], r0 │ │ │ │ + addseq r9, ip, r8, ror #25 │ │ │ │ + addeq sp, r3, r4, lsl #10 │ │ │ │ + addeq r1, pc, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3776e4 │ │ │ │ ldr r2, [pc, #52] @ 3776e8 │ │ │ │ ldr r1, [pc, #52] @ 3776ec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f380 │ │ │ │ - addseq r9, ip, r0, lsr #25 │ │ │ │ - @ instruction: 0x0083d4bc │ │ │ │ - addeq r1, pc, r8, ror r5 @ │ │ │ │ + umullseq r9, ip, r0, ip │ │ │ │ + addeq sp, r3, ip, lsr #9 │ │ │ │ + addeq r1, pc, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 377740 │ │ │ │ ldr r2, [pc, #56] @ 377744 │ │ │ │ ldr r1, [pc, #56] @ 377748 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldr r0, [r3, #188] @ 0xbc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f380 │ │ │ │ - addseq r9, ip, r8, asr #24 │ │ │ │ - addeq sp, r3, r4, ror #8 │ │ │ │ - addeq r1, pc, r0, lsr #10 │ │ │ │ + addseq r9, ip, r8, lsr ip │ │ │ │ + addeq sp, r3, r4, asr r4 │ │ │ │ + addeq r1, pc, r0, lsl r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ 377850 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -256730,30 +256730,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl af5480 │ │ │ │ + bl af5478 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 37782c │ │ │ │ cmp r1, #0 │ │ │ │ beq 3777ec │ │ │ │ mov r0, r1 │ │ │ │ - bl aee068 │ │ │ │ + bl aee060 │ │ │ │ ldr r2, [pc, #112] @ 377864 │ │ │ │ ldr r3, [pc, #96] @ 377858 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256768,22 +256768,22 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ bl 289b90 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3777ec │ │ │ │ - bl aee068 │ │ │ │ + bl aee060 │ │ │ │ b 3777ec │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009c9bf0 │ │ │ │ + addseq r9, ip, r0, ror #23 │ │ │ │ smlabbeq r9, r4, r6, r1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r1, pc, ip, lsr #9 │ │ │ │ - addeq sp, r3, r8, ror #7 │ │ │ │ + umulleq r1, pc, ip, r4 @ │ │ │ │ + ldrdeq sp, [r3], r8 │ │ │ │ tsteq r9, r8, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #336] @ 3779d0 │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ @@ -256800,15 +256800,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r4, [pc, #276] @ 3779e4 │ │ │ │ mov r1, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ strb r1, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r0, #88] @ 0x58 │ │ │ │ orrs ip, r2, r3 │ │ │ │ @@ -256849,15 +256849,15 @@ │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, ip] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl af578c │ │ │ │ + bl af5784 │ │ │ │ ldr r2, [pc, #88] @ 3779ec │ │ │ │ ldr r3, [pc, #64] @ 3779d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256867,19 +256867,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009c9ad4 │ │ │ │ + addseq r9, ip, r4, asr #21 │ │ │ │ tsteq r9, r8, ror #10 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umulleq r1, pc, r0, r3 @ │ │ │ │ - addeq sp, r3, ip, asr #5 │ │ │ │ + addeq r1, pc, r0, lsl #7 │ │ │ │ + @ instruction: 0x0083d2bc │ │ │ │ tsteq r9, ip, lsr #10 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ tsteq r9, r8, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -256899,15 +256899,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r9, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ add r6, r0, #32 │ │ │ │ mov r0, #8 │ │ │ │ @@ -256925,17 +256925,17 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr fp, [fp] │ │ │ │ bne 377a6c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl aeccd0 │ │ │ │ + bl aeccc8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl aec788 │ │ │ │ + bl aec780 │ │ │ │ ldr r2, [pc, #84] @ 377b20 │ │ │ │ ldr r3, [pc, #68] @ 377b14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256946,19 +256946,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r9, ip, ip, asr #18 │ │ │ │ + addseq r9, ip, ip, lsr r9 │ │ │ │ smlatteq r9, r0, r3, r1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r1, pc, r4, lsl #4 │ │ │ │ - addeq sp, r3, r0, asr #2 │ │ │ │ + strdeq r1, [pc], r4 │ │ │ │ + addeq sp, r3, r0, lsr r1 │ │ │ │ tsteq r9, r0, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 377b98 │ │ │ │ ldr r2, [pc, #92] @ 377b9c │ │ │ │ @@ -256966,32 +256966,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 377b7c │ │ │ │ - bl 9342dc │ │ │ │ + bl 9342d4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f380 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, ip, r4, lsl r8 │ │ │ │ - addeq sp, r3, r0, lsr r0 │ │ │ │ - addeq r1, pc, ip, ror #1 │ │ │ │ + addseq r9, ip, r4, lsl #16 │ │ │ │ + addeq sp, r3, r0, lsr #32 │ │ │ │ + ldrdeq r1, [pc], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377c1c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377c20 │ │ │ │ @@ -256999,32 +256999,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 27d088 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f380 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - umullseq r9, ip, r0, r7 │ │ │ │ - addeq ip, r3, ip, lsr #31 │ │ │ │ - addeq r1, pc, r8, rrx │ │ │ │ + addseq r9, ip, r0, lsl #15 │ │ │ │ + umulleq ip, r3, ip, pc @ │ │ │ │ + addeq r1, pc, r8, asr r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377ca0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377ca4 │ │ │ │ @@ -257032,32 +257032,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ bl 27d088 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f380 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r9, ip, ip, lsl #14 │ │ │ │ - addeq ip, r3, r8, lsr #30 │ │ │ │ - addeq r0, pc, r4, ror #31 │ │ │ │ + @ instruction: 0x009c96fc │ │ │ │ + addeq ip, r3, r8, lsl pc │ │ │ │ + ldrdeq r0, [pc], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377d24 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377d28 │ │ │ │ @@ -257065,32 +257065,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 27d088 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f380 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r9, ip, r8, lsl #13 │ │ │ │ - addeq ip, r3, r4, lsr #29 │ │ │ │ - addeq r0, pc, r0, ror #30 │ │ │ │ + addseq r9, ip, r8, ror r6 │ │ │ │ + umulleq ip, r3, r4, lr │ │ │ │ + addeq r0, pc, r0, asr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377da8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377dac │ │ │ │ @@ -257098,32 +257098,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ bl 27d088 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f380 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r9, ip, r4, lsl #12 │ │ │ │ - addeq ip, r3, r0, lsr #28 │ │ │ │ - ldrdeq r0, [pc], ip │ │ │ │ + @ instruction: 0x009c95f4 │ │ │ │ + addeq ip, r3, r0, lsl lr │ │ │ │ + addeq r0, pc, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377e2c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377e30 │ │ │ │ @@ -257131,32 +257131,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ bl 27d088 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f380 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r9, ip, r0, lsl #11 │ │ │ │ - umulleq ip, r3, ip, sp │ │ │ │ - addeq r0, pc, r8, asr lr @ │ │ │ │ + addseq r9, ip, r0, ror r5 │ │ │ │ + addeq ip, r3, ip, lsl #27 │ │ │ │ + addeq r0, pc, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377eb0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377eb4 │ │ │ │ @@ -257164,32 +257164,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ bl 27d088 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f380 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x009c94fc │ │ │ │ - addeq ip, r3, r8, lsl sp │ │ │ │ - ldrdeq r0, [pc], r4 │ │ │ │ + addseq r9, ip, ip, ror #9 │ │ │ │ + addeq ip, r3, r8, lsl #26 │ │ │ │ + addeq r0, pc, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377f34 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377f38 │ │ │ │ @@ -257197,32 +257197,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ bl 27d088 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f380 │ │ │ │ str r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r9, ip, r8, ror r4 │ │ │ │ - umulleq ip, r3, r4, ip │ │ │ │ - addeq r0, pc, r0, asr sp @ │ │ │ │ + addseq r9, ip, r8, ror #8 │ │ │ │ + addeq ip, r3, r4, lsl #25 │ │ │ │ + addeq r0, pc, r0, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377fb8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377fbc │ │ │ │ @@ -257230,32 +257230,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 27d088 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f380 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x009c93f4 │ │ │ │ - addeq ip, r3, r0, lsl ip │ │ │ │ - addeq r0, pc, ip, asr #25 │ │ │ │ + addseq r9, ip, r4, ror #7 │ │ │ │ + addeq ip, r3, r0, lsl #24 │ │ │ │ + @ instruction: 0x008f0cbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 378054 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -257264,15 +257264,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 658148 │ │ │ │ cmp r0, #0 │ │ │ │ beq 378034 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -257284,32 +257284,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r9, ip, ip, ror #6 │ │ │ │ - addeq r0, pc, r0, asr #24 │ │ │ │ - addeq ip, r3, r4, lsl #23 │ │ │ │ + addseq r9, ip, ip, asr r3 │ │ │ │ + addeq r0, pc, r0, lsr ip @ │ │ │ │ + addeq ip, r3, r4, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #160] @ 378118 │ │ │ │ ldr r2, [pc, #160] @ 37811c │ │ │ │ ldr r1, [pc, #160] @ 378120 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ bl 27d088 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 27d088 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 27d088 │ │ │ │ @@ -257333,17 +257333,17 @@ │ │ │ │ bl 27d088 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 27d088 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27d088 │ │ │ │ - @ instruction: 0x009c92d8 │ │ │ │ - strdeq ip, [r3], r4 │ │ │ │ - @ instruction: 0x008f0bb0 │ │ │ │ + addseq r9, ip, r8, asr #5 │ │ │ │ + addeq ip, r3, r4, ror #21 │ │ │ │ + addeq r0, pc, r0, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #236] @ 378228 │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -257352,15 +257352,15 @@ │ │ │ │ ldr r2, [pc, #224] @ 378230 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #196] @ 378234 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #252] @ 0xfc │ │ │ │ mov r0, r4 │ │ │ │ bl 27ea50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3781d8 │ │ │ │ @@ -257392,30 +257392,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r9, ip, r8, lsl r2 │ │ │ │ - addeq r0, pc, r4, ror #21 │ │ │ │ - addeq ip, r3, r8, lsr #20 │ │ │ │ - addeq r1, pc, r0, ror #18 │ │ │ │ - addeq r6, r5, r0, lsr #6 │ │ │ │ - addeq r6, r5, ip, lsl r2 │ │ │ │ - addeq r6, r5, r0, asr r1 │ │ │ │ + addseq r9, ip, r8, lsl #4 │ │ │ │ + ldrdeq r0, [pc], r4 │ │ │ │ + addeq ip, r3, r8, lsl sl │ │ │ │ + addeq r1, pc, r0, asr r9 @ │ │ │ │ + addeq r6, r5, r0, lsl r3 │ │ │ │ + addeq r6, r5, ip, lsl #4 │ │ │ │ + addeq r6, r5, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #356] @ 3783c0 │ │ │ │ ldr ip, [pc, #356] @ 3783c4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -257442,39 +257442,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl af506c │ │ │ │ + bl af5064 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37836c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 378338 │ │ │ │ mov r1, r4 │ │ │ │ bl 6691ec │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 378334 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl aee00c │ │ │ │ + bl aee004 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ b 378378 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37835c │ │ │ │ mov r1, r4 │ │ │ │ bl 6691ec │ │ │ │ @@ -257484,15 +257484,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 3766a4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 27da84 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ ldr r2, [pc, #92] @ 3783dc │ │ │ │ ldr r3, [pc, #64] @ 3783c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -257507,17 +257507,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r9, r0, fp, r0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r9, r8, ror fp │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - addeq ip, r3, r4, asr #17 │ │ │ │ - addseq r9, ip, r4, lsr #1 │ │ │ │ - addeq r0, pc, r0, lsl #19 │ │ │ │ + @ instruction: 0x0083c8b4 │ │ │ │ + umullseq r9, ip, r4, r0 │ │ │ │ + addeq r0, pc, r0, ror r9 @ │ │ │ │ tsteq r9, ip, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #636] @ 378674 │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ @@ -257534,15 +257534,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #188] @ 0xbc │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ strb lr, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strb lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ strb lr, [sp, #56] @ 0x38 │ │ │ │ @@ -257658,15 +257658,15 @@ │ │ │ │ strb r3, [sp, #175] @ 0xaf │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, lr] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl af5480 │ │ │ │ + bl af5478 │ │ │ │ ldr r2, [pc, #88] @ 378690 │ │ │ │ ldr r3, [pc, #64] @ 37867c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -257676,19 +257676,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r8, ip, ip, asr pc │ │ │ │ + addseq r8, ip, ip, asr #30 │ │ │ │ strdeq r0, [r9, -r0] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r0, pc, r8, lsl r8 @ │ │ │ │ - addeq ip, r3, r4, asr r7 │ │ │ │ + addeq r0, pc, r8, lsl #16 │ │ │ │ + addeq ip, r3, r4, asr #14 │ │ │ │ tsteq r9, ip, ror #18 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ smlabteq r9, r4, r7, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -257708,24 +257708,24 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #484] @ 37890c │ │ │ │ strb r3, [r4, #50] @ 0x32 │ │ │ │ strh r2, [r4, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 27f5a8 │ │ │ │ @@ -257751,20 +257751,20 @@ │ │ │ │ ldr r2, [pc, #400] @ 37891c │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9355fc │ │ │ │ + bl 9355f4 │ │ │ │ ldr r2, [pc, #372] @ 378920 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 935e60 │ │ │ │ + bl 935e58 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ str r2, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r4, #216] @ 0xd8 │ │ │ │ mov r2, #8 │ │ │ │ strd r2, [r4, #224] @ 0xe0 │ │ │ │ @@ -257815,56 +257815,56 @@ │ │ │ │ ldr r2, [pc, #164] @ 378930 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #252] @ 0xfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 9355fc │ │ │ │ + bl 9355f4 │ │ │ │ ldr r2, [pc, #136] @ 378934 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #124] @ 378938 │ │ │ │ - bl 935e60 │ │ │ │ + bl 935e58 │ │ │ │ ldr r3, [pc, #120] @ 37893c │ │ │ │ ldr r2, [pc, #120] @ 378940 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 935488 │ │ │ │ + bl 935480 │ │ │ │ ldr r2, [pc, #96] @ 378944 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 935e60 │ │ │ │ + bl 935e58 │ │ │ │ b 37875c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r8, ip, r8, lsr #25 │ │ │ │ + umullseq r8, ip, r8, ip │ │ │ │ tsteq r9, ip, lsr r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq ip, r3, ip, lsr #9 │ │ │ │ - addeq r0, pc, r8, ror #10 │ │ │ │ + umulleq ip, r3, ip, r4 │ │ │ │ + addeq r0, pc, r8, asr r5 @ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ - addeq r5, r5, r0, lsr sp │ │ │ │ + addeq r5, r5, r0, lsr #26 │ │ │ │ @ instruction: 0xffffe640 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ - addeq r5, r5, r4, lsl sp │ │ │ │ + addeq r5, r5, r4, lsl #26 │ │ │ │ smlabteq r9, r4, r5, r0 │ │ │ │ - umulleq r9, r4, r4, r6 │ │ │ │ + addeq r9, r4, r4, lsl #13 │ │ │ │ @ instruction: 0xffffe628 │ │ │ │ @ instruction: 0xffffe694 │ │ │ │ - addeq r5, r5, r8, lsl #23 │ │ │ │ - addeq r5, r5, r8, lsr #23 │ │ │ │ + addeq r5, r5, r8, ror fp │ │ │ │ + umulleq r5, r5, r8, fp @ │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ - umulleq r5, r5, ip, fp @ │ │ │ │ + addeq r5, r5, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #916] @ 378cf4 │ │ │ │ ldr ip, [pc, #916] @ 378cf8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -257894,32 +257894,32 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl af578c │ │ │ │ + bl af5784 │ │ │ │ cmp r0, #0 │ │ │ │ beq 378ae8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #728] @ 378d10 │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ @@ -257960,18 +257960,18 @@ │ │ │ │ ldrb r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 378ae0 │ │ │ │ ldrd r2, [r0, #40] @ 0x28 │ │ │ │ strd r2, [r6, #88] @ 0x58 │ │ │ │ - bl aee0c4 │ │ │ │ + bl aee0bc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ ldr r2, [pc, #536] @ 378d14 │ │ │ │ ldr r3, [pc, #504] @ 378cf8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -258023,15 +258023,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #336] @ 378d24 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 378ae4 │ │ │ │ ldr r1, [pc, #308] @ 378d28 │ │ │ │ ldr r3, [pc, #308] @ 378d2c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #300] @ 378d30 │ │ │ │ @@ -258041,28 +258041,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ ldr r2, [pc, #276] @ 378d34 │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 378ae4 │ │ │ │ ldr r3, [pc, #252] @ 378d38 │ │ │ │ ldr ip, [pc, #252] @ 378d3c │ │ │ │ ldr r1, [pc, #252] @ 378d40 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #240] @ 378d44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 378ae4 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #212] @ 378d48 │ │ │ │ ldr r1, [pc, #212] @ 378d4c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -258071,15 +258071,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #188] @ 378d54 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 378ae4 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #160] @ 378d58 │ │ │ │ ldr r1, [pc, #160] @ 378d5c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -258088,46 +258088,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #136] @ 378d64 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 378ae4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0109049c │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r9, r4, ror r4 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - addseq r8, ip, r8, lsr #19 │ │ │ │ - addeq ip, r3, r4, asr #3 │ │ │ │ - addeq r0, pc, ip, ror r2 @ │ │ │ │ + umullseq r8, ip, r8, r9 │ │ │ │ + @ instruction: 0x0083c1b4 │ │ │ │ + addeq r0, pc, ip, ror #4 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ mrseq r0, (UNDEF: 57) │ │ │ │ - addeq r5, r5, r8, asr r9 │ │ │ │ - umullseq r8, ip, r8, r7 │ │ │ │ - addeq r5, r5, r8, ror #14 │ │ │ │ + addeq r5, r5, r8, asr #18 │ │ │ │ + addseq r8, ip, r8, lsl #15 │ │ │ │ + addeq r5, r5, r8, asr r7 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ - addeq r5, r5, ip, lsl r9 │ │ │ │ - addseq r8, ip, r4, asr r7 │ │ │ │ - addeq r5, r5, r0, lsr #14 │ │ │ │ + addeq r5, r5, ip, lsl #18 │ │ │ │ + addseq r8, ip, r4, asr #14 │ │ │ │ + addeq r5, r5, r0, lsl r7 │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ - addseq r8, ip, r0, lsl r7 │ │ │ │ - addeq r5, r5, ip, ror #19 │ │ │ │ - addeq r5, r5, ip, ror #13 │ │ │ │ + addseq r8, ip, r0, lsl #14 │ │ │ │ + ldrdeq r5, [r5], ip │ │ │ │ + ldrdeq r5, [r5], ip │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - addeq r5, r5, ip, asr #17 │ │ │ │ - @ instruction: 0x008556b0 │ │ │ │ - @ instruction: 0x009c86d0 │ │ │ │ + @ instruction: 0x008558bc │ │ │ │ + addeq r5, r5, r0, lsr #13 │ │ │ │ + addseq r8, ip, r0, asr #13 │ │ │ │ muleq r0, r3, r2 │ │ │ │ - strdeq r5, [r5], r0 │ │ │ │ - addeq r5, r5, ip, ror #12 │ │ │ │ - addseq r8, ip, ip, lsl #13 │ │ │ │ + addeq r5, r5, r0, ror #17 │ │ │ │ + addeq r5, r5, ip, asr r6 │ │ │ │ + addseq r8, ip, ip, ror r6 │ │ │ │ muleq r0, sl, r2 │ │ │ │ │ │ │ │ 00378d68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -258155,27 +258155,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #140] @ 378e64 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 378e4c │ │ │ │ mov r0, r4 │ │ │ │ - bl 930b14 │ │ │ │ - bl 930b50 │ │ │ │ + bl 930b0c │ │ │ │ + bl 930b48 │ │ │ │ ldr r4, [r6, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 378e4c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930338 │ │ │ │ + bl 930330 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 378e08 │ │ │ │ @@ -258188,31 +258188,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r9, r4, r8, ror #14 │ │ │ │ + addeq r9, r4, r8, asr r7 │ │ │ │ │ │ │ │ 00378e68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 930b50 │ │ │ │ + bl 930b48 │ │ │ │ ldr r4, [r4, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 378ed8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930338 │ │ │ │ + bl 930330 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 378e94 │ │ │ │ @@ -258233,25 +258233,25 @@ │ │ │ │ 00378ef0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #300] @ 379040 │ │ │ │ ldr r2, [pc, #300] @ 379044 │ │ │ │ ldr r1, [pc, #300] @ 379048 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 37901c │ │ │ │ @@ -258280,15 +258280,15 @@ │ │ │ │ strd r2, [r5, #8] │ │ │ │ bl 27f3b0 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [r3, sl, lsl #3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 378fcc │ │ │ │ - bl 93441c │ │ │ │ + bl 934414 │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r0, #8 │ │ │ │ bl 27f5a8 │ │ │ │ ldr r2, [r6, #176] @ 0xb0 │ │ │ │ mov r4, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ @@ -258311,38 +258311,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r8, ip, ip, lsr r4 │ │ │ │ - addeq fp, r3, ip, asr ip │ │ │ │ - addeq pc, lr, r8, lsl sp @ │ │ │ │ + addseq r8, ip, ip, lsr #8 │ │ │ │ + addeq fp, r3, ip, asr #24 │ │ │ │ + addeq pc, lr, r8, lsl #26 │ │ │ │ │ │ │ │ 0037904c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1608] @ 3796ac │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r2, [pc, #1584] @ 3796b0 │ │ │ │ ldr r1, [pc, #1584] @ 3796b4 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r6, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 37962c │ │ │ │ ldrb r7, [r4] │ │ │ │ cmp r7, #0 │ │ │ │ beq 379690 │ │ │ │ @@ -258558,40 +258558,40 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #700] @ 3796c4 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3793b4 │ │ │ │ ldr r3, [pc, #676] @ 3796c8 │ │ │ │ ldr ip, [pc, #676] @ 3796cc │ │ │ │ ldr r1, [pc, #676] @ 3796d0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #668] @ 3796d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3793b4 │ │ │ │ ldr r3, [pc, #644] @ 3796d8 │ │ │ │ ldr ip, [pc, #644] @ 3796dc │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #640] @ 3796e0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #840 @ 0x348 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258603,15 +258603,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #564] @ 3796f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258623,15 +258623,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 379700 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258643,15 +258643,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 379710 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258663,15 +258663,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #860 @ 0x35c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258683,15 +258683,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #304] @ 37972c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258700,80 +258700,80 @@ │ │ │ │ ldr r1, [pc, #252] @ 379734 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #248] @ 379738 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3793b4 │ │ │ │ ldr r3, [pc, #224] @ 37973c │ │ │ │ ldr r4, [pc, #224] @ 379740 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #220] @ 379744 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 379748 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3793b4 │ │ │ │ ldr r1, [pc, #180] @ 37974c │ │ │ │ ldr r0, [pc, #180] @ 379750 │ │ │ │ ldr r2, [pc, #180] @ 379754 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #200 @ 0xc8 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r8, ip, r4, ror #5 │ │ │ │ - strdeq fp, [r3], r4 │ │ │ │ - addeq pc, lr, ip, lsr #23 │ │ │ │ - addseq r7, ip, r0, ror #30 │ │ │ │ - addeq r5, r5, r0, lsl #7 │ │ │ │ - addeq r4, r5, r4, lsr pc │ │ │ │ + @ instruction: 0x009c82d4 │ │ │ │ + addeq fp, r3, r4, ror #21 │ │ │ │ + umulleq pc, lr, ip, fp @ │ │ │ │ + addseq r7, ip, r0, asr pc │ │ │ │ + addeq r5, r5, r0, ror r3 │ │ │ │ + addeq r4, r5, r4, lsr #30 │ │ │ │ muleq r0, r2, r3 │ │ │ │ - addseq r7, ip, r8, lsr #30 │ │ │ │ - addeq r5, r5, r8, ror #4 │ │ │ │ - addeq r4, r5, r8, lsl #30 │ │ │ │ + addseq r7, ip, r8, lsl pc │ │ │ │ + addeq r5, r5, r8, asr r2 │ │ │ │ + strdeq r4, [r5], r8 │ │ │ │ muleq r0, sp, r3 │ │ │ │ - @ instruction: 0x009c7ef4 │ │ │ │ - addeq r5, r5, r4, asr #4 │ │ │ │ - ldrdeq r4, [r5], r8 │ │ │ │ - addseq r7, ip, r4, lsr #29 │ │ │ │ - addeq r5, r5, r0, lsl r2 │ │ │ │ - addeq r4, r5, r4, lsl #29 │ │ │ │ + addseq r7, ip, r4, ror #29 │ │ │ │ + addeq r5, r5, r4, lsr r2 │ │ │ │ + addeq r4, r5, r8, asr #29 │ │ │ │ + umullseq r7, ip, r4, lr │ │ │ │ + addeq r5, r5, r0, lsl #4 │ │ │ │ + addeq r4, r5, r4, ror lr │ │ │ │ andeq r0, r0, sp, asr #6 │ │ │ │ - addseq r7, ip, r4, asr lr │ │ │ │ - ldrdeq r5, [r5], ip │ │ │ │ - addeq r4, r5, r4, lsr lr │ │ │ │ + addseq r7, ip, r4, asr #28 │ │ │ │ + addeq r5, r5, ip, asr #3 │ │ │ │ + addeq r4, r5, r4, lsr #28 │ │ │ │ andeq r0, r0, r2, asr r3 │ │ │ │ - addseq r7, ip, r4, lsl #28 │ │ │ │ - addeq r5, r5, r8, lsr #3 │ │ │ │ - addeq r4, r5, r4, ror #27 │ │ │ │ + @ instruction: 0x009c7df4 │ │ │ │ + umulleq r5, r5, r8, r1 @ │ │ │ │ + ldrdeq r4, [r5], r4 @ │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ - @ instruction: 0x009c7db4 │ │ │ │ - addeq r5, r5, r4, ror r1 │ │ │ │ - umulleq r4, r5, r8, sp │ │ │ │ - addseq r7, ip, r4, ror #26 │ │ │ │ - addeq r5, r5, r0, asr #2 │ │ │ │ - addeq r4, r5, r4, asr #26 │ │ │ │ + addseq r7, ip, r4, lsr #27 │ │ │ │ + addeq r5, r5, r4, ror #2 │ │ │ │ + addeq r4, r5, r8, lsl #27 │ │ │ │ + addseq r7, ip, r4, asr sp │ │ │ │ + addeq r5, r5, r0, lsr r1 │ │ │ │ + addeq r4, r5, r4, lsr sp │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - addeq r5, r5, r8, lsl r0 │ │ │ │ - addeq r4, r5, r0, lsl #26 │ │ │ │ + addeq r5, r5, r8 │ │ │ │ + strdeq r4, [r5], r0 │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ - addseq r7, ip, ip, ror #25 │ │ │ │ - addeq r5, r5, r0, ror #1 │ │ │ │ - addeq r4, r5, r4, asr #25 │ │ │ │ + @ instruction: 0x009c7cdc │ │ │ │ + ldrdeq r5, [r5], r0 │ │ │ │ + @ instruction: 0x00854cb4 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ - addeq r4, r5, r0, lsr #25 │ │ │ │ - ldrdeq r4, [r5], ip │ │ │ │ + umulleq r4, r5, r0, ip │ │ │ │ + addeq r4, r5, ip, asr #31 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ │ │ │ │ 00379758 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -258781,25 +258781,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 3797a8 │ │ │ │ ldr r2, [pc, #52] @ 3797ac │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 935554 │ │ │ │ + bl 93554c │ │ │ │ ldr r2, [pc, #28] @ 3797b0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 936034 │ │ │ │ - addeq r3, r4, r8, ror sl │ │ │ │ + b 93602c │ │ │ │ + addeq r3, r4, r8, ror #20 │ │ │ │ @ instruction: 0xffffe83c │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ - addeq r5, r5, r8, lsl r0 │ │ │ │ + addeq r5, r5, r8 │ │ │ │ │ │ │ │ 003797b4 : │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003797bc : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -258839,22 +258839,22 @@ │ │ │ │ bl 6c71c4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 9342dc │ │ │ │ + bl 9342d4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ 37985c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ - umulleq r4, r5, r0, pc @ │ │ │ │ + addeq r4, r5, r0, lsl #31 │ │ │ │ │ │ │ │ 00379860 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 379878 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -258893,23 +258893,23 @@ │ │ │ │ cmp r5, r3 │ │ │ │ cmpne r5, #0 │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r2, [pc, #2840] @ 37a42c │ │ │ │ ldr r1, [pc, #2840] @ 37a430 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #7 │ │ │ │ bl 7017c8 │ │ │ │ ldr r3, [pc, #2804] @ 37a434 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -258923,15 +258923,15 @@ │ │ │ │ beq 379bc4 │ │ │ │ ldr r3, [pc, #2764] @ 37a43c │ │ │ │ ldr r1, [pc, #2764] @ 37a440 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 93363c │ │ │ │ + bl 933634 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne 379c70 │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3799b4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -258944,42 +258944,42 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 379c20 │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 379aac │ │ │ │ ldr r7, [pc, #2672] @ 37a444 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #2660] @ 37a448 │ │ │ │ ldr r1, [pc, #2660] @ 37a44c │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 930b50 │ │ │ │ + bl 930b48 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 379a5c │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ movne r7, #0 │ │ │ │ bne 379a3c │ │ │ │ b 37a3e0 │ │ │ │ add r7, r7, #4 │ │ │ │ ldr r1, [r3, r7] │ │ │ │ cmp r1, #0 │ │ │ │ beq 37a1b8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 930338 │ │ │ │ + bl 930330 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 379a2c │ │ │ │ ldr r3, [r3, r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37a1b8 │ │ │ │ ldr r5, [pc, #2540] @ 37a450 │ │ │ │ @@ -258988,77 +258988,77 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #332 @ 0x14c │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37a3fc │ │ │ │ ldr r2, [r0, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ beq 379aac │ │ │ │ ldr r0, [pc, #2488] @ 37a45c │ │ │ │ ldr r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75750 │ │ │ │ + bl b75748 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 379b2c │ │ │ │ ldr r0, [pc, #2464] @ 37a460 │ │ │ │ ldr r2, [pc, #2464] @ 37a464 │ │ │ │ ldr r1, [pc, #2464] @ 37a468 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r7, #0 │ │ │ │ ldr r5, [pc, #2428] @ 37a46c │ │ │ │ ldr r1, [pc, #2428] @ 37a470 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ strb r7, [r0, #41] @ 0x29 │ │ │ │ ldr r0, [pc, #2408] @ 37a474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 93000c │ │ │ │ + bl 930004 │ │ │ │ ldr r1, [pc, #2400] @ 37a478 │ │ │ │ ldr r0, [pc, #2400] @ 37a47c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 93000c │ │ │ │ + bl 930004 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #2372] @ 37a480 │ │ │ │ ldr r2, [pc, #2372] @ 37a484 │ │ │ │ ldr r1, [pc, #2372] @ 37a488 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #228 @ 0xe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #2352] @ 37a48c │ │ │ │ - bl 930880 │ │ │ │ - bl 90772c │ │ │ │ + bl 930878 │ │ │ │ + bl 907724 │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #4 │ │ │ │ - bl 92a954 │ │ │ │ + bl 92a94c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ ldr r2, [pc, #2312] @ 37a490 │ │ │ │ ldr r3, [pc, #2192] @ 37a41c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -259077,17 +259077,17 @@ │ │ │ │ beq 379990 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 379990 │ │ │ │ bl 37b0d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 379990 │ │ │ │ - bl 934b58 │ │ │ │ + bl 934b50 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ - bl 931f04 │ │ │ │ + bl 931efc │ │ │ │ cmp r0, #0 │ │ │ │ bne 37a2a4 │ │ │ │ ldr r3, [pc, #2192] @ 37a494 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ @@ -259106,46 +259106,46 @@ │ │ │ │ ldr r1, [pc, #2132] @ 37a49c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2128] @ 37a4a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ b 379b80 │ │ │ │ ldr r3, [pc, #2092] @ 37a4a4 │ │ │ │ ldr ip, [pc, #2092] @ 37a4a8 │ │ │ │ ldr r1, [pc, #2092] @ 37a4ac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2084] @ 37a4b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 379c60 │ │ │ │ mov r0, #0 │ │ │ │ bl 27d52c │ │ │ │ ldr r7, [pc, #2052] @ 37a4b4 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r2, [pc, #2036] @ 37a4b8 │ │ │ │ ldr r1, [pc, #2036] @ 37a4bc │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -259308,25 +259308,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ bl 27cc20 │ │ │ │ ldrb r3, [r6, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq 3799b4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r3, [pc, #1364] @ 37a4e4 │ │ │ │ ldr r2, [pc, #1364] @ 37a4e8 │ │ │ │ ldr r1, [pc, #1364] @ 37a4ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r7, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1304] @ 37a4e0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r8, [r3] │ │ │ │ @@ -259391,18 +259391,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d814 │ │ │ │ b 379e24 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #1064] @ 37a4f4 │ │ │ │ ldr r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75750 │ │ │ │ + bl b75748 │ │ │ │ ldr r0, [pc, #1052] @ 37a4f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75750 │ │ │ │ + bl b75748 │ │ │ │ b 379f68 │ │ │ │ mov lr, r0 │ │ │ │ ldr ip, [lr], #8 │ │ │ │ cmp ip, #0 │ │ │ │ ble 379f44 │ │ │ │ mov r1, #0 │ │ │ │ b 37a118 │ │ │ │ @@ -259421,15 +259421,15 @@ │ │ │ │ add r3, lr, r3, lsl #3 │ │ │ │ ldrb r7, [r3, #12] │ │ │ │ cmp r7, #0 │ │ │ │ bne 37a0fc │ │ │ │ ldr r0, [pc, #952] @ 37a4fc │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ ldr r1, [pc, #932] @ 37a500 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d814 │ │ │ │ b 379eec │ │ │ │ @@ -259450,69 +259450,69 @@ │ │ │ │ b 379e68 │ │ │ │ ldr r1, [pc, #868] @ 37a510 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d814 │ │ │ │ b 379e3c │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 8d6648 │ │ │ │ + bl 8d6640 │ │ │ │ ldr r3, [pc, #844] @ 37a514 │ │ │ │ ldr ip, [pc, #844] @ 37a518 │ │ │ │ ldr r1, [pc, #844] @ 37a51c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #836] @ 37a520 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37a2f0 │ │ │ │ ldr r1, [pc, #792] @ 37a524 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b744a4 │ │ │ │ + bl b7449c │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37a288 │ │ │ │ ldr sl, [pc, #764] @ 37a528 │ │ │ │ ldr r9, [pc, #764] @ 37a52c │ │ │ │ ldr r7, [pc, #764] @ 37a530 │ │ │ │ mov r6, #4 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 8d6648 │ │ │ │ + bl 8d6640 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, sl │ │ │ │ movne r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b744a4 │ │ │ │ + bl b7449c │ │ │ │ mov r0, r4 │ │ │ │ bl 27d088 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ add r6, r6, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37a240 │ │ │ │ ldr r1, [pc, #676] @ 37a534 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b744a4 │ │ │ │ + bl b7449c │ │ │ │ mov r0, fp │ │ │ │ bl 27d088 │ │ │ │ b 379c60 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #648] @ 37a538 │ │ │ │ ldr r2, [pc, #648] @ 37a53c │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -259520,29 +259520,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ ldr r2, [pc, #624] @ 37a544 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r1, [pc, #616] @ 37a548 │ │ │ │ ldr r2, [r6, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b744a4 │ │ │ │ + bl b7449c │ │ │ │ b 379c60 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 8d6648 │ │ │ │ + bl 8d6640 │ │ │ │ ldr r1, [pc, #588] @ 37a54c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b744a4 │ │ │ │ + bl b7449c │ │ │ │ mov r0, r4 │ │ │ │ bl 27d088 │ │ │ │ b 37a298 │ │ │ │ ldr r0, [r7, #-76] @ 0xffffffb4 │ │ │ │ ldr lr, [r7, #-80] @ 0xffffffb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr ip, [r5, #92] @ 0x5c │ │ │ │ @@ -259570,22 +259570,22 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl b75750 │ │ │ │ + bl b75748 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ b 37a080 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ 37a554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ ldr r1, [pc, #396] @ 37a558 │ │ │ │ ldr r0, [pc, #396] @ 37a55c │ │ │ │ ldr r2, [pc, #396] @ 37a560 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -259605,113 +259605,113 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #284 @ 0x11c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tstpeq r8, r8, asr #10 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tstpeq r8, r0, lsr #10 @ p-variant is OBSOLETE │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - addseq r7, ip, r0, asr sl │ │ │ │ - addeq fp, r3, r4, ror #4 │ │ │ │ - addeq pc, lr, r0, lsr #6 │ │ │ │ + addseq r7, ip, r0, asr #20 │ │ │ │ + addeq fp, r3, r4, asr r2 │ │ │ │ + addeq pc, lr, r0, lsl r3 @ │ │ │ │ @ instruction: 0x000018b8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - addseq r1, r1, r8, lsl #18 │ │ │ │ - addseq r7, ip, ip, ror r9 │ │ │ │ - umulleq fp, r3, r4, r1 │ │ │ │ - addeq pc, lr, r0, asr r2 @ │ │ │ │ - addseq r7, ip, ip, ror #17 │ │ │ │ - addeq fp, r3, ip, asr r1 │ │ │ │ - addeq r0, pc, ip, asr #32 │ │ │ │ - addeq r5, r5, ip, lsr #3 │ │ │ │ - umullseq r7, ip, r0, r8 │ │ │ │ - strheq fp, [r3], r0 │ │ │ │ - addeq pc, lr, ip, ror #2 │ │ │ │ - addseq sp, r0, r4, lsl r4 │ │ │ │ - addeq r5, r5, ip, ror r1 │ │ │ │ - umulleq ip, r4, ip, r8 │ │ │ │ - addeq r5, r5, r4, ror #2 │ │ │ │ - @ instruction: 0x0084beb0 │ │ │ │ - addseq r7, ip, r4, lsl r8 │ │ │ │ - strdeq r4, [r5], r0 │ │ │ │ - addseq r7, r1, ip, lsr r9 │ │ │ │ + @ instruction: 0x009118f8 │ │ │ │ + addseq r7, ip, ip, ror #18 │ │ │ │ + addeq fp, r3, r4, lsl #3 │ │ │ │ + addeq pc, lr, r0, asr #4 │ │ │ │ + @ instruction: 0x009c78dc │ │ │ │ + addeq fp, r3, ip, asr #2 │ │ │ │ + addeq r0, pc, ip, lsr r0 @ │ │ │ │ + umulleq r5, r5, ip, r1 @ │ │ │ │ + addseq r7, ip, r0, lsl #17 │ │ │ │ + addeq fp, r3, r0, lsr #1 │ │ │ │ + addeq pc, lr, ip, asr r1 @ │ │ │ │ + addseq sp, r0, r4, lsl #8 │ │ │ │ + addeq r5, r5, ip, ror #2 │ │ │ │ + addeq ip, r4, ip, lsl #17 │ │ │ │ + addeq r5, r5, r4, asr r1 │ │ │ │ + addeq fp, r4, r0, lsr #29 │ │ │ │ + addseq r7, ip, r4, lsl #16 │ │ │ │ + addeq r4, r5, r0, ror #15 │ │ │ │ + addseq r7, r1, ip, lsr #18 │ │ │ │ muleq r0, r3, r6 │ │ │ │ tstpeq r8, r4, ror r2 @ p-variant is OBSOLETE │ │ │ │ tsteq r7, r8, asr #31 │ │ │ │ - addeq r4, r5, r8, asr #23 │ │ │ │ - strdeq r4, [r5], r0 │ │ │ │ - andeq r0, r0, fp, asr #12 │ │ │ │ - @ instruction: 0x009c76d4 │ │ │ │ @ instruction: 0x00854bb8 │ │ │ │ - @ instruction: 0x008546b4 │ │ │ │ + addeq r4, r5, r0, ror #13 │ │ │ │ + andeq r0, r0, fp, asr #12 │ │ │ │ + addseq r7, ip, r4, asr #13 │ │ │ │ + addeq r4, r5, r8, lsr #23 │ │ │ │ + addeq r4, r5, r4, lsr #13 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ - addseq r7, ip, r8, lsr #13 │ │ │ │ - @ instruction: 0x0083aeb4 │ │ │ │ - addeq lr, lr, r0, ror pc │ │ │ │ - @ instruction: 0x00854cb4 │ │ │ │ - addseq r5, r1, r8, ror #11 │ │ │ │ - @ instruction: 0x008452bc │ │ │ │ - addeq r4, r5, r0, ror #22 │ │ │ │ - addeq r4, r5, r4, asr #22 │ │ │ │ - addeq r4, r5, ip, lsr #22 │ │ │ │ - addeq r4, r5, r0, lsl fp │ │ │ │ - strdeq r4, [r5], r4 @ │ │ │ │ + umullseq r7, ip, r8, r6 │ │ │ │ + addeq sl, r3, r4, lsr #29 │ │ │ │ + addeq lr, lr, r0, ror #30 │ │ │ │ + addeq r4, r5, r4, lsr #25 │ │ │ │ + @ instruction: 0x009155d8 │ │ │ │ + addeq r5, r4, ip, lsr #5 │ │ │ │ + addeq r4, r5, r0, asr fp │ │ │ │ + addeq r4, r5, r4, lsr fp │ │ │ │ + addeq r4, r5, ip, lsl fp │ │ │ │ + addeq r4, r5, r0, lsl #22 │ │ │ │ + addeq r4, r5, r4, ror #21 │ │ │ │ andeq r5, r0, r0, lsr r1 │ │ │ │ - addseq r7, ip, r0, asr #7 │ │ │ │ - addeq sl, r3, r0, ror #23 │ │ │ │ - umulleq lr, lr, ip, ip @ │ │ │ │ - addeq r4, r5, r0, ror #17 │ │ │ │ - @ instruction: 0x008549b0 │ │ │ │ + @ instruction: 0x009c73b0 │ │ │ │ + ldrdeq sl, [r3], r0 │ │ │ │ + addeq lr, lr, ip, lsl #25 │ │ │ │ ldrdeq r4, [r5], r0 │ │ │ │ - addeq r4, r5, r4, asr #17 │ │ │ │ - ldrdeq r4, [r4], r4 @ │ │ │ │ - addeq r4, r4, r0, asr #29 │ │ │ │ - addeq r4, r4, ip, lsr #29 │ │ │ │ - umulleq r4, r4, r8, lr @ │ │ │ │ - addeq r4, r4, r4, lsl #29 │ │ │ │ - addseq r7, ip, r4, lsl #3 │ │ │ │ - addeq r4, r5, ip, lsr #20 │ │ │ │ - addeq r4, r5, r0, ror #2 │ │ │ │ + addeq r4, r5, r0, lsr #19 │ │ │ │ + addeq r4, r5, r0, asr #19 │ │ │ │ + @ instruction: 0x008548b4 │ │ │ │ + addeq r4, r4, r4, asr #29 │ │ │ │ + @ instruction: 0x00844eb0 │ │ │ │ + umulleq r4, r4, ip, lr @ │ │ │ │ + addeq r4, r4, r8, lsl #29 │ │ │ │ + addeq r4, r4, r4, ror lr │ │ │ │ + addseq r7, ip, r4, ror r1 │ │ │ │ + addeq r4, r5, ip, lsl sl │ │ │ │ + addeq r4, r5, r0, asr r1 │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ - addeq r4, r5, r0, lsr #20 │ │ │ │ - addseq r5, r1, r8, lsl #2 │ │ │ │ - strdeq r4, [r4], r8 │ │ │ │ - addeq r8, lr, ip, asr #5 │ │ │ │ - addseq r9, r7, ip, lsr #32 │ │ │ │ - umullseq r7, ip, r8, r0 │ │ │ │ - addeq r4, r5, r0, asr #11 │ │ │ │ - addeq r4, r5, ip, rrx │ │ │ │ + addeq r4, r5, r0, lsl sl │ │ │ │ + ldrsheq r5, [r1], r8 │ │ │ │ + addeq r4, r4, r8, ror #27 │ │ │ │ + @ instruction: 0x008e82bc │ │ │ │ + addseq r9, r7, ip, lsl r0 │ │ │ │ + addseq r7, ip, r8, lsl #1 │ │ │ │ + @ instruction: 0x008545b0 │ │ │ │ + addeq r4, r5, ip, asr r0 │ │ │ │ andeq r0, r0, fp, asr r6 │ │ │ │ - strdeq r4, [r5], ip │ │ │ │ - addeq r4, r5, r4, lsl r9 │ │ │ │ - @ instruction: 0x008547b8 │ │ │ │ - umulleq r4, r5, ip, r6 │ │ │ │ - addeq r3, r5, ip, ror #30 │ │ │ │ - addeq r4, r5, r0, lsr #11 │ │ │ │ + addeq r4, r5, ip, ror #11 │ │ │ │ + addeq r4, r5, r4, lsl #18 │ │ │ │ + addeq r4, r5, r8, lsr #15 │ │ │ │ + addeq r4, r5, ip, lsl #13 │ │ │ │ + addeq r3, r5, ip, asr pc │ │ │ │ + umulleq r4, r5, r0, r5 │ │ │ │ muleq r0, r9, r5 │ │ │ │ - addeq r3, r5, r0, asr pc │ │ │ │ - addeq r4, r5, r8, ror #15 │ │ │ │ + addeq r3, r5, r0, asr #30 │ │ │ │ + ldrdeq r4, [r5], r8 │ │ │ │ andeq r0, r0, r4, lsl r6 │ │ │ │ - addeq r3, r5, r4, lsr pc │ │ │ │ - addeq r4, r5, r8, lsr r8 │ │ │ │ + addeq r3, r5, r4, lsr #30 │ │ │ │ + addeq r4, r5, r8, lsr #16 │ │ │ │ andeq r0, r0, r5, lsr r6 │ │ │ │ │ │ │ │ 0037a57c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ 37a5dc │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl b76fe0 │ │ │ │ + bl b76fd8 │ │ │ │ mov r0, #5 │ │ │ │ - bl 92a930 │ │ │ │ + bl 92a928 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ @@ -259719,15 +259719,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ tsteq r7, r8, lsr r6 │ │ │ │ │ │ │ │ 0037a5e0 : │ │ │ │ - b b77010 │ │ │ │ + b b77008 │ │ │ │ │ │ │ │ 0037a5e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #224] @ 37a6dc │ │ │ │ @@ -259752,22 +259752,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 380558 │ │ │ │ ldr r4, [pc, #144] @ 37a6ec │ │ │ │ mov r0, #5 │ │ │ │ - bl 92a954 │ │ │ │ + bl 92a94c │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 929a4c │ │ │ │ + bl 929a44 │ │ │ │ bl 381ae8 │ │ │ │ bl 380910 │ │ │ │ add r0, r4, #4 │ │ │ │ mov r1, #0 │ │ │ │ - bl b7704c │ │ │ │ + bl b77044 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37a6a8 │ │ │ │ ldr r3, [pc, #80] @ 37a6e4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -259799,58 +259799,58 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #164] @ 37a7ac │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 37a770 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r3, [pc, #128] @ 37a7b0 │ │ │ │ ldr r2, [pc, #128] @ 37a7b4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldr r1, [r2], #4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37a7a4 │ │ │ │ ldr r1, [pc, #64] @ 37a7b8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930f5c │ │ │ │ + bl 930f54 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r0, #0 │ │ │ │ b 37a788 │ │ │ │ - addeq r4, r6, r0, asr r0 │ │ │ │ - @ instruction: 0x009c6df0 │ │ │ │ - addeq r4, r5, ip, ror #31 │ │ │ │ + addeq r4, r6, r0, asr #32 │ │ │ │ + addseq r6, ip, r0, ror #27 │ │ │ │ + ldrdeq r4, [r5], ip │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldr r0, [pc, #4] @ 37a7c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r2, r7, r0, lsr #3 │ │ │ │ │ │ │ │ 0037a7cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -259863,25 +259863,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 933ac4 │ │ │ │ + bl 933abc │ │ │ │ ldr r1, [pc, #160] @ 37a8bc │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930f5c │ │ │ │ + bl 930f54 │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37a880 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ ldr r2, [pc, #124] @ 37a8c0 │ │ │ │ ldr r3, [pc, #112] @ 37a8b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -259901,42 +259901,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37a83c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r4, lsl r6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0x0108e5b8 │ │ │ │ - umullseq r6, ip, r0, ip │ │ │ │ - @ instruction: 0x00854ebc │ │ │ │ - addeq r4, r5, r4, lsr #29 │ │ │ │ + addseq r6, ip, r0, lsl #25 │ │ │ │ + addeq r4, r5, ip, lsr #29 │ │ │ │ + umulleq r4, r5, r4, lr │ │ │ │ ldr r0, [pc, #4] @ 37a8dc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq r2, r7, r0, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 37a978 │ │ │ │ ldr r2, [pc, #128] @ 37a97c │ │ │ │ ldr r1, [pc, #128] @ 37a980 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #100] @ 37a984 │ │ │ │ ldr r1, [pc, #100] @ 37a988 │ │ │ │ ldr ip, [pc, #100] @ 37a98c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #1 │ │ │ │ @@ -259953,20 +259953,20 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r6, ip, r4, asr #24 │ │ │ │ - addeq sl, r3, r4, ror r2 │ │ │ │ - addeq lr, lr, r0, lsr r3 │ │ │ │ + addseq r6, ip, r4, lsr ip │ │ │ │ + addeq sl, r3, r4, ror #4 │ │ │ │ + addeq lr, lr, r0, lsr #6 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - addeq r4, r5, r0, asr #28 │ │ │ │ - addeq fp, lr, ip, asr #18 │ │ │ │ + addeq r4, r5, r0, lsr lr │ │ │ │ + addeq fp, lr, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #168] @ 0xa8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -259974,42 +259974,42 @@ │ │ │ │ beq 37a9c0 │ │ │ │ bl 2894c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37aa20 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37a9e4 │ │ │ │ - bl 8ef09c │ │ │ │ + bl 8ef094 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37aa0c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 37aa34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ ldr r0, [pc, #16] @ 37aa38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ - addeq r4, r5, r4, lsl #27 │ │ │ │ - addeq r4, r5, r4, asr sp │ │ │ │ + addeq r4, r5, r4, ror sp │ │ │ │ + addeq r4, r5, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r3, [pc, #1296] @ 37af64 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -260023,24 +260023,24 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r3, [pc, #1236] @ 37af70 │ │ │ │ ldr r2, [pc, #1236] @ 37af74 │ │ │ │ ldr r1, [pc, #1236] @ 37af78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldrb r3, [r4] │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ ldrhne r6, [r4, #2] │ │ │ │ ldrheq r6, [r2] │ │ │ │ add r3, r2, #8 │ │ │ │ cmp r6, #127 @ 0x7f │ │ │ │ @@ -260108,15 +260108,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, fp} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37ac48 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldrb r2, [r2, #5] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37aea0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r1, [r2, #30] │ │ │ │ @@ -260132,15 +260132,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r2, [pc, #836] @ 37af94 │ │ │ │ ldr r3, [pc, #792] @ 37af6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -260179,38 +260179,38 @@ │ │ │ │ ldr r0, [r3, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37ad68 │ │ │ │ ldr r7, [pc, #680] @ 37afa0 │ │ │ │ mov r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 934c24 │ │ │ │ + bl 934c1c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 37aee4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 93115c │ │ │ │ + bl 931154 │ │ │ │ ldr r1, [pc, #644] @ 37afa4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93363c │ │ │ │ + bl 933634 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r0, [r3, r2] │ │ │ │ ldr r3, [pc, #616] @ 37afa8 │ │ │ │ ldr r2, [pc, #616] @ 37afac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [pc, #576] @ 37afb0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -260221,28 +260221,28 @@ │ │ │ │ cmp r3, r6 │ │ │ │ movlt r3, r6 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r1] │ │ │ │ b 37ac48 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ b 37ac48 │ │ │ │ ldr r3, [pc, #508] @ 37afb4 │ │ │ │ ldr ip, [pc, #508] @ 37afb8 │ │ │ │ ldr r1, [pc, #508] @ 37afbc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37ac48 │ │ │ │ cmp ip, #0 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ bne 37ae3c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ @@ -260254,15 +260254,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37ac48 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne 37ae04 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -260280,118 +260280,118 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 37acdc │ │ │ │ ldr r0, [pc, #320] @ 37afd0 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75750 │ │ │ │ + bl b75748 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 37acdc │ │ │ │ ldr r3, [pc, #300] @ 37afd4 │ │ │ │ ldr ip, [pc, #300] @ 37afd8 │ │ │ │ ldr r1, [pc, #300] @ 37afdc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37ac48 │ │ │ │ ldr r0, [pc, #264] @ 37afe0 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ b 37ac48 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [pc, #244] @ 37afe4 │ │ │ │ ldr ip, [pc, #244] @ 37afe8 │ │ │ │ ldr lr, [r2, #24] │ │ │ │ ldr r1, [pc, #240] @ 37afec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37ac48 │ │ │ │ ldr r3, [pc, #204] @ 37aff0 │ │ │ │ ldr r0, [pc, #204] @ 37aff4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r1, [pc, #200] @ 37aff8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #141 @ 0x8d │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r1, [pc, #168] @ 37affc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b744a4 │ │ │ │ + bl b7449c │ │ │ │ b 37ac48 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r8, r4, r3, lr │ │ │ │ @ instruction: 0x0108e394 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r6, ip, r0, asr #21 │ │ │ │ - ldrdeq sl, [r3], r8 │ │ │ │ - umulleq lr, lr, r0, r1 @ │ │ │ │ - umullseq r6, ip, r8, r9 │ │ │ │ - addeq r4, r5, r8, asr #26 │ │ │ │ - addeq r4, r5, r0, lsr #24 │ │ │ │ - addseq r6, ip, ip, lsr r9 │ │ │ │ - addeq r4, r5, r0, ror #23 │ │ │ │ - addeq r4, r5, r8, asr #23 │ │ │ │ + @ instruction: 0x009c6ab0 │ │ │ │ + addeq sl, r3, r8, asr #1 │ │ │ │ + addeq lr, lr, r0, lsl #3 │ │ │ │ + addseq r6, ip, r8, lsl #19 │ │ │ │ + addeq r4, r5, r8, lsr sp │ │ │ │ + addeq r4, r5, r0, lsl ip │ │ │ │ + addseq r6, ip, ip, lsr #18 │ │ │ │ + ldrdeq r4, [r5], r0 │ │ │ │ + @ instruction: 0x00854bb8 │ │ │ │ smlatbeq r8, ip, r1, lr │ │ │ │ tsteq r7, r4, asr #30 │ │ │ │ tsteq r7, r8, lsl pc │ │ │ │ - addeq r8, r4, r0, asr #6 │ │ │ │ - addseq r0, r1, ip, asr r5 │ │ │ │ - addseq r6, ip, r0, lsr #16 │ │ │ │ - strdeq r4, [r5], r8 │ │ │ │ + addeq r8, r4, r0, lsr r3 │ │ │ │ + addseq r0, r1, ip, asr #10 │ │ │ │ + addseq r6, ip, r0, lsl r8 │ │ │ │ + addeq r4, r5, r8, ror #25 │ │ │ │ tsteq r7, r4, ror #28 │ │ │ │ - addseq r6, ip, r0, lsr #15 │ │ │ │ - addeq r4, r5, r4, ror sl │ │ │ │ - addeq r4, r5, r0, lsr sl │ │ │ │ - addseq r6, ip, ip, asr #14 │ │ │ │ - addeq r4, r5, r0, lsr fp │ │ │ │ - ldrdeq r4, [r5], ip │ │ │ │ - andeq r5, r0, r0, lsr r1 │ │ │ │ - addeq r4, r5, r0, ror #22 │ │ │ │ - @ instruction: 0x009c66b0 │ │ │ │ - addeq r4, r5, r0, lsr #19 │ │ │ │ - addeq r4, r5, r0, asr #18 │ │ │ │ - strdeq r4, [r5], ip │ │ │ │ - addseq r6, ip, r4, ror #12 │ │ │ │ - addeq r4, r5, r0, asr #22 │ │ │ │ - strdeq r4, [r5], r4 @ │ │ │ │ - addseq r6, ip, r0, lsr r6 │ │ │ │ + umullseq r6, ip, r0, r7 │ │ │ │ addeq r4, r5, r4, ror #20 │ │ │ │ - addeq r4, r5, r0, asr #17 │ │ │ │ - addeq r4, r5, ip, ror sl │ │ │ │ + addeq r4, r5, r0, lsr #20 │ │ │ │ + addseq r6, ip, ip, lsr r7 │ │ │ │ + addeq r4, r5, r0, lsr #22 │ │ │ │ + addeq r4, r5, ip, asr #19 │ │ │ │ + andeq r5, r0, r0, lsr r1 │ │ │ │ + addeq r4, r5, r0, asr fp │ │ │ │ + addseq r6, ip, r0, lsr #13 │ │ │ │ + umulleq r4, r5, r0, r9 │ │ │ │ + addeq r4, r5, r0, lsr r9 │ │ │ │ + addeq r4, r5, ip, ror #19 │ │ │ │ + addseq r6, ip, r4, asr r6 │ │ │ │ + addeq r4, r5, r0, lsr fp │ │ │ │ + addeq r4, r5, r4, ror #17 │ │ │ │ + addseq r6, ip, r0, lsr #12 │ │ │ │ + addeq r4, r5, r4, asr sl │ │ │ │ + @ instruction: 0x008548b0 │ │ │ │ + addeq r4, r5, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8ed04c │ │ │ │ + bl 8ed044 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ed044 │ │ │ │ + bl 8ed03c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ed034 │ │ │ │ + bl 8ed02c │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 37b050 │ │ │ │ ldr r4, [r5] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -260404,21 +260404,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8ed04c │ │ │ │ + bl 8ed044 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ed044 │ │ │ │ + bl 8ed03c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ed034 │ │ │ │ + bl 8ed02c │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 37b0bc │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -260538,15 +260538,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #1736] @ 37b94c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37b37c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b7b0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ @@ -260583,29 +260583,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37b37c │ │ │ │ ldr r3, [pc, #1548] @ 37b95c │ │ │ │ ldr lr, [pc, #1548] @ 37b960 │ │ │ │ ldr r1, [pc, #1548] @ 37b964 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r2, [pc, #1508] @ 37b968 │ │ │ │ ldr r3, [pc, #1460] @ 37b93c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -260624,42 +260624,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #237 @ 0xed │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37b37c │ │ │ │ ldr r3, [pc, #1412] @ 37b978 │ │ │ │ ldr lr, [pc, #1412] @ 37b97c │ │ │ │ ldr r1, [pc, #1412] @ 37b980 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37b37c │ │ │ │ ldr r3, [pc, #1372] @ 37b984 │ │ │ │ ldr ip, [pc, #1372] @ 37b988 │ │ │ │ ldr r1, [pc, #1372] @ 37b98c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str lr, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37b37c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ orrs r3, r2, r0 │ │ │ │ mvneq r2, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ moveq r0, r2 │ │ │ │ @@ -260741,15 +260741,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ mov r4, r2 │ │ │ │ movcc r9, lr │ │ │ │ movcc r4, ip │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs ip, r3, r1 │ │ │ │ movcc r2, r0 │ │ │ │ ldr r0, [pc, #968] @ 37b9a0 │ │ │ │ movcc r3, r1 │ │ │ │ @@ -260793,15 +260793,15 @@ │ │ │ │ beq 37b624 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ orr r4, fp, r3 │ │ │ │ orr r9, r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb37b0 │ │ │ │ + bl bb37a8 │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [pc, #780] @ 37b9a4 │ │ │ │ cmp r9, #0 │ │ │ │ clzeq r3, r4 │ │ │ │ clzne r3, r9 │ │ │ │ lsr r2, fp, r0 │ │ │ │ rsb ip, r0, #32 │ │ │ │ @@ -260865,54 +260865,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37b37c │ │ │ │ ldr r3, [pc, #508] @ 37b9b4 │ │ │ │ ldr ip, [pc, #508] @ 37b9b8 │ │ │ │ ldr r1, [pc, #508] @ 37b9bc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 37b9c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37b37c │ │ │ │ mov ip, #1 │ │ │ │ mov lr, #0 │ │ │ │ b 37b594 │ │ │ │ ldr r3, [pc, #464] @ 37b9c4 │ │ │ │ ldr ip, [pc, #464] @ 37b9c8 │ │ │ │ ldr r1, [pc, #464] @ 37b9cc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37b37c │ │ │ │ ldr r3, [pc, #428] @ 37b9d0 │ │ │ │ ldr ip, [pc, #428] @ 37b9d4 │ │ │ │ ldr r1, [pc, #428] @ 37b9d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #420] @ 37b9dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37b37c │ │ │ │ ldr r3, [pc, #396] @ 37b9e0 │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #384] @ 37b9e4 │ │ │ │ ldr r1, [pc, #384] @ 37b9e8 │ │ │ │ @@ -260920,15 +260920,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37b37c │ │ │ │ ldr r2, [pc, #268] @ 37b9a0 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [pc, #328] @ 37b9ec │ │ │ │ ldrh r1, [r2, #2] │ │ │ │ @@ -260941,15 +260941,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #300] @ 37b9f8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37b37c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldrh r3, [r2, #2] │ │ │ │ ldrh r2, [r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #256] @ 37b9fc │ │ │ │ @@ -260962,69 +260962,69 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ 37ba08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str fp, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37b37c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatteq r8, r8, ip, sp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x009c62f0 │ │ │ │ - addeq r4, r5, r8, lsr #18 │ │ │ │ - addeq r4, r5, r4, ror r5 │ │ │ │ + addseq r6, ip, r0, ror #5 │ │ │ │ + addeq r4, r5, r8, lsl r9 │ │ │ │ + addeq r4, r5, r4, ror #10 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - addseq r6, ip, ip, lsr r2 │ │ │ │ - ldrdeq r4, [r5], r8 │ │ │ │ - addeq r4, r5, r4, asr #9 │ │ │ │ - addseq r6, ip, ip, lsl #4 │ │ │ │ - addeq r4, r5, r4, lsl r7 │ │ │ │ - umulleq r4, r5, r0, r4 │ │ │ │ + addseq r6, ip, ip, lsr #4 │ │ │ │ + addeq r4, r5, r8, asr #19 │ │ │ │ + @ instruction: 0x008544b4 │ │ │ │ + @ instruction: 0x009c61fc │ │ │ │ + addeq r4, r5, r4, lsl #14 │ │ │ │ + addeq r4, r5, r0, lsl #9 │ │ │ │ tsteq r8, r8, ror sl │ │ │ │ - umullseq r6, ip, r4, r1 │ │ │ │ - addeq r4, r5, r4, asr #14 │ │ │ │ - addeq r4, r5, r8, lsr #8 │ │ │ │ - addseq r6, ip, r4, ror #2 │ │ │ │ - ldrdeq r4, [r5], r4 @ │ │ │ │ - strdeq r4, [r5], r8 │ │ │ │ - addseq r6, ip, r0, lsr r1 │ │ │ │ - addeq r4, r5, r0, ror r6 │ │ │ │ - @ instruction: 0x008543b8 │ │ │ │ + addseq r6, ip, r4, lsl #3 │ │ │ │ + addeq r4, r5, r4, lsr r7 │ │ │ │ + addeq r4, r5, r8, lsl r4 │ │ │ │ + addseq r6, ip, r4, asr r1 │ │ │ │ + addeq r4, r5, r4, asr #13 │ │ │ │ + addeq r4, r5, r8, ror #7 │ │ │ │ + addseq r6, ip, r0, lsr #2 │ │ │ │ + addeq r4, r5, r0, ror #12 │ │ │ │ + addeq r4, r5, r8, lsr #7 │ │ │ │ stclgt 12, cr12, [ip], {204} @ 0xcc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldmibls r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ ldmibne r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - @ instruction: 0x009c5dd0 │ │ │ │ - @ instruction: 0x008543b0 │ │ │ │ - addeq r4, r5, r4, rrx │ │ │ │ - addseq r5, ip, r0, lsr #27 │ │ │ │ - umulleq r4, r5, ip, r4 │ │ │ │ - addeq r4, r5, r0, lsr r0 │ │ │ │ + addseq r5, ip, r0, asr #27 │ │ │ │ + addeq r4, r5, r0, lsr #7 │ │ │ │ + addeq r4, r5, r4, asr r0 │ │ │ │ + umullseq r5, ip, r0, sp │ │ │ │ + addeq r4, r5, ip, lsl #9 │ │ │ │ + addeq r4, r5, r0, lsr #32 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ - addseq r5, ip, r4, ror #26 │ │ │ │ - addeq r4, r5, r0, ror #6 │ │ │ │ - strdeq r3, [r5], r8 │ │ │ │ - addseq r5, ip, r4, lsr sp │ │ │ │ - addeq r4, r5, ip, asr #8 │ │ │ │ - addeq r3, r5, r4, asr #31 │ │ │ │ + addseq r5, ip, r4, asr sp │ │ │ │ + addeq r4, r5, r0, asr r3 │ │ │ │ + addeq r3, r5, r8, ror #31 │ │ │ │ + addseq r5, ip, r4, lsr #26 │ │ │ │ + addeq r4, r5, ip, lsr r4 │ │ │ │ + @ instruction: 0x00853fb4 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - addeq r4, r5, ip, asr r4 │ │ │ │ - @ instruction: 0x009c5cfc │ │ │ │ - addeq r3, r5, r8, lsl #31 │ │ │ │ - addseq r5, ip, r8, lsr #25 │ │ │ │ - addeq r4, r5, ip, lsl #9 │ │ │ │ - addeq r3, r5, ip, lsr #30 │ │ │ │ + addeq r4, r5, ip, asr #8 │ │ │ │ + addseq r5, ip, ip, ror #25 │ │ │ │ + addeq r3, r5, r8, ror pc │ │ │ │ + umullseq r5, ip, r8, ip │ │ │ │ + addeq r4, r5, ip, ror r4 │ │ │ │ + addeq r3, r5, ip, lsl pc │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - addeq r4, r5, r0, ror #5 │ │ │ │ - ldrdeq r3, [r5], ip │ │ │ │ - addseq r5, ip, r4, asr ip │ │ │ │ + ldrdeq r4, [r5], r0 │ │ │ │ + addeq r3, r5, ip, asr #29 │ │ │ │ + addseq r5, ip, r4, asr #24 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 0037ba0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -261120,15 +261120,15 @@ │ │ │ │ ldr r1, [pc, #540] @ 37bda4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #532] @ 37bda8 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -261138,15 +261138,15 @@ │ │ │ │ ldr r1, [pc, #484] @ 37bdb4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #476] @ 37bdb8 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -261157,15 +261157,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, lr} │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #412] @ 37bdc8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -261176,15 +261176,15 @@ │ │ │ │ ldr r1, [pc, #364] @ 37bdd4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #356] @ 37bdd8 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -261200,15 +261200,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #284] @ 37bde8 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37bba0 │ │ │ │ str lr, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr lr, [pc, #248] @ 37bdec │ │ │ │ ldr r3, [pc, #248] @ 37bdf0 │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [pc, #244] @ 37bdf4 │ │ │ │ @@ -261217,26 +261217,26 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37bba0 │ │ │ │ ldr r1, [pc, #200] @ 37bdf8 │ │ │ │ ldr r3, [pc, #200] @ 37bdfc │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #192] @ 37be00 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 37be04 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37bba0 │ │ │ │ ldr r3, [pc, #172] @ 37be08 │ │ │ │ ldr r1, [pc, #172] @ 37be0c │ │ │ │ ldr r0, [pc, #172] @ 37be10 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 37be14 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -261248,48 +261248,48 @@ │ │ │ │ ldr r0, [pc, #152] @ 37be20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009c59dc │ │ │ │ - addeq r4, r5, ip, asr r2 │ │ │ │ - addeq r3, r5, r4, ror #24 │ │ │ │ + addseq r5, ip, ip, asr #19 │ │ │ │ + addeq r4, r5, ip, asr #4 │ │ │ │ + addeq r3, r5, r4, asr ip │ │ │ │ muleq r0, r3, r1 │ │ │ │ - umullseq r5, ip, r0, r9 │ │ │ │ - addeq r4, r5, r8, ror #3 │ │ │ │ - addeq r3, r5, ip, lsl ip │ │ │ │ + addseq r5, ip, r0, lsl #19 │ │ │ │ + ldrdeq r4, [r5], r8 │ │ │ │ + addeq r3, r5, ip, lsl #24 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - addseq r5, ip, r8, asr #18 │ │ │ │ - addeq r4, r5, ip, lsr r2 │ │ │ │ - ldrdeq r3, [r5], r0 │ │ │ │ + addseq r5, ip, r8, lsr r9 │ │ │ │ + addeq r4, r5, ip, lsr #4 │ │ │ │ + addeq r3, r5, r0, asr #23 │ │ │ │ muleq r0, sl, r1 │ │ │ │ - @ instruction: 0x009c58f8 │ │ │ │ - umulleq r4, r5, r8, r2 │ │ │ │ - addeq r3, r5, r4, lsl #23 │ │ │ │ + addseq r5, ip, r8, ror #17 │ │ │ │ + addeq r4, r5, r8, lsl #5 │ │ │ │ + addeq r3, r5, r4, ror fp │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - addeq r4, r5, r4, asr #5 │ │ │ │ - addseq r5, ip, r8, lsr #17 │ │ │ │ - addeq r3, r5, r8, lsr fp │ │ │ │ + @ instruction: 0x008542b4 │ │ │ │ + umullseq r5, ip, r8, r8 │ │ │ │ + addeq r3, r5, r8, lsr #22 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - addeq r4, r5, ip, asr #5 │ │ │ │ - addseq r5, ip, r0, ror #16 │ │ │ │ - strdeq r3, [r5], r0 │ │ │ │ - addeq r4, r5, r4, lsl r2 │ │ │ │ - addseq r5, ip, r4, lsr #16 │ │ │ │ - @ instruction: 0x00853ab0 │ │ │ │ + @ instruction: 0x008542bc │ │ │ │ + addseq r5, ip, r0, asr r8 │ │ │ │ + addeq r3, r5, r0, ror #21 │ │ │ │ + addeq r4, r5, r4, lsl #4 │ │ │ │ + addseq r5, ip, r4, lsl r8 │ │ │ │ + addeq r3, r5, r0, lsr #21 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - addseq r5, ip, r0, lsl #16 │ │ │ │ - umulleq r3, r5, r0, sl │ │ │ │ - addeq r4, r5, r4, ror #2 │ │ │ │ + @ instruction: 0x009c57f0 │ │ │ │ + addeq r3, r5, r0, lsl #21 │ │ │ │ + addeq r4, r5, r4, asr r1 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ - @ instruction: 0x009c57dc │ │ │ │ - addeq r3, r5, r0, ror sl │ │ │ │ - addeq r4, r5, r0, lsl r1 │ │ │ │ + addseq r5, ip, ip, asr #15 │ │ │ │ + addeq r3, r5, r0, ror #20 │ │ │ │ + addeq r4, r5, r0, lsl #2 │ │ │ │ │ │ │ │ 0037be24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #256] @ 0x100 │ │ │ │ @@ -261383,15 +261383,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #516] @ 37c1a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -261401,27 +261401,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37bfb4 │ │ │ │ ldr r3, [pc, #432] @ 37c1b8 │ │ │ │ ldr ip, [pc, #432] @ 37c1bc │ │ │ │ ldr r1, [pc, #432] @ 37c1c0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #424] @ 37c1c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37bfb4 │ │ │ │ cmp r4, #127 @ 0x7f │ │ │ │ bhi 37c0ac │ │ │ │ ldr r4, [pc, #392] @ 37c1c8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [pc, #388] @ 37c1cc │ │ │ │ ldr ip, [pc, #388] @ 37c1d0 │ │ │ │ @@ -261432,27 +261432,27 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37bfb4 │ │ │ │ ldr r3, [pc, #340] @ 37c1d8 │ │ │ │ ldr ip, [pc, #340] @ 37c1dc │ │ │ │ ldr r1, [pc, #340] @ 37c1e0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37bfb4 │ │ │ │ ldr r4, [pc, #304] @ 37c1e4 │ │ │ │ add r4, pc, r4 │ │ │ │ b 37c040 │ │ │ │ ldr r3, [pc, #296] @ 37c1e8 │ │ │ │ ldr r4, [pc, #296] @ 37c1ec │ │ │ │ ldr r1, [pc, #296] @ 37c1f0 │ │ │ │ @@ -261461,92 +261461,92 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37bfb4 │ │ │ │ ldr r3, [pc, #252] @ 37c1f4 │ │ │ │ ldr ip, [pc, #252] @ 37c1f8 │ │ │ │ ldr r1, [pc, #252] @ 37c1fc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #236] @ 37c200 │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37bfb4 │ │ │ │ ldr r3, [pc, #212] @ 37c204 │ │ │ │ ldr ip, [pc, #212] @ 37c208 │ │ │ │ ldr r1, [pc, #212] @ 37c20c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 37c210 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37bfb4 │ │ │ │ ldr r3, [pc, #180] @ 37c214 │ │ │ │ ldr ip, [pc, #180] @ 37c218 │ │ │ │ ldr r1, [pc, #180] @ 37c21c │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37bfb4 │ │ │ │ bl 27eff0 │ │ │ │ - addseq r5, ip, r4, lsl #14 │ │ │ │ - addseq r5, ip, ip, asr #11 │ │ │ │ - addeq r4, r5, r8, lsl #1 │ │ │ │ - addeq r3, r5, r8, asr r8 │ │ │ │ + @ instruction: 0x009c56f4 │ │ │ │ + @ instruction: 0x009c55bc │ │ │ │ + addeq r4, r5, r8, ror r0 │ │ │ │ + addeq r3, r5, r8, asr #16 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - addseq r5, ip, r0, lsl #11 │ │ │ │ - addeq r3, r5, r0, ror r8 │ │ │ │ - addeq r3, r5, r4, lsl r8 │ │ │ │ - addseq r5, ip, r0, asr r5 │ │ │ │ - addeq r3, r5, r0, asr #16 │ │ │ │ - addeq r3, r5, r0, ror #15 │ │ │ │ + addseq r5, ip, r0, ror r5 │ │ │ │ + addeq r3, r5, r0, ror #16 │ │ │ │ + addeq r3, r5, r4, lsl #16 │ │ │ │ + addseq r5, ip, r0, asr #10 │ │ │ │ + addeq r3, r5, r0, lsr r8 │ │ │ │ + ldrdeq r3, [r5], r0 │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ - addseq ip, r1, ip, asr #30 │ │ │ │ - addseq r5, ip, ip, lsl #10 │ │ │ │ - addeq r4, r5, r0 │ │ │ │ - umulleq r3, r5, r4, r7 │ │ │ │ - @ instruction: 0x009c54d4 │ │ │ │ - strdeq r3, [r5], r8 │ │ │ │ - addeq r3, r5, r8, ror #14 │ │ │ │ - addseq ip, r1, r4, ror #29 │ │ │ │ - umullseq r5, ip, r4, r4 │ │ │ │ - addeq r4, r5, ip, lsl r0 │ │ │ │ - addeq r3, r5, ip, lsl r7 │ │ │ │ - addseq r5, ip, r0, ror #8 │ │ │ │ - addeq r4, r5, r0, ror r0 │ │ │ │ - addeq r3, r5, r4, ror #13 │ │ │ │ + addseq ip, r1, ip, lsr pc │ │ │ │ + @ instruction: 0x009c54fc │ │ │ │ + strdeq r3, [r5], r0 │ │ │ │ + addeq r3, r5, r4, lsl #15 │ │ │ │ + addseq r5, ip, r4, asr #9 │ │ │ │ + addeq r3, r5, r8, ror #31 │ │ │ │ + addeq r3, r5, r8, asr r7 │ │ │ │ + @ instruction: 0x0091ced4 │ │ │ │ + addseq r5, ip, r4, lsl #9 │ │ │ │ + addeq r4, r5, ip │ │ │ │ + addeq r3, r5, ip, lsl #14 │ │ │ │ + addseq r5, ip, r0, asr r4 │ │ │ │ + addeq r4, r5, r0, rrx │ │ │ │ + ldrdeq r3, [r5], r4 │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - addseq r5, ip, r8, lsr #8 │ │ │ │ - addeq r4, r5, r4, lsl r0 │ │ │ │ - @ instruction: 0x008536b8 │ │ │ │ + addseq r5, ip, r8, lsl r4 │ │ │ │ + addeq r4, r5, r4 │ │ │ │ + addeq r3, r5, r8, lsr #13 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - @ instruction: 0x009c53f4 │ │ │ │ - @ instruction: 0x00853fbc │ │ │ │ - addeq r3, r5, ip, ror r6 │ │ │ │ + addseq r5, ip, r4, ror #7 │ │ │ │ + addeq r3, r5, ip, lsr #31 │ │ │ │ + addeq r3, r5, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #412] @ 37c3d4 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -261564,36 +261564,36 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b510a0 │ │ │ │ + bl b51098 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl af1c3c │ │ │ │ + bl af1c34 │ │ │ │ mov r0, r6 │ │ │ │ - bl b53420 │ │ │ │ + bl b53418 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, r7 │ │ │ │ beq 37c3c8 │ │ │ │ ldr r6, [r0] │ │ │ │ cmp r6, r7 │ │ │ │ beq 37c328 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c370 │ │ │ │ - bl aed378 │ │ │ │ + bl aed370 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 37c3bc │ │ │ │ ldr r2, [pc, #248] @ 37c3e8 │ │ │ │ ldr r3, [pc, #232] @ 37c3dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -261611,20 +261611,20 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, r7 │ │ │ │ beq 37c2cc │ │ │ │ ldr r1, [pc, #176] @ 37c3ec │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b785b8 │ │ │ │ + bl b785b0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl b664ac │ │ │ │ + bl b664a4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 37c388 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c2d8 │ │ │ │ mov r1, r0 │ │ │ │ @@ -261640,31 +261640,31 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r9, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74aec │ │ │ │ + bl b74ae4 │ │ │ │ b 37c360 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ mvn r0, #0 │ │ │ │ b 37c2e8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r5, ip, r8, lsr #6 │ │ │ │ + addseq r5, ip, r8, lsl r3 │ │ │ │ smlatbeq r8, ip, fp, ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq ip, lr, r4, asr #19 │ │ │ │ - addeq r8, r3, r8, lsl #18 │ │ │ │ + @ instruction: 0x008ec9b4 │ │ │ │ + strdeq r8, [r3], r8 @ │ │ │ │ tsteq r8, ip, lsl #22 │ │ │ │ - addeq sp, r7, r0, lsr #17 │ │ │ │ - addeq r3, r5, r0, asr lr │ │ │ │ - addeq r3, r5, r8, asr r4 │ │ │ │ + umulleq sp, r7, r0, r8 │ │ │ │ + addeq r3, r5, r0, asr #28 │ │ │ │ + addeq r3, r5, r8, asr #8 │ │ │ │ │ │ │ │ 0037c3f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1208] @ 37c8c8 │ │ │ │ @@ -261672,24 +261672,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #1176] @ 37c8d0 │ │ │ │ ldr r2, [pc, #1176] @ 37c8d4 │ │ │ │ ldr r1, [pc, #1176] @ 37c8d8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r5, [r4, #256] @ 0x100 │ │ │ │ ldr r6, [pc, #1148] @ 37c8dc │ │ │ │ ldr r3, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 37c4c4 │ │ │ │ @@ -261769,15 +261769,15 @@ │ │ │ │ bl 27f5a8 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ ldr r2, [r7, #188] @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 8dcb84 │ │ │ │ + bl 8dcb7c │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ ldr sl, [r4, #64] @ 0x40 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ ble 37c794 │ │ │ │ mov r7, r5 │ │ │ │ mov r8, r5 │ │ │ │ @@ -261791,15 +261791,15 @@ │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ bl 3797e4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ adds r3, r6, r7 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ mov r7, r3 │ │ │ │ adc r8, r9, r8 │ │ │ │ ldr r1, [r6] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, r1 │ │ │ │ @@ -261924,37 +261924,37 @@ │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c794 │ │ │ │ b 37c644 │ │ │ │ ldr r0, [pc, #216] @ 37c8f0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ ldr r0, [pc, #196] @ 37c8f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ ldr r0, [pc, #180] @ 37c8f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #160] @ 37c8fc │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ ldr r0, [pc, #140] @ 37c900 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27f1ac │ │ │ │ ldr r3, [pc, #124] @ 37c904 │ │ │ │ ldr r1, [pc, #124] @ 37c908 │ │ │ │ ldr r0, [pc, #124] @ 37c90c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 37c910 │ │ │ │ @@ -261969,58 +261969,58 @@ │ │ │ │ ldr r2, [pc, #100] @ 37c920 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ smlatteq r8, ip, r9, ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r5, ip, r4, lsr #2 │ │ │ │ - addeq r8, r3, r8, lsr r7 │ │ │ │ - strdeq ip, [lr], r4 │ │ │ │ + addseq r5, ip, r4, lsl r1 │ │ │ │ + addeq r8, r3, r8, lsr #14 │ │ │ │ + addeq ip, lr, r4, ror #15 │ │ │ │ @ instruction: 0x0108c99c │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ tsteq r7, ip, lsl #14 │ │ │ │ tsteq r7, ip, ror #12 │ │ │ │ tsteq r8, r0, ror #12 │ │ │ │ - strdeq r3, [r5], r0 │ │ │ │ - strdeq r3, [r5], ip │ │ │ │ - addeq r3, r5, ip, lsr fp │ │ │ │ - addeq r3, r5, r8, lsl sl │ │ │ │ - addeq r3, r5, r8, asr #20 │ │ │ │ - @ instruction: 0x009c4cd4 │ │ │ │ - addeq r2, r5, r4, ror #30 │ │ │ │ - addeq r3, r5, r0, ror r9 │ │ │ │ + addeq r3, r5, r0, ror #21 │ │ │ │ + addeq r3, r5, ip, ror #19 │ │ │ │ + addeq r3, r5, ip, lsr #22 │ │ │ │ + addeq r3, r5, r8, lsl #20 │ │ │ │ + addeq r3, r5, r8, lsr sl │ │ │ │ + addseq r4, ip, r4, asr #25 │ │ │ │ + addeq r2, r5, r4, asr pc │ │ │ │ + addeq r3, r5, r0, ror #18 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - @ instruction: 0x009c4cb0 │ │ │ │ - addeq r2, r5, r0, asr #30 │ │ │ │ - addeq r3, r5, r8, lsl #19 │ │ │ │ + addseq r4, ip, r0, lsr #25 │ │ │ │ + addeq r2, r5, r0, lsr pc │ │ │ │ + addeq r3, r5, r8, ror r9 │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ │ │ │ │ 0037c924 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ 37c974 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b76700 │ │ │ │ + bl b766f8 │ │ │ │ ldr r4, [pc, #40] @ 37c978 │ │ │ │ ldr r3, [pc, #40] @ 37c97c │ │ │ │ ldr r1, [pc, #40] @ 37c980 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b79f68 │ │ │ │ - addseq ip, r1, r4, ror #31 │ │ │ │ + b b79f60 │ │ │ │ + @ instruction: 0x0091cfd4 │ │ │ │ smlatbeq r8, r8, r4, ip │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ │ │ │ │ 0037c984 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -262036,15 +262036,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 933014 │ │ │ │ + bl 93300c │ │ │ │ cmn r0, #1 │ │ │ │ beq 37ca64 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -262065,15 +262065,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #132] @ 37cabc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -262081,29 +262081,29 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c9f0 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 932f64 │ │ │ │ + bl 932f5c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ tsteq r8, r0, ror #8 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - addeq r3, r5, ip, asr #20 │ │ │ │ - addseq r4, ip, ip, lsr fp │ │ │ │ - ldrdeq r3, [r5], ip │ │ │ │ - addeq r2, r5, r0, asr #27 │ │ │ │ + addeq r3, r5, ip, lsr sl │ │ │ │ + addseq r4, ip, ip, lsr #22 │ │ │ │ + addeq r3, r5, ip, asr #19 │ │ │ │ + @ instruction: 0x00852db0 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 0037cac0 : │ │ │ │ ldr r3, [r1, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -262158,15 +262158,15 @@ │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ adc r1, r1, r8 │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37cb28 │ │ │ │ - bl aedfb0 │ │ │ │ + bl aedfa8 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, #0 │ │ │ │ ble 37cc08 │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ @@ -262246,17 +262246,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #24] @ 37cd18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - addseq r4, ip, sp, lsr sl │ │ │ │ - addseq r4, ip, r0, ror r8 │ │ │ │ - strdeq r2, [r5], ip │ │ │ │ + addseq r4, ip, sp, lsr #20 │ │ │ │ + addseq r4, ip, r0, ror #16 │ │ │ │ + addeq r2, r5, ip, ror #21 │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ │ │ │ │ 0037cd1c : │ │ │ │ ldr r2, [pc, #80] @ 37cd74 │ │ │ │ ldr r3, [pc, #80] @ 37cd78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -262273,15 +262273,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 37cd7c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 8f54a0 │ │ │ │ + b 8f5498 │ │ │ │ ldrdeq ip, [r8, -r8] │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffe28c │ │ │ │ │ │ │ │ 0037cd80 : │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r1, r0 │ │ │ │ @@ -262299,15 +262299,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #4] @ 37cdd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 8f54a0 │ │ │ │ + b 8f5498 │ │ │ │ @ instruction: 0xffffe298 │ │ │ │ │ │ │ │ 0037cdd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -262467,74 +262467,74 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r4, r6 │ │ │ │ b 37d014 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #68] @ 37d0a8 │ │ │ │ ldr r2, [pc, #68] @ 37d0ac │ │ │ │ ldr r1, [pc, #68] @ 37d0b0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #64] @ 37d0b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d028 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 37cfdc │ │ │ │ b 37d028 │ │ │ │ - addeq r7, lr, ip, lsl sl │ │ │ │ - addseq r9, r3, r0, ror ip │ │ │ │ - @ instruction: 0x009c45f8 │ │ │ │ - addeq r7, r3, r4, lsr #22 │ │ │ │ - addeq lr, r8, r4, lsr #28 │ │ │ │ + addeq r7, lr, ip, lsl #20 │ │ │ │ + addseq r9, r3, r0, ror #24 │ │ │ │ + addseq r4, ip, r8, ror #11 │ │ │ │ + addeq r7, r3, r4, lsl fp │ │ │ │ + addeq lr, r8, r4, lsl lr │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 0037d0b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #88] @ 37d134 │ │ │ │ ldr r2, [pc, #88] @ 37d138 │ │ │ │ ldr r1, [pc, #88] @ 37d13c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d124 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930b14 │ │ │ │ - addseq r4, ip, r0, lsl #11 │ │ │ │ - addeq r7, r3, ip, lsr #21 │ │ │ │ - addeq r6, r6, r8, ror fp │ │ │ │ + b 930b0c │ │ │ │ + addseq r4, ip, r0, ror r5 │ │ │ │ + umulleq r7, r3, ip, sl │ │ │ │ + addeq r6, r6, r8, ror #22 │ │ │ │ │ │ │ │ 0037d140 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b 36c5ec │ │ │ │ │ │ │ │ @@ -262589,40 +262589,40 @@ │ │ │ │ 0037d208 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 92a044 │ │ │ │ + bl 92a03c │ │ │ │ ldr r7, [pc, #156] @ 37d2c8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d2a8 │ │ │ │ ldr r4, [pc, #132] @ 37d2cc │ │ │ │ ldr r2, [pc, #132] @ 37d2d0 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r4, r4, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d2a8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -262631,54 +262631,54 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq fp, lr, r4, lsl sl │ │ │ │ - addseq r4, ip, ip, lsr r4 │ │ │ │ - addeq r7, r3, r0, lsr r9 │ │ │ │ + addeq fp, lr, r4, lsl #20 │ │ │ │ + addseq r4, ip, ip, lsr #8 │ │ │ │ + addeq r7, r3, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 37d440 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r2, [pc, #316] @ 37d444 │ │ │ │ ldr r1, [pc, #316] @ 37d448 │ │ │ │ add r3, r6, #28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldrb r5, [r0, #67] @ 0x43 │ │ │ │ cmp r5, #0 │ │ │ │ beq 37d40c │ │ │ │ cmp r4, #0 │ │ │ │ beq 37d3d8 │ │ │ │ ldr r8, [r4, #28] │ │ │ │ cmp r8, #0 │ │ │ │ beq 37d388 │ │ │ │ mov r0, r8 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r2, [pc, #252] @ 37d44c │ │ │ │ ldr r1, [pc, #252] @ 37d450 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d3bc │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -262690,72 +262690,72 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 37d208 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37d3bc │ │ │ │ mov r0, r8 │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ ldr ip, [pc, #104] @ 37d460 │ │ │ │ ldr r1, [pc, #104] @ 37d464 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ b 37d42c │ │ │ │ mov r0, r8 │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ ldr ip, [pc, #76] @ 37d468 │ │ │ │ ldr r1, [pc, #76] @ 37d46c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37d3b8 │ │ │ │ - addseq r4, ip, ip, lsl #7 │ │ │ │ - addeq r7, r3, r4, lsl #17 │ │ │ │ - addeq r6, r6, r0, asr r9 │ │ │ │ - addeq r5, r4, ip, ror #5 │ │ │ │ - addeq r5, r4, r0, lsl #6 │ │ │ │ - addseq r4, ip, ip, ror #5 │ │ │ │ - addeq r3, r5, r4, asr #1 │ │ │ │ - addeq r3, r5, ip, ror r0 │ │ │ │ - umulleq r3, r5, r0, r0 │ │ │ │ - addeq r3, r5, r0, lsr #32 │ │ │ │ - addeq r3, r5, r8, lsl r0 │ │ │ │ - strdeq r2, [r5], ip │ │ │ │ + addseq r4, ip, ip, ror r3 │ │ │ │ + addeq r7, r3, r4, ror r8 │ │ │ │ + addeq r6, r6, r0, asr #18 │ │ │ │ + ldrdeq r5, [r4], ip │ │ │ │ + strdeq r5, [r4], r0 │ │ │ │ + @ instruction: 0x009c42dc │ │ │ │ + strheq r3, [r5], r4 │ │ │ │ + addeq r3, r5, ip, rrx │ │ │ │ + addeq r3, r5, r0, lsl #1 │ │ │ │ + addeq r3, r5, r0, lsl r0 │ │ │ │ + addeq r3, r5, r8 │ │ │ │ + addeq r2, r5, ip, ror #31 │ │ │ │ │ │ │ │ 0037d470 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 92a044 │ │ │ │ + bl 92a03c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 37d2d4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 37d4d0 │ │ │ │ @@ -262767,56 +262767,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r8, [pc, #128] @ 37d558 │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d4b0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r9, [pc, #100] @ 37d55c │ │ │ │ ldr r5, [pc, #100] @ 37d560 │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r9, r9, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d4b0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - addeq fp, lr, r4, ror #14 │ │ │ │ - addseq r4, ip, ip, lsl #3 │ │ │ │ - addeq r7, r3, r0, lsl #13 │ │ │ │ + addeq fp, lr, r4, asr r7 │ │ │ │ + addseq r4, ip, ip, ror r1 │ │ │ │ + addeq r7, r3, r0, ror r6 │ │ │ │ │ │ │ │ 0037d564 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 929f28 │ │ │ │ + bl 929f20 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d5a0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -262849,25 +262849,25 @@ │ │ │ │ ldrne r0, [r0, #28] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0037d604 : │ │ │ │ mov r0, r1 │ │ │ │ - b 929a14 │ │ │ │ + b 929a0c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ ldrb r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 927e1c │ │ │ │ + bl 927e14 │ │ │ │ cmp r5, #0 │ │ │ │ moveq r4, #1 │ │ │ │ beq 37d69c │ │ │ │ cmp r0, #0 │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -262885,15 +262885,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #140] @ 37d714 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -262905,29 +262905,29 @@ │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r2, r5, ip, ror lr │ │ │ │ - addseq r4, ip, r0, lsr #1 │ │ │ │ - addeq r2, r5, r8, lsr #28 │ │ │ │ - addeq r2, r5, r0, asr #28 │ │ │ │ - addseq r4, ip, r8, asr r0 │ │ │ │ - addeq r2, r5, r4, ror #27 │ │ │ │ + addeq r2, r5, ip, ror #28 │ │ │ │ + umullseq r4, ip, r0, r0 │ │ │ │ + addeq r2, r5, r8, lsl lr │ │ │ │ + addeq r2, r5, r0, lsr lr │ │ │ │ + addseq r4, ip, r8, asr #32 │ │ │ │ + ldrdeq r2, [r5], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #824] @ 37da78 │ │ │ │ mov r7, r3 │ │ │ │ @@ -262948,27 +262948,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b55e40 │ │ │ │ + bl b55e38 │ │ │ │ cmp r0, sl │ │ │ │ bne 37d814 │ │ │ │ ldr r2, [pc, #692] @ 37da8c │ │ │ │ ldr r3, [pc, #672] @ 37da7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -262994,94 +262994,94 @@ │ │ │ │ bl 37d60c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 37d7d0 │ │ │ │ ldr r5, [r7] │ │ │ │ cmp r5, sl │ │ │ │ beq 37d8a0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9eff44 │ │ │ │ + bl 9eff3c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9c1b7c │ │ │ │ + bl 9c1b74 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 37d7d0 │ │ │ │ - bl 9c38cc │ │ │ │ + bl 9c38c4 │ │ │ │ cmp r6, r0 │ │ │ │ beq 37d8e8 │ │ │ │ ldr ip, [pc, #528] @ 37da90 │ │ │ │ ldr r1, [pc, #528] @ 37da94 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, fp, #32 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37d7d0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ beq 37d8dc │ │ │ │ - bl 9ec214 │ │ │ │ + bl 9ec20c │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 37d8fc │ │ │ │ mov r1, r8 │ │ │ │ - bl 9ecc20 │ │ │ │ + bl 9ecc18 │ │ │ │ cmp r0, #0 │ │ │ │ strge sl, [r7] │ │ │ │ blt 37d9dc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 27d088 │ │ │ │ b 37d7d0 │ │ │ │ bl 27d088 │ │ │ │ str sl, [r7] │ │ │ │ b 37d7d0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ecab0 │ │ │ │ + bl 9ecaa8 │ │ │ │ b 37d7d0 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 9c1b7c │ │ │ │ + bl 9c1b74 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 37d980 │ │ │ │ - bl 9c38cc │ │ │ │ + bl 9c38c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37da38 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ebe20 │ │ │ │ + bl 9ebe18 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9ec914 │ │ │ │ + bl 9ec90c │ │ │ │ cmp r0, #0 │ │ │ │ blt 37d974 │ │ │ │ cmp r5, #0 │ │ │ │ beq 37d984 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ecc20 │ │ │ │ + bl 9ecc18 │ │ │ │ cmp r0, #0 │ │ │ │ movlt sl, r5 │ │ │ │ blt 37d9e0 │ │ │ │ str r5, [r7] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9f0ea0 │ │ │ │ + bl 9f0e98 │ │ │ │ b 37d8d0 │ │ │ │ mov r6, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ ldr r3, [pc, #260] @ 37da98 │ │ │ │ ldr r2, [pc, #260] @ 37da9c │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #32 │ │ │ │ @@ -263090,21 +263090,21 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #216] @ 37daa0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ cmp r6, #0 │ │ │ │ bne 37d974 │ │ │ │ b 37d8d0 │ │ │ │ mov r6, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 9ec6c0 │ │ │ │ + bl 9ec6b8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37da00 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37da40 │ │ │ │ ldr r3, [pc, #156] @ 37daa4 │ │ │ │ @@ -263114,50 +263114,50 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r5, sl │ │ │ │ b 37d9d0 │ │ │ │ - bl b89d00 │ │ │ │ + bl b89cf8 │ │ │ │ b 37d920 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [pc, #100] @ 37dab0 │ │ │ │ ldr r2, [pc, #100] @ 37dab4 │ │ │ │ ldr r1, [pc, #100] @ 37dab8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37da30 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0108b6b8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x009c3fd0 │ │ │ │ - addeq r6, r6, r8, ror #9 │ │ │ │ - addeq r7, r3, ip, lsl r4 │ │ │ │ + addseq r3, ip, r0, asr #31 │ │ │ │ + ldrdeq r6, [r6], r8 │ │ │ │ + addeq r7, r3, ip, lsl #8 │ │ │ │ tsteq r8, r4, lsr #12 │ │ │ │ - @ instruction: 0x00852cbc │ │ │ │ - addeq r2, r5, r8, lsr ip │ │ │ │ - addseq r3, ip, ip, lsl #27 │ │ │ │ - ldrdeq r2, [r5], r8 │ │ │ │ - strdeq r2, [r5], r4 │ │ │ │ - addseq r3, ip, r4, lsl sp │ │ │ │ - addeq r2, r5, r4, lsl ip │ │ │ │ - umulleq r2, r5, r4, sl │ │ │ │ - @ instruction: 0x009c3cd4 │ │ │ │ - addeq r2, r5, r8, asr #22 │ │ │ │ - addeq r2, r5, r4, asr sl │ │ │ │ + addeq r2, r5, ip, lsr #25 │ │ │ │ + addeq r2, r5, r8, lsr #24 │ │ │ │ + addseq r3, ip, ip, ror sp │ │ │ │ + addeq r2, r5, r8, asr #23 │ │ │ │ + addeq r2, r5, r4, ror #21 │ │ │ │ + addseq r3, ip, r4, lsl #26 │ │ │ │ + addeq r2, r5, r4, lsl #24 │ │ │ │ + addeq r2, r5, r4, lsl #21 │ │ │ │ + addseq r3, ip, r4, asr #25 │ │ │ │ + addeq r2, r5, r8, lsr fp │ │ │ │ + addeq r2, r5, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ @@ -263202,35 +263202,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 37dc2c │ │ │ │ - bl 9ec1f8 │ │ │ │ + bl 9ec1f0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37dc38 │ │ │ │ mov r0, r7 │ │ │ │ bl 27f380 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b55e40 │ │ │ │ + bl b55e38 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 27d088 │ │ │ │ ldr r2, [pc, #112] @ 37dc60 │ │ │ │ ldr r3, [pc, #104] @ 37dc5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -263246,25 +263246,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [pc, #48] @ 37dc64 │ │ │ │ add r7, pc, r7 │ │ │ │ b 37dbbc │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9ec554 │ │ │ │ + bl 9ec54c │ │ │ │ cmp r0, #0 │ │ │ │ beq 37dbbc │ │ │ │ - bl 9c1e80 │ │ │ │ + bl 9c1e78 │ │ │ │ mov r7, r0 │ │ │ │ b 37dbbc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r8, ip, r2, fp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r8, ip, lsl #4 │ │ │ │ - addseq r1, r1, ip, lsl #14 │ │ │ │ + @ instruction: 0x009116fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ 37dd54 │ │ │ │ mov r4, r1 │ │ │ │ @@ -263273,15 +263273,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37dd44 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -263289,15 +263289,15 @@ │ │ │ │ bl 27f380 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b55e40 │ │ │ │ + bl b55e38 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 27d088 │ │ │ │ ldr r2, [pc, #96] @ 37dd5c │ │ │ │ ldr r3, [pc, #88] @ 37dd58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -263319,16 +263319,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 37dd64 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37dccc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r0, ror r1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ mrseq fp, (UNDEF: 24) │ │ │ │ - addseq r1, r1, r0, lsl #12 │ │ │ │ - @ instruction: 0x009115f4 │ │ │ │ + @ instruction: 0x009115f0 │ │ │ │ + addseq r1, r1, r4, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 37de38 │ │ │ │ mov r4, r1 │ │ │ │ @@ -263337,27 +263337,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37de28 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ bl 27f380 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b55e40 │ │ │ │ + bl b55e38 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 27d088 │ │ │ │ ldr r2, [pc, #84] @ 37de40 │ │ │ │ ldr r3, [pc, #76] @ 37de3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -263376,24 +263376,24 @@ │ │ │ │ ldr r0, [pc, #20] @ 37de44 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37ddbc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r0, ror r0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r8, r0, lsl r0 │ │ │ │ - addseq r1, r1, r0, lsl r5 │ │ │ │ + addseq r1, r1, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b a89b8c │ │ │ │ + b a89b84 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #444] @ 37e040 │ │ │ │ ldr ip, [pc, #444] @ 37e044 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -263415,27 +263415,27 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r8, #0 │ │ │ │ cmp r4, r0 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #16] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b55e40 │ │ │ │ + bl b55e38 │ │ │ │ cmp r0, r8 │ │ │ │ bne 37df58 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ ldr r2, [pc, #308] @ 37e050 │ │ │ │ ldr r3, [pc, #292] @ 37e044 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -263458,69 +263458,69 @@ │ │ │ │ bl 37d60c │ │ │ │ cmp r0, r8 │ │ │ │ beq 37df08 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0] │ │ │ │ cmp r7, r8 │ │ │ │ beq 37e004 │ │ │ │ - bl a95618 │ │ │ │ + bl a95610 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 37dfc4 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl a8960c │ │ │ │ + bl a89604 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37e010 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 27d088 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ b 37df14 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ ldr r3, [pc, #128] @ 37e054 │ │ │ │ ldr ip, [pc, #128] @ 37e058 │ │ │ │ ldr lr, [sp, #16] │ │ │ │ ldr r1, [pc, #124] @ 37e05c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 37e060 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ stmib sp, {r0, r5, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37dfac │ │ │ │ bl 27d088 │ │ │ │ str r7, [r9] │ │ │ │ b 37df08 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ ldr r1, [pc, #68] @ 37e064 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b74408 │ │ │ │ + bl b74400 │ │ │ │ b 37dfac │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r8, ror pc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r8, r8, asr #30 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ smlatteq r8, r0, lr, sl │ │ │ │ - addseq r3, ip, r8, asr #14 │ │ │ │ - umulleq r2, r5, r4, r5 │ │ │ │ - ldrdeq r2, [r5], r0 │ │ │ │ + addseq r3, ip, r8, lsr r7 │ │ │ │ + addeq r2, r5, r4, lsl #11 │ │ │ │ + addeq r2, r5, r0, asr #9 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - addeq r2, r5, r4, lsr r6 │ │ │ │ + addeq r2, r5, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #380] @ 37e200 │ │ │ │ mov r4, r1 │ │ │ │ @@ -263530,24 +263530,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ mov r6, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b55e40 │ │ │ │ + bl b55e38 │ │ │ │ cmp r0, r6 │ │ │ │ beq 37e184 │ │ │ │ bl 27cfd4 <__ctype_b_loc@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r4, r6 │ │ │ │ add sl, sp, #24 │ │ │ │ add r9, sp, #20 │ │ │ │ @@ -263572,15 +263572,15 @@ │ │ │ │ beq 37e1c8 │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ cmpne r3, #45 @ 0x2d │ │ │ │ bne 37e1d0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r9 │ │ │ │ - bl b65484 │ │ │ │ + bl b6547c │ │ │ │ cmp r0, #0 │ │ │ │ blt 37e1f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt 37e1f4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -263608,15 +263608,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 37e148 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9278b8 │ │ │ │ + bl 9278b0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 27d088 │ │ │ │ b 37e184 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ b 37e1d0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, ip, ror #26 │ │ │ │ @@ -263634,15 +263634,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ mov lr, #0 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str lr, [sp, #44] @ 0x2c │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ strh lr, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [pc, #172] @ 37e31c │ │ │ │ @@ -263666,15 +263666,15 @@ │ │ │ │ ldrb ip, [ip] │ │ │ │ stm sp, {r6, ip} │ │ │ │ bl 27eb64 <__snprintf_chk@plt> │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b55e40 │ │ │ │ + bl b55e38 │ │ │ │ ldr r2, [pc, #72] @ 37e320 │ │ │ │ ldr r3, [pc, #60] @ 37e318 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -263686,15 +263686,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabteq r8, ip, fp, sl │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r2, r5, r0, lsl r4 │ │ │ │ + addeq r2, r5, r0, lsl #8 │ │ │ │ tsteq r8, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -263713,29 +263713,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ add r1, r1, #28 │ │ │ │ mov r1, ip │ │ │ │ add r3, r3, #8 │ │ │ │ ldr r8, [r3] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ add r7, sp, #32 │ │ │ │ sub r4, r7, #4 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 27ebf4 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [r2, #-8]! │ │ │ │ - bl b55e40 │ │ │ │ + bl b55e38 │ │ │ │ cmp r0, r5 │ │ │ │ bne 37e41c │ │ │ │ ldr r2, [pc, #388] @ 37e558 │ │ │ │ ldr r3, [pc, #380] @ 37e554 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -263800,15 +263800,15 @@ │ │ │ │ mvn r1, #16 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r7, #-8] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9278b8 │ │ │ │ + bl 9278b0 │ │ │ │ ldr r0, [r7, #-8] │ │ │ │ bl 27d088 │ │ │ │ b 37e3cc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str sl, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -263824,23 +263824,23 @@ │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #40] @ 37e568 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37e500 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r8, r8, sl, sl │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r8, r8, lsr #20 │ │ │ │ - addeq r2, r5, r4, lsl #3 │ │ │ │ - addeq r1, r5, r0, lsl #31 │ │ │ │ - @ instruction: 0x009c31fc │ │ │ │ + addeq r2, r5, r4, ror r1 │ │ │ │ + addeq r1, r5, r0, ror pc │ │ │ │ + addseq r3, ip, ip, ror #3 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 37e63c │ │ │ │ @@ -263850,23 +263850,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b55e40 │ │ │ │ + bl b55e38 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [sp] │ │ │ │ beq 37e5f0 │ │ │ │ mov r1, r7 │ │ │ │ bl 658148 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r6, #4] │ │ │ │ @@ -263905,24 +263905,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ bl 65825c │ │ │ │ bl 27f380 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b55e40 │ │ │ │ + bl b55e38 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 27d088 │ │ │ │ ldr r2, [pc, #72] @ 37e708 │ │ │ │ ldr r3, [pc, #64] @ 37e704 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -263954,15 +263954,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ ldr r3, [pc, #256] @ 37e858 │ │ │ │ add lr, sp, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [sp, #24] │ │ │ │ mov r7, lr │ │ │ │ mov ip, r0 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ @@ -263991,15 +263991,15 @@ │ │ │ │ bl 27eb64 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne 37e82c │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b55e40 │ │ │ │ + bl b55e38 │ │ │ │ ldr r2, [pc, #116] @ 37e860 │ │ │ │ ldr r3, [pc, #100] @ 37e854 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -264021,20 +264021,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #908 @ 0x38c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ smlabteq r8, ip, r6, sl │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x00851fb0 │ │ │ │ - addeq r1, r5, r8, lsr pc │ │ │ │ + addeq r1, r5, r0, lsr #31 │ │ │ │ + addeq r1, r5, r8, lsr #30 │ │ │ │ tsteq r8, r0, lsl r6 │ │ │ │ - @ instruction: 0x009c2ef0 │ │ │ │ - addeq r1, r5, r0, lsl #25 │ │ │ │ - addeq r1, r5, ip, lsr #29 │ │ │ │ + addseq r2, ip, r0, ror #29 │ │ │ │ + addeq r1, r5, r0, ror ip │ │ │ │ + umulleq r1, r5, ip, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 37e9ac │ │ │ │ mov r4, r3 │ │ │ │ @@ -264044,25 +264044,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b56598 │ │ │ │ + bl b56590 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37e8f8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq 37e93c │ │ │ │ str r3, [r7] │ │ │ │ ldr r2, [pc, #180] @ 37e9b4 │ │ │ │ @@ -264079,50 +264079,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r4, [pc, #116] @ 37e9b8 │ │ │ │ - bl 92a044 │ │ │ │ + bl 92a03c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #108] @ 37e9bc │ │ │ │ ldr r1, [pc, #108] @ 37e9c0 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #84] @ 37e9c4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ bne 37e8f4 │ │ │ │ ldr ip, [pc, #64] @ 37e9c8 │ │ │ │ ldr r1, [pc, #64] @ 37e9cc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #60] @ 37e9d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37e8f8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, ip, ror #10 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ strdeq sl, [r8, -ip] │ │ │ │ - addseq r2, ip, r4, ror #27 │ │ │ │ - addeq r6, r3, r8, lsr #4 │ │ │ │ - addeq sl, lr, r4, ror #5 │ │ │ │ - addeq r1, r5, ip, lsr #27 │ │ │ │ + @ instruction: 0x009c2dd4 │ │ │ │ + addeq r6, r3, r8, lsl r2 │ │ │ │ + ldrdeq sl, [lr], r4 │ │ │ │ umulleq r1, r5, ip, sp │ │ │ │ - addeq r1, r5, ip, lsr #22 │ │ │ │ + addeq r1, r5, ip, lsl #27 │ │ │ │ + addeq r1, r5, ip, lsl fp │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #184] @ 37eaa8 │ │ │ │ @@ -264132,30 +264132,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b55ad0 │ │ │ │ + bl b55ac8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37ea60 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl b992fc │ │ │ │ + bl b992f4 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r5] │ │ │ │ ldr r2, [pc, #72] @ 37eab0 │ │ │ │ ldr r3, [pc, #64] @ 37eaac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -264188,28 +264188,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b55e40 │ │ │ │ + bl b55e38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37eb78 │ │ │ │ ldr r2, [pc, #536] @ 37ed54 │ │ │ │ ldr r3, [pc, #528] @ 37ed50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -264226,15 +264226,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r5, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl b65860 │ │ │ │ + bl b65858 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37ec70 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq 37ebe0 │ │ │ │ ldr r3, [pc, #424] @ 37ed58 │ │ │ │ @@ -264243,23 +264243,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #416] @ 37ed64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 27d088 │ │ │ │ b 37eb34 │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl b65860 │ │ │ │ + bl b65858 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37eca0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne 37eba8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -264293,82 +264293,82 @@ │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #244] @ 37ed7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #240] @ 37ed80 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37ebd4 │ │ │ │ ldr r3, [pc, #220] @ 37ed84 │ │ │ │ ldr ip, [pc, #220] @ 37ed88 │ │ │ │ ldr r1, [pc, #220] @ 37ed8c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #776 @ 0x308 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37ebd4 │ │ │ │ add r3, r9, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r2, #10 │ │ │ │ - bl b652b0 │ │ │ │ + bl b652a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37ebd4 │ │ │ │ ldr r3, [pc, #152] @ 37ed90 │ │ │ │ ldr ip, [pc, #152] @ 37ed94 │ │ │ │ ldr r1, [pc, #152] @ 37ed98 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #788 @ 0x314 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37ebd4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 37ed9c │ │ │ │ ldr r1, [pc, #108] @ 37eda0 │ │ │ │ ldr r0, [pc, #108] @ 37eda4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r8, r4, lsr #6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabteq r8, r0, r2, sl │ │ │ │ - addseq r2, ip, r4, ror fp │ │ │ │ - addeq r1, r5, ip, lsr #25 │ │ │ │ - strdeq r1, [r5], ip │ │ │ │ + addseq r2, ip, r4, ror #22 │ │ │ │ + umulleq r1, r5, ip, ip │ │ │ │ + addeq r1, r5, ip, ror #17 │ │ │ │ andeq r0, r0, sl, lsl r3 │ │ │ │ - @ instruction: 0x009c2ad0 │ │ │ │ - addeq r1, r5, r8, ror #22 │ │ │ │ - @ instruction: 0x00851bb8 │ │ │ │ - addeq r1, r5, r4, ror #21 │ │ │ │ - addseq r2, ip, r4, lsr #21 │ │ │ │ - addeq r1, r5, r8, lsr #16 │ │ │ │ + addseq r2, ip, r0, asr #21 │ │ │ │ + addeq r1, r5, r8, asr fp │ │ │ │ + addeq r1, r5, r8, lsr #23 │ │ │ │ + ldrdeq r1, [r5], r4 │ │ │ │ + umullseq r2, ip, r4, sl │ │ │ │ + addeq r1, r5, r8, lsl r8 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addseq r2, ip, r8, ror sl │ │ │ │ - addeq r1, r5, r4, ror #21 │ │ │ │ - addeq r1, r5, r8, lsl #16 │ │ │ │ - addseq r2, ip, r8, lsr #20 │ │ │ │ - addeq r1, r5, r4, lsr fp │ │ │ │ - @ instruction: 0x008517b8 │ │ │ │ - @ instruction: 0x009c29f4 │ │ │ │ - addeq r1, r5, ip, lsl #21 │ │ │ │ - addeq r1, r5, r0, lsr #21 │ │ │ │ + addseq r2, ip, r8, ror #20 │ │ │ │ + ldrdeq r1, [r5], r4 │ │ │ │ + strdeq r1, [r5], r8 │ │ │ │ + addseq r2, ip, r8, lsl sl │ │ │ │ + addeq r1, r5, r4, lsr #22 │ │ │ │ + addeq r1, r5, r8, lsr #15 │ │ │ │ + addseq r2, ip, r4, ror #19 │ │ │ │ + addeq r1, r5, ip, ror sl │ │ │ │ + umulleq r1, r5, r0, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 37f03c │ │ │ │ mov r6, r1 │ │ │ │ @@ -264381,27 +264381,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ add sl, sp, #28 │ │ │ │ mov r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b54208 │ │ │ │ + bl b54200 │ │ │ │ cmp r0, r4 │ │ │ │ beq 37ee90 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 37efa0 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -264415,18 +264415,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #856 @ 0x358 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl b544b8 │ │ │ │ + bl b544b0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 27d088 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 27d088 │ │ │ │ ldr r2, [pc, #424] @ 37f050 │ │ │ │ ldr r3, [pc, #404] @ 37f040 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -264444,15 +264444,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl b55e40 │ │ │ │ + bl b55e38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37ee84 │ │ │ │ ldr r1, [pc, #332] @ 37f054 │ │ │ │ add fp, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -264485,21 +264485,21 @@ │ │ │ │ strls r2, [r8] │ │ │ │ bls 37ee84 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #22 │ │ │ │ - bl 9278b8 │ │ │ │ + bl 9278b0 │ │ │ │ b 37ee84 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl b55774 │ │ │ │ + bl b5576c │ │ │ │ cmp r0, #0 │ │ │ │ beq 37ee84 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ strls r3, [r8] │ │ │ │ bls 37ee84 │ │ │ │ @@ -264515,39 +264515,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #848 @ 0x350 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37ee84 │ │ │ │ ldr r5, [pc, #76] @ 37f06c │ │ │ │ add r5, pc, r5 │ │ │ │ b 37ee54 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 37ef84 │ │ │ │ ldr r5, [pc, #60] @ 37f070 │ │ │ │ add r5, pc, r5 │ │ │ │ b 37efd8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r0, lsr r0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r2, ip, r4, asr #17 │ │ │ │ - addeq r1, r5, r4, ror #20 │ │ │ │ - addeq r1, r5, r4, asr #12 │ │ │ │ + @ instruction: 0x009c28b4 │ │ │ │ + addeq r1, r5, r4, asr sl │ │ │ │ + addeq r1, r5, r4, lsr r6 │ │ │ │ tsteq r8, r4, asr pc │ │ │ │ - addeq r1, r5, r8, lsl #19 │ │ │ │ - addeq r1, r5, r4, ror #18 │ │ │ │ - addeq r1, r5, r8, asr #17 │ │ │ │ - addseq r2, ip, r4, lsr r7 │ │ │ │ - addeq fp, r3, r0, lsl #12 │ │ │ │ - @ instruction: 0x008514b4 │ │ │ │ - addseq r0, r2, ip, lsr #15 │ │ │ │ - umullseq r0, r2, r8, r7 │ │ │ │ + addeq r1, r5, r8, ror r9 │ │ │ │ + addeq r1, r5, r4, asr r9 │ │ │ │ + @ instruction: 0x008518b8 │ │ │ │ + addseq r2, ip, r4, lsr #14 │ │ │ │ + strdeq fp, [r3], r0 │ │ │ │ + addeq r1, r5, r4, lsr #9 │ │ │ │ + umullseq r0, r2, ip, r7 │ │ │ │ + addseq r0, r2, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #476] @ 37f26c │ │ │ │ mov r5, r1 │ │ │ │ @@ -264557,24 +264557,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b55e40 │ │ │ │ + bl b55e38 │ │ │ │ cmp r0, r7 │ │ │ │ bne 37f12c │ │ │ │ ldr r2, [pc, #388] @ 37f274 │ │ │ │ ldr r3, [pc, #380] @ 37f270 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -264605,15 +264605,15 @@ │ │ │ │ beq 37f188 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9278b8 │ │ │ │ + bl 9278b0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 27d088 │ │ │ │ b 37f0e8 │ │ │ │ add r5, r3, #1 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -264686,25 +264686,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b56598 │ │ │ │ + bl b56590 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f318 │ │ │ │ ldr r2, [pc, #176] @ 37f3a8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 37f39c │ │ │ │ @@ -264745,15 +264745,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r7] │ │ │ │ b 37f318 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ bl 27eff0 │ │ │ │ tsteq r8, r4, ror #22 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x009c23fc │ │ │ │ + addseq r2, ip, ip, ror #7 │ │ │ │ ldrdeq r9, [r8, -ip] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 37f4bc │ │ │ │ @@ -264764,15 +264764,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #188] @ 37f4c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #5 │ │ │ │ @@ -264784,15 +264784,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl b56598 │ │ │ │ + bl b56590 │ │ │ │ ldr r2, [pc, #120] @ 37f4c8 │ │ │ │ ldr r3, [pc, #108] @ 37f4c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -264816,15 +264816,15 @@ │ │ │ │ b 37f428 │ │ │ │ mov ip, #4 │ │ │ │ b 37f428 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ bl 27eff0 │ │ │ │ tsteq r8, ip, lsr #20 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x009c22f6 │ │ │ │ + addseq r2, ip, r6, ror #5 │ │ │ │ smlatbeq r8, ip, r9, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #280] @ 37f600 │ │ │ │ @@ -264835,25 +264835,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b56598 │ │ │ │ + bl b56590 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f56c │ │ │ │ ldr r2, [pc, #188] @ 37f608 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ bhi 37f5fc │ │ │ │ @@ -264897,15 +264897,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r7] │ │ │ │ b 37f56c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ bl 27eff0 │ │ │ │ tsteq r8, r0, lsl r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x009c21b4 │ │ │ │ + addseq r2, ip, r4, lsr #3 │ │ │ │ smlabbeq r8, r8, r8, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ 37f724 │ │ │ │ @@ -264916,15 +264916,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #196] @ 37f72c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #31 │ │ │ │ @@ -264936,15 +264936,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl b56598 │ │ │ │ + bl b56590 │ │ │ │ ldr r2, [pc, #128] @ 37f730 │ │ │ │ ldr r3, [pc, #116] @ 37f728 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -264970,15 +264970,15 @@ │ │ │ │ b 37f688 │ │ │ │ mov ip, #1 │ │ │ │ b 37f688 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ bl 27eff0 │ │ │ │ smlabteq r8, ip, r7, r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r2, ip, r3, lsr #1 │ │ │ │ + umullseq r2, ip, r3, r0 │ │ │ │ tsteq r8, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #256] @ 37f850 │ │ │ │ @@ -264989,35 +264989,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b55e40 │ │ │ │ + bl b55e38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f7dc │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r1, [pc, #168] @ 37f858 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27ea50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f820 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7b768 │ │ │ │ + bl b7b760 │ │ │ │ cmp r0, #0 │ │ │ │ blt 37f82c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 27d088 │ │ │ │ ldr r2, [pc, #120] @ 37f85c │ │ │ │ ldr r3, [pc, #108] @ 37f854 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -265032,28 +265032,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl b7b47c │ │ │ │ + bl b7b474 │ │ │ │ b 37f7d4 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9278b8 │ │ │ │ + bl 9278b0 │ │ │ │ b 37f7d4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r8, r4, r6, r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r1, r5, ip, asr #2 │ │ │ │ + addeq r1, r5, ip, lsr r1 │ │ │ │ tsteq r8, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #172] @ 37f928 │ │ │ │ @@ -265063,30 +265063,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ add r6, sp, #4 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27ebf4 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7b5dc │ │ │ │ + bl b7b5d4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b55e40 │ │ │ │ + bl b55e38 │ │ │ │ ldr r2, [pc, #72] @ 37f930 │ │ │ │ ldr r3, [pc, #64] @ 37f92c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -265102,25 +265102,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r8, ror r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r8, r4, lsl r5 │ │ │ │ ldr r1, [pc, #4] @ 37f940 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 933258 │ │ │ │ - addeq r0, r5, r4, asr #31 │ │ │ │ + b 933250 │ │ │ │ + @ instruction: 0x00850fb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl b2f1e0 │ │ │ │ + bl b2f1d8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -265138,27 +265138,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b31660 │ │ │ │ + bl b31658 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37fa08 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl b2f1e0 │ │ │ │ + bl b2f1d8 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [pc, #72] @ 37fa58 │ │ │ │ ldr r3, [pc, #64] @ 37fa54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -265182,29 +265182,29 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b31660 │ │ │ │ + b b31658 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ ldr ip, [r0] │ │ │ │ cmn ip, #1 │ │ │ │ beq 37fb0c │ │ │ │ ldr r2, [pc, #92] @ 37fb28 │ │ │ │ and r3, ip, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ asr ip, ip, #3 │ │ │ │ @@ -265225,16 +265225,16 @@ │ │ │ │ ldr r2, [pc, #24] @ 37fb2c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 27e8b8 │ │ │ │ - addeq r0, r5, r0, asr #28 │ │ │ │ - strdeq r0, [r5], r0 @ │ │ │ │ + addeq r0, r5, r0, lsr lr │ │ │ │ + addeq r0, r5, r0, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #132] @ 37fbcc │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #128] @ 37fbd0 │ │ │ │ @@ -265243,40 +265243,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37fbac │ │ │ │ - bl 9b1b58 │ │ │ │ + bl 9b1b50 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9f1794 │ │ │ │ + b 9f178c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009c1bd8 │ │ │ │ - addeq r4, r6, r4, lsl #2 │ │ │ │ - addeq r5, r3, r8, lsr r0 │ │ │ │ + addseq r1, ip, r8, asr #23 │ │ │ │ + strdeq r4, [r6], r4 @ │ │ │ │ + addeq r5, r3, r8, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #336] @ 37fd44 │ │ │ │ mov r5, r1 │ │ │ │ @@ -265285,15 +265285,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ - bl 9278a4 │ │ │ │ + bl 92789c │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27ebf4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -265332,15 +265332,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 27eb64 <__snprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl b55e40 │ │ │ │ + bl b55e38 │ │ │ │ ldr r2, [pc, #124] @ 37fd5c │ │ │ │ ldr r3, [pc, #100] @ 37fd48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -265362,22 +265362,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ mrseq r9, R8_fiq │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x009c1ab4 │ │ │ │ - addeq r0, r5, ip, asr #22 │ │ │ │ - umulleq r0, r5, ip, fp │ │ │ │ - umulleq r0, r5, r0, ip │ │ │ │ + addseq r1, ip, r4, lsr #21 │ │ │ │ + addeq r0, r5, ip, lsr fp │ │ │ │ + addeq r0, r5, ip, lsl #23 │ │ │ │ + addeq r0, r5, r0, lsl #25 │ │ │ │ tsteq r8, ip, lsl r1 │ │ │ │ - @ instruction: 0x009c19fc │ │ │ │ - umulleq r0, r5, r4, sl │ │ │ │ - addeq r0, r5, r8, lsr #21 │ │ │ │ + addseq r1, ip, ip, ror #19 │ │ │ │ + addeq r0, r5, r4, lsl #21 │ │ │ │ + umulleq r0, r5, r8, sl │ │ │ │ │ │ │ │ 0037fd6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -265426,15 +265426,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #78 @ 0x4e │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -265444,22 +265444,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 37fe48 │ │ │ │ - addseq r1, ip, r8, lsl #18 │ │ │ │ - addeq r0, r5, ip, asr #22 │ │ │ │ - umulleq r0, r5, r4, r6 │ │ │ │ - @ instruction: 0x009c18b4 │ │ │ │ - ldrdeq r0, [r5], r0 @ │ │ │ │ - addeq r0, r5, r4, asr #12 │ │ │ │ + @ instruction: 0x009c18f8 │ │ │ │ + addeq r0, r5, ip, lsr fp │ │ │ │ + addeq r0, r5, r4, lsl #13 │ │ │ │ + addseq r1, ip, r4, lsr #17 │ │ │ │ + addeq r0, r5, r0, asr #21 │ │ │ │ + addeq r0, r5, r4, lsr r6 │ │ │ │ │ │ │ │ 0037feac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -265503,15 +265503,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 37ffcc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 932bb4 │ │ │ │ + bl 932bac │ │ │ │ ldr r2, [pc, #84] @ 37ffd0 │ │ │ │ ldr r3, [pc, #64] @ 37ffc0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -265524,15 +265524,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r0, lsr pc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r0, r5, ip, asr #14 │ │ │ │ + addeq r0, r5, ip, lsr r7 │ │ │ │ smlatbeq r8, r4, lr, r8 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ smlabbeq r8, r0, lr, r8 │ │ │ │ │ │ │ │ 0037ffd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -265541,80 +265541,80 @@ │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ beq 38002c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ec1f8 │ │ │ │ + bl 9ec1f0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 380038 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 932bb4 │ │ │ │ + b 932bac │ │ │ │ ldr r2, [pc, #40] @ 38005c │ │ │ │ add r2, pc, r2 │ │ │ │ b 380014 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ec554 │ │ │ │ + bl 9ec54c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 380014 │ │ │ │ - bl 9c1e80 │ │ │ │ + bl 9c1e78 │ │ │ │ mov r2, r0 │ │ │ │ b 380014 │ │ │ │ - addseq pc, r0, ip, lsl #6 │ │ │ │ + @ instruction: 0x0090f2fc │ │ │ │ │ │ │ │ 00380060 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #124] @ 3800f4 │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 3800c4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ec1f8 │ │ │ │ + bl 9ec1f0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3800d0 │ │ │ │ ldr r3, [pc, #76] @ 3800f8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 932bb4 │ │ │ │ + b 932bac │ │ │ │ ldr r2, [pc, #48] @ 3800fc │ │ │ │ add r2, pc, r2 │ │ │ │ b 3800a4 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ec554 │ │ │ │ + bl 9ec54c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3800a4 │ │ │ │ - bl 9c1e80 │ │ │ │ + bl 9c1e78 │ │ │ │ mov r2, r0 │ │ │ │ b 3800a4 │ │ │ │ smlabbeq r8, r0, sp, r8 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - addseq pc, r0, r4, ror r2 @ │ │ │ │ + addseq pc, r0, r4, ror #4 │ │ │ │ │ │ │ │ 00380100 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 380178 │ │ │ │ @@ -265626,33 +265626,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 380154 │ │ │ │ ldr r3, [pc, #68] @ 38017c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 932bb4 │ │ │ │ + b 932bac │ │ │ │ ldr r2, [pc, #48] @ 380180 │ │ │ │ add r2, pc, r2 │ │ │ │ b 380130 │ │ │ │ ldr r3, [pc, #40] @ 380184 │ │ │ │ ldr r1, [pc, #40] @ 380188 │ │ │ │ ldr r0, [pc, #40] @ 38018c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 380190 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ smlatteq r8, r0, ip, r8 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x0090f1f0 │ │ │ │ - addseq r1, ip, r8, asr #11 │ │ │ │ - addeq r0, r5, r4, asr r3 │ │ │ │ - addeq r0, r5, ip, lsr r8 │ │ │ │ + addseq pc, r0, r0, ror #3 │ │ │ │ + @ instruction: 0x009c15b8 │ │ │ │ + addeq r0, r5, r4, asr #6 │ │ │ │ + addeq r0, r5, ip, lsr #16 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ │ │ │ │ 00380194 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265665,22 +265665,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 3801e8 │ │ │ │ ldr r3, [pc, #36] @ 3801f0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 932bb4 │ │ │ │ + b 932bac │ │ │ │ ldr r2, [pc, #16] @ 3801f4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3801c4 │ │ │ │ bl 27fbe8 │ │ │ │ tsteq r8, ip, asr #24 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - addseq pc, r0, ip, asr r1 @ │ │ │ │ + addseq pc, r0, ip, asr #2 │ │ │ │ │ │ │ │ 003801f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -265700,15 +265700,15 @@ │ │ │ │ beq 3802e8 │ │ │ │ ldr r3, [pc, #168] @ 3802f4 │ │ │ │ ldr r1, [pc, #168] @ 3802f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 932bb4 │ │ │ │ + bl 932bac │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 380294 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -265718,94 +265718,94 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [pc, #96] @ 3802fc │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 931f04 │ │ │ │ + bl 931efc │ │ │ │ cmp r0, #0 │ │ │ │ beq 38026c │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27fbe8 │ │ │ │ - strdeq fp, [r7], r8 │ │ │ │ + addeq fp, r7, r8, ror #11 │ │ │ │ smlabteq r8, ip, fp, r8 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - addeq r0, r5, r0, ror r7 │ │ │ │ - addeq ip, pc, ip, ror #2 │ │ │ │ + addeq r0, r5, r0, ror #14 │ │ │ │ + addeq ip, pc, ip, asr r1 @ │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 380310 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq ip, r6, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 380384 │ │ │ │ ldr r2, [pc, #88] @ 380388 │ │ │ │ ldr r1, [pc, #88] @ 38038c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #60] @ 380390 │ │ │ │ ldr r3, [pc, #60] @ 380394 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r1, ip, r4, lsr #10 │ │ │ │ - addeq r4, r3, r8, ror r8 │ │ │ │ - umulleq r4, r3, r0, r8 │ │ │ │ + addseq r1, ip, r4, lsl r5 │ │ │ │ + addeq r4, r3, r8, ror #16 │ │ │ │ + addeq r4, r3, r0, lsl #17 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 38044c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ ldr ip, [pc, #136] @ 380450 │ │ │ │ ldr r2, [pc, #136] @ 380454 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3803fc │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ beq 38041c │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -265824,17 +265824,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r0, r5, r0, lsr #23 │ │ │ │ - umullseq r1, ip, r0, r4 │ │ │ │ umulleq r0, r5, r0, fp │ │ │ │ + addseq r1, ip, r0, lsl #9 │ │ │ │ + addeq r0, r5, r0, lsl #23 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3804b8 │ │ │ │ ldr r2, [pc, #68] @ 3804bc │ │ │ │ @@ -265842,26 +265842,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r0, r0, #20 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r1, ip, r0, ror #7 │ │ │ │ - ldrdeq r0, [r5], ip │ │ │ │ - addeq r0, r5, r8, asr #21 │ │ │ │ + @ instruction: 0x009c13d0 │ │ │ │ + addeq r0, r5, ip, asr #21 │ │ │ │ + @ instruction: 0x00850ab8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 38054c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 380550 │ │ │ │ @@ -265869,15 +265869,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r4, #1 │ │ │ │ beq 380520 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -265888,133 +265888,133 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r1, ip, r4, ror r3 │ │ │ │ - addeq r0, r5, r0, ror sl │ │ │ │ - addeq r0, r5, ip, asr sl │ │ │ │ + addseq r1, ip, r4, ror #6 │ │ │ │ + addeq r0, r5, r0, ror #20 │ │ │ │ + addeq r0, r5, ip, asr #20 │ │ │ │ │ │ │ │ 00380558 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 38061c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 931b54 │ │ │ │ + bl 931b4c │ │ │ │ ldr r8, [pc, #148] @ 380620 │ │ │ │ ldr r2, [pc, #148] @ 380624 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #124] @ 380628 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 3805dc │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92ac24 │ │ │ │ + b 92ac1c │ │ │ │ ldr r6, [pc, #72] @ 38062c │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931b54 │ │ │ │ + bl 931b4c │ │ │ │ ldr r2, [pc, #56] @ 380630 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92ac24 │ │ │ │ - addeq r0, r5, r0, ror #19 │ │ │ │ - addseq r1, ip, ip, asr #5 │ │ │ │ - addeq r0, r5, r4, asr #19 │ │ │ │ + b 92ac1c │ │ │ │ + ldrdeq r0, [r5], r0 @ │ │ │ │ + @ instruction: 0x009c12bc │ │ │ │ + @ instruction: 0x008509b4 │ │ │ │ tsteq r7, r8, lsr r6 │ │ │ │ - addeq r0, r5, ip, lsl #19 │ │ │ │ - umulleq r0, r5, r0, r9 │ │ │ │ + addeq r0, r5, ip, ror r9 │ │ │ │ + addeq r0, r5, r0, lsl #19 │ │ │ │ │ │ │ │ 00380634 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #180] @ 380700 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 931b54 │ │ │ │ + bl 931b4c │ │ │ │ ldr r8, [pc, #156] @ 380704 │ │ │ │ ldr r2, [pc, #156] @ 380708 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #132] @ 38070c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 3806c0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92ac24 │ │ │ │ + b 92ac1c │ │ │ │ ldr r6, [pc, #72] @ 380710 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931b54 │ │ │ │ + bl 931b4c │ │ │ │ ldr r2, [pc, #56] @ 380714 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92ac24 │ │ │ │ - addeq r0, r5, r4, lsl #18 │ │ │ │ - @ instruction: 0x009c11f0 │ │ │ │ - strdeq r0, [r5], r0 @ │ │ │ │ + b 92ac1c │ │ │ │ + strdeq r0, [r5], r4 │ │ │ │ + addseq r1, ip, r0, ror #3 │ │ │ │ + addeq r0, r5, r0, ror #17 │ │ │ │ tsteq r7, ip, asr r5 │ │ │ │ - addeq r0, r5, r8, lsr #17 │ │ │ │ - addeq r0, r5, ip, lsr #17 │ │ │ │ + umulleq r0, r5, r8, r8 │ │ │ │ + umulleq r0, r5, ip, r8 │ │ │ │ │ │ │ │ 00380718 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #420] @ 3808d4 │ │ │ │ @@ -266030,24 +266030,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ beq 380890 │ │ │ │ ldr r7, [pc, #372] @ 3808e0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #360] @ 3808e4 │ │ │ │ ldr r1, [pc, #360] @ 3808e8 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #21 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #336] @ 3808ec │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -266059,28 +266059,28 @@ │ │ │ │ beq 380818 │ │ │ │ ldr r5, [pc, #288] @ 3808f0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ beq 38085c │ │ │ │ mov r1, r4 │ │ │ │ - bl 92ac8c │ │ │ │ + bl 92ac84 │ │ │ │ ldr r2, [pc, #264] @ 3808f4 │ │ │ │ ldr r3, [pc, #236] @ 3808dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3808d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9312ec │ │ │ │ + b 9312e4 │ │ │ │ ldr r2, [pc, #216] @ 3808f8 │ │ │ │ ldr r3, [pc, #184] @ 3808dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -266094,55 +266094,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #152] @ 3808fc │ │ │ │ add r7, r7, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931b54 │ │ │ │ + bl 931b4c │ │ │ │ ldr r2, [pc, #136] @ 380900 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ str r0, [r5] │ │ │ │ b 3807dc │ │ │ │ ldr r4, [pc, #108] @ 380904 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 931b54 │ │ │ │ + bl 931b4c │ │ │ │ ldr r3, [pc, #96] @ 380908 │ │ │ │ ldr r2, [pc, #96] @ 38090c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r7] │ │ │ │ b 380764 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, ip, lsr #9 │ │ │ │ smlabteq r8, r4, r6, r8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r1, ip, r8, ror #1 │ │ │ │ - addeq r4, r3, r0, lsr r4 │ │ │ │ - addeq r4, r3, r8, asr #8 │ │ │ │ + ldrsbeq r1, [ip], r8 │ │ │ │ + addeq r4, r3, r0, lsr #8 │ │ │ │ + addeq r4, r3, r8, lsr r4 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ tsteq r7, r4, lsl r4 │ │ │ │ tsteq r8, r0, lsl r6 │ │ │ │ ldrdeq r8, [r8, -ip] │ │ │ │ - addeq r0, r5, ip, lsl #14 │ │ │ │ - addeq r0, r5, r0, lsl r7 │ │ │ │ - ldrdeq r0, [r5], ip │ │ │ │ - @ instruction: 0x009c0fb0 │ │ │ │ - ldrdeq r0, [r5], r0 @ │ │ │ │ + strdeq r0, [r5], ip │ │ │ │ + addeq r0, r5, r0, lsl #14 │ │ │ │ + addeq r0, r5, ip, asr #13 │ │ │ │ + addseq r0, ip, r0, lsr #31 │ │ │ │ + addeq r0, r5, r0, asr #13 │ │ │ │ │ │ │ │ 00380910 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 380994 │ │ │ │ @@ -266151,37 +266151,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38094c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92ac24 │ │ │ │ + b 92ac1c │ │ │ │ ldr r6, [pc, #68] @ 380998 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931b54 │ │ │ │ + bl 931b4c │ │ │ │ ldr ip, [pc, #56] @ 38099c │ │ │ │ ldr r2, [pc, #56] @ 3809a0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92ac24 │ │ │ │ + b 92ac1c │ │ │ │ @ instruction: 0x011752b8 │ │ │ │ - addeq r0, r5, r0, lsr #12 │ │ │ │ - @ instruction: 0x009c0ef4 │ │ │ │ - addeq r0, r5, r8, lsl r6 │ │ │ │ + addeq r0, r5, r0, lsl r6 │ │ │ │ + addseq r0, ip, r4, ror #29 │ │ │ │ + addeq r0, r5, r8, lsl #12 │ │ │ │ │ │ │ │ 003809a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 380a28 │ │ │ │ @@ -266190,37 +266190,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3809e0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92ac8c │ │ │ │ + b 92ac84 │ │ │ │ ldr r6, [pc, #68] @ 380a2c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931b54 │ │ │ │ + bl 931b4c │ │ │ │ ldr ip, [pc, #56] @ 380a30 │ │ │ │ ldr r2, [pc, #56] @ 380a34 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92ac8c │ │ │ │ + b 92ac84 │ │ │ │ tsteq r7, r4, lsr #4 │ │ │ │ - addeq r0, r5, ip, lsl #11 │ │ │ │ - addseq r0, ip, r0, ror #28 │ │ │ │ - addeq r0, r5, r4, lsl #11 │ │ │ │ + addeq r0, r5, ip, ror r5 │ │ │ │ + addseq r0, ip, r0, asr lr │ │ │ │ + addeq r0, r5, r4, ror r5 │ │ │ │ │ │ │ │ 00380a38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 380abc │ │ │ │ @@ -266229,52 +266229,52 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 380a74 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92be7c │ │ │ │ + b 92be74 │ │ │ │ ldr r6, [pc, #68] @ 380ac0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931b54 │ │ │ │ + bl 931b4c │ │ │ │ ldr ip, [pc, #56] @ 380ac4 │ │ │ │ ldr r2, [pc, #56] @ 380ac8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92be7c │ │ │ │ + b 92be74 │ │ │ │ @ instruction: 0x01175190 │ │ │ │ - strdeq r0, [r5], r8 │ │ │ │ - addseq r0, ip, ip, asr #27 │ │ │ │ - strdeq r0, [r5], r0 @ │ │ │ │ + addeq r0, r5, r8, ror #9 │ │ │ │ + @ instruction: 0x009c0dbc │ │ │ │ + addeq r0, r5, r0, ror #9 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 380b48 │ │ │ │ ldr r2, [pc, #96] @ 380b4c │ │ │ │ ldr r1, [pc, #96] @ 380b50 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #68] @ 380b54 │ │ │ │ ldr r3, [pc, #68] @ 380b58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ @@ -266283,58 +266283,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009c0dbc │ │ │ │ - addeq r4, r3, r0, lsr #1 │ │ │ │ - addeq r3, r6, ip, ror #2 │ │ │ │ + addseq r0, ip, ip, lsr #27 │ │ │ │ + umulleq r4, r3, r0, r0 │ │ │ │ + addeq r3, r6, ip, asr r1 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - umulleq r0, r5, r8, r4 │ │ │ │ + addeq r0, r5, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 380bd0 │ │ │ │ ldr r2, [pc, #92] @ 380bd4 │ │ │ │ ldr r1, [pc, #92] @ 380bd8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #80] @ 380bdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #64] @ 380be0 │ │ │ │ ldr r3, [pc, #64] @ 380be4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r0, ip, r4, lsr sp │ │ │ │ - addeq r4, r3, ip │ │ │ │ - addeq fp, r8, ip, lsl #6 │ │ │ │ + addseq r0, ip, r4, lsr #26 │ │ │ │ + strdeq r3, [r3], ip │ │ │ │ + strdeq fp, [r8], ip │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 380bf8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ffa0 │ │ │ │ + b 92ff98 │ │ │ │ umlaleq fp, r6, ip, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #292] @ 380d38 │ │ │ │ ldr r6, [pc, #292] @ 380d3c │ │ │ │ @@ -266345,23 +266345,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 380c80 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 380cac │ │ │ │ @@ -266407,29 +266407,29 @@ │ │ │ │ ldrd r2, [r7, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 380d4c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27cde8 │ │ │ │ - umullseq r0, ip, r4, ip │ │ │ │ - addeq r1, r4, r4, lsl #18 │ │ │ │ - addeq r1, r4, r8, lsl r9 │ │ │ │ - addeq ip, r4, ip, lsl r0 │ │ │ │ - @ instruction: 0x008502bc │ │ │ │ - addeq r0, r5, ip, lsl #5 │ │ │ │ + addseq r0, ip, r4, lsl #25 │ │ │ │ + strdeq r1, [r4], r4 │ │ │ │ + addeq r1, r4, r8, lsl #18 │ │ │ │ + addeq ip, r4, ip │ │ │ │ + addeq r0, r5, ip, lsr #5 │ │ │ │ + addeq r0, r5, ip, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #76] @ 380db8 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 380da0 │ │ │ │ ldm r4, {r1, r3} │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -266438,44 +266438,44 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ 380dbc │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 930f5c │ │ │ │ - ldrdeq r1, [r4], r4 │ │ │ │ + b 930f54 │ │ │ │ + addeq r1, r4, r4, asr #15 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 380e20 │ │ │ │ ldr r2, [pc, #72] @ 380e24 │ │ │ │ ldr r1, [pc, #72] @ 380e28 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r0, ip, ip, asr #21 │ │ │ │ - @ instruction: 0x00833db0 │ │ │ │ - addeq r2, r6, ip, ror lr │ │ │ │ + @ instruction: 0x009c0abc │ │ │ │ + addeq r3, r3, r0, lsr #27 │ │ │ │ + addeq r2, r6, ip, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #184] @ 380efc │ │ │ │ mov r7, r0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -266485,54 +266485,54 @@ │ │ │ │ ldr r2, [pc, #168] @ 380f04 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble 380edc │ │ │ │ ldr r3, [pc, #128] @ 380f08 │ │ │ │ ldr r9, [pc, #128] @ 380f0c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ - bl 8dd7a0 │ │ │ │ + bl 8dd798 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r5, r5, #1 │ │ │ │ add r4, r4, #16 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd sl, [r4, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ strd sl, [sp] │ │ │ │ - bl a99eec │ │ │ │ + bl a99ee4 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 380ea0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq r0, ip, r8, ror #20 │ │ │ │ - ldrdeq r1, [r4], r8 │ │ │ │ - addeq r1, r4, r4, asr #13 │ │ │ │ - @ instruction: 0x0090e4b4 │ │ │ │ - addeq r0, r5, r4, lsr r1 │ │ │ │ + addseq r0, ip, r8, asr sl │ │ │ │ + addeq r1, r4, r8, asr #13 │ │ │ │ + @ instruction: 0x008416b4 │ │ │ │ + addseq lr, r0, r4, lsr #9 │ │ │ │ + addeq r0, r5, r4, lsr #2 │ │ │ │ │ │ │ │ 00380f10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ 381018 │ │ │ │ @@ -266543,30 +266543,30 @@ │ │ │ │ ldr r2, [ip, r2] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ stmib sp, {r1, r3} │ │ │ │ - bl 92a0a4 │ │ │ │ + bl 92a09c │ │ │ │ ldr r1, [pc, #200] @ 381024 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 380fe4 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #172] @ 381028 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 92a0a4 │ │ │ │ + bl 92a09c │ │ │ │ ldr r1, [pc, #164] @ 38102c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 380ffc │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #136] @ 381030 │ │ │ │ ldr r3, [pc, #112] @ 38101c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -266584,29 +266584,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #72] @ 381034 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930f5c │ │ │ │ + bl 930f54 │ │ │ │ b 380f74 │ │ │ │ ldr r1, [pc, #52] @ 381038 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930f5c │ │ │ │ + bl 930f54 │ │ │ │ b 380fa0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r7, [r8, -r0] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r7, r4, r4, lsl #7 │ │ │ │ - addeq r1, r4, r8, ror #11 │ │ │ │ - addeq r0, r5, r0, ror r0 │ │ │ │ - @ instruction: 0x008415bc │ │ │ │ + addeq r7, r4, r4, ror r3 │ │ │ │ + ldrdeq r1, [r4], r8 │ │ │ │ + addeq r0, r5, r0, rrx │ │ │ │ + addeq r1, r4, ip, lsr #11 │ │ │ │ tsteq r8, r4, asr lr │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ │ │ │ │ 0038103c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -266618,27 +266618,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3810a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cde8 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 931f04 │ │ │ │ + bl 931efc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d088 │ │ │ │ subs r0, r5, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq pc, r4, ip, pc @ │ │ │ │ - addeq ip, r4, r8, asr r1 │ │ │ │ + addeq pc, r4, ip, lsl #31 │ │ │ │ + addeq ip, r4, r8, asr #2 │ │ │ │ │ │ │ │ 003810a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 38111c │ │ │ │ @@ -266648,32 +266648,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #56] @ 381128 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36cb80 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r0, ip, r4, ror #15 │ │ │ │ - @ instruction: 0x00833ab8 │ │ │ │ - addeq r2, r6, r4, lsl #23 │ │ │ │ - addeq pc, r4, r8, lsl #30 │ │ │ │ + @ instruction: 0x009c07d4 │ │ │ │ + addeq r3, r3, r8, lsr #21 │ │ │ │ + addeq r2, r6, r4, ror fp │ │ │ │ + strdeq pc, [r4], r8 │ │ │ │ │ │ │ │ 0038112c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 381184 │ │ │ │ @@ -266683,56 +266683,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #28] @ 381190 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36cb80 │ │ │ │ - addseq r0, ip, r0, ror #14 │ │ │ │ - addeq r3, r3, ip, lsr sl │ │ │ │ - addeq r2, r6, r8, lsl #22 │ │ │ │ - addeq pc, r4, r4, lsl #29 │ │ │ │ + addseq r0, ip, r0, asr r7 │ │ │ │ + addeq r3, r3, ip, lsr #20 │ │ │ │ + strdeq r2, [r6], r8 │ │ │ │ + addeq pc, r4, r4, ror lr @ │ │ │ │ │ │ │ │ 00381194 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 38125c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r2, [pc, #152] @ 381260 │ │ │ │ ldr r1, [pc, #152] @ 381264 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #128] @ 381268 │ │ │ │ ldr r1, [pc, #128] @ 38126c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #96] @ 381270 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36cac0 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -266746,20 +266746,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x009c06f4 │ │ │ │ - addeq r1, r4, ip, asr r3 │ │ │ │ - addeq r1, r4, r0, ror r3 │ │ │ │ - addeq r3, r3, r8, lsr #19 │ │ │ │ - addeq r2, r6, r4, ror sl │ │ │ │ - addeq pc, r4, r4, ror #27 │ │ │ │ + addseq r0, ip, r4, ror #13 │ │ │ │ + addeq r1, r4, ip, asr #6 │ │ │ │ + addeq r1, r4, r0, ror #6 │ │ │ │ + umulleq r3, r3, r8, r9 @ │ │ │ │ + addeq r2, r6, r4, ror #20 │ │ │ │ + ldrdeq pc, [r4], r4 │ │ │ │ │ │ │ │ 00381274 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -266788,44 +266788,44 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 381328 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 8ef09c │ │ │ │ + bl 8ef094 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 8ef09c │ │ │ │ + bl 8ef094 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 8e3d18 │ │ │ │ + bl 8e3d10 │ │ │ │ b 3812e8 │ │ │ │ ldr r3, [pc, #28] @ 381360 │ │ │ │ ldr r1, [pc, #28] @ 381364 │ │ │ │ ldr r0, [pc, #28] @ 381368 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r0, ip, r4, ror #10 │ │ │ │ + addseq r0, ip, r4, asr r5 │ │ │ │ + addeq pc, r4, r8, lsr #25 │ │ │ │ @ instruction: 0x0084fcb8 │ │ │ │ - addeq pc, r4, r8, asr #25 │ │ │ │ │ │ │ │ 0038136c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -266846,46 +266846,46 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 381410 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 8ef09c │ │ │ │ + bl 8ef094 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3d0c │ │ │ │ + bl 8e3d04 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 8ef09c │ │ │ │ + bl 8ef094 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 8e3d18 │ │ │ │ + bl 8e3d10 │ │ │ │ b 3813c8 │ │ │ │ ldr r3, [pc, #28] @ 381448 │ │ │ │ ldr r1, [pc, #28] @ 38144c │ │ │ │ ldr r0, [pc, #28] @ 381450 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r0, ip, ip, ror r4 │ │ │ │ + addseq r0, ip, ip, ror #8 │ │ │ │ + addeq pc, r4, r0, asr #23 │ │ │ │ ldrdeq pc, [r4], r0 │ │ │ │ - addeq pc, r4, r0, ror #23 │ │ │ │ │ │ │ │ 00381454 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3814b0 │ │ │ │ @@ -266895,26 +266895,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #32] @ 3814bc │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36c8ac │ │ │ │ - addseq r0, ip, r8, lsr r4 │ │ │ │ - addeq r3, r3, r4, lsl r7 │ │ │ │ - addeq r2, r6, r0, ror #15 │ │ │ │ - addeq pc, r4, ip, asr fp @ │ │ │ │ + addseq r0, ip, r8, lsr #8 │ │ │ │ + addeq r3, r3, r4, lsl #14 │ │ │ │ + ldrdeq r2, [r6], r0 │ │ │ │ + addeq pc, r4, ip, asr #22 │ │ │ │ │ │ │ │ 003814c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ 381544 │ │ │ │ @@ -266927,33 +266927,33 @@ │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #32] @ 381550 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 36ccb8 │ │ │ │ - @ instruction: 0x009c03d0 │ │ │ │ - @ instruction: 0x008336b0 │ │ │ │ - addeq r2, r6, ip, ror r7 │ │ │ │ - addeq pc, r4, ip, asr #21 │ │ │ │ + addseq r0, ip, r0, asr #7 │ │ │ │ + addeq r3, r3, r0, lsr #13 │ │ │ │ + addeq r2, r6, ip, ror #14 │ │ │ │ + @ instruction: 0x0084fabc │ │ │ │ │ │ │ │ 00381554 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -266978,17 +266978,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3815d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #176 @ 0xb0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009c02f8 │ │ │ │ - addeq pc, r4, ip, asr #20 │ │ │ │ - addeq pc, r4, r8, ror sl @ │ │ │ │ + addseq r0, ip, r8, ror #5 │ │ │ │ + addeq pc, r4, ip, lsr sl @ │ │ │ │ + addeq pc, r4, r8, ror #20 │ │ │ │ │ │ │ │ 003815d8 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi 3815fc │ │ │ │ add r1, r1, #7 │ │ │ │ ldr r0, [r0, r1, lsl #4] │ │ │ │ mov r1, #0 │ │ │ │ @@ -267005,17 +267005,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 381638 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - umullseq r0, ip, r4, r2 │ │ │ │ - addeq pc, r4, r8, ror #19 │ │ │ │ - addeq pc, r4, r4, lsr sl @ │ │ │ │ + addseq r0, ip, r4, lsl #5 │ │ │ │ + ldrdeq pc, [r4], r8 │ │ │ │ + addeq pc, r4, r4, lsr #20 │ │ │ │ │ │ │ │ 0038163c : │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -267041,17 +267041,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3816c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r0, ip, ip, lsl #4 │ │ │ │ - addeq pc, r4, r0, ror #18 │ │ │ │ - addeq pc, r4, r8, asr #19 │ │ │ │ + @ instruction: 0x009c01fc │ │ │ │ + addeq pc, r4, r0, asr r9 @ │ │ │ │ + @ instruction: 0x0084f9b8 │ │ │ │ │ │ │ │ 003816c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r2, r3} │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -267063,15 +267063,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ - bl 929544 │ │ │ │ + bl 92953c │ │ │ │ ldr r4, [pc, #480] @ 3818f4 │ │ │ │ ldr r2, [pc, #480] @ 3818f8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #476] @ 3818fc │ │ │ │ add r3, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -267079,33 +267079,33 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ ldr sl, [pc, #452] @ 381900 │ │ │ │ ldr r9, [pc, #452] @ 381904 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #436] @ 381908 │ │ │ │ ldr r1, [pc, #436] @ 38190c │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 38187c │ │ │ │ ldr r3, [pc, #396] @ 381910 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 9299d8 │ │ │ │ + bl 9299d0 │ │ │ │ cmn r5, #1 │ │ │ │ cmneq r8, #1 │ │ │ │ bne 381820 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ add r5, sp, #68 @ 0x44 │ │ │ │ @@ -267145,38 +267145,38 @@ │ │ │ │ cmpeq r8, r2 │ │ │ │ beq 3817a0 │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ bne 38186c │ │ │ │ str r8, [r6, #104] @ 0x68 │ │ │ │ str r5, [r6, #108] @ 0x6c │ │ │ │ - bl 8ef09c │ │ │ │ + bl 8ef094 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ b 3817a0 │ │ │ │ - bl 8ef09c │ │ │ │ + bl 8ef094 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ - bl 8e3d18 │ │ │ │ + bl 8e3d10 │ │ │ │ b 381848 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27cd70 │ │ │ │ ldr r2, [pc, #136] @ 381918 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [sl] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #112] @ 38191c │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 926100 │ │ │ │ + bl 9260f8 │ │ │ │ ldr r3, [pc, #104] @ 381920 │ │ │ │ ldr r1, [sl] │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 38177c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 381924 │ │ │ │ @@ -267186,29 +267186,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r8, ip, lsl r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umullseq r0, ip, r8, r1 │ │ │ │ - addeq r0, r4, r8, lsl #28 │ │ │ │ - addeq r0, r4, ip, lsl lr │ │ │ │ + addseq r0, ip, r8, lsl #3 │ │ │ │ + strdeq r0, [r4], r8 │ │ │ │ + addeq r0, r4, ip, lsl #28 │ │ │ │ tsteq r7, r8, lsr #9 │ │ │ │ @ instruction: 0x010876bc │ │ │ │ - addeq r3, r3, r8, lsr r4 │ │ │ │ - addeq r2, r6, ip, lsl #10 │ │ │ │ + addeq r3, r3, r8, lsr #8 │ │ │ │ + strdeq r2, [r6], ip │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ tsteq r8, ip, lsl r6 │ │ │ │ - strdeq pc, [r4], ip │ │ │ │ - addeq pc, r4, r4, lsl #14 │ │ │ │ + addeq pc, r4, ip, ror #15 │ │ │ │ + strdeq pc, [r4], r4 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - @ instruction: 0x009bffd8 │ │ │ │ + addseq pc, fp, r8, asr #31 │ │ │ │ + addeq pc, r4, ip, lsl r7 @ │ │ │ │ addeq pc, r4, ip, lsr #14 │ │ │ │ - addeq pc, r4, ip, lsr r7 @ │ │ │ │ │ │ │ │ 00381930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #164] @ 3819ec │ │ │ │ @@ -267218,53 +267218,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 3819f4 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r5, [pc, #128] @ 3819f8 │ │ │ │ ldr r7, [pc, #128] @ 3819fc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3819a4 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9298b0 │ │ │ │ + b 9298a8 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27cd70 │ │ │ │ ldr r2, [pc, #72] @ 381a00 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 381a04 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 926100 │ │ │ │ + bl 9260f8 │ │ │ │ ldr r3, [pc, #40] @ 381a08 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 381990 │ │ │ │ - addseq pc, fp, r4, ror #30 │ │ │ │ - addeq r3, r3, r4, lsr r2 │ │ │ │ - addeq r2, r6, r8, lsl #6 │ │ │ │ + addseq pc, fp, r4, asr pc @ │ │ │ │ + addeq r3, r3, r4, lsr #4 │ │ │ │ + strdeq r2, [r6], r8 │ │ │ │ tsteq r7, ip, ror #4 │ │ │ │ tsteq r8, ip, ror r4 │ │ │ │ - ldrdeq pc, [r4], r4 │ │ │ │ - ldrdeq pc, [r4], ip │ │ │ │ + addeq pc, r4, r4, asr #13 │ │ │ │ + addeq pc, r4, ip, asr #11 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ │ │ │ │ 00381a0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -267275,53 +267275,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 381ad0 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r5, [pc, #128] @ 381ad4 │ │ │ │ ldr r7, [pc, #128] @ 381ad8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 381a80 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9299d8 │ │ │ │ + b 9299d0 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27cd70 │ │ │ │ ldr r2, [pc, #72] @ 381adc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 381ae0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 926100 │ │ │ │ + bl 9260f8 │ │ │ │ ldr r3, [pc, #40] @ 381ae4 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 381a6c │ │ │ │ - addseq pc, fp, r8, lsl #29 │ │ │ │ - addeq r3, r3, r8, asr r1 │ │ │ │ - addeq r2, r6, ip, lsr #4 │ │ │ │ + addseq pc, fp, r8, ror lr @ │ │ │ │ + addeq r3, r3, r8, asr #2 │ │ │ │ + addeq r2, r6, ip, lsl r2 │ │ │ │ @ instruction: 0x01174190 │ │ │ │ smlatbeq r8, r0, r3, r7 │ │ │ │ - strdeq pc, [r4], r8 │ │ │ │ - addeq pc, r4, r0, lsl #10 │ │ │ │ + addeq pc, r4, r8, ror #11 │ │ │ │ + strdeq pc, [r4], r0 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ │ │ │ │ 00381ae8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -267346,31 +267346,31 @@ │ │ │ │ ldr r2, [pc, #84] @ 381b9c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ - bl 926100 │ │ │ │ + bl 9260f8 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [pc, #52] @ 381ba0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq r7, r4, ror #1 │ │ │ │ strdeq r7, [r8, -r4] │ │ │ │ - addeq pc, r4, r8, asr #10 │ │ │ │ - addeq pc, r4, r0, ror #8 │ │ │ │ + addeq pc, r4, r8, lsr r5 @ │ │ │ │ + addeq pc, r4, r0, asr r4 @ │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ │ │ │ │ 00381ba4 : │ │ │ │ subs ip, r0, #0 │ │ │ │ mov r0, r1 │ │ │ │ beq 381bdc │ │ │ │ mov r3, #0 │ │ │ │ @@ -267421,15 +267421,15 @@ │ │ │ │ strd r2, [r0, #48] @ 0x30 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 381c7c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ adceq fp, r6, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #256] @ 381d98 │ │ │ │ mov r4, r1 │ │ │ │ @@ -267446,24 +267446,24 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #216] @ 381da8 │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl b54b94 │ │ │ │ + bl b54b8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 381d20 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ strge r1, [r8, #96] @ 0x60 │ │ │ │ blt 381d64 │ │ │ │ @@ -267490,25 +267490,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r7, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 381d20 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq pc, fp, r8, lsr #25 │ │ │ │ + umullseq pc, fp, r8, ip @ │ │ │ │ tsteq r8, r4, asr r1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq pc, r4, r8, lsl #8 │ │ │ │ - strdeq pc, [r4], r4 │ │ │ │ + strdeq pc, [r4], r8 │ │ │ │ + addeq pc, r4, r4, ror #7 │ │ │ │ ldrdeq r7, [r8, -r4] │ │ │ │ - addeq pc, r4, r8, lsl #7 │ │ │ │ - addeq pc, r4, r8, ror #6 │ │ │ │ + addeq pc, r4, r8, ror r3 @ │ │ │ │ + addeq pc, r4, r8, asr r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 381e8c │ │ │ │ ldr r2, [pc, #188] @ 381e90 │ │ │ │ ldr r1, [pc, #188] @ 381e94 │ │ │ │ @@ -267516,15 +267516,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r6, [pc, #152] @ 381e98 │ │ │ │ ldr r1, [pc, #152] @ 381e9c │ │ │ │ mov r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -267533,59 +267533,59 @@ │ │ │ │ ldr r0, [pc, #124] @ 381ea0 │ │ │ │ ldr r3, [pc, #124] @ 381ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 931dac │ │ │ │ + bl 931da4 │ │ │ │ ldr ip, [pc, #100] @ 381ea8 │ │ │ │ ldr r3, [pc, #100] @ 381eac │ │ │ │ ldr r1, [pc, #100] @ 381eb0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 931dac │ │ │ │ + bl 931da4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq pc, fp, r0, lsl #23 │ │ │ │ - @ instruction: 0x00832db0 │ │ │ │ - addeq r1, r6, ip, ror lr │ │ │ │ - addeq r2, r5, r4, ror r0 │ │ │ │ - addeq pc, r4, r4, lsl #6 │ │ │ │ + addseq pc, fp, r0, ror fp @ │ │ │ │ + addeq r2, r3, r0, lsr #27 │ │ │ │ + addeq r1, r6, ip, ror #28 │ │ │ │ + addeq r2, r5, r4, rrx │ │ │ │ + strdeq pc, [r4], r4 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - addeq pc, r4, r8, asr #5 │ │ │ │ + @ instruction: 0x0084f2b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 381f2c │ │ │ │ ldr r2, [pc, #96] @ 381f30 │ │ │ │ ldr r1, [pc, #96] @ 381f34 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r4, [pc, #68] @ 381f38 │ │ │ │ ldr r3, [pc, #68] @ 381f3c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r3, #212] @ 0xd4 │ │ │ │ @@ -267594,17 +267594,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq pc, fp, r0, lsl #21 │ │ │ │ - addeq pc, r4, ip, ror #3 │ │ │ │ - addeq pc, r4, r0, lsl #4 │ │ │ │ + addseq pc, fp, r0, ror sl @ │ │ │ │ + ldrdeq pc, [r4], ip │ │ │ │ + strdeq pc, [r4], r0 │ │ │ │ tsteq r8, r8, lsl #30 │ │ │ │ andeq r3, r0, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 382008 │ │ │ │ @@ -267622,24 +267622,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl b54b94 │ │ │ │ + bl b54b8c │ │ │ │ ldr r2, [pc, #80] @ 38201c │ │ │ │ ldr r3, [pc, #64] @ 382010 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -267649,19 +267649,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009bf9fc │ │ │ │ + addseq pc, fp, ip, ror #19 │ │ │ │ @ instruction: 0x01086e94 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq pc, r4, ip, asr r1 @ │ │ │ │ - addeq pc, r4, r0, asr #2 │ │ │ │ + addeq pc, r4, ip, asr #2 │ │ │ │ + addeq pc, r4, r0, lsr r1 @ │ │ │ │ tsteq r8, r0, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 3820e8 │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -267678,24 +267678,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl b54b94 │ │ │ │ + bl b54b8c │ │ │ │ ldr r2, [pc, #80] @ 3820fc │ │ │ │ ldr r3, [pc, #64] @ 3820f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -267705,19 +267705,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq pc, fp, ip, lsl r9 @ │ │ │ │ + addseq pc, fp, ip, lsl #18 │ │ │ │ @ instruction: 0x01086db4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq pc, r4, ip, ror r0 @ │ │ │ │ - addeq pc, r4, r0, rrx │ │ │ │ + addeq pc, r4, ip, rrx │ │ │ │ + addeq pc, r4, r0, asr r0 @ │ │ │ │ tsteq r8, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #188] @ 3821d4 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -267734,24 +267734,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b54b94 │ │ │ │ + bl b54b8c │ │ │ │ ldr r2, [pc, #92] @ 3821e8 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ 3821dc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -267764,82 +267764,82 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq pc, fp, ip, lsr r8 @ │ │ │ │ + addseq pc, fp, ip, lsr #16 │ │ │ │ ldrdeq r6, [r8, -r4] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umulleq lr, r4, ip, pc @ │ │ │ │ - addeq lr, r4, r0, lsl #31 │ │ │ │ + addeq lr, r4, ip, lsl #31 │ │ │ │ + addeq lr, r4, r0, ror pc │ │ │ │ tsteq r8, r4, ror ip │ │ │ │ ldr r0, [pc, #4] @ 3821f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ ldrdeq sl, [r6], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #60] @ 382254 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 38223c │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str r3, [r0, #716] @ 0x2cc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x008e78b8 │ │ │ │ + addeq r7, lr, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 3822d8 │ │ │ │ ldr r2, [pc, #104] @ 3822dc │ │ │ │ ldr r1, [pc, #104] @ 3822e0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #76] @ 3822e4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [pc, #60] @ 3822e8 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq pc, fp, r0, lsl r7 @ │ │ │ │ - addeq r2, r3, r0, lsl r9 │ │ │ │ - ldrdeq r1, [r6], ip │ │ │ │ + addseq pc, fp, r0, lsl #14 │ │ │ │ + addeq r2, r3, r0, lsl #18 │ │ │ │ + addeq r1, r6, ip, asr #19 │ │ │ │ tsteq r4, r8, asr pc │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #268] @ 382410 │ │ │ │ @@ -267857,26 +267857,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #228] @ 382420 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r2, #254 @ 0xfe │ │ │ │ bhi 3823c4 │ │ │ │ ldr r1, [pc, #184] @ 382424 │ │ │ │ add r2, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930f68 │ │ │ │ + bl 930f60 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ble 3823f4 │ │ │ │ ldr r2, [pc, #156] @ 382428 │ │ │ │ ldr r3, [pc, #136] @ 382418 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -267897,66 +267897,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #28 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 382384 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #56] @ 382434 │ │ │ │ ldr r0, [pc, #56] @ 382438 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #48 @ 0x30 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq pc, fp, ip, ror r6 @ │ │ │ │ + addseq pc, fp, ip, ror #12 │ │ │ │ smlatteq r8, r8, sl, r6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq lr, r4, r0, lsl #28 │ │ │ │ - addeq lr, r4, r8, ror #27 │ │ │ │ + strdeq lr, [r4], r0 │ │ │ │ + ldrdeq lr, [r4], r8 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ tsteq r8, r0, ror sl │ │ │ │ - umulleq lr, r4, r4, sp │ │ │ │ - addeq lr, r4, r8, ror sp │ │ │ │ - addeq lr, r4, r0, asr sp │ │ │ │ - addeq lr, r4, r0, lsl #27 │ │ │ │ + addeq lr, r4, r4, lsl #27 │ │ │ │ + addeq lr, r4, r8, ror #26 │ │ │ │ + addeq lr, r4, r0, asr #26 │ │ │ │ + addeq lr, r4, r0, ror sp │ │ │ │ ldr r0, [pc, #8] @ 38244c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ffa0 │ │ │ │ + b 92ff98 │ │ │ │ @ instruction: 0x00a6a8bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3824ac │ │ │ │ ldr r2, [pc, #68] @ 3824b0 │ │ │ │ ldr r1, [pc, #68] @ 3824b4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #40] @ 3824b8 │ │ │ │ ldr r1, [pc, #40] @ 3824bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9281d0 │ │ │ │ - addseq pc, fp, ip, asr r5 @ │ │ │ │ - addeq r2, r3, r0, lsr #14 │ │ │ │ - addeq r1, r6, ip, ror #15 │ │ │ │ + b 9281c8 │ │ │ │ + addseq pc, fp, ip, asr #10 │ │ │ │ + addeq r2, r3, r0, lsl r7 │ │ │ │ + ldrdeq r1, [r6], ip │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ smlabbeq r4, ip, sp, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 382524 │ │ │ │ @@ -267969,24 +267969,24 @@ │ │ │ │ add ip, ip, #16 │ │ │ │ add r0, r0, #1856 @ 0x740 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r5 │ │ │ │ bl 36ca70 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c3f4 │ │ │ │ - addseq pc, fp, r8, ror #9 │ │ │ │ - addeq r1, r6, r4, ror #14 │ │ │ │ - umulleq r2, r3, ip, r6 │ │ │ │ + b 92c3ec │ │ │ │ + @ instruction: 0x009bf4d8 │ │ │ │ + addeq r1, r6, r4, asr r7 │ │ │ │ + addeq r2, r3, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #368] @ 3826b8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -267994,114 +267994,114 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #352] @ 3826bc │ │ │ │ ldr r1, [pc, #352] @ 3826c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #332] @ 3826c4 │ │ │ │ ldr r1, [pc, #332] @ 3826c8 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #8192 @ 0x2000 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #292] @ 3826cc │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, #16 │ │ │ │ add sl, r0, #760 @ 0x2f8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcb84 │ │ │ │ + bl 8dcb7c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 381554 │ │ │ │ ldr r2, [pc, #248] @ 3826d0 │ │ │ │ ldr r1, [pc, #248] @ 3826d4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #928 @ 0x3a0 │ │ │ │ add r2, r4, #936 @ 0x3a8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933ed4 │ │ │ │ + bl 933ecc │ │ │ │ ldr r2, [pc, #220] @ 3826d8 │ │ │ │ add r7, r4, #1856 @ 0x740 │ │ │ │ ldr r1, [pc, #216] @ 3826dc │ │ │ │ add r7, r7, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ 3826e0 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933ed4 │ │ │ │ + bl 933ecc │ │ │ │ ldr r2, [pc, #188] @ 3826e4 │ │ │ │ ldr r1, [pc, #188] @ 3826e8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #164] @ 3826ec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #156] @ 3826f0 │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ ldr r1, [pc, #152] @ 3826f4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r4, #18176 @ 0x4700 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #1664 @ 0x680 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #224 @ 0xe0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 933ed4 │ │ │ │ + bl 933ecc │ │ │ │ ldr r1, [pc, #120] @ 3826f8 │ │ │ │ add r2, r4, #19968 @ 0x4e00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1664 @ 0x680 │ │ │ │ add r2, r2, #96 @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 933ed4 │ │ │ │ + bl 933ecc │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq pc, fp, r4, lsl #9 │ │ │ │ + addseq pc, fp, r4, ror r4 @ │ │ │ │ + @ instruction: 0x0083ffbc │ │ │ │ addeq pc, r3, ip, asr #31 │ │ │ │ - ldrdeq pc, [r3], ip │ │ │ │ - addeq lr, r4, r8, lsr #24 │ │ │ │ - addeq lr, r4, r4, asr #24 │ │ │ │ - addeq lr, r4, r0, lsr ip │ │ │ │ - addeq lr, r4, ip, lsl ip │ │ │ │ - addeq lr, r4, r4, lsl #24 │ │ │ │ - strdeq lr, [r4], ip │ │ │ │ - addeq fp, r5, r8, ror #26 │ │ │ │ + addeq lr, r4, r8, lsl ip │ │ │ │ + addeq lr, r4, r4, lsr ip │ │ │ │ + addeq lr, r4, r0, lsr #24 │ │ │ │ + addeq lr, r4, ip, lsl #24 │ │ │ │ + strdeq lr, [r4], r4 │ │ │ │ + addeq lr, r4, ip, ror #23 │ │ │ │ + addeq fp, r5, r8, asr sp │ │ │ │ muleq r0, r8, r0 │ │ │ │ - addeq r2, r3, r4, ror #10 │ │ │ │ - addeq r1, r6, r0, lsr r6 │ │ │ │ - addseq r2, r5, r0, asr #6 │ │ │ │ - @ instruction: 0x0084ebb0 │ │ │ │ - addeq lr, r4, r4, lsr #23 │ │ │ │ + addeq r2, r3, r4, asr r5 │ │ │ │ + addeq r1, r6, r0, lsr #12 │ │ │ │ + addseq r2, r5, r0, lsr r3 │ │ │ │ + addeq lr, r4, r0, lsr #23 │ │ │ │ umulleq lr, r4, r4, fp │ │ │ │ + addeq lr, r4, r4, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r5, [pc, #1132] @ 382b80 │ │ │ │ ldr ip, [pc, #1132] @ 382b84 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -268113,220 +268113,220 @@ │ │ │ │ mov r3, #19 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #1080] @ 382b8c │ │ │ │ ldr r1, [pc, #1080] @ 382b90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [pc, #1064] @ 382b94 │ │ │ │ ldr r6, [pc, #1064] @ 382b98 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r0, r5, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ add r3, r0, #936 @ 0x3a8 │ │ │ │ mov lr, r3 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, lr │ │ │ │ str lr, [sp, #20] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r8, r4, #1856 @ 0x740 │ │ │ │ add r8, r8, #8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ add sl, r4, #18176 @ 0x4700 │ │ │ │ add sl, sl, #224 @ 0xe0 │ │ │ │ add fp, r4, #19968 @ 0x4e00 │ │ │ │ add fp, fp, #96 @ 0x60 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, sl │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, fp │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #884] @ 382b9c │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r9, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 381930 │ │ │ │ cmp r0, #0 │ │ │ │ bne 382884 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ ldr r1, [pc, #772] @ 382ba0 │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ ldr r1, [pc, #756] @ 382ba4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 381930 │ │ │ │ cmp r0, #0 │ │ │ │ beq 382868 │ │ │ │ mov r3, #19 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 3814c0 │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ ldr r1, [pc, #660] @ 382ba8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #32 │ │ │ │ bl 36c864 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 381930 │ │ │ │ cmp r0, #0 │ │ │ │ beq 382868 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ mov r0, fp │ │ │ │ str r9, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 381930 │ │ │ │ cmp r0, #0 │ │ │ │ beq 382868 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [sp, #12] │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ str r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r8, [sp, #16] │ │ │ │ mov r1, r8 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #19 │ │ │ │ str r9, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #19 │ │ │ │ str r9, [sp] │ │ │ │ add r9, r4, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 3815d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ cmn r3, #1 │ │ │ │ ldrne r7, [sp, #12] │ │ │ │ movne r8, #0 │ │ │ │ beq 382afc │ │ │ │ add r8, r8, #1 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 3815d8 │ │ │ │ lsl r2, r8, #8 │ │ │ │ asr r3, r2, #31 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 382a5c │ │ │ │ cmn r3, #1 │ │ │ │ beq 382afc │ │ │ │ mov r7, #0 │ │ │ │ @@ -268336,36 +268336,36 @@ │ │ │ │ lsl r8, r7, #8 │ │ │ │ add r8, r8, #1536 @ 0x600 │ │ │ │ asr fp, r8, #31 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ bl 3815d8 │ │ │ │ adds r2, r8, #32 │ │ │ │ adc r3, fp, #0 │ │ │ │ add r7, r7, #1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bhi 382a9c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 3815d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ movne r7, #0 │ │ │ │ beq 382868 │ │ │ │ ldr r8, [r4, #928] @ 0x3a0 │ │ │ │ mov r0, r6 │ │ │ │ add r8, r8, r7, lsl #5 │ │ │ │ @@ -268383,58 +268383,58 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 381194 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ cmp r3, r7 │ │ │ │ bhi 382b2c │ │ │ │ b 382868 │ │ │ │ - @ instruction: 0x009bf2b8 │ │ │ │ - addeq pc, r3, r0, lsr #28 │ │ │ │ - addeq pc, r3, r0, lsl #28 │ │ │ │ - addeq lr, r4, r0, asr sl │ │ │ │ - addeq lr, r4, ip, ror #20 │ │ │ │ - addeq r2, r3, r8, lsr #8 │ │ │ │ - strdeq r1, [r6], r4 │ │ │ │ - strdeq lr, [r4], r4 │ │ │ │ - addeq lr, r4, r4, lsl #19 │ │ │ │ - addeq lr, r4, ip, ror r9 │ │ │ │ + addseq pc, fp, r8, lsr #5 │ │ │ │ + addeq pc, r3, r0, lsl lr @ │ │ │ │ + strdeq pc, [r3], r0 │ │ │ │ + addeq lr, r4, r0, asr #20 │ │ │ │ + addeq lr, r4, ip, asr sl │ │ │ │ + addeq r2, r3, r8, lsl r4 │ │ │ │ + addeq r1, r6, r4, ror #9 │ │ │ │ + addeq lr, r4, r4, ror #19 │ │ │ │ + addeq lr, r4, r4, ror r9 │ │ │ │ + addeq lr, r4, ip, ror #18 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ ldr r0, [pc, #8] @ 382bbc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ffa0 │ │ │ │ + b 92ff98 │ │ │ │ adceq sl, r6, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 382c24 │ │ │ │ ldr r2, [pc, #76] @ 382c28 │ │ │ │ ldr r1, [pc, #76] @ 382c2c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #48] @ 382c30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq lr, fp, r8, lsr #28 │ │ │ │ - @ instruction: 0x00831fb0 │ │ │ │ - addeq r1, r6, ip, ror r0 │ │ │ │ + addseq lr, fp, r8, lsl lr │ │ │ │ + addeq r1, r3, r0, lsr #31 │ │ │ │ + addeq r1, r6, ip, rrx │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsl r9, r1, #2 │ │ │ │ add r6, r9, #1024 @ 0x400 │ │ │ │ @@ -268442,15 +268442,15 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r2 │ │ │ │ add r4, r0, r1, lsl #2 │ │ │ │ add r6, r6, r0 │ │ │ │ ldr r0, [r4, #880] @ 0x370 │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #256 @ 0x100 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ cmp r4, r6 │ │ │ │ bne 382c60 │ │ │ │ cmp r7, #31 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -268468,16 +268468,16 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ poplt {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ ldr r0, [r8, r3, lsl #2] │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 92c3f4 │ │ │ │ - addseq lr, fp, ip, ror #26 │ │ │ │ + b 92c3ec │ │ │ │ + addseq lr, fp, ip, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 382e28 │ │ │ │ ldr r8, [pc, #308] @ 382e2c │ │ │ │ ldr r7, [pc, #308] @ 382e30 │ │ │ │ @@ -268487,49 +268487,49 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r4, #144 @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #264] @ 382e34 │ │ │ │ ldr r1, [pc, #264] @ 382e38 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #232] @ 382e3c │ │ │ │ ldr r1, [pc, #232] @ 382e40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #220] @ 382e44 │ │ │ │ add r4, r0, #1904 @ 0x770 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 933ed4 │ │ │ │ + bl 933ecc │ │ │ │ ldr r3, [pc, #196] @ 382e48 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 935ed4 │ │ │ │ + bl 935ecc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #0 │ │ │ │ bl 3815d8 │ │ │ │ ldr r8, [pc, #144] @ 382e4c │ │ │ │ ldr r7, [pc, #144] @ 382e50 │ │ │ │ add r4, r5, #23552 @ 0x5c00 │ │ │ │ add r5, r5, #93184 @ 0x16c00 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -268542,36 +268542,36 @@ │ │ │ │ mov r2, r4 │ │ │ │ add r4, r4, #17408 @ 0x4400 │ │ │ │ ldr r3, [pc, #100] @ 382e54 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ - bl 933ed4 │ │ │ │ + bl 933ecc │ │ │ │ cmp r4, r5 │ │ │ │ bne 382de0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq lr, fp, r0, lsl sp │ │ │ │ - addeq pc, r3, r8, lsr #16 │ │ │ │ - addeq pc, r3, ip, lsr r8 @ │ │ │ │ - addeq lr, r4, r0, lsl r5 │ │ │ │ - addeq lr, r4, r8, lsr #10 │ │ │ │ - addeq lr, r4, r0, ror r4 │ │ │ │ - addeq lr, r4, r4, lsl r5 │ │ │ │ + addseq lr, fp, r0, lsl #26 │ │ │ │ + addeq pc, r3, r8, lsl r8 @ │ │ │ │ + addeq pc, r3, ip, lsr #16 │ │ │ │ + addeq lr, r4, r0, lsl #10 │ │ │ │ + addeq lr, r4, r8, lsl r5 │ │ │ │ + addeq lr, r4, r0, ror #8 │ │ │ │ + addeq lr, r4, r4, lsl #10 │ │ │ │ andeq r5, r0, r0, ror #9 │ │ │ │ - umulleq lr, r4, r8, r4 │ │ │ │ - @ instruction: 0x0084e4b0 │ │ │ │ - @ instruction: 0x0084e4b4 │ │ │ │ + addeq lr, r4, r8, lsl #9 │ │ │ │ + addeq lr, r4, r0, lsr #9 │ │ │ │ + addeq lr, r4, r4, lsr #9 │ │ │ │ andeq r4, r0, r0, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #616] @ 3830d8 │ │ │ │ ldr r9, [pc, #616] @ 3830dc │ │ │ │ @@ -268585,44 +268585,44 @@ │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #560] @ 3830e4 │ │ │ │ ldr r1, [pc, #560] @ 3830e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #528] @ 3830ec │ │ │ │ ldr r1, [pc, #528] @ 3830f0 │ │ │ │ add r4, r4, #184 @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ add r6, r0, #1904 @ 0x770 │ │ │ │ add r6, r6, #8 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r5 │ │ │ │ bl 381930 │ │ │ │ cmp r0, #0 │ │ │ │ bne 382f50 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -268632,15 +268632,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #19 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r6, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3814c0 │ │ │ │ add r7, fp, #748 @ 0x2ec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ @@ -268667,37 +268667,37 @@ │ │ │ │ ldr fp, [sp, #20] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ bl 381930 │ │ │ │ cmp r0, #0 │ │ │ │ beq 382f30 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [pc, #244] @ 383104 │ │ │ │ ldr r1, [pc, #244] @ 383108 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #19 │ │ │ │ str sl, [sp] │ │ │ │ mov fp, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bl 38128c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ @@ -268725,60 +268725,60 @@ │ │ │ │ ldr r1, [pc, #76] @ 383110 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 36c864 │ │ │ │ - umullseq lr, fp, r4, fp │ │ │ │ - addeq pc, r3, r8, lsr #13 │ │ │ │ - @ instruction: 0x0083f6bc │ │ │ │ - addeq lr, r4, ip, lsl #7 │ │ │ │ - addeq lr, r4, r4, lsr #7 │ │ │ │ - @ instruction: 0x00831cb4 │ │ │ │ - addeq r0, r6, r0, lsl #27 │ │ │ │ - addseq lr, fp, r0, ror #20 │ │ │ │ - addeq pc, r3, r4, ror r5 @ │ │ │ │ + addseq lr, fp, r4, lsl #23 │ │ │ │ + umulleq pc, r3, r8, r6 @ │ │ │ │ + addeq pc, r3, ip, lsr #13 │ │ │ │ + addeq lr, r4, ip, ror r3 │ │ │ │ + umulleq lr, r4, r4, r3 │ │ │ │ + addeq r1, r3, r4, lsr #25 │ │ │ │ + addeq r0, r6, r0, ror sp │ │ │ │ + addseq lr, fp, r0, asr sl │ │ │ │ + addeq pc, r3, r4, ror #10 │ │ │ │ andne r0, r4, r0 │ │ │ │ - addeq pc, r3, r8, ror #10 │ │ │ │ - addeq r1, r3, r0, lsl #23 │ │ │ │ - addeq r0, r6, ip, asr #24 │ │ │ │ + addeq pc, r3, r8, asr r5 @ │ │ │ │ + addeq r1, r3, r0, ror fp │ │ │ │ + addeq r0, r6, ip, lsr ip │ │ │ │ andne r0, r8, r0 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ ldr r0, [pc, #8] @ 383124 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ffa0 │ │ │ │ + b 92ff98 │ │ │ │ adceq r9, r6, ip, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 383184 │ │ │ │ ldr r2, [pc, #68] @ 383188 │ │ │ │ ldr r1, [pc, #68] @ 38318c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #40] @ 383190 │ │ │ │ ldr r1, [pc, #40] @ 383194 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9281d0 │ │ │ │ - addseq lr, fp, r0, lsl #19 │ │ │ │ - addeq r1, r3, r8, asr #20 │ │ │ │ - addeq r0, r6, r4, lsl fp │ │ │ │ + b 9281c8 │ │ │ │ + addseq lr, fp, r0, ror r9 │ │ │ │ + addeq r1, r3, r8, lsr sl │ │ │ │ + addeq r0, r6, r4, lsl #22 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ tsteq r4, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 3831f8 │ │ │ │ @@ -268790,24 +268790,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1872 @ 0x750 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r5 │ │ │ │ bl 36ca70 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c3f4 │ │ │ │ - addseq lr, fp, ip, lsl #18 │ │ │ │ - umulleq r0, r6, r0, sl │ │ │ │ - addeq r1, r3, r8, asr #19 │ │ │ │ + b 92c3ec │ │ │ │ + @ instruction: 0x009be8fc │ │ │ │ + addeq r0, r6, r0, lsl #21 │ │ │ │ + @ instruction: 0x008319b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 383370 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -268815,106 +268815,106 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #324] @ 383374 │ │ │ │ ldr r1, [pc, #324] @ 383378 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #292] @ 38337c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ add r7, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dcb84 │ │ │ │ + bl 8dcb7c │ │ │ │ ldr r2, [pc, #264] @ 383380 │ │ │ │ ldr r1, [pc, #264] @ 383384 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r6, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r7 │ │ │ │ bl 381554 │ │ │ │ ldr r2, [pc, #232] @ 383388 │ │ │ │ ldr r1, [pc, #232] @ 38338c │ │ │ │ mov r3, #936 @ 0x3a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r5, r3 │ │ │ │ - bl 933ed4 │ │ │ │ + bl 933ecc │ │ │ │ ldr r0, [pc, #204] @ 383390 │ │ │ │ ldr r1, [pc, #204] @ 383394 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r5, #1872 @ 0x750 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #192] @ 383398 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933ed4 │ │ │ │ + bl 933ecc │ │ │ │ ldr r2, [pc, #180] @ 38339c │ │ │ │ ldr r1, [pc, #180] @ 3833a0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r5, #18176 @ 0x4700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1760 @ 0x6e0 │ │ │ │ add r2, r2, #232 @ 0xe8 │ │ │ │ ldr r6, [pc, #152] @ 3833a4 │ │ │ │ - bl 933ed4 │ │ │ │ + bl 933ecc │ │ │ │ ldr r1, [pc, #148] @ 3833a8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #19968 @ 0x4e00 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #1664 @ 0x680 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #200 @ 0xc8 │ │ │ │ str r6, [sp] │ │ │ │ - bl 933ed4 │ │ │ │ + bl 933ecc │ │ │ │ ldr r1, [pc, #116] @ 3833ac │ │ │ │ add r2, r5, #21760 @ 0x5500 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1664 @ 0x680 │ │ │ │ add r2, r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 933ed4 │ │ │ │ + bl 933ecc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq lr, fp, ip, lsr #17 │ │ │ │ - addeq lr, r4, ip, asr r0 │ │ │ │ - addeq lr, r4, r0, ror r0 │ │ │ │ + umullseq lr, fp, ip, r8 │ │ │ │ + addeq lr, r4, ip, asr #32 │ │ │ │ addeq lr, r4, r0, rrx │ │ │ │ - @ instruction: 0x0083f2b0 │ │ │ │ - @ instruction: 0x0083f2bc │ │ │ │ - addeq lr, r4, r8, lsr #32 │ │ │ │ - addeq sp, r4, r0, asr #30 │ │ │ │ - addeq sp, r4, ip, lsr pc │ │ │ │ - addeq fp, r5, r8, lsr #1 │ │ │ │ + addeq lr, r4, r0, asr r0 │ │ │ │ + addeq pc, r3, r0, lsr #5 │ │ │ │ + addeq pc, r3, ip, lsr #5 │ │ │ │ + addeq lr, r4, r8, lsl r0 │ │ │ │ + addeq sp, r4, r0, lsr pc │ │ │ │ + addeq sp, r4, ip, lsr #30 │ │ │ │ + umulleq fp, r5, r8, r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strdeq sp, [r4], r4 │ │ │ │ + addeq sp, r4, r4, ror #31 │ │ │ │ + addeq sp, r4, ip, asr #31 │ │ │ │ + addeq sp, r4, r8, ror #29 │ │ │ │ ldrdeq sp, [r4], ip │ │ │ │ - strdeq sp, [r4], r8 │ │ │ │ - addeq sp, r4, ip, ror #29 │ │ │ │ - addeq sp, r4, r0, asr #31 │ │ │ │ + @ instruction: 0x0084dfb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1460] @ 38397c │ │ │ │ ldr r7, [pc, #1460] @ 383980 │ │ │ │ ldr r6, [pc, #1460] @ 383984 │ │ │ │ @@ -268925,36 +268925,36 @@ │ │ │ │ add r8, r9, #40 @ 0x28 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #1412] @ 383988 │ │ │ │ ldr r1, [pc, #1412] @ 38398c │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr fp, [pc, #1400] @ 383990 │ │ │ │ add fp, pc, fp │ │ │ │ str r0, [sp, #8] │ │ │ │ add r0, r9, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #928] @ 0x3a0 │ │ │ │ sub r3, r3, #32 │ │ │ │ cmp r3, #224 @ 0xe0 │ │ │ │ bhi 383930 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 28ae74 │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ ldr r1, [pc, #1340] @ 383994 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27ea50 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ bne 3838ec │ │ │ │ ldr r2, [pc, #1320] @ 383998 │ │ │ │ @@ -268965,104 +268965,104 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr ip, [pc, #1276] @ 3839a0 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, sl │ │ │ │ bl 381930 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383910 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #19 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r6, r4, #1872 @ 0x750 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #1168] @ 3839a4 │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ ldr r1, [pc, #1136] @ 3839a8 │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ ldr r1, [pc, #1120] @ 3839ac │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 931f04 │ │ │ │ + bl 931efc │ │ │ │ cmp r0, #0 │ │ │ │ beq 383974 │ │ │ │ ldr r3, [pc, #1080] @ 3839b0 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 932e1c │ │ │ │ + bl 932e14 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #1052] @ 3839b4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #1044] @ 3839b8 │ │ │ │ - bl 9279d4 │ │ │ │ + bl 9279cc │ │ │ │ ldr r9, [pc, #1040] @ 3839bc │ │ │ │ ldr r3, [pc, #1040] @ 3839c0 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, r8, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, sl │ │ │ │ bl 381930 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383910 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #956] @ 3839c4 │ │ │ │ add r8, r8, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 3814c0 │ │ │ │ @@ -269077,147 +269077,147 @@ │ │ │ │ add r5, r5, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr ip, [pc, #876] @ 3839d0 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, sl │ │ │ │ bl 381930 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383910 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r5, r4, #19968 @ 0x4e00 │ │ │ │ add r5, r5, #200 @ 0xc8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, sl │ │ │ │ bl 381930 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383910 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r5, r4, #21760 @ 0x5500 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, sl │ │ │ │ bl 381930 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383910 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #0 │ │ │ │ add r8, r4, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 3815d8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 3815d8 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 3815d8 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ ldr sl, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 3815d8 │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3815d8 │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3815d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 383910 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr r8, [r4, #928] @ 0x3a0 │ │ │ │ mov r0, r7 │ │ │ │ add r8, r8, r6, lsl #5 │ │ │ │ @@ -269250,15 +269250,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 3839d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #56 @ 0x38 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -269267,51 +269267,51 @@ │ │ │ │ ldr r1, [pc, #164] @ 3839e0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #56 @ 0x38 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b 383590 │ │ │ │ - @ instruction: 0x009be6fc │ │ │ │ - addeq pc, r3, r4, asr r1 @ │ │ │ │ - addeq pc, r3, r8, ror #2 │ │ │ │ - addeq sp, r4, r4, lsl #29 │ │ │ │ - umulleq sp, r4, ip, lr │ │ │ │ + addseq lr, fp, ip, ror #13 │ │ │ │ + addeq pc, r3, r4, asr #2 │ │ │ │ + addeq pc, r3, r8, asr r1 @ │ │ │ │ + addeq sp, r4, r4, ror lr │ │ │ │ + addeq sp, r4, ip, lsl #29 │ │ │ │ smlatteq r8, r8, r9, r5 │ │ │ │ - addeq sp, r4, ip, ror #29 │ │ │ │ - addeq r1, r3, ip, lsl r7 │ │ │ │ - addeq r0, r6, r8, ror #15 │ │ │ │ - addeq sp, r4, r8, ror sp │ │ │ │ - addeq sp, r4, ip, ror lr │ │ │ │ - addeq sp, r4, ip, ror #25 │ │ │ │ - addeq sp, r4, r0, ror #25 │ │ │ │ + ldrdeq sp, [r4], ip │ │ │ │ + addeq r1, r3, ip, lsl #14 │ │ │ │ + ldrdeq r0, [r6], r8 │ │ │ │ + addeq sp, r4, r8, ror #26 │ │ │ │ + addeq sp, r4, ip, ror #28 │ │ │ │ + ldrdeq sp, [r4], ip │ │ │ │ + ldrdeq sp, [r4], r0 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - strdeq sp, [r4], ip │ │ │ │ - addseq lr, fp, ip, lsl r5 │ │ │ │ - addeq lr, r3, r4, ror pc │ │ │ │ - umulleq lr, r3, r0, pc @ │ │ │ │ - addeq r0, r6, ip, asr r6 │ │ │ │ + addeq sp, r4, ip, ror #27 │ │ │ │ + addseq lr, fp, ip, lsl #10 │ │ │ │ + addeq lr, r3, r4, ror #30 │ │ │ │ + addeq lr, r3, r0, lsl #31 │ │ │ │ + addeq r0, r6, ip, asr #12 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - addeq r1, r3, r4, asr r5 │ │ │ │ - @ instruction: 0x0084dbb8 │ │ │ │ - addeq sp, r4, r0, ror #20 │ │ │ │ - addeq sp, r4, r4, lsl #20 │ │ │ │ - ldrdeq sp, [r4], r8 │ │ │ │ - addeq sp, r4, r0, asr #19 │ │ │ │ + addeq r1, r3, r4, asr #10 │ │ │ │ + addeq sp, r4, r8, lsr #23 │ │ │ │ + addeq sp, r4, r0, asr sl │ │ │ │ + strdeq sp, [r4], r4 │ │ │ │ + addeq sp, r4, r8, asr #19 │ │ │ │ + @ instruction: 0x0084d9b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ ldr r4, [pc, #212] @ 383ad8 │ │ │ │ @@ -269363,21 +269363,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ ldr r0, [pc, #24] @ 383ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 383a28 │ │ │ │ strdeq r5, [r8, -r8] │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq lr, fp, ip, lsl #1 │ │ │ │ - addeq sp, r4, r4, lsr #18 │ │ │ │ - addeq sp, r4, r0, ror #17 │ │ │ │ + addseq lr, fp, ip, ror r0 │ │ │ │ + addeq sp, r4, r4, lsl r9 │ │ │ │ + ldrdeq sp, [r4], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #508] @ 383d00 │ │ │ │ ldr lr, [pc, #508] @ 383d04 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -269501,55 +269501,55 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 383cfc │ │ │ │ ldr r0, [pc, #52] @ 383d24 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ strdeq r5, [r8, -r8] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrdeq r5, [r8, -r4] │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ smlatbeq r8, r4, r2, r5 │ │ │ │ tsteq r8, r4, lsl r2 │ │ │ │ - umullseq sp, fp, r8, lr │ │ │ │ - addeq sp, r4, ip, lsr #14 │ │ │ │ + addseq sp, fp, r8, lsl #29 │ │ │ │ + addeq sp, r4, ip, lsl r7 │ │ │ │ tsteq r8, r0, lsr r1 │ │ │ │ - addeq sp, r4, r0, asr #13 │ │ │ │ + @ instruction: 0x0084d6b0 │ │ │ │ │ │ │ │ 00383d28 : │ │ │ │ sub r0, r0, #2 │ │ │ │ cmp r0, #30 │ │ │ │ bhi 383d4c │ │ │ │ ldr r3, [pc, #28] @ 383d58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq sp, fp, r8, lsl #28 │ │ │ │ + @ instruction: 0x009bddf8 │ │ │ │ │ │ │ │ 00383d5c : │ │ │ │ cmp r0, #12 │ │ │ │ bhi 383d7c │ │ │ │ ldr r3, [pc, #28] @ 383d88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x009bddd8 │ │ │ │ + addseq sp, fp, r8, asr #27 │ │ │ │ │ │ │ │ 00383d8c : │ │ │ │ mov r3, #1 │ │ │ │ sub r2, r0, #24 │ │ │ │ lsl r2, r3, r2 │ │ │ │ add ip, r0, #8 │ │ │ │ rsb r1, r0, #24 │ │ │ │ @@ -269569,60 +269569,60 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #65536 @ 0x10000 │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dcb84 │ │ │ │ + bl 8dcb7c │ │ │ │ ldr r1, [pc, #164] @ 383e98 │ │ │ │ add r8, r4, #4224 @ 0x1080 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldr r3, [pc, #116] @ 383e9c │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #112] @ 383ea0 │ │ │ │ add r5, r4, #12608 @ 0x3140 │ │ │ │ add r5, r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strdeq sp, [r4], r8 │ │ │ │ - addeq sp, r4, ip, asr #11 │ │ │ │ + addeq sp, r4, r8, ror #11 │ │ │ │ + @ instruction: 0x0084d5bc │ │ │ │ adceq r8, r6, ip, asr pc │ │ │ │ │ │ │ │ 00383ea4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -269824,15 +269824,15 @@ │ │ │ │ cmp r7, #3 │ │ │ │ beq 383fe4 │ │ │ │ b 383f40 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ bl 27eff0 │ │ │ │ tsteq r8, r8, lsr pc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq sp, fp, r0, asr #24 │ │ │ │ + addseq sp, fp, r0, lsr ip │ │ │ │ tsteq r1, #1 │ │ │ │ stceq 0, cr0, [r2, #16] │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ @ instruction: 0x01084db0 │ │ │ │ andseq r0, r1, #1 │ │ │ │ @@ -270060,26 +270060,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ ldrdeq r4, [r8, -r0] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq sp, fp, r7, lsl r8 │ │ │ │ + addseq sp, fp, r7, lsl #16 │ │ │ │ tsteq r8, r0, asr sl │ │ │ │ - addseq sp, fp, r4, lsr #12 │ │ │ │ - @ instruction: 0x0084cebc │ │ │ │ - addeq ip, r4, r8, lsr pc │ │ │ │ - addseq sp, fp, r0, lsl #12 │ │ │ │ - umulleq ip, r4, r4, lr │ │ │ │ - addeq ip, r4, r0, asr #29 │ │ │ │ + addseq sp, fp, r4, lsl r6 │ │ │ │ + addeq ip, r4, ip, lsr #29 │ │ │ │ + addeq ip, r4, r8, lsr #30 │ │ │ │ + @ instruction: 0x009bd5f0 │ │ │ │ + addeq ip, r4, r4, lsl #29 │ │ │ │ + @ instruction: 0x0084ceb0 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ - @ instruction: 0x009bd5dc │ │ │ │ - addeq ip, r4, ip, asr r2 │ │ │ │ - addeq ip, r4, r0, ror r2 │ │ │ │ + addseq sp, fp, ip, asr #11 │ │ │ │ + addeq ip, r4, ip, asr #4 │ │ │ │ + addeq ip, r4, r0, ror #4 │ │ │ │ │ │ │ │ 003845b4 : │ │ │ │ ldr r3, [pc, #316] @ 3846f8 │ │ │ │ sub r2, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 3845d4 │ │ │ │ @@ -270099,15 +270099,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #252] @ 384708 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -270155,18 +270155,18 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addseq sp, fp, r7, ror #10 │ │ │ │ - addseq sp, fp, r0, asr #10 │ │ │ │ - addeq ip, r4, r4, ror lr │ │ │ │ - ldrdeq ip, [r4], r0 │ │ │ │ + addseq sp, fp, r7, asr r5 │ │ │ │ + addseq sp, fp, r0, lsr r5 │ │ │ │ + addeq ip, r4, r4, ror #28 │ │ │ │ + addeq ip, r4, r0, asr #27 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 0038470c : │ │ │ │ ldr r3, [pc, #312] @ 38484c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #10 │ │ │ │ bhi 384728 │ │ │ │ @@ -270186,15 +270186,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #252] @ 38485c │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -270242,18 +270242,18 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addseq sp, fp, r3, lsr #8 │ │ │ │ - addseq sp, fp, ip, ror #7 │ │ │ │ - addeq ip, r4, r4, asr #26 │ │ │ │ - addeq ip, r4, ip, ror ip │ │ │ │ + addseq sp, fp, r3, lsl r4 │ │ │ │ + @ instruction: 0x009bd3dc │ │ │ │ + addeq ip, r4, r4, lsr sp │ │ │ │ + addeq ip, r4, ip, ror #24 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ │ │ │ │ 00384860 : │ │ │ │ sub r3, r0, #2048 @ 0x800 │ │ │ │ orrs r3, r3, r1 │ │ │ │ beq 384940 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -270303,25 +270303,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ ldr r2, [pc, #52] @ 384964 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3848bc │ │ │ │ mov r0, #3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addseq sp, fp, r4, lsr #4 │ │ │ │ - addeq ip, r4, r8, lsr #23 │ │ │ │ - @ instruction: 0x0084cab0 │ │ │ │ + addseq sp, fp, r4, lsl r2 │ │ │ │ + umulleq ip, r4, r8, fp │ │ │ │ + addeq ip, r4, r0, lsr #21 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ add r0, r0, #3024 @ 0xbd0 │ │ │ │ ldrd r0, [r0] │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -270340,28 +270340,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ ldr sl, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ ldr r9, [pc, #768] @ 384cd8 │ │ │ │ add r9, pc, r9 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ beq 384aec │ │ │ │ ldr r3, [pc, #752] @ 384cdc │ │ │ │ ldr r2, [pc, #752] @ 384ce0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r5, #32 │ │ │ │ sbcs r3, r7, #0 │ │ │ │ add r4, r0, #15424 @ 0x3c40 │ │ │ │ add r4, r4, #32 │ │ │ │ bcs 384b40 │ │ │ │ cmp sl, #4 │ │ │ │ beq 384aa8 │ │ │ │ @@ -270410,32 +270410,32 @@ │ │ │ │ ldr r1, [pc, #540] @ 384cec │ │ │ │ ldr r0, [pc, #540] @ 384cf0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 384a58 │ │ │ │ ldr r8, [pc, #512] @ 384cf4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 384a64 │ │ │ │ ldr r3, [pc, #492] @ 384cf8 │ │ │ │ ldr r2, [pc, #492] @ 384cfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #468] @ 384d00 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r5, #32 │ │ │ │ sbcs r3, r7, #0 │ │ │ │ add r4, r0, #15232 @ 0x3b80 │ │ │ │ add r4, r4, #32 │ │ │ │ bcc 384a18 │ │ │ │ add r0, r4, #944 @ 0x3b0 │ │ │ │ mov r2, sl │ │ │ │ @@ -270520,44 +270520,44 @@ │ │ │ │ ldr r1, [pc, #124] @ 384d04 │ │ │ │ ldr r0, [pc, #124] @ 384d08 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 384a58 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 384d0c │ │ │ │ ldr r1, [pc, #92] @ 384d10 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #179 @ 0xb3 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r8, r0, ror #8 │ │ │ │ - addeq ip, r4, r0, asr #22 │ │ │ │ + addeq ip, r4, r0, lsr fp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r8, r8, lsr #8 │ │ │ │ - addseq sp, fp, r0, asr #5 │ │ │ │ - strdeq ip, [r4], r8 │ │ │ │ + @ instruction: 0x009bd2b0 │ │ │ │ + addeq ip, r4, r8, ror #21 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ @ instruction: 0x01084390 │ │ │ │ - @ instruction: 0x009bd1dc │ │ │ │ - addeq ip, r4, ip, asr #20 │ │ │ │ - addeq ip, r4, r4, lsr #20 │ │ │ │ - addseq sp, fp, r0, lsr #3 │ │ │ │ - ldrdeq ip, [r4], r4 │ │ │ │ + addseq sp, fp, ip, asr #3 │ │ │ │ + addeq ip, r4, ip, lsr sl │ │ │ │ + addeq ip, r4, r4, lsl sl │ │ │ │ + umullseq sp, fp, r0, r1 │ │ │ │ + addeq ip, r4, r4, asr #19 │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ - addseq sp, fp, r4, lsr #32 │ │ │ │ - addeq ip, r4, r0, asr #17 │ │ │ │ - @ instruction: 0x009bcffc │ │ │ │ - addeq ip, r4, ip, asr #17 │ │ │ │ + addseq sp, fp, r4, lsl r0 │ │ │ │ + @ instruction: 0x0084c8b0 │ │ │ │ + addseq ip, fp, ip, ror #31 │ │ │ │ + @ instruction: 0x0084c8bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr ip, [pc, #212] @ 384e08 │ │ │ │ @@ -270611,17 +270611,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - addseq ip, fp, r8, ror #30 │ │ │ │ - addseq ip, fp, r0, asr #29 │ │ │ │ - umulleq ip, r4, r0, r7 │ │ │ │ + addseq ip, fp, r8, asr pc │ │ │ │ + @ instruction: 0x009bceb0 │ │ │ │ + addeq ip, r4, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #4 │ │ │ │ @@ -270654,40 +270654,40 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - addseq ip, fp, r4, lsl lr │ │ │ │ - addeq ip, r4, r4, ror #13 │ │ │ │ + addseq ip, fp, r4, lsl #28 │ │ │ │ + ldrdeq ip, [r4], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #480] @ 3850b4 │ │ │ │ add r5, r0, #1310720 @ 0x140000 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ beq 38501c │ │ │ │ ldr r3, [pc, #436] @ 3850b8 │ │ │ │ ldr r2, [pc, #436] @ 3850bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r2, r0, #15424 @ 0x3c40 │ │ │ │ add r2, r2, #32 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ sub r1, r3, #1 │ │ │ │ ldr r3, [pc, #396] @ 3850c0 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #7 │ │ │ │ @@ -270747,27 +270747,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [pc, #160] @ 3850c4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 385088 │ │ │ │ ldr r3, [pc, #140] @ 3850c8 │ │ │ │ ldr r2, [pc, #140] @ 3850cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #124] @ 3850d0 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ mov r1, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r2, r0, #15232 @ 0x3b80 │ │ │ │ add r2, r2, #32 │ │ │ │ b 384f24 │ │ │ │ ldrh r1, [r5, #10] │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ and r1, r1, #127 @ 0x7f │ │ │ │ ldrh r0, [r5, #12] │ │ │ │ @@ -270782,24 +270782,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ str r0, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - addeq ip, r4, r4, lsl r6 │ │ │ │ - addseq ip, fp, r8, lsr #27 │ │ │ │ - addeq ip, r4, ip, ror #11 │ │ │ │ - addseq ip, fp, r4, ror sp │ │ │ │ - strdeq ip, [r4], r4 │ │ │ │ - addseq ip, fp, r0, ror ip │ │ │ │ - addeq ip, r4, ip, lsr #9 │ │ │ │ - andeq r0, r0, sl, ror r2 │ │ │ │ - addseq ip, fp, r4, lsl ip │ │ │ │ + addeq ip, r4, r4, lsl #12 │ │ │ │ + umullseq ip, fp, r8, sp │ │ │ │ + ldrdeq ip, [r4], ip @ │ │ │ │ + addseq ip, fp, r4, ror #26 │ │ │ │ addeq ip, r4, r4, ror #9 │ │ │ │ + addseq ip, fp, r0, ror #24 │ │ │ │ + umulleq ip, r4, ip, r4 │ │ │ │ + andeq r0, r0, sl, ror r2 │ │ │ │ + addseq ip, fp, r4, lsl #24 │ │ │ │ + ldrdeq ip, [r4], r4 │ │ │ │ │ │ │ │ 003850dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -270809,99 +270809,99 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dcb84 │ │ │ │ + bl 8dcb7c │ │ │ │ ldr r6, [pc, #308] @ 385258 │ │ │ │ ldr r3, [pc, #308] @ 38525c │ │ │ │ add r6, pc, r6 │ │ │ │ add fp, r4, #520 @ 0x208 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldr r3, [pc, #260] @ 385260 │ │ │ │ add sl, r4, #168 @ 0xa8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldr r3, [pc, #216] @ 385264 │ │ │ │ mov r8, #2080 @ 0x820 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ add r7, r4, #768 @ 0x300 │ │ │ │ add r2, r6, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [pc, #160] @ 385268 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r4, #352 @ 0x160 │ │ │ │ add r2, r6, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ ldr r2, [pc, #68] @ 38526c │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - umulleq ip, r4, r4, r4 │ │ │ │ + addeq ip, r4, r4, lsl #9 │ │ │ │ adceq r7, r6, r8, lsr #25 │ │ │ │ - addeq ip, r4, r8, lsl #9 │ │ │ │ - addeq ip, r4, r4, ror #8 │ │ │ │ - addeq ip, r4, r4, asr #8 │ │ │ │ - addeq ip, r4, r0, lsl r4 │ │ │ │ + addeq ip, r4, r8, ror r4 │ │ │ │ + addeq ip, r4, r4, asr r4 │ │ │ │ + addeq ip, r4, r4, lsr r4 │ │ │ │ + addeq ip, r4, r0, lsl #8 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ │ │ │ │ 00385270 : │ │ │ │ mov r3, #1 │ │ │ │ add ip, r0, #352 @ 0x160 │ │ │ │ cmp r2, #0 │ │ │ │ lsl r1, r3, r1 │ │ │ │ @@ -271011,28 +271011,28 @@ │ │ │ │ strd r2, [ip] │ │ │ │ ldr r1, [pc, #64] @ 385460 │ │ │ │ ldr r2, [pc, #64] @ 385464 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #18688 @ 0x4900 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38aebc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0xff8007eb │ │ │ │ - @ instruction: 0x009bc8dc │ │ │ │ + addseq ip, fp, ip, asr #17 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ - addeq lr, r5, r4, asr #16 │ │ │ │ - addeq pc, r2, r0, ror r7 @ │ │ │ │ + addeq lr, r5, r4, lsr r8 │ │ │ │ + addeq pc, r2, r0, ror #14 │ │ │ │ │ │ │ │ 00385468 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ add lr, r0, #15936 @ 0x3e40 │ │ │ │ ldr r3, [lr, #20] │ │ │ │ ldr ip, [lr, #16] │ │ │ │ lsr r3, r3, #16 │ │ │ │ @@ -271130,15 +271130,15 @@ │ │ │ │ bne 3855f8 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr ip, [r4, #3040] @ 0xbe0 │ │ │ │ ldr r3, [r4, #3048] @ 0xbe8 │ │ │ │ ldr r2, [r4, #3052] @ 0xbec │ │ │ │ subs r3, r3, ip │ │ │ │ ldr ip, [r4, #3044] @ 0xbe4 │ │ │ │ sbc r2, r2, ip │ │ │ │ adds r0, r3, r0 │ │ │ │ @@ -271257,15 +271257,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009bc5bc │ │ │ │ + addseq ip, fp, ip, lsr #11 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r0, [r3] │ │ │ │ str r1, [r2] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -271365,15 +271365,15 @@ │ │ │ │ bls 385b14 │ │ │ │ mov r0, #0 │ │ │ │ bl 27d688 <__time64@plt> │ │ │ │ ldrd r2, [r6, #64] @ 0x40 │ │ │ │ bl 27d820 <__difftime64@plt> │ │ │ │ ldr r3, [pc, #444] @ 385b64 │ │ │ │ mov r2, #0 │ │ │ │ - bl bb2e00 │ │ │ │ + bl bb2df8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 385a80 │ │ │ │ ldr r3, [r6, #52] @ 0x34 │ │ │ │ ldrb r1, [r4] │ │ │ │ cmp r3, r7 │ │ │ │ beq 385b54 │ │ │ │ sub r2, r1, #2 │ │ │ │ @@ -271477,15 +271477,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r2, [r6, #56] @ 0x38 │ │ │ │ cmp r2, r5 │ │ │ │ bne 3859c4 │ │ │ │ b 385a08 │ │ │ │ eorsmi r0, lr, r0 │ │ │ │ - addseq ip, fp, ip, lsr r3 │ │ │ │ + addseq ip, fp, ip, lsr #6 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ mov r4, r1 │ │ │ │ @@ -271494,15 +271494,15 @@ │ │ │ │ ldr r2, [r2, #72] @ 0x48 │ │ │ │ cmp r1, r2 │ │ │ │ bhi 385c10 │ │ │ │ ldr r1, [pc, #160] @ 385c44 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl b7b5a8 │ │ │ │ + bl b7b5a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 385c28 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ ldr ip, [r4, #16] │ │ │ │ mov r5, #0 │ │ │ │ adds ip, ip, r2 │ │ │ │ adc r3, r5, r5 │ │ │ │ @@ -271532,28 +271532,28 @@ │ │ │ │ mov r0, #23 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq ip, fp, r8, lsr #3 │ │ │ │ + umullseq ip, fp, r8, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #512] @ 385e6c │ │ │ │ add r2, r2, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r2, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 385e4c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #7 │ │ │ │ bls 385de8 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ cmp r1, #1 │ │ │ │ @@ -271670,46 +271670,46 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq fp, r4, r8, ror r8 │ │ │ │ + addeq fp, r4, r8, ror #16 │ │ │ │ bge fee30924 <__bss_end__@@Base+0xfd912a0c> │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addseq ip, fp, r8, ror r0 │ │ │ │ - addseq ip, fp, r4, rrx │ │ │ │ + addseq ip, fp, r8, rrx │ │ │ │ + addseq ip, fp, r4, asr r0 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r0, sp, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #128] @ 385f28 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r2 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 385f08 │ │ │ │ ldr ip, [pc, #100] @ 385f2c │ │ │ │ ldr r2, [pc, #100] @ 385f30 │ │ │ │ ldr r1, [pc, #100] @ 385f34 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r0, #360] @ 0x168 │ │ │ │ mov r0, #1 │ │ │ │ ldrb r2, [r5, r3, lsr #3] │ │ │ │ and r1, r3, #7 │ │ │ │ orr r2, r2, r0, lsl r1 │ │ │ │ strb r2, [r5, r3, lsr #3] │ │ │ │ @@ -271717,18 +271717,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq fp, r4, r4, asr #14 │ │ │ │ - addseq fp, fp, r0, lsl #29 │ │ │ │ - addeq fp, r4, r8, lsr #14 │ │ │ │ - addeq fp, r4, r4, asr #14 │ │ │ │ + addeq fp, r4, r4, lsr r7 │ │ │ │ + addseq fp, fp, r0, ror lr │ │ │ │ + addeq fp, r4, r8, lsl r7 │ │ │ │ + addeq fp, r4, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #352] @ 3860b0 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ @@ -271741,25 +271741,25 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r4, r3 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #30 │ │ │ │ mov r1, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #296] @ 3860bc │ │ │ │ ldr r1, [pc, #296] @ 3860c0 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str r6, [sp] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ bl 5110ec │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #0 │ │ │ │ add r3, r0, #1 │ │ │ │ mov r0, r4 │ │ │ │ @@ -271778,23 +271778,23 @@ │ │ │ │ strb r3, [r4, #72] @ 0x48 │ │ │ │ strb r8, [r4, #68] @ 0x44 │ │ │ │ strb r8, [r4, #70] @ 0x46 │ │ │ │ strb r6, [r4, #69] @ 0x45 │ │ │ │ strb r6, [r4, #71] @ 0x47 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 386048 │ │ │ │ mov r3, #30 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ mov r1, r9 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r0, #360] @ 0x168 │ │ │ │ ldr r1, [pc, #116] @ 3860c4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ strb r3, [r2], #4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -271815,19 +271815,19 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x009bbdf0 │ │ │ │ - umulleq fp, r4, r0, r6 │ │ │ │ - @ instruction: 0x0084b6b8 │ │ │ │ - addeq ip, r3, ip, ror #10 │ │ │ │ - addeq r9, r4, ip, lsr r5 │ │ │ │ + addseq fp, fp, r0, ror #27 │ │ │ │ + addeq fp, r4, r0, lsl #13 │ │ │ │ + addeq fp, r4, r8, lsr #13 │ │ │ │ + addeq ip, r3, ip, asr r5 │ │ │ │ + addeq r9, r4, ip, lsr #10 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #748] @ 3863cc │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -271841,25 +271841,25 @@ │ │ │ │ mov fp, r3 │ │ │ │ add r3, r4, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #692] @ 3863d8 │ │ │ │ ldr r1, [pc, #692] @ 3863dc │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r6, #0 │ │ │ │ moveq r0, #22 │ │ │ │ beq 38635c │ │ │ │ ldrb r1, [sl] │ │ │ │ mov r2, r0 │ │ │ │ lsl r3, r1, #4 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -271890,25 +271890,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ b 3862f0 │ │ │ │ ldr r1, [pc, #540] @ 3863f0 │ │ │ │ ldr ip, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ bl 51d2f0 │ │ │ │ ldr r1, [pc, #520] @ 3863f4 │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ strb r2, [r4, #5] │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 386214 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #5 │ │ │ │ mov r2, #3 │ │ │ │ strb r2, [r4, #19] │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldrb r3, [r9] │ │ │ │ @@ -271978,15 +271978,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp lr, ip │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, #10 │ │ │ │ bne 386358 │ │ │ │ ldr ip, [sp, #28] │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #4 │ │ │ │ strb r3, [r4, #5] │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #8] │ │ │ │ mov r5, r0 │ │ │ │ b 386220 │ │ │ │ mov r0, #2 │ │ │ │ @@ -272014,26 +272014,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #4 │ │ │ │ b 38639c │ │ │ │ - addseq fp, fp, r8, ror #24 │ │ │ │ - strdeq ip, [r3], ip @ │ │ │ │ - addeq r9, r4, ip, asr #7 │ │ │ │ - ldrdeq fp, [r4], r0 │ │ │ │ - addeq fp, r4, ip, ror #9 │ │ │ │ - addseq fp, fp, r4, asr #23 │ │ │ │ - @ instruction: 0x009bbbb0 │ │ │ │ - strdeq ip, [r3], r4 │ │ │ │ - addeq r4, r3, ip, lsl #12 │ │ │ │ - addeq r9, r4, r4, lsl #6 │ │ │ │ - strdeq fp, [r4], ip │ │ │ │ - addeq ip, r3, r0, lsl #4 │ │ │ │ + addseq fp, fp, r8, asr ip │ │ │ │ + addeq ip, r3, ip, ror #7 │ │ │ │ + @ instruction: 0x008493bc │ │ │ │ + addeq fp, r4, r0, asr #9 │ │ │ │ + ldrdeq fp, [r4], ip │ │ │ │ + @ instruction: 0x009bbbb4 │ │ │ │ + addseq fp, fp, r0, lsr #23 │ │ │ │ + addeq ip, r3, r4, ror #23 │ │ │ │ + strdeq r4, [r3], ip │ │ │ │ + strdeq r9, [r4], r4 │ │ │ │ + addeq fp, r4, ip, ror #5 │ │ │ │ + strdeq ip, [r3], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [r1] │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -272094,15 +272094,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r5, #8 │ │ │ │ add r0, r0, #15424 @ 0x3c40 │ │ │ │ add r0, r0, #32 │ │ │ │ bl 3855c4 │ │ │ │ mov r2, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ @@ -272124,19 +272124,19 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq fp, fp, ip, lsl #17 │ │ │ │ + addseq fp, fp, ip, ror r8 │ │ │ │ tsteq r8, r0, lsr #18 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq fp, r4, r8 │ │ │ │ - strdeq sl, [r4], r4 │ │ │ │ + strdeq sl, [r4], r8 │ │ │ │ + addeq sl, r4, r4, ror #31 │ │ │ │ @ instruction: 0x010828b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #140] @ 386640 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -272148,21 +272148,21 @@ │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r3, r3, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, r0 │ │ │ │ add r2, r0, #16384 @ 0x4000 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r2, #2104] @ 0x838 │ │ │ │ add r4, r3, #12288 @ 0x3000 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ add r3, r4, #6208 @ 0x1840 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ strd r6, [r3] │ │ │ │ ldrd r4, [r5] │ │ │ │ mov r0, #0 │ │ │ │ strd r4, [r3, #8] │ │ │ │ @@ -272171,17 +272171,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq fp, fp, r8, lsl #15 │ │ │ │ - addeq sl, r4, r0, lsr #30 │ │ │ │ - addeq sl, r4, ip, lsl #30 │ │ │ │ + addseq fp, fp, r8, ror r7 │ │ │ │ + addeq sl, r4, r0, lsl pc │ │ │ │ + strdeq sl, [r4], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #148] @ 3866f8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -272194,15 +272194,15 @@ │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r4, #5 │ │ │ │ bls 3866d8 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ add r3, r3, #3 │ │ │ │ cmp r4, r3, lsl #1 │ │ │ │ bcc 3866d8 │ │ │ │ add r0, r0, #15424 @ 0x3c40 │ │ │ │ @@ -272217,17 +272217,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq fp, fp, r0, ror #13 │ │ │ │ - addeq sl, r4, r8, ror #28 │ │ │ │ - addeq sl, r4, r0, ror #28 │ │ │ │ + @ instruction: 0x009bb6d0 │ │ │ │ + addeq sl, r4, r8, asr lr │ │ │ │ + addeq sl, r4, r0, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #172] @ 3867c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -272241,15 +272241,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3867d0 │ │ │ │ mov r4, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3867a8 │ │ │ │ mov r2, r0 │ │ │ │ add r2, r2, #16384 @ 0x4000 │ │ │ │ ldrh ip, [r2, #8] │ │ │ │ ldr r3, [pc, #88] @ 3867d4 │ │ │ │ @@ -272269,17 +272269,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq fp, fp, ip, lsr #12 │ │ │ │ - umulleq sl, r4, r8, sp │ │ │ │ - addeq sl, r4, ip, lsr #27 │ │ │ │ + addseq fp, fp, ip, lsl r6 │ │ │ │ + addeq sl, r4, r8, lsl #27 │ │ │ │ + umulleq sl, r4, ip, sp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #244] @ 3868e4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -272292,15 +272292,15 @@ │ │ │ │ add r3, r3, #1310720 @ 0x140000 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r5, #3 │ │ │ │ movls r0, #22 │ │ │ │ bls 3868c8 │ │ │ │ ldrb r3, [r4] │ │ │ │ add r0, r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #3 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -272340,17 +272340,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq fp, fp, r4, asr r5 │ │ │ │ - addeq sl, r4, r0, ror #25 │ │ │ │ - addeq sl, r4, ip, asr #25 │ │ │ │ + addseq fp, fp, r4, asr #10 │ │ │ │ + ldrdeq sl, [r4], r0 │ │ │ │ + @ instruction: 0x0084acbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #368] @ 386a78 │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ @@ -272370,15 +272370,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #316] @ 386a88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #8 │ │ │ │ add r8, sp, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 27db80 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ @@ -272398,29 +272398,29 @@ │ │ │ │ lsl r0, r0, #6 │ │ │ │ adds r5, r0, r5 │ │ │ │ adc r9, r1, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ldr r3, [r2, #3092] @ 0xc14 │ │ │ │ sbcs r3, r3, r9 │ │ │ │ bcc 386a6c │ │ │ │ - bl bb2804 │ │ │ │ + bl bb27fc │ │ │ │ ldr r2, [pc, #180] @ 386a8c │ │ │ │ ldr r3, [pc, #180] @ 386a90 │ │ │ │ - bl bb2878 │ │ │ │ + bl bb2870 │ │ │ │ ldr r3, [pc, #176] @ 386a94 │ │ │ │ mov r2, #0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl bb2dc4 │ │ │ │ + bl bb2dbc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r1, [pc, #152] @ 386a94 │ │ │ │ moveq r0, r4 │ │ │ │ moveq r1, r5 │ │ │ │ movne r0, #0 │ │ │ │ - bl bb2ea8 │ │ │ │ + bl bb2ea0 │ │ │ │ mov r4, #4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 27db80 │ │ │ │ @@ -272441,19 +272441,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, #15 │ │ │ │ b 386a2c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq fp, fp, r0, asr #8 │ │ │ │ + addseq fp, fp, r0, lsr r4 │ │ │ │ ldrdeq r2, [r8, -r0] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq sl, r4, ip, lsr #23 │ │ │ │ umulleq sl, r4, ip, fp │ │ │ │ + addeq sl, r4, ip, lsl #23 │ │ │ │ rscsle sl, r1, #252, 18 @ 0x3f0000 │ │ │ │ cdpcc 2, 14, cr6, cr0, cr13, {2} │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ smlabteq r8, r8, r3, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -272468,15 +272468,15 @@ │ │ │ │ add r0, r0, #1310720 @ 0x140000 │ │ │ │ mov r4, r3 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, r0, #16384 @ 0x4000 │ │ │ │ ldrb r3, [r0, #2184] @ 0x888 │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r0, #2188] @ 0x88c │ │ │ │ lslne r3, r3, #4 │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -272509,17 +272509,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq fp, fp, ip, lsl #5 │ │ │ │ - addeq sl, r4, r0, lsr #20 │ │ │ │ + addseq fp, fp, ip, ror r2 │ │ │ │ addeq sl, r4, r0, lsl sl │ │ │ │ + addeq sl, r4, r0, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #300] @ 386ce0 │ │ │ │ @@ -272533,24 +272533,24 @@ │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ mov fp, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r5, [r4] │ │ │ │ ldrb r1, [r4, #5] │ │ │ │ orr r5, r5, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #4] │ │ │ │ orr r2, r2, r1, lsl #8 │ │ │ │ ldrb r1, [r4, #2] │ │ │ │ @@ -272595,17 +272595,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - umullseq fp, fp, r0, r1 @ │ │ │ │ - addeq sl, r4, r0, lsr r9 │ │ │ │ + addseq fp, fp, r0, lsl #3 │ │ │ │ addeq sl, r4, r0, lsr #18 │ │ │ │ + addeq sl, r4, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #284] @ 386e20 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -272619,23 +272619,23 @@ │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r9 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r6, #0 │ │ │ │ cmp r7, #7 │ │ │ │ movls r0, #22 │ │ │ │ str r6, [r3] │ │ │ │ bls 386e04 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ @@ -272675,17 +272675,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq fp, fp, ip, lsr r0 │ │ │ │ - ldrdeq sl, [r4], ip │ │ │ │ - ldrdeq sl, [r4], r4 │ │ │ │ + addseq fp, fp, ip, lsr #32 │ │ │ │ + addeq sl, r4, ip, asr #15 │ │ │ │ + addeq sl, r4, r4, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #304] @ 386f74 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ @@ -272696,15 +272696,15 @@ │ │ │ │ add r4, r4, #1310720 @ 0x140000 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r3, r0, #15424 @ 0x3c40 │ │ │ │ ldr r2, [r3, #3104] @ 0xc20 │ │ │ │ bics r2, r2, #-268435456 @ 0xf0000000 │ │ │ │ bne 386f1c │ │ │ │ ldr r3, [r3, #3096] @ 0xc18 │ │ │ │ bic r3, r3, #-268435456 @ 0xf0000000 │ │ │ │ orrs r2, r3, r2 │ │ │ │ @@ -272750,29 +272750,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #60] @ 386f80 │ │ │ │ mov r1, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r5, r1 │ │ │ │ - bl b64d8c │ │ │ │ + bl b64d84 │ │ │ │ ldrb r3, [r4, #43] @ 0x2b │ │ │ │ cmp r3, #0 │ │ │ │ beq 386ef0 │ │ │ │ ldr r2, [pc, #32] @ 386f84 │ │ │ │ mov r1, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r5, #32 │ │ │ │ - bl b64d8c │ │ │ │ + bl b64d84 │ │ │ │ b 386ef0 │ │ │ │ - @ instruction: 0x009baefc │ │ │ │ - umulleq sl, r4, r8, r6 │ │ │ │ - addeq sl, r4, r8, ror r6 │ │ │ │ - addeq sl, r4, r4, ror #13 │ │ │ │ + addseq sl, fp, ip, ror #29 │ │ │ │ + addeq sl, r4, r8, lsl #13 │ │ │ │ + addeq sl, r4, r8, ror #12 │ │ │ │ ldrdeq sl, [r4], r4 │ │ │ │ + addeq sl, r4, r4, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #360] @ 387108 │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ @@ -272791,15 +272791,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r4, r0, #15424 @ 0x3c40 │ │ │ │ ldr r2, [r4, #3104] @ 0xc20 │ │ │ │ ldr r1, [r4, #3108] @ 0xc24 │ │ │ │ bics ip, r2, #-268435456 @ 0xf0000000 │ │ │ │ bne 3870c4 │ │ │ │ ldr r3, [r4, #3096] @ 0xc18 │ │ │ │ add r4, r4, #32 │ │ │ │ @@ -272861,19 +272861,19 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq sl, fp, r8, lsr #27 │ │ │ │ + umullseq sl, fp, r8, sp │ │ │ │ tsteq r8, ip, lsr lr │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq sl, r4, r4, lsr #10 │ │ │ │ addeq sl, r4, r4, lsl r5 │ │ │ │ + addeq sl, r4, r4, lsl #10 │ │ │ │ tsteq r8, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #448] @ 3872f8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -272884,15 +272884,15 @@ │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r4, r4, #1310720 @ 0x140000 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r3, r0, #18432 @ 0x4800 │ │ │ │ add r1, r3, #96 @ 0x60 │ │ │ │ ldr r2, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #88] @ 0x58 │ │ │ │ adds r2, r2, r3 │ │ │ │ lsr r3, r2, #20 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ @@ -272985,17 +272985,17 @@ │ │ │ │ b 3871bc │ │ │ │ ldr r6, [pc, #64] @ 387328 │ │ │ │ mov r7, #0 │ │ │ │ b 3871bc │ │ │ │ ldr r6, [pc, #56] @ 38732c │ │ │ │ mov r7, #0 │ │ │ │ b 3871bc │ │ │ │ - addseq sl, fp, r8, lsl #24 │ │ │ │ - umulleq sl, r4, ip, r3 │ │ │ │ - umulleq sl, r4, r8, r3 │ │ │ │ + @ instruction: 0x009babf8 │ │ │ │ + addeq sl, r4, ip, lsl #7 │ │ │ │ + addeq sl, r4, r8, lsl #7 │ │ │ │ rsbeq sp, sp, r0, lsl #26 │ │ │ │ muleq r0, r8, sl │ │ │ │ andeq r7, r0, r0, lsr r5 │ │ │ │ andeq lr, r0, r0, ror #20 │ │ │ │ andeq sp, r1, r0, asr #9 │ │ │ │ andeq sl, r3, r0, lsl #19 │ │ │ │ andeq r5, r7, r0, lsl #6 │ │ │ │ @@ -273025,15 +273025,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #0 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ add r9, r5, #3948544 @ 0x3c4000 │ │ │ │ add r0, sp, r2 │ │ │ │ bl 27db80 │ │ │ │ ldr r3, [r9, #2852] @ 0xb24 │ │ │ │ @@ -273105,19 +273105,19 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq sl, fp, r4, lsl #20 │ │ │ │ + @ instruction: 0x009ba9f4 │ │ │ │ smlatbeq r8, r0, sl, r1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq sl, r4, r8, ror r1 │ │ │ │ addeq sl, r4, r8, ror #2 │ │ │ │ + addeq sl, r4, r8, asr r1 │ │ │ │ andeq r4, r0, r4, lsl #6 │ │ │ │ eorseq r4, ip, r4, lsr #22 │ │ │ │ tsteq r8, ip, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -273141,15 +273141,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #500] @ 387750 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ ldrb r6, [r4, #4] │ │ │ │ orr r6, r6, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ orr r6, r6, r2, lsl #16 │ │ │ │ ldrb r2, [r4, #7] │ │ │ │ orr r6, r6, r2, lsl #24 │ │ │ │ @@ -273259,19 +273259,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq sl, fp, r8, lsr r8 │ │ │ │ + addseq sl, fp, r8, lsr #16 │ │ │ │ smlabteq r8, r0, r8, r1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umulleq r9, r4, ip, pc @ │ │ │ │ - addeq r9, r4, r8, lsl #31 │ │ │ │ + addeq r9, r4, ip, lsl #31 │ │ │ │ + addeq r9, r4, r8, ror pc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r1, [r8, -r8] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #656] @ 387a04 │ │ │ │ @@ -273293,15 +273293,15 @@ │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r8, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r3, [r8, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 387988 │ │ │ │ ldr r1, [r8, #2876] @ 0xb3c │ │ │ │ cmp r1, #0 │ │ │ │ beq 387990 │ │ │ │ @@ -273436,70 +273436,70 @@ │ │ │ │ ldr r0, [pc, #52] @ 387a24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 387a28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009ba5d4 │ │ │ │ + addseq sl, fp, r4, asr #11 │ │ │ │ tsteq r8, r8, ror #12 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r9, r4, r4, asr #26 │ │ │ │ addeq r9, r4, r4, lsr sp │ │ │ │ + addeq r9, r4, r4, lsr #26 │ │ │ │ smlatbeq r8, r8, r4, r1 │ │ │ │ - addseq sl, fp, r0, ror #6 │ │ │ │ - addeq r9, r4, r4, asr ip │ │ │ │ - addeq r9, r4, ip, ror #24 │ │ │ │ + addseq sl, fp, r0, asr r3 │ │ │ │ + addeq r9, r4, r4, asr #24 │ │ │ │ + addeq r9, r4, ip, asr ip │ │ │ │ andeq r0, r0, r2, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #396] @ 387bd8 │ │ │ │ add r5, r5, #1310720 @ 0x140000 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r3 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 387b54 │ │ │ │ ldr r7, [pc, #360] @ 387bdc │ │ │ │ ldr r2, [pc, #360] @ 387be0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #100 @ 0x64 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #328] @ 387be4 │ │ │ │ mov r6, r0 │ │ │ │ add r1, r0, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl b7b5a8 │ │ │ │ + bl b7b5a0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, #27 │ │ │ │ bne 387b38 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 387b54 │ │ │ │ ldrh r3, [r4, #16] │ │ │ │ ldrh r1, [r4, #18] │ │ │ │ ldr r2, [r5, #72] @ 0x48 │ │ │ │ add r3, r3, r1 │ │ │ │ cmp r3, r2 │ │ │ │ bhi 387b74 │ │ │ │ add r1, r7, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl b7b5a8 │ │ │ │ + bl b7b5a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 387b94 │ │ │ │ ldrh r3, [r4, #16] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 387b74 │ │ │ │ rsb r2, r3, #4 │ │ │ │ ldrh r1, [r4, #18] │ │ │ │ @@ -273538,32 +273538,32 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, r7, #32 │ │ │ │ mov r0, r4 │ │ │ │ - bl b7b5a8 │ │ │ │ + bl b7b5a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 387b54 │ │ │ │ ldrh r3, [r4, #16] │ │ │ │ cmp r3, #12 │ │ │ │ bhi 387b74 │ │ │ │ rsb r2, r3, #13 │ │ │ │ ldrh r1, [r4, #18] │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ cmp r2, r1 │ │ │ │ movge r4, r1 │ │ │ │ movlt r4, r2 │ │ │ │ ldr r1, [pc, #20] @ 387bec │ │ │ │ b 387b18 │ │ │ │ - umulleq r9, r4, ip, sl │ │ │ │ - @ instruction: 0x009ba2d8 │ │ │ │ - addeq r9, r4, r0, ror sl │ │ │ │ + addeq r9, r4, ip, lsl #21 │ │ │ │ + addseq sl, fp, r8, asr #5 │ │ │ │ + addeq r9, r4, r0, ror #20 │ │ │ │ eorseq r4, ip, r4, asr #22 │ │ │ │ eorseq r4, ip, ip, asr fp │ │ │ │ eorseq r4, ip, r2, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -273587,24 +273587,24 @@ │ │ │ │ add r3, r4, #100 @ 0x64 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r2, r9 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r6, #15424 @ 0x3c40 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r4, #3104] @ 0xc20 │ │ │ │ bics r3, r3, #-268435456 @ 0xf0000000 │ │ │ │ bne 387de0 │ │ │ │ ldr r2, [r4, #3096] @ 0xc18 │ │ │ │ add r4, r4, #32 │ │ │ │ bic r2, r2, #-268435456 @ 0xf0000000 │ │ │ │ orrs r3, r2, r3 │ │ │ │ @@ -273703,18 +273703,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatteq r8, r0, r1, r1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq sl, fp, ip, lsl r1 │ │ │ │ - @ instruction: 0x008498b4 │ │ │ │ - addeq r9, r4, r0, lsr #17 │ │ │ │ - addeq r9, r4, ip, asr #19 │ │ │ │ + addseq sl, fp, ip, lsl #2 │ │ │ │ + addeq r9, r4, r4, lsr #17 │ │ │ │ + umulleq r9, r4, r0, r8 │ │ │ │ + @ instruction: 0x008499bc │ │ │ │ tsteq r8, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -273736,15 +273736,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #564] @ 3880dc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r3, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r1, [r3, #3064] @ 0xbf8 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb r3, [r7, #1] │ │ │ │ cmp r1, r3 │ │ │ │ bls 38809c │ │ │ │ ldrb r2, [r7] │ │ │ │ @@ -273870,22 +273870,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 3880e4 │ │ │ │ ldr r0, [pc, #44] @ 3880e8 │ │ │ │ ldr r2, [pc, #44] @ 3880ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #168 @ 0xa8 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009b9ed4 │ │ │ │ + addseq r9, fp, r4, asr #29 │ │ │ │ tsteq r8, ip, ror pc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r9, r4, r4, asr #12 │ │ │ │ - addeq r9, r4, r8, asr #12 │ │ │ │ + addeq r9, r4, r4, lsr r6 │ │ │ │ + addeq r9, r4, r8, lsr r6 │ │ │ │ @ instruction: 0x01080d98 │ │ │ │ - addeq r9, r4, ip, lsl #11 │ │ │ │ - addeq r9, r4, r4, lsr #11 │ │ │ │ + addeq r9, r4, ip, ror r5 │ │ │ │ + umulleq r9, r4, r4, r5 │ │ │ │ andeq r0, r0, r3, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r0, [pc, #940] @ 3884b4 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -273908,15 +273908,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #880] @ 3884c4 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [lr, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #120] @ 0x78 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r6, sp, #64 @ 0x40 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27db80 │ │ │ │ @@ -274120,24 +274120,24 @@ │ │ │ │ ldr r0, [pc, #56] @ 3884d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3884dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r9, fp, r4, asr #24 │ │ │ │ + addseq r9, fp, r4, lsr ip │ │ │ │ ldrdeq r0, [r8, -r0] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r9, r4, r0, lsr #7 │ │ │ │ umulleq r9, r4, r0, r3 │ │ │ │ + addeq r9, r4, r0, lsl #7 │ │ │ │ tsteq r8, r0, lsl #20 │ │ │ │ andeq r4, r0, r4, lsl #6 │ │ │ │ - @ instruction: 0x009b98b0 │ │ │ │ - addeq r9, r4, r4, lsr #3 │ │ │ │ - @ instruction: 0x008491bc │ │ │ │ + addseq r9, fp, r0, lsr #17 │ │ │ │ + umulleq r9, r4, r4, r1 │ │ │ │ + addeq r9, r4, ip, lsr #3 │ │ │ │ muleq r0, lr, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #832] @ 388838 │ │ │ │ ldr r3, [pc, #832] @ 38883c │ │ │ │ @@ -274159,23 +274159,23 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ add r6, r5, #3948544 @ 0x3c4000 │ │ │ │ mov r9, r0 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 27db80 │ │ │ │ add r1, r5, #15424 @ 0x3c40 │ │ │ │ @@ -274347,17 +274347,17 @@ │ │ │ │ str r3, [r6, #2856] @ 0xb28 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r0, [r7, #4] │ │ │ │ b 388700 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r0, lsl #18 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r9, fp, r8, lsr r8 │ │ │ │ - ldrdeq r8, [r4], ip │ │ │ │ + addseq r9, fp, r8, lsr #16 │ │ │ │ addeq r8, r4, ip, asr #31 │ │ │ │ + @ instruction: 0x00848fbc │ │ │ │ smlabbeq r8, ip, r7, r0 │ │ │ │ andeq r4, r0, r4, lsl #6 │ │ │ │ eorseq r4, ip, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -274381,15 +274381,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ ldr r0, [lr, #76] @ 0x4c │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r3, sp, #32 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ ldr fp, [pc, #960] @ 388ca0 │ │ │ │ add fp, pc, fp │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -274448,31 +274448,31 @@ │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 388a98 │ │ │ │ mov r7, r3 │ │ │ │ b 388998 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl bb2804 │ │ │ │ + bl bb27fc │ │ │ │ ldr r2, [pc, #712] @ 388ca8 │ │ │ │ ldr r3, [pc, #712] @ 388cac │ │ │ │ - bl bb2878 │ │ │ │ + bl bb2870 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, #0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #696] @ 388cb0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl bb2dc4 │ │ │ │ + bl bb2dbc │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, r4 │ │ │ │ moveq r1, r5 │ │ │ │ ldrne r1, [pc, #668] @ 388cb0 │ │ │ │ movne r0, #0 │ │ │ │ - bl bb39a0 │ │ │ │ + bl bb3998 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r6, #24] │ │ │ │ str r3, [r2] │ │ │ │ @@ -274619,30 +274619,30 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ ldr r3, [r9, #2856] @ 0xb28 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r9, #2856] @ 0xb28 │ │ │ │ b 388b64 │ │ │ │ ldr r0, [pc, #60] @ 388cbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 388978 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009b94dc │ │ │ │ + addseq r9, fp, ip, asr #9 │ │ │ │ tsteq r8, r8, ror #10 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r8, r4, r8, asr #24 │ │ │ │ addeq r8, r4, r8, lsr ip │ │ │ │ + addeq r8, r4, r8, lsr #24 │ │ │ │ tsteq r8, r0, lsr #10 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ rscsle sl, r1, #252, 18 @ 0x3f0000 │ │ │ │ cdpcc 2, 14, cr6, cr0, cr13, {2} │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ smlabteq r8, r0, r3, r0 │ │ │ │ eorseq r4, ip, ip, lsr fp │ │ │ │ - addeq r8, r4, r8, lsr #20 │ │ │ │ + addeq r8, r4, r8, lsl sl │ │ │ │ cmp r2, #31 │ │ │ │ bls 388e8c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -274650,32 +274650,32 @@ │ │ │ │ ldr r7, [pc, #756] @ 388fdc │ │ │ │ add r6, r3, #1310720 @ 0x140000 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r6, #76] @ 0x4c │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r2 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 388e20 │ │ │ │ ldr r3, [pc, #720] @ 388fe0 │ │ │ │ ldr r2, [pc, #720] @ 388fe4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r6, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r8, [pc, #688] @ 388fe8 │ │ │ │ add r8, r0, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl b7b568 │ │ │ │ + bl b7b560 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388ea4 │ │ │ │ ldrb r3, [r5, #16] │ │ │ │ add r6, r7, #3948544 @ 0x3c4000 │ │ │ │ lsr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r6, #2901] @ 0xb55 │ │ │ │ @@ -274698,15 +274698,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ strh r2, [r3, #22] │ │ │ │ beq 388e70 │ │ │ │ ldr sl, [pc, #568] @ 388fec │ │ │ │ mov r0, r5 │ │ │ │ add sl, pc, sl │ │ │ │ add r1, sl, #16 │ │ │ │ - bl b7b5a8 │ │ │ │ + bl b7b5a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388e40 │ │ │ │ ldrb r3, [r5, #22] │ │ │ │ cmp r3, #1 │ │ │ │ bne 388e20 │ │ │ │ ldrh r3, [r5, #20] │ │ │ │ add r2, r3, r4 │ │ │ │ @@ -274733,15 +274733,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r1, sl, #32 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7b5a8 │ │ │ │ + bl b7b5a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388e20 │ │ │ │ ldrb r3, [r5, #22] │ │ │ │ cmp r3, #1 │ │ │ │ bne 388e20 │ │ │ │ ldrh r3, [r5, #20] │ │ │ │ add r2, r3, r4 │ │ │ │ @@ -274758,15 +274758,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7b5a8 │ │ │ │ + bl b7b5a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 388d4c │ │ │ │ mov r0, #27 │ │ │ │ b 388e24 │ │ │ │ ldr r1, [r6, #2908] @ 0xb5c │ │ │ │ ldrb r3, [r6, #2911] @ 0xb5f │ │ │ │ lsr r1, r1, #8 │ │ │ │ @@ -274785,20 +274785,20 @@ │ │ │ │ ldr r8, [pc, #236] @ 388ff0 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ bl 27ebf4 │ │ │ │ add r1, r8, #16 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7b5a8 │ │ │ │ + bl b7b5a0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 388f48 │ │ │ │ add r1, r8, #32 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7b5a8 │ │ │ │ + bl b7b5a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 388fc4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #2900] @ 0xb54 │ │ │ │ str r3, [r6, #2904] @ 0xb58 │ │ │ │ b 388e18 │ │ │ │ ldr r2, [r6, #2904] @ 0xb58 │ │ │ │ @@ -274834,20 +274834,20 @@ │ │ │ │ b 388ef8 │ │ │ │ ldr r0, [pc, #40] @ 388ff4 │ │ │ │ ldr r2, [r6, #2904] @ 0xb58 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r7, r0 │ │ │ │ bl 27ebf4 │ │ │ │ b 388f38 │ │ │ │ - addeq r8, r4, r0, lsl #16 │ │ │ │ - addseq r9, fp, ip, lsr r0 │ │ │ │ - ldrdeq r8, [r4], r4 │ │ │ │ + strdeq r8, [r4], r0 │ │ │ │ + addseq r9, fp, ip, lsr #32 │ │ │ │ + addeq r8, r4, r4, asr #15 │ │ │ │ eorseq r4, ip, r4, asr #22 │ │ │ │ - umullseq r8, fp, r8, pc @ │ │ │ │ - addseq r8, fp, r4, asr #28 │ │ │ │ + addseq r8, fp, r8, lsl #31 │ │ │ │ + addseq r8, fp, r4, lsr lr │ │ │ │ eorseq r4, ip, pc, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #604] @ 38926c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -274863,46 +274863,46 @@ │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ add r8, pc, r8 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r6, #224 @ 0xe0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr fp, [pc, #520] @ 389280 │ │ │ │ mov sl, #0 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ ldrh r3, [r0, #108] @ 0x6c │ │ │ │ strb r3, [r4] │ │ │ │ lsr r2, r3, #8 │ │ │ │ strb r2, [r4, #1] │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r4, #2] │ │ │ │ lsr r3, r3, #8 │ │ │ │ strb r3, [r4, #3] │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, sl │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ beq 38917c │ │ │ │ ldr r2, [pc, #456] @ 389284 │ │ │ │ add r6, r6, #248 @ 0xf8 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str r6, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r0, r0, #1327104 @ 0x144000 │ │ │ │ ldr r2, [r0, #1744] @ 0x6d0 │ │ │ │ ldr r3, [r0, #1748] @ 0x6d4 │ │ │ │ lsr r1, r2, #8 │ │ │ │ strb r1, [r4, #9] │ │ │ │ strb r2, [r4, #8] │ │ │ │ lsr r1, r2, #16 │ │ │ │ @@ -274941,33 +274941,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr sl, [pc, #264] @ 38928c │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, sl │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 389128 │ │ │ │ add r3, r6, #88 @ 0x58 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #216] @ 389290 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp] │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [r0, #1760] @ 0x6e0 │ │ │ │ ldr r3, [r0, #1764] @ 0x6e4 │ │ │ │ lsr r1, r2, #8 │ │ │ │ strb r1, [r4, #9] │ │ │ │ strb r2, [r4, #8] │ │ │ │ lsr r1, r2, #16 │ │ │ │ lsr r2, r2, #24 │ │ │ │ @@ -275000,33 +275000,33 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r2, [r4, #17] │ │ │ │ b 389128 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatteq r7, r0, sp, pc @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r8, fp, r4, lsl sp │ │ │ │ - addeq r9, r3, r8, asr sp │ │ │ │ - addeq r1, r3, r8, ror r7 │ │ │ │ - addeq r8, r4, r4, asr r6 │ │ │ │ - addeq r8, r4, ip, lsl r6 │ │ │ │ + addseq r8, fp, r4, lsl #26 │ │ │ │ + addeq r9, r3, r8, asr #26 │ │ │ │ + addeq r1, r3, r8, ror #14 │ │ │ │ + addeq r8, r4, r4, asr #12 │ │ │ │ + addeq r8, r4, ip, lsl #12 │ │ │ │ @ instruction: 0x0107fcbc │ │ │ │ - addeq r8, r4, r8, ror #6 │ │ │ │ - addeq r8, r4, ip, lsr r3 │ │ │ │ + addeq r8, r4, r8, asr r3 │ │ │ │ + addeq r8, r4, ip, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [pc, #896] @ 38963c │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ add r4, r7, #1310720 @ 0x140000 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ ldr lr, [r4, #20] │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ adds r8, r1, r2 │ │ │ │ adc ip, lr, r3 │ │ │ │ @@ -275063,25 +275063,25 @@ │ │ │ │ ldr r1, [pc, #752] @ 38964c │ │ │ │ add r0, r5, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #724] @ 389650 │ │ │ │ ldr r1, [pc, #724] @ 389654 │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r4, #16] │ │ │ │ strd r2, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ bl 513320 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -275098,15 +275098,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r6, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr r3, [r6, #2876] @ 0xb3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 389608 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add r1, r1, #1 │ │ │ │ @@ -275132,20 +275132,20 @@ │ │ │ │ lsl r7, r1, #5 │ │ │ │ lsl r8, ip, #5 │ │ │ │ orr r7, r7, ip, lsr #27 │ │ │ │ adds ip, ip, r8 │ │ │ │ adc r1, r1, r7 │ │ │ │ adds r0, ip, r0 │ │ │ │ adc r1, lr, r1 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ adds r2, r6, #1000 @ 0x3e8 │ │ │ │ adc r3, r5, #0 │ │ │ │ strh r0, [r4, #10] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl b8e690 │ │ │ │ + bl b8e688 │ │ │ │ ldrh r3, [r4, #10] │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ beq 389348 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -275158,54 +275158,54 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38952c │ │ │ │ bl 68ada0 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 38952c │ │ │ │ - bl 8e3174 │ │ │ │ + bl 8e316c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dd7a0 │ │ │ │ + bl 8dd798 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 27ebf4 │ │ │ │ ldr r0, [r6, #1752] @ 0x6d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 389564 │ │ │ │ bl 68ada0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 389564 │ │ │ │ - bl 8e3174 │ │ │ │ + bl 8e316c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8dd7a0 │ │ │ │ + bl 8dd798 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27ebf4 │ │ │ │ ldr r0, [r6, #1756] @ 0x6dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 38959c │ │ │ │ bl 68ada0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 38959c │ │ │ │ - bl 8e3174 │ │ │ │ + bl 8e316c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8dd7a0 │ │ │ │ + bl 8dd798 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27ebf4 │ │ │ │ add r0, r6, #15424 @ 0x3c40 │ │ │ │ add r0, r0, #32 │ │ │ │ add r6, r6, #15424 @ 0x3c40 │ │ │ │ @@ -275244,39 +275244,39 @@ │ │ │ │ ldr r2, [pc, #76] @ 38967c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r4, r0, r4, lsl #6 │ │ │ │ - @ instruction: 0x009b89fc │ │ │ │ - umulleq r8, r4, r8, r1 │ │ │ │ + addseq r8, fp, ip, ror #19 │ │ │ │ addeq r8, r4, r8, lsl #3 │ │ │ │ - addeq r9, r3, r0, lsr #20 │ │ │ │ - addeq r1, r3, r4, asr #8 │ │ │ │ - addseq r8, fp, ip, ror #18 │ │ │ │ - addeq r8, r4, r4, lsl #2 │ │ │ │ - strdeq r8, [r4], r0 │ │ │ │ - addseq r8, fp, ip, ror r8 │ │ │ │ - addeq r8, r4, r8, lsl r0 │ │ │ │ - addeq r8, r4, r4 │ │ │ │ - addseq r8, fp, r8, lsr #14 │ │ │ │ - addeq r8, r4, ip, lsl r0 │ │ │ │ - addeq r8, r4, r4, asr #1 │ │ │ │ + addeq r8, r4, r8, ror r1 │ │ │ │ + addeq r9, r3, r0, lsl sl │ │ │ │ + addeq r1, r3, r4, lsr r4 │ │ │ │ + addseq r8, fp, ip, asr r9 │ │ │ │ + strdeq r8, [r4], r4 │ │ │ │ + addeq r8, r4, r0, ror #1 │ │ │ │ + addseq r8, fp, ip, ror #16 │ │ │ │ + addeq r8, r4, r8 │ │ │ │ + strdeq r7, [r4], r4 │ │ │ │ + addseq r8, fp, r8, lsl r7 │ │ │ │ + addeq r8, r4, ip │ │ │ │ + strheq r8, [r4], r4 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ │ │ │ │ 00389680 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r2, r1 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl b73778 │ │ │ │ + bl b73770 │ │ │ │ cmp r4, r0 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -275379,15 +275379,15 @@ │ │ │ │ ldr ip, [ip, #3092] @ 0xc14 │ │ │ │ str r3, [sp, #8] │ │ │ │ adc r1, r1, ip │ │ │ │ ldr ip, [r8, #3072] @ 0xc00 │ │ │ │ subs r0, r0, ip │ │ │ │ ldr ip, [r8, #3076] @ 0xc04 │ │ │ │ sbc r1, r1, ip │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #31 │ │ │ │ lsr r0, r0, #5 │ │ │ │ bl 27cf20 │ │ │ │ ldrb r1, [sl] │ │ │ │ str r0, [sp, #28] │ │ │ │ ldrb r0, [sl, #1] │ │ │ │ @@ -275406,48 +275406,48 @@ │ │ │ │ ldr r3, [r8, #3072] @ 0xc00 │ │ │ │ subs r4, r4, r3 │ │ │ │ ldr r3, [r8, #3076] @ 0xc04 │ │ │ │ mov r0, r4 │ │ │ │ sbc r7, r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 389a0c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 389a0c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ mov r2, r4 │ │ │ │ add r6, r0, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl b73778 │ │ │ │ + bl b73770 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r0 │ │ │ │ cmp r6, r3 │ │ │ │ mov r0, r7 │ │ │ │ bhi 389a0c │ │ │ │ - bl b72c58 │ │ │ │ + bl b72c50 │ │ │ │ ldrb r3, [sl] │ │ │ │ ldrb r0, [sl, #1] │ │ │ │ ldrb r1, [sl, #2] │ │ │ │ ldrb r2, [sl, #3] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ add fp, fp, #1 │ │ │ │ @@ -275534,15 +275534,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #1524] @ 38a0a0 │ │ │ │ ldr r1, [pc, #1524] @ 38a0a4 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add fp, sp, #68 @ 0x44 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, #7 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [fp, #4] │ │ │ │ bls 389b5c │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ ldrb r3, [r5] │ │ │ │ @@ -275908,19 +275908,19 @@ │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ bl 27d088 │ │ │ │ b 389b1c │ │ │ │ mov sl, #15 │ │ │ │ b 38a010 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ bl 27fc2c │ │ │ │ - addseq r8, fp, r0, ror #5 │ │ │ │ + @ instruction: 0x009b82d0 │ │ │ │ tstpeq r7, r0, ror r3 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r7, r4, r4, asr #20 │ │ │ │ addeq r7, r4, r4, lsr sl │ │ │ │ + addeq r7, r4, r4, lsr #20 │ │ │ │ ldrdeq pc, [r7, -r8] │ │ │ │ │ │ │ │ 0038a0ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -276097,15 +276097,15 @@ │ │ │ │ add r3, r3, #1310720 @ 0x140000 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r5, #7 │ │ │ │ bls 38a3e8 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r3, [r4] │ │ │ │ mov r7, r0 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #2] │ │ │ │ @@ -276347,17 +276347,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27fc2c │ │ │ │ - addseq r7, fp, r8, lsl sl │ │ │ │ - addeq r7, r4, r4, lsr #3 │ │ │ │ - umulleq r7, r4, r0, r1 │ │ │ │ + addseq r7, fp, r8, lsl #20 │ │ │ │ + umulleq r7, r4, r4, r1 │ │ │ │ + addeq r7, r4, r0, lsl #3 │ │ │ │ eorseq r4, ip, r8, ror #23 │ │ │ │ │ │ │ │ 0038a758 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -276390,27 +276390,27 @@ │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r4, #6 │ │ │ │ bne 38a880 │ │ │ │ ldr fp, [pc, #520] @ 38a9ec │ │ │ │ ldr r0, [sl, #76] @ 0x4c │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 38a834 │ │ │ │ ldr r3, [pc, #496] @ 38a9f0 │ │ │ │ ldr r2, [pc, #496] @ 38a9f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr r0, [sl, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r0, r0, #15424 @ 0x3c40 │ │ │ │ ldr r3, [r0, #976] @ 0x3d0 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #12 │ │ │ │ beq 38a8f8 │ │ │ │ mov r2, r7 │ │ │ │ add r7, r5, r6 │ │ │ │ @@ -276440,23 +276440,23 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #0 │ │ │ │ orr r5, r5, r6 │ │ │ │ strh r3, [sl, #10] │ │ │ │ strh r3, [sl, #12] │ │ │ │ strh r5, [sl, #8] │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [pc, #312] @ 38a9f8 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ strd r0, [sl, #16] │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [sl, #32] │ │ │ │ - bl b8e690 │ │ │ │ + bl b8e688 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -276515,34 +276515,34 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 38a9d4 │ │ │ │ mov r4, #3 │ │ │ │ b 38a880 │ │ │ │ ldr r0, [pc, #80] @ 38aa2c │ │ │ │ orr r1, r5, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 38a9cc │ │ │ │ tsteq r7, r0, ror #12 │ │ │ │ - addeq r6, r4, r4, lsl #26 │ │ │ │ - addseq r7, fp, ip, asr #10 │ │ │ │ - ldrdeq r6, [r4], ip │ │ │ │ + strdeq r6, [r4], r4 │ │ │ │ + addseq r7, fp, ip, lsr r5 │ │ │ │ + addeq r6, r4, ip, asr #25 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0xffffc680 │ │ │ │ @ instruction: 0xffffbdf8 │ │ │ │ @ instruction: 0xffffc3c8 │ │ │ │ @ instruction: 0xffffc260 │ │ │ │ @ instruction: 0xffffb22c │ │ │ │ @ instruction: 0xffffd79c │ │ │ │ @ instruction: 0xffffc9cc │ │ │ │ @ instruction: 0xffffdb6c │ │ │ │ @ instruction: 0xffffc79c │ │ │ │ @ instruction: 0xffffaf88 │ │ │ │ @ instruction: 0xffffad00 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq r6, r4, ip, lsr #26 │ │ │ │ + addeq r6, r4, ip, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #752] @ 38ad3c │ │ │ │ mov r5, r3 │ │ │ │ @@ -276580,27 +276580,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 38ac1c │ │ │ │ ldr r8, [pc, #624] @ 38ad48 │ │ │ │ add r7, r0, #1310720 @ 0x140000 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ beq 38ac48 │ │ │ │ ldr r3, [pc, #592] @ 38ad4c │ │ │ │ ldr r2, [pc, #592] @ 38ad50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r2, [r4] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ bne 38ac30 │ │ │ │ ldr r0, [pc, #548] @ 38ad54 │ │ │ │ add r0, r3, r0 │ │ │ │ ldrb r3, [r4, #10] │ │ │ │ @@ -276667,20 +276667,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 38ac38 │ │ │ │ mov r0, #2 │ │ │ │ b 38abe0 │ │ │ │ ldr r0, [pc, #288] @ 38ad60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 38ac30 │ │ │ │ ldr r8, [pc, #276] @ 38ad64 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 38ac30 │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ ldr r7, [pc, #252] @ 38ad68 │ │ │ │ mov r1, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #244] @ 38ad6c │ │ │ │ @@ -276689,73 +276689,73 @@ │ │ │ │ add r3, r7, #248 @ 0xf8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #76 @ 0x4c │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r1, [r4] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 510f5c │ │ │ │ cmp r0, #0 │ │ │ │ beq 38ac30 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ bl 51d2f0 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ cmp r7, #0 │ │ │ │ beq 38ac30 │ │ │ │ ldr r8, [pc, #136] @ 38ad78 │ │ │ │ mov r0, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 38ac30 │ │ │ │ ldr r3, [pc, #112] @ 38ad7c │ │ │ │ ldr r2, [pc, #112] @ 38ad80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r0, r0, #1327104 @ 0x144000 │ │ │ │ add r0, r0, #2608 @ 0xa30 │ │ │ │ b 38ab30 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r7, ip, r3, lr │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r7, r4, ror r3 │ │ │ │ - addeq r6, r4, r0, lsl sl │ │ │ │ - addseq r7, fp, r0, asr r2 │ │ │ │ - strdeq r6, [r4], r0 │ │ │ │ + addeq r6, r4, r0, lsl #20 │ │ │ │ + addseq r7, fp, r0, asr #4 │ │ │ │ + addeq r6, r4, r0, ror #19 │ │ │ │ eoreq r4, r8, r8, lsl #21 │ │ │ │ tsteq r7, r4, lsl r2 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq r6, r4, ip, ror #21 │ │ │ │ - addeq r6, r4, r0, lsl #21 │ │ │ │ - addseq r7, fp, r0, ror #1 │ │ │ │ - addeq r6, r4, ip, asr sl │ │ │ │ - addeq r7, r3, ip, ror r8 │ │ │ │ - addeq r4, r4, r8, asr #16 │ │ │ │ - strdeq r6, [r4], r8 │ │ │ │ - addseq r7, fp, r0, asr #32 │ │ │ │ - ldrdeq r6, [r4], r4 │ │ │ │ + ldrdeq r6, [r4], ip │ │ │ │ + addeq r6, r4, r0, ror sl │ │ │ │ + ldrsbeq r7, [fp], r0 │ │ │ │ + addeq r6, r4, ip, asr #20 │ │ │ │ + addeq r7, r3, ip, ror #16 │ │ │ │ + addeq r4, r4, r8, lsr r8 │ │ │ │ + addeq r6, r4, r8, ror #15 │ │ │ │ + addseq r7, fp, r0, lsr r0 │ │ │ │ + addeq r6, r4, r4, asr #15 │ │ │ │ │ │ │ │ 0038ad84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r4, r0, #1310720 @ 0x140000 │ │ │ │ @@ -276776,15 +276776,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [pc, #80] @ 38ae34 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ mov r2, #31 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #41 @ 0x29 │ │ │ │ str r7, [r4, #32] │ │ │ │ bl 27ebf4 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #40] @ 0x28 │ │ │ │ @@ -276852,15 +276852,15 @@ │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #92] @ 38af6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r6, r6, #3948544 @ 0x3c4000 │ │ │ │ mov r0, r4 │ │ │ │ bl 3858b4 │ │ │ │ ldrb r3, [r6, #3064] @ 0xbf8 │ │ │ │ @@ -276875,17 +276875,17 @@ │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 38ad84 │ │ │ │ ldr r1, [pc, #28] @ 38af70 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3858b4 │ │ │ │ b 38af2c │ │ │ │ - addseq r6, fp, r8, ror lr │ │ │ │ + addseq r6, fp, r8, ror #28 │ │ │ │ + addeq r6, r4, r0, ror #11 │ │ │ │ strdeq r6, [r4], r0 │ │ │ │ - addeq r6, r4, r0, lsl #12 │ │ │ │ rsceq r1, r6, r0, lsl #31 │ │ │ │ sbcseq r1, r6, r8, lsr pc │ │ │ │ │ │ │ │ 0038af74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -276926,15 +276926,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 38ad84 │ │ │ │ @ instruction: 0x00a61eb0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r2, r3, #184 @ 0xb8 │ │ │ │ ldr r3, [sp] │ │ │ │ - b aefff4 │ │ │ │ + b aeffec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -276947,15 +276947,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl aefff4 │ │ │ │ + bl aeffec │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr r4, [pc, #476] @ 38b25c │ │ │ │ cmp r5, r9 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 38b134 │ │ │ │ ldr r3, [pc, #464] @ 38b260 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -276989,15 +276989,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r4, #77] @ 0x4d │ │ │ │ beq 38b178 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d088 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 38b0a4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [r2, #184] @ 0xb8 │ │ │ │ ldr r2, [pc, #296] @ 38b264 │ │ │ │ @@ -277065,25 +277065,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #52] @ 38b270 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 38b108 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0107ddb4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r7, ip, ror sp │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ smlabteq r7, r0, ip, sp │ │ │ │ - addeq r6, r4, r8, asr #17 │ │ │ │ - addeq r6, r4, r8, lsr #17 │ │ │ │ - addseq r6, fp, ip, lsl ip │ │ │ │ + @ instruction: 0x008468b8 │ │ │ │ + umulleq r6, r4, r8, r8 │ │ │ │ + addseq r6, fp, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 38b314 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -277095,15 +277095,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r3 │ │ │ │ mov lr, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, sp, #3 │ │ │ │ strb lr, [sp, #3] │ │ │ │ - bl b55ca0 │ │ │ │ + bl b55c98 │ │ │ │ ldr r2, [pc, #80] @ 38b31c │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [sp, #3] │ │ │ │ strbne r3, [r4] │ │ │ │ ldr r3, [pc, #56] @ 38b318 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -277137,15 +277137,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ add r2, sp, #3 │ │ │ │ ldr lr, [lr] │ │ │ │ str lr, [sp, #4] │ │ │ │ mov lr, #0 │ │ │ │ strb ip, [sp, #3] │ │ │ │ - bl b55ca0 │ │ │ │ + bl b55c98 │ │ │ │ ldr r2, [pc, #68] @ 38b3b8 │ │ │ │ ldr r3, [pc, #60] @ 38b3b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -277260,19 +277260,19 @@ │ │ │ │ bl 383d8c │ │ │ │ lsr r4, r4, #4 │ │ │ │ and r4, r4, #15 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r4 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ cmp r2, #3 │ │ │ │ mov r4, r2 │ │ │ │ bhi 38b5a4 │ │ │ │ add r8, r8, #4 │ │ │ │ add r1, fp, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #4 │ │ │ │ @@ -277325,29 +277325,29 @@ │ │ │ │ ldr r7, [pc, #604] @ 38b8a0 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ ldrb r2, [r4, #76] @ 0x4c │ │ │ │ mov r3, r9 │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, r2, lsl #2 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [r3, #1756] @ 0x6dc │ │ │ │ ldr r3, [pc, #544] @ 38b8a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 38b7fc │ │ │ │ ldr r3, [r4, #1264] @ 0x4f0 │ │ │ │ cmp r3, r9 │ │ │ │ beq 38b7fc │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ tst r3, #4 │ │ │ │ @@ -277366,41 +277366,41 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r7, #60 @ 0x3c │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ bl 51d2f0 │ │ │ │ ldr r4, [r0, #104] @ 0x68 │ │ │ │ cmp r4, #0 │ │ │ │ beq 38b7fc │ │ │ │ ldr fp, [pc, #412] @ 38b8b4 │ │ │ │ mov r0, r4 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ bne 38b800 │ │ │ │ ldr r1, [pc, #388] @ 38b8b8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 38b7fc │ │ │ │ ldr r2, [pc, #364] @ 38b8bc │ │ │ │ add r7, r7, #72 @ 0x48 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ bl 52f8a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38b7fc │ │ │ │ add r1, sp, #19 │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -277410,32 +277410,32 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 38b7fc │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r1, [sp, #19] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 510f5c │ │ │ │ cmp r0, #0 │ │ │ │ beq 38b7fc │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ bl 51d2f0 │ │ │ │ ldr r4, [r0, #104] @ 0x68 │ │ │ │ cmp r4, #0 │ │ │ │ beq 38b7fc │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ bne 38b800 │ │ │ │ mov r4, #0 │ │ │ │ ldr r2, [pc, #184] @ 38b8c0 │ │ │ │ ldr r3, [pc, #140] @ 38b898 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -277470,23 +277470,23 @@ │ │ │ │ bl 510f5c │ │ │ │ cmp r0, #0 │ │ │ │ bne 38b6d0 │ │ │ │ b 38b7fc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [r7, -r0] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r7, r3, ip, lsl r4 │ │ │ │ - addeq r7, r3, r8, lsl #8 │ │ │ │ - @ instruction: 0x009b67d8 │ │ │ │ - addseq r6, fp, ip, ror r7 │ │ │ │ - addeq r6, r3, r4, lsr #28 │ │ │ │ - strdeq r3, [r4], r4 │ │ │ │ - ldrdeq r5, [r4], r0 │ │ │ │ - umulleq r5, r4, r8, pc @ │ │ │ │ + addeq r7, r3, ip, lsl #8 │ │ │ │ + strdeq r7, [r3], r8 │ │ │ │ + addseq r6, fp, r8, asr #15 │ │ │ │ + addseq r6, fp, ip, ror #14 │ │ │ │ + addeq r6, r3, r4, lsl lr │ │ │ │ + addeq r3, r4, r4, ror #27 │ │ │ │ + addeq r5, r4, r0, asr #27 │ │ │ │ addeq r5, r4, r8, lsl #31 │ │ │ │ + addeq r5, r4, r8, ror pc │ │ │ │ strdeq sp, [r7, -r4] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldrd r6, [sp, #32] │ │ │ │ @@ -277574,26 +277574,26 @@ │ │ │ │ add r9, sp, #19 │ │ │ │ b 38ba4c │ │ │ │ ldr r2, [pc, #224] @ 38bb08 │ │ │ │ mov r3, #121 @ 0x79 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r4, r4, #1 │ │ │ │ str r0, [r8, #4]! │ │ │ │ ldrb r3, [r5, #76] @ 0x4c │ │ │ │ cmp r3, r4 │ │ │ │ ble 38bae4 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, r7 │ │ │ │ strb sl, [sp, #19] │ │ │ │ - bl 934c24 │ │ │ │ + bl 934c1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 38ba20 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #148] @ 38bb0c │ │ │ │ ldr ip, [pc, #148] @ 38bb10 │ │ │ │ ldr lr, [r2, r4, lsl #2] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ @@ -277601,15 +277601,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r2, [pc, #108] @ 38bb18 │ │ │ │ ldr r3, [pc, #76] @ 38bafc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -277625,20 +277625,20 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 38b9f4 │ │ │ │ b 38baa4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, ip, asr #8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r6, fp, r4, ror r4 │ │ │ │ - strdeq r6, [r3], r0 │ │ │ │ - ldrdeq r6, [r3], ip │ │ │ │ - @ instruction: 0x009b63d4 │ │ │ │ - addeq r6, r4, ip, lsr #1 │ │ │ │ - addeq r6, r4, r4, asr r0 │ │ │ │ + addseq r6, fp, r4, ror #8 │ │ │ │ + addeq r6, r3, r0, ror #21 │ │ │ │ + addeq r6, r3, ip, asr #21 │ │ │ │ + addseq r6, fp, r4, asr #7 │ │ │ │ + umulleq r6, r4, ip, r0 │ │ │ │ + addeq r6, r4, r4, asr #32 │ │ │ │ tsteq r7, r0, asr r3 │ │ │ │ │ │ │ │ 0038bb1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -277654,50 +277654,50 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 932274 │ │ │ │ + bl 93226c │ │ │ │ ldr r2, [pc, #108] @ 38bbe4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935e60 │ │ │ │ + bl 935e58 │ │ │ │ ldr r5, [pc, #92] @ 38bbe8 │ │ │ │ ldr r0, [pc, #92] @ 38bbec │ │ │ │ ldr r3, [pc, #92] @ 38bbf0 │ │ │ │ ldr r2, [pc, #92] @ 38bbf4 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r7} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 932274 │ │ │ │ + bl 93226c │ │ │ │ ldr r2, [pc, #56] @ 38bbf8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 935e60 │ │ │ │ + b 935e58 │ │ │ │ @ instruction: 0xfffff738 │ │ │ │ - addeq sp, r7, r0, asr #26 │ │ │ │ - strdeq r5, [r4], ip │ │ │ │ + addeq sp, r7, r0, lsr sp │ │ │ │ + addeq r5, r4, ip, ror #31 │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ - addeq r5, r4, r4, ror #31 │ │ │ │ - addeq r6, r4, r4, lsl r0 │ │ │ │ + ldrdeq r5, [r4], r4 │ │ │ │ + addeq r6, r4, r4 │ │ │ │ @ instruction: 0xfffff480 │ │ │ │ @ instruction: 0xfffff460 │ │ │ │ - addeq r5, r4, r8, ror #31 │ │ │ │ - strdeq r5, [r4], r0 │ │ │ │ + ldrdeq r5, [r4], r8 │ │ │ │ + addeq r5, r4, r0, ror #31 │ │ │ │ │ │ │ │ 0038bbfc : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -277738,26 +277738,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 38bce4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009b61bc │ │ │ │ - addeq r5, r4, ip, lsr pc │ │ │ │ - addeq r5, r4, ip, lsr lr │ │ │ │ + addseq r6, fp, ip, lsr #3 │ │ │ │ + addeq r5, r4, ip, lsr #30 │ │ │ │ + addeq r5, r4, ip, lsr #28 │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -277877,47 +277877,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r7, r4 │ │ │ │ b 38be78 │ │ │ │ ldr r3, [pc, #88] @ 38bf4c │ │ │ │ ldr r2, [pc, #88] @ 38bf50 │ │ │ │ ldr r1, [pc, #88] @ 38bf54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #16 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r7, r5 │ │ │ │ b 38be78 │ │ │ │ ldr r3, [pc, #48] @ 38bf58 │ │ │ │ ldr r1, [pc, #48] @ 38bf5c │ │ │ │ ldr r0, [pc, #48] @ 38bf60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r6, fp, r8, lsr #32 │ │ │ │ - addeq r5, r4, r4, ror #26 │ │ │ │ - addeq r5, r4, r0, lsr sp │ │ │ │ - @ instruction: 0x009b5ff4 │ │ │ │ - addeq r5, r4, r0, asr sp │ │ │ │ - addeq r5, r4, ip, ror #25 │ │ │ │ - addseq r5, fp, r4, asr #31 │ │ │ │ - addeq r5, r4, ip, asr #25 │ │ │ │ + addseq r6, fp, r8, lsl r0 │ │ │ │ + addeq r5, r4, r4, asr sp │ │ │ │ + addeq r5, r4, r0, lsr #26 │ │ │ │ + addseq r5, fp, r4, ror #31 │ │ │ │ + addeq r5, r4, r0, asr #26 │ │ │ │ ldrdeq r5, [r4], ip │ │ │ │ + @ instruction: 0x009b5fb4 │ │ │ │ + @ instruction: 0x00845cbc │ │ │ │ + addeq r5, r4, ip, asr #25 │ │ │ │ │ │ │ │ 0038bf64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1300] @ 38c490 │ │ │ │ @@ -278112,15 +278112,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r5, r4 │ │ │ │ bl 27d088 │ │ │ │ mov r0, #0 │ │ │ │ bl 27d088 │ │ │ │ ldr r2, [pc, #580] @ 38c4e8 │ │ │ │ ldr r3, [pc, #492] @ 38c494 │ │ │ │ @@ -278145,15 +278145,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b 38c290 │ │ │ │ ldr r3, [pc, #472] @ 38c4f8 │ │ │ │ ldr ip, [pc, #472] @ 38c4fc │ │ │ │ ldr r1, [pc, #472] @ 38c500 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -278171,38 +278171,38 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 27d6ac │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b 38c290 │ │ │ │ ldr r0, [pc, #388] @ 38c510 │ │ │ │ ldr r1, [r6, #1208] @ 0x4b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75750 │ │ │ │ + bl b75748 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ b 38c128 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [pc, #360] @ 38c514 │ │ │ │ ldr r3, [pc, #360] @ 38c518 │ │ │ │ ldr r1, [pc, #360] @ 38c51c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ ldr ip, [sp, #12] │ │ │ │ b 38c054 │ │ │ │ ldr r3, [pc, #316] @ 38c520 │ │ │ │ ldr r1, [pc, #316] @ 38c524 │ │ │ │ ldr r0, [pc, #316] @ 38c528 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -278245,63 +278245,63 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #18 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r7, ip, ror lr │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x009b5ef0 │ │ │ │ - umullseq r5, fp, r4, sp │ │ │ │ - umulleq r5, r4, ip, sl │ │ │ │ - addeq r5, r4, r0, lsl #24 │ │ │ │ - addseq r5, fp, r8, ror #26 │ │ │ │ - addeq r5, r4, r0, ror sl │ │ │ │ - @ instruction: 0x00845bb4 │ │ │ │ - addseq r5, fp, ip, lsr sp │ │ │ │ - addeq r5, r4, r4, asr #20 │ │ │ │ - addeq r5, r4, r4, ror #22 │ │ │ │ - addseq r5, fp, r0, lsl sp │ │ │ │ - addeq r5, r4, r8, lsl sl │ │ │ │ - addeq r5, r4, r4, lsl fp │ │ │ │ - addseq r5, fp, r4, ror #25 │ │ │ │ - addeq r5, r4, ip, ror #19 │ │ │ │ - addeq r5, r4, r4, asr #21 │ │ │ │ + addseq r5, fp, r0, ror #29 │ │ │ │ + addseq r5, fp, r4, lsl #27 │ │ │ │ + addeq r5, r4, ip, lsl #21 │ │ │ │ + strdeq r5, [r4], r0 │ │ │ │ + addseq r5, fp, r8, asr sp │ │ │ │ + addeq r5, r4, r0, ror #20 │ │ │ │ + addeq r5, r4, r4, lsr #23 │ │ │ │ + addseq r5, fp, ip, lsr #26 │ │ │ │ + addeq r5, r4, r4, lsr sl │ │ │ │ + addeq r5, r4, r4, asr fp │ │ │ │ + addseq r5, fp, r0, lsl #26 │ │ │ │ + addeq r5, r4, r8, lsl #20 │ │ │ │ + addeq r5, r4, r4, lsl #22 │ │ │ │ + @ instruction: 0x009b5cd4 │ │ │ │ + ldrdeq r5, [r4], ip │ │ │ │ + @ instruction: 0x00845ab4 │ │ │ │ ldrdeq ip, [r7, -r0] │ │ │ │ - addseq r5, fp, r4, lsl #25 │ │ │ │ - addeq r5, r4, r0, lsr #20 │ │ │ │ - addeq r5, r4, r8, lsl #19 │ │ │ │ + addseq r5, fp, r4, ror ip │ │ │ │ + addeq r5, r4, r0, lsl sl │ │ │ │ + addeq r5, r4, r8, ror r9 │ │ │ │ tsteq r7, r8, asr fp │ │ │ │ - addseq r5, fp, r4, lsl #24 │ │ │ │ - @ instruction: 0x008459b0 │ │ │ │ + @ instruction: 0x009b5bf4 │ │ │ │ + addeq r5, r4, r0, lsr #19 │ │ │ │ + strdeq r5, [r4], r8 │ │ │ │ + @ instruction: 0x009b5bbc │ │ │ │ + addeq r5, r4, r8, ror #18 │ │ │ │ + addeq r5, r4, r0, asr #17 │ │ │ │ + addseq r5, fp, r8, lsl #23 │ │ │ │ addeq r5, r4, r8, lsl #18 │ │ │ │ - addseq r5, fp, ip, asr #23 │ │ │ │ - addeq r5, r4, r8, ror r9 │ │ │ │ - ldrdeq r5, [r4], r0 │ │ │ │ - umullseq r5, fp, r8, fp │ │ │ │ - addeq r5, r4, r8, lsl r9 │ │ │ │ - umulleq r5, r4, r8, r8 │ │ │ │ - addeq r5, r4, ip, lsl #21 │ │ │ │ - addeq r5, r4, r4, asr #20 │ │ │ │ - addseq r5, fp, ip, lsr fp │ │ │ │ - addeq r5, r4, r8, lsr r8 │ │ │ │ - addseq r5, fp, r8, lsl #22 │ │ │ │ - addeq r5, r4, r0, lsl r8 │ │ │ │ - ldrdeq r5, [r4], r4 │ │ │ │ - addseq r5, fp, r4, ror #21 │ │ │ │ - addeq r5, r4, ip, ror #15 │ │ │ │ - strdeq r5, [r4], r4 │ │ │ │ - addseq r5, fp, r0, asr #21 │ │ │ │ - addeq r5, r4, r8, asr #15 │ │ │ │ - addeq r5, r4, r0, asr r9 │ │ │ │ - umullseq r5, fp, ip, sl │ │ │ │ - addeq r5, r4, r4, lsr #15 │ │ │ │ - addeq r5, r4, r4, asr r9 │ │ │ │ - addseq r5, fp, r8, ror sl │ │ │ │ - addeq r5, r4, r0, lsl #15 │ │ │ │ - addeq r5, r4, r8, lsr r8 │ │ │ │ + addeq r5, r4, r8, lsl #17 │ │ │ │ + addeq r5, r4, ip, ror sl │ │ │ │ + addeq r5, r4, r4, lsr sl │ │ │ │ + addseq r5, fp, ip, lsr #22 │ │ │ │ + addeq r5, r4, r8, lsr #16 │ │ │ │ + @ instruction: 0x009b5af8 │ │ │ │ + addeq r5, r4, r0, lsl #16 │ │ │ │ + addeq r5, r4, r4, asr #17 │ │ │ │ + @ instruction: 0x009b5ad4 │ │ │ │ + ldrdeq r5, [r4], ip │ │ │ │ + addeq r5, r4, r4, ror #19 │ │ │ │ + @ instruction: 0x009b5ab0 │ │ │ │ + @ instruction: 0x008457b8 │ │ │ │ + addeq r5, r4, r0, asr #18 │ │ │ │ + addseq r5, fp, ip, lsl #21 │ │ │ │ + umulleq r5, r4, r4, r7 │ │ │ │ + addeq r5, r4, r4, asr #18 │ │ │ │ + addseq r5, fp, r8, ror #20 │ │ │ │ + addeq r5, r4, r0, ror r7 │ │ │ │ + addeq r5, r4, r8, lsr #16 │ │ │ │ │ │ │ │ 0038c55c : │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ ldrb r3, [r3, #1200] @ 0x4b0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -278327,28 +278327,28 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #1212] @ 0x4bc │ │ │ │ pop {r4, lr} │ │ │ │ b 27d088 │ │ │ │ ldr r1, [pc, #8] @ 38c5d4 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6cb14 │ │ │ │ - @ instruction: 0x00828bb8 │ │ │ │ + b b6cb0c │ │ │ │ + addeq r8, r2, r8, lsr #23 │ │ │ │ ldr r3, [pc, #28] @ 38c5fc │ │ │ │ ldr r2, [pc, #28] @ 38c600 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 38c604 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ tsteq r7, ip, lsl r8 │ │ │ │ andeq r3, r0, r0, lsl lr │ │ │ │ - umulleq r8, r2, r0, fp │ │ │ │ + addeq r8, r2, r0, lsl #23 │ │ │ │ │ │ │ │ 0038c608 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, #1 │ │ │ │ @@ -278362,15 +278362,15 @@ │ │ │ │ str r5, [r4, #-4] │ │ │ │ mov r0, r4 │ │ │ │ str r8, [r4, #-32] @ 0xffffffe0 │ │ │ │ strd r6, [r4, #-24] @ 0xffffffe8 │ │ │ │ strd r6, [r4, #-16] │ │ │ │ strb fp, [r4, #-8] │ │ │ │ add r5, r5, #1 │ │ │ │ - bl b6c620 │ │ │ │ + bl b6c618 │ │ │ │ mov r3, r4 │ │ │ │ cmp r5, sl │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ str fp, [r3, #28]! │ │ │ │ str r3, [r4, #-40] @ 0xffffffd8 │ │ │ │ bne 38c638 │ │ │ │ ldr r3, [r9, #3116] @ 0xc2c │ │ │ │ @@ -278775,15 +278775,15 @@ │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ bl 51217c │ │ │ │ b 38cc54 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 38cca4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rscseq r0, r6, r0, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 38cd74 │ │ │ │ ldr r2, [pc, #180] @ 38cd78 │ │ │ │ @@ -278791,25 +278791,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #148] @ 38cd80 │ │ │ │ ldr r1, [pc, #148] @ 38cd84 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #116] @ 38cd88 │ │ │ │ ldr r2, [pc, #116] @ 38cd8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #112] @ 38cd90 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -278820,31 +278820,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 38cd9c │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r1, [pc, #64] @ 38cda0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9281d0 │ │ │ │ - addseq r5, fp, r8, lsl #5 │ │ │ │ - addeq r7, r2, r4, asr #29 │ │ │ │ - umulleq r6, r5, r0, pc @ │ │ │ │ - strheq r6, [r3], r4 │ │ │ │ - ldrdeq sp, [r2], r8 │ │ │ │ + b 9281c8 │ │ │ │ + addseq r5, fp, r8, ror r2 │ │ │ │ + @ instruction: 0x00827eb4 │ │ │ │ + addeq r6, r5, r0, lsl #31 │ │ │ │ + addeq r6, r3, r4, lsr #1 │ │ │ │ + addeq sp, r2, r8, asr #21 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, fp, lsl #24 │ │ │ │ - addeq r5, r4, r4, lsl #2 │ │ │ │ + strdeq r5, [r4], r4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xa12319e5 │ │ │ │ smlabbeq r3, r0, r5, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -278854,22 +278854,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #40] @ 38cdfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 385468 │ │ │ │ - umullseq r5, fp, r0, r1 │ │ │ │ - addeq r4, r4, r4, lsr #14 │ │ │ │ - addeq r4, r4, r0, asr #14 │ │ │ │ + addseq r5, fp, r0, lsl #3 │ │ │ │ + addeq r4, r4, r4, lsl r7 │ │ │ │ + addeq r4, r4, r0, lsr r7 │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r7, [pc, #488] @ 38d000 │ │ │ │ mov r5, r1 │ │ │ │ @@ -278886,28 +278886,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #448] @ 38d010 │ │ │ │ ldr r3, [pc, #448] @ 38d014 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ add r8, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38cfd4 │ │ │ │ ldr r2, [pc, #412] @ 38d018 │ │ │ │ ldr r1, [pc, #412] @ 38d01c │ │ │ │ add r3, r7, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r8, r8, #8 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r9, r4, #15232 @ 0x3b80 │ │ │ │ add r9, r9, #32 │ │ │ │ add sl, r4, #16384 @ 0x4000 │ │ │ │ add r7, r7, #84 @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ @@ -278950,22 +278950,22 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [sl, #2328] @ 0x918 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 38ae70 │ │ │ │ ldr r2, [pc, #144] @ 38d028 │ │ │ │ ldr r3, [pc, #108] @ 38d008 │ │ │ │ @@ -278988,33 +278988,33 @@ │ │ │ │ ldr r1, [pc, #80] @ 38d030 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 38cf90 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r5, fp, r0, lsr r1 │ │ │ │ + addseq r5, fp, r0, lsr #2 │ │ │ │ ldrdeq fp, [r7, -r4] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r4, r4, r0, asr #13 │ │ │ │ - addeq r4, r4, r4, lsr #13 │ │ │ │ + @ instruction: 0x008446b0 │ │ │ │ + umulleq r4, r4, r4, r6 @ │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ - addeq r4, r4, ip, asr r8 │ │ │ │ - addeq r4, r4, r8, asr #16 │ │ │ │ - addeq r6, r5, r0, asr #26 │ │ │ │ - addeq r7, r2, r4, asr ip │ │ │ │ + addeq r4, r4, ip, asr #16 │ │ │ │ + addeq r4, r4, r8, lsr r8 │ │ │ │ + addeq r6, r5, r0, lsr sp │ │ │ │ + addeq r7, r2, r4, asr #24 │ │ │ │ tsteq r7, r4, ror #28 │ │ │ │ - umulleq r4, r4, r4, lr @ │ │ │ │ - addeq r4, r4, r4, ror lr │ │ │ │ + addeq r4, r4, r4, lsl #29 │ │ │ │ + addeq r4, r4, r4, ror #28 │ │ │ │ ldr r0, [pc, #4] @ 38d040 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ ldrheq pc, [r5], #232 @ 0xe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 38d0c0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -279022,15 +279022,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 38d0c8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r4, [r0, #105] @ 0x69 │ │ │ │ movne r3, #0 │ │ │ │ addeq r4, r4, #1 │ │ │ │ andeq r4, r4, #255 @ 0xff │ │ │ │ strbne r3, [r0, #104] @ 0x68 │ │ │ │ @@ -279039,17 +279039,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r4, fp, r4, asr #30 │ │ │ │ - addeq r4, r4, r8, lsr #28 │ │ │ │ - addeq r4, r4, r4, asr #28 │ │ │ │ + addseq r4, fp, r4, lsr pc │ │ │ │ + addeq r4, r4, r8, lsl lr │ │ │ │ + addeq r4, r4, r4, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 38d1b0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -279057,39 +279057,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 38d1b4 │ │ │ │ ldr r1, [pc, #188] @ 38d1b8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #168] @ 38d1bc │ │ │ │ ldr r1, [pc, #168] @ 38d1c0 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #136] @ 38d1c4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #120] @ 38d1c8 │ │ │ │ ldr r1, [pc, #120] @ 38d1cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r1, [pc, #92] @ 38d1d0 │ │ │ │ ldr r2, [pc, #92] @ 38d1d4 │ │ │ │ ldr r3, [pc, #92] @ 38d1d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r4, #104] @ 0x68 │ │ │ │ @@ -279099,19 +279099,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r4, fp, r8, asr #29 │ │ │ │ - umulleq r7, r2, ip, sl │ │ │ │ - addeq r6, r5, r4, ror #22 │ │ │ │ - strdeq r8, [r3], r4 │ │ │ │ - addeq r8, r3, r0, lsl #8 │ │ │ │ + @ instruction: 0x009b4eb8 │ │ │ │ + addeq r7, r2, ip, lsl #21 │ │ │ │ + addeq r6, r5, r4, asr fp │ │ │ │ + addeq r8, r3, r4, ror #7 │ │ │ │ + strdeq r8, [r3], r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ rscseq pc, r5, r0, lsr #27 │ │ │ │ @ instruction: 0x0103a1b4 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -279123,110 +279123,110 @@ │ │ │ │ ldr r1, [pc, #72] @ 38d244 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009b4db0 │ │ │ │ - umulleq r4, r4, r4, ip @ │ │ │ │ - @ instruction: 0x00844cb0 │ │ │ │ + addseq r4, fp, r0, lsr #27 │ │ │ │ + addeq r4, r4, r4, lsl #25 │ │ │ │ + addeq r4, r4, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 38d2ac │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 38d2b0 │ │ │ │ ldr r1, [pc, #72] @ 38d2b4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r4, [r0, #104] @ 0x68 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r4, fp, r0, asr #26 │ │ │ │ - addeq r4, r4, r4, lsr #24 │ │ │ │ - addeq r4, r4, r0, asr #24 │ │ │ │ + addseq r4, fp, r0, lsr sp │ │ │ │ + addeq r4, r4, r4, lsl ip │ │ │ │ + addeq r4, r4, r0, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 38d308 │ │ │ │ ldr r2, [pc, #56] @ 38d30c │ │ │ │ ldr r1, [pc, #56] @ 38d310 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r2, r0, #108 @ 0x6c │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 38d468 │ │ │ │ - @ instruction: 0x009b4cd4 │ │ │ │ - @ instruction: 0x00844bb8 │ │ │ │ - ldrdeq r4, [r4], r4 @ │ │ │ │ + addseq r4, fp, r4, asr #25 │ │ │ │ + addeq r4, r4, r8, lsr #23 │ │ │ │ + addeq r4, r4, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 38d384 │ │ │ │ ldr r2, [pc, #88] @ 38d388 │ │ │ │ ldr r1, [pc, #88] @ 38d38c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ mov r3, r0 │ │ │ │ and r1, r2, #127 @ 0x7f │ │ │ │ add r1, r0, r1 │ │ │ │ add r2, r2, #1 │ │ │ │ ldrb r0, [r1, #144] @ 0x90 │ │ │ │ strb r2, [r3, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r4, fp, r8, ror ip │ │ │ │ - addeq r4, r4, ip, asr fp │ │ │ │ - addeq r4, r4, r8, ror fp │ │ │ │ + addseq r4, fp, r8, ror #24 │ │ │ │ + addeq r4, r4, ip, asr #22 │ │ │ │ + addeq r4, r4, r8, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r0, #5 │ │ │ │ strb r3, [r0] │ │ │ │ @@ -279267,15 +279267,15 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #44] @ 38d464 │ │ │ │ rsb r1, r1, r1, lsl #7 │ │ │ │ lsl r3, r1, #1 │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ lsr r0, r3, #3 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ @@ -279360,15 +279360,15 @@ │ │ │ │ umull r9, r3, r0, r2 │ │ │ │ mla r6, r2, ip, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r6, r6, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, #948 @ 0x3b4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ ldr r3, [pc, #964] @ 38d984 │ │ │ │ cmp r9, r3 │ │ │ │ sbcs r6, r6, #152 @ 0x98 │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp r5, #4096 @ 0x1000 │ │ │ │ orrcs r6, r6, #1 │ │ │ │ @@ -279601,24 +279601,24 @@ │ │ │ │ strbne r1, [sl, r2] │ │ │ │ b 38d8e4 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r2, [r1], -r8 │ │ │ │ tsteq r7, r4, asr r9 │ │ │ │ - addeq r4, r4, r0, lsr #20 │ │ │ │ + addeq r4, r4, r0, lsl sl │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ ldrdne r4, [r2], #-211 @ 0xffffff2d @ │ │ │ │ strls r0, [r0], r0 │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - addseq r4, fp, ip, lsr #14 │ │ │ │ + addseq r4, fp, ip, lsl r7 │ │ │ │ tsteq r7, ip, lsr #2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r3, r4, r4, lsr #30 │ │ │ │ + addeq r3, r4, r4, lsl pc │ │ │ │ add r3, r3, #24 │ │ │ │ cmp r3, r7 │ │ │ │ beq 38d9f0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp ip, r2 │ │ │ │ bcc 38d9a0 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -280079,23 +280079,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 38e104 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r0, r4, ip, ror pc │ │ │ │ + addeq r0, r4, ip, ror #30 │ │ │ │ rscseq lr, r5, r4, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ @@ -280164,15 +280164,15 @@ │ │ │ │ bic r0, r0, #65280 @ 0xff00 │ │ │ │ eor r1, r3, r9, ror #8 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #28] │ │ │ │ eor r0, r0, fp, ror #8 │ │ │ │ add r2, sp, #24 │ │ │ │ - bl 8f11f8 │ │ │ │ + bl 8f11f0 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ ldr ip, [sp, #20] │ │ │ │ cmp ip, r3 │ │ │ │ cmpeq r7, r2 │ │ │ │ bne 38e2d4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ @@ -280208,15 +280208,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ str sl, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 8f1270 │ │ │ │ + bl 8f1268 │ │ │ │ b 38e290 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0107acb0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ tsteq r7, r4, ror #22 │ │ │ │ @@ -280253,15 +280253,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mul r2, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 8f1270 │ │ │ │ + bl 8f1268 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -280338,33 +280338,33 @@ │ │ │ │ ldr r1, [pc, #80] @ 38e518 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r3, r4, ip, ror #21 │ │ │ │ + ldrdeq r3, [r4], ip │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - ldrdeq r3, [r4], r8 │ │ │ │ - addeq r3, r4, ip, asr sl │ │ │ │ - addseq r3, fp, r8, lsl sp │ │ │ │ - addeq r3, r4, ip, lsr sl │ │ │ │ + addeq r3, r4, r8, asr #21 │ │ │ │ + addeq r3, r4, ip, asr #20 │ │ │ │ + addseq r3, fp, r8, lsl #26 │ │ │ │ + addeq r3, r4, ip, lsr #20 │ │ │ │ ldr r0, [pc, #4] @ 38e528 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ smlalseq lr, r5, ip, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 38e5bc │ │ │ │ mov r5, r1 │ │ │ │ @@ -280373,15 +280373,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #84] @ 38e5c8 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -280394,17 +280394,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r3, fp, r0, lsr #25 │ │ │ │ - addeq r3, r4, r0, lsl sl │ │ │ │ + umullseq r3, fp, r0, ip │ │ │ │ addeq r3, r4, r0, lsl #20 │ │ │ │ + strdeq r3, [r4], r0 │ │ │ │ rscseq lr, r5, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 38e654 │ │ │ │ ldr r2, [pc, #112] @ 38e658 │ │ │ │ @@ -280412,15 +280412,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #80] @ 38e660 │ │ │ │ ldr lr, [pc, #80] @ 38e664 │ │ │ │ ldr ip, [pc, #80] @ 38e668 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #80 @ 0x50 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ @@ -280431,69 +280431,69 @@ │ │ │ │ ldr r1, [pc, #48] @ 38e66c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9281d0 │ │ │ │ - addseq r3, fp, r8, lsl #24 │ │ │ │ - umulleq r6, r2, ip, r5 │ │ │ │ - addeq r5, r5, r8, ror #12 │ │ │ │ + b 9281c8 │ │ │ │ + @ instruction: 0x009b3bf8 │ │ │ │ + addeq r6, r2, ip, lsl #11 │ │ │ │ + addeq r5, r5, r8, asr r6 │ │ │ │ rscseq lr, r5, r8, lsr #19 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - addeq r3, r4, r8, ror #18 │ │ │ │ + addeq r3, r4, r8, asr r9 │ │ │ │ ldrdeq r8, [r3, -ip] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 38e6c8 │ │ │ │ ldr r2, [pc, #64] @ 38e6cc │ │ │ │ ldr r1, [pc, #64] @ 38e6d0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, fp, r0, ror #22 │ │ │ │ - ldrdeq r3, [r4], r4 │ │ │ │ - addeq r3, r4, r8, asr #17 │ │ │ │ + addseq r3, fp, r0, asr fp │ │ │ │ + addeq r3, r4, r4, asr #17 │ │ │ │ + @ instruction: 0x008438b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 38e720 │ │ │ │ ldr r2, [pc, #52] @ 38e724 │ │ │ │ ldr r1, [pc, #52] @ 38e728 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [r0, #756] @ 0x2f4 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 38e3b8 │ │ │ │ - @ instruction: 0x009b3afc │ │ │ │ - addeq r3, r4, r0, ror r8 │ │ │ │ - addeq r3, r4, r4, ror #16 │ │ │ │ + addseq r3, fp, ip, ror #21 │ │ │ │ + addeq r3, r4, r0, ror #16 │ │ │ │ + addeq r3, r4, r4, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ cmp r7, #1 │ │ │ │ @@ -288998,23 +288998,23 @@ │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ cmp r1, r2 │ │ │ │ mov r6, r0 │ │ │ │ add r4, r0, r3 │ │ │ │ beq 396c50 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8e3f78 │ │ │ │ + bl 8e3f70 │ │ │ │ add r1, r5, #17152 @ 0x4300 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r6, r6, r1, lsl #2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 8e4158 │ │ │ │ + b 8e4150 │ │ │ │ ldrb r1, [r0, #376] @ 0x178 │ │ │ │ ands r1, r1, #1 │ │ │ │ beq 396c28 │ │ │ │ ldrb r1, [r0, #893] @ 0x37d │ │ │ │ and r3, r1, #20 │ │ │ │ cmp r3, #20 │ │ │ │ beq 396c24 │ │ │ │ @@ -289024,15 +289024,15 @@ │ │ │ │ b 396c28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - bl 8dcb44 │ │ │ │ + bl 8dcb3c │ │ │ │ ldrb r3, [r4, #392] @ 0x188 │ │ │ │ and r3, r3, #68 @ 0x44 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ add r3, r4, #73728 @ 0x12000 │ │ │ │ beq 396cbc │ │ │ │ ldr r1, [r3, #3892] @ 0xf34 │ │ │ │ ldr r2, [r3, #3896] @ 0xf38 │ │ │ │ @@ -289040,21 +289040,21 @@ │ │ │ │ beq 396cf0 │ │ │ │ ldr r3, [r3, #3932] @ 0xf5c │ │ │ │ cmp r3, #32 │ │ │ │ beq 396d54 │ │ │ │ add r4, r4, #68608 @ 0x10c00 │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ mov r1, #0 │ │ │ │ - bl 8e3f78 │ │ │ │ + bl 8e3f70 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 8e3f78 │ │ │ │ + bl 8e3f70 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8e0ee4 │ │ │ │ + b 8e0edc │ │ │ │ ldrb r1, [r4, #893] @ 0x37d │ │ │ │ and r2, r1, #20 │ │ │ │ cmp r2, #20 │ │ │ │ beq 396cbc │ │ │ │ tst r1, #2 │ │ │ │ bne 396cbc │ │ │ │ ldrb r2, [r4, #887] @ 0x377 │ │ │ │ @@ -289071,40 +289071,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ bl 396be4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 396be4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8e0ee4 │ │ │ │ + b 8e0edc │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ beq 396cc8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ - bl 8e3d18 │ │ │ │ + bl 8e3d10 │ │ │ │ b 396cc8 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ bne 396d30 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3d0c │ │ │ │ + bl 8e3d04 │ │ │ │ b 396d30 │ │ │ │ ldr r3, [pc, #100] @ 396e28 │ │ │ │ ldr r2, [pc, #100] @ 396e2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -289117,25 +289117,25 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 396e30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r7, r8, lsr r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - @ instruction: 0x0083b1b4 │ │ │ │ + addeq fp, r3, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ subs sl, r2, #0 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ @@ -289149,15 +289149,15 @@ │ │ │ │ add fp, r0, #65536 @ 0x10000 │ │ │ │ add r7, r0, #8 │ │ │ │ b 396e98 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ add r6, r6, #1 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 8e2798 │ │ │ │ + bl 8e2790 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ beq 396f04 │ │ │ │ ldr r3, [fp, #3768] @ 0xeb8 │ │ │ │ mov r0, r7 │ │ │ │ and r2, r5, r3 │ │ │ │ add r4, r2, r8 │ │ │ │ @@ -289168,23 +289168,23 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ ble 396e78 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8e2798 │ │ │ │ + bl 8e2790 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r6, r6, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8e2798 │ │ │ │ + bl 8e2790 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ bne 396e98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -289219,15 +289219,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 396f5c │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8e2798 │ │ │ │ + bl 8e2790 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -289266,26 +289266,26 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 397008 │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8e2798 │ │ │ │ + bl 8e2790 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 39708c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ ldrheq r5, [r5], #252 @ 0xfc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #216] @ 397180 │ │ │ │ ldr r2, [pc, #216] @ 397184 │ │ │ │ @@ -289293,25 +289293,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #184] @ 39718c │ │ │ │ ldr r1, [pc, #184] @ 397190 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #152] @ 397194 │ │ │ │ ldr r2, [pc, #152] @ 397198 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #148] @ 39719c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [pc, #144] @ 3971a0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -289328,34 +289328,34 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq fp, sl, ip, asr r4 │ │ │ │ - ldrdeq sp, [r1], ip │ │ │ │ - addeq ip, r4, r8, lsr #23 │ │ │ │ - addeq fp, r2, ip, asr #25 │ │ │ │ - strdeq r3, [r2], r0 │ │ │ │ - addeq sl, r3, r8, ror #29 │ │ │ │ + addseq fp, sl, ip, asr #8 │ │ │ │ + addeq sp, r1, ip, asr #21 │ │ │ │ + umulleq ip, r4, r8, fp │ │ │ │ + @ instruction: 0x0082bcbc │ │ │ │ + addeq r3, r2, r0, ror #13 │ │ │ │ + ldrdeq sl, [r3], r8 │ │ │ │ andeq r1, r2, ip, asr #8 │ │ │ │ adcseq r1, r8, r3, lsl r0 │ │ │ │ - addeq sl, r3, ip, ror #29 │ │ │ │ + ldrdeq sl, [r3], ip │ │ │ │ rscseq r5, r5, r8, lsl pc │ │ │ │ tsteq r3, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ @@ -289435,22 +289435,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 3976dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 397220 │ │ │ │ ldrb r9, [r7, #1164] @ 0x48c │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 39720c │ │ │ │ add r3, r7, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ @@ -289549,15 +289549,15 @@ │ │ │ │ ldr r3, [pc, #544] @ 3976d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 397200 │ │ │ │ ldr r0, [pc, #548] @ 3976ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 397200 │ │ │ │ add r0, r7, #65536 @ 0x10000 │ │ │ │ ldrb r3, [r0, #3778] @ 0xec2 │ │ │ │ add r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #5 │ │ │ │ strbne r3, [r0, #3778] @ 0xec2 │ │ │ │ @@ -289621,15 +289621,15 @@ │ │ │ │ ldr r3, [pc, #256] @ 3976d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 397200 │ │ │ │ ldr r0, [pc, #264] @ 3976f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 397200 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq 397628 │ │ │ │ bhi 397498 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq 397628 │ │ │ │ bhi 3976a8 │ │ │ │ @@ -289649,55 +289649,55 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 39720c │ │ │ │ ldr r0, [pc, #164] @ 3976f4 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 397220 │ │ │ │ add r1, r7, r1 │ │ │ │ ldrb r9, [r1, #1165] @ 0x48d │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 39720c │ │ │ │ ldr r3, [pc, #88] @ 3976d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 397200 │ │ │ │ ldr r0, [pc, #104] @ 3976f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 397200 │ │ │ │ ldrb r9, [r7, #1138] @ 0x472 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ mov r5, r9 │ │ │ │ b 39720c │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ beq 397618 │ │ │ │ b 3974ac │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r0, lsr ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r7, r8, lsl #24 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r1, [r7, -r4] │ │ │ │ - addseq sl, sl, ip, ror pc │ │ │ │ + addseq sl, sl, ip, ror #30 │ │ │ │ andeq r3, r0, r0, lsl r6 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sl, r3, r8, asr sp │ │ │ │ + addeq sl, r3, r8, asr #26 │ │ │ │ andeq r5, r0, pc, lsl r2 │ │ │ │ - addseq sl, sl, r6, asr lr │ │ │ │ - @ instruction: 0x009aaddf │ │ │ │ - addeq sl, r3, ip, asr #22 │ │ │ │ - addeq sl, r3, ip, asr #20 │ │ │ │ - addeq sl, r3, r8, asr sl │ │ │ │ - addeq sl, r3, r4, asr #19 │ │ │ │ + addseq sl, sl, r6, asr #28 │ │ │ │ + addseq sl, sl, pc, asr #27 │ │ │ │ + addeq sl, r3, ip, lsr fp │ │ │ │ + addeq sl, r3, ip, lsr sl │ │ │ │ + addeq sl, r3, r8, asr #20 │ │ │ │ + @ instruction: 0x0083a9b4 │ │ │ │ ldrb r3, [r0, #387] @ 0x183 │ │ │ │ tst r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr ip, [r0, #2692] @ 0xa84 │ │ │ │ ands r3, r3, #4 │ │ │ │ @@ -290603,20 +290603,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 398554 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq sl, sl, r8 │ │ │ │ - addeq r9, r3, r8, asr #23 │ │ │ │ - ldrdeq r9, [r3], ip │ │ │ │ - addseq r9, sl, r4, ror #31 │ │ │ │ - addeq r9, r3, r4, lsr #23 │ │ │ │ - ldrdeq r9, [r3], r0 │ │ │ │ + @ instruction: 0x009a9ff8 │ │ │ │ + @ instruction: 0x00839bb8 │ │ │ │ + addeq r9, r3, ip, asr #23 │ │ │ │ + @ instruction: 0x009a9fd4 │ │ │ │ + umulleq r9, r3, r4, fp │ │ │ │ + addeq r9, r3, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r3, r0, #73728 @ 0x12000 │ │ │ │ ldr r3, [r3, #3900] @ 0xf3c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -294352,18 +294352,18 @@ │ │ │ │ ldr r3, [r7, #3932] @ 0xf5c │ │ │ │ add r6, r4, #65536 @ 0x10000 │ │ │ │ cmp r3, #32 │ │ │ │ beq 39c044 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #360 @ 0x168 │ │ │ │ - bl 8e3f78 │ │ │ │ + bl 8e3f70 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #528 @ 0x210 │ │ │ │ - bl 8e3f78 │ │ │ │ + bl 8e3f70 │ │ │ │ mov r2, #15 │ │ │ │ strb r2, [r4, #375] @ 0x177 │ │ │ │ ldr r3, [r7, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 39c06c │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ strb r2, [r4, #400] @ 0x190 │ │ │ │ @@ -294388,15 +294388,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 39bfc8 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r3, [r6, #3088] @ 0xc10 │ │ │ │ - bl 8e3d18 │ │ │ │ + bl 8e3d10 │ │ │ │ b 39bfc8 │ │ │ │ mov r1, #45 @ 0x2d │ │ │ │ strb r1, [r4, #400] @ 0x190 │ │ │ │ mvn r1, #103 @ 0x67 │ │ │ │ strb r2, [r4, #906] @ 0x38a │ │ │ │ strb r1, [r4, #384] @ 0x180 │ │ │ │ mov r2, #32 │ │ │ │ @@ -296875,15 +296875,15 @@ │ │ │ │ ldr r3, [pc, #164] @ 39e7d0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 39e744 │ │ │ │ ldr r0, [pc, #148] @ 39e7d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mov r0, #15 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -296895,33 +296895,33 @@ │ │ │ │ ldr r3, [pc, #84] @ 39e7d0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 39e744 │ │ │ │ ldr r0, [pc, #72] @ 39e7d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 39e744 │ │ │ │ mov r0, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r6, r4, ror #14 │ │ │ │ - addseq r3, sl, r9, lsr #24 │ │ │ │ + addseq r3, sl, r9, lsl ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq r3, r3, r0, ror #19 │ │ │ │ - umulleq r3, r3, r0, r9 @ │ │ │ │ + ldrdeq r3, [r3], r0 │ │ │ │ + addeq r3, r3, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #340] @ 39e94c │ │ │ │ mov r8, r3 │ │ │ │ @@ -319512,47 +319512,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3b496c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3b46e0 │ │ │ │ ldr r0, [pc, #80] @ 3b4970 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3b46e0 │ │ │ │ ldr r0, [pc, #60] @ 3b4974 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3b46c4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r5, r8, r7, r4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq sp, r8, r0, asr ip │ │ │ │ + addseq sp, r8, r0, asr #24 │ │ │ │ tsteq r5, r0, ror r7 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r5, r4, lsl r7 │ │ │ │ andeq r5, r0, r8, asr #10 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sp, r1, r0, ror #16 │ │ │ │ - addeq sp, r1, r8, lsl #17 │ │ │ │ - addeq sp, r1, r0, lsl r8 │ │ │ │ + addeq sp, r1, r0, asr r8 │ │ │ │ + addeq sp, r1, r8, ror r8 │ │ │ │ + addeq sp, r1, r0, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #392] @ 0x188 │ │ │ │ add lr, r0, #65536 @ 0x10000 │ │ │ │ ldr ip, [lr, #3768] @ 0xeb8 │ │ │ │ @@ -319667,22 +319667,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 3b4b78 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 3b4b10 │ │ │ │ ldr r0, [pc, #28] @ 3b4b7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3b4b10 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ bl 3b4658 │ │ │ │ b 3b4b14 │ │ │ │ smlatbeq r5, r0, r3, r4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq sp, r1, r8, ror r6 │ │ │ │ + addeq sp, r1, r8, ror #12 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov fp, r3 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ and ip, r3, #31 │ │ │ │ ldr r3, [pc, #548] @ 3b4dc0 │ │ │ │ mov lr, ip │ │ │ │ @@ -320574,22 +320574,22 @@ │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ add r6, r0, #73728 @ 0x12000 │ │ │ │ add fp, fp, #820 @ 0x334 │ │ │ │ add r8, r0, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ b 3b5a0c │ │ │ │ stm sp, {r1, r9} │ │ │ │ - bl 8e2798 │ │ │ │ + bl 8e2790 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8e2798 │ │ │ │ + bl 8e2790 │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ ldr ip, [r5, #3864] @ 0xf18 │ │ │ │ add r7, r7, r3 │ │ │ │ str r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r2, [r6, #3900] @ 0xf3c │ │ │ │ add sl, fp, ip │ │ │ │ @@ -320634,15 +320634,15 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ bgt 3b5988 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 8e2798 │ │ │ │ + bl 8e2790 │ │ │ │ b 3b59ac │ │ │ │ ldr r3, [r6, #3896] @ 0xf38 │ │ │ │ cmp fp, r3 │ │ │ │ bne 3b5ad4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -320873,15 +320873,15 @@ │ │ │ │ ldr r3, [pc, #3128] @ 3b6a5c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3b5c58 │ │ │ │ ldr r0, [pc, #3112] @ 3b6a60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3b5c58 │ │ │ │ ldr r2, [r6, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne 3b5c7c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #3900] @ 0xf3c │ │ │ │ ldr r2, [pc, #3080] @ 3b6a64 │ │ │ │ @@ -320942,15 +320942,15 @@ │ │ │ │ add r6, r4, #73728 @ 0x12000 │ │ │ │ bic r8, r8, #52 @ 0x34 │ │ │ │ strb r8, [r5, #3884] @ 0xf2c │ │ │ │ mov r1, r7 │ │ │ │ str r9, [r6, #3892] @ 0xf34 │ │ │ │ str r9, [r6, #3896] @ 0xf38 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl bb2278 │ │ │ │ + bl bb2270 │ │ │ │ tst sl, #1 │ │ │ │ addne r0, r0, #31 │ │ │ │ asrne r7, r0, #5 │ │ │ │ addeq r0, r0, #7 │ │ │ │ asreq r7, r0, #3 │ │ │ │ ldr r3, [r5, #3856] @ 0xf10 │ │ │ │ cmp r7, #8192 @ 0x2000 │ │ │ │ @@ -320976,15 +320976,15 @@ │ │ │ │ ldr r3, [pc, #2716] @ 3b6a5c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b5c58 │ │ │ │ ldr r0, [pc, #2720] @ 3b6a74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3b5c58 │ │ │ │ mov r7, #3 │ │ │ │ b 3b5d90 │ │ │ │ tst r8, #8 │ │ │ │ bne 3b624c │ │ │ │ ldr r3, [pc, #2692] @ 3b6a78 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -321042,41 +321042,41 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #3864] @ 0xf18 │ │ │ │ sub r0, r9, r7 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl bb2498 │ │ │ │ + bl bb2490 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb2278 │ │ │ │ + bl bb2270 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ mov r9, r0 │ │ │ │ sub r0, sl, r7 │ │ │ │ - bl bb2498 │ │ │ │ + bl bb2490 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb2278 │ │ │ │ + bl bb2270 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #3856] @ 0xf10 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ bge 3b6174 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl bb2278 │ │ │ │ + bl bb2270 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ rsb r1, r2, #1 │ │ │ │ add r3, r3, r1 │ │ │ │ add r9, r9, #1 │ │ │ │ add sl, sl, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -321132,15 +321132,15 @@ │ │ │ │ ldr r3, [pc, #2092] @ 3b6a5c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3b5c58 │ │ │ │ ldr r0, [pc, #2120] @ 3b6a8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3b5c58 │ │ │ │ cmp r7, #2 │ │ │ │ bgt 3b6664 │ │ │ │ ldr r3, [pc, #2100] @ 3b6a90 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ @@ -321311,15 +321311,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -321332,15 +321332,15 @@ │ │ │ │ str r7, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 3b6ab0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 3b5d74 │ │ │ │ cmp r7, #2 │ │ │ │ ldrb r3, [r5, #3776] @ 0xec0 │ │ │ │ ldrb r1, [r5, #3777] @ 0xec1 │ │ │ │ beq 3b6848 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -321403,15 +321403,15 @@ │ │ │ │ ldr r3, [pc, #1008] @ 3b6a5c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b5c58 │ │ │ │ ldr r0, [pc, #1088] @ 3b6ac0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3b5c58 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1072] @ 3b6ac4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r7, lsl #2 │ │ │ │ ldr r3, [r3, #1768] @ 0x6e8 │ │ │ │ str r3, [r5, #3888] @ 0xf30 │ │ │ │ @@ -321548,22 +321548,22 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 3b5d74 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl bb2278 │ │ │ │ + bl bb2270 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r9, r0, r9 │ │ │ │ cmp r9, ip │ │ │ │ bgt 3b6188 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -321585,15 +321585,15 @@ │ │ │ │ ldr r1, [r5, #3876] @ 0xf24 │ │ │ │ mov r0, r4 │ │ │ │ blx fp │ │ │ │ cmp r9, r8 │ │ │ │ blt 3b61b0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, r6 │ │ │ │ - bl bb2278 │ │ │ │ + bl bb2270 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r5, #3856] @ 0xf10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2d6ec8 │ │ │ │ @@ -321651,45 +321651,45 @@ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x010531bc │ │ │ │ tsteq r5, r8, ror #2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tstpeq r3, r8, lsl #28 @ p-variant is OBSOLETE │ │ │ │ rscseq r7, r3, r4, asr #4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - @ instruction: 0x0081c5b0 │ │ │ │ + addeq ip, r1, r0, lsr #11 │ │ │ │ smlatbeq r5, r0, pc, r2 @ │ │ │ │ @ instruction: 0x0113fcfc │ │ │ │ rscseq r7, r3, r4, asr #2 │ │ │ │ tsteq r5, r8, ror lr │ │ │ │ - addeq ip, r1, r4, asr #6 │ │ │ │ + addeq ip, r1, r4, lsr r3 │ │ │ │ @ instruction: 0x0113fbf4 │ │ │ │ rscseq r7, r3, r0, lsr r0 │ │ │ │ @ instruction: 0xfffe5054 │ │ │ │ @ instruction: 0xfffe2618 │ │ │ │ strdeq r2, [r5, -r4] │ │ │ │ - addeq ip, r1, r0, lsl #2 │ │ │ │ + strdeq ip, [r1], r0 │ │ │ │ tstpeq r3, ip, lsl #19 @ p-variant is OBSOLETE │ │ │ │ rscseq r6, r3, r0, asr #27 │ │ │ │ @ instruction: 0x0113f8bc │ │ │ │ rscseq r6, r3, r4, lsl #26 │ │ │ │ tsteq r5, r0, asr #20 │ │ │ │ ldrsheq r6, [r3], #180 @ 0xb4 @ │ │ │ │ andeq r1, r0, r4, lsr #8 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - umulleq fp, r1, r4, ip │ │ │ │ + addeq fp, r1, r4, lsl #25 │ │ │ │ tstpeq r3, ip, lsl #12 @ p-variant is OBSOLETE │ │ │ │ rscseq r6, r3, r4, asr sl │ │ │ │ rscseq r6, r3, r0, lsr sl │ │ │ │ - strdeq fp, [r1], r8 │ │ │ │ + addeq fp, r1, r8, ror #25 │ │ │ │ ldrheq r6, [r3], #144 @ 0x90 @ │ │ │ │ rscseq r6, r3, r8, ror #17 │ │ │ │ - ldrdeq fp, [r1], r8 │ │ │ │ - addseq fp, r8, r4, ror #21 │ │ │ │ - addeq fp, r1, r0, lsr #13 │ │ │ │ - addeq fp, r1, r4, lsl #19 │ │ │ │ + addeq fp, r1, r8, asr #19 │ │ │ │ + @ instruction: 0x0098bad4 │ │ │ │ + umulleq fp, r1, r0, r6 │ │ │ │ + addeq fp, r1, r4, ror r9 │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1052] @ 3b6f14 │ │ │ │ ldr r3, [pc, #1052] @ 3b6f18 │ │ │ │ @@ -321770,15 +321770,15 @@ │ │ │ │ bne 3b6e74 │ │ │ │ ldr r0, [pc, #780] @ 3b6f38 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [pc, #756] @ 3b6f3c │ │ │ │ add r5, r5, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ and r3, r3, r8 │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ ldr r2, [pc, #736] @ 3b6f40 │ │ │ │ @@ -321876,22 +321876,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3b6f58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3b6b3c │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ strb r8, [r5, #931] @ 0x3a3 │ │ │ │ tst r3, #4 │ │ │ │ beq 3b6e78 │ │ │ │ ands r1, r6, #4 │ │ │ │ bne 3b6e78 │ │ │ │ @@ -321937,15 +321937,15 @@ │ │ │ │ add r4, r5, r4 │ │ │ │ and r8, r8, #31 │ │ │ │ strb r8, [r4, #882] @ 0x372 │ │ │ │ b 3b6c58 │ │ │ │ ldr r0, [pc, #144] @ 3b6f64 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3b6b3c │ │ │ │ ldr ip, [r2, #3896] @ 0xf38 │ │ │ │ cmp r0, ip │ │ │ │ streq r1, [r2, #3900] @ 0xf3c │ │ │ │ bne 3b6e40 │ │ │ │ b 3b6c58 │ │ │ │ ldr r3, [pc, #64] @ 3b6f3c │ │ │ │ @@ -321956,31 +321956,31 @@ │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ strb r8, [r2, #3776] @ 0xec0 │ │ │ │ b 3b6c58 │ │ │ │ tsteq r5, r4, lsl #6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatteq r5, r4, r2, r2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq fp, r8, sp, asr #15 │ │ │ │ + @ instruction: 0x0098b7bd │ │ │ │ cmpeq r5, #63 @ 0x3f │ │ │ │ ldrdeq r3, [r0], -fp │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ strdeq r2, [r5, -r4] │ │ │ │ - addeq fp, r1, ip, asr r8 │ │ │ │ + addeq fp, r1, ip, asr #16 │ │ │ │ andeq r3, r0, ip, lsl r3 │ │ │ │ @ instruction: 0x0105219c │ │ │ │ tsteq r5, ip, lsr r1 │ │ │ │ strdeq r2, [r5, -ip] │ │ │ │ swpeq r2, r0, [r5] │ │ │ │ muleq r0, r0, sl │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq fp, r1, ip, lsl r6 │ │ │ │ + addeq fp, r1, ip, lsl #12 │ │ │ │ smlatbeq r5, r4, pc, r1 @ │ │ │ │ tsteq r5, ip, ror #30 │ │ │ │ - addeq fp, r1, r4, lsl #11 │ │ │ │ + addeq fp, r1, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1884] @ 3b76dc │ │ │ │ ldr r3, [pc, #1884] @ 3b76e0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -322041,22 +322041,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 3b7700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3b6fc0 │ │ │ │ ldr r3, [pc, #1620] @ 3b76f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b6fe0 │ │ │ │ ldr r2, [pc, #1612] @ 3b7704 │ │ │ │ @@ -322070,15 +322070,15 @@ │ │ │ │ bne 3b7158 │ │ │ │ ldr r0, [pc, #1580] @ 3b7708 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r2, [pc, #1556] @ 3b770c │ │ │ │ ldr r3, [pc, #1508] @ 3b76e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -322448,28 +322448,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r2, r5 │ │ │ │ moveq r1, #38 @ 0x26 │ │ │ │ beq 3b711c │ │ │ │ b 3b7158 │ │ │ │ ldr r0, [pc, #180] @ 3b7788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3b6fc0 │ │ │ │ tsteq r5, ip, ror lr │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r5, ip, asr lr │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq fp, r8, r0, ror #6 │ │ │ │ + addseq fp, r8, r0, asr r3 │ │ │ │ tsteq r5, r4, lsl lr │ │ │ │ andeq r5, r0, r8, asr #10 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrdeq fp, [r1], ip │ │ │ │ + addeq fp, r1, ip, asr #1 │ │ │ │ tsteq r5, r4, asr #26 │ │ │ │ - addeq fp, r1, r0, ror #7 │ │ │ │ + ldrdeq fp, [r1], r0 │ │ │ │ tsteq r5, r4, lsl #26 │ │ │ │ smlabteq r5, r8, ip, r1 │ │ │ │ @ instruction: 0x01051c98 │ │ │ │ tsteq r5, r8, ror #24 │ │ │ │ tsteq r5, r8, lsr ip │ │ │ │ tsteq r5, r8, lsl #24 │ │ │ │ ldrdeq r1, [r5, -r8] │ │ │ │ @@ -322493,15 +322493,15 @@ │ │ │ │ tsteq r5, r8, ror r8 │ │ │ │ tsteq r5, r8, asr #16 │ │ │ │ tsteq r5, r8, lsl r8 │ │ │ │ smlatteq r5, r8, r7, r1 │ │ │ │ @ instruction: 0x010517b8 │ │ │ │ smlabbeq r5, r8, r7, r1 │ │ │ │ tsteq r5, r8, asr r7 │ │ │ │ - ldrdeq sl, [r1], r8 │ │ │ │ + addeq sl, r1, r8, asr #21 │ │ │ │ add r1, r0, #65536 @ 0x10000 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [r1, #3768] @ 0xeb8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and lr, r4, r2 │ │ │ │ ldrb r2, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ @@ -322558,15 +322558,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [r1, lr] │ │ │ │ mov r2, lr │ │ │ │ strd r4, [sp, #12] │ │ │ │ add r0, ip, #8 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r3, #0 │ │ │ │ - b 8e2798 │ │ │ │ + b 8e2790 │ │ │ │ cmp r0, #1 │ │ │ │ and lr, r4, lr, lsl #4 │ │ │ │ bhi 3b7868 │ │ │ │ mov r2, lr │ │ │ │ mov r0, ip │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 396fc4 │ │ │ │ @@ -322636,15 +322636,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #204] @ 3b7a8c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ lsr r3, r1, #15 │ │ │ │ orr r3, r3, ip, lsl #17 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ add r3, r3, #65536 @ 0x10000 │ │ │ │ ldr r2, [r3, #3788] @ 0xecc │ │ │ │ lsl r1, r1, #17 │ │ │ │ lsr r1, r1, #17 │ │ │ │ @@ -322674,27 +322674,27 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strb r5, [r3, r2] │ │ │ │ add r0, r4, #8 │ │ │ │ strd r6, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 8e2798 │ │ │ │ + b 8e2790 │ │ │ │ cmp lr, #1 │ │ │ │ and r2, ip, r2, lsl #4 │ │ │ │ bhi 3b7a3c │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 396fc4 │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 396f20 │ │ │ │ tsteq r5, r0, lsr r5 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq sl, r1, r4, lsr fp │ │ │ │ + addeq sl, r1, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ ldr r2, [pc, #1496] @ 3b8084 │ │ │ │ adc r8, r3, #0 │ │ │ │ @@ -322917,15 +322917,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b7d94 │ │ │ │ ldr r0, [pc, #676] @ 3b80c0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ mov r0, r5 │ │ │ │ bl 396c7c │ │ │ │ ldrb r1, [r5, #368] @ 0x170 │ │ │ │ add r1, r5, r1 │ │ │ │ strb r7, [r1, #369] @ 0x171 │ │ │ │ b 3b7ae8 │ │ │ │ add r1, r5, r1 │ │ │ │ @@ -323038,28 +323038,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3b80e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3b7b40 │ │ │ │ ldr r0, [pc, #172] @ 3b80e4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3b7b40 │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ add r1, r5, #1424 @ 0x590 │ │ │ │ add r0, r3, #1424 @ 0x590 │ │ │ │ add r1, r1, #5 │ │ │ │ add r0, r0, #12 │ │ │ │ bl 27db80 │ │ │ │ @@ -323073,34 +323073,34 @@ │ │ │ │ strb r3, [r5, #1172] @ 0x494 │ │ │ │ b 3b7ae8 │ │ │ │ tsteq r5, ip, asr #6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r5, r0, lsr #6 │ │ │ │ tsteq r5, ip, lsl #6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq sl, r8, lr, asr #16 │ │ │ │ - addseq sl, r8, r4, ror #16 │ │ │ │ + addseq sl, r8, lr, lsr r8 │ │ │ │ + addseq sl, r8, r4, asr r8 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ tsteq r5, r0, lsl r2 │ │ │ │ - addseq sl, r8, r4, lsl #16 │ │ │ │ + @ instruction: 0x0098a7f4 │ │ │ │ tsteq r5, ip, ror r1 │ │ │ │ smlabbeq r5, ip, r0, r1 │ │ │ │ - @ instruction: 0x0098a6b1 │ │ │ │ + addseq sl, r8, r1, lsr #13 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ tsteq r5, r4 │ │ │ │ - addeq sl, r1, r0, ror r7 │ │ │ │ + addeq sl, r1, r0, ror #14 │ │ │ │ @ instruction: 0x01050f90 │ │ │ │ - addeq sl, r1, r0, lsr r7 │ │ │ │ + addeq sl, r1, r0, lsr #14 │ │ │ │ muleq r0, r4, r1 │ │ │ │ tsteq r5, r0, lsl pc │ │ │ │ smlabbeq r5, r4, lr, r0 │ │ │ │ andeq r5, r0, r8, asr r3 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sl, r1, r0, lsl #10 │ │ │ │ - addeq sl, r1, r4, lsr #10 │ │ │ │ + strdeq sl, [r1], r0 │ │ │ │ + addeq sl, r1, r4, lsl r5 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ ldr r2, [sp] │ │ │ │ bcc 3b8108 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r1, r1, #256 @ 0x100 │ │ │ │ @@ -323183,153 +323183,153 @@ │ │ │ │ add r2, r7, #2016 @ 0x7e0 │ │ │ │ mov sl, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r0, fp │ │ │ │ - bl 8e3874 │ │ │ │ + bl 8e386c │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ add r6, r4, #68608 @ 0x10c00 │ │ │ │ ldr r2, [pc, #688] @ 3b8524 │ │ │ │ add fp, r6, #24 │ │ │ │ mov r8, #131072 @ 0x20000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8dcb84 │ │ │ │ + bl 8dcb7c │ │ │ │ ldr r3, [pc, #656] @ 3b8528 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r6, #192 @ 0xc0 │ │ │ │ mov r8, r3 │ │ │ │ add r2, r7, #2064 @ 0x810 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp, #24] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ ldr r2, [pc, #580] @ 3b852c │ │ │ │ add ip, r6, #360 @ 0x168 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 8dd430 │ │ │ │ + bl 8dd428 │ │ │ │ ldr r8, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3f78 │ │ │ │ + bl 8e3f70 │ │ │ │ str r8, [sp] │ │ │ │ mov r8, #1 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 8e3d0c │ │ │ │ + bl 8e3d04 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 3b8530 │ │ │ │ add r9, r6, #528 @ 0x210 │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8dd430 │ │ │ │ + bl 8dd428 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3f78 │ │ │ │ + bl 8e3f70 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 8e3d0c │ │ │ │ + bl 8e3d04 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e3d0c │ │ │ │ + bl 8e3d04 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 8e371c │ │ │ │ + bl 8e3714 │ │ │ │ ldr r3, [pc, #372] @ 3b8534 │ │ │ │ add r8, sl, #368 @ 0x170 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ lsr r2, r3, #12 │ │ │ │ str r2, [sp, #12] │ │ │ │ lsl r3, r3, #20 │ │ │ │ add r2, r7, #2112 @ 0x840 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3874 │ │ │ │ + bl 8e386c │ │ │ │ ldr r3, [pc, #308] @ 3b8538 │ │ │ │ add fp, sl, #536 @ 0x218 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4194304 @ 0x400000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r7, #2160 @ 0x870 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r0, fp │ │ │ │ - bl 8e3874 │ │ │ │ + bl 8e386c │ │ │ │ ldr r3, [pc, #252] @ 3b853c │ │ │ │ add sl, sl, #704 @ 0x2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r7, #2208 @ 0x8a0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r0, sl │ │ │ │ - bl 8e3874 │ │ │ │ + bl 8e386c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 3b84f4 │ │ │ │ add r3, pc, #124 @ 0x7c │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r1, #2097152 @ 0x200000 │ │ │ │ @@ -323365,22 +323365,22 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andseq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ eorseq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0x0113dabc │ │ │ │ rscseq r4, r3, r0, lsr lr │ │ │ │ - ldrdeq sl, [r1], r8 │ │ │ │ - addeq sl, r1, r8, ror r3 │ │ │ │ - addeq sl, r1, ip, ror r3 │ │ │ │ - addeq sl, r1, ip, lsr #6 │ │ │ │ - ldrdeq sl, [r1], r4 │ │ │ │ - addeq sl, r1, r0, lsl #5 │ │ │ │ - addeq sl, r1, r0, asr r2 │ │ │ │ - addeq sl, r1, r8, lsr #4 │ │ │ │ + addeq sl, r1, r8, asr #7 │ │ │ │ + addeq sl, r1, r8, ror #6 │ │ │ │ + addeq sl, r1, ip, ror #6 │ │ │ │ + addeq sl, r1, ip, lsl r3 │ │ │ │ + addeq sl, r1, r4, asr #5 │ │ │ │ + addeq sl, r1, r0, ror r2 │ │ │ │ + addeq sl, r1, r0, asr #4 │ │ │ │ + addeq sl, r1, r8, lsl r2 │ │ │ │ @ instruction: 0xfffde554 │ │ │ │ @ instruction: 0xfffe61b4 │ │ │ │ @ instruction: 0xfffde5f8 │ │ │ │ @ instruction: 0xfffdf470 │ │ │ │ @ instruction: 0xfffdf228 │ │ │ │ @ instruction: 0xfffe3ac0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -323396,27 +323396,27 @@ │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #190 @ 0xbe │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r5, r0 │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r2, [pc, #456] @ 3b8780 │ │ │ │ ldr r1, [pc, #456] @ 3b8784 │ │ │ │ add ip, r7, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [r5, #1924] @ 0x784 │ │ │ │ sub r3, r2, #4 │ │ │ │ bic r3, r3, #4 │ │ │ │ cmp r2, #16 │ │ │ │ cmpne r3, #0 │ │ │ │ movne sl, #1 │ │ │ │ moveq sl, #0 │ │ │ │ @@ -323456,41 +323456,41 @@ │ │ │ │ ldr r2, [pc, #272] @ 3b8788 │ │ │ │ ldr r1, [pc, #272] @ 3b878c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r6 │ │ │ │ bl 2d7068 │ │ │ │ add r6, r6, #67584 @ 0x10800 │ │ │ │ ldr r2, [pc, #224] @ 3b8790 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r6, #872 @ 0x368 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #4072] @ 0xfe8 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8dcb84 │ │ │ │ + bl 8dcb7c │ │ │ │ add r1, r6, #368 @ 0x170 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ add r1, r6, #536 @ 0x218 │ │ │ │ mov r2, #16777216 @ 0x1000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 519198 │ │ │ │ cmp fp, #184 @ 0xb8 │ │ │ │ bne 3b860c │ │ │ │ @@ -323505,32 +323505,32 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #84] @ 3b8798 │ │ │ │ add r3, r7, #120 @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - umullseq r9, r8, ip, pc @ │ │ │ │ - addeq r9, r1, ip, asr #22 │ │ │ │ - addeq r6, r1, ip, ror #17 │ │ │ │ - addeq sl, r0, r8, ror #15 │ │ │ │ - addeq r2, r0, r8, lsl #4 │ │ │ │ - rsbseq ip, pc, ip, lsl r5 @ │ │ │ │ - addeq fp, r2, r8, ror #11 │ │ │ │ - addeq r9, r1, r4, ror #31 │ │ │ │ - addeq r9, r1, ip, lsr pc │ │ │ │ + addseq r9, r8, ip, lsl #31 │ │ │ │ + addeq r9, r1, ip, lsr fp │ │ │ │ + ldrdeq r6, [r1], ip │ │ │ │ + ldrdeq sl, [r0], r8 │ │ │ │ + strdeq r2, [r0], r8 │ │ │ │ + rsbseq ip, pc, ip, lsl #10 │ │ │ │ + ldrdeq fp, [r2], r8 │ │ │ │ + ldrdeq r9, [r1], r4 │ │ │ │ + addeq r9, r1, ip, lsr #30 │ │ │ │ andeq r0, r0, fp, lsl #23 │ │ │ │ cmp r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r3, r3, #5 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -324761,20 +324761,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3b9b08 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rscseq r3, r3, r4, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #644] @ 3b9da8 │ │ │ │ ldr r3, [pc, #644] @ 3b9dac │ │ │ │ @@ -324939,15 +324939,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 3b9bec │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [r4, -r8] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ ldrheq r3, [r3], #208 @ 0xd0 @ │ │ │ │ - @ instruction: 0x009889f4 │ │ │ │ + addseq r8, r8, r4, ror #19 │ │ │ │ rscseq r3, r3, r0, ror sp │ │ │ │ tstpeq r4, r4, ror r1 @ p-variant is OBSOLETE │ │ │ │ rscseq r3, r3, r4, ror ip │ │ │ │ rscseq r3, r3, ip, asr ip │ │ │ │ ldrsbeq r3, [r3], #184 @ 0xb8 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -325222,15 +325222,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 3ba270 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #68] @ 3ba274 │ │ │ │ ldr ip, [pc, #68] @ 3ba278 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #348 @ 0x15c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ @@ -325238,18 +325238,18 @@ │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #40] @ 3ba27c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9281d0 │ │ │ │ - @ instruction: 0x009883d0 │ │ │ │ - rsbseq sl, pc, ip, ror r9 @ │ │ │ │ - addeq r9, r2, r8, asr #20 │ │ │ │ + b 9281c8 │ │ │ │ + addseq r8, r8, r0, asr #7 │ │ │ │ + rsbseq sl, pc, ip, ror #18 │ │ │ │ + addeq r9, r2, r8, lsr sl │ │ │ │ rscseq r3, r3, ip, lsl r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x0100dabc │ │ │ │ ldr r3, [pc, #48] @ 3ba2b8 │ │ │ │ ldr r1, [r0, #996] @ 0x3e4 │ │ │ │ mov r2, #1 │ │ │ │ bics r3, r3, r1 │ │ │ │ @@ -325348,21 +325348,21 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3ba410 │ │ │ │ mov r0, #0 │ │ │ │ b 3ba33c │ │ │ │ ldr r0, [pc, #28] @ 3ba434 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ba408 │ │ │ │ tsteq r4, ip, lsl fp │ │ │ │ - umullseq r8, r8, r4, r2 @ │ │ │ │ + addseq r8, r8, r4, lsl #5 │ │ │ │ ldrsheq r3, [r3], #84 @ 0x54 @ │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq r8, r1, r0, asr #8 │ │ │ │ + addeq r8, r1, r0, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #376] @ 3ba5c8 │ │ │ │ ldr sl, [pc, #376] @ 3ba5cc │ │ │ │ ldr r9, [pc, #376] @ 3ba5d0 │ │ │ │ @@ -325373,25 +325373,25 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #328] @ 3ba5d4 │ │ │ │ ldr r1, [pc, #328] @ 3ba5d8 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r8, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r4, #2576] @ 0xa10 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ba588 │ │ │ │ ldr r7, [pc, #284] @ 3ba5dc │ │ │ │ add sl, r4, #752 @ 0x2f0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [sp] │ │ │ │ @@ -325399,15 +325399,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r7, #412 @ 0x19c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 381554 │ │ │ │ add r1, r4, #2560 @ 0xa00 │ │ │ │ add r1, r1, #12 │ │ │ │ mov r0, r6 │ │ │ │ bl 381454 │ │ │ │ @@ -325418,15 +325418,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ ldr r1, [pc, #164] @ 3ba5e4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r8, [r4, #972] @ 0x3cc │ │ │ │ bl 36c864 │ │ │ │ mov r3, r4 │ │ │ │ @@ -325446,32 +325446,32 @@ │ │ │ │ ldr ip, [pc, #88] @ 3ba5e8 │ │ │ │ ldr r2, [pc, #88] @ 3ba5ec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #40 @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r8, r8, ip, lsl #3 │ │ │ │ + addseq r8, r8, ip, ror r1 │ │ │ │ + addeq r8, r1, r4, lsl #8 │ │ │ │ addeq r8, r1, r4, lsl r4 │ │ │ │ - addeq r8, r1, r4, lsr #8 │ │ │ │ - umulleq r8, r0, r8, r0 │ │ │ │ - addeq r8, r0, ip, lsr #1 │ │ │ │ + addeq r8, r0, r8, lsl #1 │ │ │ │ + umulleq r8, r0, ip, r0 │ │ │ │ rscseq r3, r3, ip, lsl #9 │ │ │ │ andeq r0, r0, r0, lsr #6 │ │ │ │ @ instruction: 0xfffff57c │ │ │ │ - addeq r8, r1, r0, lsl #6 │ │ │ │ + strdeq r8, [r1], r0 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ bxle lr │ │ │ │ sub r2, r2, #4 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ subs r3, r3, #1 │ │ │ │ @@ -325493,84 +325493,84 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umullseq r7, r8, ip, pc @ │ │ │ │ + addseq r7, r8, ip, lsl #31 │ │ │ │ + addeq r8, r1, r4, lsl r2 │ │ │ │ addeq r8, r1, r4, lsr #4 │ │ │ │ - addeq r8, r1, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3ba6fc │ │ │ │ ldr r2, [pc, #76] @ 3ba700 │ │ │ │ ldr r1, [pc, #76] @ 3ba704 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r7, r8, ip, lsr #30 │ │ │ │ + addseq r7, r8, ip, lsl pc │ │ │ │ + addeq r8, r1, r4, lsr #3 │ │ │ │ @ instruction: 0x008181b4 │ │ │ │ - addeq r8, r1, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3ba76c │ │ │ │ ldr r2, [pc, #76] @ 3ba770 │ │ │ │ ldr r1, [pc, #76] @ 3ba774 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x00987ebc │ │ │ │ + addseq r7, r8, ip, lsr #29 │ │ │ │ + addeq r8, r1, r4, lsr r1 │ │ │ │ addeq r8, r1, r4, asr #2 │ │ │ │ - addeq r8, r1, r4, asr r1 │ │ │ │ ldr r3, [pc, #100] @ 3ba7e4 │ │ │ │ ldr r1, [r0, #996] @ 0x3e4 │ │ │ │ mov r2, #1 │ │ │ │ bics r3, r3, r1 │ │ │ │ str r2, [r0, #1028] @ 0x404 │ │ │ │ beq 3ba7a8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -325623,30 +325623,30 @@ │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r4, r0 │ │ │ │ orr r3, r3, #12 │ │ │ │ str r3, [r4, #1008] @ 0x3f0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r4, #972] @ 0x3cc │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [pc, #52] @ 3ba8a8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8e690 │ │ │ │ + bl b8e688 │ │ │ │ ldr r1, [r4, #1008] @ 0x3f0 │ │ │ │ ldr r3, [r4, #1012] @ 0x3f4 │ │ │ │ ldr r0, [r4, #2572] @ 0xa0c │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 3ba8a0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ rscseq r5, lr, sl, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r1, #1 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -325738,26 +325738,26 @@ │ │ │ │ ands r1, r3, r1 │ │ │ │ ldr r0, [r4, #2572] @ 0xa0c │ │ │ │ str r3, [r4, #1008] @ 0x3f0 │ │ │ │ beq 3baa2c │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldr r3, [pc, #444] @ 3babfc │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3ba9f0 │ │ │ │ ldr r0, [pc, #428] @ 3bac00 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r2, [r4, #1016] @ 0x3f8 │ │ │ │ and r3, ip, #252 @ 0xfc │ │ │ │ adds r3, r3, #4 │ │ │ │ cmp r2, r3, lsl #2 │ │ │ │ ldr r5, [r4, #1020] @ 0x3fc │ │ │ │ lsl r6, r3, #2 │ │ │ │ str ip, [r4, #980] @ 0x3d4 │ │ │ │ @@ -325810,15 +325810,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ str ip, [r4, #996] @ 0x3e4 │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ beq 3babb8 │ │ │ │ ldr r0, [r4, #972] @ 0x3cc │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b8e278 │ │ │ │ + b b8e270 │ │ │ │ ldr r3, [sp] │ │ │ │ orr r6, r6, r3, lsl #16 │ │ │ │ orr r6, r6, r7, lsl #8 │ │ │ │ str r6, [fp] │ │ │ │ b 3ba9e0 │ │ │ │ and r1, r9, #224 @ 0xe0 │ │ │ │ orr r1, r1, r6, lsr #6 │ │ │ │ @@ -325841,58 +325841,58 @@ │ │ │ │ b 3baa94 │ │ │ │ ldr r2, [r4, #1020] @ 0x3fc │ │ │ │ ldr r1, [r4, #1016] @ 0x3f8 │ │ │ │ ldr r0, [r4, #968] @ 0x3c8 │ │ │ │ bl 2d76b0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #972] @ 0x3cc │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [pc, #44] @ 3bac08 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b8e690 │ │ │ │ + b b8e688 │ │ │ │ tsteq r4, ip, lsl r5 │ │ │ │ - @ instruction: 0x00987cb1 │ │ │ │ - addseq r7, r8, r8, lsl #25 │ │ │ │ + addseq r7, r8, r1, lsr #25 │ │ │ │ + addseq r7, r8, r8, ror ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq r7, r1, r8, ror #28 │ │ │ │ + addeq r7, r1, r8, asr lr │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ rscseq r5, lr, sl, lsr #32 │ │ │ │ ldr r0, [pc, #4] @ 3bac18 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rscseq r2, r3, r4, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 929a98 │ │ │ │ + bl 929a90 │ │ │ │ ldr ip, [pc, #52] @ 3bac70 │ │ │ │ ldr r2, [pc, #52] @ 3bac74 │ │ │ │ ldr r1, [pc, #52] @ 3bac78 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #28] @ 3bac7c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3e95f8 │ │ │ │ - addseq r7, r8, r8, ror #19 │ │ │ │ - addeq sl, r0, r8, asr #17 │ │ │ │ - addeq r7, r1, r0, lsl #26 │ │ │ │ - addeq r7, r1, r4, asr r2 │ │ │ │ + @ instruction: 0x009879d8 │ │ │ │ + @ instruction: 0x0080a8b8 │ │ │ │ + strdeq r7, [r1], r0 │ │ │ │ + addeq r7, r1, r4, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #192] @ 3bad58 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -325900,38 +325900,38 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3bad5c │ │ │ │ ldr r1, [pc, #176] @ 3bad60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #156] @ 3bad64 │ │ │ │ ldr r1, [pc, #156] @ 3bad68 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #124] @ 3bad6c │ │ │ │ ldr r2, [pc, #124] @ 3bad70 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #120] @ 3bad74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #108] @ 3bad78 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #88] @ 3bad7c │ │ │ │ ldr r2, [pc, #88] @ 3bad80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -325939,19 +325939,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umullseq r7, r8, r0, r9 │ │ │ │ - rsbseq r9, pc, r8, ror #29 │ │ │ │ - @ instruction: 0x00828fb0 │ │ │ │ - addeq sl, r0, r0, asr #16 │ │ │ │ - addeq sl, r0, r4, asr r8 │ │ │ │ + addseq r7, r8, r0, lsl #19 │ │ │ │ + ldrsbeq r9, [pc], #-232 @ │ │ │ │ + addeq r8, r2, r0, lsr #31 │ │ │ │ + addeq sl, r0, r0, lsr r8 │ │ │ │ + addeq sl, r0, r4, asr #16 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ rscseq r2, r3, r0, lsl lr │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -325964,29 +325964,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ strb r3, [r0, #108] @ 0x6c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r7, r8, r8, lsl #17 │ │ │ │ - addeq r7, r1, r4, lsr #23 │ │ │ │ - @ instruction: 0x00817bb8 │ │ │ │ + addseq r7, r8, r8, ror r8 │ │ │ │ + umulleq r7, r1, r4, fp │ │ │ │ + addeq r7, r1, r8, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ 3bae94 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #128] @ 3bae98 │ │ │ │ @@ -325994,15 +325994,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r4, #1 │ │ │ │ beq 3bae70 │ │ │ │ bls 3bae74 │ │ │ │ sub r0, r4, #3 │ │ │ │ cmp r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mvnhi r0, #0 │ │ │ │ @@ -326018,17 +326018,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r7, r8, r0, lsl r8 │ │ │ │ - addeq r7, r1, ip, lsr #22 │ │ │ │ - addeq r7, r1, r0, asr #22 │ │ │ │ + addseq r7, r8, r0, lsl #16 │ │ │ │ + addeq r7, r1, ip, lsl fp │ │ │ │ + addeq r7, r1, r0, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #384] @ 3bb038 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -326042,15 +326042,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #332] @ 3bb04c │ │ │ │ add r6, pc, r6 │ │ │ │ ldrb r4, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #27 │ │ │ │ moveq r7, #176 @ 0xb0 │ │ │ │ beq 3baf3c │ │ │ │ @@ -326105,45 +326105,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3bb064 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r4, [r5, #104] @ 0x68 │ │ │ │ b 3baf50 │ │ │ │ ldr r0, [pc, #72] @ 3bb068 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r4, [r5, #104] @ 0x68 │ │ │ │ b 3baf50 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r7, r8, r0, ror r7 │ │ │ │ + addseq r7, r8, r0, ror #14 │ │ │ │ tsteq r4, r0, lsr pc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r7, r1, r4, ror sl │ │ │ │ - addeq r7, r1, r8, lsl #21 │ │ │ │ + addeq r7, r1, r4, ror #20 │ │ │ │ + addeq r7, r1, r8, ror sl │ │ │ │ tsteq r4, r0, lsl #30 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq r4, r4, lr, sp │ │ │ │ andeq r1, r0, r0, asr ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r7, r1, r8, ror #18 │ │ │ │ - addeq r7, r1, r8, lsl #19 │ │ │ │ + addeq r7, r1, r8, asr r9 │ │ │ │ + addeq r7, r1, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #780] @ 3bb390 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -326158,15 +326158,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #724] @ 3bb3a4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #0 │ │ │ │ strbne r6, [r4, #104] @ 0x68 │ │ │ │ @@ -326228,24 +326228,24 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #468] @ 3bb3bc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 3bb3c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r5, [r4, #104] @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ b 3bb104 │ │ │ │ cmp ip, #0 │ │ │ │ strb r1, [r4, #106] @ 0x6a │ │ │ │ strb r1, [r4, #108] @ 0x6c │ │ │ │ beq 3bb110 │ │ │ │ @@ -326266,24 +326266,24 @@ │ │ │ │ beq 3bb34c │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #324] @ 3bb3c4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3bb3c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r5, [r4, #104] @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ b 3bb104 │ │ │ │ ldr r3, [pc, #284] @ 3bb3cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -326301,80 +326301,80 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 3bb3d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ b 3bb110 │ │ │ │ mov r3, r5 │ │ │ │ b 3bb110 │ │ │ │ ldr r0, [pc, #156] @ 3bb3d4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ b 3bb110 │ │ │ │ ldr r1, [pc, #132] @ 3bb3d8 │ │ │ │ ldr r0, [pc, #132] @ 3bb3dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r5, [r4, #104] @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ b 3bb104 │ │ │ │ ldr r1, [pc, #108] @ 3bb3e0 │ │ │ │ ldr r0, [pc, #108] @ 3bb3e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r5, [r4, #104] @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ b 3bb104 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r7, r8, r4, lsr #11 │ │ │ │ + umullseq r7, r8, r4, r5 │ │ │ │ tsteq r4, r4, ror #26 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r7, r1, r0, lsr #17 │ │ │ │ - @ instruction: 0x008178b4 │ │ │ │ + umulleq r7, r1, r0, r8 │ │ │ │ + addeq r7, r1, r4, lsr #17 │ │ │ │ tsteq r4, r0, lsr sp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq sp, [r4, -ip] │ │ │ │ @ instruction: 0x000062b0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r7, r1, r8, lsl r8 │ │ │ │ - ldrdeq r7, [r1], r8 │ │ │ │ - addeq r7, r1, r4, lsr #15 │ │ │ │ - addeq r7, r1, r0, asr #14 │ │ │ │ + addeq r7, r1, r8, lsl #16 │ │ │ │ + addeq r7, r1, r8, asr #15 │ │ │ │ + umulleq r7, r1, r4, r7 │ │ │ │ + addeq r7, r1, r0, lsr r7 │ │ │ │ andeq r1, r0, r0, lsl r7 │ │ │ │ - addeq r7, r1, r4, lsl r7 │ │ │ │ - addeq r7, r1, ip, lsr #14 │ │ │ │ - ldrdeq r7, [r1], r0 │ │ │ │ - addeq r7, r1, ip, lsr #13 │ │ │ │ - addeq r7, r1, ip, lsl #13 │ │ │ │ - addeq r7, r1, ip, lsl #13 │ │ │ │ + addeq r7, r1, r4, lsl #14 │ │ │ │ + addeq r7, r1, ip, lsl r7 │ │ │ │ + addeq r7, r1, r0, asr #13 │ │ │ │ + umulleq r7, r1, ip, r6 │ │ │ │ + addeq r7, r1, ip, ror r6 │ │ │ │ + addeq r7, r1, ip, ror r6 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3bb408 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ smlalseq r2, r3, ip, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #532] @ 3bb638 │ │ │ │ ldr r2, [pc, #532] @ 3bb63c │ │ │ │ @@ -326382,15 +326382,15 @@ │ │ │ │ ldr r1, [pc, #528] @ 3bb640 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r5, [pc, #500] @ 3bb644 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r0, #140] @ 0x8c │ │ │ │ cmp r2, #1 │ │ │ │ beq 3bb514 │ │ │ │ cmp r2, #2 │ │ │ │ beq 3bb4cc │ │ │ │ @@ -326507,22 +326507,22 @@ │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ lsl r2, r4, #4 │ │ │ │ and r3, r3, #15 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ orr r3, r3, r2 │ │ │ │ str r3, [r0, #112] @ 0x70 │ │ │ │ b 3bb4ac │ │ │ │ - @ instruction: 0x009872f0 │ │ │ │ - addeq r7, r1, r0, lsl #13 │ │ │ │ - umulleq r7, r1, r4, r6 │ │ │ │ + addseq r7, r8, r0, ror #5 │ │ │ │ + addeq r7, r1, r0, ror r6 │ │ │ │ + addeq r7, r1, r4, lsl #13 │ │ │ │ @ instruction: 0x0104d9b0 │ │ │ │ - addeq r7, r1, r0, asr #12 │ │ │ │ + addeq r7, r1, r0, lsr r6 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - addseq r7, r8, ip, asr r1 │ │ │ │ - addeq r7, r1, r8, lsl #11 │ │ │ │ + addseq r7, r8, ip, asr #2 │ │ │ │ + addeq r7, r1, r8, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #60] @ 3bb6ac │ │ │ │ ldr r3, [pc, #60] @ 3bb6b0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -326538,15 +326538,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ smlabbeq r4, ip, r7, sp │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - umulleq r7, r1, ip, r4 │ │ │ │ + addeq r7, r1, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 3bb77c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -326554,25 +326554,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3bb780 │ │ │ │ ldr r1, [pc, #156] @ 3bb784 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #136] @ 3bb788 │ │ │ │ ldr r1, [pc, #136] @ 3bb78c │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #104] @ 3bb790 │ │ │ │ ldr lr, [pc, #104] @ 3bb794 │ │ │ │ ldr ip, [pc, #104] @ 3bb798 │ │ │ │ ldr r1, [pc, #104] @ 3bb79c │ │ │ │ ldr r2, [pc, #104] @ 3bb7a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -326588,19 +326588,19 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r7, r8, r0, asr r0 │ │ │ │ - ldrheq r9, [pc], #-64 @ │ │ │ │ - addeq r8, r2, r8, ror r5 │ │ │ │ - addeq r9, r0, r8, lsl #28 │ │ │ │ - addeq r9, r0, ip, lsl lr │ │ │ │ + addseq r7, r8, r0, asr #32 │ │ │ │ + rsbseq r9, pc, r0, lsr #9 │ │ │ │ + addeq r8, r2, r8, ror #10 │ │ │ │ + strdeq r9, [r0], r8 │ │ │ │ + addeq r9, r0, ip, lsl #28 │ │ │ │ rscseq r2, r3, r8, ror #8 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r0, r8, lsr r3 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -326774,17 +326774,17 @@ │ │ │ │ mov r5, #16 │ │ │ │ b 3bb8c8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, asr #12 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, r4, lsl #12 │ │ │ │ smlatteq r4, r0, r5, sp │ │ │ │ - addseq r6, r8, r8, lsl #29 │ │ │ │ + addseq r6, r8, r8, ror lr │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - umulleq r7, r1, ip, r2 │ │ │ │ + addeq r7, r1, ip, lsl #5 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -326794,15 +326794,15 @@ │ │ │ │ ldr r1, [pc, #164] @ 3bbb44 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r4, #3 │ │ │ │ beq 3bbb10 │ │ │ │ bls 3bbae8 │ │ │ │ subs r0, r4, #4 │ │ │ │ mvnne r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -326828,49 +326828,49 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r6, r8, r0, lsl #25 │ │ │ │ - addeq r7, r1, r0, lsl r0 │ │ │ │ - addeq r7, r1, r4, lsr #32 │ │ │ │ + addseq r6, r8, r0, ror ip │ │ │ │ + addeq r7, r1, r0 │ │ │ │ + addeq r7, r1, r4, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 3bbbbc │ │ │ │ ldr r2, [pc, #92] @ 3bbbc0 │ │ │ │ ldr r1, [pc, #92] @ 3bbbc4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #60] @ 3bbbc8 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d7068 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #384 @ 0x180 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2d76b0 │ │ │ │ - @ instruction: 0x00986bb8 │ │ │ │ - addeq r6, r1, r4, asr #30 │ │ │ │ - addeq r6, r1, r8, asr pc │ │ │ │ + addseq r6, r8, r8, lsr #23 │ │ │ │ + addeq r6, r1, r4, lsr pc │ │ │ │ + addeq r6, r1, r8, asr #30 │ │ │ │ rscseq r2, r3, r0, lsl r0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #172] @ 0xac │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ subs r2, r2, #0 │ │ │ │ @@ -326907,15 +326907,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #21 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3bbc7c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rscseq r1, r3, ip, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #672] @ 3bbf38 │ │ │ │ ldr r2, [pc, #672] @ 3bbf3c │ │ │ │ @@ -326923,15 +326923,15 @@ │ │ │ │ ldr r1, [pc, #668] @ 3bbf40 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #640] @ 3bbf44 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bbd50 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -327083,22 +327083,22 @@ │ │ │ │ and r1, r1, #63 @ 0x3f │ │ │ │ and r2, r2, #63 @ 0x3f │ │ │ │ rsbpl r2, r1, #0 │ │ │ │ str r3, [r0, #160] @ 0xa0 │ │ │ │ str r3, [r0, #164] @ 0xa4 │ │ │ │ str r2, [r0, #168] @ 0xa8 │ │ │ │ b 3bbe34 │ │ │ │ - addseq r6, r8, r0, lsl ip │ │ │ │ - addeq r6, r1, r0, lsl #30 │ │ │ │ - addeq r6, r1, r4, lsl pc │ │ │ │ + addseq r6, r8, r0, lsl #24 │ │ │ │ + strdeq r6, [r1], r0 │ │ │ │ + addeq r6, r1, r4, lsl #30 │ │ │ │ tsteq r4, ip, lsr r1 │ │ │ │ - addseq r6, r8, r8, asr #19 │ │ │ │ - addseq r6, r8, pc, lsl #20 │ │ │ │ + @ instruction: 0x009869b8 │ │ │ │ + @ instruction: 0x009869ff │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - addeq r6, r1, r8, asr sp │ │ │ │ + addeq r6, r1, r8, asr #26 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 3bc020 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -327107,25 +327107,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3bc024 │ │ │ │ ldr r1, [pc, #156] @ 3bc028 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #136] @ 3bc02c │ │ │ │ ldr r1, [pc, #136] @ 3bc030 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #104] @ 3bc034 │ │ │ │ ldr r3, [pc, #104] @ 3bc038 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #2 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #88] @ 3bc03c │ │ │ │ @@ -327141,19 +327141,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r6, r8, r0, asr #18 │ │ │ │ - rsbseq r8, pc, ip, lsl #24 │ │ │ │ - ldrdeq r7, [r2], r4 │ │ │ │ - strdeq ip, [r0], ip @ │ │ │ │ - addeq ip, r0, r0, lsl r3 │ │ │ │ + addseq r6, r8, r0, lsr r9 │ │ │ │ + ldrsheq r8, [pc], #-188 @ │ │ │ │ + addeq r7, r2, r4, asr #25 │ │ │ │ + addeq ip, r0, ip, ror #5 │ │ │ │ + addeq ip, r0, r0, lsl #6 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ rscseq r1, r3, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -327164,24 +327164,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 3bc104 │ │ │ │ ldr r1, [pc, #152] @ 3bc108 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #132] @ 3bc10c │ │ │ │ ldr r1, [pc, #132] @ 3bc110 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #104] @ 3bc114 │ │ │ │ mov r1, #63 @ 0x3f │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [r0, #168] @ 0xa8 │ │ │ │ @@ -327197,19 +327197,19 @@ │ │ │ │ ldr r1, [pc, #44] @ 3bc118 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36c864 │ │ │ │ - addseq r6, r8, ip, asr r8 │ │ │ │ - rsbseq r8, pc, r8, lsr #22 │ │ │ │ - strdeq r7, [r2], r0 │ │ │ │ - addeq r6, r1, r0, lsr #22 │ │ │ │ - addeq r6, r1, r4, lsr fp │ │ │ │ + addseq r6, r8, ip, asr #16 │ │ │ │ + rsbseq r8, pc, r8, lsl fp @ │ │ │ │ + addeq r7, r2, r0, ror #23 │ │ │ │ + addeq r6, r1, r0, lsl fp │ │ │ │ + addeq r6, r1, r4, lsr #22 │ │ │ │ rscseq r1, r3, r0, ror fp │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3704] @ 0xe78 │ │ │ │ ldr r2, [pc, #908] @ 3bc4c0 │ │ │ │ @@ -327441,21 +327441,21 @@ │ │ │ │ mov r4, #4 │ │ │ │ b 3bc270 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabteq r4, r8, ip, ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x0104cc90 │ │ │ │ tsteq r4, ip, asr ip │ │ │ │ - addseq r6, r8, r6, ror #12 │ │ │ │ + addseq r6, r8, r6, asr r6 │ │ │ │ ldrdeq ip, [r4, -r4] │ │ │ │ - addeq r6, r1, r8, lsr #19 │ │ │ │ + umulleq r6, r1, r8, r9 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - addseq r6, r8, r8, lsr #12 │ │ │ │ + addseq r6, r8, r8, lsl r6 │ │ │ │ tsteq r4, ip, lsr #22 │ │ │ │ - strdeq r6, [r1], ip │ │ │ │ + addeq r6, r1, ip, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 3bc538 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ beq 3bc518 │ │ │ │ mov r0, #0 │ │ │ │ @@ -327521,20 +327521,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3bc628 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ smlalseq r1, r3, ip, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #204] @ 3bc710 │ │ │ │ ldr r2, [pc, #204] @ 3bc714 │ │ │ │ @@ -327542,37 +327542,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #172] @ 3bc71c │ │ │ │ ldr r1, [pc, #172] @ 3bc720 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [pc, #160] @ 3bc724 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #136] @ 3bc728 │ │ │ │ ldr r1, [pc, #136] @ 3bc72c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #104] @ 3bc730 │ │ │ │ ldr r1, [pc, #104] @ 3bc734 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ str r1, [r8, #108] @ 0x6c │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -327585,35 +327585,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq r6, r8, r0, lsr #5 │ │ │ │ - rsbseq r8, pc, ip, lsr r5 @ │ │ │ │ - addeq r7, r2, r8, lsl #12 │ │ │ │ - addeq r6, r0, r4, lsr r7 │ │ │ │ - rsbseq lr, pc, r8, asr r1 @ │ │ │ │ + umullseq r6, r8, r0, r2 │ │ │ │ + rsbseq r8, pc, ip, lsr #10 │ │ │ │ + strdeq r7, [r2], r8 │ │ │ │ + addeq r6, r0, r4, lsr #14 │ │ │ │ + rsbseq lr, pc, r8, asr #2 │ │ │ │ tsteq r4, ip, ror r7 │ │ │ │ - addeq r3, r0, r0, ror #31 │ │ │ │ - addeq r3, r0, r4, asr #31 │ │ │ │ + ldrdeq r3, [r0], r0 │ │ │ │ + @ instruction: 0x00803fb4 │ │ │ │ ldrsbeq r1, [r3], #92 @ 0x5c @ │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r3, r0, r4, lsr #7 │ │ │ │ ldr r3, [pc, #20] @ 3bc758 │ │ │ │ ldr r2, [pc, #20] @ 3bc75c │ │ │ │ ldr r1, [pc, #20] @ 3bc760 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 9355fc │ │ │ │ + b 9355f4 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - addeq r6, r1, r0, lsl r5 │ │ │ │ + addeq r6, r1, r0, lsl #10 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 3bc7d8 │ │ │ │ @@ -327712,49 +327712,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #120] @ 3bc990 │ │ │ │ ldr r1, [pc, #120] @ 3bc994 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #88] @ 3bc998 │ │ │ │ ldr r3, [pc, #88] @ 3bc99c │ │ │ │ ldr r1, [pc, #88] @ 3bc9a0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r1, [pc, #48] @ 3bc9a4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 929f74 │ │ │ │ - @ instruction: 0x00985ff8 │ │ │ │ - @ instruction: 0x007f8298 │ │ │ │ - addeq r7, r2, r4, ror #6 │ │ │ │ - addeq r6, r0, r8, lsl #9 │ │ │ │ - rsbseq sp, pc, ip, lsr #29 │ │ │ │ + b 929f6c │ │ │ │ + addseq r5, r8, r8, ror #31 │ │ │ │ + rsbseq r8, pc, r8, lsl #5 │ │ │ │ + addeq r7, r2, r4, asr r3 │ │ │ │ + addeq r6, r0, r8, ror r4 │ │ │ │ + @ instruction: 0x007fde9c │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ smlatteq r0, r0, lr, fp │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -327765,62 +327765,62 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #148] @ 3bca80 │ │ │ │ ldr r1, [pc, #148] @ 3bca84 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #116] @ 3bca88 │ │ │ │ ldr r1, [pc, #116] @ 3bca8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #384 @ 0x180 │ │ │ │ mov r2, #10 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #96] @ 3bca90 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [pc, #72] @ 3bca94 │ │ │ │ ldr r2, [pc, #72] @ 3bca98 │ │ │ │ ldr r1, [pc, #72] @ 3bca9c │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [r5, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9356c8 │ │ │ │ - addseq r5, r8, r4, lsr #30 │ │ │ │ - rsbseq r8, pc, r4, asr #3 │ │ │ │ - umulleq r7, r2, r0, r2 │ │ │ │ - @ instruction: 0x008063b4 │ │ │ │ - ldrsbeq sp, [pc], #-216 @ │ │ │ │ + b 9356c0 │ │ │ │ + addseq r5, r8, r4, lsl pc │ │ │ │ + ldrheq r8, [pc], #-20 @ │ │ │ │ + addeq r7, r2, r0, lsl #5 │ │ │ │ + addeq r6, r0, r4, lsr #7 │ │ │ │ + rsbseq sp, pc, r8, asr #27 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ tsteq r0, r8, lsl lr │ │ │ │ - addeq r6, r1, ip, asr #4 │ │ │ │ + addeq r6, r1, ip, lsr r2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - addeq r6, r1, r4, lsl #4 │ │ │ │ + strdeq r6, [r1], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ 3bcb28 │ │ │ │ mov r5, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -327828,135 +327828,135 @@ │ │ │ │ ldr r1, [pc, #104] @ 3bcb30 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #76] @ 3bcb34 │ │ │ │ ldr r1, [pc, #76] @ 3bcb38 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ strb r5, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r5, r8, r4, lsr lr │ │ │ │ - ldrdeq r6, [r0], r4 │ │ │ │ - ldrsheq sp, [pc], #-196 @ │ │ │ │ - addeq r6, r1, r0, lsr #3 │ │ │ │ - @ instruction: 0x008161b4 │ │ │ │ + addseq r5, r8, r4, lsr #28 │ │ │ │ + addeq r6, r0, r4, asr #5 │ │ │ │ + rsbseq sp, pc, r4, ror #25 │ │ │ │ + umulleq r6, r1, r0, r1 │ │ │ │ + addeq r6, r1, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 3bcbbc │ │ │ │ ldr r2, [pc, #104] @ 3bcbc0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #100] @ 3bcbc4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #72] @ 3bcbc8 │ │ │ │ ldr r1, [pc, #72] @ 3bcbcc │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r0, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq r5, r8, r8, sp │ │ │ │ - addeq r6, r0, ip, lsr r2 │ │ │ │ - rsbseq sp, pc, r0, ror #24 │ │ │ │ - addeq r6, r1, r8, lsl #2 │ │ │ │ - addeq r6, r1, ip, lsl r1 │ │ │ │ + addseq r5, r8, r8, lsl #27 │ │ │ │ + addeq r6, r0, ip, lsr #4 │ │ │ │ + rsbseq sp, pc, r0, asr ip @ │ │ │ │ + strdeq r6, [r1], r8 │ │ │ │ + addeq r6, r1, ip, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ 3bcc3c │ │ │ │ ldr r2, [pc, #84] @ 3bcc40 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #80] @ 3bcc44 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #52] @ 3bcc48 │ │ │ │ ldr r1, [pc, #52] @ 3bcc4c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3c8c88 │ │ │ │ - addseq r5, r8, r4, lsl #26 │ │ │ │ - addeq r6, r0, r8, lsr #3 │ │ │ │ - rsbseq sp, pc, ip, asr #23 │ │ │ │ - addeq r6, r1, r4, ror r0 │ │ │ │ - addeq r6, r1, r8, lsl #1 │ │ │ │ + @ instruction: 0x00985cf4 │ │ │ │ + umulleq r6, r0, r8, r1 │ │ │ │ + ldrheq sp, [pc], #-188 @ │ │ │ │ + addeq r6, r1, r4, rrx │ │ │ │ + addeq r6, r1, r8, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 3bcd20 │ │ │ │ ldr r2, [pc, #184] @ 3bcd24 │ │ │ │ ldr r1, [pc, #184] @ 3bcd28 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ add r6, r4, #69632 @ 0x11000 │ │ │ │ ldr r0, [r0, #4072] @ 0xfe8 │ │ │ │ add r5, r5, #960 @ 0x3c0 │ │ │ │ bl 2d7414 │ │ │ │ add r1, r6, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e3d18 │ │ │ │ + bl 8e3d10 │ │ │ │ add r4, r4, #65536 @ 0x10000 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e3d18 │ │ │ │ + bl 8e3d10 │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #4 │ │ │ │ bne 3bccf4 │ │ │ │ tst r3, #8 │ │ │ │ bne 3bcd0c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -327964,26 +327964,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, r6, #440 @ 0x1b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e3d18 │ │ │ │ + bl 8e3d10 │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #8 │ │ │ │ beq 3bccd4 │ │ │ │ add r1, r6, #608 @ 0x260 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 8e3d18 │ │ │ │ - addseq r5, r8, r0, lsl #25 │ │ │ │ + b 8e3d10 │ │ │ │ + addseq r5, r8, r0, ror ip │ │ │ │ + addeq r6, r1, r0 │ │ │ │ addeq r6, r1, r0, lsl r0 │ │ │ │ - addeq r6, r1, r0, lsr #32 │ │ │ │ │ │ │ │ 003bcd2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #376] @ 3bcebc │ │ │ │ @@ -328001,38 +328001,38 @@ │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ ldrb fp, [sp, #64] @ 0x40 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ ldr r3, [pc, #284] @ 3bcec4 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ cmp fp, #0 │ │ │ │ bne 3bce1c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bce6c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ @@ -328049,20 +328049,20 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ str sl, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bcdfc │ │ │ │ add r8, r5, #68608 @ 0x10c00 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ add r2, r5, #67584 @ 0x10800 │ │ │ │ mov r0, r8 │ │ │ │ @@ -328077,19 +328077,19 @@ │ │ │ │ bl 38e0a4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8e3cfc │ │ │ │ + b 8e3cf4 │ │ │ │ rscseq r0, r3, r8, asr pc │ │ │ │ - addeq r5, r1, ip, asr pc │ │ │ │ - addeq r5, r1, ip, lsl pc │ │ │ │ - @ instruction: 0x00815eb8 │ │ │ │ + addeq r5, r1, ip, asr #30 │ │ │ │ + addeq r5, r1, ip, lsl #30 │ │ │ │ + addeq r5, r1, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #360] @ 3bd04c │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #356] @ 3bd050 │ │ │ │ @@ -328098,15 +328098,15 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #312] @ 3bd058 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -328125,15 +328125,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 3bd060 │ │ │ │ add r8, r8, #80 @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2d7068 │ │ │ │ ldr r3, [pc, #204] @ 3bd064 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ @@ -328147,15 +328147,15 @@ │ │ │ │ ldr r3, [pc, #172] @ 3bd068 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ add r2, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r2, #3992] @ 0xf98 │ │ │ │ mov r0, r7 │ │ │ │ ands r1, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r1, #2 │ │ │ │ strbne r1, [r3, #8] │ │ │ │ @@ -328178,22 +328178,22 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 519198 │ │ │ │ - addseq r5, r8, r0, lsl #20 │ │ │ │ - umulleq r5, r1, r4, sp │ │ │ │ - addeq r5, r1, r8, lsr #27 │ │ │ │ + @ instruction: 0x009859f0 │ │ │ │ + addeq r5, r1, r4, lsl #27 │ │ │ │ + umulleq r5, r1, r8, sp │ │ │ │ smlatteq r4, r0, lr, fp │ │ │ │ - rsbseq r7, pc, ip, lsr #24 │ │ │ │ - strdeq r6, [r2], r8 │ │ │ │ + rsbseq r7, pc, ip, lsl ip @ │ │ │ │ + addeq r6, r2, r8, ror #25 │ │ │ │ andeq r4, r0, r4, asr #15 │ │ │ │ - addeq r5, r1, r4, lsr sp │ │ │ │ + addeq r5, r1, r4, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r8, [pc, #420] @ 3bd228 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #416] @ 3bd22c │ │ │ │ @@ -328202,15 +328202,15 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #372] @ 3bd234 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -328242,15 +328242,15 @@ │ │ │ │ ldr r2, [pc, #256] @ 3bd238 │ │ │ │ ldr r1, [pc, #256] @ 3bd23c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2d7068 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r2, #8 │ │ │ │ @@ -328272,15 +328272,15 @@ │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldr r3, [sl, #3992] @ 0xf98 │ │ │ │ mov r1, r5 │ │ │ │ ands r2, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r2, #2 │ │ │ │ strbne r2, [r3, #8] │ │ │ │ ldrne r3, [sl, #3992] @ 0xf98 │ │ │ │ @@ -328297,22 +328297,22 @@ │ │ │ │ mov r3, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 519198 │ │ │ │ - addseq r5, r8, r0, ror #16 │ │ │ │ - strdeq r5, [r1], r4 │ │ │ │ - addeq r5, r1, r8, lsl #24 │ │ │ │ + addseq r5, r8, r0, asr r8 │ │ │ │ + addeq r5, r1, r4, ror #23 │ │ │ │ + strdeq r5, [r1], r8 │ │ │ │ tsteq r4, r0, asr #26 │ │ │ │ - rsbseq r7, pc, ip, asr sl @ │ │ │ │ - addeq r6, r2, r8, lsr #22 │ │ │ │ + rsbseq r7, pc, ip, asr #20 │ │ │ │ + addeq r6, r2, r8, lsl fp │ │ │ │ andeq r4, r0, r4, asr #15 │ │ │ │ - addeq r5, r1, ip, asr #22 │ │ │ │ + addeq r5, r1, ip, lsr fp │ │ │ │ lsr r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsl #31 │ │ │ │ beq 3bd2a4 │ │ │ │ cmp r1, #10 │ │ │ │ beq 3bd284 │ │ │ │ cmp r1, #9 │ │ │ │ bhi 3bd2b4 │ │ │ │ @@ -328385,15 +328385,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mrclt 14, 5, fp, cr14, cr14, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 3bd38c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rscseq r0, r3, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r1, [pc, #772] @ 3bd6ac │ │ │ │ ldr r2, [pc, #772] @ 3bd6b0 │ │ │ │ @@ -328473,28 +328473,28 @@ │ │ │ │ str fp, [sp] │ │ │ │ add fp, r9, #1744 @ 0x6d0 │ │ │ │ add fp, fp, #8 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, fp │ │ │ │ - bl 8e2d60 │ │ │ │ + bl 8e2d58 │ │ │ │ str r9, [sp, #28] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mvn r7, #0 │ │ │ │ mov r4, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ adds r2, r4, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ adc r3, r9, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 8e2e44 │ │ │ │ + bl 8e2e3c │ │ │ │ ands r1, r0, r7, lsr #31 │ │ │ │ movne r7, r5 │ │ │ │ bne 3bd564 │ │ │ │ eor r0, r0, #1 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r0, #0 │ │ │ │ andge r0, r0, #1 │ │ │ │ @@ -328548,15 +328548,15 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8e3174 │ │ │ │ + bl 8e316c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2d469c │ │ │ │ @@ -328608,25 +328608,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #176] @ 3bd7c0 │ │ │ │ ldr r1, [pc, #176] @ 3bd7c4 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #144] @ 3bd7c8 │ │ │ │ ldr r1, [pc, #144] @ 3bd7cc │ │ │ │ ldr r3, [pc, #144] @ 3bd7d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -328640,35 +328640,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r5, r8, r8, asr r2 │ │ │ │ - rsbseq r7, pc, r0, lsr #9 │ │ │ │ - addeq r6, r2, ip, ror #10 │ │ │ │ - umulleq r5, r0, r0, r6 │ │ │ │ - ldrheq sp, [pc], #-4 @ │ │ │ │ + addseq r5, r8, r8, asr #4 │ │ │ │ + @ instruction: 0x007f7490 │ │ │ │ + addeq r6, r2, ip, asr r5 │ │ │ │ + addeq r5, r0, r0, lsl #13 │ │ │ │ + rsbseq sp, pc, r4, lsr #1 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ rscseq r0, r3, r4, asr #13 │ │ │ │ - @ instruction: 0x008155b8 │ │ │ │ + addeq r5, r1, r8, lsr #11 │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ smlabteq r0, r4, r4, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 3bd870 │ │ │ │ @@ -328678,41 +328678,41 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #84] @ 3bd87c │ │ │ │ ldr r2, [pc, #84] @ 3bd880 │ │ │ │ ldr r1, [pc, #84] @ 3bd884 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9355fc │ │ │ │ + bl 9355f4 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #872] @ 0x368 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r5, r8, r8, asr #2 │ │ │ │ - umulleq r5, r0, r8, r5 │ │ │ │ - ldrheq ip, [pc], #-252 @ │ │ │ │ + addseq r5, r8, r8, lsr r1 │ │ │ │ + addeq r5, r0, r8, lsl #11 │ │ │ │ + rsbseq ip, pc, ip, lsr #31 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - addeq r5, r1, ip, lsr #8 │ │ │ │ + addeq r5, r1, ip, lsl r4 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 3bd8fc │ │ │ │ @@ -328753,15 +328753,15 @@ │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr fp, [pc, #832] @ 3bdc94 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r3, [r0, #2592] @ 0xa20 │ │ │ │ ldr r2, [r0, #2596] @ 0xa24 │ │ │ │ cmp r3, #4194304 @ 0x400000 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ bcc 3bdc00 │ │ │ │ @@ -328793,15 +328793,15 @@ │ │ │ │ add r0, r0, #88 @ 0x58 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ bl 2d7068 │ │ │ │ mov r6, r4 │ │ │ │ ldr r3, [pc, #672] @ 3bdca8 │ │ │ │ ldr r2, [pc, #672] @ 3bdcac │ │ │ │ @@ -328810,67 +328810,67 @@ │ │ │ │ str r0, [r6, #1744]! @ 0x6d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrd r8, [sl] │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 8e5860 │ │ │ │ + bl 8e5858 │ │ │ │ ldr r3, [pc, #632] @ 3bdcb0 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r7, #132 @ 0x84 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldr r3, [pc, #580] @ 3bdcb4 │ │ │ │ add r2, r7, #180 @ 0xb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r4, #2256 @ 0x8d0 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldr r3, [pc, #536] @ 3bdcb8 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #520] @ 3bdcbc │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r7, #2 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r7, [r3, #8] │ │ │ │ mov r3, r6 │ │ │ │ @@ -328889,44 +328889,44 @@ │ │ │ │ ldr r1, [pc, #372] @ 3bdcc8 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930624 │ │ │ │ - bl 929a98 │ │ │ │ + bl 93061c │ │ │ │ + bl 929a90 │ │ │ │ ldr r2, [pc, #340] @ 3bdccc │ │ │ │ ldr r1, [pc, #340] @ 3bdcd0 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ bl 516bd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3bdc10 │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ bic r3, r3, #4 │ │ │ │ str r3, [r5, #872] @ 0x368 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8e26b8 │ │ │ │ + b 8e26b0 │ │ │ │ ldr ip, [pc, #268] @ 3bdcd4 │ │ │ │ ldr r2, [pc, #268] @ 3bdcd8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r9, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -328959,41 +328959,41 @@ │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r5 │ │ │ │ bl 38e0a4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ b 3bdb40 │ │ │ │ - addseq r5, r8, r8, lsr #32 │ │ │ │ - strdeq r5, [r1], ip │ │ │ │ - addeq r1, r1, r4, lsr #14 │ │ │ │ + addseq r5, r8, r8, lsl r0 │ │ │ │ + addeq r5, r1, ip, ror #7 │ │ │ │ + addeq r1, r1, r4, lsl r7 │ │ │ │ smlatbeq r4, ip, r4, fp │ │ │ │ - addseq r4, r8, ip, ror pc │ │ │ │ - addeq r6, r2, r8, lsl #5 │ │ │ │ - ldrheq r7, [pc], #-28 @ │ │ │ │ + addseq r4, r8, ip, ror #30 │ │ │ │ + addeq r6, r2, r8, ror r2 │ │ │ │ + rsbseq r7, pc, ip, lsr #3 │ │ │ │ rscseq r0, r3, r4, lsr r4 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - addeq r5, r1, r8, lsl #7 │ │ │ │ - addeq r5, r1, ip, lsl #5 │ │ │ │ - addeq r5, r1, ip, ror #4 │ │ │ │ + addeq r5, r1, r8, ror r3 │ │ │ │ + addeq r5, r1, ip, ror r2 │ │ │ │ + addeq r5, r1, ip, asr r2 │ │ │ │ andeq r4, r0, r4, asr #15 │ │ │ │ - strdeq r5, [r1], r4 │ │ │ │ - @ instruction: 0x00984dfc │ │ │ │ - rsbseq r7, pc, r0, asr #32 │ │ │ │ - addeq r6, r2, ip, lsl #2 │ │ │ │ - rsbseq ip, pc, ip, lsr #24 │ │ │ │ - addeq r1, r4, r8, asr #21 │ │ │ │ - addeq r5, r1, r8, lsr #3 │ │ │ │ + addeq r5, r1, r4, ror #5 │ │ │ │ + addseq r4, r8, ip, ror #27 │ │ │ │ + rsbseq r7, pc, r0, lsr r0 @ │ │ │ │ + strdeq r6, [r2], ip │ │ │ │ + rsbseq ip, pc, ip, lsl ip @ │ │ │ │ + @ instruction: 0x00841ab8 │ │ │ │ + umulleq r5, r1, r8, r1 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - addeq r5, r1, r0, asr #2 │ │ │ │ + addeq r5, r1, r0, lsr r1 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - strdeq r5, [r1], ip │ │ │ │ - addeq r5, r1, r8, lsl #3 │ │ │ │ + addeq r5, r1, ip, ror #1 │ │ │ │ + addeq r5, r1, r8, ror r1 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3bdd54 │ │ │ │ mov r4, r1 │ │ │ │ @@ -329002,75 +329002,75 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ strb r4, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r4, r8, r4, lsr ip │ │ │ │ - addeq r5, r1, r0, lsl r0 │ │ │ │ - addeq r1, r1, r8, lsr r3 │ │ │ │ + addseq r4, r8, r4, lsr #24 │ │ │ │ + addeq r5, r1, r0 │ │ │ │ + addeq r1, r1, r8, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3bddbc │ │ │ │ ldr r2, [pc, #68] @ 3bddc0 │ │ │ │ ldr r1, [pc, #68] @ 3bddc4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r0, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r4, r8, r8, asr #23 │ │ │ │ - addeq r4, r1, r4, lsr #31 │ │ │ │ - addeq r1, r1, ip, asr #5 │ │ │ │ + @ instruction: 0x00984bb8 │ │ │ │ + umulleq r4, r1, r4, pc @ │ │ │ │ + @ instruction: 0x008112bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3bde14 │ │ │ │ ldr r2, [pc, #52] @ 3bde18 │ │ │ │ ldr r1, [pc, #52] @ 3bde1c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2d7414 │ │ │ │ - addseq r4, r8, r0, ror #22 │ │ │ │ - addeq r4, r1, ip, lsr pc │ │ │ │ - addeq r1, r1, r4, ror #4 │ │ │ │ + addseq r4, r8, r0, asr fp │ │ │ │ + addeq r4, r1, ip, lsr #30 │ │ │ │ + addeq r1, r1, r4, asr r2 │ │ │ │ and r2, r0, #15 │ │ │ │ and ip, r0, #255 @ 0xff │ │ │ │ orr ip, r2, ip, lsl #4 │ │ │ │ lsr r3, r0, #8 │ │ │ │ and r2, r0, #4080 @ 0xff0 │ │ │ │ strb ip, [r1, #2] │ │ │ │ lsl ip, r0, #24 │ │ │ │ @@ -329335,15 +329335,15 @@ │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r4, r8, ip, lsr #21 │ │ │ │ + umullseq r4, r8, ip, sl │ │ │ │ lsr r3, r0, #15 │ │ │ │ lsl ip, r0, #1 │ │ │ │ and r3, r3, #1 │ │ │ │ lsr r2, r0, #3 │ │ │ │ and ip, ip, #62 @ 0x3e │ │ │ │ orr ip, r3, ip │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -329569,15 +329569,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #3004] @ 0xbbc │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3be60c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rscseq pc, r2, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ @@ -329672,15 +329672,15 @@ │ │ │ │ lsr r0, r0, #12 │ │ │ │ and r0, r0, #6 │ │ │ │ orr r0, r0, r2, lsr #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r4, r8, r8, asr #5 │ │ │ │ + @ instruction: 0x009842b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r3, r1, r1, lsl #3 │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ @@ -330318,15 +330318,15 @@ │ │ │ │ b 3beed4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 3bf1c4 │ │ │ │ ldr r0, [r0, #2244] @ 0x8c4 │ │ │ │ b 3beed4 │ │ │ │ ldr r0, [pc, #152] @ 3bf254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3beadc │ │ │ │ add r3, r4, r4, lsl #3 │ │ │ │ add r3, r4, r3, lsl #2 │ │ │ │ add r3, r4, r3, lsl #2 │ │ │ │ add r3, r0, r3, lsl #3 │ │ │ │ ldr r1, [r3, #2248] @ 0x8c8 │ │ │ │ ldr r2, [r3, #2252] @ 0x8cc │ │ │ │ @@ -330343,28 +330343,28 @@ │ │ │ │ and r1, r1, #240 @ 0xf0 │ │ │ │ orr r0, r0, r1 │ │ │ │ lsl r2, r2, #24 │ │ │ │ orr r0, r0, r2, lsr #28 │ │ │ │ orr r0, r0, r3, lsl #12 │ │ │ │ b 3beed4 │ │ │ │ smlabteq r4, ip, r4, sl │ │ │ │ - addseq r4, r8, r0, asr r0 │ │ │ │ - umullseq r4, r8, r6, r0 │ │ │ │ + addseq r4, r8, r0, asr #32 │ │ │ │ + addseq r4, r8, r6, lsl #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r4, r0, r0, asr #1 │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ blt fef2dcf8 <__bss_end__@@Base+0xfda0fde0> │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ andeq r0, pc, pc, lsl #30 │ │ │ │ andeq r4, r0, pc, asr #1 │ │ │ │ eorseq pc, pc, r0, lsl #16 │ │ │ │ - addeq r3, r1, r0, lsr ip │ │ │ │ + addeq r3, r1, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ mov r4, r0 │ │ │ │ ands r5, r3, #1 │ │ │ │ @@ -330372,51 +330372,51 @@ │ │ │ │ beq 3bf2e4 │ │ │ │ tst r3, #2 │ │ │ │ beq 3bf290 │ │ │ │ ldr r3, [r4, #984] @ 0x3d8 │ │ │ │ tst r3, #1 │ │ │ │ bne 3bf314 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ tst r3, #4096 @ 0x1000 │ │ │ │ beq 3bf2b4 │ │ │ │ ldr r3, [r4, #984] @ 0x3d8 │ │ │ │ tst r3, #2 │ │ │ │ bne 3bf320 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ tst r3, #131072 @ 0x20000 │ │ │ │ beq 3bf2d8 │ │ │ │ ldr r3, [r4, #984] @ 0x3d8 │ │ │ │ tst r3, #4 │ │ │ │ bne 3bf308 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ mov r1, r5 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3bf298 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3bf2bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3bf3b0 │ │ │ │ ldr r2, [pc, #108] @ 3bf3b4 │ │ │ │ @@ -330424,36 +330424,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #76] @ 3bf3bc │ │ │ │ ldr r1, [pc, #76] @ 3bf3c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #52] @ 3bf3c4 │ │ │ │ ldr r1, [pc, #52] @ 3bf3c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9281d0 │ │ │ │ - addseq r3, r8, r0, ror r9 │ │ │ │ - rsbseq r5, pc, r0, asr #16 │ │ │ │ - addeq r4, r2, r8, lsl #18 │ │ │ │ + b 9281c8 │ │ │ │ + addseq r3, r8, r0, ror #18 │ │ │ │ + rsbseq r5, pc, r0, lsr r8 @ │ │ │ │ + strdeq r4, [r2], r8 │ │ │ │ rscseq lr, r2, r8, ror fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ ldrdeq r9, [r0, -r4] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -330668,15 +330668,15 @@ │ │ │ │ str r2, [r3, #2228] @ 0x8b4 │ │ │ │ bl 3be6f4 │ │ │ │ ldr r3, [pc, #148] @ 3bf7bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ b 3bf448 │ │ │ │ - addseq r3, r8, r8, lsr #14 │ │ │ │ + addseq r3, r8, r8, lsl r7 │ │ │ │ muleq r0, r8, r6 │ │ │ │ @ instruction: 0xffffec24 │ │ │ │ muleq r0, r0, lr │ │ │ │ rscseq lr, r2, r0, asr sl │ │ │ │ andeq r0, r0, r0, lsr pc │ │ │ │ rscseq lr, r2, ip, lsl sl │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ @@ -330720,15 +330720,15 @@ │ │ │ │ add r3, r8, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 3bf8a4 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #936] @ 0x3a8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bf858 │ │ │ │ ldr r2, [pc, #140] @ 3bf8a8 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ @@ -330748,29 +330748,29 @@ │ │ │ │ ldr ip, [pc, #76] @ 3bf8ac │ │ │ │ ldr r2, [pc, #76] @ 3bf8b0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq r3, r8, r0, ror #9 │ │ │ │ - addeq r3, r1, ip, lsl r6 │ │ │ │ - addeq r3, r1, r4, lsr r6 │ │ │ │ + @ instruction: 0x009834d0 │ │ │ │ + addeq r3, r1, ip, lsl #12 │ │ │ │ + addeq r3, r1, r4, lsr #12 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ rscseq lr, r2, ip, asr #13 │ │ │ │ - addeq r3, r1, r0, lsr r0 │ │ │ │ + addeq r3, r1, r0, lsr #32 │ │ │ │ andeq r0, r0, r9, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #200] @ 3bf994 │ │ │ │ ldr r7, [pc, #200] @ 3bf998 │ │ │ │ @@ -330780,27 +330780,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #28 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #172] @ 3bf9a0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #164] @ 3bf9a4 │ │ │ │ ldr r1, [pc, #164] @ 3bf9a8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #144] @ 3bf9ac │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #3000] @ 0xbb8 │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ mov r5, r0 │ │ │ │ bl 381454 │ │ │ │ add r1, r4, #928 @ 0x3a0 │ │ │ │ @@ -330814,26 +330814,26 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #164 @ 0xa4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381554 │ │ │ │ - addseq r3, r8, ip, ror #7 │ │ │ │ - addeq r3, r1, r0, asr r5 │ │ │ │ - addeq r3, r1, r0, lsr #10 │ │ │ │ + @ instruction: 0x009833dc │ │ │ │ + addeq r3, r1, r0, asr #10 │ │ │ │ + addeq r3, r1, r0, lsl r5 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ + addeq r2, r0, r0, lsl ip │ │ │ │ addeq r2, r0, r0, lsr #24 │ │ │ │ - addeq r2, r0, r0, lsr ip │ │ │ │ andeq r4, r0, r4, lsl r1 │ │ │ │ rscseq lr, r2, r8, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ subs r7, r0, #0 │ │ │ │ @@ -330935,15 +330935,15 @@ │ │ │ │ ldr r0, [r5, #1144] @ 0x478 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 8e2d60 │ │ │ │ + bl 8e2d58 │ │ │ │ cmp fp, #0 │ │ │ │ mov ip, r0 │ │ │ │ ble 3bfc28 │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ mov r6, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -330951,15 +330951,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r5, #1144] @ 0x478 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8e2e44 │ │ │ │ + bl 8e2e3c │ │ │ │ ldrb r3, [r8, #3004] @ 0xbbc │ │ │ │ orr r0, r0, r3 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ beq 3bfc04 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -331095,16 +331095,16 @@ │ │ │ │ b 3bfc94 │ │ │ │ ldr r3, [pc, #40] @ 3bfdf8 │ │ │ │ add r3, pc, r3 │ │ │ │ b 3bfc94 │ │ │ │ ldr r3, [pc, #32] @ 3bfdfc │ │ │ │ add r3, pc, r3 │ │ │ │ b 3bfc94 │ │ │ │ - @ instruction: 0x00982edb │ │ │ │ - @ instruction: 0x008131b4 │ │ │ │ + addseq r2, r8, fp, asr #29 │ │ │ │ + addeq r3, r1, r4, lsr #3 │ │ │ │ @ instruction: 0xffffe910 │ │ │ │ tsteq r3, ip, asr #32 │ │ │ │ @ instruction: 0xffffe79c │ │ │ │ @ instruction: 0xffffe748 │ │ │ │ @ instruction: 0xffffe6f4 │ │ │ │ @ instruction: 0xffffe6a4 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -331147,15 +331147,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ ldr r3, [pc, #252] @ 3bffa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [pc, #228] @ 3bffa8 │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r0, #940 @ 0x3ac │ │ │ │ @@ -331205,17 +331205,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r2, r8, r4, lsr #28 │ │ │ │ - addeq r2, r1, r4, ror #30 │ │ │ │ - addeq r2, r1, r0, lsl #31 │ │ │ │ + addseq r2, r8, r4, lsl lr │ │ │ │ + addeq r2, r1, r4, asr pc │ │ │ │ + addeq r2, r1, r0, ror pc │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #9 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ ldclvc 13, cr7, [r1, #-324] @ 0xfffffebc │ │ │ │ andne r0, r4, r0, lsl #2 │ │ │ │ orreq r0, r0, r0, lsl #1 │ │ │ │ @@ -331480,18 +331480,18 @@ │ │ │ │ b 3c006c │ │ │ │ ldr r0, [pc, #28] @ 3c03f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66a31c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsl lr │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x00982ab0 │ │ │ │ + addseq r2, r8, r0, lsr #21 │ │ │ │ addhi r8, r0, r1, lsl #1 │ │ │ │ @ instruction: 0x01048b98 │ │ │ │ - umulleq r2, r1, r0, sl │ │ │ │ + addeq r2, r1, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #668] @ 3c06b0 │ │ │ │ @@ -332857,15 +332857,15 @@ │ │ │ │ beq 3c197c │ │ │ │ add r3, r6, #2320 @ 0x910 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldrd r2, [r3] │ │ │ │ str r1, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 8f1270 │ │ │ │ + bl 8f1268 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [r6, #2312] @ 0x908 │ │ │ │ strd r8, [r3] │ │ │ │ add r6, r7, r4 │ │ │ │ add r6, r4, r6, lsl #2 │ │ │ │ add r6, r4, r6, lsl #2 │ │ │ │ @@ -332915,17 +332915,17 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [r9, #2320] @ 0x910 │ │ │ │ str r2, [r9, #2324] @ 0x914 │ │ │ │ beq 3c1a6c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ - bl 8e26b8 │ │ │ │ + bl 8e26b0 │ │ │ │ ldr r0, [r9, #2280] @ 0x8e8 │ │ │ │ - bl 8dd780 │ │ │ │ + bl 8dd778 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r9, #2280] @ 0x8e8 │ │ │ │ ldr r2, [r9, #2324] @ 0x914 │ │ │ │ ldr r3, [r9, #2320] @ 0x910 │ │ │ │ orrs r1, r3, r2 │ │ │ │ bne 3c1b1c │ │ │ │ ldr r3, [pc, #752] @ 3c1d6c │ │ │ │ @@ -332938,15 +332938,15 @@ │ │ │ │ add r3, r4, r3, lsl #2 │ │ │ │ add r3, r5, r3, lsl #3 │ │ │ │ ldr r0, [r3, #2280] @ 0x8e8 │ │ │ │ add r7, r7, r4 │ │ │ │ add r7, r4, r7, lsl #2 │ │ │ │ add r4, r4, r7, lsl #2 │ │ │ │ add r5, r5, r4, lsl #3 │ │ │ │ - bl 8dd780 │ │ │ │ + bl 8dd778 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #2272 @ 0x8e0 │ │ │ │ add ip, r5, #2256 @ 0x8d0 │ │ │ │ str r1, [r5, #2280] @ 0x8e8 │ │ │ │ strd r2, [ip, #8] │ │ │ │ @@ -332973,15 +332973,15 @@ │ │ │ │ add r9, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r5, #936] @ 0x3a8 │ │ │ │ mov r2, r8 │ │ │ │ - bl 8e42b4 │ │ │ │ + bl 8e42ac │ │ │ │ mov ip, r9 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ add r6, r6, #1120 @ 0x460 │ │ │ │ add r6, r6, #8 │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ add r9, r7, r4 │ │ │ │ @@ -333017,21 +333017,21 @@ │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3c1a9c │ │ │ │ ldr r0, [pc, #400] @ 3c1d74 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3c1a88 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ mov r1, r3 │ │ │ │ - bl 8f11f8 │ │ │ │ + bl 8f11f0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r9, #2312] @ 0x908 │ │ │ │ beq 3c1c94 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ ldr ip, [r9, #2320] @ 0x910 │ │ │ │ ldr r1, [r9, #2324] @ 0x914 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -333043,49 +333043,49 @@ │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ bne 3c1cb0 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ str r1, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8f1270 │ │ │ │ + bl 8f1268 │ │ │ │ b 3c1a88 │ │ │ │ ldr r0, [pc, #280] @ 3c1d78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3c1a88 │ │ │ │ ldr r0, [r9, #2280] @ 0x8e8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 8e26b8 │ │ │ │ + bl 8e26b0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #3004] @ 0xbbc │ │ │ │ b 3c1adc │ │ │ │ ldr r0, [pc, #240] @ 3c1d7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3c19d4 │ │ │ │ ldr r3, [pc, #208] @ 3c1d6c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3c1ccc │ │ │ │ ldr r0, [r9, #2280] @ 0x8e8 │ │ │ │ b 3c1a9c │ │ │ │ ldr r0, [pc, #200] @ 3c1d80 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r0, [r9, #2312] @ 0x908 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ b 3c1c3c │ │ │ │ ldr r0, [pc, #176] @ 3c1d84 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [pc, #164] @ 3c1d88 │ │ │ │ mla r3, r4, r3, r5 │ │ │ │ ldr r0, [r3, #2280] @ 0x8e8 │ │ │ │ b 3c1a9c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 3c1d8c │ │ │ │ ldr r1, [pc, #148] @ 3c1d90 │ │ │ │ @@ -333116,31 +333116,31 @@ │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r4, r0, lsr r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, r0, lsl #10 │ │ │ │ eorhi r0, r0, r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ tsteq r4, r8, lsl r3 │ │ │ │ - addeq r1, r1, ip, asr r3 │ │ │ │ - addeq r1, r1, ip, asr r2 │ │ │ │ - addeq r1, r1, ip, lsl #4 │ │ │ │ - addeq r1, r1, r8, ror #5 │ │ │ │ - addeq r1, r1, r0, lsr #5 │ │ │ │ + addeq r1, r1, ip, asr #6 │ │ │ │ + addeq r1, r1, ip, asr #4 │ │ │ │ + strdeq r1, [r1], ip │ │ │ │ + ldrdeq r1, [r1], r8 │ │ │ │ + umulleq r1, r1, r0, r2 @ │ │ │ │ andeq r0, r0, r8, lsr #9 │ │ │ │ - @ instruction: 0x00980fbc │ │ │ │ - addeq fp, r0, r8, ror #23 │ │ │ │ - strdeq fp, [r0], ip │ │ │ │ + addseq r0, r8, ip, lsr #31 │ │ │ │ + ldrdeq fp, [r0], r8 │ │ │ │ + addeq fp, r0, ip, ror #23 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - umullseq r0, r8, r8, pc @ │ │ │ │ - addeq r1, r1, r0, ror #1 │ │ │ │ - ldrdeq r1, [r1], r8 │ │ │ │ + addseq r0, r8, r8, lsl #31 │ │ │ │ + ldrdeq r1, [r1], r0 │ │ │ │ + addeq r1, r1, r8, asr #3 │ │ │ │ andeq r0, r0, r9, lsl #9 │ │ │ │ - addseq r0, r8, r4, ror pc │ │ │ │ - strheq r1, [r1], ip │ │ │ │ - addeq r1, r1, r0, lsr #3 │ │ │ │ + addseq r0, r8, r4, ror #30 │ │ │ │ + addeq r1, r1, ip, lsr #1 │ │ │ │ + umulleq r1, r1, r0, r1 @ │ │ │ │ andeq r0, r0, r8, lsl #9 │ │ │ │ cmp r1, #1 │ │ │ │ bne 3c1ea4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -333404,15 +333404,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #2976] @ 3c2d90 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ sub r1, r2, #368 @ 0x170 │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3c2ac0 │ │ │ │ rsbs r1, r2, #368 @ 0x170 │ │ │ │ rscs r1, r3, #0 │ │ │ │ bcs 3c2640 │ │ │ │ subs ip, r2, #384 @ 0x180 │ │ │ │ @@ -334140,39 +334140,39 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ b 3c25b0 │ │ │ │ tsteq r4, r0, lsr #30 │ │ │ │ - addseq r0, r8, sl, lsr #24 │ │ │ │ - addseq r0, r8, r0, ror ip │ │ │ │ + addseq r0, r8, sl, lsl ip │ │ │ │ + addseq r0, r8, r0, ror #24 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r4, r0, r0, asr #1 │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ eorhi r0, r0, r0 │ │ │ │ - addeq r0, r1, r8, lsl lr │ │ │ │ + addeq r0, r1, r8, lsl #28 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r4, r0, pc, asr #1 │ │ │ │ eorhi r0, r0, #0 │ │ │ │ andsmi r0, r0, r0 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ @ instruction: 0xffffde9c │ │ │ │ ldrbeq lr, [pc, r0]! │ │ │ │ ldrsheq pc, [r0], #0 @ │ │ │ │ @ instruction: 0xffffda1c │ │ │ │ andeq r0, pc, pc, lsl #30 │ │ │ │ @ instruction: 0xffffd7fc │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq r0, r1, r4, asr #1 │ │ │ │ - addeq pc, r0, r8, ror #30 │ │ │ │ + strheq r0, [r1], r4 │ │ │ │ addeq pc, r0, r8, asr pc @ │ │ │ │ addeq pc, r0, r8, asr #30 │ │ │ │ addeq pc, r0, r8, lsr pc @ │ │ │ │ + addeq pc, r0, r8, lsr #30 │ │ │ │ add r7, r0, #4096 @ 0x1000 │ │ │ │ ldrb r5, [r7, #3005] @ 0xbbd │ │ │ │ cmp r5, #0 │ │ │ │ bne 3c2e08 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r7, #3005] @ 0xbbd │ │ │ │ mov r1, r5 │ │ │ │ @@ -334248,30 +334248,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #-348] @ 3c2dc4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r0, [pc, #-360] @ 3c2dc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3c24b4 │ │ │ │ ldr r0, [pc, #-372] @ 3c2dcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3c2bc8 │ │ │ │ ldr r0, [pc, #-384] @ 3c2dd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3c23e4 │ │ │ │ ldr r0, [pc, #-396] @ 3c2dd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3c219c │ │ │ │ │ │ │ │ 003c2f68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -334291,27 +334291,27 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ umull r8, r7, ip, r3 │ │ │ │ mov r4, r1 │ │ │ │ beq 3c2fdc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ - bl 8e26b8 │ │ │ │ + bl 8e26b0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 8dd780 │ │ │ │ + bl 8dd778 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #16] │ │ │ │ mov r1, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8e42b4 │ │ │ │ + bl 8e42ac │ │ │ │ mov ip, r4 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ @@ -334327,15 +334327,15 @@ │ │ │ │ bne 3c30e0 │ │ │ │ cmp r2, r8 │ │ │ │ sbcs r3, r3, r7 │ │ │ │ bcc 3c3058 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c30a4 │ │ │ │ - bl 8dd780 │ │ │ │ + bl 8dd778 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #16] │ │ │ │ ldr r2, [pc, #156] @ 3c3108 │ │ │ │ ldr r3, [pc, #148] @ 3c3104 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -334359,31 +334359,31 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c30dc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8e26b8 │ │ │ │ + b 8e26b0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ 3c3110 │ │ │ │ ldr r1, [pc, #40] @ 3c3114 │ │ │ │ ldr r0, [pc, #40] @ 3c3118 │ │ │ │ ldr r2, [pc, #40] @ 3c311c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r4, r4, ror lr │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x01045d90 │ │ │ │ tsteq r4, r0, asr sp │ │ │ │ - addseq pc, r7, r8, asr #24 │ │ │ │ - strdeq sl, [r0], r8 │ │ │ │ - addeq sl, r0, ip, lsl #16 │ │ │ │ + addseq pc, r7, r8, lsr ip @ │ │ │ │ + addeq sl, r0, r8, ror #15 │ │ │ │ + strdeq sl, [r0], ip │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 003c3120 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -334409,15 +334409,15 @@ │ │ │ │ ldr r8, [sp, #108] @ 0x6c │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ beq 3c32bc │ │ │ │ mov r0, fp │ │ │ │ ldr r4, [r1, #24] │ │ │ │ - bl 8e3174 │ │ │ │ + bl 8e316c │ │ │ │ mla r4, r7, r5, r4 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 27ce90 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r2, r4 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -334435,15 +334435,15 @@ │ │ │ │ mla r6, r8, r5, r0 │ │ │ │ str r3, [sp] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8e2d60 │ │ │ │ + bl 8e2d58 │ │ │ │ cmp r5, r9 │ │ │ │ str r0, [sp, #20] │ │ │ │ bge 3c32d8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ sub r3, sl, r4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -334451,15 +334451,15 @@ │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ stm sp, {r7, sl} │ │ │ │ - bl 8e2e44 │ │ │ │ + bl 8e2e3c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r0, r0, r3 │ │ │ │ beq 3c3284 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -334494,15 +334494,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27d088 │ │ │ │ ldr r0, [pc, #4] @ 3c32f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rscseq sl, r2, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #512] @ 3c350c │ │ │ │ ldr r3, [pc, #512] @ 3c3510 │ │ │ │ @@ -334632,59 +334632,59 @@ │ │ │ │ b 3c33ec │ │ │ │ ldr r0, [pc, #28] @ 3c3520 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66a31c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ strdeq r5, [r4, -r0] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umullseq pc, r7, r4, r9 @ │ │ │ │ + addseq pc, r7, r4, lsl #19 │ │ │ │ andeq r0, r0, r8, lsr r6 │ │ │ │ smlabbeq r4, ip, r9, r5 │ │ │ │ - addeq pc, r0, r8, ror #25 │ │ │ │ + ldrdeq pc, [r0], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3c35bc │ │ │ │ ldr r2, [pc, #128] @ 3c35c0 │ │ │ │ ldr r1, [pc, #128] @ 3c35c4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #100] @ 3c35c8 │ │ │ │ mov r2, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [pc, #84] @ 3c35cc │ │ │ │ ldr r1, [pc, #84] @ 3c35d0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #64] @ 3c35d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq pc, r7, r8, asr r8 @ │ │ │ │ - rsbseq r1, pc, r4, asr #12 │ │ │ │ - addeq r0, r2, r0, lsl r7 │ │ │ │ + addseq pc, r7, r8, asr #16 │ │ │ │ + rsbseq r1, pc, r4, lsr r6 @ │ │ │ │ + addeq r0, r2, r0, lsl #14 │ │ │ │ strdeq r6, [r0, -r4] │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ rscseq sl, r2, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -334713,76 +334713,76 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [lr, #1076] @ 0x434 │ │ │ │ strb r1, [lr, #1082] @ 0x43a │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 3c369c │ │ │ │ ldr r0, [pc, #28] @ 3c36a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3c361c │ │ │ │ tsteq r4, r8, lsl #16 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq pc, r7, ip, lsl r7 @ │ │ │ │ - addeq r8, r0, r0, lsr #5 │ │ │ │ + addseq pc, r7, ip, lsl #14 │ │ │ │ + umulleq r8, r0, r0, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3c3708 │ │ │ │ ldr r2, [pc, #76] @ 3c370c │ │ │ │ ldr r1, [pc, #76] @ 3c3710 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #1081] @ 0x439 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0097f6dc │ │ │ │ - addeq pc, r0, ip, lsr fp @ │ │ │ │ - addeq pc, r0, ip, asr fp @ │ │ │ │ + addseq pc, r7, ip, asr #13 │ │ │ │ + addeq pc, r0, ip, lsr #22 │ │ │ │ + addeq pc, r0, ip, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 3c37a4 │ │ │ │ ldr r2, [pc, #120] @ 3c37a8 │ │ │ │ ldr r1, [pc, #120] @ 3c37ac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ mov r5, #256 @ 0x100 │ │ │ │ add ip, r0, #1120 @ 0x460 │ │ │ │ add ip, ip, #4 │ │ │ │ strb r3, [r0, #1082] @ 0x43a │ │ │ │ add r4, r0, #1072 @ 0x430 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ @@ -334796,17 +334796,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq pc, r7, ip, ror #12 │ │ │ │ - addeq pc, r0, r8, asr #21 │ │ │ │ - addeq pc, r0, r8, ror #21 │ │ │ │ + addseq pc, r7, ip, asr r6 @ │ │ │ │ + @ instruction: 0x0080fab8 │ │ │ │ + ldrdeq pc, [r0], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #328] @ 3c3910 │ │ │ │ ldr r2, [pc, #328] @ 3c3914 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -334815,29 +334815,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #32 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #288] @ 3c391c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c38c8 │ │ │ │ ldr r3, [pc, #272] @ 3c3920 │ │ │ │ ldr r1, [pc, #272] @ 3c3924 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 934e44 │ │ │ │ + bl 934e3c │ │ │ │ ldr ip, [r4, #1128] @ 0x468 │ │ │ │ str ip, [r4, #1136] @ 0x470 │ │ │ │ ldr ip, [r4, #752] @ 0x2f0 │ │ │ │ ldr r2, [pc, #232] @ 3c3928 │ │ │ │ add ip, ip, #1048576 @ 0x100000 │ │ │ │ ldr r1, [pc, #228] @ 3c392c │ │ │ │ mov r7, #0 │ │ │ │ @@ -334847,21 +334847,21 @@ │ │ │ │ str ip, [r4, #1132] @ 0x46c │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str r7, [r4, #1140] @ 0x474 │ │ │ │ str r7, [r4, #1144] @ 0x478 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #180] @ 3c3930 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ add r0, r4, #764 @ 0x2fc │ │ │ │ - bl 8e52d8 │ │ │ │ + bl 8e52d0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3c3714 │ │ │ │ ldr r2, [pc, #152] @ 3c3934 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ @@ -334878,35 +334878,35 @@ │ │ │ │ add r3, r5, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #96] @ 3c3940 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x0097f5d4 │ │ │ │ - addeq pc, r0, r8, lsr #20 │ │ │ │ - addeq pc, r0, r4, asr #20 │ │ │ │ + addseq pc, r7, r4, asr #11 │ │ │ │ + addeq pc, r0, r8, lsl sl @ │ │ │ │ + addeq pc, r0, r4, lsr sl @ │ │ │ │ tsteq r4, r4, lsl #12 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - addeq pc, r0, r0, ror #20 │ │ │ │ - addeq pc, r0, r0, lsr #20 │ │ │ │ - addeq r9, r0, ip, ror #16 │ │ │ │ - addeq pc, r0, r4, lsr #20 │ │ │ │ + addeq pc, r0, r0, asr sl @ │ │ │ │ + addeq pc, r0, r0, lsl sl @ │ │ │ │ + addeq r9, r0, ip, asr r8 │ │ │ │ + addeq pc, r0, r4, lsl sl @ │ │ │ │ rscseq sl, r2, r4, asr r7 │ │ │ │ - addeq pc, r0, ip, ror r9 @ │ │ │ │ - addeq pc, r0, ip, asr r9 @ │ │ │ │ + addeq pc, r0, ip, ror #18 │ │ │ │ + addeq pc, r0, ip, asr #18 │ │ │ │ muleq r0, sl, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #192] @ 3c3a1c │ │ │ │ ldr r6, [pc, #192] @ 3c3a20 │ │ │ │ @@ -334916,15 +334916,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r5, #32 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #16 │ │ │ │ ldr r2, [pc, #136] @ 3c3a28 │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldr r7, [pc, #132] @ 3c3a2c │ │ │ │ @@ -334934,40 +334934,40 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ add r2, r2, #132 @ 0x84 │ │ │ │ add r8, r0, #856 @ 0x358 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r8 │ │ │ │ bl 381554 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 381454 │ │ │ │ - addseq pc, r7, r0, asr #8 │ │ │ │ - addeq pc, r0, r4, asr #17 │ │ │ │ - umulleq pc, r0, r0, r8 @ │ │ │ │ + addseq pc, r7, r0, lsr r4 @ │ │ │ │ + @ instruction: 0x0080f8b4 │ │ │ │ + addeq pc, r0, r0, lsl #17 │ │ │ │ rscseq sl, r2, r8, asr #12 │ │ │ │ - rsbseq lr, pc, ip, ror fp @ │ │ │ │ - @ instruction: 0x007feb90 │ │ │ │ + rsbseq lr, pc, ip, ror #22 │ │ │ │ + rsbseq lr, pc, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #600] @ 3c3ca8 │ │ │ │ mov r5, r3 │ │ │ │ @@ -335080,15 +335080,15 @@ │ │ │ │ strb r2, [sp, #24] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldrb ip, [r8], #1 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [r7, #752] @ 0x2f0 │ │ │ │ add r0, r7, #764 @ 0x2fc │ │ │ │ add r2, r2, ip, lsl #2 │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f12e8 │ │ │ │ lsr lr, r0, #8 │ │ │ │ lsr r3, r0, #16 │ │ │ │ and lr, lr, #255 @ 0xff │ │ │ │ and ip, r0, #255 @ 0xff │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 3c3ae8 │ │ │ │ orr ip, ip, lr, lsl #8 │ │ │ │ @@ -335119,16 +335119,16 @@ │ │ │ │ lsr lr, lr, #5 │ │ │ │ orr r3, r3, lr, lsl #2 │ │ │ │ strb r3, [r6], #1 │ │ │ │ b 3c3b1c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r4, r8, r3, r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x0097f2b1 │ │ │ │ - addseq pc, r7, r6, asr #5 │ │ │ │ + addseq pc, r7, r1, lsr #5 │ │ │ │ + @ instruction: 0x0097f2b6 │ │ │ │ ldrdeq r5, [r4, -r0] │ │ │ │ │ │ │ │ 003c3cbc : │ │ │ │ push {r4, lr} │ │ │ │ ldr lr, [r0, #8] │ │ │ │ ldr r1, [r0, #12] │ │ │ │ cmp lr, #3840 @ 0xf00 │ │ │ │ @@ -335235,81 +335235,81 @@ │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, r4, #764 @ 0x2fc │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ mov r0, ip │ │ │ │ mov r3, r7 │ │ │ │ mov sl, ip │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f12e8 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #4 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f12e8 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #8 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f12e8 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #12 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f12e8 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #20 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f12e8 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #24 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f12e8 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #28 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f12e8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r4, #1116] @ 0x45c │ │ │ │ @@ -335353,41 +335353,41 @@ │ │ │ │ mul r0, ip, r2 │ │ │ │ add r2, fp, #16 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 8f1c7c │ │ │ │ + bl 8f1c74 │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr lr, [sp, #16] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb r6, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #12] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, fp, #32 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, r7 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp] │ │ │ │ - bl 8f1c7c │ │ │ │ + bl 8f1c74 │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr lr, [sp, #16] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb r6, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #12] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, fp, #36 @ 0x24 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 8f1c7c │ │ │ │ + bl 8f1c74 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r2, [r4, #1096] @ 0x448 │ │ │ │ str r0, [r4, #1104] @ 0x450 │ │ │ │ @@ -335419,15 +335419,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c41f4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #1076] @ 0x434 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldr r0, [pc, #204] @ 3c4230 │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ bne 3c41b0 │ │ │ │ ldr r2, [pc, #188] @ 3c4234 │ │ │ │ ldr r3, [pc, #164] @ 3c4220 │ │ │ │ @@ -335457,15 +335457,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 3c423c │ │ │ │ ldr r0, [pc, #96] @ 3c4240 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #116 @ 0x74 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3c4244 │ │ │ │ ldr r1, [pc, #68] @ 3c4248 │ │ │ │ ldr r0, [pc, #68] @ 3c424c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3c4250 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -335476,19 +335476,19 @@ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrdeq r4, [r4, -r4] │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ ldrdeq r4, [r4, -r4] │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ smlabbeq r4, r4, ip, r4 │ │ │ │ tsteq r4, r4, asr #24 │ │ │ │ - addseq lr, r7, r0, asr #23 │ │ │ │ - addeq r7, r0, r4, asr #14 │ │ │ │ - umullseq lr, r7, r8, fp │ │ │ │ - addeq pc, r0, ip, lsr #32 │ │ │ │ - addeq pc, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0x0097ebb0 │ │ │ │ + addeq r7, r0, r4, lsr r7 │ │ │ │ + addseq lr, r7, r8, lsl #23 │ │ │ │ + addeq pc, r0, ip, lsl r0 @ │ │ │ │ + umulleq pc, r0, r0, r0 @ │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 003c4254 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -335579,15 +335579,15 @@ │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ str r2, [r4, #2212] @ 0x8a4 │ │ │ │ beq 3c4448 │ │ │ │ mov r1, r3 │ │ │ │ smull r2, r3, ip, r1 │ │ │ │ add r1, pc, #160 @ 0xa0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ ldr r2, [pc, #168] @ 3c4484 │ │ │ │ add r8, r8, sl │ │ │ │ ldr r3, [pc, #152] @ 3c447c │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, r9 │ │ │ │ @@ -335611,27 +335611,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and r1, r1, #1 │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl bb2278 │ │ │ │ + bl bb2270 │ │ │ │ mov r2, r0 │ │ │ │ asr r3, r0, #31 │ │ │ │ add r1, pc, #12 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ b 3c43d4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ blcc fea76c78 <__bss_end__@@Base+0xfd558d60> │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r4, r8, lsl fp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x0097ebbc │ │ │ │ + addseq lr, r7, ip, lsr #23 │ │ │ │ tsteq r4, r4, lsl sl │ │ │ │ ldrb r0, [r0, #1424] @ 0x590 │ │ │ │ eor r0, r0, #9 │ │ │ │ bx lr │ │ │ │ add r0, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ @@ -336200,22 +336200,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3c4ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3c4cd4 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ @@ -336276,28 +336276,28 @@ │ │ │ │ b 3c4cc0 │ │ │ │ ldrb r7, [r4, #1425] @ 0x591 │ │ │ │ b 3c4cc0 │ │ │ │ ldr r0, [pc, #60] @ 3c4ed8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3c4cd4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r4, ip, r1, r4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x01044190 │ │ │ │ - addseq lr, r7, ip, lsl #3 │ │ │ │ + addseq lr, r7, ip, ror r1 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r4, r0, lsr #2 │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq lr, r0, ip, ror #11 │ │ │ │ - addeq lr, r0, r0, lsl r5 │ │ │ │ + ldrdeq lr, [r0], ip │ │ │ │ + addeq lr, r0, r0, lsl #10 │ │ │ │ │ │ │ │ 003c4edc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #368] @ 3c5064 │ │ │ │ @@ -336374,41 +336374,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c5088 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3c4f78 │ │ │ │ ldr r0, [pc, #60] @ 3c508c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3c4f78 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl #30 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatteq r4, ip, lr, r3 │ │ │ │ - addseq sp, r7, ip, ror pc │ │ │ │ + addseq sp, r7, ip, ror #30 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r4, ip, ror lr │ │ │ │ andeq r6, r0, r4, lsl #12 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - umulleq lr, r0, r8, r3 │ │ │ │ - @ instruction: 0x0080e3b4 │ │ │ │ + addeq lr, r0, r8, lsl #7 │ │ │ │ + addeq lr, r0, r4, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -336436,17 +336436,17 @@ │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #15 │ │ │ │ bne 3c50e0 │ │ │ │ ldrb r3, [r4, #373] @ 0x175 │ │ │ │ b 3c5140 │ │ │ │ add r6, r4, #200 @ 0xc8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8e3d18 │ │ │ │ + bl 8e3d10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93019c │ │ │ │ + bl 930194 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #15 │ │ │ │ strb r2, [r4, #196] @ 0xc4 │ │ │ │ str r3, [r4, #2368] @ 0x940 │ │ │ │ b 3c50c0 │ │ │ │ ldrb r3, [r4, #629] @ 0x275 │ │ │ │ tst r3, #8 │ │ │ │ @@ -336471,30 +336471,30 @@ │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ sbcs r2, r2, r3 │ │ │ │ bcc 3c5288 │ │ │ │ add fp, r4, #8 │ │ │ │ mov r0, fp │ │ │ │ - bl 8dd758 │ │ │ │ + bl 8dd750 │ │ │ │ ldr r2, [pc, #248] @ 3c52ac │ │ │ │ add sl, r4, #200 @ 0xc8 │ │ │ │ mov r3, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dd430 │ │ │ │ + bl 8dd428 │ │ │ │ mov r1, #2 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [r4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 8e3d0c │ │ │ │ + bl 8e3d04 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -336536,18 +336536,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 3c52b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #177 @ 0xb1 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addeq lr, r0, r4, lsr #5 │ │ │ │ - addseq sp, r7, r0, lsr ip │ │ │ │ + umulleq lr, r0, r4, r2 │ │ │ │ + addseq sp, r7, r0, lsr #24 │ │ │ │ + addeq lr, r0, r0, lsl #3 │ │ │ │ umulleq lr, r0, r0, r1 │ │ │ │ - addeq lr, r0, r0, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r2, [r4, #2212] @ 0x8a4 │ │ │ │ @@ -336558,22 +336558,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #2208 @ 0x8a0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldrd r2, [r6, #-8] │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ ldrd r2, [r6] │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ ldr r1, [r4, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl bb2498 │ │ │ │ + bl bb2490 │ │ │ │ ldr r3, [r4, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt 3c5358 │ │ │ │ ldr r3, [r4, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ blt 3c5358 │ │ │ │ orr r0, r5, #9 │ │ │ │ @@ -336901,15 +336901,15 @@ │ │ │ │ bgt 3c56c0 │ │ │ │ b 3c57f4 │ │ │ │ mov r0, #0 │ │ │ │ b 3c57f8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r4, r8, r7, r3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq sp, r7, r8, lsr #16 │ │ │ │ + addseq sp, r7, r8, lsl r8 │ │ │ │ tsteq r3, r0, lsr #12 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ strdeq r3, [r4, -ip] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -336945,15 +336945,15 @@ │ │ │ │ bls 3c59e4 │ │ │ │ mul r7, r6, r7 │ │ │ │ strh r3, [r5, #2] │ │ │ │ ldr r9, [r4, #184] @ 0xb8 │ │ │ │ lsr r7, r7, #3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ ldrh r3, [r8, #10] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #1 │ │ │ │ strheq r2, [r8, #10] │ │ │ │ beq 3c5938 │ │ │ │ ldr r2, [pc, #244] @ 3c5a24 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -337257,44 +337257,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3c5e58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 3c5c10 │ │ │ │ ldr r0, [pc, #68] @ 3c5e5c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 3c5c10 │ │ │ │ tsteq r4, r8, ror r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, r0, asr r2 │ │ │ │ tsteq r4, r0, asr #4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq sp, r7, r7, lsr r2 │ │ │ │ + addseq sp, r7, r7, lsr #4 │ │ │ │ smlatbeq r4, r4, r1, r3 │ │ │ │ tsteq r4, r8, asr #2 │ │ │ │ swpeq r3, r4, [r4] @ │ │ │ │ andeq r5, r0, ip, lsl #7 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq sp, r0, r8, ror #12 │ │ │ │ - addeq sp, r0, r4, lsl #13 │ │ │ │ + addeq sp, r0, r8, asr r6 │ │ │ │ + addeq sp, r0, r4, ror r6 │ │ │ │ add r3, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r3, [r3, #14] │ │ │ │ tst r3, #1 │ │ │ │ beq 3c5eb0 │ │ │ │ ldr r3, [r0, #2320] @ 0x910 │ │ │ │ str r3, [r1] │ │ │ │ ldr r3, [r0, #2316] @ 0x90c │ │ │ │ @@ -337363,15 +337363,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 27ebf4 │ │ │ │ - bl 8ecc34 │ │ │ │ + bl 8ecc2c │ │ │ │ ldrb r3, [r4, #1138] @ 0x472 │ │ │ │ ldr r2, [r4, #2344] @ 0x928 │ │ │ │ tst r3, #32 │ │ │ │ ldr r1, [r4, #2380] @ 0x94c │ │ │ │ bne 3c60e8 │ │ │ │ cmp r2, #2 │ │ │ │ beq 3c6154 │ │ │ │ @@ -337515,15 +337515,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r1, r9 │ │ │ │ - bl bb2278 │ │ │ │ + bl bb2270 │ │ │ │ smulbb r6, fp, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r6, #16000 @ 0x3e80 │ │ │ │ ble 3c624c │ │ │ │ cmp sl, #0 │ │ │ │ beq 3c60a8 │ │ │ │ ldr r3, [pc, #828] @ 3c6550 │ │ │ │ @@ -337693,32 +337693,32 @@ │ │ │ │ strne r3, [r1] │ │ │ │ cmp r6, ip │ │ │ │ bne 3c646c │ │ │ │ cmp r5, r0 │ │ │ │ blt 3c60a8 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl bb2278 │ │ │ │ + bl bb2270 │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r4, #2328] @ 0x918 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb2278 │ │ │ │ + bl bb2270 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add ip, r0, #1 │ │ │ │ sub ip, ip, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2d5cd4 │ │ │ │ b 3c60a8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl bb2498 │ │ │ │ + bl bb2490 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2d5c2c │ │ │ │ b 3c6330 │ │ │ │ ldrb r3, [r4, #2376] @ 0x948 │ │ │ │ cmp r3, r8 │ │ │ │ bne 3c6264 │ │ │ │ @@ -337727,19 +337727,19 @@ │ │ │ │ bne 3c6264 │ │ │ │ cmp sl, #0 │ │ │ │ beq 3c62b4 │ │ │ │ b 3c62a8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r4, r4, lr, r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq sp, r0, ip, lsr #10 │ │ │ │ + addeq sp, r0, ip, lsl r5 │ │ │ │ eoreq r0, r0, r0, lsl #2 │ │ │ │ tsteq r4, ip, asr #26 │ │ │ │ - addeq sp, r0, ip, lsr #7 │ │ │ │ - addeq sp, r0, ip, lsr #5 │ │ │ │ + umulleq sp, r0, ip, r3 │ │ │ │ + umulleq sp, r0, ip, r2 │ │ │ │ @ instruction: 0xff0007ff │ │ │ │ │ │ │ │ 003c6558 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -337976,22 +337976,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 3c69fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3c65c8 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 3c6658 │ │ │ │ bne 3c65f4 │ │ │ │ ldrb r3, [r5, #1172] @ 0x494 │ │ │ │ and r2, r6, #16 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -338014,35 +338014,35 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3c5a28 │ │ │ │ ldr r0, [pc, #88] @ 3c6a04 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3c65c8 │ │ │ │ smlabbeq r4, r0, r8, r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r4, ip, ror #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq ip, r7, r5, lsl #17 │ │ │ │ + addseq ip, r7, r5, ror r8 │ │ │ │ tsteq r4, r0, lsl #16 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ tsteq r4, r4, ror #14 │ │ │ │ - addseq ip, r7, r4, ror #15 │ │ │ │ + @ instruction: 0x0097c7d4 │ │ │ │ smlatteq r4, r4, r6, r2 │ │ │ │ - addseq ip, r7, r8, lsl r7 │ │ │ │ + addseq ip, r7, r8, lsl #14 │ │ │ │ tsteq r4, r0, ror r6 │ │ │ │ - addseq ip, r7, r0, lsl r7 │ │ │ │ + addseq ip, r7, r0, lsl #14 │ │ │ │ @ instruction: 0x000014b8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq ip, r0, r8, asr #23 │ │ │ │ + @ instruction: 0x0080cbb8 │ │ │ │ smlabbeq r4, r4, r4, r2 │ │ │ │ - addeq ip, r0, r0, lsl #23 │ │ │ │ + addeq ip, r0, r0, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #200] @ 3c6aec │ │ │ │ mov r5, r2 │ │ │ │ @@ -338283,15 +338283,15 @@ │ │ │ │ bgt 3c6c60 │ │ │ │ b 3c6d7c │ │ │ │ mov r0, #0 │ │ │ │ b 3c6d80 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatteq r4, r8, r1, r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq ip, r7, r8, lsl #5 │ │ │ │ + addseq ip, r7, r8, ror r2 │ │ │ │ tstpeq r2, r8, lsl #1 @ p-variant is OBSOLETE │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ tsteq r4, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -338410,15 +338410,15 @@ │ │ │ │ bgt 3c6e64 │ │ │ │ b 3c6f78 │ │ │ │ mov r0, #0 │ │ │ │ b 3c6f7c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatteq r4, r4, pc, r1 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq ip, r7, r4, lsl #1 │ │ │ │ + addseq ip, r7, r4, ror r0 │ │ │ │ tsteq r2, ip, ror lr │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ tsteq r4, r8, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -338547,15 +338547,15 @@ │ │ │ │ bgt 3c7060 │ │ │ │ b 3c719c │ │ │ │ mov r0, #0 │ │ │ │ b 3c71a0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatteq r4, r8, sp, r1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq fp, r7, r8, lsl #29 │ │ │ │ + addseq fp, r7, r8, ror lr │ │ │ │ tsteq r2, r8, lsl #25 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ tsteq r4, r4, asr ip │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #332] @ 3c7370 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -338654,15 +338654,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #2328] @ 0x918 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ bl 2d77b4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 8ecc34 │ │ │ │ + bl 8ecc2c │ │ │ │ ldr r0, [r5] │ │ │ │ bl 27d340 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 27d340 │ │ │ │ lsr r4, r4, #24 │ │ │ │ lsr r3, r0, #22 │ │ │ │ @@ -338749,15 +338749,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ bne 3c7b08 │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2d77b4 │ │ │ │ add r9, r6, #2288 @ 0x8f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldrh r3, [r9, #14] │ │ │ │ tst r3, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldrbne r1, [r6, #628] @ 0x274 │ │ │ │ ldrbeq r1, [r6, #372] @ 0x174 │ │ │ │ mov r7, r0 │ │ │ │ lsl r3, r1, #1 │ │ │ │ @@ -338821,15 +338821,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb2278 │ │ │ │ + bl bb2270 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ smulbb r3, r2, r0 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ ble 3c74c0 │ │ │ │ cmp r3, #16000 @ 0x3e80 │ │ │ │ bgt 3c74c0 │ │ │ │ @@ -338908,15 +338908,15 @@ │ │ │ │ str r2, [r6, #2416] @ 0x970 │ │ │ │ strb r0, [r6, #2402] @ 0x962 │ │ │ │ strb r1, [r6, #2403] @ 0x963 │ │ │ │ ldr r2, [pc, #2996] @ 3c8358 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ ldr r2, [r6, #2408] @ 0x968 │ │ │ │ cmp r0, r2 │ │ │ │ ldr r2, [r6, #2412] @ 0x96c │ │ │ │ sbcs r2, r1, r2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r2, r2, r5, lsl #2 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -339049,31 +339049,31 @@ │ │ │ │ add r6, r6, r3 │ │ │ │ add r9, r9, #4 │ │ │ │ bge 3c742c │ │ │ │ ldr r3, [fp, #4] │ │ │ │ b 3c7854 │ │ │ │ mov r0, #1 │ │ │ │ str r4, [r6, #2344] @ 0x928 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [pc, #2412] @ 3c8358 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ add r5, r6, #2416 @ 0x970 │ │ │ │ cmp r4, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ bne 3c7b08 │ │ │ │ mov sl, #1 │ │ │ │ b 3c751c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r6, #2344] @ 0x928 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [pc, #2360] @ 3c8358 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ add r4, r6, #2416 @ 0x970 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2d77b4 │ │ │ │ ldr r5, [r6, #2388] @ 0x954 │ │ │ │ cmp r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -339558,23 +339558,23 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [r6, #184] @ 0xb8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ - bl 8e2e44 │ │ │ │ + bl 8e2e3c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8e2e44 │ │ │ │ + bl 8e2e3c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ orr r1, r3, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ cmp r4, #2048 @ 0x800 │ │ │ │ bge 3c8228 │ │ │ │ asr r3, r4, #5 │ │ │ │ add r3, r3, #608 @ 0x260 │ │ │ │ @@ -339649,34 +339649,34 @@ │ │ │ │ sub r3, r9, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8e2d60 │ │ │ │ + bl 8e2d58 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 3c8024 │ │ │ │ tsteq r4, r0, ror sl │ │ │ │ strdeq r1, [r4, -ip] │ │ │ │ tsteq r4, r4, lsr r9 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ tsteq r4, r0, lsr #6 │ │ │ │ - @ instruction: 0x0097b2d2 │ │ │ │ - addseq fp, r7, ip, ror r1 │ │ │ │ + addseq fp, r7, r2, asr #5 │ │ │ │ + addseq fp, r7, ip, ror #2 │ │ │ │ rscseq r6, r2, r0, ror #1 │ │ │ │ rscseq r5, r2, r4, asr #27 │ │ │ │ smlatteq r4, r0, r9, r0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ - @ instruction: 0x0097a9d0 │ │ │ │ - addseq sl, r7, r0, ror r8 │ │ │ │ - addseq sl, r7, r0, lsr #16 │ │ │ │ - addeq sl, r0, r0, lsl #27 │ │ │ │ - addeq sl, r0, ip, lsr #29 │ │ │ │ + addseq sl, r7, r0, asr #19 │ │ │ │ + addseq sl, r7, r0, ror #16 │ │ │ │ + addseq sl, r7, r0, lsl r8 │ │ │ │ + addeq sl, r0, r0, ror sp │ │ │ │ + umulleq sl, r0, ip, lr │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2356] @ 0x934 │ │ │ │ ldr r0, [r5] │ │ │ │ lsl r3, r3, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 27ce90 │ │ │ │ mov r7, #1 │ │ │ │ @@ -339688,15 +339688,15 @@ │ │ │ │ b 3c8024 │ │ │ │ sub r9, r9, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8e2e44 │ │ │ │ + bl 8e2e3c │ │ │ │ mov r1, r0 │ │ │ │ b 3c8204 │ │ │ │ cmp r8, #0 │ │ │ │ blt 3c840c │ │ │ │ sub r4, r4, r8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -340005,15 +340005,15 @@ │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, r7, r8, asr #12 │ │ │ │ + addseq sl, r7, r8, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 3c86e4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -340130,15 +340130,15 @@ │ │ │ │ eor ip, ip, lr │ │ │ │ and ip, ip, r4 │ │ │ │ eor ip, ip, lr │ │ │ │ str ip, [r5, r1, lsl #2] │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8e2798 │ │ │ │ + bl 8e2790 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -340198,29 +340198,29 @@ │ │ │ │ ldr r1, [r0, #2368] @ 0x940 │ │ │ │ mov r5, #0 │ │ │ │ orr r1, r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ str r1, [r0, #2368] @ 0x940 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8e2798 │ │ │ │ + bl 8e2790 │ │ │ │ b 3c8ab0 │ │ │ │ ldr lr, [pc, #40] @ 3c8bf4 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add lr, pc, lr │ │ │ │ and r5, r5, #15 │ │ │ │ add lr, lr, r5, lsl #2 │ │ │ │ ldr r6, [lr, #56] @ 0x38 │ │ │ │ ldrb r5, [r0, #885] @ 0x375 │ │ │ │ ldrb lr, [r0, #890] @ 0x37a │ │ │ │ b 3c8a34 │ │ │ │ - addseq sl, r7, r4, asr #9 │ │ │ │ - addseq sl, r7, r4, asr #8 │ │ │ │ - addseq sl, r7, ip, asr r3 │ │ │ │ - @ instruction: 0x0097a2f8 │ │ │ │ + @ instruction: 0x0097a4b4 │ │ │ │ + addseq sl, r7, r4, lsr r4 │ │ │ │ + addseq sl, r7, ip, asr #6 │ │ │ │ + addseq sl, r7, r8, ror #5 │ │ │ │ b 3c88f0 │ │ │ │ │ │ │ │ 003c8bfc : │ │ │ │ cmp r1, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ @@ -340248,21 +340248,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 003c8c68 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 8e26b8 │ │ │ │ + b 8e26b0 │ │ │ │ │ │ │ │ 003c8c78 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 8e26b8 │ │ │ │ + b 8e26b0 │ │ │ │ │ │ │ │ 003c8c88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -340480,41 +340480,41 @@ │ │ │ │ streq r2, [r4, #184] @ 0xb8 │ │ │ │ strb r3, [r9, #2240] @ 0x8c0 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c900c │ │ │ │ ldr r0, [pc, #504] @ 3c91f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8eeba0 │ │ │ │ + bl 8eeb98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3c91ac │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 3c91f8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r8, r4, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8dcda4 │ │ │ │ + bl 8dcd9c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3c9130 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c9178 │ │ │ │ mov r0, r8 │ │ │ │ bl 6c7128 │ │ │ │ mov r0, r8 │ │ │ │ - bl ba5cd4 │ │ │ │ + bl ba5ccc │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3174 │ │ │ │ + bl 8e316c │ │ │ │ ldr r3, [pc, #396] @ 3c91fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #2420] @ 0x974 │ │ │ │ ldr r3, [pc, #384] @ 3c9200 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ @@ -340528,23 +340528,23 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c915c │ │ │ │ cmp r3, #1 │ │ │ │ beq 3c9140 │ │ │ │ - bl 8d6bb4 │ │ │ │ + bl 8d6bac │ │ │ │ add r4, r4, #2416 @ 0x970 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ orr r3, r3, r3, lsl #8 │ │ │ │ mov r0, r8 │ │ │ │ strh r3, [r4, #10] │ │ │ │ - bl 8e26b8 │ │ │ │ + bl 8e26b0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #292] @ 3c9210 │ │ │ │ ldr r3, [pc, #248] @ 3c91e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -340558,15 +340558,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #1 │ │ │ │ b 3c8fc0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ mov r0, #0 │ │ │ │ b 3c90e4 │ │ │ │ ldr r2, [pc, #204] @ 3c9214 │ │ │ │ ldr r3, [pc, #204] @ 3c9218 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #2192] @ 0x890 │ │ │ │ @@ -340585,79 +340585,79 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r0 │ │ │ │ b 3c9050 │ │ │ │ ldr r3, [pc, #124] @ 3c9230 │ │ │ │ ldr ip, [pc, #124] @ 3c9234 │ │ │ │ ldr r1, [pc, #124] @ 3c9238 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3c923c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3c9138 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, ror #28 │ │ │ │ tstpeq r3, r4, ror pc @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tstpeq r3, r0, asr #30 @ p-variant is OBSOLETE │ │ │ │ tsteq r2, r8, asr #27 │ │ │ │ - addeq sl, r0, r0, ror r5 │ │ │ │ - addeq sl, r0, r0, asr #10 │ │ │ │ + addeq sl, r0, r0, ror #10 │ │ │ │ + addeq sl, r0, r0, lsr r5 │ │ │ │ rscseq r5, r2, r8, lsr r0 │ │ │ │ @ instruction: 0xffffbae0 │ │ │ │ @ instruction: 0xffffcdd0 │ │ │ │ @ instruction: 0xffffbae4 │ │ │ │ @ instruction: 0x000016b0 │ │ │ │ tstpeq r3, r0, lsl sp @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffc16c │ │ │ │ @ instruction: 0xffffb178 │ │ │ │ @ instruction: 0xffffb31c │ │ │ │ @ instruction: 0xffffb158 │ │ │ │ - addseq r9, r7, r0, asr #26 │ │ │ │ - ldrsheq fp, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - ldrdeq sl, [r1], r8 │ │ │ │ - addseq r9, r7, r8, lsl #26 │ │ │ │ - @ instruction: 0x0080a3bc │ │ │ │ - addeq sl, r0, r4, ror #4 │ │ │ │ + addseq r9, r7, r0, lsr sp │ │ │ │ + rsbseq fp, lr, ip, ror #19 │ │ │ │ + addeq sl, r1, r8, asr #21 │ │ │ │ + @ instruction: 0x00979cf8 │ │ │ │ + addeq sl, r0, ip, lsr #7 │ │ │ │ + addeq sl, r0, r4, asr r2 │ │ │ │ @ instruction: 0x000008b9 │ │ │ │ │ │ │ │ 003c9240 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 92a044 │ │ │ │ + bl 92a03c │ │ │ │ ldr r3, [pc, #192] @ 3c9330 │ │ │ │ ldr r2, [pc, #192] @ 3c9334 │ │ │ │ ldr r1, [pc, #192] @ 3c9338 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #164] @ 3c933c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3c9320 │ │ │ │ ldr r3, [pc, #148] @ 3c9340 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [r7] │ │ │ │ ldr r7, [pc, #136] @ 3c9344 │ │ │ │ @@ -340672,36 +340672,36 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #131072 @ 0x20000 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8e3874 │ │ │ │ + bl 8e386c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #36] @ 3c934c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ b 3c92b0 │ │ │ │ - addseq r9, r7, r0, asr ip │ │ │ │ - rsbseq fp, lr, r0, lsl #18 │ │ │ │ - @ instruction: 0x0089f9bc │ │ │ │ - addeq r7, r0, r4, lsl #9 │ │ │ │ + addseq r9, r7, r0, asr #24 │ │ │ │ + ldrsheq fp, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + addeq pc, r9, ip, lsr #19 │ │ │ │ + addeq r7, r0, r4, ror r4 │ │ │ │ ldrsheq r4, [r2], #220 @ 0xdc @ │ │ │ │ rscseq r4, r2, r8, ror #27 │ │ │ │ - ldrdeq sl, [r0], r4 │ │ │ │ + addeq sl, r0, r4, asr #5 │ │ │ │ rscseq r4, r2, r0, lsl #27 │ │ │ │ │ │ │ │ 003c9350 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -340733,45 +340733,45 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 8e3d0c │ │ │ │ + bl 8e3d04 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e371c │ │ │ │ + bl 8e3714 │ │ │ │ cmp r9, #0 │ │ │ │ bne 3c94a0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c945c │ │ │ │ ldr r0, [pc, #236] @ 3c94f4 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8d8100 │ │ │ │ + bl 8d80f8 │ │ │ │ ldr r2, [pc, #208] @ 3c94f8 │ │ │ │ ldr r3, [pc, #192] @ 3c94ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c94e4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #168] @ 3c94fc │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8d8200 │ │ │ │ + b 8d81f8 │ │ │ │ ldr r2, [pc, #156] @ 3c9500 │ │ │ │ ldr r3, [pc, #132] @ 3c94ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -340790,31 +340790,31 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8d8100 │ │ │ │ + bl 8d80f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8d8194 │ │ │ │ + bl 8d818c │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 8d8200 │ │ │ │ + bl 8d81f8 │ │ │ │ b 3c93f4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r3, r8, sl, pc @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - addeq sl, r0, ip, lsr #3 │ │ │ │ + umulleq sl, r0, ip, r1 │ │ │ │ ldrdeq pc, [r3, -r4] │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ @ instruction: 0x0103f998 │ │ │ │ - addeq r1, r8, ip, lsr r0 │ │ │ │ + addeq r1, r8, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #188] @ 3c95dc │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -340867,15 +340867,15 @@ │ │ │ │ tsteq r2, r0, ror #27 │ │ │ │ @ instruction: 0x0103f8bc │ │ │ │ tsteq r2, r0, lsr #27 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ tsteq r2, ip, lsr sp │ │ │ │ - b b7b5a8 │ │ │ │ + b b7b5a0 │ │ │ │ │ │ │ │ 003c95fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -341003,17 +341003,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c9800 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r2, ip, lsr #23 │ │ │ │ - addseq r9, r7, r8, lsr #16 │ │ │ │ - addeq r9, r0, ip, lsr #28 │ │ │ │ - addeq r9, r0, r4, asr #28 │ │ │ │ + addseq r9, r7, r8, lsl r8 │ │ │ │ + addeq r9, r0, ip, lsl lr │ │ │ │ + addeq r9, r0, r4, lsr lr │ │ │ │ │ │ │ │ 003c9804 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #164] @ 3c98c0 │ │ │ │ @@ -341056,17 +341056,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r2, r4, ror #21 │ │ │ │ - addseq r9, r7, r0, ror #14 │ │ │ │ - addeq r9, r0, r4, ror #26 │ │ │ │ - umulleq r9, r0, r8, sp │ │ │ │ + addseq r9, r7, r0, asr r7 │ │ │ │ + addeq r9, r0, r4, asr sp │ │ │ │ + addeq r9, r0, r8, lsl #27 │ │ │ │ │ │ │ │ 003c98d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 3c994c │ │ │ │ @@ -341114,15 +341114,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ pop {r4, lr} │ │ │ │ b 27ce84 │ │ │ │ @ instruction: 0x0112c99c │ │ │ │ ldr r0, [pc, #8] @ 3c99a0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ffa0 │ │ │ │ + b 92ff98 │ │ │ │ rscseq r4, r2, r4, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #312] @ 3c9af4 │ │ │ │ mov r4, r2 │ │ │ │ @@ -341175,22 +341175,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3c9b14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3c99f8 │ │ │ │ ldr r2, [pc, #92] @ 3c9b18 │ │ │ │ ldr r3, [pc, #56] @ 3c9af8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -341198,27 +341198,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3c9af0 │ │ │ │ ldr r0, [pc, #60] @ 3c9b1c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq r3, ip, lsr r4 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tstpeq r3, r8, lsr #8 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq pc, [r3, -ip] │ │ │ │ andeq r6, r0, r8, ror #26 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x00809bbc │ │ │ │ - tstpeq r3, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ addeq r9, r0, ip, lsr #23 │ │ │ │ + tstpeq r3, r0, asr #6 @ p-variant is OBSOLETE │ │ │ │ + umulleq r9, r0, ip, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #312] @ 3c9c70 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #308] @ 3c9c74 │ │ │ │ @@ -341270,22 +341270,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3c9c90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3c9b74 │ │ │ │ ldr r2, [pc, #92] @ 3c9c94 │ │ │ │ ldr r3, [pc, #56] @ 3c9c74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -341293,27 +341293,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3c9c6c │ │ │ │ ldr r0, [pc, #60] @ 3c9c98 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabteq r3, r0, r2, pc @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatbeq r3, ip, r2, pc @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabbeq r3, r0, r2, pc @ │ │ │ │ andeq r3, r0, r0, asr lr │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r9, r0, r0, lsl #21 │ │ │ │ + addeq r9, r0, r0, ror sl │ │ │ │ smlabteq r3, r4, r1, pc @ │ │ │ │ - addeq r9, r0, ip, ror #20 │ │ │ │ + addeq r9, r0, ip, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #568] @ 3c9eec │ │ │ │ cmp r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -341389,23 +341389,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 3c9f0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r2, [r4, #250] @ 0xfa │ │ │ │ b 3c9d08 │ │ │ │ ldr r3, [pc, #244] @ 3c9f10 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -341423,22 +341423,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3c9f14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3c9d14 │ │ │ │ ldr r2, [pc, #124] @ 3c9f18 │ │ │ │ ldr r3, [pc, #80] @ 3c9ef0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -341446,51 +341446,51 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3c9ee8 │ │ │ │ ldr r0, [pc, #92] @ 3c9f1c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r0, [pc, #72] @ 3c9f20 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r2, [r4, #250] @ 0xfa │ │ │ │ b 3c9d08 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq r3, ip, lsr r1 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tstpeq r3, r8, lsr #2 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq r3, r0, r0, pc @ │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrdeq r9, [r0], r8 │ │ │ │ + addeq r9, r0, r8, asr #17 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - umulleq r9, r0, r0, r8 │ │ │ │ + addeq r9, r0, r0, lsl #17 │ │ │ │ tsteq r3, r0, ror #30 │ │ │ │ - umulleq r9, r0, r4, r8 │ │ │ │ - addeq r9, r0, r8, lsr #16 │ │ │ │ + addeq r9, r0, r4, lsl #17 │ │ │ │ + addeq r9, r0, r8, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #256] @ 3ca03c │ │ │ │ ldr r2, [pc, #256] @ 3ca040 │ │ │ │ ldr r1, [pc, #256] @ 3ca044 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #224] @ 3ca048 │ │ │ │ mov r2, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 36c864 │ │ │ │ ldr r1, [pc, #204] @ 3ca04c │ │ │ │ @@ -341538,25 +341538,25 @@ │ │ │ │ bl 2d7068 │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ mov r1, r2 │ │ │ │ str r0, [r5, #252] @ 0xfc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2d76b0 │ │ │ │ - ldrsheq r9, [r7], r8 │ │ │ │ - addeq r9, r0, r0, lsr r8 │ │ │ │ - addeq r9, r0, ip, asr #16 │ │ │ │ + addseq r9, r7, r8, ror #1 │ │ │ │ + addeq r9, r0, r0, lsr #16 │ │ │ │ + addeq r9, r0, ip, lsr r8 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r1, r0, r8, lsr #6 │ │ │ │ andeq r1, r0, r8 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ andeq r0, r0, ip, asr lr │ │ │ │ - addeq r9, r0, ip, lsr #15 │ │ │ │ + umulleq r9, r0, ip, r7 │ │ │ │ rscseq r4, r2, ip, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ subs r7, r2, #0 │ │ │ │ ldr r2, [pc, #460] @ 3ca254 │ │ │ │ @@ -341601,15 +341601,15 @@ │ │ │ │ ldrne r1, [r0, #140] @ 0x8c │ │ │ │ ldrbeq r1, [r0, #113] @ 0x71 │ │ │ │ addne r5, r0, #120 @ 0x78 │ │ │ │ addeq r5, r0, #96 @ 0x60 │ │ │ │ lsrne r1, r1, #31 │ │ │ │ lsreq r1, r1, #7 │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ adds r2, r2, r2 │ │ │ │ adc r1, r1, r1 │ │ │ │ str r1, [r5, #20] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -341647,22 +341647,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3ca274 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ca0d4 │ │ │ │ ldr r2, [pc, #92] @ 3ca278 │ │ │ │ ldr r3, [pc, #56] @ 3ca258 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -341670,27 +341670,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3ca250 │ │ │ │ ldr r0, [pc, #60] @ 3ca27c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, ror sp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r4, ror #26 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r0, lsr #26 │ │ │ │ andeq r1, r0, r0, ror #28 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r9, r0, r8, lsr #11 │ │ │ │ + umulleq r9, r0, r8, r5 │ │ │ │ smlatteq r3, r0, fp, lr │ │ │ │ - umulleq r9, r0, r4, r5 │ │ │ │ + addeq r9, r0, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #176] @ 3ca348 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -341698,25 +341698,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 3ca34c │ │ │ │ ldr r1, [pc, #160] @ 3ca350 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #140] @ 3ca354 │ │ │ │ ldr r1, [pc, #140] @ 3ca358 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #108] @ 3ca35c │ │ │ │ ldr ip, [pc, #108] @ 3ca360 │ │ │ │ ldr r1, [pc, #108] @ 3ca364 │ │ │ │ ldr r2, [pc, #108] @ 3ca368 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -341733,21 +341733,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r8, r7, r4, lsr #27 │ │ │ │ - rsbseq sl, lr, r8, ror #17 │ │ │ │ - @ instruction: 0x008199b0 │ │ │ │ - rsbseq sl, lr, r4, ror #17 │ │ │ │ - ldrsheq sl, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + umullseq r8, r7, r4, sp │ │ │ │ + ldrsbeq sl, [lr], #-136 @ 0xffffff78 @ │ │ │ │ + addeq r9, r1, r0, lsr #19 │ │ │ │ + ldrsbeq sl, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq sl, lr, ip, ror #17 │ │ │ │ rscseq r3, r2, r4, lsr #31 │ │ │ │ - addeq r9, r0, ip, ror #9 │ │ │ │ + ldrdeq r9, [r0], ip │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ andeq r0, r0, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #316] @ 3ca4c0 │ │ │ │ @@ -341801,23 +341801,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov ip, #255 @ 0xff │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3ca4e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ca3c0 │ │ │ │ ldr r2, [pc, #92] @ 3ca4e4 │ │ │ │ ldr r3, [pc, #56] @ 3ca4c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -341825,27 +341825,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3ca4bc │ │ │ │ ldr r0, [pc, #60] @ 3ca4e8 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, ror sl │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r4, ror #20 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r4, lsr sl │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r9, r0, r8, ror #4 │ │ │ │ + addeq r9, r0, r8, asr r2 │ │ │ │ tsteq r3, r4, ror r9 │ │ │ │ - addeq r9, r0, r4, asr r2 │ │ │ │ + addeq r9, r0, r4, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #692] @ 3ca7b8 │ │ │ │ ldr r3, [pc, #692] @ 3ca7bc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -341936,23 +341936,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3ca7dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ca558 │ │ │ │ orr r3, r3, r9, lsl r7 │ │ │ │ ldr r2, [pc, #292] @ 3ca7cc │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ strb fp, [r8, #-8] │ │ │ │ strb r3, [r5, #256] @ 0x100 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -341977,23 +341977,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3ca7e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r5, #256] @ 0x100 │ │ │ │ b 3ca584 │ │ │ │ ldr r2, [pc, #152] @ 3ca7e4 │ │ │ │ ldr r3, [pc, #108] @ 3ca7bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -342008,37 +342008,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #88] @ 3ca7e8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ca558 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #68] @ 3ca7ec │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r5, #256] @ 0x100 │ │ │ │ b 3ca584 │ │ │ │ strdeq lr, [r3, -r8] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabteq r3, ip, r8, lr │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r9, r0, ip, asr #32 │ │ │ │ - addeq r8, r0, r8, lsr #31 │ │ │ │ + addeq r9, r0, ip, lsr r0 │ │ │ │ + umulleq r8, r0, r8, pc @ │ │ │ │ @ instruction: 0x0103e6b0 │ │ │ │ - addeq r8, r0, r0, ror pc │ │ │ │ - addeq r8, r0, r8, asr pc │ │ │ │ + addeq r8, r0, r0, ror #30 │ │ │ │ + addeq r8, r0, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #400] @ 3ca998 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -342051,15 +342051,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #16777216 @ 0x1000000 │ │ │ │ ldr r6, [pc, #344] @ 3ca9ac │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ @@ -342123,41 +342123,41 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3ca9c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ca88c │ │ │ │ ldr r0, [pc, #60] @ 3ca9c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ca88c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r8, r7, r4, lsr r8 │ │ │ │ + addseq r8, r7, r4, lsr #16 │ │ │ │ smlatteq r3, r4, r5, lr │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r8, r0, r8, asr pc │ │ │ │ - addeq r8, r0, r4, ror pc │ │ │ │ + addeq r8, r0, r8, asr #30 │ │ │ │ + addeq r8, r0, r4, ror #30 │ │ │ │ smlatbeq r3, r4, r5, lr │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, ip, lsr #10 │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r8, r0, r4, ror #26 │ │ │ │ - addeq r8, r0, r8, ror sp │ │ │ │ + addeq r8, r0, r4, asr sp │ │ │ │ + addeq r8, r0, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldrb r1, [r0, #246] @ 0xf6 │ │ │ │ ldrb r2, [r0, #548] @ 0x224 │ │ │ │ mov sl, r0 │ │ │ │ @@ -342260,22 +342260,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 3cae20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3caae4 │ │ │ │ ldr r2, [pc, #628] @ 3cae24 │ │ │ │ ldr r3, [pc, #600] @ 3cae0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -342311,15 +342311,15 @@ │ │ │ │ add r3, fp, #2 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cad74 │ │ │ │ ldr r0, [pc, #484] @ 3cae2c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, fp, #1 │ │ │ │ beq 3caa94 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342336,23 +342336,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, r7} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3cae30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3caa94 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3caa94 │ │ │ │ @@ -342369,82 +342369,82 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3cae34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3caa94 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, sl, #144 @ 0x90 │ │ │ │ add r0, sl, #192 @ 0xc0 │ │ │ │ bl 27db80 │ │ │ │ b 3caa44 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3cae38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3cac54 │ │ │ │ ldr r0, [pc, #120] @ 3cae3c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3caa94 │ │ │ │ ldr r0, [pc, #100] @ 3cae40 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3cacd8 │ │ │ │ ldr r0, [pc, #80] @ 3cae44 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3caae4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, lsl #8 │ │ │ │ strdeq lr, [r3, -ip] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r8, r0, r0, asr #22 │ │ │ │ + addeq r8, r0, r0, lsr fp │ │ │ │ tsteq r3, ip, asr #4 │ │ │ │ andeq r1, r0, r4, lsr #18 │ │ │ │ - addeq r8, r0, r0, lsl #24 │ │ │ │ - addeq r8, r0, r8, asr #22 │ │ │ │ - addeq r8, r0, r4, asr #21 │ │ │ │ - addeq r8, r0, r8, ror #20 │ │ │ │ - addeq r8, r0, r4, lsl #21 │ │ │ │ - addeq r8, r0, ip, ror #20 │ │ │ │ - addeq r8, r0, ip, lsl #18 │ │ │ │ + strdeq r8, [r0], r0 │ │ │ │ + addeq r8, r0, r8, lsr fp │ │ │ │ + @ instruction: 0x00808ab4 │ │ │ │ + addeq r8, r0, r8, asr sl │ │ │ │ + addeq r8, r0, r4, ror sl │ │ │ │ + addeq r8, r0, ip, asr sl │ │ │ │ + strdeq r8, [r0], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r2 │ │ │ │ strb r2, [r0, #249] @ 0xf9 │ │ │ │ @@ -342498,22 +342498,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3cafc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3caea0 │ │ │ │ ldr r2, [pc, #92] @ 3cafc4 │ │ │ │ ldr r3, [pc, #56] @ 3cafa4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -342521,27 +342521,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3caf9c │ │ │ │ ldr r0, [pc, #60] @ 3cafc8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0103df90 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r0, ror pc │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r4, asr pc │ │ │ │ andeq r1, r0, ip, lsl r9 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r8, r0, r8, lsl r9 │ │ │ │ + addeq r8, r0, r8, lsl #18 │ │ │ │ @ instruction: 0x0103de94 │ │ │ │ - addeq r8, r0, r4, lsl #18 │ │ │ │ + strdeq r8, [r0], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #247] @ 0xf7 │ │ │ │ mov r4, r2 │ │ │ │ subs r3, r3, #0 │ │ │ │ @@ -342692,22 +342692,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3cb2cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3cb040 │ │ │ │ ldr r2, [pc, #96] @ 3cb2d0 │ │ │ │ ldr r3, [pc, #60] @ 3cb2b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -342715,28 +342715,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cb2a4 │ │ │ │ ldr r0, [pc, #64] @ 3cb2d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ bl 27fd38 │ │ │ │ strdeq sp, [r3, -ip] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatteq r3, ip, sp, sp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x0103ddb4 │ │ │ │ andeq r6, r0, r8, lsl #2 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r8, r0, ip, asr #12 │ │ │ │ - smlabbeq r3, ip, fp, sp │ │ │ │ addeq r8, r0, ip, lsr r6 │ │ │ │ + smlabbeq r3, ip, fp, sp │ │ │ │ + addeq r8, r0, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r2 │ │ │ │ strb r2, [r0, #246] @ 0xf6 │ │ │ │ @@ -342790,22 +342790,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3cb450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3cb330 │ │ │ │ ldr r2, [pc, #92] @ 3cb454 │ │ │ │ ldr r3, [pc, #56] @ 3cb434 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -342813,38 +342813,38 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cb42c │ │ │ │ ldr r0, [pc, #60] @ 3cb458 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, lsl #22 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatteq r3, r0, sl, sp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabteq r3, r4, sl, sp │ │ │ │ muleq r0, r4, r2 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r8, r0, r4, lsl #10 │ │ │ │ - tsteq r3, r4, lsl #20 │ │ │ │ strdeq r8, [r0], r4 │ │ │ │ + tsteq r3, r4, lsl #20 │ │ │ │ + addeq r8, r0, r4, ror #9 │ │ │ │ │ │ │ │ 003cb45c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #216] @ 3cb550 │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305d4 │ │ │ │ + bl 9305cc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [pc, #192] @ 3cb554 │ │ │ │ moveq r6, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ movne r6, #3 │ │ │ │ @@ -342889,18 +342889,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 31e100 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 31e100 │ │ │ │ - strdeq r3, [r0], ip │ │ │ │ - addeq r8, r0, r8, asr #10 │ │ │ │ - addeq r8, r0, ip, lsl #10 │ │ │ │ - ldrdeq r8, [r0], r4 │ │ │ │ + addeq r3, r0, ip, ror #21 │ │ │ │ + addeq r8, r0, r8, lsr r5 │ │ │ │ + strdeq r8, [r0], ip │ │ │ │ + addeq r8, r0, r4, asr #9 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r6, #2716] @ 0xa9c │ │ │ │ tst r3, #65536 @ 0x10000 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -342974,15 +342974,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #4] @ 3cb6a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rscseq r2, r2, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #69632 @ 0x11000 │ │ │ │ ldr r3, [r5, #364] @ 0x16c │ │ │ │ @@ -343069,15 +343069,15 @@ │ │ │ │ asr fp, fp, #3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 3c5b6c │ │ │ │ mul r1, fp, r8 │ │ │ │ bic r0, r7, #-134217728 @ 0xf8000000 │ │ │ │ - bl bb2258 │ │ │ │ + bl bb2250 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 3cb910 │ │ │ │ mov r2, #9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 3c44a0 │ │ │ │ @@ -343116,15 +343116,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3cb850 │ │ │ │ ldr r0, [pc, #120] @ 3cb94c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ mov fp, #15 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 3cb770 │ │ │ │ mov fp, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 3cb770 │ │ │ │ mov fp, #16 │ │ │ │ @@ -343135,24 +343135,24 @@ │ │ │ │ b 3cb770 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ bl 3c44a0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl bb206c │ │ │ │ + bl bb2064 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 3c5b6c │ │ │ │ b 3cb830 │ │ │ │ tsteq r3, r8, lsr #14 │ │ │ │ bicseq r0, pc, r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq r8, r0, r4, lsr #2 │ │ │ │ + addeq r8, r0, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #332] @ 3cbab8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ @@ -343324,35 +343324,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #188] @ 3cbce4 │ │ │ │ ldr r1, [pc, #188] @ 3cbce8 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #156] @ 3cbcec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r1, [pc, #140] @ 3cbcf0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #67] @ 0x43 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ 3cbcf4 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ @@ -343371,58 +343371,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umullseq r7, r7, ip, sl @ │ │ │ │ - rsbseq r8, lr, r8, lsl #31 │ │ │ │ - addeq r8, r1, r4, asr r0 │ │ │ │ - rsbseq r7, pc, r4, ror r1 @ │ │ │ │ - @ instruction: 0x007eeb94 │ │ │ │ + addseq r7, r7, ip, lsl #21 │ │ │ │ + rsbseq r8, lr, r8, ror pc │ │ │ │ + addeq r8, r1, r4, asr #32 │ │ │ │ + rsbseq r7, pc, r4, ror #2 │ │ │ │ + rsbseq lr, lr, r4, lsl #23 │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ smlalseq lr, pc, ip, r9 @ │ │ │ │ - addeq r7, r0, r0, ror sp │ │ │ │ + addeq r7, r0, r0, ror #26 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ subpl r1, r6, r2 │ │ │ │ ldr r2, [pc, #12] @ 3cbd18 │ │ │ │ ldr r1, [pc, #12] @ 3cbd1c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 935e60 │ │ │ │ - addeq r7, r0, r0, lsl sp │ │ │ │ - addeq r7, r0, r0, lsr sp │ │ │ │ + b 935e58 │ │ │ │ + addeq r7, r0, r0, lsl #26 │ │ │ │ + addeq r7, r0, r0, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3cbd7c │ │ │ │ ldr r2, [pc, #68] @ 3cbd80 │ │ │ │ ldr r1, [pc, #68] @ 3cbd84 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ ldr r0, [r4, #4072] @ 0xfe8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2d7414 │ │ │ │ - addseq r7, r7, r4, ror #18 │ │ │ │ - addeq r7, r0, r4, lsl #26 │ │ │ │ - addeq r7, r0, r8, lsl sp │ │ │ │ + addseq r7, r7, r4, asr r9 │ │ │ │ + strdeq r7, [r0], r4 │ │ │ │ + addeq r7, r0, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1080] @ 3cc1d8 │ │ │ │ ldr lr, [pc, #1080] @ 3cc1dc │ │ │ │ ldr ip, [pc, #1080] @ 3cc1e0 │ │ │ │ @@ -343438,15 +343438,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r8, [pc, #1020] @ 3cc1ec │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #65536 @ 0x10000 │ │ │ │ ldr r9, [r7, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3cc1a0 │ │ │ │ @@ -343461,15 +343461,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27ea50 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [pc, #960] @ 3cc1f8 │ │ │ │ beq 3cc1c8 │ │ │ │ ldr r0, [pc, #956] @ 3cc1fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75750 │ │ │ │ + bl b75748 │ │ │ │ add r2, r7, #3984 @ 0xf90 │ │ │ │ ldr r3, [pc, #944] @ 3cc200 │ │ │ │ ldr r1, [pc, #932] @ 3cc1f8 │ │ │ │ ldrh r2, [r2, #12] │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -343529,15 +343529,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r9, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ bl 2d7068 │ │ │ │ str r0, [r4, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r7, #4000] @ 0xfa0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -343556,87 +343556,87 @@ │ │ │ │ add fp, r7, #60 @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #608] @ 3cc228 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3e840c │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sl, #976 @ 0x3d0 │ │ │ │ bl 3ef688 │ │ │ │ ldr r0, [pc, #580] @ 3cc22c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 929544 │ │ │ │ + bl 92953c │ │ │ │ ldr r2, [pc, #572] @ 3cc230 │ │ │ │ ldr r1, [pc, #572] @ 3cc234 │ │ │ │ add ip, r7, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 3e84c8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #508] @ 3cc238 │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [pc, #500] @ 3cc23c │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #69632 @ 0x11000 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #472] @ 3cc240 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 9299d8 │ │ │ │ + bl 9299d0 │ │ │ │ ldr r2, [pc, #444] @ 3cc244 │ │ │ │ ldr r3, [pc, #444] @ 3cc248 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldr r2, [pc, #408] @ 3cc24c │ │ │ │ add fp, sl, #1008 @ 0x3f0 │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8dd430 │ │ │ │ + bl 8dd428 │ │ │ │ mov r2, #8 │ │ │ │ add r3, r6, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 519198 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ @@ -343654,36 +343654,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ strb r3, [lr, #61] @ 0x3d │ │ │ │ mov r2, r3 │ │ │ │ add r0, sl, #944 @ 0x3b0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ b 3cbeb4 │ │ │ │ ldr r3, [r4, #1924] @ 0x784 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 3cbe98 │ │ │ │ ldr r0, [pc, #244] @ 3cc254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75750 │ │ │ │ + bl b75748 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #1924] @ 0x784 │ │ │ │ b 3cbe98 │ │ │ │ ldr r3, [pc, #224] @ 3cc258 │ │ │ │ ldr ip, [pc, #224] @ 3cc25c │ │ │ │ ldr r1, [pc, #224] @ 3cc260 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #976 @ 0x3d0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3cbeb4 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ ldr r1, [pc, #72] @ 3cc1f8 │ │ │ │ ldr r3, [pc, #76] @ 3cc200 │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ @@ -343691,68 +343691,68 @@ │ │ │ │ moveq r3, #0 │ │ │ │ b 3cbe64 │ │ │ │ ldr r2, [pc, #52] @ 3cc200 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ strh r2, [r3, #12] │ │ │ │ b 3cbe6c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009778fc │ │ │ │ + addseq r7, r7, ip, ror #17 │ │ │ │ qaddeq sp, r0, r3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r7, r0, r4, lsl #25 │ │ │ │ - umulleq r7, r0, r8, ip │ │ │ │ + addeq r7, r0, r4, ror ip │ │ │ │ + addeq r7, r0, r8, lsl #25 │ │ │ │ tsteq r3, r0, lsl r0 │ │ │ │ - addeq r7, r0, r0, ror #24 │ │ │ │ - addeq r7, r0, r4, asr ip │ │ │ │ - andeq r5, r0, r9, asr r1 │ │ │ │ + addeq r7, r0, r0, asr ip │ │ │ │ addeq r7, r0, r4, asr #24 │ │ │ │ + andeq r5, r0, r9, asr r1 │ │ │ │ + addeq r7, r0, r4, lsr ip │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ tsteq r3, r0, asr #30 │ │ │ │ - addseq r7, r7, ip, ror #14 │ │ │ │ - rsbseq r8, lr, r8, asr ip │ │ │ │ - addeq r7, r1, r4, lsr #26 │ │ │ │ + addseq r7, r7, ip, asr r7 │ │ │ │ + rsbseq r8, lr, r8, asr #24 │ │ │ │ + addeq r7, r1, r4, lsl sp │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ - addseq r7, r7, ip, lsl #14 │ │ │ │ - ldrsheq r8, [lr], #-184 @ 0xffffff48 @ │ │ │ │ - @ instruction: 0x00817cb8 │ │ │ │ - addeq r7, r0, r8, ror #22 │ │ │ │ - ldrdeq r5, [r0], r0 │ │ │ │ + @ instruction: 0x009776fc │ │ │ │ + rsbseq r8, lr, r8, ror #23 │ │ │ │ + addeq r7, r1, r8, lsr #25 │ │ │ │ + addeq r7, r0, r8, asr fp │ │ │ │ + addeq r5, r0, r0, asr #29 │ │ │ │ + rsbseq r9, pc, r0, lsl #10 │ │ │ │ rsbseq r9, pc, r0, lsl r5 @ │ │ │ │ - rsbseq r9, pc, r0, lsr #10 │ │ │ │ - addeq pc, r3, r4, asr lr @ │ │ │ │ + addeq pc, r3, r4, asr #28 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ smlalseq r2, r2, r8, r2 @ │ │ │ │ - @ instruction: 0x00807ab0 │ │ │ │ - addeq r7, r0, r4, ror sl │ │ │ │ + addeq r7, r0, r0, lsr #21 │ │ │ │ + addeq r7, r0, r4, ror #20 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - addeq r7, r0, ip, lsr #19 │ │ │ │ - addseq r7, r7, r0, lsr #10 │ │ │ │ - addeq r7, r0, ip, asr #18 │ │ │ │ - addeq r7, r0, r0, lsr r9 │ │ │ │ + umulleq r7, r0, ip, r9 │ │ │ │ + addseq r7, r7, r0, lsl r5 │ │ │ │ + addeq r7, r0, ip, lsr r9 │ │ │ │ + addeq r7, r0, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 3cc304 │ │ │ │ ldr r2, [pc, #136] @ 3cc308 │ │ │ │ ldr r1, [pc, #136] @ 3cc30c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ add r3, r4, #69632 @ 0x11000 │ │ │ │ ldr r2, [r3, #360] @ 0x168 │ │ │ │ ldr r3, [r3, #356] @ 0x164 │ │ │ │ mov r0, r4 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -343766,30 +343766,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r7, r7, r0, lsr #8 │ │ │ │ - @ instruction: 0x008077b8 │ │ │ │ - ldrdeq r7, [r0], r8 │ │ │ │ + addseq r7, r7, r0, lsl r4 │ │ │ │ + addeq r7, r0, r8, lsr #15 │ │ │ │ + addeq r7, r0, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [pc, #60] @ 3cc370 │ │ │ │ adds r2, r0, r2 │ │ │ │ add r0, r4, #68608 @ 0x10c00 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl b8e690 │ │ │ │ + bl b8e688 │ │ │ │ add r2, r4, #69632 @ 0x11000 │ │ │ │ ldr r3, [r2, #360] @ 0x168 │ │ │ │ ldr r1, [r2, #356] @ 0x164 │ │ │ │ orr r3, r3, #1 │ │ │ │ tst r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #360] @ 0x168 │ │ │ │ @@ -343879,28 +343879,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2812] @ 3ccff8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3cc570 │ │ │ │ ldr r3, [pc, #2800] @ 3ccffc │ │ │ │ mov r6, #0 │ │ │ │ cmp r5, r6 │ │ │ │ cmpeq r4, r3 │ │ │ │ beq 3ccd74 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -344102,15 +344102,15 @@ │ │ │ │ ldr r3, [pc, #1984] @ 3ccff0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3cc448 │ │ │ │ ldr r0, [pc, #2028] @ 3cd030 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3cc448 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #376] @ 0x178 │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ b 3cc7a8 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #368] @ 0x170 │ │ │ │ @@ -344321,15 +344321,15 @@ │ │ │ │ b 3cc450 │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #388] @ 0x184 │ │ │ │ mov r6, #0 │ │ │ │ b 3cc450 │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 8dd7a0 │ │ │ │ + bl 8dd798 │ │ │ │ lsr r7, r0, #1 │ │ │ │ orr r7, r7, r1, lsl #31 │ │ │ │ lsr r6, r1, #1 │ │ │ │ b 3cc450 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, #24 │ │ │ │ @@ -344549,15 +344549,15 @@ │ │ │ │ ldr r0, [pc, #296] @ 3cd054 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3cc570 │ │ │ │ lsl r2, r1, #3 │ │ │ │ cmp r2, #0 │ │ │ │ mvn r0, r3, lsl #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ ands r1, r1, r0, lsr #31 │ │ │ │ @@ -344590,46 +344590,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r3, r0, ror #20 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r0, asr sl │ │ │ │ - addseq r6, r7, r4, ror ip │ │ │ │ + addseq r6, r7, r4, ror #24 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r6, r0, r0, lsl r3 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r7, r0, r0, lsl #13 │ │ │ │ + addeq r7, r0, r0, ror r6 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ smlabbeq r3, r4, r8, ip │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - addseq r6, r7, r2, lsl #22 │ │ │ │ - addseq r6, r7, r4, lsl #22 │ │ │ │ + @ instruction: 0x00976af2 │ │ │ │ + @ instruction: 0x00976af4 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ - addseq r6, r7, r4, lsr #22 │ │ │ │ + addseq r6, r7, r4, lsl fp │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - addeq r7, r0, r0, lsl r3 │ │ │ │ + addeq r7, r0, r0, lsl #6 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r1, r0, ip, ror #8 │ │ │ │ - addseq r6, r7, r0, ror r6 │ │ │ │ + addseq r6, r7, r0, ror #12 │ │ │ │ andsne r0, r0, r0 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ - addseq r6, r7, r2, lsr r5 │ │ │ │ - addseq r6, r7, r0, ror r8 │ │ │ │ - ldrsheq r9, [pc], #-212 @ │ │ │ │ - addeq r6, r0, r8, ror ip │ │ │ │ - addseq r6, r7, r0, ror #13 │ │ │ │ - rsbseq r9, pc, r0, asr #21 │ │ │ │ - ldrsbeq r9, [pc], #-164 @ │ │ │ │ + addseq r6, r7, r2, lsr #10 │ │ │ │ + addseq r6, r7, r0, ror #16 │ │ │ │ + rsbseq r9, pc, r4, ror #27 │ │ │ │ + addeq r6, r0, r8, ror #24 │ │ │ │ + @ instruction: 0x009766d0 │ │ │ │ + ldrheq r9, [pc], #-160 @ │ │ │ │ + rsbseq r9, pc, r4, asr #21 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #4040] @ 3ce04c │ │ │ │ @@ -345566,27 +345566,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3ce0fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3cd13c │ │ │ │ sub r4, r4, #5888 @ 0x1700 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 3cd0e0 │ │ │ │ add r3, r6, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ @@ -345627,15 +345627,15 @@ │ │ │ │ beq 3cd2f4 │ │ │ │ b 3cd74c │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ str r7, [r6, #388] @ 0x184 │ │ │ │ b 3cd0e0 │ │ │ │ add r0, r6, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ ldr r2, [pc, #228] @ 3ce108 │ │ │ │ ldr r3, [pc, #40] @ 3ce050 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -345648,22 +345648,22 @@ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r8, asr #26 │ │ │ │ tsteq r3, r4, lsl sp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ @ instruction: 0xffffea78 │ │ │ │ - addseq r6, r7, r6, lsr #3 │ │ │ │ + umullseq r6, r7, r6, r1 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - @ instruction: 0x009761b0 │ │ │ │ - addseq r6, r7, r2, asr r2 │ │ │ │ - @ instruction: 0x009762f6 │ │ │ │ + addseq r6, r7, r0, lsr #3 │ │ │ │ + addseq r6, r7, r2, asr #4 │ │ │ │ + addseq r6, r7, r6, ror #5 │ │ │ │ tsteq r3, r0, lsr fp │ │ │ │ - addseq r6, r7, ip, lsr #5 │ │ │ │ + umullseq r6, r7, ip, r2 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ tsteq r3, r0, lsl sl │ │ │ │ tsteq r3, r4, ror r9 │ │ │ │ tsteq r3, r4, asr #14 │ │ │ │ ldrdeq fp, [r3, -r0] │ │ │ │ tsteq r3, ip, ror r6 │ │ │ │ @@ -345684,33 +345684,33 @@ │ │ │ │ ldrdeq fp, [r3, -r8] │ │ │ │ andeq r0, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf800000f │ │ │ │ tsteq r3, r4, lsl r1 │ │ │ │ smlatteq r3, ip, pc, sl @ │ │ │ │ andeq r2, r0, r0, lsl #18 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r5, r0, r0, lsl #25 │ │ │ │ + addeq r5, r0, r0, ror ip │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ tsteq r3, r4, lsr #28 │ │ │ │ ldrdeq sl, [r3, -r8] │ │ │ │ mvnseq pc, #224, 30 @ 0x380 │ │ │ │ tsteq r3, r4, lsr #20 │ │ │ │ - addeq r5, r0, r0, ror r7 │ │ │ │ + addeq r5, r0, r0, ror #14 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ tsteq r3, ip, lsr #18 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ @ instruction: 0x0103a790 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addeq r5, r0, r0, lsr #11 │ │ │ │ - @ instruction: 0x00974fdc │ │ │ │ - addseq r4, r7, r0, ror #30 │ │ │ │ - rsbseq r8, pc, r4, ror #9 │ │ │ │ - addseq r4, r7, r8, lsr pc │ │ │ │ - rsbseq r8, pc, r8, lsl r3 @ │ │ │ │ - rsbseq r8, pc, ip, lsr #6 │ │ │ │ + umulleq r5, r0, r0, r5 │ │ │ │ + addseq r4, r7, ip, asr #31 │ │ │ │ + addseq r4, r7, r0, asr pc │ │ │ │ + ldrsbeq r8, [pc], #-68 @ │ │ │ │ + addseq r4, r7, r8, lsr #30 │ │ │ │ + rsbseq r8, pc, r8, lsl #6 │ │ │ │ + rsbseq r8, pc, ip, lsl r3 @ │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ ldr r2, [pc, #-72] @ 3ce10c │ │ │ │ lsr r3, r7, #21 │ │ │ │ and r2, r2, r7, lsl #5 │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r7, r7, #31 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ @@ -345919,15 +345919,15 @@ │ │ │ │ ldr r0, [pc, #-896] @ 3ce114 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3cd13c │ │ │ │ add r6, r6, #1744 @ 0x6d0 │ │ │ │ lsr r2, r7, #16 │ │ │ │ ldr r1, [pc, #-936] @ 3ce118 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 3c6558 │ │ │ │ @@ -346043,15 +346043,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3cd74c │ │ │ │ ldr r0, [pc, #-1380] @ 3ce12c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [r6, #1920] @ 0x780 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, r1 │ │ │ │ bcc 3cd0e0 │ │ │ │ ldr r3, [pc, #-1416] @ 3ce130 │ │ │ │ ldr r2, [r6, #1748] @ 0x6d4 │ │ │ │ @@ -346191,15 +346191,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3cf130 │ │ │ │ ldr r0, [pc, #2204] @ 3cf174 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [pc, #2176] @ 3cf16c │ │ │ │ ldr r4, [r8, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3ce998 │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3cedd4 │ │ │ │ @@ -346239,15 +346239,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cf130 │ │ │ │ ldr r0, [pc, #2028] @ 3cf180 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3ce8d8 │ │ │ │ ldr r0, [pc, #2020] @ 3cf184 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ce8f8 │ │ │ │ ldr sl, [r4, #1480] @ 0x5c8 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sl, r6 │ │ │ │ mla sl, r9, sl, r7 │ │ │ │ add sl, fp, sl │ │ │ │ @@ -346280,15 +346280,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #1880] @ 3cf18c │ │ │ │ lsr r1, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [pc, #1820] @ 3cf16c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ b 3ce8f8 │ │ │ │ cmp sl, #0 │ │ │ │ bne 3ce9f0 │ │ │ │ ldrb r8, [r5, #3181] @ 0xc6d │ │ │ │ @@ -346655,15 +346655,15 @@ │ │ │ │ mla r2, r6, r8, r7 │ │ │ │ mul r3, r9, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8e2798 │ │ │ │ + bl 8e2790 │ │ │ │ b 3ceb84 │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ ldr r0, [sl] │ │ │ │ add r8, r2, r3 │ │ │ │ bl 27cc50 │ │ │ │ mov r9, r0 │ │ │ │ @@ -346673,15 +346673,15 @@ │ │ │ │ mla r2, r6, r9, r8 │ │ │ │ mul r3, sl, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8e2798 │ │ │ │ + bl 8e2790 │ │ │ │ b 3cedac │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -346736,38 +346736,38 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 27cd88 │ │ │ │ tsteq r3, r4, ror #12 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r8, lsl r6 │ │ │ │ - addseq r4, r7, r4, lsl pc │ │ │ │ + addseq r4, r7, r4, lsl #30 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ tsteq r3, r8, asr #10 │ │ │ │ - ldrdeq r5, [r0], ip │ │ │ │ + addeq r5, r0, ip, asr #7 │ │ │ │ strdeq sl, [r3, -r4] │ │ │ │ smlabbeq r3, ip, r4, sl │ │ │ │ - addeq r5, r0, ip, lsl #6 │ │ │ │ - ldrdeq r5, [r0], r4 │ │ │ │ + strdeq r5, [r0], ip │ │ │ │ + addeq r5, r0, r4, asr #5 │ │ │ │ strdeq sl, [r3, -r0] │ │ │ │ - @ instruction: 0x008052b4 │ │ │ │ + addeq r5, r0, r4, lsr #5 │ │ │ │ tsteq r3, r0, lsr #32 │ │ │ │ - umulleq r4, r0, r0, lr │ │ │ │ + addeq r4, r0, r0, lsl #29 │ │ │ │ smlatbeq r3, r8, pc, r9 @ │ │ │ │ - addeq r4, r0, r0, ror #28 │ │ │ │ - addseq r4, r7, r8, ror #11 │ │ │ │ - rsbseq r7, pc, r8, ror #21 │ │ │ │ + addeq r4, r0, r0, asr lr │ │ │ │ + @ instruction: 0x009745d8 │ │ │ │ + ldrsbeq r7, [pc], #-168 @ │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ │ │ │ │ 003cf1ac : │ │ │ │ ldr r0, [pc, #4] @ 3cf1b8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - addeq r0, ip, ip, lsl #3 │ │ │ │ + addeq r0, ip, ip, ror r1 │ │ │ │ add r1, r1, #16 │ │ │ │ sub r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb ip, [r2, #1]! │ │ │ │ sub r3, r3, #4 │ │ │ │ and lr, ip, #3 │ │ │ │ lsl lr, lr, #1 │ │ │ │ @@ -347005,20 +347005,20 @@ │ │ │ │ bne 3cf5a0 │ │ │ │ ldr r2, [r3, #796] @ 0x31c │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cf594 │ │ │ │ ldr r1, [r3, #808] @ 0x328 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3cf5a0 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldr r2, [r3, #256] @ 0x100 │ │ │ │ tst r2, #2 │ │ │ │ beq 3cf584 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r2, #21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #808] @ 3cf8f0 │ │ │ │ @@ -347183,15 +347183,15 @@ │ │ │ │ add r2, r2, r1, lsl #3 │ │ │ │ ldrd r0, [r2, #104] @ 0x68 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ add r2, r4, #284 @ 0x11c │ │ │ │ - bl 8efc8c │ │ │ │ + bl 8efc84 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #796] @ 0x31c │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3cf558 │ │ │ │ mvn r2, #0 │ │ │ │ @@ -347205,36 +347205,36 @@ │ │ │ │ b 3cf868 │ │ │ │ ldr r1, [pc, #96] @ 3cf900 │ │ │ │ ldr r0, [pc, #96] @ 3cf904 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r2, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r2, #88] @ 0x58 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r2, #88] @ 0x58 │ │ │ │ ldr r3, [r4, #280] @ 0x118 │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #2 │ │ │ │ bne 3cf8e0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #244] @ 0xf4 │ │ │ │ b 3cf5ec │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3cf8d4 │ │ │ │ tsteq r3, ip, lsr #16 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq r4, r7, r4, lsr r1 │ │ │ │ + addseq r4, r7, r4, lsr #2 │ │ │ │ biceq pc, pc, r0, lsl #6 │ │ │ │ - @ instruction: 0x00973ed8 │ │ │ │ - addeq r4, r0, r4, ror #8 │ │ │ │ + addseq r3, r7, r8, asr #29 │ │ │ │ + addeq r4, r0, r4, asr r4 │ │ │ │ cmp r2, #21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #396] @ 3cfaa4 │ │ │ │ add r1, pc, r1 │ │ │ │ bcc 3cf948 │ │ │ │ ldr r0, [pc, #388] @ 3cfaa8 │ │ │ │ ldr r1, [r1, r0] │ │ │ │ @@ -347322,28 +347322,28 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #60] @ 3cfab4 │ │ │ │ ldr r0, [pc, #60] @ 3cfab8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ smlatteq r3, r8, r4, r9 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq r3, r7, sp, lsl #28 │ │ │ │ + @ instruction: 0x00973dfd │ │ │ │ mcr2 12, 0, r0, cr0, cr4, {1} │ │ │ │ - addseq r3, r7, r0, lsl #26 │ │ │ │ - addeq r4, r0, ip, lsl #5 │ │ │ │ + @ instruction: 0x00973cf0 │ │ │ │ + addeq r4, r0, ip, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #964] @ 3cfe98 │ │ │ │ ldr r3, [pc, #964] @ 3cfe9c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -347413,15 +347413,15 @@ │ │ │ │ mov sl, #512 @ 0x200 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ mov fp, #0 │ │ │ │ ldrd r0, [r3, #104] @ 0x68 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8efc8c │ │ │ │ + bl 8efc84 │ │ │ │ ldrh r3, [r8] │ │ │ │ lsr r3, r3, #12 │ │ │ │ and r3, r3, #7 │ │ │ │ sub r2, r3, #3 │ │ │ │ cmp r2, #4 │ │ │ │ movhi r5, #32 │ │ │ │ movls r5, #512 @ 0x200 │ │ │ │ @@ -347557,15 +347557,15 @@ │ │ │ │ ldr sl, [r4, #252] @ 0xfc │ │ │ │ bl 27f80c │ │ │ │ cmp r0, sl │ │ │ │ bne 3cfc40 │ │ │ │ b 3cfc64 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r3, [r4, #280] @ 0x118 │ │ │ │ b 3cfcd8 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #808] @ 0x328 │ │ │ │ mov r0, r4 │ │ │ │ bl 3cf558 │ │ │ │ mov r3, #0 │ │ │ │ @@ -347586,15 +347586,15 @@ │ │ │ │ ldr fp, [pc, #44] @ 3cfebc │ │ │ │ add fp, pc, fp │ │ │ │ b 3cfc2c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, lsr #6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrdeq r9, [r3, -ip] │ │ │ │ - @ instruction: 0x00973bbe │ │ │ │ + addseq r3, r7, lr, lsr #23 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xfffff544 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ @ instruction: 0xfffff3ac │ │ │ │ @ instruction: 0xfffff510 │ │ │ │ │ │ │ │ @@ -347677,84 +347677,84 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [r4, #248] @ 0xf8 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d7068 │ │ │ │ str r0, [r4, #228] @ 0xe4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x00803db4 │ │ │ │ + addeq r3, r0, r4, lsr #27 │ │ │ │ rscseq lr, r1, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3d0088 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rscseq lr, r1, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 3d010c │ │ │ │ ldr r2, [pc, #104] @ 3d0110 │ │ │ │ ldr r1, [pc, #104] @ 3d0114 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #76] @ 3d0118 │ │ │ │ ldr ip, [pc, #76] @ 3d011c │ │ │ │ ldr r1, [pc, #76] @ 3d0120 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r1, [pc, #40] @ 3d0124 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 929f74 │ │ │ │ - addseq r3, r7, r0, lsl r7 │ │ │ │ - rsbseq r4, lr, r0, ror #21 │ │ │ │ - addeq r3, r1, ip, lsr #23 │ │ │ │ + b 929f6c │ │ │ │ + addseq r3, r7, r0, lsl #14 │ │ │ │ + ldrsbeq r4, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + umulleq r3, r1, ip, fp │ │ │ │ rscseq lr, r1, r0, lsl #6 │ │ │ │ andeq r0, r0, r0, asr fp │ │ │ │ rscseq sl, pc, r4, lsl r6 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -347766,39 +347766,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #212] @ 3d0228 │ │ │ │ ldr r1, [pc, #212] @ 3d022c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #192] @ 3d0230 │ │ │ │ ldr r2, [pc, #192] @ 3d0234 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #148] @ 3d0238 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ add r6, r4, #1104 @ 0x450 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 381554 │ │ │ │ add r1, r6, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 381454 │ │ │ │ @@ -347814,19 +347814,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r3, r7, ip, ror r6 │ │ │ │ + addseq r3, r7, ip, ror #12 │ │ │ │ + rsbseq r2, pc, r4, asr #7 │ │ │ │ ldrsbeq r2, [pc], #-52 @ │ │ │ │ - rsbseq r2, pc, r4, ror #7 │ │ │ │ - ldrdeq r3, [r0], ip │ │ │ │ - @ instruction: 0x00803bb0 │ │ │ │ + addeq r3, r0, ip, asr #23 │ │ │ │ + addeq r3, r0, r0, lsr #23 │ │ │ │ rscseq lr, r1, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r3, [r0, #1100] @ 0x44c │ │ │ │ mov lr, r0 │ │ │ │ @@ -347931,15 +347931,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r2, [fp, #940] @ 0x3ac │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 8ef66c │ │ │ │ + bl 8ef664 │ │ │ │ ldr r3, [fp, #952] @ 0x3b8 │ │ │ │ add r8, r8, r5 │ │ │ │ tst r3, #67108864 @ 0x4000000 │ │ │ │ ldrne r3, [fp, #940] @ 0x3ac │ │ │ │ add r9, r9, r5 │ │ │ │ addne r3, r3, r5 │ │ │ │ strne r3, [fp, #940] @ 0x3ac │ │ │ │ @@ -347965,15 +347965,15 @@ │ │ │ │ ldr r2, [fp, #944] @ 0x3b0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ add r2, r8, r2 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 8ef794 │ │ │ │ + bl 8ef78c │ │ │ │ ldr r2, [fp, #952] @ 0x3b8 │ │ │ │ add r8, r8, r6 │ │ │ │ tst r2, #134217728 @ 0x8000000 │ │ │ │ ldrne r3, [fp, #944] @ 0x3b0 │ │ │ │ ldrne r1, [sp, #44] @ 0x2c │ │ │ │ addne r3, r3, r1 │ │ │ │ strne r3, [fp, #944] @ 0x3b0 │ │ │ │ @@ -348057,53 +348057,53 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #8] │ │ │ │ strb r6, [sp, #60] @ 0x3c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f12e8 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ ldr r2, [fp, #948] @ 0x3b4 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ strb r6, [sp, #68] @ 0x44 │ │ │ │ add r2, r2, #4 │ │ │ │ str r0, [fp, #940] @ 0x3ac │ │ │ │ str r5, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f12e8 │ │ │ │ str r5, [r7, #4] │ │ │ │ ldr r2, [fp, #948] @ 0x3b4 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ strb r6, [sp, #76] @ 0x4c │ │ │ │ add r2, r2, #12 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [fp, #944] @ 0x3b0 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f12e8 │ │ │ │ str r5, [r4, #4] │ │ │ │ ldr r2, [fp, #948] @ 0x3b4 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ strb r6, [sp, #84] @ 0x54 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov ip, r0 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ str ip, [fp, #952] @ 0x3b8 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f12e8 │ │ │ │ ldr r3, [fp, #956] @ 0x3bc │ │ │ │ str r0, [fp, #948] @ 0x3b4 │ │ │ │ b 3d059c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [lr, #1104] @ 0x450 │ │ │ │ b 3d0518 │ │ │ │ ldr r0, [pc, #28] @ 3d06c8 │ │ │ │ @@ -348111,15 +348111,15 @@ │ │ │ │ bl 66a31c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r3, r0, fp, r8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ andeq r0, r4, r1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrdeq r8, [r3, -ip] │ │ │ │ - addeq r3, r0, ip, lsr #13 │ │ │ │ + umulleq r3, r0, ip, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r5, r2, #256 @ 0x100 │ │ │ │ sbc r1, r3, #0 │ │ │ │ ldr lr, [pc, #620] @ 3d0958 │ │ │ │ @@ -348144,25 +348144,25 @@ │ │ │ │ ldrb r2, [r4, #923] @ 0x39b │ │ │ │ ldrb r0, [r4, #921] @ 0x399 │ │ │ │ ands r6, r3, r2 │ │ │ │ and r5, r5, r0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r4, #1112] @ 0x458 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ subs r1, r5, #0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r4, #1116] @ 0x45c │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ orrs r5, r5, r6 │ │ │ │ ldr r0, [r4, #1108] @ 0x454 │ │ │ │ movne r1, #1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ moveq r1, #0 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ lsr r1, r2, #2 │ │ │ │ orr r1, r1, r3, lsl #30 │ │ │ │ subs r1, r1, #2 │ │ │ │ lsr r3, r3, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r1, #12 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ @@ -348195,15 +348195,15 @@ │ │ │ │ ldr r3, [pc, #344] @ 3d095c │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3d0728 │ │ │ │ ldr r0, [pc, #336] @ 3d0968 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r5, [r4, #920] @ 0x398 │ │ │ │ ldrb r3, [r4, #922] @ 0x39a │ │ │ │ b 3d0730 │ │ │ │ ldrb r3, [r0, #922] @ 0x39a │ │ │ │ ldrb r5, [r0, #920] @ 0x398 │ │ │ │ bic r3, r3, ip │ │ │ │ strb r3, [r0, #922] @ 0x39a │ │ │ │ @@ -348223,15 +348223,15 @@ │ │ │ │ ldr r3, [pc, #232] @ 3d095c │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3d088c │ │ │ │ ldr r0, [pc, #228] @ 3d096c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mov r0, r4 │ │ │ │ bl 3d023c │ │ │ │ ldrb r5, [r4, #920] @ 0x398 │ │ │ │ ldrb r3, [r4, #922] @ 0x39a │ │ │ │ b 3d0730 │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ @@ -348273,23 +348273,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #36] @ 3d0970 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d0728 │ │ │ │ tsteq r3, ip, lsl #14 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - @ instruction: 0x00972ffc │ │ │ │ - @ instruction: 0x00972fd8 │ │ │ │ - addeq r3, r0, r4, ror r5 │ │ │ │ - addeq r3, r0, ip, lsr #10 │ │ │ │ - umulleq r3, r0, r4, r4 │ │ │ │ + addseq r2, r7, ip, ror #31 │ │ │ │ + addseq r2, r7, r8, asr #31 │ │ │ │ + addeq r3, r0, r4, ror #10 │ │ │ │ + addeq r3, r0, ip, lsl r5 │ │ │ │ + addeq r3, r0, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r1, r2, #4064 @ 0xfe0 │ │ │ │ sbc ip, r3, #0 │ │ │ │ cmp r1, #32 │ │ │ │ @@ -348419,51 +348419,51 @@ │ │ │ │ and r0, r3, ip │ │ │ │ and r3, r2, r1 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 3d09c4 │ │ │ │ ldr r0, [pc, #36] @ 3d0bb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d0a98 │ │ │ │ tsteq r3, r4, ror #8 │ │ │ │ - addseq r2, r7, r4, lsl #28 │ │ │ │ - addseq r2, r7, r1, lsr #27 │ │ │ │ - addseq r2, r7, pc, ror #26 │ │ │ │ - addseq r2, r7, r8, asr sp │ │ │ │ + @ instruction: 0x00972df4 │ │ │ │ + umullseq r2, r7, r1, sp │ │ │ │ + addseq r2, r7, pc, asr sp │ │ │ │ + addseq r2, r7, r8, asr #26 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq r3, r0, r8, ror #4 │ │ │ │ + addeq r3, r0, r8, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3d0c20 │ │ │ │ ldr r2, [pc, #76] @ 3d0c24 │ │ │ │ ldr r1, [pc, #76] @ 3d0c28 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r0, #1100] @ 0x44c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r2, r7, r4, ror #23 │ │ │ │ - addeq r3, r0, ip, asr #2 │ │ │ │ - addeq r3, r0, r4, ror #2 │ │ │ │ + @ instruction: 0x00972bd4 │ │ │ │ + addeq r3, r0, ip, lsr r1 │ │ │ │ + addeq r3, r0, r4, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #148] @ 3d0cd8 │ │ │ │ ldr r2, [pc, #148] @ 3d0cdc │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -348471,48 +348471,48 @@ │ │ │ │ ldr r1, [pc, #140] @ 3d0ce0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [r0, #1120] @ 0x460 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3d0c94 │ │ │ │ ldr r2, [pc, #100] @ 3d0ce4 │ │ │ │ add r0, r0, #1120 @ 0x460 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 8e52d8 │ │ │ │ + b 8e52d0 │ │ │ │ ldr ip, [pc, #76] @ 3d0ce8 │ │ │ │ ldr r1, [pc, #76] @ 3d0cec │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #72] @ 3d0cf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #56 @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r2, r7, r8, ror fp │ │ │ │ - ldrdeq r3, [r0], r4 │ │ │ │ - strdeq r3, [r0], r4 │ │ │ │ - addeq r3, r0, r8, asr #3 │ │ │ │ - addeq r3, r0, ip, lsl #3 │ │ │ │ - addeq r3, r0, r4, ror r1 │ │ │ │ + addseq r2, r7, r8, ror #22 │ │ │ │ + addeq r3, r0, r4, asr #1 │ │ │ │ + addeq r3, r0, r4, ror #1 │ │ │ │ + @ instruction: 0x008031b8 │ │ │ │ + addeq r3, r0, ip, ror r1 │ │ │ │ + addeq r3, r0, r4, ror #2 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 3d0da0 │ │ │ │ ldr r2, [pc, #148] @ 3d0da4 │ │ │ │ @@ -348520,15 +348520,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #1100] @ 0x44c │ │ │ │ str r3, [r0, #920] @ 0x398 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ str r3, [r0, #928] @ 0x3a0 │ │ │ │ str r3, [r0, #932] @ 0x3a4 │ │ │ │ @@ -348549,17 +348549,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r2, r7, ip, lsr #21 │ │ │ │ - addeq r3, r0, r4, lsl r0 │ │ │ │ - addeq r3, r0, r8, lsr #32 │ │ │ │ + umullseq r2, r7, ip, sl │ │ │ │ + addeq r3, r0, r4 │ │ │ │ + addeq r3, r0, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ ldr r8, [r0, #8] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -348576,20 +348576,20 @@ │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ strb r2, [r3, r8] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ strb r2, [r3, r8] │ │ │ │ ldr r6, [r7, #16] │ │ │ │ mov r1, r6 │ │ │ │ - bl bb2258 │ │ │ │ + bl bb2250 │ │ │ │ ldr r5, [r7, #12] │ │ │ │ mov r8, r1 │ │ │ │ add r0, r4, #1 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb2258 │ │ │ │ + bl bb2250 │ │ │ │ add r9, r9, #1 │ │ │ │ cmp r9, r5 │ │ │ │ mov r4, r1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -348695,15 +348695,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #4] @ 3d0fec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rscseq sp, r1, ip, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r2 │ │ │ │ subs r2, r2, #4064 @ 0xfe0 │ │ │ │ @@ -348743,15 +348743,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d120c │ │ │ │ ldr r0, [pc, #1180] @ 3d1540 │ │ │ │ mov r3, lr │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d120c │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r1, lsl #30 │ │ │ │ add r2, r2, #232 @ 0xe8 │ │ │ │ ldr r6, [r0, r2, lsl #2] │ │ │ │ mov r8, #0 │ │ │ │ mov r7, r6 │ │ │ │ @@ -348825,15 +348825,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d120c │ │ │ │ ldr r0, [pc, #868] @ 3d1550 │ │ │ │ mov r3, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d120c │ │ │ │ ldr r3, [pc, #828] @ 3d153c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3d1420 │ │ │ │ mov r7, #0 │ │ │ │ @@ -348858,22 +348858,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #716] @ 3d155c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d10dc │ │ │ │ cmp r4, #57 @ 0x39 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 3d1308 │ │ │ │ cmp r4, #57 @ 0x39 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcc 3d1434 │ │ │ │ @@ -348881,15 +348881,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ beq 3d120c │ │ │ │ ldr r0, [pc, #660] @ 3d1560 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d120c │ │ │ │ ldr r3, [r0, #1020] @ 0x3fc │ │ │ │ add r2, r1, r1, lsl #1 │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r6, [r3, #28] │ │ │ │ mov r8, #0 │ │ │ │ @@ -348957,26 +348957,26 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d120c │ │ │ │ ldr r0, [pc, #364] @ 3d1568 │ │ │ │ mov r3, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d120c │ │ │ │ ldr r0, [pc, #348] @ 3d156c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d10dc │ │ │ │ ldr r0, [pc, #328] @ 3d1570 │ │ │ │ mov r3, lr │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d120c │ │ │ │ ldr r2, [pc, #312] @ 3d1574 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r4, #56 @ 0x38 │ │ │ │ bhi 3d12b0 │ │ │ │ add r2, r2, r4 │ │ │ │ ldrsh r2, [r2, r4] │ │ │ │ @@ -349037,70 +349037,70 @@ │ │ │ │ mov r8, #0 │ │ │ │ b 3d10c8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatteq r3, r0, sp, r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrdeq r7, [r3, -r0] │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq r2, r0, r4, lsl lr │ │ │ │ + addeq r2, r0, r4, lsl #28 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r8, lsl sp │ │ │ │ - umullseq r2, r7, r4, r7 │ │ │ │ - addeq r2, r0, ip, asr #25 │ │ │ │ + addseq r2, r7, r4, lsl #15 │ │ │ │ + @ instruction: 0x00802cbc │ │ │ │ andeq r4, r0, r8, lsl #17 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r2, r0, ip, asr #24 │ │ │ │ - addeq r2, r0, ip, ror #23 │ │ │ │ - @ instruction: 0x009724dc │ │ │ │ - @ instruction: 0x00802abc │ │ │ │ - addeq r2, r0, r4, lsl #22 │ │ │ │ - umulleq r2, r0, r0, sl │ │ │ │ - addseq r2, r7, lr, ror #7 │ │ │ │ + addeq r2, r0, ip, lsr ip │ │ │ │ + ldrdeq r2, [r0], ip │ │ │ │ + addseq r2, r7, ip, asr #9 │ │ │ │ + addeq r2, r0, ip, lsr #21 │ │ │ │ + strdeq r2, [r0], r4 │ │ │ │ + addeq r2, r0, r0, lsl #21 │ │ │ │ + @ instruction: 0x009723de │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ 3d1614 │ │ │ │ ldr r2, [pc, #132] @ 3d1618 │ │ │ │ ldr r1, [pc, #132] @ 3d161c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #100] @ 3d1620 │ │ │ │ ldr r1, [pc, #100] @ 3d1624 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r1, [pc, #80] @ 3d1628 │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [pc, #64] @ 3d162c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r2, r7, r4, lsr #6 │ │ │ │ - ldrsheq r3, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ - @ instruction: 0x008126bc │ │ │ │ + addseq r2, r7, r4, lsl r3 │ │ │ │ + rsbseq r3, lr, r0, ror #11 │ │ │ │ + addeq r2, r1, ip, lsr #13 │ │ │ │ andeq r1, r0, r0, ror #26 │ │ │ │ andeq r1, r0, ip, ror r9 │ │ │ │ rscseq r9, pc, r8, lsr #11 │ │ │ │ rscseq ip, r1, r8, ror #29 │ │ │ │ add r1, r0, r1 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r0, [r1, #1102] @ 0x44e │ │ │ │ @@ -349111,20 +349111,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, #1 │ │ │ │ strb r2, [r1, #1102] @ 0x44e │ │ │ │ ldr r4, [r3, #1076] @ 0x434 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8e690 │ │ │ │ + b b8e688 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #552] @ 3d18c0 │ │ │ │ ldr r2, [pc, #552] @ 3d18c4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -349186,15 +349186,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 3d18bc │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #920] @ 0x398 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldr r3, [pc, #312] @ 3d18d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d16d4 │ │ │ │ ldr r3, [pc, #296] @ 3d18dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -349209,22 +349209,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3d18e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d16d4 │ │ │ │ ldr r2, [pc, #204] @ 3d18e8 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d1760 │ │ │ │ ldr r2, [pc, #172] @ 3d18dc │ │ │ │ @@ -349240,49 +349240,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3d18ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b 3d1760 │ │ │ │ ldr r0, [pc, #88] @ 3d18f0 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d16d4 │ │ │ │ ldr r0, [pc, #68] @ 3d18f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b 3d1760 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, ror #14 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r4, asr #14 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq r3, r0, r6, r7 │ │ │ │ @ instruction: 0x01037694 │ │ │ │ andeq r4, r0, r4, asr #22 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r2, r0, r8, lsr r7 │ │ │ │ + addeq r2, r0, r8, lsr #14 │ │ │ │ andeq r6, r0, r0, lsl #13 │ │ │ │ - addeq r2, r0, r4, lsl r7 │ │ │ │ - ldrdeq r2, [r0], r8 │ │ │ │ - addeq r2, r0, r0, lsr #14 │ │ │ │ + addeq r2, r0, r4, lsl #14 │ │ │ │ + addeq r2, r0, r8, asr #13 │ │ │ │ + addeq r2, r0, r0, lsl r7 │ │ │ │ ldrb r2, [r2] │ │ │ │ mov r3, r0 │ │ │ │ tst r2, #7 │ │ │ │ bne 3d1a00 │ │ │ │ push {r4, lr} │ │ │ │ ldr ip, [r0, #44] @ 0x2c │ │ │ │ lsr r4, r2, #3 │ │ │ │ @@ -349435,22 +349435,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3d1c9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d1ba0 │ │ │ │ strb r2, [r3, #41] @ 0x29 │ │ │ │ ldr r2, [pc, #248] @ 3d1ca0 │ │ │ │ ldr r3, [pc, #216] @ 3d1c84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -349500,28 +349500,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3d1c40 │ │ │ │ ldr r0, [pc, #64] @ 3d1cb0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldrdeq r7, [r3, -r8] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabteq r3, r0, r3, r7 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r2, r0, r8, ror #8 │ │ │ │ + addeq r2, r0, r8, asr r4 │ │ │ │ tsteq r3, r4, asr r2 │ │ │ │ tsteq r3, r4, lsl r2 │ │ │ │ ldrdeq r7, [r3, -ip] │ │ │ │ @ instruction: 0x010371b0 │ │ │ │ - @ instruction: 0x008023b8 │ │ │ │ + addeq r2, r0, r8, lsr #7 │ │ │ │ ldrb r3, [r2] │ │ │ │ lsrs r1, r3, #3 │ │ │ │ bne 3d1d08 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ and r1, r3, #7 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ @@ -349661,21 +349661,21 @@ │ │ │ │ beq 3d20a8 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3d2104 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d1e2c │ │ │ │ ldr r2, [pc, #480] @ 3d2108 │ │ │ │ ldr r3, [pc, #444] @ 3d20e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -349710,27 +349710,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3d2110 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d1dd0 │ │ │ │ ldr r3, [pc, #272] @ 3d2114 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d1e14 │ │ │ │ ldr r3, [pc, #228] @ 3d20fc │ │ │ │ @@ -349746,68 +349746,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3d2118 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d1e14 │ │ │ │ ldr r0, [pc, #160] @ 3d211c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d1dd0 │ │ │ │ ldr r0, [pc, #128] @ 3d2120 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d1e14 │ │ │ │ ldr r2, [pc, #116] @ 3d2124 │ │ │ │ ldr r3, [pc, #52] @ 3d20e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d20e0 │ │ │ │ ldr r0, [pc, #84] @ 3d2128 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r3, r0, r0, r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r8, rrx │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabteq r3, r8, pc, r6 @ │ │ │ │ andeq r5, r0, r4, asr #13 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r2, r0, r4, lsr #4 │ │ │ │ + addeq r2, r0, r4, lsl r2 │ │ │ │ ldrdeq r6, [r3, -r4] │ │ │ │ andeq r2, r0, r0, lsr #5 │ │ │ │ - addeq r2, r0, ip, asr r0 │ │ │ │ + addeq r2, r0, ip, asr #32 │ │ │ │ ldrdeq r6, [r0], -r8 │ │ │ │ - addeq r2, r0, ip, ror r0 │ │ │ │ - addeq r2, r0, r0, lsr #32 │ │ │ │ - addeq r2, r0, r8, ror r0 │ │ │ │ + addeq r2, r0, ip, rrx │ │ │ │ + addeq r2, r0, r0, lsl r0 │ │ │ │ + addeq r2, r0, r8, rrx │ │ │ │ tsteq r3, ip, asr #26 │ │ │ │ - addeq r2, r0, r0, lsr #1 │ │ │ │ + umulleq r2, r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #636] @ 3d23c0 │ │ │ │ ldr r3, [pc, #636] @ 3d23c4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -349928,25 +349928,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 3d23e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ cmp r9, #0 │ │ │ │ ldr sl, [r4] │ │ │ │ bne 3d2244 │ │ │ │ b 3d2294 │ │ │ │ ldr r3, [pc, #104] @ 3d23d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -349962,28 +349962,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 3d23e8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d2358 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01036cb8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatbeq r3, r0, ip, r6 │ │ │ │ tsteq r3, r0, lsl ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r8, asr fp │ │ │ │ andeq r5, r0, ip, lsr #27 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r1, r0, ip, asr #28 │ │ │ │ - addeq r1, r0, r0, asr #28 │ │ │ │ + addeq r1, r0, ip, lsr lr │ │ │ │ + addeq r1, r0, r0, lsr lr │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb lr, [r2] │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #7 │ │ │ │ bne 3d243c │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ lsr r6, lr, #3 │ │ │ │ @@ -350123,50 +350123,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3d26bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d24b0 │ │ │ │ ldr r2, [pc, #96] @ 3d26c0 │ │ │ │ ldr r3, [pc, #52] @ 3d2698 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, #16 │ │ │ │ beq 3d25a4 │ │ │ │ b 3d25dc │ │ │ │ ldr r0, [pc, #56] @ 3d26c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d24b0 │ │ │ │ smlabbeq r3, ip, r9, r6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, ip, ror #18 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x010368b8 │ │ │ │ tsteq r3, r8, ror r8 │ │ │ │ tsteq r3, r0, asr #16 │ │ │ │ andeq r1, r0, ip, lsl #26 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrdeq r1, [r0], r4 │ │ │ │ + addeq r1, r0, r4, asr #23 │ │ │ │ @ instruction: 0x0103679c │ │ │ │ - @ instruction: 0x00801bbc │ │ │ │ + addeq r1, r0, ip, lsr #23 │ │ │ │ ldrb r2, [r2] │ │ │ │ mov r3, r0 │ │ │ │ tst r2, #7 │ │ │ │ bne 3d2744 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #44] @ 0x2c │ │ │ │ lsr lr, r2, #3 │ │ │ │ @@ -350275,15 +350275,15 @@ │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d2948 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ mov r1, #1 │ │ │ │ ldr r3, [r3, #924] @ 0x39c │ │ │ │ ldr r0, [r3, r7, lsl #2] │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3d27dc │ │ │ │ ldr r2, [pc, #348] @ 3d2a04 │ │ │ │ ldr r3, [pc, #324] @ 3d29f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -350310,22 +350310,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 3d2a14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d27e8 │ │ │ │ ldr r3, [pc, #200] @ 3d2a18 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d2888 │ │ │ │ ldr r3, [pc, #168] @ 3d2a0c │ │ │ │ @@ -350341,48 +350341,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3d2a1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d2888 │ │ │ │ ldr r0, [pc, #84] @ 3d2a20 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d27e8 │ │ │ │ ldr r0, [pc, #68] @ 3d2a24 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d2888 │ │ │ │ @ instruction: 0x01036694 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabbeq r3, r0, r6, r6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r6, [r3, -ip] │ │ │ │ @ instruction: 0x010365bc │ │ │ │ tsteq r3, r4, asr r5 │ │ │ │ andeq r6, r0, r4, lsr r9 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r1, r0, ip, lsl #19 │ │ │ │ + addeq r1, r0, ip, ror r9 │ │ │ │ andeq r3, r0, r8, lsl #29 │ │ │ │ - addeq r1, r0, r4, lsr #17 │ │ │ │ - addeq r1, r0, r0, lsr r9 │ │ │ │ - @ instruction: 0x008018b8 │ │ │ │ + umulleq r1, r0, r4, r8 │ │ │ │ + addeq r1, r0, r0, lsr #18 │ │ │ │ + addeq r1, r0, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ ldr r2, [pc, #508] @ 3d2c40 │ │ │ │ lsr r7, r3, #15 │ │ │ │ @@ -350472,25 +350472,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #16] │ │ │ │ stm sp, {r9, sl} │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3d2c60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ cmp r8, #0 │ │ │ │ ldr sl, [r4, #4] │ │ │ │ bne 3d2ae4 │ │ │ │ b 3d2b44 │ │ │ │ ldr r3, [pc, #100] @ 3d2c54 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -350506,27 +350506,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3d2c64 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d2bd8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r3, ip, r3, r6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r8, asr #6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r6, [r3, -ip] │ │ │ │ andeq r3, r0, ip, lsr ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r1, r0, r0, asr r7 │ │ │ │ - addeq r1, r0, r4, asr #14 │ │ │ │ + addeq r1, r0, r0, asr #14 │ │ │ │ + addeq r1, r0, r4, lsr r7 │ │ │ │ and r1, r1, #3 │ │ │ │ cmp r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ beq 3d2cd0 │ │ │ │ cmp r1, #1 │ │ │ │ beq 3d2cac │ │ │ │ cmp r1, #3 │ │ │ │ @@ -350609,15 +350609,15 @@ │ │ │ │ str r8, [r6, #4] │ │ │ │ mov r3, #1 │ │ │ │ strb r8, [r2] │ │ │ │ add r1, r9, r5 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl b966c4 │ │ │ │ + bl b966bc │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d2e24 │ │ │ │ add r5, r5, r4 │ │ │ │ cmp r7, r5 │ │ │ │ bhi 3d2da4 │ │ │ │ ldr r2, [pc, #308] @ 3d2f28 │ │ │ │ @@ -350655,24 +350655,24 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3d2f38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d2de0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3d2dec │ │ │ │ ldr r2, [pc, #120] @ 3d2f3c │ │ │ │ ldr r3, [pc, #88] @ 3d2f20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -350688,43 +350688,43 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #56] @ 3d2f40 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d2de0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r3, r0, r0, r6 │ │ │ │ smlatbeq r3, r4, r0, r6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r8 │ │ │ │ ldrdeq r5, [r0], -r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - strdeq r1, [r0], ip │ │ │ │ + addeq r1, r0, ip, ror #9 │ │ │ │ tsteq r3, r8, lsr pc │ │ │ │ - addeq r1, r0, r4, asr #9 │ │ │ │ + @ instruction: 0x008014b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #300] @ 3d3088 │ │ │ │ ldr r2, [pc, #300] @ 3d308c │ │ │ │ ldr r1, [pc, #300] @ 3d3090 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ ldr r3, [pc, #288] @ 3d3094 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #1080] @ 0x438 │ │ │ │ str r3, [r0, #1084] @ 0x43c │ │ │ │ str r3, [r0, #1088]! @ 0x440 │ │ │ │ strh r3, [r0, #12] │ │ │ │ ldrb r2, [r4, #958] @ 0x3be │ │ │ │ @@ -350782,18 +350782,18 @@ │ │ │ │ beq 3d3078 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #14 │ │ │ │ bl 27ebf4 │ │ │ │ ldr r0, [r4, #1076] @ 0x434 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8e278 │ │ │ │ - addseq r0, r7, r8, asr r9 │ │ │ │ - addeq r1, r0, r8, ror r4 │ │ │ │ - addeq r1, r0, r4, lsl #9 │ │ │ │ + b b8e270 │ │ │ │ + addseq r0, r7, r8, asr #18 │ │ │ │ + addeq r1, r0, r8, ror #8 │ │ │ │ + addeq r1, r0, r4, ror r4 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ ldrb ip, [r2] │ │ │ │ ldrb r2, [r2, #1] │ │ │ │ lsr r1, r1, #1 │ │ │ │ orr ip, ip, r2, lsl #8 │ │ │ │ ldrb r2, [r0, #42] @ 0x2a │ │ │ │ and r1, r1, #1 │ │ │ │ @@ -350901,15 +350901,15 @@ │ │ │ │ ldr r3, [pc, #192] @ 3d330c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d326c │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b 3d3144 │ │ │ │ ldr r3, [pc, #156] @ 3d3310 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3258 │ │ │ │ @@ -350925,39 +350925,39 @@ │ │ │ │ beq 3d32e4 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3d331c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b 3d3258 │ │ │ │ ldr r0, [pc, #52] @ 3d3320 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b 3d3258 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatteq r3, r4, ip, r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrdeq r5, [r3, -r0] │ │ │ │ tsteq r3, r4, lsl ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, r0, lsl fp │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r1, r0, ip, lsr #2 │ │ │ │ - addeq r1, r0, ip, asr #2 │ │ │ │ + addeq r1, r0, ip, lsl r1 │ │ │ │ + addeq r1, r0, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r8, [pc, #1308] @ 3d3858 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -350970,80 +350970,80 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1276] @ 3d3868 │ │ │ │ str ip, [sp, #24] │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #1260] @ 3d386c │ │ │ │ ldr r6, [pc, #1260] @ 3d3870 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ mov fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r8, #56 @ 0x38 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r4, #920 @ 0x398 │ │ │ │ bl 381454 │ │ │ │ ldr r2, [pc, #1200] @ 3d3874 │ │ │ │ ldr r3, [pc, #1200] @ 3d3878 │ │ │ │ add r9, r4, #752 @ 0x2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r9 │ │ │ │ bl 381554 │ │ │ │ ldr r6, [r4, #1136] @ 0x470 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3d370c │ │ │ │ - bl 8ef09c │ │ │ │ + bl 8ef094 │ │ │ │ cmp r6, r0 │ │ │ │ beq 3d34fc │ │ │ │ mov r0, #88 @ 0x58 │ │ │ │ bl 27cd70 │ │ │ │ ldr r7, [r4, #1136] @ 0x470 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [r4, #1140] @ 0x474 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dd820 │ │ │ │ + bl 8dd818 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8e52d8 │ │ │ │ + bl 8e52d0 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cd70 │ │ │ │ ldr r3, [pc, #1048] @ 3d387c │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ ldrb lr, [r4, #958] @ 0x3be │ │ │ │ ldrb r3, [r4, #956] @ 0x3bc │ │ │ │ subs lr, lr, #0 │ │ │ │ movne lr, #1 │ │ │ │ sub r1, r3, #1 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r0, [r4, #952] @ 0x3b8 │ │ │ │ @@ -351084,15 +351084,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #868] @ 3d3894 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -351151,15 +351151,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ add r7, r7, #56 @ 0x38 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, r6, lsl #2 │ │ │ │ bl 381454 │ │ │ │ ldrb r3, [r4, #957] @ 0x3bd │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bgt 3d3634 │ │ │ │ @@ -351182,15 +351182,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #508] @ 3d38b4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -351207,15 +351207,15 @@ │ │ │ │ ldr ip, [pc, #420] @ 3d38b8 │ │ │ │ ldr r2, [pc, #420] @ 3d38bc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -351283,39 +351283,39 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #948] @ 0x3b4 │ │ │ │ orr r1, r1, #4 │ │ │ │ b 3d3754 │ │ │ │ ldr r1, [r4, #948] @ 0x3b4 │ │ │ │ orr r1, r1, #3 │ │ │ │ b 3d3754 │ │ │ │ - addseq r0, r7, ip, ror r5 │ │ │ │ - umulleq r1, r0, r0, r0 │ │ │ │ - umulleq r1, r0, ip, r0 │ │ │ │ + addseq r0, r7, ip, ror #10 │ │ │ │ + addeq r1, r0, r0, lsl #1 │ │ │ │ + addeq r1, r0, ip, lsl #1 │ │ │ │ smlatbeq r3, r8, sl, r5 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - rsbseq pc, lr, r8, lsr #3 │ │ │ │ - ldrheq pc, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + @ instruction: 0x007ef198 │ │ │ │ + rsbseq pc, lr, ip, lsr #3 │ │ │ │ rscseq fp, r1, r4, lsl #2 │ │ │ │ - addeq r1, r0, r8, lsl #23 │ │ │ │ + addeq r1, r0, r8, ror fp │ │ │ │ andeq r1, r0, ip, lsr fp │ │ │ │ - @ instruction: 0x009703bc │ │ │ │ + addseq r0, r7, ip, lsr #7 │ │ │ │ andeq r2, r0, r8, asr #27 │ │ │ │ - umullseq r0, r7, r4, r3 │ │ │ │ - addeq r0, r0, r8, asr pc │ │ │ │ - @ instruction: 0x00800eb4 │ │ │ │ + addseq r0, r7, r4, lsl #7 │ │ │ │ + addeq r0, r0, r8, asr #30 │ │ │ │ + addeq r0, r0, r4, lsr #29 │ │ │ │ andeq r0, r0, lr, lsr r6 │ │ │ │ - umullseq r0, r7, r8, r2 │ │ │ │ - rsbseq lr, lr, r4, lsl #30 │ │ │ │ - rsbseq lr, lr, r8, lsl pc │ │ │ │ + addseq r0, r7, r8, lsl #5 │ │ │ │ + ldrsheq lr, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq lr, lr, r8, lsl #30 │ │ │ │ @ instruction: 0xffffdfb8 │ │ │ │ - addseq r0, r7, ip, lsl #4 │ │ │ │ - strdeq r0, [r0], r8 │ │ │ │ - addeq r0, r0, ip, lsr #26 │ │ │ │ + @ instruction: 0x009701fc │ │ │ │ + addeq r0, r0, r8, ror #27 │ │ │ │ + addeq r0, r0, ip, lsl sp │ │ │ │ andeq r0, r0, r1, ror #12 │ │ │ │ - addeq r0, r0, r8, asr #26 │ │ │ │ + addeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, sp, lsl r6 │ │ │ │ svcne 0x00f00000 @ IMB │ │ │ │ ldrb r2, [r2] │ │ │ │ mov r3, r0 │ │ │ │ tst r2, #7 │ │ │ │ bne 3d3990 │ │ │ │ push {r4, lr} │ │ │ │ @@ -351504,30 +351504,30 @@ │ │ │ │ strb fp, [r5, #41] @ 0x29 │ │ │ │ strb fp, [sp, #63] @ 0x3f │ │ │ │ ldr r9, [r4, #1140] @ 0x474 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ add r3, sp, #63 @ 0x3f │ │ │ │ str r3, [sp, #8] │ │ │ │ strb r6, [sp, #84] @ 0x54 │ │ │ │ str fp, [sp, #24] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r6, sp, #88 @ 0x58 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r8, #1 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, fp │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - bl 8ef8bc │ │ │ │ + bl 8ef8b4 │ │ │ │ ldr r3, [pc, #2224] @ 3d44c4 │ │ │ │ ldrb r0, [sp, #63] @ 0x3f │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ b 3d3c38 │ │ │ │ ldrb r1, [r3, #10] │ │ │ │ @@ -351561,28 +351561,28 @@ │ │ │ │ ldr r8, [r5, #8] │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr sl, [r1, #1140] @ 0x474 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ strb r9, [sp, #84] @ 0x54 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8ef8bc │ │ │ │ + bl 8ef8b4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr r6, [r3, #156] @ 0x9c │ │ │ │ add r2, sp, #109 @ 0x6d │ │ │ │ sub r3, fp, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx r6 │ │ │ │ @@ -351693,15 +351693,15 @@ │ │ │ │ ble 3d4238 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ mov r5, r2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 3d3edc │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb2258 │ │ │ │ + bl bb2250 │ │ │ │ ldr r2, [r4, #1024] @ 0x400 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r7, r5 │ │ │ │ ldrb r2, [r2, r1] │ │ │ │ strb r2, [r8], #1 │ │ │ │ beq 3d4230 │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ @@ -351722,30 +351722,30 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [r4, #1140] @ 0x474 │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ add r5, sp, #80 @ 0x50 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #84] @ 0x54 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ asr r3, r7, #31 │ │ │ │ add r5, sp, #88 @ 0x58 │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, sl │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 8ef8bc │ │ │ │ + bl 8ef8b4 │ │ │ │ ldr r3, [pc, #1360] @ 3d44cc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, sl │ │ │ │ bne 3d4268 │ │ │ │ ldrb r3, [r6, #9] │ │ │ │ @@ -351797,15 +351797,15 @@ │ │ │ │ sub r2, r7, #1 │ │ │ │ ldr r3, [r4, #1140] @ 0x474 │ │ │ │ and r2, r2, sl │ │ │ │ add r8, sp, #80 @ 0x50 │ │ │ │ sub r7, r7, r2 │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ str fp, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ @@ -351813,15 +351813,15 @@ │ │ │ │ asr r3, r7, #31 │ │ │ │ add sl, sp, #88 @ 0x58 │ │ │ │ stm sl, {r0, r1} │ │ │ │ str r3, [sp, #20] │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 8ef8bc │ │ │ │ + bl 8ef8b4 │ │ │ │ ldr r3, [pc, #1056] @ 3d44cc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, fp │ │ │ │ bne 3d4320 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -351829,15 +351829,15 @@ │ │ │ │ sub r3, r1, r8 │ │ │ │ cmp r7, r3 │ │ │ │ bhi 3d4224 │ │ │ │ cmp r7, #0 │ │ │ │ ble 3d415c │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ add r0, r8, r0 │ │ │ │ - bl bb2258 │ │ │ │ + bl bb2250 │ │ │ │ ldr r3, [r4, #1024] @ 0x400 │ │ │ │ ldrb r2, [sp, #116] @ 0x74 │ │ │ │ ldrb r8, [r6, #11] │ │ │ │ cmp r7, #1 │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr r3, [r4, #1028] @ 0x404 │ │ │ │ mov r2, r8 │ │ │ │ @@ -351849,15 +351849,15 @@ │ │ │ │ mov fp, #1 │ │ │ │ mov r8, sl │ │ │ │ mov sl, r2 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ add r3, fp, r3 │ │ │ │ add r0, r3, r0 │ │ │ │ - bl bb2258 │ │ │ │ + bl bb2250 │ │ │ │ ldr r3, [r4, #1024] @ 0x400 │ │ │ │ ldrb r2, [r8, #1]! │ │ │ │ add fp, fp, #1 │ │ │ │ cmp r7, fp │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr r3, [r4, #1028] @ 0x404 │ │ │ │ strb sl, [r3, r1] │ │ │ │ @@ -351919,15 +351919,15 @@ │ │ │ │ b 3d3d94 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r8, [r4, #1036] @ 0x40c │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ add r0, r7, r0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl bb2258 │ │ │ │ + bl bb2250 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub r3, sl, r3 │ │ │ │ add r3, r3, r8 │ │ │ │ str r3, [r4, #1036] @ 0x40c │ │ │ │ str r1, [r4, #1032] @ 0x408 │ │ │ │ ldr fp, [r6] │ │ │ │ b 3d3f00 │ │ │ │ @@ -351951,23 +351951,23 @@ │ │ │ │ str sl, [sp, #88] @ 0x58 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str sl, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #504] @ 3d44e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3f8c │ │ │ │ ldr r3, [pc, #484] @ 3d44e4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -351998,23 +351998,23 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str fp, [sl, #4] │ │ │ │ str fp, [sl, #8] │ │ │ │ str fp, [sl, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ stm sp, {r3, r7} │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3d44e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d40bc │ │ │ │ ldr r3, [pc, #296] @ 3d44e4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -352041,37 +352041,37 @@ │ │ │ │ beq 3d4480 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3d44f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d41f0 │ │ │ │ ldr r0, [pc, #156] @ 3d44f4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d42ec │ │ │ │ ldr r0, [pc, #136] @ 3d44f8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d43a8 │ │ │ │ ldr r0, [pc, #116] @ 3d44fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d41f0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 3d4500 │ │ │ │ ldr r1, [pc, #100] @ 3d4504 │ │ │ │ ldr r0, [pc, #100] @ 3d4508 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -352085,25 +352085,25 @@ │ │ │ │ ldrheq sl, [r1], #140 @ 0x8c @ │ │ │ │ rscseq sl, r1, ip, ror r8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r8, lsl lr │ │ │ │ andeq r5, r0, r8, lsl pc │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r0, r0, r4, ror r2 │ │ │ │ + addeq r0, r0, r4, ror #4 │ │ │ │ ldrdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x008001b8 │ │ │ │ + addeq r0, r0, r8, lsr #3 │ │ │ │ andeq r5, r0, r4, ror sl │ │ │ │ - addeq r0, r0, r4, lsl #1 │ │ │ │ - addeq r0, r0, r0, asr r1 │ │ │ │ - addeq r0, r0, r8, lsr r1 │ │ │ │ - addeq r0, r0, r0, lsl #1 │ │ │ │ - addseq pc, r6, r8, lsl r4 @ │ │ │ │ - rsbseq pc, pc, r4, asr #30 │ │ │ │ - addeq r0, r0, ip, lsl #1 │ │ │ │ + addeq r0, r0, r4, ror r0 │ │ │ │ + addeq r0, r0, r0, asr #2 │ │ │ │ + addeq r0, r0, r8, lsr #2 │ │ │ │ + addeq r0, r0, r0, ror r0 │ │ │ │ + addseq pc, r6, r8, lsl #8 │ │ │ │ + rsbseq pc, pc, r4, lsr pc @ │ │ │ │ + addeq r0, r0, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #1796] @ 3d4c28 │ │ │ │ ldr ip, [pc, #1796] @ 3d4c2c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -352179,15 +352179,15 @@ │ │ │ │ beq 3d4624 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d4a04 │ │ │ │ ldr r3, [r8, #924] @ 0x39c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldrb r0, [r8, #957] @ 0x3bd │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r0, r4 │ │ │ │ ldr r2, [r8, #1080] @ 0x438 │ │ │ │ ldr r1, [r8, #1084] @ 0x43c │ │ │ │ bgt 3d4630 │ │ │ │ ldr r3, [r8, #1088] @ 0x440 │ │ │ │ @@ -352213,15 +352213,15 @@ │ │ │ │ bne 3d4c0c │ │ │ │ ldr r0, [pc, #1404] @ 3d4c4c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ str r6, [r8, #1080] @ 0x438 │ │ │ │ b 3d45ac │ │ │ │ str r6, [r8, #1092] @ 0x444 │ │ │ │ b 3d45ac │ │ │ │ ands r1, r6, #3 │ │ │ │ beq 3d47d4 │ │ │ │ ldr r3, [pc, #1344] @ 3d4c44 │ │ │ │ @@ -352241,15 +352241,15 @@ │ │ │ │ ldr r0, [pc, #1304] @ 3d4c54 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #1260] @ 3d4c38 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [pc, #1276] @ 3d4c58 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d4568 │ │ │ │ ldr r3, [pc, #1236] @ 3d4c44 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ @@ -352264,23 +352264,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1172] @ 3d4c60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d4568 │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [r8, #1096] @ 0x448 │ │ │ │ strb r3, [r8, #1100] @ 0x44c │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r2, [r8, #1092] @ 0x444 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352396,22 +352396,22 @@ │ │ │ │ beq 3d4c10 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #660] @ 3d4c6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r2, [r8, #1092] @ 0x444 │ │ │ │ b 3d482c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #-2147483648 @ 0x80000000 │ │ │ │ bl 3d1680 │ │ │ │ b 3d48f0 │ │ │ │ mov r1, #-2147483648 @ 0x80000000 │ │ │ │ @@ -352436,22 +352436,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str sl, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 3d4c74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d464c │ │ │ │ ldr r2, [pc, #496] @ 3d4c78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #328 @ 0x148 │ │ │ │ b 3d491c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352459,26 +352459,26 @@ │ │ │ │ ldr r3, [pc, #416] @ 3d4c44 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3d495c │ │ │ │ ldr r0, [pc, #452] @ 3d4c7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d495c │ │ │ │ ldr r0, [pc, #440] @ 3d4c80 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r9 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d4568 │ │ │ │ ldr r0, [pc, #420] @ 3d4c84 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d464c │ │ │ │ ldr r2, [pc, #404] @ 3d4c88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #336 @ 0x150 │ │ │ │ b 3d491c │ │ │ │ ldr r3, [pc, #392] @ 3d4c8c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -352498,21 +352498,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3d4c90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d4880 │ │ │ │ ldr r3, [pc, #280] @ 3d4c94 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #184] @ 3d4c44 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ @@ -352528,69 +352528,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 3d4c98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d4aa4 │ │ │ │ ldr r0, [pc, #168] @ 3d4c9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d4880 │ │ │ │ ldr r0, [pc, #156] @ 3d4ca0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d4aa4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 3d4ca4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r2, [r8, #1092] @ 0x444 │ │ │ │ b 3d482c │ │ │ │ ldrdeq r4, [r3, -r8] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabteq r3, r4, r8, r4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #26 │ │ │ │ andeq r0, r0, r8, lsl #26 │ │ │ │ tsteq r3, r8, asr #16 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ tsteq r3, r0, asr r7 │ │ │ │ - addeq r0, r0, r8, lsl #3 │ │ │ │ + addeq r0, r0, r8, ror r1 │ │ │ │ smlatteq r3, r4, r6, r4 │ │ │ │ - addeq r0, r0, r4, ror #1 │ │ │ │ + ldrdeq r0, [r0], r4 │ │ │ │ andeq r1, r0, ip, ror #28 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq pc, pc, r4, lsr #28 │ │ │ │ + rsbseq pc, pc, r4, lsl lr @ │ │ │ │ ldrheq r9, [r1], #188 @ 0xbc @ │ │ │ │ muleq r0, ip, r5 │ │ │ │ - ldrsheq pc, [pc], #-200 @ │ │ │ │ + rsbseq pc, pc, r8, ror #25 │ │ │ │ andeq r5, r0, r8, lsl #3 │ │ │ │ - rsbseq pc, pc, r4, ror #23 │ │ │ │ + ldrsbeq pc, [pc], #-180 @ │ │ │ │ rscseq r9, r1, ip, asr #20 │ │ │ │ - ldrsheq pc, [pc], #-204 @ │ │ │ │ - rsbseq pc, pc, r0, ror #22 │ │ │ │ - ldrheq pc, [pc], #-184 @ │ │ │ │ + rsbseq pc, pc, ip, ror #25 │ │ │ │ + rsbseq pc, pc, r0, asr fp @ │ │ │ │ + rsbseq pc, pc, r8, lsr #23 │ │ │ │ rscseq r9, r1, r0, ror #19 │ │ │ │ andeq r4, r0, r4, lsl #16 │ │ │ │ - rsbseq pc, pc, ip, ror ip @ │ │ │ │ + rsbseq pc, pc, ip, ror #24 │ │ │ │ andeq r5, r0, r4, lsl #30 │ │ │ │ - rsbseq pc, pc, ip, lsr fp @ │ │ │ │ - rsbseq pc, pc, r8, lsl ip @ │ │ │ │ - rsbseq pc, pc, ip, ror #22 │ │ │ │ - rsbseq pc, pc, r4, ror #21 │ │ │ │ + rsbseq pc, pc, ip, lsr #22 │ │ │ │ + rsbseq pc, pc, r8, lsl #24 │ │ │ │ + rsbseq pc, pc, ip, asr fp @ │ │ │ │ + ldrsbeq pc, [pc], #-164 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #700] @ 3d4f80 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -352671,15 +352671,15 @@ │ │ │ │ ldr r1, [r4, #1032] @ 0x408 │ │ │ │ beq 3d4ea4 │ │ │ │ ldr r9, [r4, #1028] @ 0x404 │ │ │ │ b 3d4e14 │ │ │ │ add r0, r1, #1 │ │ │ │ add r6, r6, #1 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ - bl bb2258 │ │ │ │ + bl bb2250 │ │ │ │ cmp r6, r8 │ │ │ │ beq 3d4ea4 │ │ │ │ ldrb r3, [r9, r1] │ │ │ │ cmp r3, r7 │ │ │ │ bne 3d4dfc │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #41] @ 0x29 │ │ │ │ @@ -352702,21 +352702,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 3d4fa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d4d14 │ │ │ │ ldr ip, [r4, #1052] @ 0x41c │ │ │ │ cmp ip, #0 │ │ │ │ beq 3d4f08 │ │ │ │ sub lr, r7, #255 @ 0xff │ │ │ │ clz lr, lr │ │ │ │ ldr r3, [r4, #1048] @ 0x418 │ │ │ │ @@ -352762,27 +352762,27 @@ │ │ │ │ movne r0, lr │ │ │ │ orreq r0, lr, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d4f2c │ │ │ │ b 3d4e20 │ │ │ │ ldr r0, [pc, #48] @ 3d4fa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d4d14 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsr r1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, r4, lsr #2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ qaddeq r4, r4, r3 │ │ │ │ andeq r2, r0, ip, ror #2 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq pc, pc, r4, ror #19 │ │ │ │ - rsbseq pc, pc, r4, lsr r9 @ │ │ │ │ + ldrsbeq pc, [pc], #-148 @ │ │ │ │ + rsbseq pc, pc, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #1264] @ 3d54b0 │ │ │ │ ldr r2, [pc, #1264] @ 3d54b4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -352870,15 +352870,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne 3d5074 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d51f4 │ │ │ │ ldr r0, [r3, #920] @ 0x398 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3d5074 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d52c0 │ │ │ │ ldr r3, [r8, #996] @ 0x3e4 │ │ │ │ orr r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [r8, #996] @ 0x3e4 │ │ │ │ @@ -352892,15 +352892,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne 3d502c │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d5408 │ │ │ │ ldr r0, [r3, #920] @ 0x398 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3d502c │ │ │ │ ldr r3, [pc, #824] @ 3d54c4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d50e0 │ │ │ │ @@ -352914,15 +352914,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d5274 │ │ │ │ ldr r0, [pc, #772] @ 3d54d0 │ │ │ │ mov r2, #-2147483648 @ 0x80000000 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r2, #15 │ │ │ │ orr r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [r5, #28] │ │ │ │ bne 3d50ec │ │ │ │ b 3d5074 │ │ │ │ @@ -352945,40 +352945,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #624] @ 3d54d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b 3d511c │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 3d54dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ b 3d51dc │ │ │ │ ldr r3, [pc, #508] @ 3d54c4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352996,24 +352996,24 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3d54e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r2, [r8, #1008] @ 0x3f0 │ │ │ │ ldr r3, [r8, #996] @ 0x3e4 │ │ │ │ cmp r2, #15 │ │ │ │ orr r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [r8, #996] @ 0x3e4 │ │ │ │ bne 3d5144 │ │ │ │ b 3d502c │ │ │ │ @@ -353035,32 +353035,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3d54e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d4ff8 │ │ │ │ ldr r0, [pc, #268] @ 3d54ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b 3d511c │ │ │ │ ldr r0, [pc, #252] @ 3d54f0 │ │ │ │ mov r2, #-2147483648 @ 0x80000000 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r2, [r8, #1008] @ 0x3f0 │ │ │ │ b 3d5348 │ │ │ │ ldr r2, [pc, #196] @ 3d54d4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -353078,66 +353078,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3d54f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r8, #1012] @ 0x3f4 │ │ │ │ b 3d5174 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 3d54f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r8, #1012] @ 0x3f4 │ │ │ │ b 3d5174 │ │ │ │ ldr r0, [pc, #84] @ 3d54fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d4ff8 │ │ │ │ tsteq r3, ip, lsr lr │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r3, ip, lsl lr │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r3, r4, ror #26 │ │ │ │ andeq r4, r0, r4, asr #22 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq lr, pc, r4, lsr #27 │ │ │ │ + @ instruction: 0x007fed94 │ │ │ │ andeq r6, r0, r0, lsl #13 │ │ │ │ - rsbseq lr, pc, r0, lsr sp @ │ │ │ │ - @ instruction: 0x007fec90 │ │ │ │ - rsbseq lr, pc, r4, lsl #24 │ │ │ │ + rsbseq lr, pc, r0, lsr #26 │ │ │ │ + rsbseq lr, pc, r0, lsl #25 │ │ │ │ + ldrsheq lr, [pc], #-180 @ │ │ │ │ andeq r4, r0, r4, lsl #16 │ │ │ │ - rsbseq pc, pc, r8, lsl r4 @ │ │ │ │ - ldrsheq lr, [pc], #-176 @ │ │ │ │ - rsbseq lr, pc, ip, ror fp @ │ │ │ │ - rsbseq lr, pc, ip, lsl fp @ │ │ │ │ - rsbseq lr, pc, ip, lsr fp @ │ │ │ │ - rsbseq pc, pc, r4, ror #6 │ │ │ │ + rsbseq pc, pc, r8, lsl #8 │ │ │ │ + rsbseq lr, pc, r0, ror #23 │ │ │ │ + rsbseq lr, pc, ip, ror #22 │ │ │ │ + rsbseq lr, pc, ip, lsl #22 │ │ │ │ + rsbseq lr, pc, ip, lsr #22 │ │ │ │ + rsbseq pc, pc, r4, asr r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3d5534 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rscseq r9, r1, ip, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3d55a4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -353145,30 +353145,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 3d55ac │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq lr, r6, r4, asr #7 │ │ │ │ - rsbseq r7, pc, ip, lsr #12 │ │ │ │ - rsbseq r7, pc, r0, asr #12 │ │ │ │ + @ instruction: 0x0096e3b4 │ │ │ │ + rsbseq r7, pc, ip, lsl r6 @ │ │ │ │ + rsbseq r7, pc, r0, lsr r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bl 3698a4 │ │ │ │ @@ -353207,32 +353207,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #60] @ 3d56b0 │ │ │ │ ldr r1, [pc, #60] @ 3d56b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r1, [pc, #40] @ 3d56b8 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9281d0 │ │ │ │ - @ instruction: 0x0096e2d4 │ │ │ │ - rsbseq pc, sp, ip, lsr r5 @ │ │ │ │ - addeq lr, r0, r4, lsl #12 │ │ │ │ + b 9281c8 │ │ │ │ + addseq lr, r6, r4, asr #5 │ │ │ │ + rsbseq pc, sp, ip, lsr #10 │ │ │ │ + strdeq lr, [r0], r4 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ rscseq r6, pc, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -353244,71 +353244,71 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #392] @ 3d5890 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ ldr r9, [pc, #368] @ 3d5894 │ │ │ │ mov sl, #1 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1024 @ 0x400 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #348] @ 3d5898 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str r5, [sp] │ │ │ │ ldr r5, [pc, #332] @ 3d589c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #312] @ 3d58a0 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr fp, [r9, r3] │ │ │ │ mov r1, r5 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r2, r8 │ │ │ │ str fp, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9341a0 │ │ │ │ + bl 934198 │ │ │ │ mov r2, r8 │ │ │ │ add r3, r6, #20 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 9341a0 │ │ │ │ + bl 934198 │ │ │ │ ldr r3, [pc, #248] @ 3d58a4 │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [r9, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 934548 │ │ │ │ + bl 934540 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #220] @ 3d58a8 │ │ │ │ mov r3, r8 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 934548 │ │ │ │ + bl 934540 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ str r4, [r4, #1072] @ 0x430 │ │ │ │ str r7, [r4, #1084] @ 0x43c │ │ │ │ mov r0, r6 │ │ │ │ bl 369a6c │ │ │ │ add r5, r4, #16384 @ 0x4000 │ │ │ │ @@ -353338,29 +353338,29 @@ │ │ │ │ cmp r1, r7 │ │ │ │ beq 3d5878 │ │ │ │ ldr r2, [pc, #68] @ 3d58ac │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8e52d8 │ │ │ │ - bl 8ef09c │ │ │ │ + b 8e52d0 │ │ │ │ + bl 8ef094 │ │ │ │ mov r1, r0 │ │ │ │ b 3d5860 │ │ │ │ - addseq lr, r6, r8, asr #4 │ │ │ │ - rsbseq pc, pc, r4, ror #6 │ │ │ │ - rsbseq pc, pc, r8, ror r3 @ │ │ │ │ - rsbseq pc, pc, r4, ror #6 │ │ │ │ + addseq lr, r6, r8, lsr r2 │ │ │ │ + rsbseq pc, pc, r4, asr r3 @ │ │ │ │ + rsbseq pc, pc, r8, ror #6 │ │ │ │ + rsbseq pc, pc, r4, asr r3 @ │ │ │ │ ldrdeq r3, [r3, -r8] │ │ │ │ - rsbseq pc, pc, ip, asr #6 │ │ │ │ - rsbseq pc, pc, r4, lsl #16 │ │ │ │ + rsbseq pc, pc, ip, lsr r3 @ │ │ │ │ + ldrsheq pc, [pc], #-116 @ │ │ │ │ andeq r6, r0, r4, asr #20 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ - rsbseq pc, pc, r8, ror #13 │ │ │ │ + ldrsbeq pc, [pc], #-104 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #272] @ 3d59d8 │ │ │ │ adds r3, r2, r3 │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -353444,15 +353444,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 3d5a78 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r4, #20 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bne 3d5a60 │ │ │ │ add r0, r0, #17664 @ 0x4500 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ @@ -353465,33 +353465,33 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ 3d5a7c │ │ │ │ mov r1, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66a31c │ │ │ │ - addseq sp, r6, ip, lsr #30 │ │ │ │ - rsbseq pc, pc, r4, lsr r0 @ │ │ │ │ - rsbseq pc, pc, r4, ror r0 @ │ │ │ │ - rsbseq pc, pc, r0, asr #32 │ │ │ │ + addseq sp, r6, ip, lsl pc │ │ │ │ + rsbseq pc, pc, r4, lsr #32 │ │ │ │ + rsbseq pc, pc, r4, rrx │ │ │ │ + rsbseq pc, pc, r0, lsr r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 3d5b00 │ │ │ │ ldr r2, [pc, #104] @ 3d5b04 │ │ │ │ ldr r1, [pc, #104] @ 3d5b08 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #1 │ │ │ │ mov r1, #65536 @ 0x10000 │ │ │ │ add r2, r0, #16384 @ 0x4000 │ │ │ │ str r3, [r0, #1160] @ 0x488 │ │ │ │ str r1, [r0, #1156] @ 0x484 │ │ │ │ strb r3, [r0, #1088] @ 0x440 │ │ │ │ str r3, [r2, #1312] @ 0x520 │ │ │ │ @@ -353501,17 +353501,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sp, r6, r4, lsl #29 │ │ │ │ - @ instruction: 0x007fef9c │ │ │ │ - ldrheq lr, [pc], #-240 @ │ │ │ │ + addseq sp, r6, r4, ror lr │ │ │ │ + rsbseq lr, pc, ip, lsl #31 │ │ │ │ + rsbseq lr, pc, r0, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 3d5ba8 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -353520,15 +353520,15 @@ │ │ │ │ ldr r2, [pc, #120] @ 3d5bb0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #20] │ │ │ │ add r2, r3, #16384 @ 0x4000 │ │ │ │ ldr r1, [r2, #1308] @ 0x51c │ │ │ │ tst r1, #1 │ │ │ │ beq 3d5b74 │ │ │ │ ldr r2, [r2, #1312] @ 0x520 │ │ │ │ tst r2, #3 │ │ │ │ @@ -353543,17 +353543,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x0096ddfc │ │ │ │ - rsbseq lr, pc, r8, lsr #30 │ │ │ │ - rsbseq lr, pc, r4, lsl #30 │ │ │ │ + addseq sp, r6, ip, ror #27 │ │ │ │ + rsbseq lr, pc, r8, lsl pc @ │ │ │ │ + ldrsheq lr, [pc], #-228 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #264] @ 3d5cd4 │ │ │ │ ldr r7, [pc, #264] @ 3d5cd8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -353562,47 +353562,47 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #224] @ 3d5ce0 │ │ │ │ ldr r1, [pc, #224] @ 3d5ce4 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #96 @ 0x60 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #184] @ 3d5ce8 │ │ │ │ ldr r1, [pc, #184] @ 3d5cec │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #1024 @ 0x400 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 933ed4 │ │ │ │ + bl 933ecc │ │ │ │ ldr r2, [pc, #152] @ 3d5cf0 │ │ │ │ ldr r1, [pc, #152] @ 3d5cf4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r4, #1040 @ 0x410 │ │ │ │ mov r3, #24 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933ed4 │ │ │ │ + bl 933ecc │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 381454 │ │ │ │ add r1, r4, #17408 @ 0x4400 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ @@ -353612,29 +353612,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381554 │ │ │ │ - addseq sp, r6, r4, asr sp │ │ │ │ - rsbseq lr, pc, r4, lsl #29 │ │ │ │ - rsbseq lr, pc, ip, asr lr @ │ │ │ │ + addseq sp, r6, r4, asr #26 │ │ │ │ + rsbseq lr, pc, r4, ror lr @ │ │ │ │ + rsbseq lr, pc, ip, asr #28 │ │ │ │ + rsbseq ip, lr, r0, lsl r9 │ │ │ │ rsbseq ip, lr, r0, lsr #18 │ │ │ │ - rsbseq ip, lr, r0, lsr r9 │ │ │ │ - rsbseq lr, pc, ip, lsr lr @ │ │ │ │ - rsbseq lr, pc, r4, lsr #29 │ │ │ │ - rsbseq lr, pc, r0, lsr lr @ │ │ │ │ - rsbseq lr, pc, r8, lsl #29 │ │ │ │ + rsbseq lr, pc, ip, lsr #28 │ │ │ │ + @ instruction: 0x007fee94 │ │ │ │ + rsbseq lr, pc, r0, lsr #28 │ │ │ │ + rsbseq lr, pc, r8, ror lr @ │ │ │ │ ldrsbeq r8, [r1], #160 @ 0xa0 @ │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ and r1, r2, #28672 @ 0x7000 │ │ │ │ orr r1, r1, #8192 @ 0x2000 │ │ │ │ lsr ip, r0, #16 │ │ │ │ @@ -353642,15 +353642,15 @@ │ │ │ │ and ip, ip, #255 @ 0xff │ │ │ │ orr r2, r2, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str ip, [r3, #80] @ 0x50 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #908] @ 3d60e0 │ │ │ │ mov r5, r3 │ │ │ │ @@ -353673,27 +353673,27 @@ │ │ │ │ add r4, sp, #80 @ 0x50 │ │ │ │ mov r3, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ ldr sl, [r9], #24 │ │ │ │ - bl b7be60 │ │ │ │ + bl b7be58 │ │ │ │ ldr r7, [pc, #812] @ 3d60e8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 3d5de4 │ │ │ │ ldr r3, [pc, #788] @ 3d60ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ ldr sl, [sl, #940] @ 0x3ac │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #12 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov lr, #0 │ │ │ │ @@ -353703,15 +353703,15 @@ │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov fp, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ strd sl, [sp, #56] @ 0x38 │ │ │ │ str lr, [sp, #8] │ │ │ │ - bl 8eb4d4 │ │ │ │ + bl 8eb4cc │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ sub r3, r1, #56 @ 0x38 │ │ │ │ orrs r3, r3, r2 │ │ │ │ mov sl, r0 │ │ │ │ beq 3d5f30 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -353724,17 +353724,17 @@ │ │ │ │ strd r8, [sp, #24] │ │ │ │ mov r8, #56 @ 0x38 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 8ef1f8 │ │ │ │ + bl 8ef1f0 │ │ │ │ mov r8, r0 │ │ │ │ - bl b7be60 │ │ │ │ + bl b7be58 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r9, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3d60bc │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -353755,69 +353755,69 @@ │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ str r5, [r9] │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ ldrb r3, [r9, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5ea8 │ │ │ │ strb r5, [r9, #4] │ │ │ │ ldr r3, [pc, #468] @ 3d60f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl b6daec │ │ │ │ + bl b6dae4 │ │ │ │ b 3d5ea8 │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5fc0 │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5fc0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #32] │ │ │ │ - bl 8ee914 │ │ │ │ + bl 8ee90c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 27db80 │ │ │ │ - bl b7be60 │ │ │ │ + bl b7be58 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3d60bc │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 3d5eb0 │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ str r4, [r5] │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5eb0 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #324] @ 3d60f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl b6daec │ │ │ │ + bl b6dae4 │ │ │ │ b 3d5eb0 │ │ │ │ ldrb r3, [sl, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5e44 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dfbd0 │ │ │ │ + bl 8dfbc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d5f48 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ b 3d5e44 │ │ │ │ ldr r3, [pc, #264] @ 3d60f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -353853,27 +353853,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3d6108 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d5ffc │ │ │ │ ldr r0, [pc, #96] @ 3d610c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d5ffc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ 3d6110 │ │ │ │ ldr r1, [pc, #76] @ 3d6114 │ │ │ │ ldr r0, [pc, #76] @ 3d6118 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -353887,19 +353887,19 @@ │ │ │ │ andeq r5, r0, ip, lsr r5 │ │ │ │ tsteq r3, r0, asr #30 │ │ │ │ andeq r2, r0, r8, ror #2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r2, r0, r8, ror pc │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq lr, pc, r4, lsl #21 │ │ │ │ - rsbseq lr, pc, r8, lsr #21 │ │ │ │ - addseq sp, r6, r8, asr r8 │ │ │ │ - ldrheq r8, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq r8, lr, ip, asr #9 │ │ │ │ + rsbseq lr, pc, r4, ror sl @ │ │ │ │ + @ instruction: 0x007fea98 │ │ │ │ + addseq sp, r6, r8, asr #16 │ │ │ │ + rsbseq r8, lr, r8, lsr #9 │ │ │ │ + ldrheq r8, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #508] @ 3d6330 │ │ │ │ mov r8, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -353909,30 +353909,30 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r3 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr lr, [r0, #20] │ │ │ │ add r4, lr, #16384 @ 0x4000 │ │ │ │ ldr r1, [r4, #1308] @ 0x51c │ │ │ │ ldr r2, [r4, #1312] @ 0x520 │ │ │ │ ands fp, r1, #1 │ │ │ │ beq 3d6188 │ │ │ │ ands fp, r2, #3 │ │ │ │ movne fp, #0 │ │ │ │ beq 3d61c0 │ │ │ │ and r2, r2, r1 │ │ │ │ tst r2, #28672 @ 0x7000 │ │ │ │ ldr r0, [r4, #1232] @ 0x4d0 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -353962,15 +353962,15 @@ │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sl, #224 @ 0xe0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ mov r3, #0 │ │ │ │ - bl 8ef794 │ │ │ │ + bl 8ef78c │ │ │ │ ldr r2, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r4, #1324] @ 0x52c │ │ │ │ strb r7, [r4, #1240] @ 0x4d8 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r2, [r4, #1248] @ 0x4e0 │ │ │ │ str r2, [r4, #1316] @ 0x524 │ │ │ │ beq 3d6320 │ │ │ │ @@ -354001,15 +354001,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ sub r6, r6, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r8, fp │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 8ef794 │ │ │ │ + bl 8ef78c │ │ │ │ cmp r7, #0 │ │ │ │ add fp, fp, r5 │ │ │ │ beq 3d61e0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 3d55b0 │ │ │ │ mov r2, #20 │ │ │ │ add r1, sl, #332 @ 0x14c │ │ │ │ @@ -354025,17 +354025,17 @@ │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r4, #1312] @ 0x520 │ │ │ │ b 3d6308 │ │ │ │ ldr r2, [r4, #1312] @ 0x520 │ │ │ │ orr r2, r2, #2 │ │ │ │ str r2, [r4, #1312] @ 0x520 │ │ │ │ b 3d6308 │ │ │ │ - addseq sp, r6, ip, ror #15 │ │ │ │ - rsbseq lr, pc, ip, lsl r9 @ │ │ │ │ - ldrsheq lr, [pc], #-136 @ │ │ │ │ + @ instruction: 0x0096d7dc │ │ │ │ + rsbseq lr, pc, ip, lsl #18 │ │ │ │ + rsbseq lr, pc, r8, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr lr, [pc, #1008] @ 3d6744 │ │ │ │ adds r1, r2, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ @@ -354117,15 +354117,15 @@ │ │ │ │ ldr r0, [r3, #1080] @ 0x438 │ │ │ │ and r2, r2, r1 │ │ │ │ tst r2, #28672 @ 0x7000 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ add r1, r4, r4, lsl #7 │ │ │ │ add r1, r4, r1, lsl #3 │ │ │ │ add r1, r4, r1, lsl #1 │ │ │ │ add r1, fp, r1, lsl #3 │ │ │ │ ldr r0, [r1, #1160] @ 0x488 │ │ │ │ cmp r4, #0 │ │ │ │ bic r2, r0, #2 │ │ │ │ @@ -354193,15 +354193,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ - bl 8ef66c │ │ │ │ + bl 8ef664 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ movhi r3, #0 │ │ │ │ andls r3, r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ @@ -354228,15 +354228,15 @@ │ │ │ │ add r2, r2, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #-2147483648 @ 0x80000000 │ │ │ │ str r2, [fp, #1124] @ 0x464 │ │ │ │ ldr r2, [fp, #1164] @ 0x48c │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 8ef794 │ │ │ │ + bl 8ef78c │ │ │ │ ldr r2, [fp, #1164] @ 0x48c │ │ │ │ ldr r3, [fp, #1172] @ 0x494 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r2, [fp, #1096] @ 0x448 │ │ │ │ str r2, [fp, #1164] @ 0x48c │ │ │ │ bne 3d6514 │ │ │ │ ldr r2, [fp, #1160] @ 0x488 │ │ │ │ @@ -354290,49 +354290,49 @@ │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ str r2, [fp, #1160] @ 0x488 │ │ │ │ b 3d6470 │ │ │ │ bge fee811f8 <__bss_end__@@Base+0xfd9632e0> │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ ldr r0, [pc, #4] @ 3d6758 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ ldrsheq r8, [r1], #0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3d67d4 │ │ │ │ ldr r2, [pc, #96] @ 3d67d8 │ │ │ │ ldr r1, [pc, #96] @ 3d67dc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #68] @ 3d67e0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #56] @ 3d67e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sp, r6, r4, lsr r2 │ │ │ │ - rsbseq lr, sp, r4, lsl r4 │ │ │ │ - ldrdeq sp, [r0], r8 │ │ │ │ + addseq sp, r6, r4, lsr #4 │ │ │ │ + rsbseq lr, sp, r4, lsl #8 │ │ │ │ + addeq sp, r0, r8, asr #9 │ │ │ │ andeq r0, r0, r4, lsr r5 │ │ │ │ smlalseq r8, r1, r8, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #264] @ 3d6908 │ │ │ │ @@ -354342,47 +354342,47 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 3d690c │ │ │ │ ldr r1, [pc, #248] @ 3d6910 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #228] @ 3d6914 │ │ │ │ ldr r1, [pc, #228] @ 3d6918 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #256 @ 0x100 │ │ │ │ mov r7, #0 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r4, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ add r1, r0, #920 @ 0x398 │ │ │ │ mov r0, r9 │ │ │ │ bl 381454 │ │ │ │ ldr r2, [pc, #168] @ 3d691c │ │ │ │ add sl, r5, #752 @ 0x2f0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ add r2, pc, r2 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 8dcb84 │ │ │ │ + bl 8dcb7c │ │ │ │ ldr r2, [pc, #144] @ 3d6920 │ │ │ │ ldr r1, [pc, #144] @ 3d6924 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [pc, #112] @ 3d6928 │ │ │ │ ldr r3, [pc, #112] @ 3d692c │ │ │ │ add r2, r5, #1088 @ 0x440 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -354393,37 +354393,37 @@ │ │ │ │ mov r2, #14 │ │ │ │ strd r6, [sp, #16] │ │ │ │ bl 36a720 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 381554 │ │ │ │ - @ instruction: 0x0096d1b0 │ │ │ │ + addseq sp, r6, r0, lsr #3 │ │ │ │ + rsbseq fp, lr, r4, lsl #26 │ │ │ │ rsbseq fp, lr, r4, lsl sp │ │ │ │ - rsbseq fp, lr, r4, lsr #26 │ │ │ │ - rsbseq lr, pc, r4, lsl #7 │ │ │ │ - rsbseq lr, pc, r4, lsr #7 │ │ │ │ rsbseq lr, pc, r4, ror r3 @ │ │ │ │ - rsbseq lr, sp, r4, lsl #6 │ │ │ │ - ldrdeq sp, [r0], r0 │ │ │ │ + @ instruction: 0x007fe394 │ │ │ │ + rsbseq lr, pc, r4, ror #6 │ │ │ │ + ldrsheq lr, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + addeq sp, r0, r0, asr #7 │ │ │ │ rscseq r7, r1, r0, lsl #31 │ │ │ │ rscseq r5, pc, ip, asr r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ mov r4, r2 │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ lsr r2, r4, #9 │ │ │ │ ands r2, r2, #7 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ ldr r5, [pc, #100] @ 3d69c8 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r2, #7 │ │ │ │ @@ -354446,18 +354446,18 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 3d69d0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ @ instruction: 0x0103249c │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - rsbseq lr, pc, r8, lsr r2 @ │ │ │ │ + rsbseq lr, pc, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2928] @ 0xb70 │ │ │ │ ldr r1, [pc, #604] @ 3d6c48 │ │ │ │ ldr r2, [pc, #604] @ 3d6c4c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -354498,15 +354498,15 @@ │ │ │ │ add r0, r4, #924 @ 0x39c │ │ │ │ str r5, [r4, #1100] @ 0x44c │ │ │ │ strb r3, [r4, #1084] @ 0x43c │ │ │ │ bl 27dbb0 │ │ │ │ ldr r1, [r4, #1104] @ 0x450 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bic r1, r5, r1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldrb r3, [r4, #1084] @ 0x43c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6bfc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r1, #0 │ │ │ │ bl 27ebf4 │ │ │ │ @@ -354524,28 +354524,28 @@ │ │ │ │ str r8, [sl] │ │ │ │ strb fp, [sp, #64] @ 0x40 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb fp, [sp, #88] @ 0x58 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 8ef8bc │ │ │ │ + bl 8ef8b4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r4, #932] @ 0x3a4 │ │ │ │ add r2, r2, r5 │ │ │ │ sub r3, r3, r5 │ │ │ │ str r3, [r4, #932] @ 0x3a4 │ │ │ │ @@ -354563,28 +354563,28 @@ │ │ │ │ str r8, [r3, #-4] │ │ │ │ str r8, [r3], #-4 │ │ │ │ strb fp, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb fp, [sp, #88] @ 0x58 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 8ef8bc │ │ │ │ + bl 8ef8b4 │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ sub r3, r3, r5 │ │ │ │ str r3, [r4, #936] @ 0x3a8 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r3, [r4, #932] @ 0x3a4 │ │ │ │ @@ -354629,42 +354629,42 @@ │ │ │ │ add ip, ip, #32 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r0, #1092] @ 0x444 │ │ │ │ orr r0, r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq ip, r6, r4, lsr sp │ │ │ │ - rsbseq sp, pc, r4, asr #30 │ │ │ │ - rsbseq sp, pc, r8, lsr #30 │ │ │ │ + addseq ip, r6, r4, lsr #26 │ │ │ │ + rsbseq sp, pc, r4, lsr pc @ │ │ │ │ + rsbseq sp, pc, r8, lsl pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 3d6d4c │ │ │ │ ldr r2, [pc, #96] @ 3d6d50 │ │ │ │ ldr r1, [pc, #96] @ 3d6d54 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r4, r0, #1344 @ 0x540 │ │ │ │ add r5, r0, #8512 @ 0x2140 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ bl 36a314 │ │ │ │ cmp r4, r5 │ │ │ │ bne 3d6d18 │ │ │ │ @@ -354672,17 +354672,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq ip, r6, r0, asr #25 │ │ │ │ - ldrheq sp, [pc], #-236 @ │ │ │ │ - ldrsbeq sp, [pc], #-236 @ │ │ │ │ + @ instruction: 0x0096ccb0 │ │ │ │ + rsbseq sp, pc, ip, lsr #29 │ │ │ │ + rsbseq sp, pc, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3d6db4 │ │ │ │ ldr r2, [pc, #68] @ 3d6db8 │ │ │ │ ldr r1, [pc, #68] @ 3d6dbc │ │ │ │ @@ -354690,25 +354690,25 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [r0, #1104] @ 0x450 │ │ │ │ ldr r3, [r0, #1100] @ 0x44c │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ bic r1, r3, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92c3f4 │ │ │ │ - addseq ip, r6, ip, lsr ip │ │ │ │ - rsbseq sp, pc, r4, lsr lr @ │ │ │ │ - rsbseq sp, pc, r4, asr lr @ │ │ │ │ + b 92c3ec │ │ │ │ + addseq ip, r6, ip, lsr #24 │ │ │ │ + rsbseq sp, pc, r4, lsr #28 │ │ │ │ + rsbseq sp, pc, r4, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #144] @ 3d6e68 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -354718,15 +354718,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #120] @ 3d6e6c │ │ │ │ ldr r1, [pc, #120] @ 3d6e70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr lr, [pc, #100] @ 3d6e74 │ │ │ │ mov ip, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add lr, lr, #60 @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [r0, #1092] @ 0x444 │ │ │ │ ands r3, r1, r2, lsl ip │ │ │ │ @@ -354743,18 +354743,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x0096cbd8 │ │ │ │ - rsbseq sp, pc, r4, asr #27 │ │ │ │ - rsbseq sp, pc, r4, ror #27 │ │ │ │ - addseq ip, r6, r0, lsr #23 │ │ │ │ + addseq ip, r6, r8, asr #23 │ │ │ │ + ldrheq sp, [pc], #-212 @ │ │ │ │ + ldrsbeq sp, [pc], #-212 @ │ │ │ │ + umullseq ip, r6, r0, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #116] @ 3d6f04 │ │ │ │ ldr r2, [pc, #116] @ 3d6f08 │ │ │ │ ldr r1, [pc, #116] @ 3d6f0c │ │ │ │ @@ -354762,15 +354762,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r2, [r0, #1084] @ 0x43c │ │ │ │ ldr r4, [r0, #1116] @ 0x45c │ │ │ │ ldr lr, [r0, #1120] @ 0x460 │ │ │ │ ldr ip, [r0, #1124] @ 0x464 │ │ │ │ ldr r5, [r0, #1112] @ 0x458 │ │ │ │ add r1, r0, r2, lsl #4 │ │ │ │ bic r4, r4, #3 │ │ │ │ @@ -354782,17 +354782,17 @@ │ │ │ │ str r4, [r1, #928] @ 0x3a0 │ │ │ │ str lr, [r1, #932] @ 0x3a4 │ │ │ │ str ip, [r1, #936] @ 0x3a8 │ │ │ │ strb r2, [r0, #1084] @ 0x43c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3d69d4 │ │ │ │ - addseq ip, r6, ip, lsl fp │ │ │ │ - rsbseq sp, pc, r4, lsl sp @ │ │ │ │ - rsbseq sp, pc, r0, lsr sp @ │ │ │ │ + addseq ip, r6, ip, lsl #22 │ │ │ │ + rsbseq sp, pc, r4, lsl #26 │ │ │ │ + rsbseq sp, pc, r0, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #176] @ 3d6fd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -354802,19 +354802,19 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 3d6fdc │ │ │ │ ldr r1, [pc, #152] @ 3d6fe0 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #132] @ 3d6fe4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b14 │ │ │ │ + bl 930b0c │ │ │ │ ldr r3, [pc, #120] @ 3d6fe8 │ │ │ │ cmp r5, #0 │ │ │ │ cmpeq r6, r3 │ │ │ │ beq 3d6fb0 │ │ │ │ ldr r3, [pc, #108] @ 3d6fec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -354824,32 +354824,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #134217728 @ 0x8000000 │ │ │ │ bic r3, r3, #3584 @ 0xe00 │ │ │ │ add r0, r4, #752 @ 0x2f0 │ │ │ │ str r3, [r4, #1088] @ 0x440 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 8e3f78 │ │ │ │ + b 8e3f70 │ │ │ │ ldr r3, [r4, #1088] @ 0x440 │ │ │ │ mov r1, #1 │ │ │ │ orr r3, r3, #134217728 @ 0x8000000 │ │ │ │ orr r3, r3, #3584 @ 0xe00 │ │ │ │ b 3d6f9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 3d6ff0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d6f8c │ │ │ │ - addseq ip, r6, r8, lsl #21 │ │ │ │ - rsbseq sp, pc, r0, ror ip @ │ │ │ │ - rsbseq sp, pc, ip, lsl #25 │ │ │ │ + addseq ip, r6, r8, ror sl │ │ │ │ + rsbseq sp, pc, r0, ror #24 │ │ │ │ + rsbseq sp, pc, ip, ror ip @ │ │ │ │ smlatbeq r3, r0, lr, r1 │ │ │ │ ldrbvc sp, [fp, #-3853]! @ 0xfffff0f3 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - rsbseq sp, pc, r0, lsl #25 │ │ │ │ + rsbseq sp, pc, r0, ror ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #416] @ 0x1a0 │ │ │ │ ldr r2, [r0, #2144] @ 0x860 │ │ │ │ mov r4, r0 │ │ │ │ @@ -354876,34 +354876,34 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r0, [r4, #1908] @ 0x774 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldr r0, [r4, #1620] @ 0x654 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3d7050 │ │ │ │ ldr r0, [r4, #1332] @ 0x534 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3d7044 │ │ │ │ ldr r0, [r4, #1044] @ 0x414 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3d7038 │ │ │ │ ldr r0, [r4, #756] @ 0x2f4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3d7028 │ │ │ │ ldr r0, [r0, #468] @ 0x1d4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3d7018 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #272] @ 0x110 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -354921,15 +354921,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d7100 │ │ │ │ ldr r0, [r4, #188] @ 0xbc │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3d7100 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldrd r4, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ strd r4, [r0, #200] @ 0xc8 │ │ │ │ clz r3, r3 │ │ │ │ ldrd r4, [r0, #56] @ 0x38 │ │ │ │ @@ -355073,17 +355073,17 @@ │ │ │ │ ldr r2, [pc, #24] @ 3d7394 │ │ │ │ ldr r1, [pc, #24] @ 3d7398 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #1 │ │ │ │ b 27ee88 <__printf_chk@plt> │ │ │ │ - addseq ip, r6, r4, asr r8 │ │ │ │ - addseq ip, r6, r4, lsr #17 │ │ │ │ - ldrsbeq sp, [pc], #-144 @ │ │ │ │ + addseq ip, r6, r4, asr #16 │ │ │ │ + umullseq ip, r6, r4, r8 │ │ │ │ + rsbseq sp, pc, r0, asr #19 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [r1, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #208] @ 0xd0 │ │ │ │ cmp r1, #0 │ │ │ │ strh r2, [r3, #168] @ 0xa8 │ │ │ │ beq 3d7404 │ │ │ │ ldr r2, [r3, #164] @ 0xa4 │ │ │ │ @@ -355321,15 +355321,15 @@ │ │ │ │ ldrh r0, [r0] │ │ │ │ b 3d7608 │ │ │ │ add r5, r5, #8192 @ 0x2000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r4, [r5, #1392] @ 0x570 │ │ │ │ ldr r0, [r5, #1424] @ 0x590 │ │ │ │ str r1, [r5, #1392] @ 0x570 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r1, [r5, #1388] @ 0x56c │ │ │ │ ldr r3, [r5, #1304] @ 0x518 │ │ │ │ ldr r2, [r5, #1396] @ 0x574 │ │ │ │ lsl r0, r4, #3 │ │ │ │ orr r0, r0, r1, lsl #1 │ │ │ │ sub r3, r3, #2 │ │ │ │ orr r0, r0, r2 │ │ │ │ @@ -355370,15 +355370,15 @@ │ │ │ │ and r1, r1, #64 @ 0x40 │ │ │ │ orr r4, r4, r0 │ │ │ │ str r1, [r3, #136] @ 0x88 │ │ │ │ add r3, r2, r6 │ │ │ │ add r3, r5, r3, lsl #5 │ │ │ │ ldr r0, [r3, #468] @ 0x1d4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3d77b8 │ │ │ │ add r3, r6, r6, lsl #3 │ │ │ │ add r3, r5, r3, lsl #5 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ lsl r4, r0, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ b 3d77b8 │ │ │ │ @@ -355555,15 +355555,15 @@ │ │ │ │ ldr r1, [pc, #596] @ 3d7d58 │ │ │ │ ldr r0, [pc, #596] @ 3d7d5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d75a0 │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d758c │ │ │ │ ldr r2, [pc, #556] @ 3d7d60 │ │ │ │ sub r3, ip, #3008 @ 0xbc0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -355611,15 +355611,15 @@ │ │ │ │ add r0, r0, #9472 @ 0x2500 │ │ │ │ add r0, r0, #24 │ │ │ │ ldrh r0, [r0, #56] @ 0x38 │ │ │ │ b 3d7608 │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r5, #1424] @ 0x590 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r3, [r5, #1392] @ 0x570 │ │ │ │ ldrb r0, [r5, #1358] @ 0x54e │ │ │ │ lsl r3, r3, #3 │ │ │ │ ldr ip, [r5, #1396] @ 0x574 │ │ │ │ ldr r2, [r5, #1304] @ 0x518 │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ ldr r1, [r5, #1388] @ 0x56c │ │ │ │ @@ -355686,32 +355686,32 @@ │ │ │ │ lsr r0, r0, #16 │ │ │ │ b 3d7608 │ │ │ │ ldr r1, [pc, #76] @ 3d7d64 │ │ │ │ ldr r0, [pc, #76] @ 3d7d68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d7acc │ │ │ │ ldrdeq r1, [r3, -r0] │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addseq ip, r6, r8, lsl r4 │ │ │ │ - addseq ip, r6, sl, ror #7 │ │ │ │ + addseq ip, r6, r8, lsl #8 │ │ │ │ + @ instruction: 0x0096c3da │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r2, lsl #9 │ │ │ │ - addseq ip, r6, r4, ror #7 │ │ │ │ + @ instruction: 0x0096c3d4 │ │ │ │ andeq r0, r0, r5, asr r5 │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - addseq ip, r6, r0, lsr #2 │ │ │ │ - rsbseq ip, pc, r0, lsl #4 │ │ │ │ - umullseq fp, r6, sl, pc @ │ │ │ │ - addseq fp, r6, ip, lsl #30 │ │ │ │ - rsbseq sp, pc, r0, asr r0 @ │ │ │ │ + addseq ip, r6, r0, lsl r1 │ │ │ │ + ldrsheq ip, [pc], #-16 @ │ │ │ │ + addseq fp, r6, sl, lsl #31 │ │ │ │ + @ instruction: 0x0096befc │ │ │ │ + rsbseq sp, pc, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #400] @ 3d7f14 │ │ │ │ ldr r3, [pc, #400] @ 3d7f18 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -355735,15 +355735,15 @@ │ │ │ │ bne 3d7df0 │ │ │ │ asr r3, ip, #31 │ │ │ │ ldrd r0, [r4, #208] @ 0xd0 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8efc8c │ │ │ │ + bl 8efc84 │ │ │ │ ldr ip, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #236] @ 0xec │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ ldr r9, [r4, #240] @ 0xf0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr sl, [r4, #204] @ 0xcc │ │ │ │ adds r0, r1, r0 │ │ │ │ @@ -355783,15 +355783,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d7dbc │ │ │ │ asr lr, ip, #31 │ │ │ │ ldrd r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 8efc8c │ │ │ │ + bl 8efc84 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr ip, [r4, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d7dd0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -356091,23 +356091,23 @@ │ │ │ │ beq 3d8380 │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8380 │ │ │ │ ldr r0, [r4, #224] @ 0xe0 │ │ │ │ ldr r1, [r4, #252] @ 0xfc │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb2498 │ │ │ │ + bl bb2490 │ │ │ │ str r1, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8418 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #248] @ 0xf8 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb2498 │ │ │ │ + bl bb2490 │ │ │ │ ldr r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r2, [r4, #228] @ 0xe4 │ │ │ │ add r3, r3, r0 │ │ │ │ mul r2, r0, r2 │ │ │ │ str r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ str r1, [r4, #220] @ 0xdc │ │ │ │ @@ -356448,16 +356448,16 @@ │ │ │ │ bl 3da288 │ │ │ │ b 3d86bc │ │ │ │ mvn r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r8, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ b 3d85dc │ │ │ │ - addseq fp, r6, ip, ror #19 │ │ │ │ - rsbseq ip, pc, r0, ror #22 │ │ │ │ + @ instruction: 0x0096b9dc │ │ │ │ + rsbseq ip, pc, r0, asr fp @ │ │ │ │ │ │ │ │ 003d8914 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r9, [r0, #12] │ │ │ │ @@ -356611,15 +356611,15 @@ │ │ │ │ ldr r0, [pc, #3432] @ 3d98e4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, lr │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r2, ip │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [pc, #3404] @ 3d98e8 │ │ │ │ cmp r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ sbcs r3, r3, lr │ │ │ │ bcs 3d8c04 │ │ │ │ subs r3, r2, #768 @ 0x300 │ │ │ │ sbc r2, lr, #0 │ │ │ │ @@ -357037,15 +357037,15 @@ │ │ │ │ ldr r0, [pc, #1760] @ 3d9904 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #6 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ add r6, r6, r6, lsl #3 │ │ │ │ add r3, r4, r6, lsl #5 │ │ │ │ lsr r2, r7, #15 │ │ │ │ and r7, r7, #15 │ │ │ │ str r2, [r3, #548] @ 0x224 │ │ │ │ str r7, [r3, #552] @ 0x228 │ │ │ │ mov r0, #0 │ │ │ │ @@ -357147,15 +357147,15 @@ │ │ │ │ ldr r0, [pc, #1328] @ 3d990c │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ add r3, r6, r6, lsl #3 │ │ │ │ add r3, r4, r3, lsl #5 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ strh r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -357463,35 +357463,35 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq r3, r4, lsl r3 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addseq fp, r6, ip, lsr #1 │ │ │ │ - rsbseq fp, pc, r8, lsl #3 │ │ │ │ + umullseq fp, r6, ip, r0 │ │ │ │ + rsbseq fp, pc, r8, ror r1 @ │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addseq sl, r6, r0, ror #30 │ │ │ │ - addseq sl, r6, lr, asr #30 │ │ │ │ + addseq sl, r6, r0, asr pc │ │ │ │ + addseq sl, r6, lr, lsr pc │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ @ instruction: 0xffffe3fc │ │ │ │ - addseq sl, r6, r4, lsl #20 │ │ │ │ - rsbseq fp, pc, r4, ror #23 │ │ │ │ - addseq sl, r6, ip, asr #16 │ │ │ │ - rsbseq fp, pc, ip, lsr #20 │ │ │ │ - addseq sl, r6, r4, asr r6 │ │ │ │ + @ instruction: 0x0096a9f4 │ │ │ │ + ldrsbeq fp, [pc], #-180 @ │ │ │ │ + addseq sl, r6, ip, lsr r8 │ │ │ │ + rsbseq fp, pc, ip, lsl sl @ │ │ │ │ + addseq sl, r6, r4, asr #12 │ │ │ │ @ instruction: 0xffffd648 │ │ │ │ - addseq sl, r6, r0, asr r2 │ │ │ │ - ldrsheq fp, [pc], #-48 @ │ │ │ │ + addseq sl, r6, r0, asr #4 │ │ │ │ + rsbseq fp, pc, r0, ror #7 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq sl, r6, r0, lsl r2 │ │ │ │ - ldrheq fp, [pc], #-48 @ │ │ │ │ - addseq sl, r6, r8, lsr r1 │ │ │ │ - ldrsheq fp, [pc], #-40 @ │ │ │ │ + addseq sl, r6, r0, lsl #4 │ │ │ │ + rsbseq fp, pc, r0, lsr #7 │ │ │ │ + addseq sl, r6, r8, lsr #2 │ │ │ │ + rsbseq fp, pc, r8, ror #5 │ │ │ │ lsr ip, r3, #11 │ │ │ │ mov r0, #1 │ │ │ │ and r1, r3, #3 │ │ │ │ and ip, ip, #3 │ │ │ │ lsl r1, r0, r1 │ │ │ │ lsl r0, r0, ip │ │ │ │ add r4, r4, #8192 @ 0x2000 │ │ │ │ @@ -357527,15 +357527,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #-188] @ 3d9918 │ │ │ │ ldr r0, [pc, #-188] @ 3d991c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ add r3, r8, r6 │ │ │ │ add r3, r4, r3, lsl #5 │ │ │ │ ldr r2, [r3, #324] @ 0x144 │ │ │ │ cmp r2, #5 │ │ │ │ bls 3d8f50 │ │ │ │ ldr r3, [pc, #-224] @ 3d9920 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -357543,15 +357543,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d8f50 │ │ │ │ ldr r1, [pc, #-240] @ 3d9924 │ │ │ │ ldr r0, [pc, #-240] @ 3d9928 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3d8f50 │ │ │ │ ldr r2, [r3, #428] @ 0x1ac │ │ │ │ mov r1, #0 │ │ │ │ cmp r2, r1 │ │ │ │ lsl r8, r6, #3 │ │ │ │ str r1, [r3, #404] @ 0x194 │ │ │ │ beq 3d9288 │ │ │ │ @@ -357597,15 +357597,15 @@ │ │ │ │ bl 3d7f20 │ │ │ │ b 3d90d4 │ │ │ │ ldr r1, [pc, #-448] @ 3d992c │ │ │ │ ldr r0, [pc, #-448] @ 3d9930 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mov r3, #288 @ 0x120 │ │ │ │ mla r3, r6, r3, r4 │ │ │ │ ldr r3, [r3, #372] @ 0x174 │ │ │ │ b 3d8f9c │ │ │ │ mov r0, r5 │ │ │ │ bl 3d7138 │ │ │ │ str r8, [r7, #452] @ 0x1c4 │ │ │ │ @@ -357658,15 +357658,15 @@ │ │ │ │ ldr r0, [pc, #440] @ 3d9d88 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r4 │ │ │ │ ldr fp, [r4] │ │ │ │ - bl 92c5e8 │ │ │ │ + bl 92c5e0 │ │ │ │ add r2, r5, #1 │ │ │ │ add r5, r5, r5, lsl #3 │ │ │ │ add r2, r8, r2, lsl #2 │ │ │ │ add r5, r4, r5, lsl #5 │ │ │ │ str r0, [fp, #8] │ │ │ │ ldr r1, [r4] │ │ │ │ str r4, [r1, #12] │ │ │ │ @@ -357723,15 +357723,15 @@ │ │ │ │ mov r3, #786432 @ 0xc0000 │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r0, [pc, #176] @ 3d9d8c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r5, [r4, #180] @ 0xb4 │ │ │ │ - bl 92c634 │ │ │ │ + bl 92c62c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 45c048 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 3d8914 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -357744,20 +357744,20 @@ │ │ │ │ ldr r2, [pc, #108] @ 3d9d94 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [r6, #8] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -357765,15 +357765,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ muleq r0, r8, r5 │ │ │ │ @ instruction: 0xffffe1ac │ │ │ │ @ instruction: 0xffffe600 │ │ │ │ @ instruction: 0xffffe440 │ │ │ │ @ instruction: 0xffffd790 │ │ │ │ - rsbseq fp, pc, r8, lsl #2 │ │ │ │ + ldrsheq fp, [pc], #-8 @ │ │ │ │ rscseq r5, r1, r8 │ │ │ │ │ │ │ │ 003d9d98 : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ add r0, r0, #9472 @ 0x2500 │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ @@ -357897,26 +357897,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r3, [r4] │ │ │ │ ldrd r2, [r3, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ asr r1, r7, #31 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ adds r2, r0, r5 │ │ │ │ adc r3, r6, r1 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl b8e690 │ │ │ │ + bl b8e688 │ │ │ │ b 3d9f6c │ │ │ │ │ │ │ │ 003d9fcc : │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r5, [r0] │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r9, [r5, #72] @ 0x48 │ │ │ │ @@ -358147,23 +358147,23 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ cmp r2, #0 │ │ │ │ beq 3da378 │ │ │ │ ldrd r0, [r5, #16] │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ strd r0, [r5, #56] @ 0x38 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8e278 │ │ │ │ + b b8e270 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r3, [r4] │ │ │ │ ldr ip, [r3, #56] @ 0x38 │ │ │ │ ldr lr, [r3, #60] @ 0x3c │ │ │ │ adds r2, ip, #1 │ │ │ │ adc r3, lr, #0 │ │ │ │ cmp r2, #3 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ @@ -358171,18 +358171,18 @@ │ │ │ │ movcs r2, #0 │ │ │ │ movcc r2, ip │ │ │ │ movcs lr, r2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, lr │ │ │ │ ldr r0, [r4, #8] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8e690 │ │ │ │ + b b8e688 │ │ │ │ ldrd r0, [r5, #16] │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ strd r0, [r5, #56] @ 0x38 │ │ │ │ b 3da318 │ │ │ │ │ │ │ │ 003da3e8 : │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -358226,15 +358226,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ add r4, r4, #88 @ 0x58 │ │ │ │ mov r6, r0 │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ cmp r8, r5 │ │ │ │ str r6, [r4, #-80] @ 0xffffffb0 │ │ │ │ bne 3da468 │ │ │ │ ldr r3, [pc, #64] @ 3da4f4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -358310,15 +358310,15 @@ │ │ │ │ ldr r0, [pc, #276] @ 3da6e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ str r9, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mvn r0, #0 │ │ │ │ bl 27f1ac │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ streq r3, [r7, #72] @ 0x48 │ │ │ │ bne 3da6d8 │ │ │ │ mov r3, #1 │ │ │ │ @@ -358368,23 +358368,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mvn r0, #0 │ │ │ │ bl 27f1ac │ │ │ │ mov lr, sl │ │ │ │ b 3da570 │ │ │ │ - @ instruction: 0x009696d4 │ │ │ │ - rsbseq sl, pc, r0, lsr #17 │ │ │ │ - rsbseq sl, pc, r8, lsl #15 │ │ │ │ - addseq r9, r6, r0, ror #11 │ │ │ │ + addseq r9, r6, r4, asr #13 │ │ │ │ + @ instruction: 0x007fa890 │ │ │ │ + rsbseq sl, pc, r8, ror r7 @ │ │ │ │ + @ instruction: 0x009695d0 │ │ │ │ │ │ │ │ 003da6f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r1 │ │ │ │ @@ -358486,15 +358486,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #24 │ │ │ │ str lr, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mvn r0, #0 │ │ │ │ bl 27f1ac │ │ │ │ ldr r2, [r4, #20] │ │ │ │ adds lr, r2, r3 │ │ │ │ adc ip, r0, #0 │ │ │ │ cmp r5, lr │ │ │ │ sbcs ip, r9, ip │ │ │ │ @@ -358523,63 +358523,63 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #24 │ │ │ │ str r8, [sp] │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mvn r0, #0 │ │ │ │ bl 27f1ac │ │ │ │ mov r4, r0 │ │ │ │ b 3da768 │ │ │ │ - addseq r9, r6, r4, lsr #8 │ │ │ │ - rsbseq sl, pc, r4, asr r6 @ │ │ │ │ - umullseq r9, r6, r0, r3 │ │ │ │ - rsbseq sl, pc, r4, lsl #11 │ │ │ │ + addseq r9, r6, r4, lsl r4 │ │ │ │ + rsbseq sl, pc, r4, asr #12 │ │ │ │ + addseq r9, r6, r0, lsl #7 │ │ │ │ + rsbseq sl, pc, r4, ror r5 @ │ │ │ │ ldr r0, [pc, #4] @ 3da960 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rscseq r4, r1, r4, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3da9e8 │ │ │ │ ldr r2, [pc, #108] @ 3da9ec │ │ │ │ ldr r1, [pc, #108] @ 3da9f0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #80] @ 3da9f4 │ │ │ │ ldr r1, [pc, #80] @ 3da9f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #60] @ 3da9fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, r6, r0, ror r3 │ │ │ │ - rsbseq sl, sp, ip, lsl #4 │ │ │ │ - ldrdeq r9, [r0], r4 │ │ │ │ + addseq r9, r6, r0, ror #6 │ │ │ │ + ldrsheq sl, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq r9, r0, r4, asr #5 │ │ │ │ andeq r0, r0, r0, ror #23 │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ ldrheq r4, [r1], #48 @ 0x30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -358679,33 +358679,33 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #68] @ 3dabd8 │ │ │ │ ldr r0, [pc, #68] @ 3dabdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3daa48 │ │ │ │ ldr r3, [pc, #48] @ 3dabe0 │ │ │ │ ldr r1, [pc, #48] @ 3dabe4 │ │ │ │ ldr r0, [pc, #48] @ 3dabe8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #153 @ 0x99 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ smlatteq r2, r0, r3, lr │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq r9, r6, ip, ror r2 │ │ │ │ - addseq r9, r6, r0, ror #2 │ │ │ │ - @ instruction: 0x007e8698 │ │ │ │ - addseq r9, r6, r0, asr #2 │ │ │ │ - rsbseq sl, pc, ip, asr #6 │ │ │ │ - rsbseq sl, pc, r0, ror #6 │ │ │ │ + addseq r9, r6, ip, ror #4 │ │ │ │ + addseq r9, r6, r0, asr r1 │ │ │ │ + rsbseq r8, lr, r8, lsl #13 │ │ │ │ + addseq r9, r6, r0, lsr r1 │ │ │ │ + rsbseq sl, pc, ip, lsr r3 @ │ │ │ │ + rsbseq sl, pc, r0, asr r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov ip, #15 │ │ │ │ @@ -358776,35 +358776,35 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 3dad34 │ │ │ │ ldr r0, [pc, #28] @ 3dad38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3dac88 │ │ │ │ smlatbeq r2, ip, r1, lr │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - @ instruction: 0x00968fdc │ │ │ │ - rsbseq r8, lr, r4, lsl r5 │ │ │ │ + addseq r8, r6, ip, asr #31 │ │ │ │ + rsbseq r8, lr, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3dadc4 │ │ │ │ ldr r2, [pc, #112] @ 3dadc8 │ │ │ │ ldr r1, [pc, #112] @ 3dadcc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr ip, [pc, #80] @ 3dadd0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ add r1, r0, #640 @ 0x280 │ │ │ │ str ip, [r0, #1824] @ 0x720 │ │ │ │ str r2, [r0, #1820] @ 0x71c │ │ │ │ str r2, [r3, #1180] @ 0x49c │ │ │ │ @@ -358816,17 +358816,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umullseq r8, r6, ip, pc @ │ │ │ │ - rsbseq sl, pc, r4, asr #3 │ │ │ │ - rsbseq sl, pc, r0, ror #3 │ │ │ │ + addseq r8, r6, ip, lsl #31 │ │ │ │ + ldrheq sl, [pc], #-20 @ │ │ │ │ + ldrsbeq sl, [pc], #-16 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #308] @ 3daf20 │ │ │ │ ldr r7, [pc, #308] @ 3daf24 │ │ │ │ @@ -358835,15 +358835,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r6, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ ldr r4, [pc, #268] @ 3daf2c │ │ │ │ mov fp, #0 │ │ │ │ str r7, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r7, [pc, #256] @ 3daf30 │ │ │ │ ldr sl, [pc, #256] @ 3daf34 │ │ │ │ @@ -358854,70 +358854,70 @@ │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ mov r9, #0 │ │ │ │ add r8, r0, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r8 │ │ │ │ bl 381554 │ │ │ │ ldr r3, [pc, #176] @ 3daf38 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, r5, #920 @ 0x398 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r4 │ │ │ │ bl 381554 │ │ │ │ add r4, r5, #1216 @ 0x4c0 │ │ │ │ add r8, r5, #1856 @ 0x740 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r4 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ bl 381454 │ │ │ │ cmp r4, r8 │ │ │ │ bne 3daed4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq r8, r6, r8, lsl #30 │ │ │ │ - rsbseq sl, pc, r0, asr r1 @ │ │ │ │ - rsbseq sl, pc, r8, lsr #2 │ │ │ │ + @ instruction: 0x00968ef8 │ │ │ │ + rsbseq sl, pc, r0, asr #2 │ │ │ │ + rsbseq sl, pc, r8, lsl r1 @ │ │ │ │ rscseq r3, r1, ip, lsr pc │ │ │ │ - rsbseq r7, lr, r4, lsl #14 │ │ │ │ - ldrsheq r7, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq sl, pc, ip, asr #1 │ │ │ │ + ldrsheq r7, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r7, lr, r0, ror #13 │ │ │ │ + ldrheq sl, [pc], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr ip, [sp, #104] @ 0x68 │ │ │ │ ldr lr, [pc, #1204] @ 3db410 │ │ │ │ @@ -358985,75 +358985,75 @@ │ │ │ │ add r9, r3, #1088 @ 0x440 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add r9, r9, #4 │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f12e8 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #4 │ │ │ │ str r0, [r7, #1188] @ 0x4a4 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f12e8 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #8 │ │ │ │ str r0, [r7, #1192] @ 0x4a8 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f12e8 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #12 │ │ │ │ str r0, [r7, #1196] @ 0x4ac │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f12e8 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #16 │ │ │ │ str r0, [r7, #1200] @ 0x4b0 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f12e8 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #20 │ │ │ │ str r0, [r7, #1204] @ 0x4b4 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f12e8 │ │ │ │ ldr r3, [r7, #1188] @ 0x4a4 │ │ │ │ ldr fp, [r7, #1200] @ 0x4b0 │ │ │ │ ands lr, r3, #2 │ │ │ │ str r0, [r7, #1208] @ 0x4b8 │ │ │ │ beq 3db3b4 │ │ │ │ ldr r3, [r7, #1204] @ 0x4b4 │ │ │ │ ldr r1, [pc, #668] @ 3db418 │ │ │ │ @@ -359101,15 +359101,15 @@ │ │ │ │ str r3, [r8] │ │ │ │ ldr r2, [r6, #8] │ │ │ │ strb r4, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f12e8 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3db1c0 │ │ │ │ add r5, r5, r5, lsl #2 │ │ │ │ add r4, r4, r5, lsl #3 │ │ │ │ str r7, [r4, #1212] @ 0x4bc │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ @@ -359126,15 +359126,15 @@ │ │ │ │ ldr r1, [pc, #408] @ 3db420 │ │ │ │ ldr r0, [pc, #408] @ 3db424 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #124 @ 0x7c │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ add r3, r5, r5, lsl #2 │ │ │ │ add r3, r4, r3, lsl #3 │ │ │ │ str r7, [r3, #1184] @ 0x4a0 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -359147,27 +359147,27 @@ │ │ │ │ str r3, [r9, #1180] @ 0x49c │ │ │ │ ldr r3, [r4, #1820] @ 0x71c │ │ │ │ mov r2, #1 │ │ │ │ bic r3, r3, r2, lsl r5 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [r4, #1820] @ 0x71c │ │ │ │ ldr r0, [r9, #1216] @ 0x4c0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r3, [r9, #1180] @ 0x49c │ │ │ │ b 3dafcc │ │ │ │ str r3, [r8, #4] │ │ │ │ str r3, [r8] │ │ │ │ ldr r2, [r6, #12] │ │ │ │ strb r4, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stmib sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1c7c │ │ │ │ + bl 8f1c74 │ │ │ │ b 3db1d8 │ │ │ │ subs r7, r7, #65536 @ 0x10000 │ │ │ │ beq 3db354 │ │ │ │ ldr r3, [r5, #1192] @ 0x4a8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, r3, r2 │ │ │ │ str r3, [r5, #1192] @ 0x4a8 │ │ │ │ @@ -359208,34 +359208,34 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r3, [r5, #1180] @ 0x49c │ │ │ │ ldr r3, [r2, #1820] @ 0x71c │ │ │ │ orr r3, r3, r1 │ │ │ │ str r3, [r2, #1820] @ 0x71c │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r5, #1216] @ 0x4c0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3db370 │ │ │ │ ldr r3, [pc, #52] @ 3db428 │ │ │ │ ldr r1, [pc, #52] @ 3db42c │ │ │ │ ldr r0, [pc, #52] @ 3db430 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #200 @ 0xc8 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ smlatbeq r2, r0, lr, sp │ │ │ │ rscscc r0, pc, r1 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq r8, r6, ip, ror #20 │ │ │ │ - rsbseq r7, lr, r4, lsr #31 │ │ │ │ - @ instruction: 0x009688fc │ │ │ │ - rsbseq r9, pc, r8, lsl #22 │ │ │ │ - rsbseq r9, pc, ip, lsl fp @ │ │ │ │ + addseq r8, r6, ip, asr sl │ │ │ │ + @ instruction: 0x007e7f94 │ │ │ │ + addseq r8, r6, ip, ror #17 │ │ │ │ + ldrsheq r9, [pc], #-168 @ │ │ │ │ + rsbseq r9, pc, ip, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldrd r4, [sp, #32] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -359309,19 +359309,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 3db584 │ │ │ │ ldr r0, [pc, #32] @ 3db588 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ tsteq r2, r0, asr r9 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - umullseq r8, r6, r0, r7 │ │ │ │ - rsbseq r7, lr, r8, asr #25 │ │ │ │ + addseq r8, r6, r0, lsl #15 │ │ │ │ + ldrheq r7, [lr], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #248] @ 3db69c │ │ │ │ ldr r8, [pc, #248] @ 3db6a0 │ │ │ │ ldr r7, [pc, #248] @ 3db6a4 │ │ │ │ @@ -359331,46 +359331,46 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr sl, [pc, #204] @ 3db6a8 │ │ │ │ ldr r3, [pc, #204] @ 3db6ac │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r1, [pc, #196] @ 3db6b0 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #164 @ 0xa4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 934e44 │ │ │ │ + bl 934e3c │ │ │ │ ldr r2, [pc, #168] @ 3db6b4 │ │ │ │ ldr r1, [pc, #168] @ 3db6b8 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #148] @ 3db6bc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r5, #1088]! @ 0x440 │ │ │ │ add r0, r5, #4 │ │ │ │ - bl 8e52d8 │ │ │ │ + bl 8e52d0 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr ip, [pc, #104] @ 3db6c0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ add r1, r0, #640 @ 0x280 │ │ │ │ str ip, [r0, #1824] @ 0x720 │ │ │ │ str r2, [r0, #1820] @ 0x71c │ │ │ │ str r2, [r3, #1180] @ 0x49c │ │ │ │ @@ -359382,88 +359382,88 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r8, r6, ip, asr #14 │ │ │ │ - rsbseq r9, pc, r4, ror r9 @ │ │ │ │ - @ instruction: 0x007f9990 │ │ │ │ + addseq r8, r6, ip, lsr r7 │ │ │ │ + rsbseq r9, pc, r4, ror #18 │ │ │ │ + rsbseq r9, pc, r0, lsl #19 │ │ │ │ tsteq r2, r0, lsr #16 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x007f7c90 │ │ │ │ - rsbseq r7, pc, r4, ror ip @ │ │ │ │ - rsbseq r1, pc, r0, asr #21 │ │ │ │ - rsbseq r9, pc, r4, asr #18 │ │ │ │ + rsbseq r7, pc, r0, lsl #25 │ │ │ │ + rsbseq r7, pc, r4, ror #24 │ │ │ │ + ldrheq r1, [pc], #-160 @ │ │ │ │ + rsbseq r9, pc, r4, lsr r9 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldr r0, [pc, #4] @ 3db6d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rscseq r3, r1, r0, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #756] @ 0x2f4 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8e278 │ │ │ │ + b b8e270 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #756] @ 0x2f4 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #752] @ 0x2f0 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [pc, #24] @ 3db74c │ │ │ │ mov r3, #0 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ adds r2, r0, #100 @ 0x64 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8e690 │ │ │ │ + b b8e688 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3db7b8 │ │ │ │ ldr r2, [pc, #80] @ 3db7bc │ │ │ │ ldr r1, [pc, #80] @ 3db7c0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #52] @ 3db7c4 │ │ │ │ ldr ip, [pc, #52] @ 3db7c8 │ │ │ │ ldr r1, [pc, #52] @ 3db7cc │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 929f74 │ │ │ │ - addseq r8, r6, r8, lsr r6 │ │ │ │ - rsbseq r9, sp, ip, lsl r4 │ │ │ │ - addeq r8, r0, r8, ror #9 │ │ │ │ + b 929f6c │ │ │ │ + addseq r8, r6, r8, lsr #12 │ │ │ │ + rsbseq r9, sp, ip, lsl #8 │ │ │ │ + ldrdeq r8, [r0], r8 @ │ │ │ │ ldrsbeq r3, [r1], #100 @ 0x64 @ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -359474,25 +359474,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 3db8a8 │ │ │ │ ldr r1, [pc, #172] @ 3db8ac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #152] @ 3db8b0 │ │ │ │ ldr r1, [pc, #152] @ 3db8b4 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r5, #756 @ 0x2f4 │ │ │ │ bl 381454 │ │ │ │ ldr r1, [pc, #112] @ 3db8b8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 36c864 │ │ │ │ @@ -359502,29 +359502,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #80] @ 3db8c0 │ │ │ │ mov r2, #1 │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ mov r4, r0 │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ str r4, [r5, #752] @ 0x2f0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r8, r6, r0, asr #11 │ │ │ │ - ldrsbeq r9, [pc], #-116 @ │ │ │ │ - rsbseq r9, pc, r0, ror #15 │ │ │ │ + @ instruction: 0x009685b0 │ │ │ │ + rsbseq r9, pc, r4, asr #15 │ │ │ │ + ldrsbeq r9, [pc], #-112 @ │ │ │ │ + ldrsheq r6, [lr], #-200 @ 0xffffff38 @ │ │ │ │ rsbseq r6, lr, r8, lsl #26 │ │ │ │ - rsbseq r6, lr, r8, lsl sp │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -359534,40 +359534,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b8e278 │ │ │ │ - addseq r8, r6, r8, asr #9 │ │ │ │ + b b8e270 │ │ │ │ + @ instruction: 0x009684b8 │ │ │ │ + ldrsbeq r9, [pc], #-100 @ │ │ │ │ rsbseq r9, pc, r4, ror #13 │ │ │ │ - ldrsheq r9, [pc], #-100 @ │ │ │ │ ldr r0, [pc, #4] @ 3db928 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ ldrheq r3, [r1], #80 @ 0x50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 3db9c8 │ │ │ │ ldr r2, [pc, #132] @ 3db9cc │ │ │ │ ldr r1, [pc, #132] @ 3db9d0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #104] @ 3db9d4 │ │ │ │ ldr r1, [pc, #104] @ 3db9d8 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -359585,20 +359585,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, r6, r4, lsl #9 │ │ │ │ - rsbseq r9, sp, r0, asr #4 │ │ │ │ - addeq r8, r0, ip, lsl #6 │ │ │ │ - addeq ip, fp, r4, lsl #22 │ │ │ │ + addseq r8, r6, r4, ror r4 │ │ │ │ + rsbseq r9, sp, r0, lsr r2 │ │ │ │ + strdeq r8, [r0], ip │ │ │ │ + strdeq ip, [fp], r4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x008f64b0 │ │ │ │ + addeq r6, pc, r0, lsr #9 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r0, #6 │ │ │ │ @@ -359613,18 +359613,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3dba48 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ ldrsbeq r3, [r1], #68 @ 0x44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3dbafc │ │ │ │ ldr r2, [pc, #152] @ 3dbb00 │ │ │ │ @@ -359632,25 +359632,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #120] @ 3dbb08 │ │ │ │ ldr r1, [pc, #120] @ 3dbb0c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #88] @ 3dbb10 │ │ │ │ ldr r3, [pc, #88] @ 3dbb14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 3dbb18 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ @@ -359661,20 +359661,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9281d0 │ │ │ │ - addseq r8, r6, ip, ror #6 │ │ │ │ - rsbseq r9, sp, r0, lsr #2 │ │ │ │ - addeq r8, r0, ip, ror #3 │ │ │ │ - rsbseq r9, lr, r8, ror sl │ │ │ │ - rsbseq r9, lr, ip, lsl #21 │ │ │ │ + b 9281c8 │ │ │ │ + addseq r8, r6, ip, asr r3 │ │ │ │ + rsbseq r9, sp, r0, lsl r1 │ │ │ │ + ldrdeq r8, [r0], ip │ │ │ │ + rsbseq r9, lr, r8, ror #20 │ │ │ │ + rsbseq r9, lr, ip, ror sl │ │ │ │ andeq r0, r0, r4, asr #9 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, ip, lsl #25 │ │ │ │ rscseq r0, pc, r0, ror #7 │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -359686,49 +359686,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #120] @ 3dbbe0 │ │ │ │ ldr r1, [pc, #120] @ 3dbbe4 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #88] @ 3dbbe8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #72] @ 3dbbec │ │ │ │ mov r2, #2320 @ 0x910 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ strh r2, [r4, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umullseq r8, r6, r4, r2 │ │ │ │ - rsbseq r9, sp, r8, asr #32 │ │ │ │ - addeq r8, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0x007f9490 │ │ │ │ - @ instruction: 0x007f9498 │ │ │ │ + addseq r8, r6, r4, lsl #5 │ │ │ │ + rsbseq r9, sp, r8, lsr r0 │ │ │ │ + addeq r8, r0, r4, lsl #2 │ │ │ │ + rsbseq r9, pc, r0, lsl #9 │ │ │ │ + rsbseq r9, pc, r8, lsl #9 │ │ │ │ andeq r0, r0, ip, lsr r9 │ │ │ │ rscseq r3, r1, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ add fp, sp, #32 │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -359738,25 +359738,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [fp, #-40] @ 0xffffffd8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #788] @ 3dbf4c │ │ │ │ ldr r2, [pc, #788] @ 3dbf50 │ │ │ │ ldr r1, [pc, #788] @ 3dbf54 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldrh r8, [r5, #106] @ 0x6a │ │ │ │ ldr r7, [pc, #756] @ 3dbf58 │ │ │ │ cmp r4, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ beq 3dbc80 │ │ │ │ ldr r3, [pc, #744] @ 3dbf5c │ │ │ │ ldr r9, [r7, r3] │ │ │ │ @@ -359838,24 +359838,24 @@ │ │ │ │ sub r0, fp, #60 @ 0x3c │ │ │ │ str r3, [fp, #-64] @ 0xffffffc0 │ │ │ │ str r1, [fp, #-60] @ 0xffffffc4 │ │ │ │ str r1, [fp, #-56] @ 0xffffffc8 │ │ │ │ str r1, [fp, #-52] @ 0xffffffcc │ │ │ │ str r1, [fp, #-48] @ 0xffffffd0 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [fp, #-64] @ 0xffffffc0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [fp, #-52] @ 0xffffffcc │ │ │ │ ldr r2, [fp, #-60] @ 0xffffffc4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3dbf70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dbc80 │ │ │ │ ldr r3, [pc, #380] @ 3dbf74 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [fp, #-64] @ 0xffffffc0 │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -359902,110 +359902,110 @@ │ │ │ │ str r3, [fp, #-76] @ 0xffffffb4 │ │ │ │ str r2, [fp, #-72] @ 0xffffffb8 │ │ │ │ str r1, [fp, #-60] @ 0xffffffc4 │ │ │ │ str r1, [fp, #-56] @ 0xffffffc8 │ │ │ │ str r1, [fp, #-52] @ 0xffffffcc │ │ │ │ str r1, [fp, #-48] @ 0xffffffd0 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [fp, #-76] @ 0xffffffb4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [fp, #-72] @ 0xffffffb8 │ │ │ │ stm sp, {r2, sl} │ │ │ │ ldr r2, [fp, #-60] @ 0xffffffc4 │ │ │ │ ldr r3, [fp, #-52] @ 0xffffffcc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3dbf78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r2, [r6, #112] @ 0x70 │ │ │ │ b 3dbe20 │ │ │ │ mov r3, sl │ │ │ │ b 3dbd6c │ │ │ │ ldr r0, [pc, #116] @ 3dbf7c │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r2, [r6, #112] @ 0x70 │ │ │ │ b 3dbe20 │ │ │ │ ldr r0, [pc, #84] @ 3dbf80 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3dbde4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ bl 27fd7c │ │ │ │ smlatteq r2, ip, r1, sp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umullseq r8, r6, ip, r1 │ │ │ │ - ldrheq r9, [pc], #-56 @ │ │ │ │ - rsbseq r9, pc, r4, asr #7 │ │ │ │ + addseq r8, r6, ip, lsl #3 │ │ │ │ + rsbseq r9, pc, r8, lsr #7 │ │ │ │ + ldrheq r9, [pc], #-52 @ │ │ │ │ @ instruction: 0x0102d198 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, r4, ror r1 │ │ │ │ strdeq r6, [r0], -r8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r9, pc, ip, lsr r2 @ │ │ │ │ + rsbseq r9, pc, ip, lsr #4 │ │ │ │ andeq r1, r0, r4, asr #6 │ │ │ │ - @ instruction: 0x007f9190 │ │ │ │ - rsbseq r9, pc, r8, lsr #3 │ │ │ │ - rsbseq r9, pc, r0, lsr #2 │ │ │ │ + rsbseq r9, pc, r0, lsl #3 │ │ │ │ + @ instruction: 0x007f9198 │ │ │ │ + rsbseq r9, pc, r0, lsl r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3dbfe8 │ │ │ │ ldr r2, [pc, #76] @ 3dbfec │ │ │ │ ldr r1, [pc, #76] @ 3dbff0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #18 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r3, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r7, r6, r8, lsr lr │ │ │ │ - rsbseq r9, pc, r4, asr #2 │ │ │ │ - rsbseq r9, pc, r0, rrx │ │ │ │ + addseq r7, r6, r8, lsr #28 │ │ │ │ + rsbseq r9, pc, r4, lsr r1 @ │ │ │ │ + rsbseq r9, pc, r0, asr r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #232] @ 3dc0f4 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r4, [pc, #228] @ 3dc0f8 │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r1, [pc, #216] @ 3dc0fc │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldrb r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #16 │ │ │ │ bhi 3dc0dc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc0c0 │ │ │ │ ldr sl, [pc, #168] @ 3dc100 │ │ │ │ ldr r9, [pc, #168] @ 3dc104 │ │ │ │ @@ -360025,15 +360025,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ str lr, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ add r5, r5, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 932274 │ │ │ │ + bl 93226c │ │ │ │ mov r0, r4 │ │ │ │ bl 27d088 │ │ │ │ ldrb r3, [r6, #112] @ 0x70 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 3dc070 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ @@ -360044,50 +360044,50 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #44] @ 3dc110 │ │ │ │ ldr r2, [pc, #44] @ 3dc114 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r7, r6, r4, asr #27 │ │ │ │ - ldrsbeq r8, [pc], #-248 @ │ │ │ │ - rsbseq r8, pc, r4, ror #31 │ │ │ │ - ldrsbeq r9, [pc], #-4 @ │ │ │ │ + @ instruction: 0x00967db4 │ │ │ │ + rsbseq r8, pc, r8, asr #31 │ │ │ │ + ldrsbeq r8, [pc], #-244 @ │ │ │ │ + rsbseq r9, pc, r4, asr #1 │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - ldrsheq r5, [pc], #-160 @ │ │ │ │ + rsbseq r5, pc, r0, ror #21 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - rsbseq r9, pc, r8, lsr #32 │ │ │ │ + rsbseq r9, pc, r8, lsl r0 @ │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 3dc1e0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [pc, #172] @ 3dc1e4 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r2, [pc, #160] @ 3dc1e8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r1, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #132] @ 3dc1ec │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r3, #18 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc1c0 │ │ │ │ ldrb r2, [r6, #112] @ 0x70 │ │ │ │ add r1, r4, #116 @ 0x74 │ │ │ │ mov r0, r5 │ │ │ │ @@ -360103,68 +360103,68 @@ │ │ │ │ bl 27f5a8 │ │ │ │ ldr r1, [pc, #36] @ 3dc1f4 │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27db80 │ │ │ │ str r0, [r4, #196] @ 0xc4 │ │ │ │ b 3dc194 │ │ │ │ - addseq r7, r6, r0, lsr #25 │ │ │ │ - rsbseq r8, pc, r8, asr #29 │ │ │ │ - ldrheq r8, [pc], #-224 @ │ │ │ │ - rsbseq r8, pc, r0, lsl #31 │ │ │ │ + umullseq r7, r6, r0, ip │ │ │ │ + ldrheq r8, [pc], #-232 @ │ │ │ │ + rsbseq r8, pc, r0, lsr #29 │ │ │ │ + rsbseq r8, pc, r0, ror pc @ │ │ │ │ andeq r0, r0, r0, asr #7 │ │ │ │ - rsbseq r8, pc, ip, ror #30 │ │ │ │ + rsbseq r8, pc, ip, asr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 3dc344 │ │ │ │ ldr r2, [pc, #308] @ 3dc348 │ │ │ │ ldr r1, [pc, #308] @ 3dc34c │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #276] @ 3dc350 │ │ │ │ add r6, pc, r6 │ │ │ │ ldrb r3, [r0, #105] @ 0x69 │ │ │ │ mov r4, r0 │ │ │ │ and r2, r3, #15 │ │ │ │ cmp r2, #9 │ │ │ │ bhi 3dc310 │ │ │ │ add r2, r0, r2 │ │ │ │ ldrb r5, [r2, #106] @ 0x6a │ │ │ │ cmp r3, #16 │ │ │ │ beq 3dc2e0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #228] @ 3dc354 │ │ │ │ ldr r2, [pc, #228] @ 3dc358 │ │ │ │ ldr r1, [pc, #228] @ 3dc35c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq 3dc2c0 │ │ │ │ tst r3, #16 │ │ │ │ beq 3dc2c0 │ │ │ │ ldrb r1, [r0, #113] @ 0x71 │ │ │ │ and r0, r3, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb2498 │ │ │ │ + bl bb2490 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [r4, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -360177,57 +360177,57 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3dc260 │ │ │ │ ldr r1, [pc, #104] @ 3dc364 │ │ │ │ ldr r0, [pc, #104] @ 3dc368 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #120 @ 0x78 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3dc260 │ │ │ │ ldr r3, [pc, #72] @ 3dc360 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ moveq r5, #255 @ 0xff │ │ │ │ beq 3dc260 │ │ │ │ ldr r0, [pc, #60] @ 3dc36c │ │ │ │ add r1, r5, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mov r5, #255 @ 0xff │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 3dc258 │ │ │ │ - addseq r7, r6, r4, asr #23 │ │ │ │ - ldrsbeq r8, [pc], #-224 @ │ │ │ │ - rsbseq r8, pc, r8, ror #27 │ │ │ │ + @ instruction: 0x00967bb4 │ │ │ │ + rsbseq r8, pc, r0, asr #29 │ │ │ │ + ldrsbeq r8, [pc], #-216 @ │ │ │ │ smlabteq r2, r4, fp, ip │ │ │ │ - addseq r7, r6, r4, ror #22 │ │ │ │ + addseq r7, r6, r4, asr fp │ │ │ │ + rsbseq r8, pc, ip, ror #26 │ │ │ │ rsbseq r8, pc, ip, ror sp @ │ │ │ │ - rsbseq r8, pc, ip, lsl #27 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - @ instruction: 0x00967adc │ │ │ │ - rsbseq r8, pc, r0, ror lr @ │ │ │ │ - rsbseq r8, pc, ip, lsl lr @ │ │ │ │ + addseq r7, r6, ip, asr #21 │ │ │ │ + rsbseq r8, pc, r0, ror #28 │ │ │ │ + rsbseq r8, pc, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #304] @ 3dc4c4 │ │ │ │ ldr r2, [pc, #304] @ 3dc4c8 │ │ │ │ ldr r1, [pc, #304] @ 3dc4cc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r5, r0 │ │ │ │ ldrb r0, [r0, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3dc4a4 │ │ │ │ sub r6, r4, r4, lsl #2 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ mov r7, r4 │ │ │ │ @@ -360274,46 +360274,46 @@ │ │ │ │ and lr, lr, r9 │ │ │ │ cmp lr, r1 │ │ │ │ strb r3, [r2, #106] @ 0x6a │ │ │ │ beq 3dc490 │ │ │ │ subs r1, r1, #0 │ │ │ │ ldr r0, [r6, r7, lsl #2] │ │ │ │ movne r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldrb r0, [r5, #112] @ 0x70 │ │ │ │ add r7, r7, #1 │ │ │ │ sub r3, r7, r4 │ │ │ │ cmp r0, r3 │ │ │ │ bgt 3dc3d8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27fd7c │ │ │ │ - addseq r7, r6, r0, asr #20 │ │ │ │ + addseq r7, r6, r0, lsr sl │ │ │ │ + rsbseq r8, pc, ip, asr #24 │ │ │ │ rsbseq r8, pc, ip, asr ip @ │ │ │ │ - rsbseq r8, pc, ip, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3dc560 │ │ │ │ ldr r2, [pc, #120] @ 3dc564 │ │ │ │ ldr r1, [pc, #120] @ 3dc568 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #18 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #88] @ 3dc56c │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ 3dc570 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ @@ -360327,17 +360327,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r7, r6, ip, ror #17 │ │ │ │ - ldrsheq r8, [pc], #-180 @ │ │ │ │ - rsbseq r8, pc, r0, lsl fp @ │ │ │ │ + @ instruction: 0x009678dc │ │ │ │ + rsbseq r8, pc, r4, ror #23 │ │ │ │ + rsbseq r8, pc, r0, lsl #22 │ │ │ │ ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ ldrshhi r8, [pc], #15 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #224] @ 3dc66c │ │ │ │ @@ -360349,24 +360349,24 @@ │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #18 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r2, [pc, #168] @ 3dc678 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ cmp r4, #0 │ │ │ │ blt 3dc648 │ │ │ │ ldrb r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, r4 │ │ │ │ ble 3dc648 │ │ │ │ add r4, r6, r4 │ │ │ │ ldrb r3, [r4, #180] @ 0xb4 │ │ │ │ @@ -360394,21 +360394,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3dc684 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3dc688 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r7, r6, ip, asr #16 │ │ │ │ - rsbseq r8, pc, r0, ror sl @ │ │ │ │ - rsbseq r8, pc, ip, asr #22 │ │ │ │ - rsbseq r8, pc, ip, lsr #20 │ │ │ │ - addseq r7, r6, r4, lsl #15 │ │ │ │ - rsbseq r8, pc, r0, lsr #19 │ │ │ │ - rsbseq r8, pc, r4, asr #22 │ │ │ │ + addseq r7, r6, ip, lsr r8 │ │ │ │ + rsbseq r8, pc, r0, ror #20 │ │ │ │ + rsbseq r8, pc, ip, lsr fp @ │ │ │ │ + rsbseq r8, pc, ip, lsl sl @ │ │ │ │ + addseq r7, r6, r4, ror r7 │ │ │ │ + @ instruction: 0x007f8990 │ │ │ │ + rsbseq r8, pc, r4, lsr fp @ │ │ │ │ muleq r0, lr, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #164] @ 3dc748 │ │ │ │ cmp r1, #5 │ │ │ │ @@ -360438,29 +360438,29 @@ │ │ │ │ ldr r3, [pc, #72] @ 3dc750 │ │ │ │ ldr r0, [pc, #72] @ 3dc754 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #160 @ 0xa0 │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ cmp r1, #1 │ │ │ │ bls 3dc6dc │ │ │ │ add r4, r0, r1 │ │ │ │ strb r2, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq r2, r8, asr r7 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - @ instruction: 0x009676d0 │ │ │ │ - ldrheq r8, [pc], #-164 @ │ │ │ │ + addseq r7, r6, r0, asr #13 │ │ │ │ + rsbseq r8, pc, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #236] @ 3dc85c │ │ │ │ ldr r7, [pc, #236] @ 3dc860 │ │ │ │ ldr r2, [pc, #236] @ 3dc864 │ │ │ │ @@ -360469,15 +360469,15 @@ │ │ │ │ add r3, r6, #80 @ 0x50 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r1 │ │ │ │ mov r3, #18 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc7d8 │ │ │ │ mov r3, #1 │ │ │ │ strb r5, [r0, #105] @ 0x69 │ │ │ │ strb r3, [r0, #104] @ 0x68 │ │ │ │ @@ -360490,46 +360490,46 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb r1, [r0, #105] @ 0x69 │ │ │ │ mov r2, r5 │ │ │ │ and r1, r1, #15 │ │ │ │ bl 3dc68c │ │ │ │ mov r0, r4 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r2, [pc, #112] @ 3dc868 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq 3dc7b8 │ │ │ │ tst r3, #16 │ │ │ │ beq 3dc7b8 │ │ │ │ ldrb r1, [r0, #113] @ 0x71 │ │ │ │ and r0, r3, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb2498 │ │ │ │ + bl bb2490 │ │ │ │ mov r0, #0 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [r4, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r7, r6, r4, ror #12 │ │ │ │ - @ instruction: 0x007f8890 │ │ │ │ - rsbseq r8, pc, r0, ror #18 │ │ │ │ - rsbseq r8, pc, r0, lsl #16 │ │ │ │ + addseq r7, r6, r4, asr r6 │ │ │ │ + rsbseq r8, pc, r0, lsl #17 │ │ │ │ + rsbseq r8, pc, r0, asr r9 @ │ │ │ │ + ldrsheq r8, [pc], #-112 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #484] @ 3dca6c │ │ │ │ ldr r3, [pc, #484] @ 3dca70 │ │ │ │ @@ -360541,35 +360541,35 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r1, [pc, #440] @ 3dca7c │ │ │ │ add r3, r5, #60 @ 0x3c │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #408] @ 3dca80 │ │ │ │ add ip, r5, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ str ip, [sp] │ │ │ │ ldr r9, [pc, #388] @ 3dca84 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #372] @ 3dca88 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -360597,15 +360597,15 @@ │ │ │ │ ldr ip, [pc, #264] @ 3dca8c │ │ │ │ and r2, r2, #3 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, ip, r2, lsl #2 │ │ │ │ - bl b55e40 │ │ │ │ + bl b55e38 │ │ │ │ ldr r2, [pc, #236] @ 3dca90 │ │ │ │ ldr r3, [pc, #200] @ 3dca70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -360625,57 +360625,57 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ ldr r2, [pc, #164] @ 3dcaa0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3dc99c │ │ │ │ ldr r2, [pc, #140] @ 3dcaa4 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r3, r4} │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #124] @ 3dcaa8 │ │ │ │ mov r0, sl │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3dc99c │ │ │ │ ldr r3, [pc, #112] @ 3dcaac │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ moveq r2, #255 @ 0xff │ │ │ │ beq 3dc964 │ │ │ │ ldr r0, [pc, #92] @ 3dcab0 │ │ │ │ add r1, r5, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr ip, [sp, #24] │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ b 3dc964 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, ror r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r7, r6, r8, lsr #10 │ │ │ │ + addseq r7, r6, r8, lsl r5 │ │ │ │ + rsbseq r8, pc, r8, lsr #14 │ │ │ │ rsbseq r8, pc, r8, lsr r7 @ │ │ │ │ - rsbseq r8, pc, r8, asr #14 │ │ │ │ - rsbseq r8, pc, r4, lsl #16 │ │ │ │ + ldrsheq r8, [pc], #-116 @ │ │ │ │ tsteq r2, r0, lsl #10 │ │ │ │ - ldrsbeq r8, [pc], #-140 @ │ │ │ │ + rsbseq r8, pc, ip, asr #17 │ │ │ │ smlabbeq r3, r0, r0, lr │ │ │ │ tsteq r2, r8, asr r4 │ │ │ │ - @ instruction: 0x009673f0 │ │ │ │ - rsbseq r8, pc, r4, lsr #16 │ │ │ │ - rsbseq r8, pc, r0, lsl #12 │ │ │ │ + addseq r7, r6, r0, ror #7 │ │ │ │ + rsbseq r8, pc, r4, lsl r8 @ │ │ │ │ + ldrsheq r8, [pc], #-80 @ │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - rsbseq r8, pc, r0, ror #15 │ │ │ │ + ldrsbeq r8, [pc], #-112 @ │ │ │ │ andeq r0, r0, fp, lsl r1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - ldrsheq r8, [pc], #-104 @ │ │ │ │ + rsbseq r8, pc, r8, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 3dcd48 │ │ │ │ ldr r3, [pc, #632] @ 3dcd4c │ │ │ │ @@ -360693,39 +360693,39 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #20] │ │ │ │ add fp, pc, fp │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ mov r1, r9 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #548] @ 3dcd60 │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ str ip, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, #0 │ │ │ │ mov r3, sl │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b55e40 │ │ │ │ + bl b55e38 │ │ │ │ cmp r0, r4 │ │ │ │ bne 3dcbc8 │ │ │ │ ldr r2, [pc, #472] @ 3dcd64 │ │ │ │ ldr r3, [pc, #444] @ 3dcd4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -360772,28 +360772,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #308] @ 3dcd7c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, r7} │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3dcb84 │ │ │ │ ldr r3, [pc, #284] @ 3dcd80 │ │ │ │ ldr ip, [pc, #284] @ 3dcd84 │ │ │ │ ldr r1, [pc, #284] @ 3dcd88 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3dcb84 │ │ │ │ asr r2, r6, #2 │ │ │ │ add r2, r2, #6 │ │ │ │ cmp r2, #9 │ │ │ │ and r5, r2, #255 @ 0xff │ │ │ │ bgt 3dcd04 │ │ │ │ add r2, r9, r2 │ │ │ │ @@ -360814,65 +360814,65 @@ │ │ │ │ ldr r2, [pc, #164] @ 3dcd8c │ │ │ │ add r3, r7, #192 @ 0xc0 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ mov r2, #324 @ 0x144 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3dcb84 │ │ │ │ ldr r3, [pc, #132] @ 3dcd90 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mvneq r2, #0 │ │ │ │ beq 3dccac │ │ │ │ ldr r1, [pc, #108] @ 3dcd94 │ │ │ │ ldr r0, [pc, #108] @ 3dcd98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mvn r2, #0 │ │ │ │ b 3dccac │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, lsr #6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x009672dc │ │ │ │ + addseq r7, r6, ip, asr #5 │ │ │ │ tsteq r2, r4, lsl #6 │ │ │ │ - rsbseq r8, pc, r8, ror #9 │ │ │ │ - rsbseq r8, pc, r8, lsl #10 │ │ │ │ - ldrheq r8, [pc], #-80 @ │ │ │ │ + ldrsbeq r8, [pc], #-72 @ │ │ │ │ + ldrsheq r8, [pc], #-72 @ │ │ │ │ + rsbseq r8, pc, r0, lsr #11 │ │ │ │ tsteq r2, r0, ror r2 │ │ │ │ - rsbseq r8, pc, r0, lsr #12 │ │ │ │ + rsbseq r8, pc, r0, lsl r6 @ │ │ │ │ tsteq r3, r0, lsl #28 │ │ │ │ - addseq r7, r6, r4, lsr #3 │ │ │ │ - rsbseq r8, pc, ip, ror #11 │ │ │ │ - ldrheq r8, [pc], #-52 @ │ │ │ │ + umullseq r7, r6, r4, r1 │ │ │ │ + ldrsbeq r8, [pc], #-92 @ │ │ │ │ + rsbseq r8, pc, r4, lsr #7 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - addseq r7, r6, r0, ror r1 │ │ │ │ - rsbseq r8, pc, r4, lsr #11 │ │ │ │ - rsbseq r8, pc, r4, lsl #7 │ │ │ │ - rsbseq r8, pc, r0, lsl r5 @ │ │ │ │ + addseq r7, r6, r0, ror #2 │ │ │ │ + @ instruction: 0x007f8594 │ │ │ │ + rsbseq r8, pc, r4, ror r3 @ │ │ │ │ + rsbseq r8, pc, r0, lsl #10 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - ldrheq r7, [r6], r0 │ │ │ │ - rsbseq r8, pc, ip, lsl r4 @ │ │ │ │ + addseq r7, r6, r0, lsr #1 │ │ │ │ + rsbseq r8, pc, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3dcdc8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ ldrsheq r2, [r1], #16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #184] @ 3dce9c │ │ │ │ ldr r2, [pc, #184] @ 3dcea0 │ │ │ │ @@ -360880,57 +360880,57 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #152] @ 3dcea8 │ │ │ │ ldr r1, [pc, #152] @ 3dceac │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #120] @ 3dceb0 │ │ │ │ ldr ip, [pc, #120] @ 3dceb4 │ │ │ │ ldr r1, [pc, #120] @ 3dceb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r2, [pc, #80] @ 3dcebc │ │ │ │ ldr r3, [pc, #80] @ 3dcec0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r7, r6, r4, ror #3 │ │ │ │ + @ instruction: 0x009671d4 │ │ │ │ + @ instruction: 0x007d7d90 │ │ │ │ + addeq r6, r0, ip, asr lr │ │ │ │ + rsbseq r7, sp, r8, lsl #27 │ │ │ │ rsbseq r7, sp, r0, lsr #27 │ │ │ │ - addeq r6, r0, ip, ror #28 │ │ │ │ - @ instruction: 0x007d7d98 │ │ │ │ - ldrheq r7, [sp], #-208 @ 0xffffff30 @ │ │ │ │ rscseq r2, r1, r4, ror #2 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ ldrsheq pc, [lr], #20 @ │ │ │ │ andeq r0, r0, r4, asr r3 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -360942,28 +360942,28 @@ │ │ │ │ ldr r1, [pc, #72] @ 3dcf30 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ str r4, [r0, #1040] @ 0x410 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r7, [r6], r4 │ │ │ │ - rsbseq r8, pc, r4, lsl #7 │ │ │ │ - @ instruction: 0x007f8390 │ │ │ │ + addseq r7, r6, r4, ror #1 │ │ │ │ + rsbseq r8, pc, r4, ror r3 @ │ │ │ │ + rsbseq r8, pc, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #300] @ 3dd078 │ │ │ │ ldr r5, [pc, #300] @ 3dd07c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -360972,15 +360972,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ mov r2, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #1044] @ 0x414 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bhi 3dcfb8 │ │ │ │ ldr r2, [r0, #1048] @ 0x418 │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bhi 3dcff8 │ │ │ │ tst r3, r2 │ │ │ │ @@ -360996,15 +360996,15 @@ │ │ │ │ ldr ip, [pc, #196] @ 3dd084 │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #552 @ 0x228 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -361012,15 +361012,15 @@ │ │ │ │ ldr ip, [pc, #136] @ 3dd088 │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #556 @ 0x22c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -361028,29 +361028,29 @@ │ │ │ │ ldr ip, [pc, #76] @ 3dd08c │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r7, r6, r4, lsl #1 │ │ │ │ - rsbseq r8, pc, r0, lsl r3 @ │ │ │ │ - rsbseq r8, pc, r8, lsl r3 @ │ │ │ │ - rsbseq r8, pc, r8, asr #5 │ │ │ │ - ldrheq r8, [pc], #-36 @ │ │ │ │ + addseq r7, r6, r4, ror r0 │ │ │ │ + rsbseq r8, pc, r0, lsl #6 │ │ │ │ + rsbseq r8, pc, r8, lsl #6 │ │ │ │ + ldrheq r8, [pc], #-40 @ │ │ │ │ rsbseq r8, pc, r4, lsr #5 │ │ │ │ + @ instruction: 0x007f8294 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #252] @ 3dd1a4 │ │ │ │ ldr r9, [pc, #252] @ 3dd1a8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -361059,50 +361059,50 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r4, #48 @ 0x30 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #212] @ 3dd1b0 │ │ │ │ ldr r1, [pc, #212] @ 3dd1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ mov fp, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #172] @ 3dd1b8 │ │ │ │ ldr r1, [pc, #172] @ 3dd1bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #140] @ 3dd1c0 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ str r4, [r5, #1040] @ 0x410 │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, r5, #752 @ 0x2f0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ bl 381554 │ │ │ │ add r1, r5, #1004 @ 0x3ec │ │ │ │ mov r0, r8 │ │ │ │ bl 381454 │ │ │ │ ldr r1, [pc, #68] @ 3dd1c4 │ │ │ │ @@ -361112,21 +361112,21 @@ │ │ │ │ bl 36c864 │ │ │ │ mov r2, #8 │ │ │ │ add r1, r5, #1008 @ 0x3f0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 36ca14 │ │ │ │ - addseq r6, r6, r8, lsr #30 │ │ │ │ - rsbseq r8, pc, ip, asr #3 │ │ │ │ - rsbseq r8, pc, ip, lsr #3 │ │ │ │ - ldrheq r7, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - addeq r6, r0, r4, lsl #23 │ │ │ │ - rsbseq r5, lr, ip, lsl r4 │ │ │ │ - rsbseq r5, lr, r0, lsr r4 │ │ │ │ + addseq r6, r6, r8, lsl pc │ │ │ │ + ldrheq r8, [pc], #-28 @ │ │ │ │ + @ instruction: 0x007f819c │ │ │ │ + rsbseq r7, sp, r8, lsr #21 │ │ │ │ + addeq r6, r0, r4, ror fp │ │ │ │ + rsbseq r5, lr, ip, lsl #8 │ │ │ │ + rsbseq r5, lr, r0, lsr #8 │ │ │ │ rscseq r1, r1, r8, ror #28 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #440] @ 3dd398 │ │ │ │ @@ -361142,26 +361142,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #388] @ 3dd3ac │ │ │ │ ldr r1, [pc, #388] @ 3dd3b0 │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #380] @ 3dd3b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #356] @ 3dd3b8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dd300 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ @@ -361222,44 +361222,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3dd3cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3dd260 │ │ │ │ ldr r0, [pc, #72] @ 3dd3d0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3dd260 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00966df0 │ │ │ │ + addseq r6, r6, r0, ror #27 │ │ │ │ tsteq r2, r8, lsl #24 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq r8, pc, ip, rrx │ │ │ │ - rsbseq r8, pc, r8, ror r0 @ │ │ │ │ - rsbseq r7, sp, r0, ror #18 │ │ │ │ - addeq r6, r0, ip, lsr #20 │ │ │ │ + rsbseq r8, pc, ip, asr r0 @ │ │ │ │ + rsbseq r8, pc, r8, rrx │ │ │ │ + rsbseq r7, sp, r0, asr r9 │ │ │ │ + addeq r6, r0, ip, lsl sl │ │ │ │ @ instruction: 0x0102bbbc │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, r4, lsr fp │ │ │ │ andeq r1, r0, r4, asr #12 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ + @ instruction: 0x007f7f90 │ │ │ │ rsbseq r7, pc, r0, lsr #31 │ │ │ │ - ldrheq r7, [pc], #-240 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r4, [pc, #492] @ 3dd5d8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -361273,15 +361273,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ ldr r8, [pc, #436] @ 3dd5ec │ │ │ │ ldr r9, [pc, #436] @ 3dd5f0 │ │ │ │ add r8, pc, r8 │ │ │ │ add r8, r8, #84 @ 0x54 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #1040] @ 0x410 │ │ │ │ @@ -361307,26 +361307,26 @@ │ │ │ │ bne 3dd4e0 │ │ │ │ ldr r1, [pc, #344] @ 3dd5f8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r8, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #320] @ 3dd5fc │ │ │ │ lsr r6, sl, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ and r6, r6, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dd530 │ │ │ │ add r3, fp, #1008 @ 0x3f0 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, r6 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ bne 3dd48c │ │ │ │ ldr r2, [pc, #268] @ 3dd600 │ │ │ │ ldr r3, [pc, #232] @ 3dd5e0 │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [fp, #928] @ 0x3a0 │ │ │ │ @@ -361363,48 +361363,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r2, r4, r6} │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3dd610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3dd4d0 │ │ │ │ ldr r0, [pc, #84] @ 3dd614 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3dd4d0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r6, r6, r4, ror #23 │ │ │ │ + @ instruction: 0x00966bd4 │ │ │ │ strdeq fp, [r2, -ip] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq r7, pc, r0, ror #28 │ │ │ │ - rsbseq r7, pc, ip, ror #28 │ │ │ │ - umullseq r6, r6, r8, fp @ │ │ │ │ + rsbseq r7, pc, r0, asr lr @ │ │ │ │ + rsbseq r7, pc, ip, asr lr @ │ │ │ │ + addseq r6, r6, r8, lsl #23 │ │ │ │ @ instruction: 0x0102b9bc │ │ │ │ - rsbseq r7, sp, r0, lsr #14 │ │ │ │ - addeq r6, r0, r0, asr #15 │ │ │ │ + rsbseq r7, sp, r0, lsl r7 │ │ │ │ + @ instruction: 0x008067b0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, r8, lsl #18 │ │ │ │ andeq r1, r0, ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r7, pc, r4, lsr #27 │ │ │ │ - rsbseq r7, pc, ip, asr #27 │ │ │ │ + @ instruction: 0x007f7d94 │ │ │ │ + ldrheq r7, [pc], #-220 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #1140] @ 3ddaa4 │ │ │ │ mov r5, r3 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -361444,15 +361444,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #996] @ 3ddac4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dd7a4 │ │ │ │ ldr r2, [pc, #980] @ 3ddac8 │ │ │ │ ldr r3, [pc, #948] @ 3ddaac │ │ │ │ @@ -361519,26 +361519,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #688] @ 3ddadc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3dd6ec │ │ │ │ subs r2, r4, #4048 @ 0xfd0 │ │ │ │ sbc r3, r5, #0 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcs 3dd690 │ │ │ │ lsr r3, r4, #2 │ │ │ │ @@ -361676,54 +361676,54 @@ │ │ │ │ lsr r3, r4, #2 │ │ │ │ orr r3, r3, r5, lsl #30 │ │ │ │ and r9, r9, r3 │ │ │ │ b 3dd6ac │ │ │ │ ldr r0, [pc, #156] @ 3ddb0c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3dd6a4 │ │ │ │ ldr r0, [pc, #140] @ 3ddb10 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3dd6ec │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ @ instruction: 0x0102b7b4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatbeq r2, r4, r7, fp │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq r6, r6, r8, lsl r9 │ │ │ │ - rsbseq r7, sp, r8, asr #9 │ │ │ │ - umulleq r6, r0, r4, r5 │ │ │ │ + addseq r6, r6, r8, lsl #18 │ │ │ │ + ldrheq r7, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r6, r0, r4, lsl #11 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, r8, lsl #14 │ │ │ │ - addseq r6, r6, r0, asr #14 │ │ │ │ - addseq r6, r6, r2, ror #14 │ │ │ │ + addseq r6, r6, r0, lsr r7 │ │ │ │ + addseq r6, r6, r2, asr r7 │ │ │ │ andeq r3, r0, r4, lsr #13 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrheq r7, [pc], #-176 @ │ │ │ │ - addseq r6, r6, r8, ror #14 │ │ │ │ - addseq r6, r6, r4, asr #14 │ │ │ │ - addseq r6, r6, r0, lsr #14 │ │ │ │ - @ instruction: 0x009666fc │ │ │ │ - @ instruction: 0x009666d8 │ │ │ │ - @ instruction: 0x009666b4 │ │ │ │ - umullseq r6, r6, r0, r6 @ │ │ │ │ - addseq r6, r6, ip, ror #12 │ │ │ │ - addseq r6, r6, r8, asr #12 │ │ │ │ - addseq r6, r6, r4, lsr #12 │ │ │ │ - addseq r6, r6, r0, lsl #12 │ │ │ │ - rsbseq r7, pc, ip, asr #18 │ │ │ │ - rsbseq r7, pc, r4, lsl #19 │ │ │ │ + rsbseq r7, pc, r0, lsr #23 │ │ │ │ + addseq r6, r6, r8, asr r7 │ │ │ │ + addseq r6, r6, r4, lsr r7 │ │ │ │ + addseq r6, r6, r0, lsl r7 │ │ │ │ + addseq r6, r6, ip, ror #13 │ │ │ │ + addseq r6, r6, r8, asr #13 │ │ │ │ + addseq r6, r6, r4, lsr #13 │ │ │ │ + addseq r6, r6, r0, lsl #13 │ │ │ │ + addseq r6, r6, ip, asr r6 │ │ │ │ + addseq r6, r6, r8, lsr r6 │ │ │ │ + addseq r6, r6, r4, lsl r6 │ │ │ │ + @ instruction: 0x009665f0 │ │ │ │ + rsbseq r7, pc, ip, lsr r9 @ │ │ │ │ + rsbseq r7, pc, r4, ror r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #1492] @ 3de100 │ │ │ │ ldr r1, [r0, #1040] @ 0x410 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -361756,15 +361756,15 @@ │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [sp] │ │ │ │ ldr r8, [pc, #1392] @ 3de118 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #1372] @ 3de11c │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r8, r3] │ │ │ │ mvn r9, r9 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r6, [r4, #936] @ 0x3a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -361804,23 +361804,23 @@ │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ movne fp, #1 │ │ │ │ moveq fp, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dde18 │ │ │ │ add r3, r4, #1008 @ 0x3f0 │ │ │ │ ldr r0, [r3, r5, lsl #2] │ │ │ │ mov r1, fp │ │ │ │ add r5, r5, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ cmp r5, #8 │ │ │ │ bne 3ddc3c │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ ldrb r1, [r4, #936] @ 0x3a8 │ │ │ │ and r9, r3, #255 @ 0xff │ │ │ │ ldr r2, [r4, #932] @ 0x3a4 │ │ │ │ eor r9, r9, r2 │ │ │ │ @@ -361847,15 +361847,15 @@ │ │ │ │ beq 3ddcec │ │ │ │ ldr r1, [pc, #1060] @ 3de134 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ddea0 │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ tst r5, r3 │ │ │ │ bne 3ddcec │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ @@ -361886,15 +361886,15 @@ │ │ │ │ str r2, [r4, #956] @ 0x3bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #912] @ 3de140 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [r7] │ │ │ │ ldr r6, [r4, #956] @ 0x3bc │ │ │ │ ldr r7, [r4, #952] @ 0x3b8 │ │ │ │ tst r6, r7 │ │ │ │ movne r5, #1 │ │ │ │ moveq r5, #0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -361908,15 +361908,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3de0fc │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #1004] @ 0x3ec │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldr r3, [pc, #808] @ 3de148 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ddc84 │ │ │ │ ldr r3, [pc, #792] @ 3de14c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -361933,23 +361933,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, r5, fp} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #700] @ 3de154 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ddc84 │ │ │ │ ldr r3, [pc, #688] @ 3de158 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ddd30 │ │ │ │ ldr r3, [pc, #656] @ 3de14c │ │ │ │ @@ -361972,25 +361972,25 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r2, r6} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3de15c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ddd30 │ │ │ │ ldr r3, [pc, #532] @ 3de160 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ddde0 │ │ │ │ ldr r3, [pc, #492] @ 3de14c │ │ │ │ @@ -362007,25 +362007,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 3de164 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r2, [r4, #956] @ 0x3bc │ │ │ │ ldr r3, [r4, #952] @ 0x3b8 │ │ │ │ tst r2, r3 │ │ │ │ movne r5, #1 │ │ │ │ moveq r5, #0 │ │ │ │ b 3ddde0 │ │ │ │ ldr r2, [pc, #380] @ 3de168 │ │ │ │ @@ -362048,93 +362048,93 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3de16c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ ldr r6, [r4, #936] @ 0x3a8 │ │ │ │ b 3ddbe0 │ │ │ │ ldr r0, [pc, #228] @ 3de170 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ddc84 │ │ │ │ ldr r0, [pc, #204] @ 3de174 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ddd30 │ │ │ │ ldr r0, [pc, #184] @ 3de178 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r5, r9} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ ldr r6, [r4, #936] @ 0x3a8 │ │ │ │ b 3ddbe0 │ │ │ │ ldr r0, [pc, #152] @ 3de17c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ddfcc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r6, r6, r4, lsr #9 │ │ │ │ + umullseq r6, r6, r4, r4 @ │ │ │ │ @ instruction: 0x0102b2bc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r6, r6, ip, lsr r4 │ │ │ │ - strheq r6, [r0], r8 │ │ │ │ - rsbseq r6, sp, ip, ror #31 │ │ │ │ + addseq r6, r6, ip, lsr #8 │ │ │ │ + addeq r6, r0, r8, lsr #1 │ │ │ │ + ldrsbeq r6, [sp], #-252 @ 0xffffff04 @ │ │ │ │ tsteq r2, r0, asr #4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r6, r6, r0, asr #7 │ │ │ │ - rsbseq r6, sp, r0, lsl #31 │ │ │ │ - addeq r6, r0, r4 │ │ │ │ - @ instruction: 0x009662fc │ │ │ │ - ldrheq r6, [sp], #-228 @ 0xffffff1c @ │ │ │ │ - addeq r5, r0, r4, asr pc │ │ │ │ - ldrdeq r5, [r0], ip │ │ │ │ - addseq r6, r6, ip, lsr #4 │ │ │ │ - rsbseq r6, sp, r0, ror #27 │ │ │ │ + @ instruction: 0x009663b0 │ │ │ │ + rsbseq r6, sp, r0, ror pc │ │ │ │ + strdeq r5, [r0], r4 │ │ │ │ + addseq r6, r6, ip, ror #5 │ │ │ │ + rsbseq r6, sp, r4, lsr #29 │ │ │ │ + addeq r5, r0, r4, asr #30 │ │ │ │ + addeq r5, r0, ip, asr #29 │ │ │ │ + addseq r6, r6, ip, lsl r2 │ │ │ │ + ldrsbeq r6, [sp], #-208 @ 0xffffff30 @ │ │ │ │ tsteq r2, r4, lsl r0 │ │ │ │ andeq r1, r0, ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrheq r7, [pc], #-76 @ │ │ │ │ + rsbseq r7, pc, ip, lsr #9 │ │ │ │ andeq r2, r0, ip, lsl r3 │ │ │ │ - rsbseq r7, pc, r0, lsr #11 │ │ │ │ + @ instruction: 0x007f7590 │ │ │ │ andeq r2, r0, ip, ror r5 │ │ │ │ - rsbseq r7, pc, r0, lsl #11 │ │ │ │ + rsbseq r7, pc, r0, ror r5 @ │ │ │ │ andeq r1, r0, ip, lsl #28 │ │ │ │ - rsbseq r7, pc, ip, asr #7 │ │ │ │ - rsbseq r7, pc, r0, lsl #6 │ │ │ │ - rsbseq r7, pc, ip, ror #8 │ │ │ │ - rsbseq r7, pc, ip, asr #7 │ │ │ │ - rsbseq r7, pc, ip, lsr #9 │ │ │ │ + ldrheq r7, [pc], #-60 @ │ │ │ │ + ldrsheq r7, [pc], #-32 @ │ │ │ │ + rsbseq r7, pc, ip, asr r4 @ │ │ │ │ + ldrheq r7, [pc], #-60 @ │ │ │ │ + @ instruction: 0x007f749c │ │ │ │ mov r3, #1 │ │ │ │ lsl r1, r3, r1 │ │ │ │ ldr r3, [r0, #936] @ 0x3a8 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ tst r1, r3 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -362168,15 +362168,15 @@ │ │ │ │ ldr r7, [pc, #1196] @ 3de6bc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #80] @ 0x50 │ │ │ │ ldr r9, [sp, #84] @ 0x54 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #1168] @ 3de6c0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3de340 │ │ │ │ ldr r3, [pc, #1148] @ 3de6c4 │ │ │ │ @@ -362262,25 +362262,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3de6e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3de240 │ │ │ │ ldr r3, [pc, #784] @ 3de6e4 │ │ │ │ ldr r2, [r6, #1040] @ 0x410 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ andeq r8, r8, #255 @ 0xff │ │ │ │ @@ -362448,55 +362448,55 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3de648 │ │ │ │ ldr r0, [pc, #168] @ 3de720 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r0, [pc, #148] @ 3de724 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3de240 │ │ │ │ tsteq r2, r4, lsr #24 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x00965dd8 │ │ │ │ - addeq r5, r0, r0, asr sl │ │ │ │ - rsbseq r6, sp, r4, lsl #19 │ │ │ │ + addseq r5, r6, r8, asr #27 │ │ │ │ + addeq r5, r0, r0, asr #20 │ │ │ │ + rsbseq r6, sp, r4, ror r9 │ │ │ │ ldrdeq sl, [r2, -r0] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ tsteq r2, ip, ror #22 │ │ │ │ - addseq r5, r6, r8, lsr ip │ │ │ │ - addseq r5, r6, sl, asr ip │ │ │ │ + addseq r5, r6, r8, lsr #24 │ │ │ │ + addseq r5, r6, sl, asr #24 │ │ │ │ andeq r3, r0, r4, ror #4 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r7, pc, ip, lsl r2 @ │ │ │ │ - @ instruction: 0x00965bfc │ │ │ │ + rsbseq r7, pc, ip, lsl #4 │ │ │ │ + addseq r5, r6, ip, ror #23 │ │ │ │ tsteq r2, r8, lsl #20 │ │ │ │ - addseq r5, r6, r8, lsr #23 │ │ │ │ - addseq r5, r6, r4, lsl #23 │ │ │ │ - addseq r5, r6, r0, ror #22 │ │ │ │ - addseq r5, r6, ip, lsr fp │ │ │ │ - addseq r5, r6, r8, lsl fp │ │ │ │ - @ instruction: 0x00965af4 │ │ │ │ + umullseq r5, r6, r8, fp │ │ │ │ + addseq r5, r6, r4, ror fp │ │ │ │ + addseq r5, r6, r0, asr fp │ │ │ │ + addseq r5, r6, ip, lsr #22 │ │ │ │ + addseq r5, r6, r8, lsl #22 │ │ │ │ + addseq r5, r6, r4, ror #21 │ │ │ │ @ instruction: 0xf5331aaf │ │ │ │ - addseq r5, r6, r0, asr #21 │ │ │ │ - umullseq r5, r6, ip, sl │ │ │ │ - addseq r5, r6, r8, ror sl │ │ │ │ - addseq r5, r6, r4, asr sl │ │ │ │ + @ instruction: 0x00965ab0 │ │ │ │ + addseq r5, r6, ip, lsl #21 │ │ │ │ + addseq r5, r6, r8, ror #20 │ │ │ │ + addseq r5, r6, r4, asr #20 │ │ │ │ ldrdeq sl, [r2, -r0] │ │ │ │ smlatbeq r2, r8, r7, sl │ │ │ │ - rsbseq r6, pc, r8, asr #31 │ │ │ │ - rsbseq r6, pc, r4, lsl #31 │ │ │ │ + ldrheq r6, [pc], #-248 @ │ │ │ │ + rsbseq r6, pc, r4, ror pc @ │ │ │ │ clz r0, r1 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0, #996] @ 0x3e4 │ │ │ │ cmp r3, #65536 @ 0x10000 │ │ │ │ bcs 3de768 │ │ │ │ @@ -362510,15 +362510,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3de780 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ ldrsheq r0, [r1], #132 @ 0x84 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #988] @ 0x3dc │ │ │ │ ldr r3, [r0, #992] @ 0x3e0 │ │ │ │ @@ -362526,15 +362526,15 @@ │ │ │ │ add r5, r0, #748 @ 0x2ec │ │ │ │ and r6, r6, r3 │ │ │ │ mov r4, #0 │ │ │ │ lsr r1, r6, r4 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r1, r1, #1 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ cmp r4, #16 │ │ │ │ bne 3de7ac │ │ │ │ mov r0, #0 │ │ │ │ str r6, [r7, #996] @ 0x3e4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -362549,15 +362549,15 @@ │ │ │ │ ldr r1, [pc, #92] @ 3de860 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #64] @ 3de864 │ │ │ │ ldr r2, [pc, #64] @ 3de868 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -362565,19 +362565,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umullseq r5, r6, r8, r8 │ │ │ │ - rsbseq r6, sp, ip, lsl #7 │ │ │ │ - addeq r5, r0, r8, asr r4 │ │ │ │ + addseq r5, r6, r8, lsl #17 │ │ │ │ + rsbseq r6, sp, ip, ror r3 │ │ │ │ + addeq r5, r0, r8, asr #8 │ │ │ │ rscseq r0, r1, r8, asr #16 │ │ │ │ - rsbseq r6, pc, r8, asr #29 │ │ │ │ + ldrheq r6, [pc], #-232 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #212] @ 3de958 │ │ │ │ and r1, r2, #63 @ 0x3f │ │ │ │ cmp r1, #40 @ 0x28 │ │ │ │ @@ -362627,20 +362627,20 @@ │ │ │ │ ldrh r0, [r0, #2] │ │ │ │ b 3de8cc │ │ │ │ add r0, r0, #1000 @ 0x3e8 │ │ │ │ ldrh r0, [r0] │ │ │ │ b 3de8cc │ │ │ │ ldr r0, [pc, #20] @ 3de964 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3de8a4 │ │ │ │ tsteq r2, r4, ror r5 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - umullseq r5, r6, r8, r7 │ │ │ │ - rsbseq r6, pc, r0, asr #27 │ │ │ │ + addseq r5, r6, r8, lsl #15 │ │ │ │ + ldrheq r6, [pc], #-208 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #244] @ 3dea74 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -362648,37 +362648,37 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3dea78 │ │ │ │ ldr r1, [pc, #228] @ 3dea7c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #208] @ 3dea80 │ │ │ │ ldr r2, [pc, #208] @ 3dea84 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #31 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #168] @ 3dea88 │ │ │ │ ldr r1, [pc, #168] @ 3dea8c │ │ │ │ add r4, r4, #32 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r3, r5, #984 @ 0x3d8 │ │ │ │ mov r1, #2 │ │ │ │ strh r1, [r3] │ │ │ │ mov r2, #16 │ │ │ │ add r1, r5, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -362694,27 +362694,27 @@ │ │ │ │ add r7, r5, #816 @ 0x330 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381554 │ │ │ │ - addseq r5, r6, ip, lsl r7 │ │ │ │ - rsbseq r6, sp, r0, lsl #4 │ │ │ │ - addeq r5, r0, r8, asr #5 │ │ │ │ - @ instruction: 0x007f6d9c │ │ │ │ - rsbseq r6, pc, r0, lsl #27 │ │ │ │ - rsbseq r3, lr, r0, asr #22 │ │ │ │ - rsbseq r3, lr, r4, asr fp │ │ │ │ + addseq r5, r6, ip, lsl #14 │ │ │ │ + ldrsheq r6, [sp], #-16 @ │ │ │ │ + @ instruction: 0x008052b8 │ │ │ │ + rsbseq r6, pc, ip, lsl #27 │ │ │ │ + rsbseq r6, pc, r0, ror sp @ │ │ │ │ + rsbseq r3, lr, r0, lsr fp │ │ │ │ + rsbseq r3, lr, r4, asr #22 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ rscseq r0, r1, r8, lsr #12 │ │ │ │ mov ip, #1 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ lsl ip, ip, r1 │ │ │ │ cmp r2, #0 │ │ │ │ orrne r3, ip, r3 │ │ │ │ @@ -362744,15 +362744,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #500] @ 3ded14 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r4, [pc, #488] @ 3ded18 │ │ │ │ lsl r1, lr, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ lsr r1, r1, #16 │ │ │ │ cmp r0, #40 @ 0x28 │ │ │ │ bhi 3deaf8 │ │ │ │ ldrsb r0, [r4, r0] │ │ │ │ @@ -362771,15 +362771,15 @@ │ │ │ │ clz r4, r4 │ │ │ │ rsb r4, r4, #31 │ │ │ │ lsr r1, r6, r4 │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ lsl r4, r7, r4 │ │ │ │ ldr r0, [r5, r3, lsl #2] │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ cmp r8, r4 │ │ │ │ eor r8, r8, r4 │ │ │ │ bne 3deb6c │ │ │ │ str r6, [r5, #996] @ 0x3e4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -362799,15 +362799,15 @@ │ │ │ │ clz r4, r4 │ │ │ │ rsb r4, r4, #31 │ │ │ │ lsr r1, r6, r4 │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ lsl r4, r7, r4 │ │ │ │ ldr r0, [r5, r3, lsl #2] │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ cmp r8, r4 │ │ │ │ eor r8, r8, r4 │ │ │ │ bne 3debdc │ │ │ │ b 3deba0 │ │ │ │ add r5, r5, #1008 @ 0x3f0 │ │ │ │ strh lr, [r5, #2] │ │ │ │ mov r0, #0 │ │ │ │ @@ -362868,16 +362868,16 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq r2, r0, lsl r3 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - rsbseq r6, pc, r4, lsr ip @ │ │ │ │ - addseq r5, r6, r1, asr #10 │ │ │ │ + rsbseq r6, pc, r4, lsr #24 │ │ │ │ + addseq r5, r6, r1, lsr r5 │ │ │ │ @ instruction: 0xffff8040 │ │ │ │ │ │ │ │ 003ded20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -362885,15 +362885,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, #64 @ 0x40 │ │ │ │ mov r5, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8efc8c │ │ │ │ + bl 8efc84 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -362938,54 +362938,54 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ 3dee48 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r5, r6, r0, asr r3 │ │ │ │ - rsbseq r6, pc, ip, asr sl @ │ │ │ │ - rsbseq r6, pc, r4, lsr #20 │ │ │ │ - rsbseq r6, pc, r8, lsl sl @ │ │ │ │ - rsbseq r6, pc, r0, lsl sl @ │ │ │ │ + addseq r5, r6, r0, asr #6 │ │ │ │ + rsbseq r6, pc, ip, asr #20 │ │ │ │ + rsbseq r6, pc, r4, lsl sl @ │ │ │ │ rsbseq r6, pc, r8, lsl #20 │ │ │ │ - ldrsheq r6, [pc], #-156 @ │ │ │ │ - ldrsheq r6, [pc], #-144 @ │ │ │ │ - ldrheq r6, [pc], #-156 @ │ │ │ │ - umulleq r8, r0, r8, ip │ │ │ │ + rsbseq r6, pc, r0, lsl #20 │ │ │ │ + ldrsheq r6, [pc], #-152 @ │ │ │ │ + rsbseq r6, pc, ip, ror #19 │ │ │ │ + rsbseq r6, pc, r0, ror #19 │ │ │ │ + rsbseq r6, pc, ip, lsr #19 │ │ │ │ + addeq r8, r0, r8, lsl #25 │ │ │ │ ldr r0, [pc, #4] @ 3dee58 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ ldrheq r0, [r1], #36 @ 0x24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 3def00 │ │ │ │ ldr r2, [pc, #140] @ 3def04 │ │ │ │ ldr r1, [pc, #140] @ 3def08 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #112] @ 3def0c │ │ │ │ ldr r1, [pc, #112] @ 3def10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r1, [pc, #92] @ 3def14 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [pc, #76] @ 3def18 │ │ │ │ ldr r2, [pc, #76] @ 3def1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ @@ -362993,22 +362993,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r5, r6, r8, lsr #5 │ │ │ │ - rsbseq r5, sp, r0, lsl sp │ │ │ │ - ldrdeq r4, [r0], ip │ │ │ │ + umullseq r5, r6, r8, r2 │ │ │ │ + rsbseq r5, sp, r0, lsl #26 │ │ │ │ + addeq r4, r0, ip, asr #27 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r8, r5 │ │ │ │ rscseq sp, lr, r8, asr #19 │ │ │ │ rscseq r0, r1, r8, lsr r2 │ │ │ │ - rsbseq r6, pc, r8, lsr #18 │ │ │ │ + rsbseq r6, pc, r8, lsl r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #960] @ 0x3c0 │ │ │ │ ldr r1, [r0, #948] @ 0x3b4 │ │ │ │ ldr r3, [r0, #944] @ 0x3b0 │ │ │ │ @@ -363017,28 +363017,28 @@ │ │ │ │ and r1, r1, r3 │ │ │ │ ldr r0, [r0, #964] @ 0x3c4 │ │ │ │ beq 3def88 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r1, [r4, #948] @ 0x3b4 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ ldr r0, [r4, #968] @ 0x3c8 │ │ │ │ and r1, r1, r3 │ │ │ │ cmp r1, #65536 @ 0x10000 │ │ │ │ pop {r4, lr} │ │ │ │ movcc r1, #0 │ │ │ │ movcs r1, #1 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ subs r1, r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ movne r1, #1 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #316] @ 3df0ec │ │ │ │ ldr r7, [pc, #316] @ 3df0f0 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -363047,15 +363047,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #52 @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [pc, #268] @ 3df0f8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ ldr r8, [pc, #260] @ 3df0fc │ │ │ │ ldr r7, [pc, #260] @ 3df100 │ │ │ │ @@ -363066,73 +363066,73 @@ │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #188] @ 3df104 │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36c864 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr r8, [pc, #168] @ 3df108 │ │ │ │ ldr r7, [pc, #168] @ 3df10c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r4, #972 @ 0x3cc │ │ │ │ mov r2, #32 │ │ │ │ bl 36ca14 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r4, #964 @ 0x3c4 │ │ │ │ bl 381454 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r4, #968 @ 0x3c8 │ │ │ │ bl 381454 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, sl │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 381554 │ │ │ │ - addseq r5, r6, r4, ror r1 │ │ │ │ - rsbseq r6, pc, r4, ror r8 @ │ │ │ │ - rsbseq r6, pc, r4, asr #16 │ │ │ │ + addseq r5, r6, r4, ror #2 │ │ │ │ + rsbseq r6, pc, r4, ror #16 │ │ │ │ + rsbseq r6, pc, r4, lsr r8 @ │ │ │ │ rscseq r0, r1, ip, lsl #2 │ │ │ │ - @ instruction: 0x007d5b94 │ │ │ │ - addeq r4, r0, r0, ror #24 │ │ │ │ + rsbseq r5, sp, r4, lsl #23 │ │ │ │ + addeq r4, r0, r0, asr ip │ │ │ │ muleq r0, r8, r5 │ │ │ │ - ldrheq r3, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq r3, lr, ip, asr #9 │ │ │ │ + rsbseq r3, lr, r8, lsr #9 │ │ │ │ + ldrheq r3, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #700] @ 3df3e4 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -363148,15 +363148,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #660] @ 3df3f0 │ │ │ │ ldr r1, [pc, #660] @ 3df3f4 │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #640] @ 3df3f8 │ │ │ │ cmp r5, #29 │ │ │ │ sbcs r3, r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ bcc 3df22c │ │ │ │ ldr r3, [pc, #620] @ 3df3fc │ │ │ │ @@ -363172,15 +363172,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #564] @ 3df40c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ bne 3df2d0 │ │ │ │ ldr r2, [pc, #544] @ 3df410 │ │ │ │ @@ -363263,111 +363263,111 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 3df420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3df1e8 │ │ │ │ ldr r3, [pc, #148] @ 3df3fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3df19c │ │ │ │ ldr r2, [pc, #168] @ 3df424 │ │ │ │ ldr r1, [pc, #168] @ 3df428 │ │ │ │ ldr r0, [pc, #168] @ 3df42c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #88 @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3df19c │ │ │ │ ldr r2, [pc, #144] @ 3df430 │ │ │ │ ldr r1, [pc, #144] @ 3df434 │ │ │ │ ldr r0, [pc, #144] @ 3df438 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3df19c │ │ │ │ ldr r0, [pc, #112] @ 3df43c │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3df1e8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00964ffc │ │ │ │ + addseq r4, r6, ip, ror #31 │ │ │ │ smlabteq r2, r0, ip, r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrheq r6, [pc], #-96 @ │ │ │ │ - rsbseq r6, pc, r8, asr #13 │ │ │ │ + rsbseq r6, pc, r0, lsr #13 │ │ │ │ + ldrheq r6, [pc], #-104 @ │ │ │ │ smlabbeq r2, r0, ip, r9 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq r4, r6, r4, ror pc │ │ │ │ - ldrsbeq r5, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - umulleq r4, r0, ip, sl │ │ │ │ + addseq r4, r6, r4, ror #30 │ │ │ │ + rsbseq r5, sp, ip, asr #19 │ │ │ │ + addeq r4, r0, ip, lsl #21 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, ip, lsl #24 │ │ │ │ - @ instruction: 0x00964eb9 │ │ │ │ + addseq r4, r6, r9, lsr #29 │ │ │ │ andeq r3, r0, r4, lsr r2 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r6, pc, r0, lsr r5 @ │ │ │ │ - addseq r4, r6, r4, lsr #27 │ │ │ │ - rsbseq r6, pc, ip, lsr #9 │ │ │ │ - ldrheq r6, [pc], #-64 @ │ │ │ │ - addseq r4, r6, r0, lsl #27 │ │ │ │ - rsbseq r6, pc, r4, lsl #9 │ │ │ │ - rsbseq sl, lr, r8, ror #16 │ │ │ │ - rsbseq r6, pc, r4, ror #9 │ │ │ │ + rsbseq r6, pc, r0, lsr #10 │ │ │ │ + umullseq r4, r6, r4, sp │ │ │ │ + @ instruction: 0x007f649c │ │ │ │ + rsbseq r6, pc, r0, lsr #9 │ │ │ │ + addseq r4, r6, r0, ror sp │ │ │ │ + rsbseq r6, pc, r4, ror r4 @ │ │ │ │ + rsbseq sl, lr, r8, asr r8 │ │ │ │ + ldrsbeq r6, [pc], #-68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 3df4b0 │ │ │ │ ldr r2, [pc, #88] @ 3df4b4 │ │ │ │ ldr r1, [pc, #88] @ 3df4b8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r0, #928 @ 0x3a0 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ add r1, r0, #944 @ 0x3b0 │ │ │ │ str r2, [r0, #928] @ 0x3a0 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ strd r4, [r1] │ │ │ │ str r2, [r0, #956] @ 0x3bc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3def20 │ │ │ │ - addseq r4, r6, r8, asr #25 │ │ │ │ - rsbseq r6, pc, r8, lsr #7 │ │ │ │ - rsbseq r6, pc, r4, asr #7 │ │ │ │ + @ instruction: 0x00964cb8 │ │ │ │ + @ instruction: 0x007f6398 │ │ │ │ + ldrheq r6, [pc], #-52 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [r0, #956] @ 0x3bc │ │ │ │ blt 3df5e4 │ │ │ │ @@ -363458,28 +363458,28 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #400] @ 3df7cc │ │ │ │ mov r3, #27 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #384] @ 3df7d0 │ │ │ │ ldr r1, [pc, #384] @ 3df7d4 │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ subs r4, r4, #0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #372] @ 3df7d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ movne r4, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #344] @ 3df7dc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3df710 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r3, [r6, #924] @ 0x39c │ │ │ │ @@ -363532,49 +363532,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3df7f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3df690 │ │ │ │ ldr r0, [pc, #84] @ 3df7f4 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3df690 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ bl 27fe04 │ │ │ │ - addseq r4, r6, r0, lsr #22 │ │ │ │ + addseq r4, r6, r0, lsl fp │ │ │ │ smlatteq r2, r4, r7, r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrsheq r6, [pc], #-16 @ │ │ │ │ - ldrsbeq r6, [pc], #-20 @ │ │ │ │ - rsbseq r5, sp, r4, lsr r5 │ │ │ │ - addeq r4, r0, r0, lsl #12 │ │ │ │ + rsbseq r6, pc, r0, ror #3 │ │ │ │ + rsbseq r6, pc, r4, asr #3 │ │ │ │ + rsbseq r5, sp, r4, lsr #10 │ │ │ │ + strdeq r4, [r0], r0 │ │ │ │ smlabbeq r2, ip, r7, r9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, ip, lsl r7 │ │ │ │ andeq r5, r0, r8, ror #30 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r6, pc, r4, asr #2 │ │ │ │ - rsbseq r6, pc, r8, asr r1 @ │ │ │ │ + rsbseq r6, pc, r4, lsr r1 @ │ │ │ │ + rsbseq r6, pc, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #924] @ 0x39c │ │ │ │ ldr r6, [r0, #928] @ 0x3a0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -363613,27 +363613,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ ldr r8, [sp, #80] @ 0x50 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #1048] @ 3dfcd4 │ │ │ │ ldr r1, [pc, #1048] @ 3dfcd8 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr sl, [pc, #1040] @ 3dfcdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #1012] @ 3dfce0 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dfb90 │ │ │ │ cmp r7, #29 │ │ │ │ sbcs r3, r9, #0 │ │ │ │ @@ -363689,15 +363689,15 @@ │ │ │ │ ldr r0, [pc, #816] @ 3dfcfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [r6, #948] @ 0x3b4 │ │ │ │ ldr r2, [pc, #784] @ 3dfd00 │ │ │ │ bic r3, r3, r8 │ │ │ │ str r3, [r6, #948] @ 0x3b4 │ │ │ │ ldr r3, [pc, #712] @ 3dfcc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -363762,15 +363762,15 @@ │ │ │ │ beq 3dfb08 │ │ │ │ ldr r0, [r7, r4, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3dfb08 │ │ │ │ ldr r1, [r6, #920] @ 0x398 │ │ │ │ lsr r1, r1, r4 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne 3dfadc │ │ │ │ ldr r2, [pc, #500] @ 3dfd10 │ │ │ │ ldr r3, [pc, #420] @ 3dfcc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -363792,15 +363792,15 @@ │ │ │ │ beq 3dfb80 │ │ │ │ ldr r0, [r5, r4, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3dfb80 │ │ │ │ ldr r1, [r6, #920] @ 0x398 │ │ │ │ lsr r1, r1, r4 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne 3dfb54 │ │ │ │ b 3df918 │ │ │ │ ldr r3, [pc, #380] @ 3dfd14 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -363823,24 +363823,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 3dfd1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3df8f8 │ │ │ │ ldr r2, [pc, #244] @ 3dfd20 │ │ │ │ ldr r3, [pc, #148] @ 3dfcc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -363854,15 +363854,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ str r7, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r2, [pc, #176] @ 3dfd30 │ │ │ │ ldr r3, [pc, #64] @ 3dfcc4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #956] @ 0x3bc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -363871,65 +363871,65 @@ │ │ │ │ beq 3dfa14 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #132] @ 3dfd34 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3df8f8 │ │ │ │ smlabbeq r2, ip, r5, r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r4, r6, r4, lsr #17 │ │ │ │ - @ instruction: 0x007f5f90 │ │ │ │ - rsbseq r5, pc, r4, ror pc @ │ │ │ │ - rsbseq r5, sp, ip, asr #5 │ │ │ │ - umulleq r4, r0, r8, r3 │ │ │ │ + umullseq r4, r6, r4, r8 │ │ │ │ + rsbseq r5, pc, r0, lsl #31 │ │ │ │ + rsbseq r5, pc, r4, ror #30 │ │ │ │ + ldrheq r5, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r4, r0, r8, lsl #7 │ │ │ │ tsteq r2, r8, lsr #10 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ ldrdeq r9, [r2, -ip] │ │ │ │ - addseq r4, r6, r6, lsr #15 │ │ │ │ + umullseq r4, r6, r6, r7 │ │ │ │ tsteq r2, ip, asr r4 │ │ │ │ - addseq r4, r6, ip, asr r7 │ │ │ │ - rsbseq r5, pc, r4, ror #28 │ │ │ │ - rsbseq r5, pc, ip, ror #28 │ │ │ │ + addseq r4, r6, ip, asr #14 │ │ │ │ + rsbseq r5, pc, r4, asr lr @ │ │ │ │ + rsbseq r5, pc, ip, asr lr @ │ │ │ │ tsteq r2, r4, lsl #8 │ │ │ │ ldrdeq r9, [r2, -r0] │ │ │ │ @ instruction: 0x01029398 │ │ │ │ tsteq r2, r0, ror #6 │ │ │ │ smlatteq r2, r0, r2, r9 │ │ │ │ strdeq r5, [r0], -r4 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r5, pc, r0, lsl #26 │ │ │ │ + ldrsheq r5, [pc], #-192 @ │ │ │ │ ldrdeq r9, [r2, -r0] │ │ │ │ - @ instruction: 0x009644d0 │ │ │ │ - ldrsbeq r5, [pc], #-184 @ │ │ │ │ - ldrheq r9, [lr], #-252 @ 0xffffff04 @ │ │ │ │ + addseq r4, r6, r0, asr #9 │ │ │ │ + rsbseq r5, pc, r8, asr #23 │ │ │ │ + rsbseq r9, lr, ip, lsr #31 │ │ │ │ tsteq r2, ip, ror r1 │ │ │ │ - @ instruction: 0x007f5c98 │ │ │ │ + rsbseq r5, pc, r8, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 3dfd48 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ffa0 │ │ │ │ + b 92ff98 │ │ │ │ rscseq pc, r0, ip, asr r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3dfdd4 │ │ │ │ ldr r2, [pc, #112] @ 3dfdd8 │ │ │ │ ldr r1, [pc, #112] @ 3dfddc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #344 @ 0x158 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1072 @ 0x430 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 27ebf4 │ │ │ │ add r0, r4, #752 @ 0x2f0 │ │ │ │ @@ -363942,17 +363942,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq r4, r6, r0, r4 │ │ │ │ - rsbseq r5, pc, r0, lsr ip @ │ │ │ │ - rsbseq r5, pc, r4, asr #24 │ │ │ │ + addseq r4, r6, r0, lsl #9 │ │ │ │ + rsbseq r5, pc, r0, lsr #24 │ │ │ │ + rsbseq r5, pc, r4, lsr ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3dfe94 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -363960,25 +363960,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3dfe98 │ │ │ │ ldr r1, [pc, #140] @ 3dfe9c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #120] @ 3dfea0 │ │ │ │ ldr r1, [pc, #120] @ 3dfea4 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #88] @ 3dfea8 │ │ │ │ ldr r1, [pc, #88] @ 3dfeac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr ip, [pc, #76] @ 3dfeb0 │ │ │ │ mov r2, #4 │ │ │ │ @@ -363989,22 +363989,22 @@ │ │ │ │ ldr r3, [pc, #60] @ 3dfeb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9281d0 │ │ │ │ - addseq r4, r6, r4, lsl #8 │ │ │ │ - rsbseq r4, sp, r4, lsr #27 │ │ │ │ - ldrheq r4, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r4, sp, r8, ror #26 │ │ │ │ - addeq r3, r0, r4, lsr lr │ │ │ │ + b 9281c8 │ │ │ │ + @ instruction: 0x009643f4 │ │ │ │ + @ instruction: 0x007d4d94 │ │ │ │ + rsbseq r4, sp, r8, lsr #27 │ │ │ │ + rsbseq r4, sp, r8, asr sp │ │ │ │ + addeq r3, r0, r4, lsr #28 │ │ │ │ rscseq pc, r0, ip, asr #6 │ │ │ │ - rsbseq r5, pc, ip, ror fp @ │ │ │ │ + rsbseq r5, pc, ip, ror #22 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ rscseq ip, lr, r0, ror #24 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -364015,27 +364015,27 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #252] @ 3dffe4 │ │ │ │ ldr r2, [pc, #252] @ 3dffe8 │ │ │ │ ldr r3, [pc, #252] @ 3dffec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #236] @ 3dfff0 │ │ │ │ ldr r1, [pc, #236] @ 3dfff4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #196] @ 3dfff8 │ │ │ │ ldr r3, [pc, #196] @ 3dfffc │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r9, [pc, #192] @ 3e0000 │ │ │ │ ldr r8, [pc, #192] @ 3e0004 │ │ │ │ add sl, r5, #768 @ 0x300 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -364045,52 +364045,52 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, r4, #104 @ 0x68 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, sl │ │ │ │ bl 381554 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r5, #936 @ 0x3a8 │ │ │ │ bl 381454 │ │ │ │ ldr r1, [pc, #76] @ 3e0008 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #32 │ │ │ │ bl 36c864 │ │ │ │ mov r2, #32 │ │ │ │ add r1, r5, #940 @ 0x3ac │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 36ca14 │ │ │ │ - addseq r4, r6, r8, lsr #6 │ │ │ │ - ldrsbeq r5, [pc], #-160 @ │ │ │ │ - ldrheq r5, [pc], #-172 @ │ │ │ │ + addseq r4, r6, r8, lsl r3 │ │ │ │ + rsbseq r5, pc, r0, asr #21 │ │ │ │ + rsbseq r5, pc, ip, lsr #21 │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ - @ instruction: 0x007d4c90 │ │ │ │ - addeq r3, r0, ip, asr sp │ │ │ │ + rsbseq r4, sp, r0, lsl #25 │ │ │ │ + addeq r3, r0, ip, asr #26 │ │ │ │ rscseq pc, r0, r4, asr r2 @ │ │ │ │ - addeq ip, r2, r8, lsr #12 │ │ │ │ - ldrsbeq r2, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r2, lr, ip, ror #11 │ │ │ │ + addeq ip, r2, r8, lsl r6 │ │ │ │ + rsbseq r2, lr, r8, asr #11 │ │ │ │ + ldrsbeq r2, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #404] @ 3e01b8 │ │ │ │ ldr r3, [pc, #404] @ 3e01bc │ │ │ │ @@ -364120,15 +364120,15 @@ │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ ldr r5, [pc, #316] @ 3e01cc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #296] @ 3e01d0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r7, [r4, #1156] @ 0x484 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r6, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364144,15 +364144,15 @@ │ │ │ │ bne 3e01b4 │ │ │ │ tst r7, r6 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldr r3, [pc, #208] @ 3e01d8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e00c0 │ │ │ │ ldr r3, [pc, #192] @ 3e01dc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -364168,50 +364168,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3e01e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r7, [r4, #1156] @ 0x484 │ │ │ │ ldr r6, [r4, #1144] @ 0x478 │ │ │ │ b 3e00c0 │ │ │ │ ldr r0, [pc, #80] @ 3e01e8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r7, [r4, #1156] @ 0x484 │ │ │ │ ldr r6, [r4, #1144] @ 0x478 │ │ │ │ b 3e00c0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [r2, -r8] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r4, r6, r0, lsl #3 │ │ │ │ - rsbseq r4, sp, r4, lsl #22 │ │ │ │ - ldrdeq r3, [r0], r0 │ │ │ │ + addseq r4, r6, r0, ror r1 │ │ │ │ + ldrsheq r4, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + addeq r3, r0, r0, asr #23 │ │ │ │ tsteq r2, r8, asr sp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, r4, lsr sp │ │ │ │ andeq r3, r0, ip, ror r8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r5, pc, ip, ror #16 │ │ │ │ - @ instruction: 0x007f5894 │ │ │ │ + rsbseq r5, pc, ip, asr r8 @ │ │ │ │ + rsbseq r5, pc, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [r0, #1088] @ 0x440 │ │ │ │ ldr r7, [r0, #1092] @ 0x444 │ │ │ │ mov r6, r1 │ │ │ │ @@ -364266,15 +364266,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ add r9, r9, #96 @ 0x60 │ │ │ │ add sl, pc, sl │ │ │ │ b 3e02f4 │ │ │ │ add r3, r5, #940 @ 0x3ac │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, fp │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ beq 3e03d8 │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r4 │ │ │ │ tst r6, r3 │ │ │ │ beq 3e02e8 │ │ │ │ @@ -364287,15 +364287,15 @@ │ │ │ │ moveq fp, #0 │ │ │ │ ldr r1, [pc, #388] @ 3e04ac │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #364] @ 3e04b0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e02d8 │ │ │ │ ldr r3, [pc, #348] @ 3e04b4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -364317,23 +364317,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r3, r4, fp} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3e04bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e02d8 │ │ │ │ ldr r3, [r5, #1068] @ 0x42c │ │ │ │ ldr r1, [r5, #1168] @ 0x490 │ │ │ │ ldr r2, [r5, #1088] @ 0x440 │ │ │ │ and r3, r3, r1 │ │ │ │ ldr r0, [pc, #208] @ 3e04c0 │ │ │ │ eor r3, r3, r2 │ │ │ │ @@ -364353,74 +364353,74 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3e000c │ │ │ │ ldr r0, [pc, #144] @ 3e04c4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e02d8 │ │ │ │ ldr r3, [pc, #120] @ 3e04c8 │ │ │ │ ldr r2, [pc, #120] @ 3e04cc │ │ │ │ ldr r1, [pc, #120] @ 3e04d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #84] @ 3e04d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r2, [r5, #1076] @ 0x434 │ │ │ │ ldr r3, [r5, #1072] @ 0x430 │ │ │ │ b 3e0274 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatteq r2, r8, fp, r8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatbeq r2, r8, fp, r8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq r3, r6, r8, lsr pc │ │ │ │ - rsbseq r4, sp, r4, asr #17 │ │ │ │ - addeq r3, r0, ip, lsr r9 │ │ │ │ + addseq r3, r6, r8, lsr #30 │ │ │ │ + ldrheq r4, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + addeq r3, r0, ip, lsr #18 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, ip, asr #10 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r5, pc, r8, asr #13 │ │ │ │ + ldrheq r5, [pc], #-104 @ │ │ │ │ tsteq r2, r8, lsl #20 │ │ │ │ - @ instruction: 0x007f569c │ │ │ │ - addseq r3, r6, r8, lsr #27 │ │ │ │ - rsbseq r4, sp, r8, lsr r7 │ │ │ │ - addeq r3, r0, r4, lsl #16 │ │ │ │ - ldrsheq r5, [pc], #-80 @ │ │ │ │ + rsbseq r5, pc, ip, lsl #13 │ │ │ │ + umullseq r3, r6, r8, sp │ │ │ │ + rsbseq r4, sp, r8, lsr #14 │ │ │ │ + strdeq r3, [r0], r4 │ │ │ │ + rsbseq r5, pc, r0, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3e0524 │ │ │ │ ldr r2, [pc, #52] @ 3e0528 │ │ │ │ ldr r1, [pc, #52] @ 3e052c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #356 @ 0x164 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mvn r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3e01ec │ │ │ │ - addseq r3, r6, r8, lsl #26 │ │ │ │ - rsbseq r5, pc, r8, lsr #9 │ │ │ │ - ldrheq r5, [pc], #-76 @ │ │ │ │ + @ instruction: 0x00963cf8 │ │ │ │ + @ instruction: 0x007f5498 │ │ │ │ + rsbseq r5, pc, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #440] @ 3e0704 │ │ │ │ ldr r3, [pc, #440] @ 3e0708 │ │ │ │ @@ -364438,15 +364438,15 @@ │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ ldr r7, [pc, #400] @ 3e0718 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #380] @ 3e071c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e0630 │ │ │ │ cmp r6, #31 │ │ │ │ @@ -364500,31 +364500,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3e0730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e05b0 │ │ │ │ ldr r0, [pc, #116] @ 3e0734 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e05b0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 3e0738 │ │ │ │ ldr ip, [pc, #88] @ 3e073c │ │ │ │ ldr r1, [pc, #88] @ 3e0740 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -364532,28 +364532,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ @ instruction: 0x010288b0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umullseq r3, r6, r0, ip │ │ │ │ - ldrdeq r3, [r0], r8 │ │ │ │ - rsbseq r4, sp, ip, lsl #12 │ │ │ │ + addseq r3, r6, r0, lsl #25 │ │ │ │ + addeq r3, r0, r8, asr #13 │ │ │ │ + ldrsheq r4, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ tsteq r2, r0, ror #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r8, [r2, -ip] │ │ │ │ andeq r0, r0, r8, ror #31 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r5, pc, r4, asr r4 @ │ │ │ │ - rsbseq r5, pc, r8, ror r4 @ │ │ │ │ - addseq r3, r6, r8, lsl fp │ │ │ │ - rsbseq r5, pc, r4, lsl #9 │ │ │ │ - ldrheq r5, [pc], #-40 @ │ │ │ │ + rsbseq r5, pc, r4, asr #8 │ │ │ │ + rsbseq r5, pc, r8, ror #8 │ │ │ │ + addseq r3, r6, r8, lsl #22 │ │ │ │ + rsbseq r5, pc, r4, ror r4 @ │ │ │ │ + rsbseq r5, pc, r8, lsr #5 │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ lsr r1, r2, #2 │ │ │ │ orr r1, r1, r3, lsl #30 │ │ │ │ @@ -364591,15 +364591,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #476] @ 3e09e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e08d0 │ │ │ │ ldr r2, [pc, #460] @ 3e09e4 │ │ │ │ ldr r3, [pc, #428] @ 3e09c8 │ │ │ │ @@ -364637,21 +364637,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #304] @ 3e09f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e0868 │ │ │ │ ldr r3, [pc, #292] @ 3e09fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e0810 │ │ │ │ ldr r3, [pc, #252] @ 3e09e8 │ │ │ │ @@ -364668,74 +364668,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 3e0a04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e0810 │ │ │ │ ldr r3, [pc, #164] @ 3e0a08 │ │ │ │ ldr r2, [pc, #164] @ 3e0a0c │ │ │ │ ldr r1, [pc, #164] @ 3e0a10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #124] @ 3e0a14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e0868 │ │ │ │ ldr r0, [pc, #112] @ 3e0a18 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e0810 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r2, r0, r6, r8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r2, r0, ror r6 │ │ │ │ - @ instruction: 0x009639f4 │ │ │ │ - addseq r3, r6, r0, lsr #20 │ │ │ │ - rsbseq r4, sp, r4, lsr #7 │ │ │ │ - addeq r3, r0, r0, ror r4 │ │ │ │ + addseq r3, r6, r4, ror #19 │ │ │ │ + addseq r3, r6, r0, lsl sl │ │ │ │ + @ instruction: 0x007d4394 │ │ │ │ + addeq r3, r0, r0, ror #8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq r2, r4, r5, r8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq r3, r6, r8, ror #18 │ │ │ │ - ldrsheq r4, [sp], #-36 @ 0xffffffdc @ │ │ │ │ - @ instruction: 0x008033bc │ │ │ │ - rsbseq r5, pc, r0, lsl #6 │ │ │ │ + addseq r3, r6, r8, asr r9 │ │ │ │ + rsbseq r4, sp, r4, ror #5 │ │ │ │ + addeq r3, r0, ip, lsr #7 │ │ │ │ + ldrsheq r5, [pc], #-32 @ │ │ │ │ andeq r3, r0, ip, asr r5 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x007f529c │ │ │ │ - umullseq r3, r6, r4, r8 │ │ │ │ - rsbseq r4, sp, r0, lsr #4 │ │ │ │ - addeq r3, r0, r8, ror #5 │ │ │ │ - rsbseq r5, pc, r4, lsl #4 │ │ │ │ - rsbseq r5, pc, r0, lsl #5 │ │ │ │ + rsbseq r5, pc, ip, lsl #5 │ │ │ │ + addseq r3, r6, r4, lsl #17 │ │ │ │ + rsbseq r4, sp, r0, lsl r2 │ │ │ │ + ldrdeq r3, [r0], r8 │ │ │ │ + ldrsheq r5, [pc], #-20 @ │ │ │ │ + rsbseq r5, pc, r0, ror r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #1588] @ 3e106c │ │ │ │ mov r6, r3 │ │ │ │ @@ -364755,15 +364755,15 @@ │ │ │ │ ldr r9, [pc, #1548] @ 3e1080 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #1520] @ 3e1084 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ lsr r4, r7, #2 │ │ │ │ ldr r3, [r3] │ │ │ │ orr r4, r4, r6, lsl #30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364901,15 +364901,15 @@ │ │ │ │ ldr r1, [pc, #1016] @ 3e10b4 │ │ │ │ ldr r0, [pc, #1016] @ 3e10b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [r5, #1092] @ 0x444 │ │ │ │ ldr r2, [pc, #988] @ 3e10bc │ │ │ │ bic r3, r3, r8 │ │ │ │ str r3, [r5, #1092] @ 0x444 │ │ │ │ ldr r3, [pc, #900] @ 3e1070 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -364947,15 +364947,15 @@ │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #848] @ 3e10cc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #828] @ 3e10d0 │ │ │ │ ldr r3, [pc, #728] @ 3e1070 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -364989,15 +364989,15 @@ │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #704] @ 3e10e4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #684] @ 3e10e8 │ │ │ │ ldr r3, [pc, #560] @ 3e1070 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -365006,15 +365006,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #648] @ 3e10ec │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [r5, #1096] @ 0x448 │ │ │ │ ldr r2, [pc, #620] @ 3e10f0 │ │ │ │ bic r3, r3, r8 │ │ │ │ str r3, [r5, #1096] @ 0x448 │ │ │ │ ldr r3, [pc, #480] @ 3e1070 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -365083,50 +365083,50 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3e1108 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e0ab0 │ │ │ │ str r8, [r5, #1204] @ 0x4b4 │ │ │ │ b 3e0b10 │ │ │ │ ldr r0, [pc, #284] @ 3e110c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e0ab0 │ │ │ │ ldr r1, [pc, #252] @ 3e1110 │ │ │ │ ldr r2, [pc, #252] @ 3e1114 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 3e1118 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #220] @ 3e111c │ │ │ │ ldr r3, [pc, #44] @ 3e1070 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -365134,116 +365134,116 @@ │ │ │ │ bne 3e0d48 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #184] @ 3e1120 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e0e64 │ │ │ │ smlabteq r2, r0, r3, r8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r3, r6, r0, lsr #15 │ │ │ │ - addeq r3, r0, ip, ror #3 │ │ │ │ - rsbseq r4, sp, r0, lsr #2 │ │ │ │ + umullseq r3, r6, r0, r7 │ │ │ │ + ldrdeq r3, [r0], ip │ │ │ │ + rsbseq r4, sp, r0, lsl r1 │ │ │ │ tsteq r2, ip, ror #6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - @ instruction: 0x009636f0 │ │ │ │ + addseq r3, r6, r0, ror #13 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ smlatteq r2, r4, r2, r8 │ │ │ │ smlatbeq r2, r0, r2, r8 │ │ │ │ tsteq r2, ip, lsr #4 │ │ │ │ - addseq r3, r6, r8, lsl #12 │ │ │ │ - rsbseq r5, pc, r0, asr #2 │ │ │ │ + @ instruction: 0x009635f8 │ │ │ │ + rsbseq r5, pc, r0, lsr r1 @ │ │ │ │ strdeq r8, [r2, -r0] │ │ │ │ sbcsgt pc, lr, r3, ror sl @ │ │ │ │ sbcsgt r1, lr, r8, asr #4 │ │ │ │ tsteq r2, r4, ror #2 │ │ │ │ - addseq r3, r6, r0, asr #10 │ │ │ │ - @ instruction: 0x007f509c │ │ │ │ + addseq r3, r6, r0, lsr r5 │ │ │ │ + rsbseq r5, pc, ip, lsl #1 │ │ │ │ tsteq r2, r4, lsl r1 │ │ │ │ ldrdeq r8, [r2, -r0] │ │ │ │ - umullseq r3, r6, r4, r4 │ │ │ │ - rsbseq r3, sp, ip, lsl lr │ │ │ │ - addeq r2, r0, r0, ror #29 │ │ │ │ + addseq r3, r6, r4, lsl #9 │ │ │ │ + rsbseq r3, sp, ip, lsl #28 │ │ │ │ + ldrdeq r2, [r0], r0 │ │ │ │ tsteq r2, r8, rrx │ │ │ │ - rsbseq r4, pc, r4, asr pc @ │ │ │ │ + rsbseq r4, pc, r4, asr #30 │ │ │ │ tsteq r2, r8, lsr #32 │ │ │ │ - addseq r3, r6, ip, ror #7 │ │ │ │ - rsbseq r3, sp, r4, ror sp │ │ │ │ - addeq r2, r0, r8, lsr lr │ │ │ │ + @ instruction: 0x009633dc │ │ │ │ + rsbseq r3, sp, r4, ror #26 │ │ │ │ + addeq r2, r0, r8, lsr #28 │ │ │ │ smlabteq r2, r0, pc, r7 @ │ │ │ │ - rsbseq r4, pc, r4, lsr #30 │ │ │ │ + rsbseq r4, pc, r4, lsl pc @ │ │ │ │ tsteq r2, r0, ror pc │ │ │ │ tsteq r2, ip, lsr pc │ │ │ │ tsteq r2, r8, lsl #30 │ │ │ │ ldrdeq r7, [r2, -r4] │ │ │ │ andeq r5, r0, r0, lsr #24 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x007f4c94 │ │ │ │ - ldrheq r4, [pc], #-204 @ │ │ │ │ - addseq r3, r6, r8, ror #3 │ │ │ │ - rsbseq r3, sp, r0, ror fp │ │ │ │ - addeq r2, r0, r4, lsr ip │ │ │ │ + rsbseq r4, pc, r4, lsl #25 │ │ │ │ + rsbseq r4, pc, ip, lsr #25 │ │ │ │ + @ instruction: 0x009631d8 │ │ │ │ + rsbseq r3, sp, r0, ror #22 │ │ │ │ + addeq r2, r0, r4, lsr #24 │ │ │ │ @ instruction: 0x01027dbc │ │ │ │ - rsbseq r4, pc, r0, lsl #25 │ │ │ │ + rsbseq r4, pc, r0, ror ip @ │ │ │ │ ldr r0, [pc, #4] @ 3e1130 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rscseq lr, r0, ip, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3e11b8 │ │ │ │ ldr r2, [pc, #108] @ 3e11bc │ │ │ │ ldr r1, [pc, #108] @ 3e11c0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #80] @ 3e11c4 │ │ │ │ ldr r1, [pc, #80] @ 3e11c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #56] @ 3e11cc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r3, r6, r4, lsl #3 │ │ │ │ - rsbseq r3, sp, ip, lsr sl │ │ │ │ - addeq r2, r0, r4, lsl #22 │ │ │ │ + addseq r3, r6, r4, ror r1 │ │ │ │ + rsbseq r3, sp, ip, lsr #20 │ │ │ │ + strdeq r2, [r0], r4 │ │ │ │ rscseq lr, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rsbseq r4, pc, r4, ror ip @ │ │ │ │ + rsbseq r4, pc, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 3e1264 │ │ │ │ ldr r2, [pc, #124] @ 3e1268 │ │ │ │ ldr r1, [pc, #124] @ 3e126c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov ip, #0 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r0, #1056 @ 0x420 │ │ │ │ mov r3, r0 │ │ │ │ add r2, r2, #8 │ │ │ │ str ip, [r0, #924] @ 0x39c │ │ │ │ str ip, [r0, #1068] @ 0x42c │ │ │ │ @@ -365258,17 +365258,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, r6, ip, ror #1 │ │ │ │ - rsbseq r4, pc, r8, lsl ip @ │ │ │ │ - rsbseq r4, pc, r4, lsr ip @ │ │ │ │ + ldrsbeq r3, [r6], ip │ │ │ │ + rsbseq r4, pc, r8, lsl #24 │ │ │ │ + rsbseq r4, pc, r4, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #296] @ 3e13b0 │ │ │ │ ldr r7, [pc, #296] @ 3e13b4 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -365277,88 +365277,88 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #40 @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #256] @ 3e13bc │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #228] @ 3e13c0 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ add r0, r5, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #200] @ 3e13c4 │ │ │ │ ldr r1, [pc, #200] @ 3e13c8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #192] @ 3e13cc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ bl 381554 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #136] @ 3e13d0 │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36c864 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r2, #32 │ │ │ │ add r1, r1, #4 │ │ │ │ bl 36ca14 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #60] @ 3e13d4 │ │ │ │ add r1, r4, #1200 @ 0x4b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 36c8ac │ │ │ │ - addseq r3, r6, r0, asr r0 │ │ │ │ - @ instruction: 0x007f4b9c │ │ │ │ - rsbseq r4, pc, ip, ror #22 │ │ │ │ + addseq r3, r6, r0, asr #32 │ │ │ │ + rsbseq r4, pc, ip, lsl #23 │ │ │ │ + rsbseq r4, pc, ip, asr fp @ │ │ │ │ rscseq sp, r0, r4, ror pc │ │ │ │ - ldrheq r3, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r3, sp, ip, lsr #17 │ │ │ │ + rsbseq r1, lr, r0, lsl r2 │ │ │ │ rsbseq r1, lr, r0, lsr #4 │ │ │ │ - rsbseq r1, lr, r0, lsr r2 │ │ │ │ - addeq r2, r0, ip, asr #18 │ │ │ │ + addeq r2, r0, ip, lsr r9 │ │ │ │ @ instruction: 0x000007b0 │ │ │ │ - rsbseq r4, pc, r8, lsr #21 │ │ │ │ + @ instruction: 0x007f4a98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #560] @ 3e1620 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -365374,15 +365374,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #520] @ 3e162c │ │ │ │ ldr r1, [pc, #520] @ 3e1630 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #500] @ 3e1634 │ │ │ │ ldr r7, [pc, #500] @ 3e1638 │ │ │ │ cmp r3, r4 │ │ │ │ mov r3, #0 │ │ │ │ sbcs r2, r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ bcc 3e151c │ │ │ │ @@ -365467,63 +365467,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3e165c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e14a0 │ │ │ │ ldr r1, [pc, #128] @ 3e1660 │ │ │ │ ldr r0, [pc, #128] @ 3e1664 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e1510 │ │ │ │ ldr r0, [pc, #100] @ 3e1668 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e14a0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r2, r6, r8, ror #29 │ │ │ │ + @ instruction: 0x00962ed8 │ │ │ │ strdeq r7, [r2, -r8] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq r4, pc, r8, ror #19 │ │ │ │ - rsbseq r4, pc, r0, lsl #20 │ │ │ │ + ldrsbeq r4, [pc], #-152 @ │ │ │ │ + ldrsheq r4, [pc], #-144 @ │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ @ instruction: 0x010279b0 │ │ │ │ andeq r0, r0, r3, lsl r5 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r3, lsl #10 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, r4, asr r9 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r6, r0, ip, asr #3 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x007f4898 │ │ │ │ - @ instruction: 0x00962cf8 │ │ │ │ - rsbseq r4, pc, ip, asr r8 @ │ │ │ │ - @ instruction: 0x007f489c │ │ │ │ + rsbseq r4, pc, r8, lsl #17 │ │ │ │ + addseq r2, r6, r8, ror #25 │ │ │ │ + rsbseq r4, pc, ip, asr #16 │ │ │ │ + rsbseq r4, pc, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ add r3, r0, #1056 @ 0x420 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add r3, r3, #8 │ │ │ │ @@ -365646,15 +365646,15 @@ │ │ │ │ mov lr, r5 │ │ │ │ mov r2, r3 │ │ │ │ b 3e1710 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sl, #136] @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #604] @ 3e1ae0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -365745,26 +365745,26 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 3e1af0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr ip, [r6, #1068] @ 0x42c │ │ │ │ ldr r0, [r6, #1072] @ 0x430 │ │ │ │ b 3e1738 │ │ │ │ ldr r2, [pc, #176] @ 3e1af4 │ │ │ │ ldr r3, [pc, #148] @ 3e1adc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -365773,20 +365773,20 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e1ad0 │ │ │ │ ldr r0, [r6, #1204] @ 0x4b4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldr r0, [pc, #124] @ 3e1af8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrh r3, [sl, #2] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ movne r1, #0 │ │ │ │ andeq r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -365795,28 +365795,28 @@ │ │ │ │ b 3e18f0 │ │ │ │ ldr r0, [pc, #68] @ 3e1afc │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e1898 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, ror #14 │ │ │ │ tsteq r2, r8, asr r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r1, r0, r4, lsr #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r4, pc, r4, asr #9 │ │ │ │ + ldrheq r4, [pc], #-68 @ │ │ │ │ @ instruction: 0x010273b8 │ │ │ │ - rsbseq r4, pc, r0, asr r4 @ │ │ │ │ - rsbseq r4, pc, r0, ror r4 @ │ │ │ │ + rsbseq r4, pc, r0, asr #8 │ │ │ │ + rsbseq r4, pc, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #440] @ 3e1cd0 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -365832,15 +365832,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #380] @ 3e1ce4 │ │ │ │ ldr r3, [pc, #380] @ 3e1ce8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -365898,57 +365898,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r6, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3e1cfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e1b80 │ │ │ │ ldr r0, [pc, #108] @ 3e1d00 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e1b80 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3e1d04 │ │ │ │ ldr r1, [pc, #80] @ 3e1d08 │ │ │ │ ldr r0, [pc, #80] @ 3e1d0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r2, r6, r0, asr #15 │ │ │ │ + @ instruction: 0x009627b0 │ │ │ │ ldrdeq r7, [r2, -r0] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq r4, pc, r8, ror #5 │ │ │ │ - rsbseq r4, pc, r4, asr #5 │ │ │ │ + ldrsbeq r4, [pc], #-40 @ │ │ │ │ + ldrheq r4, [pc], #-36 @ │ │ │ │ @ instruction: 0x01027294 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, r4, lsr #4 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r4, pc, r0, ror #5 │ │ │ │ - ldrsheq r4, [pc], #-44 @ │ │ │ │ - addseq r2, r6, r0, lsr #12 │ │ │ │ - rsbseq r4, pc, r0, lsl #6 │ │ │ │ - rsbseq r4, pc, r4, lsl r3 @ │ │ │ │ + ldrsbeq r4, [pc], #-32 @ │ │ │ │ + rsbseq r4, pc, ip, ror #5 │ │ │ │ + addseq r2, r6, r0, lsl r6 │ │ │ │ + ldrsheq r4, [pc], #-32 @ │ │ │ │ + rsbseq r4, pc, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #748] @ 3e2018 │ │ │ │ mov r7, r3 │ │ │ │ @@ -365966,15 +365966,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r8, [pc, #684] @ 3e202c │ │ │ │ ldr r3, [pc, #684] @ 3e2030 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -366107,104 +366107,104 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3e2054 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e1d98 │ │ │ │ ldr r1, [pc, #124] @ 3e2058 │ │ │ │ ldr r0, [pc, #124] @ 3e205c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e1de8 │ │ │ │ ldr r0, [pc, #96] @ 3e2060 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r5, r9} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e1d98 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabteq r2, ip, r0, r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r2, r6, r8, lsl #11 │ │ │ │ - rsbseq r4, pc, r8, asr #1 │ │ │ │ - ldrheq r4, [pc], #-0 @ │ │ │ │ + addseq r2, r6, r8, ror r5 │ │ │ │ + ldrheq r4, [pc], #-8 @ │ │ │ │ + rsbseq r4, pc, r0, lsr #1 │ │ │ │ tsteq r2, ip, ror r0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ andeq r0, r0, r3, lsl #10 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ tsteq r2, ip │ │ │ │ - addseq r2, r6, r8, asr r4 │ │ │ │ + addseq r2, r6, r8, asr #8 │ │ │ │ andeq r1, r0, r4, lsr #26 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r4, pc, r0, lsr r0 @ │ │ │ │ - @ instruction: 0x009622fc │ │ │ │ - rsbseq r4, pc, r4, lsl #1 │ │ │ │ - rsbseq r4, pc, r4, lsr r0 @ │ │ │ │ + rsbseq r4, pc, r0, lsr #32 │ │ │ │ + addseq r2, r6, ip, ror #5 │ │ │ │ + rsbseq r4, pc, r4, ror r0 @ │ │ │ │ + rsbseq r4, pc, r4, lsr #32 │ │ │ │ ldr r0, [pc, #4] @ 3e2070 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rscseq sp, r0, r4, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3e2104 │ │ │ │ ldr r2, [pc, #120] @ 3e2108 │ │ │ │ ldr r1, [pc, #120] @ 3e210c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #92] @ 3e2110 │ │ │ │ ldr r1, [pc, #92] @ 3e2114 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r1, [pc, #72] @ 3e2118 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009622f8 │ │ │ │ - ldrsheq r2, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - addeq r1, r0, r4, asr #23 │ │ │ │ + addseq r2, r6, r8, ror #5 │ │ │ │ + rsbseq r2, sp, r8, ror #21 │ │ │ │ + @ instruction: 0x00801bb4 │ │ │ │ andeq r0, r0, r0, asr #12 │ │ │ │ andeq r0, r0, r0, lsl #14 │ │ │ │ rscseq sl, lr, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -366215,35 +366215,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #236] @ 3e2234 │ │ │ │ ldr r1, [pc, #236] @ 3e2238 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #216] @ 3e223c │ │ │ │ ldr r1, [pc, #216] @ 3e2240 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #184] @ 3e2244 │ │ │ │ ldr r1, [pc, #184] @ 3e2248 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r3, #19 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #152] @ 3e224c │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 36c864 │ │ │ │ mov r2, #16 │ │ │ │ @@ -366263,29 +366263,29 @@ │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 381554 │ │ │ │ - addseq r2, r6, r8, asr r2 │ │ │ │ - rsbseq r2, sp, ip, asr #20 │ │ │ │ - addeq r1, r0, r4, lsl fp │ │ │ │ - rsbseq r3, pc, r8, asr #30 │ │ │ │ - rsbseq r3, pc, ip, asr pc @ │ │ │ │ - @ instruction: 0x007e0390 │ │ │ │ - rsbseq r0, lr, r4, lsr #7 │ │ │ │ + addseq r2, r6, r8, asr #4 │ │ │ │ + rsbseq r2, sp, ip, lsr sl │ │ │ │ + addeq r1, r0, r4, lsl #22 │ │ │ │ + rsbseq r3, pc, r8, lsr pc @ │ │ │ │ + rsbseq r3, pc, ip, asr #30 │ │ │ │ + rsbseq r0, lr, r0, lsl #7 │ │ │ │ + @ instruction: 0x007e0394 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsbseq r3, pc, r4, ror #29 │ │ │ │ + ldrsbeq r3, [pc], #-228 @ │ │ │ │ rscseq sp, r0, r8, asr #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ cmp r2, #0 │ │ │ │ mov r4, #1 │ │ │ │ add r2, r0, #928 @ 0x3a0 │ │ │ │ ldrh r3, [r2, #68] @ 0x44 │ │ │ │ lsl r4, r4, r1 │ │ │ │ @@ -366310,15 +366310,15 @@ │ │ │ │ popeq {r4, r5, pc} │ │ │ │ ldrh r3, [r2, #78] @ 0x4e │ │ │ │ mov r1, #1 │ │ │ │ orr r3, r3, r4 │ │ │ │ strh r3, [r2, #78] @ 0x4e │ │ │ │ pop {r4, r5, lr} │ │ │ │ ldr r0, [r0, #928] @ 0x3a0 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [pc, #684] @ 3e25a0 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -366368,15 +366368,15 @@ │ │ │ │ ldr r0, [pc, #528] @ 3e25b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldrh r8, [r0, #70] @ 0x46 │ │ │ │ lsl r3, r6, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ eor r8, r8, r3 │ │ │ │ strh r3, [r0, #70] @ 0x46 │ │ │ │ ldrh r3, [r0, #72] @ 0x48 │ │ │ │ bics r8, r8, r3 │ │ │ │ @@ -366397,15 +366397,15 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ orr r1, r1, r7, lsr r3 │ │ │ │ add r3, r4, r5, lsl #2 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ and r1, r1, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e2434 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ bics r8, r8, r9, lsl r5 │ │ │ │ bne 3e23f8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -366435,15 +366435,15 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ orr r1, r1, r9, lsr r3 │ │ │ │ add r3, r4, r5, lsl #2 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ and r1, r1, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e24cc │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ bics r7, r7, r8, lsl r5 │ │ │ │ bne 3e2490 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -366468,15 +366468,15 @@ │ │ │ │ strh r1, [r0, #78] @ 0x4e │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldr r0, [r0] │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldr r3, [pc, #80] @ 3e25a8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3e2580 │ │ │ │ strh r6, [r4, #80] @ 0x50 │ │ │ │ mov r0, #0 │ │ │ │ @@ -366487,25 +366487,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #52] @ 3e25bc │ │ │ │ ldr r0, [pc, #52] @ 3e25c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e2564 │ │ │ │ tsteq r2, r8, lsl #22 │ │ │ │ - addseq r2, r6, r8, asr #32 │ │ │ │ + addseq r2, r6, r8, lsr r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq r2, r6, r4, lsr #32 │ │ │ │ - @ instruction: 0x007f199c │ │ │ │ - addseq r1, r6, r8, ror #31 │ │ │ │ - rsbseq r2, pc, r4, ror #20 │ │ │ │ - addseq r1, r6, r4, lsl #28 │ │ │ │ - rsbseq r1, pc, r4, ror r7 @ │ │ │ │ + addseq r2, r6, r4, lsl r0 │ │ │ │ + rsbseq r1, pc, ip, lsl #19 │ │ │ │ + @ instruction: 0x00961fd8 │ │ │ │ + rsbseq r2, pc, r4, asr sl @ │ │ │ │ + @ instruction: 0x00961df4 │ │ │ │ + rsbseq r1, pc, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr ip, [pc, #256] @ 3e26e0 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -366559,31 +366559,31 @@ │ │ │ │ b 3e261c │ │ │ │ ldr r1, [pc, #68] @ 3e26ec │ │ │ │ ldr r0, [pc, #68] @ 3e26f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e2644 │ │ │ │ ldr r1, [pc, #44] @ 3e26f4 │ │ │ │ ldr r0, [pc, #44] @ 3e26f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e2698 │ │ │ │ tsteq r2, ip, lsl r8 │ │ │ │ - addseq r1, r6, r9, ror sp │ │ │ │ + addseq r1, r6, r9, ror #26 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq r1, r6, r4, ror #25 │ │ │ │ - rsbseq r1, pc, ip, asr r6 @ │ │ │ │ - addseq r1, r6, r4, asr #25 │ │ │ │ - rsbseq r1, pc, ip, lsr r6 @ │ │ │ │ + @ instruction: 0x00961cd4 │ │ │ │ + rsbseq r1, pc, ip, asr #12 │ │ │ │ + @ instruction: 0x00961cb4 │ │ │ │ + rsbseq r1, pc, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 3e27ac │ │ │ │ ldr r2, [pc, #152] @ 3e27b0 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -366591,15 +366591,15 @@ │ │ │ │ ldr r1, [pc, #144] @ 3e27b4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #24 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #924] @ 0x39c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e2768 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -366611,43 +366611,43 @@ │ │ │ │ ldr r1, [pc, #72] @ 3e27bc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #84 @ 0x54 │ │ │ │ mov r2, #219 @ 0xdb │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r1, r6, r8, ror ip │ │ │ │ - rsbseq r3, pc, r0, lsl #19 │ │ │ │ - @ instruction: 0x007f3994 │ │ │ │ - rsbseq r3, pc, r0, lsl #19 │ │ │ │ - rsbseq r3, pc, r8, ror #18 │ │ │ │ + addseq r1, r6, r8, ror #24 │ │ │ │ + rsbseq r3, pc, r0, ror r9 @ │ │ │ │ + rsbseq r3, pc, r4, lsl #19 │ │ │ │ + rsbseq r3, pc, r0, ror r9 @ │ │ │ │ + rsbseq r3, pc, r8, asr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 3e283c │ │ │ │ ldr r2, [pc, #100] @ 3e2840 │ │ │ │ ldr r1, [pc, #100] @ 3e2844 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mvn r3, #0 │ │ │ │ ldr ip, [pc, #64] @ 3e2848 │ │ │ │ ldr r1, [pc, #64] @ 3e284c │ │ │ │ add r2, r0, #928 @ 0x3a0 │ │ │ │ str ip, [r0, #996] @ 0x3e4 │ │ │ │ str r3, [r0, #1000] @ 0x3e8 │ │ │ │ str r1, [r0, #1004] @ 0x3ec │ │ │ │ @@ -366656,28 +366656,28 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x00961bb0 │ │ │ │ - rsbseq r3, pc, r0, asr #17 │ │ │ │ - ldrsbeq r3, [pc], #-132 @ │ │ │ │ + addseq r1, r6, r0, lsr #23 │ │ │ │ + ldrheq r3, [pc], #-128 @ │ │ │ │ + rsbseq r3, pc, r4, asr #17 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ │ │ │ │ 003e2850 : │ │ │ │ str r1, [r0, #924] @ 0x39c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3e286c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rscseq ip, r0, ip, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr lr, [pc, #304] @ 3e29b8 │ │ │ │ add r1, r1, r1, lsl #2 │ │ │ │ @@ -366769,30 +366769,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 3e2a34 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #52] @ 3e2a38 │ │ │ │ ldr ip, [pc, #52] @ 3e2a3c │ │ │ │ ldr r1, [pc, #52] @ 3e2a40 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 929f74 │ │ │ │ - addseq r1, r6, r4, lsr #20 │ │ │ │ - rsbseq r2, sp, r8, lsr #3 │ │ │ │ - addeq r1, r0, r4, ror r2 │ │ │ │ + b 929f6c │ │ │ │ + addseq r1, r6, r4, lsl sl │ │ │ │ + @ instruction: 0x007d2198 │ │ │ │ + addeq r1, r0, r4, ror #4 │ │ │ │ rscseq ip, r0, r8, lsr #18 │ │ │ │ andeq r0, r0, r8, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -366900,26 +366900,26 @@ │ │ │ │ beq 3e2a98 │ │ │ │ b 3e2aac │ │ │ │ ldr r1, [pc, #52] @ 3e2c2c │ │ │ │ ldr r0, [pc, #52] @ 3e2c30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e2aac │ │ │ │ @ instruction: 0x0102639c │ │ │ │ andeq r1, r1, r1, lsl r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andseq r1, r1, r1, lsl r1 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ tstne r0, r1, lsl #2 │ │ │ │ tsteq r1, r1, lsl r0 │ │ │ │ - addseq r1, r6, r0, lsl r8 │ │ │ │ - rsbseq r8, lr, r8, lsr #26 │ │ │ │ + addseq r1, r6, r0, lsl #16 │ │ │ │ + rsbseq r8, lr, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #276] @ 3e2d60 │ │ │ │ ldr r7, [pc, #276] @ 3e2d64 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -366928,81 +366928,81 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r9, [pc, #236] @ 3e2d6c │ │ │ │ ldr r8, [pc, #236] @ 3e2d70 │ │ │ │ add fp, r5, #52 @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str fp, [sp] │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #192] @ 3e2d74 │ │ │ │ ldr r1, [pc, #192] @ 3e2d78 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str fp, [sp] │ │ │ │ add r8, r4, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #132] @ 3e2d7c │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl 926100 │ │ │ │ + bl 9260f8 │ │ │ │ ldr r2, [pc, #108] @ 3e2d80 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 381554 │ │ │ │ add r1, r4, #1056 @ 0x420 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 36ca14 │ │ │ │ - @ instruction: 0x009617bc │ │ │ │ - rsbseq r3, pc, r8, ror #9 │ │ │ │ - ldrheq r3, [pc], #-68 @ │ │ │ │ - rsbseq r1, sp, r0, lsl pc │ │ │ │ - ldrdeq r0, [r0], ip │ │ │ │ - rsbseq pc, sp, r0, ror r8 @ │ │ │ │ - rsbseq pc, sp, r4, lsl #17 │ │ │ │ - rsbseq r3, pc, r8, asr r4 @ │ │ │ │ + addseq r1, r6, ip, lsr #15 │ │ │ │ + ldrsbeq r3, [pc], #-72 @ │ │ │ │ + rsbseq r3, pc, r4, lsr #9 │ │ │ │ + rsbseq r1, sp, r0, lsl #30 │ │ │ │ + addeq r0, r0, ip, asr #31 │ │ │ │ + rsbseq pc, sp, r0, ror #16 │ │ │ │ + rsbseq pc, sp, r4, ror r8 @ │ │ │ │ + rsbseq r3, pc, r8, asr #8 │ │ │ │ rscseq ip, r0, r0, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 3e2e20 │ │ │ │ ldr r2, [pc, #132] @ 3e2e24 │ │ │ │ @@ -367010,15 +367010,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ and r1, r4, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 3e2870 │ │ │ │ @@ -367035,17 +367035,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r1, r6, r8, ror #12 │ │ │ │ - rsbseq r3, pc, r0, ror r3 @ │ │ │ │ - @ instruction: 0x007f3390 │ │ │ │ + addseq r1, r6, r8, asr r6 │ │ │ │ + rsbseq r3, pc, r0, ror #6 │ │ │ │ + rsbseq r3, pc, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ 3e2f0c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -367053,64 +367053,64 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 3e2f10 │ │ │ │ ldr r1, [pc, #184] @ 3e2f14 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #164] @ 3e2f18 │ │ │ │ ldr r3, [pc, #164] @ 3e2f1c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ ldr r1, [pc, #156] @ 3e2f20 │ │ │ │ ldr r7, [pc, #156] @ 3e2f24 │ │ │ │ ldr r6, [pc, #156] @ 3e2f28 │ │ │ │ mov r2, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 934e44 │ │ │ │ + bl 934e3c │ │ │ │ mov r3, #131 @ 0x83 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #104] @ 3e2f2c │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #988] @ 0x3dc │ │ │ │ mov r0, r8 │ │ │ │ - bl 934e44 │ │ │ │ + bl 934e3c │ │ │ │ mov r3, #131 @ 0x83 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ str r0, [r5, #992] @ 0x3e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r1, r6, r4, asr #11 │ │ │ │ - rsbseq r3, pc, r4, asr #5 │ │ │ │ - rsbseq r3, pc, r0, ror #5 │ │ │ │ + @ instruction: 0x009615b4 │ │ │ │ + ldrheq r3, [pc], #-36 @ │ │ │ │ + ldrsbeq r3, [pc], #-32 @ │ │ │ │ smlabbeq r2, r8, pc, r5 @ │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - rsbseq r3, pc, r0, asr #5 │ │ │ │ - ldrsbeq r3, [pc], #-40 @ │ │ │ │ - rsbseq r3, pc, r0, asr #5 │ │ │ │ - ldrheq r3, [pc], #-40 @ │ │ │ │ + ldrheq r3, [pc], #-32 @ │ │ │ │ + rsbseq r3, pc, r8, asr #5 │ │ │ │ + ldrheq r3, [pc], #-32 @ │ │ │ │ + rsbseq r3, pc, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ mov ip, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ @@ -367176,15 +367176,15 @@ │ │ │ │ ldr r1, [pc, #672] @ 3e32e0 │ │ │ │ ldr r0, [pc, #672] @ 3e32e4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r9, [r5, #1056] @ 0x420 │ │ │ │ add r6, r5, #1024 @ 0x400 │ │ │ │ add r8, r5, #1040 @ 0x410 │ │ │ │ bic r9, r7, r9 │ │ │ │ add r6, r6, #4 │ │ │ │ add r8, r8, #10 │ │ │ │ tst r9, r4 │ │ │ │ @@ -367314,78 +367314,78 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ sub r3, r5, r5, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3e2fd0 │ │ │ │ sub r3, r5, r5, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3e31dc │ │ │ │ sub r3, r5, r5, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3e3084 │ │ │ │ sub r3, r5, r5, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3e317c │ │ │ │ smlatbeq r2, r8, lr, r5 │ │ │ │ andeq r1, r1, r1, lsl r1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq r1, r6, r8, asr #7 │ │ │ │ - ldrsbeq r8, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + @ instruction: 0x009613b8 │ │ │ │ + rsbseq r8, lr, ip, asr #17 │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ - @ instruction: 0x009612d8 │ │ │ │ + addseq r1, r6, r8, asr #5 │ │ │ │ tstne r0, r1, lsl #2 │ │ │ │ tsteq r1, r1, lsl r0 │ │ │ │ ldr r0, [pc, #4] @ 3e3304 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rscseq ip, r0, ip, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3e3370 │ │ │ │ ldr r2, [pc, #80] @ 3e3374 │ │ │ │ ldr r1, [pc, #80] @ 3e3378 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #52] @ 3e337c │ │ │ │ ldr ip, [pc, #52] @ 3e3380 │ │ │ │ ldr r1, [pc, #52] @ 3e3384 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 929f74 │ │ │ │ - addseq r1, r6, r4, lsl #3 │ │ │ │ - rsbseq r1, sp, r4, ror #16 │ │ │ │ - addeq r0, r0, r0, lsr r9 │ │ │ │ + b 929f6c │ │ │ │ + addseq r1, r6, r4, ror r1 │ │ │ │ + rsbseq r1, sp, r4, asr r8 │ │ │ │ + addeq r0, r0, r0, lsr #18 │ │ │ │ rscseq ip, r0, ip, ror r0 │ │ │ │ muleq r0, ip, r5 │ │ │ │ @ instruction: 0x000004b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -367439,15 +367439,15 @@ │ │ │ │ ldr r0, [pc, #560] @ 3e368c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #16 │ │ │ │ str ip, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e3408 │ │ │ │ cmp ip, #241 @ 0xf1 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcs 3e3438 │ │ │ │ cmp ip, #228 @ 0xe4 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcs 3e34fc │ │ │ │ @@ -367472,15 +367472,15 @@ │ │ │ │ ldr r0, [pc, #444] @ 3e369c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #16 │ │ │ │ str ip, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e3408 │ │ │ │ ldr r1, [pc, #412] @ 3e36a0 │ │ │ │ subs lr, ip, #228 @ 0xe4 │ │ │ │ lsr r1, r1, lr │ │ │ │ tst r1, #1 │ │ │ │ beq 3e3438 │ │ │ │ bic ip, ip, #3 │ │ │ │ @@ -367567,32 +367567,32 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e3408 │ │ │ │ tsteq r2, r0, asr sl │ │ │ │ mrsne r1, (UNDEF: 1) │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq r1, r6, r4, asr r0 │ │ │ │ - rsbseq r2, pc, r0, asr sp @ │ │ │ │ - rsbseq r2, pc, r4, ror #27 │ │ │ │ + addseq r1, r6, r4, asr #32 │ │ │ │ + rsbseq r2, pc, r0, asr #26 │ │ │ │ + ldrsbeq r2, [pc], #-212 @ │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ - @ instruction: 0x00960fd0 │ │ │ │ - rsbseq r2, pc, ip, asr #25 │ │ │ │ - rsbseq r2, pc, ip, lsr sp @ │ │ │ │ + addseq r0, r6, r0, asr #31 │ │ │ │ + ldrheq r2, [pc], #-204 @ │ │ │ │ + rsbseq r2, pc, ip, lsr #26 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ - umullseq r0, r6, r0, lr │ │ │ │ - addseq r0, r6, r8, asr lr │ │ │ │ - rsbseq r2, pc, ip, asr fp @ │ │ │ │ - rsbseq r2, pc, r0, asr fp @ │ │ │ │ + addseq r0, r6, r0, lsl #29 │ │ │ │ + addseq r0, r6, r8, asr #28 │ │ │ │ + rsbseq r2, pc, ip, asr #22 │ │ │ │ + rsbseq r2, pc, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #280] @ 3e37e8 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -367600,100 +367600,100 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #264] @ 3e37ec │ │ │ │ ldr r1, [pc, #264] @ 3e37f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r8, [pc, #244] @ 3e37f4 │ │ │ │ ldr r7, [pc, #244] @ 3e37f8 │ │ │ │ add sl, r5, #52 @ 0x34 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #200] @ 3e37fc │ │ │ │ ldr r1, [pc, #200] @ 3e3800 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ add r8, r4, #752 @ 0x2f0 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #136] @ 3e3804 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl 926100 │ │ │ │ + bl 9260f8 │ │ │ │ ldr r2, [pc, #112] @ 3e3808 │ │ │ │ ldr r3, [pc, #112] @ 3e380c │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 381554 │ │ │ │ add r1, r4, #1056 @ 0x420 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r1, r1, #12 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 36ca14 │ │ │ │ - @ instruction: 0x00960ddc │ │ │ │ - rsbseq r2, pc, ip, ror fp @ │ │ │ │ - rsbseq r2, pc, r0, asr #21 │ │ │ │ - @ instruction: 0x007d1490 │ │ │ │ - addeq r0, r0, ip, asr r5 │ │ │ │ - ldrsheq lr, [sp], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq lr, sp, r4, lsl #28 │ │ │ │ - ldrsbeq r2, [pc], #-148 @ │ │ │ │ + addseq r0, r6, ip, asr #27 │ │ │ │ + rsbseq r2, pc, ip, ror #22 │ │ │ │ + ldrheq r2, [pc], #-160 @ │ │ │ │ + rsbseq r1, sp, r0, lsl #9 │ │ │ │ + addeq r0, r0, ip, asr #10 │ │ │ │ + rsbseq lr, sp, r0, ror #27 │ │ │ │ + ldrsheq lr, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r2, pc, r4, asr #19 │ │ │ │ rscseq fp, r0, r4, lsr #24 │ │ │ │ - rsbseq r2, pc, r8, ror #21 │ │ │ │ + ldrsbeq r2, [pc], #-168 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #176] @ 3e38d8 │ │ │ │ ldr r2, [pc, #176] @ 3e38dc │ │ │ │ ldr r1, [pc, #176] @ 3e38e0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r5, r0, #996 @ 0x3e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -367721,17 +367721,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r0, r6, r0, lsl #25 │ │ │ │ - rsbseq r2, pc, r0, lsr #20 │ │ │ │ - rsbseq r2, pc, r8, ror #18 │ │ │ │ + addseq r0, r6, r0, ror ip │ │ │ │ + rsbseq r2, pc, r0, lsl sl @ │ │ │ │ + rsbseq r2, pc, r8, asr r9 @ │ │ │ │ bge fee38e40 <__bss_end__@@Base+0xfd91af28> │ │ │ │ adcge sl, sl, sl, lsr #21 │ │ │ │ adcpl sl, sl, sl, asr r9 │ │ │ │ andeq r5, r5, r5, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -367743,64 +367743,64 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 3e39d8 │ │ │ │ ldr r1, [pc, #184] @ 3e39dc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #164] @ 3e39e0 │ │ │ │ ldr r3, [pc, #164] @ 3e39e4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ ldr r1, [pc, #156] @ 3e39e8 │ │ │ │ ldr r7, [pc, #156] @ 3e39ec │ │ │ │ ldr r6, [pc, #156] @ 3e39f0 │ │ │ │ mov r2, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 934e44 │ │ │ │ + bl 934e3c │ │ │ │ mov r3, #131 @ 0x83 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #104] @ 3e39f4 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #988] @ 0x3dc │ │ │ │ mov r0, r8 │ │ │ │ - bl 934e44 │ │ │ │ + bl 934e3c │ │ │ │ mov r3, #131 @ 0x83 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ str r0, [r5, #992] @ 0x3e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r0, r6, r0, lsr #23 │ │ │ │ - rsbseq r2, pc, r0, asr #18 │ │ │ │ - rsbseq r2, pc, r4, lsl #17 │ │ │ │ + umullseq r0, r6, r0, fp │ │ │ │ + rsbseq r2, pc, r0, lsr r9 @ │ │ │ │ + rsbseq r2, pc, r4, ror r8 @ │ │ │ │ smlabteq r2, r0, r4, r5 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - ldrsheq r2, [pc], #-120 @ │ │ │ │ - rsbseq r2, pc, r0, lsl r8 @ │ │ │ │ - ldrsheq r2, [pc], #-120 @ │ │ │ │ - ldrsheq r2, [pc], #-112 @ │ │ │ │ + rsbseq r2, pc, r8, ror #15 │ │ │ │ + rsbseq r2, pc, r0, lsl #16 │ │ │ │ + rsbseq r2, pc, r8, ror #15 │ │ │ │ + rsbseq r2, pc, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ cmp r2, #69 @ 0x45 │ │ │ │ mov ip, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ @@ -367861,15 +367861,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #84 @ 0x54 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r1, [pc, #976] @ 3e3ee4 │ │ │ │ subs r0, ip, #228 @ 0xe4 │ │ │ │ lsr r1, r1, r0 │ │ │ │ tst r1, #1 │ │ │ │ beq 3e3a54 │ │ │ │ bic ip, ip, #3 │ │ │ │ add r4, r4, ip │ │ │ │ @@ -367900,15 +367900,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #84 @ 0x54 │ │ │ │ str r6, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ stm sp, {r5, lr} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e3a68 │ │ │ │ ldr r9, [r4, #1060] @ 0x424 │ │ │ │ add r6, r4, #1024 @ 0x400 │ │ │ │ add r8, r4, #1040 @ 0x410 │ │ │ │ and r9, r9, r5 │ │ │ │ add r6, r6, #4 │ │ │ │ add r8, r8, #10 │ │ │ │ @@ -368073,66 +368073,66 @@ │ │ │ │ tst r1, #1 │ │ │ │ bne 3e3ac8 │ │ │ │ b 3e3a54 │ │ │ │ sub r3, r4, r4, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3e3ca8 │ │ │ │ sub r3, r4, r4, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3e3bdc │ │ │ │ sub r3, r4, r4, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3e3d0c │ │ │ │ sub r3, r4, r4, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3e3c40 │ │ │ │ ldr r2, [pc, #80] @ 3e3f08 │ │ │ │ ldr r1, [pc, #80] @ 3e3f0c │ │ │ │ ldr r0, [pc, #80] @ 3e3f10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e3af4 │ │ │ │ smlatteq r2, r0, r3, r5 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ - addseq r0, r6, r4, asr #19 │ │ │ │ - rsbseq r2, pc, r0, asr #13 │ │ │ │ - rsbseq r2, pc, r0, lsr r7 @ │ │ │ │ + @ instruction: 0x009609b4 │ │ │ │ + ldrheq r2, [pc], #-96 @ │ │ │ │ + rsbseq r2, pc, r0, lsr #14 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ - addseq r0, r6, r5, lsr r9 │ │ │ │ - addseq r0, r6, r8, lsr #18 │ │ │ │ - rsbseq r2, pc, r4, lsr #12 │ │ │ │ - rsbseq r2, pc, r8, lsl #14 │ │ │ │ + addseq r0, r6, r5, lsr #18 │ │ │ │ + addseq r0, r6, r8, lsl r9 │ │ │ │ + rsbseq r2, pc, r4, lsl r6 @ │ │ │ │ + ldrsheq r2, [pc], #-104 @ │ │ │ │ andseq r1, r1, r1, lsl r1 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ streq r0, [r4], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - @ instruction: 0x009605f0 │ │ │ │ - rsbseq r2, pc, ip, ror #5 │ │ │ │ - rsbseq r2, pc, r0, lsl #7 │ │ │ │ + addseq r0, r6, r0, ror #11 │ │ │ │ + ldrsbeq r2, [pc], #-44 @ │ │ │ │ + rsbseq r2, pc, r0, ror r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #8] @ 3e3f28 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ffa0 │ │ │ │ + b 92ff98 │ │ │ │ rscseq fp, r0, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #456] @ 3e410c │ │ │ │ ldr r1, [pc, #456] @ 3e4110 │ │ │ │ @@ -368222,51 +368222,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3e4130 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e3f84 │ │ │ │ ldr r1, [pc, #88] @ 3e4134 │ │ │ │ ldr r0, [pc, #88] @ 3e4138 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e3fa4 │ │ │ │ ldr r0, [pc, #64] @ 3e413c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e3f84 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01024eb8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x01024e98 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ tsteq r2, ip, asr #28 │ │ │ │ - addseq r0, r6, ip, lsr #10 │ │ │ │ + addseq r0, r6, ip, lsl r5 │ │ │ │ andeq r5, r0, r0, asr r4 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r2, pc, r4, lsr r2 @ │ │ │ │ - addseq r0, r6, r0, asr #9 │ │ │ │ - rsbseq pc, sp, r0, asr r1 @ │ │ │ │ - rsbseq r2, pc, r8, lsr r2 @ │ │ │ │ + rsbseq r2, pc, r4, lsr #4 │ │ │ │ + @ instruction: 0x009604b0 │ │ │ │ + rsbseq pc, sp, r0, asr #2 │ │ │ │ + rsbseq r2, pc, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 3e4208 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -368274,31 +368274,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 3e420c │ │ │ │ ldr r1, [pc, #160] @ 3e4210 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #140] @ 3e4214 │ │ │ │ ldr r1, [pc, #140] @ 3e4218 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #108] @ 3e421c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [pc, #88] @ 3e4220 │ │ │ │ ldr r1, [pc, #88] @ 3e4224 │ │ │ │ ldr r2, [pc, #88] @ 3e4228 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -368309,28 +368309,28 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r0, r6, r4, asr #8 │ │ │ │ - rsbseq r0, sp, r8, lsr #20 │ │ │ │ - ldrsheq pc, [pc], #-160 @ │ │ │ │ - rsbseq r0, sp, ip, lsl sl │ │ │ │ - rsbseq r0, sp, r4, lsr sl │ │ │ │ + addseq r0, r6, r4, lsr r4 │ │ │ │ + rsbseq r0, sp, r8, lsl sl │ │ │ │ + rsbseq pc, pc, r0, ror #21 │ │ │ │ + rsbseq r0, sp, ip, lsl #20 │ │ │ │ + rsbseq r0, sp, r4, lsr #20 │ │ │ │ rscseq r8, lr, r8, lsl #28 │ │ │ │ smlalseq fp, r0, r4, r2 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsl #16 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [sp] │ │ │ │ - b b54ee4 │ │ │ │ + b b54edc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #420] @ 3e43fc │ │ │ │ ldr r7, [pc, #420] @ 3e4400 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -368339,15 +368339,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #68 @ 0x44 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #380] @ 3e4408 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ @@ -368356,109 +368356,109 @@ │ │ │ │ ldr r7, [pc, #352] @ 3e4410 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldr r2, [pc, #324] @ 3e4414 │ │ │ │ ldr r1, [pc, #324] @ 3e4418 │ │ │ │ add r0, r5, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r5, r5, #100 @ 0x64 │ │ │ │ mov r1, sl │ │ │ │ bl 381554 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r4, #984 @ 0x3d8 │ │ │ │ mov r2, #16 │ │ │ │ bl 36ca14 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #224] @ 3e441c │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36c864 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #188] @ 3e4420 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 92db80 │ │ │ │ + bl 92db78 │ │ │ │ ldr ip, [pc, #164] @ 3e4424 │ │ │ │ ldr r3, [pc, #164] @ 3e4428 │ │ │ │ ldr r2, [pc, #164] @ 3e442c │ │ │ │ ldr r1, [pc, #164] @ 3e4430 │ │ │ │ add ip, pc, ip │ │ │ │ add lr, r4, #972 @ 0x3cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r4, #980] @ 0x3d4 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 932274 │ │ │ │ + bl 93226c │ │ │ │ ldr r3, [pc, #120] @ 3e4434 │ │ │ │ ldr r2, [pc, #120] @ 3e4438 │ │ │ │ ldr r1, [pc, #120] @ 3e443c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 932274 │ │ │ │ + bl 93226c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r0, r6, r4, asr #6 │ │ │ │ - rsbseq r2, pc, r0, lsr #2 │ │ │ │ - rsbseq r2, pc, ip, ror #1 │ │ │ │ + addseq r0, r6, r4, lsr r3 │ │ │ │ + rsbseq r2, pc, r0, lsl r1 @ │ │ │ │ + ldrsbeq r2, [pc], #-12 @ │ │ │ │ ldrsbeq fp, [r0], #16 @ │ │ │ │ - rsbseq r0, sp, r8, ror #17 │ │ │ │ - ldrheq pc, [pc], #-148 @ │ │ │ │ - rsbseq lr, sp, r4, asr r2 │ │ │ │ - rsbseq lr, sp, r0, ror #4 │ │ │ │ + ldrsbeq r0, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq pc, pc, r4, lsr #19 │ │ │ │ + rsbseq lr, sp, r4, asr #4 │ │ │ │ + rsbseq lr, sp, r0, asr r2 │ │ │ │ andeq r1, r0, r4 │ │ │ │ - ldrsheq r6, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r6, lr, ip, ror #3 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - rsbseq r2, pc, r0 │ │ │ │ - rsbseq r2, pc, r4 │ │ │ │ + ldrsheq r1, [pc], #-240 @ │ │ │ │ + ldrsheq r1, [pc], #-244 @ │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - rsbseq r2, sp, r0, ror sp │ │ │ │ - rsbseq r1, pc, r8, ror #31 │ │ │ │ + rsbseq r2, sp, r0, ror #26 │ │ │ │ + ldrsbeq r1, [pc], #-248 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #128] @ 3e44d8 │ │ │ │ ldr r2, [pc, #128] @ 3e44dc │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -368466,15 +368466,15 @@ │ │ │ │ ldr r1, [pc, #120] @ 3e44e0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #68 @ 0x44 │ │ │ │ mov r3, #26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e44b0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -368487,21 +368487,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 3e44e8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #40] @ 3e44ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3e4490 │ │ │ │ - addseq r0, r6, r4, asr #2 │ │ │ │ - ldrsheq r1, [pc], #-224 @ │ │ │ │ - rsbseq r1, pc, r0, lsl pc @ │ │ │ │ - rsbseq r1, pc, r4, lsr #30 │ │ │ │ + addseq r0, r6, r4, lsr r1 │ │ │ │ + rsbseq r1, pc, r0, ror #29 │ │ │ │ rsbseq r1, pc, r0, lsl #30 │ │ │ │ + rsbseq r1, pc, r4, lsl pc @ │ │ │ │ + ldrsheq r1, [pc], #-224 @ │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #216] @ 3e45e0 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -368519,30 +368519,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ moveq ip, #0 │ │ │ │ beq 3e4578 │ │ │ │ add r1, pc, #104 @ 0x68 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb3748 │ │ │ │ + bl bb3740 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl b5509c │ │ │ │ + bl b55094 │ │ │ │ ldr r2, [pc, #92] @ 3e45f4 │ │ │ │ ldr r3, [pc, #76] @ 3e45e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -368555,19 +368555,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fea96de4 <__bss_end__@@Base+0xfd578ecc> │ │ │ │ - umullseq r0, r6, r4, r0 │ │ │ │ + addseq r0, r6, r4, lsl #1 │ │ │ │ smlatteq r2, r0, r8, r4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq r1, pc, r0, asr lr @ │ │ │ │ - rsbseq r1, pc, r8, lsr #28 │ │ │ │ + rsbseq r1, pc, r0, asr #28 │ │ │ │ + rsbseq r1, pc, r8, lsl lr @ │ │ │ │ tsteq r2, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #184] @ 3e46c8 │ │ │ │ mov r4, #0 │ │ │ │ @@ -368604,26 +368604,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3e4628 │ │ │ │ ldr r0, [pc, #52] @ 3e46d0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ cmp r4, #16 │ │ │ │ bne 3e4634 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldrdeq r4, [r2, -ip] │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - rsbseq r1, pc, r4, ror #26 │ │ │ │ + rsbseq r1, pc, r4, asr sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #716] @ 3e49b8 │ │ │ │ ldr r3, [pc, #716] @ 3e49bc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -368715,15 +368715,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ble 3e4814 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r1, #1 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ cmp r4, #16 │ │ │ │ add r8, r8, #4 │ │ │ │ bne 3e4828 │ │ │ │ ldr r2, [pc, #336] @ 3e49c8 │ │ │ │ ldr r3, [pc, #320] @ 3e49bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -368753,15 +368753,15 @@ │ │ │ │ bne 3e48b0 │ │ │ │ lsl r2, r2, r3 │ │ │ │ orr r5, r5, r2 │ │ │ │ orr r6, r6, r2 │ │ │ │ b 3e4760 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3e4818 │ │ │ │ cmp r1, #2 │ │ │ │ orreq r5, r5, r2 │ │ │ │ biceq r6, r6, r2 │ │ │ │ b 3e4760 │ │ │ │ ldr r3, [pc, #180] @ 3e49cc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -368782,58 +368782,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e49d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e4804 │ │ │ │ ldr r0, [pc, #60] @ 3e49dc │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e4804 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, lsl r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatteq r2, r0, r6, r4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabbeq r2, r4, r5, r4 │ │ │ │ andeq r2, r0, r0, lsr #25 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x007f1a98 │ │ │ │ - rsbseq r1, pc, r4, asr #21 │ │ │ │ + rsbseq r1, pc, r8, lsl #21 │ │ │ │ + ldrheq r1, [pc], #-164 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3e4a68 │ │ │ │ ldr r2, [pc, #112] @ 3e4a6c │ │ │ │ ldr r1, [pc, #112] @ 3e4a70 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [r0, #960] @ 0x3c0 │ │ │ │ ldr r1, [r0, #964] @ 0x3c4 │ │ │ │ str ip, [r0, #920] @ 0x398 │ │ │ │ str r1, [r0, #928] @ 0x3a0 │ │ │ │ ldr ip, [r0, #968] @ 0x3c8 │ │ │ │ ldr r1, [pc, #56] @ 3e4a74 │ │ │ │ @@ -368845,17 +368845,17 @@ │ │ │ │ str r2, [r0, #948] @ 0x3b4 │ │ │ │ str r2, [r0, #952] @ 0x3b8 │ │ │ │ str r2, [r0, #956] @ 0x3bc │ │ │ │ str r1, [r0, #972] @ 0x3cc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3e46d4 │ │ │ │ - addseq pc, r5, r0, lsr #23 │ │ │ │ - rsbseq r1, pc, r4, asr r9 @ │ │ │ │ - rsbseq r1, pc, r4, ror r9 @ │ │ │ │ + umullseq pc, r5, r0, fp @ │ │ │ │ + rsbseq r1, pc, r4, asr #18 │ │ │ │ + rsbseq r1, pc, r4, ror #18 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #412] @ 3e4c2c │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -368873,25 +368873,25 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #22 │ │ │ │ strh r9, [sp, #22] │ │ │ │ ldr r6, [pc, #328] @ 3e4c40 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b54ee4 │ │ │ │ + bl b54edc │ │ │ │ cmp r0, r9 │ │ │ │ bne 3e4b50 │ │ │ │ ldr r2, [pc, #304] @ 3e4c44 │ │ │ │ ldr r3, [pc, #284] @ 3e4c34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -368940,45 +368940,45 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ str r9, [sp, #32] │ │ │ │ str r9, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3e4c58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e4b78 │ │ │ │ ldr r0, [pc, #72] @ 3e4c5c │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e4b78 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq pc, r5, ip, lsl #22 │ │ │ │ + @ instruction: 0x0095fafc │ │ │ │ tsteq r2, r4, asr r3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrheq r1, [pc], #-136 @ │ │ │ │ - @ instruction: 0x007f1898 │ │ │ │ + rsbseq r1, pc, r8, lsr #17 │ │ │ │ + rsbseq r1, pc, r8, lsl #17 │ │ │ │ tsteq r2, r8, lsl #6 │ │ │ │ smlatteq r2, r8, r2, r4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r4, r0, ip, ror #1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r1, pc, r0, lsr #17 │ │ │ │ - ldrsbeq r1, [pc], #-140 @ │ │ │ │ + @ instruction: 0x007f1890 │ │ │ │ + rsbseq r1, pc, ip, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #972 @ 0x3cc │ │ │ │ ldrh r3, [r0] │ │ │ │ @@ -369032,42 +369032,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r7} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e4dbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e4cc0 │ │ │ │ ldr r0, [pc, #60] @ 3e4dc0 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e4cc0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, ror r1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r2, r0, ror #2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r2, r4, lsr r1 │ │ │ │ andeq r4, r0, ip, ror #1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r1, pc, r0, lsr r7 @ │ │ │ │ - rsbseq r1, pc, ip, ror #14 │ │ │ │ + rsbseq r1, pc, r0, lsr #14 │ │ │ │ + rsbseq r1, pc, ip, asr r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1248] @ 3e52bc │ │ │ │ ldr r1, [pc, #1248] @ 3e52c0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -369280,15 +369280,15 @@ │ │ │ │ ldr r1, [pc, #476] @ 3e52fc │ │ │ │ ldr r0, [pc, #476] @ 3e5300 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r1, [pc, #452] @ 3e5304 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3e4e24 │ │ │ │ ldr r1, [pc, #376] @ 3e52cc │ │ │ │ ldr r1, [r8, r1] │ │ │ │ @@ -369304,26 +369304,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 3e530c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e4e24 │ │ │ │ ldr r2, [pc, #320] @ 3e5310 │ │ │ │ ldr r3, [pc, #236] @ 3e52c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -369335,92 +369335,92 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r0, [pc, #256] @ 3e531c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e4e24 │ │ │ │ ldr r1, [pc, #232] @ 3e5320 │ │ │ │ ldr r0, [pc, #232] @ 3e5324 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e4f5c │ │ │ │ ldr r1, [pc, #212] @ 3e5328 │ │ │ │ ldr r0, [pc, #212] @ 3e532c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e506c │ │ │ │ ldr r1, [pc, #192] @ 3e5330 │ │ │ │ ldr r0, [pc, #192] @ 3e5334 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e4f40 │ │ │ │ ldr r1, [pc, #172] @ 3e5338 │ │ │ │ ldr r0, [pc, #172] @ 3e533c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e4f24 │ │ │ │ ldr r1, [pc, #152] @ 3e5340 │ │ │ │ ldr r0, [pc, #152] @ 3e5344 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e4eb8 │ │ │ │ tsteq r2, r0, lsr #32 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ mrseq r4, (UNDEF: 2) │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ @ instruction: 0x01023fb0 │ │ │ │ - @ instruction: 0x0095f6ba │ │ │ │ + addseq pc, r5, sl, lsr #13 │ │ │ │ tsteq r2, r8, lsl pc │ │ │ │ tsteq r2, r0, ror lr │ │ │ │ tsteq r2, r4, asr #28 │ │ │ │ tsteq r2, r0, lsl #28 │ │ │ │ - addseq pc, r5, ip, ror r5 @ │ │ │ │ - rsbseq r1, pc, ip, asr r6 @ │ │ │ │ + addseq pc, r5, ip, ror #10 │ │ │ │ + rsbseq r1, pc, ip, asr #12 │ │ │ │ smlabteq r2, r8, sp, r3 │ │ │ │ tsteq r2, ip, ror #26 │ │ │ │ tsteq r2, r0, lsl #26 │ │ │ │ - addseq pc, r5, ip, ror r4 @ │ │ │ │ - rsbseq r1, pc, ip, lsl #9 │ │ │ │ + addseq pc, r5, ip, ror #8 │ │ │ │ + rsbseq r1, pc, ip, ror r4 @ │ │ │ │ andeq r3, r0, r0, lsl #9 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r1, pc, r8, ror r3 @ │ │ │ │ + rsbseq r1, pc, r8, ror #6 │ │ │ │ tsteq r2, ip, lsr #24 │ │ │ │ - addseq pc, r5, r8, lsr #7 │ │ │ │ - rsbseq lr, sp, r8, lsr r0 │ │ │ │ - rsbseq r1, pc, ip, asr r3 @ │ │ │ │ - addseq pc, r5, r4, ror #6 │ │ │ │ - rsbseq r1, pc, r0, ror #8 │ │ │ │ - addseq pc, r5, r8, asr #6 │ │ │ │ - rsbseq r1, pc, r4, asr #7 │ │ │ │ - addseq pc, r5, ip, lsr #6 │ │ │ │ - rsbseq r1, pc, r0, ror #8 │ │ │ │ - addseq pc, r5, r0, lsl r3 @ │ │ │ │ + umullseq pc, r5, r8, r3 @ │ │ │ │ + rsbseq lr, sp, r8, lsr #32 │ │ │ │ + rsbseq r1, pc, ip, asr #6 │ │ │ │ + addseq pc, r5, r4, asr r3 @ │ │ │ │ + rsbseq r1, pc, r0, asr r4 @ │ │ │ │ + addseq pc, r5, r8, lsr r3 @ │ │ │ │ + ldrheq r1, [pc], #-52 @ │ │ │ │ + addseq pc, r5, ip, lsl r3 @ │ │ │ │ + rsbseq r1, pc, r0, asr r4 @ │ │ │ │ + addseq pc, r5, r0, lsl #6 │ │ │ │ + rsbseq r1, pc, r4, lsr r4 @ │ │ │ │ + addseq pc, r5, r4, ror #5 │ │ │ │ rsbseq r1, pc, r4, asr #8 │ │ │ │ - @ instruction: 0x0095f2f4 │ │ │ │ - rsbseq r1, pc, r4, asr r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #608] @ 3e55c4 │ │ │ │ ldr r3, [pc, #608] @ 3e55c8 │ │ │ │ @@ -369538,97 +369538,97 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3e55e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e5400 │ │ │ │ ldr r2, [pc, #120] @ 3e55ec │ │ │ │ ldr r3, [pc, #80] @ 3e55c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e55bc │ │ │ │ ldr r0, [pc, #88] @ 3e55f0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r7, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r0, [pc, #72] @ 3e55f4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e5400 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ bl 27ff9c │ │ │ │ @ instruction: 0x01023a98 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabbeq r2, r4, sl, r3 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r3, [r2, -r4] │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ tsteq r2, r8, asr r9 │ │ │ │ andeq r4, r0, ip, ror #1 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r0, pc, r0, asr #30 │ │ │ │ + rsbseq r0, pc, r0, lsr pc @ │ │ │ │ smlabbeq r2, r8, r8, r3 │ │ │ │ - rsbseq r0, pc, ip, ror #28 │ │ │ │ - rsbseq r0, pc, r4, asr #30 │ │ │ │ + rsbseq r0, pc, ip, asr lr @ │ │ │ │ + rsbseq r0, pc, r4, lsr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ 3e564c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rscseq r9, r0, ip, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #136] @ 3e56f0 │ │ │ │ ldr r2, [pc, #136] @ 3e56f4 │ │ │ │ ldr r1, [pc, #136] @ 3e56f8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ mov r1, #216 @ 0xd8 │ │ │ │ mov r2, #7 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r0, #768] @ 0x300 │ │ │ │ ldr r3, [pc, #84] @ 3e56fc │ │ │ │ @@ -369647,17 +369647,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ - addseq pc, r5, r0, lsl r0 @ │ │ │ │ - rsbseq r1, pc, r0, asr #2 │ │ │ │ - rsbseq r1, pc, ip, asr r1 @ │ │ │ │ + addseq pc, r5, r0 │ │ │ │ + rsbseq r1, pc, r0, lsr r1 @ │ │ │ │ + rsbseq r1, pc, ip, asr #2 │ │ │ │ rscseq r9, r0, r0, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3e5798 │ │ │ │ ldr r2, [pc, #128] @ 3e579c │ │ │ │ @@ -369666,22 +369666,22 @@ │ │ │ │ add ip, ip, #1200 @ 0x4b0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #92] @ 3e57a4 │ │ │ │ ldr r1, [pc, #92] @ 3e57a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #72] @ 3e57ac │ │ │ │ ldr r2, [pc, #72] @ 3e57b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -369689,35 +369689,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq lr, r5, r8, ror #30 │ │ │ │ - rsbseq pc, ip, r8, ror #8 │ │ │ │ - rsbseq lr, pc, r0, lsr r5 @ │ │ │ │ + addseq lr, r5, r8, asr pc │ │ │ │ + rsbseq pc, ip, r8, asr r4 @ │ │ │ │ + rsbseq lr, pc, r0, lsr #10 │ │ │ │ andeq r0, r0, r0, asr r9 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ smlalseq r9, r0, r4, sp │ │ │ │ - rsbseq r1, pc, ip, ror r0 @ │ │ │ │ + rsbseq r1, pc, ip, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 3e5850 │ │ │ │ ldr r2, [pc, #132] @ 3e5854 │ │ │ │ ldr r1, [pc, #132] @ 3e5858 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #104] @ 3e585c │ │ │ │ ldr r2, [pc, #104] @ 3e5860 │ │ │ │ mov r1, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #7 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ @@ -369735,17 +369735,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq lr, r5, ip, lsr #29 │ │ │ │ - ldrsbeq r0, [pc], #-252 @ │ │ │ │ - ldrsheq r0, [pc], #-248 @ │ │ │ │ + umullseq lr, r5, ip, lr │ │ │ │ + rsbseq r0, pc, ip, asr #31 │ │ │ │ + rsbseq r0, pc, r8, ror #31 │ │ │ │ ldrsheq r9, [r0], #204 @ 0xcc @ │ │ │ │ @ instruction: 0x010356bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 3e590c │ │ │ │ @@ -369753,15 +369753,15 @@ │ │ │ │ ldr r1, [pc, #144] @ 3e5914 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #116] @ 3e5918 │ │ │ │ ldr r3, [pc, #116] @ 3e591c │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #192 @ 0xc0 │ │ │ │ mov r1, #151 @ 0x97 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -369782,17 +369782,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x0095edfc │ │ │ │ - rsbseq r0, pc, ip, lsr #30 │ │ │ │ - rsbseq r0, pc, r8, asr #30 │ │ │ │ + addseq lr, r5, ip, ror #27 │ │ │ │ + rsbseq r0, pc, ip, lsl pc @ │ │ │ │ + rsbseq r0, pc, r8, lsr pc @ │ │ │ │ tsteq r3, r0, lsl r6 │ │ │ │ rscseq r9, r0, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 3e59cc │ │ │ │ @@ -369800,15 +369800,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 3e59d4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #120] @ 3e59d8 │ │ │ │ ldr r3, [pc, #120] @ 3e59dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r2, #384 @ 0x180 │ │ │ │ add r2, r3, #364 @ 0x16c │ │ │ │ mov r3, #2 │ │ │ │ @@ -369830,17 +369830,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq lr, r5, r0, asr #26 │ │ │ │ - rsbseq r0, pc, r0, ror lr @ │ │ │ │ - rsbseq r0, pc, ip, lsl #29 │ │ │ │ + addseq lr, r5, r0, lsr sp │ │ │ │ + rsbseq r0, pc, r0, ror #28 │ │ │ │ + rsbseq r0, pc, ip, ror lr @ │ │ │ │ tsteq r3, r4, asr r5 │ │ │ │ smlalseq r9, r0, r4, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 3e5a88 │ │ │ │ @@ -369848,15 +369848,15 @@ │ │ │ │ ldr r1, [pc, #144] @ 3e5a90 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #116] @ 3e5a94 │ │ │ │ ldr r3, [pc, #116] @ 3e5a98 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #576 @ 0x240 │ │ │ │ mov r1, #208 @ 0xd0 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -369877,17 +369877,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq lr, r5, r0, lsl #25 │ │ │ │ - ldrheq r0, [pc], #-208 @ │ │ │ │ - rsbseq r0, pc, ip, asr #27 │ │ │ │ + addseq lr, r5, r0, ror ip │ │ │ │ + rsbseq r0, pc, r0, lsr #27 │ │ │ │ + ldrheq r0, [pc], #-220 @ │ │ │ │ @ instruction: 0x01035494 │ │ │ │ rscseq r9, r0, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ 3e5b40 │ │ │ │ @@ -369895,15 +369895,15 @@ │ │ │ │ ldr r1, [pc, #140] @ 3e5b48 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #228 @ 0xe4 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r0, #768] @ 0x300 │ │ │ │ ldr r3, [pc, #88] @ 3e5b4c │ │ │ │ @@ -369923,17 +369923,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ - addseq lr, r5, r4, asr #23 │ │ │ │ - ldrsheq r0, [pc], #-196 @ │ │ │ │ - rsbseq r0, pc, r0, lsl sp @ │ │ │ │ + @ instruction: 0x0095ebb4 │ │ │ │ + rsbseq r0, pc, r4, ror #25 │ │ │ │ + rsbseq r0, pc, r0, lsl #26 │ │ │ │ rscseq r9, r0, r4, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3e5bac │ │ │ │ ldr r2, [pc, #68] @ 3e5bb0 │ │ │ │ @@ -369942,25 +369942,25 @@ │ │ │ │ add ip, ip, #2368 @ 0x940 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #1952 @ 0x7a0 │ │ │ │ add r0, r0, #12 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27ebf4 │ │ │ │ - addseq lr, r5, r8, lsl fp │ │ │ │ - rsbseq r0, pc, ip, lsr ip @ │ │ │ │ - rsbseq r0, pc, r8, asr ip @ │ │ │ │ + addseq lr, r5, r8, lsl #22 │ │ │ │ + rsbseq r0, pc, ip, lsr #24 │ │ │ │ + rsbseq r0, pc, r8, asr #24 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r6, [r0, #36] @ 0x24 │ │ │ │ ldr r5, [r0, #40] @ 0x28 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, r0 │ │ │ │ mov r4, #255 @ 0xff │ │ │ │ lsr r3, r5, ip │ │ │ │ @@ -369984,26 +369984,26 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov fp, r2 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #212] @ 3e5d14 │ │ │ │ ldr r2, [pc, #212] @ 3e5d18 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [pc, #208] @ 3e5d1c │ │ │ │ add ip, ip, #2384 @ 0x950 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr sl, [r0, #760] @ 0x2f8 │ │ │ │ cmp sl, #0 │ │ │ │ beq 3e5ccc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27e3f0 │ │ │ │ ldr r8, [r4, #752] @ 0x2f0 │ │ │ │ @@ -370040,17 +370040,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq lr, r5, r0, asr #20 │ │ │ │ - rsbseq r0, pc, r8, ror #22 │ │ │ │ - rsbseq r0, pc, r0, lsl #23 │ │ │ │ + addseq lr, r5, r0, lsr sl │ │ │ │ + rsbseq r0, pc, r8, asr fp @ │ │ │ │ + rsbseq r0, pc, r0, ror fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #436] @ 3e5ef0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -370074,15 +370074,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r3, [sp, #23] │ │ │ │ mov r3, #17 │ │ │ │ str r9, [sp, #32] │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #352] @ 3e5f08 │ │ │ │ str r9, [sp, #28] │ │ │ │ add r8, sp, #32 │ │ │ │ add r9, sp, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ @@ -370117,15 +370117,15 @@ │ │ │ │ str ip, [sp, #24] │ │ │ │ add r2, sp, #23 │ │ │ │ movne ip, r4 │ │ │ │ moveq ip, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [sp, #23] │ │ │ │ - bl b55ca0 │ │ │ │ + bl b55c98 │ │ │ │ ldr r2, [pc, #188] @ 3e5f10 │ │ │ │ ldr r3, [pc, #156] @ 3e5ef4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -370143,45 +370143,45 @@ │ │ │ │ add r3, sl, #2416 @ 0x970 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #120] @ 3e5f1c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3e5e4c │ │ │ │ ldr r3, [pc, #96] @ 3e5f20 │ │ │ │ ldr ip, [pc, #96] @ 3e5f24 │ │ │ │ ldr r1, [pc, #96] @ 3e5f28 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ ldr r2, [pc, #84] @ 3e5f2c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, r8} │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3e5e4c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ strheq r3, [r2, -r4] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq lr, r5, r8, lsr #18 │ │ │ │ - rsbseq r0, pc, r4, lsr sl @ │ │ │ │ - rsbseq r0, pc, r0, asr sl @ │ │ │ │ - rsbseq r0, pc, ip, asr #20 │ │ │ │ - rsbseq r0, pc, r4, lsr sl @ │ │ │ │ + addseq lr, r5, r8, lsl r9 │ │ │ │ + rsbseq r0, pc, r4, lsr #20 │ │ │ │ + rsbseq r0, pc, r0, asr #20 │ │ │ │ + rsbseq r0, pc, ip, lsr sl @ │ │ │ │ + rsbseq r0, pc, r4, lsr #20 │ │ │ │ smlatbeq r2, r8, pc, r2 @ │ │ │ │ - rsbseq pc, lr, r0, ror #6 │ │ │ │ - rsbseq r0, pc, ip, ror r9 @ │ │ │ │ + rsbseq pc, lr, r0, asr r3 @ │ │ │ │ + rsbseq r0, pc, ip, ror #18 │ │ │ │ andeq r0, r0, r3, asr #7 │ │ │ │ - @ instruction: 0x0095e7bc │ │ │ │ - rsbseq r0, pc, r0, ror r9 @ │ │ │ │ - rsbseq r0, pc, r8, asr #18 │ │ │ │ + addseq lr, r5, ip, lsr #15 │ │ │ │ + rsbseq r0, pc, r0, ror #18 │ │ │ │ + rsbseq r0, pc, r8, lsr r9 @ │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #316] @ 3e6084 │ │ │ │ ldr r6, [pc, #316] @ 3e6088 │ │ │ │ @@ -370194,23 +370194,23 @@ │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ mov r4, ip │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 930624 │ │ │ │ - bl 930b28 │ │ │ │ + bl 93061c │ │ │ │ + bl 930b20 │ │ │ │ add ip, r4, #2384 @ 0x950 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r3, #17 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r9, [pc, #232] @ 3e6090 │ │ │ │ ldr r3, [pc, #232] @ 3e6094 │ │ │ │ ldr r8, [pc, #232] @ 3e6098 │ │ │ │ ldr fp, [pc, #232] @ 3e609c │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -370241,15 +370241,15 @@ │ │ │ │ mov r3, fp │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 932274 │ │ │ │ + bl 93226c │ │ │ │ mov r0, r9 │ │ │ │ bl 27d088 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne 3e5ff4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -370260,20 +370260,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq lr, r5, r8, lsr r7 │ │ │ │ - rsbseq r0, pc, r0, ror #16 │ │ │ │ - rsbseq r0, pc, ip, ror r8 @ │ │ │ │ + addseq lr, r5, r8, lsr #14 │ │ │ │ + rsbseq r0, pc, r0, asr r8 @ │ │ │ │ + rsbseq r0, pc, ip, ror #16 │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ - rsbseq fp, lr, r8, lsr #23 │ │ │ │ - @ instruction: 0x007f0894 │ │ │ │ + @ instruction: 0x007ebb98 │ │ │ │ + rsbseq r0, pc, r4, lsl #17 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #316] @ 3e61f4 │ │ │ │ ldr r7, [pc, #316] @ 3e61f8 │ │ │ │ @@ -370285,37 +370285,37 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add ip, r4, #2432 @ 0x980 │ │ │ │ ldr r2, [pc, #264] @ 3e6200 │ │ │ │ ldr r1, [pc, #264] @ 3e6204 │ │ │ │ add ip, ip, #4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #2384 @ 0x950 │ │ │ │ add r4, r4, #8 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r8, sl, #928 @ 0x3a0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #17 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ add r1, sl, #924 @ 0x39c │ │ │ │ mov r7, #0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 381454 │ │ │ │ ldr r3, [r9, #752] @ 0x2f0 │ │ │ │ add r2, r7, r7, lsl #1 │ │ │ │ @@ -370346,26 +370346,26 @@ │ │ │ │ add r7, sl, #752 @ 0x2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 381554 │ │ │ │ - addseq lr, r5, r8, asr #11 │ │ │ │ - ldrsheq r0, [pc], #-96 @ │ │ │ │ - rsbseq r0, pc, ip, lsl #14 │ │ │ │ - rsbseq ip, sp, r8, lsr #8 │ │ │ │ - rsbseq ip, sp, ip, lsr r4 │ │ │ │ - rsbseq r0, pc, r4, lsl r6 @ │ │ │ │ + @ instruction: 0x0095e5b8 │ │ │ │ + rsbseq r0, pc, r0, ror #13 │ │ │ │ + ldrsheq r0, [pc], #-108 @ │ │ │ │ + rsbseq ip, sp, r8, lsl r4 │ │ │ │ + rsbseq ip, sp, ip, lsr #8 │ │ │ │ + rsbseq r0, pc, r4, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -370400,15 +370400,15 @@ │ │ │ │ orrne r2, r3, r2 │ │ │ │ biceq r2, r2, r3 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ subs r1, r1, #0 │ │ │ │ str r2, [r5] │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ beq 3e63e4 │ │ │ │ lsl r3, r7, r4 │ │ │ │ tst r6, r3 │ │ │ │ beq 3e62b8 │ │ │ │ tst r8, r3 │ │ │ │ @@ -370482,15 +370482,15 @@ │ │ │ │ bne 3e62c4 │ │ │ │ ldr r1, [r9, #920] @ 0x398 │ │ │ │ ldr r0, [r9, #924] @ 0x39c │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ cmp r1, #1 │ │ │ │ beq 3e63c0 │ │ │ │ cmp r1, #3 │ │ │ │ beq 3e63c0 │ │ │ │ bhi 3e63c0 │ │ │ │ b 3e62b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -370519,22 +370519,22 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ strb r7, [sp, #23] │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #23 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b55ca0 │ │ │ │ + bl b55c98 │ │ │ │ cmp r0, r7 │ │ │ │ bne 3e64fc │ │ │ │ ldr r2, [pc, #384] @ 3e6640 │ │ │ │ ldr r3, [pc, #368] @ 3e6634 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -370604,45 +370604,45 @@ │ │ │ │ add r3, r3, #4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #992 @ 0x3e0 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3e64b8 │ │ │ │ ldr r3, [pc, #96] @ 3e6654 │ │ │ │ ldr ip, [pc, #96] @ 3e6658 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 3e665c │ │ │ │ add r3, r3, #2448 @ 0x990 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #4 │ │ │ │ ldr r2, [pc, #80] @ 3e6660 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, sl} │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3e64b8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq lr, r5, r8, lsr r2 │ │ │ │ + addseq lr, r5, r8, lsr #4 │ │ │ │ @ instruction: 0x010229b8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq r0, pc, r0, asr #6 │ │ │ │ - rsbseq r0, pc, ip, asr r3 @ │ │ │ │ + rsbseq r0, pc, r0, lsr r3 @ │ │ │ │ + rsbseq r0, pc, ip, asr #6 │ │ │ │ tsteq r2, ip, lsr r9 │ │ │ │ - ldrsheq r0, [pc], #-36 @ │ │ │ │ - rsbseq r0, pc, r0, ror #5 │ │ │ │ - rsbseq lr, lr, ip, lsr #24 │ │ │ │ - rsbseq r0, pc, ip, asr #4 │ │ │ │ - addseq lr, r5, ip, lsl #1 │ │ │ │ - rsbseq r0, pc, r8, lsr r2 @ │ │ │ │ - rsbseq r0, pc, r0, lsl r2 @ │ │ │ │ + rsbseq r0, pc, r4, ror #5 │ │ │ │ + ldrsbeq r0, [pc], #-32 @ │ │ │ │ + rsbseq lr, lr, ip, lsl ip │ │ │ │ + rsbseq r0, pc, ip, lsr r2 @ │ │ │ │ + addseq lr, r5, ip, ror r0 │ │ │ │ + rsbseq r0, pc, r8, lsr #4 │ │ │ │ + rsbseq r0, pc, r0, lsl #4 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr fp, [pc, #1068] @ 3e6aa8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -370662,28 +370662,28 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #17 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r6, fp, #2384 @ 0x950 │ │ │ │ add r6, r6, #8 │ │ │ │ lsr r4, r7, #2 │ │ │ │ orr r4, r4, r5, lsl #30 │ │ │ │ ldr r8, [pc, #980] @ 3e6abc │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #17 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #768] @ 0x300 │ │ │ │ cmp r4, r3 │ │ │ │ lsr r3, r5, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 3e683c │ │ │ │ cmp r4, #71 @ 0x47 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ @@ -370721,25 +370721,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #752] @ 3e6ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e6854 │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #216 @ 0xd8 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ str r2, [sp, #20] │ │ │ │ bcs 3e6898 │ │ │ │ @@ -370752,15 +370752,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3e6850 │ │ │ │ ldr r0, [pc, #680] @ 3e6ad4 │ │ │ │ add r1, fp, #2464 @ 0x9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e6850 │ │ │ │ ldr r3, [pc, #644] @ 3e6ac8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3e6a54 │ │ │ │ mov r4, #0 │ │ │ │ @@ -370790,33 +370790,33 @@ │ │ │ │ ldr r0, [pc, #552] @ 3e6ae0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2464 @ 0x9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e6850 │ │ │ │ ldr r3, [r0, #760] @ 0x2f8 │ │ │ │ sub r4, r4, #64 @ 0x40 │ │ │ │ cmp r3, r4 │ │ │ │ bls 3e694c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r4, r4, r4, lsl #3 │ │ │ │ add r4, r3, r4, lsl #3 │ │ │ │ ldr r4, [r4, #1992] @ 0x7c8 │ │ │ │ mov r6, #0 │ │ │ │ b 3e674c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #17 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ lsr r2, r4, #5 │ │ │ │ sub r2, r2, #3 │ │ │ │ ldr r3, [r0, #760] @ 0x2f8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3e697c │ │ │ │ ldr r3, [pc, #404] @ 3e6ac8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -370832,15 +370832,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3e6850 │ │ │ │ ldr r0, [pc, #380] @ 3e6ae4 │ │ │ │ add r1, fp, #2464 @ 0x9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e6850 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, r2, lsl #3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r4, [r3, #1968] @ 0x7b0 │ │ │ │ ldr r1, [r3, #1972] @ 0x7b4 │ │ │ │ @@ -370894,48 +370894,48 @@ │ │ │ │ b 3e674c │ │ │ │ ldr r0, [pc, #140] @ 3e6ae8 │ │ │ │ add r1, fp, #2464 @ 0x9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e6850 │ │ │ │ ldr r0, [pc, #112] @ 3e6aec │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e6854 │ │ │ │ ldr r0, [pc, #88] @ 3e6af0 │ │ │ │ add r1, fp, #2496 @ 0x9c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e6940 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0095dff4 │ │ │ │ + addseq sp, r5, r4, ror #31 │ │ │ │ tsteq r2, r4, ror r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq r0, pc, r4, lsl r1 @ │ │ │ │ - rsbseq r0, pc, r0, lsr r1 @ │ │ │ │ + rsbseq r0, pc, r4, lsl #2 │ │ │ │ + rsbseq r0, pc, r0, lsr #2 │ │ │ │ tsteq r2, r8, lsl r7 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r0, pc, r8, lsr r1 @ │ │ │ │ - rsbseq r0, pc, r4, lsl #1 │ │ │ │ + rsbseq r0, pc, r8, lsr #2 │ │ │ │ + rsbseq r0, pc, r4, ror r0 @ │ │ │ │ smlatbeq r2, r0, r5, r2 │ │ │ │ - addseq sp, r5, ip, asr #27 │ │ │ │ - rsbseq r0, pc, r4, lsr r0 @ │ │ │ │ - rsbseq pc, lr, r8, lsl pc @ │ │ │ │ - rsbseq pc, lr, r0, lsl #28 │ │ │ │ - ldrsbeq pc, [lr], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq pc, lr, r4, lsr lr @ │ │ │ │ + @ instruction: 0x0095ddbc │ │ │ │ + rsbseq r0, pc, r4, lsr #32 │ │ │ │ + rsbseq pc, lr, r8, lsl #30 │ │ │ │ + ldrsheq pc, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq pc, lr, r4, asr #29 │ │ │ │ + rsbseq pc, lr, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r9, [pc, #988] @ 3e6ee8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #984] @ 3e6eec │ │ │ │ @@ -370954,26 +370954,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #17 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r8, [pc, #916] @ 3e6efc │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add ip, r9, #2384 @ 0x950 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r3, #17 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ lsr ip, r7, #2 │ │ │ │ orr ip, ip, r4, lsl #30 │ │ │ │ subs r1, ip, #20 │ │ │ │ lsr r3, r4, #2 │ │ │ │ sbc r2, r3, #0 │ │ │ │ cmp r1, #3 │ │ │ │ sbcs r2, r2, #0 │ │ │ │ @@ -371047,15 +371047,15 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 3e6f18 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e6dac │ │ │ │ ldr r3, [pc, #536] @ 3e6f04 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -371065,15 +371065,15 @@ │ │ │ │ ldr r0, [pc, #540] @ 3e6f20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2528 @ 0x9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e6c10 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add sl, sl, r3, lsl #3 │ │ │ │ ldr r5, [sl, #2016] @ 0x7e0 │ │ │ │ ldr r3, [pc, #472] @ 3e6f0c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -371098,25 +371098,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3e6f24 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e6c14 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r3, sl, r3, lsl #3 │ │ │ │ ldr r5, [r3, #1964] @ 0x7ac │ │ │ │ b 3e6d2c │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r3, sl, r3, lsl #3 │ │ │ │ @@ -371167,47 +371167,47 @@ │ │ │ │ ldr r5, [r3, #1984] @ 0x7c0 │ │ │ │ b 3e6d2c │ │ │ │ ldr r0, [pc, #132] @ 3e6f28 │ │ │ │ add r1, r9, #2528 @ 0x9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ add r1, r1, #4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e6c10 │ │ │ │ ldr r0, [pc, #108] @ 3e6f2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e6c14 │ │ │ │ ldr r0, [pc, #80] @ 3e6f30 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e6ec0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq sp, r5, r4, ror #22 │ │ │ │ + addseq sp, r5, r4, asr fp │ │ │ │ smlatteq r2, r4, r2, r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq pc, lr, r4, lsl #25 │ │ │ │ - rsbseq pc, lr, r0, lsr #25 │ │ │ │ + rsbseq pc, lr, r4, ror ip @ │ │ │ │ + @ instruction: 0x007efc90 │ │ │ │ @ instruction: 0x01022298 │ │ │ │ - addseq sp, r5, r4, asr sl │ │ │ │ + addseq sp, r5, r4, asr #20 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ smlatteq r2, r0, r1, r2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq pc, lr, r8, lsr ip @ │ │ │ │ - addseq sp, r5, r0, lsl #19 │ │ │ │ - rsbseq pc, lr, r8, ror #23 │ │ │ │ - rsbseq pc, lr, ip, ror #22 │ │ │ │ - ldrsbeq pc, [lr], #-172 @ 0xffffff54 @ │ │ │ │ - @ instruction: 0x007efa94 │ │ │ │ - rsbseq pc, lr, r4, ror sl @ │ │ │ │ + rsbseq pc, lr, r8, lsr #24 │ │ │ │ + addseq sp, r5, r0, ror r9 │ │ │ │ + ldrsbeq pc, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq pc, lr, ip, asr fp @ │ │ │ │ + rsbseq pc, lr, ip, asr #21 │ │ │ │ + rsbseq pc, lr, r4, lsl #21 │ │ │ │ + rsbseq pc, lr, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #1636] @ 3e75b4 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -371229,26 +371229,26 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r3, r3, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ mov r2, sl │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r4, r4, #2384 @ 0x950 │ │ │ │ add r4, r4, #8 │ │ │ │ ldr r8, [pc, #1548] @ 3e75c8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov fp, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #17 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #1516] @ 3e75cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 3e71ec │ │ │ │ ldr r3, [r6, #768] @ 0x300 │ │ │ │ @@ -371332,15 +371332,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #2544 @ 0x9f0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [pc, #1152] @ 3e75d0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3e70a0 │ │ │ │ ldr r2, [pc, #1164] @ 3e75f0 │ │ │ │ ldr r3, [pc, #1104] @ 3e75b8 │ │ │ │ @@ -371396,41 +371396,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3e7610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e6ff0 │ │ │ │ mov r0, fp │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r3, [pc, #908] @ 3e7614 │ │ │ │ ldr r2, [pc, #908] @ 3e7618 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r1, [pc, #900] @ 3e761c │ │ │ │ add r3, r3, #2384 @ 0x950 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ lsr r4, r4, #5 │ │ │ │ sub r4, r4, #3 │ │ │ │ ldr r3, [r0, #760] @ 0x2f8 │ │ │ │ cmp r4, r3 │ │ │ │ bcc 3e731c │ │ │ │ ldr r3, [pc, #772] @ 3e75d0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -371449,15 +371449,15 @@ │ │ │ │ ldr r0, [pc, #800] @ 3e7624 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r3, #2576 @ 0xa10 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ rsb r6, r4, r4, lsl #3 │ │ │ │ lsl r6, r6, #3 │ │ │ │ add r5, fp, r6 │ │ │ │ ldr r1, [r5, #1972] @ 0x7b4 │ │ │ │ lsr r2, r9, #1 │ │ │ │ ldr r8, [r0, #752] @ 0x2f0 │ │ │ │ and sl, sl, #31 │ │ │ │ @@ -371604,59 +371604,59 @@ │ │ │ │ ldr r0, [pc, #188] @ 3e762c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e6ff0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #148] @ 3e7630 │ │ │ │ ldr r0, [pc, #148] @ 3e7634 │ │ │ │ add r3, r3, #2608 @ 0xa30 │ │ │ │ ldr r2, [pc, #144] @ 3e7638 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ smlatbeq r2, r0, lr, r1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq sp, r5, r4, lsl r7 │ │ │ │ - rsbseq pc, lr, ip, lsr #16 │ │ │ │ - rsbseq pc, lr, r0, asr r8 @ │ │ │ │ + addseq sp, r5, r4, lsl #14 │ │ │ │ + rsbseq pc, lr, ip, lsl r8 @ │ │ │ │ + rsbseq pc, lr, r0, asr #16 │ │ │ │ tsteq r2, r4, asr #28 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ smlatbeq r2, r0, sp, r1 │ │ │ │ - addseq sp, r5, r0, lsl #12 │ │ │ │ - rsbseq pc, lr, r4, lsl #19 │ │ │ │ + @ instruction: 0x0095d5f0 │ │ │ │ + rsbseq pc, lr, r4, ror r9 @ │ │ │ │ tsteq r2, r4, asr sp │ │ │ │ strdeq r1, [r2, -ip] │ │ │ │ - addseq sp, r5, ip, asr r5 │ │ │ │ - rsbseq pc, lr, r4, lsr r7 @ │ │ │ │ + addseq sp, r5, ip, asr #10 │ │ │ │ + rsbseq pc, lr, r4, lsr #14 │ │ │ │ @ instruction: 0x01021c98 │ │ │ │ - @ instruction: 0x0095d4f8 │ │ │ │ - ldrheq pc, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + addseq sp, r5, r8, ror #9 │ │ │ │ + rsbseq pc, lr, ip, lsr #17 │ │ │ │ tsteq r2, ip, asr #24 │ │ │ │ - addseq sp, r5, ip, lsr #9 │ │ │ │ - ldrsbeq pc, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + umullseq sp, r5, ip, r4 │ │ │ │ + rsbseq pc, lr, r4, asr #13 │ │ │ │ andeq r6, r0, r4, lsl #6 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq pc, lr, r4, lsr r7 @ │ │ │ │ - @ instruction: 0x0095d3f8 │ │ │ │ - rsbseq pc, lr, r8, lsl r5 @ │ │ │ │ - rsbseq pc, lr, r0, lsr r5 @ │ │ │ │ + rsbseq pc, lr, r4, lsr #14 │ │ │ │ + addseq sp, r5, r8, ror #7 │ │ │ │ + rsbseq pc, lr, r8, lsl #10 │ │ │ │ + rsbseq pc, lr, r0, lsr #10 │ │ │ │ tsteq r2, ip, lsl fp │ │ │ │ - rsbseq pc, lr, r8, asr #11 │ │ │ │ + ldrheq pc, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ ldrdeq r1, [r2, -r8] │ │ │ │ - rsbseq pc, lr, r8, ror #8 │ │ │ │ - rsbseq pc, lr, ip, ror r2 @ │ │ │ │ - rsbseq pc, lr, r8, lsl #9 │ │ │ │ + rsbseq pc, lr, r8, asr r4 @ │ │ │ │ + rsbseq pc, lr, ip, ror #4 │ │ │ │ + rsbseq pc, lr, r8, ror r4 @ │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2680] @ 3e80d0 │ │ │ │ @@ -371680,26 +371680,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ mov fp, r2 │ │ │ │ mov r9, r1 │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r7, [sp, #104] @ 0x68 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r8, r8, #2384 @ 0x950 │ │ │ │ add r8, r8, #8 │ │ │ │ ldr r6, [pc, #2588] @ 3e80e4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #17 │ │ │ │ str r8, [sp] │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #2556] @ 3e80e8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 3e7938 │ │ │ │ lsr r2, r5, #2 │ │ │ │ @@ -371797,24 +371797,24 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, #17 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov fp, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add ip, r9, #2384 @ 0x950 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ lsr r8, r7, #5 │ │ │ │ and r8, r8, #7 │ │ │ │ lsr r2, r7, #16 │ │ │ │ and r2, r2, #15 │ │ │ │ rsb sl, r8, r8, lsl #3 │ │ │ │ add r3, r8, r8, lsl #1 │ │ │ │ add sl, fp, sl, lsl #3 │ │ │ │ @@ -371863,39 +371863,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1888] @ 3e811c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e76fc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #1872] @ 3e8120 │ │ │ │ add r1, r9, #2640 @ 0xa50 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, r1, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [pc, #1832] @ 3e8124 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #6 │ │ │ │ bhi 3e8054 │ │ │ │ add r3, r3, r2 │ │ │ │ ldrh r3, [r3, r2] │ │ │ │ @@ -371914,15 +371914,15 @@ │ │ │ │ ldr r0, [pc, #1768] @ 3e8130 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #2704 @ 0xa90 │ │ │ │ add r1, r1, #8 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r2, [r3, #4] │ │ │ │ sub fp, fp, r9 │ │ │ │ add fp, sl, fp, lsl #3 │ │ │ │ ldr r1, [fp, #1964] @ 0x7ac │ │ │ │ and r2, r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 3e5bb8 │ │ │ │ @@ -372279,17 +372279,17 @@ │ │ │ │ ldr r0, [pc, #348] @ 3e8158 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e76fc │ │ │ │ - bl bb37d8 │ │ │ │ + bl bb37d0 │ │ │ │ cmp r5, r0 │ │ │ │ subcs r5, r5, r0 │ │ │ │ strcs r5, [sl, #920] @ 0x398 │ │ │ │ bcs 3e7bd4 │ │ │ │ ldr r3, [pc, #296] @ 3e815c │ │ │ │ ldr r1, [pc, #296] @ 3e8160 │ │ │ │ ldr r0, [pc, #296] @ 3e8164 │ │ │ │ @@ -372326,57 +372326,57 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ @ instruction: 0x0102179c │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq sp, r5, r0, lsl r0 │ │ │ │ - rsbseq pc, lr, r0, asr #2 │ │ │ │ - rsbseq pc, lr, r4, lsr #2 │ │ │ │ + addseq sp, r5, r0 │ │ │ │ + rsbseq pc, lr, r0, lsr r1 @ │ │ │ │ + rsbseq pc, lr, r4, lsl r1 @ │ │ │ │ tsteq r2, r8, lsr r7 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq ip, r5, sl, asr #29 │ │ │ │ + @ instruction: 0x0095ceba │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ tsteq r2, r8, lsr r6 │ │ │ │ smlatteq r2, r4, r5, r1 │ │ │ │ - addseq ip, r5, r4, asr #28 │ │ │ │ - rsbseq pc, lr, r8, lsl #4 │ │ │ │ - addseq ip, r5, r4, lsr #28 │ │ │ │ - rsbseq lr, lr, r0, asr pc │ │ │ │ - rsbseq lr, lr, ip, ror #30 │ │ │ │ - addseq ip, r5, r6, asr #26 │ │ │ │ + addseq ip, r5, r4, lsr lr │ │ │ │ + ldrsheq pc, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + addseq ip, r5, r4, lsl lr │ │ │ │ + rsbseq lr, lr, r0, asr #30 │ │ │ │ + rsbseq lr, lr, ip, asr pc │ │ │ │ + addseq ip, r5, r6, lsr sp │ │ │ │ andeq r6, r0, r4, lsl #6 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq lr, lr, r8, ror #31 │ │ │ │ - rsbseq pc, lr, ip, lsl #1 │ │ │ │ - addseq ip, r5, r4, ror ip │ │ │ │ + ldrsbeq lr, [lr], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq pc, lr, ip, ror r0 @ │ │ │ │ + addseq ip, r5, r4, ror #24 │ │ │ │ ldrdeq r1, [r2, -ip] │ │ │ │ - addseq ip, r5, ip, lsr ip │ │ │ │ - rsbseq lr, lr, r8, lsr pc │ │ │ │ + addseq ip, r5, ip, lsr #24 │ │ │ │ + rsbseq lr, lr, r8, lsr #30 │ │ │ │ tsteq r2, r8, ror r3 │ │ │ │ tsteq r2, r8, lsl #6 │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ tsteq r2, r4, lsr #2 │ │ │ │ tsteq r2, r0, asr #32 │ │ │ │ - addseq ip, r5, r8, lsr #13 │ │ │ │ - rsbseq lr, lr, ip, lsr r8 │ │ │ │ - rsbseq lr, lr, r8, asr #20 │ │ │ │ + umullseq ip, r5, r8, r6 │ │ │ │ + rsbseq lr, lr, ip, lsr #16 │ │ │ │ + rsbseq lr, lr, r8, lsr sl │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ - ldrsbeq lr, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - addseq ip, r5, r8, asr #12 │ │ │ │ - ldrsbeq lr, [lr], #-124 @ 0xffffff84 @ │ │ │ │ - @ instruction: 0x007eea98 │ │ │ │ + rsbseq lr, lr, ip, asr #19 │ │ │ │ + addseq ip, r5, r8, lsr r6 │ │ │ │ + rsbseq lr, lr, ip, asr #15 │ │ │ │ + rsbseq lr, lr, r8, lsl #21 │ │ │ │ andeq r0, r0, fp, ror r3 │ │ │ │ smlabbeq r2, ip, sp, r0 │ │ │ │ - addseq ip, r5, r0, ror #11 │ │ │ │ - ldrsheq lr, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x0095c5d0 │ │ │ │ + rsbseq lr, lr, r8, ror #19 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mvn r2, #0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r2, [r0, #80] @ 0x50 │ │ │ │ beq 3e81a4 │ │ │ │ ldrb r2, [r0, #81] @ 0x51 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -372398,24 +372398,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ - bl 929a98 │ │ │ │ + bl 93061c │ │ │ │ + bl 929a90 │ │ │ │ ldr r2, [pc, #132] @ 3e8280 │ │ │ │ ldr r1, [pc, #132] @ 3e8284 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r2, [r5, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, r3 │ │ │ │ bne 3e8254 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #12 │ │ │ │ @@ -372432,30 +372432,30 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq ip, r5, ip, ror #30 │ │ │ │ - ldrheq ip, [ip], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq fp, pc, r8, lsl #21 │ │ │ │ - rsbseq sp, sp, ip, lsl #6 │ │ │ │ - rsbseq sl, lr, r0, asr #14 │ │ │ │ + addseq ip, r5, ip, asr pc │ │ │ │ + rsbseq ip, ip, ip, lsr #19 │ │ │ │ + rsbseq fp, pc, r8, ror sl @ │ │ │ │ + ldrsheq sp, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq sl, lr, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3e82b4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ smlalseq r7, r0, r0, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 3e837c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -372464,54 +372464,54 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3e8380 │ │ │ │ ldr r1, [pc, #156] @ 3e8384 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #136] @ 3e8388 │ │ │ │ ldr r1, [pc, #136] @ 3e838c │ │ │ │ add r5, r5, #32 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #100] @ 3e8390 │ │ │ │ ldr r1, [pc, #100] @ 3e8394 │ │ │ │ add ip, pc, ip │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r4, #88] @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [pc, #64] @ 3e8398 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq ip, r5, r0, ror lr │ │ │ │ - ldrheq ip, [ip], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq fp, pc, r8, ror r9 @ │ │ │ │ - rsbseq sp, sp, r4, lsl #4 │ │ │ │ - rsbseq sp, sp, r8, lsl r2 │ │ │ │ - rsbseq sl, lr, ip, lsl r6 │ │ │ │ + addseq ip, r5, r0, ror #28 │ │ │ │ + rsbseq ip, ip, r0, lsr #17 │ │ │ │ + rsbseq fp, pc, r8, ror #18 │ │ │ │ + ldrsheq sp, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq sp, sp, r8, lsl #4 │ │ │ │ + rsbseq sl, lr, ip, lsl #12 │ │ │ │ rscseq r5, lr, r0, lsr r1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -372546,24 +372546,24 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 3e84b8 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 926134 │ │ │ │ + bl 92612c │ │ │ │ ldr ip, [pc, #124] @ 3e84bc │ │ │ │ ldr r2, [pc, #124] @ 3e84c0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #8 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #96] @ 3e84c4 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -372579,17 +372579,17 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, lr, r4, lsr #10 │ │ │ │ - addseq ip, r5, r0, lsl #26 │ │ │ │ - ldrheq sp, [sp], #-12 @ │ │ │ │ + rsbseq sl, lr, r4, lsl r5 │ │ │ │ + @ instruction: 0x0095ccf0 │ │ │ │ + rsbseq sp, sp, ip, lsr #1 │ │ │ │ rscseq r7, r0, r8, asr #5 │ │ │ │ │ │ │ │ 003e84c8 : │ │ │ │ strb r1, [r0, #96] @ 0x60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -372627,23 +372627,23 @@ │ │ │ │ ldr r8, [pc, #180] @ 3e8600 │ │ │ │ mov r3, #23 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r5, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add ip, sl, #60 @ 0x3c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ blx r8 │ │ │ │ eor r0, r0, #1 │ │ │ │ @@ -372665,17 +372665,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq ip, r5, ip, lsl #24 │ │ │ │ - ldrsbeq ip, [sp], #-240 @ 0xffffff10 @ │ │ │ │ - ldrsbeq ip, [sp], #-248 @ 0xffffff08 @ │ │ │ │ + @ instruction: 0x0095cbfc │ │ │ │ + rsbseq ip, sp, r0, asr #31 │ │ │ │ + rsbseq ip, sp, r8, asr #31 │ │ │ │ │ │ │ │ 003e8604 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -372726,15 +372726,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 27d088 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b b88df0 │ │ │ │ + b b88de8 │ │ │ │ │ │ │ │ 003e86e0 : │ │ │ │ ldr r2, [r0, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ @@ -372759,15 +372759,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 27d088 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b b88df0 │ │ │ │ + b b88de8 │ │ │ │ │ │ │ │ 003e875c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #484] @ 3e8958 │ │ │ │ @@ -372792,20 +372792,20 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #60 @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr sl, [r5] │ │ │ │ mov r4, r5 │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r5, #4] │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e881c │ │ │ │ ldr r2, [pc, #364] @ 3e8970 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -372867,51 +372867,51 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #120] @ 3e8984 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3e8988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 3e8810 │ │ │ │ ldr r1, [pc, #76] @ 3e898c │ │ │ │ ldr r0, [pc, #76] @ 3e8990 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 3e8810 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r2, r8, r6, r0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r2, r0, ror r6 │ │ │ │ - umullseq ip, r5, r0, r9 │ │ │ │ - rsbseq ip, sp, r8, asr sp │ │ │ │ - rsbseq ip, sp, ip, ror #26 │ │ │ │ + addseq ip, r5, r0, lsl #19 │ │ │ │ + rsbseq ip, sp, r8, asr #26 │ │ │ │ + rsbseq ip, sp, ip, asr sp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x01020594 │ │ │ │ @ instruction: 0x000012b0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - umulleq pc, lr, ip, sp @ │ │ │ │ - rsbseq lr, lr, r0, lsl #6 │ │ │ │ - addeq pc, lr, r8, ror #26 │ │ │ │ - rsbseq lr, lr, ip, lsl #6 │ │ │ │ + addeq pc, lr, ip, lsl #27 │ │ │ │ + ldrsheq lr, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ + addeq pc, lr, r8, asr sp @ │ │ │ │ + ldrsheq lr, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #568] @ 3e8be8 │ │ │ │ ldr r3, [pc, #568] @ 3e8bec │ │ │ │ @@ -372958,20 +372958,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e8b84 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e8b3c │ │ │ │ ldr r6, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e8a58 │ │ │ │ ldr r2, [pc, #364] @ 3e8c08 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -372997,25 +372997,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3e8c18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 3e8a34 │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [pc, #212] @ 3e8c1c │ │ │ │ ldr r3, [pc, #160] @ 3e8bec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -373049,33 +373049,33 @@ │ │ │ │ movne r6, #1 │ │ │ │ bne 3e89f4 │ │ │ │ mov r5, #1 │ │ │ │ b 3e8b40 │ │ │ │ ldr r0, [pc, #76] @ 3e8c20 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 3e8a34 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, asr #8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r2, r8, lsl r4 │ │ │ │ - rsbseq lr, lr, r4, ror #4 │ │ │ │ - addseq ip, r0, r4, ror #28 │ │ │ │ - addseq ip, r5, ip, lsr #14 │ │ │ │ - rsbseq ip, sp, ip, ror #21 │ │ │ │ - rsbseq ip, sp, r0, lsl #22 │ │ │ │ + rsbseq lr, lr, r4, asr r2 │ │ │ │ + addseq ip, r0, r4, asr lr │ │ │ │ + addseq ip, r5, ip, lsl r7 │ │ │ │ + ldrsbeq ip, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsheq ip, [sp], #-160 @ 0xffffff60 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x000012b0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrsheq lr, [lr], #-12 @ │ │ │ │ + rsbseq lr, lr, ip, ror #1 │ │ │ │ @ instruction: 0x010202b4 │ │ │ │ - rsbseq lr, lr, ip, ror r0 │ │ │ │ + rsbseq lr, lr, ip, rrx │ │ │ │ │ │ │ │ 003e8c24 : │ │ │ │ eor r2, r2, #1 │ │ │ │ b 3e8994 │ │ │ │ │ │ │ │ 003e8c2c : │ │ │ │ mov r2, #0 │ │ │ │ @@ -373114,20 +373114,20 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mvneq r6, #0 │ │ │ │ beq 3e8d18 │ │ │ │ ldr r3, [pc, #336] @ 3e8e38 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ @@ -373184,48 +373184,48 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3e8e4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e8cf4 │ │ │ │ mov r0, r4 │ │ │ │ b 3e8d30 │ │ │ │ ldr r0, [pc, #68] @ 3e8e50 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e8cf4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r2, r0, r1, r0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabbeq r2, r8, r1, r0 │ │ │ │ - addseq ip, r5, ip, lsr #9 │ │ │ │ - rsbseq ip, sp, r4, ror r8 │ │ │ │ - rsbseq ip, sp, r8, lsl #17 │ │ │ │ + umullseq ip, r5, ip, r4 │ │ │ │ + rsbseq ip, sp, r4, ror #16 │ │ │ │ + rsbseq ip, sp, r8, ror r8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabteq r2, r4, r0, r0 │ │ │ │ muleq r0, r4, pc @ │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq sp, lr, r8, lsl #29 │ │ │ │ - rsbseq sp, lr, r0, lsr #29 │ │ │ │ + rsbseq sp, lr, r8, ror lr │ │ │ │ + @ instruction: 0x007ede90 │ │ │ │ │ │ │ │ 003e8e54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -373236,25 +373236,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #340] @ 3e8ff4 │ │ │ │ ldr r2, [pc, #340] @ 3e8ff8 │ │ │ │ ldr r1, [pc, #340] @ 3e8ffc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r6, [pc, #312] @ 3e9000 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e8fe0 │ │ │ │ ldr r2, [pc, #296] @ 3e9004 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -373301,48 +373301,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3e9018 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 3e8ee8 │ │ │ │ ldr r0, [pc, #80] @ 3e901c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 3e8ee8 │ │ │ │ mvn r0, #0 │ │ │ │ b 3e8ef8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r1, r8, pc, pc @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umullseq ip, r5, ip, r2 │ │ │ │ - rsbseq ip, sp, ip, asr r6 │ │ │ │ - rsbseq ip, sp, r0, ror r6 │ │ │ │ + addseq ip, r5, ip, lsl #5 │ │ │ │ + rsbseq ip, sp, ip, asr #12 │ │ │ │ + rsbseq ip, sp, r0, ror #12 │ │ │ │ tstpeq r1, r8, lsr pc @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq pc, [r1, -ip] │ │ │ │ @ instruction: 0x000032b8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq sp, lr, r4, lsr #26 │ │ │ │ - rsbseq sp, lr, ip, asr #26 │ │ │ │ + rsbseq sp, lr, r4, lsl sp │ │ │ │ + rsbseq sp, lr, ip, lsr sp │ │ │ │ │ │ │ │ 003e9020 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #388] @ 3e91bc │ │ │ │ @@ -373376,25 +373376,25 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #260] @ 3e91cc │ │ │ │ ldr r2, [pc, #260] @ 3e91d0 │ │ │ │ ldr r1, [pc, #260] @ 3e91d4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e9074 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r7, [r2] │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ @@ -373423,44 +373423,44 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3e91e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e9078 │ │ │ │ ldr r0, [pc, #68] @ 3e91ec │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3e9078 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabteq r1, r4, sp, pc @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatbeq r1, ip, sp, pc @ │ │ │ │ tstpeq r1, ip, ror sp @ p-variant is OBSOLETE │ │ │ │ - addseq ip, r5, r4, ror r0 │ │ │ │ - rsbseq ip, sp, r4, lsr r4 │ │ │ │ - rsbseq ip, sp, r8, asr #8 │ │ │ │ + addseq ip, r5, r4, rrx │ │ │ │ + rsbseq ip, sp, r4, lsr #8 │ │ │ │ + rsbseq ip, sp, r8, lsr r4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrheq sp, [lr], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq sp, lr, r0, ror #23 │ │ │ │ + rsbseq sp, lr, ip, lsr #23 │ │ │ │ + ldrsbeq sp, [lr], #-176 @ 0xffffff50 @ │ │ │ │ │ │ │ │ 003e91f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #412] @ 3e93a4 │ │ │ │ @@ -373480,20 +373480,20 @@ │ │ │ │ ldr r8, [pc, #372] @ 3e93b4 │ │ │ │ ldr r7, [pc, #372] @ 3e93b8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e929c │ │ │ │ ldr r2, [pc, #312] @ 3e93bc │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r2, [r9, r2] │ │ │ │ @@ -373540,53 +373540,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #128] @ 3e93d0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3e93d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 3e9294 │ │ │ │ ldr r1, [pc, #84] @ 3e93d8 │ │ │ │ ldr r0, [pc, #84] @ 3e93dc │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 3e9294 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [r1, -r4] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrdeq pc, [r1, -ip] │ │ │ │ - addseq fp, r5, r0, lsl #30 │ │ │ │ - rsbseq ip, sp, r8, asr #5 │ │ │ │ - ldrsbeq ip, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x0095bef0 │ │ │ │ + ldrheq ip, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq ip, sp, ip, asr #5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tstpeq r1, ip, asr #22 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x000012b0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - addeq r8, lr, r8, lsr #20 │ │ │ │ - rsbseq sp, lr, r0, asr #17 │ │ │ │ - addeq r8, lr, ip, ror #19 │ │ │ │ - rsbseq sp, lr, r8, asr #17 │ │ │ │ + addeq r8, lr, r8, lsl sl │ │ │ │ + ldrheq sp, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + ldrdeq r8, [lr], ip │ │ │ │ + ldrheq sp, [lr], #-136 @ 0xffffff78 @ │ │ │ │ │ │ │ │ 003e93e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #328] @ 3e9540 │ │ │ │ @@ -373615,15 +373615,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e953c │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b b88df0 │ │ │ │ + b b88de8 │ │ │ │ ldr r2, [pc, #224] @ 3e9554 │ │ │ │ ldr r3, [pc, #204] @ 3e9544 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -373654,147 +373654,147 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e9564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 3e943c │ │ │ │ ldr r0, [pc, #56] @ 3e9568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 3e943c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tstpeq r1, r4, lsl #20 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatteq r1, r8, r9, pc @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x0101f9b8 │ │ │ │ smlabbeq r1, r8, r9, pc @ │ │ │ │ andeq r4, r0, r4, ror #28 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x007ed898 │ │ │ │ - @ instruction: 0x007ed89c │ │ │ │ + rsbseq sp, lr, r8, lsl #17 │ │ │ │ + rsbseq sp, lr, ip, lsl #17 │ │ │ │ │ │ │ │ 003e956c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ - bl 929544 │ │ │ │ + bl 92953c │ │ │ │ ldr r1, [pc, #84] @ 3e95e4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9279fc │ │ │ │ + bl 9279f4 │ │ │ │ ldr ip, [pc, #68] @ 3e95e8 │ │ │ │ ldr r2, [pc, #68] @ 3e95ec │ │ │ │ ldr r1, [pc, #68] @ 3e95f0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r6, r7, r4, asr #20 │ │ │ │ - umullseq fp, r5, r8, fp │ │ │ │ - rsbseq fp, sp, ip, asr pc │ │ │ │ - rsbseq fp, sp, r0, ror pc │ │ │ │ + addeq r6, r7, r4, lsr sl │ │ │ │ + addseq fp, r5, r8, lsl #23 │ │ │ │ + rsbseq fp, sp, ip, asr #30 │ │ │ │ + rsbseq fp, sp, r0, ror #30 │ │ │ │ │ │ │ │ 003e95f4 : │ │ │ │ - b 9299d8 │ │ │ │ + b 9299d0 │ │ │ │ │ │ │ │ 003e95f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 929544 │ │ │ │ + bl 92953c │ │ │ │ ldr r1, [pc, #124] @ 3e96a0 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #116] @ 3e96a4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9279fc │ │ │ │ + bl 9279f4 │ │ │ │ ldr ip, [pc, #104] @ 3e96a8 │ │ │ │ ldr r2, [pc, #104] @ 3e96ac │ │ │ │ ldr r1, [pc, #104] @ 3e96b0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #72] @ 3e96b4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9299d8 │ │ │ │ + bl 9299d0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x008769b0 │ │ │ │ + addeq r6, r7, r0, lsr #19 │ │ │ │ ldrdeq pc, [r1, -r0] │ │ │ │ - @ instruction: 0x0095bafc │ │ │ │ + addseq fp, r5, ip, ror #21 │ │ │ │ + rsbseq fp, sp, ip, lsr #29 │ │ │ │ ldrheq fp, [sp], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq fp, sp, ip, asr #29 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ ldr r0, [pc, #4] @ 3e96c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rscseq r6, r0, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 3e9744 │ │ │ │ ldr r2, [pc, #100] @ 3e9748 │ │ │ │ ldr r1, [pc, #100] @ 3e974c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #72] @ 3e9750 │ │ │ │ ldr r2, [pc, #72] @ 3e9754 │ │ │ │ ldr r3, [pc, #72] @ 3e9758 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ @@ -373804,17 +373804,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0095bab0 │ │ │ │ - rsbseq fp, sp, r0, lsr #28 │ │ │ │ - rsbseq fp, sp, r4, lsr lr │ │ │ │ + addseq fp, r5, r0, lsr #21 │ │ │ │ + rsbseq fp, sp, r0, lsl lr │ │ │ │ + rsbseq fp, sp, r4, lsr #28 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -373826,37 +373826,37 @@ │ │ │ │ add r3, r4, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r8, [pc, #184] @ 3e9860 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #32 │ │ │ │ add r4, r4, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3e97f0 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e9834 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93441c │ │ │ │ + bl 934414 │ │ │ │ ldr ip, [pc, #100] @ 3e9864 │ │ │ │ ldr r2, [pc, #100] @ 3e9868 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, ip] │ │ │ │ @@ -373872,20 +373872,20 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq fp, r5, r0, lsr #20 │ │ │ │ - rsbseq sp, lr, r4, ror r6 │ │ │ │ - @ instruction: 0x007ed690 │ │ │ │ + addseq fp, r5, r0, lsl sl │ │ │ │ + rsbseq sp, lr, r4, ror #12 │ │ │ │ + rsbseq sp, lr, r0, lsl #13 │ │ │ │ tstpeq r1, r8, asr r6 @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - rsbseq sp, lr, r4, lsr #12 │ │ │ │ + rsbseq sp, lr, r4, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #292] @ 3e99a8 │ │ │ │ ldr r2, [pc, #292] @ 3e99ac │ │ │ │ add ip, pc, ip │ │ │ │ @@ -373893,15 +373893,15 @@ │ │ │ │ ldr r1, [pc, #284] @ 3e99b0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #256] @ 3e99b4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, #1 │ │ │ │ bne 3e9900 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -373915,15 +373915,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 93441c │ │ │ │ + bl 934414 │ │ │ │ ldr ip, [pc, #172] @ 3e99b8 │ │ │ │ ldr r2, [pc, #172] @ 3e99bc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ @@ -373937,15 +373937,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 93441c │ │ │ │ + bl 934414 │ │ │ │ ldr r1, [pc, #84] @ 3e99b8 │ │ │ │ ldr r2, [pc, #88] @ 3e99c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r6, r1] │ │ │ │ mov r1, r7 │ │ │ │ @@ -373957,38 +373957,38 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq fp, r5, r4, lsl r9 │ │ │ │ - rsbseq sp, lr, r0, ror #10 │ │ │ │ - rsbseq sp, lr, ip, ror r5 │ │ │ │ + addseq fp, r5, r4, lsl #18 │ │ │ │ + rsbseq sp, lr, r0, asr r5 │ │ │ │ + rsbseq sp, lr, ip, ror #10 │ │ │ │ tstpeq r1, ip, asr #10 @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - rsbseq sp, lr, r0, ror r5 │ │ │ │ - ldrsheq sp, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq sp, lr, r0, ror #10 │ │ │ │ + rsbseq sp, lr, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #100] @ 3e9a4c │ │ │ │ ldr r2, [pc, #100] @ 3e9a50 │ │ │ │ ldr r1, [pc, #100] @ 3e9a54 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e9a2c │ │ │ │ add r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ ldrb r2, [r4, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -373998,17 +373998,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq fp, r5, ip, lsr #15 │ │ │ │ - rsbseq sp, lr, r0, lsl #8 │ │ │ │ - rsbseq sp, lr, ip, lsl r4 │ │ │ │ + umullseq fp, r5, ip, r7 │ │ │ │ + ldrsheq sp, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq sp, lr, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #620] @ 3e9cdc │ │ │ │ ldr r2, [pc, #620] @ 3e9ce0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -374016,15 +374016,15 @@ │ │ │ │ ldr r1, [pc, #612] @ 3e9ce4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #584] @ 3e9ce8 │ │ │ │ ldr r6, [pc, #584] @ 3e9cec │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 3e9bd4 │ │ │ │ @@ -374032,15 +374032,15 @@ │ │ │ │ add pc, pc, r4, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3e9c48 │ │ │ │ cmp r3, #3 │ │ │ │ beq 3e9b58 │ │ │ │ - bl 93441c │ │ │ │ + bl 934414 │ │ │ │ ldr r2, [pc, #528] @ 3e9cf0 │ │ │ │ ldr ip, [pc, #528] @ 3e9cf4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ ldr ip, [r5, #104] @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ @@ -374081,15 +374081,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e9c3c │ │ │ │ cmp r4, #1 │ │ │ │ bne 3e9c6c │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e9c38 │ │ │ │ - bl 93441c │ │ │ │ + bl 934414 │ │ │ │ ldr r1, [pc, #336] @ 3e9cf4 │ │ │ │ ldr r2, [pc, #336] @ 3e9cf8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r6, r1] │ │ │ │ mov r1, r4 │ │ │ │ @@ -374108,15 +374108,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r4, #1 │ │ │ │ beq 3e9c84 │ │ │ │ cmp r4, #2 │ │ │ │ bne 3e9b34 │ │ │ │ - bl 93441c │ │ │ │ + bl 934414 │ │ │ │ ldr ip, [pc, #228] @ 3e9cf4 │ │ │ │ ldr r2, [pc, #232] @ 3e9cfc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ @@ -374128,62 +374128,62 @@ │ │ │ │ bl 3e99c4 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ b 3e9b58 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b 3e9b58 │ │ │ │ - bl 93441c │ │ │ │ + bl 934414 │ │ │ │ ldr r2, [pc, #160] @ 3e9d00 │ │ │ │ ldr ip, [pc, #144] @ 3e9cf4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ b 3e9ae8 │ │ │ │ - bl 93441c │ │ │ │ + bl 934414 │ │ │ │ ldr r2, [pc, #140] @ 3e9d04 │ │ │ │ ldr ip, [pc, #120] @ 3e9cf4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ b 3e9ae8 │ │ │ │ bl 3e99c4 │ │ │ │ b 3e9b34 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #112] @ 3e9d08 │ │ │ │ ldr r2, [pc, #112] @ 3e9d0c │ │ │ │ ldr r1, [pc, #112] @ 3e9d10 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e9b34 │ │ │ │ sub r1, r4, #2 │ │ │ │ mov r0, r5 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b 3e9b34 │ │ │ │ - addseq fp, r5, r8, lsr #14 │ │ │ │ - rsbseq sp, lr, r0, ror r3 │ │ │ │ - rsbseq sp, lr, ip, lsl #7 │ │ │ │ - @ instruction: 0x0095b6f0 │ │ │ │ + addseq fp, r5, r8, lsl r7 │ │ │ │ + rsbseq sp, lr, r0, ror #6 │ │ │ │ + rsbseq sp, lr, ip, ror r3 │ │ │ │ + addseq fp, r5, r0, ror #13 │ │ │ │ tstpeq r1, r8, asr r3 @ p-variant is OBSOLETE │ │ │ │ - ldrheq sp, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq sp, lr, r8, lsr #9 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - rsbseq sp, lr, ip, asr #6 │ │ │ │ - rsbseq sp, lr, r0, asr r3 │ │ │ │ - rsbseq sp, lr, r0, asr r2 │ │ │ │ - rsbseq sp, lr, ip, lsr #5 │ │ │ │ - @ instruction: 0x0095b4fc │ │ │ │ - rsbseq sp, lr, r0, asr r1 │ │ │ │ - rsbseq sp, lr, ip, ror #2 │ │ │ │ + rsbseq sp, lr, ip, lsr r3 │ │ │ │ + rsbseq sp, lr, r0, asr #6 │ │ │ │ + rsbseq sp, lr, r0, asr #4 │ │ │ │ + @ instruction: 0x007ed29c │ │ │ │ + addseq fp, r5, ip, ror #9 │ │ │ │ + rsbseq sp, lr, r0, asr #2 │ │ │ │ + rsbseq sp, lr, ip, asr r1 │ │ │ │ │ │ │ │ 003e9d14 : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -374657,30 +374657,30 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #68] @ 3ea488 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #364 @ 0x16c │ │ │ │ pop {r4, lr} │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rscseq r5, r0, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 3ea584 │ │ │ │ ldr r2, [pc, #224] @ 3ea588 │ │ │ │ @@ -374688,27 +374688,27 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #192] @ 3ea590 │ │ │ │ ldr r1, [pc, #192] @ 3ea594 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mvn r4, #0 │ │ │ │ ldr r7, [pc, #168] @ 3ea598 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #156] @ 3ea59c │ │ │ │ ldr r2, [pc, #156] @ 3ea5a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov ip, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, #128 @ 0x80 │ │ │ │ mov lr, #224 @ 0xe0 │ │ │ │ @@ -374736,23 +374736,23 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq sl, r5, r4, ror lr │ │ │ │ - rsbseq sl, ip, r0, ror #13 │ │ │ │ - rsbseq r9, pc, ip, lsr #15 │ │ │ │ - rsbseq ip, lr, r8, lsl #22 │ │ │ │ - rsbseq ip, lr, r4, lsr #22 │ │ │ │ + addseq sl, r5, r4, ror #28 │ │ │ │ + ldrsbeq sl, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + @ instruction: 0x007f979c │ │ │ │ + ldrsheq ip, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq ip, lr, r4, lsl fp │ │ │ │ @ instruction: 0xffff8010 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - ldrsheq ip, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq ip, lr, r0, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ sub lr, r2, #12 │ │ │ │ orrs lr, lr, r3 │ │ │ │ ldr lr, [pc, #240] @ 3ea6b8 │ │ │ │ @@ -374781,15 +374781,15 @@ │ │ │ │ ldr r1, [pc, #156] @ 3ea6c0 │ │ │ │ ldr r0, [pc, #156] @ 3ea6c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ea66c │ │ │ │ ldr r0, [r0, #928] @ 0x3a0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -374811,22 +374811,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3ea6c8 │ │ │ │ ldr r0, [pc, #36] @ 3ea6cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ea66c │ │ │ │ tsteq r1, r8, lsr r8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - @ instruction: 0x0095acfc │ │ │ │ - rsbseq r8, sp, r8, lsl #24 │ │ │ │ - addseq sl, r5, ip, ror ip │ │ │ │ - rsbseq r8, sp, r8, lsl #23 │ │ │ │ + addseq sl, r5, ip, ror #25 │ │ │ │ + ldrsheq r8, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + addseq sl, r5, ip, ror #24 │ │ │ │ + rsbseq r8, sp, r8, ror fp │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ and r1, r1, #15 │ │ │ │ ldr r3, [r3, #928] @ 0x3a0 │ │ │ │ tst r3, #4 │ │ │ │ ldrne r3, [r0, #1116] @ 0x45c │ │ │ │ ldreq r3, [r0, #1128] @ 0x468 │ │ │ │ eorne r1, r3, r1, lsl #19 │ │ │ │ @@ -374861,15 +374861,15 @@ │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r1, [pc, #172] @ 3ea814 │ │ │ │ ldr r0, [pc, #172] @ 3ea818 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [r0, #928] @ 0x3a0 │ │ │ │ tst r3, #4 │ │ │ │ beq 3ea7c0 │ │ │ │ str r4, [r0, #932] @ 0x3a4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -374897,21 +374897,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3ea820 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldrdeq lr, [r1, -r0] │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - @ instruction: 0x0095abb8 │ │ │ │ - rsbseq r8, sp, r0, asr #21 │ │ │ │ - addseq sl, r5, r0, lsr fp │ │ │ │ - rsbseq r8, sp, r8, lsr sl │ │ │ │ + addseq sl, r5, r8, lsr #23 │ │ │ │ + ldrheq r8, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + addseq sl, r5, r0, lsr #22 │ │ │ │ + rsbseq r8, sp, r8, lsr #20 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr r0, [r3, #920] @ 0x398 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -374922,91 +374922,91 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0095aad0 │ │ │ │ - rsbseq ip, lr, r4, lsl #15 │ │ │ │ - rsbseq ip, lr, r0, lsr #15 │ │ │ │ + addseq sl, r5, r0, asr #21 │ │ │ │ + rsbseq ip, lr, r4, ror r7 │ │ │ │ + @ instruction: 0x007ec790 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3ea908 │ │ │ │ ldr r2, [pc, #76] @ 3ea90c │ │ │ │ ldr r1, [pc, #76] @ 3ea910 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #96 @ 0x60 │ │ │ │ mov r3, #243 @ 0xf3 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1104 @ 0x450 │ │ │ │ add r0, r0, #4 │ │ │ │ bl 27ebf4 │ │ │ │ ldr r0, [r4, #1096] @ 0x448 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3e875c │ │ │ │ - addseq sl, r5, r0, ror #20 │ │ │ │ - rsbseq ip, lr, ip, lsl #14 │ │ │ │ - rsbseq ip, lr, r0, asr r7 │ │ │ │ + addseq sl, r5, r0, asr sl │ │ │ │ + ldrsheq ip, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq ip, lr, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 3ea990 │ │ │ │ ldr r2, [pc, #100] @ 3ea994 │ │ │ │ ldr r1, [pc, #100] @ 3ea998 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #72] @ 3ea99c │ │ │ │ ldr r3, [pc, #72] @ 3ea9a0 │ │ │ │ ldr r1, [pc, #72] @ 3ea9a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r1, [pc, #44] @ 3ea9a8 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9281d0 │ │ │ │ - addseq sl, r5, ip, ror #19 │ │ │ │ - rsbseq sl, ip, r8, asr r2 │ │ │ │ - rsbseq r9, pc, r4, lsr #6 │ │ │ │ - rsbseq ip, lr, r0, ror #13 │ │ │ │ + b 9281c8 │ │ │ │ + @ instruction: 0x0095a9dc │ │ │ │ + rsbseq sl, ip, r8, asr #4 │ │ │ │ + rsbseq r9, pc, r4, lsl r3 @ │ │ │ │ + ldrsbeq ip, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r0, r0, ip, ror sl │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ rscseq r2, lr, r4, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -375016,25 +375016,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #112] @ 3eaa60 │ │ │ │ ldr r1, [pc, #112] @ 3eaa64 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #80] @ 3eaa68 │ │ │ │ ldr r2, [pc, #80] @ 3eaa6c │ │ │ │ ldr r3, [pc, #80] @ 3eaa70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #56] @ 0x38 │ │ │ │ @@ -375044,20 +375044,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq sl, r5, r4, asr r9 │ │ │ │ - rsbseq sl, ip, r0, asr #3 │ │ │ │ - rsbseq r9, pc, ip, lsl #5 │ │ │ │ - rsbseq sl, sp, r8, lsl fp │ │ │ │ - rsbseq sl, sp, ip, lsr #22 │ │ │ │ - rsbseq ip, lr, ip, lsr #12 │ │ │ │ + addseq sl, r5, r4, asr #18 │ │ │ │ + ldrheq sl, [ip], #-16 @ │ │ │ │ + rsbseq r9, pc, ip, ror r2 @ │ │ │ │ + rsbseq sl, sp, r8, lsl #22 │ │ │ │ + rsbseq sl, sp, ip, lsl fp │ │ │ │ + rsbseq ip, lr, ip, lsl r6 │ │ │ │ andeq r1, r0, r8, lsl #4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 3eab1c │ │ │ │ @@ -375065,77 +375065,77 @@ │ │ │ │ ldr r1, [pc, #144] @ 3eab24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #116] @ 3eab28 │ │ │ │ ldr r1, [pc, #116] @ 3eab2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r1, [pc, #92] @ 3eab30 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r2, [pc, #72] @ 3eab34 │ │ │ │ ldr r3, [pc, #72] @ 3eab38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, r5, ip, lsl #17 │ │ │ │ - ldrsheq sl, [ip], #-8 @ │ │ │ │ - rsbseq r9, pc, r4, asr #3 │ │ │ │ + addseq sl, r5, ip, ror r8 │ │ │ │ + rsbseq sl, ip, r8, ror #1 │ │ │ │ + ldrheq r9, [pc], #-20 @ │ │ │ │ ldrheq r4, [r0], #208 @ 0xd0 @ │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ ldrheq r2, [lr], #188 @ 0xbc @ │ │ │ │ muleq r0, r4, r3 │ │ │ │ - rsbseq ip, lr, r0, ror r5 │ │ │ │ + rsbseq ip, lr, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 3eac20 │ │ │ │ ldr r2, [pc, #204] @ 3eac24 │ │ │ │ ldr r1, [pc, #204] @ 3eac28 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #172] @ 3eac2c │ │ │ │ ldr r1, [pc, #172] @ 3eac30 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r4, [pc, #152] @ 3eac34 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #140] @ 3eac38 │ │ │ │ ldr r2, [pc, #140] @ 3eac3c │ │ │ │ add r1, pc, r1 │ │ │ │ mvn lr, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, #1 │ │ │ │ mov r3, r0 │ │ │ │ @@ -375159,49 +375159,49 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq sl, r5, r4, asr #15 │ │ │ │ - rsbseq sl, ip, r0, lsr r0 │ │ │ │ - ldrsheq r9, [pc], #-12 @ │ │ │ │ - rsbseq ip, lr, r8, asr r4 │ │ │ │ - rsbseq ip, lr, r4, ror r4 │ │ │ │ + @ instruction: 0x0095a7b4 │ │ │ │ + rsbseq sl, ip, r0, lsr #32 │ │ │ │ + rsbseq r9, pc, ip, ror #1 │ │ │ │ + rsbseq ip, lr, r8, asr #8 │ │ │ │ + rsbseq ip, lr, r4, ror #8 │ │ │ │ @ instruction: 0xffff800e │ │ │ │ @ instruction: 0xfffff870 │ │ │ │ @ instruction: 0xfffff85c │ │ │ │ - ldrheq ip, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq ip, lr, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 3ead28 │ │ │ │ ldr r2, [pc, #204] @ 3ead2c │ │ │ │ ldr r1, [pc, #204] @ 3ead30 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #172] @ 3ead34 │ │ │ │ ldr r1, [pc, #172] @ 3ead38 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r4, [pc, #152] @ 3ead3c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #140] @ 3ead40 │ │ │ │ ldr r2, [pc, #140] @ 3ead44 │ │ │ │ add r1, pc, r1 │ │ │ │ mvn lr, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, #1 │ │ │ │ mov r3, r0 │ │ │ │ @@ -375225,50 +375225,50 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0095a6bc │ │ │ │ - rsbseq r9, ip, r8, lsr #30 │ │ │ │ - ldrsheq r8, [pc], #-244 @ │ │ │ │ - rsbseq ip, lr, r0, asr r3 │ │ │ │ - rsbseq ip, lr, ip, ror #6 │ │ │ │ + addseq sl, r5, ip, lsr #13 │ │ │ │ + rsbseq r9, ip, r8, lsl pc │ │ │ │ + rsbseq r8, pc, r4, ror #31 │ │ │ │ + rsbseq ip, lr, r0, asr #6 │ │ │ │ + rsbseq ip, lr, ip, asr r3 │ │ │ │ @ instruction: 0xffff8010 │ │ │ │ @ instruction: 0xfffff768 │ │ │ │ @ instruction: 0xfffff754 │ │ │ │ - rsbseq ip, lr, r8, asr #7 │ │ │ │ + ldrheq ip, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #196] @ 3eae28 │ │ │ │ ldr r2, [pc, #196] @ 3eae2c │ │ │ │ ldr r1, [pc, #196] @ 3eae30 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #164] @ 3eae34 │ │ │ │ ldr r1, [pc, #164] @ 3eae38 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r7, #0 │ │ │ │ ldr r4, [pc, #140] @ 3eae3c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #128] @ 3eae40 │ │ │ │ ldr r2, [pc, #128] @ 3eae44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov lr, #7 │ │ │ │ mov ip, #1 │ │ │ │ @@ -375289,49 +375289,49 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x0095a5b4 │ │ │ │ - rsbseq r9, ip, r0, lsr #28 │ │ │ │ - rsbseq r8, pc, ip, ror #29 │ │ │ │ - rsbseq ip, lr, r8, asr #4 │ │ │ │ - rsbseq ip, lr, r4, ror #4 │ │ │ │ + addseq sl, r5, r4, lsr #11 │ │ │ │ + rsbseq r9, ip, r0, lsl lr │ │ │ │ + ldrsbeq r8, [pc], #-236 @ │ │ │ │ + rsbseq ip, lr, r8, lsr r2 │ │ │ │ + rsbseq ip, lr, r4, asr r2 │ │ │ │ andeq r4, r0, lr │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ @ instruction: 0xfffff618 │ │ │ │ - ldrsbeq ip, [lr], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq ip, lr, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 3eaf30 │ │ │ │ ldr r2, [pc, #204] @ 3eaf34 │ │ │ │ ldr r1, [pc, #204] @ 3eaf38 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #172] @ 3eaf3c │ │ │ │ ldr r1, [pc, #172] @ 3eaf40 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r4, [pc, #152] @ 3eaf44 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #140] @ 3eaf48 │ │ │ │ ldr r2, [pc, #140] @ 3eaf4c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #136] @ 3eaf50 │ │ │ │ mov lr, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ @@ -375355,24 +375355,24 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0095a4b4 │ │ │ │ - rsbseq r9, ip, r0, lsr #26 │ │ │ │ - rsbseq r8, pc, ip, ror #27 │ │ │ │ - rsbseq ip, lr, r8, asr #2 │ │ │ │ - rsbseq ip, lr, r4, ror #2 │ │ │ │ + addseq sl, r5, r4, lsr #9 │ │ │ │ + rsbseq r9, ip, r0, lsl sp │ │ │ │ + ldrsbeq r8, [pc], #-220 @ │ │ │ │ + rsbseq ip, lr, r8, lsr r1 │ │ │ │ + rsbseq ip, lr, r4, asr r1 │ │ │ │ andeq r4, r0, lr │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ @ instruction: 0xfffff548 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - ldrsheq ip, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq ip, lr, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ 3eb034 │ │ │ │ ldr r8, [pc, #196] @ 3eb038 │ │ │ │ ldr r6, [pc, #196] @ 3eb03c │ │ │ │ @@ -375382,23 +375382,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eb014 │ │ │ │ ldr r9, [pc, #108] @ 3eb040 │ │ │ │ ldr r8, [pc, #108] @ 3eb044 │ │ │ │ mov r6, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -375406,33 +375406,33 @@ │ │ │ │ add r4, r4, #3152 @ 0xc50 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #1264 @ 0x4f0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 933ed4 │ │ │ │ + bl 933ecc │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #1264 @ 0x4f0 │ │ │ │ bgt 3eafe8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq sl, r5, ip, lsr #7 │ │ │ │ - rsbseq ip, lr, r0, rrx │ │ │ │ - rsbseq ip, lr, ip, ror r0 │ │ │ │ - rsbseq ip, lr, r0, lsl r1 │ │ │ │ - rsbseq ip, lr, ip, asr #32 │ │ │ │ + umullseq sl, r5, ip, r3 │ │ │ │ + rsbseq ip, lr, r0, asr r0 │ │ │ │ + rsbseq ip, lr, ip, rrx │ │ │ │ + rsbseq ip, lr, r0, lsl #2 │ │ │ │ + rsbseq ip, lr, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r7, [r0, #752] @ 0x2f0 │ │ │ │ ldr r2, [pc, #840] @ 3eb3ac │ │ │ │ ldr r3, [r7, #928] @ 0x3a0 │ │ │ │ @@ -375460,27 +375460,27 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [fp, #-8] │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl b7be60 │ │ │ │ + bl b7be58 │ │ │ │ ldr sl, [pc, #724] @ 3eb3b4 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 3eb108 │ │ │ │ ldr r3, [pc, #700] @ 3eb3b8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ add r7, r7, #20480 @ 0x5000 │ │ │ │ ldr r7, [r7, #2916] @ 0xb64 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r3, sp, #12 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ mov r2, #0 │ │ │ │ @@ -375490,15 +375490,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 8eb4d4 │ │ │ │ + bl 8eb4cc │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ sub r2, r0, #1 │ │ │ │ orrs r2, r2, r1 │ │ │ │ beq 3eb274 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ @@ -375509,17 +375509,17 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldrd r6, [sp, #64] @ 0x40 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r6, #1 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 8ef1f8 │ │ │ │ + bl 8ef1f0 │ │ │ │ mov r7, r0 │ │ │ │ - bl b7be60 │ │ │ │ + bl b7be58 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3eb388 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -375550,68 +375550,68 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ str r5, [r6] │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eb1c4 │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #348] @ 3eb3c0 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl b6daec │ │ │ │ + bl b6dae4 │ │ │ │ b 3eb1c4 │ │ │ │ ldrb r2, [r3, #25] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3eb2fc │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3eb2fc │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ - bl 8ee914 │ │ │ │ + bl 8ee90c │ │ │ │ ldrb r3, [r0] │ │ │ │ strb r3, [r6] │ │ │ │ - bl b7be60 │ │ │ │ + bl b7be58 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3eb388 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 3eb1cc │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ str r5, [r6] │ │ │ │ - bl bb4894 │ │ │ │ + bl bb488c │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eb1cc │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #212] @ 3eb3c0 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl b6daec │ │ │ │ + bl b6dae4 │ │ │ │ b 3eb1cc │ │ │ │ ldrb r2, [r3, #21] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3eb164 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 8dfbd0 │ │ │ │ + bl 8dfbc8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ ldrdne r0, [sp, #56] @ 0x38 │ │ │ │ beq 3eb28c │ │ │ │ b 3eb164 │ │ │ │ ldr r3, [pc, #148] @ 3eb3c4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -375631,15 +375631,15 @@ │ │ │ │ ldr r0, [pc, #100] @ 3eb3d0 │ │ │ │ ldrd r2, [fp, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3eb3d4 │ │ │ │ ldr r1, [pc, #68] @ 3eb3d8 │ │ │ │ ldr r0, [pc, #68] @ 3eb3dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -375650,19 +375650,19 @@ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r1, r0, lsr #26 │ │ │ │ andeq r5, r0, ip, lsr r5 │ │ │ │ strdeq sp, [r1, -ip] │ │ │ │ andeq r2, r0, r8, ror #2 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ @ instruction: 0x0101dab8 │ │ │ │ - @ instruction: 0x00959fb4 │ │ │ │ - rsbseq fp, lr, r0, lsl #27 │ │ │ │ - addseq r9, r5, ip, lsl #31 │ │ │ │ - rsbseq r3, sp, ip, ror #3 │ │ │ │ - rsbseq r3, sp, r0, lsl #4 │ │ │ │ + addseq r9, r5, r4, lsr #31 │ │ │ │ + rsbseq fp, lr, r0, ror sp │ │ │ │ + addseq r9, r5, ip, ror pc │ │ │ │ + ldrsbeq r3, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r3, [sp], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #452] @ 3eb5bc │ │ │ │ ldr r9, [pc, #452] @ 3eb5c0 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -375672,51 +375672,51 @@ │ │ │ │ add r3, r5, #96 @ 0x60 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #243 @ 0xf3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r1, [r0, #1100] @ 0x44c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #400] @ 3eb5c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cde8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #388] @ 3eb5cc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cde8 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3eb590 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r1, [pc, #356] @ 3eb5d0 │ │ │ │ add ip, r5, #128 @ 0x80 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r9, [pc, #332] @ 3eb5d4 │ │ │ │ ldr r8, [pc, #332] @ 3eb5d8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #212 @ 0xd4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ ldr fp, [pc, #304] @ 3eb5dc │ │ │ │ add fp, pc, fp │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r4, #1104 @ 0x450 │ │ │ │ bl 381454 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 3e840c │ │ │ │ ldr r1, [pc, #268] @ 3eb5e0 │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ @@ -375730,39 +375730,39 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ bl 381554 │ │ │ │ ldrd r0, [sl, #120] @ 0x78 │ │ │ │ add r2, fp, #516 @ 0x204 │ │ │ │ add sl, r4, #928 @ 0x3a0 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str fp, [sp] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, sl │ │ │ │ bl 381554 │ │ │ │ mov r0, fp │ │ │ │ bl 27d088 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -375771,29 +375771,29 @@ │ │ │ │ ldr r1, [pc, #76] @ 3eb5e8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r5, #188 @ 0xbc │ │ │ │ ldr r2, [pc, #60] @ 3eb5ec │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b 3eb57c │ │ │ │ - addseq r9, r5, r8, lsr #30 │ │ │ │ - ldrsbeq fp, [lr], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq fp, lr, r4, lsl ip │ │ │ │ - ldrsbeq fp, [lr], #-200 @ 0xffffff38 @ │ │ │ │ - ldrsbeq fp, [lr], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq fp, lr, ip, lsl #23 │ │ │ │ - rsbseq r7, sp, r0, lsr #1 │ │ │ │ - ldrheq r7, [sp], #-4 @ │ │ │ │ - ldrheq r4, [r0], #60 @ 0x3c @ │ │ │ │ - @ instruction: 0x007ebc94 │ │ │ │ - rsbseq fp, lr, r4, lsr #23 │ │ │ │ + addseq r9, r5, r8, lsl pc │ │ │ │ + rsbseq fp, lr, r4, asr #23 │ │ │ │ + rsbseq fp, lr, r4, lsl #24 │ │ │ │ + rsbseq fp, lr, r8, asr #25 │ │ │ │ + rsbseq fp, lr, r8, asr #25 │ │ │ │ rsbseq fp, lr, ip, ror fp │ │ │ │ + @ instruction: 0x007d7090 │ │ │ │ + rsbseq r7, sp, r4, lsr #1 │ │ │ │ + ldrheq r4, [r0], #60 @ 0x3c @ │ │ │ │ + rsbseq fp, lr, r4, lsl #25 │ │ │ │ + @ instruction: 0x007ebb94 │ │ │ │ + rsbseq fp, lr, ip, ror #22 │ │ │ │ muleq r0, r3, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #888] @ 3eb980 │ │ │ │ ldr r3, [pc, #888] @ 3eb984 │ │ │ │ @@ -375801,25 +375801,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #852] @ 3eb988 │ │ │ │ ldr r2, [pc, #852] @ 3eb98c │ │ │ │ ldr r1, [pc, #852] @ 3eb990 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r7, [pc, #824] @ 3eb994 │ │ │ │ ldr r3, [pc, #824] @ 3eb998 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r2, #928] @ 0x3a0 │ │ │ │ ldr lr, [r4, #1124] @ 0x464 │ │ │ │ @@ -375854,15 +375854,15 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3eb84c │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldr r2, [pc, #664] @ 3eb9a0 │ │ │ │ ldr r3, [pc, #632] @ 3eb984 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -375996,64 +375996,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3eb9f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3eb820 │ │ │ │ ldr r1, [pc, #148] @ 3eb9f4 │ │ │ │ mov r8, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3eb78c │ │ │ │ ldr r0, [pc, #136] @ 3eb9f8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3eb820 │ │ │ │ strdeq sp, [r1, -r4] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r9, r5, r8, ror #25 │ │ │ │ - rsbseq fp, lr, r0, lsr #19 │ │ │ │ - ldrheq fp, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x00959cd8 │ │ │ │ + @ instruction: 0x007eb990 │ │ │ │ + rsbseq fp, lr, r8, lsr #19 │ │ │ │ @ instruction: 0x0101d79c │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r1, r8, lsr #14 │ │ │ │ strdeq sp, [r1, -r4] │ │ │ │ andeq r1, r0, r4, lsr #12 │ │ │ │ - @ instruction: 0x008a3bb4 │ │ │ │ - rsbseq fp, lr, r8, ror #19 │ │ │ │ - rsbseq fp, lr, r0, ror #19 │ │ │ │ + addeq r3, sl, r4, lsr #23 │ │ │ │ ldrsbeq fp, [lr], #-152 @ 0xffffff68 @ │ │ │ │ ldrsbeq fp, [lr], #-144 @ 0xffffff70 @ │ │ │ │ - ldrsbeq fp, [lr], #-144 @ 0xffffff70 @ │ │ │ │ rsbseq fp, lr, r8, asr #19 │ │ │ │ - rsbseq fp, lr, ip, ror #25 │ │ │ │ - @ instruction: 0x008a3abc │ │ │ │ - @ instruction: 0x008a3ab0 │ │ │ │ - addeq r3, sl, r4, lsr #21 │ │ │ │ - umulleq r3, sl, r8, sl │ │ │ │ - addeq r3, sl, ip, lsl #21 │ │ │ │ - addeq r3, sl, r0, lsl #21 │ │ │ │ - addeq r3, sl, r4, ror sl │ │ │ │ + rsbseq fp, lr, r0, asr #19 │ │ │ │ + rsbseq fp, lr, r0, asr #19 │ │ │ │ + ldrheq fp, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + ldrsbeq fp, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + addeq r3, sl, ip, lsr #21 │ │ │ │ + addeq r3, sl, r0, lsr #21 │ │ │ │ + umulleq r3, sl, r4, sl │ │ │ │ + addeq r3, sl, r8, lsl #21 │ │ │ │ + addeq r3, sl, ip, ror sl │ │ │ │ + addeq r3, sl, r0, ror sl │ │ │ │ addeq r3, sl, r4, ror #20 │ │ │ │ + addeq r3, sl, r4, asr sl │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq fp, lr, r8, ror r8 │ │ │ │ - rsbseq fp, lr, ip, lsl r8 │ │ │ │ - @ instruction: 0x007eb898 │ │ │ │ + rsbseq fp, lr, r8, ror #16 │ │ │ │ + rsbseq fp, lr, ip, lsl #16 │ │ │ │ + rsbseq fp, lr, r8, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #484] @ 3ebbf8 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -376068,25 +376068,25 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #444] @ 3ebc08 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ - bl 929a98 │ │ │ │ + bl 93061c │ │ │ │ + bl 929a90 │ │ │ │ ldr r2, [pc, #424] @ 3ebc0c │ │ │ │ ldr r1, [pc, #424] @ 3ebc10 │ │ │ │ add ip, r6, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #243 @ 0xf3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3, #928] @ 0x3a0 │ │ │ │ tst r2, #4 │ │ │ │ bne 3ebae4 │ │ │ │ ldr r2, [r0, #1140] @ 0x474 │ │ │ │ ldr r3, [r0, #1124] @ 0x464 │ │ │ │ @@ -376124,15 +376124,15 @@ │ │ │ │ add r1, sp, #27 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ strb r5, [sp, #27] │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 8ef794 │ │ │ │ + bl 8ef78c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ebbdc │ │ │ │ ldr r3, [r4, #1256] @ 0x4e8 │ │ │ │ ldr r0, [r4, #1184] @ 0x4a0 │ │ │ │ ldr r2, [pc, #200] @ 3ebc18 │ │ │ │ adds r3, r3, #1 │ │ │ │ str r3, [r4, #1256] @ 0x4e8 │ │ │ │ @@ -376173,27 +376173,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 3ebc24 │ │ │ │ ldr r0, [pc, #64] @ 3ebc28 │ │ │ │ ldr r2, [pc, #64] @ 3ebc2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #236 @ 0xec │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, ip, lsl #18 │ │ │ │ + @ instruction: 0x009598fc │ │ │ │ ldrdeq sp, [r1, -r0] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq r9, ip, ip, asr #2 │ │ │ │ - rsbseq r8, pc, r4, lsl r2 @ │ │ │ │ - rsbseq fp, lr, r8, ror r5 │ │ │ │ - ldrheq fp, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r9, ip, ip, lsr r1 │ │ │ │ + rsbseq r8, pc, r4, lsl #4 │ │ │ │ + rsbseq fp, lr, r8, ror #10 │ │ │ │ + rsbseq fp, lr, r8, lsr #11 │ │ │ │ tsteq r1, r4, asr #6 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ svcne 0x00ff0000 │ │ │ │ tsteq r1, r0, ror #4 │ │ │ │ - rsbseq fp, lr, r0, asr #10 │ │ │ │ - rsbseq fp, lr, r4, asr r6 │ │ │ │ + rsbseq fp, lr, r0, lsr r5 │ │ │ │ + rsbseq fp, lr, r4, asr #12 │ │ │ │ andeq r0, r0, r5, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #532] @ 3ebe5c │ │ │ │ ldr r2, [pc, #532] @ 3ebe60 │ │ │ │ @@ -376202,28 +376202,28 @@ │ │ │ │ ldr r1, [pc, #524] @ 3ebe64 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #228 @ 0xe4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ - bl 929a98 │ │ │ │ + bl 93061c │ │ │ │ + bl 929a90 │ │ │ │ ldr r8, [pc, #492] @ 3ebe68 │ │ │ │ ldr r1, [pc, #492] @ 3ebe6c │ │ │ │ add ip, r6, #96 @ 0x60 │ │ │ │ add r8, pc, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #243 @ 0xf3 │ │ │ │ mov r2, r8 │ │ │ │ ldr r7, [pc, #472] @ 3ebe70 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #928] @ 0x3a0 │ │ │ │ lsr r3, r3, #2 │ │ │ │ ands r1, r3, #1 │ │ │ │ bne 3ebd00 │ │ │ │ cmp r5, #2 │ │ │ │ @@ -376268,37 +376268,37 @@ │ │ │ │ bl 3ea6d0 │ │ │ │ b 3ebcdc │ │ │ │ ldr r3, [r0, #1144] @ 0x478 │ │ │ │ mov r0, r2 │ │ │ │ orr r3, r3, #65536 @ 0x10000 │ │ │ │ orr r3, r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #1144] @ 0x478 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r1, [pc, #248] @ 3ebe78 │ │ │ │ add r6, r6, #128 @ 0x80 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [r4, #1144] @ 0x478 │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 3ebce4 │ │ │ │ ldr r1, [r4, #752] @ 0x2f0 │ │ │ │ ldrb ip, [r4, #1100] @ 0x44c │ │ │ │ ldr r2, [r1, #924] @ 0x39c │ │ │ │ mov lr, #1 │ │ │ │ orr r2, r2, lr, lsl ip │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r1, #924] @ 0x39c │ │ │ │ ldr r3, [r3, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3ebce4 │ │ │ │ ldr r3, [r0, #1148] @ 0x47c │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ beq 3ebe34 │ │ │ │ ldr r2, [r0, #1184] @ 0x4a0 │ │ │ │ ldr r3, [pc, #144] @ 3ebe7c │ │ │ │ ldr r0, [r0, #1152] @ 0x480 │ │ │ │ @@ -376314,37 +376314,37 @@ │ │ │ │ str r3, [r4, #1192] @ 0x4a8 │ │ │ │ bl 3e93e0 │ │ │ │ b 3ebce4 │ │ │ │ ldr r0, [pc, #92] @ 3ebe80 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ebd24 │ │ │ │ ldr r3, [pc, #56] @ 3ebe74 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3ebd24 │ │ │ │ ldr r0, [pc, #52] @ 3ebe84 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ebd24 │ │ │ │ - @ instruction: 0x009596d8 │ │ │ │ - rsbseq r8, ip, r8, lsr pc │ │ │ │ - rsbseq r8, pc, r0 │ │ │ │ - rsbseq fp, lr, r0, ror #6 │ │ │ │ - rsbseq fp, lr, r4, lsr #7 │ │ │ │ + addseq r9, r5, r8, asr #13 │ │ │ │ + rsbseq r8, ip, r8, lsr #30 │ │ │ │ + ldrsheq r7, [pc], #-240 @ │ │ │ │ + rsbseq fp, lr, r0, asr r3 │ │ │ │ + @ instruction: 0x007eb394 │ │ │ │ tsteq r1, r8, ror #2 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - rsbseq fp, lr, r8, ror r2 │ │ │ │ + rsbseq fp, lr, r8, ror #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - ldrheq fp, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq fp, lr, r4, ror #8 │ │ │ │ + rsbseq fp, lr, r8, lsr #9 │ │ │ │ + rsbseq fp, lr, r4, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #800] @ 3ec1c0 │ │ │ │ ldr r2, [pc, #800] @ 3ec1c4 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -376353,35 +376353,35 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r5, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r9, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r6, [pc, #760] @ 3ec1cc │ │ │ │ ldr r4, [pc, #760] @ 3ec1d0 │ │ │ │ add ip, r5, #84 @ 0x54 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, pc, r4 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r1, r4 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r9, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ add r1, r9, #920 @ 0x398 │ │ │ │ ldrb r2, [r0, #101] @ 0x65 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ ldr r5, [r0, #136] @ 0x88 │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -376396,15 +376396,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ add r2, r2, #564 @ 0x234 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r9 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ bl 381554 │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ec13c │ │ │ │ ldr r3, [pc, #576] @ 3ec1d8 │ │ │ │ @@ -376420,38 +376420,38 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r5, [sp, #32] │ │ │ │ b 3ec04c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93358c │ │ │ │ + bl 933584 │ │ │ │ ldr r2, [pc, #512] @ 3ec1e0 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ec084 │ │ │ │ ldr r1, [pc, #496] @ 3ec1e4 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r7 │ │ │ │ bl 381930 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ beq 3ec084 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r2, r4, fp │ │ │ │ mul r1, r2, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ ldrb r2, [r6, #100] @ 0x64 │ │ │ │ adds fp, fp, #1 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r2, fp │ │ │ │ add sl, sl, #1264 @ 0x4f0 │ │ │ │ ble 3ec0a4 │ │ │ │ ldrb r4, [r6, #108] @ 0x6c │ │ │ │ @@ -376459,15 +376459,15 @@ │ │ │ │ cmp r4, fp │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ movle r4, #5 │ │ │ │ movgt r4, #1 │ │ │ │ - bl 934548 │ │ │ │ + bl 934540 │ │ │ │ ldr r1, [pc, #364] @ 3ec1e8 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ebfc4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -376489,15 +376489,15 @@ │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [r6, #128] @ 0x80 │ │ │ │ ldr r3, [r6, #132] @ 0x84 │ │ │ │ adds r2, r4, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, r8 │ │ │ │ add fp, fp, #1264 @ 0x4f0 │ │ │ │ bgt 3ec0d0 │ │ │ │ ldrb r3, [r6, #145] @ 0x91 │ │ │ │ @@ -376509,15 +376509,15 @@ │ │ │ │ beq 3ec190 │ │ │ │ ldr r2, [pc, #196] @ 3ec1ec │ │ │ │ add r0, r9, #23296 @ 0x5b00 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8e52d8 │ │ │ │ + b 8e52d0 │ │ │ │ ldrb r3, [r6, #146] @ 0x92 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ec104 │ │ │ │ ldr r2, [pc, #160] @ 3ec1f0 │ │ │ │ ldr ip, [pc, #160] @ 3ec1f4 │ │ │ │ ldrd r4, [r6, #120] @ 0x78 │ │ │ │ add r8, r9, #936 @ 0x3a8 │ │ │ │ @@ -376525,49 +376525,49 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #612 @ 0x264 │ │ │ │ mov r1, r9 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldrd r2, [r6, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ b 3ec104 │ │ │ │ ldr r3, [pc, #96] @ 3ec1f8 │ │ │ │ ldr ip, [pc, #96] @ 3ec1fc │ │ │ │ ldr r1, [pc, #96] @ 3ec200 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 3ec204 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #304 @ 0x130 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3ec084 │ │ │ │ - addseq r9, r5, r0, lsl #9 │ │ │ │ - rsbseq r6, sp, r4, ror r6 │ │ │ │ - rsbseq r6, sp, r8, lsl #13 │ │ │ │ - rsbseq fp, lr, r8, lsl #2 │ │ │ │ - rsbseq fp, lr, r4, lsr #2 │ │ │ │ + addseq r9, r5, r0, ror r4 │ │ │ │ + rsbseq r6, sp, r4, ror #12 │ │ │ │ + rsbseq r6, sp, r8, ror r6 │ │ │ │ + ldrsheq fp, [lr], #-8 @ │ │ │ │ + rsbseq fp, lr, r4, lsl r1 │ │ │ │ rscseq r3, r0, r0, lsl r9 │ │ │ │ - addseq r9, r5, r8, lsl #7 │ │ │ │ - addeq lr, r1, r8, lsl r5 │ │ │ │ - rsbseq r6, sp, r8, asr #10 │ │ │ │ - rsbseq r6, sp, ip, asr #10 │ │ │ │ - rsbseq fp, lr, r4, lsl #5 │ │ │ │ - rsbseq fp, lr, r4, lsl r2 │ │ │ │ + addseq r9, r5, r8, ror r3 │ │ │ │ + addeq lr, r1, r8, lsl #10 │ │ │ │ + rsbseq r6, sp, r8, lsr r5 │ │ │ │ + rsbseq r6, sp, ip, lsr r5 │ │ │ │ + rsbseq fp, lr, r4, ror r2 │ │ │ │ + rsbseq fp, lr, r4, lsl #4 │ │ │ │ rscseq r3, r0, r8, lsl #14 │ │ │ │ - rsbseq fp, lr, ip, lsr #3 │ │ │ │ - addseq r9, r5, r0, lsl #3 │ │ │ │ - rsbseq fp, lr, r0, lsl #3 │ │ │ │ - rsbseq sl, lr, r0, lsl #31 │ │ │ │ + @ instruction: 0x007eb19c │ │ │ │ + addseq r9, r5, r0, ror r1 │ │ │ │ + rsbseq fp, lr, r0, ror r1 │ │ │ │ + rsbseq sl, lr, r0, ror pc │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -376585,25 +376585,25 @@ │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ ands r5, r1, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ec374 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r3, [pc, #1228] @ 3ec740 │ │ │ │ ldr r2, [pc, #1228] @ 3ec744 │ │ │ │ ldr r1, [pc, #1228] @ 3ec748 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ cmp r4, #21 │ │ │ │ add r2, r7, r9, lsl #2 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ ldr r9, [r2, #1108] @ 0x454 │ │ │ │ bcc 3ec344 │ │ │ │ subs r3, r4, #24 │ │ │ │ sbc r2, r6, #0 │ │ │ │ @@ -376653,24 +376653,24 @@ │ │ │ │ ldr r0, [r7, #1096] @ 0x448 │ │ │ │ bl 3e84d8 │ │ │ │ eor r0, r9, r0, lsl #16 │ │ │ │ and r0, r0, #65536 @ 0x10000 │ │ │ │ eor r9, r9, r0 │ │ │ │ b 3ec2ec │ │ │ │ ldr sl, [pc, #992] @ 3ec75c │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [pc, #984] @ 3ec760 │ │ │ │ ldr r1, [pc, #984] @ 3ec764 │ │ │ │ add r3, sl, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ cmp r4, #109 @ 0x6d │ │ │ │ add r2, r7, r9, lsl #2 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ ldr r9, [r2, #1108] @ 0x454 │ │ │ │ mov r5, #0 │ │ │ │ bcs 3ec4e0 │ │ │ │ cmp r4, #80 @ 0x50 │ │ │ │ @@ -376718,28 +376718,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 3ec774 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ec300 │ │ │ │ subs r2, r4, #80 @ 0x50 │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r2 │ │ │ │ ldr r1, [pc, #684] @ 3ec778 │ │ │ │ tst r3, r1 │ │ │ │ bne 3ec57c │ │ │ │ @@ -376772,15 +376772,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3ec2e4 │ │ │ │ ldr r1, [pc, #568] @ 3ec780 │ │ │ │ ldr r0, [pc, #568] @ 3ec784 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #348 @ 0x15c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ec2e4 │ │ │ │ ldrb r3, [r0, #145] @ 0x91 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ec52c │ │ │ │ ldr r9, [r7, #1256] @ 0x4e8 │ │ │ │ mov r5, #0 │ │ │ │ b 3ec2ec │ │ │ │ @@ -376793,15 +376793,15 @@ │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3ec4f4 │ │ │ │ ldr r0, [pc, #484] @ 3ec788 │ │ │ │ add r1, sl, #324 @ 0x144 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ec4f4 │ │ │ │ ldr r3, [pc, #436] @ 3ec76c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ec300 │ │ │ │ ldr r3, [pc, #384] @ 3ec74c │ │ │ │ @@ -376818,37 +376818,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 3ec78c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ec300 │ │ │ │ ldr r1, [pc, #320] @ 3ec790 │ │ │ │ ldr r0, [pc, #320] @ 3ec794 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #348 @ 0x15c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ec2e4 │ │ │ │ subs r2, r4, #48 @ 0x30 │ │ │ │ sbc r3, r6, #0 │ │ │ │ cmp r2, #29 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcs 3ec4e0 │ │ │ │ ldr r3, [pc, #272] @ 3ec798 │ │ │ │ @@ -376869,68 +376869,68 @@ │ │ │ │ ldr r0, [pc, #220] @ 3ec7a0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ec300 │ │ │ │ ldr r1, [pc, #188] @ 3ec7a4 │ │ │ │ ldr r0, [pc, #188] @ 3ec7a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #324 @ 0x144 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ec4f4 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #152] @ 3ec7ac │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ec300 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabteq r1, r0, fp, ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatbeq r1, r8, fp, ip │ │ │ │ - addseq r9, r5, r8, lsr #1 │ │ │ │ - rsbseq sl, lr, r0, ror #26 │ │ │ │ - rsbseq sl, lr, r8, ror sp │ │ │ │ + umullseq r9, r5, r8, r0 │ │ │ │ + rsbseq sl, lr, r0, asr sp │ │ │ │ + rsbseq sl, lr, r8, ror #26 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq ip, [r1, -r4] │ │ │ │ andeq r1, r1, r1, lsl r1 │ │ │ │ - addseq r8, r5, r4, lsr #31 │ │ │ │ - rsbseq sl, lr, r4, asr ip │ │ │ │ - rsbseq sl, lr, ip, ror #24 │ │ │ │ + umullseq r8, r5, r4, pc @ │ │ │ │ + rsbseq sl, lr, r4, asr #24 │ │ │ │ + rsbseq sl, lr, ip, asr ip │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ andeq r3, r0, r4, asr #32 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq sl, lr, r0, asr #29 │ │ │ │ + ldrheq sl, [lr], #-224 @ 0xffffff20 @ │ │ │ │ tstne r1, r0 │ │ │ │ - addseq r8, r5, ip, asr #25 │ │ │ │ - @ instruction: 0x00958dd8 │ │ │ │ - rsbseq sl, lr, r0, lsr #29 │ │ │ │ - rsbseq sl, lr, ip, lsr #27 │ │ │ │ - rsbseq sl, lr, r0, lsr sp │ │ │ │ - @ instruction: 0x00958cd0 │ │ │ │ - ldrsbeq r6, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + @ instruction: 0x00958cbc │ │ │ │ + addseq r8, r5, r8, asr #27 │ │ │ │ + @ instruction: 0x007eae90 │ │ │ │ + @ instruction: 0x007ead9c │ │ │ │ + rsbseq sl, lr, r0, lsr #26 │ │ │ │ + addseq r8, r5, r0, asr #25 │ │ │ │ + rsbseq r6, sp, r8, asr #23 │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ - rsbseq sl, lr, r8, ror #25 │ │ │ │ - addseq r8, r5, r8, lsr ip │ │ │ │ - rsbseq r6, sp, r0, asr #22 │ │ │ │ - @ instruction: 0x007eac98 │ │ │ │ + ldrsbeq sl, [lr], #-200 @ 0xffffff38 @ │ │ │ │ + addseq r8, r5, r8, lsr #24 │ │ │ │ + rsbseq r6, sp, r0, lsr fp │ │ │ │ + rsbseq sl, lr, r8, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r5, [r0, #752] @ 0x2f0 │ │ │ │ ldr r1, [pc, #1500] @ 3ecda8 │ │ │ │ ldr r3, [r5, #928] @ 0x3a0 │ │ │ │ @@ -376950,25 +376950,25 @@ │ │ │ │ mov r1, #14 │ │ │ │ movne r3, #5 │ │ │ │ moveq r3, #4 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 3ea6d0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r3, [pc, #1416] @ 3ecdb0 │ │ │ │ ldr r2, [pc, #1416] @ 3ecdb4 │ │ │ │ ldr r1, [pc, #1416] @ 3ecdb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr sl, [pc, #1376] @ 3ecdbc │ │ │ │ ldr r2, [r3, #928] @ 0x3a0 │ │ │ │ add sl, pc, sl │ │ │ │ lsr r2, r2, #2 │ │ │ │ @@ -377081,15 +377081,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ - bl 8ef794 │ │ │ │ + bl 8ef78c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ecc5c │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ adds r3, r3, #1 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -377145,29 +377145,29 @@ │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #664] @ 3ecdd8 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 3ecddc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ec9f0 │ │ │ │ ldr r2, [pc, #604] @ 3ecdcc │ │ │ │ ldr r2, [sl, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ec900 │ │ │ │ ldr r2, [pc, #588] @ 3ecdd0 │ │ │ │ @@ -377184,27 +377184,27 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #520] @ 3ecde0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3ecde4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ec900 │ │ │ │ ldr r0, [r4, #1096] @ 0x448 │ │ │ │ bl 3e91f0 │ │ │ │ ldr r3, [r5, #1108] @ 0x454 │ │ │ │ b 3ec950 │ │ │ │ ldr r0, [r4, #1096] @ 0x448 │ │ │ │ bl 3e9020 │ │ │ │ @@ -377234,32 +377234,32 @@ │ │ │ │ beq 3ec928 │ │ │ │ ldr r1, [pc, #364] @ 3ecde8 │ │ │ │ ldr r0, [pc, #364] @ 3ecdec │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ add r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ec928 │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [pc, #336] @ 3ecdf0 │ │ │ │ ldr r0, [pc, #336] @ 3ecdf4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ec900 │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [pc, #308] @ 3ecdf8 │ │ │ │ ldr r0, [pc, #308] @ 3ecdfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ec9f0 │ │ │ │ ldr r3, [pc, #236] @ 3ecdcc │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ecc34 │ │ │ │ ldr r3, [pc, #220] @ 3ecdd0 │ │ │ │ @@ -377276,69 +377276,69 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #180] @ 3ece00 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3ece04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r0, [sp, #63] @ 0x3f │ │ │ │ ldr r2, [r8, #1108] @ 0x454 │ │ │ │ b 3ecc34 │ │ │ │ ldr r1, [pc, #136] @ 3ece08 │ │ │ │ ldr r0, [pc, #136] @ 3ece0c │ │ │ │ mov r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r0, [sp, #63] @ 0x3f │ │ │ │ ldr r2, [r8, #1108] @ 0x454 │ │ │ │ b 3ecc34 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r4, lsr #12 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x00958af4 │ │ │ │ - rsbseq sl, lr, ip, lsr #15 │ │ │ │ - rsbseq sl, lr, r8, asr #15 │ │ │ │ + addseq r8, r5, r4, ror #21 │ │ │ │ + @ instruction: 0x007ea79c │ │ │ │ + ldrheq sl, [lr], #-120 @ 0xffffff88 @ │ │ │ │ smlatbeq r1, r0, r5, ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x0101c49c │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r2, r0, r0, ror r7 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq sl, lr, r8, lsr #18 │ │ │ │ - rsbseq sl, lr, r8, lsr #17 │ │ │ │ - addeq ip, r7, r0, lsl sp │ │ │ │ - rsbseq sl, lr, r4, lsl r8 │ │ │ │ - addseq r8, r5, r4, lsr #13 │ │ │ │ - rsbseq sl, lr, r4, ror #15 │ │ │ │ - addeq ip, r7, r8, asr #24 │ │ │ │ - @ instruction: 0x007ea798 │ │ │ │ - rsbseq sl, lr, r4, lsr #15 │ │ │ │ - rsbseq sl, lr, r4, ror r7 │ │ │ │ - rsbseq sl, lr, r0, asr #14 │ │ │ │ - rsbseq sl, lr, r0, lsr #13 │ │ │ │ - rsbseq sl, lr, r0, lsl #14 │ │ │ │ - ldrheq sl, [lr], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq sl, lr, r8, lsl r9 │ │ │ │ + @ instruction: 0x007ea898 │ │ │ │ + addeq ip, r7, r0, lsl #26 │ │ │ │ + rsbseq sl, lr, r4, lsl #16 │ │ │ │ + umullseq r8, r5, r4, r6 │ │ │ │ + ldrsbeq sl, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + addeq ip, r7, r8, lsr ip │ │ │ │ + rsbseq sl, lr, r8, lsl #15 │ │ │ │ + @ instruction: 0x007ea794 │ │ │ │ + rsbseq sl, lr, r4, ror #14 │ │ │ │ + rsbseq sl, lr, r0, lsr r7 │ │ │ │ + @ instruction: 0x007ea690 │ │ │ │ + ldrsheq sl, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq sl, lr, r8, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r9, [r0, #752] @ 0x2f0 │ │ │ │ ldr r1, [pc, #3344] @ 3edb3c │ │ │ │ ldr r3, [r9, #928] @ 0x3a0 │ │ │ │ @@ -377358,23 +377358,23 @@ │ │ │ │ moveq r5, #5 │ │ │ │ movne r7, #21 │ │ │ │ moveq r7, #10 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, #0 │ │ │ │ add sl, pc, sl │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r2, [pc, #3264] @ 3edb48 │ │ │ │ ldr r1, [pc, #3264] @ 3edb4c │ │ │ │ add r3, sl, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r6, [pc, #3236] @ 3edb50 │ │ │ │ ldr r3, [r3, #928] @ 0x3a0 │ │ │ │ add r6, pc, r6 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ add r2, r4, r3, lsl #2 │ │ │ │ @@ -377465,25 +377465,25 @@ │ │ │ │ lsr r3, r3, #19 │ │ │ │ and r3, r3, #15 │ │ │ │ tst r3, #8 │ │ │ │ moveq r1, #9 │ │ │ │ movne r1, #10 │ │ │ │ bl 3ea6d0 │ │ │ │ mov r0, r2 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r3, [pc, #2860] @ 3edb60 │ │ │ │ ldr r2, [pc, #2860] @ 3edb64 │ │ │ │ ldr r1, [pc, #2860] @ 3edb68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r3, #928] @ 0x3a0 │ │ │ │ tst r3, #4 │ │ │ │ bne 3ed3a0 │ │ │ │ ldr r3, [r4, #1128] @ 0x468 │ │ │ │ mov r2, #8 │ │ │ │ ands r1, r3, #64 @ 0x40 │ │ │ │ @@ -377546,15 +377546,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3edaf4 │ │ │ │ ldr r0, [pc, #2576] @ 3edb70 │ │ │ │ add r1, sl, #392 @ 0x188 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldrb r1, [r0] │ │ │ │ b 3ed084 │ │ │ │ mov r1, #11 │ │ │ │ mov r0, r4 │ │ │ │ @@ -377583,25 +377583,25 @@ │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 3ed0e8 │ │ │ │ b 3ed0e0 │ │ │ │ mov r1, #12 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ea6d0 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r3, [pc, #2408] @ 3edb74 │ │ │ │ ldr r2, [pc, #2408] @ 3edb78 │ │ │ │ ldr r1, [pc, #2408] @ 3edb7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r3, #928] @ 0x3a0 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq ip, #5 │ │ │ │ movne ip, #6 │ │ │ │ @@ -377663,27 +377663,27 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #2100] @ 3edb88 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ stmib sp, {r7, sl} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2076] @ 3edb8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r5, r8] │ │ │ │ b 3ed2a0 │ │ │ │ mov r1, #8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ea6d0 │ │ │ │ ldr r3, [r5, #1108] @ 0x454 │ │ │ │ b 3ecf04 │ │ │ │ @@ -377771,29 +377771,29 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #1676] @ 3edb94 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1648] @ 3edb98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r2, [sp, #55] @ 0x37 │ │ │ │ b 3ed410 │ │ │ │ ldr r2, [pc, #1632] @ 3edb9c │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -377956,15 +377956,15 @@ │ │ │ │ str r3, [ip, #1108] @ 0x454 │ │ │ │ b 3ed748 │ │ │ │ ldr r1, [pc, #1024] @ 3edbc8 │ │ │ │ ldr r0, [pc, #1024] @ 3edbcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #416 @ 0x1a0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ b 3ecf64 │ │ │ │ ldr r2, [pc, #1000] @ 3edbd0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3ed634 │ │ │ │ ldr sl, [pc, #992] @ 3edbd4 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -377995,24 +377995,24 @@ │ │ │ │ ldr r1, [pc, #908] @ 3edbe8 │ │ │ │ ldr r0, [pc, #908] @ 3edbec │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r5, r8] │ │ │ │ b 3ed2a0 │ │ │ │ ldr r1, [pc, #876] @ 3edbf0 │ │ │ │ ldr r0, [pc, #876] @ 3edbf4 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r2, [sp, #55] @ 0x37 │ │ │ │ b 3ed410 │ │ │ │ ldr r1, [pc, #848] @ 3edbf8 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3ed5b4 │ │ │ │ ldr r0, [pc, #840] @ 3edbfc │ │ │ │ ldr r3, [pc, #840] @ 3edc00 │ │ │ │ @@ -378081,28 +378081,28 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [pc, #600] @ 3edc2c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #564] @ 3edc30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r1, [sl, #1108] @ 0x454 │ │ │ │ b 3ed770 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ed668 │ │ │ │ ldr r3, [pc, #312] @ 3edb58 │ │ │ │ @@ -378123,27 +378123,27 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 3edc34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ed668 │ │ │ │ ldr r1, [pc, #392] @ 3edc38 │ │ │ │ ldr r3, [pc, #392] @ 3edc3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -378163,96 +378163,96 @@ │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #332] @ 3edc4c │ │ │ │ ldr r0, [pc, #332] @ 3edc50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r1, [sl, #1108] @ 0x454 │ │ │ │ b 3ed770 │ │ │ │ ldr r0, [pc, #304] @ 3edc54 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ed668 │ │ │ │ smlabteq r1, ip, pc, fp @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r8, r5, r8, lsr #9 │ │ │ │ - rsbseq sl, lr, r4, asr r1 │ │ │ │ - rsbseq sl, lr, r0, ror r1 │ │ │ │ + umullseq r8, r5, r8, r4 │ │ │ │ + rsbseq sl, lr, r4, asr #2 │ │ │ │ + rsbseq sl, lr, r0, ror #2 │ │ │ │ tsteq r1, r0, asr pc │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ tsteq r1, r4, asr #28 │ │ │ │ - addseq r8, r5, r8, ror #5 │ │ │ │ - @ instruction: 0x007e9f9c │ │ │ │ - ldrheq r9, [lr], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x009582d8 │ │ │ │ + rsbseq r9, lr, ip, lsl #31 │ │ │ │ + rsbseq r9, lr, r4, lsr #31 │ │ │ │ smlabteq r1, r0, ip, fp │ │ │ │ - rsbseq sl, lr, ip, ror #6 │ │ │ │ - addseq r8, r5, r0, lsl r1 │ │ │ │ - rsbseq r9, lr, r0, asr #27 │ │ │ │ - rsbseq r9, lr, r8, ror #27 │ │ │ │ + rsbseq sl, lr, ip, asr r3 │ │ │ │ + addseq r8, r5, r0, lsl #2 │ │ │ │ + ldrheq r9, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + ldrsbeq r9, [lr], #-216 @ 0xffffff28 @ │ │ │ │ andeq r2, r0, ip, ror #6 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - umulleq ip, r7, r4, r5 │ │ │ │ - rsbseq sl, lr, r8, lsl r2 │ │ │ │ + addeq ip, r7, r4, lsl #11 │ │ │ │ + rsbseq sl, lr, r8, lsl #4 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ - rsbseq r9, lr, r0, ror #30 │ │ │ │ - rsbseq sl, lr, r0, rrx │ │ │ │ + rsbseq r9, lr, r0, asr pc │ │ │ │ + rsbseq sl, lr, r0, asr r0 │ │ │ │ andeq r3, r0, r8, asr #7 │ │ │ │ - rsbseq r9, lr, r4, ror #29 │ │ │ │ - addeq r1, sl, ip, ror sp │ │ │ │ - rsbseq r9, lr, r4, asr #29 │ │ │ │ - rsbseq r9, lr, r8, asr #29 │ │ │ │ - rsbseq r9, lr, r4, asr #29 │ │ │ │ - ldrheq r9, [lr], #-236 @ 0xffffff14 @ │ │ │ │ - ldrheq r9, [lr], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq r9, lr, r4, lsr #29 │ │ │ │ - rsbseq r9, lr, r0, lsl #23 │ │ │ │ - @ instruction: 0x007e9e9c │ │ │ │ - addseq r7, r5, r8, asr fp │ │ │ │ - rsbseq r9, lr, ip, lsl lr │ │ │ │ - addeq r1, sl, r8, asr fp │ │ │ │ - addeq r1, sl, ip, asr #22 │ │ │ │ - addeq r1, sl, r0, asr #22 │ │ │ │ - addeq r1, sl, r4, lsr fp │ │ │ │ - addeq r1, sl, r8, lsr #22 │ │ │ │ - addeq r1, sl, r0, lsl #22 │ │ │ │ - addeq ip, r7, r8, lsl #1 │ │ │ │ - rsbseq r9, lr, r4, asr sp │ │ │ │ + ldrsbeq r9, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + addeq r1, sl, ip, ror #26 │ │ │ │ + ldrheq r9, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + ldrheq r9, [lr], #-232 @ 0xffffff18 @ │ │ │ │ + ldrheq r9, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r9, lr, ip, lsr #29 │ │ │ │ + rsbseq r9, lr, r0, lsr #29 │ │ │ │ + @ instruction: 0x007e9e94 │ │ │ │ + rsbseq r9, lr, r0, ror fp │ │ │ │ + rsbseq r9, lr, ip, lsl #29 │ │ │ │ + addseq r7, r5, r8, asr #22 │ │ │ │ + rsbseq r9, lr, ip, lsl #28 │ │ │ │ + addeq r1, sl, r8, asr #22 │ │ │ │ + addeq r1, sl, ip, lsr fp │ │ │ │ + addeq r1, sl, r0, lsr fp │ │ │ │ + addeq r1, sl, r4, lsr #22 │ │ │ │ + addeq r1, sl, r8, lsl fp │ │ │ │ + strdeq r1, [sl], r0 │ │ │ │ + addeq ip, r7, r8, ror r0 │ │ │ │ + rsbseq r9, lr, r4, asr #26 │ │ │ │ + ldrsbeq r9, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r9, lr, ip, lsl sp │ │ │ │ + addeq r1, sl, r8, lsl #21 │ │ │ │ rsbseq r9, lr, r0, ror #23 │ │ │ │ - rsbseq r9, lr, ip, lsr #26 │ │ │ │ - umulleq r1, sl, r8, sl │ │ │ │ - ldrsheq r9, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - addeq r1, sl, r4, lsl #21 │ │ │ │ - rsbseq r9, lr, r4, ror #23 │ │ │ │ - addeq r1, sl, r0, asr sl │ │ │ │ - addeq r1, sl, ip, lsr sl │ │ │ │ - rsbseq r9, lr, r8, lsr #23 │ │ │ │ - addeq r1, sl, r4, lsl sl │ │ │ │ - rsbseq r9, lr, r8, ror #22 │ │ │ │ - rsbseq r9, lr, r8, ror #22 │ │ │ │ - rsbseq r9, lr, ip, asr #22 │ │ │ │ - addeq r1, sl, r8, ror #19 │ │ │ │ - rsbseq r9, lr, r0, lsr fp │ │ │ │ - ldrheq r9, [lr], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r9, lr, ip, lsl #23 │ │ │ │ - rsbseq r9, lr, r0, ror #20 │ │ │ │ - addeq r1, sl, ip, lsl #17 │ │ │ │ - rsbseq r9, lr, r4, ror #19 │ │ │ │ - addeq r1, sl, r8, ror #16 │ │ │ │ - ldrheq r9, [lr], #-144 @ 0xffffff70 @ │ │ │ │ - ldrheq r9, [lr], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r9, lr, ip, lsl #19 │ │ │ │ - ldrheq r9, [lr], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r9, lr, ip, lsl sl │ │ │ │ + addeq r1, sl, r4, ror sl │ │ │ │ + ldrsbeq r9, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + addeq r1, sl, r0, asr #20 │ │ │ │ + addeq r1, sl, ip, lsr #20 │ │ │ │ + @ instruction: 0x007e9b98 │ │ │ │ + addeq r1, sl, r4, lsl #20 │ │ │ │ + rsbseq r9, lr, r8, asr fp │ │ │ │ + rsbseq r9, lr, r8, asr fp │ │ │ │ + rsbseq r9, lr, ip, lsr fp │ │ │ │ + ldrdeq r1, [sl], r8 │ │ │ │ + rsbseq r9, lr, r0, lsr #22 │ │ │ │ + rsbseq r9, lr, r8, lsr #21 │ │ │ │ + rsbseq r9, lr, ip, ror fp │ │ │ │ + rsbseq r9, lr, r0, asr sl │ │ │ │ + addeq r1, sl, ip, ror r8 │ │ │ │ + ldrsbeq r9, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + addeq r1, sl, r8, asr r8 │ │ │ │ + rsbseq r9, lr, r0, lsr #19 │ │ │ │ + rsbseq r9, lr, r4, lsr #19 │ │ │ │ + rsbseq r9, lr, ip, ror r9 │ │ │ │ + rsbseq r9, lr, r8, lsr #21 │ │ │ │ + rsbseq r9, lr, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -378270,25 +378270,25 @@ │ │ │ │ ldr r9, [sp, #104] @ 0x68 │ │ │ │ ldr fp, [sp, #108] @ 0x6c │ │ │ │ ldr sl, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ beq 3edd6c │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r3, [pc, #3384] @ 3eea00 │ │ │ │ ldr r2, [pc, #3384] @ 3eea04 │ │ │ │ ldr r1, [pc, #3384] @ 3eea08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #3356] @ 3eea0c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3edeec │ │ │ │ cmp r6, #109 @ 0x6d │ │ │ │ @@ -378313,26 +378313,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #444 @ 0x1bc │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ - bl 930b28 │ │ │ │ + b b7d2bc │ │ │ │ + bl 930b20 │ │ │ │ ldr r3, [pc, #3240] @ 3eea20 │ │ │ │ ldr r2, [pc, #3240] @ 3eea24 │ │ │ │ ldr r1, [pc, #3240] @ 3eea28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #3180] @ 3eea0c │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ede54 │ │ │ │ cmp r6, #41 @ 0x29 │ │ │ │ @@ -378396,27 +378396,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #28] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2916] @ 3eea48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3eddb0 │ │ │ │ ldr r3, [pc, #2892] @ 3eea40 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3edd00 │ │ │ │ ldr r3, [pc, #2824] @ 3eea10 │ │ │ │ @@ -378434,27 +378434,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #28] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2768] @ 3eea4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3edd00 │ │ │ │ tst r9, #2 │ │ │ │ bne 3ee718 │ │ │ │ ldr r3, [pc, #2748] @ 3eea50 │ │ │ │ and r3, r3, r9 │ │ │ │ str r3, [r5, #1108] @ 0x454 │ │ │ │ ldr r2, [pc, #2740] @ 3eea54 │ │ │ │ @@ -378500,15 +378500,15 @@ │ │ │ │ ldr r1, [pc, #2588] @ 3eea5c │ │ │ │ ldr r0, [pc, #2588] @ 3eea60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #500 @ 0x1f4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ str r9, [r5, #1132] @ 0x46c │ │ │ │ b 3edf98 │ │ │ │ ldr r2, [r5, #1140] @ 0x474 │ │ │ │ eor r3, r2, r9 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ str r3, [r5, #1140] @ 0x474 │ │ │ │ @@ -378570,15 +378570,15 @@ │ │ │ │ bic r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #924] @ 0x39c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r3, [r5, #1128] @ 0x468 │ │ │ │ tst r3, #24 │ │ │ │ beq 3ee7ac │ │ │ │ mov r0, r5 │ │ │ │ bl 3ec7b0 │ │ │ │ ldr r2, [pc, #2276] @ 3eea70 │ │ │ │ ldr r3, [pc, #2152] @ 3ee9f8 │ │ │ │ @@ -378819,15 +378819,15 @@ │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, r1, lsl r2 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ cmp r7, #0 │ │ │ │ beq 3edf98 │ │ │ │ ldr r3, [r5, #1132] @ 0x46c │ │ │ │ tst r3, #24 │ │ │ │ bne 3ee17c │ │ │ │ b 3edf98 │ │ │ │ ldr r3, [pc, #1336] @ 3eeaac │ │ │ │ @@ -378853,15 +378853,15 @@ │ │ │ │ mov r0, #1 │ │ │ │ bic r3, r3, r0, lsl r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r2, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r2, [pc, #1228] @ 3eeab0 │ │ │ │ ldr r3, [pc, #1040] @ 3ee9f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -378891,15 +378891,15 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, r4 │ │ │ │ bne 3ee210 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldr r3, [pc, #916] @ 3eea10 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3edf98 │ │ │ │ ldr r2, [pc, #1064] @ 3eeab8 │ │ │ │ ldr r3, [pc, #868] @ 3ee9f8 │ │ │ │ @@ -379010,27 +379010,27 @@ │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, r1, lsl r2 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r0, [r5, #752] @ 0x2f0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #644] @ 3eeae4 │ │ │ │ ldr r2, [pc, #644] @ 3eeae8 │ │ │ │ ldr r1, [pc, #644] @ 3eeaec │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [r5, #1144] @ 0x478 │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 3edf98 │ │ │ │ ldr r1, [r5, #752] @ 0x2f0 │ │ │ │ ldrb ip, [r5, #1100] @ 0x44c │ │ │ │ ldr r2, [r1, #924] @ 0x39c │ │ │ │ @@ -379055,25 +379055,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3eddb0 │ │ │ │ ldr r0, [pc, #488] @ 3eeaf8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3edd00 │ │ │ │ ldr r3, [r5, #1128] @ 0x468 │ │ │ │ cmp r3, #65536 @ 0x10000 │ │ │ │ bcc 3ee988 │ │ │ │ ldr r3, [pc, #204] @ 3eea10 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -379119,106 +379119,106 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #472 @ 0x1d8 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r1, r8, ror r1 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r1, r0, ror #2 │ │ │ │ - addseq r7, r5, r4, asr r6 │ │ │ │ - rsbseq r9, lr, r8, lsl #6 │ │ │ │ - rsbseq r9, lr, r0, lsr #6 │ │ │ │ + addseq r7, r5, r4, asr #12 │ │ │ │ + ldrsheq r9, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r9, lr, r0, lsl r3 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ ldrdeq fp, [r1, -r4] │ │ │ │ - @ instruction: 0x009575d4 │ │ │ │ - rsbseq r5, sp, r0, ror #9 │ │ │ │ - addseq r7, r5, r4, lsr #11 │ │ │ │ - rsbseq r9, lr, r8, asr r2 │ │ │ │ - rsbseq r9, lr, r0, ror r2 │ │ │ │ + addseq r7, r5, r4, asr #11 │ │ │ │ + ldrsbeq r5, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + umullseq r7, r5, r4, r5 │ │ │ │ + rsbseq r9, lr, r8, asr #4 │ │ │ │ + rsbseq r9, lr, r0, ror #4 │ │ │ │ tsteq r1, r4, lsr #32 │ │ │ │ - addseq r7, r5, r4, lsr #10 │ │ │ │ - rsbseq r5, sp, r0, lsr r4 │ │ │ │ - @ instruction: 0x009573da │ │ │ │ - addseq r7, r5, ip, lsl #8 │ │ │ │ + addseq r7, r5, r4, lsl r5 │ │ │ │ + rsbseq r5, sp, r0, lsr #8 │ │ │ │ + addseq r7, r5, sl, asr #7 │ │ │ │ + @ instruction: 0x009573fc │ │ │ │ andeq r4, r0, r0, ror r3 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r9, lr, ip, lsl r7 │ │ │ │ - rsbseq r9, lr, r4, lsl #13 │ │ │ │ + rsbseq r9, lr, ip, lsl #14 │ │ │ │ + rsbseq r9, lr, r4, ror r6 │ │ │ │ ldrsheq ip, [r1], #-63 @ 0xffffffc1 @ │ │ │ │ tsteq r1, ip, asr lr │ │ │ │ smlatteq r1, r0, sp, sl │ │ │ │ - addseq r7, r5, r0, ror #5 │ │ │ │ - rsbseq r9, lr, r8, lsl r7 │ │ │ │ + @ instruction: 0x009572d0 │ │ │ │ + rsbseq r9, lr, r8, lsl #14 │ │ │ │ tsteq r1, r8, lsr sp │ │ │ │ - addseq r7, r5, r8, lsr r2 │ │ │ │ - rsbseq r9, lr, r4, lsl #6 │ │ │ │ + addseq r7, r5, r8, lsr #4 │ │ │ │ + ldrsheq r9, [lr], #-36 @ 0xffffffdc @ │ │ │ │ tsteq r1, r0, ror ip │ │ │ │ tsteq r1, r8, lsl #24 │ │ │ │ @ instruction: 0x0101abbc │ │ │ │ - ldrheq r7, [r5], ip │ │ │ │ - rsbseq r9, lr, r0, asr #9 │ │ │ │ + addseq r7, r5, ip, lsr #1 │ │ │ │ + ldrheq r9, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ @ instruction: 0x0101aa9c │ │ │ │ - umullseq r6, r5, ip, pc @ │ │ │ │ - rsbseq r9, lr, r4, ror r3 │ │ │ │ + addseq r6, r5, ip, lsl #31 │ │ │ │ + rsbseq r9, lr, r4, ror #6 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrbeq r0, [pc, r0]! │ │ │ │ ldrdeq sl, [r1, -ip] │ │ │ │ tsteq r1, r8, lsr r9 │ │ │ │ - addseq r6, r5, r8, lsr lr │ │ │ │ - rsbseq r8, lr, r4, lsl #30 │ │ │ │ + addseq r6, r5, r8, lsr #28 │ │ │ │ + ldrsheq r8, [lr], #-228 @ 0xffffff1c @ │ │ │ │ @ instruction: 0xf007f07f │ │ │ │ andeq pc, r7, pc, ror r0 @ │ │ │ │ tsteq r1, r8, lsl r8 │ │ │ │ @ instruction: 0x0101a7b4 │ │ │ │ tsteq r1, ip, ror #14 │ │ │ │ - addseq r6, r5, ip, ror #24 │ │ │ │ - @ instruction: 0x007e8c98 │ │ │ │ + addseq r6, r5, ip, asr ip │ │ │ │ + rsbseq r8, lr, r8, lsl #25 │ │ │ │ tsteq r1, r8, lsl r7 │ │ │ │ - addseq r6, r5, r8, lsl ip │ │ │ │ - rsbseq r8, lr, r8, ror pc │ │ │ │ + addseq r6, r5, r8, lsl #24 │ │ │ │ + rsbseq r8, lr, r8, ror #30 │ │ │ │ smlabbeq r1, r0, r6, sl │ │ │ │ - addseq r6, r5, r0, lsl #23 │ │ │ │ - rsbseq r8, lr, r0, ror #29 │ │ │ │ + addseq r6, r5, r0, ror fp │ │ │ │ + ldrsbeq r8, [lr], #-224 @ 0xffffff20 @ │ │ │ │ tsteq r1, r8, lsr #12 │ │ │ │ @ instruction: 0xf0001000 │ │ │ │ - @ instruction: 0x00956abc │ │ │ │ - rsbseq r8, lr, r4, ror r7 │ │ │ │ - rsbseq r8, lr, ip, lsl #15 │ │ │ │ + addseq r6, r5, ip, lsr #21 │ │ │ │ + rsbseq r8, lr, r4, ror #14 │ │ │ │ + rsbseq r8, lr, ip, ror r7 │ │ │ │ tsteq r1, r0, asr #10 │ │ │ │ - rsbseq r8, lr, r0, ror #26 │ │ │ │ - rsbseq r8, lr, r8, lsr sp │ │ │ │ + rsbseq r8, lr, r0, asr sp │ │ │ │ + rsbseq r8, lr, r8, lsr #26 │ │ │ │ smlatbeq r1, r4, r4, sl │ │ │ │ - addseq r6, r5, r4, lsr #19 │ │ │ │ - rsbseq r8, lr, r4, lsr #26 │ │ │ │ + umullseq r6, r5, r4, r9 │ │ │ │ + rsbseq r8, lr, r4, lsl sp │ │ │ │ @ instruction: 0xff0ffbfb │ │ │ │ tsteq r1, ip, asr #8 │ │ │ │ - addseq r6, r5, r4, asr #18 │ │ │ │ - rsbseq r8, lr, r4, asr #14 │ │ │ │ - rsbseq r8, lr, r0, ror #25 │ │ │ │ + addseq r6, r5, r4, lsr r9 │ │ │ │ + rsbseq r8, lr, r4, lsr r7 │ │ │ │ + ldrsbeq r8, [lr], #-192 @ 0xffffff40 @ │ │ │ │ @ instruction: 0x000002bf │ │ │ │ │ │ │ │ 003eeb20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #132] @ 3eebcc │ │ │ │ ldr r2, [pc, #132] @ 3eebd0 │ │ │ │ ldr r1, [pc, #132] @ 3eebd4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ cmp r4, #0 │ │ │ │ blt 3eebac │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r4 │ │ │ │ ble 3eebac │ │ │ │ add r3, r4, r4, lsl #2 │ │ │ │ rsb r4, r4, r3, lsl #4 │ │ │ │ @@ -379236,17 +379236,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x009567d4 │ │ │ │ - rsbseq r8, lr, ip, lsl #9 │ │ │ │ - rsbseq r8, lr, r4, lsr #9 │ │ │ │ + addseq r6, r5, r4, asr #15 │ │ │ │ + rsbseq r8, lr, ip, ror r4 │ │ │ │ + @ instruction: 0x007e8494 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #300] @ 3eed1c │ │ │ │ ldr r2, [pc, #300] @ 3eed20 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -379304,41 +379304,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3eed40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3eec2c │ │ │ │ ldr r0, [pc, #60] @ 3eed44 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3eec2c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, ip, lsl #4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatteq r1, ip, r1, sl │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabteq r1, r8, r1, sl │ │ │ │ andeq r2, r0, r8, lsr #8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ rscseq r0, r0, ip, lsl #29 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r8, lr, ip, lsl #22 │ │ │ │ - rsbseq r8, lr, r8, lsr #22 │ │ │ │ + ldrsheq r8, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r8, lr, r8, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #320] @ 3eeea0 │ │ │ │ ldr ip, [pc, #320] @ 3eeea4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -379394,84 +379394,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3eeec0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 3eeda0 │ │ │ │ ldr r0, [pc, #68] @ 3eeec4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 3eeda0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ swpeq sl, ip, [r1] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r1, ip, ror r0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ qaddeq sl, r4, r1 │ │ │ │ andeq r1, r0, r0, ror #15 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r8, lr, ip, ror #19 │ │ │ │ - rsbseq r8, lr, r8, lsl #20 │ │ │ │ + ldrsbeq r8, [lr], #-156 @ 0xffffff64 @ │ │ │ │ + ldrsheq r8, [lr], #-152 @ 0xffffff68 @ │ │ │ │ ldr r0, [pc, #8] @ 3eeed8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rscseq r0, r0, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3eef4c │ │ │ │ ldr r2, [pc, #88] @ 3eef50 │ │ │ │ ldr r1, [pc, #88] @ 3eef54 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #60] @ 3eef58 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r6, r5, r8, asr #12 │ │ │ │ - @ instruction: 0x007c5c94 │ │ │ │ - rsbseq r4, pc, r0, ror #26 │ │ │ │ - rsbseq r8, lr, r8, lsr #19 │ │ │ │ + addseq r6, r5, r8, lsr r6 │ │ │ │ + rsbseq r5, ip, r4, lsl #25 │ │ │ │ + rsbseq r4, pc, r0, asr sp @ │ │ │ │ + @ instruction: 0x007e8998 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ 3ef018 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -379479,25 +379479,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 3ef01c │ │ │ │ ldr r1, [pc, #148] @ 3ef020 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #128] @ 3ef024 │ │ │ │ ldr r1, [pc, #128] @ 3ef028 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #189 @ 0xbd │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #96] @ 3ef02c │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3e840c │ │ │ │ ldr r1, [pc, #76] @ 3ef030 │ │ │ │ @@ -379511,20 +379511,20 @@ │ │ │ │ bl 36c864 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36ca14 │ │ │ │ - @ instruction: 0x009565d0 │ │ │ │ - rsbseq r5, ip, ip, lsl #24 │ │ │ │ - ldrsbeq r4, [pc], #-196 @ │ │ │ │ + addseq r6, r5, r0, asr #11 │ │ │ │ + ldrsheq r5, [ip], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r4, pc, r4, asr #25 │ │ │ │ + rsbseq r8, lr, r0, lsr #18 │ │ │ │ rsbseq r8, lr, r0, lsr r9 │ │ │ │ - rsbseq r8, lr, r0, asr #18 │ │ │ │ - rsbseq r9, lr, r8, lsr ip │ │ │ │ + rsbseq r9, lr, r8, lsr #24 │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ │ │ │ │ 003ef034 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -379785,22 +379785,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3ef618 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b 3ef190 │ │ │ │ ldr r3, [pc, #400] @ 3ef61c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -379818,22 +379818,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3ef620 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 3ef250 │ │ │ │ ldr r3, [pc, #280] @ 3ef624 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ef38c │ │ │ │ @@ -379850,69 +379850,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 3ef628 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 3ef38c │ │ │ │ ldr r0, [pc, #160] @ 3ef62c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 3ef2cc │ │ │ │ ldr r0, [pc, #140] @ 3ef630 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 3ef250 │ │ │ │ ldr r0, [pc, #120] @ 3ef634 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 3ef38c │ │ │ │ bl 27eff0 │ │ │ │ @ instruction: 0x01019db0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x01019d9c │ │ │ │ tsteq r1, r8, lsr #26 │ │ │ │ - addseq r6, r5, ip, lsl #8 │ │ │ │ + @ instruction: 0x009563fc │ │ │ │ @ instruction: 0x01019c90 │ │ │ │ tsteq r1, ip, asr #24 │ │ │ │ tsteq r1, ip, lsl ip │ │ │ │ strdeq r9, [r1, -r0] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r1, r8, ror fp │ │ │ │ tsteq r1, r0, lsl fp │ │ │ │ smlatteq r1, r8, sl, r9 │ │ │ │ @ instruction: 0x01019ab4 │ │ │ │ tsteq r1, ip, lsl sl │ │ │ │ andeq r4, r0, ip, lsr #25 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r8, lr, r8, lsr r5 │ │ │ │ + rsbseq r8, lr, r8, lsr #10 │ │ │ │ andeq r5, r0, r4, lsl #5 │ │ │ │ - rsbseq r8, lr, r0, ror #8 │ │ │ │ + rsbseq r8, lr, r0, asr r4 │ │ │ │ andeq r4, r0, r0, lsl r5 │ │ │ │ - rsbseq r8, lr, ip, lsl #7 │ │ │ │ - rsbseq r8, lr, ip, asr #8 │ │ │ │ - rsbseq r8, lr, r0, ror #7 │ │ │ │ - rsbseq r8, lr, r4, ror r3 │ │ │ │ + rsbseq r8, lr, ip, ror r3 │ │ │ │ + rsbseq r8, lr, ip, lsr r4 │ │ │ │ + ldrsbeq r8, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r8, lr, r4, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 3ef034 │ │ │ │ @@ -379924,56 +379924,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str r1, [r4, #780] @ 0x30c │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ │ │ │ │ 003ef688 : │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r0] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ str r3, [r0, #16] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3ef6b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rscseq r0, r0, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3ef718 │ │ │ │ ldr r2, [pc, #68] @ 3ef71c │ │ │ │ ldr r1, [pc, #68] @ 3ef720 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #40] @ 3ef724 │ │ │ │ ldr r1, [pc, #40] @ 3ef728 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 929f74 │ │ │ │ - @ instruction: 0x00955eb0 │ │ │ │ - ldrheq r5, [ip], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r4, pc, r0, lsl #11 │ │ │ │ + b 929f6c │ │ │ │ + addseq r5, r5, r0, lsr #29 │ │ │ │ + rsbseq r5, ip, r4, lsr #9 │ │ │ │ + rsbseq r4, pc, r0, ror r5 @ │ │ │ │ ldrheq r0, [r0], #68 @ 0x44 @ │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #252] @ 3ef840 │ │ │ │ @@ -379983,49 +379983,49 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #236] @ 3ef844 │ │ │ │ ldr r1, [pc, #236] @ 3ef848 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #216] @ 3ef84c │ │ │ │ ldr r2, [pc, #216] @ 3ef850 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #180] @ 3ef854 │ │ │ │ ldr r1, [pc, #180] @ 3ef858 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #148] @ 3ef85c │ │ │ │ mov r1, r6 │ │ │ │ add r9, r5, #752 @ 0x2f0 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, #20 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 381554 │ │ │ │ add r1, r5, #924 @ 0x39c │ │ │ │ mov r0, r4 │ │ │ │ bl 381454 │ │ │ │ ldr r1, [pc, #76] @ 3ef860 │ │ │ │ @@ -380037,54 +380037,54 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r5, r5, r8, asr #28 │ │ │ │ - rsbseq r5, ip, ip, lsr r4 │ │ │ │ - rsbseq r4, pc, r4, lsl #10 │ │ │ │ - ldrsbeq r8, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrheq r8, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r2, sp, r0, lsl #27 │ │ │ │ - @ instruction: 0x007d2d94 │ │ │ │ + addseq r5, r5, r8, lsr lr │ │ │ │ + rsbseq r5, ip, ip, lsr #8 │ │ │ │ + ldrsheq r4, [pc], #-68 @ │ │ │ │ + rsbseq r8, lr, r8, asr #7 │ │ │ │ + rsbseq r8, lr, r8, lsr #7 │ │ │ │ + rsbseq r2, sp, r0, ror sp │ │ │ │ + rsbseq r2, sp, r4, lsl #27 │ │ │ │ ldrsbeq r0, [r0], #56 @ 0x38 @ │ │ │ │ - ldrsheq r9, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r9, lr, r0, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3ef8d4 │ │ │ │ ldr r2, [pc, #88] @ 3ef8d8 │ │ │ │ ldr r1, [pc, #88] @ 3ef8dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #56] @ 3ef8e0 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ str r1, [r0, #928] @ 0x3a0 │ │ │ │ strh r2, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r5, r5, ip, lsl #26 │ │ │ │ - rsbseq r8, lr, r8, lsr #5 │ │ │ │ - ldrheq r8, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x00955cfc │ │ │ │ + @ instruction: 0x007e8298 │ │ │ │ + rsbseq r8, lr, ip, lsr #5 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -380110,15 +380110,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ strb r3, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #17 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 3ef9a0 │ │ │ │ @@ -380160,23 +380160,23 @@ │ │ │ │ tst r3, #32 │ │ │ │ strb r0, [r4, #931] @ 0x3a3 │ │ │ │ beq 3ef988 │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ mov r1, r6 │ │ │ │ strb r3, [r4, #928] @ 0x3a0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3ef988 │ │ │ │ ldrb r5, [r0, #930] @ 0x3a2 │ │ │ │ b 3ef988 │ │ │ │ ldrb r5, [r0, #929] @ 0x3a1 │ │ │ │ b 3ef988 │ │ │ │ ldrb r5, [r0, #928] @ 0x3a0 │ │ │ │ b 3ef988 │ │ │ │ - addseq r5, r5, r0, asr #23 │ │ │ │ + @ instruction: 0x00955bb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #17 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ @@ -380291,15 +380291,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ strb r3, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldrb r2, [r0, #928] @ 0x3a0 │ │ │ │ bic ip, ip, #16 │ │ │ │ and r2, r2, #16 │ │ │ │ orr r2, r2, ip │ │ │ │ tst r2, #16 │ │ │ │ strb r2, [r0, #928] @ 0x3a0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -380310,15 +380310,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ and r2, r2, #239 @ 0xef │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ mov r1, r5 │ │ │ │ strb r2, [r4, #928] @ 0x3a0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldrb r2, [r4, #928] @ 0x3a0 │ │ │ │ ldrb r3, [r4, #929] @ 0x3a1 │ │ │ │ tst r2, #32 │ │ │ │ beq 3efd78 │ │ │ │ tst r3, #32 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -380355,15 +380355,15 @@ │ │ │ │ b 3efc24 │ │ │ │ and r2, r2, #223 @ 0xdf │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ strb r2, [r4, #929] @ 0x3a1 │ │ │ │ strb r3, [r4, #933] @ 0x3a5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ bl 3e875c │ │ │ │ ldrb r3, [r4, #928] @ 0x3a0 │ │ │ │ tst r3, #16 │ │ │ │ ldrbeq r3, [r4, #929] @ 0x3a1 │ │ │ │ biceq r3, r3, #32 │ │ │ │ strbeq r3, [r4, #929] @ 0x3a1 │ │ │ │ mov r3, #1 │ │ │ │ @@ -380399,85 +380399,85 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r4, #928] @ 0x3a0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3efc04 │ │ │ │ orr r2, r2, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ strb r2, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c3f4 │ │ │ │ - @ instruction: 0x00955af9 │ │ │ │ + b 92c3ec │ │ │ │ + addseq r5, r5, r9, ror #21 │ │ │ │ ldr r0, [pc, #4] @ 3efe18 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rsceq pc, pc, r8, lsr lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3efeac │ │ │ │ ldr r2, [pc, #120] @ 3efeb0 │ │ │ │ ldr r1, [pc, #120] @ 3efeb4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #92] @ 3efeb8 │ │ │ │ ldr r1, [pc, #92] @ 3efebc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r2, [pc, #68] @ 3efec0 │ │ │ │ ldr r3, [pc, #68] @ 3efec4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r5, r5, r8, asr #15 │ │ │ │ - rsbseq r4, ip, r4, asr sp │ │ │ │ - rsbseq r3, pc, ip, lsl lr @ │ │ │ │ + @ instruction: 0x009557b8 │ │ │ │ + rsbseq r4, ip, r4, asr #26 │ │ │ │ + rsbseq r3, pc, ip, lsl #28 │ │ │ │ rsceq pc, pc, ip, ror #27 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rsbseq r7, lr, r0, lsl sp │ │ │ │ + rsbseq r7, lr, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3eff60 │ │ │ │ ldr r2, [pc, #128] @ 3eff64 │ │ │ │ ldr r1, [pc, #128] @ 3eff68 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r3, r0, #928 @ 0x3a0 │ │ │ │ ldrh r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #65280 @ 0xff00 │ │ │ │ beq 3eff20 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ bl 3e875c │ │ │ │ @@ -380493,17 +380493,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r5, r5, r0, lsr #14 │ │ │ │ - ldrheq r7, [lr], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r7, lr, r8, asr #25 │ │ │ │ + addseq r5, r5, r0, lsl r7 │ │ │ │ + rsbseq r7, lr, r0, lsr #25 │ │ │ │ + ldrheq r7, [lr], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #228] @ 3f0068 │ │ │ │ ldr r7, [pc, #228] @ 3f006c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -380512,15 +380512,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r8, #20 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [pc, #180] @ 3f0074 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #172] @ 3f0078 │ │ │ │ ldr r8, [pc, #172] @ 3f007c │ │ │ │ @@ -380530,49 +380530,49 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, sl │ │ │ │ bl 381554 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ bl 381454 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3e840c │ │ │ │ str r0, [r4, #920] @ 0x398 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r5, r5, r0, lsl #13 │ │ │ │ - rsbseq r7, lr, r0, lsr ip │ │ │ │ - rsbseq r7, lr, r4, lsl #24 │ │ │ │ + addseq r5, r5, r0, ror r6 │ │ │ │ + rsbseq r7, lr, r0, lsr #24 │ │ │ │ + ldrsheq r7, [lr], #-180 @ 0xffffff4c @ │ │ │ │ rsceq pc, pc, ip, ror ip @ │ │ │ │ - rsbseq r2, sp, ip, ror #10 │ │ │ │ - rsbseq r2, sp, r8, asr r5 │ │ │ │ + rsbseq r2, sp, ip, asr r5 │ │ │ │ + rsbseq r2, sp, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #1232] @ 3f0568 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -380588,15 +380588,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #1192] @ 3f0574 │ │ │ │ ldr r1, [pc, #1192] @ 3f0578 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #1172] @ 3f057c │ │ │ │ cmp r5, #17 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ bcc 3f0158 │ │ │ │ ldr r3, [pc, #1152] @ 3f0580 │ │ │ │ @@ -380610,15 +380610,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #1104] @ 3f0590 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r0, #24] │ │ │ │ cmp r5, #16 │ │ │ │ bhi 3f0174 │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -380683,15 +380683,15 @@ │ │ │ │ ldr r1, [pc, #872] @ 3f05ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r8, [r0, #24] │ │ │ │ ldr r9, [pc, #840] @ 3f05b0 │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 3f0184 │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ ldrh fp, [r3, #2] │ │ │ │ @@ -380700,15 +380700,15 @@ │ │ │ │ ldr r1, [pc, #820] @ 3f05bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r8, [r0, #24] │ │ │ │ ldr r9, [pc, #788] @ 3f05c0 │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 3f0184 │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ ldrh fp, [r3] │ │ │ │ @@ -380717,15 +380717,15 @@ │ │ │ │ ldr r1, [pc, #768] @ 3f05cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r8, [r0, #24] │ │ │ │ ldr r9, [pc, #736] @ 3f05d0 │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 3f0184 │ │ │ │ add r3, r0, #928 @ 0x3a0 │ │ │ │ ldrh fp, [r3, #2] │ │ │ │ @@ -380734,15 +380734,15 @@ │ │ │ │ ldr r1, [pc, #716] @ 3f05dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r9, [pc, #688] @ 3f05e0 │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #24] │ │ │ │ b 3f0184 │ │ │ │ ldr r3, [pc, #672] @ 3f05e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -380762,26 +380762,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #556] @ 3f05ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f0198 │ │ │ │ ldr r3, [pc, #432] @ 3f0580 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3f051c │ │ │ │ ldr r3, [pc, #524] @ 3f05f0 │ │ │ │ @@ -380790,15 +380790,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r8, [r0, #24] │ │ │ │ mov fp, r9 │ │ │ │ ldr r9, [pc, #484] @ 3f05fc │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 3f0184 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ @@ -380810,26 +380810,26 @@ │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ ldrh r3, [r8] │ │ │ │ orr r3, r3, #2 │ │ │ │ strh r3, [r8] │ │ │ │ beq 3f0224 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3f0224 │ │ │ │ ldr r2, [pc, #412] @ 3f0600 │ │ │ │ ldr r1, [pc, #412] @ 3f0604 │ │ │ │ ldr r0, [pc, #412] @ 3f0608 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f010c │ │ │ │ mov r9, #0 │ │ │ │ b 3f040c │ │ │ │ mov fp, #0 │ │ │ │ b 3f0260 │ │ │ │ mov fp, #0 │ │ │ │ b 3f02a4 │ │ │ │ @@ -380848,97 +380848,97 @@ │ │ │ │ ldr r2, [pc, #312] @ 3f0610 │ │ │ │ ldr r1, [pc, #312] @ 3f0614 │ │ │ │ ldr r0, [pc, #312] @ 3f0618 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f0220 │ │ │ │ ldr r0, [pc, #288] @ 3f061c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f0198 │ │ │ │ ldr r2, [pc, #252] @ 3f0620 │ │ │ │ ldr r1, [pc, #252] @ 3f0624 │ │ │ │ ldr r0, [pc, #252] @ 3f0628 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f03dc │ │ │ │ ldr r2, [pc, #228] @ 3f062c │ │ │ │ ldr r1, [pc, #228] @ 3f0630 │ │ │ │ ldr r0, [pc, #228] @ 3f0634 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f0220 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r5, r5, ip, ror #10 │ │ │ │ + addseq r5, r5, ip, asr r5 │ │ │ │ tsteq r1, r0, asr sp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrsbeq r7, [lr], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r7, lr, r8, ror #21 │ │ │ │ + rsbseq r7, lr, r4, asr #21 │ │ │ │ + ldrsbeq r7, [lr], #-168 @ 0xffffff58 @ │ │ │ │ tsteq r1, r0, lsl sp │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq r5, r5, ip, ror #9 │ │ │ │ - rsbseq r4, ip, r8, ror #20 │ │ │ │ - rsbseq r3, pc, r4, lsr fp @ │ │ │ │ - addseq r5, r5, r4, lsl #9 │ │ │ │ - addseq r5, r5, r5, ror r4 │ │ │ │ - rsbseq r5, lr, r8, ror r6 │ │ │ │ + @ instruction: 0x009554dc │ │ │ │ + rsbseq r4, ip, r8, asr sl │ │ │ │ + rsbseq r3, pc, r4, lsr #22 │ │ │ │ + addseq r5, r5, r4, ror r4 │ │ │ │ + addseq r5, r5, r5, ror #8 │ │ │ │ + rsbseq r5, lr, r8, ror #12 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r1, ip, asr ip │ │ │ │ - addseq r5, r5, r4, asr #7 │ │ │ │ - rsbseq r4, ip, r8, asr #18 │ │ │ │ - rsbseq r3, pc, r4, lsl sl @ │ │ │ │ - rsbseq r7, lr, r8, ror r9 │ │ │ │ - addseq r5, r5, r0, lsl #7 │ │ │ │ - rsbseq r4, ip, r4, lsl #18 │ │ │ │ - ldrsbeq r3, [pc], #-144 @ │ │ │ │ - rsbseq r7, lr, ip, lsr #18 │ │ │ │ - addseq r5, r5, ip, lsr r3 │ │ │ │ - rsbseq r4, ip, r0, asr #17 │ │ │ │ - rsbseq r3, pc, ip, lsl #19 │ │ │ │ - rsbseq r7, lr, r0, ror #17 │ │ │ │ - @ instruction: 0x009552f8 │ │ │ │ - rsbseq r4, ip, ip, ror r8 │ │ │ │ - rsbseq r3, pc, r8, asr #18 │ │ │ │ - @ instruction: 0x007e7898 │ │ │ │ + @ instruction: 0x009553b4 │ │ │ │ + rsbseq r4, ip, r8, lsr r9 │ │ │ │ + rsbseq r3, pc, r4, lsl #20 │ │ │ │ + rsbseq r7, lr, r8, ror #18 │ │ │ │ + addseq r5, r5, r0, ror r3 │ │ │ │ + ldrsheq r4, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r3, pc, r0, asr #19 │ │ │ │ + rsbseq r7, lr, ip, lsl r9 │ │ │ │ + addseq r5, r5, ip, lsr #6 │ │ │ │ + ldrheq r4, [ip], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r3, pc, ip, ror r9 @ │ │ │ │ + ldrsbeq r7, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + addseq r5, r5, r8, ror #5 │ │ │ │ + rsbseq r4, ip, ip, ror #16 │ │ │ │ + rsbseq r3, pc, r8, lsr r9 @ │ │ │ │ + rsbseq r7, lr, r8, lsl #17 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r7, lr, r8, ror #17 │ │ │ │ - addseq r5, r5, ip, lsl r2 │ │ │ │ - @ instruction: 0x007c479c │ │ │ │ - rsbseq r3, pc, r8, ror #16 │ │ │ │ - ldrsbeq r7, [lr], #-112 @ 0xffffff90 @ │ │ │ │ - umullseq r5, r5, ip, r1 @ │ │ │ │ - rsbseq r7, lr, r0, asr r7 │ │ │ │ - rsbseq r7, lr, r8, lsl #16 │ │ │ │ - rsbseq r7, lr, r8, lsl r7 │ │ │ │ - addseq r5, r5, r8, lsr #2 │ │ │ │ - ldrsbeq r7, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + ldrsbeq r7, [lr], #-136 @ 0xffffff78 @ │ │ │ │ + addseq r5, r5, ip, lsl #4 │ │ │ │ + rsbseq r4, ip, ip, lsl #15 │ │ │ │ + rsbseq r3, pc, r8, asr r8 @ │ │ │ │ + rsbseq r7, lr, r0, asr #15 │ │ │ │ + addseq r5, r5, ip, lsl #3 │ │ │ │ + rsbseq r7, lr, r0, asr #14 │ │ │ │ + ldrsheq r7, [lr], #-120 @ 0xffffff88 @ │ │ │ │ rsbseq r7, lr, r8, lsl #14 │ │ │ │ - ldrsbeq r7, [lr], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsbeq r5, [r5], ip │ │ │ │ - @ instruction: 0x007e7690 │ │ │ │ - rsbseq r7, lr, r4, lsr #14 │ │ │ │ - ldrheq r5, [r5], r8 │ │ │ │ - rsbseq r7, lr, ip, ror #12 │ │ │ │ - ldrsbeq r7, [lr], #-104 @ 0xffffff98 @ │ │ │ │ + addseq r5, r5, r8, lsl r1 │ │ │ │ + rsbseq r7, lr, ip, asr #13 │ │ │ │ + ldrsheq r7, [lr], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r7, lr, ip, asr #15 │ │ │ │ + addseq r5, r5, ip, asr #1 │ │ │ │ + rsbseq r7, lr, r0, lsl #13 │ │ │ │ + rsbseq r7, lr, r4, lsl r7 │ │ │ │ + addseq r5, r5, r8, lsr #1 │ │ │ │ + rsbseq r7, lr, ip, asr r6 │ │ │ │ + rsbseq r7, lr, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #1412] @ 3f0bd8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -380956,26 +380956,26 @@ │ │ │ │ add r3, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #28 │ │ │ │ ldr r9, [sp, #88] @ 0x58 │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #1348] @ 3f0bec │ │ │ │ ldr r1, [pc, #1348] @ 3f0bf0 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r8, [pc, #1328] @ 3f0bf4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #1316] @ 3f0bf8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #16 │ │ │ │ bhi 3f06e8 │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -381137,27 +381137,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #656] @ 3f0c30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f0704 │ │ │ │ bic r3, r3, #32 │ │ │ │ add r4, r6, #928 @ 0x3a0 │ │ │ │ strh r3, [r2] │ │ │ │ ldrh r3, [r4] │ │ │ │ cmp r3, #65280 @ 0xff00 │ │ │ │ beq 3f0728 │ │ │ │ @@ -381185,35 +381185,35 @@ │ │ │ │ ldr r0, [pc, #548] @ 3f0c40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r1, [pc, #520] @ 3f0c44 │ │ │ │ add r4, r6, #928 @ 0x3a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ ldrh r5, [r4, #2] │ │ │ │ ldr r2, [pc, #504] @ 3f0c48 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #500] @ 3f0c4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ bl 3efec8 │ │ │ │ strh r5, [r4, #2] │ │ │ │ b 3f0728 │ │ │ │ bic r3, r3, #2 │ │ │ │ strh r3, [r4] │ │ │ │ ldr r0, [r6, #924] @ 0x39c │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldrh r3, [r4] │ │ │ │ b 3f086c │ │ │ │ ldr r2, [pc, #444] @ 3f0c50 │ │ │ │ ldr r3, [pc, #324] @ 3f0bdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -381228,15 +381228,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ str r7, [sp, #92] @ 0x5c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ and r2, r1, #1 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bl 3e8c24 │ │ │ │ add r2, r6, #936 @ 0x3a8 │ │ │ │ ldrh r3, [r2] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f0b84 │ │ │ │ @@ -381261,22 +381261,22 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f0bd4 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r6, #924] @ 0x39c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldr r0, [pc, #248] @ 3f0c64 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f0704 │ │ │ │ ldrh r1, [r5] │ │ │ │ bic r3, r3, #1 │ │ │ │ strh r1, [r7] │ │ │ │ strh r3, [r2] │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ tst r1, #128 @ 0x80 │ │ │ │ @@ -381293,48 +381293,48 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 3f0b50 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r1, r4, r7, r8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umullseq r4, r5, ip, pc @ │ │ │ │ - rsbseq r7, lr, r8, lsr r5 │ │ │ │ - rsbseq r7, lr, r0, lsr #10 │ │ │ │ - rsbseq r4, ip, r4, ror #9 │ │ │ │ - ldrheq r3, [pc], #-80 @ │ │ │ │ + addseq r4, r5, ip, lsl #31 │ │ │ │ + rsbseq r7, lr, r8, lsr #10 │ │ │ │ + rsbseq r7, lr, r0, lsl r5 │ │ │ │ + ldrsbeq r4, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r3, pc, r0, lsr #11 │ │ │ │ tsteq r1, ip, lsr r7 │ │ │ │ - addseq r4, r5, r2, lsl pc │ │ │ │ - rsbseq r5, lr, r8, lsl #2 │ │ │ │ + addseq r4, r5, r2, lsl #30 │ │ │ │ + ldrsheq r5, [lr], #-8 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ smlabteq r1, ip, r6, r8 │ │ │ │ - rsbseq r7, lr, r8, ror #8 │ │ │ │ - rsbseq r7, lr, r4, ror #8 │ │ │ │ - rsbseq r7, lr, r0, ror #8 │ │ │ │ - rsbseq r7, lr, ip, lsr r4 │ │ │ │ - rsbseq r7, lr, r8, lsr #8 │ │ │ │ - addseq r4, r5, r7, asr #28 │ │ │ │ + rsbseq r7, lr, r8, asr r4 │ │ │ │ + rsbseq r7, lr, r4, asr r4 │ │ │ │ + rsbseq r7, lr, r0, asr r4 │ │ │ │ + rsbseq r7, lr, ip, lsr #8 │ │ │ │ + rsbseq r7, lr, r8, lsl r4 │ │ │ │ + addseq r4, r5, r7, lsr lr │ │ │ │ smlatteq r1, r0, r5, r8 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r7, lr, r8, lsl #6 │ │ │ │ + ldrsheq r7, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ tsteq r1, ip, lsl #8 │ │ │ │ - addseq r4, r5, ip, ror #23 │ │ │ │ - rsbseq r7, lr, r4, lsr #3 │ │ │ │ - rsbseq r7, lr, r8, lsr r2 │ │ │ │ - addseq r4, r5, r8, asr #23 │ │ │ │ - rsbseq r4, ip, r0, asr #2 │ │ │ │ - rsbseq r3, pc, r8, lsl #4 │ │ │ │ + @ instruction: 0x00954bdc │ │ │ │ + @ instruction: 0x007e7194 │ │ │ │ + rsbseq r7, lr, r8, lsr #4 │ │ │ │ + @ instruction: 0x00954bb8 │ │ │ │ + rsbseq r4, ip, r0, lsr r1 │ │ │ │ + ldrsheq r3, [pc], #-24 @ │ │ │ │ tsteq r1, r8, ror #6 │ │ │ │ - addseq r4, r5, r8, asr #22 │ │ │ │ - rsbseq r7, lr, r0, lsl #2 │ │ │ │ - ldrheq r7, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + addseq r4, r5, r8, lsr fp │ │ │ │ + ldrsheq r7, [lr], #-0 @ │ │ │ │ + rsbseq r7, lr, r8, lsr #3 │ │ │ │ smlabteq r1, r8, r2, r8 │ │ │ │ - rsbseq r7, lr, ip, ror #2 │ │ │ │ + rsbseq r7, lr, ip, asr r1 │ │ │ │ tsteq r1, r4, asr #4 │ │ │ │ ldr r3, [pc, #180] @ 3f0d28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #32 │ │ │ │ bhi 3f0c88 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -381375,36 +381375,36 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #48] @ 3f0d50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r4, r5, r4, ror #19 │ │ │ │ - rsbseq r4, lr, r8, ror #22 │ │ │ │ - rsbseq r7, lr, ip, lsr #1 │ │ │ │ - rsbseq r7, lr, r4, lsr #1 │ │ │ │ - ldrsheq r5, [pc], #-180 @ │ │ │ │ - rsbseq r7, lr, ip, lsl #1 │ │ │ │ - rsbseq r7, lr, r0, lsl #1 │ │ │ │ - rsbseq r7, lr, r8, ror r0 │ │ │ │ - rsbseq r7, lr, ip, rrx │ │ │ │ - rsbseq r7, lr, r4, lsr r0 │ │ │ │ - addeq sp, r6, r0, ror #23 │ │ │ │ + @ instruction: 0x009549d4 │ │ │ │ + rsbseq r4, lr, r8, asr fp │ │ │ │ + @ instruction: 0x007e709c │ │ │ │ + @ instruction: 0x007e7094 │ │ │ │ + rsbseq r5, pc, r4, ror #23 │ │ │ │ + rsbseq r7, lr, ip, ror r0 │ │ │ │ + rsbseq r7, lr, r0, ror r0 │ │ │ │ + rsbseq r7, lr, r8, rrx │ │ │ │ + rsbseq r7, lr, ip, asr r0 │ │ │ │ + rsbseq r7, lr, r4, lsr #32 │ │ │ │ + ldrdeq sp, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3f0d80 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rsceq lr, pc, r8, ror pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ 3f0e3c │ │ │ │ ldr r2, [pc, #160] @ 3f0e40 │ │ │ │ @@ -381412,25 +381412,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #128] @ 3f0e48 │ │ │ │ ldr r1, [pc, #128] @ 3f0e4c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #96] @ 3f0e50 │ │ │ │ ldr r3, [pc, #96] @ 3f0e54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #92] @ 3f0e58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -381444,66 +381444,66 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r4, r5, r4, lsl r9 │ │ │ │ - rsbseq r3, ip, r8, ror #27 │ │ │ │ - ldrheq r2, [pc], #-228 @ │ │ │ │ - rsbseq r3, ip, r4, ror #27 │ │ │ │ - ldrsheq r3, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + addseq r4, r5, r4, lsl #18 │ │ │ │ + ldrsbeq r3, [ip], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r2, pc, r4, lsr #29 │ │ │ │ + ldrsbeq r3, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r3, ip, ip, ror #27 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rsceq lr, pc, r8, ror #29 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - rsbseq r6, lr, ip, asr pc │ │ │ │ + rsbseq r6, lr, ip, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3f0ec4 │ │ │ │ ldr r2, [pc, #76] @ 3f0ec8 │ │ │ │ ldr r1, [pc, #76] @ 3f0ecc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #937] @ 0x3a9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r4, r5, ip, lsr r8 │ │ │ │ - rsbseq r6, lr, r0, lsl #30 │ │ │ │ - rsbseq r6, lr, r0, lsr #30 │ │ │ │ + addseq r4, r5, ip, lsr #16 │ │ │ │ + ldrsheq r6, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r6, lr, r0, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3f0f60 │ │ │ │ ldr r2, [pc, #120] @ 3f0f64 │ │ │ │ ldr r1, [pc, #120] @ 3f0f68 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r3, [r0, #932] @ 0x3a4 │ │ │ │ mov r4, r0 │ │ │ │ lsr r3, r3, #3 │ │ │ │ cmp r3, #31 │ │ │ │ beq 3f0f28 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ bl 3e875c │ │ │ │ @@ -381517,17 +381517,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r4, r5, ip, asr #15 │ │ │ │ - rsbseq r6, lr, ip, lsl #29 │ │ │ │ - rsbseq r6, lr, ip, lsr #29 │ │ │ │ + @ instruction: 0x009547bc │ │ │ │ + rsbseq r6, lr, ip, ror lr │ │ │ │ + @ instruction: 0x007e6e9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #232] @ 3f106c │ │ │ │ ldr r7, [pc, #232] @ 3f1070 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -381536,15 +381536,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r8, #36 @ 0x24 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [pc, #184] @ 3f1078 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #176] @ 3f107c │ │ │ │ ldr r8, [pc, #176] @ 3f1080 │ │ │ │ @@ -381554,29 +381554,29 @@ │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, sl │ │ │ │ bl 381554 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ bl 381454 │ │ │ │ ldr r1, [pc, #68] @ 3f1084 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3e840c │ │ │ │ str r0, [r4, #920] @ 0x398 │ │ │ │ @@ -381584,21 +381584,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r4, r5, r4, lsr r7 │ │ │ │ - rsbseq r6, lr, ip, lsl lr │ │ │ │ - rsbseq r6, lr, r8, ror #27 │ │ │ │ + addseq r4, r5, r4, lsr #14 │ │ │ │ + rsbseq r6, lr, ip, lsl #28 │ │ │ │ + ldrsbeq r6, [lr], #-216 @ 0xffffff28 @ │ │ │ │ rsceq lr, pc, r4, lsl sp @ │ │ │ │ - rsbseq r1, sp, ip, ror #10 │ │ │ │ - rsbseq r1, sp, r8, asr r5 │ │ │ │ - rsbseq r7, lr, r4, asr #23 │ │ │ │ + rsbseq r1, sp, ip, asr r5 │ │ │ │ + rsbseq r1, sp, r8, asr #10 │ │ │ │ + ldrheq r7, [lr], #-180 @ 0xffffff4c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #756] @ 3f1394 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -381615,15 +381615,15 @@ │ │ │ │ ldr r2, [pc, #716] @ 3f13a0 │ │ │ │ ldr r1, [pc, #716] @ 3f13a4 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #700] @ 3f13a8 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r4, #33 @ 0x21 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bcc 3f111c │ │ │ │ ldr r3, [pc, #680] @ 3f13ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -381690,15 +381690,15 @@ │ │ │ │ beq 3f1144 │ │ │ │ orr r3, r3, #8 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ strb r3, [r0, #931] @ 0x3a3 │ │ │ │ beq 3f1144 │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 3f1144 │ │ │ │ ldrb r8, [r0, #931] @ 0x3a3 │ │ │ │ mov r9, #0 │ │ │ │ b 3f1144 │ │ │ │ ldrb r3, [r0, #932] @ 0x3a4 │ │ │ │ lsr r3, r3, #3 │ │ │ │ sub r2, r3, #10 │ │ │ │ @@ -381721,15 +381721,15 @@ │ │ │ │ beq 3f1220 │ │ │ │ orr r3, r3, #8 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ strb r3, [r5, #931] @ 0x3a3 │ │ │ │ beq 3f1220 │ │ │ │ ldr r0, [r5, #924] @ 0x39c │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldrb r8, [r5, #930] @ 0x3a2 │ │ │ │ b 3f1220 │ │ │ │ ldrb r8, [r0, #929] @ 0x3a1 │ │ │ │ mov r9, #0 │ │ │ │ b 3f1144 │ │ │ │ ldrb r8, [r0, #928] @ 0x3a0 │ │ │ │ mov r9, #0 │ │ │ │ @@ -381755,62 +381755,62 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3f13c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f1158 │ │ │ │ ldr r2, [pc, #120] @ 3f13c8 │ │ │ │ ldr r1, [pc, #120] @ 3f13cc │ │ │ │ ldr r0, [pc, #120] @ 3f13d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #60 @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f1110 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3f13d4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f1158 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r4, r5, r8, lsl r6 │ │ │ │ + addseq r4, r5, r8, lsl #12 │ │ │ │ tsteq r1, r8, asr #26 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrheq r6, [lr], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r6, lr, ip, asr #25 │ │ │ │ + rsbseq r6, lr, r0, lsr #25 │ │ │ │ + ldrheq r6, [lr], #-204 @ 0xffffff34 @ │ │ │ │ tsteq r1, r8, lsl #26 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq r4, r5, r1, asr r5 │ │ │ │ + addseq r4, r5, r1, asr #10 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x01017c9c │ │ │ │ andeq r1, r0, r8, lsl sp │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r6, lr, r0, lsl #21 │ │ │ │ - addseq r4, r5, r4, ror #6 │ │ │ │ - rsbseq r6, lr, r4, asr sl │ │ │ │ - rsbseq r6, lr, ip, lsl r9 │ │ │ │ - rsbseq r6, lr, ip, ror sl │ │ │ │ + rsbseq r6, lr, r0, ror sl │ │ │ │ + addseq r4, r5, r4, asr r3 │ │ │ │ + rsbseq r6, lr, r4, asr #20 │ │ │ │ + rsbseq r6, lr, ip, lsl #18 │ │ │ │ + rsbseq r6, lr, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #1344] @ 3f1930 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #1340] @ 3f1934 │ │ │ │ @@ -381827,15 +381827,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #88] @ 0x58 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #1280] @ 3f1944 │ │ │ │ ldr r3, [pc, #1280] @ 3f1948 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -381989,15 +381989,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f15ec │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ strb r8, [r4, #929] @ 0x3a1 │ │ │ │ b 3f147c │ │ │ │ strb r8, [r4, #928] @ 0x3a0 │ │ │ │ b 3f147c │ │ │ │ ldr r3, [pc, #644] @ 3f1960 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -382021,48 +382021,48 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 3f1968 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f145c │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f1578 │ │ │ │ bic r3, r3, #8 │ │ │ │ strb r3, [r4, #931] @ 0x3a3 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldrb r3, [r4, #931] @ 0x3a3 │ │ │ │ b 3f1578 │ │ │ │ ldr r0, [pc, #460] @ 3f196c │ │ │ │ ldr r2, [pc, #460] @ 3f1970 │ │ │ │ ldr r1, [pc, #460] @ 3f1974 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ - bl 9298a4 │ │ │ │ + bl 93061c │ │ │ │ + bl 92989c │ │ │ │ b 3f1508 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bl 3e875c │ │ │ │ ldrb r3, [r4, #931] @ 0x3a3 │ │ │ │ mvn r2, #7 │ │ │ │ and r3, r3, #239 @ 0xef │ │ │ │ strb r2, [r4, #932] @ 0x3a4 │ │ │ │ @@ -382084,27 +382084,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #88 @ 0x58 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ cmp r2, #11 │ │ │ │ moveq r2, #80 @ 0x50 │ │ │ │ strbeq r2, [r4, #932] @ 0x3a4 │ │ │ │ b 3f1594 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3f1988 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f145c │ │ │ │ cmp r3, #5 │ │ │ │ bne 3f147c │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bl 3e8c44 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f18d8 │ │ │ │ @@ -382120,15 +382120,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3f15ec │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3e875c │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldrb r3, [r4, #931] @ 0x3a3 │ │ │ │ b 3f1578 │ │ │ │ ldrb r2, [r4, #934] @ 0x3a6 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ tst r2, #1 │ │ │ │ strb r3, [r4, #932] @ 0x3a4 │ │ │ │ bne 3f147c │ │ │ │ @@ -382145,42 +382145,42 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 3f16b0 │ │ │ │ b 3f15ec │ │ │ │ - addseq r4, r5, r4, asr #5 │ │ │ │ + @ instruction: 0x009542b4 │ │ │ │ strdeq r7, [r1, -r8] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq r6, lr, ip, ror r9 │ │ │ │ - rsbseq r6, lr, r0, ror #18 │ │ │ │ + rsbseq r6, lr, ip, ror #18 │ │ │ │ + rsbseq r6, lr, r0, asr r9 │ │ │ │ @ instruction: 0x010179b8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ tsteq r1, r8, ror r9 │ │ │ │ - @ instruction: 0x009541d2 │ │ │ │ + addseq r4, r5, r2, asr #3 │ │ │ │ tsteq r1, ip, lsr #16 │ │ │ │ tsteq r1, r8, ror #14 │ │ │ │ muleq r0, r8, pc @ │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r6, lr, r4, asr #13 │ │ │ │ - addseq r3, r5, r4, lsl pc │ │ │ │ - rsbseq r3, ip, r8, ror #7 │ │ │ │ - ldrheq r2, [pc], #-68 @ │ │ │ │ + ldrheq r6, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + addseq r3, r5, r4, lsl #30 │ │ │ │ + ldrsbeq r3, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r2, pc, r4, lsr #9 │ │ │ │ tsteq r1, r8, lsl #12 │ │ │ │ - umullseq r3, r5, ip, lr │ │ │ │ - rsbseq r6, lr, ip, lsl #11 │ │ │ │ - rsbseq r6, lr, r8, asr r4 │ │ │ │ - rsbseq r6, lr, r0, lsl r6 │ │ │ │ + addseq r3, r5, ip, lsl #29 │ │ │ │ + rsbseq r6, lr, ip, ror r5 │ │ │ │ + rsbseq r6, lr, r8, asr #8 │ │ │ │ + rsbseq r6, lr, r0, lsl #12 │ │ │ │ tsteq r1, r0, ror #10 │ │ │ │ smlatteq r1, ip, r4, r7 │ │ │ │ ldr r0, [pc, #4] @ 3f19a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rsceq lr, pc, r4, lsl r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #128] @ 3f1a3c │ │ │ │ mov r5, r0 │ │ │ │ @@ -382210,20 +382210,20 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r0, [pc, #28] @ 3f1a44 │ │ │ │ ldr r1, [pc, #28] @ 3f1a48 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f19e8 │ │ │ │ tsteq r1, ip, lsr r4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - rsbseq r6, lr, r8, lsr #9 │ │ │ │ - @ instruction: 0x00953cf8 │ │ │ │ + @ instruction: 0x007e6498 │ │ │ │ + addseq r3, r5, r8, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ rsbs r1, r2, #284 @ 0x11c │ │ │ │ rscs r1, r3, #0 │ │ │ │ ldr r1, [pc, #236] @ 3f1b58 │ │ │ │ @@ -382274,30 +382274,30 @@ │ │ │ │ ldr r0, [pc, #80] @ 3f1b70 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x01017390 │ │ │ │ tsteq r0, r1, lsl r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ - addseq r3, r5, r8, lsr #24 │ │ │ │ - addseq r3, r5, r4, lsl #24 │ │ │ │ - rsbseq r6, lr, r8, asr #7 │ │ │ │ + addseq r3, r5, r8, lsl ip │ │ │ │ + @ instruction: 0x00953bf4 │ │ │ │ + ldrheq r6, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ 3f1c28 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -382305,110 +382305,110 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3f1c2c │ │ │ │ ldr r1, [pc, #140] @ 3f1c30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #120] @ 3f1c34 │ │ │ │ ldr r1, [pc, #120] @ 3f1c38 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #84] @ 3f1c3c │ │ │ │ ldr r1, [pc, #84] @ 3f1c40 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r4, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 381554 │ │ │ │ - umullseq r3, r5, r8, fp │ │ │ │ + addseq r3, r5, r8, lsl #23 │ │ │ │ + rsbseq r0, sp, r8, ror r9 │ │ │ │ rsbseq r0, sp, r8, lsl #19 │ │ │ │ - @ instruction: 0x007d0998 │ │ │ │ - rsbseq r6, lr, r0, asr #6 │ │ │ │ - rsbseq r6, lr, ip, asr r3 │ │ │ │ + rsbseq r6, lr, r0, lsr r3 │ │ │ │ + rsbseq r6, lr, ip, asr #6 │ │ │ │ strheq lr, [pc], #28 @ │ │ │ │ - rsbseq r6, lr, r8, asr #6 │ │ │ │ + rsbseq r6, lr, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 3f1cd8 │ │ │ │ ldr r2, [pc, #124] @ 3f1cdc │ │ │ │ ldr r1, [pc, #124] @ 3f1ce0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #92] @ 3f1ce4 │ │ │ │ ldr r1, [pc, #92] @ 3f1ce8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r2, [pc, #68] @ 3f1cec │ │ │ │ ldr r3, [pc, #68] @ 3f1cf0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r3, r5, r4, asr #21 │ │ │ │ - rsbseq r2, ip, r8, lsr #30 │ │ │ │ - ldrsheq r1, [pc], #-240 @ │ │ │ │ + @ instruction: 0x00953ab4 │ │ │ │ + rsbseq r2, ip, r8, lsl pc │ │ │ │ + rsbseq r1, pc, r0, ror #31 │ │ │ │ rsceq lr, pc, r4, lsr #2 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - @ instruction: 0x007e6298 │ │ │ │ + rsbseq r6, lr, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 3f1d70 │ │ │ │ ldr r2, [pc, #100] @ 3f1d74 │ │ │ │ ldr r1, [pc, #100] @ 3f1d78 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ mov r3, #30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ bl 27ebf4 │ │ │ │ add r4, r4, #4096 @ 0x1000 │ │ │ │ mov r3, #0 │ │ │ │ @@ -382417,46 +382417,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r3, r5, r4, lsl sl │ │ │ │ - rsbseq r6, lr, r0, ror #3 │ │ │ │ - ldrsheq r6, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + addseq r3, r5, r4, lsl #20 │ │ │ │ + ldrsbeq r6, [lr], #-16 @ │ │ │ │ + rsbseq r6, lr, ip, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 3f1d8c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ffa0 │ │ │ │ + b 92ff98 │ │ │ │ rsceq lr, pc, r0, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 3f1de4 │ │ │ │ ldr r2, [pc, #60] @ 3f1de8 │ │ │ │ ldr r1, [pc, #60] @ 3f1dec │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umullseq r3, r5, r4, sl │ │ │ │ - rsbseq r2, ip, r0, ror #27 │ │ │ │ - rsbseq r1, pc, ip, lsr #29 │ │ │ │ + addseq r3, r5, r4, lsl #21 │ │ │ │ + ldrsbeq r2, [ip], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x007f1e9c │ │ │ │ ldrb r2, [r0, #933] @ 0x3a5 │ │ │ │ mov r3, r0 │ │ │ │ tst r2, #4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ tst r2, #64 @ 0x40 │ │ │ │ @@ -382465,15 +382465,15 @@ │ │ │ │ tst r1, #112 @ 0x70 │ │ │ │ beq 3f1e40 │ │ │ │ ldrb r2, [r3, #931] @ 0x3a3 │ │ │ │ mov r1, #1 │ │ │ │ orr r2, r2, #128 @ 0x80 │ │ │ │ ldr r0, [r3, #924] @ 0x39c │ │ │ │ strb r2, [r3, #931] @ 0x3a3 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ tst r1, #4 │ │ │ │ bne 3f1e1c │ │ │ │ b 3f1e14 │ │ │ │ tst r2, #8 │ │ │ │ beq 3f1e54 │ │ │ │ ldrb r2, [r3, #932] @ 0x3a4 │ │ │ │ lsrs r2, r2, #7 │ │ │ │ @@ -382509,25 +382509,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 3f1f64 │ │ │ │ ldr r1, [pc, #148] @ 3f1f68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #128] @ 3f1f6c │ │ │ │ ldr r1, [pc, #128] @ 3f1f70 │ │ │ │ add r4, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #96] @ 3f1f74 │ │ │ │ ldr r1, [pc, #96] @ 3f1f78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #88] @ 3f1f7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -382541,21 +382541,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r3, r5, r8, lsl #19 │ │ │ │ - rsbseq r2, ip, r0, ror #25 │ │ │ │ - ldrsheq r2, [ip], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r2, ip, r4, lsr #25 │ │ │ │ - rsbseq r1, pc, r0, ror sp @ │ │ │ │ + addseq r3, r5, r8, ror r9 │ │ │ │ + ldrsbeq r2, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r2, ip, r4, ror #25 │ │ │ │ + @ instruction: 0x007c2c94 │ │ │ │ + rsbseq r1, pc, r0, ror #26 │ │ │ │ rsceq sp, pc, r0, lsr pc @ │ │ │ │ - rsbseq r6, lr, r8, asr #32 │ │ │ │ + rsbseq r6, lr, r8, lsr r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 3f1fd4 │ │ │ │ @@ -382564,38 +382564,38 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #110 @ 0x6e │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92c3f4 │ │ │ │ - addseq r3, r5, r4, lsr #17 │ │ │ │ - ldrsbeq r5, [lr], #-252 @ 0xffffff04 @ │ │ │ │ - ldrsheq r5, [lr], #-252 @ 0xffffff04 @ │ │ │ │ + b 92c3ec │ │ │ │ + umullseq r3, r5, r4, r8 │ │ │ │ + rsbseq r5, lr, ip, asr #31 │ │ │ │ + rsbseq r5, lr, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #156] @ 3f2094 │ │ │ │ ldr r2, [pc, #156] @ 3f2098 │ │ │ │ ldr r1, [pc, #156] @ 3f209c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #110 @ 0x6e │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r4, #928 @ 0x3a0 │ │ │ │ strb r5, [r4, #929] @ 0x3a1 │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ @@ -382618,17 +382618,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r3, r5, r8, asr #16 │ │ │ │ - rsbseq r5, lr, ip, ror pc │ │ │ │ - @ instruction: 0x007e5f9c │ │ │ │ + addseq r3, r5, r8, lsr r8 │ │ │ │ + rsbseq r5, lr, ip, ror #30 │ │ │ │ + rsbseq r5, lr, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #240] @ 3f21a8 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -382636,75 +382636,75 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 3f21ac │ │ │ │ ldr r1, [pc, #224] @ 3f21b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #110 @ 0x6e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #204] @ 3f21b4 │ │ │ │ ldr r1, [pc, #204] @ 3f21b8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ add sl, r4, #752 @ 0x2f0 │ │ │ │ mov r7, r0 │ │ │ │ bl 381454 │ │ │ │ ldr r2, [pc, #148] @ 3f21bc │ │ │ │ ldr r3, [pc, #148] @ 3f21c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 381554 │ │ │ │ ldr r2, [pc, #100] @ 3f21c4 │ │ │ │ ldr r1, [pc, #100] @ 3f21c8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #76] @ 3f21cc │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3e840c │ │ │ │ str r0, [r4, #920] @ 0x398 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r3, r5, ip, lsl #15 │ │ │ │ - ldrheq r5, [lr], #-236 @ 0xffffff14 @ │ │ │ │ - ldrsbeq r5, [lr], #-232 @ 0xffffff18 @ │ │ │ │ + addseq r3, r5, ip, ror r7 │ │ │ │ + rsbseq r5, lr, ip, lsr #29 │ │ │ │ + rsbseq r5, lr, r8, asr #29 │ │ │ │ + rsbseq r0, sp, r0, lsr r4 │ │ │ │ rsbseq r0, sp, r0, asr #8 │ │ │ │ - rsbseq r0, sp, r0, asr r4 │ │ │ │ rsceq sp, pc, ip, lsl sp @ │ │ │ │ - addeq sl, r1, r0, asr #8 │ │ │ │ - rsbseq r2, ip, r4, lsr sl │ │ │ │ - ldrsheq r1, [pc], #-172 @ │ │ │ │ - rsbseq r0, lr, ip, asr #15 │ │ │ │ + addeq sl, r1, r0, lsr r4 │ │ │ │ + rsbseq r2, ip, r4, lsr #20 │ │ │ │ + rsbseq r1, pc, ip, ror #21 │ │ │ │ + ldrheq r0, [lr], #-124 @ 0xffffff84 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #340] @ 3f233c │ │ │ │ ldr r3, [pc, #340] @ 3f2340 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -382730,15 +382730,15 @@ │ │ │ │ ldr r6, [pc, #272] @ 3f2350 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r5, [r4, #929] @ 0x3a1 │ │ │ │ strb r5, [r4, #930] @ 0x3a2 │ │ │ │ str r5, [r4, #976] @ 0x3d0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #244] @ 3f2354 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ bne 3f22a4 │ │ │ │ ldr r2, [pc, #224] @ 3f2358 │ │ │ │ @@ -382773,42 +382773,42 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3f2368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f2270 │ │ │ │ ldr r0, [pc, #64] @ 3f236c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f2270 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r4, lsl ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r3, r5, r0, lsr #12 │ │ │ │ - rsbseq r2, ip, r8, asr r9 │ │ │ │ - rsbseq r1, pc, r4, lsr #20 │ │ │ │ + addseq r3, r5, r0, lsl r6 │ │ │ │ + rsbseq r2, ip, r8, asr #18 │ │ │ │ + rsbseq r1, pc, r4, lsl sl @ │ │ │ │ smlatbeq r1, r0, fp, r6 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabbeq r1, r4, fp, r6 │ │ │ │ andeq r1, r0, r4, lsr #28 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r5, lr, r4, lsr #25 │ │ │ │ - rsbseq r5, lr, r0, asr #25 │ │ │ │ + @ instruction: 0x007e5c94 │ │ │ │ + ldrheq r5, [lr], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #576] @ 3f25c8 │ │ │ │ ldr r3, [pc, #576] @ 3f25cc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -382835,15 +382835,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #500] @ 3f25e0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2490 │ │ │ │ ldr r2, [pc, #468] @ 3f25e4 │ │ │ │ ldr r3, [pc, #440] @ 3f25cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -382861,15 +382861,15 @@ │ │ │ │ ldr r1, [pc, #420] @ 3f25f0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #360] @ 3f25d4 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2518 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bl 3e91f0 │ │ │ │ @@ -382897,23 +382897,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3f2600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f2408 │ │ │ │ ldr r3, [pc, #228] @ 3f2604 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f2478 │ │ │ │ ldr r3, [pc, #196] @ 3f25f8 │ │ │ │ @@ -382930,54 +382930,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3f2608 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f2478 │ │ │ │ ldr r0, [pc, #108] @ 3f260c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f2408 │ │ │ │ ldr r0, [pc, #88] @ 3f2610 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f2478 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r4, ror sl │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r1, r0, asr #20 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r3, r5, r8, ror #8 │ │ │ │ - rsbseq r2, ip, r8, lsr #15 │ │ │ │ - rsbseq r1, pc, r4, ror r8 @ │ │ │ │ + addseq r3, r5, r8, asr r4 │ │ │ │ + @ instruction: 0x007c2798 │ │ │ │ + rsbseq r1, pc, r4, ror #16 │ │ │ │ smlatteq r1, ip, r9, r6 │ │ │ │ - @ instruction: 0x009533fc │ │ │ │ - rsbseq r2, ip, r0, asr #14 │ │ │ │ - rsbseq r1, pc, ip, lsl #16 │ │ │ │ + addseq r3, r5, ip, ror #7 │ │ │ │ + rsbseq r2, ip, r0, lsr r7 │ │ │ │ + ldrsheq r1, [pc], #-124 @ │ │ │ │ andeq r5, r0, r8, ror #11 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r5, lr, ip, asr #22 │ │ │ │ + rsbseq r5, lr, ip, lsr fp │ │ │ │ andeq r3, r0, r4, asr #7 │ │ │ │ - rsbseq r5, lr, r0, lsl #21 │ │ │ │ - ldrsheq r5, [lr], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r5, lr, r0, lsl #21 │ │ │ │ + rsbseq r5, lr, r0, ror sl │ │ │ │ + rsbseq r5, lr, r4, ror #21 │ │ │ │ + rsbseq r5, lr, r0, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1172] @ 3f2ac0 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -383020,15 +383020,15 @@ │ │ │ │ add r4, r6, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ strb r0, [r4, #958] @ 0x3be │ │ │ │ mov r0, r6 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f27a8 │ │ │ │ add r5, r5, #1 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ cmp r5, #16 │ │ │ │ cmpne r5, r7 │ │ │ │ @@ -383038,15 +383038,15 @@ │ │ │ │ ldr r1, [pc, #980] @ 3f2ae4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f291c │ │ │ │ cmp r5, r7 │ │ │ │ strb r5, [r6, #956] @ 0x3bc │ │ │ │ bcc 3f28ac │ │ │ │ orr r3, r5, #64 @ 0x40 │ │ │ │ @@ -383097,24 +383097,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 3f2af8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f26ec │ │ │ │ ldrb r2, [r6, #951] @ 0x3b7 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ orr r2, r2, #2 │ │ │ │ strb r3, [r6, #929] @ 0x3a1 │ │ │ │ strb r2, [r6, #951] @ 0x3b7 │ │ │ │ b 3f2774 │ │ │ │ @@ -383123,15 +383123,15 @@ │ │ │ │ ldr r1, [pc, #672] @ 3f2b04 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2a08 │ │ │ │ ldr r0, [r6, #920] @ 0x398 │ │ │ │ bl 3e91f0 │ │ │ │ ldrb r3, [r6, #957] @ 0x3bd │ │ │ │ cmp r5, #16 │ │ │ │ @@ -383162,15 +383162,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #512] @ 3f2b0c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f26ec │ │ │ │ ldr r3, [pc, #492] @ 3f2b10 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f2734 │ │ │ │ @@ -383188,33 +383188,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 3f2b14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f2734 │ │ │ │ ldr ip, [pc, #368] @ 3f2b18 │ │ │ │ ldr r2, [pc, #368] @ 3f2b1c │ │ │ │ ldr r1, [pc, #368] @ 3f2b20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #340] @ 3f2b24 │ │ │ │ ldr r2, [pc, #244] @ 3f2ac8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ eors r1, r2, r1 │ │ │ │ @@ -383222,15 +383222,15 @@ │ │ │ │ bne 3f2abc │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #304] @ 3f2b28 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [pc, #284] @ 3f2b2c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f2888 │ │ │ │ ldr r3, [pc, #200] @ 3f2af0 │ │ │ │ @@ -383247,67 +383247,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3f2b30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f2888 │ │ │ │ ldr r0, [pc, #160] @ 3f2b34 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f2734 │ │ │ │ ldr r0, [pc, #136] @ 3f2b38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f2888 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r6, [r1, -r0] │ │ │ │ @ instruction: 0x010167b0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - ldrsheq r2, [ip], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r1, pc, r0, asr #11 │ │ │ │ - umullseq r3, r5, ip, r1 │ │ │ │ - addseq r3, r5, r8, lsr r1 │ │ │ │ - rsbseq r2, ip, r0, lsl #9 │ │ │ │ - rsbseq r1, pc, r8, asr #10 │ │ │ │ + rsbseq r2, ip, r4, ror #9 │ │ │ │ + ldrheq r1, [pc], #-80 @ │ │ │ │ + addseq r3, r5, ip, lsl #3 │ │ │ │ + addseq r3, r5, r8, lsr #2 │ │ │ │ + rsbseq r2, ip, r0, ror r4 │ │ │ │ + rsbseq r1, pc, r8, lsr r5 @ │ │ │ │ smlabbeq r1, r0, r6, r6 │ │ │ │ andeq r5, r0, r8, ror #11 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r5, lr, r8, lsr #16 │ │ │ │ - addseq r2, r5, r4, ror #31 │ │ │ │ - rsbseq r2, ip, ip, lsr #6 │ │ │ │ - ldrsheq r1, [pc], #-52 @ │ │ │ │ + rsbseq r5, lr, r8, lsl r8 │ │ │ │ + @ instruction: 0x00952fd4 │ │ │ │ + rsbseq r2, ip, ip, lsl r3 │ │ │ │ + rsbseq r1, pc, r4, ror #7 │ │ │ │ tsteq r1, r0, lsr r5 │ │ │ │ - rsbseq r5, lr, r4, lsl #15 │ │ │ │ + rsbseq r5, lr, r4, ror r7 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - rsbseq r5, lr, r0, lsr r7 │ │ │ │ - umullseq r2, r5, r8, lr │ │ │ │ - rsbseq r2, ip, r4, ror #3 │ │ │ │ - ldrheq r1, [pc], #-32 @ │ │ │ │ + rsbseq r5, lr, r0, lsr #14 │ │ │ │ + addseq r2, r5, r8, lsl #29 │ │ │ │ + ldrsbeq r2, [ip], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r1, pc, r0, lsr #5 │ │ │ │ tsteq r1, ip, lsr #8 │ │ │ │ - rsbseq r5, lr, ip, asr r7 │ │ │ │ + rsbseq r5, lr, ip, asr #14 │ │ │ │ andeq r3, r0, r4, asr #7 │ │ │ │ - rsbseq r5, lr, ip, lsl #11 │ │ │ │ - rsbseq r5, lr, r0, lsl #13 │ │ │ │ - rsbseq r5, lr, r8, lsl #11 │ │ │ │ + rsbseq r5, lr, ip, ror r5 │ │ │ │ + rsbseq r5, lr, r0, ror r6 │ │ │ │ + rsbseq r5, lr, r8, ror r5 │ │ │ │ ldrb r1, [r0, #956] @ 0x3bc │ │ │ │ tst r1, #31 │ │ │ │ beq 3f2b70 │ │ │ │ ldrb r2, [r0, #974] @ 0x3ce │ │ │ │ sub r1, r1, #1 │ │ │ │ add ip, r0, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -383368,15 +383368,15 @@ │ │ │ │ ldr r1, [pc, #1012] @ 3f302c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #984] @ 3f3030 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2d74 │ │ │ │ ldr r2, [pc, #968] @ 3f3034 │ │ │ │ ldr r3, [pc, #932] @ 3f3014 │ │ │ │ @@ -383422,15 +383422,15 @@ │ │ │ │ beq 3f2c24 │ │ │ │ mov r0, r4 │ │ │ │ bl 3f1d90 │ │ │ │ ldrb r2, [r4, #928] @ 0x3a0 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #788] @ 3f3038 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f2c24 │ │ │ │ ldrb r7, [r0, #930] @ 0x3a2 │ │ │ │ mov r9, #0 │ │ │ │ b 3f2c28 │ │ │ │ ldrb r7, [r0, #929] @ 0x3a1 │ │ │ │ mov r9, #0 │ │ │ │ b 3f2c28 │ │ │ │ @@ -383465,28 +383465,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 3f3044 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f2c64 │ │ │ │ cmp r3, #15 │ │ │ │ sbcs r2, r2, #0 │ │ │ │ bcs 3f2e88 │ │ │ │ ldr r2, [pc, #552] @ 3f3048 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -383523,15 +383523,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3f1d90 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #404] @ 3f304c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f2bf8 │ │ │ │ ldrb r7, [r4, #948] @ 0x3b4 │ │ │ │ mov r9, #0 │ │ │ │ b 3f2c28 │ │ │ │ ldrb r7, [r4, #937] @ 0x3a9 │ │ │ │ mov r9, #0 │ │ │ │ b 3f2c28 │ │ │ │ @@ -383590,15 +383590,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #160] @ 3f3054 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r7, r9} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f2c64 │ │ │ │ mov r0, r4 │ │ │ │ bl 3f2b3c │ │ │ │ ldrb r7, [r4, #928] @ 0x3a0 │ │ │ │ b 3f2c24 │ │ │ │ bl 3f21d0 │ │ │ │ ldrb r3, [r4, #956] @ 0x3bc │ │ │ │ @@ -383606,36 +383606,36 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3f1d90 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #84] @ 3f3058 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f2bf8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r0, ror #4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r1, r0, asr r2 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq r2, r5, r0, lsl #23 │ │ │ │ - addseq r2, r5, r0, lsl ip │ │ │ │ - rsbseq r1, ip, r0, asr pc │ │ │ │ - rsbseq r1, pc, ip, lsl r0 @ │ │ │ │ + addseq r2, r5, r0, ror fp │ │ │ │ + addseq r2, r5, r0, lsl #24 │ │ │ │ + rsbseq r1, ip, r0, asr #30 │ │ │ │ + rsbseq r1, pc, ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x01016190 │ │ │ │ - rsbseq r5, lr, r8, asr r4 │ │ │ │ + rsbseq r5, lr, r8, asr #8 │ │ │ │ andeq r3, r0, ip, ror #13 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrheq r5, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ - addseq r2, r5, ip, lsl #19 │ │ │ │ - rsbseq r2, lr, r0, lsl sp │ │ │ │ - umullseq r2, r5, r4, r8 │ │ │ │ - rsbseq r5, lr, r0, asr r2 │ │ │ │ - rsbseq r2, lr, r4, asr #23 │ │ │ │ + rsbseq r5, lr, ip, lsr #7 │ │ │ │ + addseq r2, r5, ip, ror r9 │ │ │ │ + rsbseq r2, lr, r0, lsl #26 │ │ │ │ + addseq r2, r5, r4, lsl #17 │ │ │ │ + rsbseq r5, lr, r0, asr #4 │ │ │ │ + ldrheq r2, [lr], #-180 @ 0xffffff4c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3416] @ 3f3dd0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -383657,15 +383657,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #104] @ 0x68 │ │ │ │ ldr fp, [sp, #112] @ 0x70 │ │ │ │ ldrb sl, [r0, #935] @ 0x3a7 │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #3340] @ 3f3de8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f34bc │ │ │ │ cmp r5, #32 │ │ │ │ @@ -383697,15 +383697,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #3220] @ 3f3df4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [pc, #3196] @ 3f3df8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #31 │ │ │ │ bhi 3f30f8 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrsh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -383759,15 +383759,15 @@ │ │ │ │ ldr r1, [pc, #3000] @ 3f3e0c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #2972] @ 3f3e10 │ │ │ │ ldr r3, [pc, #2908] @ 3f3dd4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -383805,15 +383805,15 @@ │ │ │ │ ldr r1, [pc, #2836] @ 3f3e20 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #2808] @ 3f3e24 │ │ │ │ ldr r2, [pc, #2724] @ 3f3dd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ eors r1, r2, r1 │ │ │ │ @@ -383822,15 +383822,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #2772] @ 3f3e28 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r4, #976] @ 0x3d0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldrb r3, [r4, #930] @ 0x3a2 │ │ │ │ tst r8, #2 │ │ │ │ andne r3, r3, #253 @ 0xfd │ │ │ │ ldr r2, [pc, #2736] @ 3f3e2c │ │ │ │ strb r3, [r4, #930] @ 0x3a2 │ │ │ │ ldr r3, [pc, #2640] @ 3f3dd4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -383932,29 +383932,29 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2280] @ 3f3e3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f30ec │ │ │ │ cmp r8, #0 │ │ │ │ bne 3f3780 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f378c │ │ │ │ ldr r2, [r4, #976] @ 0x3d0 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -384061,15 +384061,15 @@ │ │ │ │ ldr r1, [pc, #1864] @ 3f3e54 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f3c18 │ │ │ │ ldrb r3, [r4, #930] @ 0x3a2 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r3, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -384195,15 +384195,15 @@ │ │ │ │ ldr r1, [pc, #1348] @ 3f3e68 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f3488 │ │ │ │ ldr r3, [pc, #1308] @ 3f3e6c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -384224,23 +384224,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1188] @ 3f3e70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f3488 │ │ │ │ and r8, r8, #1 │ │ │ │ lsr fp, r5, #1 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bl 3e8c24 │ │ │ │ @@ -384250,15 +384250,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f3c9c │ │ │ │ cmp sl, #0 │ │ │ │ bne 3f3b6c │ │ │ │ ldrb r2, [r4, #929] @ 0x3a1 │ │ │ │ add r3, r4, #932 @ 0x3a4 │ │ │ │ @@ -384287,15 +384287,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f30ec │ │ │ │ ldr r2, [r4, #976] @ 0x3d0 │ │ │ │ bic r3, r3, #20 │ │ │ │ cmp r2, #5 │ │ │ │ strb r3, [r4, #929] @ 0x3a1 │ │ │ │ bne 3f3488 │ │ │ │ b 3f3580 │ │ │ │ @@ -384304,15 +384304,15 @@ │ │ │ │ ldr r1, [pc, #948] @ 3f3e8c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #920] @ 3f3e90 │ │ │ │ ldr r3, [pc, #728] @ 3f3dd4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -384402,23 +384402,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 3f3ea0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f3730 │ │ │ │ ldr r3, [pc, #512] @ 3f3ea4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f3a24 │ │ │ │ ldr r3, [pc, #308] @ 3f3dec │ │ │ │ @@ -384438,149 +384438,149 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3f3ea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f3a24 │ │ │ │ ldr r3, [pc, #364] @ 3f3eac │ │ │ │ ldr r2, [pc, #364] @ 3f3eb0 │ │ │ │ ldr r1, [pc, #364] @ 3f3eb4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #324] @ 3f3eb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f3b80 │ │ │ │ ldr r0, [pc, #312] @ 3f3ebc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f3730 │ │ │ │ ldr r0, [pc, #292] @ 3f3ec0 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f3a24 │ │ │ │ ldr r0, [pc, #264] @ 3f3ec4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f3488 │ │ │ │ smlabbeq r1, r0, sp, r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r2, r5, r4, lsr #15 │ │ │ │ - rsbseq r0, pc, ip, lsr #23 │ │ │ │ - rsbseq r1, ip, r0, ror #21 │ │ │ │ + umullseq r2, r5, r4, r7 │ │ │ │ + @ instruction: 0x007f0b9c │ │ │ │ + ldrsbeq r1, [ip], #-160 @ 0xffffff60 @ │ │ │ │ tsteq r1, r4, lsr #26 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ smlabteq r1, r4, ip, r5 │ │ │ │ - rsbseq r2, lr, r8, lsr #24 │ │ │ │ - addseq r2, r5, lr, asr r6 │ │ │ │ + rsbseq r2, lr, r8, lsl ip │ │ │ │ + addseq r2, r5, lr, asr #12 │ │ │ │ tsteq r1, ip, asr #24 │ │ │ │ strdeq r5, [r1, -r8] │ │ │ │ - @ instruction: 0x009525f4 │ │ │ │ - rsbseq r1, ip, r0, asr #18 │ │ │ │ - rsbseq r0, pc, r8, lsl #20 │ │ │ │ + addseq r2, r5, r4, ror #11 │ │ │ │ + rsbseq r1, ip, r0, lsr r9 │ │ │ │ + ldrsheq r0, [pc], #-152 @ │ │ │ │ smlabbeq r1, r8, fp, r5 │ │ │ │ - rsbseq r5, lr, r0, asr #4 │ │ │ │ - addseq r2, r5, ip, lsr r5 │ │ │ │ - rsbseq r1, ip, r8, lsl #17 │ │ │ │ - rsbseq r0, pc, r4, asr r9 @ │ │ │ │ + rsbseq r5, lr, r0, lsr r2 │ │ │ │ + addseq r2, r5, ip, lsr #10 │ │ │ │ + rsbseq r1, ip, r8, ror r8 │ │ │ │ + rsbseq r0, pc, r4, asr #18 │ │ │ │ ldrdeq r5, [r1, -r0] │ │ │ │ - ldrsheq r5, [lr], #-0 @ │ │ │ │ + rsbseq r5, lr, r0, ror #1 │ │ │ │ tsteq r1, ip, ror sl │ │ │ │ tsteq r1, ip, ror #18 │ │ │ │ andeq r5, r0, r4, asr r1 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r4, lr, r0, lsl #26 │ │ │ │ - addseq r2, r5, sl, ror r2 │ │ │ │ + ldrsheq r4, [lr], #-192 @ 0xffffff40 @ │ │ │ │ + addseq r2, r5, sl, ror #4 │ │ │ │ @ instruction: 0x01015794 │ │ │ │ - ldrsheq r2, [lr], #-104 @ 0xffffff98 @ │ │ │ │ - addseq r2, r5, ip, lsr r1 │ │ │ │ - rsbseq r1, ip, r4, lsl #9 │ │ │ │ - rsbseq r0, pc, ip, asr #10 │ │ │ │ - addseq r2, r5, r2, rrx │ │ │ │ + rsbseq r2, lr, r8, ror #13 │ │ │ │ + addseq r2, r5, ip, lsr #2 │ │ │ │ + rsbseq r1, ip, r4, ror r4 │ │ │ │ + rsbseq r0, pc, ip, lsr r5 @ │ │ │ │ + addseq r2, r5, r2, asr r0 │ │ │ │ ldrdeq r5, [r1, -r4] │ │ │ │ - addseq r1, r5, r4, lsr #30 │ │ │ │ - rsbseq r1, ip, ip, ror #4 │ │ │ │ - rsbseq r0, pc, r4, lsr r3 @ │ │ │ │ + addseq r1, r5, r4, lsl pc │ │ │ │ + rsbseq r1, ip, ip, asr r2 │ │ │ │ + rsbseq r0, pc, r4, lsr #6 │ │ │ │ andeq r5, r0, ip, lsr #32 │ │ │ │ - ldrsheq r4, [lr], #-152 @ 0xffffff68 @ │ │ │ │ - addseq r1, r5, ip, asr #28 │ │ │ │ - @ instruction: 0x007c1194 │ │ │ │ - rsbseq r0, pc, ip, asr r2 @ │ │ │ │ - rsbseq r4, lr, ip, lsl #16 │ │ │ │ - addseq r1, r5, r0, ror sp │ │ │ │ - ldrheq r1, [ip], #-12 @ │ │ │ │ - rsbseq r0, pc, r4, lsl #3 │ │ │ │ + rsbseq r4, lr, r8, ror #19 │ │ │ │ + addseq r1, r5, ip, lsr lr │ │ │ │ + rsbseq r1, ip, r4, lsl #3 │ │ │ │ + rsbseq r0, pc, ip, asr #4 │ │ │ │ + ldrsheq r4, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + addseq r1, r5, r0, ror #26 │ │ │ │ + rsbseq r1, ip, ip, lsr #1 │ │ │ │ + rsbseq r0, pc, r4, ror r1 @ │ │ │ │ tsteq r1, r4, lsl #6 │ │ │ │ - ldrheq r4, [lr], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r4, lr, ip, lsr #19 │ │ │ │ tsteq r1, r0, asr r2 │ │ │ │ andeq r6, r0, r8, asr #18 │ │ │ │ - rsbseq r4, lr, r0, ror #15 │ │ │ │ + ldrsbeq r4, [lr], #-112 @ 0xffffff90 @ │ │ │ │ andeq r2, r0, ip, lsl fp │ │ │ │ - ldrheq r4, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ - addseq r1, r5, r0, lsl #22 │ │ │ │ - rsbseq r0, ip, r8, asr #28 │ │ │ │ - rsbseq pc, lr, r0, lsl pc @ │ │ │ │ - rsbseq r4, lr, r0, lsr #12 │ │ │ │ - rsbseq r4, lr, r8, lsr #14 │ │ │ │ - rsbseq r4, lr, r0, lsr #11 │ │ │ │ - rsbseq r4, lr, ip, asr #12 │ │ │ │ + rsbseq r4, lr, r8, lsr #11 │ │ │ │ + @ instruction: 0x00951af0 │ │ │ │ + rsbseq r0, ip, r8, lsr lr │ │ │ │ + rsbseq pc, lr, r0, lsl #30 │ │ │ │ + rsbseq r4, lr, r0, lsl r6 │ │ │ │ + rsbseq r4, lr, r8, lsl r7 │ │ │ │ + @ instruction: 0x007e4590 │ │ │ │ + rsbseq r4, lr, ip, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 3f3ed8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ffa0 │ │ │ │ + b 92ff98 │ │ │ │ rsceq ip, pc, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a044 │ │ │ │ - bl 930b28 │ │ │ │ + bl 92a03c │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #124] @ 3f3f80 │ │ │ │ ldr r2, [pc, #124] @ 3f3f84 │ │ │ │ ldr r1, [pc, #124] @ 3f3f88 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldrb r3, [r4, #413] @ 0x19d │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3f3f54 │ │ │ │ ldrb r0, [r5, #171] @ 0xab │ │ │ │ eor r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -384597,17 +384597,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r1, r5, r8, lsl #19 │ │ │ │ - rsbseq r0, ip, ip, ror #24 │ │ │ │ - addeq r4, r7, r8, lsr #26 │ │ │ │ + addseq r1, r5, r8, ror r9 │ │ │ │ + rsbseq r0, ip, ip, asr ip │ │ │ │ + addeq r4, r7, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #192] @ 3f4064 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -384615,33 +384615,33 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3f4068 │ │ │ │ ldr r1, [pc, #176] @ 3f406c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #156] @ 3f4070 │ │ │ │ ldr r1, [pc, #156] @ 3f4074 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #124] @ 3f4078 │ │ │ │ ldr r1, [pc, #124] @ 3f407c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #100] @ 3f4080 │ │ │ │ ldr r1, [pc, #100] @ 3f4084 │ │ │ │ ldr r2, [pc, #100] @ 3f4088 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -384654,19 +384654,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r1, r5, ip, ror #17 │ │ │ │ - ldrsbeq r0, [ip], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq pc, lr, r4, lsr #25 │ │ │ │ - rsbseq r2, lr, r0, lsr #28 │ │ │ │ - rsbseq r2, lr, r8, lsr lr │ │ │ │ + @ instruction: 0x009518dc │ │ │ │ + rsbseq r0, ip, ip, asr #23 │ │ │ │ + @ instruction: 0x007efc94 │ │ │ │ + rsbseq r2, lr, r0, lsl lr │ │ │ │ + rsbseq r2, lr, r8, lsr #28 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ strheq fp, [pc], #236 @ │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -384680,15 +384680,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #1 │ │ │ │ mov ip, r4 │ │ │ │ cmp r5, r3 │ │ │ │ strb r3, [r0, #413] @ 0x19d │ │ │ │ ldrb r3, [ip], #1 │ │ │ │ strb r3, [r0, #412] @ 0x19c │ │ │ │ beq 3f4120 │ │ │ │ @@ -384708,32 +384708,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r1, r5, r0, ror #15 │ │ │ │ - rsbseq r4, lr, r4, ror #9 │ │ │ │ - ldrsbeq r4, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ + @ instruction: 0x009517d0 │ │ │ │ + ldrsbeq r4, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r4, lr, r0, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3f41c0 │ │ │ │ ldr r2, [pc, #96] @ 3f41c4 │ │ │ │ ldr r1, [pc, #96] @ 3f41c8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #1 │ │ │ │ ldrb r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ add r0, r2, r1 │ │ │ │ add r2, r3, r2 │ │ │ │ strb r0, [r3, #412] @ 0x19c │ │ │ │ ldrb r0, [r2, #152] @ 0x98 │ │ │ │ @@ -384741,32 +384741,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r1, r5, ip, lsr #14 │ │ │ │ - rsbseq r4, lr, r4, lsr #8 │ │ │ │ - rsbseq r4, lr, r8, lsr r4 │ │ │ │ + addseq r1, r5, ip, lsl r7 │ │ │ │ + rsbseq r4, lr, r4, lsl r4 │ │ │ │ + rsbseq r4, lr, r8, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3f4244 │ │ │ │ ldr r2, [pc, #96] @ 3f4248 │ │ │ │ ldr r1, [pc, #96] @ 3f424c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #408] @ 0x198 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ bl 27db80 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #412] @ 0x19c │ │ │ │ @@ -384774,17 +384774,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r1, r5, r8, lsr #13 │ │ │ │ - @ instruction: 0x007e4398 │ │ │ │ - rsbseq r4, lr, ip, lsr #7 │ │ │ │ + umullseq r1, r5, r8, r6 │ │ │ │ + rsbseq r4, lr, r8, lsl #7 │ │ │ │ + @ instruction: 0x007e439c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #216] @ 3f4340 │ │ │ │ ldr r7, [pc, #216] @ 3f4344 │ │ │ │ ldr r4, [pc, #216] @ 3f4348 │ │ │ │ @@ -384795,22 +384795,22 @@ │ │ │ │ add sl, r8, #56 @ 0x38 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ mov r6, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #408] @ 0x198 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ bl 27db80 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #412] @ 0x19c │ │ │ │ @@ -384828,73 +384828,73 @@ │ │ │ │ ldr ip, [pc, #68] @ 3f434c │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r1, r5, r4, lsr #12 │ │ │ │ - rsbseq r4, lr, ip, lsl r3 │ │ │ │ - rsbseq r4, lr, r8, lsr r3 │ │ │ │ - ldrheq r4, [lr], #-36 @ 0xffffffdc @ │ │ │ │ + addseq r1, r5, r4, lsl r6 │ │ │ │ + rsbseq r4, lr, ip, lsl #6 │ │ │ │ + rsbseq r4, lr, r8, lsr #6 │ │ │ │ + rsbseq r4, lr, r4, lsr #5 │ │ │ │ │ │ │ │ 003f4350 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #132] @ 3f43ec │ │ │ │ sub sp, sp, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 929544 │ │ │ │ + bl 92953c │ │ │ │ ldr r1, [pc, #104] @ 3f43f0 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #96] @ 3f43f4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9279fc │ │ │ │ + bl 9279f4 │ │ │ │ ldr r3, [pc, #84] @ 3f43f8 │ │ │ │ ldr r2, [pc, #84] @ 3f43fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #52] @ 3f4400 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [r0, #408] @ 0x198 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9299d8 │ │ │ │ - rsbseq r4, lr, r4, asr #4 │ │ │ │ - addeq fp, r6, ip, asr #24 │ │ │ │ + b 9299d0 │ │ │ │ + rsbseq r4, lr, r4, lsr r2 │ │ │ │ + addeq fp, r6, ip, lsr ip │ │ │ │ tsteq r1, ip, ror #20 │ │ │ │ - addseq r1, r5, ip, ror #9 │ │ │ │ - rsbseq r4, lr, r0, ror #3 │ │ │ │ + @ instruction: 0x009514dc │ │ │ │ + ldrsbeq r4, [lr], #-16 @ │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ │ │ │ │ 003f4404 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -384944,17 +384944,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3f44e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r1, r5, ip, asr #7 │ │ │ │ - rsbseq r4, lr, ip, asr #1 │ │ │ │ - rsbseq r4, lr, ip, lsl #2 │ │ │ │ + @ instruction: 0x009513bc │ │ │ │ + ldrheq r4, [lr], #-12 @ │ │ │ │ + ldrsheq r4, [lr], #-12 @ │ │ │ │ │ │ │ │ 003f44e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -385144,28 +385144,28 @@ │ │ │ │ ldr r0, [pc, #60] @ 3f481c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r1, r5, r8, ror #6 │ │ │ │ - rsbseq r4, lr, r4, rrx │ │ │ │ - ldrsheq r1, [r5], ip │ │ │ │ - ldrsheq r3, [lr], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq r3, lr, ip, asr #28 │ │ │ │ - ldrsbeq r1, [r5], r8 │ │ │ │ - ldrsbeq r3, [lr], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r3, lr, r0, asr #28 │ │ │ │ - ldrheq r1, [r5], r4 │ │ │ │ - ldrheq r3, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + addseq r1, r5, r8, asr r3 │ │ │ │ + rsbseq r4, lr, r4, asr r0 │ │ │ │ + addseq r1, r5, ip, ror #1 │ │ │ │ + rsbseq r3, lr, ip, ror #27 │ │ │ │ + rsbseq r3, lr, ip, lsr lr │ │ │ │ + addseq r1, r5, r8, asr #1 │ │ │ │ + rsbseq r3, lr, r8, asr #27 │ │ │ │ rsbseq r3, lr, r0, lsr lr │ │ │ │ + addseq r1, r5, r4, lsr #1 │ │ │ │ + rsbseq r3, lr, r4, lsr #27 │ │ │ │ + rsbseq r3, lr, r0, lsr #28 │ │ │ │ ldr r0, [pc, #4] @ 3f482c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rsceq fp, pc, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 3f4904 │ │ │ │ @@ -385210,20 +385210,20 @@ │ │ │ │ orr r2, ip, r2 │ │ │ │ str r2, [r4, #948] @ 0x3b4 │ │ │ │ b 3f488c │ │ │ │ ldr r1, [pc, #24] @ 3f490c │ │ │ │ ldr r0, [pc, #24] @ 3f4910 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f4878 │ │ │ │ @ instruction: 0x010145b0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq r1, r5, r8, lsr r0 │ │ │ │ - rsbseq r3, lr, ip, asr #26 │ │ │ │ + addseq r1, r5, r8, lsr #32 │ │ │ │ + rsbseq r3, lr, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #228] @ 3f4a10 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -385231,35 +385231,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #212] @ 3f4a14 │ │ │ │ ldr r1, [pc, #212] @ 3f4a18 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #192] @ 3f4a1c │ │ │ │ ldr r1, [pc, #192] @ 3f4a20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #160] @ 3f4a24 │ │ │ │ ldr r1, [pc, #160] @ 3f4a28 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #128] @ 3f4a2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3e840c │ │ │ │ add r7, r6, #752 @ 0x2f0 │ │ │ │ mov r1, r0 │ │ │ │ @@ -385273,30 +385273,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r6 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 381554 │ │ │ │ - addseq r1, r5, r0 │ │ │ │ - rsbseq r0, ip, r4, asr r2 │ │ │ │ - rsbseq pc, lr, ip, lsl r3 @ │ │ │ │ - rsbseq r3, lr, r0, lsl #26 │ │ │ │ - rsbseq r3, lr, r0, lsr #26 │ │ │ │ - rsbseq sp, ip, r0, lsr #23 │ │ │ │ - rsbseq sp, ip, ip, lsr #23 │ │ │ │ - rsbseq r4, lr, ip, asr r2 │ │ │ │ + @ instruction: 0x00950ff0 │ │ │ │ + rsbseq r0, ip, r4, asr #4 │ │ │ │ + rsbseq pc, lr, ip, lsl #6 │ │ │ │ + ldrsheq r3, [lr], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r3, lr, r0, lsl sp │ │ │ │ + @ instruction: 0x007cdb90 │ │ │ │ + @ instruction: 0x007cdb9c │ │ │ │ + rsbseq r4, lr, ip, asr #4 │ │ │ │ rsceq fp, pc, r8, ror #10 │ │ │ │ - ldrheq r3, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r3, lr, ip, lsr #25 │ │ │ │ orrs r3, r2, r3 │ │ │ │ ldr r3, [pc, #152] @ 3f4adc │ │ │ │ add r3, pc, r3 │ │ │ │ bne 3f4a6c │ │ │ │ ldr r3, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #952] @ 0x3b8 │ │ │ │ and r0, r3, #1 │ │ │ │ @@ -385322,29 +385322,29 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 3f4ae4 │ │ │ │ ldr r0, [pc, #52] @ 3f4ae8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x010143bc │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq r0, r5, ip, ror lr │ │ │ │ - @ instruction: 0x007e3b90 │ │ │ │ + addseq r0, r5, ip, ror #28 │ │ │ │ + rsbseq r3, lr, r0, lsl #23 │ │ │ │ ldr r0, [pc, #4] @ 3f4af8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ strheq fp, [pc], #72 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #272] @ 3f4c24 │ │ │ │ ldr r2, [pc, #272] @ 3f4c28 │ │ │ │ @@ -385353,15 +385353,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r0, #936] @ 0x3a8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #51 @ 0x33 │ │ │ │ movls r2, #2048 @ 0x800 │ │ │ │ movhi r2, #4096 @ 0x1000 │ │ │ │ mov r3, #0 │ │ │ │ @@ -385370,15 +385370,15 @@ │ │ │ │ ldr r2, [pc, #204] @ 3f4c34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4bc4 │ │ │ │ ldrb r3, [r4, #936] @ 0x3a8 │ │ │ │ cmp r3, #51 @ 0x33 │ │ │ │ bls 3f4ba4 │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ @@ -385398,53 +385398,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 3f4c44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3f4ba4 │ │ │ │ ldr r3, [pc, #76] @ 3f4c48 │ │ │ │ ldr ip, [pc, #76] @ 3f4c4c │ │ │ │ ldr r1, [pc, #76] @ 3f4c50 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 3f4c54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 3f4ba4 │ │ │ │ - @ instruction: 0x00950ed8 │ │ │ │ - rsbseq r1, lr, r8, lsl #11 │ │ │ │ - rsbseq r3, lr, r4, ror fp │ │ │ │ - rsbseq r3, lr, r8, asr #22 │ │ │ │ + addseq r0, r5, r8, asr #29 │ │ │ │ + rsbseq r1, lr, r8, ror r5 │ │ │ │ + rsbseq r3, lr, r4, ror #22 │ │ │ │ + rsbseq r3, lr, r8, lsr fp │ │ │ │ rsceq fp, pc, r0, asr #8 │ │ │ │ - addseq r0, r5, r4, lsr #28 │ │ │ │ - ldrsheq r3, [lr], #-172 @ 0xffffff54 @ │ │ │ │ - ldrsbeq r3, [lr], #-172 @ 0xffffff54 @ │ │ │ │ - andeq r0, r0, lr, ror #3 │ │ │ │ - @ instruction: 0x00950df4 │ │ │ │ + addseq r0, r5, r4, lsl lr │ │ │ │ rsbseq r3, lr, ip, ror #21 │ │ │ │ - rsbseq r3, lr, ip, lsr #21 │ │ │ │ + rsbseq r3, lr, ip, asr #21 │ │ │ │ + andeq r0, r0, lr, ror #3 │ │ │ │ + addseq r0, r5, r4, ror #27 │ │ │ │ + ldrsbeq r3, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + @ instruction: 0x007e3a9c │ │ │ │ strdeq r0, [r0], -r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #948 @ 0x3b4 │ │ │ │ ldrb r3, [r0, #948] @ 0x3b4 │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ mov r4, r0 │ │ │ │ and r1, r1, r3 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ add r6, r4, #952 @ 0x3b8 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldrh r3, [r6] │ │ │ │ lsrs r2, r3, #15 │ │ │ │ bne 3f4ccc │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -385453,20 +385453,20 @@ │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ lsr r1, r1, #4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ and r1, r1, #1 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ lsr r1, r1, #3 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldrh r3, [r6] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -385483,40 +385483,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #92] @ 3f4da8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r1, [pc, #76] @ 3f4dac │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #64] @ 3f4db0 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x00950cd4 │ │ │ │ - rsbseq pc, fp, ip, asr lr @ │ │ │ │ - rsbseq lr, lr, r8, lsr #30 │ │ │ │ + addseq r0, r5, r4, asr #25 │ │ │ │ + rsbseq pc, fp, ip, asr #28 │ │ │ │ + rsbseq lr, lr, r8, lsl pc │ │ │ │ ldrsbeq r9, [sp], #116 @ 0x74 @ │ │ │ │ muleq r0, r8, r3 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -385736,15 +385736,15 @@ │ │ │ │ ldr r1, [pc, #120] @ 3f5198 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r0 │ │ │ │ strb r3, [r2, #948]! @ 0x3b4 │ │ │ │ strh r3, [r2, #2] │ │ │ │ str r3, [r0, #952] @ 0x3b8 │ │ │ │ str r3, [r0, #956] @ 0x3bc │ │ │ │ @@ -385759,17 +385759,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009508d8 │ │ │ │ - rsbseq r0, lr, r8, lsl #31 │ │ │ │ - rsbseq r3, lr, r8, ror r5 │ │ │ │ + addseq r0, r5, r8, asr #17 │ │ │ │ + rsbseq r0, lr, r8, ror pc │ │ │ │ + rsbseq r3, lr, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ 3f5288 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -385777,34 +385777,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3f528c │ │ │ │ ldr r1, [pc, #196] @ 3f5290 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #176] @ 3f5294 │ │ │ │ ldr r1, [pc, #176] @ 3f5298 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #144] @ 3f529c │ │ │ │ ldr r1, [pc, #144] @ 3f52a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r4, #920 @ 0x398 │ │ │ │ mov r5, r0 │ │ │ │ bl 381454 │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ bl 381454 │ │ │ │ add r1, r4, #928 @ 0x3a0 │ │ │ │ @@ -385821,21 +385821,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r0, r5, r4, asr #16 │ │ │ │ - rsbseq pc, fp, ip, asr #19 │ │ │ │ - @ instruction: 0x007eea94 │ │ │ │ - rsbseq r0, lr, r4, asr #29 │ │ │ │ - ldrheq r3, [lr], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq sp, ip, ip, lsl r3 │ │ │ │ - rsbseq sp, ip, r8, lsr #6 │ │ │ │ + addseq r0, r5, r4, lsr r8 │ │ │ │ + ldrheq pc, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq lr, lr, r4, lsl #21 │ │ │ │ + ldrheq r0, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r3, lr, r4, lsr #9 │ │ │ │ + rsbseq sp, ip, ip, lsl #6 │ │ │ │ + rsbseq sp, ip, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr ip, [pc, #604] @ 3f551c │ │ │ │ cmp r1, #2 │ │ │ │ @@ -385984,22 +385984,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 3f552c │ │ │ │ ldr r0, [pc, #44] @ 3f5530 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f532c │ │ │ │ tsteq r1, ip, lsr fp │ │ │ │ - addseq r0, r5, r4, lsl #13 │ │ │ │ + addseq r0, r5, r4, ror r6 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ - @ instruction: 0x009504f8 │ │ │ │ - rsbseq lr, sp, r4, lsl #16 │ │ │ │ + addseq r0, r5, r8, ror #9 │ │ │ │ + ldrsheq lr, [sp], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [pc, #1156] @ 3f59d8 │ │ │ │ @@ -386075,15 +386075,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, lr │ │ │ │ mov r3, ip │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [pc, #852] @ 3f59e0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f55c8 │ │ │ │ ldr r1, [pc, #844] @ 3f59ec │ │ │ │ ldr r0, [pc, #844] @ 3f59f0 │ │ │ │ @@ -386140,15 +386140,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3f5100 │ │ │ │ bic r3, r6, #12352 @ 0x3040 │ │ │ │ add r7, r0, #972 @ 0x3cc │ │ │ │ bic r3, r3, #56 @ 0x38 │ │ │ │ tst r6, #32768 @ 0x8000 │ │ │ │ @@ -386196,15 +386196,15 @@ │ │ │ │ ldr r1, [pc, #452] @ 3f5a14 │ │ │ │ ldr r0, [pc, #452] @ 3f5a18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldrb r3, [r0, #936] @ 0x3a8 │ │ │ │ cmp r3, #51 @ 0x33 │ │ │ │ movhi r3, #63 @ 0x3f │ │ │ │ movls r3, #31 │ │ │ │ and r3, r3, r6 │ │ │ │ strb r3, [r0, #948] @ 0x3b4 │ │ │ │ b 3f55c8 │ │ │ │ @@ -386290,35 +386290,35 @@ │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ str r3, [r4, #956] @ 0x3bc │ │ │ │ bl 3e84d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3f5630 │ │ │ │ b 3f5638 │ │ │ │ smlatbeq r1, r8, r8, r3 │ │ │ │ - addseq r0, r5, sp, lsr #8 │ │ │ │ + addseq r0, r5, sp, lsl r4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - umullseq r0, r5, r4, r3 │ │ │ │ - rsbseq lr, sp, r0, lsr #13 │ │ │ │ - addseq r0, r5, r8, asr r3 │ │ │ │ - rsbseq pc, sp, r8, ror #14 │ │ │ │ - addseq r0, r5, r4, asr #6 │ │ │ │ - rsbseq lr, sp, r0, asr r6 │ │ │ │ - umullseq r0, r5, r0, r2 │ │ │ │ - rsbseq pc, fp, r8, lsr #8 │ │ │ │ - ldrsheq lr, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ - addseq r0, r5, r4, lsr r2 │ │ │ │ - rsbseq pc, fp, ip, asr #7 │ │ │ │ - @ instruction: 0x007ee494 │ │ │ │ - addseq r0, r5, r8, lsr #3 │ │ │ │ - rsbseq r2, lr, r8, lsl #30 │ │ │ │ + addseq r0, r5, r4, lsl #7 │ │ │ │ + @ instruction: 0x007de690 │ │ │ │ + addseq r0, r5, r8, asr #6 │ │ │ │ + rsbseq pc, sp, r8, asr r7 @ │ │ │ │ + addseq r0, r5, r4, lsr r3 │ │ │ │ + rsbseq lr, sp, r0, asr #12 │ │ │ │ + addseq r0, r5, r0, lsl #5 │ │ │ │ + rsbseq pc, fp, r8, lsl r4 @ │ │ │ │ + rsbseq lr, lr, r0, ror #9 │ │ │ │ + addseq r0, r5, r4, lsr #4 │ │ │ │ + ldrheq pc, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq lr, lr, r4, lsl #9 │ │ │ │ + umullseq r0, r5, r8, r1 │ │ │ │ + ldrsheq r2, [lr], #-232 @ 0xffffff18 @ │ │ │ │ andeq r8, r0, r1 │ │ │ │ - addseq r0, r5, ip, lsl #1 │ │ │ │ - @ instruction: 0x007e2d9c │ │ │ │ - addseq r0, r5, ip, asr #32 │ │ │ │ - rsbseq r2, lr, r0, lsl #27 │ │ │ │ + addseq r0, r5, ip, ror r0 │ │ │ │ + rsbseq r2, lr, ip, lsl #27 │ │ │ │ + addseq r0, r5, ip, lsr r0 │ │ │ │ + rsbseq r2, lr, r0, ror sp │ │ │ │ │ │ │ │ 003f5a30 : │ │ │ │ str r1, [r0, #940] @ 0x3ac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -386338,57 +386338,57 @@ │ │ │ │ ldr r1, [pc, #64] @ 3f5ab0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #932] @ 0x3a4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq pc, r4, r8, lsl #31 │ │ │ │ - rsbseq r0, lr, r8, lsr r6 │ │ │ │ - rsbseq r2, lr, r8, lsr #24 │ │ │ │ + addseq pc, r4, r8, ror pc @ │ │ │ │ + rsbseq r0, lr, r8, lsr #12 │ │ │ │ + rsbseq r2, lr, r8, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3f5b14 │ │ │ │ ldr r2, [pc, #72] @ 3f5b18 │ │ │ │ ldr r1, [pc, #72] @ 3f5b1c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r3, #4 │ │ │ │ strb r3, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umullseq pc, r4, ip, pc @ │ │ │ │ - rsbseq r2, lr, r4, lsr #25 │ │ │ │ - ldrheq r2, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + addseq pc, r4, ip, lsl #31 │ │ │ │ + @ instruction: 0x007e2c94 │ │ │ │ + rsbseq r2, lr, ip, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 3f5b30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ffa0 │ │ │ │ + b 92ff98 │ │ │ │ rsceq sl, pc, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #264] @ 3f5c54 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -386397,49 +386397,49 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 3f5c58 │ │ │ │ ldr r1, [pc, #248] @ 3f5c5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #228] @ 3f5c60 │ │ │ │ ldr r1, [pc, #228] @ 3f5c64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r9, [pc, #216] @ 3f5c68 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #192] @ 3f5c6c │ │ │ │ ldr r1, [pc, #192] @ 3f5c70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #160] @ 3f5c74 │ │ │ │ ldr r1, [pc, #160] @ 3f5c78 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr r4, [pc, #140] @ 3f5c7c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r6, [pc, #124] @ 3f5c80 │ │ │ │ ldr lr, [pc, #124] @ 3f5c84 │ │ │ │ ldr ip, [pc, #124] @ 3f5c88 │ │ │ │ ldr r1, [pc, #124] @ 3f5c8c │ │ │ │ add r6, pc, r6 │ │ │ │ add lr, pc, lr │ │ │ │ str r9, [r8, #108] @ 0x6c │ │ │ │ @@ -386453,26 +386453,26 @@ │ │ │ │ ldr r0, [pc, #84] @ 3f5c90 │ │ │ │ str ip, [r3, #120] @ 0x78 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9281d0 │ │ │ │ - addseq pc, r4, r4, lsr #30 │ │ │ │ + b 9281c8 │ │ │ │ + addseq pc, r4, r4, lsl pc @ │ │ │ │ + @ instruction: 0x007cf99c │ │ │ │ rsbseq pc, ip, ip, lsr #19 │ │ │ │ - ldrheq pc, [ip], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq pc, fp, r4, lsr r0 @ │ │ │ │ - rsbseq pc, fp, ip, asr #32 │ │ │ │ + rsbseq pc, fp, r4, lsr #32 │ │ │ │ + rsbseq pc, fp, ip, lsr r0 @ │ │ │ │ andeq r0, r0, r4, asr r7 │ │ │ │ - rsbseq lr, fp, r8, ror #31 │ │ │ │ - ldrheq lr, [lr], #-4 @ │ │ │ │ - rsbseq r1, lr, ip, lsl r2 │ │ │ │ - rsbseq r1, lr, r8, lsr r2 │ │ │ │ - ldrheq r2, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + ldrsbeq lr, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq lr, lr, r4, lsr #1 │ │ │ │ + rsbseq r1, lr, ip, lsl #4 │ │ │ │ + rsbseq r1, lr, r8, lsr #4 │ │ │ │ + rsbseq r2, lr, r4, lsr #23 │ │ │ │ andeq r0, r0, r4, asr #16 │ │ │ │ andeq r0, r0, r0, asr #9 │ │ │ │ andeq r0, r0, r8, lsr r3 │ │ │ │ rscseq r8, sp, r0, lsr r9 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -386496,30 +386496,30 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [pc, #472] @ 3f5ec4 │ │ │ │ str r2, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ beq 3f5e70 │ │ │ │ cmp r5, #1 │ │ │ │ bne 3f5e40 │ │ │ │ ldrb r5, [sl] │ │ │ │ add r7, r7, #116 @ 0x74 │ │ │ │ strb r5, [r0, #152] @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldrb r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ addne r1, r4, #152 @ 0x98 │ │ │ │ movne r3, #0 │ │ │ │ beq 3f5d6c │ │ │ │ asr r2, r5, r3 │ │ │ │ and r2, r2, #1 │ │ │ │ @@ -386568,93 +386568,93 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3f5edc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f5d80 │ │ │ │ ldr r3, [pc, #140] @ 3f5ed4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3f5e98 │ │ │ │ mvn r0, #0 │ │ │ │ b 3f5d84 │ │ │ │ ldr r0, [pc, #124] @ 3f5ee0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f5d80 │ │ │ │ ldr r3, [pc, #92] @ 3f5ed4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f5e54 │ │ │ │ ldr r0, [pc, #88] @ 3f5ee4 │ │ │ │ add r1, r7, #96 @ 0x60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f5e54 │ │ │ │ ldr r0, [pc, #72] @ 3f5ee8 │ │ │ │ add r1, r7, #96 @ 0x60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f5e54 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r8, asr #2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq pc, r4, ip, lsr #27 │ │ │ │ - ldrheq r2, [lr], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r2, lr, r8, asr #21 │ │ │ │ + umullseq pc, r4, ip, sp @ │ │ │ │ + rsbseq r2, lr, r0, lsr #21 │ │ │ │ + ldrheq r2, [lr], #-168 @ 0xffffff58 @ │ │ │ │ strdeq r3, [r1, -r8] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r1, r0, ror r0 │ │ │ │ andeq r4, r0, r8, lsr #20 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ + ldrheq r2, [lr], #-148 @ 0xffffff6c @ │ │ │ │ rsbseq r2, lr, r4, asr #19 │ │ │ │ - ldrsbeq r2, [lr], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r2, lr, r4, lsr #18 │ │ │ │ - rsbseq r2, lr, r8, lsr #18 │ │ │ │ + rsbseq r2, lr, r4, lsl r9 │ │ │ │ + rsbseq r2, lr, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3f5f4c │ │ │ │ ldr r2, [pc, #72] @ 3f5f50 │ │ │ │ ldr r1, [pc, #72] @ 3f5f54 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq pc, r4, r4, ror #22 │ │ │ │ - rsbseq r2, lr, ip, ror #16 │ │ │ │ - rsbseq r2, lr, r4, lsl #17 │ │ │ │ + addseq pc, r4, r4, asr fp @ │ │ │ │ + rsbseq r2, lr, ip, asr r8 │ │ │ │ + rsbseq r2, lr, r4, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #308] @ 3f60a4 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -386668,15 +386668,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r4, [pc, #256] @ 3f60b8 │ │ │ │ ldr r3, [pc, #256] @ 3f60bc │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r5, [r0, #152] @ 0x98 │ │ │ │ @@ -386715,66 +386715,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3f60d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f5fd0 │ │ │ │ ldr r0, [pc, #64] @ 3f60d4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f5fd0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq pc, r4, r0, lsl #22 │ │ │ │ + @ instruction: 0x0094faf0 │ │ │ │ tsteq r1, r8, ror lr │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq r2, lr, r4, ror #15 │ │ │ │ - ldrsheq r2, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + ldrsbeq r2, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r2, lr, ip, ror #15 │ │ │ │ tsteq r1, r4, asr #28 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r1, r4, lsr #28 │ │ │ │ andeq r1, r0, ip, lsl #23 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r2, lr, r8, ror #15 │ │ │ │ - rsbseq r2, lr, r0, lsl r8 │ │ │ │ + ldrsbeq r2, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r2, lr, r0, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 3f61a4 │ │ │ │ ldr r2, [pc, #180] @ 3f61a8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #176] @ 3f61ac │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #148] @ 3f61b0 │ │ │ │ ldr r1, [pc, #148] @ 3f61b4 │ │ │ │ add r4, r4, #136 @ 0x88 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #196] @ 0xc4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f6170 │ │ │ │ bl 27f380 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -386794,20 +386794,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq pc, r4, r0, lsl #19 │ │ │ │ - rsbseq r2, lr, ip, ror r6 │ │ │ │ - @ instruction: 0x007e2694 │ │ │ │ - rsbseq lr, fp, r0, ror sl │ │ │ │ - rsbseq sp, lr, ip, lsr fp │ │ │ │ - rsbseq r2, lr, ip, asr r7 │ │ │ │ + addseq pc, r4, r0, ror r9 @ │ │ │ │ + rsbseq r2, lr, ip, ror #12 │ │ │ │ + rsbseq r2, lr, r4, lsl #13 │ │ │ │ + rsbseq lr, fp, r0, ror #20 │ │ │ │ + rsbseq sp, lr, ip, lsr #22 │ │ │ │ + rsbseq r2, lr, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #252] @ 3f62d0 │ │ │ │ ldr r5, [pc, #252] @ 3f62d4 │ │ │ │ ldr r4, [pc, #252] @ 3f62d8 │ │ │ │ @@ -386817,24 +386817,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r8, #88 @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldrb r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f62b0 │ │ │ │ ldr fp, [pc, #160] @ 3f62dc │ │ │ │ ldr sl, [pc, #160] @ 3f62e0 │ │ │ │ mov r9, r0 │ │ │ │ add r7, r6, #160 @ 0xa0 │ │ │ │ @@ -386851,15 +386851,15 @@ │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r4 │ │ │ │ bl 3e840c │ │ │ │ str r0, [r7, #4]! │ │ │ │ mov r0, r4 │ │ │ │ bl 27d088 │ │ │ │ ldrb r3, [r9, #124] @ 0x7c │ │ │ │ sub r1, r5, r6 │ │ │ │ @@ -386869,20 +386869,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - umullseq pc, r4, r8, r8 @ │ │ │ │ - @ instruction: 0x007e259c │ │ │ │ - ldrheq r2, [lr], #-84 @ 0xffffffac @ │ │ │ │ - @ instruction: 0x007e2694 │ │ │ │ - rsbseq lr, fp, r4, asr #18 │ │ │ │ - ldrsheq sp, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + addseq pc, r4, r8, lsl #17 │ │ │ │ + rsbseq r2, lr, ip, lsl #11 │ │ │ │ + rsbseq r2, lr, r4, lsr #11 │ │ │ │ + rsbseq r2, lr, r4, lsl #13 │ │ │ │ + rsbseq lr, fp, r4, lsr r9 │ │ │ │ + rsbseq sp, lr, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #332] @ 3f644c │ │ │ │ ldr sl, [pc, #332] @ 3f6450 │ │ │ │ ldr r5, [pc, #332] @ 3f6454 │ │ │ │ @@ -386895,23 +386895,23 @@ │ │ │ │ mov r9, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov fp, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r4, r4, #116 @ 0x74 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldrb r2, [fp, #96] @ 0x60 │ │ │ │ cmp r2, r9 │ │ │ │ movne r3, r6 │ │ │ │ orreq r3, r6, #1 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ beq 3f63a8 │ │ │ │ @@ -386964,17 +386964,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq pc, r4, ip, ror #14 │ │ │ │ - rsbseq r2, lr, r0, ror r4 │ │ │ │ - rsbseq r2, lr, r8, lsl #9 │ │ │ │ + addseq pc, r4, ip, asr r7 @ │ │ │ │ + rsbseq r2, lr, r0, ror #8 │ │ │ │ + rsbseq r2, lr, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r7, [pc, #436] @ 3f6624 │ │ │ │ ldr r1, [pc, #436] @ 3f6628 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -386990,27 +386990,27 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r5, #0 │ │ │ │ add r7, r7, #116 @ 0x74 │ │ │ │ ldr r6, [pc, #368] @ 3f6638 │ │ │ │ add r6, pc, r6 │ │ │ │ strb r5, [r0, #152] @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldrb r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, r5 │ │ │ │ beq 3f6510 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ sub r3, r2, #151 @ 0x97 │ │ │ │ strb r5, [r2, #1]! │ │ │ │ ldrb r1, [r0, #124] @ 0x7c │ │ │ │ @@ -387058,82 +387058,82 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3f6650 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f6524 │ │ │ │ ldr r2, [pc, #100] @ 3f6654 │ │ │ │ ldr r3, [pc, #56] @ 3f662c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f6620 │ │ │ │ ldr r0, [pc, #68] @ 3f6658 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq pc, r4, r0, lsl #12 │ │ │ │ + @ instruction: 0x0094f5f0 │ │ │ │ tsteq r1, ip, ror r9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq r2, lr, r8, ror #5 │ │ │ │ - rsbseq r2, lr, r0, lsl #6 │ │ │ │ + ldrsbeq r2, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrsheq r2, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ tsteq r1, r8, lsr r9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r2, [r1, -r0] │ │ │ │ andeq r4, r0, r8, lsr #20 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r2, lr, ip, lsl r2 │ │ │ │ + rsbseq r2, lr, ip, lsl #4 │ │ │ │ tsteq r1, ip, lsl #16 │ │ │ │ - rsbseq r2, lr, r8, lsr #4 │ │ │ │ + rsbseq r2, lr, r8, lsl r2 │ │ │ │ │ │ │ │ 003f665c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #168] @ 3f671c │ │ │ │ ldr r7, [pc, #168] @ 3f6720 │ │ │ │ ldr r4, [pc, #168] @ 3f6724 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, r8, #116 @ 0x74 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r7 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ add r2, r8, #88 @ 0x58 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r3, [r6, #124] @ 0x7c │ │ │ │ cmp r3, r5 │ │ │ │ bls 3f66fc │ │ │ │ add r0, r0, r5, lsl #2 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -387146,18 +387146,18 @@ │ │ │ │ add r3, r8, #144 @ 0x90 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ - @ instruction: 0x0094f3f4 │ │ │ │ - ldrsheq r2, [lr], #-4 @ │ │ │ │ - rsbseq r2, lr, r8, lsl #2 │ │ │ │ - rsbseq r2, lr, r4, ror #3 │ │ │ │ + addseq pc, r4, r4, ror #7 │ │ │ │ + rsbseq r2, lr, r4, ror #1 │ │ │ │ + ldrsheq r2, [lr], #-8 @ │ │ │ │ + ldrsbeq r2, [lr], #-20 @ 0xffffffec @ │ │ │ │ ldrb r3, [r0, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -387216,15 +387216,15 @@ │ │ │ │ ldr r1, [pc, #100] @ 3f6884 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #72] @ 3f6888 │ │ │ │ ldr r2, [pc, #72] @ 3f688c │ │ │ │ ldr r3, [pc, #72] @ 3f6890 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ @@ -387234,23 +387234,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq pc, r4, r0, asr r6 @ │ │ │ │ - ldrsbeq r0, [lr], #-84 @ 0xffffffac @ │ │ │ │ - ldrsheq r0, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ + addseq pc, r4, r0, asr #12 │ │ │ │ + rsbseq r0, lr, r4, asr #11 │ │ │ │ + rsbseq r0, lr, r0, ror #11 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ ldr r0, [pc, #4] @ 3f68a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rsceq r9, pc, r0, lsl r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3f68f0 │ │ │ │ ldr r2, [pc, #52] @ 3f68f4 │ │ │ │ @@ -387258,39 +387258,39 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27d088 │ │ │ │ - @ instruction: 0x0094f5b0 │ │ │ │ - rsbseq r2, lr, r4, asr #32 │ │ │ │ - rsbseq r2, lr, r0, rrx │ │ │ │ + addseq pc, r4, r0, lsr #11 │ │ │ │ + rsbseq r2, lr, r4, lsr r0 │ │ │ │ + rsbseq r2, lr, r0, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr ip, [pc, #92] @ 3f697c │ │ │ │ ldr r2, [pc, #92] @ 3f6980 │ │ │ │ ldr r1, [pc, #92] @ 3f6984 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ mov r1, #296 @ 0x128 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ cmp r0, #1 │ │ │ │ movcc r0, #1 │ │ │ │ strb r0, [r4, #152] @ 0x98 │ │ │ │ bl 27cf20 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ @@ -387298,17 +387298,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq pc, r4, ip, asr #10 │ │ │ │ - rsbseq r1, lr, r4, ror #31 │ │ │ │ - ldrsheq r1, [lr], #-248 @ 0xffffff08 @ │ │ │ │ + addseq pc, r4, ip, lsr r5 @ │ │ │ │ + ldrsbeq r1, [lr], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r1, lr, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #144] @ 3f6a30 │ │ │ │ ldr r6, [pc, #144] @ 3f6a34 │ │ │ │ ldr r5, [pc, #144] @ 3f6a38 │ │ │ │ @@ -387318,23 +387318,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r1, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6a10 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -387343,17 +387343,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq pc, r4, ip, asr #9 │ │ │ │ - rsbseq r1, lr, r0, ror #30 │ │ │ │ - rsbseq r1, lr, ip, ror pc │ │ │ │ + @ instruction: 0x0094f4bc │ │ │ │ + rsbseq r1, lr, r0, asr pc │ │ │ │ + rsbseq r1, lr, ip, ror #30 │ │ │ │ │ │ │ │ 003f6a3c : │ │ │ │ sub sp, sp, #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -387362,30 +387362,30 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul r0, r2, r0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ adds r0, r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ - bl bb2818 │ │ │ │ + bl bb2810 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r5, r1 │ │ │ │ - bl bb2794 │ │ │ │ + bl bb278c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #60] @ 3f6ad8 │ │ │ │ bl 27d4cc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2878 │ │ │ │ - bl bb2ea8 │ │ │ │ + bl bb2870 │ │ │ │ + bl bb2ea0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add sp, sp, #16 │ │ │ │ lsl r0, r0, #16 │ │ │ │ lsr r0, r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -387398,47 +387398,47 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, sp, #12 │ │ │ │ stmib ip, {r0, r1, r2, r3} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl bb2794 │ │ │ │ + bl bb278c │ │ │ │ ldrh r6, [sp, #40] @ 0x28 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #132] @ 3f6b9c │ │ │ │ bl 27d4cc │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb2794 │ │ │ │ + bl bb278c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl bb2ae4 │ │ │ │ + bl bb2adc │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ - bl bb2818 │ │ │ │ + bl bb2810 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb24c0 │ │ │ │ + bl bb24b8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r5, r1 │ │ │ │ - bl bb2794 │ │ │ │ + bl bb278c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2ae4 │ │ │ │ - bl bb2ea8 │ │ │ │ + bl bb2adc │ │ │ │ + bl bb2ea0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -387500,20 +387500,20 @@ │ │ │ │ strb r1, [r3, #-1]! │ │ │ │ cmp r3, r0 │ │ │ │ bne 3f6c5c │ │ │ │ mov ip, lr │ │ │ │ b 3f6c20 │ │ │ │ ldr r0, [pc, #20] @ 3f6c90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr ip, [r4, #172] @ 0xac │ │ │ │ b 3f6c20 │ │ │ │ strdeq r2, [r1, -r8] │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - rsbseq r1, lr, r8, asr #25 │ │ │ │ + ldrheq r1, [lr], #-200 @ 0xffffff38 @ │ │ │ │ │ │ │ │ 003f6c94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [pc, #124] @ 3f6d28 │ │ │ │ @@ -387734,43 +387734,43 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #112] @ 3f705c │ │ │ │ add r3, r4, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r4, #68 @ 0x44 │ │ │ │ ldrb r3, [r5, #153] @ 0x99 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ ldr r0, [pc, #76] @ 3f7060 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r3, [pc, #60] @ 3f7064 │ │ │ │ ldr ip, [pc, #60] @ 3f7068 │ │ │ │ ldr r1, [pc, #60] @ 3f706c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cd88 │ │ │ │ @ instruction: 0x01011eb4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - umullseq lr, r4, r0, lr │ │ │ │ - rsbseq sp, fp, r4, lsr #23 │ │ │ │ - rsbseq ip, lr, ip, ror #24 │ │ │ │ - rsbseq r1, lr, ip, asr r9 │ │ │ │ - addseq lr, r4, r4, asr #28 │ │ │ │ - rsbseq r1, lr, ip, ror r9 │ │ │ │ - rsbseq r1, lr, r0, ror #18 │ │ │ │ + addseq lr, r4, r0, lsl #29 │ │ │ │ + @ instruction: 0x007bdb94 │ │ │ │ + rsbseq ip, lr, ip, asr ip │ │ │ │ + rsbseq r1, lr, ip, asr #18 │ │ │ │ + addseq lr, r4, r4, lsr lr │ │ │ │ + rsbseq r1, lr, ip, ror #18 │ │ │ │ + rsbseq r1, lr, r0, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #4056] @ 3f8060 │ │ │ │ ldr r1, [pc, #4056] @ 3f8064 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -387786,25 +387786,25 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r8, [pc, #3996] @ 3f8074 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add ip, r7, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r5, [r4, #172] @ 0xac │ │ │ │ cmp r5, #0 │ │ │ │ bne 3f721c │ │ │ │ ldrb ip, [r4, #154] @ 0x9a │ │ │ │ cmp ip, #255 @ 0xff │ │ │ │ beq 3f7124 │ │ │ │ ldrb r3, [r4, #152] @ 0x98 │ │ │ │ @@ -387885,15 +387885,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f7214 │ │ │ │ ldr r3, [pc, #3640] @ 3f8084 │ │ │ │ ldr r0, [pc, #3640] @ 3f8088 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #88 @ 0x58 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ b 3f715c │ │ │ │ ldr r2, [r4, #156] @ 0x9c │ │ │ │ add r3, r5, r5, lsl #3 │ │ │ │ add r3, r5, r3, lsl #2 │ │ │ │ add r1, r2, r3, lsl #3 │ │ │ │ ldr r2, [r2, r3, lsl #3] │ │ │ │ @@ -388151,15 +388151,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3f725c │ │ │ │ ldr r1, [pc, #2588] @ 3f8090 │ │ │ │ ldr r0, [pc, #2588] @ 3f8094 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #88 @ 0x58 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f725c │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ add r2, r5, r5, lsl #3 │ │ │ │ add r2, r5, r2, lsl #2 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -388783,29 +388783,29 @@ │ │ │ │ ldr r2, [r3, #4] │ │ │ │ tst r2, #262144 @ 0x40000 │ │ │ │ beq 3f7148 │ │ │ │ ldr r1, [r3, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3f6f2c │ │ │ │ b 3f725c │ │ │ │ - addseq lr, r4, r8, ror #27 │ │ │ │ + @ instruction: 0x0094edd8 │ │ │ │ tsteq r1, r8, ror #26 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq r1, lr, r0, ror #16 │ │ │ │ - rsbseq r1, lr, r4, lsl #17 │ │ │ │ + rsbseq r1, lr, r0, asr r8 │ │ │ │ + rsbseq r1, lr, r4, ror r8 │ │ │ │ tsteq r1, r8, lsr #26 │ │ │ │ - addseq lr, r4, r8, ror #19 │ │ │ │ + @ instruction: 0x0094e9d8 │ │ │ │ smlabbeq r1, r0, ip, r1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq lr, r4, r4, lsr #24 │ │ │ │ - ldrsbeq r1, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + addseq lr, r4, r4, lsl ip │ │ │ │ + rsbseq r1, lr, r8, asr #15 │ │ │ │ subhi r0, r0, r0, lsl #8 │ │ │ │ - @ instruction: 0x0094e7fc │ │ │ │ - rsbseq r1, lr, r4, lsl #7 │ │ │ │ - rsbseq pc, sp, r8, lsl ip @ │ │ │ │ + addseq lr, r4, ip, ror #15 │ │ │ │ + rsbseq r1, lr, r4, ror r3 │ │ │ │ + rsbseq pc, sp, r8, lsl #24 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ add r2, r5, r5, lsl #3 │ │ │ │ add r2, r5, r2, lsl #2 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ mov ip, #0 │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ @@ -389642,15 +389642,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3f6be0 │ │ │ │ b 3f725c │ │ │ │ ldr r0, [pc, #-3372] @ 3f8098 │ │ │ │ mov r2, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r7, #88 @ 0x58 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r4, #152] @ 0x98 │ │ │ │ b 3f71c8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ │ │ │ │ 003f8ddc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -389695,23 +389695,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #40] @ 3f8eb4 │ │ │ │ ldr r0, [pc, #40] @ 3f8eb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ ldr ip, [r4, #168] @ 0xa8 │ │ │ │ sub r3, r3, #1 │ │ │ │ b 3f8e48 │ │ │ │ ldrdeq pc, [r0, -r0] │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq ip, r4, r4, ror #31 │ │ │ │ - rsbseq pc, sp, r4, asr #23 │ │ │ │ + @ instruction: 0x0094cfd4 │ │ │ │ + ldrheq pc, [sp], #-180 @ 0xffffff4c @ │ │ │ │ │ │ │ │ 003f8ebc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #164] @ 0xa4 │ │ │ │ @@ -389758,21 +389758,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3f8fa0 │ │ │ │ ldr r0, [pc, #36] @ 3f8fa4 │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #128 @ 0x80 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ b 3f8ef8 │ │ │ │ tstpeq r0, r0, lsr #30 @ p-variant is OBSOLETE │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - @ instruction: 0x0094cef4 │ │ │ │ - rsbseq pc, sp, ip, lsl #22 │ │ │ │ + addseq ip, r4, r4, ror #29 │ │ │ │ + ldrsheq pc, [sp], #-172 @ 0xffffff54 @ │ │ │ │ │ │ │ │ 003f8fa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #164] @ 0xa4 │ │ │ │ @@ -389820,21 +389820,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3f9090 │ │ │ │ ldr r0, [pc, #36] @ 3f9094 │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ b 3f8fe4 │ │ │ │ tstpeq r0, r4, lsr lr @ p-variant is OBSOLETE │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq ip, r4, r4, lsl #28 │ │ │ │ - rsbseq pc, sp, r0, asr sl @ │ │ │ │ + @ instruction: 0x0094cdf4 │ │ │ │ + rsbseq pc, sp, r0, asr #20 │ │ │ │ │ │ │ │ 003f9098 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #164] @ 0xa4 │ │ │ │ @@ -389880,21 +389880,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3f9178 │ │ │ │ ldr r0, [pc, #36] @ 3f917c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ b 3f90d4 │ │ │ │ tstpeq r0, r4, asr #26 @ p-variant is OBSOLETE │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq ip, r4, ip, lsl sp │ │ │ │ - rsbseq pc, sp, r0, lsr #19 │ │ │ │ + addseq ip, r4, ip, lsl #26 │ │ │ │ + @ instruction: 0x007df990 │ │ │ │ │ │ │ │ 003f9180 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #164] @ 0xa4 │ │ │ │ @@ -389942,21 +389942,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3f9268 │ │ │ │ ldr r0, [pc, #36] @ 3f926c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ b 3f91bc │ │ │ │ tstpeq r0, ip, asr ip @ p-variant is OBSOLETE │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq ip, r4, ip, lsr #24 │ │ │ │ - rsbseq pc, sp, r8, ror #17 │ │ │ │ + addseq ip, r4, ip, lsl ip │ │ │ │ + ldrsbeq pc, [sp], #-136 @ 0xffffff78 @ │ │ │ │ │ │ │ │ 003f9270 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldrb lr, [r0, #152] @ 0x98 │ │ │ │ cmp lr, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -390157,25 +390157,25 @@ │ │ │ │ add r3, r9, #20 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r1, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr sl, [pc, #3720] @ 3fa43c │ │ │ │ add sl, pc, sl │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add ip, r9, #36 @ 0x24 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3f96b4 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f97a0 │ │ │ │ str r5, [r4, #164] @ 0xa4 │ │ │ │ @@ -390312,20 +390312,20 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f978c │ │ │ │ ldr r3, [pc, #3140] @ 3fa44c │ │ │ │ ldr r0, [pc, #3140] @ 3fa450 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #192 @ 0xc0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f978c │ │ │ │ ldr r0, [pc, #3120] @ 3fa454 │ │ │ │ add r1, r9, #192 @ 0xc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3f96c8 │ │ │ │ ldr r5, [r4, #156] @ 0x9c │ │ │ │ add r3, r9, r9, lsl #3 │ │ │ │ add r3, r9, r3, lsl #2 │ │ │ │ mov r0, r4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ bl 3f8ebc │ │ │ │ @@ -391072,41 +391072,41 @@ │ │ │ │ strh r0, [r8, #102] @ 0x66 │ │ │ │ b 3f978c │ │ │ │ ldr r1, [pc, #112] @ 3fa458 │ │ │ │ ldr r0, [pc, #112] @ 3fa45c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #192 @ 0xc0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb r3, [r4, #152] @ 0x98 │ │ │ │ b 3f9718 │ │ │ │ mov r1, #0 │ │ │ │ strh r1, [r2, #178] @ 0xb2 │ │ │ │ ldr r2, [r4, #156] @ 0x9c │ │ │ │ add r2, r2, r3 │ │ │ │ strh r1, [r2, #180] @ 0xb4 │ │ │ │ ldr r2, [r4, #156] @ 0x9c │ │ │ │ add r3, r2, r3 │ │ │ │ strh r1, [r3, #200] @ 0xc8 │ │ │ │ b 3f978c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r0, r0, r8, pc @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x0094c8fc │ │ │ │ - rsbseq pc, sp, ip, lsl #7 │ │ │ │ - rsbseq pc, sp, r8, lsr #7 │ │ │ │ + addseq ip, r4, ip, ror #17 │ │ │ │ + rsbseq pc, sp, ip, ror r3 @ │ │ │ │ + @ instruction: 0x007df398 │ │ │ │ tstpeq r0, ip, asr #16 @ p-variant is OBSOLETE │ │ │ │ - addseq ip, r4, r8, ror #13 │ │ │ │ + @ instruction: 0x0094c6d8 │ │ │ │ smlabbeq r0, r4, r7, pc @ │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq ip, r4, r8, ror #12 │ │ │ │ - rsbseq pc, sp, r0, lsl #7 │ │ │ │ - rsbseq lr, sp, ip, lsl #31 │ │ │ │ - addseq fp, r4, r8, lsl #21 │ │ │ │ - rsbseq lr, sp, r0, lsl #15 │ │ │ │ + addseq ip, r4, r8, asr r6 │ │ │ │ + rsbseq pc, sp, r0, ror r3 @ │ │ │ │ + rsbseq lr, sp, ip, ror pc │ │ │ │ + addseq fp, r4, r8, ror sl │ │ │ │ + rsbseq lr, sp, r0, ror r7 │ │ │ │ │ │ │ │ 003fa460 : │ │ │ │ mvn r3, #0 │ │ │ │ strb r3, [r0, #153] @ 0x99 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -391178,24 +391178,24 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r3, [pc, #32] @ 3fa59c │ │ │ │ ldr r0, [pc, #32] @ 3fa5a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r3, #212 @ 0xd4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fa55c │ │ │ │ tsteq r0, ip, asr r9 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - @ instruction: 0x0094b8f4 │ │ │ │ - rsbseq lr, sp, r8, lsr r6 │ │ │ │ + addseq fp, r4, r4, ror #17 │ │ │ │ + rsbseq lr, sp, r8, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 3fa5b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rsceq r5, pc, r4, ror #22 │ │ │ │ ldr r3, [r0, #928] @ 0x3a0 │ │ │ │ ands r1, r3, #1024 @ 0x400 │ │ │ │ ldrbne r1, [r0, #932] @ 0x3a4 │ │ │ │ lsrne r1, r1, #3 │ │ │ │ andne r1, r1, #1 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ @@ -391203,33 +391203,33 @@ │ │ │ │ lslne r2, r2, #29 │ │ │ │ orrne r1, r1, r2, lsr #31 │ │ │ │ tst r3, #256 @ 0x100 │ │ │ │ ldrbne r3, [r0, #932] @ 0x3a4 │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ lslne r3, r3, #30 │ │ │ │ orrne r1, r1, r3, lsr #31 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3fa678 │ │ │ │ ldr r2, [pc, #108] @ 3fa67c │ │ │ │ ldr r1, [pc, #108] @ 3fa680 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #80] @ 3fa684 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [pc, #68] @ 3fa688 │ │ │ │ ldr r2, [pc, #68] @ 3fa68c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -391237,17 +391237,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq fp, r4, r8, lsl #19 │ │ │ │ - rsbseq sl, fp, ip, ror r5 │ │ │ │ - rsbseq r9, lr, r0, asr #12 │ │ │ │ + addseq fp, r4, r8, ror r9 │ │ │ │ + rsbseq sl, fp, ip, ror #10 │ │ │ │ + rsbseq r9, lr, r0, lsr r6 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rsceq r5, pc, ip, asr #21 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -391257,15 +391257,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r5, pc, #76 @ 0x4c │ │ │ │ ldrd r4, [r5] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ str r3, [r0, #928] @ 0x3a0 │ │ │ │ str r2, [r0, #932] @ 0x3a4 │ │ │ │ str r3, [r0, #936] @ 0x3a8 │ │ │ │ @@ -391281,17 +391281,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ eorseq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x0094b8f0 │ │ │ │ - rsbseq lr, sp, r4, lsr #10 │ │ │ │ - rsbseq lr, sp, r0, asr #10 │ │ │ │ + addseq fp, r4, r0, ror #17 │ │ │ │ + rsbseq lr, sp, r4, lsl r5 │ │ │ │ + rsbseq lr, sp, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #204] @ 3fa818 │ │ │ │ ldr r7, [pc, #204] @ 3fa81c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -391300,15 +391300,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #36 @ 0x24 │ │ │ │ mov r9, #0 │ │ │ │ add r4, r4, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3e840c │ │ │ │ @@ -391322,39 +391322,39 @@ │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #104] @ 3fa828 │ │ │ │ ldr r8, [pc, #104] @ 3fa82c │ │ │ │ mov r0, sl │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, sl │ │ │ │ bl 381554 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r5, #924 @ 0x39c │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 381454 │ │ │ │ - addseq fp, r4, r0, asr r8 │ │ │ │ - rsbseq lr, sp, r4, lsr #9 │ │ │ │ - rsbseq lr, sp, ip, ror r4 │ │ │ │ + addseq fp, r4, r0, asr #16 │ │ │ │ + @ instruction: 0x007de494 │ │ │ │ + rsbseq lr, sp, ip, ror #8 │ │ │ │ rsceq r5, pc, r4, ror r9 @ │ │ │ │ - rsbseq r7, ip, r8, ror sp │ │ │ │ - rsbseq r7, ip, r4, ror #26 │ │ │ │ + rsbseq r7, ip, r8, ror #26 │ │ │ │ + rsbseq r7, ip, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #252] @ 3fa94c │ │ │ │ @@ -391401,15 +391401,15 @@ │ │ │ │ ldr r4, [r5, #928] @ 0x3a0 │ │ │ │ b 3fa86c │ │ │ │ ldr r1, [pc, #92] @ 3fa958 │ │ │ │ ldr r0, [pc, #92] @ 3fa95c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fa868 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ bl 3e9020 │ │ │ │ ldr r3, [r5, #936] @ 0x3a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #936] @ 0x3a8 │ │ │ │ @@ -391420,17 +391420,17 @@ │ │ │ │ ldr r3, [r5, #932] @ 0x3a4 │ │ │ │ bic r3, r3, #45 @ 0x2d │ │ │ │ orr r3, r3, #2 │ │ │ │ str r3, [r5, #932] @ 0x3a4 │ │ │ │ b 3fa8c8 │ │ │ │ @ instruction: 0x0100e5b0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq fp, r4, ip, asr #13 │ │ │ │ - addseq fp, r4, r0, lsr #13 │ │ │ │ - rsbseq r8, ip, r0, lsr r9 │ │ │ │ + @ instruction: 0x0094b6bc │ │ │ │ + umullseq fp, r4, r0, r6 │ │ │ │ + rsbseq r8, ip, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #516] @ 3fab7c │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ @@ -391447,15 +391447,15 @@ │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #468] @ 3fab84 │ │ │ │ ldr r0, [pc, #468] @ 3fab88 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #444] @ 3fab8c │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r2, #32 │ │ │ │ bhi 3fa988 │ │ │ │ ldrsb r0, [r0, r2] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -391560,17 +391560,17 @@ │ │ │ │ orreq r3, r3, #5 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r4, #932] @ 0x3a4 │ │ │ │ bne 3fab04 │ │ │ │ b 3faa58 │ │ │ │ smlabbeq r0, r0, r4, lr │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addseq fp, r4, ip, ror #11 │ │ │ │ - rsbseq r8, ip, r8, ror r8 │ │ │ │ - addseq fp, r4, sp, lsr #11 │ │ │ │ + @ instruction: 0x0094b5dc │ │ │ │ + rsbseq r8, ip, r8, ror #16 │ │ │ │ + umullseq fp, r4, sp, r5 │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ andeq r8, r0, r0, lsl #1 │ │ │ │ bx lr │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ ldrb ip, [r2, #5] │ │ │ │ ldrb r3, [r2, #4] │ │ │ │ ldrb r0, [r2, #6] │ │ │ │ @@ -391656,50 +391656,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3fad8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fac60 │ │ │ │ ldr r0, [pc, #72] @ 3fad90 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fac60 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [r0, -r0] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrdeq lr, [r0, -r0] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x0100e194 │ │ │ │ andeq r3, r0, ip, asr r1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrsheq sp, [sp], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq sp, sp, r4, ror #30 │ │ │ │ + rsbseq sp, sp, r0, ror #29 │ │ │ │ + rsbseq sp, sp, r4, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #296] @ 3faed4 │ │ │ │ ldr lr, [pc, #296] @ 3faed8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -391756,40 +391756,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3faef4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fade8 │ │ │ │ ldr r0, [pc, #56] @ 3faef8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fade8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ qaddeq lr, r0, r0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r0, lsr r0 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq sp, [r0, -ip] │ │ │ │ andeq r4, r0, r8, lsr #26 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq sp, sp, r0, lsl #29 │ │ │ │ - rsbseq sp, sp, r4, lsr #29 │ │ │ │ + rsbseq sp, sp, r0, ror lr │ │ │ │ + @ instruction: 0x007dde94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [r0, #368] @ 0x170 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -391839,15 +391839,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #372] @ 0x174 │ │ │ │ moveq r1, #0 │ │ │ │ bne 3fb090 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ cmp r2, #0 │ │ │ │ beq 3fb064 │ │ │ │ ldr r3, [pc, #632] @ 3fb26c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fb064 │ │ │ │ @@ -391864,22 +391864,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 3fb278 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r2, [pc, #528] @ 3fb27c │ │ │ │ ldr r3, [pc, #492] @ 3fb25c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -391921,22 +391921,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3fb288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fafac │ │ │ │ ldr r1, [pc, #300] @ 3fb280 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3fb204 │ │ │ │ ldr r1, [pc, #264] @ 3fb270 │ │ │ │ @@ -391954,26 +391954,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 3fb28c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fb1f8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ bne 3fafe4 │ │ │ │ @@ -391985,43 +391985,43 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ beq 3fb0d0 │ │ │ │ b 3fafec │ │ │ │ ldr r0, [pc, #108] @ 3fb290 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fb1dc │ │ │ │ ldr r0, [pc, #92] @ 3fb294 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fafac │ │ │ │ ldr r0, [pc, #76] @ 3fb298 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fb064 │ │ │ │ ldrdeq sp, [r0, -ip] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabteq r0, r4, lr, sp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r8, asr #28 │ │ │ │ andeq r5, r0, r8, asr #23 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq sp, sp, ip, lsr #27 │ │ │ │ + @ instruction: 0x007ddd9c │ │ │ │ @ instruction: 0x0100dd90 │ │ │ │ andeq r6, r0, r0, lsl #18 │ │ │ │ andeq r6, r0, r0, lsl r5 │ │ │ │ - rsbseq sp, sp, r0, lsr #26 │ │ │ │ - ldrheq sp, [sp], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq sp, sp, ip, lsr #23 │ │ │ │ - rsbseq sp, sp, ip, asr ip │ │ │ │ - ldrsheq sp, [sp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq sp, sp, r0, lsl sp │ │ │ │ + rsbseq sp, sp, r8, lsr #23 │ │ │ │ + @ instruction: 0x007ddb9c │ │ │ │ + rsbseq sp, sp, ip, asr #24 │ │ │ │ + rsbseq sp, sp, r0, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #200] @ 3fb380 │ │ │ │ mov r7, r1 │ │ │ │ @@ -392071,17 +392071,17 @@ │ │ │ │ ldm r5, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 27cc20 │ │ │ │ - rsbseq sp, sp, r0, lsl #24 │ │ │ │ - ldrsheq sp, [sp], #-180 @ 0xffffff4c @ │ │ │ │ - ldrsheq sp, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + ldrsheq sp, [sp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq sp, sp, r4, ror #23 │ │ │ │ + rsbseq sp, sp, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1008] @ 3fb794 │ │ │ │ ldr r3, [pc, #1008] @ 3fb798 │ │ │ │ ldrb r5, [r0, #89] @ 0x59 │ │ │ │ @@ -392223,24 +392223,24 @@ │ │ │ │ beq 3fb724 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 3fb7cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fb4cc │ │ │ │ ldr r3, [pc, #444] @ 3fb7d0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fb434 │ │ │ │ ldr r3, [pc, #412] @ 3fb7c4 │ │ │ │ @@ -392257,25 +392257,25 @@ │ │ │ │ beq 3fb748 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3fb7d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr ip, [r4] │ │ │ │ b 3fb434 │ │ │ │ ldr r3, [pc, #308] @ 3fb7d8 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fb52c │ │ │ │ @@ -392293,75 +392293,75 @@ │ │ │ │ beq 3fb76c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 3fb7dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fb52c │ │ │ │ ldr r0, [pc, #180] @ 3fb7e0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fb4cc │ │ │ │ ldr r0, [pc, #148] @ 3fb7e4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr ip, [r4] │ │ │ │ b 3fb434 │ │ │ │ ldr r0, [pc, #116] @ 3fb7e8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fb52c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, asr sl │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, ip, lsr sl │ │ │ │ - ldrsheq sp, [sp], #-172 @ 0xffffff54 @ │ │ │ │ - addseq sl, r4, r4, ror ip │ │ │ │ - rsbseq sp, sp, r0, ror #21 │ │ │ │ + rsbseq sp, sp, ip, ror #21 │ │ │ │ + addseq sl, r4, r4, ror #24 │ │ │ │ + ldrsbeq sp, [sp], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r5, lsr #8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq r0, r0, r9, sp │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ andeq r6, r0, r4, lsl #17 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrsheq sp, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq sp, sp, ip, ror #17 │ │ │ │ andeq r5, r0, r8, ror #21 │ │ │ │ - rsbseq sp, sp, r4, ror #19 │ │ │ │ + ldrsbeq sp, [sp], #-148 @ 0xffffff6c @ │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - rsbseq sp, sp, r0, lsr #17 │ │ │ │ - rsbseq sp, sp, ip, lsr #16 │ │ │ │ - rsbseq sp, sp, r8, lsl #19 │ │ │ │ - rsbseq sp, sp, r0, lsr #17 │ │ │ │ + @ instruction: 0x007dd890 │ │ │ │ + rsbseq sp, sp, ip, lsl r8 │ │ │ │ + rsbseq sp, sp, r8, ror r9 │ │ │ │ + @ instruction: 0x007dd890 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #2160 @ 0x870 │ │ │ │ add r5, r0, #5184 @ 0x1440 │ │ │ │ add r4, r4, #8 │ │ │ │ @@ -392387,18 +392387,18 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3fb87c │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ @ instruction: 0x0100d5b4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - ldrsbeq sp, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq sp, sp, r8, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr lr, [pc, #348] @ 3fb9f4 │ │ │ │ ldr ip, [pc, #348] @ 3fb9f8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -392458,51 +392458,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3fba18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fb8e4 │ │ │ │ ldr r0, [pc, #76] @ 3fba1c │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r5, r8} │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fb8e4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, ror #10 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, ip, asr #10 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r0, lsl r5 │ │ │ │ andeq r2, r0, ip, ror r6 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ rsceq r4, pc, ip, asr #16 │ │ │ │ - rsbseq sp, sp, r0, lsr #15 │ │ │ │ - rsbseq sp, sp, r0, lsl #16 │ │ │ │ + @ instruction: 0x007dd790 │ │ │ │ + ldrsheq sp, [sp], #-112 @ 0xffffff90 @ │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fbb44 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -392676,15 +392676,15 @@ │ │ │ │ ldr r3, [r6, #784] @ 0x310 │ │ │ │ str r6, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ beq 3fbde0 │ │ │ │ ldr r8, [pc, #480] @ 3fbed0 │ │ │ │ mov r9, r4 │ │ │ │ b 3fbd20 │ │ │ │ - bl 9edbd8 │ │ │ │ + bl 9edbd0 │ │ │ │ ldrb r1, [r5, #2259] @ 0x8d3 │ │ │ │ str r9, [r5, #2172] @ 0x87c │ │ │ │ cmp r1, #0 │ │ │ │ bne 3fbd48 │ │ │ │ ldr r6, [r7] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ @@ -392774,45 +392774,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3fbef0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fbc90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3fbef4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fbc90 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabteq r0, r0, r1, sp │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x0100d194 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ qaddeq sp, ip, r0 │ │ │ │ - bl 8fc2e8 │ │ │ │ + bl 8fc2e8 │ │ │ │ tsteq r0, r4, lsl r0 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq sp, sp, r4, lsr #7 │ │ │ │ - rsbseq sp, sp, r4, asr #7 │ │ │ │ + @ instruction: 0x007dd394 │ │ │ │ + ldrheq sp, [sp], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #784] @ 3fc220 │ │ │ │ ldr r3, [pc, #784] @ 3fc224 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -392902,40 +392902,40 @@ │ │ │ │ ldr r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #452] @ 3fc230 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3fc170 │ │ │ │ ldr r0, [r1, #784] @ 0x310 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ add r1, r4, #48 @ 0x30 │ │ │ │ - bl 9e4d84 │ │ │ │ + bl 9e4d7c │ │ │ │ add r0, r4, #16 │ │ │ │ bl 6700b0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #91] @ 0x5b │ │ │ │ b 3fbf5c │ │ │ │ ldrb sl, [r0, #89] @ 0x59 │ │ │ │ rsb r5, r1, #0 │ │ │ │ sub sl, sl, #96 @ 0x60 │ │ │ │ clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9ee65c │ │ │ │ + bl 9ee654 │ │ │ │ cmp r0, #2 │ │ │ │ mov r1, r0 │ │ │ │ beq 3fc104 │ │ │ │ cmp r0, #1 │ │ │ │ beq 3fc144 │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 9ee708 │ │ │ │ + bl 9ee700 │ │ │ │ b 3fbf50 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r1, [r4, #88] @ 0x58 │ │ │ │ ldr r3, [r2, #2064] @ 0x810 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #2064] @ 0x810 │ │ │ │ @@ -392987,44 +392987,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3fc240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r1, [r4] │ │ │ │ b 3fc078 │ │ │ │ ldr r0, [pc, #64] @ 3fc244 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r1, [r4] │ │ │ │ b 3fc078 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlatteq r0, ip, lr, ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabteq r0, r0, lr, ip │ │ │ │ @ instruction: 0x0100ce98 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r4, ror fp │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrheq sp, [sp], #-4 @ │ │ │ │ - rsbseq sp, sp, r4, ror #1 │ │ │ │ + rsbseq sp, sp, r4, lsr #1 │ │ │ │ + ldrsbeq sp, [sp], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #312] @ 3fc39c │ │ │ │ mov r7, r3 │ │ │ │ @@ -393044,15 +393044,15 @@ │ │ │ │ beq 3fc2b8 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 8f0f20 │ │ │ │ + bl 8f0f18 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ mov r8, #1 │ │ │ │ add ip, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ @@ -393064,15 +393064,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 8f093c │ │ │ │ + bl 8f0934 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ sbcs r0, r3, #0 │ │ │ │ movcc r0, r8 │ │ │ │ @@ -393098,15 +393098,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 8f0f20 │ │ │ │ + bl 8f0f18 │ │ │ │ str r7, [r4] │ │ │ │ b 3fc33c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0100cb94 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x0100cab8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -393170,15 +393170,15 @@ │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [sl, #376] @ 0x178 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 8f0f20 │ │ │ │ + bl 8f0f18 │ │ │ │ lsr r3, r6, #14 │ │ │ │ eor r2, r3, #1 │ │ │ │ ands r5, r5, r2 │ │ │ │ str r9, [r4, #2140] @ 0x85c │ │ │ │ beq 3fc434 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ @@ -393204,15 +393204,15 @@ │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #376] @ 0x178 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8f0f20 │ │ │ │ + bl 8f0f18 │ │ │ │ str r5, [r4, #2144] @ 0x860 │ │ │ │ b 3fc43c │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #2160] @ 0x870 │ │ │ │ add r1, r4, #2128 @ 0x850 │ │ │ │ ldr r0, [r3, #376] @ 0x178 │ │ │ │ @@ -393229,23 +393229,23 @@ │ │ │ │ strne r3, [r4, #2092] @ 0x82c │ │ │ │ bne 3fc424 │ │ │ │ ldr r0, [pc, #416] @ 3fc72c │ │ │ │ bic r3, r3, #32768 @ 0x8000 │ │ │ │ bic r3, r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ mvn r0, #0 │ │ │ │ b 3fc440 │ │ │ │ ldr r0, [pc, #388] @ 3fc730 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ bic r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ b 3fc59c │ │ │ │ ldr r3, [pc, #364] @ 3fc734 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fc424 │ │ │ │ ldr r3, [pc, #348] @ 3fc738 │ │ │ │ @@ -393266,23 +393266,23 @@ │ │ │ │ beq 3fc6e8 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3fc744 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fc424 │ │ │ │ ldr r3, [pc, #216] @ 3fc734 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fc43c │ │ │ │ ldr r3, [pc, #216] @ 3fc748 │ │ │ │ @@ -393303,52 +393303,52 @@ │ │ │ │ beq 3fc700 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3fc74c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fc43c │ │ │ │ ldr r0, [pc, #96] @ 3fc750 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fc424 │ │ │ │ ldr r0, [pc, #76] @ 3fc754 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fc43c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, lsr sl │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r8, lsl #20 │ │ │ │ @ instruction: 0x0100c9b4 │ │ │ │ - @ instruction: 0x007dcd90 │ │ │ │ - rsbseq ip, sp, r0, ror #28 │ │ │ │ + rsbseq ip, sp, r0, lsl #27 │ │ │ │ + rsbseq ip, sp, r0, asr lr │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq ip, sp, ip, lsl sp │ │ │ │ + rsbseq ip, sp, ip, lsl #26 │ │ │ │ andeq r6, r0, r0, lsr #23 │ │ │ │ - rsbseq ip, sp, r0, lsl #27 │ │ │ │ - rsbseq ip, sp, ip, asr #25 │ │ │ │ - ldrheq ip, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq ip, sp, r0, ror sp │ │ │ │ + ldrheq ip, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq ip, sp, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #2092] @ 3fcfa4 │ │ │ │ @@ -393398,15 +393398,15 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldr r2, [pc, #1932] @ 3fcfb8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1924] @ 3fcfbc │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #1912] @ 3fcfc0 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r8, #0 │ │ │ │ ldr r4, [r4, #2132] @ 0x854 │ │ │ │ lsl r9, r5, #4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -393433,15 +393433,15 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ stm lr, {r0, r1} │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 8f093c │ │ │ │ + bl 8f0934 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 3fcecc │ │ │ │ @@ -393490,15 +393490,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8f0f20 │ │ │ │ + bl 8f0f18 │ │ │ │ ldr r2, [pc, #1552] @ 3fcfc8 │ │ │ │ ldr r3, [pc, #1516] @ 3fcfa8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -393649,24 +393649,24 @@ │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #908] @ 3fcfd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 3fc988 │ │ │ │ ldr r3, [pc, #892] @ 3fcfdc │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -393686,24 +393686,24 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r8, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 3fcfe0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r4, [r3, #2132] @ 0x854 │ │ │ │ bne 3fc874 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -393730,26 +393730,26 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3fcfe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mvn r4, #0 │ │ │ │ b 3fc9b0 │ │ │ │ cmp r5, #0 │ │ │ │ bne 3fc874 │ │ │ │ b 3fcd0c │ │ │ │ ldr r1, [pc, #564] @ 3fcfec │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -393775,53 +393775,53 @@ │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3fcff0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 3fc988 │ │ │ │ ldr r0, [pc, #392] @ 3fcff4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fcce4 │ │ │ │ ldr r0, [pc, #376] @ 3fcff8 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 3fc988 │ │ │ │ ldr r0, [pc, #332] @ 3fcffc │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 3fc988 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ @@ -393849,64 +393849,64 @@ │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3fd004 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fcd9c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 3fd008 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fcd9c │ │ │ │ ldr r0, [pc, #120] @ 3fd00c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fcd9c │ │ │ │ smlabbeq r0, r4, r6, ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r8, asr #12 │ │ │ │ - addseq r9, r4, r0, lsl #17 │ │ │ │ - addeq pc, r0, r4, ror #12 │ │ │ │ - rsbseq r8, fp, r8, ror #6 │ │ │ │ + addseq r9, r4, r0, ror r8 │ │ │ │ + addeq pc, r0, r4, asr r6 @ │ │ │ │ + rsbseq r8, fp, r8, asr r3 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x003fffff │ │ │ │ tsteq r0, r4, asr #8 │ │ │ │ andeq r5, r0, r4, ror #15 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq ip, sp, ip, asr #20 │ │ │ │ + rsbseq ip, sp, ip, lsr sl │ │ │ │ andeq r3, r0, r8, asr #19 │ │ │ │ - rsbseq ip, sp, ip, lsr #16 │ │ │ │ + rsbseq ip, sp, ip, lsl r8 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - rsbseq ip, sp, r8, asr #15 │ │ │ │ + ldrheq ip, [sp], #-120 @ 0xffffff88 @ │ │ │ │ @ instruction: 0x000022b0 │ │ │ │ - rsbseq ip, sp, r0, ror #17 │ │ │ │ - rsbseq ip, sp, ip, asr #13 │ │ │ │ - rsbseq ip, sp, r0, lsl r9 │ │ │ │ - rsbseq ip, sp, r8, lsr r8 │ │ │ │ + ldrsbeq ip, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + ldrheq ip, [sp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq ip, sp, r0, lsl #18 │ │ │ │ + rsbseq ip, sp, r8, lsr #16 │ │ │ │ andeq r4, r0, r8, lsl #25 │ │ │ │ - rsbseq ip, sp, r4, lsr #13 │ │ │ │ - rsbseq ip, sp, ip, lsr r6 │ │ │ │ - rsbseq ip, sp, r0, asr #13 │ │ │ │ + @ instruction: 0x007dc694 │ │ │ │ + rsbseq ip, sp, ip, lsr #12 │ │ │ │ + ldrheq ip, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r3, r0, #896 @ 0x380 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -393974,33 +393974,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 3fd254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 3fd0a0 │ │ │ │ ldr r0, [pc, #228] @ 3fd258 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 3fd0a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3fd0a0 │ │ │ │ ldr r3, [pc, #184] @ 3fd25c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -394020,43 +394020,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3fd260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fd0a0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 3fd264 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fd0a0 │ │ │ │ @ instruction: 0x0100bdb0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabbeq r0, r8, sp, fp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r4, asr sp │ │ │ │ andeq r6, r0, ip, ror lr │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq ip, sp, r4, lsr r7 │ │ │ │ - rsbseq ip, sp, r4, ror #14 │ │ │ │ + rsbseq ip, sp, r4, lsr #14 │ │ │ │ + rsbseq ip, sp, r4, asr r7 │ │ │ │ andeq r4, r0, r0, lsl lr │ │ │ │ - ldrsheq ip, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq ip, sp, r8, lsr #12 │ │ │ │ + rsbseq ip, sp, r0, ror #11 │ │ │ │ + rsbseq ip, sp, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [r0, #944] @ 0x3b0 │ │ │ │ ldr r5, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ @@ -394245,30 +394245,30 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 3fd750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fd418 │ │ │ │ ldr r1, [pc, #400] @ 3fd754 │ │ │ │ ldr r3, [pc, #344] @ 3fd720 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -394347,46 +394347,46 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fd418 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, ror #22 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, ip, lsr fp │ │ │ │ - rsbseq ip, sp, r8, lsr r5 │ │ │ │ - ldrdeq ip, [r2], ip @ │ │ │ │ + rsbseq ip, sp, r8, lsr #10 │ │ │ │ + addeq ip, r2, ip, asr #21 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r8, ror #18 │ │ │ │ - addeq r1, fp, r8, lsl #10 │ │ │ │ - addeq ip, r2, ip, ror #19 │ │ │ │ + strdeq r1, [fp], r8 │ │ │ │ + ldrdeq ip, [r2], ip @ │ │ │ │ andeq r2, r0, r8, ror #17 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq sp, r0, r4, lsl #2 │ │ │ │ + strdeq sp, [r0], r4 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq ip, sp, ip, lsl #7 │ │ │ │ + rsbseq ip, sp, ip, ror r3 │ │ │ │ tsteq r0, r8, lsr r8 │ │ │ │ - addeq r1, fp, r8, ror #7 │ │ │ │ - rsbseq ip, sp, ip, lsr #6 │ │ │ │ - addeq r1, fp, ip, asr #7 │ │ │ │ - rsbseq ip, sp, r0, lsl r3 │ │ │ │ - addeq r1, fp, ip, ror r3 │ │ │ │ - addeq ip, r2, r0, ror #16 │ │ │ │ - rsbseq ip, sp, r8, lsr #5 │ │ │ │ - rsbseq ip, sp, ip, lsr #5 │ │ │ │ - @ instruction: 0x007dc294 │ │ │ │ - addeq ip, r2, r8, lsr r8 │ │ │ │ - rsbseq ip, sp, r0, lsl #5 │ │ │ │ - rsbseq ip, sp, r4, lsl #5 │ │ │ │ - addeq r1, r9, r8, asr ip │ │ │ │ + ldrdeq r1, [fp], r8 │ │ │ │ + rsbseq ip, sp, ip, lsl r3 │ │ │ │ + @ instruction: 0x008b13bc │ │ │ │ + rsbseq ip, sp, r0, lsl #6 │ │ │ │ + addeq r1, fp, ip, ror #6 │ │ │ │ + addeq ip, r2, r0, asr r8 │ │ │ │ + @ instruction: 0x007dc298 │ │ │ │ + @ instruction: 0x007dc29c │ │ │ │ rsbseq ip, sp, r4, lsl #5 │ │ │ │ + addeq ip, r2, r8, lsr #16 │ │ │ │ + rsbseq ip, sp, r0, ror r2 │ │ │ │ + rsbseq ip, sp, r4, ror r2 │ │ │ │ + addeq r1, r9, r8, asr #24 │ │ │ │ + rsbseq ip, sp, r4, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #512] @ 3fd9a8 │ │ │ │ ldr r3, [pc, #512] @ 3fd9ac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -394495,42 +394495,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3fd9c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fd880 │ │ │ │ ldr r0, [pc, #60] @ 3fd9cc │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fd880 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, asr r6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ strdeq fp, [r0, -r8] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r0, ror r5 │ │ │ │ @ instruction: 0x00001bb8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq ip, sp, r4, asr r0 │ │ │ │ - rsbseq ip, sp, r4, ror r0 │ │ │ │ + rsbseq ip, sp, r4, asr #32 │ │ │ │ + rsbseq ip, sp, r4, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #464] @ 3fdbb8 │ │ │ │ ldr r1, [pc, #464] @ 3fdbbc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -394591,28 +394591,28 @@ │ │ │ │ ldr r2, [pc, #256] @ 3fdbcc │ │ │ │ ldr r0, [pc, #256] @ 3fdbd0 │ │ │ │ add r3, r4, #5184 @ 0x1440 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ ldr r2, [pc, #232] @ 3fdbd4 │ │ │ │ ldr r3, [pc, #204] @ 3fdbbc │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #2136] @ 0x858 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3fdbb4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b88df0 │ │ │ │ + b b88de8 │ │ │ │ ldr r3, [pc, #184] @ 3fdbd8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fda20 │ │ │ │ ldr r3, [pc, #168] @ 3fdbdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -394629,43 +394629,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3fdbe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fda20 │ │ │ │ ldr r0, [pc, #68] @ 3fdbe8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fda20 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, lsl r4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ strdeq fp, [r0, -r4] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabbeq r0, r0, r3, fp │ │ │ │ - ldrheq fp, [sp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq fp, sp, r8, lsr #31 │ │ │ │ andeq r1, r0, r4, lsl sl │ │ │ │ tsteq r0, r0, lsl r3 │ │ │ │ @ instruction: 0x00002db4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x007dbe9c │ │ │ │ - ldrheq fp, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq fp, sp, ip, lsl #29 │ │ │ │ + rsbseq fp, sp, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [r0] │ │ │ │ add r3, r1, r1, lsl #2 │ │ │ │ add r3, r1, r3, lsl #3 │ │ │ │ @@ -394760,15 +394760,15 @@ │ │ │ │ ldm lr, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ - bl 8f093c │ │ │ │ + bl 8f0934 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 3fe1c0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -394791,15 +394791,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ mov r3, r9 │ │ │ │ - bl 8f0f20 │ │ │ │ + bl 8f0f18 │ │ │ │ b 3fdc8c │ │ │ │ ldr r2, [pc, #3472] @ 3feba0 │ │ │ │ ldr r3, [pc, #3456] @ 3feb94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -394865,15 +394865,15 @@ │ │ │ │ beq 3fdddc │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #3208] @ 3feba4 │ │ │ │ ldr r0, [pc, #3208] @ 3feba8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fdddc │ │ │ │ ldr r3, [pc, #3172] @ 3feb9c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fdc8c │ │ │ │ @@ -394895,24 +394895,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3072] @ 3febb0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fdc8c │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #29 │ │ │ │ add r1, r1, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 3fb880 │ │ │ │ ldr r3, [pc, #2996] @ 3feb9c │ │ │ │ @@ -394940,27 +394940,27 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2868] @ 3febb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fdddc │ │ │ │ ldr r3, [pc, #2824] @ 3feb9c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fdc8c │ │ │ │ @@ -394981,15 +394981,15 @@ │ │ │ │ beq 3feb78 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2744] @ 3febc0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3fdfb0 │ │ │ │ ldr r3, [pc, #2696] @ 3feb9c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -395013,15 +395013,15 @@ │ │ │ │ beq 3feeb0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2624] @ 3febc8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3fdfb0 │ │ │ │ ldr r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe5b8 │ │ │ │ @@ -395060,15 +395060,15 @@ │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 3febd0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3fdfb0 │ │ │ │ ldr r3, [pc, #2436] @ 3febd4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ @@ -395104,29 +395104,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2240] @ 3febdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fdddc │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls 3fdec8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r2, #3] │ │ │ │ @@ -395200,29 +395200,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1864] @ 3febe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fdddc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3fdddc │ │ │ │ ldr r2, [pc, #1836] @ 3febe8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -395248,29 +395248,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1680] @ 3febec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fdddc │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ bl 3fb29c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ @@ -395496,27 +395496,27 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 3febf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe744 │ │ │ │ b 3fe770 │ │ │ │ mov r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ @@ -395528,15 +395528,15 @@ │ │ │ │ ldr r0, [pc, #652] @ 3febfc │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fdddc │ │ │ │ ldr r3, [pc, #620] @ 3fec00 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ff088 │ │ │ │ @@ -395555,30 +395555,30 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 3fec04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe88c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ @@ -395618,15 +395618,15 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -395637,97 +395637,97 @@ │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 3fec0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fe88c │ │ │ │ ldr r0, [pc, #200] @ 3fec10 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fdc8c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #176] @ 3fec14 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fdddc │ │ │ │ ldr r0, [pc, #152] @ 3fec18 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fdc8c │ │ │ │ ldrdeq fp, [r0, -ip] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlabteq r0, ip, r1, fp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatteq r0, ip, pc, sl @ │ │ │ │ - addseq r8, r4, r8, asr #2 │ │ │ │ - rsbseq ip, sp, r0, asr #32 │ │ │ │ + addseq r8, r4, r8, lsr r1 │ │ │ │ + rsbseq ip, sp, r0, lsr r0 │ │ │ │ andeq r4, r0, r0, ror #26 │ │ │ │ - ldrsheq fp, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq fp, sp, r0, ror #21 │ │ │ │ andeq r5, r0, r8, asr #2 │ │ │ │ - rsbseq fp, sp, r8, asr #24 │ │ │ │ + rsbseq fp, sp, r8, lsr ip │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq fp, sp, r4, lsr #21 │ │ │ │ + @ instruction: 0x007dba94 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbseq fp, sp, ip, ror r9 │ │ │ │ + rsbseq fp, sp, ip, ror #18 │ │ │ │ andeq r2, r0, ip, ror #15 │ │ │ │ - ldrsheq fp, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq fp, sp, r4, ror #19 │ │ │ │ andeq r5, r0, r4, lsl #25 │ │ │ │ andeq r1, r0, r8, ror #26 │ │ │ │ - ldrsbeq ip, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq ip, sp, r4, asr #5 │ │ │ │ andeq r2, r0, r8, lsl #23 │ │ │ │ - rsbseq fp, sp, r0, lsr r9 │ │ │ │ + rsbseq fp, sp, r0, lsr #18 │ │ │ │ ldrdeq r5, [r0], -ip │ │ │ │ - rsbseq fp, sp, r4, lsr r9 │ │ │ │ + rsbseq fp, sp, r4, lsr #18 │ │ │ │ andeq r5, r0, r8, ror lr │ │ │ │ andeq r4, r0, r4, ror #3 │ │ │ │ - rsbseq fp, sp, r0, asr r6 │ │ │ │ - ldrsbeq fp, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq fp, sp, r0, asr #12 │ │ │ │ + rsbseq fp, sp, r4, asr #25 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ - rsbseq fp, sp, ip, asr #19 │ │ │ │ + ldrheq fp, [sp], #-156 @ 0xffffff64 @ │ │ │ │ andeq r6, r0, r8, lsr #18 │ │ │ │ - rsbseq fp, sp, r4, lsr #19 │ │ │ │ - rsbseq sl, sp, ip, lsl #31 │ │ │ │ - ldrheq fp, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq fp, sp, r4, ror r0 │ │ │ │ + @ instruction: 0x007db994 │ │ │ │ + rsbseq sl, sp, ip, ror pc │ │ │ │ + rsbseq fp, sp, ip, lsr #3 │ │ │ │ + rsbseq fp, sp, r4, rrx │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - ldrheq fp, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq fp, sp, r0, lsr #11 │ │ │ │ andeq r7, r0, ip, ror r1 │ │ │ │ - rsbseq fp, sp, r8, lsr r4 │ │ │ │ - rsbseq fp, sp, r4, asr #11 │ │ │ │ - rsbseq sl, sp, r8, asr #29 │ │ │ │ - rsbseq sl, sp, r4, lsr #25 │ │ │ │ - ldrheq sl, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq fp, sp, r8, lsr #8 │ │ │ │ + ldrheq fp, [sp], #-84 @ 0xffffffac @ │ │ │ │ + ldrheq sl, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x007dac94 │ │ │ │ + rsbseq sl, sp, r4, lsr #27 │ │ │ │ andeq r3, r0, ip, asr #8 │ │ │ │ - ldrsbeq fp, [sp], #-4 @ │ │ │ │ + rsbseq fp, sp, r4, asr #1 │ │ │ │ andeq r6, r0, ip, lsl fp │ │ │ │ - ldrsheq fp, [sp], #-4 @ │ │ │ │ - ldrsbeq sl, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq sl, sp, ip, lsl #29 │ │ │ │ - rsbseq sl, sp, ip, lsr #30 │ │ │ │ - rsbseq fp, sp, r0, lsl #3 │ │ │ │ + rsbseq fp, sp, r4, ror #1 │ │ │ │ + rsbseq sl, sp, r8, asr #27 │ │ │ │ + rsbseq sl, sp, ip, ror lr │ │ │ │ + rsbseq sl, sp, ip, lsl pc │ │ │ │ + rsbseq fp, sp, r0, ror r1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrsheq fp, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ - @ instruction: 0x007db198 │ │ │ │ - rsbseq fp, sp, ip, lsr #5 │ │ │ │ - rsbseq fp, sp, r0, ror #7 │ │ │ │ - rsbseq sl, sp, r4, asr #29 │ │ │ │ - rsbseq sl, sp, r8, ror pc │ │ │ │ - ldrsheq fp, [sp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq sl, sp, r8, lsr fp │ │ │ │ + rsbseq fp, sp, ip, ror #7 │ │ │ │ + rsbseq fp, sp, r8, lsl #3 │ │ │ │ + @ instruction: 0x007db29c │ │ │ │ + ldrsbeq fp, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrheq sl, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq sl, sp, r8, ror #30 │ │ │ │ + rsbseq fp, sp, r4, ror #5 │ │ │ │ + rsbseq sl, sp, r8, lsr #22 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe7d0 │ │ │ │ ldr r3, [pc, #-128] @ 3fec1c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -395748,26 +395748,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-256] @ 3fec20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fe7d0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe7d0 │ │ │ │ ldr r3, [pc, #-284] @ 3fec24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -395789,33 +395789,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-412] @ 3fec28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fe7c0 │ │ │ │ ldr r0, [pc, #-424] @ 3fec2c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r1 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ mov r1, #4 │ │ │ │ ldr r3, [r6, #2168] @ 0x878 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ strb r1, [r3, #761] @ 0x2f9 │ │ │ │ strb r2, [r3, #777] @ 0x309 │ │ │ │ @@ -395846,38 +395846,38 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-632] @ 3fec30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fe580 │ │ │ │ ldr r0, [pc, #-644] @ 3fec34 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fdc8c │ │ │ │ ldr r0, [pc, #-664] @ 3fec38 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fdc8c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3fef00 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ @@ -395903,26 +395903,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-844] @ 3fec40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fe780 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe790 │ │ │ │ ldr r3, [pc, #-872] @ 3fec44 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -395944,46 +395944,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1000] @ 3fec48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fe7b0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrsb r3, [r3, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bge 3fe7c0 │ │ │ │ b 3fed38 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1036] @ 3fec4c │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fdddc │ │ │ │ ldr r0, [pc, #-1060] @ 3fec50 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fdddc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mla r2, r1, r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ @@ -395996,22 +395996,22 @@ │ │ │ │ b 3fea70 │ │ │ │ ldr r0, [pc, #-1136] @ 3fec54 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fe938 │ │ │ │ ldr r0, [pc, #-1164] @ 3fec58 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fe7c0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ tst r3, #1 │ │ │ │ beq 3fe7d0 │ │ │ │ b 3fec94 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -396033,81 +396033,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1324] @ 3fec64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fe65c │ │ │ │ ldr r0, [pc, #-1336] @ 3fec68 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fe7d0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [pc, #-1364] @ 3fec6c │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fea30 │ │ │ │ ldr r0, [pc, #-1392] @ 3fec70 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fe65c │ │ │ │ ldr r0, [pc, #-1416] @ 3fec74 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fe780 │ │ │ │ ldr r0, [pc, #-1440] @ 3fec78 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fe7b0 │ │ │ │ ldr r0, [pc, #-1464] @ 3fec7c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fe88c │ │ │ │ ldr r0, [pc, #-1508] @ 3fec80 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3fe580 │ │ │ │ mov r3, #0 │ │ │ │ ldrh r3, [r3] │ │ │ │ udf #0 │ │ │ │ ldr r2, [r0, #368] @ 0x170 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ff4cc │ │ │ │ @@ -396240,41 +396240,41 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r4, r4, r5, lsl #5 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2176] @ 0x880 │ │ │ │ b 3ff448 │ │ │ │ ldr r0, [pc, #72] @ 3ff4ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ b 3ff448 │ │ │ │ ldr r0, [pc, #60] @ 3ff4f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b756b0 │ │ │ │ + bl b756a8 │ │ │ │ b 3ff448 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 3fdbec │ │ │ │ b 3ff420 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r8, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ - rsbseq fp, sp, r8, lsl #4 │ │ │ │ - rsbseq fp, sp, r8, asr #4 │ │ │ │ + ldrsheq fp, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq fp, sp, r8, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2136] @ 0x858 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r4, #2056] @ 0x808 │ │ │ │ ldr r0, [r4, #2132] @ 0x854 │ │ │ │ str r3, [r4, #2136] @ 0x858 │ │ │ │ pop {r4, lr} │ │ │ │ b 3fdbec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -396363,25 +396363,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1348] @ 3ffbfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ff5e4 │ │ │ │ ldr r3, [pc, #1328] @ 3ffc00 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396399,25 +396399,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 3ffc04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ff5e4 │ │ │ │ ldr fp, [r0, #4] │ │ │ │ mov r7, fp │ │ │ │ b 3ff62c │ │ │ │ ldr fp, [r0, #8] │ │ │ │ mov r7, fp │ │ │ │ b 3ff62c │ │ │ │ @@ -396473,28 +396473,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #920] @ 3ffc14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ff6bc │ │ │ │ ldr fp, [r2, #2092] @ 0x82c │ │ │ │ mov r7, fp │ │ │ │ b 3ff7e4 │ │ │ │ ldr fp, [r2, #2112] @ 0x840 │ │ │ │ mov r7, fp │ │ │ │ b 3ff7e4 │ │ │ │ @@ -396554,26 +396554,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 3ffc20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 3ff7e4 │ │ │ │ ldr r3, [pc, #596] @ 3ffc24 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r7, [r3] │ │ │ │ cmp r7, #0 │ │ │ │ @@ -396592,61 +396592,61 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3ffc28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 3ff6bc │ │ │ │ mov fp, r7 │ │ │ │ b 3ff6c8 │ │ │ │ ldr r0, [pc, #452] @ 3ffc2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ff5e4 │ │ │ │ ldr r0, [pc, #424] @ 3ffc30 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r4, r5, fp} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ff6bc │ │ │ │ ldr r0, [pc, #400] @ 3ffc34 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ffa4c │ │ │ │ ldr r0, [pc, #372] @ 3ffc38 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ff6bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ mov fp, r7 │ │ │ │ b 3ff7f0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 3ff5e4 │ │ │ │ ldr r3, [pc, #316] @ 3ffc3c │ │ │ │ @@ -396665,15 +396665,15 @@ │ │ │ │ ldr r0, [pc, #268] @ 3ffc40 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ff9bc │ │ │ │ mov fp, r7 │ │ │ │ b 3ff638 │ │ │ │ ldr r3, [pc, #152] @ 3ffbf8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396681,63 +396681,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3ffc44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 3ff62c │ │ │ │ ldr r0, [pc, #136] @ 3ffc48 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ffbac │ │ │ │ @ instruction: 0x010098b0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x0100989c │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ rsceq r0, pc, ip, lsl ip @ │ │ │ │ - addseq r6, r4, r0, asr sl │ │ │ │ + addseq r6, r4, r0, asr #20 │ │ │ │ tsteq r0, r0, lsl r8 │ │ │ │ andeq r2, r0, ip, ror #10 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq fp, sp, ip, asr #2 │ │ │ │ + rsbseq fp, sp, ip, lsr r1 │ │ │ │ andeq r6, r0, r0, ror #15 │ │ │ │ - rsbseq fp, sp, ip, lsl r3 │ │ │ │ + rsbseq fp, sp, ip, lsl #6 │ │ │ │ rsceq r0, pc, r8, lsl #20 │ │ │ │ - addseq r6, r4, r5, lsr r8 │ │ │ │ + addseq r6, r4, r5, lsr #16 │ │ │ │ andeq r2, r0, r4, asr r3 │ │ │ │ - rsbseq fp, sp, ip, asr #1 │ │ │ │ + ldrheq fp, [sp], #-12 @ │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ - rsbseq sl, sp, r4, ror #29 │ │ │ │ + ldrsbeq sl, [sp], #-228 @ 0xffffff1c @ │ │ │ │ andeq r1, r0, r4, lsr r7 │ │ │ │ - @ instruction: 0x007daf90 │ │ │ │ - rsbseq fp, sp, r4, lsr r0 │ │ │ │ - rsbseq sl, sp, ip, asr #27 │ │ │ │ - rsbseq sl, sp, ip, ror pc │ │ │ │ - rsbseq sl, sp, r4, asr #29 │ │ │ │ - andeq r5, r0, ip, ror #1 │ │ │ │ + rsbseq sl, sp, r0, lsl #31 │ │ │ │ + rsbseq fp, sp, r4, lsr #32 │ │ │ │ ldrheq sl, [sp], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq sl, sp, r8, lsr #23 │ │ │ │ - rsbseq sl, sp, ip, ror #23 │ │ │ │ + rsbseq sl, sp, ip, ror #30 │ │ │ │ + ldrheq sl, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + andeq r5, r0, ip, ror #1 │ │ │ │ + rsbseq sl, sp, ip, lsr #27 │ │ │ │ + @ instruction: 0x007dab98 │ │ │ │ + ldrsbeq sl, [sp], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #500] @ 3ffe58 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #496] @ 3ffe5c │ │ │ │ @@ -396824,28 +396824,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3ffe78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ffce8 │ │ │ │ ldr r3, [pc, #116] @ 3ffe7c │ │ │ │ ldr ip, [pc, #116] @ 3ffe80 │ │ │ │ ldr r1, [pc, #116] @ 3ffe84 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #108] @ 3ffe88 │ │ │ │ @@ -396858,31 +396858,31 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 3ffce8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01009194 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r4, asr r1 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, ip, lsl #2 │ │ │ │ @ instruction: 0x000028b8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrsheq sl, [sp], #-196 @ 0xffffff3c @ │ │ │ │ - addseq r6, r4, r8, asr r2 │ │ │ │ - rsbseq sl, sp, ip, asr #25 │ │ │ │ - ldrheq r9, [sp], #-12 @ │ │ │ │ + rsbseq sl, sp, r4, ror #25 │ │ │ │ + addseq r6, r4, r8, asr #4 │ │ │ │ + ldrheq sl, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r9, sp, ip, lsr #1 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - ldrsheq sl, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq sl, sp, r4, ror #25 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov lr, #0 │ │ │ │ cmp lr, r3 │ │ │ │ cmpeq r1, r2 │ │ │ │ mov ip, r0 │ │ │ │ ldreq r0, [r0, #364] @ 0x16c │ │ │ │ @@ -396918,37 +396918,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r5, #300 @ 0x12c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #24 │ │ │ │ mov r6, r1 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ ldr r3, [pc, #76] @ 3fff8c │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r5, #348 @ 0x15c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ smlaleq r0, pc, r4, r2 @ │ │ │ │ - rsbseq sl, sp, r8, asr #24 │ │ │ │ - rsbseq sl, sp, r4, lsr #24 │ │ │ │ + rsbseq sl, sp, r8, lsr ip │ │ │ │ + rsbseq sl, sp, r4, lsl ip │ │ │ │ │ │ │ │ 003fff90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -396986,15 +396986,15 @@ │ │ │ │ ldr r2, [r4, #368] @ 0x170 │ │ │ │ add r0, r0, #5248 @ 0x1480 │ │ │ │ cmp r2, r1 │ │ │ │ bhi 400010 │ │ │ │ ldr r0, [pc, #212] @ 40010c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 92c5e8 │ │ │ │ + bl 92c5e0 │ │ │ │ ldr r3, [r4, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 4000d4 │ │ │ │ ldr sl, [pc, #184] @ 400110 │ │ │ │ mov r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -397041,17 +397041,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ andsgt r1, r4, r0, lsl #30 │ │ │ │ @ instruction: 0xffffb800 │ │ │ │ rsceq r0, pc, r0, asr r1 @ │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - addseq r5, r4, r4, ror pc │ │ │ │ - ldrsbeq r8, [sp], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq sl, sp, r8, ror sl │ │ │ │ + addseq r5, r4, r4, ror #30 │ │ │ │ + rsbseq r8, sp, ip, asr #27 │ │ │ │ + rsbseq sl, sp, r8, ror #20 │ │ │ │ andeq r0, r0, r7, lsr r6 │ │ │ │ │ │ │ │ 00400128 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -397065,15 +397065,15 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ add r4, r4, r5 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ bl 408e40 │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ bl 408e40 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 93019c │ │ │ │ + bl 930194 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r5, r5, #5248 @ 0x1480 │ │ │ │ cmp r3, r6 │ │ │ │ bhi 400150 │ │ │ │ ldr r0, [r7] │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27d088 │ │ │ │ @@ -397157,39 +397157,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 400334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4001e0 │ │ │ │ ldr r0, [pc, #52] @ 400338 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4001e0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, asr ip │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r4, lsr ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x01008bb4 │ │ │ │ andeq r6, r0, r4, lsr #16 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x007da894 │ │ │ │ - ldrheq sl, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq sl, sp, r4, lsl #17 │ │ │ │ + rsbseq sl, sp, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #2372] @ 400c98 │ │ │ │ ldr r1, [pc, #2372] @ 400c9c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -397269,15 +397269,15 @@ │ │ │ │ bne 400858 │ │ │ │ ldr r0, [pc, #2096] @ 400cb8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r2, [pc, #2072] @ 400cbc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397300,28 +397300,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 400cc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 400408 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #7 │ │ │ │ cmp r4, r3 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ bcs 4003e4 │ │ │ │ @@ -397391,25 +397391,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1592] @ 400ce0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4003a0 │ │ │ │ mov r0, r7 │ │ │ │ bl 400190 │ │ │ │ b 400618 │ │ │ │ ldr r3, [pc, #1568] @ 400ce4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -397428,27 +397428,27 @@ │ │ │ │ beq 400b48 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1444] @ 400ce8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [pc, #1436] @ 400cec │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 400b70 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -397575,21 +397575,21 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #112] @ 0x70 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ ldr r0, [pc, #936] @ 400d14 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4003fc │ │ │ │ ldr r3, [pc, #912] @ 400d18 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 400408 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -397604,34 +397604,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #792] @ 400d1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 400408 │ │ │ │ ldr r0, [pc, #780] @ 400d20 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r5, r9, sl} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4003a0 │ │ │ │ ldr r3, [pc, #756] @ 400d24 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 400a48 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ @@ -397657,75 +397657,75 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 400d2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 40090c │ │ │ │ ldr r0, [pc, #584] @ 400d30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 400408 │ │ │ │ ldr r0, [pc, #544] @ 400d34 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 400408 │ │ │ │ tst r9, #15 │ │ │ │ bne 4007cc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 3fbc24 │ │ │ │ b 4007cc │ │ │ │ ldr r0, [pc, #488] @ 400d38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 400748 │ │ │ │ bl 3fbb84 │ │ │ │ b 400834 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 400a54 │ │ │ │ b 40090c │ │ │ │ ldr r0, [pc, #436] @ 400d3c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 40090c │ │ │ │ ldr r2, [pc, #260] @ 400cac │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #400] @ 400d40 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ @@ -397736,15 +397736,15 @@ │ │ │ │ beq 400be8 │ │ │ │ ldr r0, [pc, #368] @ 400d44 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 400408 │ │ │ │ ldr r3, [pc, #332] @ 400d48 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397761,81 +397761,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 400d4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4004b0 │ │ │ │ ldr r0, [pc, #208] @ 400d50 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4004b0 │ │ │ │ smlatbeq r0, r8, sl, r8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x01008a90 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r5, r4, r4, asr #24 │ │ │ │ + addseq r5, r4, r4, lsr ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ smlatteq r0, ip, r9, r8 │ │ │ │ @ instruction: 0x01008998 │ │ │ │ - rsbseq sl, sp, ip, asr #15 │ │ │ │ + ldrheq sl, [sp], #-124 @ 0xffffff84 @ │ │ │ │ rsceq pc, lr, r8, lsl #26 │ │ │ │ andeq r1, r0, r8, ror lr │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq sl, sp, r0, asr #16 │ │ │ │ + rsbseq sl, sp, r0, lsr r8 │ │ │ │ rsceq pc, lr, r0, lsl ip @ │ │ │ │ - addseq r5, r4, lr, asr #20 │ │ │ │ - addeq r7, r7, r4, asr r2 │ │ │ │ - ldrheq sl, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ + addseq r5, r4, lr, lsr sl │ │ │ │ + addeq r7, r7, r4, asr #4 │ │ │ │ + rsbseq sl, sp, r8, lsr #11 │ │ │ │ andeq r6, r0, ip, asr #20 │ │ │ │ - rsbseq sl, sp, r4, lsr r5 │ │ │ │ + rsbseq sl, sp, r4, lsr #10 │ │ │ │ andeq r4, r0, r0, lsr #23 │ │ │ │ - ldrsbeq sl, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - @ instruction: 0x009458dc │ │ │ │ + rsbseq sl, sp, r8, asr #13 │ │ │ │ + addseq r5, r4, ip, asr #17 │ │ │ │ smlabbeq r0, r0, r6, r8 │ │ │ │ rsbseq pc, sp, r0, ror #31 │ │ │ │ svceq 0x0082001f │ │ │ │ smlabteq r0, r0, r5, r8 │ │ │ │ tsteq r0, r4, ror #10 │ │ │ │ stc2l 0, cr0, [r0, #1020] @ 0x3fc │ │ │ │ tsteq r0, ip, lsl r5 │ │ │ │ ldrdeq r8, [r0, -r8] │ │ │ │ - rsbseq sl, sp, r0, lsr #12 │ │ │ │ - rsbseq sl, sp, r4, asr r6 │ │ │ │ + rsbseq sl, sp, r0, lsl r6 │ │ │ │ + rsbseq sl, sp, r4, asr #12 │ │ │ │ andeq r5, r0, r8, lsr #11 │ │ │ │ - rsbseq sl, sp, ip, lsl r6 │ │ │ │ - rsbseq sl, sp, r8, lsl #4 │ │ │ │ - addseq r5, r4, sl, lsl r6 │ │ │ │ + rsbseq sl, sp, ip, lsl #12 │ │ │ │ + ldrsheq sl, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + addseq r5, r4, sl, lsl #12 │ │ │ │ andeq r2, r0, r0, lsl #5 │ │ │ │ - ldrsbeq sl, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq sl, sp, r4, ror #5 │ │ │ │ - rsbseq sl, sp, r0, ror #10 │ │ │ │ - rsbseq sl, sp, r8, lsl r3 │ │ │ │ - rsbseq sl, sp, r4, lsl #7 │ │ │ │ + rsbseq sl, sp, r8, asr #7 │ │ │ │ + ldrsbeq sl, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq sl, sp, r0, asr r5 │ │ │ │ + rsbseq sl, sp, r8, lsl #6 │ │ │ │ + rsbseq sl, sp, r4, ror r3 │ │ │ │ strdeq pc, [lr], #88 @ 0x58 @ │ │ │ │ - rsbseq sl, sp, ip, lsr #1 │ │ │ │ + @ instruction: 0x007da09c │ │ │ │ andeq r1, r0, ip, asr #30 │ │ │ │ - rsbseq sl, sp, ip, rrx │ │ │ │ - ldrheq sl, [sp], #-4 @ │ │ │ │ + rsbseq sl, sp, ip, asr r0 │ │ │ │ + rsbseq sl, sp, r4, lsr #1 │ │ │ │ ldr ip, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq ip, r2 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ beq 400da4 │ │ │ │ @@ -397894,15 +397894,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 400e58 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rsceq pc, lr, r8, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r9, [pc, #468] @ 401048 │ │ │ │ mov r8, r1 │ │ │ │ @@ -397918,30 +397918,30 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #432] @ 401058 │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #6 │ │ │ │ ldr r2, [pc, #408] @ 40105c │ │ │ │ ldr r1, [pc, #408] @ 401060 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #1 │ │ │ │ mov sl, #8 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #2112] @ 0x840 │ │ │ │ add r0, r9, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 3fff90 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ strb r6, [r3, #9] │ │ │ │ @@ -398019,24 +398019,24 @@ │ │ │ │ ldr r1, [pc, #52] @ 401068 │ │ │ │ ldr r0, [pc, #52] @ 40106c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #20 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, ip, lsr #4 │ │ │ │ + addseq r5, r4, ip, lsl r2 │ │ │ │ tsteq r0, ip, ror pc │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq sl, sp, ip, lsl #11 │ │ │ │ - rsbseq sl, sp, r4, ror r5 │ │ │ │ - ldrsbeq r3, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - @ instruction: 0x007e2d9c │ │ │ │ + rsbseq sl, sp, ip, ror r5 │ │ │ │ + rsbseq sl, sp, r4, ror #10 │ │ │ │ + rsbseq r3, fp, r0, asr #25 │ │ │ │ + rsbseq r2, lr, ip, lsl #27 │ │ │ │ tsteq r0, r0, lsl lr │ │ │ │ - rsbseq sl, sp, r0, lsl r4 │ │ │ │ - rsbseq r3, ip, r4, lsr r2 │ │ │ │ + rsbseq sl, sp, r0, lsl #8 │ │ │ │ + rsbseq r3, ip, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 401154 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -398044,25 +398044,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 401158 │ │ │ │ ldr r1, [pc, #188] @ 40115c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #168] @ 401160 │ │ │ │ ldr r1, [pc, #168] @ 401164 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #136] @ 401168 │ │ │ │ ldr r3, [pc, #136] @ 40116c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #132] @ 401170 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -398074,31 +398074,31 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ ldr r2, [pc, #104] @ 40117c │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r5, r4, r8, lsr #32 │ │ │ │ - ldrsheq r3, [fp], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r2, lr, r0, asr #23 │ │ │ │ - rsbseq r1, ip, r8, ror #25 │ │ │ │ - rsbseq r9, fp, ip, lsl #14 │ │ │ │ + addseq r5, r4, r8, lsl r0 │ │ │ │ + rsbseq r3, fp, r8, ror #21 │ │ │ │ + ldrheq r2, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + ldrsbeq r1, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + ldrsheq r9, [fp], #-108 @ 0xffffff94 @ │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ rsceq pc, lr, r0, lsl r3 @ │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ stmdbcs r2!, {r1, r2, r7, pc} │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -398134,146 +398134,146 @@ │ │ │ │ ldr r1, [pc, #48] @ 401230 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 400190 │ │ │ │ - @ instruction: 0x00944eb0 │ │ │ │ - rsbseq sl, sp, r8, lsl r2 │ │ │ │ - rsbseq sl, sp, r0, lsr r2 │ │ │ │ + addseq r4, r4, r0, lsr #29 │ │ │ │ + rsbseq sl, sp, r8, lsl #4 │ │ │ │ + rsbseq sl, sp, r0, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #64] @ 40128c │ │ │ │ ldr r2, [pc, #64] @ 401290 │ │ │ │ ldr r1, [pc, #64] @ 401294 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 511c9c │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 400128 │ │ │ │ - addseq r4, r4, ip, asr lr │ │ │ │ - rsbseq sl, sp, r4, asr #3 │ │ │ │ - ldrsbeq sl, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + addseq r4, r4, ip, asr #28 │ │ │ │ + ldrheq sl, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq sl, sp, ip, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ 401348 │ │ │ │ ldr r2, [pc, #152] @ 40134c │ │ │ │ ldr r1, [pc, #152] @ 401350 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #120] @ 401354 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, r0, #2128 @ 0x850 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 92c41c │ │ │ │ + bl 92c414 │ │ │ │ ldr r2, [pc, #88] @ 401358 │ │ │ │ ldr r1, [pc, #88] @ 40135c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 3ffeec │ │ │ │ str r7, [r4, #2116] @ 0x844 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x00944df8 │ │ │ │ - rsbseq sl, sp, ip, asr r1 │ │ │ │ - rsbseq sl, sp, r4, ror r1 │ │ │ │ + addseq r4, r4, r8, ror #27 │ │ │ │ + rsbseq sl, sp, ip, asr #2 │ │ │ │ + rsbseq sl, sp, r4, ror #2 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0x007b3894 │ │ │ │ - rsbseq r2, lr, ip, asr r9 │ │ │ │ + rsbseq r3, fp, r4, lsl #17 │ │ │ │ + rsbseq r2, lr, ip, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 401370 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ffa0 │ │ │ │ + b 92ff98 │ │ │ │ strdeq pc, [lr], #8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 401418 │ │ │ │ ldr r2, [pc, #140] @ 40141c │ │ │ │ ldr r1, [pc, #140] @ 401420 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #112] @ 401424 │ │ │ │ ldr ip, [pc, #112] @ 401428 │ │ │ │ ldr r1, [pc, #112] @ 40142c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r1, [pc, #76] @ 401430 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 929f74 │ │ │ │ + bl 929f6c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r4, r4, ip, ror #26 │ │ │ │ - ldrsheq r3, [fp], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r2, lr, r4, asr #17 │ │ │ │ + addseq r4, r4, ip, asr sp │ │ │ │ + rsbseq r3, fp, r8, ror #15 │ │ │ │ + ldrheq r2, [lr], #-132 @ 0xffffff7c @ │ │ │ │ rsceq pc, lr, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ rscseq sp, ip, r8, ror #28 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -398285,76 +398285,76 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 4014f8 │ │ │ │ ldr r1, [pc, #152] @ 4014fc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #132] @ 401500 │ │ │ │ ldr r1, [pc, #132] @ 401504 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #100] @ 401508 │ │ │ │ ldr r1, [pc, #100] @ 40150c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #752 @ 0x2f0 │ │ │ │ bl 3ffeec │ │ │ │ add r1, r5, #776 @ 0x308 │ │ │ │ mov r0, r6 │ │ │ │ bl 381554 │ │ │ │ add r1, r5, #1120 @ 0x460 │ │ │ │ add r1, r1, #4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 381454 │ │ │ │ - @ instruction: 0x00944cb4 │ │ │ │ - rsbseq sl, sp, r0 │ │ │ │ - rsbseq sl, sp, r8, lsl r0 │ │ │ │ - rsbseq r1, ip, ip, lsr #1 │ │ │ │ - rsbseq r1, ip, r0, asr #1 │ │ │ │ - rsbseq r3, fp, ip, ror #13 │ │ │ │ - ldrheq r2, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + addseq r4, r4, r4, lsr #25 │ │ │ │ + ldrsheq r9, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq sl, sp, r8 │ │ │ │ + @ instruction: 0x007c109c │ │ │ │ + ldrheq r1, [ip], #-0 @ │ │ │ │ + ldrsbeq r3, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r2, lr, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 40155c │ │ │ │ ldr r2, [pc, #52] @ 401560 │ │ │ │ ldr r1, [pc, #52] @ 401564 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 400190 │ │ │ │ - @ instruction: 0x00944bd4 │ │ │ │ - rsbseq r9, sp, r8, lsr #30 │ │ │ │ - rsbseq r9, sp, r4, asr #30 │ │ │ │ + addseq r4, r4, r4, asr #23 │ │ │ │ + rsbseq r9, sp, r8, lsl pc │ │ │ │ + rsbseq r9, sp, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #84] @ 4015d4 │ │ │ │ ldr r2, [pc, #84] @ 4015d8 │ │ │ │ ldr r1, [pc, #84] @ 4015dc │ │ │ │ @@ -398362,64 +398362,64 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r4, [pc, #48] @ 4015e0 │ │ │ │ ldr r3, [pc, #48] @ 4015e4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3fff90 │ │ │ │ - addseq r4, r4, ip, ror fp │ │ │ │ - ldrsbeq r9, [sp], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq r9, sp, ip, ror #29 │ │ │ │ + addseq r4, r4, ip, ror #22 │ │ │ │ + rsbseq r9, sp, r0, asr #29 │ │ │ │ + ldrsbeq r9, [sp], #-236 @ 0xffffff14 @ │ │ │ │ tsteq r0, ip, asr #16 │ │ │ │ andeq r2, r0, r8, asr #27 │ │ │ │ ldr r0, [pc, #4] @ 4015f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ ldrdeq lr, [lr], #236 @ 0xec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 401660 │ │ │ │ ldr r2, [pc, #80] @ 401664 │ │ │ │ ldr r1, [pc, #80] @ 401668 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #52] @ 40166c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r4, r4, ip, lsl fp │ │ │ │ - rsbseq r3, fp, r8, ror r5 │ │ │ │ - rsbseq r2, lr, r4, asr #12 │ │ │ │ + addseq r4, r4, ip, lsl #22 │ │ │ │ + rsbseq r3, fp, r8, ror #10 │ │ │ │ + rsbseq r2, lr, r4, lsr r6 │ │ │ │ smlaleq lr, lr, r4, lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #440] @ 401844 │ │ │ │ @@ -398437,15 +398437,15 @@ │ │ │ │ ldr r2, [pc, #408] @ 401854 │ │ │ │ add r3, r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ lsr r1, r6, #2 │ │ │ │ orr r1, r1, r4, lsl #30 │ │ │ │ add r3, r1, #324 @ 0x144 │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r8, [pc, #364] @ 401858 │ │ │ │ ldr r5, [r7, r3, lsl #2] │ │ │ │ sub r3, r1, #16 │ │ │ │ @@ -398501,56 +398501,56 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #20] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 401870 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 401724 │ │ │ │ ldr r0, [pc, #92] @ 401874 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 401724 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, ror #14 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r4, r4, r4, lsl #21 │ │ │ │ - rsbseq r9, sp, r4, asr #27 │ │ │ │ - @ instruction: 0x007d9d9c │ │ │ │ + addseq r4, r4, r4, ror sl │ │ │ │ + ldrheq r9, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r9, sp, ip, lsl #27 │ │ │ │ tsteq r0, r8, lsl #14 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r7, [r0, -r0] │ │ │ │ andeq r5, r0, r0, ror r5 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x007d9c94 │ │ │ │ - ldrsbeq r9, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r9, sp, r4, lsl #25 │ │ │ │ + rsbseq r9, sp, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #184] @ 401948 │ │ │ │ ldr r8, [pc, #184] @ 40194c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -398559,54 +398559,54 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #16 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r5, [pc, #144] @ 401954 │ │ │ │ add r4, r4, #28 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #23 │ │ │ │ mov r8, #128 @ 0x80 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #100] @ 401958 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ str r5, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r0, #1136 @ 0x470 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, r7, #776 @ 0x308 │ │ │ │ str r4, [sp] │ │ │ │ - bl 8e3cfc │ │ │ │ + bl 8e3cf4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r4, r4, r4, lsr #17 │ │ │ │ + umullseq r4, r4, r4, r8 @ │ │ │ │ + ldrheq r9, [sp], #-180 @ 0xffffff4c @ │ │ │ │ rsbseq r9, sp, r4, asr #23 │ │ │ │ - ldrsbeq r9, [sp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq r9, sp, r0, lsl #25 │ │ │ │ + rsbseq r9, sp, r0, ror ip │ │ │ │ ldrdeq lr, [lr], #180 @ 0xb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #396] @ 401b04 │ │ │ │ @@ -398627,15 +398627,15 @@ │ │ │ │ ldr r8, [pc, #356] @ 401b18 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #328] @ 401b1c │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 401a3c │ │ │ │ lsr r2, r4, #2 │ │ │ │ @@ -398679,89 +398679,89 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 401b30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4019e4 │ │ │ │ ldr r0, [pc, #84] @ 401b34 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4019e4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r0, r0, r4, r7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umullseq r4, r4, r8, r7 @ │ │ │ │ - rsbseq r9, sp, r8, asr #21 │ │ │ │ - rsbseq r9, sp, ip, lsr #21 │ │ │ │ + addseq r4, r4, r8, lsl #15 │ │ │ │ + ldrheq r9, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x007d9a9c │ │ │ │ tsteq r0, ip, lsr #8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r7, [r0, -ip] │ │ │ │ andeq r1, r0, r0, lsl ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r9, sp, r8, lsl #21 │ │ │ │ - rsbseq r9, sp, ip, asr #21 │ │ │ │ + rsbseq r9, sp, r8, ror sl │ │ │ │ + ldrheq r9, [sp], #-172 @ 0xffffff54 @ │ │ │ │ ldr r0, [pc, #4] @ 401b44 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rsceq lr, lr, r4, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 401bb8 │ │ │ │ ldr r2, [pc, #88] @ 401bbc │ │ │ │ ldr r1, [pc, #88] @ 401bc0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #2020] @ 0x7e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 401b98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 67875c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009445f8 │ │ │ │ - @ instruction: 0x007d9a94 │ │ │ │ - rsbseq r9, sp, ip, lsr #21 │ │ │ │ + addseq r4, r4, r8, ror #11 │ │ │ │ + rsbseq r9, sp, r4, lsl #21 │ │ │ │ + @ instruction: 0x007d9a9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #172] @ 401c88 │ │ │ │ ldr r3, [pc, #172] @ 401c8c │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -398805,15 +398805,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, lsl r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrsheq r9, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r9, sp, ip, ror #19 │ │ │ │ smlatbeq r0, ip, r1, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 401d0c │ │ │ │ ldr r2, [pc, #92] @ 401d10 │ │ │ │ @@ -398821,32 +398821,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r3, [pc, #80] @ 401d18 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #64] @ 401d1c │ │ │ │ ldr r3, [pc, #64] @ 401d20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r4, r4, ip, lsr #9 │ │ │ │ - ldrsbeq r2, [fp], #-224 @ 0xffffff20 @ │ │ │ │ - ldrdeq sl, [r0], r0 │ │ │ │ + umullseq r4, r4, ip, r4 @ │ │ │ │ + rsbseq r2, fp, r0, asr #29 │ │ │ │ + addeq sl, r0, r0, asr #3 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ │ │ │ │ 00401d24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -398856,27 +398856,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 401d84 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 926100 │ │ │ │ + bl 9260f8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #1908] @ 0x774 │ │ │ │ str r3, [r4, #1912] @ 0x778 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r9, sp, ip, asr #17 │ │ │ │ + ldrheq r9, [sp], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 00401d88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2, #20] │ │ │ │ @@ -398885,50 +398885,50 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ beq 401e2c │ │ │ │ ldr r0, [pc, #124] @ 401e3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 929544 │ │ │ │ + bl 92953c │ │ │ │ ldr r1, [pc, #116] @ 401e40 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927aac │ │ │ │ + bl 927aa4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ec7e8 │ │ │ │ + bl 9ec7e0 │ │ │ │ ldr r3, [pc, #92] @ 401e44 │ │ │ │ ldr r1, [pc, #92] @ 401e48 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 37ffd4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9299d8 │ │ │ │ + bl 9299d0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #24] @ 401e4c │ │ │ │ add r0, pc, r0 │ │ │ │ b 401dc0 │ │ │ │ qaddeq r7, r4, r0 │ │ │ │ - rsbseq r9, sp, ip, ror #16 │ │ │ │ - addeq r2, r2, r0, lsl r9 │ │ │ │ + rsbseq r9, sp, ip, asr r8 │ │ │ │ + addeq r2, r2, r0, lsl #18 │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ - addeq r6, sl, r4, ror #31 │ │ │ │ - rsbseq r9, sp, r0, lsl #16 │ │ │ │ + ldrdeq r6, [sl], r4 │ │ │ │ + ldrsheq r9, [sp], #-112 @ 0xffffff90 @ │ │ │ │ │ │ │ │ 00401e50 : │ │ │ │ rsb ip, r1, r1, lsl #3 │ │ │ │ add r1, r1, ip, lsl #3 │ │ │ │ add r1, r0, r1, lsl #4 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -398961,15 +398961,15 @@ │ │ │ │ add r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 401ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ strheq lr, [lr], #104 @ 0x68 @ │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 40cb38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -398980,25 +398980,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #108] @ 401fa4 │ │ │ │ ldr r1, [pc, #108] @ 401fa8 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #76] @ 401fac │ │ │ │ ldr ip, [pc, #76] @ 401fb0 │ │ │ │ ldr r3, [pc, #76] @ 401fb4 │ │ │ │ ldr r1, [pc, #76] @ 401fb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -399006,23 +399006,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #24 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9281d0 │ │ │ │ - addseq r4, r4, r0, ror #4 │ │ │ │ - rsbseq r2, fp, r8, ror ip │ │ │ │ - rsbseq r1, lr, r4, asr #26 │ │ │ │ - ldrsheq r9, [sp], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r9, sp, r4, lsl r7 │ │ │ │ + b 9281c8 │ │ │ │ + addseq r4, r4, r0, asr r2 │ │ │ │ + rsbseq r2, fp, r8, ror #24 │ │ │ │ + rsbseq r1, lr, r4, lsr sp │ │ │ │ + rsbseq r9, sp, ip, ror #13 │ │ │ │ + rsbseq r9, sp, r4, lsl #14 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - addeq r6, sl, r4, ror #28 │ │ │ │ - ldrsheq r9, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq r6, sl, r4, asr lr │ │ │ │ + rsbseq r9, sp, r0, ror #13 │ │ │ │ rscseq sp, ip, ip, asr #7 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ str r3, [r0, #652] @ 0x28c │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -399130,22 +399130,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl b88064 │ │ │ │ + bl b8805c │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9ed83c │ │ │ │ + b 9ed834 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -399161,15 +399161,15 @@ │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 9edc34 │ │ │ │ + bl 9edc2c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -399203,25 +399203,25 @@ │ │ │ │ str r2, [r4, #4] │ │ │ │ bne 4022f8 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne 4022f8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl b84c80 │ │ │ │ + bl b84c78 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27d088 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne 4022d8 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl b98aec │ │ │ │ + bl b98ae4 │ │ │ │ b 402250 │ │ │ │ ldr r3, [pc, #60] @ 40231c │ │ │ │ ldr r1, [pc, #60] @ 402320 │ │ │ │ ldr r0, [pc, #60] @ 402324 │ │ │ │ ldr r2, [pc, #60] @ 402328 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -399232,21 +399232,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 402334 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r4, lsl pc │ │ │ │ - rsbseq r9, sp, ip, ror r4 │ │ │ │ - rsbseq r9, sp, r8, lsl #9 │ │ │ │ + addseq r3, r4, r4, lsl #30 │ │ │ │ + rsbseq r9, sp, ip, ror #8 │ │ │ │ + rsbseq r9, sp, r8, ror r4 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - @ instruction: 0x00943ef8 │ │ │ │ - @ instruction: 0x007d949c │ │ │ │ - ldrheq r9, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + addseq r3, r4, r8, ror #29 │ │ │ │ + rsbseq r9, sp, ip, lsl #9 │ │ │ │ + rsbseq r9, sp, r0, lsr #9 │ │ │ │ │ │ │ │ 00402338 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -399320,45 +399320,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 4024e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4023bc │ │ │ │ ldr r0, [pc, #64] @ 4024ec │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4023bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01006a90 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, ip, ror sl │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r8, lsr sl │ │ │ │ andeq r3, r0, ip, lsl #8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r9, sp, r8, asr r3 │ │ │ │ - rsbseq r9, sp, r4, lsr #7 │ │ │ │ + rsbseq r9, sp, r8, asr #6 │ │ │ │ + @ instruction: 0x007d9394 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 402508 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 402520 │ │ │ │ mov r0, #0 │ │ │ │ @@ -399371,15 +399371,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r3 │ │ │ │ lsr r1, r1, #5 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 9ee914 │ │ │ │ + bl 9ee90c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -399431,15 +399431,15 @@ │ │ │ │ ldrb r1, [r4, #1657] @ 0x679 │ │ │ │ ldrb r2, [r4, #745] @ 0x2e9 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r2, r3, r2 │ │ │ │ orr r3, r3, r1 │ │ │ │ strb r2, [r4, #745] @ 0x2e9 │ │ │ │ strb r3, [r4, #1657] @ 0x679 │ │ │ │ - bl b89d00 │ │ │ │ + bl b89cf8 │ │ │ │ ldr r1, [pc, #192] @ 4026f4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 703de0 │ │ │ │ b 4025c8 │ │ │ │ ldr r0, [pc, #176] @ 4026f8 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -399460,42 +399460,42 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 402704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4025b4 │ │ │ │ ldr r0, [pc, #56] @ 402708 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4025b4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r0, r4, r8, r6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r0, ror #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, ip, lsr #16 │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ andeq r3, r0, r4, ror #28 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r9, sp, r8, ror #3 │ │ │ │ - rsbseq r9, sp, r8, lsr #4 │ │ │ │ + ldrsbeq r9, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r9, sp, r8, lsl r2 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -399511,19 +399511,19 @@ │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r2, [pc, #28] @ 402778 │ │ │ │ ldr r0, [pc, #28] @ 40277c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ str r0, [r4, #1904] @ 0x770 │ │ │ │ pop {r4, lr} │ │ │ │ - b b88df0 │ │ │ │ - rsbseq r9, sp, r0, ror #3 │ │ │ │ + b b88de8 │ │ │ │ + ldrsbeq r9, [sp], #-16 @ │ │ │ │ andeq r5, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0, #832] @ 0x340 │ │ │ │ @@ -399595,16 +399595,16 @@ │ │ │ │ tsteq r0, ip, lsr r6 │ │ │ │ andeq r1, r0, r8, lsr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r6, r0, r8, ror #24 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x009439d0 │ │ │ │ - rsbseq r9, sp, r8, lsl r1 │ │ │ │ + addseq r3, r4, r0, asr #19 │ │ │ │ + rsbseq r9, sp, r8, lsl #2 │ │ │ │ │ │ │ │ 004028c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -399729,31 +399729,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 402b50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 402928 │ │ │ │ ldr r0, [pc, #84] @ 402b54 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 402928 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r0, lsr #10 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r0, lsl #10 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabteq r0, r0, r4, r6 │ │ │ │ @@ -399763,16 +399763,16 @@ │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ andeq r6, r0, r8, ror #24 │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ ldrdeq r6, [r0, -r4] │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x007d8e90 │ │ │ │ - ldrsbeq r8, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r8, sp, r0, lsl #29 │ │ │ │ + rsbseq r8, sp, ip, asr #29 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ @@ -399804,15 +399804,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, sp │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9eda78 │ │ │ │ + bl 9eda70 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #2 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ beq 402c5c │ │ │ │ @@ -399851,17 +399851,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ tsteq r0, r8, ror r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r8, asr #4 │ │ │ │ - addseq r3, r4, r0, ror r5 │ │ │ │ - ldrsbeq r8, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - @ instruction: 0x007d8d98 │ │ │ │ + addseq r3, r4, r0, ror #10 │ │ │ │ + rsbseq r8, sp, r4, asr #21 │ │ │ │ + rsbseq r8, sp, r8, lsl #27 │ │ │ │ andeq r0, r0, ip, lsl sl │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ strb r2, [r0, #668] @ 0x29c │ │ │ │ beq 402cf8 │ │ │ │ @@ -399906,15 +399906,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 402ed0 │ │ │ │ ldr r0, [r4, #744] @ 0x2e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 402d98 │ │ │ │ - bl 9edbd8 │ │ │ │ + bl 9edbd0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #744] @ 0x2e8 │ │ │ │ ldrb r3, [r4, #667] @ 0x29b │ │ │ │ cmp r3, #0 │ │ │ │ beq 402dbc │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ @@ -400009,41 +400009,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 402f8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 402d80 │ │ │ │ ldr r0, [pc, #60] @ 402f90 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 402d80 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ strheq r6, [r0, -r4] │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ swpeq r6, r4, [r0] │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ tsteq r0, r8, ror pc │ │ │ │ andeq r3, r0, r8, lsl #23 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ + ldrsheq r8, [sp], #-168 @ 0xffffff58 @ │ │ │ │ rsbseq r8, sp, r8, lsl #22 │ │ │ │ - rsbseq r8, sp, r8, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #536] @ 4031c8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -400057,17 +400057,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ blt 403180 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ blt 40312c │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 9e4d84 │ │ │ │ + bl 9e4d7c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr ip, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, ip │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble 40313c │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -400087,48 +400087,48 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ beq 403014 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 9eda78 │ │ │ │ + bl 9eda70 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r5 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ bcc 40318c │ │ │ │ subs r2, r2, r7 │ │ │ │ sbc r3, r3, r5 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 40318c │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #5 │ │ │ │ lsl r8, r8, #9 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r9 │ │ │ │ - bl 9e4b68 │ │ │ │ + bl 9e4b60 │ │ │ │ ldr r3, [pc, #268] @ 4031d0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9edca0 │ │ │ │ + bl 9edc98 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #224] @ 4031d4 │ │ │ │ ldr r3, [pc, #212] @ 4031cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -400138,17 +400138,17 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 9e4d8c │ │ │ │ + bl 9e4d84 │ │ │ │ str r5, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ beq 4030ec │ │ │ │ ldr r2, [pc, #128] @ 4031d8 │ │ │ │ @@ -400162,17 +400162,17 @@ │ │ │ │ bne 4031c4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 703d6c │ │ │ │ cmp r1, #0 │ │ │ │ bge 402ff4 │ │ │ │ b 403138 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ mov r1, #5 │ │ │ │ - bl 9e4d94 │ │ │ │ + bl 9e4d8c │ │ │ │ mvn r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b 40313c │ │ │ │ add ip, ip, #1 │ │ │ │ mvn r3, #0 │ │ │ │ str ip, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ @@ -400199,41 +400199,41 @@ │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldr r7, [r1, #68] @ 0x44 │ │ │ │ ldr r1, [r1, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ movne r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9ed80c │ │ │ │ + bl 9ed804 │ │ │ │ ldr r0, [pc, #164] @ 4032c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [r5, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9f02a4 │ │ │ │ + bl 9f029c │ │ │ │ ldr r3, [pc, #144] @ 4032cc │ │ │ │ ldr r2, [pc, #144] @ 4032d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #140] @ 4032d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #104] @ 4032d8 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #92] @ 4032dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b8a2e8 │ │ │ │ + bl b8a2e0 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #28] │ │ │ │ str r6, [r4, #32] │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ str r0, [r4, #24] │ │ │ │ @@ -400244,18 +400244,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ smlaleq sp, lr, ip, r3 │ │ │ │ - addseq r2, r4, r0, asr #31 │ │ │ │ - rsbseq r1, fp, r0, asr r9 │ │ │ │ - rsbseq r0, lr, ip, lsl sl │ │ │ │ - rsbseq r8, sp, r4, lsl r8 │ │ │ │ + @ instruction: 0x00942fb0 │ │ │ │ + rsbseq r1, fp, r0, asr #18 │ │ │ │ + rsbseq r0, lr, ip, lsl #20 │ │ │ │ + rsbseq r8, sp, r4, lsl #16 │ │ │ │ @ instruction: 0xffffeed0 │ │ │ │ │ │ │ │ 004032e0 : │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #64] @ 40332c │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [r0, #840] @ 0x348 │ │ │ │ @@ -400281,15 +400281,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, #9 │ │ │ │ strb r1, [r0, #649] @ 0x289 │ │ │ │ strb r2, [r0, #665] @ 0x299 │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ @@ -400302,15 +400302,15 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -400325,15 +400325,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 4034e0 │ │ │ │ mov r4, r0 │ │ │ │ eor r3, r1, #1 │ │ │ │ @@ -400346,15 +400346,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 9eda78 │ │ │ │ + bl 9eda70 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ strb r1, [r4, #691] @ 0x2b3 │ │ │ │ strb r1, [r4, #686] @ 0x2ae │ │ │ │ @@ -400376,15 +400376,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 40348c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabteq r0, r4, r9, r5 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r8, ror #18 │ │ │ │ ldrb r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -400534,33 +400534,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 4037d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 403600 │ │ │ │ ldr r0, [pc, #92] @ 4037d8 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 403600 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ bl 27eff0 │ │ │ │ tsteq r0, r0, asr #16 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r8, lsr #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @@ -400570,16 +400570,16 @@ │ │ │ │ andeq r6, r0, r8, ror #24 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ @ instruction: 0xffffe960 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r8, sp, ip, lsr #6 │ │ │ │ - rsbseq r8, sp, r8, ror r3 │ │ │ │ + rsbseq r8, sp, ip, lsl r3 │ │ │ │ + rsbseq r8, sp, r8, ror #6 │ │ │ │ │ │ │ │ 004037dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -400696,31 +400696,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 403a4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 403844 │ │ │ │ ldr r0, [pc, #84] @ 403a50 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 403844 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, lsl #12 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatteq r0, r4, r5, r5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq r0, r4, r5, r5 │ │ │ │ @@ -400730,16 +400730,16 @@ │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ andeq r6, r0, r8, ror #24 │ │ │ │ @ instruction: 0xffffe718 │ │ │ │ smlabteq r0, r4, r4, r5 │ │ │ │ andeq r5, r0, r0, asr #21 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r8, sp, ip, asr r1 │ │ │ │ - rsbseq r8, sp, r8, lsr #3 │ │ │ │ + rsbseq r8, sp, ip, asr #2 │ │ │ │ + @ instruction: 0x007d8198 │ │ │ │ │ │ │ │ 00403a54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -400845,25 +400845,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 403cc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 403ab0 │ │ │ │ add r2, lr, #1 │ │ │ │ cmp r2, ip │ │ │ │ movhi r6, r0 │ │ │ │ bhi 403ab0 │ │ │ │ ldrb r6, [lr] │ │ │ │ b 403b88 │ │ │ │ @@ -400871,15 +400871,15 @@ │ │ │ │ b 403ab0 │ │ │ │ ldr r0, [pc, #92] @ 403cc4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 403ab0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ bl 27eff0 │ │ │ │ tsteq r0, r8, ror r3 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r0, ror #6 │ │ │ │ tsteq r0, r4, asr #6 │ │ │ │ @@ -400889,16 +400889,16 @@ │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ @ instruction: 0xffffe4ac │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl #14 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r7, sp, r4, asr #31 │ │ │ │ - ldrsheq r7, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + ldrheq r7, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r7, sp, r0, ror #31 │ │ │ │ │ │ │ │ 00403cc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -401018,24 +401018,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 403fdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 403d68 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 403e48 │ │ │ │ b 403d54 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -401060,46 +401060,46 @@ │ │ │ │ ldr r0, [pc, #144] @ 403fe0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 403d68 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 403fa4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 403f90 │ │ │ │ ldr r9, [r6, #672] @ 0x2a0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 403f94 │ │ │ │ ldrb r9, [r6, #665] @ 0x299 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 403d54 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 403f7c │ │ │ │ b 403f94 │ │ │ │ tsteq r0, r8, lsl #2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r2, r4, r0, lsl #9 │ │ │ │ + addseq r2, r4, r0, ror r4 │ │ │ │ smlatteq r0, r0, r0, r5 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlabbeq r0, ip, r0, r5 │ │ │ │ andeq r3, r0, ip, lsr #15 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ tsteq r1, ip, lsr #6 │ │ │ │ - rsbseq r7, sp, ip, asr #27 │ │ │ │ - rsbseq r7, sp, ip, lsr #27 │ │ │ │ + ldrheq r7, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + @ instruction: 0x007d7d9c │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r1, #1 │ │ │ │ mvn r2, #95 @ 0x5f │ │ │ │ cmp r3, r1 │ │ │ │ strb r2, [r0, #664] @ 0x298 │ │ │ │ str r1, [r0, #652] @ 0x28c │ │ │ │ strb r1, [r0, #656] @ 0x290 │ │ │ │ @@ -401138,15 +401138,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -401191,15 +401191,15 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ str r1, [r0, #28] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ bne 404128 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -401362,15 +401362,15 @@ │ │ │ │ bne 4045a0 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 9eda78 │ │ │ │ + bl 9eda70 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 404504 │ │ │ │ subs r2, r2, r5 │ │ │ │ @@ -401385,35 +401385,35 @@ │ │ │ │ lsl sl, r7, #9 │ │ │ │ str r3, [r4, #752] @ 0x2f0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str sl, [r4, #764] @ 0x2fc │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ mov r2, sl │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4b68 │ │ │ │ + bl 9e4b60 │ │ │ │ ldr r1, [pc, #448] @ 404650 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r4, #748 @ 0x2ec │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9edb64 │ │ │ │ + bl 9edb5c │ │ │ │ ldr r2, [pc, #400] @ 404654 │ │ │ │ ldr r3, [pc, #380] @ 404644 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -401445,31 +401445,31 @@ │ │ │ │ beq 404548 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 404590 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ ldr r2, [pc, #248] @ 40465c │ │ │ │ ldr r3, [pc, #220] @ 404644 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 40463c │ │ │ │ mov r1, #2 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9e4d94 │ │ │ │ + b 9e4d8c │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 404554 │ │ │ │ ldr r3, [pc, #184] @ 404660 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 4043f4 │ │ │ │ ldr r3, [pc, #168] @ 404664 │ │ │ │ @@ -401486,44 +401486,44 @@ │ │ │ │ add r8, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 40466c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4043f8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ 404670 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4043f4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, asr sl │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r4, lsr sl │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ tsteq r0, r8, lsr r9 │ │ │ │ @ instruction: 0xffffedc4 │ │ │ │ @ instruction: 0x01004898 │ │ │ │ andeq r3, r0, ip, asr #27 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r7, sp, r4, lsr r7 │ │ │ │ - rsbseq r7, sp, r4, asr r7 │ │ │ │ + rsbseq r7, sp, r4, lsr #14 │ │ │ │ + rsbseq r7, sp, r4, asr #14 │ │ │ │ │ │ │ │ 00404674 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r2, r1, r2 │ │ │ │ @@ -401742,15 +401742,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -401980,15 +401980,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 404dcc │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ b 404b80 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -402204,15 +402204,15 @@ │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r2, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [r4, #640] @ 0x280 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r3, #16640 @ 0x4100 │ │ │ │ moveq r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 9ee90c │ │ │ │ + bl 9ee904 │ │ │ │ ldr r2, [pc, #964] @ 4054f4 │ │ │ │ ldr r1, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [pc, #960] @ 4054f8 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #640] @ 0x280 │ │ │ │ movne r3, r2 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ @@ -402372,15 +402372,15 @@ │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ bl 27db80 │ │ │ │ b 404e38 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -402596,15 +402596,15 @@ │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add r1, r3, r1, lsl #9 │ │ │ │ bl 27db80 │ │ │ │ ldr r5, [r4, #840] @ 0x348 │ │ │ │ b 4055a4 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -402973,15 +402973,15 @@ │ │ │ │ cmp r3, #241 @ 0xf1 │ │ │ │ bne 4058e4 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #889] @ 0x379 │ │ │ │ b 405928 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 405b4c │ │ │ │ mov r2, #5 │ │ │ │ mov r0, #4 │ │ │ │ mov ip, #3 │ │ │ │ mov lr, #2 │ │ │ │ mov r3, #1 │ │ │ │ b 405c30 │ │ │ │ @@ -403020,19 +403020,19 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ bne 405dbc │ │ │ │ b 405ca8 │ │ │ │ sbceq r4, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xffffd9e0 │ │ │ │ - addseq r0, r4, r8, asr r8 │ │ │ │ - addseq r0, r4, r4, asr #16 │ │ │ │ + addseq r0, r4, r8, asr #16 │ │ │ │ + addseq r0, r4, r4, lsr r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xffffd808 │ │ │ │ - addseq r0, r4, ip, ror r6 │ │ │ │ + addseq r0, r4, ip, ror #12 │ │ │ │ @ instruction: 0xffffd6e8 │ │ │ │ @ instruction: 0xffffd5fc │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 00405e04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -403065,21 +403065,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [r4, #28] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ bic r5, r5, #15 │ │ │ │ mul r2, r6, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl bb3674 │ │ │ │ + bl bb366c │ │ │ │ mov r1, r6 │ │ │ │ lsr r3, r0, #8 │ │ │ │ strb r0, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r0, r2 │ │ │ │ - bl bb2258 │ │ │ │ + bl bb2250 │ │ │ │ and r0, r0, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ orr r5, r5, r0 │ │ │ │ strb r5, [r4, #664] @ 0x298 │ │ │ │ strb r1, [r4, #656] @ 0x290 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -403198,15 +403198,15 @@ │ │ │ │ bl 27cd70 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r0, #32] │ │ │ │ str sl, [r0, #36] @ 0x24 │ │ │ │ str r8, [r0, #28] │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 9eff2c │ │ │ │ + bl 9eff24 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [r4, #24] │ │ │ │ @@ -403220,15 +403220,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #20 │ │ │ │ str r1, [r4, #8] │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, #12] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #16] │ │ │ │ - bl 9edaf0 │ │ │ │ + bl 9edae8 │ │ │ │ ldr r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [r3, #4] │ │ │ │ str r4, [r5, #768]! @ 0x300 │ │ │ │ str r5, [r4, #4] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -403240,15 +403240,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9ed860 │ │ │ │ + b 9ed858 │ │ │ │ @ instruction: 0xffffc15c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r2, [pc, #788] @ 40647c │ │ │ │ @@ -403283,15 +403283,15 @@ │ │ │ │ bne 4063d4 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 9eda78 │ │ │ │ + bl 9eda70 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 4062d8 │ │ │ │ subs r2, r2, r7 │ │ │ │ @@ -403306,21 +403306,21 @@ │ │ │ │ str r3, [r4, #748] @ 0x2ec │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str fp, [r4, #752] @ 0x2f0 │ │ │ │ str r9, [r4, #764] @ 0x2fc │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ lsl r3, r8, #9 │ │ │ │ mov r2, r9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9e4b68 │ │ │ │ + bl 9e4b60 │ │ │ │ ldr r1, [pc, #540] @ 40648c │ │ │ │ add sl, r4, #748 @ 0x2ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -403362,28 +403362,28 @@ │ │ │ │ beq 40631c │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 4063c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ ldr r2, [pc, #352] @ 406498 │ │ │ │ ldr r3, [pc, #324] @ 406480 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 406478 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9e4d94 │ │ │ │ + b 9e4d8c │ │ │ │ ldr r1, [pc, #304] @ 40649c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r0, #840] @ 0x348 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #832] @ 0x340 │ │ │ │ str r3, [r0, #836] @ 0x344 │ │ │ │ str r1, [r0, #828] @ 0x33c │ │ │ │ @@ -403402,15 +403402,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 406478 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 406328 │ │ │ │ ldr r3, [pc, #200] @ 4064a4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 4061d8 │ │ │ │ ldr r3, [pc, #184] @ 4064a8 │ │ │ │ @@ -403427,31 +403427,31 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 4064b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4061dc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 4064b4 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4061d8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r0, ip, ip, r2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r4, ror ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ @@ -403459,16 +403459,16 @@ │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ smlabteq r0, r4, sl, r2 │ │ │ │ @ instruction: 0xffffcf68 │ │ │ │ tsteq r0, r0, ror #20 │ │ │ │ andeq r6, r0, r4, asr #7 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r5, sp, ip, asr r9 │ │ │ │ - rsbseq r5, sp, ip, ror r9 │ │ │ │ + rsbseq r5, sp, ip, asr #18 │ │ │ │ + rsbseq r5, sp, ip, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 4064e0 │ │ │ │ @@ -403655,15 +403655,15 @@ │ │ │ │ beq 4067d0 │ │ │ │ ldr r3, [pc, #448] @ 406968 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 406890 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ - bl 9ee2e4 │ │ │ │ + bl 9ee2dc │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 406938 │ │ │ │ ldr r2, [pc, #404] @ 40696c │ │ │ │ ldr r3, [pc, #388] @ 406960 │ │ │ │ @@ -403698,23 +403698,23 @@ │ │ │ │ beq 406908 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 40697c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 406770 │ │ │ │ ldr r3, [pc, #232] @ 406980 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 4067b4 │ │ │ │ @@ -403731,32 +403731,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 406984 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4067b4 │ │ │ │ ldr r0, [pc, #120] @ 406988 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 406770 │ │ │ │ ldr r0, [pc, #96] @ 40698c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4067b4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 406990 │ │ │ │ ldr r1, [pc, #80] @ 406994 │ │ │ │ ldr r0, [pc, #80] @ 406998 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 40699c │ │ │ │ @@ -403768,22 +403768,22 @@ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlatteq r0, r0, r6, r2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r4, lsr #12 │ │ │ │ andeq r6, r0, r4, asr r1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x007d5590 │ │ │ │ + rsbseq r5, sp, r0, lsl #11 │ │ │ │ andeq r5, r0, r4, asr #1 │ │ │ │ - rsbseq r5, sp, ip, asr #11 │ │ │ │ - rsbseq r5, sp, r4, ror #10 │ │ │ │ - rsbseq r5, sp, ip, ror #11 │ │ │ │ - @ instruction: 0x0093f8b8 │ │ │ │ - rsbseq r4, sp, ip, lsl lr │ │ │ │ - rsbseq r5, sp, r4, lsl #12 │ │ │ │ + ldrheq r5, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r5, sp, r4, asr r5 │ │ │ │ + ldrsbeq r5, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + addseq pc, r3, r8, lsr #17 │ │ │ │ + rsbseq r4, sp, ip, lsl #28 │ │ │ │ + ldrsheq r5, [sp], #-84 @ 0xffffffac @ │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #76] @ 406a04 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ @@ -403869,15 +403869,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r3, #0 │ │ │ │ strb r2, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 406ab8 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 406ab8 │ │ │ │ @ instruction: 0xffffc8b8 │ │ │ │ │ │ │ │ 00406b1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -403984,15 +403984,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ @ instruction: 0xffffc688 │ │ │ │ │ │ │ │ 00406ccc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -404000,25 +404000,25 @@ │ │ │ │ and r7, r3, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9ee65c │ │ │ │ + bl 9ee654 │ │ │ │ cmp r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ beq 406d48 │ │ │ │ cmp r0, #1 │ │ │ │ beq 406d84 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9ee708 │ │ │ │ + bl 9ee700 │ │ │ │ subs r0, r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -404035,17 +404035,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 406e34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ add r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 9e4d8c │ │ │ │ + bl 9e4d84 │ │ │ │ tst r8, #8 │ │ │ │ bne 406e0c │ │ │ │ and ip, r8, #248 @ 0xf8 │ │ │ │ cmp ip, #32 │ │ │ │ beq 406e18 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ strb r3, [r5, #665] @ 0x299 │ │ │ │ @@ -404066,43 +404066,43 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5] │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ bne 406d14 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 406d14 │ │ │ │ mov r0, r5 │ │ │ │ bl 406c08 │ │ │ │ b 406d14 │ │ │ │ rsb r1, r6, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 40beac │ │ │ │ b 406d14 │ │ │ │ - umullseq pc, r3, r0, r4 @ │ │ │ │ - ldrsheq r4, [sp], #-148 @ 0xffffff6c @ │ │ │ │ - ldrsheq r5, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + addseq pc, r3, r0, lsl #9 │ │ │ │ + rsbseq r4, sp, r4, ror #19 │ │ │ │ + rsbseq r5, sp, r8, ror #3 │ │ │ │ andeq r0, r0, pc, asr r3 │ │ │ │ @ instruction: 0xffffc51c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #744] @ 0x2e8 │ │ │ │ blt 406ecc │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 406e78 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4d84 │ │ │ │ + bl 9e4d7c │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ ldr r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -404115,15 +404115,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ rsb r1, r1, #0 │ │ │ │ bl 406ccc │ │ │ │ cmp r0, #0 │ │ │ │ beq 406e60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -404152,26 +404152,26 @@ │ │ │ │ bl 4042c8 │ │ │ │ add r5, r5, #1936 @ 0x790 │ │ │ │ strd r0, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #652] @ 0x28c │ │ │ │ str r2, [r3, #1944] @ 0x798 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4b68 │ │ │ │ + bl 9e4b60 │ │ │ │ ldr r1, [pc, #52] @ 406fb4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9edd08 │ │ │ │ + bl 9edd00 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -404260,15 +404260,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r1, #8 │ │ │ │ bhi 407044 │ │ │ │ ldrsb r1, [r2, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, #1 │ │ │ │ - bl 9ee914 │ │ │ │ + bl 9ee90c │ │ │ │ ldr r3, [pc, #332] @ 407264 │ │ │ │ mov r0, #1 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -404278,15 +404278,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 407044 │ │ │ │ eor r3, r3, #128 @ 0x80 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r4, #666] @ 0x29a │ │ │ │ b 407088 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9ee914 │ │ │ │ + bl 9ee90c │ │ │ │ ldr r3, [pc, #264] @ 407268 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ bl 406efc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -404341,19 +404341,19 @@ │ │ │ │ strh r1, [r4, #180] @ 0xb4 │ │ │ │ strh r3, [r4, #182] @ 0xb6 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ b 407088 │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ beq 407088 │ │ │ │ b 407044 │ │ │ │ - @ instruction: 0x0093f1b2 │ │ │ │ - umullseq pc, r3, r7, r1 @ │ │ │ │ + addseq pc, r3, r2, lsr #3 │ │ │ │ + addseq pc, r3, r7, lsl #3 │ │ │ │ @ instruction: 0xffffc288 │ │ │ │ andseq r0, r0, r1, lsl r0 │ │ │ │ - addseq pc, r3, r0, lsl #2 │ │ │ │ + ldrsheq pc, [r3], r0 @ │ │ │ │ andeq r4, r0, r1, lsr #32 │ │ │ │ andeq r4, r0, r1 │ │ │ │ @ instruction: 0xffffc128 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -404382,17 +404382,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4d84 │ │ │ │ + bl 9e4d7c │ │ │ │ ldr r5, [r4, #652] @ 0x28c │ │ │ │ ldr r7, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r7 │ │ │ │ movlt r6, r5 │ │ │ │ movge r6, r7 │ │ │ │ sub r5, r5, r6 │ │ │ │ @@ -404433,15 +404433,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #92] @ 40742c │ │ │ │ ldr r0, [r4] │ │ │ │ bic r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r1, [r4, #832] @ 0x340 │ │ │ │ @@ -404452,21 +404452,21 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 407370 │ │ │ │ blx r3 │ │ │ │ b 407370 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #860] @ 0x35c │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r2, [pc, #24] @ 407430 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b8e690 │ │ │ │ + b b8e688 │ │ │ │ @ instruction: 0xffffd028 │ │ │ │ @ instruction: 0xffffbf04 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -404603,15 +404603,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi 407898 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 9eda78 │ │ │ │ + bl 9eda70 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r8 │ │ │ │ bcc 407844 │ │ │ │ subs r2, r2, r5 │ │ │ │ sbc r3, r3, r8 │ │ │ │ @@ -404718,38 +404718,38 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 4079e8 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 406c08 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4d84 │ │ │ │ + bl 9e4d7c │ │ │ │ b 407760 │ │ │ │ mov r0, r4 │ │ │ │ bl 406c08 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ ldr r2, [pc, #520] @ 407a64 │ │ │ │ ldr r3, [pc, #472] @ 407a38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 4079e8 │ │ │ │ ldr r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9e4d94 │ │ │ │ + b 9e4d8c │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 407754 │ │ │ │ cmp r3, #2 │ │ │ │ bne 407598 │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ b 4076b8 │ │ │ │ @@ -404788,26 +404788,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 407a7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 40764c │ │ │ │ ldr r2, [pc, #224] @ 407a6c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 40764c │ │ │ │ @@ -404824,15 +404824,15 @@ │ │ │ │ ldr r0, [pc, #188] @ 407a84 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 40764c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 407a88 │ │ │ │ ldr r1, [pc, #148] @ 407a8c │ │ │ │ ldr r0, [pc, #148] @ 407a90 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -404851,37 +404851,37 @@ │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x010019b0 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ @ instruction: 0x0100199c │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ tsteq r0, r8, lsl #16 │ │ │ │ - @ instruction: 0x0093ebd4 │ │ │ │ + addseq lr, r3, r4, asr #23 │ │ │ │ @ instruction: 0xffffbb08 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ strdeq r1, [r0, -r8] │ │ │ │ @ instruction: 0x01001694 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ strdeq r1, [r0, -r4] │ │ │ │ smlatbeq r0, r0, r5, r1 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ andeq r4, r0, ip, lsr ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - rsbseq r4, sp, r8, ror r6 │ │ │ │ + rsbseq r4, sp, r8, ror #12 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r4, sp, ip, ror #12 │ │ │ │ + rsbseq r4, sp, ip, asr r6 │ │ │ │ tsteq r1, r0, lsl r8 │ │ │ │ - rsbseq r4, sp, r8, asr r6 │ │ │ │ - addseq lr, r3, r4, lsl #16 │ │ │ │ - rsbseq r3, sp, r8, ror #26 │ │ │ │ - ldrheq r4, [sp], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r4, sp, r8, asr #12 │ │ │ │ + @ instruction: 0x0093e7f4 │ │ │ │ + rsbseq r3, sp, r8, asr sp │ │ │ │ + rsbseq r4, sp, r4, lsr #11 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ - addseq lr, r3, r0, ror #15 │ │ │ │ - rsbseq r3, sp, r4, asr #26 │ │ │ │ - rsbseq r4, sp, r8, ror r5 │ │ │ │ + @ instruction: 0x0093e7d0 │ │ │ │ + rsbseq r3, sp, r4, lsr sp │ │ │ │ + rsbseq r4, sp, r8, ror #10 │ │ │ │ muleq r0, r2, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ mov r2, #0 │ │ │ │ @@ -404899,17 +404899,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4d84 │ │ │ │ + bl 9e4d7c │ │ │ │ ldr r5, [r4, #824] @ 0x338 │ │ │ │ ldr r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r6, r5 │ │ │ │ movlt r5, r6 │ │ │ │ bl 4042c8 │ │ │ │ sub r6, r6, r5 │ │ │ │ @@ -404936,15 +404936,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ │ │ │ │ 00407ba4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -404997,22 +404997,22 @@ │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r6, [r4, #884] @ 0x374 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 9e4b68 │ │ │ │ + bl 9e4b60 │ │ │ │ ldr r1, [pc, #156] @ 407d4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 407ba4 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #880] @ 0x370 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -405081,15 +405081,15 @@ │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1904] @ 0x770 │ │ │ │ - bl b88df8 │ │ │ │ + bl b88df0 │ │ │ │ ldr r3, [r4, #1928] @ 0x788 │ │ │ │ mov r2, #0 │ │ │ │ ldr r5, [pc, #288] @ 407f0c │ │ │ │ cmp r3, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r4, #1904] @ 0x770 │ │ │ │ mov r0, #0 │ │ │ │ @@ -405160,17 +405160,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ bl 27eff0 │ │ │ │ tsteq r0, r0, lsl r0 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - addseq lr, r3, ip, lsl #6 │ │ │ │ - rsbseq r3, sp, r0, ror r8 │ │ │ │ - rsbseq r4, sp, r0, ror #2 │ │ │ │ + @ instruction: 0x0093e2fc │ │ │ │ + rsbseq r3, sp, r0, ror #16 │ │ │ │ + rsbseq r4, sp, r0, asr r1 │ │ │ │ andeq r0, r0, sp, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -405240,22 +405240,22 @@ │ │ │ │ moveq r3, #256 @ 0x100 │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r5, [r4, #884] @ 0x374 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 9e4b68 │ │ │ │ + bl 9e4b60 │ │ │ │ ldr r1, [pc, #152] @ 408114 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 407ba4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -405438,15 +405438,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 40832c │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldr r3, [r4, #8] │ │ │ │ b 408258 │ │ │ │ ldr r2, [pc, #220] @ 408454 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 408188 │ │ │ │ @@ -405463,30 +405463,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 408460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 408188 │ │ │ │ ldr r0, [pc, #108] @ 408464 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 408188 │ │ │ │ ldr r3, [pc, #84] @ 408468 │ │ │ │ ldr r1, [pc, #84] @ 40846c │ │ │ │ ldr r0, [pc, #84] @ 408470 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 408474 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -405501,19 +405501,19 @@ │ │ │ │ strdeq r0, [r0, -r0] │ │ │ │ rsceq r8, lr, ip, ror #6 │ │ │ │ smlatteq r0, ip, sl, r0 │ │ │ │ smlabteq r0, r4, sl, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r3, sp, r0, lsr #25 │ │ │ │ - ldrsbeq r3, [sp], #-200 @ 0xffffff38 @ │ │ │ │ - addseq sp, r3, r4, ror #27 │ │ │ │ - rsbseq r3, sp, r8, asr #6 │ │ │ │ - rsbseq r3, sp, ip, ror #25 │ │ │ │ + @ instruction: 0x007d3c90 │ │ │ │ + rsbseq r3, sp, r8, asr #25 │ │ │ │ + @ instruction: 0x0093ddd4 │ │ │ │ + rsbseq r3, sp, r8, lsr r3 │ │ │ │ + ldrsbeq r3, [sp], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, sl, lsl #17 │ │ │ │ │ │ │ │ 00408478 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -405580,15 +405580,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r4, #1921] @ 0x781 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #1921] @ 0x781 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r2, [pc, #484] @ 408784 │ │ │ │ ldr r3, [pc, #460] @ 408770 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -405678,47 +405678,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 408798 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4084e4 │ │ │ │ ldr r0, [pc, #72] @ 40879c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4084e4 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, ror #18 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r8, asr #18 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - @ instruction: 0x0093dcf5 │ │ │ │ + addseq sp, r3, r5, ror #25 │ │ │ │ @ instruction: 0x010008b4 │ │ │ │ tsteq r0, ip, asr r8 │ │ │ │ muleq r0, r0, lr │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ ldrdeq r2, [r1, -r4] │ │ │ │ - ldrsheq r3, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r3, sp, ip, lsr sl │ │ │ │ + rsbseq r3, sp, r8, ror #19 │ │ │ │ + rsbseq r3, sp, ip, lsr #20 │ │ │ │ │ │ │ │ 004087a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #1916] @ 0x77c │ │ │ │ @@ -405737,15 +405737,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 408810 │ │ │ │ ldr r2, [pc, #372] @ 408968 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 4088c0 │ │ │ │ - bl 9edbd8 │ │ │ │ + bl 9edbd0 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ add r3, r4, #1920 @ 0x780 │ │ │ │ mov r2, #0 │ │ │ │ strh r2, [r3] │ │ │ │ add r0, r4, #80 @ 0x50 │ │ │ │ @@ -405807,42 +405807,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 408980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 408800 │ │ │ │ ldr r0, [pc, #60] @ 408984 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 408800 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, lsr r6 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ tsteq r0, r4, lsr #12 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlatbeq r0, r8, r5, r0 │ │ │ │ tsteq r0, r8, ror r5 │ │ │ │ andeq r4, r0, r8, lsr #19 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrheq r3, [sp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r3, sp, r4, asr #17 │ │ │ │ + rsbseq r3, sp, r0, lsr #17 │ │ │ │ + ldrheq r3, [sp], #-132 @ 0xffffff7c @ │ │ │ │ │ │ │ │ 00408988 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -405860,15 +405860,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 9eda78 │ │ │ │ + bl 9eda70 │ │ │ │ ldrb r3, [r5, #210] @ 0xd2 │ │ │ │ strb r3, [r4, #634] @ 0x27a │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -405887,51 +405887,51 @@ │ │ │ │ cmp r6, #1 │ │ │ │ strd r2, [lr] │ │ │ │ strh ip, [r0] │ │ │ │ str r1, [r4, #892] @ 0x37c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strb r1, [r4, #896] @ 0x380 │ │ │ │ beq 408b68 │ │ │ │ - bl a85dac │ │ │ │ + bl a85da4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 408bf0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ee860 │ │ │ │ + bl 9ee858 │ │ │ │ cmp r0, #0 │ │ │ │ beq 408c24 │ │ │ │ ldr r1, [pc, #496] @ 408c64 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2080 @ 0x820 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 9ecea8 │ │ │ │ + bl 9ecea0 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq 408b8c │ │ │ │ mov r1, #21 │ │ │ │ add r0, r4, #572 @ 0x23c │ │ │ │ - bl b64d8c │ │ │ │ + bl b64d84 │ │ │ │ ldr r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 408b28 │ │ │ │ add r0, r4, #592 @ 0x250 │ │ │ │ mov r1, #41 @ 0x29 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl b64d8c │ │ │ │ + bl b64d84 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 408b5c │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #676 @ 0x2a4 │ │ │ │ - bl b64d8c │ │ │ │ + bl b64d84 │ │ │ │ mov r0, r4 │ │ │ │ bl 402d30 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ed398 │ │ │ │ + bl 9ed390 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #376] @ 408c68 │ │ │ │ ldr r3, [pc, #360] @ 408c5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -405954,23 +405954,23 @@ │ │ │ │ mov r2, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 27db80 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne 408ac8 │ │ │ │ - bl b64a08 │ │ │ │ + bl b64a00 │ │ │ │ mov r2, r0 │ │ │ │ b 408ac8 │ │ │ │ ldr r1, [pc, #256] @ 408c70 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2048 @ 0x800 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 9ecea8 │ │ │ │ + bl 9ecea0 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne 408a94 │ │ │ │ ldr r3, [pc, #224] @ 408c74 │ │ │ │ ldr r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -406001,47 +406001,47 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 408c8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ mvn r0, #0 │ │ │ │ b 408ae8 │ │ │ │ ldr r3, [pc, #100] @ 408c90 │ │ │ │ ldr ip, [pc, #100] @ 408c94 │ │ │ │ ldr r1, [pc, #100] @ 408c98 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 408c9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 408c1c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, asr r4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ rsceq r7, lr, r4, asr fp │ │ │ │ tsteq r0, ip, lsl #6 │ │ │ │ - rsbseq r3, sp, r4, lsr r7 │ │ │ │ + rsbseq r3, sp, r4, lsr #14 │ │ │ │ rsceq r7, lr, r8, asr sl │ │ │ │ - ldrheq r3, [sp], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r3, sp, r8, lsr #13 │ │ │ │ - rsbseq r3, sp, ip, ror r6 │ │ │ │ - addseq sp, r3, r0, lsl #12 │ │ │ │ - rsbseq r3, sp, r8, lsr #12 │ │ │ │ - rsbseq r2, sp, r0, ror #22 │ │ │ │ + rsbseq r3, sp, ip, lsr #13 │ │ │ │ + @ instruction: 0x007d3698 │ │ │ │ + rsbseq r3, sp, ip, ror #12 │ │ │ │ + @ instruction: 0x0093d5f0 │ │ │ │ + rsbseq r3, sp, r8, lsl r6 │ │ │ │ + rsbseq r2, sp, r0, asr fp │ │ │ │ andeq r0, r0, r5, asr #20 │ │ │ │ - addseq sp, r3, r8, asr #11 │ │ │ │ - rsbseq sp, fp, r0, asr #26 │ │ │ │ - rsbseq r2, sp, ip, lsr #22 │ │ │ │ + @ instruction: 0x0093d5b8 │ │ │ │ + rsbseq sp, fp, r0, lsr sp │ │ │ │ + rsbseq r2, sp, ip, lsl fp │ │ │ │ andeq r0, r0, r9, asr #20 │ │ │ │ │ │ │ │ 00408ca0 : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -406086,38 +406086,38 @@ │ │ │ │ add r2, r3, #1 │ │ │ │ strb r5, [r4, #4] │ │ │ │ ldr r1, [pc, #192] @ 408e10 │ │ │ │ str r6, [r4] │ │ │ │ str fp, [r4, #844] @ 0x34c │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ str r2, [r8] │ │ │ │ - bl b84bec │ │ │ │ + bl b84be4 │ │ │ │ ldr r2, [r4, #844] @ 0x34c │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r0, [r4, #840] @ 0x348 │ │ │ │ bl 27ebf4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ - bl 9eff2c │ │ │ │ + bl 9eff24 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ bl 27ebf4 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cd70 │ │ │ │ ldr ip, [pc, #116] @ 408e14 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {sl, ip} │ │ │ │ mov r7, r0 │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #860] @ 0x35c │ │ │ │ bl 402d30 │ │ │ │ cmp r5, #2 │ │ │ │ add r4, r4, #912 @ 0x390 │ │ │ │ mov r5, #1 │ │ │ │ bne 408d38 │ │ │ │ @@ -406144,49 +406144,49 @@ │ │ │ │ tst r3, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r0, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ │ │ │ │ 00408e40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #860] @ 0x35c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 408e70 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d088 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ - bl b84c80 │ │ │ │ + bl b84c78 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b84c80 │ │ │ │ + b b84c78 │ │ │ │ │ │ │ │ 00408e84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r4, r5, r6, pc} │ │ │ │ sub r5, r0, #4 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1fec │ │ │ │ + bl 9b1fe4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r6, r4 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 408eac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -406350,17 +406350,17 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ str r3, [r4, #652] @ 0x28c │ │ │ │ bl 408e1c │ │ │ │ cmp r6, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 4091ec │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4d84 │ │ │ │ + bl 9e4d7c │ │ │ │ ldr r2, [pc, #380] @ 4092f4 │ │ │ │ ldr r3, [pc, #356] @ 4092e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -406384,17 +406384,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 408fcc │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r3, #1928] @ 0x788 │ │ │ │ cmp r2, #0 │ │ │ │ bne 409210 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4d8c │ │ │ │ + bl 9e4d84 │ │ │ │ b 409170 │ │ │ │ mov r6, #4 │ │ │ │ mov r9, #2048 @ 0x800 │ │ │ │ mov r8, #16 │ │ │ │ mov r5, #1 │ │ │ │ b 409068 │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ @@ -406426,45 +406426,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 409308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 409080 │ │ │ │ ldr r0, [pc, #72] @ 40930c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 409080 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ rscseq pc, pc, ip, asr lr @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ rscseq pc, pc, r8, asr #28 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ rscseq pc, pc, r0, lsl #26 │ │ │ │ rscseq pc, pc, r4, lsl #25 │ │ │ │ - addseq sp, r3, r0, asr r2 │ │ │ │ + addseq sp, r3, r0, asr #4 │ │ │ │ andeq r6, r0, r8, lsr lr │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r3, sp, ip, lsl #5 │ │ │ │ - rsbseq r3, sp, r4, asr #5 │ │ │ │ + rsbseq r3, sp, ip, ror r2 │ │ │ │ + ldrheq r3, [sp], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ @@ -406502,15 +406502,15 @@ │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ mov r4, r0 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r0, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl a861c4 │ │ │ │ + bl a861bc │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb r1, [r4, #649] @ 0x289 │ │ │ │ @@ -406607,41 +406607,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 4095bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 409498 │ │ │ │ ldr r0, [pc, #60] @ 4095c0 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 409498 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ rscseq pc, pc, r4, lsr #19 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ rscseq pc, pc, r4, lsl #19 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ rscseq pc, pc, r8, lsr #18 │ │ │ │ andeq r4, r0, r4, ror #25 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r3, sp, r0, rrx │ │ │ │ - @ instruction: 0x007d3090 │ │ │ │ + rsbseq r3, sp, r0, asr r0 │ │ │ │ + rsbseq r3, sp, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #244] @ 4096d8 │ │ │ │ @@ -406741,29 +406741,29 @@ │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 408e1c │ │ │ │ cmp r3, #0 │ │ │ │ movne r5, #0 │ │ │ │ beq 409728 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl a863d4 │ │ │ │ + bl a863cc │ │ │ │ strb r5, [r4, #689] @ 0x2b1 │ │ │ │ b 409728 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ b 409740 │ │ │ │ ldrb r3, [r0, #690] @ 0x2b2 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r5, #1 │ │ │ │ beq 409768 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl a85dac │ │ │ │ + bl a85da4 │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ movne r1, #2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 409440 │ │ │ │ @@ -406802,34 +406802,34 @@ │ │ │ │ ldr r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt 409918 │ │ │ │ ldr r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 409dc8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 9e4b68 │ │ │ │ + bl 9e4b60 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 409bb0 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ beq 409aec │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 409a64 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ mov r1, #1 │ │ │ │ - bl 9e4d94 │ │ │ │ + bl 9e4d8c │ │ │ │ ldr r2, [pc, #2012] @ 40a090 │ │ │ │ ldr r3, [pc, #1992] @ 40a080 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -406841,17 +406841,17 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 409440 │ │ │ │ ldr r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ bl 408edc │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 9e4d84 │ │ │ │ + bl 9e4d7c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #700] @ 0x2bc │ │ │ │ ldr r3, [r4, #704] @ 0x2c0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -406945,21 +406945,21 @@ │ │ │ │ lsl r3, r3, #11 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl a867e4 │ │ │ │ + bl a867dc │ │ │ │ subs r5, r0, #0 │ │ │ │ bge 4098e8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 9e4d8c │ │ │ │ + bl 9e4d84 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ bne 4098ac │ │ │ │ ldr r2, [pc, #1496] @ 40a09c │ │ │ │ ldr r3, [pc, #1464] @ 40a080 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -406978,15 +406978,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl a867e4 │ │ │ │ + bl a867dc │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 409aa4 │ │ │ │ b 4098f4 │ │ │ │ ldr r3, [pc, #1388] @ 40a0a0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407006,22 +407006,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1284] @ 40a0ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 409830 │ │ │ │ ldr r3, [pc, #1272] @ 40a0b0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 409888 │ │ │ │ ldr r3, [pc, #1240] @ 40a0a4 │ │ │ │ @@ -407038,22 +407038,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 40a0b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 409888 │ │ │ │ cmp r3, #0 │ │ │ │ bne 409f08 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #3 │ │ │ │ @@ -407097,22 +407097,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 40a0c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ ldr r1, [r4, #700] @ 0x2bc │ │ │ │ b 40993c │ │ │ │ ldr r3, [pc, #916] @ 40a0c4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -407131,31 +407131,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 40a0c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r0, [r6] │ │ │ │ b 409a0c │ │ │ │ ldr r0, [pc, #796] @ 40a0cc │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 409830 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ cmpne r3, #2352 @ 0x930 │ │ │ │ bne 409ed0 │ │ │ │ ldr r2, [r4, #840] @ 0x348 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -407168,21 +407168,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ mvn r1, #0 │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r4, #760] @ 0x2f8 │ │ │ │ str ip, [r4, #764] @ 0x2fc │ │ │ │ bne 409f8c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4b68 │ │ │ │ + bl 9e4b60 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #660] @ 40a0d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r3, r3, #2 │ │ │ │ @@ -407198,35 +407198,35 @@ │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 40998c │ │ │ │ ldr r0, [pc, #588] @ 40a0d4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 409888 │ │ │ │ ldr r0, [pc, #572] @ 40a0d8 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ b 409a5c │ │ │ │ ldr r0, [pc, #544] @ 40a0dc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r0, [r6] │ │ │ │ b 409a0c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ mov r1, #1 │ │ │ │ - bl 9e4d94 │ │ │ │ + bl 9e4d8c │ │ │ │ ldr r2, [pc, #504] @ 40a0e0 │ │ │ │ ldr r3, [pc, #404] @ 40a080 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -407252,23 +407252,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 40a0e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 409c38 │ │ │ │ ldr r3, [pc, #344] @ 40a0ec │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 409e10 │ │ │ │ ldr r3, [pc, #252] @ 40a0a4 │ │ │ │ @@ -407284,33 +407284,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 40a0f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 409e10 │ │ │ │ ldr r0, [pc, #228] @ 40a0f4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 409c38 │ │ │ │ ldr r0, [pc, #208] @ 40a0f8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 409e10 │ │ │ │ ldr r3, [pc, #192] @ 40a0fc │ │ │ │ ldr r1, [pc, #192] @ 40a100 │ │ │ │ ldr r0, [pc, #192] @ 40a104 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 40a108 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -407334,41 +407334,41 @@ │ │ │ │ rscseq pc, pc, r8, asr #10 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ rscseq pc, pc, r8, ror #8 │ │ │ │ rscseq pc, pc, r8, lsr r3 @ │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r2, sp, r8, lsr #21 │ │ │ │ + @ instruction: 0x007d2a98 │ │ │ │ andeq r0, r0, r4, asr #31 │ │ │ │ - rsbseq r2, sp, r8, lsl fp │ │ │ │ + rsbseq r2, sp, r8, lsl #22 │ │ │ │ rscseq pc, pc, ip, lsl #3 │ │ │ │ andeq r4, r0, r0, ror #1 │ │ │ │ - rsbseq r2, sp, r0, lsl #22 │ │ │ │ + ldrsheq r2, [sp], #-160 @ 0xffffff60 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbseq r2, sp, ip, ror #19 │ │ │ │ - ldrsheq r2, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + ldrsbeq r2, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r2, sp, r8, ror #17 │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ - rsbseq r2, sp, r0, ror #17 │ │ │ │ - ldrsbeq r2, [sp], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r2, sp, r4, lsl r9 │ │ │ │ + ldrsbeq r2, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r2, sp, r0, asr #19 │ │ │ │ + rsbseq r2, sp, r4, lsl #18 │ │ │ │ rscseq lr, pc, r4, lsl pc @ │ │ │ │ ldrdeq r6, [r0], -r8 │ │ │ │ - @ instruction: 0x007d299c │ │ │ │ + rsbseq r2, sp, ip, lsl #19 │ │ │ │ andeq r2, r0, r8, lsl lr │ │ │ │ - rsbseq r2, sp, r4, lsl #14 │ │ │ │ - rsbseq r2, sp, r4, ror #18 │ │ │ │ - ldrsheq r2, [sp], #-108 @ 0xffffff94 @ │ │ │ │ - @ instruction: 0x0093c3d0 │ │ │ │ - rsbseq r2, sp, r4, ror r8 │ │ │ │ - rsbseq r2, sp, r0, lsr #17 │ │ │ │ + ldrsheq r2, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r2, sp, r4, asr r9 │ │ │ │ + rsbseq r2, sp, ip, ror #13 │ │ │ │ + addseq ip, r3, r0, asr #7 │ │ │ │ + rsbseq r2, sp, r4, ror #16 │ │ │ │ + @ instruction: 0x007d2890 │ │ │ │ andeq r0, r0, sl, lsl r1 │ │ │ │ - addseq ip, r3, ip, lsr #7 │ │ │ │ - rsbseq r2, sp, r0, asr r8 │ │ │ │ - rsbseq r2, sp, ip, asr r8 │ │ │ │ + umullseq ip, r3, ip, r3 │ │ │ │ + rsbseq r2, sp, r0, asr #16 │ │ │ │ + rsbseq r2, sp, ip, asr #16 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #708] @ 40a3f8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -407407,21 +407407,21 @@ │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #784] @ 0x310 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str r5, [r4, #704] @ 0x2c0 │ │ │ │ str r6, [r4, #692] @ 0x2b4 │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 9e4b68 │ │ │ │ + bl 9e4b60 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #528] @ 40a408 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r3, [pc, #508] @ 40a3fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -407502,37 +407502,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 40a428 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 40a238 │ │ │ │ b 40a184 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #152] @ 40a42c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ b 40a37c │ │ │ │ ldr r3, [pc, #120] @ 40a430 │ │ │ │ ldr r1, [pc, #120] @ 40a434 │ │ │ │ ldr r0, [pc, #120] @ 40a438 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 40a43c │ │ │ │ @@ -407554,26 +407554,26 @@ │ │ │ │ rscseq lr, pc, ip, lsr #25 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ rscseq lr, pc, r0, lsl #24 │ │ │ │ @ instruction: 0xffffed60 │ │ │ │ rscseq lr, pc, r0, lsl #23 │ │ │ │ muleq r0, r0, sp │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - addeq sp, sp, r4, lsr #9 │ │ │ │ - rsbseq sl, ip, r8, lsr ip │ │ │ │ + umulleq sp, sp, r4, r4 @ │ │ │ │ + rsbseq sl, ip, r8, lsr #24 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r2, sp, ip, asr #12 │ │ │ │ + rsbseq r2, sp, ip, lsr r6 │ │ │ │ + rsbseq r2, sp, r4, ror #12 │ │ │ │ + addseq ip, r3, r4, asr #32 │ │ │ │ + rsbseq r2, sp, r8, ror #9 │ │ │ │ rsbseq r2, sp, r4, ror r6 │ │ │ │ - addseq ip, r3, r4, asr r0 │ │ │ │ - ldrsheq r2, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq r2, sp, r4, lsl #13 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - addseq ip, r3, r0, lsr r0 │ │ │ │ - ldrsbeq r2, [sp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r2, sp, r0, ror #12 │ │ │ │ + addseq ip, r3, r0, lsr #32 │ │ │ │ + rsbseq r2, sp, r4, asr #9 │ │ │ │ + rsbseq r2, sp, r0, asr r6 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r6, r1 │ │ │ │ @@ -407881,21 +407881,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r5, [r0, #692] @ 0x2b4 │ │ │ │ str r5, [r0, #784] @ 0x310 │ │ │ │ str r2, [r0, #696] @ 0x2b8 │ │ │ │ beq 40a974 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ mov r1, #1 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4b68 │ │ │ │ + bl 9e4b60 │ │ │ │ ldr r1, [pc, #48] @ 40a98c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ @@ -408533,15 +408533,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 409440 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl a85dac │ │ │ │ + bl a85da4 │ │ │ │ ldrb r1, [r6, #686] @ 0x2ae │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ lsl r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ movne r5, r0 │ │ │ │ movne r3, #2 │ │ │ │ @@ -409084,17 +409084,17 @@ │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #3 │ │ │ │ b 40b938 │ │ │ │ rscseq sp, pc, ip, asr r5 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ rscseq sp, pc, r8, lsl #10 │ │ │ │ ldrheq sp, [pc], #72 @ │ │ │ │ - ldrdeq r4, [r8], ip │ │ │ │ - rsbseq r0, sp, r0, lsl #17 │ │ │ │ - addeq pc, r1, ip, lsr #13 │ │ │ │ + addeq r4, r8, ip, asr #23 │ │ │ │ + rsbseq r0, sp, r0, ror r8 │ │ │ │ + umulleq pc, r1, ip, r6 @ │ │ │ │ rscseq sp, pc, ip, lsr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ @@ -409140,17 +409140,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 40bde0 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 40bd50 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4d84 │ │ │ │ + bl 9e4d7c │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 40bdd0 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #704] @ 0x2c0 │ │ │ │ @@ -409167,17 +409167,17 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 40bdcc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 4097c8 │ │ │ │ - bl 9f029c │ │ │ │ + bl 9f0294 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4d8c │ │ │ │ + bl 9e4d84 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ beq 40bda0 │ │ │ │ ldr r2, [pc, #292] @ 40be90 │ │ │ │ ldr r3, [pc, #272] @ 40be80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -409226,42 +409226,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 40bea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 40bcd8 │ │ │ │ ldr r0, [pc, #60] @ 40bea8 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 40bcd8 │ │ │ │ rscseq sp, pc, r0, ror #2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ rscseq sp, pc, r0, asr #2 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ rscseq sp, pc, r0, ror #1 │ │ │ │ smlalseq sp, pc, r0, r0 @ │ │ │ │ rscseq sp, pc, r4, asr r0 @ │ │ │ │ andeq r4, r0, r4, ror r6 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq r0, sp, ip, lsl ip │ │ │ │ - rsbseq r0, sp, r8, lsr ip │ │ │ │ + rsbseq r0, sp, ip, lsl #24 │ │ │ │ + rsbseq r0, sp, r8, lsr #24 │ │ │ │ │ │ │ │ 0040beac : │ │ │ │ cmn r1, #123 @ 0x7b │ │ │ │ beq 40bec0 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ mov r1, #5 │ │ │ │ b 409440 │ │ │ │ @@ -409331,15 +409331,15 @@ │ │ │ │ bne 40bf60 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 40bf60 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl a85dac │ │ │ │ + bl a85da4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 40bf60 │ │ │ │ ldr r3, [pc, #1012] @ 40c3d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r7, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 40c030 │ │ │ │ @@ -409390,15 +409390,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 40c05c │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 408e1c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl a85dac │ │ │ │ + bl a85da4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 40bfa4 │ │ │ │ ldrb r3, [r4, #691] @ 0x2b3 │ │ │ │ cmp r3, #0 │ │ │ │ beq 40bfa4 │ │ │ │ cmp r3, #1 │ │ │ │ beq 40c270 │ │ │ │ @@ -409462,50 +409462,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 40c3fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 40bf24 │ │ │ │ ldr r3, [pc, #496] @ 40c400 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 40bf24 │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp] │ │ │ │ - bl b966c4 │ │ │ │ + bl b966bc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, fp │ │ │ │ mov sl, r0 │ │ │ │ bne 40c304 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #1 │ │ │ │ bl 27cc20 │ │ │ │ b 40bf24 │ │ │ │ ldr r0, [pc, #420] @ 40c404 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 40c1fc │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 409440 │ │ │ │ mov r3, #2 │ │ │ │ strb r3, [r4, #691] @ 0x2b3 │ │ │ │ @@ -409527,22 +409527,22 @@ │ │ │ │ beq 40c394 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 40c40c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 40c06c │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, fp │ │ │ │ beq 40c248 │ │ │ │ ldr r3, [pc, #220] @ 40c3f4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -409561,35 +409561,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 40c410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 40c248 │ │ │ │ ldr r0, [pc, #120] @ 40c414 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 40c06c │ │ │ │ ldr r0, [pc, #104] @ 40c418 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 40c248 │ │ │ │ rscseq ip, pc, r8, lsl pc @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ rscseq ip, pc, r4, lsl #30 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ ldrdeq r5, [lr], #8 @ │ │ │ │ smlalseq ip, pc, r4, lr @ │ │ │ │ @@ -409598,22 +409598,22 @@ │ │ │ │ rscseq ip, pc, r4, asr #27 │ │ │ │ rscseq ip, pc, r8, ror sp @ │ │ │ │ rscseq ip, pc, r4, lsl #26 │ │ │ │ rscseq ip, pc, r4, lsr #25 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrsbeq r0, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r0, sp, r4, asr #17 │ │ │ │ andeq r3, r0, r8, lsl #12 │ │ │ │ - rsbseq r0, sp, r0, lsr #17 │ │ │ │ + @ instruction: 0x007d0890 │ │ │ │ andeq r1, r0, r4, asr r9 │ │ │ │ - ldrheq r0, [sp], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r0, sp, r4, lsr #15 │ │ │ │ - rsbseq r0, sp, ip, asr #16 │ │ │ │ - rsbseq r0, sp, r4, asr #15 │ │ │ │ + rsbseq r0, sp, r8, lsr #17 │ │ │ │ + @ instruction: 0x007d0794 │ │ │ │ + rsbseq r0, sp, ip, lsr r8 │ │ │ │ + ldrheq r0, [sp], #-116 @ 0xffffff8c @ │ │ │ │ │ │ │ │ 0040c41c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -409630,20 +409630,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 40c48c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ smlaleq r5, lr, r4, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #468] @ 40c67c │ │ │ │ ldr r5, [pc, #468] @ 40c680 │ │ │ │ @@ -409654,23 +409654,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add ip, r8, #12 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr ip, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r9, #48] @ 0x30 │ │ │ │ cmn ip, #1 │ │ │ │ beq 40c568 │ │ │ │ ldr r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs 40c5f8 │ │ │ │ @@ -409683,15 +409683,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -409725,29 +409725,29 @@ │ │ │ │ mov lr, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 40c54c │ │ │ │ ldr r3, [pc, #156] @ 40c69c │ │ │ │ ldr lr, [pc, #156] @ 40c6a0 │ │ │ │ ldr r1, [pc, #156] @ 40c6a4 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -409758,30 +409758,30 @@ │ │ │ │ mov lr, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ b 40c54c │ │ │ │ - rsbseq pc, ip, r8, lsl #3 │ │ │ │ - rsbseq pc, ip, r0, lsr #3 │ │ │ │ - addseq r9, r3, r4, lsr #31 │ │ │ │ - rsbseq r0, sp, ip, asr #14 │ │ │ │ - rsbseq r0, sp, r4, ror #13 │ │ │ │ - addseq r9, r3, r4, lsl #29 │ │ │ │ - @ instruction: 0x007d0690 │ │ │ │ - rsbseq r0, sp, r8, lsr r6 │ │ │ │ - addseq r9, r3, r4, asr lr │ │ │ │ - rsbseq r0, sp, r4, lsr #12 │ │ │ │ + rsbseq pc, ip, r8, ror r1 @ │ │ │ │ + @ instruction: 0x007cf190 │ │ │ │ + umullseq r9, r3, r4, pc @ │ │ │ │ + rsbseq r0, sp, ip, lsr r7 │ │ │ │ + ldrsbeq r0, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + addseq r9, r3, r4, ror lr │ │ │ │ + rsbseq r0, sp, r0, lsl #13 │ │ │ │ + rsbseq r0, sp, r8, lsr #12 │ │ │ │ + addseq r9, r3, r4, asr #28 │ │ │ │ + rsbseq r0, sp, r4, lsl r6 │ │ │ │ + rsbseq r0, sp, ip, ror #11 │ │ │ │ + @ instruction: 0x00939df0 │ │ │ │ ldrsheq r0, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ - addseq r9, r3, r0, lsl #28 │ │ │ │ - rsbseq r0, sp, ip, lsl #12 │ │ │ │ - ldrheq r0, [sp], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r0, sp, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #108] @ 40c738 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ @@ -409792,32 +409792,32 @@ │ │ │ │ ldr r3, [pc, #92] @ 40c744 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 932274 │ │ │ │ + bl 93226c │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 932f64 │ │ │ │ + bl 932f5c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - rsbseq r0, sp, r8, lsr #11 │ │ │ │ - @ instruction: 0x008eb2b8 │ │ │ │ + @ instruction: 0x007d0598 │ │ │ │ + addeq fp, lr, r8, lsr #5 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 40c7f0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -409826,25 +409826,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #128] @ 40c7f4 │ │ │ │ ldr r1, [pc, #128] @ 40c7f8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #108] @ 40c7fc │ │ │ │ ldr r1, [pc, #108] @ 40c800 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #76] @ 40c804 │ │ │ │ ldr ip, [pc, #76] @ 40c808 │ │ │ │ ldr r3, [pc, #76] @ 40c80c │ │ │ │ ldr r1, [pc, #76] @ 40c810 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -409852,23 +409852,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #17 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9281d0 │ │ │ │ - @ instruction: 0x00939cfc │ │ │ │ - rsbseq r8, sl, r0, lsr #8 │ │ │ │ - rsbseq r7, sp, r8, ror #9 │ │ │ │ - rsbseq lr, ip, r4, lsr #29 │ │ │ │ - ldrheq lr, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + b 9281c8 │ │ │ │ + addseq r9, r3, ip, ror #25 │ │ │ │ + rsbseq r8, sl, r0, lsl r4 │ │ │ │ + ldrsbeq r7, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + @ instruction: 0x007cee94 │ │ │ │ + rsbseq lr, ip, ip, lsr #29 │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ - addeq ip, r9, ip, lsl #12 │ │ │ │ - ldrsbeq r0, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + strdeq ip, [r9], ip @ │ │ │ │ + rsbseq r0, sp, r0, asr #9 │ │ │ │ rscseq r3, ip, r4, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 40c874 │ │ │ │ mov r4, r1 │ │ │ │ @@ -409878,40 +409878,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b55774 │ │ │ │ - addseq r9, r3, r0, lsr #24 │ │ │ │ - rsbseq lr, ip, r4, lsl lr │ │ │ │ - ldrsheq lr, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + b b5576c │ │ │ │ + addseq r9, r3, r0, lsl ip │ │ │ │ + rsbseq lr, ip, r4, lsl #28 │ │ │ │ + rsbseq lr, ip, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 40c8fc │ │ │ │ ldr r2, [pc, #100] @ 40c900 │ │ │ │ ldr r1, [pc, #100] @ 40c904 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr ip, [pc, #68] @ 40c908 │ │ │ │ ldr r1, [pc, #68] @ 40c90c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #816 @ 0x330 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ @@ -409919,21 +409919,21 @@ │ │ │ │ orr r2, r2, #4 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9281d0 │ │ │ │ - addseq r9, r3, r0, asr #23 │ │ │ │ - rsbseq r8, sl, r8, ror #5 │ │ │ │ - ldrheq r7, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + b 9281c8 │ │ │ │ + @ instruction: 0x00939bb0 │ │ │ │ + ldrsbeq r8, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r7, sp, r4, lsr #7 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ rscseq r3, ip, r8, ror r8 │ │ │ │ - rsbseq lr, ip, ip, lsr sp │ │ │ │ + rsbseq lr, ip, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 40c9c0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -409941,25 +409941,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 40c9c4 │ │ │ │ ldr r1, [pc, #132] @ 40c9c8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #112] @ 40c9cc │ │ │ │ ldr r1, [pc, #112] @ 40c9d0 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #80] @ 40c9d4 │ │ │ │ ldr r1, [pc, #80] @ 40c9d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [pc, #76] @ 40c9dc │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #25 │ │ │ │ @@ -409968,24 +409968,24 @@ │ │ │ │ ldr r3, [pc, #56] @ 40c9e0 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9281d0 │ │ │ │ - addseq r9, r3, r0, lsr fp │ │ │ │ - rsbseq r8, sl, r4, asr r2 │ │ │ │ - rsbseq r7, sp, ip, lsl r3 │ │ │ │ - ldrsbeq lr, [ip], #-200 @ 0xffffff38 @ │ │ │ │ - ldrsheq lr, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + b 9281c8 │ │ │ │ + addseq r9, r3, r0, lsr #22 │ │ │ │ + rsbseq r8, sl, r4, asr #4 │ │ │ │ + rsbseq r7, sp, ip, lsl #6 │ │ │ │ + rsbseq lr, ip, r8, asr #25 │ │ │ │ + rsbseq lr, ip, r0, ror #25 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrheq r3, [ip], #116 @ 0x74 @ │ │ │ │ - addeq ip, r9, r0, asr #8 │ │ │ │ - rsbseq r0, sp, r4, lsl #6 │ │ │ │ + addeq ip, r9, r0, lsr r4 │ │ │ │ + ldrsheq r0, [sp], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #284] @ 40cb18 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -410001,24 +410001,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b55774 │ │ │ │ + bl b5576c │ │ │ │ cmp r0, #0 │ │ │ │ bne 40cab0 │ │ │ │ ldr r2, [pc, #180] @ 40cb2c │ │ │ │ ldr r3, [pc, #164] @ 40cb20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -410036,15 +410036,15 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 669490 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 40cad4 │ │ │ │ mov r0, r7 │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ b 40ca70 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmn r3, #1 │ │ │ │ str r0, [r6, #124] @ 0x7c │ │ │ │ beq 40cac8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -410055,22 +410055,22 @@ │ │ │ │ bl 669690 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 40cac8 │ │ │ │ ldr r2, [pc, #36] @ 40cb34 │ │ │ │ add r2, pc, r2 │ │ │ │ b 40caf8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r9, r3, r0, ror #20 │ │ │ │ + addseq r9, r3, r0, asr sl │ │ │ │ ldrsheq ip, [pc], #48 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq lr, ip, r0, lsr ip │ │ │ │ - rsbseq lr, ip, r0, lsl ip │ │ │ │ + rsbseq lr, ip, r0, lsr #24 │ │ │ │ + rsbseq lr, ip, r0, lsl #24 │ │ │ │ rscseq ip, pc, r4, lsl #7 │ │ │ │ - rsbseq r0, sp, ip, asr #3 │ │ │ │ ldrheq r0, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r0, sp, ip, lsr #3 │ │ │ │ │ │ │ │ 0040cb38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -410136,33 +410136,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl b89d00 │ │ │ │ + bl b89cf8 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ebe20 │ │ │ │ + bl 9ebe18 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 9ecc20 │ │ │ │ + bl 9ecc18 │ │ │ │ cmp r0, #0 │ │ │ │ beq 40cb6c │ │ │ │ ldr r3, [pc, #396] @ 40ce3c │ │ │ │ ldr r1, [pc, #396] @ 40ce40 │ │ │ │ ldr r0, [pc, #396] @ 40ce44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -410212,15 +410212,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -410231,15 +410231,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -410255,30 +410255,30 @@ │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ b 40cd10 │ │ │ │ add r0, r7, #676 @ 0x2a4 │ │ │ │ bl 27f380 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ b 40cd04 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addseq r9, r3, r0, lsr #16 │ │ │ │ - @ instruction: 0x007d0098 │ │ │ │ - ldrsbeq pc, [ip], #-244 @ 0xffffff0c @ │ │ │ │ - addseq r9, r3, r8, lsr #15 │ │ │ │ - rsbseq pc, ip, ip, asr pc @ │ │ │ │ - ldrsheq r1, [fp], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq pc, ip, r4, lsr #31 │ │ │ │ - rsbseq pc, ip, r0, lsl #31 │ │ │ │ - @ instruction: 0x009396f0 │ │ │ │ - rsbseq pc, ip, ip, ror pc @ │ │ │ │ - rsbseq pc, ip, r4, lsr #29 │ │ │ │ - addseq r9, r3, r4, lsr #13 │ │ │ │ - rsbseq pc, ip, r8, asr pc @ │ │ │ │ - rsbseq pc, ip, r8, asr lr @ │ │ │ │ - rsbseq pc, ip, r8, asr #29 │ │ │ │ - rsbseq pc, ip, r4, asr #29 │ │ │ │ + addseq r9, r3, r0, lsl r8 │ │ │ │ + rsbseq r0, sp, r8, lsl #1 │ │ │ │ + rsbseq pc, ip, r4, asr #31 │ │ │ │ + umullseq r9, r3, r8, r7 │ │ │ │ + rsbseq pc, ip, ip, asr #30 │ │ │ │ + rsbseq r1, fp, r8, ror #15 │ │ │ │ + @ instruction: 0x007cff94 │ │ │ │ + rsbseq pc, ip, r0, ror pc @ │ │ │ │ + addseq r9, r3, r0, ror #13 │ │ │ │ + rsbseq pc, ip, ip, ror #30 │ │ │ │ + @ instruction: 0x007cfe94 │ │ │ │ + umullseq r9, r3, r4, r6 │ │ │ │ + rsbseq pc, ip, r8, asr #30 │ │ │ │ + rsbseq pc, ip, r8, asr #28 │ │ │ │ + ldrheq pc, [ip], #-232 @ 0xffffff18 @ │ │ │ │ + ldrheq pc, [ip], #-228 @ 0xffffff1c @ │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 40cb38 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 40cb38 │ │ │ │ mov r1, #1 │ │ │ │ @@ -410479,19 +410479,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 40d1bc │ │ │ │ ldr r0, [pc, #32] @ 40d1c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r8, asr #9 │ │ │ │ - @ instruction: 0x009393b8 │ │ │ │ - addseq r9, r3, ip, asr #6 │ │ │ │ - ldrheq pc, [ip], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq pc, ip, r4, asr #23 │ │ │ │ + @ instruction: 0x009394b8 │ │ │ │ + addseq r9, r3, r8, lsr #7 │ │ │ │ + addseq r9, r3, ip, lsr r3 │ │ │ │ + rsbseq pc, ip, r8, lsr #23 │ │ │ │ + ldrheq pc, [ip], #-180 @ 0xffffff4c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ 40d358 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -410572,37 +410572,37 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sp │ │ │ │ str r6, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 40d378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 40d278 │ │ │ │ ldr r0, [pc, #48] @ 40d37c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 40d278 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ rscseq fp, pc, r0, lsl ip @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ ldrsbeq fp, [pc], #180 @ │ │ │ │ rscseq fp, pc, ip, ror fp @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror #31 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq pc, ip, r8, asr #20 │ │ │ │ - rsbseq pc, ip, r4, ror #20 │ │ │ │ + rsbseq pc, ip, r8, lsr sl @ │ │ │ │ + rsbseq pc, ip, r4, asr sl @ │ │ │ │ │ │ │ │ 0040d380 : │ │ │ │ ldr r3, [r0, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r0, [r0, #277] @ 0x115 │ │ │ │ movne r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -410618,51 +410618,51 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 40d3f8 │ │ │ │ ldr r6, [r0, #280] @ 0x118 │ │ │ │ cmp r6, #0 │ │ │ │ beq 40d3dc │ │ │ │ mov r0, r6 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d088 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl b8e7c4 │ │ │ │ + bl b8e7bc │ │ │ │ ldr r3, [pc, #96] @ 40d468 │ │ │ │ ldrb r2, [r4, #276] @ 0x114 │ │ │ │ ldr r7, [r4, #280] @ 0x118 │ │ │ │ cmp r7, #0 │ │ │ │ mov r6, r1 │ │ │ │ smlal r0, r6, r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ beq 40d438 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8e340 │ │ │ │ + b b8e338 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cd70 │ │ │ │ ldr r3, [pc, #36] @ 40d46c │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl b8e19c │ │ │ │ + bl b8e194 │ │ │ │ str r7, [r4, #280] @ 0x118 │ │ │ │ b 40d420 │ │ │ │ eorseq r0, sp, r0, lsl #18 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -411038,21 +411038,21 @@ │ │ │ │ beq 40db18 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 40db7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 40d8bc │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ sub r1, r0, #1 │ │ │ │ beq 40dac0 │ │ │ │ cmp r1, #0 │ │ │ │ blt 40d958 │ │ │ │ @@ -411093,15 +411093,15 @@ │ │ │ │ addls r1, r0, #1 │ │ │ │ addls r0, r4, r0 │ │ │ │ strls r1, [r4, #84] @ 0x54 │ │ │ │ strbls r2, [r0, #67] @ 0x43 │ │ │ │ b 40d958 │ │ │ │ ldr r0, [pc, #96] @ 40db80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 40d8bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ bl 27eff0 │ │ │ │ ldr r3, [pc, #76] @ 40db84 │ │ │ │ ldr r1, [pc, #76] @ 40db88 │ │ │ │ ldr r0, [pc, #76] @ 40db8c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -411109,26 +411109,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ rscseq fp, pc, ip, lsr #11 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ smlalseq fp, pc, r0, r5 @ │ │ │ │ - addseq r8, r3, r4, lsl ip │ │ │ │ - @ instruction: 0x00938bd0 │ │ │ │ + addseq r8, r3, r4, lsl #24 │ │ │ │ + addseq r8, r3, r0, asr #23 │ │ │ │ rscseq fp, pc, ip, ror #8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, ip, lsl sp │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq pc, ip, r4, ror r3 @ │ │ │ │ - rsbseq pc, ip, r0, ror #5 │ │ │ │ - addseq r8, r3, ip, lsr #19 │ │ │ │ - rsbseq pc, ip, r4, lsl r2 @ │ │ │ │ - ldrsbeq pc, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq pc, ip, r4, ror #6 │ │ │ │ + ldrsbeq pc, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + umullseq r8, r3, ip, r9 │ │ │ │ + rsbseq pc, ip, r4, lsl #4 │ │ │ │ + rsbseq pc, ip, r8, asr #5 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ │ │ │ │ 0040db94 : │ │ │ │ cmp r2, #0 │ │ │ │ bgt 40dbb4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -411190,15 +411190,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d088 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -411224,15 +411224,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl b8e278 │ │ │ │ + bl b8e270 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d088 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -411290,20 +411290,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 40de2c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rsceq r3, lr, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 40deb0 │ │ │ │ ldr r2, [pc, #104] @ 40deb4 │ │ │ │ @@ -411311,37 +411311,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #72] @ 40debc │ │ │ │ ldr r1, [pc, #72] @ 40dec0 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #40] @ 40dec4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92a004 │ │ │ │ - @ instruction: 0x009387fc │ │ │ │ - rsbseq r6, sl, ip, lsr sp │ │ │ │ - rsbseq r5, sp, r8, lsl #28 │ │ │ │ - @ instruction: 0x007cf090 │ │ │ │ - rsbseq pc, ip, r8, lsr #1 │ │ │ │ + b 929ffc │ │ │ │ + addseq r8, r3, ip, ror #15 │ │ │ │ + rsbseq r6, sl, ip, lsr #26 │ │ │ │ + ldrsheq r5, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq pc, ip, r0, lsl #1 │ │ │ │ + @ instruction: 0x007cf098 │ │ │ │ andeq r0, r0, ip, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr ip, r2, #2 │ │ │ │ orr ip, ip, r3, lsl #30 │ │ │ │ @@ -411363,15 +411363,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 40dfd0 │ │ │ │ lsr r1, r4, #3 │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r0, #940] @ 0x3ac │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ str r4, [r0, #928] @ 0x3a0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -411385,57 +411385,57 @@ │ │ │ │ ldr r1, [pc, #168] @ 40e024 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 411cd0 │ │ │ │ ldr r3, [pc, #124] @ 40e028 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 40df40 │ │ │ │ ldr r0, [pc, #108] @ 40e02c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ tst r4, #16 │ │ │ │ movne r1, #1 │ │ │ │ bne 40df2c │ │ │ │ b 40df24 │ │ │ │ ldr ip, [pc, #72] @ 40e030 │ │ │ │ ldr r2, [pc, #72] @ 40e034 │ │ │ │ ldr r1, [pc, #72] @ 40e038 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 411164 │ │ │ │ rscseq sl, pc, ip, lsl #30 │ │ │ │ - @ instruction: 0x009386d4 │ │ │ │ - rsbseq lr, ip, ip, lsr #31 │ │ │ │ - rsbseq lr, ip, r4, asr #31 │ │ │ │ - andeq r5, r0, r0, lsl #15 │ │ │ │ + addseq r8, r3, r4, asr #13 │ │ │ │ @ instruction: 0x007cef9c │ │ │ │ - addseq r8, r3, r0, ror #12 │ │ │ │ - rsbseq lr, ip, r8, lsr pc │ │ │ │ - rsbseq lr, ip, ip, asr pc │ │ │ │ + ldrheq lr, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + andeq r5, r0, r0, lsl #15 │ │ │ │ + rsbseq lr, ip, ip, lsl #31 │ │ │ │ + addseq r8, r3, r0, asr r6 │ │ │ │ + rsbseq lr, ip, r8, lsr #30 │ │ │ │ + rsbseq lr, ip, ip, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r1, r2, #4064 @ 0xfe0 │ │ │ │ sbc ip, r3, #0 │ │ │ │ cmp r1, #32 │ │ │ │ @@ -411521,69 +411521,69 @@ │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ bl 410fa0 │ │ │ │ str r0, [r4, #932] @ 0x3a4 │ │ │ │ b 40e128 │ │ │ │ ldr r0, [pc, #28] @ 40e1c8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 40e17c │ │ │ │ smlalseq sl, pc, ip, sp @ │ │ │ │ - @ instruction: 0x009385bc │ │ │ │ - addseq r8, r3, r0, lsr #11 │ │ │ │ + addseq r8, r3, ip, lsr #11 │ │ │ │ + umullseq r8, r3, r0, r5 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ - rsbseq lr, ip, ip, asr #27 │ │ │ │ + ldrheq lr, [ip], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr sl, [pc, #280] @ 40e2fc │ │ │ │ ldr r5, [pc, #280] @ 40e300 │ │ │ │ ldr r6, [pc, #280] @ 40e304 │ │ │ │ sub sp, sp, #8 │ │ │ │ add sl, pc, sl │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add r2, sl, #72 @ 0x48 │ │ │ │ mov r3, #25 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #228] @ 40e308 │ │ │ │ add r2, sl, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #25 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sl, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #164] @ 40e30c │ │ │ │ ldr r1, [pc, #164] @ 40e310 │ │ │ │ add r4, r4, #952 @ 0x3b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ add r0, sl, #116 @ 0x74 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r8 │ │ │ │ bl 381930 │ │ │ │ cmp r0, #0 │ │ │ │ bne 40e2bc │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -411596,44 +411596,44 @@ │ │ │ │ ldr r1, [pc, #80] @ 40e318 │ │ │ │ add r3, sl, #132 @ 0x84 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r5, #920] @ 0x398 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r9, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - addseq r8, r3, r0, ror #8 │ │ │ │ + addseq r8, r3, r0, asr r4 │ │ │ │ + rsbseq lr, ip, r8, lsl #26 │ │ │ │ rsbseq lr, ip, r8, lsl sp │ │ │ │ - rsbseq lr, ip, r8, lsr #26 │ │ │ │ - rsbseq lr, ip, r0, ror sp │ │ │ │ - ldrheq r4, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrsbeq r4, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq lr, ip, ip, asr ip │ │ │ │ - ldrsbeq lr, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq lr, ip, r0, ror #26 │ │ │ │ + rsbseq r4, fp, ip, lsr #5 │ │ │ │ + rsbseq r4, fp, r0, asr #5 │ │ │ │ + rsbseq lr, ip, ip, asr #24 │ │ │ │ + rsbseq lr, ip, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 40e390 │ │ │ │ ldr r2, [pc, #92] @ 40e394 │ │ │ │ ldr r1, [pc, #92] @ 40e398 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #64] @ 40e39c │ │ │ │ ldr r2, [pc, #64] @ 40e3a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -411641,17 +411641,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r8, r3, r0, lsl r3 │ │ │ │ - rsbseq r6, sl, r4, asr r8 │ │ │ │ - rsbseq r5, sp, r0, lsr #18 │ │ │ │ + addseq r8, r3, r0, lsl #6 │ │ │ │ + rsbseq r6, sl, r4, asr #16 │ │ │ │ + rsbseq r5, sp, r0, lsl r9 │ │ │ │ rsceq r3, lr, ip, lsl #12 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 40e424 │ │ │ │ @@ -411660,37 +411660,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #72] @ 40e430 │ │ │ │ ldr r1, [pc, #72] @ 40e434 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #40] @ 40e438 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92a004 │ │ │ │ - addseq r8, r3, r8, lsl #5 │ │ │ │ - rsbseq r6, sl, r8, asr #15 │ │ │ │ - @ instruction: 0x007d5894 │ │ │ │ - rsbseq lr, ip, ip, lsl fp │ │ │ │ - rsbseq lr, ip, r4, lsr fp │ │ │ │ + b 929ffc │ │ │ │ + addseq r8, r3, r8, ror r2 │ │ │ │ + ldrheq r6, [sl], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r5, sp, r4, lsl #17 │ │ │ │ + rsbseq lr, ip, ip, lsl #22 │ │ │ │ + rsbseq lr, ip, r4, lsr #22 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #156] @ 40e4f0 │ │ │ │ ldr r6, [pc, #156] @ 40e4f4 │ │ │ │ @@ -411700,49 +411700,49 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #116] @ 40e4fc │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr ip, [pc, #84] @ 40e500 │ │ │ │ ldr r1, [pc, #84] @ 40e504 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r7, #952 @ 0x3b8 │ │ │ │ strb r3, [r0, #944] @ 0x3b0 │ │ │ │ ldr r3, [pc, #64] @ 40e508 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 933ed4 │ │ │ │ + bl 933ecc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x009381f8 │ │ │ │ - rsbseq lr, ip, r8, lsr #21 │ │ │ │ - rsbseq lr, ip, r0, asr #22 │ │ │ │ + addseq r8, r3, r8, ror #3 │ │ │ │ @ instruction: 0x007cea98 │ │ │ │ - @ instruction: 0x007cea9c │ │ │ │ - rsbseq ip, sl, ip, lsl sl │ │ │ │ + rsbseq lr, ip, r0, lsr fp │ │ │ │ + rsbseq lr, ip, r8, lsl #21 │ │ │ │ + rsbseq lr, ip, ip, lsl #21 │ │ │ │ + rsbseq ip, sl, ip, lsl #20 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #156] @ 40e5c0 │ │ │ │ ldr r6, [pc, #156] @ 40e5c4 │ │ │ │ @@ -411752,49 +411752,49 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #116] @ 40e5cc │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr ip, [pc, #84] @ 40e5d0 │ │ │ │ ldr r1, [pc, #84] @ 40e5d4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r7, #952 @ 0x3b8 │ │ │ │ strb r3, [r0, #944] @ 0x3b0 │ │ │ │ mov r3, #1056 @ 0x420 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 933ed4 │ │ │ │ + bl 933ecc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r8, r3, r8, lsr #2 │ │ │ │ - ldrsbeq lr, [ip], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq lr, ip, r4, asr sl │ │ │ │ + addseq r8, r3, r8, lsl r1 │ │ │ │ rsbseq lr, ip, r8, asr #19 │ │ │ │ - ldrsbeq lr, [ip], #-152 @ 0xffffff68 @ │ │ │ │ - ldrsbeq lr, [ip], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq lr, ip, r4, asr #20 │ │ │ │ + ldrheq lr, [ip], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq lr, ip, r8, asr #19 │ │ │ │ + rsbseq lr, ip, r4, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 40e66c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -411802,55 +411802,55 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 40e670 │ │ │ │ ldr r1, [pc, #108] @ 40e674 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #25 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #88] @ 40e678 │ │ │ │ ldr r1, [pc, #88] @ 40e67c │ │ │ │ add r4, r4, #164 @ 0xa4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #60] @ 40e680 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 36ca20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 36cca8 │ │ │ │ - addseq r8, r3, ip, asr r0 │ │ │ │ - rsbseq lr, ip, r4, lsl #18 │ │ │ │ - rsbseq lr, ip, r8, lsl r9 │ │ │ │ - rsbseq r6, sl, ip, ror #10 │ │ │ │ - rsbseq r5, sp, r8, lsr r6 │ │ │ │ - rsbseq lr, ip, r8, ror r9 │ │ │ │ + addseq r8, r3, ip, asr #32 │ │ │ │ + ldrsheq lr, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq lr, ip, r8, lsl #18 │ │ │ │ + rsbseq r6, sl, ip, asr r5 │ │ │ │ + rsbseq r5, sp, r8, lsr #12 │ │ │ │ + rsbseq lr, ip, r8, ror #18 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ str r2, [r0, #936] @ 0x3a8 │ │ │ │ beq 40e6a8 │ │ │ │ tst r1, #16 │ │ │ │ movne r1, #1 │ │ │ │ beq 40e6a8 │ │ │ │ ldr r0, [r0, #940] @ 0x3ac │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ lsr r1, r1, #3 │ │ │ │ ldr r0, [r0, #940] @ 0x3ac │ │ │ │ and r1, r1, #1 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #260] @ 40e7d4 │ │ │ │ ldr r8, [pc, #260] @ 40e7d8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -411859,53 +411859,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #108 @ 0x6c │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #25 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #220] @ 40e7e0 │ │ │ │ ldr r1, [pc, #220] @ 40e7e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #184] @ 40e7e8 │ │ │ │ add sl, r6, #752 @ 0x2f0 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r2, #208 @ 0xd0 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #164 @ 0xa4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcbd0 │ │ │ │ + bl 8dcbc8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 381554 │ │ │ │ add r1, r6, #940 @ 0x3ac │ │ │ │ mov r0, r7 │ │ │ │ bl 381454 │ │ │ │ ldr r2, [pc, #112] @ 40e7ec │ │ │ │ ldr r1, [pc, #112] @ 40e7f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #88] @ 40e7f4 │ │ │ │ ldr r1, [pc, #88] @ 40e7f8 │ │ │ │ mov ip, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -411914,72 +411914,72 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r7, r3, ip, ror pc │ │ │ │ - rsbseq lr, ip, r8, asr #16 │ │ │ │ - rsbseq lr, ip, ip, lsl r8 │ │ │ │ - rsbseq r3, fp, r4, lsr #28 │ │ │ │ - rsbseq r3, fp, r8, lsr lr │ │ │ │ + addseq r7, r3, ip, ror #30 │ │ │ │ + rsbseq lr, ip, r8, lsr r8 │ │ │ │ + rsbseq lr, ip, ip, lsl #16 │ │ │ │ + rsbseq r3, fp, r4, lsl lr │ │ │ │ + rsbseq r3, fp, r8, lsr #28 │ │ │ │ rsceq r3, lr, r4, lsr r2 │ │ │ │ - rsbseq r6, sl, r8, lsl r4 │ │ │ │ - rsbseq r5, sp, r4, ror #9 │ │ │ │ - rsbseq lr, ip, ip, lsl r8 │ │ │ │ + rsbseq r6, sl, r8, lsl #8 │ │ │ │ + ldrsbeq r5, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq lr, ip, ip, lsl #16 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr sl, [pc, #280] @ 40e92c │ │ │ │ ldr r5, [pc, #280] @ 40e930 │ │ │ │ ldr r6, [pc, #280] @ 40e934 │ │ │ │ sub sp, sp, #8 │ │ │ │ add sl, pc, sl │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add r2, sl, #72 @ 0x48 │ │ │ │ mov r3, #25 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #228] @ 40e938 │ │ │ │ add r2, sl, #144 @ 0x90 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #25 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sl, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #164] @ 40e93c │ │ │ │ ldr r1, [pc, #164] @ 40e940 │ │ │ │ add r4, r4, #952 @ 0x3b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ add r0, sl, #116 @ 0x74 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r8 │ │ │ │ bl 381930 │ │ │ │ cmp r0, #0 │ │ │ │ bne 40e8ec │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -411992,30 +411992,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 40e948 │ │ │ │ add r3, sl, #132 @ 0x84 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r5, #920] @ 0x398 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r9, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - addseq r7, r3, r0, lsr lr │ │ │ │ + addseq r7, r3, r0, lsr #28 │ │ │ │ + ldrsbeq lr, [ip], #-104 @ 0xffffff98 @ │ │ │ │ rsbseq lr, ip, r8, ror #13 │ │ │ │ - ldrsheq lr, [ip], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq lr, ip, ip, asr r7 │ │ │ │ - rsbseq r3, fp, ip, lsl #25 │ │ │ │ - rsbseq r3, fp, r0, lsr #25 │ │ │ │ - rsbseq lr, ip, ip, lsr #12 │ │ │ │ - rsbseq lr, ip, r0, lsr #13 │ │ │ │ + rsbseq lr, ip, ip, asr #14 │ │ │ │ + rsbseq r3, fp, ip, ror ip │ │ │ │ + @ instruction: 0x007b3c90 │ │ │ │ + rsbseq lr, ip, ip, lsl r6 │ │ │ │ + @ instruction: 0x007ce690 │ │ │ │ ldr r0, [r0, #1044] @ 0x414 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #1048] @ 0x418 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -412031,20 +412031,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 40e9c0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rsceq r3, lr, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #420] @ 40eb80 │ │ │ │ ldr r3, [pc, #420] @ 40eb84 │ │ │ │ @@ -412054,34 +412054,34 @@ │ │ │ │ ldr r5, [pc, #408] @ 40eb88 │ │ │ │ ldr r4, [pc, #408] @ 40eb8c │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r1, [pc, #384] @ 40eb90 │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #356] @ 40eb94 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #336] @ 40eb98 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #320] @ 40eb9c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 40eaec │ │ │ │ ldr r3, [r9, #104] @ 0x68 │ │ │ │ @@ -412134,43 +412134,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 40ebb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 40ea6c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 40ebb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 40ea6c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ rscseq sl, pc, r0, lsr #8 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq lr, ip, r0, lsr #10 │ │ │ │ - addseq r7, r3, r4, asr sp │ │ │ │ - @ instruction: 0x007ce590 │ │ │ │ rsbseq lr, ip, r0, lsl r5 │ │ │ │ + addseq r7, r3, r4, asr #26 │ │ │ │ + rsbseq lr, ip, r0, lsl #11 │ │ │ │ + rsbseq lr, ip, r0, lsl #10 │ │ │ │ ldrheq sl, [pc], #56 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ rscseq sl, pc, ip, asr #6 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ + rsbseq lr, ip, r0, ror #8 │ │ │ │ rsbseq lr, ip, r0, ror r4 │ │ │ │ - rsbseq lr, ip, r0, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 40eca4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -412178,65 +412178,65 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 40eca8 │ │ │ │ ldr r1, [pc, #196] @ 40ecac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #176] @ 40ecb0 │ │ │ │ ldr r1, [pc, #176] @ 40ecb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #144] @ 40ecb8 │ │ │ │ ldr r1, [pc, #144] @ 40ecbc │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr ip, [pc, #112] @ 40ecc0 │ │ │ │ ldr r2, [pc, #112] @ 40ecc4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 92c370 │ │ │ │ + bl 92c368 │ │ │ │ ldr r3, [pc, #76] @ 40ecc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - umullseq r7, r3, r4, fp │ │ │ │ - ldrheq r5, [sl], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r5, sp, r8, ror r0 │ │ │ │ - ldrheq r5, [sl], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r5, sl, r8, asr #31 │ │ │ │ - rsbseq lr, ip, r0, lsl #6 │ │ │ │ - rsbseq lr, ip, r0, ror r3 │ │ │ │ + addseq r7, r3, r4, lsl #23 │ │ │ │ + rsbseq r5, sl, r0, lsr #31 │ │ │ │ + rsbseq r5, sp, r8, rrx │ │ │ │ + rsbseq r5, sl, r0, lsr #31 │ │ │ │ + ldrheq r5, [sl], #-248 @ 0xffffff08 @ │ │ │ │ + ldrsheq lr, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq lr, ip, r0, ror #6 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ strdeq r2, [lr], #208 @ 0xd0 @ │ │ │ │ ldr r1, [pc, #8] @ 40ecdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ b 2db290 │ │ │ │ @@ -412340,16 +412340,16 @@ │ │ │ │ str r3, [r0, #1052] @ 0x41c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, r3, r4, ror #19 │ │ │ │ - addseq r7, r3, r8, ror r9 │ │ │ │ + @ instruction: 0x009379d4 │ │ │ │ + addseq r7, r3, r8, ror #18 │ │ │ │ ldr r2, [r0, #1008] @ 0x3f0 │ │ │ │ mov r3, r0 │ │ │ │ sub r2, r2, #2 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ add r0, r0, r2 │ │ │ │ mvn ip, #5 │ │ │ │ str r2, [r3, #1008] @ 0x3f0 │ │ │ │ @@ -412368,15 +412368,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ strb r1, [r0, #752] @ 0x2f0 │ │ │ │ add ip, ip, #2 │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r3, #1016] @ 0x3f8 │ │ │ │ str ip, [r3, #1020] @ 0x3fc │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #416] @ 40f0a8 │ │ │ │ ldr r3, [pc, #416] @ 40f0ac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -412385,34 +412385,34 @@ │ │ │ │ ldr r5, [pc, #404] @ 40f0b0 │ │ │ │ ldr r4, [pc, #404] @ 40f0b4 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r1, [pc, #380] @ 40f0b8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #352] @ 40f0bc │ │ │ │ add r4, r4, #140 @ 0x8c │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #332] @ 40f0c0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #316] @ 40f0c4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 40f014 │ │ │ │ ldr r3, [r9, #104] @ 0x68 │ │ │ │ @@ -412464,43 +412464,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 40f0d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 40ef98 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 40f0dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 40ef98 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r9, [pc], #228 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrsheq sp, [ip], #-244 @ 0xffffff0c @ │ │ │ │ - addseq r7, r3, r8, lsr #16 │ │ │ │ - rsbseq lr, ip, r4, rrx │ │ │ │ - ldrsheq sp, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq sp, ip, r4, ror #31 │ │ │ │ + addseq r7, r3, r8, lsl r8 │ │ │ │ + rsbseq lr, ip, r4, asr r0 │ │ │ │ + rsbseq sp, ip, r0, ror #31 │ │ │ │ rscseq r9, pc, ip, lsl #29 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ rscseq r9, pc, r4, lsr #28 │ │ │ │ andeq r5, r0, ip, lsr #15 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq sp, ip, r0, lsl #31 │ │ │ │ - rsbseq sp, ip, ip, lsl #31 │ │ │ │ + rsbseq sp, ip, r0, ror pc │ │ │ │ + rsbseq sp, ip, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 40f18c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -412508,25 +412508,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 40f190 │ │ │ │ ldr r1, [pc, #132] @ 40f194 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #112] @ 40f198 │ │ │ │ ldr r1, [pc, #112] @ 40f19c │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #80] @ 40f1a0 │ │ │ │ ldr r3, [pc, #80] @ 40f1a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -412536,19 +412536,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r7, r3, ip, ror #12 │ │ │ │ - rsbseq r5, sl, r8, lsl #21 │ │ │ │ - rsbseq r4, sp, r0, asr fp │ │ │ │ - rsbseq r5, sl, r4, lsl #21 │ │ │ │ - @ instruction: 0x007a5a9c │ │ │ │ + addseq r7, r3, ip, asr r6 │ │ │ │ + rsbseq r5, sl, r8, ror sl │ │ │ │ + rsbseq r4, sp, r0, asr #22 │ │ │ │ + rsbseq r5, sl, r4, ror sl │ │ │ │ + rsbseq r5, sl, ip, lsl #21 │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 40f294 │ │ │ │ @@ -412558,65 +412558,65 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 40f298 │ │ │ │ ldr r1, [pc, #196] @ 40f29c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #176] @ 40f2a0 │ │ │ │ ldr r1, [pc, #176] @ 40f2a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #144] @ 40f2a8 │ │ │ │ ldr r1, [pc, #144] @ 40f2ac │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr ip, [pc, #112] @ 40f2b0 │ │ │ │ ldr r2, [pc, #112] @ 40f2b4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 92c370 │ │ │ │ + bl 92c368 │ │ │ │ ldr r3, [pc, #76] @ 40f2b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r7, r3, r4, lsr #11 │ │ │ │ - rsbseq r5, sl, r0, asr #19 │ │ │ │ - rsbseq r4, sp, r8, lsl #21 │ │ │ │ - rsbseq r5, sl, r0, asr #19 │ │ │ │ - ldrsbeq r5, [sl], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq sp, ip, r0, lsl sp │ │ │ │ - rsbseq sp, ip, r0, lsl #27 │ │ │ │ + umullseq r7, r3, r4, r5 │ │ │ │ + ldrheq r5, [sl], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r4, sp, r8, ror sl │ │ │ │ + ldrheq r5, [sl], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r5, sl, r8, asr #19 │ │ │ │ + rsbseq sp, ip, r0, lsl #26 │ │ │ │ + rsbseq sp, ip, r0, ror sp │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ rsceq r2, lr, r0, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -412626,51 +412626,51 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r7, r3, ip, lsl #9 │ │ │ │ - rsbseq sp, ip, r8, asr #24 │ │ │ │ - ldrheq sp, [ip], #-204 @ 0xffffff34 @ │ │ │ │ + addseq r7, r3, ip, ror r4 │ │ │ │ + rsbseq sp, ip, r8, lsr ip │ │ │ │ + rsbseq sp, ip, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 40f37c │ │ │ │ ldr r2, [pc, #56] @ 40f380 │ │ │ │ ldr r1, [pc, #56] @ 40f384 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92c3f4 │ │ │ │ - addseq r7, r3, ip, lsl r4 │ │ │ │ - ldrsbeq sp, [ip], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq sp, ip, ip, asr #24 │ │ │ │ + b 92c3ec │ │ │ │ + addseq r7, r3, ip, lsl #8 │ │ │ │ + rsbseq sp, ip, r8, asr #23 │ │ │ │ + rsbseq sp, ip, ip, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #196] @ 40f464 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #192] @ 40f468 │ │ │ │ @@ -412679,15 +412679,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ cmp r4, #2 │ │ │ │ streq r4, [r5, #1040] @ 0x410 │ │ │ │ ldr r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr r1, [r0, #1008] @ 0x3f0 │ │ │ │ cmn r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ beq 40f3f8 │ │ │ │ @@ -412718,32 +412718,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x009373bc │ │ │ │ - rsbseq sp, ip, r0, ror fp │ │ │ │ - ldrsheq sp, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + addseq r7, r3, ip, lsr #7 │ │ │ │ + rsbseq sp, ip, r0, ror #22 │ │ │ │ + rsbseq sp, ip, r0, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #108] @ 40f4f4 │ │ │ │ ldr r2, [pc, #108] @ 40f4f8 │ │ │ │ ldr r1, [pc, #108] @ 40f4fc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r3, r0, #1008 @ 0x3f0 │ │ │ │ str r2, [r0, #1024] @ 0x400 │ │ │ │ strd r4, [r3] │ │ │ │ add r0, r0, #1024 @ 0x400 │ │ │ │ @@ -412754,17 +412754,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x009372d8 │ │ │ │ - @ instruction: 0x007cda94 │ │ │ │ - rsbseq sp, ip, r8, lsl #22 │ │ │ │ + addseq r7, r3, r8, asr #5 │ │ │ │ + rsbseq sp, ip, r4, lsl #21 │ │ │ │ + ldrsheq sp, [ip], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 40f580 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -412772,36 +412772,36 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #88] @ 40f584 │ │ │ │ ldr r1, [pc, #88] @ 40f588 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #68] @ 40f58c │ │ │ │ ldr r1, [pc, #68] @ 40f590 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r1, r5, #1024 @ 0x400 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36ca14 │ │ │ │ - addseq r7, r3, ip, asr #4 │ │ │ │ - rsbseq sp, ip, r0, lsl #20 │ │ │ │ - rsbseq sp, ip, r0, ror sl │ │ │ │ - rsbseq r5, sl, r8, asr #12 │ │ │ │ - rsbseq r4, sp, r4, lsl r7 │ │ │ │ + addseq r7, r3, ip, lsr r2 │ │ │ │ + ldrsheq sp, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq sp, ip, r0, ror #20 │ │ │ │ + rsbseq r5, sl, r8, lsr r6 │ │ │ │ + rsbseq r4, sp, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #588] @ 40f7f8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -412816,15 +412816,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #532] @ 40f80c │ │ │ │ ldr r3, [pc, #532] @ 40f810 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -412870,22 +412870,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 40f824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #2 │ │ │ │ str r1, [r6, #1040] @ 0x410 │ │ │ │ str r2, [r6, #1032] @ 0x408 │ │ │ │ @@ -412925,67 +412925,67 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 40f82c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 40f634 │ │ │ │ ldr r0, [pc, #96] @ 40f830 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 40f634 │ │ │ │ ldr r0, [pc, #80] @ 40f834 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 40f6e8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009371b8 │ │ │ │ + addseq r7, r3, r8, lsr #3 │ │ │ │ rscseq r9, pc, ip, lsr r8 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq sp, ip, r8, asr r9 │ │ │ │ - rsbseq sp, ip, ip, asr #19 │ │ │ │ + rsbseq sp, ip, r8, asr #18 │ │ │ │ + ldrheq sp, [ip], #-156 @ 0xffffff64 @ │ │ │ │ rscseq r9, pc, r4, lsl #16 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ rscseq r9, pc, r0, asr #15 │ │ │ │ strheq r7, [r0], -ip │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq sp, ip, ip, asr r9 │ │ │ │ + rsbseq sp, ip, ip, asr #18 │ │ │ │ andeq r5, r0, r0, lsl #12 │ │ │ │ - ldrheq sp, [ip], #-136 @ 0xffffff78 @ │ │ │ │ - ldrsbeq sp, [ip], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq sp, ip, r8, ror r8 │ │ │ │ + rsbseq sp, ip, r8, lsr #17 │ │ │ │ + rsbseq sp, ip, r4, asr #17 │ │ │ │ + rsbseq sp, ip, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #180] @ 40f904 │ │ │ │ ldr r2, [pc, #180] @ 40f908 │ │ │ │ ldr r1, [pc, #180] @ 40f90c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr r1, [r0, #1008] @ 0x3f0 │ │ │ │ cmn r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ beq 40f898 │ │ │ │ sub r3, r3, r1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ @@ -413014,17 +413014,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r6, r3, r0, lsl pc │ │ │ │ - rsbseq sp, ip, r4, asr #13 │ │ │ │ - rsbseq sp, ip, r4, asr #14 │ │ │ │ + addseq r6, r3, r0, lsl #30 │ │ │ │ + ldrheq sp, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq sp, ip, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #660] @ 40fbbc │ │ │ │ ldr lr, [pc, #660] @ 40fbc0 │ │ │ │ ldr ip, [pc, #660] @ 40fbc4 │ │ │ │ @@ -413040,15 +413040,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #600] @ 40fbd0 │ │ │ │ ldr r3, [pc, #600] @ 40fbd4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -413083,15 +413083,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ addne r3, r1, #1 │ │ │ │ moveq r3, #0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [r4, #1012] @ 0x3f4 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #1048] @ 0x418 │ │ │ │ ldr r2, [pc, #432] @ 40fbdc │ │ │ │ ldr r3, [pc, #404] @ 40fbc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -413129,15 +413129,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 40fb24 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ cmp r1, #0 │ │ │ │ ble 40fa24 │ │ │ │ ldr r1, [r4, #1012] @ 0x3f4 │ │ │ │ add r2, r2, #1 │ │ │ │ add r0, r4, r1 │ │ │ │ strb r3, [r0, #752] @ 0x2f0 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ @@ -413173,45 +413173,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 40fbf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 40f990 │ │ │ │ ldr r0, [pc, #76] @ 40fbf8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 40f990 │ │ │ │ - addseq r6, r3, r8, lsr lr │ │ │ │ + addseq r6, r3, r8, lsr #28 │ │ │ │ rscseq r9, pc, r8, asr #9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrsbeq sp, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq sp, ip, ip, asr #12 │ │ │ │ + rsbseq sp, ip, r8, asr #11 │ │ │ │ + rsbseq sp, ip, ip, lsr r6 │ │ │ │ rscseq r9, pc, r4, lsl #9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addseq r6, r3, r0, lsr #27 │ │ │ │ + umullseq r6, r3, r0, sp │ │ │ │ ldrsbeq r9, [pc], #48 @ │ │ │ │ rscseq r9, pc, r8, asr r3 @ │ │ │ │ rscseq r9, pc, r0, lsl #6 │ │ │ │ andeq r4, r0, r0, asr #24 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq sp, ip, r0, lsr r5 │ │ │ │ - rsbseq sp, ip, r8, asr #10 │ │ │ │ + rsbseq sp, ip, r0, lsr #10 │ │ │ │ + rsbseq sp, ip, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [r0, #1032] @ 0x408 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2984] @ 4107c4 │ │ │ │ @@ -413347,15 +413347,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 40fd74 │ │ │ │ ldr r0, [pc, #2512] @ 4107fc │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ cmp r5, #120 @ 0x78 │ │ │ │ beq 410114 │ │ │ │ cmp r5, #94 @ 0x5e │ │ │ │ beq 410008 │ │ │ │ sub r3, r5, #148 @ 0x94 │ │ │ │ cmp r3, #1 │ │ │ │ bls 410220 │ │ │ │ @@ -413512,28 +413512,28 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1832] @ 410828 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb fp, [r9, #4] │ │ │ │ ldr r7, [r4, #1052] @ 0x41c │ │ │ │ ldr sl, [r4, #1040] @ 0x410 │ │ │ │ b 40fcec │ │ │ │ tst r3, #9 │ │ │ │ ldrb r3, [r9, #4] │ │ │ │ beq 410230 │ │ │ │ @@ -413772,15 +413772,15 @@ │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ ldrb fp, [r9, #4] │ │ │ │ ldr r7, [r4, #1052] @ 0x41c │ │ │ │ ldr sl, [r4, #1040] @ 0x410 │ │ │ │ b 40fcec │ │ │ │ mov r1, #240 @ 0xf0 │ │ │ │ mov r0, r4 │ │ │ │ bl 40f910 │ │ │ │ @@ -413962,59 +413962,59 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #432 @ 0x1b0 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ ldrsbeq r9, [pc], #28 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ rscseq r9, pc, ip, asr #3 │ │ │ │ ldrheq r9, [pc], #16 @ │ │ │ │ - addseq r6, r3, r4, lsr #21 │ │ │ │ + umullseq r6, r3, r4, sl │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ muleq r0, r8, fp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ rscseq r9, pc, r8, lsr #1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ rscseq r9, pc, r8, rrx │ │ │ │ - rsbseq sp, ip, r8, asr r4 │ │ │ │ + rsbseq sp, ip, r8, asr #8 │ │ │ │ andeq r6, r0, r0, lsr ip │ │ │ │ ldrsheq r8, [pc], #244 @ │ │ │ │ - rsbseq sp, ip, r4, ror #7 │ │ │ │ + ldrsbeq sp, [ip], #-52 @ 0xffffffcc @ │ │ │ │ andeq r5, r0, r8, lsr #27 │ │ │ │ andeq r1, r0, r4, ror #26 │ │ │ │ rscseq r8, pc, ip, asr pc @ │ │ │ │ rscseq r8, pc, ip, ror #29 │ │ │ │ andeq r1, r0, r8, asr r7 │ │ │ │ rscseq r8, pc, r8, lsl #29 │ │ │ │ rscseq r8, pc, r8, lsl lr @ │ │ │ │ ldrheq r8, [pc], #212 @ │ │ │ │ andeq r3, r0, r8, rrx │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq sp, ip, r4, asr r0 │ │ │ │ + rsbseq sp, ip, r4, asr #32 │ │ │ │ smlalseq r8, pc, ip, ip @ │ │ │ │ rscseq r8, pc, r4, asr #24 │ │ │ │ rscseq r8, pc, r4, lsl #24 │ │ │ │ - ldrsheq ip, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq ip, ip, r4, ror #31 │ │ │ │ rscseq r8, pc, r8, ror #22 │ │ │ │ ldrsheq r8, [pc], #172 @ │ │ │ │ rscseq r8, pc, r8, lsl #21 │ │ │ │ rscseq r8, pc, r8, asr #20 │ │ │ │ rscseq r8, pc, r0, lsl #20 │ │ │ │ ldrheq r8, [pc], #152 @ │ │ │ │ rscseq r8, pc, r4, ror #18 │ │ │ │ - rsbseq ip, ip, ip, ror #25 │ │ │ │ + ldrsbeq ip, [ip], #-204 @ 0xffffff34 @ │ │ │ │ ldrsbeq r8, [pc], #128 @ │ │ │ │ rscseq r8, pc, r8, ror r8 @ │ │ │ │ rscseq r8, pc, ip, lsl r8 @ │ │ │ │ smlalseq r8, pc, ip, r7 @ │ │ │ │ rscseq r8, pc, r0, ror #14 │ │ │ │ rscseq r8, pc, r8, lsl r7 @ │ │ │ │ ldrsbeq r8, [pc], #108 @ │ │ │ │ rscseq r8, pc, r0, lsl #13 │ │ │ │ - @ instruction: 0x00935fb8 │ │ │ │ - rsbseq ip, ip, r8, ror #18 │ │ │ │ - rsbseq ip, ip, r4, ror r9 │ │ │ │ + addseq r5, r3, r8, lsr #31 │ │ │ │ + rsbseq ip, ip, r8, asr r9 │ │ │ │ + rsbseq ip, ip, r4, ror #18 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #872] @ 410c0c │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -414030,15 +414030,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r3, [r4, #1036] @ 0x40c │ │ │ │ ldr r8, [pc, #812] @ 410c20 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #3 │ │ │ │ movne r3, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r0, #1020] @ 0x3fc │ │ │ │ @@ -414129,15 +414129,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r5, [r1, #752] @ 0x2f0 │ │ │ │ str r3, [r0, #1020] @ 0x3fc │ │ │ │ str r2, [r0, #1012] @ 0x3f4 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r3, [pc, #428] @ 410c28 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 410b60 │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ ldr r3, [r4, #1044] @ 0x414 │ │ │ │ @@ -414211,48 +414211,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 410c38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 410a88 │ │ │ │ ldr r0, [pc, #80] @ 410c3c │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 410a88 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r5, r3, r0, asr #29 │ │ │ │ + @ instruction: 0x00935eb0 │ │ │ │ rscseq r8, pc, r4, asr #10 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq ip, ip, r4, ror #12 │ │ │ │ - ldrsbeq ip, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq ip, ip, r4, asr r6 │ │ │ │ + rsbseq ip, ip, r8, asr #13 │ │ │ │ rscseq r8, pc, r0, lsl #10 │ │ │ │ rscseq r8, pc, r0, ror #9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r6, r0, r4, ror #17 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq ip, ip, r8, asr r6 │ │ │ │ - rsbseq ip, ip, r4, lsl #13 │ │ │ │ + rsbseq ip, ip, r8, asr #12 │ │ │ │ + rsbseq ip, ip, r4, ror r6 │ │ │ │ ldrb r3, [r0, #1032] @ 0x408 │ │ │ │ tst r3, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -414358,15 +414358,15 @@ │ │ │ │ moveq ip, #0 │ │ │ │ strb r1, [lr, #752] @ 0x2f0 │ │ │ │ str ip, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ mov r1, #1 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ │ │ │ │ 00410df0 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ rsb ip, r0, #16 │ │ │ │ cmp ip, #1 │ │ │ │ mov ip, #0 │ │ │ │ @@ -414387,15 +414387,15 @@ │ │ │ │ strb r2, [r1, #752] @ 0x2f0 │ │ │ │ add r2, r0, #2 │ │ │ │ str ip, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ mov r1, #1 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ │ │ │ │ 00410e5c : │ │ │ │ push {r4, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ rsb lr, r0, #16 │ │ │ │ cmp lr, #2 │ │ │ │ @@ -414423,15 +414423,15 @@ │ │ │ │ strb r3, [r2, #752] @ 0x2f0 │ │ │ │ add r3, r0, #3 │ │ │ │ str lr, [ip, #1012] @ 0x3f4 │ │ │ │ str r3, [ip, #1020] @ 0x3fc │ │ │ │ ldr r0, [ip, #1028] @ 0x404 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ │ │ │ │ 00410ee4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ rsb lr, r0, #16 │ │ │ │ @@ -414457,15 +414457,15 @@ │ │ │ │ strb r4, [ip, #752] @ 0x2f0 │ │ │ │ add r3, r0, #4 │ │ │ │ str lr, [ip, #1012] @ 0x3f4 │ │ │ │ str r3, [ip, #1020] @ 0x3fc │ │ │ │ ldr r0, [ip, #1028] @ 0x404 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ mov lr, #2 │ │ │ │ strb r3, [ip, #752] @ 0x2f0 │ │ │ │ strb r4, [ip, #753] @ 0x2f1 │ │ │ │ b 410f48 │ │ │ │ mov lr, #3 │ │ │ │ strb r2, [ip, #752] @ 0x2f0 │ │ │ │ strb r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -414533,21 +414533,21 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #1016] @ 0x3f8 │ │ │ │ str r1, [r4, #1008] @ 0x3f0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r3, [r4, #1020] @ 0x3fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 411010 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ b 411010 │ │ │ │ ldr r3, [pc, #160] @ 411150 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 410ff0 │ │ │ │ ldr r3, [pc, #144] @ 411154 │ │ │ │ @@ -414563,39 +414563,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 41115c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 410ff0 │ │ │ │ ldr r0, [pc, #52] @ 411160 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 410ff0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ rscseq r7, pc, r4, asr #28 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ rscseq r7, pc, r4, lsr #28 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ rscseq r7, pc, r4, ror #27 │ │ │ │ andeq r3, r0, ip, lsr #22 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq ip, ip, ip, lsl #3 │ │ │ │ - @ instruction: 0x007cc198 │ │ │ │ + rsbseq ip, ip, ip, ror r1 │ │ │ │ + rsbseq ip, ip, r8, lsl #3 │ │ │ │ │ │ │ │ 00411164 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #2052] @ 411980 │ │ │ │ @@ -414613,15 +414613,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #1992] @ 411994 │ │ │ │ ldr r3, [pc, #1992] @ 411998 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -414678,15 +414678,15 @@ │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ addne r3, r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ add r2, r2, #1 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [r4, #1016] @ 0x3f8 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #1744] @ 4119a4 │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ ldr r3, [pc, #1708] @ 411988 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -414752,23 +414752,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1452] @ 4119b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4111e4 │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #1 │ │ │ │ b 41128c │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #5 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -414793,15 +414793,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 4114f0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #1 │ │ │ │ sub r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ add r2, r4, r3 │ │ │ │ str r3, [r4, #1008] @ 0x3f0 │ │ │ │ strb r1, [r2, #752] @ 0x2f0 │ │ │ │ @@ -414840,23 +414840,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1116] @ 4119c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 411320 │ │ │ │ mov r0, r6 │ │ │ │ bl 40f594 │ │ │ │ ldr r2, [pc, #1096] @ 4119cc │ │ │ │ ldr r3, [pc, #1024] @ 411988 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -415090,63 +415090,63 @@ │ │ │ │ mov r3, #0 │ │ │ │ beq 411480 │ │ │ │ b 4114f0 │ │ │ │ ldr r0, [pc, #196] @ 4119f0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 4111e4 │ │ │ │ mvn r2, #84 @ 0x54 │ │ │ │ mov r3, #2 │ │ │ │ strb r2, [r4, #752] @ 0x2f0 │ │ │ │ strb r0, [r4, #753] @ 0x2f1 │ │ │ │ b 4116f0 │ │ │ │ ldr r0, [pc, #156] @ 4119f4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 411320 │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add r2, r4, r2 │ │ │ │ addne r3, r3, #3 │ │ │ │ moveq r3, #0 │ │ │ │ strb r0, [r2, #752] @ 0x2f0 │ │ │ │ b 4116f0 │ │ │ │ - addseq r5, r3, r4, ror #11 │ │ │ │ + @ instruction: 0x009355d4 │ │ │ │ rscseq r7, pc, r4, ror ip @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq fp, ip, r4, lsl #27 │ │ │ │ - ldrsheq fp, [ip], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq fp, ip, r4, ror sp │ │ │ │ + rsbseq fp, ip, r8, ror #27 │ │ │ │ rscseq r7, pc, r0, lsr ip @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - @ instruction: 0x009354d8 │ │ │ │ - @ instruction: 0x009354b8 │ │ │ │ + addseq r5, r3, r8, asr #9 │ │ │ │ + addseq r5, r3, r8, lsr #9 │ │ │ │ rscseq r7, pc, r4, lsr #22 │ │ │ │ - addseq r5, r3, r8, ror #7 │ │ │ │ + @ instruction: 0x009353d8 │ │ │ │ andeq r4, r0, r4, lsr #20 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrsbeq fp, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq fp, ip, r0, asr #29 │ │ │ │ smlalseq r7, pc, r8, r9 @ │ │ │ │ rscseq r7, pc, r8, lsr #18 │ │ │ │ andeq r5, r0, r0, lsl #12 │ │ │ │ - rsbseq fp, ip, ip, lsl #22 │ │ │ │ + ldrsheq fp, [ip], #-172 @ 0xffffff54 @ │ │ │ │ rscseq r7, pc, r8, ror r8 @ │ │ │ │ ldrsheq r7, [pc], #120 @ │ │ │ │ smlalseq r7, pc, r0, r7 @ │ │ │ │ rscseq r7, pc, r0, lsl #14 │ │ │ │ smlalseq r7, pc, r8, r6 @ │ │ │ │ rscseq r7, pc, r8, lsr r6 @ │ │ │ │ rscseq r7, pc, r8, asr #11 │ │ │ │ rscseq r7, pc, r8, asr r5 @ │ │ │ │ ldrsheq r7, [pc], #72 @ │ │ │ │ - ldrsbeq fp, [ip], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq fp, ip, r8, asr #14 │ │ │ │ + rsbseq fp, ip, r8, asr #19 │ │ │ │ + rsbseq fp, ip, r8, lsr r7 │ │ │ │ │ │ │ │ 004119f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #280] @ 411b28 │ │ │ │ @@ -415201,40 +415201,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 411b48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 411a4c │ │ │ │ ldr r0, [pc, #56] @ 411b4c │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 411a4c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ rscseq r7, pc, ip, ror #7 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ rscseq r7, pc, ip, asr #7 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ rscseq r7, pc, r8, lsr #7 │ │ │ │ muleq r0, r8, sl │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq fp, ip, r4, lsr #16 │ │ │ │ - rsbseq fp, ip, r8, asr #16 │ │ │ │ + rsbseq fp, ip, r4, lsl r8 │ │ │ │ + rsbseq fp, ip, r8, lsr r8 │ │ │ │ │ │ │ │ 00411b50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #308] @ 411c9c │ │ │ │ @@ -415262,15 +415262,15 @@ │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r2, [pc, #216] @ 411cb8 │ │ │ │ ldr r3, [pc, #188] @ 411ca0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -415297,42 +415297,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 411cc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 411ba0 │ │ │ │ ldr r0, [pc, #64] @ 411ccc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 411ba0 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlalseq r7, pc, r4, r2 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ rscseq r7, pc, r4, ror r2 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - @ instruction: 0x00934bb4 │ │ │ │ - ldrsbeq r2, [sl], #-248 @ 0xffffff08 @ │ │ │ │ - @ instruction: 0x007d209c │ │ │ │ + addseq r4, r3, r4, lsr #23 │ │ │ │ + rsbseq r2, sl, r8, asr #31 │ │ │ │ + rsbseq r2, sp, ip, lsl #1 │ │ │ │ rscseq r7, pc, ip, lsl r2 @ │ │ │ │ andeq r1, r0, r8, asr pc │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq fp, ip, r0, lsl r7 │ │ │ │ - rsbseq fp, ip, r4, lsr #14 │ │ │ │ + rsbseq fp, ip, r0, lsl #14 │ │ │ │ + rsbseq fp, ip, r4, lsl r7 │ │ │ │ │ │ │ │ 00411cd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #2368] @ 412628 │ │ │ │ @@ -415350,15 +415350,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [pc, #2308] @ 41263c │ │ │ │ ldr r3, [pc, #2308] @ 412640 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -415416,15 +415416,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 412014 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 92c3f4 │ │ │ │ + b 92c3ec │ │ │ │ strb r6, [r5, #1033] @ 0x409 │ │ │ │ ldr r3, [r4, #1020] @ 0x3fc │ │ │ │ rsb r2, r3, #16 │ │ │ │ cmp r2, #0 │ │ │ │ ble 411e80 │ │ │ │ ldr r2, [r4, #1012] @ 0x3f4 │ │ │ │ mvn r0, #5 │ │ │ │ @@ -415434,15 +415434,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ str r2, [r4, #1012] @ 0x3f4 │ │ │ │ str r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ ldr r2, [pc, #1980] @ 41264c │ │ │ │ ldr r3, [pc, #1948] @ 412630 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -415490,22 +415490,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1768] @ 412660 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 411d50 │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ moveq r3, #3 │ │ │ │ strbeq r3, [r5, #1036] @ 0x40c │ │ │ │ b 411ef8 │ │ │ │ cmp r6, #100 @ 0x64 │ │ │ │ moveq r3, #2 │ │ │ │ @@ -415722,15 +415722,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ str r2, [r4, #1012] @ 0x3f4 │ │ │ │ str r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r2, [pc, #888] @ 412680 │ │ │ │ ldr r3, [pc, #804] @ 412630 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -415912,61 +415912,61 @@ │ │ │ │ mov r3, #0 │ │ │ │ beq 411e24 │ │ │ │ b 412014 │ │ │ │ ldr r0, [pc, #176] @ 41269c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 411d50 │ │ │ │ mov r2, #3 │ │ │ │ strb ip, [r4, #752] @ 0x2f0 │ │ │ │ strb lr, [r4, #753] @ 0x2f1 │ │ │ │ strb r0, [r4, #754] @ 0x2f2 │ │ │ │ b 412480 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ add r1, r4, r1 │ │ │ │ addne r2, r2, #4 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ b 412480 │ │ │ │ - addseq r4, r3, r8, ror sl │ │ │ │ + addseq r4, r3, r8, ror #20 │ │ │ │ rscseq r7, pc, r8, lsl #2 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq fp, ip, r8, lsl r2 │ │ │ │ - rsbseq fp, ip, ip, lsl #5 │ │ │ │ + rsbseq fp, ip, r8, lsl #4 │ │ │ │ + rsbseq fp, ip, ip, ror r2 │ │ │ │ rscseq r7, pc, r4, asr #1 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ @ instruction: 0xffffaafa │ │ │ │ rscseq r7, pc, r4 │ │ │ │ rscseq r6, pc, ip, ror #30 │ │ │ │ - addseq r4, r3, lr, asr r8 │ │ │ │ + addseq r4, r3, lr, asr #16 │ │ │ │ andeq r2, r0, ip, asr #16 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq fp, ip, r8, asr r4 │ │ │ │ + rsbseq fp, ip, r8, asr #8 │ │ │ │ rscseq r6, pc, r4, lsl #28 │ │ │ │ smlalseq r6, pc, r0, sp @ │ │ │ │ rscseq r6, pc, r4, lsr #26 │ │ │ │ ldrheq r6, [pc], #200 @ │ │ │ │ rscseq r6, pc, r8, lsr ip @ │ │ │ │ rscseq r6, pc, ip, asr #23 │ │ │ │ rscseq r6, pc, r4, ror #22 │ │ │ │ ldrsheq r6, [pc], #164 @ │ │ │ │ rscseq r6, pc, ip, ror sl @ │ │ │ │ rscseq r6, pc, r0, lsl sl @ │ │ │ │ rscseq r6, pc, r8, ror #18 │ │ │ │ ldrsheq r6, [pc], #140 @ │ │ │ │ rscseq r6, pc, r0, lsr #17 │ │ │ │ rscseq r6, pc, r8, lsr r8 @ │ │ │ │ - rsbseq sl, ip, r4, lsl #28 │ │ │ │ + ldrsheq sl, [ip], #-212 @ 0xffffff2c @ │ │ │ │ ldr r0, [pc, #8] @ 4126b0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ffa0 │ │ │ │ + b 92ff98 │ │ │ │ rsceq pc, sp, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #192] @ 41278c │ │ │ │ ldr r2, [pc, #192] @ 412790 │ │ │ │ @@ -415975,15 +415975,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 412748 │ │ │ │ mov r1, #4 │ │ │ │ bl 27cf20 │ │ │ │ str r0, [r4, #756] @ 0x2f4 │ │ │ │ @@ -416005,29 +416005,29 @@ │ │ │ │ ldr r1, [pc, #76] @ 4127a0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b74a48 │ │ │ │ + bl b74a40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r4, r3, r8, ror #4 │ │ │ │ - rsbseq sl, ip, r8, ror #29 │ │ │ │ - rsbseq sl, ip, ip, lsl #30 │ │ │ │ + addseq r4, r3, r8, asr r2 │ │ │ │ + ldrsbeq sl, [ip], #-232 @ 0xffffff18 @ │ │ │ │ + ldrsheq sl, [ip], #-236 @ 0xffffff14 @ │ │ │ │ rsceq pc, sp, r8, lsr r5 @ │ │ │ │ - ldrsbeq sl, [ip], #-228 @ 0xffffff1c @ │ │ │ │ - ldrheq sl, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq sl, ip, r4, asr #29 │ │ │ │ + rsbseq sl, ip, r0, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 412850 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -416035,25 +416035,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 412854 │ │ │ │ ldr r1, [pc, #132] @ 412858 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #112] @ 41285c │ │ │ │ ldr r1, [pc, #112] @ 412860 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #80] @ 412864 │ │ │ │ ldr r2, [pc, #80] @ 412868 │ │ │ │ ldr ip, [pc, #80] @ 41286c │ │ │ │ ldr r1, [pc, #80] @ 412870 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -416062,20 +416062,20 @@ │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9281d0 │ │ │ │ - addseq r4, r3, r4, lsl #3 │ │ │ │ - rsbseq r2, sl, r4, asr #7 │ │ │ │ - rsbseq r1, sp, ip, lsl #9 │ │ │ │ - rsbseq r2, sl, r0, asr #7 │ │ │ │ - ldrsbeq r2, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ + b 9281c8 │ │ │ │ + addseq r4, r3, r4, ror r1 │ │ │ │ + ldrheq r2, [sl], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r1, sp, ip, ror r4 │ │ │ │ + ldrheq r2, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r2, sl, r8, asr #7 │ │ │ │ rsceq pc, sp, ip, asr #8 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ rscseq lr, fp, ip, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -416085,60 +416085,60 @@ │ │ │ │ ldr r1, [pc, #48] @ 4128c4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27d088 │ │ │ │ - addseq r4, r3, ip, lsr #1 │ │ │ │ - rsbseq sl, ip, r0, lsr sp │ │ │ │ - rsbseq sl, ip, r4, asr sp │ │ │ │ + umullseq r4, r3, ip, r0 │ │ │ │ + rsbseq sl, ip, r0, lsr #26 │ │ │ │ + rsbseq sl, ip, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 412918 │ │ │ │ ldr r2, [pc, #56] @ 41291c │ │ │ │ ldr r1, [pc, #56] @ 412920 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ ldr r0, [r0, #764] @ 0x2fc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27ebf4 │ │ │ │ - addseq r4, r3, r8, asr r0 │ │ │ │ - ldrsbeq sl, [ip], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq sl, ip, r0, lsl #26 │ │ │ │ + addseq r4, r3, r8, asr #32 │ │ │ │ + rsbseq sl, ip, ip, asr #25 │ │ │ │ + ldrsheq sl, [ip], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #192] @ 4129fc │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #188] @ 412a00 │ │ │ │ ldr r2, [pc, #188] @ 412a04 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r7, [r4, #4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 2d92d8 │ │ │ │ ldr r2, [r5, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 4129dc │ │ │ │ @@ -416157,39 +416157,39 @@ │ │ │ │ ldrb r0, [r3, r4] │ │ │ │ cmp r0, r1 │ │ │ │ beq 412988 │ │ │ │ strb r1, [r3, r4] │ │ │ │ ldr r3, [r5, #756] @ 0x2f4 │ │ │ │ ldrb r1, [r7, #4] │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ - bl 92c3f4 │ │ │ │ + bl 92c3ec │ │ │ │ ldr r2, [r5, #752] @ 0x2f0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r2, r4 │ │ │ │ bhi 412994 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x00933ff8 │ │ │ │ - rsbseq sl, ip, r0, lsr #25 │ │ │ │ - rsbseq sl, ip, ip, ror ip │ │ │ │ + addseq r3, r3, r8, ror #31 │ │ │ │ + @ instruction: 0x007cac90 │ │ │ │ + rsbseq sl, ip, ip, ror #24 │ │ │ │ bx lr │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 412a2c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rsceq pc, sp, r0, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ 412b38 │ │ │ │ ldr r2, [pc, #240] @ 412b3c │ │ │ │ @@ -416197,35 +416197,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #208] @ 412b44 │ │ │ │ ldr r1, [pc, #208] @ 412b48 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #188] @ 412b4c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #172] @ 412b50 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #164] @ 412b54 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r3, [pc, #148] @ 412b58 │ │ │ │ ldr lr, [pc, #148] @ 412b5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr ip, [pc, #136] @ 412b60 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -416249,19 +416249,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r3, r3, r4, asr #30 │ │ │ │ - rsbseq r2, sl, ip, lsr r1 │ │ │ │ - rsbseq r1, sp, r8, lsl #4 │ │ │ │ - rsbseq r2, fp, r4, lsr pc │ │ │ │ - rsbseq r2, fp, r0, asr pc │ │ │ │ + addseq r3, r3, r4, lsr pc │ │ │ │ + rsbseq r2, sl, ip, lsr #2 │ │ │ │ + ldrsheq r1, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r2, fp, r4, lsr #30 │ │ │ │ + rsbseq r2, fp, r0, asr #30 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ rscseq lr, fp, r4, lsl #23 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ rsceq pc, sp, r0, lsr #4 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @@ -416279,42 +416279,42 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r2, [r4] │ │ │ │ strb r2, [r0, #304] @ 0x130 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r3, #305] @ 0x131 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 8b5d08 │ │ │ │ - addseq r3, r3, r4, lsl #28 │ │ │ │ - ldrsbeq sl, [ip], #-160 @ 0xffffff60 @ │ │ │ │ - ldrsheq sl, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + b 8b5d00 │ │ │ │ + @ instruction: 0x00933df4 │ │ │ │ + rsbseq sl, ip, r0, asr #21 │ │ │ │ + rsbseq sl, ip, r0, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 412ca8 │ │ │ │ ldr r2, [pc, #172] @ 412cac │ │ │ │ ldr r1, [pc, #172] @ 412cb0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ beq 412c98 │ │ │ │ ldr r4, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -416341,17 +416341,17 @@ │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ str r2, [r4, #136] @ 0x88 │ │ │ │ bl 27d088 │ │ │ │ ldr r0, [r6, #332] @ 0x14c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27d088 │ │ │ │ - umullseq r3, r3, r4, sp @ │ │ │ │ - rsbseq sl, ip, r4, ror #20 │ │ │ │ - rsbseq sl, ip, r4, lsl #21 │ │ │ │ + addseq r3, r3, r4, lsl #27 │ │ │ │ + rsbseq sl, ip, r4, asr sl │ │ │ │ + rsbseq sl, ip, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 412d5c │ │ │ │ ldr r2, [pc, #144] @ 412d60 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -416359,15 +416359,15 @@ │ │ │ │ ldr r1, [pc, #136] @ 412d64 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [r0, #312] @ 0x138 │ │ │ │ ldrb r2, [r0, #304] @ 0x130 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb ip, [r0, #305] @ 0x131 │ │ │ │ bne 412d18 │ │ │ │ b 412d44 │ │ │ │ ldr r1, [r1, #136] @ 0x88 │ │ │ │ @@ -416386,44 +416386,44 @@ │ │ │ │ b 27db80 │ │ │ │ ldr r2, [r0, #308] @ 0x134 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27ebf4 │ │ │ │ - addseq r3, r3, r8, asr #25 │ │ │ │ - @ instruction: 0x007ca990 │ │ │ │ - ldrheq sl, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x00933cb8 │ │ │ │ + rsbseq sl, ip, r0, lsl #19 │ │ │ │ + rsbseq sl, ip, r0, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ 412e20 │ │ │ │ ldr r6, [pc, #160] @ 412e24 │ │ │ │ ldr r5, [pc, #160] @ 412e28 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ beq 412e00 │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ ldr r3, [r8, #208] @ 0xd0 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -416435,44 +416435,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq r3, r3, ip, lsl #24 │ │ │ │ - rsbseq sl, ip, r0, ror #17 │ │ │ │ - ldrsheq sl, [ip], #-140 @ 0xffffff74 @ │ │ │ │ + @ instruction: 0x00933bfc │ │ │ │ + ldrsbeq sl, [ip], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq sl, ip, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 412edc │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ ldr r2, [pc, #136] @ 412ee0 │ │ │ │ ldr r1, [pc, #136] @ 412ee4 │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #112] @ 412ee8 │ │ │ │ ldr r1, [pc, #112] @ 412eec │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #344] @ 0x158 │ │ │ │ ldr r3, [r6, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 412ebc │ │ │ │ @@ -416482,47 +416482,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r3, r3, ip, asr #22 │ │ │ │ - rsbseq sl, ip, r4, lsl r8 │ │ │ │ - rsbseq sl, ip, r4, lsr r8 │ │ │ │ - rsbseq r2, fp, r4, lsr fp │ │ │ │ - rsbseq r2, fp, r0, asr fp │ │ │ │ + addseq r3, r3, ip, lsr fp │ │ │ │ + rsbseq sl, ip, r4, lsl #16 │ │ │ │ + rsbseq sl, ip, r4, lsr #16 │ │ │ │ + rsbseq r2, fp, r4, lsr #22 │ │ │ │ + rsbseq r2, fp, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #172] @ 412fb4 │ │ │ │ ldr r6, [pc, #172] @ 412fb8 │ │ │ │ ldr r5, [pc, #172] @ 412fbc │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ tst r7, #4 │ │ │ │ beq 412f94 │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ bne 412f94 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ @@ -416536,73 +416536,73 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r3, r3, r4, lsl #21 │ │ │ │ - rsbseq sl, ip, r4, asr r7 │ │ │ │ - rsbseq sl, ip, r0, ror r7 │ │ │ │ + addseq r3, r3, r4, ror sl │ │ │ │ + rsbseq sl, ip, r4, asr #14 │ │ │ │ + rsbseq sl, ip, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #180] @ 41308c │ │ │ │ ldr r9, [pc, #180] @ 413090 │ │ │ │ ldr r6, [pc, #180] @ 413094 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #132] @ 413098 │ │ │ │ ldr r1, [pc, #132] @ 41309c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [r8, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 41306c │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ - bl 8b5594 │ │ │ │ + bl 8b558c │ │ │ │ ldr r0, [r4, #324] @ 0x144 │ │ │ │ - bl 8b5594 │ │ │ │ + bl 8b558c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8b6118 │ │ │ │ - @ instruction: 0x009339b4 │ │ │ │ - rsbseq sl, ip, r8, lsl #13 │ │ │ │ - rsbseq sl, ip, r4, lsr #13 │ │ │ │ - rsbseq r2, fp, r0, lsr #19 │ │ │ │ - ldrheq r2, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + b 8b6110 │ │ │ │ + addseq r3, r3, r4, lsr #19 │ │ │ │ + rsbseq sl, ip, r8, ror r6 │ │ │ │ + @ instruction: 0x007ca694 │ │ │ │ + @ instruction: 0x007b2990 │ │ │ │ + rsbseq r2, fp, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #372] @ 41322c │ │ │ │ ldr r3, [pc, #372] @ 413230 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -416614,56 +416614,56 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #0 │ │ │ │ add r5, sp, #12 │ │ │ │ mov sl, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r0 │ │ │ │ b 413188 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b97c2c │ │ │ │ + bl b97c24 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r9, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 413170 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8b4308 │ │ │ │ + bl 8b4300 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d088 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 8b8f50 │ │ │ │ + bl 8b8f48 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 4131d8 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ @@ -416675,15 +416675,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27db80 │ │ │ │ mov r6, #8 │ │ │ │ b 413158 │ │ │ │ ldr r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 8b59d4 │ │ │ │ + bl 8b59cc │ │ │ │ ldr r2, [pc, #84] @ 413240 │ │ │ │ ldr r3, [pc, #64] @ 413230 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -416696,17 +416696,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ rscseq r5, pc, r4, asr #26 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - addseq r3, r3, r4, asr #17 │ │ │ │ - rsbseq sl, ip, r8, lsl #11 │ │ │ │ - rsbseq sl, ip, r0, asr #11 │ │ │ │ + @ instruction: 0x009338b4 │ │ │ │ + rsbseq sl, ip, r8, ror r5 │ │ │ │ + ldrheq sl, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ rscseq r5, pc, r0, lsl ip @ │ │ │ │ │ │ │ │ 00413244 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -416753,26 +416753,26 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #12 │ │ │ │ cmp r3, r5 │ │ │ │ bls 413404 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 8b8f50 │ │ │ │ + bl 8b8f48 │ │ │ │ cmp r0, #0 │ │ │ │ bne 4132e8 │ │ │ │ subs r5, r5, #1 │ │ │ │ bmi 413348 │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r2, r5, r5, lsl #1 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r2, #0 │ │ │ │ - bl 8b3738 │ │ │ │ + bl 8b3730 │ │ │ │ subs r5, r5, #1 │ │ │ │ bcs 413324 │ │ │ │ ldr r3, [pc, #512] @ 413550 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -416800,17 +416800,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [r4, #320] @ 0x140 │ │ │ │ - bl 8b59d4 │ │ │ │ + bl 8b59cc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #336] @ 0x150 │ │ │ │ b 413364 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #340] @ 0x154 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ lsl r1, r3, #2 │ │ │ │ @@ -416822,19 +416822,19 @@ │ │ │ │ beq 4133a4 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, r6 │ │ │ │ mov r8, #8 │ │ │ │ b 413454 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl b97b58 │ │ │ │ + bl b97b50 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8b4308 │ │ │ │ + bl 8b4300 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d088 │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r6, r6, #12 │ │ │ │ bls 4133a4 │ │ │ │ @@ -416871,51 +416871,51 @@ │ │ │ │ beq 413508 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e2ac <__gettimeofday64@plt> │ │ │ │ - bl b6a6a8 │ │ │ │ + bl b6a6a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 413570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7d2c4 │ │ │ │ + bl b7d2bc │ │ │ │ b 413364 │ │ │ │ ldr r2, [pc, #100] @ 413574 │ │ │ │ ldr r3, [pc, #52] @ 413548 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 413540 │ │ │ │ ldr r0, [pc, #68] @ 413578 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7d2c4 │ │ │ │ + b b7d2bc │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ smlalseq r5, pc, r8, fp @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ rscseq r5, pc, r8, lsl #23 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ smlalseq r5, pc, r0, sl @ │ │ │ │ - addseq r3, r3, r4, ror #11 │ │ │ │ - ldrsheq r2, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r2, fp, r4, lsl r6 │ │ │ │ + @ instruction: 0x009335d4 │ │ │ │ + rsbseq r2, fp, r8, ror #11 │ │ │ │ + rsbseq r2, fp, r4, lsl #12 │ │ │ │ andeq r6, r0, r0, asr #1 │ │ │ │ andeq r5, r0, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbseq sl, ip, ip, lsr #3 │ │ │ │ + @ instruction: 0x007ca19c │ │ │ │ rscseq r5, pc, ip, ror #17 │ │ │ │ - rsbseq sl, ip, ip, lsr #3 │ │ │ │ + @ instruction: 0x007ca19c │ │ │ │ │ │ │ │ 0041357c : │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 4135a8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -416993,16 +416993,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ rscseq r5, pc, r4, lsl #16 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - addseq r3, r3, r4, asr r3 │ │ │ │ - ldrheq sl, [ip], #-8 @ │ │ │ │ + addseq r3, r3, r4, asr #6 │ │ │ │ + rsbseq sl, ip, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #532] @ 4138f4 │ │ │ │ ldr r3, [pc, #532] @ 4138f8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -417015,39 +417015,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 930b28 │ │ │ │ + bl 930b20 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #460] @ 413908 │ │ │ │ ldr r1, [pc, #460] @ 41390c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r8, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 4137ac │ │ │ │ add r1, sp, #8 │ │ │ │ @@ -417090,27 +417090,27 @@ │ │ │ │ bne 413810 │ │ │ │ add r2, r2, #8 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ str r2, [r4, #308] @ 0x134 │ │ │ │ bhi 4138d0 │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b6194 │ │ │ │ + bl 8b618c │ │ │ │ ldr r2, [pc, #196] @ 413914 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b54e8 │ │ │ │ + bl 8b54e0 │ │ │ │ ldr r2, [pc, #180] @ 413918 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #320] @ 0x140 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b54e8 │ │ │ │ + bl 8b54e0 │ │ │ │ str r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #152] @ 41391c │ │ │ │ ldr r3, [pc, #112] @ 4138f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -417122,40 +417122,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl b74fb4 │ │ │ │ + bl b74fac │ │ │ │ b 41387c │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 413920 │ │ │ │ ldr r1, [pc, #72] @ 413924 │ │ │ │ ldr r0, [pc, #72] @ 413928 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 41392c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d2d4 <__assert_fail@plt> │ │ │ │ rscseq r5, pc, ip, lsl r7 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - umullseq r3, r3, ip, r2 @ │ │ │ │ - rsbseq r9, ip, r0, ror #30 │ │ │ │ - rsbseq r9, ip, r0, lsl #31 │ │ │ │ - rsbseq r2, fp, r8, ror r2 │ │ │ │ - @ instruction: 0x007b2294 │ │ │ │ - addeq r1, r5, r0, lsr #4 │ │ │ │ + addseq r3, r3, ip, lsl #5 │ │ │ │ + rsbseq r9, ip, r0, asr pc │ │ │ │ + rsbseq r9, ip, r0, ror pc │ │ │ │ + rsbseq r2, fp, r8, ror #4 │ │ │ │ + rsbseq r2, fp, r4, lsl #5 │ │ │ │ + addeq r1, r5, r0, lsl r2 │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ rscseq r5, pc, r8, ror r5 @ │ │ │ │ - ldrheq r3, [r3], r8 │ │ │ │ - rsbseq r9, ip, ip, lsr lr │ │ │ │ - rsbseq r9, ip, r0, asr lr │ │ │ │ + addseq r3, r3, r8, lsr #1 │ │ │ │ + rsbseq r9, ip, ip, lsr #28 │ │ │ │ + rsbseq r9, ip, r0, asr #28 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ │ │ │ │ 00413930 : │ │ │ │ mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #312]! @ 0x138 │ │ │ │ str r3, [r0, #316] @ 0x13c │ │ │ │ @@ -417234,33 +417234,33 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ rscseq r5, pc, ip, lsr r4 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - strdeq r0, [r5], ip │ │ │ │ + addeq r0, r5, ip, ror #31 │ │ │ │ rscseq r5, pc, ip, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 413ac0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 92ff7c │ │ │ │ + bl 92ff74 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ strheq lr, [sp], #44 @ 0x2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #916] @ 413e70 │ │ │ │ mov r6, r2 │ │ │ │ @@ -417277,27 +417277,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #856] @ 413e84 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, sp, #20 │ │ │ │ ldr r8, [pc, #832] @ 413e88 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #812] @ 413e8c │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ @@ -417376,15 +417376,15 @@ │ │ │ │ ldr r3, [pc, #532] @ 413eac │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r3, [pc, #504] @ 413eb0 │ │ │ │ ldr r2, [pc, #504] @ 413eb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov ip, r0 │ │ │ │ @@ -417427,15 +417427,15 @@ │ │ │ │ ldr r3, [pc, #328] @ 413eac │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl b52a30 │ │ │ │ + bl b52a28 │ │ │ │ ldr r2, [pc, #320] @ 413ec4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r7, #36 @ 0x24 │ │ │ │ mov ip, r0 │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r0, r4 │ │ │ │ @@ -417489,40 +417489,40 @@ │ │ │ │ mov r0, r5 │ │ │ │ strh ip, [sp, #20] │ │ │ │ strh r2, [sp, #22] │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 413244 │ │ │ │ b 413bb8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r2, r3, r0, asr #30 │ │ │ │ + addseq r2, r3, r0, lsr pc │ │ │ │ rscseq r5, pc, r4, lsl r3 @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq r9, ip, r0, ror fp │ │ │ │ - rsbseq r9, ip, r8, ror #24 │ │ │ │ - rsbseq r9, ip, ip, asr fp │ │ │ │ + rsbseq r9, ip, r0, ror #22 │ │ │ │ + rsbseq r9, ip, r8, asr ip │ │ │ │ + rsbseq r9, ip, ip, asr #22 │ │ │ │ ldrheq r5, [pc], #40 @ │ │ │ │ - @ instruction: 0x00932ebc │ │ │ │ - umullseq r2, r3, r4, lr │ │ │ │ + addseq r2, r3, ip, lsr #29 │ │ │ │ + addseq r2, r3, r4, lsl #29 │ │ │ │ rscseq r5, pc, ip, lsr r2 @ │ │ │ │ eoreq r0, pc, r3 │ │ │ │ eorseq r0, r9, r3 │ │ │ │ @ instruction: 0x000032bc │ │ │ │ andeq r4, r0, r8, asr r7 │ │ │ │ andeq r4, r0, r8, lsl r6 │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - addseq r2, r3, r4, ror sp │ │ │ │ - ldrsbeq r9, [ip], #-164 @ 0xffffff5c @ │ │ │ │ - umullseq r2, r3, r0, sp │ │ │ │ - @ instruction: 0x00932cf0 │ │ │ │ + addseq r2, r3, r4, ror #26 │ │ │ │ + rsbseq r9, ip, r4, asr #21 │ │ │ │ + addseq r2, r3, r0, lsl #27 │ │ │ │ + addseq r2, r3, r0, ror #25 │ │ │ │ andeq r5, r0, r4, lsl #20 │ │ │ │ - rsbseq r9, ip, r8, lsr #20 │ │ │ │ - addseq r2, r3, r4, lsl #25 │ │ │ │ + rsbseq r9, ip, r8, lsl sl │ │ │ │ + addseq r2, r3, r4, ror ip │ │ │ │ andeq r0, r8, r2 │ │ │ │ - addseq r2, r3, r8, lsr #24 │ │ │ │ - addseq r2, r3, r4, lsl #24 │ │ │ │ + addseq r2, r3, r8, lsl ip │ │ │ │ + @ instruction: 0x00932bf4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 413fa0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -417530,31 +417530,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 413fa4 │ │ │ │ ldr r1, [pc, #160] @ 413fa8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #140] @ 413fac │ │ │ │ ldr r1, [pc, #140] @ 413fb0 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #108] @ 413fb4 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r0, [pc, #88] @ 413fb8 │ │ │ │ ldr r1, [pc, #88] @ 413fbc │ │ │ │ ldr r2, [pc, #88] @ 413fc0 │ │ │ │ ldr r3, [pc, #88] @ 413fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -417565,19 +417565,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r2, r3, ip, lsr fp │ │ │ │ - @ instruction: 0x007a0c90 │ │ │ │ - rsbseq pc, ip, r8, asr sp @ │ │ │ │ - rsbseq r9, ip, r4, asr #14 │ │ │ │ - rsbseq r9, ip, r4, ror #14 │ │ │ │ + addseq r2, r3, ip, lsr #22 │ │ │ │ + rsbseq r0, sl, r0, lsl #25 │ │ │ │ + rsbseq pc, ip, r8, asr #26 │ │ │ │ + rsbseq r9, ip, r4, lsr r7 │ │ │ │ + rsbseq r9, ip, r4, asr r7 │ │ │ │ rscseq sp, fp, r0, lsl #15 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -417589,25 +417589,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #32] @ 41402c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9281d0 │ │ │ │ - addseq r2, r3, r8, asr #20 │ │ │ │ - rsbseq r0, sl, r4, lsr #23 │ │ │ │ - rsbseq pc, ip, r0, ror ip @ │ │ │ │ + b 9281c8 │ │ │ │ + addseq r2, r3, r8, lsr sl │ │ │ │ + @ instruction: 0x007a0b94 │ │ │ │ + rsbseq pc, ip, r0, ror #24 │ │ │ │ ldrheq sp, [fp], #108 @ 0x6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 414088 │ │ │ │ ldr r2, [pc, #64] @ 41408c │ │ │ │ @@ -417615,25 +417615,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r1, [pc, #32] @ 414094 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9281d0 │ │ │ │ - addseq r2, r3, r0, ror #19 │ │ │ │ - rsbseq r0, sl, ip, lsr fp │ │ │ │ - rsbseq pc, ip, r8, lsl #24 │ │ │ │ + b 9281c8 │ │ │ │ + @ instruction: 0x009329d0 │ │ │ │ + rsbseq r0, sl, ip, lsr #22 │ │ │ │ + ldrsheq pc, [ip], #-184 @ 0xffffff48 @ │ │ │ │ rscseq sp, fp, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #152] @ 414148 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -417648,15 +417648,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #12 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 413244 │ │ │ │ ldr r2, [pc, #80] @ 41415c │ │ │ │ ldr r3, [pc, #64] @ 414150 │ │ │ │ @@ -417671,84 +417671,84 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r2, r3, ip, ror r9 │ │ │ │ + addseq r2, r3, ip, ror #18 │ │ │ │ rscseq r4, pc, r8, lsr sp @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - @ instruction: 0x007c959c │ │ │ │ - ldrheq r9, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r9, ip, ip, lsl #11 │ │ │ │ + rsbseq r9, ip, ip, lsr #11 │ │ │ │ ldrsheq r4, [pc], #192 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 4141a8 │ │ │ │ ldr r2, [pc, #48] @ 4141ac │ │ │ │ ldr r1, [pc, #48] @ 4141b0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2db420 │ │ │ │ - addseq r2, r3, ip, lsr #17 │ │ │ │ - rsbseq r9, ip, ip, ror #9 │ │ │ │ - ldrsheq r9, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ + umullseq r2, r3, ip, r8 │ │ │ │ + ldrsbeq r9, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r9, ip, r0, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 414218 │ │ │ │ ldr r2, [pc, #76] @ 41421c │ │ │ │ ldr r1, [pc, #76] @ 414220 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrb r3, [r4, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ beq 41420c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2db32c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2db3b8 │ │ │ │ - addseq r2, r3, r8, asr r8 │ │ │ │ - @ instruction: 0x007c9494 │ │ │ │ - @ instruction: 0x007c9598 │ │ │ │ + addseq r2, r3, r8, asr #16 │ │ │ │ + rsbseq r9, ip, r4, lsl #9 │ │ │ │ + rsbseq r9, ip, r8, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 4142b8 │ │ │ │ ldr r2, [pc, #124] @ 4142bc │ │ │ │ ldr r1, [pc, #124] @ 4142c0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2db290 │ │ │ │ ldr r1, [r4, #352] @ 0x160 │ │ │ │ cmp r1, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ @@ -417763,17 +417763,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2db488 │ │ │ │ - addseq r2, r3, r8, ror #15 │ │ │ │ - rsbseq r9, ip, r8, lsr #8 │ │ │ │ - rsbseq r9, ip, ip, lsr #10 │ │ │ │ + @ instruction: 0x009327d8 │ │ │ │ + rsbseq r9, ip, r8, lsl r4 │ │ │ │ + rsbseq r9, ip, ip, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #364] @ 414448 │ │ │ │ ldr r2, [pc, #364] @ 41444c │ │ │ │ ldr r3, [pc, #364] @ 414450 │ │ │ │ @@ -417788,26 +417788,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #308] @ 41445c │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #288] @ 414460 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #272] @ 414464 │ │ │ │ ldr r1, [pc, #272] @ 414468 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, sp, #12 │ │ │ │ @@ -417863,20 +417863,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r2, r3, r4, asr #14 │ │ │ │ + addseq r2, r3, r4, lsr r7 │ │ │ │ rscseq r4, pc, r8, lsl fp @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq r9, ip, r4, ror r3 │ │ │ │ - rsbseq r9, ip, ip, ror #8 │ │ │ │ - rsbseq r9, ip, r8, ror #6 │ │ │ │ + rsbseq r9, ip, r4, ror #6 │ │ │ │ + rsbseq r9, ip, ip, asr r4 │ │ │ │ + rsbseq r9, ip, r8, asr r3 │ │ │ │ rscseq r4, pc, r0, asr #21 │ │ │ │ strdeq sp, [sp], #152 @ 0x98 @ │ │ │ │ smlabteq r0, ip, lr, r6 │ │ │ │ @ instruction: 0x000032bc │ │ │ │ andeq r4, r0, r8, asr r7 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ ldrsheq r4, [pc], #148 @ │ │ │ │ @@ -417890,15 +417890,15 @@ │ │ │ │ ldr r1, [pc, #200] @ 414568 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldrh r1, [r4] │ │ │ │ ldr r6, [pc, #168] @ 41456c │ │ │ │ cmp r1, #17 │ │ │ │ add r6, pc, r6 │ │ │ │ bne 41451c │ │ │ │ ldrh r2, [r4, #2] │ │ │ │ mov r3, r0 │ │ │ │ @@ -417933,20 +417933,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r2, r3, ip, lsl #11 │ │ │ │ - rsbseq r9, ip, r8, asr #3 │ │ │ │ - ldrsbeq r9, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + addseq r2, r3, ip, ror r5 │ │ │ │ + ldrheq r9, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r9, ip, r4, asr #5 │ │ │ │ rscseq r4, pc, r8, lsr r9 @ │ │ │ │ andeq r6, r0, r0, ror r0 │ │ │ │ - rsbseq r9, ip, r4, lsr #5 │ │ │ │ + @ instruction: 0x007c9294 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #376] @ 414708 │ │ │ │ ldr r1, [pc, #376] @ 41470c │ │ │ │ ldr r2, [pc, #376] @ 414710 │ │ │ │ @@ -417961,24 +417961,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #320] @ 41471c │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #288] @ 414720 │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -418039,23 +418039,23 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #60] @ 414734 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1216 @ 0x4c0 │ │ │ │ add r1, r1, #8 │ │ │ │ b 414624 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - umullseq r2, r3, r0, r4 │ │ │ │ + addseq r2, r3, r0, lsl #9 │ │ │ │ rscseq r4, pc, r4, ror #16 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq r9, ip, r0, asr #1 │ │ │ │ - ldrheq r9, [ip], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r9, ip, ip, lsr #1 │ │ │ │ + ldrheq r9, [ip], #-0 @ │ │ │ │ + rsbseq r9, ip, r4, lsr #3 │ │ │ │ + @ instruction: 0x007c909c │ │ │ │ rsceq sp, sp, ip, asr #14 │ │ │ │ tsteq r0, r0, lsl ip │ │ │ │ - @ instruction: 0x009323f8 │ │ │ │ + addseq r2, r3, r8, ror #7 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ rscseq r4, pc, r8, asr #14 │ │ │ │ tsteq r0, r8, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -418073,24 +418073,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #320] @ 4148dc │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #288] @ 4148e0 │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -418151,23 +418151,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #56] @ 4148f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2720 @ 0xaa0 │ │ │ │ b 4147e8 │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009322d0 │ │ │ │ + addseq r2, r3, r0, asr #5 │ │ │ │ rscseq r4, pc, r4, lsr #13 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq r8, ip, r0, lsl #30 │ │ │ │ - ldrsheq r8, [ip], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq r8, ip, ip, ror #29 │ │ │ │ + ldrsheq r8, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r8, ip, r4, ror #31 │ │ │ │ + ldrsbeq r8, [ip], #-236 @ 0xffffff14 @ │ │ │ │ rsceq sp, sp, ip, lsl #11 │ │ │ │ tsteq r0, r0, asr sl │ │ │ │ - addseq r2, r3, r4, lsr r2 │ │ │ │ + addseq r2, r3, r4, lsr #4 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ rscseq r4, pc, r4, lsl #11 │ │ │ │ tsteq r0, r4, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -418185,24 +418185,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r1, [pc, #452] @ 414b20 │ │ │ │ add r2, r6, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ ldr r3, [pc, #420] @ 414b24 │ │ │ │ ldr r1, [pc, #420] @ 414b28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #408] @ 414b2c │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ @@ -418296,30 +418296,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d304 <__stack_chk_fail@plt> │ │ │ │ - addseq r2, r3, r4, lsl r1 │ │ │ │ + addseq r2, r3, r4, lsl #2 │ │ │ │ rscseq r4, pc, r0, ror #9 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq r8, ip, r0, asr #26 │ │ │ │ - rsbseq r8, ip, r4, lsr lr │ │ │ │ - rsbseq r8, ip, r8, lsr sp │ │ │ │ + rsbseq r8, ip, r0, lsr sp │ │ │ │ + rsbseq r8, ip, r4, lsr #28 │ │ │ │ + rsbseq r8, ip, r8, lsr #26 │ │ │ │ rsceq sp, sp, ip, asr #7 │ │ │ │ smlatbeq r0, r4, r8, r6 │ │ │ │ eorseq r0, r9, pc, lsr #32 │ │ │ │ eorseq r0, r6, r5, lsr r0 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r1, lsl r3 │ │ │ │ rscseq r4, pc, r0, lsr r3 @ │ │ │ │ ldr r0, [pc, #4] @ 414b4c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92ff7c │ │ │ │ + b 92ff74 │ │ │ │ rsceq sp, sp, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 414c18 │ │ │ │ ldr r2, [pc, #176] @ 414c1c │ │ │ │ @@ -418327,33 +418327,33 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r2, [pc, #144] @ 414c24 │ │ │ │ ldr r1, [pc, #144] @ 414c28 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930880 │ │ │ │ + bl 930878 │ │ │ │ ldr r3, [pc, #112] @ 414c2c │ │ │ │ ldr r1, [pc, #112] @ 414c30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 9281d0 │ │ │ │ + bl 9281c8 │ │ │ │ ldr r1, [pc, #88] @ 414c34 │ │ │ │ ldr r2, [pc, #88] @ 414c38 │ │ │ │ ldr r3, [pc, #88] @ 414c3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #200] @ 0xc8 │ │ │ │ @@ -418363,19 +418363,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r1, r3, ip, asr pc │ │ │ │ - ldrsheq r8, [ip], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r8, ip, r8, lsl fp │ │ │ │ - ldrsheq pc, [r9], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq pc, ip, r8, asr #1 │ │ │ │ + addseq r1, r3, ip, asr #30 │ │ │ │ + rsbseq r8, ip, r8, ror #21 │ │ │ │ + rsbseq r8, ip, r8, lsl #22 │ │ │ │ + rsbseq pc, r9, ip, ror #31 │ │ │ │ + ldrheq pc, [ip], #-8 @ │ │ │ │ ldrdeq sp, [sp], #36 @ 0x24 @ │ │ │ │ rscseq ip, fp, r4, asr #23 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -418387,15 +418387,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930624 │ │ │ │ + bl 93061c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 414cac │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -418403,22 +418403,22 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl b8a430 │ │ │ │ + bl b8a428 │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27dacc │ │ │ │ - addseq r1, r3, r0, r TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes